--- /srv/rebuilderd/tmp/rebuilderd12VNFo/inputs/qemu-system-arm_10.0.2+ds-2+deb13u1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderd12VNFo/out/qemu-system-arm_10.0.2+ds-2+deb13u1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-08-15 09:54:40.000000 debian-binary │ -rw-r--r-- 0 0 0 1436 2025-08-15 09:54:40.000000 control.tar.xz │ --rw-r--r-- 0 0 0 4136128 2025-08-15 09:54:40.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 4137088 2025-08-15 09:54:40.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-arm │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x288450 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xdddfb4 0x00dddfb4 0x00dddfb4 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xddde8c 0x00ddde8c 0x00ddde8c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xdddfe0 0xdddfe0 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xdddeb8 0xdddeb8 R E 0x10000 │ │ │ │ LOAD 0xde24d0 0x00de24d0 0x00de24d0 0x712eb8 0x73ba08 RW 0x10000 │ │ │ │ DYNAMIC 0x1408c2c 0x01408c2c 0x01408c2c 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xdddfc0 0x00dddfc0 0x00dddfc0 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xddde98 0x00ddde98 0x00ddde98 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xde24d0 0x00de24d0 0x00de24d0 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xde24d0 0x00de24d0 0x00de24d0 0x62db30 0x62db30 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0009703c 09703c 0b4934 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0014b970 14b970 00cca6 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00158618 158618 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 00158a18 158a18 121e20 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0027a838 27a838 001f50 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0027c788 27c788 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0027c794 27c794 002f0c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0027f6a0 27f6a0 9342b4 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 00bb3954 bb3954 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00bb3960 bb3960 22a654 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00dddfb4 dddfb4 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00dddfbc dddfbc 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00dddfc0 dddfc0 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0027f6a0 27f6a0 9341a4 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 00bb3844 bb3844 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00bb3850 bb3850 22a63c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00ddde8c ddde8c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00ddde94 ddde94 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00ddde98 ddde98 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00de24d0 de24d0 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00de24d0 de24d0 000ce8 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00de31b8 de31b8 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00de31c0 de31c0 625a6c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 01408c2c 1408c2c 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 01408e0c 1408e0c 0071f0 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 01410000 1410000 0e5388 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1058,565 +1058,565 @@ │ │ │ │ 1054: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1055: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1056: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1057: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1058: 0151c8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1059: 0069d154 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1060: 014e7040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1061: 009f03d4 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1061: 009f02c4 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1062: 0142327c 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1063: 009c2adc 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1063: 009c29cc 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1064: 0151cdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1065: 014f0128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1066: 014f5578 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1067: 014eb928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1068: 01416184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1069: 0151b406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1070: 00abe9ac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1071: 009b904c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1072: 00b42744 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1070: 00abe89c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1071: 009b8f3c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1072: 00b42634 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1073: 0151c0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1074: 0151d35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1075: 0151bf00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PRE_PLUG_DSTATE │ │ │ │ 1076: 014e4b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1077: 013bd168 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1078: 0151c7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1079: 00ac23c0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1079: 00ac22b0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1080: 002ba138 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1081: 0151d560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1082: 0151c326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1083: 014f0188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1084: 00b2946c 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1084: 00b2935c 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1085: 0151cb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1086: 014e12d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1087: 00b1eff0 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ - 1088: 0084eec4 44 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ + 1087: 00b1eee0 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1088: 0084edb8 44 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ 1089: 0151bcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1090: 00519734 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1091: 00acf290 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1091: 00acf180 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1092: 014e75c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1093: 00b731c0 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1093: 00b730b0 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1094: 0151bbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1095: 0151d13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1096: 014f14e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1097: 0151b560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1098: 00918964 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1099: 00b554dc 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1098: 00918854 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1099: 00b553cc 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1100: 014ed718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1101: 01453524 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth_exact │ │ │ │ 1102: 014f3f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1103: 00ab8bc0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1103: 00ab8ab0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1104: 013ba45c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1105: 014f2b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1106: 0151c0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1107: 0151c6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1108: 014e08d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1109: 00580448 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1110: 0151b6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1111: 009f9ee4 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1111: 009f9dd4 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1112: 0151ca5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1113: 014eae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1114: 0151c2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1115: 0143cf4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbub │ │ │ │ 1116: 014e15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1117: 0151bb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1118: 014ec5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1119: 0142f9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_ub │ │ │ │ 1120: 0067ed34 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1121: 014e70f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1122: 0151c89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1123: 00aa91cc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1123: 00aa90bc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ 1124: 0143cec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbuh │ │ │ │ - 1125: 00918424 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1126: 00b1c6e0 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1125: 00918314 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1126: 00b1c5d0 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1127: 0151cd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1128: 006b0400 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1129: 0151bbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1130: 014e2028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_READ_EVENT │ │ │ │ 1131: 0142f950 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_uh │ │ │ │ 1132: 014e7310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1133: 0066aa58 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1134: 00abce18 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1134: 00abcd08 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1135: 0151b910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1136: 0151d32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1137: 00326e1c 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1138: 00b3a340 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1138: 00b3a230 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1139: 0151d2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1140: 0151c29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1141: 014e0250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1142: 007884f0 740 FUNC GLOBAL DEFAULT 12 arm_emulate_firmware_reset │ │ │ │ - 1143: 00909a3c 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1143: 0090992c 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1144: 00525dd0 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1145: 007088bc 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1146: 00afd018 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1147: 008b6a94 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1148: 00904a54 468 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ - 1149: 00a97a54 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1146: 00afcf08 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1147: 008b6984 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1148: 00904944 468 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ + 1149: 00a97944 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1150: 014e853c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1151: 00a135b0 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1151: 00a134a0 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1152: 014e2908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1153: 0086d544 56 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ - 1154: 0094f814 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1153: 0086d434 56 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ + 1154: 0094f704 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1155: 002de3b8 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1156: 0151d03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1157: 014f8d74 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1158: 008e2e5c 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1159: 00b2fc40 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1158: 008e2d4c 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1159: 00b2fb30 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1160: 014dcd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1161: 0151bf20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1162: 00b241b4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1162: 00b240a4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1163: 014ead40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1164: 0091c0cc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1164: 0091bfbc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1165: 0151cc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1166: 0151d854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1167: 0151d2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1168: 00af0944 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1169: 00b3b990 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1168: 00af0834 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1169: 00b3b880 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1170: 0151c500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1171: 00a960d4 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1171: 00a95fc4 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1172: 0151d1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1173: 006c1984 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1174: 0043edfc 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1175: 0151b536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1176: 014f1bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1177: 0151b7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_BUZZ_DSTATE │ │ │ │ 1178: 0066a774 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1179: 00490dbc 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1180: 014e3b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1181: 014e13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1182: 00373a94 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1183: 009f3780 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1183: 009f3670 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1184: 006b3c68 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1185: 00b70554 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1185: 00b70444 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1186: 014deb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1187: 0151c684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1188: 0151cd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1189: 014edec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1190: 008ec960 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1190: 008ec850 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1191: 0151bdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1192: 00decad8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1193: 014e3c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1194: 003079fc 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1195: 0151d764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1196: 0142fdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshruntb │ │ │ │ 1197: 014e5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1198: 014efd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1199: 0028a9ac 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1200: 0151b7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_PAGE_PTE_DSTATE │ │ │ │ - 1201: 00b156f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ - 1202: 00823614 176 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ + 1201: 00b155e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1202: 00823508 176 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ 1203: 0151c748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1204: 014e32ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1205: 014e7810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1206: 0142fd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunth │ │ │ │ 1207: 0151c704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1208: 0151cfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1209: 014f3be4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1210: 0151ca36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1211: 01417624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1212: 0151bcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1213: 00657fd0 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1214: 0151b302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1215: 00b1b130 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1215: 00b1b020 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1216: 014e2c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ - 1217: 00846c60 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ + 1217: 00846b54 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ 1218: 007067c8 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1219: 00b5c1b8 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1220: 00b05950 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1219: 00b5c0a8 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1220: 00b05840 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1221: 014e15d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1222: 00432424 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1223: 00b630b8 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1224: 00daffc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1223: 00b62fa8 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1224: 00dafeb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1225: 0151c272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1226: 0151cd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1227: 009cc2dc 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1227: 009cc1cc 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1228: 01452dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s8 │ │ │ │ 1229: 0151d1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1230: 014f42f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1231: 00abae88 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1231: 00abad78 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1232: 0036c878 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1233: 00846f14 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ - 1234: 00b1d6f4 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1235: 00aaecec 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1233: 00846e08 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ + 1234: 00b1d5e4 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1235: 00aaebdc 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1236: 014f30f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1237: 008ef330 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1237: 008ef220 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1238: 0151b9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1239: 0151d3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1240: 00970434 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ - 1241: 0085080c 448 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ + 1240: 00970324 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1241: 00850700 448 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ 1242: 0151b287 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1243: 00b2ca84 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1243: 00b2c974 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1244: 00706ff4 128 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1245: 00656c4c 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1246: 002bf528 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1247: 002be424 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1248: 0042f5cc 16 FUNC GLOBAL DEFAULT 12 omap_intc_set_iclk │ │ │ │ 1249: 014346a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahb │ │ │ │ - 1250: 00916498 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1250: 00916388 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1251: 0151b7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ASID_VMID_DSTATE │ │ │ │ - 1252: 0084f474 84 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ - 1253: 00b048f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1252: 0084f368 84 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ + 1253: 00b047e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1254: 01415290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ 1255: 01434624 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahh │ │ │ │ - 1256: 009913cc 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1256: 009912bc 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1257: 0151b3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1258: 00a43b2c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1258: 00a43a1c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1259: 0151d29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1260: 003691a4 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1261: 005e3ad0 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1262: 0151c050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1263: 014f1c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1264: 003c8fe8 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1265: 014e222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1266: 014e33ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1267: 0151b356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1268: 00aa4fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1269: 00920994 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1270: 00b33b78 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1268: 00aa4e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1269: 00920884 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1270: 00b33a68 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1271: 0037fef0 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1272: 00aa2e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1272: 00aa2d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1273: 014345a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahw │ │ │ │ 1274: 006fcc24 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1275: 014e6fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1276: 014f4ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1277: 0098b094 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ - 1278: 0086da48 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ + 1277: 0098af84 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1278: 0086d938 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ 1279: 00685d10 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1280: 0151b8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1281: 00b8797c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1281: 00b8786c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1282: 0151d47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1283: 014e4e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1284: 00511380 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1285: 00b4dd9c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1285: 00b4dc8c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1286: 014ee4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1287: 00957cc0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1288: 0086da0c 56 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ + 1287: 00957bb0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1288: 0086d8fc 56 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ 1289: 014dd1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1290: 00b044f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1290: 00b043e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1291: 014f0448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1292: 0151b60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1293: 014eace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1294: 009fa47c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1294: 009fa36c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1295: 014e71b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1296: 0031c9a0 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ - 1297: 0086c9e4 104 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ + 1297: 0086c8d4 104 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ 1298: 0151b8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1299: 014f46a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1300: 00a63484 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1300: 00a63374 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1301: 014e2c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ - 1302: 0086da44 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ + 1302: 0086d934 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ 1303: 014e9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1304: 0151d0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ 1305: 014272bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsubaddx │ │ │ │ - 1306: 00ae7a70 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1306: 00ae7960 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1307: 00519648 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1308: 014dfcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1309: 0151bcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1310: 002eaf8c 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1311: 0151bc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1312: 014f2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1313: 0151c884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1314: 009cf6a8 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1314: 009cf598 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1315: 01452e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u8 │ │ │ │ 1316: 014f09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1317: 014e388c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1318: 00b0b2b4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1318: 00b0b1a4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1319: 0151bc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1320: 0053c2c4 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1321: 013bc268 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1322: 0151bc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1323: 00b226e4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1323: 00b225d4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1324: 014dfd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1325: 014e332c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1326: 008b5024 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1326: 008b4f14 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1327: 002d1c90 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1328: 014ddabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1329: 0151ccc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1330: 014e4964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1331: 013bc8f0 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1332: 014f4aa8 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1333: 00372c8c 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ 1334: 014133a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg16 │ │ │ │ - 1335: 008510b4 136 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ + 1335: 00850fa8 136 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ 1336: 0141520c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup32 │ │ │ │ 1337: 014f9858 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1338: 0151b986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1339: 0151deb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1340: 002d62c8 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1341: 0151c830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1342: 0151bd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1343: 006193f8 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1344: 00490d54 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1345: 009c7ebc 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1345: 009c7dac 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1346: 003233a8 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1347: 00ba6654 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1348: 009ec7cc 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1349: 00ade258 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1347: 00ba6544 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1348: 009ec6bc 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1349: 00ade148 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1350: 013bca74 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1351: 007b0920 112 FUNC GLOBAL DEFAULT 12 gen_gvec_sminp │ │ │ │ 1352: 0151b247 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1353: 0151d4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1354: 0097078c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1355: 008f1eec 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1356: 00b46308 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1354: 0097067c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1355: 008f1ddc 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1356: 00b461f8 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1357: 0151b72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ - 1358: 0086a794 184 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ + 1358: 0086a684 184 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ 1359: 014e54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1360: 002cfa70 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1361: 00b73c10 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1361: 00b73b00 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1362: 01424898 1368 OBJECT GLOBAL DEFAULT 24 unimplemented │ │ │ │ 1363: 0151d1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1364: 0096b520 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1365: 009f0830 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1364: 0096b410 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1365: 009f0720 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1366: 002d1988 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1367: 0151d168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1368: 0050d7e0 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1369: 0151de4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1370: 00ad5d68 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1370: 00ad5c58 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1371: 0151b83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ 1372: 00764714 212 FUNC GLOBAL DEFAULT 12 aspeed_soc_cpu_type │ │ │ │ - 1373: 00afd240 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1373: 00afd130 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1374: 0151c0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1375: 008a3d18 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1376: 00adfef0 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1375: 008a3c08 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1376: 00adfde0 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1377: 0142c8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fs │ │ │ │ 1378: 0142c854 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fu │ │ │ │ 1379: 00703f04 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1380: 00aebc14 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1380: 00aebb04 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1381: 006a7930 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1382: 014ea8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1383: 014ed2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1384: 0151ca66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1385: 005803d8 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1386: 014ef504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1387: 014eb6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1388: 0084eef0 76 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ - 1389: 008513c0 40 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ - 1390: 008e3e40 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1388: 0084ede4 76 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ + 1389: 008512b4 40 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ + 1390: 008e3d30 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1391: 014f499c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1392: 0040d130 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1393: 014e04e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1394: 014f52e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1395: 0151c95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1396: 006a3d54 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1397: 00ac96b8 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1397: 00ac95a8 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1398: 014e5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1399: 014f5000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1400: 014de314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1401: 0151c22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1402: 0151cd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1403: 009c588c 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1404: 00b18a54 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1403: 009c577c 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1404: 00b18944 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1405: 014e17e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1406: 014df650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_WRITE_EVENT │ │ │ │ 1407: 00791648 260 FUNC GLOBAL DEFAULT 12 init_cpreg_list │ │ │ │ - 1408: 00db0020 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1408: 00daff10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1409: 014e57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1410: 0141331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1411: 0095cb1c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1411: 0095ca0c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1412: 006ca258 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1413: 0151db08 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1414: 00617ec4 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1415: 01427448 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32 │ │ │ │ - 1416: 00b18744 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1417: 0097ced8 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1416: 00b18634 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1417: 0097cdc8 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1418: 014df040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1419: 00b9aeb0 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1420: 00b94ad0 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1419: 00b9ada0 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1420: 00b949c0 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1421: 0151ccfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1422: 014ea67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1423: 0151cc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1424: 0151d722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1425: 00ab9410 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1425: 00ab9300 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1426: 002d82cc 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1427: 0092bba0 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1427: 0092ba90 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1428: 0151bcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1429: 014ef3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1430: 003c8464 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1431: 00b3f368 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1431: 00b3f258 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1432: 014e896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1433: 0151bcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1434: 0151cdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1435: 0151c150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1436: 0151c10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1437: 00b22f78 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1437: 00b22e68 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1438: 0151cd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1439: 014e4a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1440: 0151d474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1441: 014487e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_d │ │ │ │ - 1442: 00957680 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1443: 00b8a188 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1442: 00957570 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1443: 00b8a078 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1444: 0151d7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1445: 0082f364 76 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ - 1446: 00988f80 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1447: 00b632fc 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1445: 0082f258 76 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ + 1446: 00988e70 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1447: 00b631ec 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1448: 014dcc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1449: 014117c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1450: 014488ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_h │ │ │ │ 1451: 0151d244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1452: 009d1864 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1452: 009d1754 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1453: 014e13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1454: 0070c484 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1455: 00981f98 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1455: 00981e88 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1456: 00356dd8 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1457: 00428df0 524 FUNC GLOBAL DEFAULT 12 gicv3_redist_set_irq │ │ │ │ 1458: 0151d3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1459: 007b025c 96 FUNC GLOBAL DEFAULT 12 gen_neon_uqshli │ │ │ │ 1460: 0151d780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1461: 014e1d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1462: 0151c4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1463: 014dee70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1464: 0142cae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hs │ │ │ │ 1465: 01448868 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_s │ │ │ │ 1466: 01415188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1467: 0142ca64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hu │ │ │ │ 1468: 0151c160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1469: 00991720 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1469: 00991610 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1470: 014e6730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1471: 0151b658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1472: 009f2b20 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1473: 00bab3a8 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1474: 00adb1ac 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1472: 009f2a10 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1473: 00bab298 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1474: 00adb09c 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1475: 014f01d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1476: 014eb2c0 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1477: 0151b706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1478: 0151bc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1479: 00b97a3c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1480: 00b63e18 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1481: 009f9da0 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1479: 00b9792c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1480: 00b63d08 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1481: 009f9c90 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1482: 00401ad4 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1483: 01419be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1484: 014ede10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1485: 014df54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1486: 01443c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_b │ │ │ │ - 1487: 0082be38 116 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ + 1487: 0082bd2c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ 1488: 01443b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_d │ │ │ │ - 1489: 00ae64b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ - 1490: 0082beac 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ + 1489: 00ae63a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1490: 0082bda0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ 1491: 01443c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_h │ │ │ │ 1492: 014e2a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1493: 0067eb9c 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1494: 0066b110 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1495: 014e85ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1496: 0151d1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1497: 014e1b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1498: 005ca2b0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1499: 00b0c254 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1500: 00b2cf34 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1499: 00b0c144 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1500: 00b2ce24 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1501: 014ed238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1502: 014de3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1503: 00b29dbc 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1503: 00b29cac 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1504: 014f88a0 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1505: 01443b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_s │ │ │ │ 1506: 0151b42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1507: 0151c3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1508: 0082bf40 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ - 1509: 0091bfa8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1508: 0082be34 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ + 1509: 0091be98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1510: 006d9430 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1511: 0151d40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1512: 014f812c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1513: 00653f10 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1514: 0151c304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1515: 005297f0 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1516: 002cf014 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1517: 00a4169c 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1518: 00adabf8 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1517: 00a4158c 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1518: 00adaae8 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1519: 014e8f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1520: 002cf628 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1521: 0070a5f8 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1522: 013bc754 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1523: 0151ca76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1524: 014f0288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1525: 014edd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1526: 0151d0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1527: 014e7700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1528: 00b10314 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1528: 00b10204 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1529: 01447974 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_b │ │ │ │ 1530: 014f44a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1531: 009f976c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1531: 009f965c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1532: 0066c834 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ 1533: 014477e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_d │ │ │ │ - 1534: 00b68a8c 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1534: 00b6897c 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1535: 014ecca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1536: 009decdc 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1537: 00918a50 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1538: 00acabd8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1536: 009debcc 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1537: 00918940 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1538: 00acaac8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1539: 0151d84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1540: 00919f70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1540: 00919e60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1541: 0151d548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1542: 014478f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_h │ │ │ │ 1543: 014ef614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1544: 0066dc28 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1545: 002ba234 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1546: 00abb948 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1546: 00abb838 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1547: 014dcbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1548: 00704f64 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1549: 0085d86c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_h │ │ │ │ + 1549: 0085d75c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_h │ │ │ │ 1550: 0151c87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1551: 0151cdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1552: 0068425c 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1553: 0151d73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1554: 0143118c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sb │ │ │ │ 1555: 0144786c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_s │ │ │ │ 1556: 01413298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1557: 00490cf4 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1558: 00ab254c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1558: 00ab243c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1559: 00375868 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ - 1560: 00860a90 208 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ + 1560: 00860980 208 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ 1561: 0033ec44 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1562: 006a27a4 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1563: 014e995c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1564: 0151d882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1565: 0151b273 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1566: 00861338 308 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ + 1566: 00861228 308 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ 1567: 01431108 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sh │ │ │ │ - 1568: 00ac0518 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1569: 00b3d73c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1568: 00ac0408 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1569: 00b3d62c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1570: 002d6444 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1571: 0151c6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ - 1572: 0085d940 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_s │ │ │ │ + 1572: 0085d830 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_s │ │ │ │ 1573: 0151b5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ - 1574: 00860b60 220 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ + 1574: 00860a50 220 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ 1575: 014e4ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1576: 0151d6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1577: 0069b988 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1578: 0151d6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1579: 0151d2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1580: 00a9fd18 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1580: 00a9fc08 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1581: 0151b360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1582: 006a7504 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1583: 0151c332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1584: 014e32cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1585: 014de2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1586: 0151ba30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1587: 01396e34 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1588: 00acef14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ - 1589: 00860c3c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ + 1588: 00acee04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1589: 00860b2c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ 1590: 01431084 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sw │ │ │ │ 1591: 014e4d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1592: 0097239c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1593: 00afeba0 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1592: 0097228c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1593: 00afea90 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1594: 0151d2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1595: 009b822c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1596: 00a7f938 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1595: 009b811c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1596: 00a7f828 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1597: 003e9b24 100 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1598: 003f4100 180 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ - 1599: 0095c270 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1600: 00b52364 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1599: 0095c160 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1600: 00b52254 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1601: 014ea69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1602: 014e32dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1603: 01448d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_h │ │ │ │ - 1604: 00b3b07c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1604: 00b3af6c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1605: 0151c822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1606: 00b5c4c0 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1606: 00b5c3b0 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1607: 014e378c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1608: 014e1154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1609: 002ba030 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1610: 00509620 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1611: 0089bba8 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1611: 0089ba98 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1612: 014ddeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1613: 002cf928 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1614: 002c09e8 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1615: 014eebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1616: 0151c742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1617: 014f490c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_LIST_EVENT │ │ │ │ 1618: 014e7990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ @@ -1628,386 +1628,386 @@ │ │ │ │ 1624: 0151d382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1625: 0151d35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1626: 00524740 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1627: 0036be0c 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1628: 002c0294 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1629: 0151cebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1630: 0144f534 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u16 │ │ │ │ - 1631: 00869820 768 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ - 1632: 00b5dcc4 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1631: 00869710 768 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ + 1632: 00b5dbb4 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1633: 00504480 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ - 1634: 008345c8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ + 1634: 008344bc 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ 1635: 0151ccf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1636: 0151d730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1637: 014e14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1638: 0048f300 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1639: 014ed998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1640: 003ee8d0 184 FUNC GLOBAL DEFAULT 12 aspeed_i2c_get_bus │ │ │ │ - 1641: 0081e1c8 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsb │ │ │ │ + 1641: 0081e0bc 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsb │ │ │ │ 1642: 014e78e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1643: 014e34fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ - 1644: 00850274 52 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ + 1644: 00850168 52 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ 1645: 002c961c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1646: 0151bfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1647: 0151d586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1648: 00834664 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ - 1649: 00900de0 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1648: 00834558 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ + 1649: 00900cd0 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1650: 0066bc2c 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ - 1651: 00837c3c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ + 1651: 00837b30 164 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ 1652: 0151c372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1653: 0151be06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1654: 00921edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1654: 00921dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1655: 014f2e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1656: 0151c0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1657: 00936ad0 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1658: 0081e4d4 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsl │ │ │ │ + 1657: 009369c0 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1658: 0081e3c8 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsl │ │ │ │ 1659: 0151b760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_DSTATE │ │ │ │ - 1660: 00ae6628 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1660: 00ae6518 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1661: 01431000 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_ub │ │ │ │ 1662: 014f39c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1663: 002ca184 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1664: 00b5090c 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1664: 00b507fc 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1665: 014280a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_setq │ │ │ │ - 1666: 00ba249c 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1666: 00ba238c 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1667: 014f0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ - 1668: 00834734 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ + 1668: 00834628 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ 1669: 01430f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uh │ │ │ │ 1670: 014e8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1671: 00b2e55c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1671: 00b2e44c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1672: 0049247c 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1673: 014453d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_b │ │ │ │ 1674: 014e32bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1675: 00ad52fc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ - 1676: 0081e3c8 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsw │ │ │ │ + 1675: 00ad51ec 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1676: 0081e2bc 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsw │ │ │ │ 1677: 0151d526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1678: 01445244 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_d │ │ │ │ 1679: 0045c0b4 124 FUNC GLOBAL DEFAULT 12 omap_clk_setrate │ │ │ │ 1680: 0151ceca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1681: 0151c5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1682: 009faedc 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1682: 009fadcc 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1683: 0144534c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_h │ │ │ │ 1684: 014ea96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1685: 0098c438 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1686: 00b72c64 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1685: 0098c328 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1686: 00b72b54 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1687: 0151c06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1688: 0066c6ac 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1689: 0151cd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1690: 0144ecf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u16 │ │ │ │ 1691: 0151d66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1692: 014ec908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1693: 01430ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uw │ │ │ │ 1694: 0151cbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1695: 009175b8 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1695: 009174a8 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1696: 014123a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1697: 0142a0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sral │ │ │ │ 1698: 006b031c 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1699: 014433d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smmla_b │ │ │ │ 1700: 014452c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_s │ │ │ │ 1701: 0079f0ec 8 FUNC GLOBAL DEFAULT 12 arm_gt_stimer_cb │ │ │ │ 1702: 002b79fc 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1703: 0142a124 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraq │ │ │ │ 1704: 014e1114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1705: 008f1554 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1705: 008f1444 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1706: 0143220c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_s │ │ │ │ 1707: 014e68a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ - 1708: 00840778 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ + 1708: 0084066c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ 1709: 01432188 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_u │ │ │ │ 1710: 0151cc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1711: 014e9ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1712: 0151d302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1713: 014e1b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1714: 0151c328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1715: 01452000 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u16 │ │ │ │ 1716: 0142a01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraw │ │ │ │ - 1717: 00b2e180 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1717: 00b2e070 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1718: 0151d06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1719: 01411b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1720: 014f0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ - 1721: 00840808 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ + 1721: 008406fc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ 1722: 014ecd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1723: 00930c9c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1723: 00930b8c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1724: 014f0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ - 1725: 0086e350 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ + 1725: 0086e240 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ 1726: 0151bdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1727: 00665e6c 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1728: 00b2b91c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1728: 00b2b80c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1729: 0151b8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ - 1730: 00842d9c 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ + 1730: 00842c90 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ 1731: 0151b692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1732: 0151ba52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1733: 00b16894 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1733: 00b16784 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1734: 014ebd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1735: 00b99bf8 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ - 1736: 0086e240 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ + 1735: 00b99ae8 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1736: 0086e130 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ 1737: 002bb9c4 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1738: 014e1ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1739: 0151cb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1740: 01420874 32 OBJECT GLOBAL DEFAULT 24 xy_gain │ │ │ │ 1741: 0028a948 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1742: 00b45934 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1742: 00b45824 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1743: 0151c524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1744: 01392b20 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1745: 009f0e38 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1745: 009f0d28 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1746: 014dd430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1747: 00ae93d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1748: 00842f84 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ + 1747: 00ae92c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1748: 00842e78 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ 1749: 0151bc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1750: 0151bd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ - 1751: 00840898 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ + 1751: 0084078c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ 1752: 014df50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ - 1753: 0086e2c0 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ + 1753: 0086e1b0 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ 1754: 014f4314 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1755: 0081e530 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minub │ │ │ │ - 1756: 008bda44 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1755: 0081e424 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minub │ │ │ │ + 1756: 008bd934 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1757: 0151c5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1758: 00a8939c 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1759: 00953768 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1758: 00a8928c 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1759: 00953658 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1760: 0151c724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1761: 00837dec 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ + 1761: 00837ce0 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ 1762: 0151bc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1763: 00aa2260 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1763: 00aa2150 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1764: 0151b604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1765: 0151bbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1766: 00b037c0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1766: 00b036b0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1767: 007b0990 112 FUNC GLOBAL DEFAULT 12 gen_gvec_umaxp │ │ │ │ - 1768: 0081e808 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minul │ │ │ │ - 1769: 007d2ce8 44 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ + 1768: 0081e6fc 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minul │ │ │ │ + 1769: 007d2c88 44 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ 1770: 006790f8 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1771: 014e3b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1772: 0151b59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1773: 00b0c584 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1773: 00b0c474 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1774: 0151cd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1775: 014f33d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1776: 014e52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1777: 0036ee0c 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1778: 00b7c7f0 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1779: 00b2c920 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1778: 00b7c6e0 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1779: 00b2c810 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1780: 0151bf2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1781: 00b6aa7c 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1781: 00b6a96c 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ 1782: 007b0540 116 FUNC GLOBAL DEFAULT 12 gen_uqsub_bhs │ │ │ │ - 1783: 0081e6f8 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minuw │ │ │ │ - 1784: 00ab4984 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1785: 00aff300 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1786: 009c1c04 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1783: 0081e5ec 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minuw │ │ │ │ + 1784: 00ab4874 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1785: 00aff1f0 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1786: 009c1af4 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1787: 0151bb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_WRITE_DSTATE │ │ │ │ 1788: 014f19ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1789: 00373c5c 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1790: 0151b9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1791: 0151ba08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1792: 00517278 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1793: 002bed68 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1794: 004921f0 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1795: 0144ec70 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u32 │ │ │ │ 1796: 01438698 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxb │ │ │ │ 1797: 01446d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_d │ │ │ │ 1798: 003696a4 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1799: 0097c5bc 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1799: 0097c4ac 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1800: 0151bf64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1801: 014e7750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1802: 0151d3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1803: 01438614 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxh │ │ │ │ 1804: 002b7b18 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1805: 00b15a3c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1806: 00b0c94c 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1805: 00b1592c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1806: 00b0c83c 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1807: 014def30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1808: 0031e980 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1809: 014dc948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1810: 014e426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ 1811: 01451ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u32 │ │ │ │ - 1812: 00aa2204 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1813: 009896c4 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ - 1814: 00868b70 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ + 1812: 00aa20f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1813: 009895b4 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1814: 00868a60 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ 1815: 0151d31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1816: 00ba4ba0 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1816: 00ba4a90 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1817: 005c61b0 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1818: 0151bbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1819: 0143640c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270h │ │ │ │ - 1820: 00868d64 312 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ + 1820: 00868c54 312 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ 1821: 01446ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_s │ │ │ │ 1822: 0151bebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1823: 014e9c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1824: 00a68770 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ - 1825: 00868c18 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ + 1824: 00a68660 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1825: 00868b08 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ 1826: 002ddf18 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1827: 01438590 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxw │ │ │ │ 1828: 00deca88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1829: 0151d130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1830: 0151be1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1831: 014f48ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1832: 0142c1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_user_reg │ │ │ │ 1833: 014e28c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1834: 00b97754 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1835: 00a2b28c 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1834: 00b97644 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1835: 00a2b17c 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1836: 014eb5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1837: 00b2802c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1837: 00b27f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1838: 0065a364 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1839: 0151d476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1840: 0151cf16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1841: 013b8010 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1842: 009e3c48 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1842: 009e3b38 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1843: 00701408 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1844: 00931ad4 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1845: 00b417c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1846: 00adf54c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1844: 009319c4 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1845: 00b416b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1846: 00adf43c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1847: 01436388 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270s │ │ │ │ 1848: 014f3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1849: 014e4a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1850: 014e79e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1851: 014f0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1852: 00bb0a78 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1853: 008398c8 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ - 1854: 00868cc0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ - 1855: 008e50bc 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1852: 00bb0968 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1853: 008397bc 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ + 1854: 00868bb0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ + 1855: 008e4fac 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1856: 014df640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_READ_EVENT │ │ │ │ 1857: 014e212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1858: 00b97f04 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1859: 00aa5060 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1858: 00b97df4 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1859: 00aa4f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1860: 0028a9fc 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1861: 014eb978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1862: 0151cef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ - 1863: 008399dc 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ + 1863: 008398d0 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ 1864: 00653ff0 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1865: 00aecde0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1865: 00aeccd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1866: 002b44dc 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1867: 0151b902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1868: 00acf0e0 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1869: 009d0228 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1868: 00acefd0 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1869: 009d0118 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1870: 004dbb84 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1871: 0078b188 372 FUNC GLOBAL DEFAULT 12 arm_debug_excp_handler │ │ │ │ 1872: 0151d83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1873: 014e4f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1874: 00b1b700 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1874: 00b1b5f0 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1875: 002cdd84 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1876: 014f0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1877: 0096ca28 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1877: 0096c918 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1878: 014dfd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1879: 0151c5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1880: 006e6838 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1881: 0037c8ac 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1882: 014ee150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1883: 00327898 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1884: 014e72d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1885: 00af1734 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1885: 00af1624 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1886: 014f5ac4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ - 1887: 00839b0c 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ + 1887: 00839a00 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ 1888: 005ca1a0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1889: 0053cc34 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1890: 0151b364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1891: 0151d914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1892: 002d6734 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1893: 014f49ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 1894: 0089bbc8 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1894: 0089bab8 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1895: 014e8ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1896: 0151ce0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1897: 014ed018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1898: 0144c858 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_b │ │ │ │ 1899: 00327d48 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1900: 00ac1734 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1900: 00ac1624 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1901: 014e4f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1902: 014ebe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1903: 0151c8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1904: 013c7018 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1905: 0052a3d4 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1906: 0144c750 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_h │ │ │ │ 1907: 002b3d6c 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1908: 0151c856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1909: 014dc7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1910: 00b431ec 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1910: 00b430dc 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1911: 014ef654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1912: 014e25c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1913: 003e93a4 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1914: 00ad70ac 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1915: 00929d48 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1914: 00ad6f9c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1915: 00929c38 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1916: 006e723c 140 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1917: 014dd110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1918: 00912dcc 44 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1918: 00912cbc 44 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1919: 014dfe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1920: 005c5ad4 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1921: 009fb2ac 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1921: 009fb19c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1922: 014dd700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1923: 01437930 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270b │ │ │ │ 1924: 0151d2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1925: 002cf01c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1926: 014eb898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1927: 00b25fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1928: 00b1edec 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1929: 009d0bf0 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1930: 009cb3b0 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1927: 00b25e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1928: 00b1ecdc 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1929: 009d0ae0 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1930: 009cb2a0 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1931: 0151d3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1932: 002e73cc 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1933: 014283c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maddsq │ │ │ │ 1934: 014eeb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1935: 01414c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1936: 014e425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ 1937: 014378ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270h │ │ │ │ - 1938: 00bab61c 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1938: 00bab50c 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1939: 0151c028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1940: 0028aa14 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1941: 0151d306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1942: 00a94550 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1942: 00a94440 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1943: 0151d79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1944: 00677d88 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1945: 014e6f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1946: 0151d508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1947: 014e80fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1948: 00daff48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1949: 008395a0 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ - 1950: 009f0ea8 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1948: 00dafe38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1949: 00839494 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ + 1950: 009f0d98 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1951: 014e383c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1952: 0151d8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ - 1953: 00859120 508 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ + 1953: 00859010 508 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ 1954: 014f27bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1955: 00b5c664 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1955: 00b5c554 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1956: 014eaae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ - 1957: 0083969c 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ + 1957: 00839590 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ 1958: 01437828 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270w │ │ │ │ 1959: 0151b95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1960: 014f2bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1961: 002ce910 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1962: 00964d14 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1963: 00900268 1664 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1962: 00964c04 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1963: 00900158 1664 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1964: 0151d234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1965: 0151c2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1966: 002cde30 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1967: 002b7c24 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1968: 0079151c 300 FUNC GLOBAL DEFAULT 12 write_list_to_cpustate │ │ │ │ 1969: 0151b632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1970: 0151c1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1971: 00b0c46c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1972: 00b731b8 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1971: 00b0c35c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1972: 00b730a8 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1973: 0151be76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1974: 01451df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u64 │ │ │ │ 1975: 014f3a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1976: 00ab2448 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1976: 00ab2338 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1977: 014de474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ 1978: 0142c224 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_pc_alignment │ │ │ │ - 1979: 009bce10 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ - 1980: 008397bc 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ + 1979: 009bcd00 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1980: 008396b0 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ 1981: 0151cda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1982: 0151c8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1983: 00aa3fd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1984: 00abd8b4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1983: 00aa3ec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1984: 00abd7a4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1985: 014e2858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1986: 00956c34 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1987: 00afda40 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1986: 00956b24 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1987: 00afd930 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1988: 0151d4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1989: 014eacb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1990: 0151c16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1991: 00aa9d88 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1991: 00aa9c78 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1992: 014ebc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ 1993: 0151bcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1994: 00baf584 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1994: 00baf474 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1995: 0151b782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_CD_DSTATE │ │ │ │ 1996: 014e98bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1997: 0151b296 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1998: 0151d00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1999: 0151d26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 2000: 013bd4c8 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 2001: 014e37fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 2002: 00b97428 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 2002: 00b97318 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 2003: 0151c9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 2004: 00707524 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 2005: 0151d5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 2006: 006f36d8 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 2007: 006b55e0 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 2008: 014e25d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 2009: 0151c974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -2018,948 +2018,948 @@ │ │ │ │ 2014: 014eecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_EVENT │ │ │ │ 2015: 014f2388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 2016: 014ee380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 2017: 0151d7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2018: 0151cf2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 2019: 0142c9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sf │ │ │ │ 2020: 0151d30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ - 2021: 0086c96c 64 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ + 2021: 0086c85c 64 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ 2022: 0151bf8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 2023: 0142cbf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sh │ │ │ │ 2024: 014ee1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 2025: 014ee5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 2026: 0096e18c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 2027: 00a9ef50 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 2026: 0096e07c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 2027: 00a9ee40 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 2028: 007b0ab0 68 FUNC GLOBAL DEFAULT 12 gen_gvec_uhadd │ │ │ │ 2029: 014e3efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 2030: 01414bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 2031: 014f4b30 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 2032: 0091f364 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 2032: 0091f254 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 2033: 014efe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 2034: 0151bd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 2035: 0151d468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 2036: 009209f4 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 2036: 009208e4 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ 2037: 0151b776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_DSTATE │ │ │ │ - 2038: 009c12d8 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 2038: 009c11c8 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 2039: 0151b26e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 2040: 01428444 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_madduq │ │ │ │ 2041: 0151b2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 2042: 0151b926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 2043: 014e8a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 2044: 0151ca64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 2045: 0092dd6c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 2046: 0096e600 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 2045: 0092dc5c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 2046: 0096e4f0 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 2047: 0151b2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 2048: 014e9adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 2049: 0091a8d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 2049: 0091a7c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 2050: 005583c0 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 2051: 00934004 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 2052: 00abf150 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 2051: 00933ef4 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 2052: 00abf040 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 2053: 014f3a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 2054: 0151bcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 2055: 00badcec 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 2055: 00badbdc 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 2056: 0151c642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 2057: 014de978 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 2058: 00b13ce4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 2059: 00b3f4d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 2058: 00b13bd4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 2059: 00b3f3c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 2060: 0151cb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 2061: 00433cec 152 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 2062: 002b3ed8 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 2063: 0151d542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 2064: 00a41a50 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 2065: 00840c0c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ - 2066: 0096ecd4 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 2064: 00a41940 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2065: 00840b00 184 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ + 2066: 0096ebc4 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2067: 014ee010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2068: 0151b27d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2069: 0151cf58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2070: 0144fae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u16 │ │ │ │ 2071: 014f5150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 2072: 009f9990 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2073: 00854c40 180 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ - 2074: 00b8e0e4 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2072: 009f9880 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2073: 00854b34 180 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ + 2074: 00b8dfd4 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2075: 014eb748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2076: 0151cc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2077: 014f3874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2078: 013bd59c 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2079: 014eda38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2080: 006188b8 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2081: 014eca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 2082: 00a36278 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2083: 00a494a0 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2082: 00a36168 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2083: 00a49390 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2084: 0151cbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 2085: 0090c2cc 2584 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 2085: 0090c1bc 2584 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2086: 0070c498 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 2087: 00ab24b8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2088: 009eda28 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2087: 00ab23a8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2088: 009ed918 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2089: 00700260 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2090: 00b835c0 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2091: 00aa6ac8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2090: 00b834b0 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2091: 00aa69b8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2092: 003e9e08 240 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ 2093: 0078899c 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vinmi │ │ │ │ - 2094: 00b83428 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2094: 00b83318 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2095: 014e3f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2096: 0151d596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2097: 0040d320 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2098: 009ec60c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2098: 009ec4fc 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2099: 0151d77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2100: 0151bc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2101: 0151bd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2102: 002cdee0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2103: 0091f15c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2104: 008e2190 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2103: 0091f04c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2104: 008e2080 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2105: 0142c95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uf │ │ │ │ 2106: 006c1278 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2107: 00935068 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2107: 00934f58 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2108: 0142cb6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uh │ │ │ │ 2109: 0151cb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2110: 0096f550 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2110: 0096f440 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2111: 003282dc 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2112: 0151c388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2113: 014dd290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2114: 00526894 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2115: 014f1408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2116: 014dd720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2117: 0151c676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ - 2118: 00828754 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ + 2118: 00828648 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ 2119: 00645a78 392 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_asid_vmid │ │ │ │ 2120: 002d6b38 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2121: 0048e630 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2122: 014e6d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2123: 0151d8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2124: 014e1e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2125: 00918244 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2126: 008f19a0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2125: 00918134 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2126: 008f1890 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2127: 00404024 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2128: 009339ec 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2128: 009338dc 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2129: 014f27ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2130: 0151cfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2131: 0151cf90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2132: 014e29a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2133: 002d8280 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2134: 0095aeb8 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2135: 00b3a5d8 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2136: 009efa00 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2134: 0095ada8 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2135: 00b3a4c8 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2136: 009ef8f0 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2137: 0032eea0 472 FUNC GLOBAL DEFAULT 12 build_cxl_dsm_method │ │ │ │ - 2138: 00b9e02c 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2139: 009eecac 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2138: 00b9df1c 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2139: 009eeb9c 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2140: 00798884 44 FUNC GLOBAL DEFAULT 12 gt_rme_post_el_change │ │ │ │ 2141: 014ede20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2142: 00b3820c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2143: 00b735b0 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2142: 00b380fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2143: 00b734a0 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2144: 014f0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2145: 0151d56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2146: 00b01724 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2146: 00b01614 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2147: 014e0170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2148: 005249c8 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2149: 00b8b5d4 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2150: 00a00130 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2149: 00b8b4c4 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2150: 00a00020 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2151: 0151d4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2152: 00b33d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2152: 00b33c34 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2153: 002d5cf0 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2154: 01452c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_u16 │ │ │ │ 2155: 0151d6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2156: 014f0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2157: 00988bbc 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2157: 00988aac 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2158: 002f35a0 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2159: 014f5a70 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2160: 014df3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2161: 014e0d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2162: 0151c640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2163: 0151bc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2164: 0151c08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2165: 009fd1b0 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2165: 009fd0a0 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2166: 014e7420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2167: 0151de70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2168: 0144f954 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u32 │ │ │ │ 2169: 0151bb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2170: 00b8fd68 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2170: 00b8fc58 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2171: 014d6cd0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2172: 014e3e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2173: 014e97bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2174: 01414b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ - 2175: 00816c80 9780 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ + 2175: 00816b74 9780 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ 2176: 002d652c 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2177: 00aeb844 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2178: 00b92078 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2177: 00aeb734 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2178: 00b91f68 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2179: 0151bb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_WRITE_DSTATE │ │ │ │ - 2180: 0094fd40 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2181: 009cf704 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2180: 0094fc30 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2181: 009cf5f4 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2182: 002c8150 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2183: 0091ff60 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2183: 0091fe50 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2184: 0151d7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2185: 013c70b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2186: 0151c422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2187: 014ec778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2188: 00381064 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2189: 0151cc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ - 2190: 00854dc8 500 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ + 2190: 00854cbc 500 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ 2191: 014eb818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2192: 01432ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsb │ │ │ │ 2193: 0151b278 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2194: 0051ed90 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2195: 00322c34 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2196: 00ae5320 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2197: 00ab6f9c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2196: 00ae5210 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2197: 00ab6e8c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2198: 0151d054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2199: 014e7440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2200: 01432a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsh │ │ │ │ - 2201: 00ad764c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2201: 00ad753c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2202: 0031a5a0 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2203: 014eb8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2204: 0151bbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2205: 0151c3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2206: 0069c348 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2207: 00320a84 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2208: 0151b9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2209: 006a7d60 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2210: 013bcdec 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2211: 0151b7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 2212: 00afef70 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2212: 00afee60 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2213: 014ed188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2214: 014f9724 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2215: 0031ac38 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2216: 0151bb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2217: 0151b4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2218: 0037377c 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2219: 0143a924 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbh │ │ │ │ 2220: 014ddd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2221: 0151dec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2222: 0151d5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2223: 00ab2854 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2223: 00ab2744 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2224: 0151c248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2225: 014329c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsw │ │ │ │ 2226: 013bc71c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2227: 0151de6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2228: 0092fca4 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2228: 0092fb94 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2229: 0151b3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2230: 0151d848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2231: 00aa3f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2231: 00aa3e6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2232: 0151c168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2233: 00b6fccc 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2234: 00d1c618 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2233: 00b6fbbc 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2234: 00d1c508 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2235: 0151de64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2236: 003e9ac4 16 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2237: 0151cab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2238: 0151bc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2239: 014f2b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2240: 00a9c660 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2241: 00b47d38 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2242: 00b695ec 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2243: 00ba39f0 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2240: 00a9c550 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2241: 00b47c28 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2242: 00b694dc 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2243: 00ba38e0 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2244: 0143a81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbw │ │ │ │ 2245: 014e7610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2246: 009c12f0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2247: 00b96c08 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2246: 009c11e0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2247: 00b96af8 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2248: 002c0a18 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2249: 014f0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2250: 014e2b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2251: 006b630c 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2252: 01415314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2253: 014ed6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2254: 01429f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srll │ │ │ │ 2255: 014eee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2256: 0151b544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2257: 00b738e0 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2257: 00b737d0 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2258: 0151c370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2259: 01429f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlq │ │ │ │ 2260: 014e3f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2261: 014e81bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2262: 0151d0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2263: 0070c308 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2264: 009210a0 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2265: 009eef48 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ - 2266: 0084c4fc 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ + 2264: 00920f90 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2265: 009eee38 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2266: 0084c3f0 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ 2267: 014e60a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2268: 002aa550 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2269: 0151c1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2270: 0151c15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2271: 014dfd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2272: 014f0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2273: 01429e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlw │ │ │ │ - 2274: 0084cd68 380 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ - 2275: 00b579c8 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2274: 0084cc5c 380 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ + 2275: 00b578b8 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2276: 014e94dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ 2277: 014507c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u16 │ │ │ │ - 2278: 009fa210 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2278: 009fa100 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2279: 0151cc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2280: 0038bd54 1528 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_init │ │ │ │ 2281: 002c81f4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2282: 0032825c 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2283: 009b55c0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 2284: 0084c870 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ + 2283: 009b54b0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2284: 0084c764 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ 2285: 0031dac8 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ 2286: 007a09e8 384 FUNC GLOBAL DEFAULT 12 sme_exception_el │ │ │ │ - 2287: 009f094c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2287: 009f083c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2288: 00698d20 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2289: 014f0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2290: 0151d77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2291: 00b759f4 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2291: 00b758e4 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2292: 00677e58 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2293: 0038ac28 56 FUNC GLOBAL DEFAULT 12 cxl_add_cci_commands │ │ │ │ 2294: 00309f10 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2295: 003213cc 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2296: 014f1e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2297: 0151b7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2298: 007085bc 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2299: 01432944 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvub │ │ │ │ - 2300: 0084cabc 308 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ + 2300: 0084c9b0 308 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ 2301: 006de0d8 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2302: 0091cfb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ - 2303: 0084a59c 360 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ + 2302: 0091cea0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2303: 0084a490 360 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ 2304: 014eebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2305: 014e9e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2306: 00baf58c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2306: 00baf47c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2307: 0041d848 224 FUNC GLOBAL DEFAULT 12 gicv3_full_update_noirqset │ │ │ │ - 2308: 0091ca64 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2308: 0091c954 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2309: 014328c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuh │ │ │ │ 2310: 014f4704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2311: 002ba938 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2312: 00b11028 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2312: 00b10f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2313: 002d141c 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2314: 0151c6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2315: 0151b60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2316: 00b4840c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2316: 00b482fc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2317: 0151d156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2318: 014eccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2319: 00b77768 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2320: 00b01e0c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2321: 00af2f8c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2319: 00b77658 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2320: 00b01cfc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2321: 00af2e7c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2322: 014e892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2323: 0151b48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2324: 0151b6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2325: 014f09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2326: 00b5c72c 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2326: 00b5c61c 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2327: 014ea7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2328: 009c00dc 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2329: 009eff54 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2330: 009bf6f8 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ - 2331: 00840278 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ + 2328: 009bffcc 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2329: 009efe44 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2330: 009bf5e8 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2331: 0084016c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ 2332: 0151c0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2333: 014eff88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2334: 00b0b998 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2334: 00b0b888 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2335: 014e04d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2336: 008f8c70 124 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ - 2337: 00850114 108 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ + 2336: 008f8b60 124 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2337: 00850008 108 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ 2338: 0143283c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuw │ │ │ │ 2339: 014e50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2340: 0151d3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ - 2341: 00840308 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ + 2341: 008401fc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ 2342: 014f1cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2343: 0151c016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2344: 007050bc 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2345: 0151c118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2346: 0053ea78 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2347: 0151c8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2348: 009ee6a4 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2348: 009ee594 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2349: 005fbdc4 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2350: 00b434f8 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2350: 00b433e8 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2351: 0151d48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2352: 00adf810 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2352: 00adf700 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2353: 014eadd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2354: 00b69e90 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2355: 00b2911c 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2356: 00aa4ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2357: 00ba61fc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2354: 00b69d80 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2355: 00b2900c 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2356: 00aa4ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2357: 00ba60ec 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2358: 0144dd7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesimc │ │ │ │ 2359: 014e78d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2360: 00840398 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ - 2361: 00b22280 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2360: 0084028c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ + 2361: 00b22170 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2362: 00408bf0 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2363: 0151d3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2364: 0037bc10 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2365: 0151be88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ - 2366: 00970b58 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2366: 00970a48 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2367: 0151d5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2368: 00af43c4 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2368: 00af42b4 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2369: 0151b010 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2370: 0151d4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2371: 0091a9e0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2371: 0091a8d0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2372: 014f4bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2373: 008babe4 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2373: 008baad4 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2374: 002bc754 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2375: 0151c526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2376: 0151cb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2377: 014e57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2378: 006839b0 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2379: 0151c86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2380: 00958180 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2380: 00958070 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2381: 0151beec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2382: 014e6630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2383: 008babec 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2384: 00988eec 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2383: 008baadc 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2384: 00988ddc 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2385: 014f5b9c 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2386: 014e38dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2387: 014e0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2388: 0141a2c4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2389: 0151c76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2390: 00b3b170 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2391: 00963a50 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2392: 00b12428 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2393: 00dccd64 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2394: 00870258 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ - 2395: 009191d8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2390: 00b3b060 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2391: 00963940 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2392: 00b12318 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2393: 00dccc3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2394: 00870148 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ + 2395: 009190c8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2396: 00322278 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2397: 014f3ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2398: 002cf34c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2399: 0151c4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2400: 0066a834 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2401: 0061781c 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2402: 0151ce14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2403: 0151c9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2404: 0151b6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2405: 009e04d8 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2406: 0084acc8 368 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ - 2407: 008babe8 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2405: 009e03c8 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2406: 0084abbc 368 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ + 2407: 008baad8 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2408: 0151b656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2409: 0151c7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2410: 009360cc 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2410: 00935fbc 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2411: 0151c106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2412: 00b97bb8 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2413: 00ad61d4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2412: 00b97aa8 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2413: 00ad60c4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2414: 014e7efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2415: 014f0178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2416: 00b27f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2416: 00b27e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2417: 014e7340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2418: 0151d22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2419: 00524f3c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2420: 014e0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2421: 006671ac 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2422: 014e0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2423: 00520ffc 532 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_register_bar │ │ │ │ 2424: 014f296c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2425: 008501ac 40 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ + 2425: 008500a0 40 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ 2426: 0151b6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2427: 00990f8c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2427: 00990e7c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2428: 014f4304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ - 2429: 0086e86c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ + 2429: 0086e75c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ 2430: 0151cb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2431: 002c8298 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2432: 014efed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2433: 0086f3c4 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ - 2434: 00a03f44 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2435: 00b728f4 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2433: 0086f2b4 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ + 2434: 00a03e34 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2435: 00b727e4 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2436: 014ec818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2437: 0151be98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ - 2438: 00837808 172 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ + 2438: 008376fc 172 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ 2439: 0151cdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2440: 0151c6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2441: 00b01e28 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2441: 00b01d18 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2442: 0151b6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2443: 00b7184c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2444: 00af1398 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2445: 008378b4 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ - 2446: 00b00ed0 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2443: 00b7173c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2444: 00af1288 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2445: 008377a8 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ + 2446: 00b00dc0 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2447: 0151d74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2448: 014f05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2449: 007647e8 108 FUNC GLOBAL DEFAULT 12 aspeed_soc_get_irq │ │ │ │ 2450: 014f0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2451: 0151b5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2452: 014f30b4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ - 2453: 0086ee30 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ + 2453: 0086ed20 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ 2454: 0151c132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2455: 0151c5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2456: 0151d4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2457: 014f4430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2458: 0151c320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2459: 00b2b864 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2460: 00b1bf74 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2461: 00aae134 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2462: 00b66e50 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2463: 00addec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2459: 00b2b754 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2460: 00b1be64 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2461: 00aae024 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2462: 00b66d40 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2463: 00adddb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2464: 0151c6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2465: 0056fa28 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2466: 0151c4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ - 2467: 008400c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ + 2467: 0083ffbc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ 2468: 0151d736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2469: 00837968 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ + 2469: 0083785c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ 2470: 007b041c 188 FUNC GLOBAL DEFAULT 12 gen_sqadd_bhs │ │ │ │ 2471: 003242f0 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2472: 0094fbc0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2472: 0094fab0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2473: 003f688c 196 FUNC GLOBAL DEFAULT 12 pmbus_direct_mode2data │ │ │ │ 2474: 0062f21c 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2475: 006b6430 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2476: 00840158 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ - 2477: 0093cafc 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2478: 009ebacc 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ - 2479: 0086e300 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ + 2476: 0084004c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ + 2477: 0093c9ec 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2478: 009eb9bc 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2479: 0086e1f0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ 2480: 00debc24 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2481: 014e5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2482: 014f1bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2483: 0086e200 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ - 2484: 00b657bc 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2483: 0086e0f0 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ + 2484: 00b656ac 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2485: 0142b9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_r13_banked │ │ │ │ 2486: 0151de08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2487: 005cb44c 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2488: 014e347c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2489: 003795a8 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2490: 0151c210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2491: 0151b728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2492: 0151c766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2493: 009e10f4 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2493: 009e0fe4 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2494: 014e1a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2495: 0151d79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2496: 014e0dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2497: 01450950 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u8 │ │ │ │ - 2498: 008401e8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ - 2499: 00907638 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2500: 00a9cf50 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ - 2501: 0086e284 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ + 2498: 008400dc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ + 2499: 00907528 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2500: 00a9ce40 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2501: 0086e174 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ 2502: 002caa64 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2503: 00b4a8d8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2503: 00b4a7c8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2504: 014dfb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_EVENT │ │ │ │ 2505: 0151de6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2506: 0151d840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2507: 0066dccc 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2508: 0151bb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2509: 009e45e8 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2509: 009e44d8 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2510: 0051a498 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2511: 0151de40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2512: 0096ce68 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2512: 0096cd58 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2513: 014ec738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2514: 006a6eec 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ - 2515: 008481e0 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ + 2515: 008480d4 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ 2516: 0151d8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2517: 014f51d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2518: 0151ca60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2519: 0151d2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2520: 014ece28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2521: 0091dec8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2521: 0091ddb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2522: 0151d23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2523: 0093b8c0 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2524: 009273fc 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2525: 009ecb84 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2523: 0093b7b0 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2524: 009272ec 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2525: 009eca74 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2526: 0151bba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2527: 014f3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2528: 006bfed0 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2529: 006ca2c4 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2530: 00ba55dc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2531: 00848494 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ - 2532: 0095d42c 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2533: 00903a9c 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2530: 00ba54cc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2531: 00848388 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ + 2532: 0095d31c 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2533: 0090398c 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2534: 0151c65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2535: 014e7f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2536: 014e1a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2537: 00af0940 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2537: 00af0830 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2538: 00670208 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2539: 0040bc7c 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2540: 014f4074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2541: 0151cba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2542: 014eabd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2543: 008e4450 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2543: 008e4340 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2544: 0062daf0 184 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2545: 0144e3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip16 │ │ │ │ 2546: 014e9dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2547: 014f00a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2548: 00b784dc 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2548: 00b783cc 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2549: 014e5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2550: 014e842c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2551: 0151c55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2552: 0151c638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2553: 0151b8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2554: 00a8571c 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2555: 00ad5844 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2554: 00a8560c 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2555: 00ad5734 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2556: 01455e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh_round_to_zero │ │ │ │ - 2557: 00995478 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2557: 00995368 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2558: 014e2bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2559: 0142e090 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarb │ │ │ │ 2560: 0032eb38 368 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2561: 0151c5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2562: 014dd4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2563: 00af2fa8 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2563: 00af2e98 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2564: 0142e00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarh │ │ │ │ 2565: 014f2258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2566: 009213ac 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2567: 0083fbcc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ - 2568: 00b099cc 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2566: 0092129c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2567: 0083fac0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ + 2568: 00b098bc 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2569: 0151cc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2570: 0085022c 72 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ - 2571: 009b5780 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2570: 00850120 72 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ + 2571: 009b5670 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2572: 00373c64 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2573: 0151bfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2574: 00ab9fec 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2575: 00973134 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2574: 00ab9edc 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2575: 00973024 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2576: 00568d80 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2577: 002c5230 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ - 2578: 0083fc58 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ - 2579: 0086c394 84 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ + 2578: 0083fb4c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ + 2579: 0086c284 84 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ 2580: 00791364 440 FUNC GLOBAL DEFAULT 12 write_cpustate_to_list │ │ │ │ 2581: 004e3938 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2582: 0151b340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2583: 0151b304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2584: 00912a78 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2584: 00912968 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2585: 0141a214 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ 2586: 0142df88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarw │ │ │ │ - 2587: 00b851a4 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2587: 00b85094 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2588: 0151d368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2589: 0141a234 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2590: 0093aa10 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2591: 00b44d48 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2590: 0093a900 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2591: 00b44c38 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2592: 0141a274 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2593: 006b0350 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2594: 014ed258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2595: 00b92284 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2595: 00b92174 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2596: 014e968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ - 2597: 0082b858 192 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ + 2597: 0082b74c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ 2598: 0066a798 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2599: 014e7f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2600: 00ab2d88 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ - 2601: 0083fce8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ + 2600: 00ab2c78 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2601: 0083fbdc 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ 2602: 014f0ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2603: 002d0550 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2604: 014f4a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2605: 00ba089c 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2606: 0091dc04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2605: 00ba078c 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2606: 0091daf4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2607: 0067967c 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2608: 014e6950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2609: 00b282b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2609: 00b281a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2610: 0151b696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2611: 014ef5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2612: 0151d110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2613: 0040c8e8 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2614: 009d146c 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2615: 00b926b4 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2614: 009d135c 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2615: 00b925a4 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2616: 014e6ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2617: 00a27e34 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2617: 00a27d24 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2618: 00431d18 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2619: 00958d90 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2620: 008f193c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2621: 008bb834 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2622: 00ab7c34 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2619: 00958c80 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2620: 008f182c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2621: 008bb724 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2622: 00ab7b24 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2623: 003e89e4 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2624: 0086e9d0 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ - 2625: 00af30f4 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2624: 0086e8c0 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ + 2625: 00af2fe4 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2626: 0151b292 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2627: 00daef00 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2627: 00daedf0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2628: 0151b694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2629: 014e60d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2630: 0151d36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2631: 00aac4c0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2632: 009335d8 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2631: 00aac3b0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2632: 009334c8 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2633: 014ecdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2634: 01441908 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb │ │ │ │ - 2635: 0086f4f4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ - 2636: 00916d50 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2635: 0086f3e4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ + 2636: 00916c40 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2637: 0151c9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ - 2638: 0083e5b8 336 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ + 2638: 0083e4ac 336 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ 2639: 0151cfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2640: 008df8b8 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2640: 008df7a8 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2641: 0150a7ec 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_val │ │ │ │ 2642: 014ed928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2643: 01441884 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh │ │ │ │ 2644: 0151bdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2645: 014df45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2646: 0151d488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2647: 014f1f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2648: 00b18464 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ - 2649: 0086ef3c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ + 2648: 00b18354 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2649: 0086ee2c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ 2650: 00677514 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2651: 014f40a4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2652: 005cb1a8 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2653: 006c01ac 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2654: 0151bcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2655: 00b46740 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2656: 00b35dc8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2655: 00b46630 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2656: 00b35cb8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2657: 002c6278 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2658: 00655a98 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2659: 00b74730 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2659: 00b74620 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2660: 014deea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2661: 014e88ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2662: 00b36a64 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2662: 00b36954 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2663: 014ea8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2664: 0151d3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2665: 014e849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2666: 014dfeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2667: 0151c498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2668: 014f19dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2669: 01441800 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw │ │ │ │ 2670: 0151be30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2671: 014f1ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2672: 0096cf30 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2672: 0096ce20 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2673: 0151c996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2674: 0151bdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2675: 00b1f38c 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2676: 0089b988 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2675: 00b1f27c 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2676: 0089b878 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2677: 0151cd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2678: 006697b0 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2679: 00b3df4c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2680: 00b26b30 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2679: 00b3de3c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2680: 00b26a20 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2681: 014189bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2682: 0151b8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2683: 0082f30c 88 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ - 2684: 0084ee54 56 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ - 2685: 00b45dd8 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2683: 0082f200 88 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ + 2684: 0084ed48 56 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ + 2685: 00b45cc8 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2686: 0151c2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2687: 00abdb98 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2687: 00abda88 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2688: 01426d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd8 │ │ │ │ 2689: 0151ce6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2690: 009e4144 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2691: 0099ed68 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2690: 009e4034 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2691: 0099ec58 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2692: 0151d044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2693: 0151d3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2694: 009e0c5c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2695: 00839c14 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ - 2696: 009278f4 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2694: 009e0b4c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2695: 00839b08 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ + 2696: 009277e4 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2697: 013bc6dc 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2698: 002db138 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2699: 0151b764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_DSTATE │ │ │ │ 2700: 014f5310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2701: 00962b50 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2702: 009c1ec4 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2701: 00962a40 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2702: 009c1db4 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2703: 002f3aa0 4364 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2704: 01437dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90b │ │ │ │ 2705: 013bcf1c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2706: 00b17940 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2707: 009888c8 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ - 2708: 00839d28 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ - 2709: 00dc1e80 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ + 2706: 00b17830 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2707: 009887b8 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2708: 00839c1c 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ + 2709: 00dc1d58 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ 2710: 014ea30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2711: 014f1b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2712: 00a00148 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2712: 00a00038 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2713: 01437d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90h │ │ │ │ 2714: 00526ae4 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2715: 0151d524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2716: 013c6fa0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2717: 014ea6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2718: 014e0d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2719: 00b3c460 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2720: 00b74f9c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2719: 00b3c350 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2720: 00b74e8c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2721: 014e27a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2722: 0143661c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90h │ │ │ │ 2723: 0151be40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2724: 014f865c 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2725: 013bd2c8 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2726: 00526104 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2727: 014edd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2728: 01416208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2729: 0151d270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2730: 0151d4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2731: 00b2e24c 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2732: 00839e54 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ - 2733: 009e1a4c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2731: 00b2e13c 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2732: 00839d48 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ + 2733: 009e193c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2734: 0151c456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2735: 00287840 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2736: 0151c174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ 2737: 014e4300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PLUG_EVENT │ │ │ │ - 2738: 00b02ea8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2738: 00b02d98 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2739: 01437ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90w │ │ │ │ 2740: 014f0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2741: 01436598 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90s │ │ │ │ 2742: 014e14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2743: 0151be34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2744: 0151cfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2745: 014e6b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2746: 013c7180 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2747: 00679664 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2748: 013bd6e4 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2749: 014526b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s8 │ │ │ │ 2750: 014dcab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2751: 009181ac 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2751: 0091809c 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2752: 0151d88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2753: 009ef60c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2753: 009ef4fc 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2754: 0151d02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2755: 0151d13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2756: 002d5484 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2757: 003234b4 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2758: 0151c060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2759: 002bbea0 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2760: 003237fc 376 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2761: 0041fee8 532 FUNC GLOBAL DEFAULT 12 gicv3_dist_set_irq │ │ │ │ 2762: 00321598 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2763: 014f4828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2764: 014f3864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2765: 0151c4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2766: 002c0a90 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2767: 00daff18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2768: 0091c894 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2767: 00dafe08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2768: 0091c784 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2769: 014ef354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2770: 008aa4b0 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2771: 00b17f00 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2770: 008aa3a0 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2771: 00b17df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2772: 0151c4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2773: 007b07c0 64 FUNC GLOBAL DEFAULT 12 gen_gvec_saba │ │ │ │ - 2774: 0095de8c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2774: 0095dd7c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2775: 014ea5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2776: 014dd1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2777: 0151c874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2778: 0151cbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2779: 0151d446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2780: 0062f3d0 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2781: 007b0740 64 FUNC GLOBAL DEFAULT 12 gen_gvec_sabd │ │ │ │ - 2782: 00970060 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2782: 0096ff50 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2783: 01428024 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2784: 014e3b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2785: 00a4440c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2785: 00a442fc 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2786: 014e1d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2787: 014f2afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2788: 0151c21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2789: 014559c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd_round_to_zero │ │ │ │ 2790: 00410d50 452 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2791: 0151cfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2792: 0151ce10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2793: 0057b90c 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2794: 0151b73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2795: 014e61e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2796: 00ad7d54 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2796: 00ad7c44 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2797: 003ef438 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2798: 0151b4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2799: 0037fc9c 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2800: 0151ce38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2801: 0091b874 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2802: 00a37f44 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2803: 00b57878 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2801: 0091b764 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2802: 00a37e34 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2803: 00b57768 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2804: 0151d87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2805: 0151d03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2806: 014e09e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2807: 00ba5678 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2808: 00a82324 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2807: 00ba5568 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2808: 00a82214 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2809: 014f23a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2810: 0151b826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2811: 008fa16c 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2811: 008fa05c 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2812: 0151b74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2813: 0151c85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2814: 00331a54 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2815: 00dccd20 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2815: 00dccbf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2816: 0151bee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2817: 014e0ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2818: 008e2d40 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2818: 008e2c30 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2819: 00618138 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2820: 00afa6a4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2820: 00afa594 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2821: 002c0998 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2822: 00931f9c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2822: 00931e8c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2823: 014f05a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2824: 014e4d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2825: 00aadd8c 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2825: 00aadc7c 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2826: 0151cfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2827: 0065608c 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2828: 00524ca0 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2829: 014f5360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2830: 00b73348 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2831: 00b41de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2830: 00b73238 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2831: 00b41cd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2832: 014de718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2833: 00a80cc0 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2834: 00a11bc8 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2833: 00a80bb0 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2834: 00a11ab8 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2835: 005c9c4c 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2836: 014de434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2837: 014e826c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2838: 00ad332c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2838: 00ad321c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2839: 013bc734 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2840: 014efdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2841: 00ba170c 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2841: 00ba15fc 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2842: 01452738 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u8 │ │ │ │ - 2843: 009387e4 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2843: 009386d4 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2844: 0151d278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2845: 0151d27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2846: 01454208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod_round_to_nearest │ │ │ │ - 2847: 00916940 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2847: 00916830 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2848: 014ecef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2849: 014e6ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2850: 00922224 244 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2850: 00922114 244 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2851: 014e6c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2852: 00754808 268 FUNC GLOBAL DEFAULT 12 raspi_machine_init │ │ │ │ - 2853: 008981ac 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2853: 0089809c 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2854: 00665618 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2855: 008f4c10 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2856: 009ce470 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2855: 008f4b00 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2856: 009ce360 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2857: 0151bb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_WRITE_DSTATE │ │ │ │ 2858: 004d8044 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2859: 014176a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ 2860: 0143e578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmvn │ │ │ │ - 2861: 00b29b58 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2861: 00b29a48 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2862: 013bcb24 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ - 2863: 008204c8 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_align │ │ │ │ + 2863: 008203bc 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_align │ │ │ │ 2864: 014e87ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2865: 0151d04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2866: 00a84420 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2867: 0093aaec 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2866: 00a84310 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2867: 0093a9dc 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2868: 013bd528 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ - 2869: 0084d0a4 588 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ + 2869: 0084cf98 588 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ 2870: 014e3c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2871: 0145008c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s16 │ │ │ │ 2872: 0151b89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2873: 0151ba2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ - 2874: 0086ea60 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ + 2874: 0086e950 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ 2875: 014f0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2876: 00b0cc24 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2876: 00b0cb14 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2877: 0151c3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2878: 014f3244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2879: 0150aaf4 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2880: 003c49e0 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2881: 0086f570 76 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ + 2881: 0086f460 76 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ 2882: 014eb8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2883: 00b12a48 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2883: 00b12938 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2884: 014f1adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2885: 0151c756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2886: 0151c8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2887: 014efff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2888: 01440a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_sw │ │ │ │ - 2889: 00b49634 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2890: 00b1c8c4 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ - 2891: 0086ef94 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ + 2889: 00b49524 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2890: 00b1c7b4 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2891: 0086ee84 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ 2892: 0151cb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2893: 014ea48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2894: 00ba4be4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2895: 00adc478 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2894: 00ba4ad4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2895: 00adc368 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2896: 0067ecb4 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2897: 009fa228 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2898: 009fa8c8 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2899: 00b33b1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2897: 009fa118 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2898: 009fa7b8 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2899: 00b33a0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2900: 0151d1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2901: 005d6194 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2902: 0151d320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2903: 014ee1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2904: 00b33eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2904: 00b33da4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2905: 005c7878 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2906: 00630ae8 856 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2907: 014de604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2908: 014e3f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2909: 014e14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ - 2910: 0086a84c 364 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ + 2910: 0086a73c 364 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ 2911: 0151c2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2912: 008515c0 68 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ + 2912: 008514b4 68 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ 2913: 01433730 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavb │ │ │ │ - 2914: 00b74ca0 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2914: 00b74b90 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2915: 014ef574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2916: 00badfb8 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2917: 00b37ca4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2918: 00b99aa8 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2919: 008f8a5c 324 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2916: 00badea8 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2917: 00b37b94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2918: 00b99998 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2919: 008f894c 324 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2920: 0151cd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2921: 014e63f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2922: 014ebbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ 2923: 014336ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavh │ │ │ │ - 2924: 00a9c324 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2925: 009669fc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2926: 00916ad8 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2924: 00a9c214 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2925: 009668ec 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2926: 009169c8 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2927: 0151b85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2928: 014ddbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2929: 013bca5c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2930: 002bf180 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2931: 014dc9a8 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2932: 0151c28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2933: 014eaad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2934: 0151c97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2935: 014f5350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2936: 014e8e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2937: 00aed67c 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ - 2938: 0081c700 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ + 2937: 00aed56c 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2938: 0081c5f4 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ 2939: 014f4398 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2940: 0068699c 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2941: 014ebb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2942: 00918144 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2943: 00b4d528 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2942: 00918034 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2943: 00b4d418 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2944: 00356e58 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2945: 0151d444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2946: 00afd3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2946: 00afd2a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2947: 01433628 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavw │ │ │ │ 2948: 00677820 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2949: 00a98b70 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2949: 00a98a60 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2950: 014f0ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2951: 00378cdc 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2952: 003f6970 32 FUNC GLOBAL DEFAULT 12 pmbus_linear_mode2data │ │ │ │ - 2953: 009fa620 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2954: 00b7b6bc 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2953: 009fa510 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2954: 00b7b5ac 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2955: 014eff18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2956: 013bdae8 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2957: 004e39b4 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2958: 006ec7a4 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2959: 014e3adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2960: 0066bc60 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2961: 0060e814 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ @@ -2969,361 +2969,361 @@ │ │ │ │ 2965: 0145029c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rbit_b │ │ │ │ 2966: 0144fe7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s32 │ │ │ │ 2967: 0151c048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2968: 01440990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uh │ │ │ │ 2969: 0031ed4c 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2970: 014dc828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2971: 014dcc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2972: 00b5ca40 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2972: 00b5c930 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2973: 014eb1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2974: 007bb15c 164 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ - 2975: 00904580 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2974: 007bb17c 164 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ + 2975: 00904470 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2976: 0151cd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2977: 014f4064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2978: 0151c930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2979: 014e2cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2980: 014e6b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2981: 0151c278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2982: 014de654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2983: 00a9c998 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ - 2984: 0086f464 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ + 2983: 00a9c888 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2984: 0086f354 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ 2985: 0151b344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2986: 0151cc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2987: 0066af20 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ - 2988: 008410d0 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ + 2988: 00840fc4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ 2989: 0144090c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uw │ │ │ │ 2990: 014f2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2991: 014e66f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2992: 00b527a8 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2992: 00b52698 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2993: 014ee7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2994: 014dea50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2995: 014edf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2996: 0151bdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2997: 009f9800 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2998: 0081ef00 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnb │ │ │ │ - 2999: 00aa29ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2997: 009f96f0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2998: 0081edf4 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnb │ │ │ │ + 2999: 00aa28dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 3000: 0151bca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 3001: 0151b7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 3002: 006c1e74 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 3003: 0151c6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 3004: 00b1bb88 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 3005: 0084114c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ - 3006: 00b26178 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 3004: 00b1ba78 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 3005: 00841040 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ + 3006: 00b26068 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 3007: 0151bfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 3008: 0151ca46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 3009: 002c0bd0 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 3010: 009fd634 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 3011: 00828890 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ + 3010: 009fd524 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 3011: 00828784 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ 3012: 014dfb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_ACPI_SETUP_EVENT │ │ │ │ - 3013: 0081f160 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnl │ │ │ │ + 3013: 0081f054 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnl │ │ │ │ 3014: 014ef594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 3015: 00ae8ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 3015: 00ae8ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 3016: 0144ac80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_d │ │ │ │ 3017: 014ed4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 3018: 00b63db8 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 3018: 00b63ca8 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 3019: 014e3f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 3020: 002d64e8 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 3021: 00380828 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 3022: 0144ad88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_h │ │ │ │ 3023: 014ec608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 3024: 00916f54 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 3024: 00916e44 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 3025: 014e19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 3026: 00b1aff4 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 3026: 00b1aee4 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 3027: 014f00e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 3028: 009c1028 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 3028: 009c0f18 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 3029: 014e36bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ - 3030: 008411e8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ - 3031: 008370dc 196 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ + 3030: 008410dc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ + 3031: 00836fd0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ 3032: 0151b942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 3033: 00b23890 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 3034: 0081f09c 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnw │ │ │ │ - 3035: 00b8cea0 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 3033: 00b23780 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 3034: 0081ef90 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnw │ │ │ │ + 3035: 00b8cd90 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 3036: 00706f64 24 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 3037: 0151d772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3038: 014ed2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 3039: 00828930 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ - 3040: 008dc86c 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 3039: 00828824 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ + 3040: 008dc75c 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 3041: 014dea40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 3042: 00dccd78 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 3042: 00dccc50 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 3043: 01427130 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub16 │ │ │ │ 3044: 0144ad04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_s │ │ │ │ 3045: 01412194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 3046: 0151bc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 3047: 00a84538 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 3047: 00a84428 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 3048: 002ece5c 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 3049: 00320da4 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 3050: 0144c09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sitos │ │ │ │ - 3051: 0087aed4 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 3051: 0087adc4 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 3052: 002dc504 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 3053: 00d400b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 3054: 009ec4bc 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 3055: 0083725c 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ - 3056: 0096fa74 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 3057: 00919688 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 3053: 00d3ffa0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 3054: 009ec3ac 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 3055: 00837150 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ + 3056: 0096f964 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 3057: 00919578 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 3058: 006da244 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 3059: 008f8740 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 3060: 00855654 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ - 3061: 009cca9c 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 3059: 008f8630 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 3060: 00855544 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ + 3061: 009cc98c 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 3062: 0151d486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 3063: 014f2348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ - 3064: 0085752c 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ + 3064: 0085741c 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ 3065: 01411954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 3066: 014e6df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 3067: 009747ec 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 3068: 00b6ccfc 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 3067: 009746dc 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 3068: 00b6cbec 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 3069: 005ca3c0 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 3070: 0151cdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 3071: 00b0070c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ - 3072: 008561cc 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ + 3071: 00b005fc 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 3072: 008560bc 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ 3073: 002a1e10 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 3074: 00519a08 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 3075: 0151b486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 3076: 002b5d94 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 3077: 0151c270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 3078: 0151c612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 3079: 009bcaec 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 3079: 009bc9dc 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 3080: 014f21a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 3081: 0151d466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 3082: 0151bb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ 3083: 007989b8 204 FUNC GLOBAL DEFAULT 12 arm_mmu_idx │ │ │ │ - 3084: 009c14e0 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ - 3085: 00856f1c 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ + 3084: 009c13d0 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3085: 00856e0c 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ 3086: 014e2588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ - 3087: 00855580 68 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ + 3087: 00855470 68 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ 3088: 014f3b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3089: 00aef51c 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 3090: 0085721c 376 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ + 3089: 00aef40c 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3090: 0085710c 376 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ 3091: 005c7cd4 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 3092: 009188f0 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 3092: 009187e0 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 3093: 004dfd00 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3094: 00b3c9dc 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3094: 00b3c8cc 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3095: 00593520 4280 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3096: 0151c78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3097: 014e4b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ - 3098: 008557e4 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ + 3098: 008556d4 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ 3099: 0151d876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3100: 0151cda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3101: 014e9e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3102: 00b78770 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3102: 00b78660 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3103: 0151d7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3104: 0151bfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3105: 014f2fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3106: 006f6ea0 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3107: 0151cea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3108: 0151d294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3109: 014e3c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3110: 009e3db8 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3110: 009e3ca8 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3111: 0151b9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3112: 0151ce1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3113: 014f3688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3114: 002fa978 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3115: 008564b4 120 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ - 3116: 00b2eda4 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3115: 008563a4 120 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ + 3116: 00b2ec94 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3117: 0151bbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 3118: 014e95ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3119: 014f5388 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 3120: 014df80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_EVENT │ │ │ │ 3121: 0151cb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3122: 00989a48 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3122: 00989938 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3123: 014e6510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3124: 013c6f50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3125: 002de204 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3126: 0151b946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3127: 0151b984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3128: 014ec698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3129: 0151c2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3130: 01423c94 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3131: 0143a8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpth │ │ │ │ 3132: 014f0248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3133: 0151c0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3134: 00b77c70 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 3135: 0095e76c 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3136: 00b03640 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3134: 00b77b60 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3135: 0095e65c 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 3136: 00b03530 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3137: 0151d0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3138: 014eda28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3139: 00516428 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3140: 0144d2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4e │ │ │ │ 3141: 014dd620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3142: 00b2fcdc 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3142: 00b2fbcc 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3143: 014de2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3144: 01419bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3145: 014eb5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3146: 014ecb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 3147: 00869eb4 240 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ + 3147: 00869da4 240 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ 3148: 014578b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subd │ │ │ │ - 3149: 00ba7d0c 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3150: 00ba4b98 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3149: 00ba7bfc 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3150: 00ba4a88 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 3151: 014579b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subh │ │ │ │ 3152: 0078b37c 284 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update │ │ │ │ - 3153: 008ab58c 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3153: 008ab47c 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3154: 014ee620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3155: 014e860c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3156: 0143a798 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullptw │ │ │ │ 3157: 014e5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3158: 00af9dfc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3158: 00af9cec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3159: 0151c752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3160: 013b71d8 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3161: 014eb230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3162: 008fc530 2460 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3162: 008fc420 2460 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3163: 014e7490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3164: 00aacbc0 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3165: 00a7eb08 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3164: 00aacab0 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3165: 00a7e9f8 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3166: 014de07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3167: 00667b70 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3168: 0084f9c4 172 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ + 3168: 0084f8b8 172 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ 3169: 01457934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subs │ │ │ │ - 3170: 00b3e3f0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 3171: 0085e634 348 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ + 3170: 00b3e2e0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3171: 0085e524 348 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ 3172: 00516fdc 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3173: 00b35140 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3173: 00b35030 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3174: 014e878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3175: 00a9e84c 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3176: 0085e40c 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ - 3177: 00845818 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ - 3178: 00927b40 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3179: 00a9b8a8 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3175: 00a9e73c 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3176: 0085e2fc 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ + 3177: 0084570c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ + 3178: 00927a30 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3179: 00a9b798 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3180: 014e7fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3181: 014f4034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 3182: 014dd730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3183: 014ea32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3184: 0151c628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3185: 014e8f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3186: 00ad33e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3186: 00ad32d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3187: 0151bad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3188: 0151d538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ - 3189: 00845970 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ + 3189: 00845864 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ 3190: 014f3ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3191: 014ed078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3192: 0085e520 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ - 3193: 00b27900 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3194: 0097c8b8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3192: 0085e410 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ + 3193: 00b277f0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3194: 0097c7a8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3195: 014de324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3196: 00b63660 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3196: 00b63550 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3197: 014430c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal │ │ │ │ 3198: 014eaba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3199: 0151c34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3200: 0151cee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3201: 014f4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3202: 006bc618 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3203: 00b68744 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3204: 00b87934 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3203: 00b68634 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3204: 00b87824 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3205: 014e9a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3206: 014dfd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3207: 0151b293 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3208: 014ded70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3209: 0151c14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3210: 006901d8 568 FUNC GLOBAL DEFAULT 12 iommufd_backend_set_dirty_tracking │ │ │ │ - 3211: 00b34024 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3212: 009359fc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3211: 00b33f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3212: 009358ec 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3213: 0151d104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ - 3214: 0081d43c 312 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhb │ │ │ │ + 3214: 0081d330 312 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhb │ │ │ │ 3215: 014f3b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3216: 0036c158 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3217: 0151bd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 3218: 00919760 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3219: 00b4809c 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3220: 00b74eec 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3218: 00919650 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3219: 00b47f8c 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3220: 00b74ddc 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3221: 0151be00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3222: 014f0a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3223: 00517e1c 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3224: 009cf800 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3224: 009cf6f0 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3225: 0141628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3226: 008b696c 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3226: 008b685c 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3227: 014e6980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3228: 0151c56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ - 3229: 0081d618 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhl │ │ │ │ + 3229: 0081d50c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhl │ │ │ │ 3230: 014dcb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3231: 014ee2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3232: 0028bf5c 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3233: 0151d514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3234: 00aac988 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3235: 00b6a9bc 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3234: 00aac878 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3235: 00b6a8ac 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3236: 007b0d44 132 FUNC GLOBAL DEFAULT 12 gen_gvec_cls │ │ │ │ - 3237: 009cbd5c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3237: 009cbc4c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3238: 0151bdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3239: 0151bc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3240: 00b771c0 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3240: 00b770b0 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3241: 01442a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_d │ │ │ │ - 3242: 0086f018 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ - 3243: 0090d878 404 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3242: 0086ef08 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ + 3243: 0090d768 404 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3244: 0151d0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ 3245: 014f03f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ 3246: 00383b7c 44 FUNC GLOBAL DEFAULT 12 cxl_decode_ig │ │ │ │ 3247: 01442b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_h │ │ │ │ 3248: 0143d36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbb │ │ │ │ - 3249: 00a9a594 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3250: 0081d574 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhw │ │ │ │ + 3249: 00a9a484 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3250: 0081d468 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhw │ │ │ │ 3251: 007b0dc8 136 FUNC GLOBAL DEFAULT 12 gen_gvec_clz │ │ │ │ - 3252: 009956d8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3252: 009955c8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3253: 0151de82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3254: 0151c880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3255: 00988440 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3255: 00988330 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3256: 014e7580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3257: 00b9716c 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3257: 00b9705c 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3258: 0143d2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbh │ │ │ │ - 3259: 0085c7b8 208 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ + 3259: 0085c6a8 208 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ 3260: 00705c34 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3261: 01512b5c 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3262: 0151bbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3263: 0081f9d0 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsb │ │ │ │ - 3264: 009c2a8c 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3263: 0081f8c4 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsb │ │ │ │ + 3264: 009c297c 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3265: 0151cb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3266: 002ca9b8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3267: 014e981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ - 3268: 0085c610 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ + 3268: 0085c500 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ 3269: 00304348 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3270: 01442b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_s │ │ │ │ - 3271: 009578e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3271: 009577d0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3272: 014f0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3273: 002d9170 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3274: 0151b500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3275: 00b1868c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3275: 00b1857c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3276: 014e3dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3277: 014df630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_WRITE_EVENT │ │ │ │ 3278: 0151c8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 3279: 0081fc34 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsl │ │ │ │ - 3280: 00b4ffe4 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3281: 00abb804 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3279: 0081fb28 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsl │ │ │ │ + 3280: 00b4fed4 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3281: 00abb6f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3282: 014455e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_b │ │ │ │ - 3283: 00963bf4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3283: 00963ae4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3284: 014e7710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3285: 01445454 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_d │ │ │ │ - 3286: 0085c6e4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ + 3286: 0085c5d4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ 3287: 0151b724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3288: 00b0c858 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3289: 009ef0cc 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3290: 00b48c20 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3288: 00b0c748 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3289: 009eefbc 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3290: 00b48b10 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3291: 0144555c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_h │ │ │ │ 3292: 014518c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_b │ │ │ │ - 3293: 00851bf4 40 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3294: 00ae81cc 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ - 3295: 0081fb70 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsw │ │ │ │ + 3293: 00851ae8 40 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3294: 00ae80bc 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3295: 0081fa64 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsw │ │ │ │ 3296: 002d608c 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3297: 0145173c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_d │ │ │ │ 3298: 006c737c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3299: 014e887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3300: 014e1da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3301: 002d0f20 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3302: 0151ba46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3303: 00ab80e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3304: 00b3d51c 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3303: 00ab7fd0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3304: 00b3d40c 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ 3305: 01451844 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_h │ │ │ │ - 3306: 00aec318 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3306: 00aec208 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3307: 012f8bb8 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3308: 014454d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_s │ │ │ │ 3309: 0151cf14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3310: 00407954 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3311: 014e0260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3312: 00a7f244 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3312: 00a7f134 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3313: 0151ba5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3314: 00b30dd0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3315: 00aa328c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3316: 00936d54 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3314: 00b30cc0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3315: 00aa317c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3316: 00936c44 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3317: 014f2474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_DISABLED_EVENT │ │ │ │ - 3318: 009f05f0 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3318: 009f04e0 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3319: 013ba3e4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3320: 014ea12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3321: 0151d5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3322: 014517c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_s │ │ │ │ 3323: 006d9e20 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3324: 014e1a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3325: 014ec748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ @@ -3331,839 +3331,839 @@ │ │ │ │ 3327: 00685bfc 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3328: 002f51f4 52 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3329: 014e2578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3330: 014e1264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3331: 0151de7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3332: 0151b5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3333: 0151b3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3334: 00aa2654 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3335: 008c5748 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3334: 00aa2544 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3335: 008c5638 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3336: 0143ca24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpnot │ │ │ │ 3337: 014ed098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3338: 0151d5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3339: 0078deb8 4 FUNC GLOBAL DEFAULT 12 arm_cp_write_ignore │ │ │ │ - 3340: 007bb86c 16 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ + 3340: 007bb88c 16 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ 3341: 014ddd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3342: 0151d01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3343: 014de968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3344: 0151d660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3345: 009fa680 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3346: 008ed554 2024 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3347: 00aaded0 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3345: 009fa570 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3346: 008ed444 2024 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3347: 00aaddc0 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3348: 007b0e50 144 FUNC GLOBAL DEFAULT 12 gen_gvec_cnt │ │ │ │ - 3349: 00a12e9c 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3349: 00a12d8c 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3350: 014de5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3351: 0151c6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3352: 014e6720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ - 3353: 0084c638 284 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ + 3353: 0084c52c 284 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ 3354: 014f4ab4 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3355: 00b2e06c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3355: 00b2df5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3356: 0068aec0 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3357: 0151cd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3358: 0151c0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3359: 0151c3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3360: 0151d8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3361: 014582d0 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3362: 00b20960 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3362: 00b20850 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3363: 014f27ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3364: 0081f468 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subub │ │ │ │ - 3365: 00988830 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3366: 00b0d7b4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3367: 00b111f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3364: 0081f35c 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subub │ │ │ │ + 3365: 00988720 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3366: 00b0d6a4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3367: 00b110e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3368: 014ef394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3369: 014e61f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3370: 009ec3e4 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3370: 009ec2d4 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3371: 0151b786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_STE_DSTATE │ │ │ │ 3372: 0151d3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3373: 013bc7f0 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3374: 014e369c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3375: 0151c81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3376: 002b0608 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3377: 00b11788 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3377: 00b11678 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3378: 014e2ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3379: 00b6c9c0 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3379: 00b6c8b0 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3380: 002d7810 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3381: 00b3f3c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3382: 0085c534 220 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ - 3383: 00b339ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3381: 00b3f2b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3382: 0085c424 220 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ + 3383: 00b3389c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3384: 0141772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3385: 006a91e8 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ - 3386: 0081f6c8 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subul │ │ │ │ + 3386: 0081f5bc 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subul │ │ │ │ 3387: 0151c736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3388: 0151d010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3389: 00a9eaec 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3390: 00995bc8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3389: 00a9e9dc 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3390: 00995ab8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3391: 0151d12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ - 3392: 0085c374 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ + 3392: 0085c264 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ 3393: 014f34c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3394: 0151d504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3395: 014e957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3396: 0061eb34 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3397: 0078b360 28 FUNC GLOBAL DEFAULT 12 helper_exception_swstep │ │ │ │ 3398: 012f1970 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 3399: 00b7222c 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3399: 00b7211c 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3400: 0151bd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3401: 014e6f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3402: 00b31bcc 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3403: 0090dbe0 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3402: 00b31abc 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3403: 0090dad0 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3404: 014f866c 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3405: 006a278c 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ - 3406: 0081f604 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subuw │ │ │ │ - 3407: 008534fc 260 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ - 3408: 0085c454 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ + 3406: 0081f4f8 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subuw │ │ │ │ + 3407: 008533f0 260 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ + 3408: 0085c344 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ 3409: 0051b304 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3410: 0090dcc8 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3410: 0090dbb8 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3411: 0151bfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3412: 00a8b9b0 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3412: 00a8b8a0 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3413: 006b62e8 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3414: 014e357c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3415: 0151befc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_UNPLUG_DSTATE │ │ │ │ 3416: 0151d66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3417: 008e140c 168 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3417: 008e12fc 168 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3418: 013944d0 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3419: 00657b08 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3420: 00b19950 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3421: 00b26064 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3420: 00b19840 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3421: 00b25f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3422: 0031a454 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3423: 00b7d7d0 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3423: 00b7d6c0 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3424: 005123b4 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3425: 0050c644 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3426: 0151d88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3427: 0081cfcc 320 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklb │ │ │ │ - 3428: 0095c6ac 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3427: 0081cec0 320 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklb │ │ │ │ + 3428: 0095c59c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3429: 014e2ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3430: 00af2e24 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3431: 00aac340 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3432: 0085b654 244 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ - 3433: 00a86b7c 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 3434: 0085b48c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ - 3435: 0091e9b4 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3436: 008f3368 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 3437: 0081d1b0 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackll │ │ │ │ - 3438: 00957760 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3430: 00af2d14 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3431: 00aac230 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3432: 0085b544 244 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ + 3433: 00a86a6c 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3434: 0085b37c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ + 3435: 0091e8a4 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3436: 008f3258 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3437: 0081d0a4 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackll │ │ │ │ + 3438: 00957650 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3439: 0151bcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3440: 00a93610 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ - 3441: 0084cee4 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ + 3440: 00a93500 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3441: 0084cdd8 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ 3442: 014f5230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3443: 00abcb38 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3444: 00aebec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3445: 00b88f48 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3446: 0098a718 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3447: 0085b574 224 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ - 3448: 0095e2f0 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3443: 00abca28 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3444: 00aebdb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3445: 00b88e38 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3446: 0098a608 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3447: 0085b464 224 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ + 3448: 0095e1e0 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3449: 007025dc 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3450: 00b5e4c8 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3450: 00b5e3b8 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3451: 002be3d8 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3452: 014ee4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3453: 01437594 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmulh │ │ │ │ - 3454: 0081d10c 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklw │ │ │ │ + 3454: 0081d000 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklw │ │ │ │ 3455: 0151de66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3456: 0151bae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3457: 013bc3c0 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3458: 0151d59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3459: 0151de9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3460: 0036db68 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3461: 0151b584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 3462: 0095609c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3462: 00955f8c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3463: 0151d7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3464: 0151b31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3465: 01437510 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmuls │ │ │ │ 3466: 014e4d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3467: 014f1378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3468: 009b676c 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3468: 009b665c 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3469: 014196b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3470: 006c0ab8 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ 3471: 014df92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_BYPASS_EVENT │ │ │ │ - 3472: 00b63968 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3472: 00b63858 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3473: 005cacb8 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3474: 0143e260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegb │ │ │ │ 3475: 002b6a74 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3476: 00b8f19c 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3476: 00b8f08c 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3477: 0151ba2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3478: 00ba534c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3478: 00ba523c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3479: 014f35d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3480: 0151bffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3481: 0143e1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegh │ │ │ │ - 3482: 0086db08 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ + 3482: 0086d9f8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ 3483: 00328464 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3484: 0151d2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3485: 00525198 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3486: 0151b534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3487: 009fc91c 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3487: 009fc80c 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3488: 0151d5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3489: 0070bcdc 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3490: 0151c37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3491: 01436d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmah │ │ │ │ - 3492: 0086dacc 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ + 3492: 0086d9bc 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ 3493: 0143c814 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubb │ │ │ │ 3494: 0151be44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3495: 0151c694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3496: 014f3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3497: 014dcc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3498: 0143c790 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubh │ │ │ │ 3499: 0151c8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3500: 00b4418c 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3501: 00a94604 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3502: 00a30efc 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3500: 00b4407c 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3501: 00a944f4 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3502: 00a30dec 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3503: 00618700 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3504: 0143e158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegw │ │ │ │ 3505: 01436cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas │ │ │ │ 3506: 00683ba8 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ - 3507: 0086db04 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ + 3507: 0086d9f4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ 3508: 0151b254 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3509: 009ebf60 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3510: 00b11364 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3511: 00b726b8 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3512: 00b16070 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3509: 009ebe50 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3510: 00b11254 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3511: 00b725a8 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3512: 00b15f60 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3513: 0151c858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3514: 00afd7d8 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3514: 00afd6c8 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3515: 014e0e04 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3516: 0035f9e4 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3517: 0151b5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3518: 005b7f90 40 FUNC GLOBAL DEFAULT 12 sse_counter_for_timestamp │ │ │ │ - 3519: 00b721b0 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3519: 00b720a0 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3520: 0143c70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubw │ │ │ │ - 3521: 009d93f8 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3522: 00b2e1dc 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3521: 009d92e8 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3522: 00b2e0cc 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3523: 0151d060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3524: 014ec618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3525: 006141e0 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3526: 014e7650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3527: 009008e8 1272 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3527: 009007d8 1272 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3528: 0151c624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3529: 0151d66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3530: 00b308bc 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3531: 0090c03c 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3532: 00b2bb44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3533: 00af189c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3530: 00b307ac 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3531: 0090bf2c 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3532: 00b2ba34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3533: 00af178c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3534: 006fce60 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3535: 0151bf08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3536: 014e18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3537: 00aa27c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3537: 00aa26b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3538: 0037cea4 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3539: 014deb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3540: 0151ca26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3541: 00b73b7c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3541: 00b73a6c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3542: 014e8a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3543: 0151c5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3544: 0151c63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3545: 00b78068 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3546: 008ef734 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3545: 00b77f58 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3546: 008ef624 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3547: 00522c14 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3548: 014e0b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3549: 00898cd4 448 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3549: 00898bc4 448 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3550: 0151c882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3551: 014f3678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3552: 008ee8e4 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3553: 009173d8 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ - 3554: 00827c38 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ + 3552: 008ee7d4 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3553: 009172c8 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3554: 00827b2c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ 3555: 014f4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3556: 0084f950 76 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ - 3557: 00a9a004 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3556: 0084f844 76 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ + 3557: 00a99ef4 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3558: 014e8ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3559: 0151bbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3560: 0043ae84 52 FUNC GLOBAL DEFAULT 12 cxl_clear_poison_list_overflowed │ │ │ │ 3561: 013a2408 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3562: 014e78b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3563: 014199c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3564: 009739b4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3564: 009738a4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3565: 0151c1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3566: 00a94c44 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3566: 00a94b34 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3567: 005c5bc4 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3568: 014257ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshl │ │ │ │ 3569: 014dfce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3570: 014e0954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3571: 0151de72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3572: 0151c1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3573: 00b5c32c 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3574: 008eaf7c 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3573: 00b5c21c 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3574: 008eae6c 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3575: 0151bff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3576: 014eba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3577: 0151bd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3578: 00ae6dc8 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3579: 0095c3f8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3578: 00ae6cb8 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3579: 0095c2e8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3580: 014f2248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3581: 014f1a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3582: 0151c6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3583: 0051d1c4 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3584: 003894b0 232 FUNC GLOBAL DEFAULT 12 cxl_find_dc_region │ │ │ │ - 3585: 0084cf90 276 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ + 3585: 0084ce84 276 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ 3586: 0151cb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3587: 0097cee0 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3587: 0097cdd0 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3588: 0151c170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3589: 009b4ab0 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3589: 009b49a0 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3590: 0151c0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3591: 003e9190 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3592: 006a8444 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3593: 0151b53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3594: 00b85be4 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3594: 00b85ad4 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3595: 014e63c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3596: 00b8da34 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3597: 00b348e8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3596: 00b8d924 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3597: 00b347d8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3598: 0151cc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3599: 006e8b64 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3600: 00a9c604 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3600: 00a9c4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3601: 0151bd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3602: 00a7f70c 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3602: 00a7f5fc 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3603: 014e0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3604: 0151ca70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3605: 014e6820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3606: 014f4aa0 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3607: 0151d412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3608: 0151be02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3609: 00af1e44 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3610: 008b566c 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3611: 00b44924 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3609: 00af1d34 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3610: 008b555c 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3611: 00b44814 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3612: 0028cdbc 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3613: 014ec8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3614: 0095a650 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3614: 0095a540 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3615: 014dd7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3616: 0151b6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3617: 0151deca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3618: 0151cbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3619: 00b34cd0 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3619: 00b34bc0 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3620: 014dd5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3621: 0144fb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat16 │ │ │ │ 3622: 0151bbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3623: 004dc138 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3624: 0151ca14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3625: 014ecb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3626: 0151cb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ 3627: 0142be88 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg │ │ │ │ - 3628: 00b13e20 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3628: 00b13d10 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3629: 0028cecc 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3630: 0065ed1c 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3631: 00380508 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3632: 014df3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3633: 0070ed80 380 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on_and_reset │ │ │ │ 3634: 0069d138 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3635: 00ad9600 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3636: 00827eb4 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ - 3637: 0098af30 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3638: 00ab343c 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3635: 00ad94f0 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3636: 00827da8 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ + 3637: 0098ae20 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3638: 00ab332c 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3639: 0151ceec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3640: 01414084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3641: 014ea7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3642: 014e0894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3643: 0151ba72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3644: 013bdd94 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3645: 00b65560 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3645: 00b65450 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3646: 006f89a0 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3647: 0028ac48 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3648: 0060a064 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3649: 00b647a4 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3650: 00aca7e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3649: 00b64694 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3650: 00aca6d0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3651: 01413c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3652: 00507c64 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3653: 00aa20f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3653: 00aa1fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3654: 006bcb8c 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3655: 0151d2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3656: 00b92034 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3656: 00b91f24 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3657: 0151d358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3658: 006b5580 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3659: 014edea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3660: 0028b928 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3661: 00998428 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 3662: 00827f5c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ + 3661: 00998318 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3662: 00827e50 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ 3663: 0051a318 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3664: 00aa35c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3664: 00aa34b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3665: 0041e26c 116 FUNC GLOBAL DEFAULT 12 gicv3_full_update │ │ │ │ - 3666: 0084f924 44 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ + 3666: 0084f818 44 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ 3667: 01450e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_b │ │ │ │ 3668: 014de3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3669: 01450cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_d │ │ │ │ - 3670: 0091c1d8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3671: 008abab8 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3672: 0098c300 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3673: 00d400e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3670: 0091c0c8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3671: 008ab9a8 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3672: 0098c1f0 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3673: 00d3ffd8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3674: 0151cb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3675: 01450df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_h │ │ │ │ - 3676: 00a9f6a4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3676: 00a9f594 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3677: 0151d0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3678: 0151de94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3679: 0151ba6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3680: 0093494c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3681: 0092d460 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3680: 0093483c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3681: 0092d350 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3682: 0060c540 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ 3683: 00428c54 220 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_vlpi │ │ │ │ - 3684: 00d400e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3684: 00d3ffd0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3685: 014eb658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 3686: 0151d154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3687: 00646080 448 FUNC GLOBAL DEFAULT 12 smmu_translate │ │ │ │ 3688: 014eebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3689: 014e0c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3690: 0098ac2c 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3690: 0098ab1c 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3691: 014e66c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3692: 002be24c 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3693: 00af6cfc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3693: 00af6bec 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3694: 00678274 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3695: 002cc94c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ - 3696: 0083697c 204 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ + 3696: 00836870 204 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ 3697: 01450d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_s │ │ │ │ 3698: 00613730 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3699: 014e9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3700: 0151beea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3701: 00b5fddc 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3701: 00b5fccc 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3702: 00630e8c 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3703: 0030e3dc 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ - 3704: 00836a48 316 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ + 3704: 0083693c 316 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ 3705: 0151d1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3706: 014f08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3707: 00ab501c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3707: 00ab4f0c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3708: 005c530c 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3709: 006878b0 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3710: 00b1ba48 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3710: 00b1b938 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3711: 006b72f8 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3712: 00933b60 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3712: 00933a50 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3713: 00356ca8 108 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3714: 0151b2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3715: 01513d48 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3716: 0151ba4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3717: 00b3c30c 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3718: 009aa9e4 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3717: 00b3c1fc 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3718: 009aa8d4 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3719: 014e9d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3720: 0144f9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat32 │ │ │ │ 3721: 00369bd8 852 FUNC GLOBAL DEFAULT 12 register_write │ │ │ │ - 3722: 00916c04 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3723: 00b27d30 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ - 3724: 00836b84 300 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ + 3722: 00916af4 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3723: 00b27c20 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3724: 00836a78 300 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ 3725: 014dc2ac 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3726: 00b7cef8 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3726: 00b7cde8 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3727: 0151b522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3728: 0151cda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3729: 00b745f0 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3729: 00b744e0 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3730: 014df86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_EVENT │ │ │ │ 3731: 01427a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_internal │ │ │ │ 3732: 0151d452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3733: 014f193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3734: 00323f1c 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3735: 0151c686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3736: 009075a8 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3737: 00b7ec08 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3736: 00907498 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3737: 00b7eaf8 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3738: 0151be56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3739: 014e0210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3740: 0151b3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3741: 0151c84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3742: 00948258 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3742: 00948148 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3743: 0151cba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3744: 0151d1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3745: 014e7a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3746: 0151b7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3747: 0151c8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3748: 0151d56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3749: 014f1a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3750: 008e485c 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3751: 009193a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3752: 00a27e78 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3753: 00b5d650 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3750: 008e474c 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3751: 00919290 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3752: 00a27d68 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3753: 00b5d540 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3754: 014d73a8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3755: 0151ce36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3756: 013bd310 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3757: 014ef038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3758: 0151b62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3759: 014f12a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3760: 014f1f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3761: 0151b624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3762: 00b633a4 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3762: 00b63294 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3763: 00343e5c 96 FUNC GLOBAL DEFAULT 12 wm8750_set_bclk_in │ │ │ │ - 3764: 0096bbac 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3764: 0096ba9c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3765: 0151cb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3766: 0151c1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3767: 014f1aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3768: 014ecbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3769: 0151cf22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3770: 0144b3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_h │ │ │ │ 3771: 00381994 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3772: 014dd960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3773: 004dc40c 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3774: 00dadd44 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ - 3775: 00b87cfc 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ - 3776: 0082a928 124 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ + 3774: 00dadc34 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ + 3775: 00b87bec 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3776: 0082a81c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ 3777: 014ea51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3778: 009be2cc 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3778: 009be1bc 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3779: 0151b4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3780: 00a64b0c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3780: 00a649fc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3781: 002889e4 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3782: 014df1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3783: 014e1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3784: 014e88dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3785: 0144b334 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_s │ │ │ │ 3786: 002cca14 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3787: 00b66ad8 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3788: 00af3110 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3787: 00b669c8 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3788: 00af3000 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3789: 0151b640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3790: 006a3e24 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3791: 00995b0c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3791: 009959fc 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3792: 014e0874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3793: 0151d7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3794: 0092c420 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3794: 0092c310 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3795: 0144f3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s16 │ │ │ │ - 3796: 00916de8 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3796: 00916cd8 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3797: 0151cdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3798: 00853a14 784 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ - 3799: 00974304 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3798: 00853908 784 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ + 3799: 009741f4 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3800: 0151ca22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3801: 00b988c4 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3801: 00b987b4 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3802: 002d5dd8 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3803: 014ef344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3804: 0151cdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3805: 00dbdbc0 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ - 3806: 00ac9b58 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3805: 00dbdab0 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ + 3806: 00ac9a48 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3807: 0151b622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3808: 0037a3d0 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3809: 0063b728 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3810: 0151c1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3811: 00ac6040 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3811: 00ac5f30 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3812: 00538ccc 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3813: 00b8128c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3813: 00b8117c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3814: 014e377c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3815: 00afd40c 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3815: 00afd2fc 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3816: 006a3fe8 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3817: 014f3984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3818: 00ba72f0 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3818: 00ba71e0 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3819: 0151bee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3820: 006b1f54 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3821: 0028cfc0 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3822: 0151d41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3823: 00b5d6b4 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3823: 00b5d5a4 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3824: 002d133c 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3825: 00b4392c 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3825: 00b4381c 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3826: 006c34d0 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3827: 0151cb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3828: 0151ddfb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3829: 0151dec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3830: 00b38730 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3830: 00b38620 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3831: 013ba408 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3832: 003dead0 88 FUNC GLOBAL DEFAULT 12 sl_bootparam_write │ │ │ │ 3833: 014f3004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3834: 013bc3f8 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3835: 013bc2a8 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3836: 0151cb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3837: 002a2d7c 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3838: 00ae70c4 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3838: 00ae6fb4 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3839: 014df96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_EVENT │ │ │ │ 3840: 014e09f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3841: 0078b2fc 100 FUNC GLOBAL DEFAULT 12 helper_exception_bkpt_insn │ │ │ │ 3842: 014e1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3843: 0151be4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3844: 00a81ea8 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3845: 00ac75e0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3844: 00a81d98 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3845: 00ac74d0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3846: 014f4614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3847: 014ed908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3848: 007169cc 460 FUNC GLOBAL DEFAULT 12 get_phys_addr │ │ │ │ 3849: 0151ccce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3850: 00b17a54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3850: 00b17944 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3851: 0151b6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3852: 003e81bc 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3853: 00b8c6bc 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3854: 009710a0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3853: 00b8c5ac 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3854: 00970f90 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3855: 0151cc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ - 3856: 0085931c 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ + 3856: 0085920c 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ 3857: 014f3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3858: 014ef2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3859: 00aa573c 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3859: 00aa562c 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3860: 006673e0 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3861: 014ddacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3862: 00858c04 400 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ - 3863: 00b28088 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3862: 00858af4 400 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ + 3863: 00b27f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3864: 0070892c 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3865: 0151c312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3866: 0097101c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3866: 00970f0c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3867: 013bc424 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3868: 01452d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u16 │ │ │ │ 3869: 0151c154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3870: 014e814c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3871: 014f3914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3872: 00b0d5a0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3872: 00b0d490 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3873: 0032326c 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3874: 014e0d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3875: 014ecad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3876: 0151b860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3877: 008700bc 88 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ + 3877: 0086ffac 88 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ 3878: 014ebea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3879: 0151d714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3880: 00858f9c 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ - 3881: 009b9664 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3882: 0090e4dc 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3880: 00858e8c 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ + 3881: 009b9554 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3882: 0090e3cc 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3883: 014e75e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3884: 00694154 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3885: 013bc48c 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ - 3886: 007f02d0 36 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ + 3886: 007f01bc 36 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ 3887: 0151dea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3888: 0151d532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3889: 014ee440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3890: 00b97134 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3890: 00b97024 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3891: 014dd8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ - 3892: 0086f818 580 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ + 3892: 0086f708 580 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ 3893: 006d8cfc 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3894: 0151c74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3895: 008ab45c 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3895: 008ab34c 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3896: 0151d274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3897: 0151cefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3898: 00919914 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3898: 00919804 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3899: 005933a0 384 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3900: 0151d7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3901: 0144c1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlad │ │ │ │ - 3902: 00a7e05c 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3902: 00a7df4c 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3903: 014ebec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3904: 014e15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3905: 00653328 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3906: 0151cc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3907: 0144c3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah │ │ │ │ 3908: 01452f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u16 │ │ │ │ 3909: 0151cafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3910: 0151cce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3911: 0151d216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ - 3912: 0082d48c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ + 3912: 0082d380 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ 3913: 014f0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3914: 0151d85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3915: 0151b8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3916: 0151bbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3917: 00ab7270 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3917: 00ab7160 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3918: 0070ce9c 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3919: 0050ed68 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3920: 0151d0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3921: 014e1f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_WRITE_EVENT │ │ │ │ - 3922: 0082d508 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ + 3922: 0082d3fc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ 3923: 0151b91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3924: 0047b2dc 80 FUNC GLOBAL DEFAULT 12 is_supported_silicon_rev │ │ │ │ 3925: 014f3274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3926: 014f0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3927: 01415944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3928: 014f314c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3929: 0144c2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas │ │ │ │ 3930: 0151cadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ 3931: 01454184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod_round_to_nearest │ │ │ │ - 3932: 00b42c04 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3933: 008d65e8 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3934: 0081c920 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ - 3935: 00aebf24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3932: 00b42af4 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3933: 008d64d8 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3934: 0081c814 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ + 3935: 00aebe14 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3936: 0151bea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3937: 014e3e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3938: 0143de40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegb │ │ │ │ - 3939: 00aaa5dc 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3939: 00aaa4cc 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3940: 014e33ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3941: 00a9d680 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3941: 00a9d570 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3942: 0151c1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3943: 0151bd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3944: 002ccac8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3945: 0143ddbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegh │ │ │ │ - 3946: 0082d5a0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ - 3947: 008e33a8 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3946: 0082d494 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ + 3947: 008e3298 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3948: 014e6220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3949: 0048d468 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ - 3950: 008353c4 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ + 3950: 008352b8 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ 3951: 014f4220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3952: 014e374c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3953: 01414840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3954: 0151d18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3955: 0151d6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ - 3956: 00835498 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ + 3956: 0083538c 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ 3957: 014e5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3958: 014f2acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3959: 00afcc80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3959: 00afcb70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3960: 0151ca1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3961: 014eb210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3962: 002d1874 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3963: 0151c196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3964: 0143dd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegw │ │ │ │ 3965: 014e1814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3966: 004e2c74 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3967: 00909a90 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3967: 00909980 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3968: 0151ba76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3969: 014dcc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3970: 014e4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3971: 014ddd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3972: 0151bef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3973: 01440c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uh │ │ │ │ 3974: 002ddb20 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3975: 0151d608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3976: 0051e3c0 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3977: 009f049c 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3977: 009f038c 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3978: 0151cd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3979: 01434d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarh │ │ │ │ 3980: 014ed8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3981: 008355a8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ - 3982: 00920980 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3981: 0083549c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ + 3982: 00920870 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3983: 014df5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3984: 014e6c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3985: 014e805c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ - 3986: 0086fa5c 8 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ + 3986: 0086f94c 8 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ 3987: 0151b72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3988: 014582c8 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3989: 00a88398 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3989: 00a88288 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3990: 014e956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3991: 014e4d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3992: 009649a4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3992: 00964894 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3993: 01440ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uw │ │ │ │ 3994: 014f549c 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ - 3995: 008506e8 196 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ + 3995: 008505dc 196 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ 3996: 0076456c 16 FUNC GLOBAL DEFAULT 12 aspeed_board_init_flashes │ │ │ │ 3997: 0151cc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3998: 014e9c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3999: 009326a4 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3999: 00932594 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ 4000: 01434cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarw │ │ │ │ - 4001: 009fafb4 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 4002: 00b8ce78 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ - 4003: 008706c0 188 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ + 4001: 009faea4 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 4002: 00b8cd68 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 4003: 008705b0 188 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ 4004: 00702cd8 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 4005: 0041e100 132 FUNC GLOBAL DEFAULT 12 gicv3_update │ │ │ │ - 4006: 0082d638 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ - 4007: 00916b70 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 4008: 00a9c494 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 4006: 0082d52c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ + 4007: 00916a60 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 4008: 00a9c384 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 4009: 014e1b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 4010: 014f0538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 4011: 0091b1e8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 4012: 0093e0b8 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 4011: 0091b0d8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 4012: 0093dfa8 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 4013: 004091ac 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 4014: 00b1579c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 4014: 00b1568c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 4015: 00492254 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ - 4016: 0082d6b4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ + 4016: 0082d5a8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ 4017: 014f1388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 4018: 014e409c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 4019: 014f0bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 4020: 002be3f4 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 4021: 014e964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 4022: 014e6eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 4023: 013bd424 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ - 4024: 0086e6f4 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ + 4024: 0086e5e4 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ 4025: 0151d23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 4026: 006f6c48 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 4027: 00b03a6c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 4027: 00b0395c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 4028: 002d43a0 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 4029: 0151cc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ - 4030: 0086f254 48 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ + 4030: 0086f144 48 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ 4031: 0151cf54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ - 4032: 0085cc50 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ + 4032: 0085cb40 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ 4033: 0151d0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 4034: 00706f38 44 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 4035: 0151c206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 4036: 014e9bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 4037: 014ee770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 4038: 014e3d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 4039: 014e0420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ - 4040: 0085cac8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ + 4040: 0085c9b8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ 4041: 0151c8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 4042: 00afaa90 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 4043: 0082d74c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ + 4042: 00afa980 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 4043: 0082d640 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ 4044: 0151d066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 4045: 00b8e110 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 4045: 00b8e000 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 4046: 0151d422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 4047: 00795f40 812 FUNC GLOBAL DEFAULT 12 aarch64_sync_32_to_64 │ │ │ │ 4048: 014e974c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 4049: 014ef0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 4050: 014147bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 4051: 014dfc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 4052: 014ec5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ - 4053: 0086ed0c 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtos │ │ │ │ + 4053: 0086ebfc 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtos │ │ │ │ 4054: 014ee320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 4055: 0141a394 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 4056: 0151c04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 4057: 0141a414 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 4058: 014e363c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 4059: 0141a424 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 4060: 014e21ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 4061: 00a25710 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 4061: 00a25600 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 4062: 005fae6c 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 4063: 0085cb8c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ - 4064: 009182b8 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 4065: 00ab6aec 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 4063: 0085ca7c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ + 4064: 009181a8 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 4065: 00ab69dc 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 4066: 014f498c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 4067: 00ae4614 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 4068: 00995d2c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 4069: 0083bed8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ - 4070: 00ae5bc0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 4067: 00ae4504 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 4068: 00995c1c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 4069: 0083bdcc 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ + 4070: 00ae5ab0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 4071: 0060e8d8 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 4072: 0151c47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 4073: 008f88e8 92 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 4073: 008f87d8 92 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 4074: 0151c5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 4075: 0151b73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 4076: 014e1c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 4077: 006a3ee8 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 4078: 01413634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 4079: 009e4564 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 4079: 009e4454 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 4080: 00703fbc 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 4081: 0151ced4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ - 4082: 0083c064 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ + 4082: 0083bf58 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ 4083: 005c67e0 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 4084: 0060c048 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 4085: 014e4bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 4086: 002d6dd4 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ - 4087: 00838348 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ + 4087: 0083823c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ 4088: 014ec8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 4089: 00a8604c 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 4089: 00a85f3c 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 4090: 0151b564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 4091: 014493c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_d │ │ │ │ 4092: 014e6020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 4093: 009e1178 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 4093: 009e1068 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 4094: 0070f038 316 FUNC GLOBAL DEFAULT 12 arm_reset_cpu │ │ │ │ 4095: 014f1cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 4096: 014dcb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 4097: 014e6050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 4098: 00badbf4 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 4098: 00badae4 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 4099: 014de738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 4100: 00abb0b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ - 4101: 008383d8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ + 4100: 00abafa0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 4101: 008382cc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ 4102: 006b3084 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 4103: 00511cfc 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 4104: 014494c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_h │ │ │ │ - 4105: 00b5d3e4 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 4105: 00b5d2d4 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 4106: 006b5418 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 4107: 014ea54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 4108: 0151b93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 4109: 014e2058 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 4110: 014180f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 4111: 00702990 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 4112: 00b303d0 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 4113: 009734d4 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 4112: 00b302c0 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 4113: 009733c4 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 4114: 014ebb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ - 4115: 00b67f08 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 4116: 0089bc34 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 4115: 00b67df8 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 4116: 0089bb24 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 4117: 014f0a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 4118: 006a4f64 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 4119: 0151b490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 4120: 0151b286 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 4121: 01449444 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_s │ │ │ │ 4122: 0151d906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 4123: 004dc548 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 4124: 013bd48c 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 4125: 0151cb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 4126: 009020d4 204 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ - 4127: 00838468 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ + 4126: 00901fc4 204 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 4127: 0083835c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ 4128: 014e40fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 4129: 0151d24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4130: 0151bee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 4131: 00523410 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 4132: 002b60e8 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 4133: 0151b6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 4134: 0151c70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 4135: 00383ba8 236 FUNC GLOBAL DEFAULT 12 cxl_component_register_block_init │ │ │ │ 4136: 014f11e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 4137: 014eb858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 4138: 01442460 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_d │ │ │ │ - 4139: 008bd6a8 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 4139: 008bd598 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4140: 0061ebdc 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4141: 0151ce00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4142: 0151d1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4143: 013bc348 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4144: 00b731a4 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4144: 00b73094 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4145: 01442568 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_h │ │ │ │ 4146: 014ef018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ - 4147: 00862a74 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ + 4147: 00862964 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ 4148: 014f8d98 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ - 4149: 0086fa6c 684 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ + 4149: 0086f95c 684 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ 4150: 0028a724 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ - 4151: 00862d9c 352 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ + 4151: 00862c8c 352 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ 4152: 0151badc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 4153: 014404ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_wb_ud │ │ │ │ - 4154: 00b8d5f8 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4154: 00b8d4e8 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4155: 014eb528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4156: 014168bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 4157: 0091285c 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ - 4158: 00862b80 272 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ + 4157: 0091274c 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 4158: 00862a70 272 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ 4159: 00490840 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4160: 01445e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_b │ │ │ │ 4161: 014ee060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4162: 0151ce78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4163: 002cadc4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4164: 01445c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_d │ │ │ │ 4165: 014ea71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ @@ -4173,2424 +4173,2424 @@ │ │ │ │ 4169: 0151cdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4170: 002d1748 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4171: 00709820 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4172: 0151b350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4173: 01445d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_h │ │ │ │ 4174: 0151d686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 4175: 014e329c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 4176: 00b3f5f4 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4177: 00b97ddc 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ - 4178: 00862c90 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ + 4176: 00b3f4e4 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4177: 00b97ccc 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4178: 00862b80 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ 4179: 0143d1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunth │ │ │ │ 4180: 002a8fd4 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ - 4181: 0083c254 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ + 4181: 0083c148 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ 4182: 0143a714 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhb │ │ │ │ 4183: 0151c7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 4184: 01457dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlldm │ │ │ │ 4185: 0144ebec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s8 │ │ │ │ - 4186: 00ac247c 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4186: 00ac236c 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4187: 014ee730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ - 4188: 0083c374 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ + 4188: 0083c268 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ 4189: 01445d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_s │ │ │ │ 4190: 0143a690 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhh │ │ │ │ 4191: 014e9e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4192: 003481c4 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ - 4193: 008384f4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ + 4193: 008383e8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ 4194: 0151c3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4195: 00ab2f8c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4195: 00ab2e7c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4196: 002c09c8 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ - 4197: 00828d64 228 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ + 4197: 00828c58 228 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ 4198: 00611e0c 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4199: 00b88c48 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4199: 00b88b38 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4200: 014e7780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ - 4201: 0083857c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ + 4201: 00838470 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ 4202: 0151b40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4203: 0151c834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4204: 014e47f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4205: 00289404 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4206: 0151d770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4207: 014e41bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ 4208: 01425ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat │ │ │ │ 4209: 0143a60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhw │ │ │ │ - 4210: 00ad85e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4210: 00ad84d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4211: 006601dc 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ - 4212: 00863fec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ + 4212: 00863edc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ 4213: 004d716c 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 4214: 008ecd18 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 4214: 008ecc08 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4215: 00492e70 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ - 4216: 0084f418 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ - 4217: 00864204 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ + 4216: 0084f30c 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ + 4217: 008640f4 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ 4218: 01414738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ - 4219: 00855764 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ + 4219: 00855654 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ 4220: 014eee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4221: 006bcb0c 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4222: 00ba4bb8 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4223: 009b0a24 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ - 4224: 008576ec 320 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ + 4222: 00ba4aa8 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4223: 009b0914 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4224: 008575dc 320 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ 4225: 0151c886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4226: 002b9240 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4227: 008640a4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ - 4228: 00ad3b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4227: 00863f94 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ + 4228: 00ad3a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4229: 0151b738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4230: 014e9a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4231: 014eca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4232: 0151b602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4233: 014e65f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 4234: 00838608 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ - 4235: 008562e4 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ + 4234: 008384fc 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ + 4235: 008561d4 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ 4236: 0151cf38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4237: 0151b6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4238: 009eb2d4 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4239: 00b946cc 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4240: 009f8b90 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4238: 009eb1c4 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4239: 00b945bc 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4240: 009f8a80 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4241: 0151d7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4242: 0068af10 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4243: 014debe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4244: 014e82dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4245: 0048f290 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 4246: 0091c2cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 4246: 0091c1bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4247: 014f1488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4248: 0151bfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ - 4249: 0086415c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ + 4249: 0086404c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ 4250: 014107cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4251: 0151c2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4252: 00b3bf90 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ - 4253: 00857044 140 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ + 4252: 00b3be80 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4253: 00856f34 140 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ 4254: 0151b98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4255: 0028b884 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4256: 014ea11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4257: 00af2cc0 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4257: 00af2bb0 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4258: 014f3014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4259: 00b2dbc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4259: 00b2dab0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4260: 014ee100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4261: 014f3214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4262: 002df104 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4263: 014e6c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4264: 014f4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4265: 002cb1e8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4266: 00acecec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4266: 00acebdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4267: 014f2398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4268: 00b187a0 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4268: 00b18690 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4269: 01444fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_b │ │ │ │ 4270: 014ed0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4271: 01444e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_d │ │ │ │ - 4272: 0086e2fc 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ + 4272: 0086e1ec 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ 4273: 014dfe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4274: 0151bfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4275: 014e69f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4276: 01444f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_h │ │ │ │ - 4277: 0086e1dc 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ + 4277: 0086e0cc 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ 4278: 003e9c78 108 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 4279: 008485e8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ - 4280: 00ab26a0 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4279: 008484dc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ + 4280: 00ab2590 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4281: 0151c984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4282: 00b7ada0 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4282: 00b7ac90 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4283: 0151bcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4284: 014f11d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4285: 00b02ba8 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4285: 00b02a98 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4286: 014eef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4287: 002cae74 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4288: 006e6d80 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4289: 008b6680 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4289: 008b6570 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4290: 014ea68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 4291: 0090b294 452 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4292: 00acfbac 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4291: 0090b184 452 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 4292: 00acfa9c 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4293: 014f2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4294: 00327798 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4295: 00b5aa88 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4296: 00ae889c 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4297: 009a0050 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4295: 00b5a978 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4296: 00ae878c 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4297: 0099ff40 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4298: 01444ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_s │ │ │ │ 4299: 0151c490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ - 4300: 0086e280 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ - 4301: 0084889c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ + 4300: 0086e170 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ + 4301: 00848790 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ 4302: 014ec9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4303: 0066aff0 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 4304: 01512ba1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 4305: 0092c4c8 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4305: 0092c3b8 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4306: 002b8f5c 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4307: 014f4cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4308: 0151c230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 4309: 008f1a04 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 4309: 008f18f4 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4310: 0151b2a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4311: 0151bc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4312: 0069bb6c 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4313: 0151b2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4314: 014e27c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4315: 0151d570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_DSTATE │ │ │ │ 4316: 0151d71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4317: 014f17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4318: 006b33c4 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 4319: 008f18d8 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 4319: 008f17c8 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4320: 0151cf86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4321: 00b77854 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4322: 00b0c718 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4323: 00b83bc0 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 4324: 008f1e88 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 4321: 00b77744 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4322: 00b0c608 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4323: 00b83ab0 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4324: 008f1d78 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 4325: 006f332c 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4326: 014ddf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4327: 00adb4ac 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4327: 00adb39c 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4328: 0151b87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4329: 0151cdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4330: 0151baf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4331: 013bc898 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4332: 0151b2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4333: 0151cbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4334: 0151bbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4335: 0151ccf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4336: 0091c0b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 4337: 008f1d5c 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4336: 0091bfa4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4337: 008f1c4c 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4338: 0151c83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4339: 008de398 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4339: 008de288 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4340: 007b1228 140 FUNC GLOBAL DEFAULT 12 gen_gvec_sadalp │ │ │ │ 4341: 014e11e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4342: 01410748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4343: 009ffbdc 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4344: 00ba7468 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4343: 009ffacc 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4344: 00ba7358 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4345: 014f3628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4346: 0151b7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_INVALID_PTE_DSTATE │ │ │ │ 4347: 0151b748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4348: 014f27cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4349: 014ec6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4350: 00b112ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4350: 00b1119c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4351: 01417834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4352: 008f1e24 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4352: 008f1d14 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4353: 0151b452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4354: 01439484 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsb │ │ │ │ 4355: 00408c34 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4356: 013bc558 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4357: 014e987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4358: 00ab6268 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4358: 00ab6158 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4359: 0069cf68 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4360: 01439400 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsh │ │ │ │ 4361: 014f188c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4362: 002d8e34 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4363: 00ae510c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 4364: 00b040a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4363: 00ae4ffc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4364: 00b03f94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4365: 014deab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4366: 0151bab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4367: 00aa4370 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4367: 00aa4260 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4368: 014f2a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4369: 014f2b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4370: 009cce1c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4370: 009ccd0c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4371: 0151ce22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4372: 0151d85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4373: 0151ba16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4374: 014eada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4375: 014f1528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4376: 0151ce5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4377: 002cb29c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4378: 00b41824 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4378: 00b41714 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4379: 014f1d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4380: 0151c5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4381: 00aa673c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4382: 00abc794 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ - 4383: 00851284 128 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ + 4381: 00aa662c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4382: 00abc684 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4383: 00851178 128 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ 4384: 014ecf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ 4385: 0143937c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsw │ │ │ │ - 4386: 00a9d738 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4386: 00a9d628 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4387: 014f313c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4388: 0151c3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4389: 014f02a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4390: 0151c398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4391: 014e5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4392: 00aa5fb4 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4392: 00aa5ea4 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4393: 01457cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_probe_access │ │ │ │ 4394: 013bcb8c 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4395: 005cab30 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4396: 0151d442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4397: 0078dec8 4 FUNC GLOBAL DEFAULT 12 arm_cp_reset_ignore │ │ │ │ 4398: 005945d8 4 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4399: 00a94d04 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4399: 00a94bf4 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4400: 0151cd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4401: 00afae7c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4401: 00afad6c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4402: 014eeb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4403: 00ade2b4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4404: 00b0514c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4405: 00d1c388 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4403: 00ade1a4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4404: 00b0503c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4405: 00d1c278 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4406: 0051425c 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4407: 00618fac 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4408: 014f0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4409: 00ad3160 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4409: 00ad3050 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4410: 014f4464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4411: 00b78894 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4411: 00b78784 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4412: 0066a9dc 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4413: 00afca58 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4413: 00afc948 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4414: 014e56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4415: 01411090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4416: 014e427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4417: 006a0648 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4418: 00b44b48 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4418: 00b44a38 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4419: 014df31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4420: 002cb644 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4421: 006a6fec 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ 4422: 01436c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmsh │ │ │ │ - 4423: 008b6254 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4424: 00b744dc 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4423: 008b6144 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4424: 00b743cc 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4425: 014ea77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4426: 00ad20f0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4426: 00ad1fe0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4427: 0151c4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4428: 014e53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4429: 008d7eb4 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4429: 008d7da4 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4430: 014421cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_b │ │ │ │ 4431: 0151c924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4432: 00827384 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ - 4433: 00b2819c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4432: 00827278 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ + 4433: 00b2808c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4434: 0151c87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4435: 014f8934 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4436: 0151d5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4437: 0151ba6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ - 4438: 00858d94 520 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ + 4438: 00858c84 520 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ 4439: 0066696c 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4440: 0082740c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ + 4440: 00827300 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ 4441: 01442148 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_h │ │ │ │ - 4442: 00b9a744 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4442: 00b9a634 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4443: 01436bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmss │ │ │ │ 4444: 014e97fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4445: 0151bb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4446: 014e7540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4447: 0151b3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4448: 00322f24 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4449: 014f3064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4450: 003757d4 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4451: 014f50a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4452: 014159c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4453: 00b1799c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4454: 00b6c144 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4453: 00b1788c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4454: 00b6c034 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4455: 0151c064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4456: 0151b7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_BACKLIGHT_DSTATE │ │ │ │ 4457: 014e963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4458: 0151de28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4459: 00a9cb80 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4459: 00a9ca70 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4460: 0067348c 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4461: 014420c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_s │ │ │ │ 4462: 0067886c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4463: 014392f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlub │ │ │ │ 4464: 014e63e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4465: 0151caf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4466: 014e4cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4467: 0151ce6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4468: 00827498 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ - 4469: 00b25a60 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4468: 0082738c 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ + 4469: 00b25950 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4470: 014e0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4471: 014e2868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4472: 00b49fb0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4473: 00d400c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4472: 00b49ea0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4473: 00d3ffb0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4474: 014ddbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4475: 014ea66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4476: 01439274 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluh │ │ │ │ 4477: 002d67b8 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4478: 00b89cf0 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4479: 0093d7ec 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4478: 00b89be0 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4479: 0093d6dc 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4480: 014dfdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ 4481: 01447554 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_b │ │ │ │ - 4482: 00b87414 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4482: 00b87304 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4483: 014473c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_d │ │ │ │ - 4484: 00a82fd4 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4485: 00934534 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4484: 00a82ec4 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4485: 00934424 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4486: 0051a49c 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4487: 00ac11e0 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4488: 00a01220 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4489: 009cdc04 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4487: 00ac10d0 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4488: 00a01110 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4489: 009cdaf4 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4490: 0151d1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4491: 00b91fe4 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4492: 009ebcd4 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4491: 00b91ed4 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4492: 009ebbc4 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4493: 014474d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_h │ │ │ │ 4494: 00796500 112 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbid │ │ │ │ - 4495: 00b1f7c8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4496: 00b47074 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4495: 00b1f6b8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4496: 00b46f64 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4497: 0031f424 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4498: 00b73210 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4498: 00b73100 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4499: 014f3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4500: 014391f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluw │ │ │ │ 4501: 006e0dd8 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4502: 00b22a54 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4502: 00b22944 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4503: 014ef028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4504: 00b16284 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4504: 00b16174 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4505: 0151b2aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4506: 01513c38 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4507: 00522e8c 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4508: 0151d936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4509: 014e68b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4510: 00948250 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4510: 00948140 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4511: 01512b60 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4512: 008d6798 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4513: 00b5b748 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4512: 008d6688 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4513: 00b5b638 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4514: 014106c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4515: 0144744c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_s │ │ │ │ 4516: 0151c4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4517: 0151b4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4518: 0151bac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4519: 014f4c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4520: 002c1d38 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4521: 00af4c30 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4522: 00ba0984 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4521: 00af4b20 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4522: 00ba0874 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4523: 014f3638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4524: 00badf84 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4524: 00bade74 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4525: 0144cf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_b │ │ │ │ 4526: 014e885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4527: 0144cbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_d │ │ │ │ - 4528: 00acef70 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4528: 00acee60 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4529: 014e6f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4530: 014e3d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4531: 009ec060 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4531: 009ebf50 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4532: 00652b70 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4533: 00665544 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4534: 00b9d450 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4535: 00973468 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4534: 00b9d340 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4535: 00973358 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4536: 0144ce04 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_h │ │ │ │ 4537: 0151c81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4538: 006785a0 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4539: 0151b7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_DSTATE │ │ │ │ - 4540: 00859d84 184 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ + 4540: 00859c74 184 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ 4541: 0151c45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4542: 0151b466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4543: 0151c920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4544: 002cf3cc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ - 4545: 0086c9ac 56 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ + 4545: 0086c89c 56 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ 4546: 013bcc90 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4547: 005bcc1c 60 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4548: 014f2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4549: 0151d49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4550: 0151d8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4551: 009f8f58 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4551: 009f8e48 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4552: 014e6130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4553: 0085268c 2372 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ - 4554: 00b33c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4553: 00852580 2372 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ + 4554: 00b33b7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4555: 014ee4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ - 4556: 0085e2f0 284 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ + 4556: 0085e1e0 284 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ 4557: 0144ccfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_s │ │ │ │ 4558: 014dcb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4559: 002cb708 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4560: 0092fcc8 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4560: 0092fbb8 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4561: 014ee090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4562: 014e1e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4563: 0085e124 228 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ - 4564: 009eee18 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4563: 0085e014 228 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ + 4564: 009eed08 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4565: 0151c36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4566: 0151ccaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4567: 00a04594 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4568: 00b28254 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4567: 00a04484 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4568: 00b28144 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4569: 01443da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_h │ │ │ │ 4570: 014f38f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4571: 008599ec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ + 4571: 008598dc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ 4572: 014f281c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4573: 008597c4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ - 4574: 00acee00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4575: 00adef6c 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4576: 00b742cc 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ - 4577: 0085e208 232 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ + 4573: 008596b4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ + 4574: 00acecf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4575: 00adee5c 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4576: 00b741bc 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4577: 0085e0f8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ 4578: 0070bf04 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4579: 007b00dc 144 FUNC GLOBAL DEFAULT 12 gen_neon_sqrshl │ │ │ │ 4580: 014ee0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4581: 0145659c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitod │ │ │ │ 4582: 01443d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_s │ │ │ │ 4583: 014e2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4584: 0151c004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4585: 00aedc80 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4586: 009f90ac 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4585: 00aedb70 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4586: 009f8f9c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4587: 014566a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitoh │ │ │ │ 4588: 0144be8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosizs │ │ │ │ 4589: 006b6124 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4590: 00973ed8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 4591: 0085987c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ + 4590: 00973dc8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4591: 0085976c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ 4592: 00524624 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4593: 009220e8 316 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4593: 00921fd8 316 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4594: 0061ebbc 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4595: 00dccd00 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4595: 00dccbd8 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4596: 007aff4c 112 FUNC GLOBAL DEFAULT 12 gen_gvec_urshl │ │ │ │ - 4597: 0086c8a8 132 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ + 4597: 0086c798 132 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ 4598: 0151ba02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4599: 0031c158 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4600: 0151d218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4601: 008e278c 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4602: 008e37d4 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4601: 008e267c 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4602: 008e36c4 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4603: 014e6320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4604: 014dd550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4605: 00a82b6c 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4605: 00a82a5c 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4606: 014e35ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4607: 00a82d80 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4607: 00a82c70 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4608: 007af928 124 FUNC GLOBAL DEFAULT 12 gen_gvec_urshr │ │ │ │ 4609: 014e6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4610: 014df7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_RESET_EXIT_EVENT │ │ │ │ 4611: 01456620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitos │ │ │ │ 4612: 0151c258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4613: 014e18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4614: 0151c7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4615: 014dd930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4616: 00b88658 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4616: 00b88548 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4617: 014ef5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4618: 0151d888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4619: 00667324 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4620: 0151be82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4621: 0151b44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4622: 00b8cc94 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4623: 009eb71c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4624: 00b260c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4622: 00b8cb84 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4623: 009eb60c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4624: 00b25fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4625: 014ddf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4626: 008d6270 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4626: 008d6160 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4627: 0151be6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4628: 0151cc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4629: 014e51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4630: 00a94a14 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4630: 00a94904 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4631: 0151cf88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4632: 0151b6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4633: 014f3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4634: 0068bcf8 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4635: 0150a97c 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4636: 00b538cc 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4637: 00af2208 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4638: 00973db0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4639: 009482d8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4636: 00b537bc 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4637: 00af20f8 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4638: 00973ca0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4639: 009481c8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4640: 014e2928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4641: 014e41ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4642: 0151d8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4643: 0151c382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4644: 00a815e8 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4644: 00a814d8 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4645: 014e15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4646: 00a332d0 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4646: 00a331c0 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4647: 01418074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4648: 01513cc8 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4649: 014f3a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4650: 0151c3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4651: 014e3f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4652: 0151cba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4653: 014f4644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4654: 01425e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat16 │ │ │ │ 4655: 0151c062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4656: 00aa3c9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4656: 00aa3b8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4657: 014dd0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4658: 014e28b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4659: 00b81b20 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4659: 00b81a10 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4660: 014e997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4661: 014ddd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4662: 00ad70c8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4662: 00ad6fb8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4663: 014e76d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4664: 014e4934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4665: 00dccd44 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4666: 00aa4428 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4665: 00dccc1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4666: 00aa4318 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4667: 014f2c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4668: 009b9f08 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4668: 009b9df8 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4669: 014f3188 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4670: 008b6e6c 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4670: 008b6d5c 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4671: 0151b64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4672: 00b38384 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4672: 00b38274 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4673: 005216c8 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4674: 014f5260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4675: 00af45c4 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4675: 00af44b4 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4676: 007075a4 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4677: 00b5f3b4 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4678: 00ab6e4c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4679: 00984504 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4680: 00b3d8c4 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4681: 0091715c 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4677: 00b5f2a4 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4678: 00ab6d3c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4679: 009843f4 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4680: 00b3d7b4 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4681: 0091704c 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4682: 0151ccf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4683: 014e1fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_READ_EVENT │ │ │ │ - 4684: 009176e0 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4684: 009175d0 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4685: 01416940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4686: 014e9a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4687: 014e2508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4688: 0151b720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4689: 0151dea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4690: 002bbda4 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4691: 0095e798 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4691: 0095e688 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4692: 014e66b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4693: 007affbc 144 FUNC GLOBAL DEFAULT 12 gen_neon_sqshl │ │ │ │ 4694: 01436724 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0h │ │ │ │ - 4695: 00868098 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ + 4695: 00867f88 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ 4696: 0151b376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4697: 0151beee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ - 4698: 00868158 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ + 4698: 00868048 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ 4699: 014dd270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4700: 01392c60 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4701: 0151d21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4702: 014e881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4703: 0151c5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4704: 0151c556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4705: 014efe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4706: 00b40274 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4706: 00b40164 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4707: 014ee300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4708: 014188b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4709: 006a70f4 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4710: 014366a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0s │ │ │ │ 4711: 0151c72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4712: 014eebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4713: 014f3168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4714: 0048e718 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4715: 0151d240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4716: 014e7fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4717: 00431ea4 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4718: 00b6b618 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4718: 00b6b508 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4719: 012f22d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_no_migration_shift_bug │ │ │ │ 4720: 0151d260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4721: 00ae1c4c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4721: 00ae1b3c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4722: 0151bc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4723: 0151b3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ - 4724: 00857bd8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_b │ │ │ │ + 4724: 00857ac8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_b │ │ │ │ 4725: 0151cfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4726: 00ac3608 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4727: 0098abec 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4728: 008e1ea4 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4726: 00ac34f8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4727: 0098aadc 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4728: 008e1d94 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4729: 0151bef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4730: 002c69d4 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ - 4731: 00857e74 228 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_h │ │ │ │ + 4731: 00857d64 228 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_h │ │ │ │ 4732: 014eee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4733: 00963fcc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4733: 00963ebc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4734: 0067356c 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4735: 014f8670 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4736: 0151d04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4737: 0151d90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4738: 0151c69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4739: 014f1f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4740: 00b69d04 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4741: 00a8b7ac 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4740: 00b69bf4 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4741: 00a8b69c 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4742: 014f4414 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4743: 0151d25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4744: 0151d48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4745: 01431948 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sb │ │ │ │ 4746: 01424158 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4747: 0151bcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4748: 01428234 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ 4749: 0151c44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4750: 014ec6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4751: 014e4bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4752: 014318c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sh │ │ │ │ 4753: 014dd7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4754: 0091aca4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4754: 0091ab94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4755: 0031b3ac 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4756: 01430e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsb │ │ │ │ 4757: 014e804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4758: 014ed208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4759: 014eb0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4760: 002d312c 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4761: 002d594c 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4762: 00b18c70 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4763: 00b4a29c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4762: 00b18b60 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4763: 00b4a18c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4764: 014e1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4765: 014f192c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ 4766: 0151b79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RECORD_EVENT_DSTATE │ │ │ │ - 4767: 00b35300 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4767: 00b351f0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4768: 0142d328 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalarh │ │ │ │ - 4769: 00aed4a4 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4769: 00aed394 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4770: 0142ba68 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_read │ │ │ │ - 4771: 00959130 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4771: 00959020 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4772: 0151bef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ 4773: 014539c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_rpres_f32 │ │ │ │ - 4774: 00ba6d90 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4774: 00ba6c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4775: 01430df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsh │ │ │ │ 4776: 014e996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4777: 0151d01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4778: 009f3394 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4778: 009f3284 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4779: 0031c2c8 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4780: 00919490 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4780: 00919380 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4781: 00711d98 88 FUNC GLOBAL DEFAULT 12 arm_stage1_mmu_idx │ │ │ │ - 4782: 009e134c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4782: 009e123c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4783: 002a27bc 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4784: 0151d7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4785: 0031af20 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4786: 014ea47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4787: 00aa5004 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4787: 00aa4ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4788: 0151d3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4789: 0151b47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4790: 01431840 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sw │ │ │ │ 4791: 0142d2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalars │ │ │ │ - 4792: 008e16c0 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4792: 008e15b0 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4793: 014f4494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4794: 009d123c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4794: 009d112c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4795: 002dc2b8 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4796: 0091f480 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4797: 00ade030 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4796: 0091f370 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4797: 00addf20 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4798: 014ebb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ - 4799: 00868218 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ + 4799: 00868108 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ 4800: 006f3678 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4801: 014ed3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4802: 008682d8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ + 4802: 008681c8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ 4803: 006c7d00 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4804: 002dd8cc 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4805: 006d7ee4 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4806: 00b27704 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4807: 00b97a84 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4806: 00b275f4 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4807: 00b97974 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4808: 014f0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4809: 002c8350 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4810: 00490dc4 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4811: 00a05218 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4812: 009bdc18 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4813: 00b519e4 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4811: 00a05108 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4812: 009bdb08 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4813: 00b518d4 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4814: 007afbbc 480 FUNC GLOBAL DEFAULT 12 gen_gvec_sli │ │ │ │ - 4815: 00b1b47c 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4815: 00b1b36c 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4816: 002abbfc 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4817: 014e5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4818: 00678048 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4819: 002eaa3c 444 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4820: 0151d4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4821: 00920978 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4821: 00920868 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4822: 013ba4f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4823: 014efd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4824: 007043f8 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4825: 014e5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4826: 009f9e14 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4826: 009f9d04 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4827: 014f1d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4828: 00b26230 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4829: 00aecf50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4828: 00b26120 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4829: 00aece40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4830: 014ec928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4831: 0040da88 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4832: 0032c6dc 248 FUNC GLOBAL DEFAULT 12 nvdimm_init_acpi_state │ │ │ │ 4833: 0065aa70 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4834: 00932c8c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4834: 00932b7c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4835: 0144d95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h2 │ │ │ │ 4836: 0151d820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4837: 00b38c64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4837: 00b38b54 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4838: 014dd850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4839: 00930b58 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4839: 00930a48 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4840: 007043c0 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4841: 00945c40 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4841: 00945b30 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4842: 014e50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4843: 00326288 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4844: 00aa43cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ - 4845: 0081c558 424 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ + 4844: 00aa42bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4845: 0081c44c 424 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ 4846: 0151cfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4847: 014f0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4848: 002d7b00 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4849: 014e6f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4850: 00aa2488 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4851: 00b32e4c 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4850: 00aa2378 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4851: 00b32d3c 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4852: 00764e7c 272 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map_unimplemented │ │ │ │ 4853: 0151d61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4854: 0151c50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4855: 014f3488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4856: 0141562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4857: 002a24a4 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4858: 0086feb8 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ - 4859: 0091a9c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4858: 0086fda8 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ + 4859: 0091a8b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4860: 014317bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_ub │ │ │ │ 4861: 014e1aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4862: 00acefcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4862: 00aceebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4863: 014187ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4864: 014e9f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4865: 01431738 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uh │ │ │ │ 4866: 003696e4 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4867: 014dea00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4868: 014178b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4869: 008f1dc0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4869: 008f1cb0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4870: 01430d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbub │ │ │ │ 4871: 005c5c70 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4872: 00af10d4 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4872: 00af0fc4 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4873: 014e3a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4874: 0151bfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4875: 00a7f84c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4876: 00b75f50 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4875: 00a7f73c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4876: 00b75e40 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4877: 01430ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbuh │ │ │ │ 4878: 0151b94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4879: 014eea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4880: 002b48c8 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4881: 014dc858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4882: 006c6140 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4883: 012ee26c 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4884: 0151ba80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4885: 0151bf32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4886: 00acf084 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4886: 00acef74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4887: 014e819c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4888: 00b0c28c 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4889: 00af2a98 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4888: 00b0c17c 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4889: 00af2988 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4890: 014316b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uw │ │ │ │ 4891: 014e26e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4892: 0143af54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsb │ │ │ │ 4893: 0065a3d8 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4894: 006b62a0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4895: 014dc878 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4896: 002c6af0 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4897: 013bccf4 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4898: 0151d574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTPOFF_WRITE_DSTATE │ │ │ │ - 4899: 00868398 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ + 4899: 00868288 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ 4900: 0038a048 188 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_delete_front │ │ │ │ 4901: 0151d194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ - 4902: 00868458 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ + 4902: 00868348 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ 4903: 0143aed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsh │ │ │ │ 4904: 014dca68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4905: 00920b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4905: 00920a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4906: 0151d2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4907: 014ef118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4908: 006183fc 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4909: 014e0964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4910: 00af1624 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4910: 00af1514 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4911: 0048f1b8 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4912: 014e6c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4913: 0151b6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4914: 0095655c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4914: 0095644c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4915: 0151b33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4916: 00b6cff4 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4916: 00b6cee4 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4917: 014ddfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4918: 00aa5e74 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4919: 00ab761c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4918: 00aa5d64 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4919: 00ab750c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4920: 014eda48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4921: 009b72f4 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4921: 009b71e4 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4922: 0143ae4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsw │ │ │ │ 4923: 0151b75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_EVENT_DSTATE │ │ │ │ - 4924: 0095c05c 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4925: 00b285b8 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4926: 009c256c 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4927: 009f965c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4928: 00b96b34 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4929: 00aaab3c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4924: 0095bf4c 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4925: 00b284a8 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4926: 009c245c 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4927: 009f954c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4928: 00b96a24 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4929: 00aaaa2c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4930: 01436934 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180h │ │ │ │ 4931: 0151ca32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4932: 014eafa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4933: 0028964c 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ 4934: 01426554 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub16 │ │ │ │ - 4935: 00b49af8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4935: 00b499e8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4936: 014e9bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4937: 0041ba30 84 FUNC GLOBAL DEFAULT 12 gic_class_name │ │ │ │ - 4938: 00975338 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4939: 00ac3e70 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4940: 008b61dc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4938: 00975228 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4939: 00ac3d60 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4940: 008b60cc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4941: 014368b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180s │ │ │ │ 4942: 005196b4 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4943: 0151b412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4944: 0038115c 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4945: 014f4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4946: 00a01284 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4946: 00a01174 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4947: 0151b420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ 4948: 01449024 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_h │ │ │ │ - 4949: 00cfb11c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4950: 00b068d4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4951: 00b27e24 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4949: 00cfb00c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4950: 00b067c4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4951: 00b27d14 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4952: 014e354c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4953: 00b2e69c 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4953: 00b2e58c 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4954: 014e08e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4955: 0151be24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4956: 0066c470 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4957: 00850374 60 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ - 4958: 00b55374 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4957: 00850268 60 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ + 4958: 00b55264 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4959: 0053a8e4 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4960: 00b49bb8 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4961: 00b7eb10 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4962: 0097a82c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4960: 00b49aa8 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4961: 00b7ea00 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4962: 0097a71c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4963: 01448fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_s │ │ │ │ 4964: 00337e38 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4965: 0066b838 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4966: 0151b34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4967: 0151bf98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4968: 006b98b8 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4969: 0068aef8 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4970: 00b010b4 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4970: 00b00fa4 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4971: 0151d5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4972: 0151ce5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4973: 0057bb68 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4974: 014f8940 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4975: 014f0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4976: 0143adc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbub │ │ │ │ 4977: 014ecd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4978: 014eb878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4979: 0066f31c 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4980: 014e0480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4981: 00428d30 96 FUNC GLOBAL DEFAULT 12 gicv3_redist_vinvall │ │ │ │ - 4982: 00b3a174 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4982: 00b3a064 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4983: 0069ba4c 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4984: 014dde4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4985: 0143ad44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuh │ │ │ │ 4986: 0151ce76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4987: 0151b964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4988: 014df99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_EVENT │ │ │ │ 4989: 0151bb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4990: 014e55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4991: 014f2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4992: 009d05b0 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4993: 00b1a4a0 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4992: 009d04a0 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4993: 00b1a390 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4994: 00289270 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4995: 014e1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4996: 0151bc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4997: 00b85b34 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4998: 00a9d138 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4997: 00b85a24 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4998: 00a9d028 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4999: 014df3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 5000: 0151bd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 5001: 00a198f4 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 5001: 00a197e4 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 5002: 005ccfb8 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 5003: 0151c306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ 5004: 01440468 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_wb_uw │ │ │ │ 5005: 0142cf08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalarh │ │ │ │ - 5006: 00ac2f7c 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 5006: 00ac2e6c 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 5007: 0151c104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 5008: 00b9a250 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 5008: 00b9a140 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 5009: 0143acc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuw │ │ │ │ 5010: 014e01d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 5011: 009ff1f0 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 5011: 009ff0e0 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 5012: 00320ee8 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 5013: 0151c4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 5014: 0051e2b4 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ 5015: 0041f314 3028 FUNC GLOBAL DEFAULT 12 gicv3_dist_write │ │ │ │ - 5016: 00b63200 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 5017: 009b9648 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 5018: 00917a68 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 5016: 00b630f0 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 5017: 009b9538 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 5018: 00917958 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 5019: 014e6660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 5020: 014eb130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 5021: 014e4e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 5022: 006841dc 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 5023: 0142ce84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalars │ │ │ │ 5024: 0151cda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 5025: 014ee410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 5026: 014e7270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 5027: 00b82c6c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 5027: 00b82b5c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 5028: 0151c60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 5029: 0151cc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 5030: 00b5d900 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 5030: 00b5d7f0 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 5031: 00325f48 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 5032: 0151c576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 5033: 002a1c20 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 5034: 0151bda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 5035: 0150a028 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 5036: 006f95c8 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 5037: 002cf640 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 5038: 014f8160 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 5039: 0151ba56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 5040: 009f9f0c 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 5041: 00847b28 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ - 5042: 00a7fa24 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 5043: 00a9c7b0 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 5044: 008d7f0c 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 5045: 009168e0 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 5040: 009f9dfc 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 5041: 00847a1c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ + 5042: 00a7f914 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 5043: 00a9c6a0 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 5044: 008d7dfc 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 5045: 009167d0 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 5046: 014eab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 5047: 0151d16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 5048: 00673ddc 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 5049: 0151c14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 5050: 0151d088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 5051: 0061375c 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 5052: 0095a99c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 5053: 00addf1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 5054: 00b5daf4 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 5052: 0095a88c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 5053: 00adde0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 5054: 00b5d9e4 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 5055: 014e873c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 5056: 014e0944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 5057: 01425d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshll │ │ │ │ - 5058: 00847ddc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ + 5058: 00847cd0 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ 5059: 0151d0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 5060: 009edacc 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 5060: 009ed9bc 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 5061: 014e49d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 5062: 0151c7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 5063: 00aec59c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 5063: 00aec48c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 5064: 007af9a4 44 FUNC GLOBAL DEFAULT 12 gen_gvec_ursra │ │ │ │ 5065: 014d71a4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 5066: 008841a8 1600 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ - 5067: 0083f374 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ - 5068: 009f9288 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 5069: 009c11d4 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 5066: 00884098 1600 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ + 5067: 0083f268 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ + 5068: 009f9178 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 5069: 009c10c4 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 5070: 0151b90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ - 5071: 0083f404 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ + 5071: 0083f2f8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ 5072: 0151b982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 5073: 00380e2c 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 5074: 002f4dc4 344 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 5075: 0098d3d8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 5075: 0098d2c8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 5076: 002d9720 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 5077: 005931d4 36 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 5078: 00ae1530 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 5078: 00ae1420 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 5079: 0151c2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 5080: 0151b644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 5081: 009c0668 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 5081: 009c0558 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 5082: 0053c8f0 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 5083: 00569204 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 5084: 0151b54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 5085: 006b5fd8 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 5086: 014e6990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 5087: 00aeca48 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 5087: 00aec938 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 5088: 014e39bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 5089: 0151c380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 5090: 014dd1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 5091: 0099ec98 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 5091: 0099eb88 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 5092: 0143b26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsb │ │ │ │ 5093: 014eb718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 5094: 007af9d0 492 FUNC GLOBAL DEFAULT 12 gen_gvec_sri │ │ │ │ 5095: 014e9c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 5096: 0083f494 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ - 5097: 00aec820 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 5098: 008f5f8c 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 5096: 0083f388 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ + 5097: 00aec710 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 5098: 008f5e7c 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 5099: 0151c7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 5100: 00a32734 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 5101: 009727c4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 5100: 00a32624 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 5101: 009726b4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 5102: 0070e1b8 588 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf32_note │ │ │ │ 5103: 0143b1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsh │ │ │ │ 5104: 0151ce9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 5105: 00b23da0 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 5105: 00b23c90 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 5106: 014e839c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 5107: 008e1f88 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 5107: 008e1e78 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 5108: 0151c09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 5109: 014ed228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 5110: 0151b306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 5111: 0151c142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 5112: 014dfabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ASID_VMID_EVENT │ │ │ │ 5113: 014dd890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ - 5114: 00850410 84 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ - 5115: 0083d060 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ + 5114: 00850304 84 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ + 5115: 0083cf54 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ 5116: 014eb7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 5117: 014e3bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 5118: 0151d402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 5119: 0151bd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 5120: 006d9848 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 5121: 00514508 480 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 5122: 014ea08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5123: 0151c1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 5124: 006d954c 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ 5125: 0143b164 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsw │ │ │ │ - 5126: 0083d268 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ - 5127: 0092bd78 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 5126: 0083d15c 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ + 5127: 0092bc68 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 5128: 014f0088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 5129: 00b8ae7c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 5130: 00970a7c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 5131: 00b180cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 5129: 00b8ad6c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 5130: 0097096c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 5131: 00b17fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 5132: 014e9d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 5133: 0151b9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 5134: 014e2d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 5135: 014df37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 5136: 0057b6a8 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 5137: 01441d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_b │ │ │ │ 5138: 0151c39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 5139: 005143ac 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 5140: 0141838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 5141: 003e2600 16 FUNC GLOBAL DEFAULT 12 omap_gpio_set_clk │ │ │ │ - 5142: 00b2830c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 5142: 00b281fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 5143: 01441ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_h │ │ │ │ - 5144: 00b945d4 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 5145: 007d2d6c 264 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ - 5146: 0087ad80 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 5144: 00b944c4 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 5145: 007d2d0c 264 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ + 5146: 0087ac70 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 5147: 014de1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 5148: 0151d2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 5149: 014e417c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 5150: 00a7df4c 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 5151: 00935324 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 5152: 00aa4930 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 5150: 00a7de3c 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 5151: 00935214 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 5152: 00aa4820 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 5153: 0068e348 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 5154: 00b931c0 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 5154: 00b930b0 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 5155: 013bd264 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 5156: 0151d734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 5157: 0151c1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 5158: 0151b93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ 5159: 00716d2c 84 FUNC GLOBAL DEFAULT 12 arm_is_psci_call │ │ │ │ - 5160: 00a27cbc 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 5160: 00a27bac 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 5161: 00705658 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 5162: 0151d404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 5163: 0151cd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 5164: 002c1ec0 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ - 5165: 0082bd80 184 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ + 5165: 0082bc74 184 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ 5166: 00decb00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 5167: 00ab5f28 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 5167: 00ab5e18 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 5168: 01441c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_s │ │ │ │ 5169: 014ef108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 5170: 0151d844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 5171: 014e2818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 5172: 014112a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 5173: 014e973c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ - 5174: 0086a114 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ + 5174: 0086a004 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ 5175: 0151d2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 5176: 0151d05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 5177: 009c2e8c 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 5178: 00b1dfa4 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 5179: 009192c8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 5180: 00aa90e0 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ - 5181: 0086a360 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ + 5177: 009c2d7c 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 5178: 00b1de94 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 5179: 009191b8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 5180: 00aa8fd0 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 5181: 0086a250 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ 5182: 0151de4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 5183: 0048ca44 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 5184: 0048d920 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 5185: 014f2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 5186: 008bd90c 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 5186: 008bd7fc 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 5187: 0151b22c 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 5188: 009817d8 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 5189: 00dccd18 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 5188: 009816c8 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 5189: 00dccbf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 5190: 00679110 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 5191: 0151d4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 5192: 014e5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ - 5193: 0086a1d4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ + 5193: 0086a0c4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ 5194: 002f6470 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 5195: 00ad28a8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 5195: 00ad2798 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5196: 0151d530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5197: 0097cd34 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5197: 0097cc24 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5198: 014ebf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 5199: 0091fc0c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5200: 00b691ac 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5199: 0091fafc 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 5200: 00b6909c 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5201: 0151b6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5202: 014f1d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5203: 00b415a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5203: 00b41490 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ 5204: 0143b0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubub │ │ │ │ - 5205: 00b26008 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5205: 00b25ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5206: 01417cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5207: 0098812c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ - 5208: 0086a298 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ + 5207: 0098801c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5208: 0086a188 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ 5209: 0143b05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuh │ │ │ │ 5210: 014e5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5211: 014eda58 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5212: 014eeea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5213: 00db0080 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5213: 00daff70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5214: 014e950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5215: 014efe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5216: 00356e18 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5217: 014e7fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5218: 0151d006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5219: 014ef4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5220: 00b1dd00 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5220: 00b1dbf0 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5221: 003e931c 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5222: 002d4dbc 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5223: 0151c614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5224: 00b8d694 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5224: 00b8d584 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5225: 0151ce42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5226: 014ee590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 5227: 013bd514 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5228: 00384650 264 FUNC GLOBAL DEFAULT 12 cxl_interleave_granularity_enc │ │ │ │ 5229: 0151bffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5230: 014f1e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5231: 0151b722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5232: 014ddedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5233: 0151bf36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5234: 0151d30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5235: 013bd2b4 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ 5236: 00389f30 52 FUNC GLOBAL DEFAULT 12 cxl_remove_extent_from_extent_list │ │ │ │ - 5237: 00abaa68 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 5238: 009316c8 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5237: 00aba958 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5238: 009315b8 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5239: 0151b4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5240: 014e955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5241: 0151be42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5242: 00aeedf8 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5242: 00aeece8 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5243: 0143afd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuw │ │ │ │ 5244: 014ea56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5245: 00418cd8 2032 FUNC GLOBAL DEFAULT 12 gic_acknowledge_irq │ │ │ │ 5246: 014e37bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5247: 0144e958 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s16 │ │ │ │ 5248: 003282f0 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5249: 014eb4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5250: 00cfb8fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5251: 008b918c 2024 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5252: 00af88f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 5253: 008e3354 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5254: 00aa39bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5250: 00cfb7ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5251: 008b907c 2024 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5252: 00af87e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5253: 008e3244 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 5254: 00aa38ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5255: 0151b5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5256: 008b5d08 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5256: 008b5bf8 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5257: 00645ed8 424 FUNC GLOBAL DEFAULT 12 select_tt │ │ │ │ 5258: 0151b698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5259: 0028976c 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5260: 014e1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5261: 0099ce2c 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5261: 0099cd1c 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5262: 004db92c 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5263: 00b1956c 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5263: 00b1945c 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5264: 014ebf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5265: 014e6370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5266: 0151cb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5267: 0151b2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 5268: 008d68d8 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5268: 008d67c8 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5269: 0151b906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5270: 008b6914 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5270: 008b6804 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5271: 0066a300 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5272: 0151c5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5273: 009fa250 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5273: 009fa140 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5274: 014e0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5275: 0151b2a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5276: 008b6a54 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5277: 00adb72c 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5276: 008b6944 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5277: 00adb61c 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5278: 014df29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5279: 00b331dc 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5279: 00b330cc 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5280: 005d7ba0 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5281: 0151bd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5282: 0151c616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5283: 003217e0 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5284: 014e33fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5285: 014e0a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5286: 014df47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5287: 00aa3d54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5288: 00a00fa4 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5287: 00aa3c44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5288: 00a00e94 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5289: 0151c39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5290: 01414ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5291: 0032c8d4 6308 FUNC GLOBAL DEFAULT 12 nvdimm_build_acpi │ │ │ │ 5292: 0151b962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 5293: 00aa2b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5294: 00dccd80 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5295: 00adfcbc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5293: 00aa2a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5294: 00dccc58 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5295: 00adfbac 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5296: 0151c06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5297: 014e0c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 5298: 008f4c74 772 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 5299: 00962b54 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 5298: 008f4b64 772 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 5299: 00962a44 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5300: 007194dc 2504 FUNC GLOBAL DEFAULT 12 arm_load_dtb │ │ │ │ - 5301: 00b6fd5c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5302: 00aaa8cc 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5301: 00b6fc4c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5302: 00aaa7bc 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5303: 0151bc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5304: 0151d5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5305: 0151d590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5306: 0151d7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5307: 013b7e28 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ - 5308: 007d2e74 208 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ + 5308: 007d2e14 208 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ 5309: 0151b4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5310: 014ef534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5311: 00aa22bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ - 5312: 007bb200 128 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ + 5311: 00aa21ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5312: 007bb220 128 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ 5313: 002d76c4 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5314: 00b416b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ - 5315: 0081e864 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsb │ │ │ │ + 5314: 00b415a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5315: 0081e758 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsb │ │ │ │ 5316: 002d2ae4 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5317: 002abe24 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5318: 0037fdc4 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5319: 0078cf40 164 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_commands │ │ │ │ - 5320: 00a9e5b0 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5321: 00ba6714 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5320: 00a9e4a0 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5321: 00ba6604 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5322: 005caefc 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5323: 00a011fc 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5323: 00a010ec 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5324: 002f28fc 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ - 5325: 0086e590 16 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ - 5326: 0081eb70 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsl │ │ │ │ + 5325: 0086e480 16 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ + 5326: 0081ea64 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsl │ │ │ │ 5327: 0144e8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s32 │ │ │ │ 5328: 0151d892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5329: 002e0520 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 5330: 008eccf8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 5330: 008ecbe8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5331: 014df18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ - 5332: 0086f14c 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ - 5333: 00b1b5c0 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5332: 0086f03c 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ + 5333: 00b1b4b0 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5334: 002d73cc 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 5335: 0151ce98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 5336: 00aa5940 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5336: 00aa5830 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5337: 014e6e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5338: 014eca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5339: 00673bcc 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5340: 014ec5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5341: 014e5444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5342: 0151b846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5343: 0151ce3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5344: 0151c3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5345: 0151d02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5346: 0151d18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5347: 014e9a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5348: 014dfd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 5349: 0142f320 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsb │ │ │ │ - 5350: 0081ea64 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsw │ │ │ │ - 5351: 00af1928 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5350: 0081e958 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsw │ │ │ │ + 5351: 00af1818 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5352: 0151cbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5353: 0151c0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5354: 00af20c8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5354: 00af1fb8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5355: 014e22fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5356: 00dd99b4 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5357: 00b6e19c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ - 5358: 0086ec20 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ + 5356: 00dd988c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5357: 00b6e08c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5358: 0086eb10 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ 5359: 002c0ad0 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5360: 014f0a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ 5361: 0142f29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsh │ │ │ │ 5362: 007888b8 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfiq │ │ │ │ - 5363: 00aaa698 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5363: 00aaa588 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5364: 0151b358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5365: 00369540 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5366: 00aaedd0 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5366: 00aaecc0 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5367: 014eecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5368: 00b82464 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 5369: 00b1d9bc 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 5370: 00956a84 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 5368: 00b82354 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 5369: 00b1d8ac 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5370: 00956974 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5371: 014ddd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5372: 00b82d34 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5372: 00b82c24 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5373: 014ea6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5374: 00401c6c 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5375: 00b82dec 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5375: 00b82cdc 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5376: 014e0844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5377: 0062fcdc 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5378: 00b01524 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 5379: 008c5c74 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 5378: 00b01414 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5379: 008c5b64 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5380: 0151cf08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ 5381: 0142f218 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsw │ │ │ │ - 5382: 00869b20 916 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ - 5383: 00aecc14 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5382: 00869a10 916 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ + 5383: 00aecb04 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5384: 014e64e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5385: 0151dec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5386: 002a8f8c 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5387: 014e864c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5388: 002dcb70 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ 5389: 01431ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorri │ │ │ │ - 5390: 00b5e4d4 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5390: 00b5e3c4 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5391: 014eb598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5392: 014e7850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5393: 009ed024 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5393: 009ecf14 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5394: 0151ddb8 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5395: 00b0a1f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5395: 00b0a0e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5396: 014506bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u16 │ │ │ │ 5397: 014ec568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5398: 002d1dc0 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5399: 00ab9390 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 5400: 00b72554 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5401: 00a98dc4 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5399: 00ab9280 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5400: 00b72444 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5401: 00a98cb4 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5402: 01457280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mind │ │ │ │ 5403: 014e8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5404: 009ccfc0 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5404: 009cceb0 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5405: 014f810c 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5406: 014e8c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5407: 0151bdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5408: 014de708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5409: 014e18a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5410: 01457388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minh │ │ │ │ 5411: 014ee3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 5412: 008dd508 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ - 5413: 0081ebcc 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxub │ │ │ │ + 5412: 008dd3f8 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 5413: 0081eac0 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxub │ │ │ │ 5414: 0151bf18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5415: 00b43c20 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5415: 00b43b10 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5416: 0151bb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5417: 013ba498 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5418: 00b7788c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5418: 00b7777c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5419: 0144d9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h │ │ │ │ 5420: 0151c8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5421: 014e95fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5422: 014ebd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5423: 00959290 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5423: 00959180 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5424: 014eea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5425: 0142d118 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalarh │ │ │ │ 5426: 01443144 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmmla │ │ │ │ - 5427: 00b440ac 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5427: 00b43f9c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5428: 01457304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mins │ │ │ │ 5429: 014e365c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5430: 014f0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ - 5431: 0081eea4 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxul │ │ │ │ + 5431: 0081ed98 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxul │ │ │ │ 5432: 00514100 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5433: 01410000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5434: 0151b7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_OPCODE_DSTATE │ │ │ │ 5435: 014e2768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5436: 00ad6314 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5436: 00ad6204 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5437: 0151d812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5438: 0151b3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5439: 014f1e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5440: 00519ae0 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5441: 0142d094 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalars │ │ │ │ 5442: 0067816c 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5443: 0151b894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5444: 014e6570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5445: 009ff3a0 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5446: 00b69dd8 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5445: 009ff290 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5446: 00b69cc8 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5447: 014ea4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ - 5448: 0081ed94 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxuw │ │ │ │ + 5448: 0081ec88 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxuw │ │ │ │ 5449: 00372200 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5450: 014f0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5451: 0151c5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5452: 00917b04 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5452: 009179f4 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5453: 014e9b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5454: 014ea79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5455: 0151d5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5456: 0090b768 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5457: 00aecb5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5456: 0090b658 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5457: 00aeca4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5458: 014ed548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5459: 0151c442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5460: 014e7ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5461: 009706c8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5461: 009705b8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5462: 002eb460 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5463: 0031bf2c 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5464: 002bce60 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5465: 0151b3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5466: 004dfa1c 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5467: 014f4674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5468: 009591a8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5468: 00959098 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5469: 0151cafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5470: 00b00d48 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5471: 00aee6c0 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5472: 00aa3db0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5470: 00b00c38 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5471: 00aee5b0 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5472: 00aa3ca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5473: 00322ad4 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5474: 00a8478c 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5474: 00a8467c 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5475: 0151b53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5476: 0151cf26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5477: 014dd7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5478: 0151cd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5479: 009fdae0 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5479: 009fd9d0 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5480: 014f286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5481: 014e4de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5482: 0151bc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ 5483: 007b06d8 104 FUNC GLOBAL DEFAULT 12 gen_gvec_sqsub_qc │ │ │ │ - 5484: 00b961c0 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5485: 0092941c 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5484: 00b960b0 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5485: 0092930c 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5486: 0151d1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5487: 00aa9bb4 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5487: 00aa9aa4 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5488: 0151c2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5489: 014df1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5490: 0144e850 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s64 │ │ │ │ 5491: 014df85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_EVENT │ │ │ │ 5492: 014e67a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5493: 0151bfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5494: 01450638 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u32 │ │ │ │ 5495: 0151d6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5496: 00b88500 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ - 5497: 00dbbb58 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ + 5496: 00b883f0 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5497: 00dbba48 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ 5498: 003cfce0 292 FUNC GLOBAL DEFAULT 12 omap_lcdc_init │ │ │ │ 5499: 014e5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5500: 0151bcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5501: 002c2dd8 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5502: 0151d1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5503: 014e6520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5504: 00ae72f8 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5504: 00ae71e8 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5505: 014e50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5506: 004a0a5c 836 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ - 5507: 008dbab8 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5507: 008db9a8 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5508: 0151d7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5509: 00b28fe0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5509: 00b28ed0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5510: 013ba48c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5511: 01427760 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_cc │ │ │ │ 5512: 01416ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5513: 009c0304 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5513: 009c01f4 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ 5514: 014e1ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_EVENT │ │ │ │ - 5515: 00853480 124 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ + 5515: 00853374 124 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ 5516: 0078b56c 100 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update_all │ │ │ │ - 5517: 009ec5d0 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5518: 0095ac80 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5519: 008df8e0 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5517: 009ec4c0 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5518: 0095ab70 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5519: 008df7d0 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5520: 002bdaf0 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5521: 014e5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5522: 01447d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_b │ │ │ │ 5523: 014f08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5524: 014e1234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5525: 00644e40 76 FUNC GLOBAL DEFAULT 12 smmu_get_iotlb_key │ │ │ │ 5526: 0151c568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5527: 00492418 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5528: 01447c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_d │ │ │ │ - 5529: 00ab48bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5529: 00ab47ac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5530: 004273c0 3024 FUNC GLOBAL DEFAULT 12 gicv3_redist_write │ │ │ │ 5531: 0151d7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5532: 014e8b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5533: 0151b97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5534: 01447d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_h │ │ │ │ 5535: 0151c7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5536: 0151d858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5537: 00aa2d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5537: 00aa2c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5538: 014ea75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5539: 0151bc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5540: 014f0478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5541: 00b5a7d4 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5542: 008b4aec 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5541: 00b5a6c4 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5542: 008b49dc 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ 5543: 01425c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl48 │ │ │ │ - 5544: 00addbe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5544: 00addad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5545: 0032754c 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5546: 002c5080 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5547: 0151c1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5548: 01447c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_s │ │ │ │ 5549: 01425c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl │ │ │ │ 5550: 0151c5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5551: 00aa4598 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5551: 00aa4488 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5552: 014e7900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5553: 00b93d04 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5553: 00b93bf4 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5554: 002bd524 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5555: 0144b6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sd │ │ │ │ 5556: 0151c290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5557: 00af745c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5558: 00964844 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5559: 00b7a32c 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5560: 00aa0d2c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5557: 00af734c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5558: 00964734 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5559: 00b7a21c 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5560: 00aa0c1c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ 5561: 0144b4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sh │ │ │ │ - 5562: 00b68d80 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5563: 00aa65d0 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5564: 00a2f33c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5562: 00b68c70 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5563: 00aa64c0 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5564: 00a2f22c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5565: 0151cd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5566: 0062e540 596 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5567: 0065be3c 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5568: 0151b9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5569: 00921f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5570: 0095e110 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5569: 00921e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5570: 0095e000 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5571: 0151d690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5572: 014f0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5573: 014e1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5574: 013ba3f0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5575: 006ad230 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5576: 0144b5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ss │ │ │ │ 5577: 014e22ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5578: 00aa6960 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5578: 00aa6850 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5579: 0151c6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5580: 014e7e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5581: 004d6dac 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5582: 0085a14c 220 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ - 5583: 00b92894 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5584: 00b6fc5c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5582: 0085a03c 220 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ + 5583: 00b92784 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5584: 00b6fb4c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5585: 0037cbc4 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5586: 013bda4c 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5587: 0151d062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5588: 014eedc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5589: 0045c02c 8 FUNC GLOBAL DEFAULT 12 omap_clk_onoff │ │ │ │ 5590: 0151b96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5591: 009d0000 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5591: 009cfef0 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5592: 014e36fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5593: 0151bca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5594: 00b0a648 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5594: 00b0a538 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5595: 014eed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ - 5596: 00855a2c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ + 5596: 0085591c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ 5597: 014f36e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5598: 0151b75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_READ_DSTATE │ │ │ │ 5599: 014f0068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5600: 014ea8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5601: 0030fcb0 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5602: 009ec48c 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5602: 009ec37c 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5603: 014e76f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5604: 014f199c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ - 5605: 00dbdd68 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ + 5605: 00dbdc58 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ 5606: 014efcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5607: 002a23fc 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5608: 014e1dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5609: 0048dca8 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5610: 00ad11a8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5610: 00ad1098 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5611: 006bcba0 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5612: 014e1ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5613: 0095e068 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5614: 00b01664 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5613: 0095df58 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5614: 00b01554 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5615: 01453c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdd │ │ │ │ 5616: 01453290 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd │ │ │ │ 5617: 0151b59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5618: 002c9790 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5619: 00b27410 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5619: 00b27300 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5620: 00703040 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5621: 0060a3ec 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5622: 01453398 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth │ │ │ │ 5623: 01453b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdh │ │ │ │ 5624: 014e6830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5625: 00957268 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5625: 00957158 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5626: 014f0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5627: 0028a6fc 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5628: 00b12b84 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5629: 008d9358 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5628: 00b12a74 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5629: 008d9248 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5630: 014ecda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5631: 0144be08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touszh │ │ │ │ 5632: 0151b265 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5633: 00ae81b0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5633: 00ae80a0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5634: 002ca304 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5635: 009c59f0 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5635: 009c58e0 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5636: 01453314 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints │ │ │ │ 5637: 002cf4a4 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5638: 002de0d4 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5639: 01453bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladds │ │ │ │ 5640: 014eb868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5641: 009e1ce0 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5641: 009e1bd0 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5642: 014ef198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5643: 0028b074 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5644: 0151c1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5645: 0151c754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5646: 014eea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5647: 00b1d0fc 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5647: 00b1cfec 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5648: 0151d058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5649: 0151b646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5650: 0151ba18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5651: 014e1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5652: 0144b64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ud │ │ │ │ 5653: 0142ccf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalarh │ │ │ │ 5654: 004907ac 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5655: 008ecc40 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5655: 008ecb30 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5656: 0151b7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_ADD_MR_DSTATE │ │ │ │ 5657: 014ea94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5658: 013ba474 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5659: 0151d09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5660: 0144b43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_uh │ │ │ │ 5661: 0034c4d4 12 FUNC GLOBAL DEFAULT 12 nand_getbuswidth │ │ │ │ - 5662: 00b55128 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5662: 00b55018 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5663: 014f4250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5664: 0151d4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ - 5665: 0085b194 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ + 5665: 0085b084 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ 5666: 0151bda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5667: 0151c180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5668: 009b49cc 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5668: 009b48bc 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5669: 014eed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5670: 0085b00c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ - 5671: 00ab0174 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5670: 0085aefc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ + 5671: 00ab0064 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5672: 006e6138 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5673: 014dda60 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5674: 014f3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5675: 00b35954 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ - 5676: 008d5c14 400 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ + 5675: 00b35844 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5676: 008d5b04 400 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5677: 0036eebc 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5678: 014e820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ 5679: 0142cc74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalars │ │ │ │ - 5680: 00aaf004 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5680: 00aaeef4 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5681: 0144b544 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_us │ │ │ │ 5682: 00645d6c 364 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid_s1 │ │ │ │ - 5683: 00b63520 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5683: 00b63410 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5684: 0151bf56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5685: 006ac278 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 5686: 0091a468 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5687: 00d40114 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5688: 0085b0d0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ - 5689: 008566d8 236 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ - 5690: 00b3b2b0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5691: 00ab4af0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5686: 0091a358 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5687: 00d40004 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5688: 0085afc0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ + 5689: 008565c8 236 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ + 5690: 00b3b1a0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5691: 00ab49e0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5692: 014e6ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5693: 00b8543c 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5693: 00b8532c 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5694: 00348af4 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5695: 00d4010c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5696: 00b6c018 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5695: 00d3fffc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5696: 00b6bf08 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5697: 014f38e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5698: 014e8d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5699: 014ec918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5700: 00aa9efc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5701: 00d40104 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5700: 00aa9dec 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5701: 00d3fff4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5702: 0151d1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5703: 00331a60 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5704: 00994fa0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5704: 00994e90 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5705: 0151c562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5706: 002bde10 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5707: 0151d410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5708: 00a4938c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5708: 00a4927c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5709: 006d8174 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5710: 00702fe8 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5711: 014e5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5712: 014dfcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5713: 0151b45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5714: 00ae67f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5715: 00b43a6c 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5716: 00b40640 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5714: 00ae66e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5715: 00b4395c 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5716: 00b40530 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5717: 0151d036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5718: 0144a338 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_d │ │ │ │ 5719: 014e328c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ 5720: 014548bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtod │ │ │ │ - 5721: 0093846c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5722: 00988a1c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5721: 0093835c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5722: 0098890c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5723: 014ee510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5724: 014ddb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5725: 014eb190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5726: 003795a0 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ - 5727: 0084fa94 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ + 5727: 0084f988 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ 5728: 014dcb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5729: 0144a440 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_h │ │ │ │ 5730: 0151d340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5731: 002c1f80 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ 5732: 014545a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtoh │ │ │ │ - 5733: 00af1c70 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5733: 00af1b60 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5734: 0142c2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_setend │ │ │ │ 5735: 0151d4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5736: 00a3a874 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 5737: 0091280c 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5736: 00a3a764 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5737: 009126fc 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5738: 00331bd4 776 FUNC GLOBAL DEFAULT 12 build_viot │ │ │ │ 5739: 0141a4e4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5740: 00b1a2b8 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5740: 00b1a1a8 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5741: 0141a554 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5742: 0144a3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_s │ │ │ │ 5743: 0151b24e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5744: 0141a5e4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5745: 014ea03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5746: 01454bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtos │ │ │ │ 5747: 014e7160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5748: 00820514 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_insr │ │ │ │ - 5749: 0084f460 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ + 5748: 00820408 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_insr │ │ │ │ + 5749: 0084f354 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ 5750: 0143f04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupb │ │ │ │ - 5751: 009b218c 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5751: 009b207c 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5752: 0151c744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5753: 0151d27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5754: 014e2558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5755: 0151d32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5756: 00aa3344 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5757: 00921a88 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5756: 00aa3234 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5757: 00921978 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5758: 014df23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5759: 014f0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5760: 0143efc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viduph │ │ │ │ 5761: 0144d224 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4ekey │ │ │ │ - 5762: 008ecd08 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5762: 008ecbf8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5763: 0151cc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5764: 00327800 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5765: 0151b246 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5766: 014f0578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5767: 006670c8 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5768: 009bcb00 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5768: 009bc9f0 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5769: 0151c1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ 5770: 01433c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhxsw │ │ │ │ - 5771: 008e3f9c 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5771: 008e3e8c 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5772: 014e99ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5773: 014f4bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5774: 014e2cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5775: 00919c48 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5775: 00919b38 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5776: 0143ef44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupw │ │ │ │ - 5777: 00a404ac 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5777: 00a4039c 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5778: 014e855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5779: 01452318 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s8 │ │ │ │ 5780: 014f2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5781: 0095b790 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5782: 00b9a784 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5781: 0095b680 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5782: 00b9a674 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5783: 014e2698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5784: 00b94bd8 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5784: 00b94ac8 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5785: 0151d292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5786: 002cd520 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5787: 014ef404 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5788: 014e63b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5789: 014ebbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5790: 014d71b0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5791: 00b1be70 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5792: 009178a8 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5793: 00a87f98 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5791: 00b1bd60 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5792: 00917798 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5793: 00a87e88 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5794: 014ee0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5795: 00936e40 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5795: 00936d30 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5796: 014f5010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5797: 004d6cc4 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5798: 00aa47c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5799: 00a43f74 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5798: 00aa46b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5799: 00a43e64 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5800: 014f3100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5801: 014e6b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5802: 00af46d0 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5803: 009ff988 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5802: 00af45c0 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5803: 009ff878 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5804: 0151d2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5805: 0151d1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5806: 014dc298 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5807: 014f868c 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5808: 0151d07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5809: 0151b848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5810: 00917c44 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5810: 00917b34 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5811: 014e08b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5812: 014eb260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5813: 014e13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5814: 014dd050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5815: 014e7af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5816: 00abd9a8 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5816: 00abd898 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5817: 014e7a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5818: 0144ee80 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s8 │ │ │ │ - 5819: 008ee4dc 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5819: 008ee3cc 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5820: 0151b47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5821: 0151b598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5822: 0151bfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5823: 00b7304c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5824: 0082cde4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ + 5823: 00b72f3c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5824: 0082ccd8 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ 5825: 0151c6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5826: 00927ae8 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5827: 00b38b70 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5828: 0090299c 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5826: 009279d8 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5827: 00b38a60 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5828: 0090288c 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5829: 014e8cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5830: 00b45190 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5830: 00b45080 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5831: 0151d698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5832: 00b8a820 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5832: 00b8a710 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5833: 01413be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ - 5834: 0082ce5c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ + 5834: 0082cd50 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ 5835: 00708974 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5836: 014ea2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5837: 00ab54d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5837: 00ab53c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5838: 014e884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5839: 014f299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5840: 009cfb18 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5840: 009cfa08 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ 5841: 012f23b8 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_cpu_sre_el1 │ │ │ │ 5842: 0068f318 436 FUNC GLOBAL DEFAULT 12 iommufd_backend_connect │ │ │ │ - 5843: 0081cc84 248 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadb │ │ │ │ - 5844: 0085113c 40 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ - 5845: 00b8cf54 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5843: 0081cb78 248 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadb │ │ │ │ + 5844: 00851030 40 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ + 5845: 00b8ce44 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5846: 014e74b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5847: 002ca910 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5848: 0151c0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5849: 014e7380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5850: 0151bd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5851: 01453ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rmode │ │ │ │ 5852: 0151c6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5853: 014e9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5854: 0068ec44 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5855: 002d5c04 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5856: 009452a8 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5856: 00945198 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5857: 014f4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5858: 0151b798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_2LVL_DSTATE │ │ │ │ 5859: 006b5ffc 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5860: 00b2611c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5861: 00aec2bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5860: 00b2600c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5861: 00aec1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5862: 0151bfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5863: 0151c42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5864: 0082cef0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ - 5865: 00b99fa0 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5864: 0082cde4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ + 5865: 00b99e90 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5866: 014e0550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5867: 0151c67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5868: 0031b00c 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5869: 00b69628 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 5870: 00b197b4 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5869: 00b69518 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5870: 00b196a4 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5871: 013bd238 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5872: 0143d054 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsb │ │ │ │ 5873: 0151c0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5874: 009968cc 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5875: 009c32c4 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5874: 009967bc 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5875: 009c31b4 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5876: 0151bcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5877: 0151cbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5878: 014eb290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ - 5879: 0084faf0 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ + 5879: 0084f9e4 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ 5880: 014dd6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5881: 014f2e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5882: 0151b792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_BYPASS_DSTATE │ │ │ │ 5883: 006a6f04 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5884: 0151d42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5885: 0143cfd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsh │ │ │ │ 5886: 00709784 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5887: 0151cad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5888: 00aa4bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5888: 00aa4aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5889: 002cd5cc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ - 5890: 0081cd7c 128 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadw │ │ │ │ + 5890: 0081cc70 128 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadw │ │ │ │ 5891: 006a6868 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5892: 0151d984 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5893: 0151b6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5894: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5895: 0098d3f0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ - 5896: 00849e68 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ + 5895: 0098d2e0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5896: 00849d5c 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ 5897: 0151d756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5898: 014e0400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5899: 00ae7f54 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5899: 00ae7e44 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5900: 014dcca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ - 5901: 00826bfc 116 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ + 5901: 00826af0 116 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ 5902: 01415080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5903: 00ba4bd4 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5903: 00ba4ac4 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5904: 0151cff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5905: 009f36c8 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5905: 009f35b8 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5906: 0151cc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5907: 00bab714 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5907: 00bab604 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5908: 0151b4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5909: 00a89274 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5910: 00b5cb60 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5909: 00a89164 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5910: 00b5ca50 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5911: 0151ca74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5912: 014e229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5913: 009fa43c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5913: 009fa32c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5914: 006e5d50 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5915: 014f4c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5916: 014206f0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5917: 014eeb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5918: 014e04a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5919: 00b8fcc4 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5920: 00b9d3a8 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5919: 00b8fbb4 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5920: 00b9d298 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5921: 0151c71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5922: 0151ca2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5923: 0151d87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5924: 00ac2950 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ - 5925: 008658d0 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ + 5924: 00ac2840 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5925: 008657c0 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ 5926: 014ddd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5927: 014dd740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5928: 009ab5d0 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5928: 009ab4c0 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5929: 0144ef04 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u8 │ │ │ │ 5930: 01392c90 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5931: 002dd844 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5932: 008655ac 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ - 5933: 00a9816c 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5932: 0086549c 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ + 5933: 00a9805c 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5934: 0151ba7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5935: 0151c1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5936: 014ebbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ - 5937: 0082cf84 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ + 5937: 0082ce78 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ 5938: 01413b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5939: 0151bbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5940: 0151de46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5941: 003c94e4 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5942: 00b382c4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5942: 00b381b4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5943: 002b3c0c 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5944: 014dd0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5945: 00ba2180 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5945: 00ba2070 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5946: 0151c99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 5947: 0082cffc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ - 5948: 0090c2c8 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5947: 0082cef0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ + 5948: 0090c1b8 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5949: 0151bb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ - 5950: 0086572c 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ + 5950: 0086561c 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ 5951: 0143052c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbb │ │ │ │ 5952: 014e9ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5953: 014e85fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5954: 014efd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5955: 014ec958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5956: 00ad02e8 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ - 5957: 00849e70 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ + 5956: 00ad01d8 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5957: 00849d64 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ 5958: 014304a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbh │ │ │ │ 5959: 007033e8 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5960: 0151d632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5961: 014eeee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5962: 00507e94 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5963: 00b0c0cc 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5963: 00b0bfbc 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5964: 006ee258 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5965: 00b44c88 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5965: 00b44b78 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5966: 01412adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ - 5967: 0082d090 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ + 5967: 0082cf84 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ 5968: 014ee760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5969: 0151cb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5970: 014e6d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5971: 00369350 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5972: 00ab6468 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5972: 00ab6358 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5973: 014e6d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5974: 0143ce44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntub │ │ │ │ - 5975: 00849fb8 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ + 5975: 00849eac 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ 5976: 0151de62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5977: 00410afc 80 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5978: 0036a240 276 FUNC GLOBAL DEFAULT 12 register_write_memory │ │ │ │ 5979: 014e66e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5980: 0151c08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5981: 0143cdc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntuh │ │ │ │ 5982: 003078bc 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5983: 0151bb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5984: 00b98564 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5984: 00b98454 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5985: 0151d0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5986: 0151d398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5987: 0151d142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5988: 0151d644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5989: 00af18b8 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5990: 00b1d878 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5989: 00af17a8 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5990: 00b1d768 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5991: 006569fc 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5992: 014dede0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5993: 00ad565c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5993: 00ad554c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5994: 0049210c 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5995: 00b40028 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5995: 00b3ff18 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5996: 014eb100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5997: 014e69a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5998: 0151cf9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5999: 014e5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 6000: 0151c7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 6001: 00b192f8 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 6001: 00b191e8 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 6002: 014e983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 6003: 0151cd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 6004: 01414ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 6005: 00b6ab58 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 6005: 00b6aa48 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 6006: 0151c8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 6007: 00dccd3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 6007: 00dccc14 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 6008: 0151c3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 6009: 014273c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32_newel │ │ │ │ 6010: 014e1874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 6011: 009cb000 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 6011: 009caef0 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 6012: 014ef1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 6013: 0097b594 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 6013: 0097b484 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 6014: 0151d31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 6015: 002b5a54 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 6016: 00ad3d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 6016: 00ad3c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 6017: 0051ad44 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 6018: 014e397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ - 6019: 00834f00 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ + 6019: 00834df4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ 6020: 014eb240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 6021: 0143cbb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorn │ │ │ │ 6022: 0151d050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 6023: 0151b550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 6024: 014ecce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 6025: 0083d160 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ + 6025: 0083d054 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ 6026: 0151ca34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ 6027: 0143cc34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorr │ │ │ │ - 6028: 00b2c38c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 6028: 00b2c27c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 6029: 014f1acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 6030: 0151c9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 6031: 0151d31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 6032: 014e02a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ - 6033: 00834fa0 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ + 6033: 00834e94 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ 6034: 0043bbd8 1092 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 6035: 00b0bf90 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 6036: 009332b4 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 6035: 00b0be80 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 6036: 009331a4 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 6037: 00797a68 528 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_el │ │ │ │ 6038: 00706eec 52 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 6039: 0151bf16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 6040: 014eb828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ - 6041: 0083d39c 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ - 6042: 008466f0 276 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ + 6041: 0083d290 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ + 6042: 008465e4 276 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ 6043: 005d6854 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 6044: 014f36d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 6045: 014eb170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ - 6046: 00869fa4 368 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ + 6046: 00869e94 368 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ 6047: 002cd67c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 6048: 00618c90 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 6049: 00b301d4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 6050: 00973874 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 6049: 00b300c4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 6050: 00973764 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 6051: 014f1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 6052: 0085032c 72 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ - 6053: 00935bfc 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 6054: 00af38c4 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 6052: 00850220 72 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ + 6053: 00935aec 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 6054: 00af37b4 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 6055: 0151bfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 6056: 00b227d8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 6057: 00b26404 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 6058: 00ba4a74 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 6056: 00b226c8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 6057: 00b262f4 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 6058: 00ba4964 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 6059: 014e3ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 6060: 0069b90c 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ - 6061: 00846804 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ - 6062: 00835070 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ + 6061: 008466f8 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ + 6062: 00834f64 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ 6063: 0151ca0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 6064: 014e1684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 6065: 00ba3c24 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 6066: 008363cc 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ - 6067: 009ef454 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 6065: 00ba3b14 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 6066: 008362c0 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ + 6067: 009ef344 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 6068: 00704ec8 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 6069: 00afdd20 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 6069: 00afdc10 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 6070: 002cf7a8 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 6071: 0099cda8 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 6071: 0099cc98 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 6072: 01427afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_bkpt_insn │ │ │ │ 6073: 0151ce4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 6074: 0151c894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 6075: 0151b750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 6076: 006568ec 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 6077: 0144f42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s8 │ │ │ │ - 6078: 008364ac 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ + 6078: 008363a0 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ 6079: 014eb5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 6080: 00b5fe58 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 6081: 00abf838 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 6080: 00b5fd48 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 6081: 00abf728 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 6082: 00708260 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 6083: 01413ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 6084: 00b6ccf8 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 6084: 00b6cbe8 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 6085: 0151cdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 6086: 009bdd08 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 6087: 00b1aedc 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 6086: 009bdbf8 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 6087: 00b1adcc 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 6088: 006e9264 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 6089: 014e837c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 6090: 0151ce92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 6091: 00ae928c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 6092: 008b60d8 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 6093: 00971608 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 6091: 00ae917c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 6092: 008b5fc8 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 6093: 009714f8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 6094: 0151cfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 6095: 014ee140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 6096: 014e13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 6097: 0151d6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 6098: 0151b498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 6099: 0151b85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 6100: 014f9720 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 6101: 0151c43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 6102: 005121dc 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 6103: 0151cf3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 6104: 00652980 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 6105: 014f1bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 6106: 006b3248 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 6107: 014e1ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 6108: 0094fc58 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 6108: 0094fb48 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 6109: 0151d6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 6110: 01424168 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ - 6111: 007c060c 220 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ + 6111: 007c062c 220 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ 6112: 0151d696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 6113: 00902684 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 6114: 008f8cec 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 6113: 00902574 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 6114: 008f8bdc 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 6115: 006c0454 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 6116: 009718a0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 6116: 00971790 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 6117: 014e4834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 6118: 0151d5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 6119: 0151c7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 6120: 00930850 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 6121: 00971a54 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ - 6122: 008695dc 580 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ + 6120: 00930740 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 6121: 00971944 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 6122: 008694cc 580 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ 6123: 002c1fbc 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 6124: 014e4330 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 6125: 0051a71c 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 6126: 009225f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 6126: 009224e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 6127: 006e9350 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 6128: 009fdae4 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 6128: 009fd9d4 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 6129: 0151c940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 6130: 014ef4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 6131: 008ed04c 1056 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 6131: 008ecf3c 1056 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 6132: 0151ca3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 6133: 00b3dc84 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 6133: 00b3db74 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 6134: 014eb778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 6135: 002dcc48 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 6136: 003818d8 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 6137: 002e3ce8 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 6138: 0034288c 584 FUNC GLOBAL DEFAULT 12 lm4549_write │ │ │ │ 6139: 0151c9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 6140: 00a44268 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 6140: 00a44158 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 6141: 006c8b48 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 6142: 0151c5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 6143: 0151c410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 6144: 00b233e4 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 6144: 00b232d4 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 6145: 01415a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 6146: 014dfa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIG_CACHE_INV_EVENT │ │ │ │ - 6147: 00b2d5b0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 6147: 00b2d4a0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 6148: 014e72b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 6149: 01414f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 6150: 00ad5d0c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 6151: 009b6aa4 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 6150: 00ad5bfc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 6151: 009b6994 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 6152: 0151cd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 6153: 0151c5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 6154: 014f1f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 6155: 014f30a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 6156: 009fd968 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 6157: 00b63894 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 6156: 009fd858 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 6157: 00b63784 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 6158: 0151ccd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 6159: 002e02b8 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 6160: 0150a080 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 6161: 014ed668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 6162: 014ef1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 6163: 014ddd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 6164: 00931874 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 6164: 00931764 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 6165: 0151b2a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 6166: 00b74374 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 6166: 00b74264 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 6167: 00320964 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 6168: 01447764 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_b │ │ │ │ - 6169: 009b1224 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 6169: 009b1114 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 6170: 014475d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_d │ │ │ │ 6171: 002d4810 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 6172: 00b0c270 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 6172: 00b0c160 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 6173: 014f34e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 6174: 0151c02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 6175: 0151c55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 6176: 0151d3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 6177: 014476e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_h │ │ │ │ 6178: 0151b263 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 6179: 0065e3d4 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 6180: 00da435c 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ - 6181: 008a50a8 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 6180: 00da424c 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ + 6181: 008a4f98 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 6182: 002c8d68 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 6183: 0036c828 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 6184: 014f1c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 6185: 0151b518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 6186: 014f1c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 6187: 014e0af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 6188: 0151c802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 6189: 00b9b118 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 6190: 00b6b564 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 6191: 00851cb0 52 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ - 6192: 00b73e08 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 6189: 00b9b008 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 6190: 00b6b454 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 6191: 00851ba4 52 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ + 6192: 00b73cf8 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 6193: 0151b2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 6194: 014e15f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 6195: 008503b0 96 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ - 6196: 00ac1394 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ - 6197: 00904c28 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ + 6195: 008502a4 96 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ + 6196: 00ac1284 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 6197: 00904b18 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 6198: 0151d1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 6199: 0144765c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_s │ │ │ │ 6200: 014ed658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 6201: 009eb70c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 6202: 00b41710 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6201: 009eb5fc 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6202: 00b41600 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6203: 0151c254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6204: 014f0b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6205: 014e5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6206: 0151cec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6207: 0151b7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_LPG_LED_DSTATE │ │ │ │ 6208: 002c6918 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6209: 00b5d434 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6209: 00b5d324 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6210: 0151b1a0 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6211: 0151c47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6212: 013ba734 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6213: 00a4921c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6214: 008b6204 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6215: 00a4e0c0 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6213: 00a4910c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6214: 008b60f4 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6215: 00a4dfb0 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6216: 00705580 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6217: 0151c470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6218: 006fd024 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6219: 0151b480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6220: 00630194 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6221: 0151c41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6222: 002ddb38 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6223: 00ae7f70 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 6224: 0091f728 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 6223: 00ae7e60 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6224: 0091f618 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6225: 005cccd4 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6226: 0151cff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6227: 0143073c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbb │ │ │ │ 6228: 004d81dc 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6229: 014e86bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6230: 00a97b00 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6230: 00a979f0 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6231: 013bc59c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6232: 0151de1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6233: 0151c982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6234: 014f2414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTPOFF_WRITE_EVENT │ │ │ │ 6235: 003cef54 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6236: 0048ee00 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6237: 014306b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbh │ │ │ │ 6238: 014e4a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 6239: 014525ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s16 │ │ │ │ 6240: 0151b394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6241: 002c6de8 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6242: 01512b58 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6243: 006b51a4 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6244: 014e01b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6245: 00b5a9f4 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6245: 00b5a8e4 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6246: 014e851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6247: 008b8c28 1380 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6247: 008b8b18 1380 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6248: 002a6004 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6249: 0151d1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6250: 006fc1bc 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6251: 0151d850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6252: 0151d6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6253: 0151b672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6254: 002cfa78 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6255: 00ae1354 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6255: 00ae1244 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6256: 0030e1ac 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6257: 0151d56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 6258: 009e3b08 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6258: 009e39f8 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6259: 0151d622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6260: 00323974 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6261: 014eae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_SHUTDOWN_EVENT │ │ │ │ 6262: 014f2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6263: 005c99d4 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 6264: 00915f70 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6265: 009f9458 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6266: 00a88ac4 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6264: 00915e60 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 6265: 009f9348 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6266: 00a889b4 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 6267: 0033803c 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 6268: 00aa3064 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6269: 009ef6e0 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 6270: 009e124c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6268: 00aa2f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6269: 009ef5d0 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6270: 009e113c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 6271: 0151c798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6272: 014f5ac0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6273: 014e3d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6274: 00b5c704 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6274: 00b5c5f4 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6275: 014efeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6276: 01426b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub16 │ │ │ │ 6277: 0151d694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6278: 00411a80 2512 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 6279: 014eac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6280: 014ea18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6281: 0151d146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6282: 006794dc 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6283: 0151c85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6284: 00daff30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6284: 00dafe20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6285: 0151b55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6286: 0048c660 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6287: 014eed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6288: 0151b9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 6289: 00973634 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 6289: 00973524 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6290: 0151ca6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6291: 005931f8 40 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ - 6292: 00937074 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6292: 00936f64 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6293: 0151b8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6294: 014ed6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 6295: 00916958 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 6295: 00916848 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6296: 0151d314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6297: 014e1a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6298: 0028929c 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6299: 014f3398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6300: 009ff924 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6300: 009ff814 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6301: 0151b27b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 6302: 00651bb0 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6303: 014f1548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6304: 01418200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6305: 007a0864 388 FUNC GLOBAL DEFAULT 12 sve_exception_el │ │ │ │ 6306: 006b5484 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6307: 00ad543c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6307: 00ad532c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6308: 01448658 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_d │ │ │ │ 6309: 014eee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6310: 006533e0 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6311: 00b849e0 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6311: 00b848d0 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6312: 0151cde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6313: 014e54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ - 6314: 00859aa4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ + 6314: 00859994 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ 6315: 01448760 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_h │ │ │ │ - 6316: 0084f9b0 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ + 6316: 0084f8a4 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ 6317: 002bccf8 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6318: 0151d11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6319: 014e1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6320: 00b2ade8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 6321: 00972b40 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 6320: 00b2acd8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6321: 00972a30 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6322: 0151d63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6323: 0151c176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6324: 014e2998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6325: 014ee400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6326: 014eefb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6327: 006f9684 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6328: 014e9eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6329: 00b43720 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6329: 00b43610 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6330: 014f8d80 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6331: 0151b77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_MISS_DSTATE │ │ │ │ 6332: 014524a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s32 │ │ │ │ 6333: 014f4084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6334: 009278cc 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6334: 009277bc 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6335: 006abdf4 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ 6336: 00796570 72 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tcma │ │ │ │ - 6337: 00ae4728 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6337: 00ae4618 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6338: 005691e8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6339: 014486dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_s │ │ │ │ 6340: 0151c74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ 6341: 0038a018 48 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_insert_tail │ │ │ │ - 6342: 00859b5c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ - 6343: 00b116fc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6342: 00859a4c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ + 6343: 00b115ec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6344: 0151d396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6345: 005213fc 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6346: 0151b8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6347: 00aa2d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6347: 00aa2c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6348: 006dec14 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6349: 00b88f2c 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 6350: 009521a0 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 6349: 00b88e1c 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6350: 00952090 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6351: 007ae96c 104 FUNC GLOBAL DEFAULT 12 gen_srshr32_i32 │ │ │ │ 6352: 0151d908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6353: 0142b7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsl │ │ │ │ 6354: 0151d870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 6355: 0091f37c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 6355: 0091f26c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6356: 006c27b0 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6357: 00ad7230 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6357: 00ad7120 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6358: 014e4b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 6359: 009484e8 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 6359: 009483d8 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6360: 013b6258 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6361: 00b91c10 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6361: 00b91b00 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6362: 0151ba70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6363: 014f2f70 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6364: 002cf3c0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6365: 014ef008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6366: 014169c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6367: 014e6a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6368: 00b89d14 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6368: 00b89c04 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6369: 014ead20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6370: 00936048 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6370: 00935f38 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 6371: 0142b858 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsw │ │ │ │ - 6372: 00aa6818 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6372: 00aa6708 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6373: 014e1c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6374: 013b6e2c 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6375: 0151c008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6376: 00926174 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6376: 00926064 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6377: 014e416c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6378: 0151b89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6379: 0092bcf8 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6380: 009798f0 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6379: 0092bbe8 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6380: 009797e0 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6381: 0151d08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6382: 0151b506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6383: 00b287f8 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6383: 00b286e8 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6384: 0151c1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6385: 003cfc68 120 FUNC GLOBAL DEFAULT 12 omap_lcdc_reset │ │ │ │ 6386: 002c1aac 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6387: 00b8cc00 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6388: 00a9dad8 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6387: 00b8caf0 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6388: 00a9d9c8 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6389: 002be7b0 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6390: 0028c154 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6391: 0151d7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6392: 0151d2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 6393: 009716b4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 6393: 009715a4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6394: 014ef324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6395: 014e03f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6396: 0151cac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6397: 0066a3c8 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6398: 014ee790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6399: 0151cf7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6400: 0151cfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6401: 00baf79c 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6401: 00baf68c 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6402: 014dd480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6403: 01429860 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsb │ │ │ │ 6404: 014f8588 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6405: 00651800 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6406: 0151b4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6407: 0084e76c 300 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ + 6407: 0084e660 300 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ 6408: 014e7980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6409: 00a2a2bc 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6409: 00a2a1ac 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6410: 0151b440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6411: 00acd7c4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6411: 00acd6b4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6412: 014f45e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 6413: 00971900 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 6413: 009717f0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6414: 0151c508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6415: 00a1a71c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6415: 00a1a60c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6416: 00408a50 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 6417: 00971a94 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 6417: 00971984 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6418: 0151ca88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6419: 01429a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsl │ │ │ │ 6420: 0151be5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 6421: 00957e38 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 6421: 00957d28 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6422: 014dd690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6423: 0151cd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6424: 014e1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6425: 0143e0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegh │ │ │ │ - 6426: 00820628 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcb │ │ │ │ - 6427: 00849e58 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ - 6428: 0091e6a0 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 6426: 0082051c 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcb │ │ │ │ + 6427: 00849d4c 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ + 6428: 0091e590 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6429: 014ea70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6430: 00afcab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6431: 00aa3ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6430: 00afc9a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6431: 00aa39c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6432: 01429968 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsw │ │ │ │ 6433: 014f3034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6434: 0151d056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6435: 00a99ba0 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6435: 00a99a90 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6436: 0151ca7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6437: 00af4a44 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6438: 00aceeb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6437: 00af4934 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6438: 00aceda8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6439: 0151bedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6440: 0151d540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6441: 00b3fbfc 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6441: 00b3faec 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6442: 0151de60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ - 6443: 00859ef4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ - 6444: 008206ec 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcl │ │ │ │ + 6443: 00859de4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ + 6444: 008205e0 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcl │ │ │ │ 6445: 0143e050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegs │ │ │ │ 6446: 002c8a70 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6447: 0143769c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubh │ │ │ │ 6448: 002c8548 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6449: 0151ded4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6450: 014eab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6451: 014f2278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6452: 014e8d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6453: 0151c268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6454: 00b3f1f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6455: 00ade674 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6456: 00a38560 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6454: 00b3f0e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6455: 00ade564 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6456: 00a38450 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6457: 014425ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_d │ │ │ │ - 6458: 008206ac 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcw │ │ │ │ + 6458: 008205a0 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcw │ │ │ │ 6459: 014e816c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6460: 0038ab74 180 FUNC GLOBAL DEFAULT 12 cxl_init_cci │ │ │ │ 6461: 0151d7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6462: 01437618 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubs │ │ │ │ 6463: 0144f5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s8 │ │ │ │ 6464: 014e77c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6465: 014426f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_h │ │ │ │ 6466: 014eb628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6467: 014f4500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6468: 00ab8220 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6468: 00ab8110 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6469: 0151b25c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6470: 0151d606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6471: 01417288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6472: 00afd6a0 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6472: 00afd590 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6473: 006e9314 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6474: 0151bad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6475: 00aa5aec 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6475: 00aa59dc 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6476: 014ea83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6477: 0151b2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6478: 0151c586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6479: 003721a0 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 6480: 0093ba1c 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 6480: 0093b90c 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6481: 0151b49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6482: 00703e34 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6483: 014e1204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6484: 01442670 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_s │ │ │ │ 6485: 0057b840 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6486: 014e4fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6487: 00dccd58 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6488: 00ba4be0 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6487: 00dccc30 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6488: 00ba4ad0 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6489: 014f2c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6490: 014eea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6491: 00700298 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6492: 0145239c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s64 │ │ │ │ 6493: 013bc5ac 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6494: 00707074 44 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6495: 00516d2c 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 6496: 008f30d4 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6497: 00ad5ba4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6496: 008f2fc4 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 6497: 00ad5a94 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6498: 0151c256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6499: 00b3c15c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ - 6500: 0084ec68 160 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ + 6499: 00b3c04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6500: 0084eb5c 160 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ 6501: 0151cb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6502: 014298e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklub │ │ │ │ 6503: 014de534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6504: 014f2abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6505: 00381720 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6506: 009efee8 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6506: 009efdd8 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6507: 014eadb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6508: 00656b00 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6509: 006d9380 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6510: 014df1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6511: 0151c0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ - 6512: 008637bc 316 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ + 6512: 008636ac 316 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ 6513: 0070c4b0 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6514: 0098c11c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6514: 0098c00c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6515: 0151cb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6516: 006b5644 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6517: 014f0ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6518: 01429af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklul │ │ │ │ 6519: 0151d67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6520: 00b97264 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6521: 009cfcb0 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6520: 00b97154 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6521: 009cfba0 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6522: 0066a6c8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ 6523: 00343bb0 120 FUNC GLOBAL DEFAULT 12 wm8750_data_req_set │ │ │ │ - 6524: 00abd898 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6525: 009c289c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6524: 00abd788 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6525: 009c278c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6526: 01430214 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sb │ │ │ │ 6527: 014e865c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6528: 01452ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s8 │ │ │ │ 6529: 0151be74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6530: 00b064a8 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6530: 00b06398 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6531: 014e0330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6532: 0151caf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6533: 005234ac 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6534: 014299ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackluw │ │ │ │ 6535: 014eb7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6536: 01430190 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sh │ │ │ │ - 6537: 00989bd4 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6538: 009aab50 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6539: 0091cfc8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6537: 00989ac4 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6538: 009aaa40 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6539: 0091ceb8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6540: 00703bb4 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6541: 00bb3960 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6541: 00bb3850 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6542: 0151b200 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6543: 00a9c1b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6543: 00a9c0a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6544: 0151bd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6545: 0151b956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6546: 00b71a08 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6546: 00b718f8 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6547: 0151bca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6548: 014274cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32 │ │ │ │ 6549: 0151cbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6550: 0141793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6551: 0151db18 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6552: 006e9034 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6553: 0151b81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6554: 00618554 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6555: 014e6170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6556: 014ef2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6557: 002bb7e8 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6558: 0151c9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6559: 014e9abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6560: 0089be18 2876 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6560: 0089bd08 2876 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6561: 012f0e80 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6562: 014f0c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6563: 0144f63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u8 │ │ │ │ - 6564: 009b368c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6564: 009b357c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6565: 0151b8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6566: 014e1884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ - 6567: 0086c29c 84 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ + 6567: 0086c18c 84 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ 6568: 0028cb34 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ - 6569: 008365b0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ + 6569: 008364a4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ 6570: 01411744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6571: 014e37ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6572: 0151cfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6573: 0151bdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6574: 0151c286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6575: 0096c748 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6575: 0096c638 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6576: 014ea09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6577: 014dd7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6578: 00408550 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6579: 014e1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6580: 014eab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6581: 0095cd10 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6581: 0095cc00 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6582: 005c9cf8 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6583: 00706a34 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6584: 0037d25c 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6585: 00ac20a0 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6585: 00ac1f90 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6586: 014e9e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6587: 0031f9c0 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6588: 014ee540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6589: 014dee40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6590: 0031fa40 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6591: 014dd990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6592: 0031fad0 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6599,1444 +6599,1444 @@ │ │ │ │ 6595: 0031fc1c 184 FUNC GLOBAL DEFAULT 12 aml_call4 │ │ │ │ 6596: 006710c8 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6597: 0151b32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6598: 0151bf44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6599: 0031fcd4 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6600: 0031fd98 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6601: 0151bb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ - 6602: 0083668c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ + 6602: 00836580 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ 6603: 0151c604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6604: 00b664f4 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6605: 009ce0e4 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6604: 00b663e4 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6605: 009cdfd4 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6606: 005291b0 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6607: 0069e314 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6608: 014f3e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6609: 014f1a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6610: 00aa8580 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6610: 00aa8470 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6611: 01431d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vandi │ │ │ │ 6612: 0151c952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6613: 0144dcf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su0 │ │ │ │ 6614: 0151b636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6615: 014e5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6616: 014e28a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6617: 014d6e64 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6618: 0144da64 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su1 │ │ │ │ 6619: 006da1ac 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 6620: 00945028 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6620: 00944f18 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6621: 014f3264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6622: 014dfef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6623: 0033ed70 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6624: 014e1224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6625: 002c05c8 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6626: 00ba6dec 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6626: 00ba6cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6627: 014e6100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6628: 014f2ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6629: 00b74acc 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6630: 00b1ad9c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6629: 00b749bc 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6630: 00b1ac8c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6631: 014e27b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6632: 00aeb9c4 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6632: 00aeb8b4 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6633: 014f0278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6634: 014ed768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6635: 00b49504 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6636: 0099fb14 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6637: 00837328 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ - 6638: 00aa8bdc 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6635: 00b493f4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6636: 0099fa04 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6637: 0083721c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ + 6638: 00aa8acc 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6639: 014e967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6640: 0151ded6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6641: 009483bc 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6641: 009482ac 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6642: 014e96bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6643: 00a96010 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6643: 00a95f00 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6644: 0151d1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6645: 00abbac0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ - 6646: 008373a8 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ + 6645: 00abb9b0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6646: 0083729c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ 6647: 01453080 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u8 │ │ │ │ 6648: 01430004 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_ub │ │ │ │ 6649: 014e398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6650: 0151c702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6651: 00401b38 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6652: 00ab7104 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6652: 00ab6ff4 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6653: 003f6cdc 324 FUNC GLOBAL DEFAULT 12 pmbus_send_string │ │ │ │ 6654: 0142ff80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_uh │ │ │ │ 6655: 014e7860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6656: 014e68d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6657: 014ed4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6658: 00aebd24 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6658: 00aebc14 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6659: 0151c262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6660: 014e7edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6661: 01415ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6662: 014f01a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ - 6663: 00837428 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ + 6663: 0083731c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ 6664: 0151c606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6665: 014ee250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ - 6666: 0084ed08 272 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ + 6666: 0084ebfc 272 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ 6667: 0151bf2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 6668: 014dddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 6669: 014f279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 6670: 014e6200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ 6671: 014e2a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CTRL_WRITE_EVENT │ │ │ │ 6672: 014eb2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_READ_EVENT │ │ │ │ 6673: 0151bcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6674: 014e6bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6675: 00322f38 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6676: 0151d802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6677: 0151b408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6678: 0151bd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6679: 014e2518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6680: 00ad8d98 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6680: 00ad8c88 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6681: 0151c200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6682: 01415398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ - 6683: 0084b6dc 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ - 6684: 0081d73c 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsb │ │ │ │ - 6685: 0084bedc 376 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ + 6683: 0084b5d0 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ + 6684: 0081d630 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsb │ │ │ │ + 6685: 0084bdd0 376 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ 6686: 014e0510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6687: 0151bb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6688: 0151bd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6689: 01413214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6690: 014f03e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6691: 014e2ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6692: 014de524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6693: 0151d826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6694: 014f25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6695: 00900ed4 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6696: 008e2c6c 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ - 6697: 0084ba1c 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ + 6695: 00900dc4 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6696: 008e2b5c 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6697: 0084b910 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ 6698: 014f0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6699: 0070696c 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6700: 00a88858 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6701: 00aecaa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6702: 00ae9744 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6703: 00b8acd4 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ - 6704: 0084b7f8 260 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ + 6700: 00a88748 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6701: 00aec994 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6702: 00ae9634 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6703: 00b8abc4 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6704: 0084b6ec 260 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ 6705: 014eaac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ - 6706: 0081d868 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsl │ │ │ │ + 6706: 0081d75c 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsl │ │ │ │ 6707: 014e85bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6708: 00666b34 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6709: 00b5a998 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6709: 00b5a888 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6710: 0069d6d0 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6711: 002d12e4 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6712: 0151b7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6713: 0084bc44 300 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ + 6713: 0084bb38 300 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ 6714: 01457d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a64 │ │ │ │ - 6715: 00b184c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6715: 00b183b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6716: 0151c1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6717: 0151d09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6718: 014e96ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6719: 014f1ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6720: 009eeea8 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6721: 008f4ae4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6720: 009eed98 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6721: 008f49d4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6722: 014f2c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6723: 009cc678 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6723: 009cc568 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6724: 014debf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6725: 014e1f50 56 OBJECT GLOBAL DEFAULT 24 hw_fsi_trace_events │ │ │ │ - 6726: 0081d810 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsw │ │ │ │ + 6726: 0081d704 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsw │ │ │ │ 6727: 00517e28 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6728: 006d7cdc 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6729: 009180e4 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6730: 00ab0158 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6731: 0097c980 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6729: 00917fd4 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6730: 00ab0048 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6731: 0097c870 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6732: 014f1538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6733: 009ca328 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6733: 009ca218 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6734: 0151de14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6735: 014e4d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6736: 008502f0 60 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ + 6736: 008501e4 60 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ 6737: 014440bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_h │ │ │ │ 6738: 014dfadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_GET_PTE_EVENT │ │ │ │ - 6739: 008b2ed0 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6739: 008b2dc0 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6740: 00516254 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ - 6741: 0083749c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ + 6741: 00837390 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ 6742: 002ecd3c 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6743: 0151c868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6744: 014eae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ - 6745: 00dbbcf8 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ + 6745: 00dbbbe8 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ 6746: 0151cc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6747: 014e8b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6748: 0097ce04 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6748: 0097ccf4 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6749: 014ecf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6750: 006b456c 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6751: 00705168 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6752: 009714c0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6752: 009713b0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6753: 014f1e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6754: 0151d366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6755: 0083751c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ - 6756: 0097347c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ - 6757: 0086f1bc 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ + 6755: 00837410 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ + 6756: 0097336c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6757: 0086f0ac 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ 6758: 014e413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6759: 0151bb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 6760: 01444038 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_s │ │ │ │ - 6761: 00b96238 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6761: 00b96128 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6762: 0151b82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6763: 00b17c7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6763: 00b17b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6764: 014ea24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6765: 009b8c50 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6765: 009b8b40 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6766: 014f08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6767: 0151b944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6768: 014e1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6769: 014eed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6770: 00894134 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6770: 00894024 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6771: 00310404 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6772: 0151c1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6773: 014d6eac 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6774: 006e6f54 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6775: 00327b44 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6776: 014dd090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6777: 014ddeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ - 6778: 0083759c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ + 6778: 00837490 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ 6779: 014f0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6780: 0151c530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6781: 0074baec 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_write8 │ │ │ │ 6782: 0151cf96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6783: 002e0008 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6784: 014dca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6785: 014e213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6786: 0151c8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6787: 00ad7aa0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ - 6788: 0086e904 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ + 6787: 00ad7990 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6788: 0086e7f4 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ 6789: 0151c86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6790: 002c1bb8 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6791: 0041e884 2704 FUNC GLOBAL DEFAULT 12 gicv3_dist_read │ │ │ │ 6792: 0151cee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6793: 00b3a454 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6794: 00ba3b30 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6793: 00b3a344 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6794: 00ba3a20 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6795: 005c6248 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6796: 0151c41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6797: 0081d664 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhub │ │ │ │ - 6798: 00aff100 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6797: 0081d558 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhub │ │ │ │ + 6798: 00afeff0 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6799: 0031f698 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6800: 014e7460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6801: 014f4848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6802: 006b63a4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6803: 00b3097c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6804: 00b6c8ec 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ - 6805: 0084c054 144 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ + 6803: 00b3086c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6804: 00b6c7dc 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6805: 0084bf48 144 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ 6806: 014e5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6807: 0142602c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd8 │ │ │ │ 6808: 0151bb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6809: 002dddec 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6810: 0084d408 308 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ - 6811: 00b6a240 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ - 6812: 0081d714 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhul │ │ │ │ + 6810: 0084d2fc 308 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ + 6811: 00b6a130 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6812: 0081d608 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhul │ │ │ │ 6813: 0151b30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6814: 00665764 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6815: 0151c360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6816: 0099ce1c 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6816: 0099cd0c 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6817: 014eec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6818: 014ed738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6819: 014dd710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6820: 014ec8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6821: 0151b9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6822: 014e18b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6823: 0151bac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6824: 0151cbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6825: 00b16c9c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6825: 00b16b8c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6826: 013babb0 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6827: 0151c6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6828: 0031c54c 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6829: 0151c0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6830: 0097cb04 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6830: 0097c9f4 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6831: 0151c9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ - 6832: 0081d6d0 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhuw │ │ │ │ + 6832: 0081d5c4 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhuw │ │ │ │ 6833: 002d056c 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6834: 0082e5d4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ - 6835: 00b58528 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6834: 0082e4c8 160 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ + 6835: 00b58418 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6836: 014ec7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6837: 009e280c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6837: 009e26fc 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6838: 014ec798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6839: 002eaddc 432 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6840: 009536ac 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6841: 009917f8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6840: 0095359c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6841: 009916e8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6842: 0141817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6843: 0151d564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ - 6844: 0082e674 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ + 6844: 0082e568 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ 6845: 013bcb10 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6846: 00653528 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6847: 00b936b4 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6847: 00b935a4 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6848: 006b52b0 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6849: 0151c91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6850: 0151c294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6851: 00a11adc 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6851: 00a119cc 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6852: 01408b34 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6853: 014e977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6854: 00b3fd7c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6854: 00b3fc6c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6855: 0151c9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6856: 003f6950 32 FUNC GLOBAL DEFAULT 12 pmbus_data2linear_mode │ │ │ │ - 6857: 0082e748 192 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ - 6858: 00932b44 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6857: 0082e63c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ + 6858: 00932a34 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6859: 01430424 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrntb │ │ │ │ - 6860: 00aa6f54 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6861: 009cfd30 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6862: 00aac8e8 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6860: 00aa6e44 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6861: 009cfc20 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6862: 00aac7d8 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6863: 0060ebc0 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6864: 0090199c 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6864: 0090188c 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6865: 00704bf4 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6866: 00dccd68 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6866: 00dccc40 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6867: 0151b488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6868: 0144d1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_rax1 │ │ │ │ 6869: 014303a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnth │ │ │ │ - 6870: 008eb1fc 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6870: 008eb0ec 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6871: 006f6da0 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6872: 008c58c4 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6873: 00aca3dc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6874: 009ecdec 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6872: 008c57b4 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6873: 00aca2cc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6874: 009eccdc 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6875: 014e4c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6876: 01416a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6877: 0144aaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_d │ │ │ │ 6878: 014e42f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_UNPLUG_EVENT │ │ │ │ 6879: 014e7470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6880: 014f4ab0 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6881: 0151c2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6882: 014eaeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_READ_EVENT │ │ │ │ 6883: 014ecc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ 6884: 0144abfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_h │ │ │ │ - 6885: 00af780c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6885: 00af76fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6886: 002d42ac 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6887: 014270ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub8 │ │ │ │ 6888: 0151b7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_UNHANDLED_CMD_DSTATE │ │ │ │ - 6889: 0096b994 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6890: 0084ffd0 188 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ - 6891: 00a850fc 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6889: 0096b884 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6890: 0084fec4 188 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ + 6891: 00a84fec 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6892: 01512b68 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ - 6893: 0084d654 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ + 6893: 0084d548 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ 6894: 014ebf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6895: 002ccb9c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 6896: 00abbf54 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6897: 0097b4f0 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6896: 00abbe44 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6897: 0097b3e0 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6898: 014e331c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6899: 00707460 196 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6900: 007c06e8 204 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ - 6901: 00ae19dc 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6902: 008ec8f8 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6900: 007c0708 204 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ + 6901: 00ae18cc 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6902: 008ec7e8 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6903: 0144ab78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_s │ │ │ │ 6904: 0151c528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6905: 00b11530 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6905: 00b11420 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6906: 014dda40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6907: 0066b610 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6908: 013bd10c 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6909: 003da1c4 228 FUNC GLOBAL DEFAULT 12 soc_dma_init │ │ │ │ 6910: 0151b99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6911: 0090366c 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6911: 0090355c 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6912: 014ea20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6913: 0151d420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6914: 014e392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6915: 014e6900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6916: 009b3804 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6916: 009b36f4 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6917: 002d6910 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6918: 00618634 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6919: 01440e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_ud │ │ │ │ 6920: 0151b52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6921: 00706574 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6922: 0067723c 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6923: 0082e808 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ - 6924: 008e1ebc 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6925: 00a93178 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6923: 0082e6fc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ + 6924: 008e1dac 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6925: 00a93068 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6926: 014f0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6927: 0097155c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6927: 0097144c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6928: 014f5240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6929: 0151c6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6930: 014e1eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6931: 00679abc 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6932: 014e3e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6933: 0151d814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6934: 002b6ea8 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ - 6935: 00835944 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ + 6935: 00835838 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ 6936: 0151bb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6937: 0082e8ac 220 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ - 6938: 00ae4fa8 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6937: 0082e7a0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ + 6938: 00ae4e98 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6939: 0151b896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6940: 002c588c 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6941: 014f0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6942: 013bc440 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6943: 014e88fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6944: 014ee750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6945: 00a243c4 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6945: 00a242b4 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6946: 006b84dc 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6947: 014dd820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6948: 00380794 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ - 6949: 00835a1c 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ + 6949: 00835910 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ 6950: 014dec40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6951: 00971840 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6951: 00971730 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6952: 0151c8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6953: 01414294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6954: 00971a14 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ - 6955: 0084c0e4 252 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ + 6954: 00971904 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6955: 0084bfd8 252 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ 6956: 014eec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6957: 00ac21fc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6957: 00ac20ec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6958: 0151d55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ - 6959: 0086ec6c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ + 6959: 0086eb5c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ 6960: 014e07e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6961: 0082e988 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ - 6962: 00ad63d8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6961: 0082e87c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ + 6962: 00ad62c8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6963: 00519bc0 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6964: 014f2434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_IMASK_TOGGLE_EVENT │ │ │ │ 6965: 0151d098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6966: 00a00e58 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6966: 00a00d48 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6967: 014df19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6968: 009c12b4 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 6969: 00835b20 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ - 6970: 00944cc0 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6968: 009c11a4 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6969: 00835a14 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ + 6970: 00944bb0 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6971: 0038b788 388 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6972: 00b41aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6972: 00b41998 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6973: 0151b3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6974: 014de7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6975: 00581cbc 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6976: 0151b546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6977: 0151bf8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6978: 00858354 348 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_b │ │ │ │ - 6979: 0097cbbc 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ - 6980: 0088a2a0 604 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ + 6978: 00858244 348 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_b │ │ │ │ + 6979: 0097caac 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6980: 0088a190 604 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ 6981: 0151cd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6982: 01454520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos_round_to_nearest │ │ │ │ - 6983: 008ee640 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6983: 008ee530 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6984: 0151be10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6985: 0091849c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6985: 0091838c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6986: 0151c9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6987: 014ef1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6988: 014f1234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6989: 0031f5d8 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6990: 00aba27c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6991: 00aaf848 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6990: 00aba16c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6991: 00aaf738 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6992: 0151c7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6993: 014ede80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ - 6994: 0083ec80 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ + 6994: 0083eb74 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ 6995: 0151cf82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6996: 014e1d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6997: 00b6d824 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6997: 00b6d714 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6998: 014dcd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ - 6999: 0081f1b4 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnb │ │ │ │ + 6999: 0081f0a8 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnb │ │ │ │ 7000: 0151de36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 7001: 014de848 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ 7002: 00791a88 272 FUNC GLOBAL DEFAULT 12 arm_hcrx_el2_eff │ │ │ │ - 7003: 00b0ce8c 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ - 7004: 0084fbd4 176 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ + 7003: 00b0cd7c 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 7004: 0084fac8 176 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ 7005: 014e2048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_READ_EVENT │ │ │ │ 7006: 014de938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 7007: 0151c21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 7008: 00ad6c78 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 7008: 00ad6b68 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 7009: 01448340 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_h │ │ │ │ - 7010: 0083ed00 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ - 7011: 00b65834 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 7010: 0083ebf4 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ + 7011: 00b65724 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 7012: 01454940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod │ │ │ │ 7013: 014dd970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 7014: 006a1968 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 7015: 013bd40c 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ - 7016: 0081f414 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnl │ │ │ │ + 7016: 0081f308 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnl │ │ │ │ 7017: 014546ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh │ │ │ │ 7018: 0151d256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 7019: 00b364e4 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ - 7020: 00850ad0 200 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ + 7019: 00b363d4 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 7020: 008509c4 200 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ 7021: 014e8c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 7022: 002dbcc4 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 7023: 014dcba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 7024: 0151c9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 7025: 005c8990 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 7026: 003819d4 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 7027: 014482bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_s │ │ │ │ 7028: 014ea8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 7029: 0151d304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 7030: 00b15c4c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ - 7031: 0086e434 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ + 7030: 00b15b3c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 7031: 0086e324 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ 7032: 014f3618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 7033: 006f2be0 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 7034: 00704828 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 7035: 003733ac 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ - 7036: 0083eda8 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ + 7036: 0083ec9c 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ 7037: 0151d658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 7038: 0089b940 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 7038: 0089b830 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 7039: 014effc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ 7040: 01454c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos │ │ │ │ - 7041: 0081f350 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnw │ │ │ │ - 7042: 00b25e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 7041: 0081f244 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnw │ │ │ │ + 7042: 00b25d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 7043: 0151d1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 7044: 004af288 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 7045: 0151c8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 7046: 014e39cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 7047: 014eabb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 7048: 01426e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd16 │ │ │ │ - 7049: 00a884b4 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 7049: 00a883a4 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 7050: 0151c4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 7051: 00326a10 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 7052: 006a331c 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 7053: 009567e4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 7054: 00acf028 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 7053: 009566d4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 7054: 00acef18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 7055: 014eae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 7056: 00a7cfec 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ - 7057: 00819628 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ + 7056: 00a7cedc 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 7057: 0081951c 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ 7058: 006695b0 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 7059: 009cfdac 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 7059: 009cfc9c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 7060: 002c56bc 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 7061: 00aa25f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 7062: 00b86b90 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 7061: 00aa24e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 7062: 00b86a80 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 7063: 014de808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 7064: 002a229c 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 7065: 0030de2c 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 7066: 00a87628 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 7066: 00a87518 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 7067: 0151ca6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 7068: 0151be2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 7069: 00959584 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 7069: 00959474 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 7070: 014e50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ - 7071: 00831e50 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ - 7072: 0084d700 288 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ + 7071: 00831d44 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ + 7072: 0084d5f4 288 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ 7073: 014f01f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 7074: 0151d732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 7075: 0151b94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 7076: 0151d254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 7077: 003da4a0 612 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_mem │ │ │ │ - 7078: 009887b4 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 7078: 009886a4 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 7079: 0066d7c4 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ - 7080: 00831f64 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ + 7080: 00831e58 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ 7081: 004c0064 200 FUNC GLOBAL DEFAULT 12 lan9118_init │ │ │ │ 7082: 0151d7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 7083: 00b8f158 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 7083: 00b8f048 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 7084: 003e9be0 152 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 7085: 014179c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 7086: 01432314 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavh │ │ │ │ 7087: 014f2f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 7088: 014f180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 7089: 0151c448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 7090: 006567d8 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 7091: 014f3e18 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 7092: 00b8426c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 7092: 00b8415c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 7093: 014e994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 7094: 002e0200 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 7095: 004a19d8 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 7096: 006e6e58 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ 7097: 01432290 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavs │ │ │ │ - 7098: 00d400c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 7098: 00d3ffb8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 7099: 014ed148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ - 7100: 008320a0 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ + 7100: 00831f94 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ 7101: 01437fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadc │ │ │ │ 7102: 014e1664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 7103: 0151bda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 7104: 014df7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_EVENT │ │ │ │ - 7105: 00b3fec4 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 7105: 00b3fdb4 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 7106: 014f3924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ - 7107: 0084fcc4 72 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ + 7107: 0084fbb8 72 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ 7108: 0151c344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 7109: 0151b7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_LEVEL_DSTATE │ │ │ │ 7110: 014e71a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 7111: 00b0dde8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 7111: 00b0dcd8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 7112: 01440804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_os_ud │ │ │ │ 7113: 0151bcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 7114: 00685dc0 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 7115: 0037c1e4 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 7116: 0065c224 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 7117: 008f4b48 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 7117: 008f4a38 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 7118: 004dc0ec 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 7119: 014f3094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 7120: 00819800 248 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ + 7120: 008196f4 248 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ 7121: 0151cea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 7122: 00b7c364 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 7122: 00b7c254 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 7123: 006d9f18 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 7124: 0037cb6c 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 7125: 014e79c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 7126: 014f0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 7127: 00ae4ab0 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 7127: 00ae49a0 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 7128: 0151bc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ - 7129: 00819ae8 156 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ + 7129: 008199dc 156 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ 7130: 0151c6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 7131: 00b468b4 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 7132: 009f88bc 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 7133: 00a98aac 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 7134: 00b7078c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 7135: 00b65748 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 7131: 00b467a4 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 7132: 009f87ac 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 7133: 00a9899c 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 7134: 00b7067c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 7135: 00b65638 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 7136: 00337da8 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 7137: 014e4c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 7138: 014dcd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ - 7139: 008199ec 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ + 7139: 008198e0 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ 7140: 01451088 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_b │ │ │ │ 7141: 0151be8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 7142: 0151d150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 7143: 014dd6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 7144: 0151b57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 7145: 01450efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_d │ │ │ │ - 7146: 00af1168 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 7146: 00af1058 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 7147: 0151ba36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 7148: 0151ca68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ - 7149: 008198f8 244 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ - 7150: 00b9a208 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 7151: 009ecaac 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 7149: 008197ec 244 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ + 7150: 00b9a0f8 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 7151: 009ec99c 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 7152: 01451004 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_h │ │ │ │ 7153: 002d12a0 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 7154: 0151b504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 7155: 014269f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub8 │ │ │ │ 7156: 014e7640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 7157: 014f3eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 7158: 002a212c 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 7159: 0151bc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 7160: 0151c6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 7161: 00b41c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 7161: 00b41b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 7162: 013bd55c 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 7163: 002df794 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ - 7164: 00828a60 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ + 7164: 00828954 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ 7165: 014dd980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 7166: 00b454d4 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 7166: 00b453c4 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 7167: 00660010 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 7168: 014ef3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 7169: 014f2c6c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 7170: 01450f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_s │ │ │ │ 7171: 014f2f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 7172: 0151d968 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 7173: 0151c07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 7174: 01430634 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrntb │ │ │ │ 7175: 006dd5f8 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 7176: 014e1554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 7177: 0151b5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ - 7178: 008206fc 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbb │ │ │ │ + 7178: 008205f0 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbb │ │ │ │ 7179: 014f43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 7180: 009967b0 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 7181: 00b78fe4 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 7180: 009966a0 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 7181: 00b78ed4 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 7182: 014edf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 7183: 00957104 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 7184: 00b945c0 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 7183: 00956ff4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 7184: 00b944b0 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 7185: 003688c4 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 7186: 014305b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnth │ │ │ │ 7187: 014efc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 7188: 0151bdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 7189: 014f0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ - 7190: 00863520 236 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ - 7191: 008207a0 20 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbl │ │ │ │ + 7190: 00863410 236 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ + 7191: 00820694 20 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbl │ │ │ │ 7192: 01418b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 7193: 014f8678 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 7194: 0097f39c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 7195: 0099c8ac 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 7194: 0097f28c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 7195: 0099c79c 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 7196: 014eb120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ - 7197: 0086360c 240 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ + 7197: 008634fc 240 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ 7198: 0151d50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 7199: 014f4a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 7200: 014e872c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 7201: 0151ca08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 7202: 0151c6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 7203: 014f25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 7204: 0151cce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 7205: 014eb428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 7206: 00b30698 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ - 7207: 00820768 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbw │ │ │ │ + 7206: 00b30588 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 7207: 0082065c 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbw │ │ │ │ 7208: 0151c482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 7209: 0151b7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 7210: 0095a378 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 7210: 0095a268 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 7211: 014eb200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 7212: 014e7660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 7213: 00b9cf08 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 7213: 00b9cdf8 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 7214: 0151bfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 7215: 01444350 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_d │ │ │ │ 7216: 014e4ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 7217: 002d4318 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 7218: 002ac140 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 7219: 0151c7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 7220: 0151dea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 7221: 002c8528 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ - 7222: 00840928 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ + 7222: 0084081c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ 7223: 002d5614 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 7224: 00ba3f0c 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 7224: 00ba3dfc 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 7225: 0151d286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 7226: 01444458 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_h │ │ │ │ 7227: 0151bc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 7228: 00959be0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 7228: 00959ad0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 7229: 0151d220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 7230: 008409b8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ - 7231: 00b8cd58 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 7230: 008408ac 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ + 7231: 00b8cc48 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 7232: 0151c092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 7233: 00b5cde0 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 7234: 00adc5dc 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 7233: 00b5ccd0 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 7234: 00adc4cc 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 7235: 006c8e94 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 7236: 014ddffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 7237: 014443d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_s │ │ │ │ 7238: 003c2d0c 440 FUNC GLOBAL DEFAULT 12 framebuffer_update_memory_section │ │ │ │ 7239: 014e4854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 7240: 006acfc0 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 7241: 0151be86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 7242: 002b4f0c 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 7243: 0094f344 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 7243: 0094f234 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7244: 0151c54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7245: 0151d7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7246: 00aa697c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7246: 00aa686c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7247: 013b7f70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7248: 0151bd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7249: 01512ba5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ - 7250: 00840a48 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ + 7250: 0084093c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ 7251: 0151c01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7252: 00660038 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7253: 00b6ccd8 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7253: 00b6cbc8 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7254: 0151b614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7255: 00afe9b0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7256: 00ac7e1c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7255: 00afe8a0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7256: 00ac7d0c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7257: 014eb7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ - 7258: 0091ecc8 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 7258: 0091ebb8 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7259: 00322fc0 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ - 7260: 0084fd2c 68 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ + 7260: 0084fc20 68 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ 7261: 0151d222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 7262: 0081fc88 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsb │ │ │ │ - 7263: 00a95770 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7262: 0081fb7c 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsb │ │ │ │ + 7263: 00a95660 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7264: 0151b3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7265: 00ae41c4 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7265: 00ae40b4 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7266: 003f8d58 240 FUNC GLOBAL DEFAULT 12 pmbus_receive16 │ │ │ │ 7267: 0151d7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7268: 007026c0 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7269: 014dd250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7270: 012ef838 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7271: 014e98fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ - 7272: 0081feec 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsl │ │ │ │ + 7272: 0081fde0 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsl │ │ │ │ 7273: 007a1b40 172 FUNC GLOBAL DEFAULT 12 pmu_op_finish │ │ │ │ 7274: 0151b2ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7275: 0151d5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7276: 0151cf8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7277: 00abc118 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7277: 00abc008 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7278: 014f1f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7279: 014ec998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7280: 006a27bc 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7281: 014e6090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7282: 014df88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_MISS_EVENT │ │ │ │ 7283: 0151d1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7284: 0074bfd8 92 FUNC GLOBAL DEFAULT 12 omap_mpuio_out_set │ │ │ │ - 7285: 0081fe28 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsw │ │ │ │ + 7285: 0081fd1c 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsw │ │ │ │ 7286: 0028b2fc 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7287: 00aa2ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7288: 009eb8e8 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7287: 00aa2bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7288: 009eb7d8 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7289: 002faa28 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 7290: 00b8b764 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7290: 00b8b654 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7291: 002d0e80 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7292: 00aa425c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7292: 00aa414c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7293: 014dd780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 7294: 014df2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ 7295: 0151b768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_SSP_READ_UNDERRUN_DSTATE │ │ │ │ - 7296: 00b11acc 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7296: 00b119bc 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7297: 002c7ec4 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7298: 002c8488 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7299: 00b18408 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7299: 00b182f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7300: 014f3a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7301: 014df26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7302: 01412950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7303: 00aed540 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7303: 00aed430 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7304: 006a83cc 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7305: 00ae0584 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7305: 00ae0474 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7306: 006933e8 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 7307: 0151bb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_WRITE_DSTATE │ │ │ │ - 7308: 00b0c618 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 7309: 00b9e230 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7310: 009c185c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7311: 009fe3f8 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7308: 00b0c508 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7309: 00b9e120 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7310: 009c174c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7311: 009fe2e8 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7312: 0151cc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7313: 014df53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ - 7314: 007d2ccc 28 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ + 7314: 007d2c6c 28 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ 7315: 0151bf86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7316: 0151bb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_DSTATE │ │ │ │ - 7317: 0095a504 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 7317: 0095a3f4 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7318: 014146b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7319: 0151c7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7320: 014ea42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7321: 014e7a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7322: 00678b54 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ - 7323: 00834264 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ + 7323: 00834158 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ 7324: 01412110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7325: 009b9684 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 7326: 008e22f8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 7325: 009b9574 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7326: 008e21e8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7327: 014dc928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7328: 00678eac 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7329: 009c424c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 7330: 008342dc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ + 7329: 009c413c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7330: 008341d0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ 7331: 014e81ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7332: 009b7218 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7332: 009b7108 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7333: 005ca76c 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ - 7334: 00833ef8 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ + 7334: 00833dec 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ 7335: 004e1a14 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7336: 013b79d8 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7337: 0151c75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7338: 006e47f8 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7339: 00abc3ec 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ - 7340: 00833f70 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ + 7339: 00abc2dc 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7340: 00833e64 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ 7341: 0151c832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7342: 0151d7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ - 7343: 0081f71c 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addub │ │ │ │ + 7343: 0081f610 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addub │ │ │ │ 7344: 003f8e48 232 FUNC GLOBAL DEFAULT 12 pmbus_receive32 │ │ │ │ 7345: 0151d1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7346: 014de304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7347: 014e6d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7348: 01418f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ - 7349: 00834380 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ + 7349: 00834274 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ 7350: 0151cd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7351: 009cffb4 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7351: 009cfea4 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7352: 014f1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7353: 0151d434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7354: 0151c100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7355: 002fac28 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7356: 014ee170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7357: 004d7530 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7358: 014dea70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7359: 0151c5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7360: 00668bc8 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7361: 014389b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxb │ │ │ │ - 7362: 0081f97c 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addul │ │ │ │ + 7362: 0081f870 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addul │ │ │ │ 7363: 014ed278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7364: 0150a7f4 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ - 7365: 00834014 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ + 7365: 00833f08 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ 7366: 0151cf78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7367: 0099192c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7367: 0099181c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7368: 014eb798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7369: 00af2684 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7369: 00af2574 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7370: 0143892c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxh │ │ │ │ 7371: 0151ce66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 7372: 0070f1e8 128 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7373: 0069bd58 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7374: 005c8eb4 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7375: 00b73988 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7376: 00ab28c4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7375: 00b73878 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7376: 00ab27b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7377: 0151bd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7378: 0151b29e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7379: 00668e10 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7380: 00ba4ca4 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 7381: 0094f478 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7382: 0081f8b8 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_adduw │ │ │ │ - 7383: 009eda18 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7380: 00ba4b94 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7381: 0094f368 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 7382: 0081f7ac 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_adduw │ │ │ │ + 7383: 009ed908 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7384: 0151de32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7385: 0151d432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7386: 00b26e74 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7387: 0092fd34 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7386: 00b26d64 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7387: 0092fc24 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7388: 0151ba40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7389: 014e73c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7390: 0150aa80 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7391: 0151b684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7392: 00526dd8 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7393: 002c7f64 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7394: 0151bc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7395: 0151c6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7396: 0151c6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7397: 00660060 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7398: 014388a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxw │ │ │ │ - 7399: 00957bb0 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ - 7400: 00847720 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ + 7399: 00957aa0 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 7400: 00847614 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ 7401: 014e8e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7402: 0151d0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7403: 014f4100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7404: 00aa9ff0 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7404: 00aa9ee0 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7405: 013bc410 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7406: 005cb61c 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7407: 0151b742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7408: 0151d500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7409: 014ed648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7410: 002d6ca0 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7411: 0141a634 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7412: 0151bc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7413: 0141a694 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7414: 014f30e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7415: 006a4acc 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ - 7416: 00835bf4 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ + 7416: 00835ae8 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ 7417: 0141a6b4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ - 7418: 008479d4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ + 7418: 008478c8 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ 7419: 0151c140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7420: 00988108 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7420: 00987ff8 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7421: 00612238 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7422: 0151c93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7423: 014f07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7424: 00a43b1c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7424: 00a43a0c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7425: 014e0290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7426: 00835cd4 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ - 7427: 008eccf0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7428: 00ac02c8 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7426: 00835bc8 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ + 7427: 008ecbe0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 7428: 00ac01b8 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7429: 014e3d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7430: 00a3faf8 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7430: 00a3f9e8 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7431: 003f57f0 16 FUNC GLOBAL DEFAULT 12 omap_i2c_set_fclk │ │ │ │ 7432: 0151d6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7433: 00689410 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7434: 014e6da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7435: 0151cece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7436: 014f2dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7437: 014ed7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7438: 014e6500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7439: 0066e6a4 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7440: 00929c4c 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7440: 00929b3c 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7441: 014ece38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7442: 014dd9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7443: 014f4c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7444: 0151ce4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7445: 0151b300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7446: 0151cefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7447: 014e1fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_EVENT │ │ │ │ 7448: 0142e3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarb │ │ │ │ - 7449: 00835df0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ - 7450: 00aa155c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7449: 00835ce4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ + 7450: 00aa144c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7451: 014de788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7452: 00327594 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7453: 00481800 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7454: 014e8ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7455: 004d7160 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7456: 002c83e0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7457: 00b7ae88 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7457: 00b7ad78 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7458: 015157a8 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7459: 0142e324 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarh │ │ │ │ 7460: 0151cf42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 7461: 00ba3ee0 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7461: 00ba3dd0 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7462: 0151cf7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7463: 0144e118 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip16 │ │ │ │ 7464: 0151d1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7465: 01447134 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a32 │ │ │ │ 7466: 0053b810 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 7467: 00ba4bdc 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7467: 00ba4acc 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7468: 014ee3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7469: 0151b58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7470: 00ddc894 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7470: 00ddc76c 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7471: 014ea4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7472: 014e4af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 7473: 014dfb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_INVALID_PTE_EVENT │ │ │ │ - 7474: 00b65fa8 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7474: 00b65e98 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7475: 0142e2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarw │ │ │ │ 7476: 014eb538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7477: 0142f6bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlc │ │ │ │ 7478: 0151b386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7479: 014ef2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7480: 0151bf30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 7481: 00964590 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7482: 00a9f1e0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 7483: 0091e234 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 7481: 00964480 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 7482: 00a9f0d0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7483: 0091e124 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7484: 0065efe4 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7485: 0151b4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7486: 0151d0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7487: 0151cde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 7488: 0087ba64 112 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ - 7489: 009ebc68 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 7490: 00836798 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ + 7488: 0087b954 112 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ + 7489: 009ebb58 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7490: 0083668c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ 7491: 0070ac40 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7492: 01417ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ - 7493: 00827a8c 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ + 7493: 00827980 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ 7494: 0151d5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7495: 00334f84 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7496: 00b5b740 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7497: 00ac18d4 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7496: 00b5b630 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7497: 00ac17c4 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7498: 003c8a30 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7499: 006b555c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7500: 0151be68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7501: 014ecc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7502: 0151d778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7503: 003f8f30 240 FUNC GLOBAL DEFAULT 12 pmbus_receive64 │ │ │ │ 7504: 014ea3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 7505: 005114c4 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7506: 00ad349c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7506: 00ad338c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7507: 0151ba50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ 7508: 014442cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_h │ │ │ │ - 7509: 009e2120 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7509: 009e2010 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7510: 014e3f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7511: 0151c4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7512: 01418d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7513: 002d56b0 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7514: 0151c82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7515: 014e78a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ - 7516: 00836874 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ + 7516: 00836768 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ 7517: 0151c986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7518: 002cba10 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7519: 0151be80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7520: 00519fdc 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7521: 00aec654 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7521: 00aec544 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7522: 014e211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7523: 009ef2d8 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7523: 009ef1c8 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7524: 014defb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7525: 014e5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 7526: 00916928 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 7526: 00916818 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ 7527: 014dfa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_READ_MMIO_EVENT │ │ │ │ - 7528: 00adf68c 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7528: 00adf57c 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7529: 01444248 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_s │ │ │ │ 7530: 002d2b50 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7531: 00ad0c84 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7531: 00ad0b74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7532: 0151b4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7533: 014e1db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7534: 0151b348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ - 7535: 00832570 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ + 7535: 00832464 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ 7536: 014e829c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7537: 014eceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7538: 0151b5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ 7539: 0042683c 2772 FUNC GLOBAL DEFAULT 12 gicv3_redist_read │ │ │ │ - 7540: 0093304c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7540: 00932f3c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7541: 0151b4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7542: 013bc290 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7543: 0151b3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 7544: 00832690 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ + 7544: 00832584 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ 7545: 014edd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7546: 00ab32fc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7546: 00ab31ec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7547: 003191e0 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7548: 002c8004 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7549: 009b7258 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7549: 009b7148 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7550: 014f290c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7551: 0068918c 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 7552: 0095c9d0 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 7552: 0095c8c0 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7553: 014e2948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7554: 0151ca2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7555: 00933ecc 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7555: 00933dbc 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7556: 0151b642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7557: 0151c962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7558: 00b941a4 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7558: 00b94094 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7559: 003757cc 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 7560: 00944e2c 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7561: 00b0d4e0 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7560: 00944d1c 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 7561: 00b0d3d0 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7562: 0142dd78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqh │ │ │ │ - 7563: 009380d0 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 7563: 00937fc0 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7564: 01418284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7565: 009f8974 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7566: 00b78ea8 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7565: 009f8864 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7566: 00b78d98 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7567: 00706d64 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7568: 0151d0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ - 7569: 008327d0 348 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ - 7570: 008638f8 152 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ + 7569: 008326c4 348 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ + 7570: 008637e8 152 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ 7571: 014e3eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7572: 00aece3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7572: 00aecd2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7573: 0151d22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7574: 006fc308 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7575: 014f0b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ 7576: 0142dcf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqs │ │ │ │ - 7577: 00aad02c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7577: 00aacf1c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7578: 014ed1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7579: 0151c5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7580: 002c32fc 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7581: 00b72f90 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7581: 00b72e80 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7582: 0151be18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7583: 0037516c 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 7584: 00ad7f84 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7584: 00ad7e74 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7585: 014e1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7586: 01410dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7587: 0049fef8 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7588: 00b65e28 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7588: 00b65d18 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7589: 014e2ad8 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7590: 00ba7cbc 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7590: 00ba7bac 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7591: 014e1334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7592: 014dd030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7593: 014ebbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7594: 0151bd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 7595: 008eaf58 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 7595: 008eae48 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ 7596: 0143cd3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vand │ │ │ │ - 7597: 00a8787c 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 7598: 00957d84 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7599: 00b631e8 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7597: 00a8776c 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7598: 00957c74 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 7599: 00b630d8 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7600: 014f9668 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7601: 014dfc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7602: 00529804 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7603: 002c0a38 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7604: 014f0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7605: 00adab40 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7605: 00adaa30 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7606: 002c66ec 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7607: 00a88a64 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7607: 00a88954 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7608: 0151b98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7609: 002fa9d4 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7610: 014f41c8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7611: 009b51d0 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7612: 00b6b5bc 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7611: 009b50c0 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7612: 00b6b4ac 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7613: 014470b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a64 │ │ │ │ 7614: 002cab10 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7615: 00925bb8 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 7616: 0091dee0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 7615: 00925aa8 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7616: 0091ddd0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7617: 01416394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7618: 00ad6f60 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7619: 00995518 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7618: 00ad6e50 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7619: 00995408 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7620: 014e0230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7621: 013bceb8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 7622: 00847068 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ - 7623: 00945440 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7624: 00aae82c 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7622: 00846f5c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ + 7623: 00945330 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 7624: 00aae71c 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7625: 004aeffc 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7626: 0151d25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7627: 002cbad0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7628: 00a8a67c 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7628: 00a8a56c 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7629: 0151d49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7630: 00610248 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7631: 0151d60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7632: 0031f2cc 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7633: 00529a7c 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7634: 00aa3904 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7634: 00aa37f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7635: 0144d5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1a │ │ │ │ 7636: 014e1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7637: 0144d53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1b │ │ │ │ - 7638: 0084731c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ + 7638: 00847210 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ 7639: 014e9dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7640: 0060a168 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7641: 014ecbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7642: 00a9d7f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7643: 00aa6c30 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7642: 00a9d6e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7643: 00aa6b20 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7644: 0151c1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7645: 014e1fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_WRITE_EVENT │ │ │ │ - 7646: 0086e7e4 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ + 7646: 0086e6d4 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ 7647: 0151bf42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7648: 006dcf68 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7649: 0084ee18 60 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ - 7650: 00b116a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ - 7651: 00862630 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ + 7649: 0084ed0c 60 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ + 7650: 00b11590 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7651: 00862520 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ 7652: 014eacc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ - 7653: 00862928 332 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ + 7653: 00862818 332 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ 7654: 014e325c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7655: 002c5810 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7656: 00b866f8 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7657: 00daeb98 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7658: 00aa5174 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ - 7659: 0086272c 256 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ + 7656: 00b865e8 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7657: 00daea88 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7658: 00aa5064 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7659: 0086261c 256 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ 7660: 0151c548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7661: 0151b996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7662: 0151d65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7663: 014de928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7664: 014f3698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7665: 0144de84 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesd │ │ │ │ - 7666: 00934144 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7666: 00934034 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7667: 0151bada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7668: 014e0d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7669: 0144df08 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aese │ │ │ │ 7670: 0032546c 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7671: 0151c1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7672: 00930c84 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7672: 00930b74 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7673: 002c04d0 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7674: 00b24824 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7674: 00b24714 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7675: 003e89ec 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ - 7676: 0086282c 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ + 7676: 0086271c 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ 7677: 014de424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7678: 0151d69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7679: 01410d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7680: 008f5278 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7680: 008f5168 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7681: 0151c778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7682: 014eda08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7683: 00b744b8 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7683: 00b743a8 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 7684: 0144d4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2a │ │ │ │ - 7685: 00b230f8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7685: 00b22fe8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7686: 0144d434 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2b │ │ │ │ 7687: 0151b682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7688: 014e0974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7689: 0151c6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7690: 0151d266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7691: 002b5f40 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7692: 01450a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u8 │ │ │ │ - 7693: 0085b3d4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ - 7694: 0085ca10 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ + 7693: 0085b2c4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ + 7694: 0085c900 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ 7695: 0151b68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7696: 00337f78 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7697: 01512ba0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7698: 0151cf5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7699: 014f4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7700: 0151ce34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7701: 009305a8 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7701: 00930498 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7702: 014516b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_b │ │ │ │ 7703: 005d6684 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7704: 0087ba00 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7705: 0085b24c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ - 7706: 00abab80 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ - 7707: 0085c888 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ + 7704: 0087b8f0 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7705: 0085b13c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ + 7706: 00abaa70 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7707: 0085c778 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ 7708: 0145152c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_d │ │ │ │ 7709: 014e0c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7710: 00b2afb4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7711: 00b43efc 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7710: 00b2aea4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7711: 00b43dec 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7712: 0151bd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7713: 00ae93f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7713: 00ae92e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7714: 014ecd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7715: 0099ef3c 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7716: 00b2b978 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7715: 0099ee2c 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7716: 00b2b868 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7717: 01451634 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_h │ │ │ │ 7718: 002ed7c0 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7719: 009fb47c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7719: 009fb36c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7720: 014e12a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7721: 0151d2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7722: 00b4c8cc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7722: 00b4c7bc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7723: 0151d3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7724: 014efca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ - 7725: 0085b310 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ + 7725: 0085b200 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ 7726: 014eb648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ - 7727: 0085c94c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ + 7727: 0085c83c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ 7728: 00434c84 836 FUNC GLOBAL DEFAULT 12 memory_device_plug │ │ │ │ 7729: 002cabbc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7730: 0151d32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7731: 006240bc 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7732: 00919de0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7732: 00919cd0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7733: 014515b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_s │ │ │ │ - 7734: 009ec7ac 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7734: 009ec69c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7735: 014efc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7736: 014df000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7737: 00aaff7c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7738: 00abe2bc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7737: 00aafe6c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7738: 00abe1ac 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7739: 0151b281 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7740: 00a4e210 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7740: 00a4e100 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7741: 0151c942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7742: 014f3f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 7743: 0095cd00 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7743: 0095cbf0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7744: 014ee1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7745: 014e4944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7746: 014f202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7747: 014e09a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7748: 014e12c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7749: 014f1214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7750: 002d42bc 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7751: 0144a1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_d │ │ │ │ 7752: 002c0c50 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7753: 0144954c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_d │ │ │ │ 7754: 014de594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7755: 014114b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7756: 009e5068 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7756: 009e4f58 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7757: 014e24b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7758: 0144a2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_h │ │ │ │ 7759: 00decba0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7760: 01449654 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_h │ │ │ │ - 7761: 00a84674 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 7762: 009ecf2c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7761: 00a84564 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7762: 009ece1c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7763: 014ec5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7764: 0151d87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7765: 0151b590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7766: 007a0cb0 172 FUNC GLOBAL DEFAULT 12 arm_sctlr │ │ │ │ - 7767: 00b63354 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7767: 00b63244 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7768: 0151d904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7769: 0086d5bc 256 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ - 7770: 00aa3510 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7769: 0086d4ac 256 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ + 7770: 00aa3400 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7771: 006ac188 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7772: 014de294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7773: 014f2b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7774: 00ad5600 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7775: 00918710 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7776: 00a493e8 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7774: 00ad54f0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7775: 00918600 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7776: 00a492d8 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7777: 0038c3f8 136 FUNC GLOBAL DEFAULT 12 cxl_event_init │ │ │ │ 7778: 014eb040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ 7779: 0070f820 24 FUNC GLOBAL DEFAULT 12 define_cortex_a72_a57_a53_cp_reginfo │ │ │ │ 7780: 0144a230 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_s │ │ │ │ - 7781: 00b29ff0 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7781: 00b29ee0 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7782: 014495d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_s │ │ │ │ 7783: 014e3ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7784: 006c38a0 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7785: 007b0b88 148 FUNC GLOBAL DEFAULT 12 gen_gvec_uhsub │ │ │ │ 7786: 0151b80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7787: 0151b97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ 7788: 014340fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsh │ │ │ │ - 7789: 0099c988 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7789: 0099c878 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7790: 0151cec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7791: 009f3770 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7792: 00a11ae4 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7791: 009f3660 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7792: 00a119d4 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7793: 00321f28 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7794: 006c8678 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7795: 008e4204 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7795: 008e40f4 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7796: 0151bc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7797: 014e8f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7798: 006c91a0 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ - 7799: 0083e8c0 172 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ + 7799: 0083e7b4 172 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ 7800: 0151b4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7801: 0036be7c 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7802: 0098816c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7803: 008dd554 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7804: 0091b88c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7802: 0098805c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7803: 008dd444 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7804: 0091b77c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7805: 00656d6c 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ 7806: 01436304 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarb │ │ │ │ - 7807: 00aeaa2c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7807: 00aea91c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7808: 00702ef4 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7809: 00b65ab8 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7809: 00b659a8 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7810: 0065f28c 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7811: 0151c722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7812: 003c6300 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7813: 00b53c74 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7813: 00b53b64 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7814: 0151cfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7815: 014e4a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7816: 014dd0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7817: 0048ee58 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7818: 0151b950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7819: 00b1580c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7819: 00b156fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7820: 01434078 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsw │ │ │ │ - 7821: 009c3e14 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7821: 009c3d04 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7822: 0151c3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7823: 00703eb8 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7824: 01436280 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarh │ │ │ │ 7825: 00788484 108 FUNC GLOBAL DEFAULT 12 arm_register_el_change_hook │ │ │ │ 7826: 0151c580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7827: 00618ba8 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7828: 014dd160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7829: 00b418dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7830: 0093236c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ - 7831: 008502a8 72 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ + 7829: 00b417cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7830: 0093225c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7831: 0085019c 72 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ 7832: 014e886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7833: 0151b688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7834: 0151c082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7835: 014debc0 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7836: 0057b774 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7837: 005274d8 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7838: 002c21b0 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7839: 0151d4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7840: 0036cab0 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7841: 00aec5f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7841: 00aec4e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7842: 014f5110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7843: 0151d370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7844: 00a933cc 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7845: 009aaa4c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7846: 00b1823c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7844: 00a932bc 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7845: 009aa93c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7846: 00b1812c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7847: 014f1f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7848: 00a9bab0 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7848: 00a9b9a0 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7849: 0038c620 184 FUNC GLOBAL DEFAULT 12 cxl_discard_all_event_records │ │ │ │ 7850: 014f278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 7851: 014361fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarw │ │ │ │ - 7852: 00abaf08 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7853: 00a7cef8 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7852: 00abadf8 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7853: 00a7cde8 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7854: 0066dc48 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7855: 01410cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ 7856: 0151d572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_UPDATE_IRQ_DSTATE │ │ │ │ - 7857: 009ef3e8 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7858: 00b235e8 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7857: 009ef2d8 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7858: 00b234d8 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7859: 0151b734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7860: 00b4b7a8 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7860: 00b4b698 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7861: 014ed8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7862: 0151c15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7863: 014e54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7864: 0144e5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f32 │ │ │ │ 7865: 007a1668 136 FUNC GLOBAL DEFAULT 12 pmu_pre_el_change │ │ │ │ 7866: 0151b95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7867: 01512b61 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7868: 014e60f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7869: 00679634 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7870: 0030e310 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7871: 009e3d10 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7872: 00bb0628 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7871: 009e3c00 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7872: 00bb0518 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7873: 0151d71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7874: 0151bd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ - 7875: 0083e4a4 276 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ + 7875: 0083e398 276 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ 7876: 002d8538 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7877: 00529898 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7878: 0028872c 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7879: 014f09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7880: 01428654 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhb │ │ │ │ 7881: 006b60d8 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7882: 006e01b4 96 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7883: 0036c080 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7884: 006abb3c 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7885: 0070ab50 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7886: 0066ba10 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7887: 0151b8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7888: 014e6fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7889: 014eedb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7890: 00af4504 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7890: 00af43f4 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ 7891: 0142875c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhl │ │ │ │ - 7892: 009fcd74 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7892: 009fcc64 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7893: 014e4954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7894: 002dde6c 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7895: 0151d1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7896: 0151c31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7897: 0151d1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7898: 00ae0890 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7898: 00ae0780 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7899: 003693f4 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7900: 002d8738 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7901: 00b00c88 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7902: 00b98eb0 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7901: 00b00b78 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7902: 00b98da0 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7903: 014ed328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7904: 014286d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhw │ │ │ │ 7905: 00decb28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7906: 0151c50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7907: 002c7404 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7908: 00ad6dfc 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7908: 00ad6cec 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7909: 004dbc8c 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7910: 009cb928 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7910: 009cb818 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7911: 013b7e40 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7912: 0151d8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7913: 00929dc8 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7913: 00929cb8 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7914: 00667634 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7915: 00869314 80 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ - 7916: 009ee610 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7915: 00869204 80 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ + 7916: 009ee500 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7917: 014e4b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7918: 0151c9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7919: 014e4e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7920: 014dd400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7921: 0150aadc 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 7922: 014ec728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7923: 00b28f48 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7923: 00b28e38 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7924: 00334280 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7925: 00addd50 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7925: 00addc40 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7926: 01432104 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsb │ │ │ │ 7927: 00609c88 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7928: 005ca094 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7929: 0151cf9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7930: 014e52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7931: 009321a0 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7931: 00932090 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7932: 014457f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_b │ │ │ │ 7933: 0151de02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7934: 00b1851c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7934: 00b1840c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7935: 01432080 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsh │ │ │ │ 7936: 01445664 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_d │ │ │ │ 7937: 014ef048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7938: 0151be4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7939: 014e2c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7940: 0090d278 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7941: 00a831fc 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7940: 0090d168 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7941: 00a830ec 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7942: 0144576c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_h │ │ │ │ 7943: 00374f48 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7944: 008e3d80 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7944: 008e3c70 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7945: 014e6640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7946: 0151b8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7947: 00657424 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7948: 00b784d4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7948: 00b783c4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7949: 014e37ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7950: 0142c7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_h │ │ │ │ 7951: 01440678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_os_uw │ │ │ │ 7952: 014e85ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7953: 0151b8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7954: 014e48c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7955: 014e4cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7956: 0028b39c 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7957: 01431ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsw │ │ │ │ 7958: 00798060 1596 FUNC GLOBAL DEFAULT 12 cpsr_write │ │ │ │ 7959: 014456e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_s │ │ │ │ - 7960: 00935968 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7961: 009187a0 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7960: 00935858 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7961: 00918690 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7962: 014ecd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7963: 00964448 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7964: 0091e0b8 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7963: 00964338 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7964: 0091dfa8 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ 7965: 0142c74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_s │ │ │ │ - 7966: 00a943ec 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7967: 00b64a00 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7966: 00a942dc 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7967: 00b648f0 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7968: 004ae720 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7969: 00b2c7d4 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7969: 00b2c6c4 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7970: 014eb988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7971: 00ad3890 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7971: 00ad3780 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7972: 0151c15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7973: 006a2768 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7974: 009bfe0c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7975: 00acee5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7976: 008b6898 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7974: 009bfcfc 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7975: 00aced4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7976: 008b6788 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7977: 0065e26c 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7978: 014df35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7979: 0051abf0 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7980: 0151ce2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7981: 014f2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7982: 0151cc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7983: 0151cb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7984: 014e1254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7985: 0151d0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7986: 0066d3b0 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7987: 009fa388 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7988: 00b6bd68 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7989: 00aa3a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7987: 009fa278 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7988: 00b6bc58 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7989: 00aa3908 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7990: 0066ad88 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7991: 014e0300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7992: 014e72f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7993: 014e6b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7994: 0151b940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7995: 0151cdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7996: 014eca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7997: 014f39e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7998: 014e9dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7999: 00ab47fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 8000: 00935564 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7999: 00ab46ec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 8000: 00935454 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 8001: 0151d89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 8002: 002c74ac 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 8003: 006e70fc 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 8004: 00957f54 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 8004: 00957e44 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 8005: 0061eca0 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 8006: 014ee4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 8007: 00aa50bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 8007: 00aa4fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 8008: 014e972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 8009: 008b4ab8 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 8009: 008b49a8 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 8010: 00703698 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 8011: 0151bba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 8012: 0053afc4 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 8013: 0037a5b8 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 8014: 00a2c02c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 8014: 00a2bf1c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 8015: 0151c758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 8016: 0151c3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 8017: 0151bb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 8018: 0144e4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f64 │ │ │ │ 8019: 0036c544 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 8020: 00970d40 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 8021: 008f8894 84 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 8020: 00970c30 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 8021: 008f8784 84 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 8022: 014e48e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 8023: 00524d48 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 8024: 006731e0 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 8025: 0065ed8c 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 8026: 006ffb60 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 8027: 007afe9c 64 FUNC GLOBAL DEFAULT 12 gen_gvec_sshl │ │ │ │ 8028: 006544d8 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 8029: 014f3758 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 8030: 0151c992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 8031: 00b5cd58 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 8031: 00b5cc48 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 8032: 0066cf84 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 8033: 01431f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavub │ │ │ │ 8034: 014ede00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 8035: 0151bcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 8036: 014ec768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 8037: 007af6dc 56 FUNC GLOBAL DEFAULT 12 gen_gvec_sshr │ │ │ │ 8038: 01431ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuh │ │ │ │ @@ -8055,16 +8055,16 @@ │ │ │ │ 8051: 0151ceba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 8052: 0151c8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 8053: 00375954 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 8054: 0028b6f8 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 8055: 014e57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 8056: 014ed6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 8057: 002c09d8 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 8058: 00aef250 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 8059: 00920f3c 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 8058: 00aef140 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 8059: 00920e2c 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 8060: 014de948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 8061: 014367a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270s │ │ │ │ 8062: 01431e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuw │ │ │ │ 8063: 014eee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 8064: 006fc27c 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 8065: 0151b258 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 8066: 014e0c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ @@ -8076,1246 +8076,1246 @@ │ │ │ │ 8072: 014e2668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 8073: 014ea6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 8074: 014e326c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 8075: 0145449c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos_round_to_nearest │ │ │ │ 8076: 0069baf0 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 8077: 014e8aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 8078: 0030dea4 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 8079: 008f6270 72 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 8080: 00b2abbc 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 8079: 008f6160 72 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 8080: 00b2aaac 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 8081: 014284c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklb │ │ │ │ 8082: 01442fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_b │ │ │ │ 8083: 014eec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 8084: 00b27fd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 8085: 00af27c4 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 8084: 00b27ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 8085: 00af26b4 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 8086: 01442e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_d │ │ │ │ 8087: 0151b6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 8088: 0036e110 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 8089: 0151bc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 8090: 0151d78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 8091: 01442f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_h │ │ │ │ 8092: 0151b9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 8093: 00a33030 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 8093: 00a32f20 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 8094: 014285d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackll │ │ │ │ 8095: 014e9cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 8096: 007508fc 208 FUNC GLOBAL DEFAULT 12 allwinner_h3_bootrom_setup │ │ │ │ 8097: 00684180 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 8098: 00ab78f4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 8099: 009292d0 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 8098: 00ab77e4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 8099: 009291c0 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 8100: 00327924 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 8101: 014105bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ 8102: 01442eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_s │ │ │ │ - 8103: 00ab60dc 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 8104: 0081a2fc 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ + 8103: 00ab5fcc 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 8104: 0081a1f0 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ 8105: 0142854c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklw │ │ │ │ - 8106: 0081a3b4 224 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ - 8107: 00ba5738 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 8108: 00b2f154 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ - 8109: 0086e5a0 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ + 8106: 0081a2a8 224 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ + 8107: 00ba5628 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 8108: 00b2f044 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 8109: 0086e490 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ 8110: 014e232c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 8111: 00705768 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 8112: 014e6f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 8113: 0065ba18 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 8114: 0151bf0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 8115: 0151c2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 8116: 0031f1bc 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 8117: 002dbe50 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 8118: 00b2bd10 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 8118: 00b2bc00 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 8119: 0151b94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 8120: 00ade0e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 8120: 00addfd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 8121: 0151b4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 8122: 009f6398 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 8122: 009f6288 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 8123: 0151d0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 8124: 006ddf60 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 8125: 014e992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 8126: 00b4729c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 8126: 00b4718c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 8127: 0151b26a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 8128: 00660200 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 8129: 0151cb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 8130: 014e812c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ 8131: 0151bb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_READ_DSTATE │ │ │ │ - 8132: 00935b88 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 8132: 00935a78 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 8133: 006c2ac4 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 8134: 00b8ca84 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 8134: 00b8c974 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 8135: 014ee500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 8136: 01416418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 8137: 00670728 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 8138: 014e961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 8139: 002c0b90 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 8140: 014e0cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 8141: 008e4134 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 8142: 009209c8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 8143: 00925b80 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 8141: 008e4024 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 8142: 009208b8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 8143: 00925a70 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 8144: 005c5da0 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 8145: 014dfca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 8146: 0151beb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 8147: 0151c378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 8148: 0151d2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 8149: 00aee780 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 8149: 00aee670 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 8150: 014de778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 8151: 009c5adc 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 8152: 00a9e438 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 8151: 009c59cc 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 8152: 00a9e328 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 8153: 0065a8fc 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 8154: 0151b8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 8155: 00356e38 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 8156: 014dfda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 8157: 014f0378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 8158: 00b5fd90 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 8158: 00b5fc80 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 8159: 014e95bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 8160: 01426764 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd8 │ │ │ │ 8161: 014dfec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 8162: 014e4864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 8163: 00963a4c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 8163: 0096393c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 8164: 002c12f0 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 8165: 0151d878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 8166: 0151d0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 8167: 01438cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxb │ │ │ │ 8168: 00516c38 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 8169: 0151c674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 8170: 0151d842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 8171: 002c7558 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 8172: 0062da90 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 8173: 0095d16c 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 8173: 0095d05c 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 8174: 0036cccc 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 8175: 01438c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxh │ │ │ │ - 8176: 00b37bb0 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 8176: 00b37aa0 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 8177: 014e8a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ - 8178: 00b3a3f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 8178: 00b3a2e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 8179: 014f33a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 8180: 014dda00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 8181: 014dd6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 8182: 0151c1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 8183: 0151d258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 8184: 00b87c98 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 8184: 00b87b88 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 8185: 0151bf92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 8186: 0151cdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 8187: 0151c932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 8188: 0151cec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 8189: 00669c84 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 8190: 00902788 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 8190: 00902678 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ 8191: 01438bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxw │ │ │ │ - 8192: 00b655ec 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 8193: 0092204c 156 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 8194: 00b685c0 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 8192: 00b654dc 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 8193: 00921f3c 156 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 8194: 00b684b0 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 8195: 014275d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uxtb16 │ │ │ │ 8196: 014eedf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 8197: 002d87a8 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 8198: 0092fe4c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 8198: 0092fd3c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 8199: 0151c00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 8200: 00519f58 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 8201: 014ee690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 8202: 009200f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 8202: 0091ffe4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 8203: 014ecd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 8204: 014eae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 8205: 002c09b8 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 8206: 0065a698 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 8207: 014e55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 8208: 0097ba2c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 8208: 0097b91c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 8209: 01410538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 8210: 00873b60 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 8210: 00873a50 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 8211: 013b7fc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ 8212: 014df8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_EVENT │ │ │ │ - 8213: 00989720 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 8214: 008e2b2c 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 8213: 00989610 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 8214: 008e2a1c 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 8215: 0151bf12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 8216: 0037cff4 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 8217: 009d0f08 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 8217: 009d0df8 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 8218: 006a6898 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 8219: 014eb1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 8220: 014e29f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 8221: 0093e7e8 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 8221: 0093e6d8 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 8222: 014f50f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 8223: 0151ded2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 8224: 009b71fc 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 8224: 009b70ec 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 8225: 0151ded7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 8226: 009ef070 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 8226: 009eef60 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 8227: 014ede90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 8228: 0151d45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 8229: 009fff64 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 8230: 00b745d0 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 8229: 009ffe54 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 8230: 00b744c0 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 8231: 014f2b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 8232: 00ad6c94 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 8233: 00ba5d1c 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 8232: 00ad6b84 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 8233: 00ba5c0c 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 8234: 0031d8d8 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 8235: 00b52940 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 8235: 00b52830 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 8236: 0151b5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 8237: 0092cdf8 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 8238: 00a04650 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 8237: 0092cce8 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 8238: 00a04540 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 8239: 006d8040 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 8240: 0151d40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 8241: 014de7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 8242: 0151de3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 8243: 014e69b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 8244: 002bb62c 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 8245: 0061efac 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 8246: 014f0388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 8247: 00b33ac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 8248: 00b1141c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 8247: 00b339b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 8248: 00b1130c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 8249: 002d4080 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 8250: 00958fb4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 8250: 00958ea4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 8251: 0151b312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 8252: 0151b2ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 8253: 01435200 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarb │ │ │ │ 8254: 014dcaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 8255: 013bd5d0 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 8256: 009f97d4 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 8256: 009f96c4 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 8257: 002c88e8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 8258: 014f5060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 8259: 0143517c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarh │ │ │ │ 8260: 0151d120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 8261: 014dfc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 8262: 00988d7c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 8262: 00988c6c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 8263: 014e1ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 8264: 00867c18 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ - 8265: 00b9d0ac 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 8266: 00867d98 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ - 8267: 00a93200 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 8264: 00867b08 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ + 8265: 00b9cf9c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 8266: 00867c88 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ + 8267: 00a930f0 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 8268: 002bb6ec 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 8269: 014dc7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 8270: 014f2e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ - 8271: 00867f18 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ + 8271: 00867e08 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ 8272: 0151ba86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 8273: 014f17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 8274: 014f3a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 8275: 0151cd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 8276: 00410f14 2196 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 8277: 0143fa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20b │ │ │ │ 8278: 002c55b0 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 8279: 0151cd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ 8280: 007897e4 4 FUNC GLOBAL DEFAULT 12 arm_cpu_finalize_features │ │ │ │ - 8281: 00a2bd04 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 8281: 00a2bbf4 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 8282: 014e0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 8283: 0144e010 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip16 │ │ │ │ 8284: 0151c05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 8285: 00688fb8 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 8286: 008eb9fc 504 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 8286: 008eb8ec 504 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 8287: 002c8e1c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ - 8288: 0084f230 108 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ + 8288: 0084f124 108 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ 8289: 0062fec0 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 8290: 0143f994 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20h │ │ │ │ 8291: 014350f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarw │ │ │ │ 8292: 014ee0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 8293: 0151c910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8294: 0065844c 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8295: 014de888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8296: 00b63360 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8296: 00b63250 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8297: 014e9e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8298: 00a49278 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8298: 00a49168 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8299: 00323194 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8300: 00baf5c8 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8300: 00baf4b8 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8301: 014dc818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8302: 0151bece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8303: 014ded20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8304: 014e74c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8305: 014ea29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8306: 013bacfc 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8307: 00b6330c 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8307: 00b631fc 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8308: 0151cab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8309: 00704490 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8310: 0151c698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 8311: 00ad31bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8311: 00ad30ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8312: 0143f910 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20w │ │ │ │ 8313: 014ea7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8314: 014e3d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8315: 00ac253c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8315: 00ac242c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8316: 0069d720 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8317: 005be754 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8318: 0151c670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8319: 0151d322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 8320: 00b2bd18 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8321: 00b1dbbc 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8320: 00b2bc08 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8321: 00b1daac 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8322: 0151c096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8323: 00a97f34 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8323: 00a97e24 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8324: 0151d426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8325: 0151d58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8326: 0098c09c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8326: 0098bf8c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8327: 0151d2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8328: 0143f88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21b │ │ │ │ 8329: 0151d75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8330: 00898c5c 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8330: 00898b4c 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8331: 0151c994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8332: 0151c8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8333: 014e0ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8334: 0143f808 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21h │ │ │ │ - 8335: 00ab83a0 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ - 8336: 007bb280 132 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ + 8335: 00ab8290 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8336: 007bb2a0 132 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ 8337: 002d237c 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8338: 00aec70c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8338: 00aec5fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8339: 006e39c8 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8340: 002c236c 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8341: 014104b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8342: 0151cac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8343: 014f0598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8344: 0151bbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8345: 014f1b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8346: 005229ac 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8347: 0151ca4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8348: 0151cdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8349: 0151c7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8350: 00adbc54 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8350: 00adbb44 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8351: 0151ca06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8352: 00aa7d78 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8352: 00aa7c68 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ 8353: 012f22a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_nmi │ │ │ │ - 8354: 009d0e08 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8354: 009d0cf8 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8355: 01412c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8356: 0151b295 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 8357: 0143f784 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21w │ │ │ │ 8358: 0151b26d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8359: 005c6428 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8360: 00b45734 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8360: 00b45624 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8361: 01413004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8362: 00851d40 328 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ - 8363: 00867cd8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ - 8364: 00a6cd00 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ - 8365: 00867e58 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ + 8362: 00851c34 328 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ + 8363: 00867bc8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ + 8364: 00a6cbf0 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8365: 00867d48 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ 8366: 014e340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8367: 014e2cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8368: 00867fd8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ - 8369: 00b63f90 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8370: 00b5e8ac 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8368: 00867ec8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ + 8369: 00b63e80 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8370: 00b5e79c 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8371: 006d86b0 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8372: 0151d860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8373: 014e7930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8374: 0151d182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8375: 0144df8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip32 │ │ │ │ 8376: 0151b752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ - 8377: 0084f330 56 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ + 8377: 0084f224 56 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ 8378: 0151cdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8379: 014e869c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8380: 00adc790 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8381: 009b5d50 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8380: 00adc680 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8381: 009b5c40 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8382: 0151b796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_STE_DSTATE │ │ │ │ 8383: 014ee580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 8384: 014ea53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8385: 00ae3d98 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8385: 00ae3c88 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8386: 0151bce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8387: 0151cabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8388: 01437384 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmh │ │ │ │ 8389: 006c6d34 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8390: 00b300f0 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8390: 00b2ffe0 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8391: 002a2080 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8392: 014f47f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 8393: 007a15ec 124 FUNC GLOBAL DEFAULT 12 pmu_op_start │ │ │ │ - 8394: 008ec198 304 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 8395: 0099ee38 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8394: 008ec088 304 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 8395: 0099ed28 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8396: 0151bd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 8397: 01435518 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarb │ │ │ │ - 8398: 00b5fde4 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8398: 00b5fcd4 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8399: 014efe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8400: 014dc9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 8401: 00854cf4 212 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ + 8401: 00854be8 212 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ 8402: 014ebef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8403: 013bc67c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 8404: 01437300 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnms │ │ │ │ - 8405: 00995df8 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8406: 00b75f20 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8405: 00995ce8 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8406: 00b75e10 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8407: 002c02a4 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8408: 01435494 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarh │ │ │ │ - 8409: 0095bb8c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 8409: 0095ba7c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8410: 014e83dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8411: 002c1ff8 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8412: 00aad49c 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8412: 00aad38c 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8413: 01435830 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarb │ │ │ │ 8414: 014eb708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8415: 01437174 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmah │ │ │ │ 8416: 0053afd0 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8417: 0151b7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERRORN_DSTATE │ │ │ │ 8418: 014eeb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8419: 014f2600 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8420: 00929770 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8420: 00929660 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8421: 005290c4 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8422: 0151b934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8423: 014357ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarh │ │ │ │ 8424: 0151b9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8425: 00db0128 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8425: 00db0018 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8426: 002b565c 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8427: 00b196a8 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8428: 00b5bd38 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8429: 00ba5a88 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8427: 00b19598 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8428: 00b5bc28 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8429: 00ba5978 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8430: 0151cede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8431: 014370f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmas │ │ │ │ - 8432: 0091a2d8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 8432: 0091a1c8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8433: 014dfa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_HIT_EVENT │ │ │ │ 8434: 014ecdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 8435: 01435410 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarw │ │ │ │ - 8436: 00adc004 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8436: 00adbef4 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8437: 0151d92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8438: 00b8779c 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8438: 00b8768c 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8439: 006701d0 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8440: 0151b3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8441: 0151b6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8442: 014e985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8443: 002b5068 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8444: 014f33b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8445: 0151cbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8446: 01435728 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarw │ │ │ │ 8447: 0144fdf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u8 │ │ │ │ 8448: 00709384 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8449: 00afea70 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8449: 00afe960 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8450: 014f2fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 8451: 01449234 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_d │ │ │ │ - 8452: 00ac6ce4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8453: 00b75ffc 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8452: 00ac6bd4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8453: 00b75eec 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 8454: 0151b990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8455: 006840e8 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8456: 00b20d70 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8456: 00b20c60 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8457: 0143706c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmah │ │ │ │ 8458: 013bcc74 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8459: 0144933c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_h │ │ │ │ 8460: 014df97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RECORD_EVENT_EVENT │ │ │ │ 8461: 0151d030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8462: 014f3e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8463: 00752744 292 FUNC GLOBAL DEFAULT 12 allwinner_r40_bootrom_setup │ │ │ │ 8464: 005c9bd8 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8465: 0151c18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8466: 009b93fc 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8466: 009b92ec 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8467: 0151cd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8468: 014eb180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8469: 01436fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmas │ │ │ │ - 8470: 00b8c5bc 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8470: 00b8c4ac 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 8471: 014492b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_s │ │ │ │ - 8472: 009c236c 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8472: 009c225c 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8473: 014ee570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8474: 00b457f4 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8474: 00b456e4 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8475: 014e3acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 8476: 00922388 372 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 8476: 00922278 372 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 8477: 0151d61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8478: 0031a960 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8479: 00aa4484 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8480: 00a40898 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8481: 00ac8614 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8479: 00aa4374 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8480: 00a40788 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8481: 00ac8504 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8482: 014ddf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 8483: 00b34a24 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8484: 00b91dfc 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8483: 00b34914 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8484: 00b91cec 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8485: 0151cba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8486: 0151bf94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8487: 0151b32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8488: 00a3bd74 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8488: 00a3bc64 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8489: 006b53ac 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8490: 0151c5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8491: 014ed058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8492: 0151d33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8493: 007af760 104 FUNC GLOBAL DEFAULT 12 gen_gvec_ssra │ │ │ │ 8494: 002d8d10 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8495: 0151c24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8496: 014df2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8497: 006ca324 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8498: 00512fa0 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8499: 0151b922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8500: 00b280e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8500: 00b27fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8501: 002c6804 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8502: 002c0fa0 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8503: 00b63c4c 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8503: 00b63b3c 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8504: 014e0270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 8505: 0096ca2c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8506: 00dccd70 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8505: 0096c91c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 8506: 00dccc48 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8507: 014e1714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8508: 0031b654 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8509: 0151c078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8510: 014ecf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8511: 014f3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8512: 004af040 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8513: 014efda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8514: 002c0a10 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8515: 00a8a69c 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8515: 00a8a58c 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8516: 0142e9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarb │ │ │ │ 8517: 014264d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub8 │ │ │ │ 8518: 01427238 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsubaddx │ │ │ │ 8519: 006c6a30 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8520: 0151c162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 8521: 009450f0 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8522: 0085798c 372 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ - 8523: 00917528 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 8521: 00944fe0 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 8522: 0085787c 372 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ + 8523: 00917418 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 8524: 0142e954 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarh │ │ │ │ 8525: 006d9118 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8526: 0151c746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8527: 014e8d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8528: 0085640c 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ - 8529: 00b2d9ac 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8528: 008562fc 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ + 8529: 00b2d89c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8530: 0151d4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8531: 014f8668 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8532: 00aab5e4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8532: 00aab4d4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8533: 006ac800 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8534: 0051f630 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8535: 0151b4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8536: 0151b28c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8537: 0151c8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 8538: 0096385c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 8538: 0096374c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8539: 0151cac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8540: 014e1804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 8541: 00a84884 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8542: 00aac0cc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8541: 00a84774 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8542: 00aabfbc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8543: 002d0558 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8544: 014f3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8545: 0066a7bc 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8546: 0070c570 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ - 8547: 00857170 172 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ + 8547: 00857060 172 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ 8548: 0060e2d8 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8549: 014dfea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8550: 0142e8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarw │ │ │ │ 8551: 0070181c 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8552: 014de748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8553: 0151cd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8554: 0151cebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8555: 0151d19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8556: 00b73b24 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8556: 00b73a14 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8557: 014de224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ - 8558: 00863990 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ + 8558: 00863880 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ 8559: 014e3f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8560: 0151cdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8561: 00b631f0 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8561: 00b630e0 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8562: 0151de1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8563: 014dfe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ - 8564: 00863cb4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ + 8564: 00863ba4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ 8565: 014f4838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8566: 00995e98 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8566: 00995d88 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8567: 014e7200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ 8568: 014f2444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CTL_WRITE_EVENT │ │ │ │ - 8569: 0092614c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8569: 0092603c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8570: 01416838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8571: 003e8fa0 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8572: 006c1500 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8573: 0142f638 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqb │ │ │ │ 8574: 00668ecc 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8575: 014f8110 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8576: 014e859c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8577: 002fa8b0 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8578: 002b5288 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ 8579: 0142f5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqh │ │ │ │ - 8580: 00b113c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8581: 00b34138 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8582: 00ad7d70 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8580: 00b112b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8581: 00b34028 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8582: 00ad7c60 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8583: 014de554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8584: 00b5b90c 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8584: 00b5b7fc 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8585: 0151c2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8586: 006c6408 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8587: 00b222dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8587: 00b221cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8588: 002c57bc 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8589: 014f5b94 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8590: 014e4b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8591: 0151d6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8592: 0151d7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8593: 0139a760 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ - 8594: 008287ec 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ + 8594: 008286e0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ 8595: 0151d84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8596: 014eac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ 8597: 01446d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_b │ │ │ │ - 8598: 00addf78 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8598: 00adde68 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8599: 014e428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ - 8600: 0082f3b0 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ + 8600: 0082f2a4 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ 8601: 0142f530 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqw │ │ │ │ - 8602: 00849340 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ + 8602: 00849234 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ 8603: 014e7890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 8604: 00849494 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ - 8605: 00a02c60 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8604: 00849388 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ + 8605: 00a02b50 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8606: 014dfa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_IOVA_EVENT │ │ │ │ 8607: 01446c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_h │ │ │ │ 8608: 0151c70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8609: 008b9b3c 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8609: 008b9a2c 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8610: 002cf03c 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8611: 006c1af0 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8612: 009e04ec 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8612: 009e03dc 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8613: 014e01f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8614: 00b36f8c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8614: 00b36e7c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8615: 0151beb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8616: 002d5ef8 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8617: 014ecfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8618: 00afeb30 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8618: 00afea20 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8619: 0151d902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 8620: 00701238 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8621: 0151c658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8622: 014f4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ - 8623: 00859934 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ + 8623: 00859824 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ 8624: 014ea50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8625: 014ea1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8626: 0060e4ec 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8627: 005691dc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8628: 002c76b8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8629: 0151d50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8630: 0151cb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8631: 0151bb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8632: 0151bed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8633: 00b94684 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8633: 00b94574 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8634: 0151bf10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8635: 014dd300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8636: 009d17bc 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8636: 009d16ac 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8637: 002d8a70 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8638: 0151b245 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8639: 002d8ad0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8640: 009f8ee0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8640: 009f8dd0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8641: 014f315c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8642: 0151b654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8643: 00b95a5c 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8643: 00b9594c 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8644: 0151bd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 8645: 014dfb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_SILENCE_EVENT │ │ │ │ - 8646: 009ecd1c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8646: 009ecc0c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8647: 0066ba4c 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8648: 006c7d68 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8649: 014f06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8650: 014e0350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8651: 00b33da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8652: 00927be8 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8653: 00b46050 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8651: 00b33c90 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8652: 00927ad8 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8653: 00b45f40 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8654: 0066b1cc 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8655: 0151babe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8656: 00a26624 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8657: 00ace3e4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8658: 009d94b0 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8656: 00a26514 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8657: 00ace2d4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8658: 009d93a0 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8659: 006246c4 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8660: 00aa3230 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8660: 00aa3120 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8661: 0151ca40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 8662: 00de642c 52 OBJECT GLOBAL DEFAULT 21 vmstate_memory_hotplug │ │ │ │ - 8663: 0091eb28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8664: 00b7c43c 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8663: 0091ea18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 8664: 00b7c32c 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8665: 0151d102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8666: 0151b4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 8667: 014e4ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8668: 0151d43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8669: 014e3e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8670: 009f30dc 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8671: 00a24fb4 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8670: 009f2fcc 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8671: 00a24ea4 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8672: 002885b8 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8673: 0151b362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8674: 0151d68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8675: 014ecc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8676: 00b44f5c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8676: 00b44e4c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8677: 01414a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8678: 014ea73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8679: 00b68868 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8680: 00b8a1e4 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 8681: 00a94f70 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8679: 00b68758 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8680: 00b8a0d4 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8681: 00a94e60 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8682: 0151c872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8683: 00630f40 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8684: 014f2e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8685: 013bd384 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8686: 002c09a8 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8687: 00ddc814 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8687: 00ddc6ec 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8688: 003202c8 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8689: 0151b5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8690: 0151de42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8691: 009209dc 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8691: 009208cc 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8692: 014e53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8693: 0151d6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8694: 009f30cc 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8695: 00848df0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ - 8696: 008e4c8c 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 8694: 009f2fbc 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8695: 00848ce4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ + 8696: 008e4b7c 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8697: 014ea02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ - 8698: 00848f44 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ + 8698: 00848e38 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ 8699: 014e3d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8700: 0151b558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8701: 00b385f8 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8701: 00b384e8 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8702: 0151b66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8703: 0151b398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8704: 00322a4c 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8705: 0151c7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8706: 014e835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8707: 014e6e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8708: 014f0a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8709: 0151cc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8710: 014ecd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8711: 00925e24 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8711: 00925d14 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8712: 014f4c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8713: 0151d1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8714: 0151bc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8715: 00b47404 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8716: 0092c140 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8715: 00b472f4 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8716: 0092c030 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8717: 002c7764 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8718: 0151bc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8719: 009c2a74 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8720: 009590c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8719: 009c2964 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8720: 00958fb8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8721: 014e8ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8722: 002a4d9c 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8723: 0151be04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8724: 0151cd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8725: 008c515c 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8726: 00b32d14 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8725: 008c504c 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8726: 00b32c04 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8727: 0151c796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8728: 00b03204 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8728: 00b030f4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8729: 0151c496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8730: 00b41d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8730: 00b41c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8731: 014e6b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8732: 0151d6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8733: 00918ff8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8733: 00918ee8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8734: 0036c8c8 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8735: 0151d518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8736: 008a5890 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8737: 00a99c58 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8736: 008a5780 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8737: 00a99b48 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8738: 002cf3a8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8739: 014f3884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8740: 002c9844 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8741: 0151bf40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8742: 0151b9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8743: 014f3ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8744: 014eb958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8745: 009b3738 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8745: 009b3628 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8746: 013bc998 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8747: 014382fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsb │ │ │ │ 8748: 00526e98 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8749: 0151c366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8750: 0151c3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8751: 014ef334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8752: 014e6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8753: 0151bec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8754: 002ca3bc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8755: 01438278 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsh │ │ │ │ 8756: 0151befa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8757: 00d1c8a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8758: 00b1c5a0 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8759: 00a33ff0 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8760: 00addb28 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8757: 00d1c798 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8758: 00b1c490 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8759: 00a33ee0 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8760: 00adda18 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8761: 014e37dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8762: 002d159c 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8763: 0091ef54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8763: 0091ee44 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8764: 014149cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8765: 00b6465c 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8765: 00b6454c 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8766: 006aeb2c 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8767: 00a84984 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8767: 00a84874 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8768: 014f1fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8769: 00403090 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8770: 0060e450 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8771: 0151d022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8772: 0151cc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8773: 00b02140 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8773: 00b02030 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8774: 014f2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8775: 00b17b68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8775: 00b17a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8776: 014381f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsw │ │ │ │ 8777: 0151c730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8778: 00a323dc 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8778: 00a322cc 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8779: 014e03d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8780: 014e2598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8781: 0151c3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8782: 01418ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8783: 0151ccc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8784: 0151d81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8785: 00916160 368 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8785: 00916050 368 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8786: 0151c2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8787: 00acf9ac 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8787: 00acf89c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8788: 0151bf3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8789: 00b6394c 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8789: 00b6383c 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8790: 014e5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8791: 014f2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8792: 00ad6514 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8792: 00ad6404 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8793: 014f5220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8794: 014f0408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8795: 0151c1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8796: 00b9b24c 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8796: 00b9b13c 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8797: 014ed408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 8798: 00858a80 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ + 8798: 00858970 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ 8799: 0151b74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8800: 004a0a50 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8801: 00ae4e34 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8802: 008f2e2c 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8801: 00ae4d24 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8802: 008f2d1c 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8803: 007a4368 60 FUNC GLOBAL DEFAULT 12 write_kvmstate_to_list │ │ │ │ 8804: 0151b916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8805: 00b87a48 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8805: 00b87938 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8806: 0151cbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ - 8807: 008212b0 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsl │ │ │ │ - 8808: 008587e4 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ + 8807: 008211a4 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsl │ │ │ │ + 8808: 008586d4 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ 8809: 00decb50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8810: 00837e88 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ + 8810: 00837d7c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ 8811: 014f0358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ 8812: 0144fd74 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u16 │ │ │ │ - 8813: 00821360 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsq │ │ │ │ - 8814: 00b48b60 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8815: 00b85e34 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8813: 00821254 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsq │ │ │ │ + 8814: 00b48a50 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8815: 00b85d24 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8816: 014ec708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8817: 014e420c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8818: 014e49b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8819: 00ae6f70 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8819: 00ae6e60 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8820: 0070926c 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8821: 0145362c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_u32 │ │ │ │ - 8822: 0082116c 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsw │ │ │ │ + 8822: 00821060 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsw │ │ │ │ 8823: 014efd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8824: 009d0be0 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8825: 0085892c 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ - 8826: 008e2030 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8824: 009d0ad0 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8825: 0085881c 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ + 8826: 008e1f20 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8827: 014f1d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8828: 014ef584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8829: 0031ddf4 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8830: 004dc494 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8831: 00918edc 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8831: 00918dcc 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8832: 006b9794 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8833: 014e0934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8834: 00abeb2c 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8834: 00abea1c 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8835: 00514500 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8836: 002d31e0 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8837: 0151d2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8838: 002de300 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8839: 01438170 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddub │ │ │ │ - 8840: 00ae7cd4 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8840: 00ae7bc4 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8841: 0151b5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8842: 014de444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8843: 014538c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f16 │ │ │ │ - 8844: 009181f8 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8844: 009180e8 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8845: 0151ce60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8846: 014e62d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8847: 0068f4cc 456 FUNC GLOBAL DEFAULT 12 iommufd_backend_disconnect │ │ │ │ 8848: 014dde7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8849: 0151c224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ 8850: 014380ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduh │ │ │ │ 8851: 007b1540 152 FUNC GLOBAL DEFAULT 12 gen_gvec_ursqrte │ │ │ │ - 8852: 00d1c4d0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8852: 00d1c3c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8853: 0144c438 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddd │ │ │ │ 8854: 006dea3c 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8855: 014e5004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8856: 014f38b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8857: 0151d6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8858: 014f12c4 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8859: 00b35b64 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8859: 00b35a54 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8860: 0144c540 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddh │ │ │ │ 8861: 002c7808 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ 8862: 014263c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd16 │ │ │ │ - 8863: 00a27cd0 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8863: 00a27bc0 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8864: 014e4ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8865: 0095be68 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8865: 0095bd58 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8866: 006bbca0 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8867: 014f2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8868: 0037a368 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8869: 0151b8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8870: 002c0a30 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8871: 01438068 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduw │ │ │ │ 8872: 0151d0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_WRITE_DSTATE │ │ │ │ 8873: 0151cbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8874: 013b790c 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8875: 0144c4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcadds │ │ │ │ - 8876: 008d6354 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8876: 008d6244 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8877: 014ea04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8878: 006934ec 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8879: 014df7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_REG_UPDATE_EVENT │ │ │ │ 8880: 0151b4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8881: 002c0a20 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8882: 00944f28 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8883: 00933714 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8882: 00944e18 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8883: 00933604 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8884: 014e4a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8885: 0151c88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8886: 0151c2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8887: 014e6cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8888: 009f36b4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ - 8889: 00834a78 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ + 8888: 009f35a4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8889: 0083496c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ 8890: 0151c92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8891: 006d903c 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8892: 002d8bf0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8893: 0143241c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavh │ │ │ │ 8894: 0151cfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8895: 0151c45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8896: 014ec9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8897: 014dcbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8898: 014e40dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ 8899: 0142d010 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalarh │ │ │ │ - 8900: 009758ec 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8901: 00834b0c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ + 8900: 009757dc 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8901: 00834a00 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ 8902: 0144e640 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f32 │ │ │ │ - 8903: 00902a00 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8903: 009028f0 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8904: 0151c88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8905: 00b2f500 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8906: 00ad69a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8905: 00b2f3f0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8906: 00ad6898 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8907: 014effe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8908: 0151d34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8909: 009641b8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ - 8910: 00820b88 116 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sral │ │ │ │ + 8909: 009640a8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8910: 00820a7c 116 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sral │ │ │ │ 8911: 01432398 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavs │ │ │ │ 8912: 0151b3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8913: 006a1a64 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ - 8914: 00821070 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packul │ │ │ │ + 8914: 00820f64 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packul │ │ │ │ 8915: 014ddb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8916: 01414948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8917: 0053e670 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ - 8918: 008636fc 192 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ + 8918: 008635ec 192 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ 8919: 0142cf8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalars │ │ │ │ 8920: 014e9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8921: 0151c58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ - 8922: 00820bfc 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraq │ │ │ │ - 8923: 00821120 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuq │ │ │ │ + 8922: 00820af0 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraq │ │ │ │ + 8923: 00821014 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuq │ │ │ │ 8924: 0151b2a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8925: 0065e37c 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ - 8926: 00853d60 600 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ - 8927: 00834bcc 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ + 8926: 00853c54 600 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ + 8927: 00834ac0 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ 8928: 0151be32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8929: 00d400d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8930: 0098bdd8 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8929: 00d3ffc0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8930: 0098bcc8 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8931: 0151d688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8932: 014f0ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8933: 002a1d98 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8934: 00820f2c 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuw │ │ │ │ - 8935: 00820ab4 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraw │ │ │ │ - 8936: 00995990 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8934: 00820e20 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuw │ │ │ │ + 8935: 008209a8 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraw │ │ │ │ + 8936: 00995880 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8937: 0151b900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8938: 014e345c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8939: 0151c95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8940: 0151bd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8941: 0066d5e0 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8942: 0151b91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8943: 006a163c 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8944: 0151c98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8945: 00973d1c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8945: 00973c0c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8946: 0151ba4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8947: 00a98bb0 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8947: 00a98aa0 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8948: 0151cf92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ 8949: 0145383c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f32 │ │ │ │ - 8950: 00b3f254 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8950: 00b3f144 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8951: 0151d3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8952: 01416310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8953: 00920658 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8954: 00a820d8 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8953: 00920548 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8954: 00a81fc8 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8955: 0151b259 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8956: 00523418 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8957: 00b544f0 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8957: 00b543e0 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8958: 0065c2d0 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8959: 0030d7b4 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8960: 008f4684 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8960: 008f4574 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8961: 014e8d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8962: 0151b5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8963: 00b34e40 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8964: 00a34720 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8965: 009e4518 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8963: 00b34d30 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8964: 00a34610 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8965: 009e4408 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8966: 00639e18 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ - 8967: 007b7208 364 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ + 8967: 007b7228 364 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ 8968: 014df43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8969: 014461bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmul_b │ │ │ │ 8970: 0151b8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8971: 0037a3cc 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8972: 0048d880 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8973: 0151be0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8974: 0066cf14 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8975: 008e47c4 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8975: 008e46b4 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8976: 014df010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8977: 00a945e0 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8978: 009bf9b8 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8979: 00b5a690 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8977: 00a944d0 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8978: 009bf8a8 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8979: 00b5a580 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8980: 0151d600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8981: 014ec878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8982: 0143ccb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbic │ │ │ │ 8983: 0151b4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8984: 0151cd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8985: 013bac10 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8986: 00b4251c 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8986: 00b4240c 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8987: 0028cdac 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8988: 0151c48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8989: 0151d384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 8990: 00973e44 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8990: 00973d34 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8991: 014de838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8992: 00a9dc10 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8992: 00a9db00 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8993: 0031c688 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8994: 002bfca0 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8995: 014dfdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8996: 0068433c 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8997: 0151bb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8998: 0099e2ec 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8998: 0099e1dc 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8999: 014f1578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 9000: 014e389c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 9001: 00ad3c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 9001: 00ad3b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 9002: 014e33dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 9003: 00901cac 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 9004: 00ad06bc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 9003: 00901b9c 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 9004: 00ad05ac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 9005: 014eed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 9006: 014f06a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 9007: 014e97ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 9008: 00859c14 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ - 9009: 00ae6908 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 9010: 009d7f60 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 9008: 00859b04 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ + 9009: 00ae67f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 9010: 009d7e50 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 9011: 006eb060 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 9012: 0150ab00 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 9013: 0151cb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 9014: 00ac2768 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 9015: 009fa218 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 9014: 00ac2658 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 9015: 009fa108 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 9016: 0151d720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 9017: 014de3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 9018: 0151bdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 9019: 0151bf6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 9020: 0093b9dc 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 9020: 0093b8cc 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 9021: 0151d1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ - 9022: 00820574 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstb │ │ │ │ + 9022: 00820468 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstb │ │ │ │ 9023: 014de504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 9024: 002bb0f0 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 9025: 00b23ce0 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 9026: 00a03e40 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 9025: 00b23bd0 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 9026: 00a03d30 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 9027: 0151d24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 9028: 01412530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 9029: 014f5340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 9030: 0151cfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 9031: 0036880c 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 9032: 0087ab80 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 9032: 0087aa70 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 9033: 0151d308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 9034: 00aaf2dc 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 9034: 00aaf1cc 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 9035: 0151c9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ - 9036: 00820620 8 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstl │ │ │ │ + 9036: 00820514 8 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstl │ │ │ │ 9037: 00692d40 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 9038: 00aadc08 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 9038: 00aadaf8 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 9039: 0151ba96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 9040: 014ec5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 9041: 0098adb0 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 9041: 0098aca0 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 9042: 0151bdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 9043: 0151d4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 9044: 002ddba8 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 9045: 014e880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 9046: 003813c8 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 9047: 014e96fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 9048: 00ba401c 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 9048: 00ba3f0c 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 9049: 0143b584 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsb │ │ │ │ 9050: 0036b9c4 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 9051: 0151c49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 9052: 008fe778 652 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 9052: 008fe668 652 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 9053: 014e5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 9054: 0151b568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 9055: 014e3b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 9056: 0151d7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 9057: 0151b71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 9058: 014e1b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 9059: 01411cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ - 9060: 008205d4 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstw │ │ │ │ + 9060: 008204c8 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstw │ │ │ │ 9061: 01427868 132 OBJECT GLOBAL DEFAULT 24 helper_info_ror_cc │ │ │ │ 9062: 0143b500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsh │ │ │ │ 9063: 0151bf6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 9064: 014ef098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 9065: 0151ce0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 9066: 014e11f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 9067: 013ba4bc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 9068: 00b546b8 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 9068: 00b545a8 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 9069: 0141a6c4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 9070: 00ae4fc4 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 9070: 00ae4eb4 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 9071: 0151b5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 9072: 01445a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_b │ │ │ │ 9073: 0141a6e4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 9074: 003c8a10 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 9075: 0141a724 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 9076: 005248c4 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 9077: 01445874 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_d │ │ │ │ - 9078: 00a84ef0 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 9078: 00a84de0 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 9079: 014f3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 9080: 00b6e338 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 9080: 00b6e228 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ 9081: 0144e538 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f64 │ │ │ │ 9082: 0144597c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_h │ │ │ │ - 9083: 00ad833c 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 9083: 00ad822c 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 9084: 014dc8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 9085: 0151b378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 9086: 00407ecc 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 9087: 014eb608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 9088: 00b5c1b0 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 9089: 0095e6a8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 9088: 00b5c0a0 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 9089: 0095e598 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 9090: 0143b47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsw │ │ │ │ 9091: 014f0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9092: 00797428 44 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff │ │ │ │ 9093: 014ee040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 9094: 00369224 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 9095: 002b8c58 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 9096: 00adae38 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 9096: 00adad28 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 9097: 014458f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_s │ │ │ │ 9098: 0151b69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 9099: 014f4000 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 9100: 009cd854 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 9100: 009cd744 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 9101: 014568b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt_pair │ │ │ │ - 9102: 00957474 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 9102: 00957364 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 9103: 0151de96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 9104: 005276d0 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 9105: 009cfcc0 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 9106: 00ba3f30 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 9105: 009cfbb0 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 9106: 00ba3e20 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 9107: 014e8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 9108: 00aa1e10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 9108: 00aa1d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 9109: 0151b9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 9110: 006b52f8 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 9111: 0098c094 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 9111: 0098bf84 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 9112: 014eb8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 9113: 014e9d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 9114: 0082d124 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ + 9114: 0082d018 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ 9115: 0052561c 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 9116: 00aa3178 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 9116: 00aa3068 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 9117: 0040d2d4 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 9118: 014ed578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 9119: 0151d362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 9120: 0151d830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 9121: 00ba3e14 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 9121: 00ba3d04 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 9122: 01453734 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f64 │ │ │ │ - 9123: 00b98204 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 9123: 00b980f4 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 9124: 014e3cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 9125: 00b491a4 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ - 9126: 0082d1a0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ + 9125: 00b49094 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 9126: 0082d094 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ 9127: 0151c5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 9128: 0151d510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 9129: 014e4c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 9130: 014f3130 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 9131: 014ea27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 9132: 0151b914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 9133: 002ca610 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 9134: 002bb1fc 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 9135: 00aec768 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 9136: 00ad3df4 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 9135: 00aec658 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 9136: 00ad3ce4 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 9137: 00706498 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 9138: 00b5aaec 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 9138: 00b5a9dc 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 9139: 002d75a4 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 9140: 00b5c080 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 9141: 009cd8b8 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 9140: 00b5bf70 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 9141: 009cd7a8 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 9142: 0151d8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 9143: 0151b492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 9144: 0151bfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 9145: 0151bd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 9146: 014e356c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 9147: 002be8d4 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 9148: 0038d258 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 9149: 0151cd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 9150: 002dcda8 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 9151: 0151cfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 9152: 00b19118 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 9152: 00b19008 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 9153: 0031ef9c 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 9154: 014dd4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 9155: 0150a9d4 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 9156: 014ecb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 9157: 0082d238 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ - 9158: 00b36664 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 9157: 0082d12c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ + 9158: 00b36554 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 9159: 0040358c 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 9160: 0151c00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 9161: 014eb000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 9162: 0143b3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddub │ │ │ │ 9163: 014f28bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 9164: 00ade434 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 9165: 00a8671c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 9164: 00ade324 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 9165: 00a8660c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 9166: 006705f0 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 9167: 0151c750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 9168: 0143b374 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduh │ │ │ │ - 9169: 0096f914 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 9170: 0089d27c 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 9169: 0096f804 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 9170: 0089d16c 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 9171: 0151b788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_TT_DSTATE │ │ │ │ 9172: 00402670 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 9173: 00b89ee0 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 9173: 00b89dd0 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 9174: 0066a860 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 9175: 00939a28 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 9175: 00939918 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 9176: 0151b7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_DSTATE │ │ │ │ 9177: 00481880 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 9178: 00b7780c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 9179: 00b1158c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 9180: 00a9d8b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 9181: 00ab74d8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 9178: 00b776fc 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 9179: 00b1147c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 9180: 00a9d7a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 9181: 00ab73c8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 9182: 014f3a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 9183: 013bd6f8 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 9184: 00963de0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 9184: 00963cd0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 9185: 014e2728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 9186: 014f2a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 9187: 014f0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 9188: 00955f50 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 9188: 00955e40 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 9189: 0143b2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduw │ │ │ │ 9190: 0062ff48 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 9191: 014e78c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 9192: 00a643cc 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 9192: 00a642bc 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 9193: 014e2828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 9194: 00a99998 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 9194: 00a99888 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 9195: 0151b35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 9196: 014e4f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 9197: 004dc408 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 9198: 014165a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 9199: 00b33ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ - 9200: 0086f304 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ + 9199: 00b33bd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 9200: 0086f1f4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ 9201: 003e8dd0 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 9202: 0151d528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 9203: 00945a2c 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 9203: 0094591c 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 9204: 0151c1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 9205: 014ddc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 9206: 00374624 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ - 9207: 007d2f44 208 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ + 9207: 007d2ee4 208 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ 9208: 0151b96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ - 9209: 0084f0b4 100 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ - 9210: 0086c128 76 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ + 9209: 0084efa8 100 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ + 9210: 0086c018 76 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ 9211: 0144b2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_h │ │ │ │ 9212: 0151ccec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 9213: 0082d2d8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ - 9214: 008b5330 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 9213: 0082d1cc 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ + 9214: 008b5220 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 9215: 007af4fc 96 FUNC GLOBAL DEFAULT 12 gen_gvec_ceq0 │ │ │ │ 9216: 0151d29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 9217: 014e7560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 9218: 0066b28c 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ 9219: 01433418 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxb │ │ │ │ - 9220: 00b54878 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 9221: 00b025f4 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 9220: 00b54768 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 9221: 00b024e4 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 9222: 002dd07c 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 9223: 00b49e5c 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ - 9224: 0082d354 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ - 9225: 0086bfa4 164 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ + 9223: 00b49d4c 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 9224: 0082d248 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ + 9225: 0086be94 164 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ 9226: 014e67c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 9227: 009be7e8 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 9227: 009be6d8 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 9228: 0151c538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 9229: 004e2cd8 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 9230: 014f4120 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 9231: 01433394 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxh │ │ │ │ - 9232: 00aa7238 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 9232: 00aa7128 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 9233: 0144b22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_s │ │ │ │ 9234: 0151c43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 9235: 014f44d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 9236: 014edf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 9237: 01414ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 9238: 00327bc4 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 9239: 00a008e4 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ - 9240: 00849098 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ + 9239: 00a007d4 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 9240: 00848f8c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ 9241: 0141607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 9242: 0151d100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 9243: 00b11ae8 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 9243: 00b119d8 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 9244: 00709dd8 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 9245: 0151b3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 9246: 00b26ff4 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ - 9247: 00848b48 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ + 9246: 00b26ee4 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 9247: 00848a3c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ 9248: 0151c73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 9249: 014e47b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ - 9250: 0082d3ec 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ + 9250: 0082d2e0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ 9251: 00378b54 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 9252: 00d41b44 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 9252: 00d41a34 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 9253: 01433310 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxw │ │ │ │ - 9254: 0095b898 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 9254: 0095b788 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 9255: 014e25f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 9256: 00321284 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 9257: 0151d1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 9258: 00b20524 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 9258: 00b20414 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 9259: 006aa71c 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 9260: 0151b974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 9261: 014e89cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 9262: 01415104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 9263: 00dccd40 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 9263: 00dccc18 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 9264: 014e831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 9265: 0151de86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 9266: 01448f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_h │ │ │ │ 9267: 014e6360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 9268: 0151d926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 9269: 0151b24f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 9270: 0151bb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 9271: 014f4230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 9272: 00b0aa9c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 9273: 008b608c 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 9272: 00b0a98c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 9273: 008b5f7c 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 9274: 014de664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 9275: 014e34bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 9276: 00624578 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 9277: 00adb0ec 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 9277: 00adafdc 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 9278: 014f05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 9279: 009cf774 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 9279: 009cf664 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 9280: 014efd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 9281: 0151bacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 9282: 00b743f8 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 9282: 00b742e8 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 9283: 014e1d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 9284: 00dbdc44 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ - 9285: 00b02f9c 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 9286: 00ac718c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 9287: 00af4f00 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 9284: 00dbdb34 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ + 9285: 00b02e8c 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 9286: 00ac707c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 9287: 00af4df0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 9288: 014e7250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 9289: 014e0994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 9290: 01448e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_s │ │ │ │ 9291: 014f0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 9292: 0151bd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 9293: 014e96ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 9294: 002bb2fc 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 9295: 0151d0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ - 9296: 0091d940 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 9297: 00bada38 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 9296: 0091d830 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 9297: 00bad928 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 9298: 0151c014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 9299: 014ea57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 9300: 01446e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_d │ │ │ │ - 9301: 009de1a4 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 9302: 0095ea38 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 9301: 009de094 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 9302: 0095e928 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 9303: 0151d06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 9304: 0151c88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 9305: 008feb98 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 9306: 009be7b4 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 9305: 008fea88 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 9306: 009be6a4 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 9307: 0151b5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 9308: 0151b566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 9309: 00972fd8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 9310: 00aed064 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 9309: 00972ec8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 9310: 00aecf54 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 9311: 014eb738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 9312: 014ed2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 9313: 01425768 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome │ │ │ │ 9314: 0151bea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 9315: 014dd450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 9316: 0151d51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 9317: 0151c61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -9327,901 +9327,901 @@ │ │ │ │ 9323: 0151bdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 9324: 006b6208 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 9325: 014ec9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 9326: 01446f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_s │ │ │ │ 9327: 0151d620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 9328: 002e0ec4 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 9329: 014f18dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 9330: 009ce7e8 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 9330: 009ce6d8 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 9331: 0151b660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9332: 014eb508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9333: 009aa908 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9333: 009aa7f8 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9334: 014e5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 9335: 009736b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 9335: 009735a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9336: 014dd5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9337: 007b119c 140 FUNC GLOBAL DEFAULT 12 gen_gvec_saddlp │ │ │ │ 9338: 0151b9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9339: 0151d35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9340: 014ef3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9341: 014356a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarb │ │ │ │ 9342: 005bcca4 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9343: 00a26be8 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9344: 008491ec 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ - 9345: 009c20b8 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9346: 00ae77cc 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 9347: 0095978c 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 9343: 00a26ad8 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9344: 008490e0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ + 9345: 009c1fa8 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9346: 00ae76bc 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9347: 0095967c 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 9348: 0151db10 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 9349: 00adb7ec 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9349: 00adb6dc 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9350: 0151b600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9351: 00848c9c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ - 9352: 00b3c100 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9353: 00b9aaec 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9351: 00848b90 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ + 9352: 00b3bff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9353: 00b9a9dc 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9354: 006e6ec4 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 9355: 0073f334 356 FUNC GLOBAL DEFAULT 12 armv7m_load_kernel │ │ │ │ 9356: 01435620 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarh │ │ │ │ - 9357: 00af01d0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9358: 00b343dc 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9357: 00af00c0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9358: 00b342cc 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9359: 014efcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9360: 00b85b28 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9360: 00b85a18 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9361: 014f40f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9362: 0151dec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9363: 0151c120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9364: 0151c274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9365: 00b32480 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9365: 00b32370 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9366: 0151bbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9367: 00830508 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ - 9368: 008b9974 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ - 9369: 007d3014 176 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ + 9367: 008303fc 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ + 9368: 008b9864 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9369: 007d2fb4 176 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ 9370: 014277e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_cc │ │ │ │ 9371: 0151d02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 9372: 00973440 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 9372: 00973330 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9373: 014ee640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9374: 0151c3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9375: 00405bb4 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ - 9376: 008305cc 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ + 9376: 008304c0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ 9377: 014f434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9378: 0143559c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarw │ │ │ │ 9379: 006e6a0c 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9380: 002d8894 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9381: 006e6084 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9382: 014e1f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9383: 014dd320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9384: 00dccd48 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9384: 00dccc20 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9385: 014e4a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9386: 014f2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9387: 0151d6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9388: 014ef4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9389: 0151d0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9390: 0151c37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9391: 0151bec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9392: 014e3cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9393: 006b2f90 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9394: 014ebe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 9395: 008ee400 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9396: 0099c88c 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9395: 008ee2f0 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 9396: 0099c77c 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9397: 014e03a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9398: 008306a8 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ + 9398: 0083059c 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ 9399: 0151bab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9400: 014df51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9401: 002c3690 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9402: 0030e0e4 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9403: 0151cec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 9404: 00972bec 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 9404: 00972adc 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9405: 013bc7a0 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9406: 0151d788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9407: 009ccdb0 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9407: 009ccca0 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9408: 014e5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9409: 0151bab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9410: 00afcd94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9411: 00b2cd54 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9410: 00afcc84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9411: 00b2cc44 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9412: 002df504 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9413: 00ab7304 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9413: 00ab71f4 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9414: 0070eefc 316 FUNC GLOBAL DEFAULT 12 arm_set_cpu_off │ │ │ │ 9415: 002d7488 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9416: 00ae69c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9417: 00b219bc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9418: 00b41a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9416: 00ae68b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9417: 00b218ac 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9418: 00b4193c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9419: 0143e890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev16b │ │ │ │ - 9420: 00841978 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ + 9420: 0084186c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ 9421: 014f2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9422: 014e2648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9423: 003696ac 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9424: 014f0518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9425: 00ba5af8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9425: 00ba59e8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9426: 00302ffc 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ - 9427: 007bb87c 144 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ + 9427: 007bb89c 144 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ 9428: 014ebff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9429: 00516c00 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9430: 002f62f8 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9431: 00b3a1d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9431: 00b3a0c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9432: 002d9528 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 9433: 0095902c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 9434: 0083868c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ - 9435: 00ba3840 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 9433: 00958f1c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 9434: 00838580 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ + 9435: 00ba3730 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 9436: 0151cafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9437: 00841ad0 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ - 9438: 00b6639c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 9439: 00b82908 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9437: 008419c4 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ + 9438: 00b6628c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 9439: 00b827f8 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9440: 002cd7ec 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9441: 00ba4654 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 9442: 008dd194 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 9443: 0083871c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ - 9444: 009e3f40 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9441: 00ba4544 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9442: 008dd084 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 9443: 00838610 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ + 9444: 009e3e30 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 9445: 0151d5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9446: 014ead30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9447: 002b3950 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9448: 01426b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub16 │ │ │ │ 9449: 00432018 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 9450: 002bef98 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 9451: 009705a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 9451: 00970494 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 9452: 014259fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshl │ │ │ │ 9453: 0143262c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvh │ │ │ │ 9454: 0151d604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9455: 00706858 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9456: 0143850c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbh │ │ │ │ 9457: 0151c934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ - 9458: 008387ac 140 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ + 9458: 008386a0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ 9459: 01413df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9460: 014f0368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9461: 009eb3b0 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9461: 009eb2a0 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9462: 014e1124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9463: 009e45e4 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9463: 009e44d4 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9464: 0151d58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9465: 0151d5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9466: 014dd4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9467: 0151bf76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9468: 01449e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_d │ │ │ │ 9469: 014de214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9470: 014325a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvs │ │ │ │ - 9471: 00b3aad0 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9471: 00b3a9c0 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9472: 01449f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_h │ │ │ │ 9473: 0151d0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9474: 00af36dc 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9475: 00aced48 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9474: 00af35cc 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9475: 00acec38 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9476: 014f1128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9477: 0151b2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9478: 005217ec 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ 9479: 01438488 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbw │ │ │ │ - 9480: 0085e050 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ - 9481: 009e3ee4 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9480: 0085df40 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ + 9481: 009e3dd4 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9482: 014edd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9483: 014e2988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9484: 014139d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9485: 00ad0bd0 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9485: 00ad0ac0 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9486: 014e41fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ - 9487: 0085ded0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ + 9487: 0085ddc0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ 9488: 014e36cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 9489: 00820898 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srll │ │ │ │ + 9489: 0082078c 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srll │ │ │ │ 9490: 014e2d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9491: 0151b92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9492: 00368ef0 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9493: 01449f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_s │ │ │ │ 9494: 0151ca58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9495: 00996318 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 9496: 0095bcd8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9497: 00b54a14 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9498: 00b5cf00 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9495: 00996208 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9496: 0095bbc8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 9497: 00b54904 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9498: 00b5cdf0 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9499: 0151c6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9500: 00519b08 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 9501: 0095e9d0 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9502: 00b19db8 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9501: 0095e8c0 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 9502: 00b19ca8 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9503: 00528528 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9504: 00dccd0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9505: 008208e8 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlq │ │ │ │ - 9506: 00b8c8dc 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ - 9507: 00852fd0 104 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ + 9504: 00dccbe4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9505: 008207dc 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlq │ │ │ │ + 9506: 00b8c7cc 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9507: 00852ec4 104 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ 9508: 014de7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9509: 01432524 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvh │ │ │ │ 9510: 002a3d78 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ - 9511: 0085df90 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ + 9511: 0085de80 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ 9512: 0151bd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9513: 0151be64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9514: 014dd9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ - 9515: 008207b4 228 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlw │ │ │ │ + 9515: 008206a8 228 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlw │ │ │ │ 9516: 002b8a4c 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9517: 002b9758 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9518: 013bcd88 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9519: 0087ac44 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9519: 0087ab34 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9520: 0151c96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9521: 00af84a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9522: 00b2c228 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9521: 00af8394 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9522: 00b2c118 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9523: 0151d1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9524: 014f38d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9525: 014e9b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9526: 01422ac0 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9527: 014e1e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9528: 0065c000 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9529: 0066a310 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9530: 00af0b80 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9530: 00af0a70 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9531: 014324a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvs │ │ │ │ 9532: 0151bd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9533: 009ab3d8 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ - 9534: 008556e8 124 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ + 9533: 009ab2c8 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9534: 008555d8 124 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ 9535: 0151bd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 9536: 0091bd84 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9537: 00b47b08 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ - 9538: 008575c4 296 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ + 9536: 0091bc74 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 9537: 00b479f8 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9538: 008574b4 296 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ 9539: 012f5a24 52 OBJECT GLOBAL DEFAULT 21 vmstate_mphi_state │ │ │ │ 9540: 002cd898 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9541: 00b34514 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 9542: 00838838 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ + 9541: 00b34404 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9542: 0083872c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ 9543: 00dec74c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9544: 0031dcac 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9545: 00856264 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ - 9546: 0091cc2c 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9547: 00b5c27c 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9545: 00856154 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ + 9546: 0091cb1c 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 9547: 00b5c16c 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9548: 006c02b8 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9549: 014e9dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9550: 008388b4 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ - 9551: 00b76010 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9550: 008387a8 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ + 9551: 00b75f00 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9552: 0151c1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9553: 014edda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9554: 0050beac 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9555: 0151c4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9556: 0151c184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9557: 0151ce02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9558: 006a4f4c 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9559: 0031f38c 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9560: 0151cf2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 9561: 00609dec 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 9562: 00973934 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 9562: 00973824 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9563: 014e0180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9564: 0083e96c 152 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ - 9565: 00b38998 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9564: 0083e860 152 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ + 9565: 00b38888 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9566: 002bf7b4 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ - 9567: 00856fc4 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ + 9567: 00856eb4 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ 9568: 006f2dc4 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9569: 009209c0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9569: 009208b0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9570: 0151bfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9571: 0151b9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9572: 014eba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9573: 0151d38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9574: 009ecec0 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9574: 009ecdb0 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9575: 01413d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9576: 014dfe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9577: 014f4cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9578: 008f62b8 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9578: 008f61a8 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9579: 014e63a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9580: 00995770 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ - 9581: 00838934 120 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ + 9580: 00995660 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9581: 00838828 120 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ 9582: 0065e8a0 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9583: 00323d40 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9584: 014ea40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9585: 0151b562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9586: 014e26f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9587: 01444980 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_b │ │ │ │ 9588: 0151b2a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9589: 014ed4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9590: 014447f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_d │ │ │ │ 9591: 0065b66c 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9592: 01458d0c 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9593: 0151bbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9594: 00b25214 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ - 9595: 0086a454 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ + 9594: 00b25104 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9595: 0086a344 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ 9596: 0037ccdc 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9597: 014448fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_h │ │ │ │ - 9598: 0086a6a0 244 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ + 9598: 0086a590 244 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ 9599: 014e960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9600: 014f201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9601: 014f4aac 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9602: 00925ee0 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9603: 00b147e8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9602: 00925dd0 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9603: 00b146d8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9604: 0031b288 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9605: 0141394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ - 9606: 0086a514 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ + 9606: 0086a404 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ 9607: 01452630 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u16 │ │ │ │ 9608: 014e19e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9609: 0151ceee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 9610: 0095bc48 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 9611: 008f4f78 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 9610: 0095bb38 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 9611: 008f4e68 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9612: 0051df6c 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 9613: 00b4779c 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9613: 00b4768c 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9614: 014ede60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9615: 013ba468 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 9616: 008e2480 780 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 9616: 008e2370 780 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9617: 014ee5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 9618: 0151c610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9619: 01444878 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_s │ │ │ │ 9620: 014f0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9621: 0151c5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9622: 0031c96c 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9623: 00b05d00 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9624: 00853380 140 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ - 9625: 008d62e8 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9626: 0083a74c 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ - 9627: 0086a5d8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ - 9628: 00934f40 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9623: 00b05bf0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9624: 00853274 140 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ + 9625: 008d61d8 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9626: 0083a640 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ + 9627: 0086a4c8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ + 9628: 00934e30 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9629: 013bc880 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9630: 00b4854c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9630: 00b4843c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9631: 003e9b88 88 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9632: 00b0b93c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9633: 00b63574 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9632: 00b0b82c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9633: 00b63464 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9634: 0151d4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9635: 007089ac 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ - 9636: 0083a868 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ + 9636: 0083a75c 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ 9637: 0151d44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9638: 0151ceaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9639: 00b1d1b8 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9639: 00b1d0a8 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9640: 002d8834 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9641: 00a41264 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9642: 009ec67c 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9641: 00a41154 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9642: 009ec56c 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9643: 002a1f34 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9644: 0043eb78 8 FUNC GLOBAL DEFAULT 12 led_get_intensity │ │ │ │ 9645: 002dcb58 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9646: 00526cdc 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9647: 0151c9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9648: 0151d42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9649: 0051735c 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9650: 014eb220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9651: 00b14364 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9651: 00b14254 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9652: 0151b8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 9653: 0097328c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9654: 00ab5a44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9655: 00a89174 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9653: 0097317c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 9654: 00ab5934 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9655: 00a89064 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9656: 014f4270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9657: 00afcea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 9658: 008ef580 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 9657: 00afcd98 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9658: 008ef470 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9659: 0036e4ec 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9660: 0151c5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9661: 014eb568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9662: 00bab524 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9662: 00bab414 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9663: 002cd478 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9664: 0151d296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9665: 014e1c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9666: 014ea7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9667: 014def10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9668: 0151bf24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ - 9669: 0084a4ec 176 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ - 9670: 0085af54 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ + 9669: 0084a3e0 176 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ + 9670: 0085ae44 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ 9671: 0151b79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_MMIO_DSTATE │ │ │ │ 9672: 014efbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ - 9673: 0083a998 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ + 9673: 0083a88c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ 9674: 0151c654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9675: 014e7350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9676: 0092cee4 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9676: 0092cdd4 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9677: 006529f4 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9678: 003c96f8 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9679: 002d5f84 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9680: 0151c14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ - 9681: 0085adcc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ - 9682: 0086e3a8 36 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ + 9681: 0085acbc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ + 9682: 0086e298 36 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ 9683: 01430c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsb │ │ │ │ 9684: 0151c502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9685: 0050c12c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9686: 014e6610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9687: 0151b832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9688: 0151bbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9689: 00b8a2f8 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9689: 00b8a1e8 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9690: 01512b78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9691: 0040d5e0 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9692: 01430be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsh │ │ │ │ 9693: 014e4f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9694: 008b61f0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9694: 008b60e0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9695: 014eae80 16 OBJECT GLOBAL DEFAULT 24 hw_sensor_trace_events │ │ │ │ - 9696: 0085ae90 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ + 9696: 0085ad80 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ 9697: 003c8698 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 9698: 0060ca54 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9699: 0151cb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9700: 0151cccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9701: 014eb518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9702: 00658490 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9703: 00b00f40 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9704: 00b2c004 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9703: 00b00e30 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9704: 00b2bef4 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9705: 0139a930 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9706: 00aecef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9707: 00ade1fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 9708: 00973b38 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 9706: 00aecde4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9707: 00ade0ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9708: 00973a28 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9709: 0151b7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9710: 008b2ef0 484 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9711: 00a82740 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9710: 008b2de0 484 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9711: 00a82630 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9712: 0151b972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9713: 0151b9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ - 9714: 0084f99c 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ + 9714: 0084f890 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ 9715: 0151b5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9716: 014f1b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9717: 006c0938 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9718: 014ed308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9719: 009913e4 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9720: 00b74518 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9719: 009912d4 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9720: 00b74408 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9721: 014eeff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9722: 00b86344 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9722: 00b86234 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9723: 01452528 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u32 │ │ │ │ - 9724: 00b182f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9724: 00b181e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9725: 014e335c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9726: 0144a4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_d │ │ │ │ - 9727: 00b91224 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9727: 00b91114 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9728: 014e70b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9729: 014f44c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9730: 002cd948 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9731: 0151c8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9732: 0092fdd4 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9732: 0092fcc4 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9733: 0144a5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_h │ │ │ │ 9734: 006c732c 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9735: 0151bb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_READ_DSTATE │ │ │ │ - 9736: 00ada748 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9737: 00a26f04 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9736: 00ada638 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9737: 00a26df4 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9738: 0151c30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9739: 002d67cc 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9740: 0151d6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 9741: 0151c47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9742: 0151d2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9743: 014f892c 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9744: 014f05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9745: 014dd790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9746: 00ae0afc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9746: 00ae09ec 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9747: 014e5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9748: 014e8a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9749: 002c6d70 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9750: 0083a408 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ - 9751: 00acbbb8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9750: 0083a2fc 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ + 9751: 00acbaa8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9752: 0151c94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9753: 00a63e9c 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9753: 00a63d8c 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9754: 014e1844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9755: 0143d99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_sh │ │ │ │ 9756: 014e1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9757: 00ac145c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9757: 00ac134c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9758: 0144a548 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_s │ │ │ │ - 9759: 00903e18 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9759: 00903d08 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9760: 002dcb6c 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9761: 00d400b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9761: 00d3ffa4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9762: 002bff2c 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9763: 00ba585c 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9763: 00ba574c 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9764: 005057b0 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9765: 00b41fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9766: 00ba5e90 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ - 9767: 0083a50c 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ + 9765: 00b41ea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9766: 00ba5d80 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9767: 0083a400 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ 9768: 00433ad4 80 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9769: 00931d44 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9769: 00931c34 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9770: 00522e94 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9771: 00ab25d8 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9771: 00ab24c8 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9772: 0151b648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9773: 00302378 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9774: 009fa660 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9775: 00aec934 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9774: 009fa550 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9775: 00aec824 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9776: 01413ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9777: 00400b7c 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9778: 0043aeb8 736 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9779: 00a9c3dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 9780: 008dc82c 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 9779: 00a9c2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9780: 008dc71c 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9781: 0151b43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9782: 014e0d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9783: 0143d894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_ss │ │ │ │ 9784: 013bd584 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9785: 00975288 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9785: 00975178 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9786: 0151cc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9787: 00334274 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9788: 014ea4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9789: 00b3d210 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9789: 00b3d100 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9790: 004da89c 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9791: 014deaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ - 9792: 0083a638 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ + 9792: 0083a52c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ 9793: 0151cfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ - 9794: 0084ee8c 56 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ + 9794: 0084ed80 56 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ 9795: 014138c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ - 9796: 0084f1b4 100 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ + 9796: 0084f0a8 100 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ 9797: 01430b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltub │ │ │ │ 9798: 005c8fa4 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9799: 014ddf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9800: 009fb5c8 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9801: 009cff0c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9800: 009fb4b8 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9801: 009cfdfc 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9802: 014dd680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9803: 0151b572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9804: 00912a84 188 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9805: 008bd364 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9804: 00912974 188 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9805: 008bd254 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9806: 014e6b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9807: 01430ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltuh │ │ │ │ 9808: 014f0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9809: 0084dda4 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ - 9810: 0097f108 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9809: 0084dc98 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ + 9810: 0097eff8 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9811: 006e8a24 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9812: 0151c620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9813: 007055a0 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9814: 014f4724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9815: 0151d7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9816: 00b1caa8 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9817: 00ab4ed8 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9818: 00b524f4 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9819: 00ae6a78 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9816: 00b1c998 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9817: 00ab4dc8 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9818: 00b523e4 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9819: 00ae6968 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9820: 01442040 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_b │ │ │ │ 9821: 014e57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9822: 014e330c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9823: 009ed7f8 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9823: 009ed6e8 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 9824: 0143d684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_hs │ │ │ │ - 9825: 00850f88 64 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ - 9826: 00a81148 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9827: 00a94274 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9825: 00850e7c 64 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ + 9826: 00a81038 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9827: 00a94164 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9828: 0151c770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9829: 014eea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9830: 0143ac3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsb │ │ │ │ 9831: 014f3b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9832: 00b12f30 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9832: 00b12e20 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9833: 0151de26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9834: 01441fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_h │ │ │ │ - 9835: 00b9a0e4 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9835: 00b99fd4 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9836: 0143abb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsh │ │ │ │ 9837: 0151c504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9838: 0151ba88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ - 9839: 008518d8 796 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ + 9839: 008517cc 796 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ 9840: 00704d98 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9841: 0151ba8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9842: 00b74434 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9843: 00baf5bc 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9844: 00b5f574 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9842: 00b74324 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9843: 00baf4ac 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9844: 00b5f464 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9845: 006fc734 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9846: 00b91e2c 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9846: 00b91d1c 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9847: 00331a64 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9848: 00b425dc 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9848: 00b424cc 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9849: 00411900 384 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9850: 014deb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9851: 0151cef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9852: 01441f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_s │ │ │ │ 9853: 014e1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9854: 0037c710 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9855: 0151cb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9856: 0151b62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9857: 00b96428 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9857: 00b96318 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9858: 01428af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macsw │ │ │ │ 9859: 00706f20 24 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9860: 0151c13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9861: 0151c2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9862: 0151d26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9863: 014f3748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 9864: 00ae0f14 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9865: 009c0440 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9864: 00ae0e04 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9865: 009c0330 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9866: 0143ab34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsw │ │ │ │ 9867: 0050c3ac 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9868: 006e45fc 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9869: 00aeb904 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9870: 00b4148c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9869: 00aeb7f4 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9870: 00b4137c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9871: 014f3ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9872: 013bd624 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9873: 014def20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9874: 014f5120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9875: 014e52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9876: 0143d918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_uh │ │ │ │ 9877: 0151d8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9878: 0151d4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9879: 014e5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9880: 00afcfbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9880: 00afceac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9881: 0151cf64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9882: 00936ff4 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9883: 00959308 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9882: 00936ee4 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9883: 009591f8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9884: 0151de30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9885: 0151d46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9886: 00aaac7c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9886: 00aaab6c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9887: 0143451c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashb │ │ │ │ 9888: 0151d3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9889: 009596bc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9889: 009595ac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9890: 0143d810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_us │ │ │ │ 9891: 0151c9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9892: 0141649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9893: 014f8140 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9894: 00b88f44 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9894: 00b88e34 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9895: 01434498 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashh │ │ │ │ 9896: 005bcca8 64 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9897: 0151c892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9898: 00673634 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9899: 002c85f8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 9900: 0084f218 24 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ + 9900: 0084f10c 24 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ 9901: 01452420 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u64 │ │ │ │ - 9902: 00ae6964 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9903: 00ae790c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9902: 00ae6854 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9903: 00ae77fc 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9904: 0151bf4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9905: 00dccd04 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9905: 00dccbdc 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9906: 0151c300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9907: 0151ccd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ - 9908: 00dbdbc8 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ + 9908: 00dbdab8 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ 9909: 002d86cc 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9910: 013c6f78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9911: 006559b8 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ - 9912: 0084e278 152 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ + 9912: 0084e16c 152 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ 9913: 014ea99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9914: 0151cc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9915: 014dfa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INSERT_EVENT │ │ │ │ 9916: 004e35f0 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9917: 00ba7824 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9917: 00ba7714 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9918: 01434414 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashw │ │ │ │ 9919: 014e73d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9920: 0151bce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9921: 006e9448 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9922: 013bd2fc 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9923: 014e65e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9924: 002c6d80 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9925: 01453188 132 OBJECT GLOBAL DEFAULT 24 helper_info_fjcvtzs │ │ │ │ 9926: 0151d81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9927: 00918b48 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9927: 00918a38 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9928: 0151d8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9929: 0070838c 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ 9930: 014279f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write │ │ │ │ - 9931: 00aac05c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9932: 0095921c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9931: 00aabf4c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9932: 0095910c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9933: 0151d880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9934: 00d1c238 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9934: 00d1c128 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9935: 014e8c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ - 9936: 0084ae38 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ + 9936: 0084ad2c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ 9937: 01418620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ 9938: 0143aab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltub │ │ │ │ - 9939: 0084b1d4 320 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ - 9940: 00b93d2c 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9939: 0084b0c8 320 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ + 9940: 00b93c1c 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9941: 014dd3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9942: 00685800 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ - 9943: 0084aff4 248 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ + 9943: 0084aee8 248 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ 9944: 014e2c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 9945: 007b05b4 104 FUNC GLOBAL DEFAULT 12 gen_gvec_uqsub_qc │ │ │ │ - 9946: 00935fbc 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9947: 009d0be8 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9946: 00935eac 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9947: 009d0ad8 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9948: 0143aa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuh │ │ │ │ 9949: 014f0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9950: 014e214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9951: 0151cbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9952: 009338d4 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9952: 009337c4 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9953: 0151ded8 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9954: 006f2ef4 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9955: 00ac0d88 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9955: 00ac0c78 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9956: 002b8e9c 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9957: 0151d352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9958: 00ab3b70 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9959: 00ac4bb0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ - 9960: 0084b0ec 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ + 9958: 00ab3a60 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9959: 00ac4aa0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9960: 0084afe0 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ 9961: 0151bc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9962: 01428b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macuw │ │ │ │ 9963: 014e3e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9964: 00abb5b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9965: 009e3c08 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9964: 00abb4a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9965: 009e3af8 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9966: 002cf2a4 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9967: 014f195c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9968: 014de908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9969: 0143a9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuw │ │ │ │ 9970: 0151cb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9971: 00ba3d78 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9971: 00ba3c68 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9972: 014f0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9973: 0151c452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9974: 0151d8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9975: 00840ec4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ - 9976: 00a9b184 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9975: 00840db8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ + 9976: 00a9b074 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9977: 0151b844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9978: 00abfc30 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9978: 00abfb20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9979: 0151deb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ - 9980: 00840f54 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ + 9980: 00840e48 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ 9981: 0151c3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9982: 00af3b20 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9982: 00af3a10 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9983: 0151bae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9984: 00929d68 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9984: 00929c58 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9985: 002c7960 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9986: 014e6c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9987: 0151ccc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9988: 00973338 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9988: 00973228 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9989: 002d8dd0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9990: 014e3b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9991: 0143916c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhb │ │ │ │ - 9992: 0084101c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ + 9992: 00840f10 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ 9993: 0051b054 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9994: 0151c690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9995: 014e2da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9996: 014dee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ 9997: 014390e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhh │ │ │ │ - 9998: 00b6c6f0 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9998: 00b6c5e0 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9999: 0151de58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ 10000: 00788c64 60 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vserr │ │ │ │ - 10001: 008b6670 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 10002: 00aa0934 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 10003: 009206c4 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 10001: 008b6560 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 10002: 00aa0824 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 10003: 009205b4 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 10004: 0151c3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 10005: 014ef604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ - 10006: 0082fee8 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ + 10006: 0082fddc 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ 10007: 007002f4 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 10008: 0151cca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 10009: 014ea93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 10010: 014ee260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 10011: 00701ab4 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 10012: 014ed318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 10013: 0151d162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 10014: 014dda20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 10015: 00ba6510 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 10015: 00ba6400 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 10016: 0151b9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 10017: 0151b2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ - 10018: 0083000c 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ + 10018: 0082ff00 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ 10019: 0151bf58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 10020: 0151c292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 10021: 009845d8 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 10021: 009844c8 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 10022: 0151caf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 10023: 014deb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 10024: 0151b334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 10025: 0151bf82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 10026: 01439064 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhw │ │ │ │ 10027: 0151c288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 10028: 00b46610 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 10029: 0095e160 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 10028: 00b46500 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 10029: 0095e050 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 10030: 0051dd88 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 10031: 007b14a8 152 FUNC GLOBAL DEFAULT 12 gen_gvec_urecpe │ │ │ │ - 10032: 00847c80 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ + 10032: 00847b74 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ 10033: 006790b0 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 10034: 0151b25e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 10035: 0151bf9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 10036: 00959ee4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 10036: 00959dd4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 10037: 01438824 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhb │ │ │ │ 10038: 014e385c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 10039: 00a98a10 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 10039: 00a98900 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 10040: 014f280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 10041: 00830154 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ - 10042: 008fb8c0 260 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 10041: 00830048 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ + 10042: 008fb7b0 260 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 10043: 0031f684 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 10044: 009275c8 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 10044: 009274b8 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ 10045: 0038a548 728 FUNC GLOBAL DEFAULT 12 cxl_process_cci_message │ │ │ │ - 10046: 0097536c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 10046: 0097525c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 10047: 014387a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhh │ │ │ │ 10048: 004923b0 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 10049: 014dff28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 10050: 00847f34 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ + 10050: 00847e28 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ 10051: 0151bc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 10052: 014e2688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 10053: 006e0214 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 10054: 009187fc 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 10054: 009186ec 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 10055: 0151d57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CTL_WRITE_DSTATE │ │ │ │ 10056: 0151ba10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 10057: 00ac0658 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 10058: 0084e310 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ - 10059: 00d41b3c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 10057: 00ac0548 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 10058: 0084e204 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ + 10059: 00d41a2c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 10060: 002d2dd0 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 10061: 014e1184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 10062: 0151b958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 10063: 008537b0 108 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ - 10064: 008f61d8 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 10065: 00aab724 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 10063: 008536a4 108 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ + 10064: 008f60c8 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 10065: 00aab614 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 10066: 0143871c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhw │ │ │ │ 10067: 014efd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 10068: 0045be20 48 FUNC GLOBAL DEFAULT 12 omap_clk_adduser │ │ │ │ 10069: 0151c8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 10070: 0095e0bc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 10070: 0095dfac 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 10071: 014e98cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 10072: 0141859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 10073: 002c7a08 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 10074: 00b7a3bc 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 10074: 00b7a2ac 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 10075: 014e1d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 10076: 0142e21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarb │ │ │ │ 10077: 014e6310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 10078: 014ebf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 10079: 0032c1a0 1224 FUNC GLOBAL DEFAULT 12 nvdimm_plug │ │ │ │ 10080: 014f4ab8 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 10081: 014e3f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 10082: 0151c356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 10083: 0151decc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 10084: 014df5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 10085: 014ee050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 10086: 014f1dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 10087: 00aa5878 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 10087: 00aa5768 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 10088: 0142e198 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarh │ │ │ │ 10089: 0051ef90 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 10090: 014de958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 10091: 0151bc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 10092: 014e230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 10093: 014eab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 10094: 007b0c1c 148 FUNC GLOBAL DEFAULT 12 gen_gvec_srhadd │ │ │ │ 10095: 00700210 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 10096: 014e19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 10097: 0151bddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 10098: 00920990 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 10099: 00b48fa0 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 10098: 00920880 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 10099: 00b48e90 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 10100: 002cdcdc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 10101: 002b76f0 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 10102: 00b5d72c 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 10102: 00b5d61c 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 10103: 014e4f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 10104: 002b0408 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ - 10105: 0085970c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ + 10105: 008595fc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ 10106: 014e05c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 10107: 014f205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 10108: 00ab8604 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 10108: 00ab84f4 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 10109: 014e0794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 10110: 00b98a04 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 10110: 00b988f4 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 10111: 0151d706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 10112: 0142e114 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarw │ │ │ │ - 10113: 0086b9d8 360 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ - 10114: 008594e4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ + 10113: 0086b8c8 360 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ + 10114: 008593d4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ 10115: 0043c488 164 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 10116: 014f0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 10117: 004907ec 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 10118: 0151ce9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 10119: 014ed3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 10120: 01455c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls_round_to_zero │ │ │ │ 10121: 0151bbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 10122: 002c1eb8 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 10123: 009f0b14 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 10123: 009f0a04 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 10124: 014ec758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 10125: 00ba45fc 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 10125: 00ba44ec 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 10126: 0151c790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 10127: 0151ce84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 10128: 0151d6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ - 10129: 0085959c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ + 10129: 0085948c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ 10130: 00693720 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 10131: 002f4bac 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 10132: 0151c156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 10133: 004da980 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 10134: 0079703c 460 FUNC GLOBAL DEFAULT 12 cpu_get_tb_cpu_state │ │ │ │ 10135: 0151d59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 10136: 014e7eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 10137: 0151caca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 10138: 0037aee0 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 10139: 006e94b0 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 10140: 00b00ab0 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 10141: 008213e0 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdswl │ │ │ │ + 10140: 00b009a0 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 10141: 008212d4 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdswl │ │ │ │ 10142: 01434b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlab │ │ │ │ 10143: 014e361c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 10144: 0151be7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 10145: 00718ffc 332 FUNC GLOBAL DEFAULT 12 arm_write_bootloader │ │ │ │ 10146: 0151c970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 10147: 014e893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 10148: 0151d4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 10149: 0151c342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 10150: 006c0bfc 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 10151: 014ee220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 10152: 004a0744 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 10153: 009505bc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 10153: 009504ac 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 10154: 01434ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlah │ │ │ │ 10155: 002ddfc4 96 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 10156: 008d8068 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 10156: 008d7f58 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 10157: 014f1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 10158: 014e843c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 10159: 014e2c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 10160: 0151c266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 10161: 0151deaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 10162: 0151b3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 10163: 00784ec4 236 FUNC GLOBAL DEFAULT 12 arm_restore_state_to_opc │ │ │ │ 10164: 014ecb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 10165: 005cafec 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 10166: 014f0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 10167: 00a305f4 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 10168: 009c5d1c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 10169: 00b91cb4 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 10170: 0094f1b8 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 10171: 00abdf60 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 10167: 00a304e4 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 10168: 009c5c0c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 10169: 00b91ba4 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 10170: 0094f0a8 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 10171: 00abde50 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 10172: 0151c3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 10173: 002b0128 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 10174: 014ed5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 10175: 00938310 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 10175: 00938200 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 10176: 0066a990 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 10177: 009208e8 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 10178: 0091f070 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 10177: 009207d8 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 10178: 0091ef60 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 10179: 006ac468 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 10180: 0151cedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 10181: 014f27dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 10182: 01434a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaw │ │ │ │ 10183: 013bd454 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 10184: 014e48b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 10185: 0151b70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 10186: 014f495c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ - 10187: 008ecd6c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 10188: 0098b898 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 10189: 009209d4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 10187: 008ecc5c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 10188: 0098b788 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 10189: 009208c4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 10190: 014f18fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 10191: 01447b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_b │ │ │ │ 10192: 0066c9e8 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 10193: 002b7800 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 10194: 00b1c4a0 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 10195: 009955b8 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 10194: 00b1c390 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 10195: 009954a8 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 10196: 0151d418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ - 10197: 00889d74 480 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ + 10197: 00889c64 480 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ 10198: 01412d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ 10199: 014479f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_d │ │ │ │ - 10200: 00b33a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 10200: 00b338f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 10201: 0151c01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 10202: 01447b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_h │ │ │ │ 10203: 0151d86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 10204: 00a39e20 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 10205: 00ab0740 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 10206: 0095665c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 10204: 00a39d10 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 10205: 00ab0630 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 10206: 0095654c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 10207: 0034ff48 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 10208: 014f4054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 10209: 0151bdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 10210: 00b33f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 10210: 00b33e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 10211: 0151b7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_GET_PTE_DSTATE │ │ │ │ 10212: 0151d7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 10213: 014e8b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 10214: 00b5bca0 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 10214: 00b5bb90 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 10215: 0151b6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 10216: 00b4403c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 10216: 00b43f2c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 10217: 014e62b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 10218: 002f2898 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 10219: 0151b54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 10220: 0151b7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 10221: 0151b6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 10222: 01447a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_s │ │ │ │ 10223: 014129d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -10230,2465 +10230,2465 @@ │ │ │ │ 10226: 013bdc8c 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 10227: 0066ab54 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 10228: 0151bc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 10229: 014f0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 10230: 002c7ab4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 10231: 0151d10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 10232: 0151ce1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 10233: 008f61e8 136 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 10234: 00ba4f6c 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 10233: 008f60d8 136 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 10234: 00ba4e5c 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 10235: 0151d15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 10236: 00912f4c 376 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 10236: 00912e3c 376 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 10237: 014e6d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 10238: 00b44e08 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 10238: 00b44cf8 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 10239: 0151b5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 10240: 0151cf52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 10241: 007030c0 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 10242: 009eef7c 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 10242: 009eee6c 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 10243: 014f0138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 10244: 00a05364 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 10244: 00a05254 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 10245: 0151ced8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 10246: 0067053c 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 10247: 003209ec 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 10248: 0151cfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ - 10249: 0086c24c 80 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ + 10249: 0086c13c 80 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ 10250: 014df2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 10251: 00859654 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ + 10251: 00859544 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ 10252: 0151ca1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 10253: 008a3b2c 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 10253: 008a3a1c 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 10254: 014dd540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 10255: 014e4eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 10256: 0086e948 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ + 10256: 0086e838 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ 10257: 002cbdcc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 10258: 013ba42c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 10259: 00618e74 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 10260: 00b1cb80 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 10261: 008895f4 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ - 10262: 00af5c50 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 10260: 00b1ca70 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 10261: 008894e4 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ + 10262: 00af5b40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 10263: 014dfa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_MISS_EVENT │ │ │ │ 10264: 014e0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 10265: 00930ddc 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 10265: 00930ccc 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 10266: 014deb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 10267: 014e5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 10268: 014f0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 10269: 0093260c 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 10270: 008b9abc 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 10269: 009324fc 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 10270: 008b99ac 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 10271: 014e08a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 10272: 0095684c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 10273: 0093251c 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 10272: 0095673c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 10273: 0093240c 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 10274: 0151c9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_READ_DSTATE │ │ │ │ 10275: 0151bfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 10276: 0151b4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 10277: 0151be3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 10278: 006a0ec0 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 10279: 002facac 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 10280: 014e5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 10281: 014eb4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 10282: 00b3a2e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 10283: 00b14d44 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 10282: 00b3a1d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 10283: 00b14c34 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 10284: 0151ca56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 10285: 0151cb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 10286: 00ba41f8 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 10287: 0091ef6c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 10288: 009b8870 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 10286: 00ba40e8 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 10287: 0091ee5c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 10288: 009b8760 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 10289: 014f03d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 10290: 00b85310 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ - 10291: 0086cb30 56 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ + 10290: 00b85200 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 10291: 0086ca20 56 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ 10292: 014ecfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 10293: 00b40500 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 10294: 00aa3e0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 10295: 00b4afa0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 10293: 00b403f0 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 10294: 00aa3cfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 10295: 00b4ae90 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 10296: 014f13b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 10297: 014f3b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 10298: 00673258 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 10299: 00b92880 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 10299: 00b92770 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 10300: 0142686c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd16 │ │ │ │ 10301: 0151bfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 10302: 0151ca5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 10303: 0151bb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 10304: 00b2f6b0 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 10304: 00b2f5a0 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 10305: 005cd2bc 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 10306: 0151d464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 10307: 002c17e8 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 10308: 0053dcf8 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ 10309: 01425978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll48 │ │ │ │ - 10310: 00aa8188 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 10311: 00b13be4 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 10312: 00b98800 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 10310: 00aa8078 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 10311: 00b13ad4 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 10312: 00b986f0 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 10313: 0151c32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ - 10314: 00dbdbb8 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ + 10314: 00dbdaa8 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ 10315: 0151b620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 10316: 00b65488 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 10316: 00b65378 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 10317: 014dca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 10318: 0151d4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 10319: 00670c60 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ 10320: 0142e534 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarb │ │ │ │ - 10321: 009f4628 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 10321: 009f4518 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 10322: 0151ba14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 10323: 0142db68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgeh │ │ │ │ 10324: 014ed178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 10325: 014e4f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 10326: 014de494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 10327: 0142e4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarh │ │ │ │ 10328: 0151c1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 10329: 009704cc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 10329: 009703bc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 10330: 0151ba74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 10331: 0151ba28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 10332: 0151d480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 10333: 002cc194 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 10334: 002b7900 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 10335: 0151b66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 10336: 014e5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 10337: 0142dae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpges │ │ │ │ 10338: 013b81a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 10339: 014e321c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 10340: 0151de0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 10341: 00b0fa54 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 10342: 008fe240 148 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 10343: 00cfb53c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 10341: 00b0f944 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 10342: 008fe130 148 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 10343: 00cfb42c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 10344: 014e0ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ 10345: 0143d78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_sh │ │ │ │ - 10346: 00af5354 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 10347: 0095a2cc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 10346: 00af5244 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 10347: 0095a1bc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 10348: 006b9f4c 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 10349: 0151bac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 10350: 002d7a3c 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 10351: 00970928 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 10351: 00970818 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 10352: 0151c26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 10353: 00521418 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 10354: 00b99b50 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 10354: 00b99a40 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 10355: 0142e42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarw │ │ │ │ 10356: 014dde3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 10357: 002c89ac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 10358: 0151ca94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 10359: 0151b6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ 10360: 01457ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_preserve_fp_state │ │ │ │ - 10361: 00afe6a4 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 10362: 00ae66e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 10361: 00afe594 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 10362: 00ae65d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 10363: 0151ba22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 10364: 00d400ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 10364: 00d3ffdc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 10365: 0151bf4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 10366: 004e13fc 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 10367: 014ed888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 10368: 01416520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ - 10369: 0084fb4c 136 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ + 10369: 0084fa40 136 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ 10370: 014eb160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 10371: 0151bc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 10372: 014ed298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 10373: 00684bf0 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 10374: 0151be54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 10375: 0151b46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 10376: 008bd768 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 10377: 00b9a6d0 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 10376: 008bd658 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 10377: 00b9a5c0 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 10378: 0143328c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsb │ │ │ │ - 10379: 00aa2374 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 10379: 00aa2264 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 10380: 0151d414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 10381: 0151cf0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 10382: 0151be92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 10383: 002d14d8 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 10384: 00657f6c 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 10385: 00704de0 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 10386: 01433184 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsh │ │ │ │ 10387: 0151d616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 10388: 008b4aa4 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 10388: 008b4994 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 10389: 0151d7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 10390: 014e6390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 10391: 00b41e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 10392: 00b33dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 10391: 00b41d30 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 10392: 00b33cec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 10393: 0053d170 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 10394: 0037cf2c 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 10395: 0151b72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 10396: 002cf9f8 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 10397: 009aac6c 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 10397: 009aab5c 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 10398: 006580d0 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 10399: 0151c29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 10400: 0151d5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 10401: 002d0d74 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10402: 008b40d0 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10402: 008b3fc0 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10403: 014ee310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10404: 014dd590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ 10405: 01438404 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullth │ │ │ │ - 10406: 00b2dcd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10406: 00b2dbc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10407: 014ecb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 10408: 0095aa04 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 10408: 0095a8f4 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10409: 014e1fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_EVENT │ │ │ │ 10410: 014eb698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ 10411: 0143307c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsw │ │ │ │ - 10412: 00b394e0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10412: 00b393d0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10413: 0151c8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10414: 00b8b0ec 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10414: 00b8afdc 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10415: 014f5370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10416: 0151ca62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10417: 00adb4c8 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10417: 00adb3b8 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10418: 0151c494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10419: 0151c948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10420: 00a41134 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10421: 00badb30 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10422: 00b46f34 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ - 10423: 0081ab28 532 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ + 10420: 00a41024 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10421: 00bada20 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10422: 00b46e24 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10423: 0081aa1c 532 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ 10424: 01434204 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsh │ │ │ │ 10425: 002bc660 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10426: 0030dd6c 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10427: 0151b954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10428: 014d72b0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10429: 01420854 32 OBJECT GLOBAL DEFAULT 24 z_gain │ │ │ │ 10430: 0151d19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 10431: 0091d184 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 10431: 0091d074 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10432: 0151b271 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 10433: 0151c80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 10434: 014f0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10435: 0151baa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10436: 01438380 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulltw │ │ │ │ - 10437: 008ee5dc 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ - 10438: 0082393c 824 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ + 10437: 008ee4cc 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 10438: 00823830 824 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ 10439: 0151c61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 10440: 008b522c 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ - 10441: 00810efc 732 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ + 10440: 008b511c 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10441: 00810de0 732 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ 10442: 0151c53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10443: 0151b9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10444: 014ea88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10445: 01434180 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsw │ │ │ │ 10446: 0038c898 340 FUNC GLOBAL DEFAULT 12 cxl_event_clear_records │ │ │ │ 10447: 0151c844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 10448: 00909e98 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 10448: 00909d88 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10449: 00319090 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10450: 0151c65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 10451: 008ba634 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10452: 00a99b90 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10451: 008ba524 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 10452: 00a99a80 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10453: 006d9a74 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10454: 00b75f8c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10454: 00b75e7c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10455: 002d5790 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10456: 014f3f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10457: 00a269dc 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10457: 00a268cc 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10458: 0151b253 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10459: 014ed6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10460: 014e1b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10461: 00b893e4 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10461: 00b892d4 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10462: 0151bbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10463: 01443564 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzzw_s │ │ │ │ 10464: 012f89f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10465: 0151cea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10466: 0084fc84 64 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ - 10467: 00a64d6c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 10468: 008ba7c4 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 10469: 00b288b8 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10466: 0084fb78 64 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ + 10467: 00a64c5c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10468: 008ba6b4 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 10469: 00b287a8 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10470: 00685718 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10471: 0151be62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10472: 014df17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ - 10473: 00860d24 200 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ + 10473: 00860c14 200 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ 10474: 00613ffc 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10475: 014ed538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10476: 00b10730 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10477: 0086146c 268 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ - 10478: 009b5ccc 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10476: 00b10620 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10477: 0086135c 268 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ + 10478: 009b5bbc 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10479: 0051aad0 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10480: 014e899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10481: 00b367a4 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 10482: 008ba6cc 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ - 10483: 00860dec 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ + 10481: 00b36694 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10482: 008ba5bc 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 10483: 00860cdc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ 10484: 014df24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10485: 01433208 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvub │ │ │ │ 10486: 0141121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10487: 00702288 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10488: 002cc544 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 10489: 0090c22c 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ - 10490: 0083aaac 464 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ + 10489: 0090c11c 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 10490: 0083a9a0 464 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ 10491: 0151c386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 10492: 014ee520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 10493: 006b5364 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10494: 01433100 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuh │ │ │ │ 10495: 005691d4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 10496: 008e39f4 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ - 10497: 0083ac7c 424 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ + 10496: 008e38e4 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 10497: 0083ab70 424 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ 10498: 00791b98 2000 FUNC GLOBAL DEFAULT 12 define_one_arm_cp_reg_with_opaque │ │ │ │ - 10499: 00860ebc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ + 10499: 00860dac 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ 10500: 0069cba0 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 10501: 009576e8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 10501: 009575d8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10502: 0151d44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10503: 009f339c 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10503: 009f328c 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10504: 0151b87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10505: 0151cd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10506: 014ecba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10507: 0151cfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10508: 00b65434 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10508: 00b65324 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10509: 00323314 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10510: 0151c7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10511: 0151ca42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10512: 01432ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuw │ │ │ │ 10513: 0151b3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10514: 0151b392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10515: 00ba3e0c 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10515: 00ba3cfc 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10516: 0028ba0c 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 10517: 008e3a00 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ - 10518: 0083ae24 360 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ + 10517: 008e38f0 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 10518: 0083ad18 360 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ 10519: 01433ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuh │ │ │ │ 10520: 002f28d0 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10521: 008b6e44 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10522: 00b3fd60 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10521: 008b6d34 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10522: 00b3fc50 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10523: 004dc78c 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ - 10524: 0081d898 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqb │ │ │ │ + 10524: 0081d78c 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqb │ │ │ │ 10525: 0144e328 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip8 │ │ │ │ 10526: 0151b5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10527: 014f01e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10528: 0070670c 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10529: 014f4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 10530: 014dd840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10531: 014e8f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10532: 0151d704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 10533: 0086bbe4 316 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ + 10533: 0086bad4 316 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ 10534: 00657584 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 10535: 00b6e888 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10536: 009ebd4c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10535: 00b6e778 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10536: 009ebc3c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10537: 014f4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10538: 002a3074 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10539: 00b5bbec 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10539: 00b5badc 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10540: 014f4a6c 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10541: 014e8b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ - 10542: 0081db3c 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeql │ │ │ │ + 10542: 0081da30 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeql │ │ │ │ 10543: 01433f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuw │ │ │ │ 10544: 0151de80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10545: 0050deac 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10546: 00b3c5e0 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10546: 00b3c4d0 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10547: 002a29f8 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10548: 013c6fc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10549: 014ed9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10550: 0151d886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10551: 00b6962c 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10551: 00b6951c 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10552: 002d1f68 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 10553: 00959380 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 10553: 00959270 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10554: 005113f0 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 10555: 00970858 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 10556: 00870394 84 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ - 10557: 00b727f4 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10558: 00ab1370 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10555: 00970748 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 10556: 00870284 84 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ + 10557: 00b726e4 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10558: 00ab1260 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10559: 0151de34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 10560: 009eb3cc 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ - 10561: 0081da3c 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqw │ │ │ │ + 10560: 009eb2bc 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10561: 0081d930 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqw │ │ │ │ 10562: 0063a290 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ - 10563: 00851f80 192 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ + 10563: 00851e74 192 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ 10564: 0150a030 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10565: 014f1598 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10566: 00b87cec 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10566: 00b87bdc 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10567: 014e75f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10568: 0151d68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10569: 014d6c20 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10570: 0151d7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10571: 0151b7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRIGGER_IRQ_DSTATE │ │ │ │ 10572: 014e6560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10573: 014ed728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10574: 0052a6f4 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 10575: 008c5cc0 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 10575: 008c5bb0 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10576: 01411198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10577: 00ab2c08 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10577: 00ab2af8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10578: 00678e40 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10579: 014f5270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10580: 00656e34 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 10581: 0151b262 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10582: 009b4a04 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10583: 00abe32c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10582: 009b48f4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10583: 00abe21c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10584: 0151c25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10585: 0151d594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10586: 01450194 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s16 │ │ │ │ - 10587: 0084fe84 20 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ + 10587: 0084fd78 20 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ 10588: 0151d200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 10589: 0096c5c4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10590: 009bff30 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10589: 0096c4b4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 10590: 009bfe20 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10591: 0033ebd8 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10592: 0151bb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10593: 00b62768 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10594: 00b41e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10593: 00b62658 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10594: 00b41d8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10595: 0151dd30 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10596: 013bc980 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10597: 00b7ee34 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ - 10598: 007b748c 168 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ + 10597: 00b7ed24 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10598: 007b74ac 168 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ 10599: 002ac2e8 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10600: 014ddb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10601: 00b361b8 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10601: 00b360a8 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10602: 0141100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10603: 00b445b0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10603: 00b444a0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10604: 0151b29f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ - 10605: 009130c4 1840 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 10605: 00912fb4 1840 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ 10606: 01431c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sb │ │ │ │ - 10607: 00b7b6e0 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 10608: 0098dd38 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10607: 00b7b5d0 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10608: 0098dc28 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10609: 01410000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10610: 0151b9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10611: 014ebdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10612: 0151d5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 10613: 0084fd0c 32 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ - 10614: 008a4fd4 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10615: 00aa62a4 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10613: 0084fc00 32 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ + 10614: 008a4ec4 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10615: 00aa6194 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10616: 01431bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sh │ │ │ │ 10617: 002a24ac 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10618: 00b0ba50 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10618: 00b0b940 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10619: 014ddbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 10620: 0091c6cc 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10621: 00b86a84 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10620: 0091c5bc 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 10621: 00b86974 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10622: 002de024 176 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10623: 014e9bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10624: 00b02774 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10624: 00b02664 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10625: 0151c590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10626: 00928eb4 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10626: 00928da4 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10627: 014f4878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10628: 014e94cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10629: 014ef248 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10630: 0151d868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10631: 014e2808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10632: 002dc900 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10633: 00523438 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10634: 013bd3ec 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10635: 00929c18 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10635: 00929b08 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10636: 014f23f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_EVENT │ │ │ │ 10637: 0151be90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10638: 0151befe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PLUG_DSTATE │ │ │ │ - 10639: 00835138 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ - 10640: 009048a4 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10639: 0083502c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ + 10640: 00904794 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10641: 0151bf6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10642: 01431b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sw │ │ │ │ 10643: 0151bb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 10644: 00866ee4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ - 10645: 008f8ba0 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10646: 00b2aafc 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10644: 00866dd4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ + 10645: 008f8a90 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10646: 00b2a9ec 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10647: 0151ca78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10648: 005196c8 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ - 10649: 008351fc 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ - 10650: 0086f350 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ + 10649: 008350f0 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ + 10650: 0086f240 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ 10651: 0151c666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 10652: 009f8ec8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10653: 00867058 380 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ - 10654: 00b47150 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10652: 009f8db8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10653: 00866f48 380 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ + 10654: 00b47040 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10655: 014deec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10656: 0151d634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10657: 014ea41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ 10658: 014df83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_EVENT │ │ │ │ - 10659: 00adb26c 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10659: 00adb15c 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10660: 014e19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 10661: 0095c31c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10662: 00ab25bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10663: 009b6960 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10661: 0095c20c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 10662: 00ab24ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10663: 009b6850 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10664: 0151cfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10665: 00aa8048 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10665: 00aa7f38 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10666: 0151ca9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ - 10667: 008671d4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ - 10668: 008352f4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ + 10667: 008670c4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ + 10668: 008351e8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ 10669: 00689010 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10670: 0151c27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10671: 014e6d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 10672: 00b825a0 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 10672: 00b82490 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 10673: 004dfc04 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 10674: 00b22c94 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10674: 00b22b84 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10675: 0151cf60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10676: 014f3fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10677: 0151cf0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10678: 005fbbac 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10679: 00a9bd24 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 10680: 0090bc54 156 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 10679: 00a9bc14 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10680: 0090bb44 156 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10681: 002c68a4 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10682: 0151bf14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10683: 0144ff84 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s32 │ │ │ │ - 10684: 00850da0 164 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ + 10684: 00850c94 164 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ 10685: 004dbccc 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ - 10686: 00af99a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10686: 00af9898 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10687: 014ee4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10688: 0151b2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10689: 0053e210 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ 10690: 007b04d8 104 FUNC GLOBAL DEFAULT 12 gen_gvec_sqadd_qc │ │ │ │ 10691: 0142bbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el0 │ │ │ │ - 10692: 00a871f4 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10692: 00a870e4 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10693: 0050c71c 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ 10694: 0142bc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el1 │ │ │ │ - 10695: 00b13450 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10695: 00b13340 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10696: 01410f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10697: 0151bbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10698: 0151b592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10699: 009f9ba0 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10700: 00b6bd64 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10699: 009f9a90 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10700: 00b6bc54 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10701: 0151bffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 10702: 009198fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 10702: 009197ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10703: 002ca55c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 10704: 0095e1b0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 10704: 0095e0a0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ 10705: 00427f90 156 FUNC GLOBAL DEFAULT 12 gicv3_redist_update_lpi │ │ │ │ - 10706: 00b66ef4 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10706: 00b66de4 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ 10707: 01431ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_ub │ │ │ │ - 10708: 00ae904c 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10708: 00ae8f3c 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10709: 0151cbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10710: 009fa0a8 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10710: 009f9f98 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10711: 01431a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uh │ │ │ │ 10712: 0070c5f4 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10713: 00ddaeb4 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 10714: 009224fc 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 10713: 00ddad8c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10714: 009223ec 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 10715: 0151cb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10716: 003486d8 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10717: 00b613f4 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10717: 00b612e4 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10718: 0142d748 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalarh │ │ │ │ 10719: 014f2b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10720: 0151bf78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10721: 005de950 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10722: 0151c75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ - 10723: 0086c0a4 132 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ + 10723: 0086bf94 132 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ 10724: 014eabe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10725: 014e5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10726: 004dc1c4 48 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ 10727: 014e86ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ 10728: 0031f670 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10729: 0151ca18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10730: 0151cd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10731: 01411114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10732: 014e25a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10733: 006d540c 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10734: 002d80a0 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10735: 00ad91ec 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10736: 00aedbc4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10737: 00995760 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10738: 00aa6c4c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10735: 00ad90dc 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10736: 00aedab4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10737: 00995650 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10738: 00aa6b3c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10739: 014e9d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ 10740: 014319cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uw │ │ │ │ 10741: 0142d6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalars │ │ │ │ 10742: 007b031c 152 FUNC GLOBAL DEFAULT 12 gen_uqadd_bhs │ │ │ │ - 10743: 0090251c 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10743: 0090240c 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10744: 014f4fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10745: 00af026c 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10745: 00af015c 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10746: 014e4c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10747: 0151de5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10748: 009ca634 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10748: 009ca524 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10749: 004d6cc0 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10750: 0151d456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10751: 00b45a28 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10751: 00b45918 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10752: 0151c112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10753: 0050e150 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10754: 0151c070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10755: 014de364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10756: 0151d116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10757: 006deacc 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ 10758: 01450110 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s16 │ │ │ │ - 10759: 00a98b98 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 10760: 0091c2e4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 10761: 008ecffc 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 10759: 00a98a88 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10760: 0091c1d4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 10761: 008eceec 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10762: 0151c79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10763: 014e47c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10764: 014dd750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10765: 014118d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10766: 0151b88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10767: 0066a8b4 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10768: 014e66d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10769: 014e83cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10770: 014deac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10771: 002d8f60 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ 10772: 0144f6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u16 │ │ │ │ - 10773: 00aef838 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10773: 00aef728 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10774: 005c7a00 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10775: 01440780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uh │ │ │ │ 10776: 014e5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10777: 0151b38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10778: 014ed1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10779: 014ef4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10780: 014ea8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10781: 014eea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10782: 00b4ab78 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10782: 00b4aa68 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10783: 014e988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10784: 014dd950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10785: 0151b0fc 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10786: 009be370 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10786: 009be260 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10787: 014ee0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 10788: 014f3428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10789: 014e3d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10790: 014df89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_HIT_EVENT │ │ │ │ 10791: 014e7590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10792: 0141a764 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10793: 0141a784 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10794: 0141a7f4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10795: 0151bc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10796: 014406fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uw │ │ │ │ 10797: 0151b6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10798: 006e875c 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10799: 00a32454 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10800: 00aa259c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10801: 00ae17b4 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10799: 00a32344 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10800: 00aa248c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10801: 00ae16a4 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10802: 0151d288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10803: 00b45bc4 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10803: 00b45ab4 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10804: 0145593c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd_round_to_zero │ │ │ │ - 10805: 0086c74c 80 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ - 10806: 009c09f0 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10805: 0086c63c 80 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ + 10806: 009c08e0 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10807: 0151b918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10808: 014eb060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10809: 0151d91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10810: 01448130 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_d │ │ │ │ 10811: 00689238 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10812: 0151c7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10813: 00b14928 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10813: 00b14818 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10814: 0151bc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10815: 0151b9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10816: 0151c5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10817: 01448238 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_h │ │ │ │ 10818: 014e419c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10819: 00b506ec 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10820: 00b03038 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10819: 00b505dc 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10820: 00b02f28 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10821: 0151c5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10822: 014f1b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10823: 00289390 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ 10824: 00330440 1000 FUNC GLOBAL DEFAULT 12 build_ged_aml │ │ │ │ - 10825: 00ad4b40 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 10826: 0091a5ec 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10827: 00a4be28 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 10828: 009567b0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 10825: 00ad4a30 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10826: 0091a4dc 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 10827: 00a4bd18 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10828: 009566a0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10829: 002d907c 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10830: 0051aa70 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10831: 0151c67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10832: 009ec9c4 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10832: 009ec8b4 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10833: 002d5638 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10834: 00337ec4 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10835: 014dd170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10836: 014481b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_s │ │ │ │ - 10837: 0091b52c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 10837: 0091b41c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 10838: 0151cd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10839: 0151b268 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10840: 00356d14 28 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10841: 002d6e40 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10842: 009f2b64 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10842: 009f2a54 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10843: 0151cb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10844: 013bc788 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10845: 0151c5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10846: 0151b4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10847: 014e73b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10848: 009c5e94 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10848: 009c5d84 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10849: 0151c334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10850: 0151b55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10851: 014e7f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10852: 014de7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10853: 00b66210 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 10854: 00aa5288 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10853: 00b66100 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 10854: 00aa5178 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10855: 014e366c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10856: 014f0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 10857: 00b9c1f8 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10857: 00b9c0e8 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10858: 014e9a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 10859: 008e2fe8 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 10859: 008e2ed8 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 10860: 007887d4 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_virq │ │ │ │ 10861: 0151d39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10862: 0144ff00 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s32 │ │ │ │ 10863: 0151c094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10864: 014f8944 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10865: 0151b30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10866: 014f8920 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10867: 01410f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10868: 00b2918c 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10868: 00b2907c 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10869: 0151bdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 10870: 0095e51c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 10870: 0095e40c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10871: 0151d80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10872: 00b472b8 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10872: 00b471a8 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10873: 0151b6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10874: 014dd440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ - 10875: 0086edc0 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ + 10875: 0086ecb0 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ 10876: 013c7130 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10877: 00aeb21c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10877: 00aeb10c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10878: 00526a40 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10879: 014f0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10880: 006e97e8 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10881: 0151c250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10882: 007ad62c 136 FUNC GLOBAL DEFAULT 12 gen_uqsub_d │ │ │ │ - 10883: 00970db0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10883: 00970ca0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10884: 0151cf30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10885: 00b75f0c 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10886: 00970038 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10887: 00a269c0 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10888: 00958ca4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10889: 00ba8eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10885: 00b75dfc 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10886: 0096ff28 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10887: 00a268b0 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10888: 00958b94 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10889: 00ba8ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10890: 0048db70 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 10891: 0091b388 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10891: 0091b278 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10892: 0151c4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10893: 00abff5c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10893: 00abfe4c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10894: 002ecf30 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10895: 00b54d84 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10895: 00b54c74 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10896: 014e09b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10897: 00939978 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10898: 008d80d0 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10897: 00939868 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10898: 008d7fc0 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10899: 002c6ca8 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10900: 0151c7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 10901: 0151bb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_DSTATE │ │ │ │ - 10902: 00b5b5d8 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10903: 0094ee1c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10902: 00b5b4c8 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10903: 0094ed0c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10904: 0151d38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10905: 008d8138 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10905: 008d8028 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10906: 014f4684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10907: 00aebe6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10908: 00db1af0 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10907: 00aebd5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10908: 00db19e0 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10909: 014f44b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10910: 009b39c8 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10910: 009b38b8 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10911: 0151d34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10912: 009b4134 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10912: 009b4024 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10913: 0144177c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sh │ │ │ │ 10914: 014f2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10915: 0151ce24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10916: 008b6f90 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10916: 008b6e80 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10917: 0151cdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10918: 0151b280 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10919: 0151b3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10920: 0151c9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10921: 0151c946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10922: 00aa1fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10922: 00aa1ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10923: 0151de10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10924: 002ccea4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10925: 014eac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10926: 00ae8f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10927: 0085fb04 372 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ - 10928: 00ac0fc4 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10929: 00dccd38 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10926: 00ae8e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10927: 0085f9f4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ + 10928: 00ac0eb4 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10929: 00dccc10 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10930: 0151d174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10931: 014dea20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ 10932: 014416f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sw │ │ │ │ - 10933: 00aa33a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10933: 00aa3290 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10934: 0151b4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10935: 00b2ec68 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10936: 0085f848 352 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ - 10937: 00956b38 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10935: 00b2eb58 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10936: 0085f738 352 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ + 10937: 00956a28 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10938: 01391abc 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10939: 0091ba20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10939: 0091b910 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10940: 014e7290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10941: 00aec374 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10941: 00aec264 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10942: 0037b7f8 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10943: 009d1474 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10943: 009d1364 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10944: 004a0da0 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10945: 008b3410 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10946: 00b6d148 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10945: 008b3300 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10946: 00b6d038 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10947: 014f0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10948: 014e6850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10949: 009707d0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10949: 009706c0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10950: 014e821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10951: 014e38fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10952: 00b24d60 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10953: 0085f9a8 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ - 10954: 00b1c934 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10955: 00b41c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10956: 00b67fa8 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10952: 00b24c50 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10953: 0085f898 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ + 10954: 00b1c824 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10955: 00b41b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10956: 00b67e98 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10957: 014eac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10958: 014e358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10959: 00815f58 2256 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ - 10960: 00ad7c08 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10961: 00aef02c 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10962: 009f91cc 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10959: 00815e3c 2272 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ + 10960: 00ad7af8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10961: 00aeef1c 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10962: 009f90bc 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10963: 0151c0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10964: 00b52cc8 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10965: 00aabc88 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10964: 00b52bb8 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10965: 00aabb78 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10966: 014ea1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10967: 01410430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10968: 014dec00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10969: 0151d364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10970: 01456ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmped │ │ │ │ 10971: 0151d762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10972: 014dd2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10973: 01456bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpeh │ │ │ │ 10974: 005c2e70 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10975: 014e5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10976: 0095c1fc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10976: 0095c0ec 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10977: 013bc6c0 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10978: 014f28ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10979: 00acb3c8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10980: 00ac1e28 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10979: 00acb2b8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10980: 00ac1d18 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10981: 014ef364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10982: 0151c5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10983: 0151d894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10984: 005c9ac4 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10985: 0151d79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10986: 01456b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpes │ │ │ │ 10987: 002c69f8 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10988: 014e7150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10989: 014ddb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10990: 00b63704 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10991: 00a81c3c 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10990: 00b635f4 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10991: 00a81b2c 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10992: 00321f94 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10993: 0151b552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10994: 009ca270 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10994: 009ca160 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10995: 0151c4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10996: 00b5d7c0 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10997: 009501fc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10998: 00d400f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10996: 00b5d6b0 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10997: 009500ec 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10998: 00d3ffe0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10999: 014ece98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 11000: 014e6330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 11001: 002d9808 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 11002: 0151d152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 11003: 00aadf2c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 11003: 00aade1c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 11004: 014ed618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 11005: 008bd760 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 11005: 008bd650 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 11006: 0051893c 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 11007: 01441674 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uh │ │ │ │ 11008: 014df8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_TT_EVENT │ │ │ │ 11009: 006ab80c 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 11010: 014e41ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 11011: 014eed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 11012: 0151ca98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 11013: 009ef0e4 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 11013: 009eefd4 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 11014: 0065666c 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 11015: 0053ac34 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 11016: 004dc7bc 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 11017: 002dbfc8 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 11018: 014f0458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 11019: 0151d30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 11020: 0151ce9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 11021: 009897a4 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 11021: 00989694 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 11022: 0151ce28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ 11023: 01428f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb0 │ │ │ │ - 11024: 00aefdd4 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ - 11025: 008693b4 220 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ + 11024: 00aefcc4 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 11025: 008692a4 220 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ 11026: 01428e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb1 │ │ │ │ 11027: 014415f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uw │ │ │ │ 11028: 0053e4bc 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 11029: 014e4ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 11030: 00b3a22c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 11031: 0095dcd8 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 11032: 00863b70 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ - 11033: 00ac2bb4 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 11030: 00b3a11c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 11031: 0095dbc8 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 11032: 00863a60 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ + 11033: 00ac2aa4 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 11034: 014e6ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 11035: 0151d190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 11036: 0091be9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 11037: 009fd160 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 11038: 00964b04 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 11036: 0091bd8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 11037: 009fd050 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 11038: 009649f4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 11039: 00516f88 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 11040: 00916040 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 11040: 00915f30 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 11041: 0151bb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ - 11042: 00863ea0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ + 11042: 00863d90 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ 11043: 002c6d20 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 11044: 008b15a4 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 11045: 00b5e7a0 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 11046: 00a4a474 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 11047: 0083e194 276 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ + 11044: 008b1494 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 11045: 00b5e690 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 11046: 00a4a364 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 11047: 0083e088 276 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ 11048: 014e25b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 11049: 00aa42b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 11049: 00aa41a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 11050: 002b4a24 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 11051: 013bca34 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 11052: 0151b818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 11053: 002b853c 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 11054: 014f0568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 11055: 0151d11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 11056: 00aa7970 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 11056: 00aa7860 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 11057: 0151c4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 11058: 009d10c8 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 11058: 009d0fb8 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 11059: 0151d04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 11060: 0151cd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 11061: 0151cb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 11062: 00ae9a4c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 11063: 00a9e6e0 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 11062: 00ae993c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 11063: 00a9e5d0 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 11064: 0151b61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 11065: 0151c478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ - 11066: 0083c86c 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ + 11066: 0083c760 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ 11067: 0151c13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 11068: 014e990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 11069: 0151b9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 11070: 0151d28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 11071: 014e8abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ - 11072: 0083ca7c 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ + 11072: 0083c970 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ 11073: 0142d958 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgth │ │ │ │ 11074: 014e53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 11075: 00b43634 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 11076: 009f3760 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 11075: 00b43524 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 11076: 009f3650 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 11077: 00490aa4 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 11078: 014469fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_b │ │ │ │ 11079: 014efc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 11080: 0151c650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 11081: 014dd4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 11082: 0095ada4 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 11083: 0091c4fc 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 11082: 0095ac94 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 11083: 0091c3ec 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 11084: 01446978 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_h │ │ │ │ - 11085: 009b9944 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 11085: 009b9834 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 11086: 0151bfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 11087: 00b82880 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 11087: 00b82770 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 11088: 0142d8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgts │ │ │ │ 11089: 0144a650 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_d │ │ │ │ 11090: 0151b26c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 11091: 002de850 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 11092: 0151baba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 11093: 00b13aa4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 11093: 00b13994 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 11094: 014e2978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ - 11095: 0084b5d8 260 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ + 11095: 0084b4cc 260 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ 11096: 0151d262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 11097: 0151b240 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 11098: 0151bf1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 11099: 0144a758 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_h │ │ │ │ - 11100: 0084bd70 364 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ - 11101: 00916fe4 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 11100: 0084bc64 364 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ + 11101: 00916ed4 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 11102: 014e7f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 11103: 00adbbf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 11103: 00adbae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 11104: 013bd5f8 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 11105: 008f4a1c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 11105: 008f490c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 11106: 0151c446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 11107: 00a3bddc 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 11107: 00a3bccc 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 11108: 0151c53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 11109: 014eb0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 11110: 014eef38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 11111: 0151cbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ - 11112: 0084b8fc 288 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ + 11112: 0084b7f0 288 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ 11113: 013bd6a4 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 11114: 00b4d118 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 11114: 00b4d008 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 11115: 0151d5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 11116: 00348f80 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 11117: 014e0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 11118: 014e856c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 11119: 00ab2cc8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 11120: 00ad9f10 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 11119: 00ab2bb8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 11120: 00ad9e00 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 11121: 014e99bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 11122: 0151bc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 11123: 014dd040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 11124: 0144a6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_s │ │ │ │ 11125: 0151cc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 11126: 0151cf3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 11127: 014e803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 11128: 0151ccb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 11129: 014f3648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 11130: 00a9f27c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 11130: 00a9f16c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 11131: 00652468 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 11132: 002c5610 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 11133: 0151d2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ - 11134: 0086cc0c 60 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ + 11134: 0086cafc 60 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ 11135: 006d96c0 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 11136: 00919dc8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ - 11137: 0084bb38 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ + 11136: 00919cb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 11137: 0084ba2c 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ 11138: 014f2dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 11139: 009f35d4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 11139: 009f34c4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 11140: 014ed788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ - 11141: 0083f878 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ + 11141: 0083f76c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ 11142: 014e6180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 11143: 0151bd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 11144: 008f5edc 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 11144: 008f5dcc 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 11145: 006c60d0 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 11146: 014ea00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 11147: 0151c794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 11148: 002c6b18 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 11149: 014ddbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 11150: 00aa0538 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 11151: 00ab79bc 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 11150: 00aa0428 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 11151: 00ab78ac 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 11152: 0151bb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 11153: 00b5f6dc 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 11154: 00aa55cc 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 11155: 0083f904 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ + 11153: 00b5f5cc 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 11154: 00aa54bc 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 11155: 0083f7f8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ 11156: 0030d0a8 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 11157: 00b6c3bc 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 11158: 009502ec 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 11157: 00b6c2ac 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 11158: 009501dc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 11159: 014e7280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 11160: 006b350c 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 11161: 009506ac 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 11161: 0095059c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 11162: 00410ba0 108 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 11163: 0151b3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 11164: 00410c0c 136 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 11165: 00b38444 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 11165: 00b38334 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 11166: 014e338c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 11167: 00410c94 188 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ - 11168: 00972ca8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 11168: 00972b98 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 11169: 002df3fc 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 11170: 014268f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_qaddsubx │ │ │ │ 11171: 0151cf74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 11172: 0083f994 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ - 11173: 00b41994 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 11172: 0083f888 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ + 11173: 00b41884 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 11174: 0066a890 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 11175: 00ddafb4 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 11176: 0083ccf4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ - 11177: 00ad737c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 11175: 00ddae8c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 11176: 0083cbe8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ + 11177: 00ad726c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 11178: 006c3104 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 11179: 009ec7dc 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 11179: 009ec6cc 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 11180: 013bd4dc 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 11181: 014f4510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 11182: 0151d07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 11183: 0151dafc 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 11184: 014ed7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ - 11185: 0083ce78 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ + 11185: 0083cd6c 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ 11186: 0036cc34 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 11187: 014e8db8 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 11188: 0151c2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 11189: 0151d85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 11190: 006861b4 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 11191: 014de394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 11192: 006e6cf8 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 11193: 0094fcec 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 11193: 0094fbdc 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 11194: 002dc274 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 11195: 006d89a4 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 11196: 0151ba82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 11197: 0066cc90 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 11198: 0151b854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 11199: 00b2bba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 11200: 009ec310 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 11199: 00b2ba90 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 11200: 009ec200 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 11201: 014dec10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 11202: 014ee600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 11203: 00db1fe0 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 11203: 00db1ed0 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 11204: 014e4984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 11205: 014ed2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 11206: 002bc1c4 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 11207: 0151db50 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 11208: 00b5d7d0 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 11208: 00b5d6c0 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 11209: 004db934 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 11210: 0151d26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 11211: 00abbce4 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 11212: 009030cc 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 11211: 00abbbd4 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 11212: 00902fbc 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 11213: 0143caa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpsel │ │ │ │ 11214: 002b4bec 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 11215: 014ee450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 11216: 0151bd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 11217: 014e327c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 11218: 014deff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 11219: 0151bb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_DSTATE │ │ │ │ 11220: 014f196c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 11221: 00b51974 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 11222: 00b01c18 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 11223: 00a88074 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 11224: 00989b38 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 11225: 00dd9ab4 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 11221: 00b51864 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 11222: 00b01b08 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 11223: 00a87f64 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 11224: 00989a28 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 11225: 00dd998c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 11226: 0142c098 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_banked │ │ │ │ 11227: 006f3618 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 11228: 0151b880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 11229: 0079626c 548 FUNC GLOBAL DEFAULT 12 aarch64_sync_64_to_32 │ │ │ │ 11230: 0150a850 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 11231: 00665754 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 11232: 0151b578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 11233: 00327698 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 11234: 014e4d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 11235: 00ab8e44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 11235: 00ab8d34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 11236: 014ecf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 11237: 01440360 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20b │ │ │ │ 11238: 014e8a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 11239: 006572a4 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 11240: 0031f364 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 11241: 00a43d60 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 11241: 00a43c50 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 11242: 00703310 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 11243: 014402dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20h │ │ │ │ 11244: 003cb204 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 11245: 01419b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 11246: 00b8dcac 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 11246: 00b8db9c 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 11247: 014ec6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 11248: 0151bdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 11249: 0151b64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 11250: 00866470 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ - 11251: 00ac202c 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 11250: 00866360 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ + 11251: 00ac1f1c 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 11252: 014df7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_EVENT │ │ │ │ 11253: 014f435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ - 11254: 008668c8 432 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ + 11254: 008667b8 432 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ 11255: 0151b4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 11256: 002c8f70 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 11257: 014f02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 11258: 00a9cd68 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 11258: 00a9cc58 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 11259: 0151b450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ - 11260: 008665e0 376 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ + 11260: 008664d0 376 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ 11261: 013bdd30 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 11262: 00b1a804 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 11262: 00b1a6f4 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 11263: 0151b4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 11264: 00701960 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 11265: 0151b530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 11266: 01440258 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20w │ │ │ │ 11267: 014eddc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 11268: 013ba438 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 11269: 0151bcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 11270: 0151ced6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 11271: 002c7614 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 11272: 002c9a88 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ - 11273: 00866758 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ + 11273: 00866648 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ 11274: 014eff38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 11275: 006c7228 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 11276: 00a93484 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ - 11277: 00adc160 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 11276: 00a93374 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 11277: 00adc050 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 11278: 0151d782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ - 11279: 0086dac8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ + 11279: 0086d9b8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ 11280: 006135f0 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 11281: 014401d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21b │ │ │ │ - 11282: 00b11d24 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 11282: 00b11c14 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 11283: 01422af4 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 11284: 0142c4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vctp │ │ │ │ - 11285: 0086da8c 56 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ + 11285: 0086d97c 56 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ 11286: 014e8eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 11287: 00693840 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 11288: 002c6bec 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 11289: 01440150 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21h │ │ │ │ 11290: 014f0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 11291: 008c59c0 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 11291: 008c58b0 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 11292: 0151ba78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 11293: 00b02410 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 11293: 00b02300 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 11294: 014423dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_b │ │ │ │ 11295: 00371e48 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 11296: 0092d738 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 11297: 00b493c4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 11296: 0092d628 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 11297: 00b492b4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 11298: 0151b7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_MISS_DSTATE │ │ │ │ 11299: 01442250 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_d │ │ │ │ 11300: 0151c8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 11301: 0151ca92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 11302: 01439ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsb │ │ │ │ - 11303: 0086dac4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ + 11303: 0086d9b4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ 11304: 014128cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 11305: 014eded0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 11306: 014dd080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ 11307: 01442358 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_h │ │ │ │ - 11308: 00aae76c 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 11308: 00aae65c 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 11309: 014eb4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 11310: 014e8b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 11311: 014dd2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 11312: 0151d5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 11313: 00a7cd14 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 11314: 00b68b74 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 11313: 00a7cc04 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 11314: 00b68a64 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 11315: 01439a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsh │ │ │ │ 11316: 002cf030 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 11317: 00ad0ee0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 11317: 00ad0dd0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ 11318: 014400cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21w │ │ │ │ - 11319: 00af1718 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 11320: 00b11644 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 11321: 009d1388 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 11319: 00af1608 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 11320: 00b11534 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 11321: 009d1278 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 11322: 014de674 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 11323: 006585d0 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 11324: 0141208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 11325: 014422d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_s │ │ │ │ 11326: 014ebaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 11327: 006a33cc 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 11328: 014de584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 11329: 0151c824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 11330: 014f04d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 11331: 014399ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsw │ │ │ │ 11332: 0151d490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 11333: 01436178 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarb │ │ │ │ 11334: 014e58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 11335: 00a11b30 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 11335: 00a11a20 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 11336: 0079e61c 360 FUNC GLOBAL DEFAULT 12 el_is_in_host │ │ │ │ 11337: 0142f008 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeb │ │ │ │ 11338: 014e0db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 11339: 003e8490 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 11340: 014360f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarh │ │ │ │ 11341: 014dedd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 11342: 006b2854 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 11343: 0151d4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 11344: 0142ef84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeh │ │ │ │ - 11345: 00b261d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 11345: 00b260c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 11346: 0151cbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 11347: 00a8892c 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 11348: 00933fb0 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 11349: 009b1524 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 11347: 00a8881c 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 11348: 00933ea0 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 11349: 009b1414 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 11350: 014ebc50 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 11351: 0151d29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 11352: 006704dc 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 11353: 00dccd4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 11354: 0091f56c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 11353: 00dccc24 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 11354: 0091f45c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 11355: 014ea43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 11356: 014ee7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 11357: 014e3a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 11358: 003795b8 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 11359: 00704a60 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 11360: 00b15710 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 11361: 00b4424c 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 11360: 00b15600 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 11361: 00b4413c 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 11362: 002e00b0 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ 11363: 01436070 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarw │ │ │ │ - 11364: 00adbcb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 11365: 00aa51d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 11364: 00adbba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 11365: 00aa50c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 11366: 0142ef00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgew │ │ │ │ - 11367: 009c2318 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 11367: 009c2208 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 11368: 014f4734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 11369: 00513374 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 11370: 00b8ad24 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 11370: 00b8ac14 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 11371: 0151cc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 11372: 00aa6ae4 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 11372: 00aa69d4 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 11373: 013bad3c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 11374: 014dd0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 11375: 00b5c4d0 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 11375: 00b5c3c0 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 11376: 014f0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 11377: 00b61ab0 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 11377: 00b619a0 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 11378: 014ec658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 11379: 014e9d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 11380: 0151cc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 11381: 00abf8f8 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 11381: 00abf7e8 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 11382: 014e975c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 11383: 0151cca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 11384: 014dc598 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 11385: 014e6e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 11386: 00970624 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 11387: 008b4418 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 11386: 00970514 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 11387: 008b4308 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 11388: 006e9d1c 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 11389: 008e333c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 11390: 009c1434 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 11389: 008e322c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 11390: 009c1324 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 11391: 01439928 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlub │ │ │ │ - 11392: 0093ad40 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 11392: 0093ac30 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 11393: 0151c012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 11394: 0031d968 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 11395: 006774e4 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 11396: 00ad84ec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 11397: 00aa2c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 11396: 00ad83dc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 11397: 00aa2b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 11398: 014e6c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 11399: 009705e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 11400: 00b4a6c4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 11399: 009704d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 11400: 00b4a5b4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 11401: 014398a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluh │ │ │ │ 11402: 014e4fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 11403: 00a7c8cc 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ - 11404: 0086e41c 24 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ + 11403: 00a7c7bc 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 11404: 0086e30c 24 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ 11405: 006dcbfc 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 11406: 0038ad64 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_ld_cci │ │ │ │ 11407: 0151c6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 11408: 006b54a8 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 11409: 014ef514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 11410: 014f33e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 11411: 00a98d74 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 11411: 00a98c64 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 11412: 01455f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizd │ │ │ │ 11413: 006313cc 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 11414: 0151d05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ - 11415: 0086efe4 52 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ + 11415: 0086eed4 52 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ 11416: 014f0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 11417: 01456074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizh │ │ │ │ - 11418: 00861818 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ - 11419: 008619f8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ + 11418: 00861708 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ + 11419: 008618e8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ 11420: 0151b65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 11421: 0030d248 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 11422: 00ba5994 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 11422: 00ba5884 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 11423: 0060ea30 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 11424: 00b67f2c 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 11425: 008b6688 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 11424: 00b67e1c 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 11425: 008b6578 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 11426: 002d3170 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 11427: 0151b290 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 11428: 008618b8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ - 11429: 0085a864 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ + 11428: 008617a8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ + 11429: 0085a754 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ 11430: 01439820 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluw │ │ │ │ - 11431: 0086eae4 16 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ - 11432: 00abd788 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 11431: 0086e9d4 16 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ + 11432: 00abd678 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 11433: 0040649c 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 11434: 01455ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizs │ │ │ │ 11435: 007a1bf4 104 FUNC GLOBAL DEFAULT 12 arm_pmu_timer_cb │ │ │ │ - 11436: 00950da0 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 11436: 00950c90 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 11437: 014eeb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 11438: 0031edec 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 11439: 013bc2e8 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 11440: 0085a6cc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ - 11441: 008c5874 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 11442: 00b46c3c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 11440: 0085a5bc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ + 11441: 008c5764 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 11442: 00b46b2c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 11443: 014d6e88 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 11444: 008b7b18 1900 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 11444: 008b7a08 1900 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 11445: 0151bf0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 11446: 009208a8 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 11446: 00920798 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 11447: 0151d70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 11448: 00ade7f4 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 11448: 00ade6e4 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 11449: 014e8da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 11450: 00861958 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ + 11450: 00861848 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ 11451: 0151ca9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 11452: 009e3d24 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 11452: 009e3c14 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 11453: 0151c2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 11454: 014e8f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 11455: 00aec87c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 11455: 00aec76c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 11456: 0151d176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11457: 00b070f4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11458: 009345ac 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11457: 00b06fe4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11458: 0093449c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11459: 0151d566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 11460: 008e2248 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 11460: 008e2138 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11461: 014e49f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11462: 0151c9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ - 11463: 0085a798 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ + 11463: 0085a688 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ 11464: 0151d2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11465: 004d7168 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11466: 01410bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11467: 002c03d8 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11468: 00630eb0 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11469: 014e7390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11470: 0151b5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11471: 00a0111c 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11472: 008b5180 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11473: 00b66a74 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11471: 00a0100c 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11472: 008b5070 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11473: 00b66964 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11474: 0037547c 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11475: 00645764 396 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_iova │ │ │ │ 11476: 0151b7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11477: 00689418 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 11478: 014f0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11479: 0151d4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11480: 014f1dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11481: 014e58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11482: 00b74e2c 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11482: 00b74d1c 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11483: 014f1fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11484: 00aee2b8 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11484: 00aee1a8 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11485: 0151c0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11486: 014e0120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 11487: 014412d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sh │ │ │ │ - 11488: 009b5138 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11489: 00b6bc24 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 11490: 00909fd8 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 11488: 009b5028 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11489: 00b6bb14 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11490: 00909ec8 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11491: 014dc988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11492: 006bff14 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11493: 00991780 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11493: 00991670 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11494: 00490db4 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11495: 0144d8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su0 │ │ │ │ 11496: 0151b508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11497: 0151ba00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11498: 014eff58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 11499: 0144d854 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su1 │ │ │ │ - 11500: 008b60c4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11500: 008b5fb4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11501: 0151b6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11502: 0038142c 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11503: 014df3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11504: 005130f0 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11505: 0151c6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11506: 00990738 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11506: 00990628 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11507: 014e2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11508: 00b5daac 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11508: 00b5d99c 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ 11509: 014f2404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_UPDATE_IRQ_EVENT │ │ │ │ - 11510: 00ad77d0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11510: 00ad76c0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11511: 01441254 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sw │ │ │ │ - 11512: 0091f260 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11513: 00ba8fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11512: 0091f150 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 11513: 00ba8e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11514: 0151c2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11515: 006b5268 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 11516: 008c5894 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 11516: 008c5784 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11517: 014f4024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11518: 0151c25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11519: 006b543c 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11520: 014ed838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11521: 0151c3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11522: 0151cc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11523: 0151b289 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 11524: 01427d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ 11525: 006577c8 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 11526: 00b2fb00 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11526: 00b2f9f0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11527: 00373c6c 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11528: 00ac79e8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 11529: 0091da44 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 11528: 00ac78d8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11529: 0091d934 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11530: 0151b730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11531: 008bada0 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11531: 008bac90 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 11532: 0054d70c 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11533: 0151c52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11534: 014dd120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11535: 00669d2c 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11536: 0151c484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11537: 00920acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11538: 008b4b6c 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11537: 009209bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11538: 008b4a5c 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11539: 014f0528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11540: 014ee710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11541: 0031a1e0 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11542: 00995428 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11543: 00b46d7c 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11542: 00995318 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11543: 00b46c6c 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11544: 014e7770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 11545: 0091a6ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 11545: 0091a5dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11546: 0151cca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11547: 014efe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 11548: 0151cf10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11549: 007a42d4 8 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr │ │ │ │ 11550: 0151b790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_ABORT_DSTATE │ │ │ │ 11551: 0151b5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11552: 00ba75a4 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11552: 00ba7494 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11553: 00419e10 156 FUNC GLOBAL DEFAULT 12 gic_dist_set_priority │ │ │ │ 11554: 0151b55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11555: 00acb7c0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11555: 00acb6b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11556: 0151d614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11557: 014f0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11558: 00823780 444 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ - 11559: 00b83784 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11558: 00823674 444 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ + 11559: 00b83674 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11560: 0031adf4 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11561: 00b834f8 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11562: 00aa7594 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11563: 00aecbb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11561: 00b833e8 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11562: 00aa7484 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11563: 00aecaa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11564: 01410b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11565: 014ddb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11566: 00372158 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11567: 0151c31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11568: 0151bea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 11569: 0151b770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 11570: 0151b8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 11571: 0095944c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11572: 00ac2160 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11571: 0095933c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 11572: 00ac2050 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11573: 0151d16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11574: 0144114c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_ub │ │ │ │ 11575: 014ed448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11576: 014eacd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11577: 00dccd10 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11578: 00b884f4 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11577: 00dccbe8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11578: 00b883e4 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11579: 0151b380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11580: 014ee110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 11581: 002eb1b0 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11582: 014410c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uh │ │ │ │ 11583: 0151be66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11584: 014e1f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11585: 009be648 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11585: 009be538 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11586: 014f0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11587: 014dca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ 11588: 014465dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_b │ │ │ │ - 11589: 00aef8f8 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11589: 00aef7e8 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11590: 01446450 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_d │ │ │ │ 11591: 00489390 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11592: 014e4dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11593: 00adf94c 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 11594: 008e2b9c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 11593: 00adf83c 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11594: 008e2a8c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11595: 0151d15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11596: 00b86f8c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11596: 00b86e7c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11597: 0151c83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11598: 00b1a9c4 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11598: 00b1a8b4 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11599: 0151c6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ 11600: 01446558 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_h │ │ │ │ - 11601: 00991240 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11601: 00991130 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11602: 01457fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_usaturate │ │ │ │ 11603: 0151b9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11604: 009887c4 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11605: 00b390b8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11604: 009886b4 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11605: 00b38fa8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11606: 0151bf06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11607: 0050ec48 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11608: 014e3fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11609: 01441044 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uw │ │ │ │ 11610: 013ba4ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 11611: 008e39e4 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 11611: 008e38d4 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11612: 00435e38 1076 FUNC GLOBAL DEFAULT 12 pc_dimm_pre_plug │ │ │ │ 11613: 0151cf0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11614: 013b8128 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11615: 00517560 1152 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11616: 014464d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_s │ │ │ │ 11617: 014f182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11618: 00b45d10 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11618: 00b45c00 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11619: 0151bd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11620: 00980ff8 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11620: 00980ee8 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11621: 0151cfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11622: 014e7910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11623: 014e8adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11624: 014f4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11625: 00328468 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11626: 009c56f8 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11626: 009c55e8 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11627: 00369494 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 11628: 00903fbc 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 11628: 00903eac 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11629: 0028ab78 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11630: 00adb02c 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11630: 00adaf1c 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11631: 0151b1a4 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11632: 014e5ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 11633: 00ac15f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11633: 00ac14e0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11634: 00685900 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11635: 014eea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11636: 014f48fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11637: 004afc94 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ 11638: 0143f700 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40b │ │ │ │ - 11639: 00b2ea88 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11640: 00a9b8e0 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11639: 00b2e978 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11640: 00a9b7d0 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11641: 0151c9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11642: 0151d0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11643: 00bad974 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11643: 00bad864 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11644: 014dd770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11645: 0151bb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11646: 0066a7e0 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 11647: 00718fe4 24 FUNC GLOBAL DEFAULT 12 arm_boot_address_space │ │ │ │ - 11648: 00adf2ac 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11648: 00adf19c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11649: 0143f67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40h │ │ │ │ 11650: 0151b230 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11651: 00b96488 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11651: 00b96378 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 11652: 0151bbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11653: 0151b51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11654: 0038de40 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 11655: 0081c860 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ - 11656: 009ee480 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11655: 0081c754 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ + 11656: 009ee370 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11657: 0057a6c0 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11658: 014f0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11659: 0070ac04 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11660: 0151c242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11661: 0151d776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11662: 014df7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_TOO_LONG_EVENT │ │ │ │ 11663: 014de798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11664: 00b00e10 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11664: 00b00d00 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11665: 014e970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11666: 014e4d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11667: 0151bdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11668: 0151bd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ 11669: 003d86c4 440 FUNC GLOBAL DEFAULT 12 omap_dma_reset │ │ │ │ - 11670: 00b94f2c 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11670: 00b94e1c 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11671: 006ca28c 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11672: 0031b90c 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11673: 0143f5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40w │ │ │ │ 11674: 006e82e8 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11675: 014eeda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11676: 00509618 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11677: 0151cb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11678: 00deca38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11679: 014e6dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11680: 014d6be8 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11681: 014e4e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11682: 00b28738 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11682: 00b28628 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11683: 002dfd68 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 11684: 0093b444 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11685: 0098c114 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11684: 0093b334 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 11685: 0098c004 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11686: 007859e8 176 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_halt │ │ │ │ - 11687: 009351b0 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11687: 009350a0 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11688: 014e1c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11689: 00b469d8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11689: 00b468c8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11690: 006e4a38 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11691: 00ac1108 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11691: 00ac0ff8 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11692: 0143f574 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41b │ │ │ │ 11693: 0030e4b4 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11694: 014eecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11695: 0151c32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11696: 0151c78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11697: 014f3074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 11698: 00a43e28 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11699: 008b4fa4 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11698: 00a43d18 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11699: 008b4e94 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11700: 014f4c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11701: 0143f4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41h │ │ │ │ - 11702: 0095716c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11703: 009c0040 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11702: 0095705c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 11703: 009bff30 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11704: 00674bb4 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11705: 009ecbb4 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11706: 009209fc 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11705: 009ecaa4 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11706: 009208ec 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11707: 014effd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11708: 00289444 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11709: 00b723fc 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11710: 00b8c824 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11709: 00b722ec 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11710: 00b8c714 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11711: 01410ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11712: 014e7070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11713: 0151de92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11714: 0151b88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11715: 014ed248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11716: 0151cb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ - 11717: 0093ac74 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 11717: 0093ab64 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11718: 00406a7c 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11719: 008bb66c 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11719: 008bb55c 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11720: 014e1644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11721: 00a2f02c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11721: 00a2ef1c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11722: 0143f46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41w │ │ │ │ 11723: 014e34dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11724: 0151d388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11725: 0151c05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11726: 014ee030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11727: 009ab5c4 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 11728: 009599e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 11727: 009ab4b4 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11728: 009598d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11729: 0151b51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11730: 00a9dd04 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11730: 00a9dbf4 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11731: 014ea34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11732: 00375228 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11733: 014ed338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 11734: 0092ce30 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ - 11735: 0083eabc 124 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ + 11734: 0092cd20 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11735: 0083e9b0 124 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ 11736: 0143f3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42b │ │ │ │ 11737: 0151b9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11738: 00a95944 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 11739: 00964f24 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 11738: 00a95834 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11739: 00964e14 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11740: 014e7ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11741: 0151d2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11742: 01453104 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_hcr_el2_trap │ │ │ │ 11743: 0151c50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11744: 0074b9e0 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read8 │ │ │ │ - 11745: 0083eb38 164 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ + 11745: 0083ea2c 164 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ 11746: 014e1d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11747: 0143ed34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupb │ │ │ │ 11748: 0143f364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42h │ │ │ │ 11749: 0066e474 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11750: 01391798 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11751: 014e1df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11752: 014e1b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 11753: 0151b29c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 11754: 0095e73c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 11754: 0095e62c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 11755: 0151c310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 11756: 0143ecb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwduph │ │ │ │ 11757: 0142b5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsl │ │ │ │ 11758: 0151b28d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11759: 0151d008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11760: 0151c6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11761: 002c28a0 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11762: 01412f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11763: 013b80d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11764: 0151bc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11765: 00a3fc18 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11765: 00a3fb08 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11766: 0142b6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsq │ │ │ │ 11767: 014f5aac 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11768: 013b80b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ - 11769: 0083ebdc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ + 11769: 0083ead0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ 11770: 0151d5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11771: 014e958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11772: 014e4794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11773: 0143f2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42w │ │ │ │ 11774: 0151d0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11775: 009fdaac 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11775: 009fd99c 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11776: 0151c22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11777: 0151caa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11778: 014f0bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11779: 0142b4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsw │ │ │ │ 11780: 00511724 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11781: 014eac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11782: 00b423a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11782: 00b42294 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11783: 014dd8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11784: 0143ec2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupw │ │ │ │ 11785: 0151b3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11786: 0151d138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11787: 00a403c8 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11787: 00a402b8 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11788: 014de414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11789: 0143f25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43b │ │ │ │ 11790: 0067ebe4 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11791: 0151d846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11792: 006c7ef8 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11793: 0089d274 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11793: 0089d164 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11794: 006ffbcc 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11795: 0151c72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11796: 0151d684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11797: 014ebb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11798: 0151c37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11799: 014ecb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11800: 0143f1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43h │ │ │ │ 11801: 0151cb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11802: 00ae1d0c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11803: 00abd548 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11802: 00ae1bfc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11803: 00abd438 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11804: 0151d664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11805: 00aa3458 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11805: 00aa3348 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11806: 0151cef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11807: 014e58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11808: 0030fb7c 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ 11809: 0142af94 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_shufh │ │ │ │ - 11810: 00b5b6b0 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11810: 00b5b5a0 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11811: 014f4c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11812: 014e7940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11813: 0151b29d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11814: 0151d0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 11815: 00921f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11815: 00921e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 11816: 014eb0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11817: 00851398 40 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ - 11818: 00aed1e4 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11817: 0085128c 40 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ + 11818: 00aed0d4 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11819: 0151cdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11820: 014f0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11821: 0062f468 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11822: 0151be84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11823: 0143f154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43w │ │ │ │ 11824: 014ece68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11825: 00b18bd4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11826: 00ab0e5c 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11825: 00b18ac4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11826: 00ab0d4c 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11827: 002f4f1c 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11828: 014ddf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11829: 005119a4 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11830: 00b48d14 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11830: 00b48c04 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11831: 002dd08c 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ - 11832: 0081cc08 4 FUNC GLOBAL DEFAULT 12 assert_hflags_rebuild_correctly │ │ │ │ + 11832: 0081cafc 4 FUNC GLOBAL DEFAULT 12 assert_hflags_rebuild_correctly │ │ │ │ 11833: 00331a5c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11834: 0151b736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11835: 00490aa0 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11836: 009cfcf4 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11836: 009cfbe4 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11837: 014e01e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11838: 0151c966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11839: 014de04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11840: 014e76b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11841: 014efc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11842: 0151cb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 11843: 0151c56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 11844: 014deb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 11845: 0151c3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 11846: 0151c7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11847: 014eefa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 11848: 0093e318 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 11848: 0093e208 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11849: 006e69b0 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 11850: 0095b57c 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 11850: 0095b46c 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11851: 014df5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11852: 0151c63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11853: 0142b648 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packul │ │ │ │ - 11854: 00931c2c 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11854: 00931b1c 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11855: 0151ce7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 11856: 00903c0c 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 11856: 00903afc 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11857: 00408738 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 11858: 009d20b0 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 11859: 0091b044 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 11858: 009d1fa0 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11859: 0091af34 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11860: 014e42bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 11861: 0091e0a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 11861: 0091df90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11862: 0070e404 404 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11863: 014dcb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11864: 0142b750 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuq │ │ │ │ 11865: 014e8cb0 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11866: 006e6c14 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11867: 00ad3bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11868: 0084fa70 36 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ - 11869: 00aa4878 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11867: 00ad3abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11868: 0084f964 36 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ + 11869: 00aa4768 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11870: 0151d10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11871: 00aef190 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11871: 00aef080 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11872: 0151c7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 11873: 00b243d4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11873: 00b242c4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11874: 0142b540 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuw │ │ │ │ 11875: 0070417c 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11876: 005cac2c 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11877: 014ed6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11878: 00b455c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11878: 00b454b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11879: 0151c1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11880: 014e984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11881: 00678d20 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11882: 0151d6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11883: 00ad077c 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11883: 00ad066c 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11884: 0151b81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11885: 0151d4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11886: 013bcad0 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11887: 0151d454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11888: 014e72a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11889: 004da828 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11890: 00b65ac4 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11890: 00b659b4 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11891: 002c6ea8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11892: 014e0190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 11893: 00b274d8 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11893: 00b273c8 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11894: 00289498 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11895: 00b913cc 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11895: 00b912bc 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11896: 0151b368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11897: 01437edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbc │ │ │ │ - 11898: 0086bf00 164 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ + 11898: 0086bdf0 164 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ 11899: 0151bc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11900: 014e7b00 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11901: 014dccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11902: 009ec550 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11903: 00b5e7d8 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11902: 009ec440 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11903: 00b5e6c8 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11904: 0151d852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 11905: 00adb3ec 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11905: 00adb2dc 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11906: 014e7a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11907: 00addfd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11907: 00addec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11908: 002d8200 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11909: 00b26ba0 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11909: 00b26a90 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11910: 014e64c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11911: 0151c260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11912: 0151c990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11913: 0093083c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11914: 009e2a14 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11913: 0093072c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11914: 009e2904 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11915: 00510f6c 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11916: 014e55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11917: 014f05f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11918: 014f8170 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11919: 014f8184 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ - 11920: 0086c574 156 FUNC GLOBAL DEFAULT 12 helper_uadd8 │ │ │ │ + 11920: 0086c464 156 FUNC GLOBAL DEFAULT 12 helper_uadd8 │ │ │ │ 11921: 014ee1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11922: 00decc98 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11923: 014e5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11924: 014e7190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11925: 014403e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_wb_ud │ │ │ │ 11926: 0151d718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11927: 014e2a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11928: 014d6c98 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11929: 00b33f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11929: 00b33e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11930: 014e83ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11931: 014ed918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11932: 007052e4 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ - 11933: 008445fc 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ + 11933: 008444f0 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ 11934: 006bbcc4 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11935: 0151c784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11936: 00a958a8 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11936: 00a95798 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11937: 0151caf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11938: 00528208 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 11939: 0151b608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11940: 014df52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11941: 014e3bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11942: 0151d17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11943: 014e14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11944: 00ab7888 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11944: 00ab7778 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11945: 014e3b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ - 11946: 008447e0 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ + 11946: 008446d4 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ 11947: 0031a7cc 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11948: 014e71f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11949: 0151b2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11950: 006b6044 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11951: 002c8cac 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11952: 014f3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11953: 013bd0a8 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11954: 009074dc 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11954: 009073cc 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11955: 014f8134 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11956: 0151d348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11957: 0068ae8c 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11958: 002c09c0 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11959: 00701f40 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 11960: 00b98b3c 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11960: 00b98a2c 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11961: 0151ce1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11962: 014def00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11963: 00b5d584 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11964: 0086c92c 64 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ - 11965: 008f0be0 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11963: 00b5d474 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11964: 0086c81c 64 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ + 11965: 008f0ad0 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11966: 00658410 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11967: 0151bd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11968: 0151ccb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11969: 0151cc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11970: 003204a8 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11971: 002d4474 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11972: 009fa678 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11972: 009fa568 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11973: 014f36b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11974: 0151be08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11975: 006e6d8c 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11976: 00ade374 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11976: 00ade264 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11977: 0151b24c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11978: 007af5bc 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cge0 │ │ │ │ 11979: 014dfe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11980: 00b6c508 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11980: 00b6c3f8 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11981: 014e1e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11982: 0151b5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11983: 00aadac4 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11983: 00aad9b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11984: 0151d652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11985: 00638450 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11986: 002c6f50 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11987: 0151de2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11988: 014ee560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11989: 014e10f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11990: 00b8af48 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11990: 00b8ae38 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11991: 0068e4f4 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11992: 0091acbc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11993: 008eed90 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11992: 0091abac 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11993: 008eec80 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11994: 0151c69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11995: 006b5f90 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11996: 003c95ac 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11997: 009293cc 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11997: 009292bc 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11998: 005cd080 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11999: 009a769c 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11999: 009a758c 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 12000: 014e21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 12001: 0151c542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 12002: 014e39ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 12003: 014f1c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 12004: 013bc3e4 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 12005: 014f277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 12006: 005c82bc 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 12007: 00996130 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 12007: 00996020 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 12008: 0151b422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 12009: 00aaad70 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ - 12010: 008513e8 92 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ + 12009: 00aaac60 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 12010: 008512dc 92 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ 12011: 014e1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 12012: 014e83ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 12013: 009295d4 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 12013: 009294c4 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 12014: 0151b904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 12015: 014f0058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 12016: 0091dcf0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 12016: 0091dbe0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 12017: 0151b3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 12018: 00a39660 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 12019: 00b9cedc 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 12018: 00a39550 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 12019: 00b9cdcc 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 12020: 0151d7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 12021: 00ab8d04 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 12021: 00ab8bf4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 12022: 014dd010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 12023: 0037cb08 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 12024: 00319e48 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 12025: 014df40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 12026: 009fcd04 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ - 12027: 00850fc8 236 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ + 12026: 009fcbf4 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 12027: 00850ebc 236 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ 12028: 0151ba3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 12029: 00991870 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 12029: 00991760 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 12030: 0151b57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 12031: 0151d76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12032: 014e9e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 12033: 014e6ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 12034: 014ea3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 12035: 0090247c 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 12035: 0090236c 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 12036: 0151ba38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 12037: 0151d4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 12038: 014e51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 12039: 006c35fc 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 12040: 0084a294 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ - 12041: 0090b458 152 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 12040: 0084a188 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ + 12041: 0090b348 152 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 12042: 01410008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 12043: 0090b4f0 328 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 12043: 0090b3e0 328 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 12044: 0151b2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 12045: 00375700 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 12046: 00684d08 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 12047: 0045c034 128 FUNC GLOBAL DEFAULT 12 omap_clk_canidle │ │ │ │ 12048: 0151bd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 12049: 004e13c0 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 12050: 00ae4670 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 12051: 00aedd74 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 12050: 00ae4560 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 12051: 00aedc64 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 12052: 0151ce2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 12053: 006abf6c 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 12054: 0151babc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 12055: 014e16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 12056: 014f496c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 12057: 00abea6c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 12057: 00abe95c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 12058: 014e6550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 12059: 0151c158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 12060: 00304eac 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 12061: 0151b8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 12062: 0151ca96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 12063: 00a9e170 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 12064: 00db0068 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 12063: 00a9e060 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 12064: 00daff58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 12065: 0151cfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 12066: 0151d8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 12067: 00988658 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 12068: 008f35fc 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 12069: 009d2648 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 12067: 00988548 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 12068: 008f34ec 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 12069: 009d2538 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 12070: 0151b816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 12071: 00a38708 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 12071: 00a385f8 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 12072: 014e02f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 12073: 014eb578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 12074: 00afd2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 12074: 00afd1e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 12075: 0151ceb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 12076: 009cd96c 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 12076: 009cd85c 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 12077: 0151c1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 12078: 00aa45f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 12079: 00ae399c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 12078: 00aa44e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 12079: 00ae388c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 12080: 01428e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw0 │ │ │ │ 12081: 002c59d0 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ 12082: 01428d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw1 │ │ │ │ - 12083: 00b8cae8 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 12084: 00b25668 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 12083: 00b8c9d8 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 12084: 00b25558 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 12085: 006b5538 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 12086: 00aaa0bc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 12086: 00aa9fac 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 12087: 002bf08c 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 12088: 003e850c 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 12089: 00daef08 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 12090: 00933364 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 12089: 00daedf8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 12090: 00933254 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 12091: 014de8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 12092: 006c8860 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 12093: 014eab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 12094: 00980fd8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 12095: 00b14038 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 12094: 00980ec8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 12095: 00b13f28 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 12096: 0042f5dc 16 FUNC GLOBAL DEFAULT 12 omap_intc_set_fclk │ │ │ │ 12097: 014f4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 12098: 0151b244 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 12099: 00aa4650 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 12100: 00ae93b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 12099: 00aa4540 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 12100: 00ae92a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 12101: 014e401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 12102: 014f42b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ 12103: 0142ecf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtb │ │ │ │ - 12104: 009c1240 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 12104: 009c1130 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 12105: 014f4d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 12106: 0151b269 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 12107: 014df4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 12108: 006d9964 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 12109: 006b1dd8 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 12110: 00a9e034 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 12111: 00b78d60 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 12112: 00aaf0f8 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 12110: 00a9df24 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 12111: 00b78c50 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 12112: 00aaefe8 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 12113: 0142ec6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgth │ │ │ │ 12114: 014ec548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 12115: 014e69e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 12116: 014f282c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 12117: 003757d8 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 12118: 0151c814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 12119: 014e8d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 12120: 00b97fa4 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 12120: 00b97e94 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 12121: 013c7040 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 12122: 002fa8ec 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 12123: 0030232c 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 12124: 0151bb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 12125: 014eba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 12126: 009cb558 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 12126: 009cb448 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 12127: 004a122c 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 12128: 00b775e4 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 12128: 00b774d4 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 12129: 0151c7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 12130: 002ce808 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 12131: 00ae91cc 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 12131: 00ae90bc 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 12132: 014f3b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 12133: 014e1bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 12134: 0069d3f8 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 12135: 0151cc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ 12136: 0142ebe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtw │ │ │ │ - 12137: 00b88508 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 12137: 00b883f8 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 12138: 014ec838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ 12139: 014349c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasb │ │ │ │ - 12140: 00b6e86c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 12141: 00917ce4 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 12140: 00b6e75c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 12141: 00917bd4 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 12142: 006dfa18 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 12143: 01416de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 12144: 0151ce72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 12145: 014484cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_d │ │ │ │ 12146: 014f1a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 12147: 0084a318 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ + 12147: 0084a20c 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ 12148: 01453ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh_round_to_nearest │ │ │ │ 12149: 0143493c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlash │ │ │ │ 12150: 014485d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_h │ │ │ │ - 12151: 00918758 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 12152: 008eb6d4 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 12151: 00918648 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 12152: 008eb5c4 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 12153: 002c6ffc 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 12154: 014de254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 12155: 0151bf28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 12156: 0151b7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ALL_DSTATE │ │ │ │ 12157: 014f09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 12158: 0151b26f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 12159: 0032846c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 12160: 004be190 196 FUNC GLOBAL DEFAULT 12 smc91c111_init │ │ │ │ 12161: 0151d440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ - 12162: 0082c170 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ + 12162: 0082c064 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ 12163: 002b5bf4 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 12164: 014e1ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 12165: 0151de52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 12166: 0151c122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 12167: 0151c486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ 12168: 01448550 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_s │ │ │ │ - 12169: 0082c1e4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ + 12169: 0082c0d8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ 12170: 014348b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasw │ │ │ │ - 12171: 00b11478 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 12172: 009c05a8 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 12173: 00ad34f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 12171: 00b11368 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 12172: 009c0498 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 12173: 00ad33e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 12174: 0151d650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12175: 003f4298 824 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 12176: 013bcd48 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 12177: 00b5d5ec 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 12178: 009fa4f4 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 12177: 00b5d4dc 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 12178: 009fa3e4 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 12179: 0061139c 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 12180: 0151b9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 12181: 0150aaf5 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 12182: 0141730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 12183: 014dfb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_ADD_MR_EVENT │ │ │ │ 12184: 002bf8d0 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 12185: 0151db0c 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 12186: 0151d90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 12187: 00a33d68 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 12188: 0082c278 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ + 12187: 00a33c58 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 12188: 0082c16c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ 12189: 004d6be8 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 12190: 00611db4 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 12191: 00916e34 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 12192: 008941cc 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 12193: 00b45654 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 12191: 00916d24 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 12192: 008940bc 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 12193: 00b45544 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 12194: 01451ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_b │ │ │ │ - 12195: 008ec2fc 1532 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 12196: 009d2590 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 12195: 008ec1ec 1532 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 12196: 009d2480 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 12197: 0151b80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 12198: 01451b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_d │ │ │ │ 12199: 014e349c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 12200: 014e65b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 12201: 01451c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_h │ │ │ │ 12202: 0151cf12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 12203: 006454b0 312 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_all │ │ │ │ 12204: 014ebb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 12205: 00930c90 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 12206: 008ba8bc 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 12207: 008f4bac 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 12205: 00930b80 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 12206: 008ba7ac 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 12207: 008f4a9c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 12208: 00520dd8 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 12209: 0074ea28 200 FUNC GLOBAL DEFAULT 12 allwinner_a10_bootrom_setup │ │ │ │ 12210: 013bca48 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 12211: 0151bf2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 12212: 00957b7c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 12213: 009358ec 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 12212: 00957a6c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 12213: 009357dc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 12214: 014dd2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 12215: 00433b24 72 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 12216: 0151cf1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 12217: 01451be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_s │ │ │ │ 12218: 0151c804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 12219: 0151ca12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 12220: 014e6270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 12221: 008baaa0 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 12222: 008f4314 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 12221: 008ba990 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 12222: 008f4204 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 12223: 014e1784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ - 12224: 0081a1d4 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ + 12224: 0081a0c8 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ 12225: 014f41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 12226: 014f297c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 12227: 0151d206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 12228: 0151d498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 12229: 0151ba0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 12230: 0142d430 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalarh │ │ │ │ 12231: 0151d268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 12232: 006b60b0 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 12233: 008ba968 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 12233: 008ba858 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 12234: 00678b6c 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 12235: 002dee24 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 12236: 00912950 296 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 12236: 00912840 296 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 12237: 014f4174 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 12238: 0091abc8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 12238: 0091aab8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 12239: 005320f4 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 12240: 00b8c9b8 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 12240: 00b8c8a8 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 12241: 014e1a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 12242: 0151cdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 12243: 0151deac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 12244: 00ba2cd0 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 12244: 00ba2bc0 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 12245: 014e846c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 12246: 008e1330 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 12246: 008e1220 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 12247: 0142d3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalars │ │ │ │ - 12248: 0086c3e8 164 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ - 12249: 00b778c4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 12250: 00a8871c 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 12248: 0086c2d8 164 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ + 12249: 00b777b4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 12250: 00a8860c 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 12251: 0151ce70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 12252: 0070ae4c 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 12253: 014f33c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 12254: 00b0d0c0 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 12254: 00b0cfb0 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 12255: 014e97dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 12256: 00b9bdb8 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 12256: 00b9bca8 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 12257: 0151bc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 12258: 0151b5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 12259: 014e07d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 12260: 013bc86c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 12261: 00679ad4 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 12262: 014ecc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 12263: 01512b6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 12264: 0151cd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 12265: 00af0f40 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 12265: 00af0e30 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 12266: 014ed0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 12267: 0151d318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 12268: 0070ead8 680 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on │ │ │ │ 12269: 014f40d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 12270: 00ad6f44 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 12270: 00ad6e34 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 12271: 0151c60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 12272: 014e871c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 12273: 014f2a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 12274: 00b91870 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 12274: 00b91760 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 12275: 014e333c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 12276: 00729d58 1008 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ 12277: 0143a588 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhb │ │ │ │ - 12278: 00ae46cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 12279: 00ad0dc4 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 12278: 00ae45bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 12279: 00ad0cb4 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 12280: 0141b1c8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 12281: 0143a504 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhh │ │ │ │ 12282: 0151b29a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 12283: 00b41b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 12283: 00b41a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 12284: 014e08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 12285: 002d4b1c 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 12286: 002ca6c8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 12287: 006e7b44 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 12288: 014e35ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 12289: 014e00e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 12290: 0151d484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 12291: 014e05b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 12292: 0066bae8 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 12293: 0090bcf0 120 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 12294: 009320fc 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 12293: 0090bbe0 120 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 12294: 00931fec 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 12295: 01432c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavb │ │ │ │ 12296: 0151d554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ - 12297: 00857b00 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_b │ │ │ │ + 12297: 008579f0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_b │ │ │ │ 12298: 014e68e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 12299: 0143a480 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhw │ │ │ │ 12300: 014deee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 12301: 003e9d90 120 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 12302: 01432bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavh │ │ │ │ 12303: 0151de3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 12304: 0054cfe8 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 12305: 0151c1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 12306: 014df48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ - 12307: 00857d80 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_h │ │ │ │ + 12307: 00857c70 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_h │ │ │ │ 12308: 014dead0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 12309: 002bb3f8 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 12310: 014f4808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 12311: 0091aea4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 12311: 0091ad94 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 12312: 014e04c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 12313: 00ba5cac 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 12313: 00ba5b9c 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 12314: 014ec588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 12315: 0151b5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 12316: 00d1c040 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 12316: 00d1bf30 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 12317: 0078b830 100 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update_all │ │ │ │ 12318: 014e342c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 12319: 002c0048 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 12320: 00970fa0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 12320: 00970e90 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 12321: 014dc7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 12322: 014deda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 12323: 014e8f74 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 12324: 0092da44 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 12324: 0092d934 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 12325: 01432b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavw │ │ │ │ 12326: 0151c3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 12327: 00b83edc 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 12327: 00b83dcc 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 12328: 014e89bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 12329: 0151cc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 12330: 002c52bc 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 12331: 013bd670 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ - 12332: 0082e254 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ + 12332: 0082e148 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ 12333: 014e76e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 12334: 007a4274 96 FUNC GLOBAL DEFAULT 12 vfp_set_fpsr │ │ │ │ 12335: 0151d3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 12336: 014ed978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 12337: 00d40118 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 12337: 00d40008 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 12338: 0151d5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12339: 014f2454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_TVAL_WRITE_EVENT │ │ │ │ 12340: 00526f64 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 12341: 0082e2d0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ - 12342: 0095e8d0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 12343: 00b27f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 12341: 0082e1c4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ + 12342: 0095e7c0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 12343: 00b27e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 12344: 0151cf1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 12345: 00d40110 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 12345: 00d40000 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ 12346: 0144caec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_b │ │ │ │ - 12347: 00b1cda0 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 12348: 0095c858 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 12347: 00b1cc90 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 12348: 0095c748 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 12349: 014e7740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 12350: 006dfa94 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 12351: 007b0800 64 FUNC GLOBAL DEFAULT 12 gen_gvec_uaba │ │ │ │ 12352: 006853f4 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 12353: 0063ac00 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 12354: 0151b570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ 12355: 0144c9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_h │ │ │ │ - 12356: 009ec7bc 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 12356: 009ec6ac 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 12357: 0151cffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 12358: 014ec7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 12359: 0151c84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 12360: 014e61c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 12361: 006e69e0 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 12362: 01512b64 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 12363: 00ab5b88 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 12363: 00ab5a78 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 12364: 0070f744 188 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 12365: 0036f760 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 12366: 014f5140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 12367: 007b0780 64 FUNC GLOBAL DEFAULT 12 gen_gvec_uabd │ │ │ │ 12368: 0151cdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ - 12369: 0082e374 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ + 12369: 0082e268 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ 12370: 0151cc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 12371: 00995658 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 12372: 008e34b0 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 12373: 00b53714 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 12374: 008605a4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ - 12375: 00ba2a20 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 12371: 00995548 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 12372: 008e33a0 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 12373: 00b53604 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 12374: 00860494 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ + 12375: 00ba2910 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 12376: 014ef238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 12377: 014e3a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 12378: 009cbef0 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 12379: 00aef048 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 12378: 009cbde0 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 12379: 00aeef38 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 12380: 0151c64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 12381: 0151c058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ - 12382: 00861070 232 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ + 12382: 00860f60 232 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ 12383: 014e1634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 12384: 009f622c 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 12384: 009f611c 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 12385: 0151c540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 12386: 0151b830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 12387: 014edff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 12388: 0151bc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 12389: 00aafe64 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ - 12390: 00860664 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ + 12389: 00aafd54 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 12390: 00860554 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ 12391: 002d5aac 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 12392: 014eb090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 12393: 009f9a08 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 12393: 009f98f8 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 12394: 0151b6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 12395: 0090b834 424 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 12395: 0090b724 424 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 12396: 0151b42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 12397: 014ecfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 12398: 008d68c8 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 12398: 008d67b8 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 12399: 0151c9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 12400: 00a128a8 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 12400: 00a12798 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 12401: 014e1344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 12402: 014f42a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 12403: 00aaeb78 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ - 12404: 00860728 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ + 12403: 00aaea68 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 12404: 00860618 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ 12405: 014effb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 12406: 014ef4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 12407: 014e7680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 12408: 014e0390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 12409: 00aec1a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 12409: 00aec098 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 12410: 01448afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_d │ │ │ │ - 12411: 00ab9a10 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 12411: 00ab9900 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 12412: 0150a17d 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 12413: 0151c9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 12414: 014f14a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 12415: 0082b694 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ - 12416: 008bbb48 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 12415: 0082b588 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ + 12416: 008bba38 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 12417: 01448c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_h │ │ │ │ 12418: 014efdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 12419: 014eb838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 12420: 0151c074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 12421: 0045be50 152 FUNC GLOBAL DEFAULT 12 omap_findclk │ │ │ │ 12422: 004e0c80 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 12423: 00ac9fd0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 12423: 00ac9ec0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 12424: 00740dcc 12 FUNC GLOBAL DEFAULT 12 exynos4210_get_irq │ │ │ │ - 12425: 00aad350 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 12425: 00aad240 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 12426: 0151c6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ - 12427: 0082b778 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ + 12427: 0082b66c 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ 12428: 01448b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_s │ │ │ │ - 12429: 008416d0 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ + 12429: 008415c4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ 12430: 0141a834 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 12431: 0141a894 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 12432: 0036a354 376 FUNC GLOBAL DEFAULT 12 register_read_memory │ │ │ │ 12433: 0141a8a4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 12434: 0070adbc 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 12435: 0098b398 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 12435: 0098b288 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 12436: 0151b7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_DSTATE │ │ │ │ - 12437: 0082e418 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ - 12438: 0083f524 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ + 12437: 0082e30c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ + 12438: 0083f418 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ 12439: 014e5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 12440: 0144b0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_rpres_s │ │ │ │ 12441: 00796fb4 136 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_to_el │ │ │ │ 12442: 0151be1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 12443: 0151ca4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ - 12444: 00841828 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ + 12444: 0084171c 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ 12445: 014f04c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ - 12446: 0082e494 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ + 12446: 0082e388 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ 12447: 014f07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ - 12448: 0083f5b0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ + 12448: 0083f4a4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ 12449: 014e67e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 12450: 0151bb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 12451: 014e8b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 12452: 01417d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 12453: 00ba4bb4 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 12454: 00aa2c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 12455: 008b4ad4 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 12456: 00b4d948 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 12457: 00ab14b4 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 12453: 00ba4aa4 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 12454: 00aa2b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 12455: 008b49c4 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 12456: 00b4d838 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 12457: 00ab13a4 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 12458: 0142c3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_tt │ │ │ │ 12459: 00788d4c 2600 FUNC GLOBAL DEFAULT 12 arm_cpu_post_init │ │ │ │ 12460: 014df57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 12461: 0151c6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 12462: 0083e0f4 160 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ - 12463: 009ec9f4 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 12462: 0083dfe8 160 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ + 12463: 009ec8e4 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 12464: 014eb080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12465: 0151b81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12466: 00ab36f8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12467: 00a64214 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12466: 00ab35e8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12467: 00a64104 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ 12468: 014514a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_b │ │ │ │ - 12469: 00ae7be0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12469: 00ae7ad0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12470: 014df33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 12471: 014e34cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12472: 00b8a2e8 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12472: 00b8a1d8 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12473: 002bb514 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12474: 014dedf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ - 12475: 0086c864 68 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ + 12475: 0086c754 68 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ 12476: 0145131c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_d │ │ │ │ - 12477: 0082e534 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ - 12478: 0083f640 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ + 12477: 0082e428 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ + 12478: 0083f534 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ 12479: 0151bba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12480: 002d63b0 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12481: 01451424 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_h │ │ │ │ 12482: 0051262c 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12483: 0151d46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12484: 013a1f00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12485: 003795b0 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12486: 0151b45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12487: 00364530 324 FUNC GLOBAL DEFAULT 12 exynos4210_uart_create │ │ │ │ 12488: 0151d0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12489: 0151b31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12490: 014e04f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 12491: 01442da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_b │ │ │ │ - 12492: 00b61a28 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12492: 00b61918 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12493: 0151ce8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 12494: 0151d81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12495: 014de2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12496: 0151b9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12497: 01442c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_d │ │ │ │ - 12498: 00ba3954 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 12498: 00ba3844 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 12499: 0151c97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12500: 00baf594 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12500: 00baf484 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12501: 014eeae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12502: 01412a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12503: 014513a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_s │ │ │ │ 12504: 01442d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_h │ │ │ │ 12505: 014e1604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12506: 014ed688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12507: 013bc5c8 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12508: 0079f0fc 8 FUNC GLOBAL DEFAULT 12 arm_gt_sel2vtimer_cb │ │ │ │ - 12509: 00b0d130 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12510: 00a8813c 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12509: 00b0d020 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12510: 00a8802c 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12511: 014e1dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12512: 0143e4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsb │ │ │ │ 12513: 0151bbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12514: 00cfabbc 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12514: 00cfaaac 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ 12515: 01442ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_s │ │ │ │ - 12516: 00995870 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12516: 00995760 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12517: 0143e470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsh │ │ │ │ 12518: 0151d08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12519: 00dccd6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12520: 00ade4f4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12519: 00dccc44 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12520: 00ade3e4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12521: 0151bc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12522: 014f51e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12523: 0097b5d4 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12523: 0097b4c4 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12524: 014ef554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ - 12525: 00851170 148 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ + 12525: 00851064 148 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 12526: 0151b4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12527: 014eb478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12528: 0038d210 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12529: 00b0cb30 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12529: 00b0ca20 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12530: 00517520 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 12531: 0090d2d4 100 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 12531: 0090d1c4 100 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12532: 014f3fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12533: 00ae6570 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12533: 00ae6460 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12534: 006b97b0 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 12535: 0092a654 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12535: 0092a544 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12536: 0151c444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12537: 0151cd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12538: 00b185d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12538: 00b184c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12539: 006abb60 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12540: 0150aaf8 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12541: 0143e3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsw │ │ │ │ 12542: 0151b4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12543: 014df9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_OPCODE_EVENT │ │ │ │ - 12544: 00973490 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 12544: 00973380 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12545: 0151d074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ - 12546: 008d6054 532 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ - 12547: 008692c4 80 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ + 12546: 008d5f44 532 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ + 12547: 008691b4 80 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ 12548: 0151cf5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12549: 0151d4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12550: 014f2268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12551: 00839048 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ - 12552: 009cda08 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12551: 00838f3c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ + 12552: 009cd8f8 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12553: 0151c246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ - 12554: 008390c4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ + 12554: 00838fb8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ 12555: 007a9530 96 FUNC GLOBAL DEFAULT 12 gen_urshr64_i64 │ │ │ │ 12556: 014e2b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12557: 0151c9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12558: 00ad36c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12558: 00ad35b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12559: 014ec6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12560: 014f46b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 12561: 009ef500 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12561: 009ef3f0 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12562: 014f3204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12563: 004db75c 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12564: 00acfe84 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 12565: 0095e7d0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 12564: 00acfd74 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12565: 0095e6c0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12566: 0151b229 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 12567: 0068fa1c 572 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_dma │ │ │ │ - 12568: 00ba7840 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12568: 00ba7730 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12569: 014e0100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12570: 014f41f4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12571: 014e809c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12572: 0151c3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 12573: 00b4a4b0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12573: 00b4a3a0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12574: 0151c214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12575: 0143e80c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32b │ │ │ │ 12576: 013ba4a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12577: 014e6ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12578: 014e845c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12579: 006e6ca0 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 12580: 0083f6c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ + 12580: 0083f5bc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ 12581: 00648868 4240 FUNC GLOBAL DEFAULT 12 bcm_soc_peripherals_common_realize │ │ │ │ - 12582: 008236c4 188 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ - 12583: 00b72bfc 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12582: 008235b8 188 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ + 12583: 00b72aec 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12584: 0143e788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32h │ │ │ │ 12585: 00408bcc 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12586: 00addacc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12586: 00add9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12587: 0151b936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12588: 014eca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 12589: 00b0bc08 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 12590: 0094fa90 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 12589: 00b0baf8 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12590: 0094f980 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12591: 0151c33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 12592: 00953578 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ - 12593: 0083f758 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ + 12592: 00953468 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 12593: 0083f64c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ 12594: 0151bb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12595: 0151be7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12596: 006a4b70 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12597: 0151ca86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12598: 0048c4c4 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12599: 00aa3624 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12599: 00aa3514 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12600: 00693454 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12601: 014ea4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12602: 00a83a68 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12602: 00a83958 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12603: 0151b39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12604: 014e3dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12605: 006863b8 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12606: 0151ced0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12607: 014eb848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12608: 0068e084 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12609: 0151d378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ - 12610: 007bb9c4 128 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ + 12610: 007bb9e4 128 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ 12611: 014e4c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12612: 006732a8 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12613: 01433cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhsw │ │ │ │ 12614: 0151b2a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 12615: 0083f7e8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ - 12616: 00a80ef0 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12615: 0083f6dc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ + 12616: 00a80de0 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12617: 0151cc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12618: 0151c2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12619: 004dbb7c 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12620: 0151ccca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12621: 014ee230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12622: 014f2238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12623: 00b73524 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12623: 00b73414 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12624: 0151cc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12625: 01416e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12626: 00b7848c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12626: 00b7837c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12627: 00326220 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12628: 002bae0c 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12629: 014f4260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12630: 0151cde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12631: 0151d282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12632: 0151b28e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12633: 0151b50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12634: 00516e48 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12635: 014e870c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12636: 0151cd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12637: 00b149e8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12638: 00b72cfc 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 12639: 00851444 132 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ - 12640: 00ae3184 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12637: 00b148d8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12638: 00b72bec 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12639: 00851338 132 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ + 12640: 00ae3074 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12641: 014eb2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12642: 0151bb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12643: 003f6990 180 FUNC GLOBAL DEFAULT 12 pmbus_send │ │ │ │ 12644: 006241c4 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12645: 0151b4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12646: 0151bf7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 12647: 0095e2a4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12648: 00b3f828 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12647: 0095e194 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 12648: 00b3f718 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12649: 014ebd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 12650: 00970c9c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 12650: 00970b8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12651: 00655f80 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12652: 002d1660 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12653: 014e07b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12654: 009209c4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12655: 00ae0c3c 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12654: 009208b4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12655: 00ae0b2c 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12656: 0151ca02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12657: 0151b7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12658: 008b5db0 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12658: 008b5ca0 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12659: 0070462c 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12660: 014eef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12661: 014ea0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12662: 014ea5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 12663: 0097117c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ - 12664: 00851e88 108 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ + 12663: 0097106c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 12664: 00851d7c 108 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ 12665: 006b3034 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12666: 009e4378 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12667: 00adbd0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12666: 009e4268 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12667: 00adbbfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12668: 014e2548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12669: 002d2430 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12670: 009ef960 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12670: 009ef850 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12671: 0151d60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12672: 014f0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12673: 00b2628c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12673: 00b2617c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12674: 0151ce08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12675: 01417390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12676: 002eb65c 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12677: 00b3ac0c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12677: 00b3aafc 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12678: 014ebdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12679: 014e5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12680: 014f3054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 12681: 009710fc 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 12681: 00970fec 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12682: 006ac174 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12683: 00ac0208 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12683: 00ac00f8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12684: 0151ca28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12685: 014e6600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12686: 0036c0bc 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12687: 006abde0 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12688: 0151c390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12689: 0151ca38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12690: 01455180 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd │ │ │ │ @@ -12696,360 +12696,360 @@ │ │ │ │ 12692: 014e6f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12693: 014e218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12694: 0151c77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12695: 014de818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12696: 0151c308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12697: 0151cd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12698: 006b627c 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12699: 00b1891c 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12699: 00b1880c 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ 12700: 0145572c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh │ │ │ │ - 12701: 00b77dc0 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12701: 00b77cb0 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12702: 0151dea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12703: 00ad37d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12703: 00ad36c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12704: 014f1ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12705: 002fa8cc 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 12706: 0095e5b4 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 12706: 0095e4a4 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12707: 014e47e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12708: 0151d41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12709: 0040daec 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 12710: 014f0018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 12711: 0030c0d0 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 12712: 01455498 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs │ │ │ │ 12713: 014df4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12714: 00703a3c 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12715: 0151cbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12716: 0151de4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12717: 00516378 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12718: 0151bd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12719: 00975d24 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12719: 00975c14 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12720: 01433bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhuw │ │ │ │ 12721: 014f1fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12722: 014ecae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12723: 00ba62bc 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 12724: 008c5948 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12725: 009bcf10 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12723: 00ba61ac 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12724: 008c5838 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 12725: 009bce00 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12726: 002baf0c 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12727: 006b25f4 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12728: 009756e4 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12728: 009755d4 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12729: 0151b316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 12730: 008ecd28 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 12730: 008ecc18 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12731: 007af67c 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cgt0 │ │ │ │ 12732: 0031a6c4 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ 12733: 014560f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosid │ │ │ │ - 12734: 00b8a000 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12735: 00aa28d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12734: 00b89ef0 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12735: 00aa27c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12736: 014e2d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12737: 014de5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12738: 014e4be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12739: 002c5704 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12740: 014edee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12741: 00b144c8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12741: 00b143b8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12742: 014e410c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12743: 01456200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosih │ │ │ │ 12744: 014e74e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12745: 014e89fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 12746: 0094fb28 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 12746: 0094fa18 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12747: 014edfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12748: 00b6ba58 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12748: 00b6b948 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12749: 0151cbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12750: 002a1b80 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12751: 0151b2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12752: 014e0580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12753: 00792368 108 FUNC GLOBAL DEFAULT 12 define_arm_cp_regs_with_opaque_len │ │ │ │ 12754: 0151cc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12755: 0145617c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosis │ │ │ │ 12756: 014e3c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 12757: 00950f74 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 12757: 00950e64 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12758: 00490b08 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12759: 013bc708 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12760: 014f494c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12761: 0151d1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 12762: 00b87cf4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12762: 00b87be4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12763: 014f2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12764: 014e53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12765: 004a22e0 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12766: 0151b285 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12767: 002e0334 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12768: 00ae9e44 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12768: 00ae9d34 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12769: 0151c400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12770: 0151bcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12771: 0151c788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 12772: 00900e78 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12773: 00ae6014 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12774: 00b5f87c 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12772: 00900d68 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 12773: 00ae5f04 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12774: 00b5f76c 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12775: 0057b0b8 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12776: 0151cd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12777: 014df21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 12778: 00ae673c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 12779: 0089bb6c 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 12778: 00ae662c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12779: 0089ba5c 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 12780: 0151b6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12781: 0083e3a4 256 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ - 12782: 00aa6168 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12783: 00933888 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12781: 0083e298 256 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ + 12782: 00aa6058 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12783: 00933778 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12784: 014e1b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12785: 006585a4 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12786: 014e3a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12787: 00b75640 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12788: 009ec3c8 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 12789: 00904710 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 12787: 00b75530 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12788: 009ec2b8 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12789: 00904600 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12790: 0151ca20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 12791: 008471c0 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ - 12792: 00958700 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 12791: 008470b4 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ + 12792: 009585f0 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12793: 0151c346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12794: 0151b930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12795: 0151cbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 12796: 00b8e1f8 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12796: 00b8e0e8 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12797: 00deccd4 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12798: 014ea91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 12799: 00957948 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 12799: 00957838 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12800: 005691f8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12801: 014f07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12802: 0151b576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ - 12803: 00847474 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ + 12803: 00847368 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ 12804: 014e9b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12805: 008a4148 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12805: 008a4038 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12806: 014f4888 100 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_target_trace_events_trace_events │ │ │ │ 12807: 0151c4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12808: 014f49bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12809: 014de244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12810: 014e7060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12811: 00ad6de0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12811: 00ad6cd0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12812: 002c09d0 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 12813: 0094e59c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 12814: 00b21d6c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12815: 00ab7af0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12816: 00addc98 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12813: 0094e48c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 12814: 00b21c5c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12815: 00ab79e0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12816: 00addb88 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12817: 0151c3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12818: 00b2bcb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12819: 008f9588 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12818: 00b2bba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12819: 008f9478 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12820: 014ed1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12821: 0151c0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ - 12822: 0086da08 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ + 12822: 0086d8f8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ 12823: 0151b50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12824: 0032981c 160 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 12825: 00ab6c58 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12825: 00ab6b48 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12826: 004117a8 344 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ - 12827: 0086d9cc 56 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ + 12827: 0086d8bc 56 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ 12828: 014e6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12829: 014ecab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12830: 0151d7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ - 12831: 00845d70 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ + 12831: 00845c64 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ 12832: 014e408c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12833: 0052603c 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12834: 0092fec4 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12834: 0092fdb4 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12835: 0151d03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 12836: 008e3404 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 12836: 008e32f4 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12837: 0031c418 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12838: 014df3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 12839: 008f0f30 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 12839: 008f0e20 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12840: 0033ecfc 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12841: 0151c1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12842: 014e1384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ - 12843: 0086da04 4 FUNC GLOBAL DEFAULT 12 helper_vfp_adds │ │ │ │ + 12843: 0086d8f4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_adds │ │ │ │ 12844: 0151b48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ - 12845: 008701e4 72 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdd │ │ │ │ - 12846: 0086dec0 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpd │ │ │ │ + 12845: 008700d4 72 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdd │ │ │ │ + 12846: 0086ddb0 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpd │ │ │ │ 12847: 0151cc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12848: 008feb9c 1120 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12848: 008fea8c 1120 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12849: 01418e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12850: 0036c2bc 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12851: 0151d0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ - 12852: 0086dc00 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ - 12853: 00870150 88 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ - 12854: 00845ed4 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ + 12852: 0086daf0 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ + 12853: 00870040 88 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ + 12854: 00845dc8 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ 12855: 014eec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12856: 0151baee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12857: 002bb000 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12858: 002c2a3c 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ 12859: 0144d7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h │ │ │ │ - 12860: 00a9c210 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12861: 00b19ab8 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12860: 00a9c100 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12861: 00b199a8 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12862: 014f39b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12863: 014e6960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12864: 0151bfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12865: 00ba411c 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12865: 00ba400c 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12866: 014550fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld │ │ │ │ - 12867: 00a88798 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ - 12868: 0086dd70 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ - 12869: 008701a8 60 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ + 12867: 00a88688 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12868: 0086dc60 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ + 12869: 00870098 60 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ 12870: 0151d558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12871: 00abdcdc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12871: 00abdbcc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12872: 006b3cf8 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12873: 00a254ec 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12873: 00a253dc 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12874: 002b6c94 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12875: 01455624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh │ │ │ │ 12876: 014e7a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12877: 014efdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12878: 00b74340 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12878: 00b74230 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12879: 0151c648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12880: 00b5b8b8 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12881: 00b1c0b4 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12880: 00b5b7a8 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12881: 00b1bfa4 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12882: 0151cf66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ - 12883: 0086cafc 52 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ + 12883: 0086c9ec 52 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ 12884: 0151d4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12885: 0151c088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12886: 0063029c 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12887: 009880e4 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12888: 00b5314c 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12887: 00987fd4 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12888: 00b5303c 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ 12889: 01455414 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls │ │ │ │ - 12890: 00aa41a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12890: 00aa4094 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ 12891: 003c3ff8 116 FUNC GLOBAL DEFAULT 12 bcm2835_fb_reconfigure │ │ │ │ - 12892: 0092096c 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 12893: 009c1210 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12892: 0092085c 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 12893: 009c1100 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12894: 007b143c 108 FUNC GLOBAL DEFAULT 12 gen_gvec_fneg │ │ │ │ - 12895: 0092010c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 12895: 0091fffc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12896: 014e0340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 12897: 008e3304 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 12898: 0095ea0c 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12899: 00b1ef30 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12897: 008e31f4 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 12898: 0095e8fc 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 12899: 00b1ee20 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12900: 0151c4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12901: 01512b5e 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12902: 014e0130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12903: 0151ce3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12904: 014f1118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12905: 0151cc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12906: 014f44e4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12907: 0151cd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12908: 00b1a548 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12908: 00b1a438 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12909: 0151c10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12910: 0142c014 132 OBJECT GLOBAL DEFAULT 24 helper_info_mrs_banked │ │ │ │ 12911: 006d8e14 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ 12912: 014e2038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_WRITE_EVENT │ │ │ │ - 12913: 0098d390 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 12914: 0086c610 84 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ - 12915: 009ed954 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12913: 0098d280 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12914: 0086c500 84 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ + 12915: 009ed844 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12916: 002b8440 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12917: 00408ab4 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12918: 00b8cb54 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12918: 00b8ca44 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12919: 0151d63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12920: 0151c23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12921: 005249d4 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12922: 00aee4e0 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12923: 009bcaa8 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 12924: 00ab56d4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12922: 00aee3d0 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12923: 009bc998 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12924: 00ab55c4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12925: 014ee610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12926: 014f2c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12927: 01454418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos_round_to_nearest │ │ │ │ 12928: 014eb808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12929: 009321ec 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12929: 009320dc 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12930: 014e4fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12931: 0031f8b0 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 12932: 00970120 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 12932: 00970010 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12933: 0151b28b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12934: 00670714 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12935: 0151c64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12936: 0151d242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12937: 01417de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12938: 00389e9c 148 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_list │ │ │ │ - 12939: 0095ceb0 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 12939: 0095cda0 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12940: 0151b36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ 12941: 00788b9c 200 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfnmi │ │ │ │ 12942: 0143dfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsb │ │ │ │ - 12943: 00a84ce4 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12943: 00a84bd4 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12944: 0151d00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12945: 014ed388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12946: 0151de8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12947: 009f35e8 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12947: 009f34d8 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12948: 0038c34c 36 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_update │ │ │ │ 12949: 014f10d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 12950: 009179d4 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 12951: 0095c730 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 12950: 009178c4 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 12951: 0095c620 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12952: 0151b384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 12953: 00958d28 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 12953: 00958c18 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12954: 0028a70c 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12955: 0043b198 1108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12956: 008f6ec0 412 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12956: 008f6db0 412 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12957: 0143df48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsh │ │ │ │ - 12958: 00974410 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 12958: 00974300 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12959: 0060ac18 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12960: 014e4ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12961: 00b33e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12962: 009d1040 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12961: 00b33d48 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12962: 009d0f30 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12963: 0151b3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12964: 00668564 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12965: 0053a998 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12966: 0151b4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12967: 00b9bab8 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12968: 009f3768 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12967: 00b9b9a8 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12968: 009f3658 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12969: 014eccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 12970: 0084a428 196 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ + 12970: 0084a31c 196 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ 12971: 0143f0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdup │ │ │ │ 12972: 014f0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ - 12973: 0086e798 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ + 12973: 0086e688 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ 12974: 0143dec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsw │ │ │ │ 12975: 0151d328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12976: 014ea61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12977: 014e6b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12978: 0031ea74 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12979: 0053a720 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 12980: 00970708 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 12980: 009705f8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12981: 0151c5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12982: 003e93a8 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12983: 00b73a2c 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12983: 00b7391c 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12984: 0151d7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12985: 0151d492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 12986: 007af44c 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlsh_qc │ │ │ │ - 12987: 00ba1bc8 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12987: 00ba1ab8 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12988: 002b883c 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12989: 0151d940 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12990: 0151c4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12991: 014f3f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12992: 013bc9ac 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12993: 002a2ed4 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12994: 009fa154 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12994: 009fa044 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12995: 014f1428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12996: 0151d6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12997: 014ed9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12998: 0151b256 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12999: 00995604 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 13000: 00aa2a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12999: 009954f4 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 13000: 00aa2938 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 13001: 0151d682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 13002: 014e954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 13003: 013bddbc 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 13004: 01418c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 13005: 009648f4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 13006: 00acfc84 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 13007: 009e44a8 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 13005: 009647e4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 13006: 00acfb74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 13007: 009e4398 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 13008: 0151d53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 13009: 002c0a00 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 13010: 0151d0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 13011: 0034fcdc 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ - 13012: 00863218 320 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ + 13012: 00863108 320 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ 13013: 006b62c4 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ - 13014: 00855eec 292 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ + 13014: 00855ddc 292 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ 13015: 014e6140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 13016: 00994794 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 13016: 00994684 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 13017: 014f1d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 13018: 0091804c 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 13018: 00917f3c 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 13019: 014efec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13020: 0151c8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 13021: 00add2c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 13021: 00add1b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 13022: 002bd514 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 13023: 0151d93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13024: 0056f684 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 13025: 00519a4c 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 13026: 00abe4a0 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 13026: 00abe390 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 13027: 006c9038 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 13028: 0151cae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 13029: 00b1176c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 13029: 00b1165c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 13030: 014e2708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 13031: 00afa250 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 13032: 00ae6ad4 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ - 13033: 00856be4 312 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ + 13031: 00afa140 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 13032: 00ae69c4 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 13033: 00856ad4 312 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ 13034: 01425b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sshrl │ │ │ │ 13035: 0068e4d0 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 13036: 014f39a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 13037: 00488ec0 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 13038: 00b8d598 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 13038: 00b8d488 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 13039: 0151be2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 13040: 0151c222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ - 13041: 0082cb14 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ + 13041: 0082ca08 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ 13042: 0151b5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ 13043: 003f9020 720 FUNC GLOBAL DEFAULT 12 pmbus_check_limits │ │ │ │ - 13044: 00b98f58 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 13044: 00b98e48 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 13045: 014f1bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 13046: 014e6e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 13047: 014e00a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 13048: 0151b238 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 13049: 014f2e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 13050: 0028c944 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 13051: 014e7520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ @@ -13057,5439 +13057,5439 @@ │ │ │ │ 13053: 014ee670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 13054: 0151c126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 13055: 014e6870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 13056: 014549c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod │ │ │ │ 13057: 0151b8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 13058: 014f187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 13059: 0151c890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 13060: 00a9f484 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 13060: 00a9f374 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 13061: 01512b70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ 13062: 014547b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh │ │ │ │ - 13063: 00b6ac98 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 13063: 00b6ab88 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 13064: 014f0148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 13065: 009209cc 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 13065: 009208bc 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 13066: 0151c010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 13067: 0151b270 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ - 13068: 0082cc7c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ + 13068: 0082cb70 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ 13069: 014e3a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 13070: 014e4ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 13071: 014dea80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 13072: 0151c23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 13073: 0151cb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 13074: 002d2f84 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 13075: 00613910 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ 13076: 01454cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos │ │ │ │ - 13077: 00b8fbf4 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 13078: 00addb84 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 13077: 00b8fae4 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 13078: 00adda74 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 13079: 014e6de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 13080: 014e8bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 13081: 0151d646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 13082: 0151bb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 13083: 014e72e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 13084: 004a22d4 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 13085: 0151d922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13086: 0151ccb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 13087: 00918510 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 13087: 00918400 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 13088: 0151db00 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 13089: 0151d580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DISABLED_DSTATE │ │ │ │ - 13090: 00966a48 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 13091: 009ebdd8 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 13092: 008580b4 332 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_b │ │ │ │ + 13090: 00966938 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 13091: 009ebcc8 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 13092: 00857fa4 332 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_b │ │ │ │ 13093: 0151c46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 13094: 0084ef3c 40 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ - 13095: 00aa4ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 13096: 00ab2044 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 13094: 0084ee30 40 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ + 13095: 00aa4de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 13096: 00ab1f34 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 13097: 0151cf04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 13098: 0151c4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 13099: 009c10a8 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 13099: 009c0f98 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 13100: 014e3f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 13101: 00a27df0 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 13101: 00a27ce0 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 13102: 014f4340 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 13103: 00991730 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ - 13104: 0085865c 392 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_h │ │ │ │ + 13103: 00991620 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 13104: 0085854c 392 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_h │ │ │ │ 13105: 014eeb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 13106: 0095ddf4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 13106: 0095dce4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 13107: 0151c6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 13108: 0151b4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 13109: 00959c88 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 13109: 00959b78 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 13110: 005c2f80 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ - 13111: 007f0348 31912 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ + 13111: 007f0234 31912 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ 13112: 0151cfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 13113: 0151ba6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 13114: 0050a3cc 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 13115: 0151d7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 13116: 014f3478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 13117: 004dc474 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 13118: 0151c720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 13119: 0151c8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 13120: 00aab408 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 13120: 00aab2f8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 13121: 01455078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd │ │ │ │ 13122: 0151d212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 13123: 009b94e4 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 13124: 00b7d03c 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 13123: 009b93d4 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 13124: 00b7cf2c 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 13125: 0151d6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13126: 0145551c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqh │ │ │ │ - 13127: 008bd898 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 13127: 008bd788 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 13128: 0151b92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 13129: 00939804 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 13129: 009396f4 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 13130: 014e2788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 13131: 0151c848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 13132: 00b89d50 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 13133: 009193b8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 13132: 00b89c40 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 13133: 009192a8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 13134: 0151cecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 13135: 00b3b438 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 13136: 0092a948 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 13135: 00b3b328 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 13136: 0092a838 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 13137: 014e5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 13138: 0151b532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 13139: 00b9b394 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 13139: 00b9b284 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 13140: 003853b4 112 FUNC GLOBAL DEFAULT 12 cxl_device_get_timestamp │ │ │ │ 13141: 0151c5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 13142: 0151bfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 13143: 00677680 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 13144: 00a88544 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 13144: 00a88434 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 13145: 0151cab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ 13146: 01455390 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqs │ │ │ │ - 13147: 00b8dc18 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 13147: 00b8db08 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 13148: 01457598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divd │ │ │ │ 13149: 014ebd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 13150: 00ac8a10 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 13150: 00ac8900 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 13151: 014576a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divh │ │ │ │ 13152: 002a79f0 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 13153: 014ed608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 13154: 014dd420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 13155: 0151d76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 13156: 014e6c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 13157: 009211c4 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 13158: 00b900f8 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 13157: 009210b4 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 13158: 00b8ffe8 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 13159: 014dd5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 13160: 009aac0c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 13160: 009aaafc 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 13161: 014eef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 13162: 0151ca84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 13163: 0145761c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divs │ │ │ │ 13164: 002db354 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 13165: 00ac3a40 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 13166: 00b812bc 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 13167: 00955f0c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 13168: 008eece8 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 13169: 00869500 220 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ - 13170: 00b54f88 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 13165: 00ac3930 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 13166: 00b811ac 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 13167: 00955dfc 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 13168: 008eebd8 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 13169: 008693f0 220 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ + 13170: 00b54e78 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 13171: 014ef644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 13172: 0151d5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 13173: 00aa3680 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 13173: 00aa3570 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 13174: 004363f0 388 FUNC GLOBAL DEFAULT 12 pc_dimm_unplug │ │ │ │ - 13175: 00aa4cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 13175: 00aa4bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 13176: 002d3050 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 13177: 014deef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 13178: 0142f194 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphib │ │ │ │ 13179: 0151b2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 13180: 00b37530 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 13180: 00b37420 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 13181: 014e1624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 13182: 002d0254 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 13183: 00b02834 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 13183: 00b02724 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 13184: 0151b712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 13185: 0151c9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 13186: 014e364c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 13187: 014ee370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 13188: 00b6f3c0 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 13189: 00898720 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 13188: 00b6f2b0 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 13189: 00898610 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 13190: 01512b6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 13191: 0142f110 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphih │ │ │ │ - 13192: 0086c048 92 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ + 13192: 0086bf38 92 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ 13193: 0151de88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 13194: 0097b25c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 13194: 0097b14c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 13195: 0151d4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 13196: 0151c362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 13197: 008f1fb4 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 13198: 00b328d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 13197: 008f1ea4 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 13198: 00b327c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 13199: 005c705c 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 13200: 00b88c08 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 13200: 00b88af8 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 13201: 014e6cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 13202: 00ad51e8 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 13202: 00ad50d8 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 13203: 0151d3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 13204: 014d6c68 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 13205: 014f3120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 13206: 00ae6a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 13206: 00ae690c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 13207: 002c09f0 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 13208: 00b5bb60 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 13208: 00b5ba50 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 13209: 0151cbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 13210: 0151b5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 13211: 0151bdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 13212: 004dbb48 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 13213: 0151c1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 13214: 008b6748 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 13214: 008b6638 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 13215: 0142f08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphiw │ │ │ │ 13216: 013bd688 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 13217: 014f1edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 13218: 014df82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_EVENT │ │ │ │ - 13219: 0096c818 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 13220: 008fb56c 680 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 13221: 00b2f9f4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 13219: 0096c708 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 13220: 008fb45c 680 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 13221: 00b2f8e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 13222: 0151cfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 13223: 005c6540 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 13224: 01427658 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_setpsr_nz │ │ │ │ - 13225: 00b8cec0 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 13226: 00b307fc 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 13225: 00b8cdb0 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 13226: 00b306ec 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 13227: 006e6ccc 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 13228: 014e216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 13229: 00a89f4c 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 13229: 00a89e3c 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 13230: 014e4c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 13231: 00549cb8 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 13232: 014dd390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 13233: 014f2484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_EVENT │ │ │ │ - 13234: 00917fe4 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 13234: 00917ed4 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 13235: 0151c3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 13236: 0151b24d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 13237: 0090b820 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 13237: 0090b710 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 13238: 014e0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 13239: 0051cecc 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 13240: 0151c06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 13241: 00705924 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 13242: 0048f4c0 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 13243: 0151c09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 13244: 0151be12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 13245: 014e2938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 13246: 0151d71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 13247: 0151c56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 13248: 014ea06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 13249: 008ebe84 788 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 13249: 008ebd74 788 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 13250: 0151bf1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 13251: 0151d1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 13252: 00d1c240 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 13252: 00d1c130 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 13253: 014f8690 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 13254: 013bca90 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 13255: 014df9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_EVENT │ │ │ │ 13256: 0151cb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 13257: 0151d866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13258: 002c8ed0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 13259: 014e6a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 13260: 0151ca6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 13261: 0151b8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 13262: 00b54be4 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 13262: 00b54ad4 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 13263: 014e34ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 13264: 00703a88 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 13265: 00b2fa64 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 13265: 00b2f954 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 13266: 0062ffbc 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 13267: 002c7b78 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 13268: 00ab8948 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 13269: 00b73f04 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 13268: 00ab8838 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 13269: 00b73df4 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 13270: 014e4aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 13271: 0151c138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 13272: 0048f60c 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 13273: 002c99e0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 13274: 0151b948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 13275: 00b3bed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 13275: 00b3bdc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 13276: 0151b51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 13277: 00acf588 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 13277: 00acf478 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 13278: 014f39f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 13279: 0151ce8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 13280: 014f2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 13281: 00b8d63c 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 13281: 00b8d52c 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 13282: 013bd438 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 13283: 0151c476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 13284: 014e6c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 13285: 008f60b8 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 13286: 0091dfcc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 13285: 008f5fa8 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 13286: 0091debc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 13287: 003f41b4 228 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 13288: 014f3974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 13289: 014e808c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 13290: 00b979f4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 13290: 00b978e4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 13291: 0151debc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 13292: 014e7eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 13293: 0151bf9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 13294: 00b42234 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 13294: 00b42124 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 13295: 014558b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould_round_to_zero │ │ │ │ 13296: 0141999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 13297: 009ff4cc 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 13297: 009ff3bc 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 13298: 014eb1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 13299: 003eede4 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 13300: 014e33bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 13301: 00b7a5f4 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 13301: 00b7a4e4 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 13302: 002c6a4c 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 13303: 005ce290 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 13304: 0151de8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 13305: 00af251c 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 13306: 00d1be44 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 13307: 00b77f04 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 13305: 00af240c 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 13306: 00d1bd34 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 13307: 00b77df4 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 13308: 014f1a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 13309: 013bc398 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 13310: 0151d028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 13311: 0151bfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 13312: 014dd660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 13313: 013bdd78 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 13314: 00b51834 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 13314: 00b51724 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 13315: 014e82cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 13316: 00934270 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 13316: 00934160 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 13317: 014e7820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 13318: 00acf3c8 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 13318: 00acf2b8 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 13319: 0151c8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 13320: 0151d072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ 13321: 0151b7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_S1_DSTATE │ │ │ │ - 13322: 0081d2e0 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsb │ │ │ │ - 13323: 00af325c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 13324: 00995be0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 13322: 0081d1d4 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsb │ │ │ │ + 13323: 00af314c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 13324: 00995ad0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 13325: 00791758 324 FUNC GLOBAL DEFAULT 12 pmu_init │ │ │ │ - 13326: 009e267c 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 13326: 009e256c 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 13327: 0151d0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ - 13328: 00957ea0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 13328: 00957d90 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 13329: 006ddd10 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 13330: 00b784f4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 13330: 00b783e4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 13331: 006f9560 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ - 13332: 008507ac 96 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ + 13332: 008506a0 96 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ 13333: 002c09f8 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 13334: 00971214 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 13334: 00971104 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 13335: 014158c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ - 13336: 0081d40c 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsl │ │ │ │ + 13336: 0081d300 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsl │ │ │ │ 13337: 014f4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 13338: 014f3110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 13339: 0151b766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_REG_UPDATE_DSTATE │ │ │ │ 13340: 0151c002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 13341: 0151dc10 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 13342: 00b22b14 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 13342: 00b22a04 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 13343: 014e2d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 13344: 00304788 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 13345: 01428c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqb │ │ │ │ 13346: 0151cc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 13347: 0151b34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 13348: 014e76c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 13349: 00aa2bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 13349: 00aa2aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 13350: 0151cc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 13351: 0151b812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 13352: 014eb0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 13353: 00b41658 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 13353: 00b41548 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 13354: 0066a2c8 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 13355: 014e3fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 13356: 014de7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 13357: 0081d3b4 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsw │ │ │ │ - 13358: 00b41880 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 13357: 0081d2a8 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsw │ │ │ │ + 13358: 00b41770 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 13359: 0151d6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 13360: 00b2aaa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 13360: 00b2a990 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 13361: 01428d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeql │ │ │ │ 13362: 0151cbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 13363: 0151c38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 13364: 0086f640 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ - 13365: 009ceae0 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 13366: 00aec260 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 13367: 00b68920 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 13364: 0086f530 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ + 13365: 009ce9d0 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 13366: 00aec150 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 13367: 00b68810 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 13368: 0151d47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ - 13369: 00870600 192 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ + 13369: 008704f0 192 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ 13370: 014f4cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 13371: 0151d230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 13372: 009f0058 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 13372: 009eff48 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 13373: 014f0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 13374: 0151c6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 13375: 014e95cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 13376: 009192b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 13376: 009191a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 13377: 00389470 64 FUNC GLOBAL DEFAULT 12 test_any_bits_set │ │ │ │ - 13378: 0095e488 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 13378: 0095e378 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 13379: 014f0aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 13380: 014d6c38 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ - 13381: 008558c4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ - 13382: 00850b98 104 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ + 13381: 008557b4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ + 13382: 00850a8c 104 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ 13383: 01428c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqw │ │ │ │ 13384: 00658268 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 13385: 014f186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 13386: 00b2dde8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 13386: 00b2dcd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 13387: 014f1d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 13388: 0141541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 13389: 00afb268 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 13389: 00afb158 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 13390: 0151c632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 13391: 0151c72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ 13392: 003fa210 20 FUNC GLOBAL DEFAULT 12 pmbus_idle │ │ │ │ - 13393: 007b7374 92 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ - 13394: 00b6a004 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 13393: 007b7394 92 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ + 13394: 00b69ef4 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 13395: 006d949c 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 13396: 00428d90 96 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_vlpi │ │ │ │ - 13397: 008ef458 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 13397: 008ef348 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 13398: 014f2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 13399: 00870494 172 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ - 13400: 00b3f768 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 13399: 00870384 172 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ + 13400: 00b3f658 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 13401: 014f3f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 13402: 00aa1db4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 13402: 00aa1ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 13403: 014267e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd16 │ │ │ │ - 13404: 00a3fd50 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 13404: 00a3fc40 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 13405: 014e8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 13406: 008f89e4 120 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 13406: 008f88d4 120 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 13407: 014ea5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 13408: 009edadc 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 13408: 009ed9cc 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 13409: 014eb948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 13410: 014e2d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 13411: 01414000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 13412: 002bf274 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 13413: 0151d91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 13414: 014df49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 13415: 00b71b24 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 13415: 00b71a14 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 13416: 014dd830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 13417: 00819c58 324 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ - 13418: 00dbdfd8 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ - 13419: 0090d338 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 13417: 00819b4c 324 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ + 13418: 00dbdec8 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ + 13419: 0090d228 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 13420: 0144ed78 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s16 │ │ │ │ - 13421: 0090b638 128 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 13421: 0090b528 128 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 13422: 002b6b78 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 13423: 0084f42c 52 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ - 13424: 00b44388 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 13423: 0084f320 52 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ + 13424: 00b44278 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 13425: 0151c44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 13426: 0151d74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 13427: 00998ae8 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 13427: 009989d8 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 13428: 014e857c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 13429: 014e53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 13430: 0151c340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 13431: 00ad3d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 13431: 00ad3c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 13432: 006d676c 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ - 13433: 0081d1fc 120 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklub │ │ │ │ + 13433: 0081d0f0 120 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklub │ │ │ │ 13434: 014e5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ - 13435: 0083baa0 100 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ + 13435: 0083b994 100 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ 13436: 014e8b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 13437: 002c1640 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 13438: 014ed138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 13439: 0070e9d4 260 FUNC GLOBAL DEFAULT 12 arm_get_cpu_by_id │ │ │ │ 13440: 0151c3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 13441: 00927424 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ - 13442: 0083bb04 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ + 13441: 00927314 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 13442: 0083b9f8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ 13443: 006b54cc 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 13444: 00b33c30 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 13444: 00b33b20 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 13445: 0151bd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ - 13446: 0081d2b8 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklul │ │ │ │ + 13446: 0081d1ac 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklul │ │ │ │ 13447: 014f4280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 13448: 0151ca8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 13449: 009e07f0 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 13449: 009e06e0 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 13450: 0069e3d8 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 13451: 006a4108 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 13452: 0028adf0 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 13453: 0151d534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 13454: 00b4824c 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 13454: 00b4813c 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 13455: 00719260 636 FUNC GLOBAL DEFAULT 12 arm_write_secure_board_setup_dummy_smc │ │ │ │ 13456: 014f3fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 13457: 014f23b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 13458: 00b0e23c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 13459: 008b9ec4 1844 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 13458: 00b0e12c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 13459: 008b9db4 1844 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 13460: 0151cef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 13461: 0151cca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 13462: 006e93cc 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ - 13463: 0081d274 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackluw │ │ │ │ + 13463: 0081d168 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackluw │ │ │ │ 13464: 0151c91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 13465: 004068cc 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 13466: 00baa938 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 13466: 00baa828 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 13467: 006ac17c 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 13468: 0085381c 108 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ - 13469: 00ba6b54 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 13468: 00853710 108 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ + 13469: 00ba6a44 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 13470: 0151ce16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 13471: 0151c418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 13472: 00acfdc4 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 13473: 009c03a8 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ - 13474: 00856584 240 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ + 13472: 00acfcb4 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 13473: 009c0298 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 13474: 00856474 240 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ 13475: 0151baf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 13476: 00afba40 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 13476: 00afb930 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 13477: 002c69ac 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 13478: 00709480 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 13479: 0151b70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 13480: 014ed678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 13481: 009f3568 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 13481: 009f3458 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 13482: 0151b80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 13483: 00b221c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 13483: 00b220b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 13484: 014e224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 13485: 0151d284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13486: 0082f3fc 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ + 13486: 0082f2f0 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ 13487: 0151c3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 13488: 0095ce98 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13489: 009b8224 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13488: 0095cd88 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 13489: 009b8114 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13490: 0070ce1c 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13491: 0043aba4 348 FUNC GLOBAL DEFAULT 12 cxl_type3_read │ │ │ │ - 13492: 00b9b2e8 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 13493: 0096bb38 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13494: 00aec3d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 13495: 0082f514 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ - 13496: 00b1a684 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13497: 00b224b8 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13492: 00b9b1d8 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13493: 0096ba28 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 13494: 00aec2c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13495: 0082f408 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ + 13496: 00b1a574 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13497: 00b223a8 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13498: 01413f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13499: 0151d8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 13500: 00b69c70 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 13500: 00b69b60 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 13501: 014e951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13502: 005945dc 4 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13503: 014e1744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 13504: 014f3438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 13505: 00b18350 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 13506: 008449d0 488 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ - 13507: 0091c4e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 13505: 00b18240 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13506: 008448c4 488 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ + 13507: 0091c3d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13508: 00328470 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13509: 0151cb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13510: 002caf24 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13511: 00b94788 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13511: 00b94678 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13512: 00514334 120 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13513: 0151cfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13514: 014f3044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 13515: 014dcce8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13516: 0151d810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 13517: 00ab46b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13517: 00ab45a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13518: 0151d8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 13519: 00ad39a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13519: 00ad3894 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13520: 0037c770 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13521: 00322d68 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13522: 00ab84c4 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13522: 00ab83b4 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13523: 0151dea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13524: 002bdc80 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 13525: 0090b6b8 176 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 13526: 0082f650 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ - 13527: 00b25000 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13525: 0090b5a8 176 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 13526: 0082f544 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ + 13527: 00b24ef0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13528: 014f3844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ - 13529: 00844bb8 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ + 13529: 00844aac 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ 13530: 0151d3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13531: 014f4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13532: 014ddc1c 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 13533: 00aa23d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13533: 00aa22c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13534: 0151b82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 13535: 014dc908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ - 13536: 0084c1e0 520 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ + 13536: 0084c0d4 520 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ 13537: 0151d728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13538: 0151d5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13539: 014e11b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13540: 00aec540 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13540: 00aec430 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13541: 0143eba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsb │ │ │ │ 13542: 014e9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13543: 0151be38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13544: 0151c2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13545: 00b96cdc 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 13546: 00b73e54 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13545: 00b96bcc 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13546: 00b73d44 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13547: 014eb438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13548: 0143eb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsh │ │ │ │ 13549: 014e4994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13550: 014ea44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13551: 0151bf52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13552: 002c252c 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13553: 014ebc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13554: 0151d8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13555: 006b63c8 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13556: 0151d202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13557: 007012fc 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13558: 0151b83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ 13559: 0142c11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_user_reg │ │ │ │ - 13560: 008b6964 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13561: 00adb32c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13560: 008b6854 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13561: 00adb21c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13562: 0037576c 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13563: 014f2e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13564: 002c78bc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13565: 0151d62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13566: 0143eaa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsw │ │ │ │ 13567: 003261bc 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13568: 00b47bfc 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13568: 00b47aec 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13569: 0031f4bc 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13570: 014e4d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13571: 0151baf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13572: 0151c626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 13573: 00b40b88 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13574: 00b4176c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13573: 00b40a78 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13574: 00b4165c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 13575: 0151d09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13576: 0151d334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13577: 008d6280 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13577: 008d6170 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13578: 014f03b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13579: 002ece78 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13580: 014dfd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ - 13581: 0085c2b4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ + 13581: 0085c1a4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ 13582: 014f5130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13583: 0151cff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 13584: 00970964 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13585: 0085c11c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ - 13586: 0086c4d8 76 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ - 13587: 00b66de0 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13584: 00970854 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 13585: 0085c00c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ + 13586: 0086c3c8 76 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ + 13587: 00b66cd0 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13588: 00510ce8 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13589: 002cb350 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13590: 002bbc9c 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13591: 00a94200 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13592: 00b02298 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13593: 00b3f47c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13591: 00a940f0 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13592: 00b02188 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13593: 00b3f36c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13594: 014e227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13595: 009ab230 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13595: 009ab120 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13596: 0151d1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13597: 014eb618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13598: 00989014 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13598: 00988f04 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13599: 014e9cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13600: 013bc2c8 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13601: 014e7170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13602: 00380f1c 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13603: 0151cc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ - 13604: 0085c1e8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ + 13604: 0085c0d8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ 13605: 0048e590 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13606: 00aa26b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 13607: 008e4250 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 13606: 00aa25a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13607: 008e4140 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13608: 014dfd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13609: 0151bf5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13610: 01513d4c 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13611: 00a492d4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13611: 00a491c4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13612: 014df46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13613: 0151cb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13614: 0151cd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13615: 00b8b88c 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13615: 00b8b77c 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13616: 00667e5c 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13617: 0151d310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ 13618: 007b08b0 112 FUNC GLOBAL DEFAULT 12 gen_gvec_smaxp │ │ │ │ - 13619: 00aeb6cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13619: 00aeb5bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13620: 0069d110 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13621: 0151bcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13622: 00b3ce64 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13623: 00acdbd0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13622: 00b3cd54 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13623: 00acdac0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13624: 0151bab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13625: 01417f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 13626: 00ad4220 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13626: 00ad4110 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13627: 003220c8 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ - 13628: 0084b414 452 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ + 13628: 0084b308 452 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ 13629: 002c6ac0 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13630: 006e6020 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13631: 0151ba9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13632: 0151bcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13633: 00ae1b0c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13633: 00ae19fc 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13634: 005ca540 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13635: 0067edc8 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13636: 014499f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_d │ │ │ │ 13637: 0151c5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13638: 0151c5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13639: 002be414 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13640: 00b234a4 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13640: 00b23394 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13641: 01417ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13642: 014efe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13643: 01449af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_h │ │ │ │ - 13644: 00ae7204 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 13645: 0091c1c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 13644: 00ae70f4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13645: 0091c0b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13646: 014df4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13647: 01413ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13648: 014dd520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13649: 0151d6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13650: 014f0098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13651: 014dd670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13652: 01438fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxb │ │ │ │ 13653: 0151c77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13654: 009295c8 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13654: 009294b8 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13655: 014eb888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13656: 006e094c 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ 13657: 01445c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_b │ │ │ │ - 13658: 009209bc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13658: 009208ac 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13659: 01449a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_s │ │ │ │ 13660: 0151c600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13661: 01445a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_d │ │ │ │ 13662: 01438f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxh │ │ │ │ - 13663: 00827ff4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ + 13663: 00827ee8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ 13664: 014e0dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13665: 0053e7f4 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13666: 00b4e598 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13667: 00ba6c14 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13666: 00b4e488 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13667: 00ba6b04 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13668: 004e0714 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13669: 00703f50 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13670: 01445b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_h │ │ │ │ - 13671: 00918ad0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 13671: 009189c0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 13672: 004da888 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13673: 0151cf98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 13674: 00970250 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 13675: 00ba3bc4 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 13674: 00970140 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 13675: 00ba3ab4 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 13676: 00704410 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13677: 014e64d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13678: 00b97d18 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13679: 0097b0dc 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13680: 00b735a0 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13681: 00996398 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ - 13682: 00844dac 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ + 13678: 00b97c08 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13679: 0097afcc 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13680: 00b73490 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13681: 00996288 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13682: 00844ca0 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ 13683: 014de898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13684: 002d5e38 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ 13685: 0143727c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmh │ │ │ │ - 13686: 00d400cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 13687: 008515b0 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ + 13686: 00d3ffbc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13687: 008514a4 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ 13688: 005bce50 360 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13689: 00b96734 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13689: 00b96624 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13690: 0059e748 248 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13691: 0060d244 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13692: 00acfa70 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13692: 00acf960 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13693: 014e19f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13694: 0066d718 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13695: 01445b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_s │ │ │ │ 13696: 01438ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxw │ │ │ │ 13697: 0151b7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_INV_NOTIFIERS_MR_DSTATE │ │ │ │ 13698: 013bc93c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ 13699: 01455de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh_round_to_zero │ │ │ │ - 13700: 00b78fe8 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13700: 00b78ed8 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13701: 006b677c 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13702: 014e62c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ - 13703: 00844f9c 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ + 13703: 00844e90 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ 13704: 0151c740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13705: 014371f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnms │ │ │ │ 13706: 0151c282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13707: 00afcb10 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13707: 00afca00 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13708: 002d8e98 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13709: 00b5ce0c 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13709: 00b5ccfc 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13710: 0068e168 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13711: 0043c424 100 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13712: 00658134 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13713: 009ff1a8 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13713: 009ff098 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13714: 013ba4e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13715: 006b2110 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13716: 0142bf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg64 │ │ │ │ - 13717: 0085c050 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ + 13717: 0085bf40 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ 13718: 0151ceae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13719: 0151d8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13720: 0151bf3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13721: 014eedd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13722: 002d1144 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ - 13723: 00837610 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ + 13723: 00837504 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ 13724: 013bd5bc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ - 13725: 0085bea0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ + 13725: 0085bd90 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ 13726: 0151deba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13727: 009f9918 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 13728: 00917bac 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 13727: 009f9808 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13728: 00917a9c 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 13729: 006b105c 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13730: 0036c9fc 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13731: 0151c318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13732: 00ba1a28 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13733: 00b47134 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13732: 00ba1918 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13733: 00b47024 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13734: 0060dc38 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 13735: 00915ce0 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13736: 008376b0 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ - 13737: 00aebd08 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13735: 00915bd0 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 13736: 008375a4 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ + 13737: 00aebbf8 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13738: 01418938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13739: 002a24b4 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13740: 0143a0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsb │ │ │ │ - 13741: 00b94cc8 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13741: 00b94bb8 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13742: 0151c252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13743: 0144c018 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ustoh │ │ │ │ 13744: 014e346c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13745: 014e802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13746: 01425fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat │ │ │ │ - 13747: 0085bf78 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ + 13747: 0085be68 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ 13748: 014f1e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13749: 014e4e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13750: 0151d7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13751: 0151b7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_DSTATE │ │ │ │ 13752: 0143a060 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsh │ │ │ │ 13753: 0151cfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13754: 00920b84 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13754: 00920a74 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13755: 0151c468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13756: 0151de48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13757: 014ed028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13758: 00a978a8 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13758: 00a97798 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13759: 00343c28 200 FUNC GLOBAL DEFAULT 12 wm8750_dac_dat │ │ │ │ 13760: 006abcf4 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13761: 00a817e8 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13761: 00a816d8 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13762: 014f2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13763: 00af3fb0 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ - 13764: 00837768 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ + 13763: 00af3ea0 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13764: 0083765c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ 13765: 013bc3d4 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13766: 00b1a150 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ - 13767: 007bbd8c 196 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ - 13768: 0081ad3c 524 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ + 13766: 00b1a040 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13767: 007bbdac 196 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ + 13768: 0081ac30 524 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ 13769: 014f4654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13770: 00b3c520 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13771: 00932988 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13770: 00b3c410 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13771: 00932878 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13772: 0151bdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13773: 014df77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2838_GIC_SET_IRQ_EVENT │ │ │ │ 13774: 014ddafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13775: 00524324 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13776: 00b25f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13777: 00b98e44 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13776: 00b25e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13777: 00b98d34 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13778: 002cb7cc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13779: 01410850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13780: 01439fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsw │ │ │ │ 13781: 002b3ab8 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13782: 0151c574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ 13783: 01449b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_d │ │ │ │ - 13784: 009b12e0 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 13785: 0093e8b0 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 13784: 009b11d0 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13785: 0093e7a0 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13786: 01449c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_h │ │ │ │ 13787: 0151be70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13788: 002a4250 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13789: 00b0d37c 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13790: 009ecdf0 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13791: 00a88518 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13789: 00b0d26c 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13790: 009ecce0 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13791: 00a88408 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13792: 014f0998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13793: 00322008 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13794: 004a09b8 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13795: 0151d63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13796: 00b19008 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13796: 00b18ef8 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13797: 014f10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13798: 014e7240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13799: 00b2bc58 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13799: 00b2bb48 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13800: 014e84ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 13801: 009ebef0 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13801: 009ebde0 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 13802: 01449c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_s │ │ │ │ - 13803: 008eb260 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 13803: 008eb150 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13804: 0151c454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13805: 00511e08 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13806: 002c715c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13807: 0151d33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13808: 014e84cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13809: 014e6ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13810: 0151d1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13811: 00671f44 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13812: 00b3bfec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13812: 00b3bedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13813: 014e6d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13814: 002cad18 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13815: 0151d12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13816: 006a4e9c 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13817: 013ba4d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13818: 0151c10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13819: 002ecfb0 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 13820: 0085a3a8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ - 13821: 0093d810 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13822: 00b5c154 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13823: 00af39d4 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13820: 0085a298 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ + 13821: 0093d700 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 13822: 00b5c044 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13823: 00af38c4 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13824: 014e3c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13825: 00acbfb8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 13826: 0099627c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ - 13827: 0085a228 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ + 13825: 00acbea8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13826: 0099616c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13827: 0085a118 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ 13828: 014e381c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13829: 005691e4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13830: 008b67dc 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13830: 008b66cc 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13831: 0151b63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13832: 0151c38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13833: 00b6f504 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13833: 00b6f3f4 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13834: 014e0540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13835: 00b1a944 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13836: 0098a0bc 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13835: 00b1a834 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13836: 00989fac 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13837: 013bd9d4 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13838: 00b71a7c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13838: 00b7196c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13839: 0151cfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 13840: 0144c228 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas_idx │ │ │ │ 13841: 01439f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubub │ │ │ │ - 13842: 009cf740 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13842: 009cf630 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13843: 00678298 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13844: 00983fd8 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13845: 00989f24 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13844: 00983ec8 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13845: 00989e14 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13846: 0032f394 1460 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ - 13847: 0085a2e8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ + 13847: 0085a1d8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ 13848: 00702328 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13849: 00aa6560 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13849: 00aa6450 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13850: 002c98f4 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13851: 01439ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuh │ │ │ │ 13852: 002d4404 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13853: 00b0084c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13853: 00b0073c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13854: 014e854c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13855: 014ec9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13856: 002c0a40 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13857: 003ffd40 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13858: 01414e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13859: 00b33fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13860: 00b332d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13859: 00b33eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13860: 00b331c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13861: 0151bc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13862: 0151c0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13863: 00b7c0a8 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13863: 00b7bf98 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13864: 002d71ec 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13865: 002ca470 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13866: 0038107c 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13867: 0036daec 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13868: 00a9d508 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13868: 00a9d3f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13869: 00375308 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13870: 0066009c 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13871: 008932f8 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13871: 008931e8 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13872: 01410e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13873: 01439e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuw │ │ │ │ 13874: 014f3468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13875: 01418ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13876: 0151b274 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ - 13877: 0084fe50 52 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ + 13877: 0084fd44 52 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ 13878: 00780ad4 1616 FUNC GLOBAL DEFAULT 12 smmuv3_record_event │ │ │ │ 13879: 0151d80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13880: 014e962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13881: 00372d6c 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13882: 00a991a8 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13882: 00a99098 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13883: 0151d37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 13884: 009205ec 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 13885: 008e1bdc 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13886: 00975078 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13884: 009204dc 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 13885: 008e1acc 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 13886: 00974f68 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13887: 014dd060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13888: 0066f318 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13889: 014eb448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13890: 0052fa7c 12 FUNC GLOBAL DEFAULT 12 cxl_usp_to_cstate │ │ │ │ 13891: 0036eacc 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13892: 002c5544 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13893: 00927a24 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13893: 00927914 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13894: 014e07f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13895: 01410640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13896: 01418830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13897: 006b6330 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13898: 007b0a70 64 FUNC GLOBAL DEFAULT 12 gen_gvec_shadd │ │ │ │ 13899: 0151b516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13900: 0151b410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13901: 0060a2b4 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13902: 014e971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13903: 00ad8944 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13904: 00b4217c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 13905: 009ed11c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13903: 00ad8834 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13904: 00b4206c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13905: 009ed00c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13906: 002c7208 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13907: 014154a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13908: 0151bb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13909: 014eb488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13910: 0151d5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13911: 0143ea1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzb │ │ │ │ 13912: 014e371c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 13913: 002cb138 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 13914: 0151b804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 13915: 014e407c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 13916: 014dda30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13917: 0143e998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzh │ │ │ │ - 13918: 007c0594 60 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ + 13918: 007c05b4 60 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ 13919: 014ddb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13920: 004dc424 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13921: 01455bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs_round_to_zero │ │ │ │ 13922: 014e60e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13923: 0151c5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13924: 00b9dfe0 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13924: 00b9ded0 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13925: 014e7000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13926: 0151d900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13927: 0151b462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13928: 0151b432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 13929: 008e3570 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13930: 00b02928 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13929: 008e3460 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 13930: 00b02818 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13931: 014e77e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13932: 014e7210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13933: 006d8258 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13934: 0151cfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13935: 004e1ba4 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13936: 007054a4 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13937: 00daff90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13937: 00dafe80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13938: 002bf9ec 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13939: 013bc9d8 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ - 13940: 0082cbc8 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ + 13940: 0082cabc 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ 13941: 00658088 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13942: 002c5410 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13943: 0151b6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13944: 0143e914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzw │ │ │ │ 13945: 014e9b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13946: 0070112c 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13947: 014e0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13948: 0151c7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13949: 00adbac0 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13949: 00adb9b0 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13950: 014dd6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13951: 0151d2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13952: 014eddf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13953: 014e39ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13954: 0151de7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13955: 014e830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13956: 00ad7ebc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13956: 00ad7dac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13957: 0151b9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13958: 014f1b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13959: 014dd150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13960: 01414dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13961: 00b52154 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13961: 00b52044 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13962: 0151c61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13963: 0151cef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ - 13964: 0082cd30 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ + 13964: 0082cc24 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ 13965: 0151d8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13966: 014e1a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13967: 006794bc 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13968: 014e6cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13969: 00bad570 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13969: 00bad460 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13970: 014e7530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13971: 0151c786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13972: 00b41ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13972: 00b41de8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13973: 014e6ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13974: 014ebd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13975: 014edf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13976: 0151b91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13977: 014df93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_DISABLE_EVENT │ │ │ │ 13978: 014e8c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13979: 014e384c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13980: 0151d7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13981: 013ba4b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13982: 0151d4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13983: 014f3964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13984: 014308c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslib │ │ │ │ - 13985: 00941a48 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 13985: 00941938 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13986: 002b6420 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13987: 00506cf4 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13988: 00b93d24 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 13989: 008d646c 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 13988: 00b93c14 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13989: 008d635c 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13990: 01430844 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslih │ │ │ │ 13991: 014f10b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13992: 014df91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_ABORT_EVENT │ │ │ │ 13993: 0151bd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13994: 0151c384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13995: 01454394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos_round_to_nearest │ │ │ │ 13996: 01410c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13997: 014f40e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13998: 00aec204 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13998: 00aec0f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13999: 014e7aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 14000: 00a93168 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 14000: 00a93058 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 14001: 014ece18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 14002: 0151d8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 14003: 002beb1c 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 14004: 00a9d414 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 14005: 008f38b4 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 14004: 00a9d304 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 14005: 008f37a4 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 14006: 0151c7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 14007: 0151b802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 14008: 00b5c47c 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 14008: 00b5c36c 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 14009: 014e2db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 14010: 014e67b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 14011: 0151be9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 14012: 014e87bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 14013: 0142bcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_access_check_cp_reg │ │ │ │ 14014: 014307c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsliw │ │ │ │ 14015: 0151cbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 14016: 014f52f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 14017: 0050f5d8 60 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 14018: 0151c7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 14019: 009ca214 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 14019: 009ca104 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 14020: 014f4404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14021: 0036f7b4 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 14022: 002d81f0 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 14023: 00b917d4 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 14023: 00b916c4 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 14024: 0051e71c 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 14025: 01440b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_uw │ │ │ │ 14026: 014e0200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 14027: 00665b90 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 14028: 0063a184 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 14029: 0091ae8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 14029: 0091ad7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 14030: 0036c384 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 14031: 014dd340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 14032: 002cbe90 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 14033: 00b8d5c0 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 14033: 00b8d4b0 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 14034: 0151be5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 14035: 00adc938 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 14035: 00adc828 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 14036: 01418cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 14037: 00afe580 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 14037: 00afe470 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 14038: 01427e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_saturate │ │ │ │ - 14039: 00b18db4 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 14039: 00b18ca4 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 14040: 014e42dc 20 OBJECT GLOBAL DEFAULT 24 hw_mem_trace_events │ │ │ │ - 14041: 009214ec 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 14041: 009213dc 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 14042: 014e5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 14043: 00864ef8 456 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ - 14044: 00ad0424 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 14043: 00864de8 456 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ + 14044: 00ad0314 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 14045: 00525614 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 14046: 003728a8 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 14047: 00859e3c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ - 14048: 00ad4774 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 14049: 00aa3738 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 14047: 00859d2c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ + 14048: 00ad4664 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 14049: 00aa3628 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 14050: 014eb468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 14051: 00b74bc8 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ - 14052: 00864bd4 384 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ + 14051: 00b74ab8 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 14052: 00864ac4 384 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ 14053: 0043ad00 316 FUNC GLOBAL DEFAULT 12 cxl_type3_write │ │ │ │ 14054: 01427e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_saturate │ │ │ │ 14055: 014e5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 14056: 0151d786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 14057: 0051a3f4 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 14058: 0151b5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 14059: 00b381b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 14060: 00950974 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 14061: 00b5c968 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 14059: 00b380a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 14060: 00950864 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 14061: 00b5c858 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 14062: 00670d2c 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 14063: 002c72ac 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 14064: 014deb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 14065: 014ecfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 14066: 014dcd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 14067: 00b495c4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 14067: 00b494b4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 14068: 0151b402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 14069: 0151cd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 14070: 002cb57c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 14071: 00864d54 420 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ - 14072: 00ab8f88 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 14071: 00864c44 420 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ + 14072: 00ab8e78 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 14073: 00380424 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 14074: 01414210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ - 14075: 0081af48 204 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ + 14075: 0081ae3c 204 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ 14076: 014e95dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 14077: 014ec868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ - 14078: 00862334 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ - 14079: 0086254c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ + 14078: 00862224 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ + 14079: 0086243c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ 14080: 014ee0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 14081: 0151c2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 14082: 00aecfac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 14083: 00b1d5b0 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 14082: 00aece9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 14083: 00b1d4a0 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 14084: 005be464 552 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ 14085: 0060c5f8 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 14086: 009cd7c8 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 14086: 009cd6b8 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 14087: 0151d2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ - 14088: 008623e8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ + 14088: 008622d8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ 14089: 0053c28c 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 14090: 01423cb8 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 14091: 014de6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 14092: 00aa46ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 14092: 00aa459c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 14093: 006c8d38 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 14094: 014f0f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 14095: 0151be16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 14096: 014f0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 14097: 00ab304c 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 14097: 00ab2f3c 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 14098: 0144bd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touizs │ │ │ │ 14099: 006e72c8 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 14100: 0086249c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ - 14101: 0085008c 136 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ - 14102: 00b8a0e0 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 14100: 0086238c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ + 14101: 0084ff80 136 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ + 14102: 00b89fd0 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 14103: 014e399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 14104: 01414d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 14105: 0066d814 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 14106: 014f0398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ 14107: 004352fc 152 FUNC GLOBAL DEFAULT 12 memory_device_get_region_size │ │ │ │ - 14108: 00ae0444 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 14108: 00ae0334 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 14109: 014f50b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 14110: 0038adb0 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_fm_owned_ld_mctpcci │ │ │ │ 14111: 014ec788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 14112: 0054d348 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ - 14113: 0081a494 276 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ + 14113: 0081a388 276 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ 14114: 014dcbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 14115: 0151c93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ - 14116: 0081a5a8 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ + 14116: 0081a49c 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ 14117: 0151b58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 14118: 009c0f80 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 14118: 009c0e70 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 14119: 002d469c 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 14120: 00ab50e4 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 14120: 00ab4fd4 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 14121: 0151bc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 14122: 0151b9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 14123: 0151b628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 14124: 0091eb40 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 14124: 0091ea30 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 14125: 002cc24c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 14126: 0052d8ec 280 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 14127: 00b57914 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 14127: 00b57804 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 14128: 002d97b0 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 14129: 00b28140 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 14129: 00b28030 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 14130: 0151daf8 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 14131: 009c416c 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 14131: 009c405c 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 14132: 014f2e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 14133: 00afcc24 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 14133: 00afcb14 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 14134: 00331a4c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 14135: 002cf080 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 14136: 014f1c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 14137: 014e7790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 14138: 0151d680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 14139: 00b17dec 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 14140: 009166b8 280 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 14139: 00b17cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 14140: 009165a8 280 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 14141: 005c6084 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 14142: 0051f6bc 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 14143: 0151cb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ - 14144: 00aa8824 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 14145: 00b281f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 14144: 00aa8714 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 14145: 00b280e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 14146: 0050ec40 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 14147: 002e01c8 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 14148: 014df8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_CD_EVENT │ │ │ │ 14149: 014f0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 14150: 005146e8 244 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 14151: 004dc510 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 14152: 00324724 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 14153: 0151bb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 14154: 006ba5e0 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 14155: 00a8694c 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 14155: 00a8683c 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 14156: 0151b430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 14157: 00b17e48 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 14157: 00b17d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 14158: 006fcd90 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 14159: 014e5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 14160: 01417b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 14161: 0093ade8 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 14161: 0093acd8 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 14162: 0141418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 14163: 0091aabc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 14163: 0091a9ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 14164: 006f2f28 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ 14165: 0036a5e0 44 FUNC GLOBAL DEFAULT 12 register_finalize_block │ │ │ │ - 14166: 00ab4db4 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 14166: 00ab4ca4 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ 14167: 00788cc8 12 FUNC GLOBAL DEFAULT 12 arm_cpu_mp_affinity │ │ │ │ - 14168: 00a82528 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 14168: 00a82418 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 14169: 00524ab8 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 14170: 014eff28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 14171: 0151c034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 14172: 014ee720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 14173: 014eab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 14174: 0038c370 68 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_release │ │ │ │ 14175: 006a764c 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 14176: 00ad40bc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 14177: 00b43040 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 14178: 00918bbc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 14179: 00b22338 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 14176: 00ad3fac 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 14177: 00b42f30 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 14178: 00918aac 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 14179: 00b22228 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 14180: 014e3d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 14181: 0151b75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2838_GIC_SET_IRQ_DSTATE │ │ │ │ 14182: 0151d92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 14183: 00aae098 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 14183: 00aadf88 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 14184: 0151c30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 14185: 014e1f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 14186: 00a04b9c 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 14186: 00a04a8c 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 14187: 0028a288 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 14188: 002c19a0 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 14189: 0036bd54 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 14190: 00aaa49c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 14190: 00aaa38c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 14191: 014ebf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 14192: 003e9ad4 80 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 14193: 0151cdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 14194: 0151c178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 14195: 00850180 44 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ - 14196: 009709a0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 14197: 009368f4 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 14195: 00850074 44 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ + 14196: 00970890 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 14197: 009367e4 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 14198: 0151c682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ - 14199: 008894c4 284 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ + 14199: 008893b4 284 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ 14200: 0151d458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 14201: 00b52e64 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ - 14202: 0082a4d8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ + 14201: 00b52d54 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 14202: 0082a3cc 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ 14203: 014e355c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 14204: 0151bdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 14205: 0151deae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 14206: 0151c2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 14207: 00b7c0d4 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 14207: 00b7bfc4 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 14208: 014f4868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ - 14209: 0082a660 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ + 14209: 0082a554 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ 14210: 0151d3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 14211: 00ae22d0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 14212: 00b023d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 14213: 009cda74 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 14211: 00ae21c0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 14212: 00b022c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 14213: 009cd964 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 14214: 0151c94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 14215: 0065edd0 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 14216: 00aa2ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 14216: 00aa2de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 14217: 013b7b04 160 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 14218: 014f00f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 14219: 00b39984 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 14220: 0092d8a8 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 14219: 00b39874 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 14220: 0092d798 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 14221: 014f39d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 14222: 0151d920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ - 14223: 0082751c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ + 14223: 00827410 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ 14224: 002c09a0 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 14225: 014e4b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 14226: 009bdb58 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 14226: 009bda48 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 14227: 013bc468 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 14228: 0151c492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 14229: 013bc27c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 14230: 014eb270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 14231: 00930ec4 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 14231: 00930db4 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 14232: 014e1de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 14233: 014f4c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 14234: 0151d086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ - 14235: 00827590 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ - 14236: 0082a7d8 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ + 14235: 00827484 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ + 14236: 0082a6cc 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ 14237: 014dd9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 14238: 00994fe8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 14239: 0099b5f0 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 14238: 00994ed8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 14239: 0099b4e0 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 14240: 014ef0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 14241: 00a01250 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 14242: 00b5d7a8 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 14241: 00a01140 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 14242: 00b5d698 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 14243: 014f4d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ - 14244: 00b3ba84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 14244: 00b3b974 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 14245: 0151bccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 14246: 014dfed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 14247: 014f2a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14248: 0151d8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 14249: 00380f84 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 14250: 0082a59c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ - 14251: 00b6d180 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 14252: 008ee988 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 14253: 00850c70 304 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ - 14254: 00827604 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ + 14250: 0082a490 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ + 14251: 00b6d070 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 14252: 008ee878 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 14253: 00850b64 304 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ + 14254: 008274f8 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ 14255: 0151d5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 14256: 014f25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 14257: 0151c57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 14258: 013ba450 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 14259: 0082a71c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ - 14260: 00962b4c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 14259: 0082a610 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ + 14260: 00962a3c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 14261: 004136e0 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 14262: 014f4c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 14263: 014281b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 14264: 009cfe44 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 14264: 009cfd34 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 14265: 014e2008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_READ_EVENT │ │ │ │ 14266: 0151d62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 14267: 00342ad4 156 FUNC GLOBAL DEFAULT 12 lm4549_write_samples │ │ │ │ 14268: 0151b870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 14269: 008f56c0 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 14269: 008f55b0 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 14270: 014f1568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 14271: 0151d4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 14272: 002cc61c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 14273: 00b78854 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 14274: 00b5cad0 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 14273: 00b78744 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 14274: 00b5c9c0 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 14275: 0151cd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 14276: 0151cb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 14277: 00a39720 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 14277: 00a39610 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 14278: 014ece08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 14279: 0151c08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 14280: 0151cf4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 14281: 00b88548 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 14282: 00ba4900 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 14283: 00ab386c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 14284: 00b53e28 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 14285: 0082a880 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ - 14286: 009fa668 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 14281: 00b88438 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 14282: 00ba47f0 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 14283: 00ab375c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 14284: 00b53d18 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 14285: 0082a774 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ + 14286: 009fa558 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 14287: 014edd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 14288: 01416eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 14289: 014dd580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 14290: 014e80bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 14291: 002d645c 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 14292: 0151b2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 14293: 0032eca8 72 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ - 14294: 007d44b4 1924 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ + 14294: 007d4454 1924 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ 14295: 0151b460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 14296: 00aac1c0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 14296: 00aac0b0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 14297: 01427970 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_swstep │ │ │ │ - 14298: 00ba6b38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 14298: 00ba6a28 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 14299: 006d9d2c 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 14300: 002d624c 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 14301: 00ae68ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 14301: 00ae679c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 14302: 014e6350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 14303: 0151c03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 14304: 00833d74 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ - 14305: 00a9e18c 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 14304: 00833c68 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ + 14305: 00a9e07c 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 14306: 014ebc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 14307: 014f3458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ 14308: 0143cb2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_veor │ │ │ │ - 14309: 00b01d78 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 14309: 00b01c68 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 14310: 014e979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 14311: 009e44c8 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 14311: 009e43b8 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 14312: 013bc240 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 14313: 0151c4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 14314: 01414108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 14315: 00b29238 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 14316: 00ae6850 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ - 14317: 00833ddc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ + 14315: 00b29128 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 14316: 00ae6740 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 14317: 00833cd0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ 14318: 0151c6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 14319: 006b35a4 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 14320: 00b47588 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 14320: 00b47478 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 14321: 014e0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ 14322: 0144c8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_b │ │ │ │ - 14323: 00d1c384 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 14323: 00d1c274 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 14324: 014dfe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 14325: 014ded30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 14326: 014dee00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 14327: 00991538 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 14327: 00991428 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 14328: 014e77a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 14329: 002d663c 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 14330: 014ed368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 14331: 01436a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90h │ │ │ │ 14332: 002c9014 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 14333: 014ecec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 14334: 01417414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 14335: 0151d624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 14336: 00afe380 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 14336: 00afe270 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 14337: 014e4df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 14338: 014e3b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 14339: 00970334 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 14340: 00833e6c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ - 14341: 009c1034 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 14342: 00ad5498 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 14339: 00970224 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 14340: 00833d60 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ + 14341: 009c0f24 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 14342: 00ad5388 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 14343: 00331a58 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 14344: 00685148 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 14345: 008501d4 88 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ + 14345: 008500c8 88 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ 14346: 0151b41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14347: 014369b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90s │ │ │ │ 14348: 00413380 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 14349: 0151c522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 14350: 0151baae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ - 14351: 0083bb8c 108 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ + 14351: 0083ba80 108 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ 14352: 0151b6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 14353: 002c9b34 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 14354: 008505f0 176 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ - 14355: 00b5b62c 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 14354: 008504e4 176 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ + 14355: 00b5b51c 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 14356: 0151cdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 14357: 0083bbf8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ + 14357: 0083baec 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ 14358: 0144156c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sw │ │ │ │ 14359: 005bcc58 76 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 14360: 00aa9d18 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 14360: 00aa9c08 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 14361: 0142b960 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_r13_banked │ │ │ │ 14362: 014e1e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 14363: 00a376b8 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 14363: 00a375a8 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 14364: 0067885c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 14365: 0151bd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 14366: 00a4aae8 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ - 14367: 0082766c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ + 14366: 00a4a9d8 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 14367: 00827560 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ 14368: 0151bb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 14369: 014e6700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 14370: 014e38ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 14371: 014e2718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ - 14372: 0084f7f8 92 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ + 14372: 0084f6ec 92 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ 14373: 0151c068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 14374: 0151d160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 14375: 0151ded8 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 14376: 00b23f84 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 14377: 00b53fe0 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 14376: 00b23e74 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 14377: 00b53ed0 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 14378: 014ea2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 14379: 014ed198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 14380: 014ecd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 14381: 01412848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 14382: 00b3714c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 14382: 00b3703c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 14383: 014e7400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 14384: 00a99008 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 14384: 00a98ef8 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 14385: 014f4ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ - 14386: 00da4128 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ + 14386: 00da4018 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ 14387: 014ecff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 14388: 014e16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 14389: 014e0c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 14390: 006e787c 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 14391: 0151c038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 14392: 014e1bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 14393: 014f3bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 14394: 008276fc 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ - 14395: 00955e68 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 14394: 008275f0 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ + 14395: 00955d58 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 14396: 00524ffc 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 14397: 0151cd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 14398: 007afe1c 64 FUNC GLOBAL DEFAULT 12 gen_gvec_cmtst │ │ │ │ 14399: 01412008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 14400: 014de05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 14401: 009b6610 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 14401: 009b6500 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 14402: 014df9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERROR_EVENT │ │ │ │ 14403: 014dde8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 14404: 00b828b4 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 14404: 00b827a4 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 14405: 014f02c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 14406: 014e898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 14407: 009ef46c 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 14407: 009ef35c 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 14408: 014e3a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 14409: 00529658 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 14410: 0151bc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 14411: 014e79a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 14412: 014ed5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 14413: 014de9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 14414: 00b5d2c4 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 14415: 00a9c5a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 14414: 00b5d1b4 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 14415: 00a9c498 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 14416: 014dd200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 14417: 0151c4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 14418: 0151c19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 14419: 00b875dc 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 14419: 00b874cc 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 14420: 0036c988 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 14421: 00b778fc 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 14422: 00ac2d00 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 14421: 00b777ec 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 14422: 00ac2bf0 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 14423: 0036e298 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 14424: 014dd0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 14425: 014f49fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 14426: 00a9e2d4 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 14426: 00a9e1c4 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 14427: 0151d4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 14428: 0151d210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 14429: 0151b404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 14430: 014e3e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 14431: 0151d7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 14432: 009ec8e0 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 14432: 009ec7d0 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 14433: 0151cf40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ 14434: 0142c53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_bxns │ │ │ │ - 14435: 0097c3bc 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 14436: 00b8b738 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 14435: 0097c2ac 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 14436: 00b8b628 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 14437: 002d0258 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 14438: 014ea17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 14439: 004dfe28 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 14440: 005e3958 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ - 14441: 008506a0 72 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ + 14441: 00850594 72 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ 14442: 0151c976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 14443: 006c59f4 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 14444: 013bda60 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 14445: 009f9c44 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 14445: 009f9b34 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 14446: 0151c05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 14447: 0151de56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 14448: 014e8a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 14449: 014f13f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 14450: 00aa481c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 14450: 00aa470c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 14451: 0070f268 1244 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 14452: 0151c5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ 14453: 014414e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_uw │ │ │ │ - 14454: 009bfd84 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ - 14455: 0084a704 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ + 14454: 009bfc74 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 14455: 0084a5f8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ 14456: 0151c472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 14457: 014ec948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ - 14458: 0084aa88 320 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ + 14458: 0084a97c 320 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ 14459: 014deba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 14460: 0084f8f4 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ - 14461: 00bb02e8 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 14462: 00ba67dc 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 14463: 0084a8b0 240 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ - 14464: 00827780 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ - 14465: 00db0098 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 14466: 00b7c204 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 14460: 0084f7e8 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ + 14461: 00bb01d8 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 14462: 00ba66cc 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 14463: 0084a7a4 240 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ + 14464: 00827674 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ + 14465: 00daff88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 14466: 00b7c0f4 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 14467: 014ea60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 14468: 014edf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 14469: 0151bcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 14470: 014f0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 14471: 014f35a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 14472: 0151c99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 14473: 00b2dc78 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 14473: 00b2db68 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 14474: 00667a8c 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 14475: 0151bdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 14476: 0097b9f8 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 14476: 0097b8e8 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 14477: 005275a4 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 14478: 006ddc14 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 14479: 003e89f4 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 14480: 0084a9a0 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ + 14480: 0084a894 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ 14481: 01456ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrtd │ │ │ │ - 14482: 0092c118 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 14482: 0092c008 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 14483: 00657d04 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ - 14484: 00827810 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ + 14484: 00827704 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ 14485: 0151d832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 14486: 0151c782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ 14487: 01456ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrth │ │ │ │ 14488: 014df90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_SUCCESS_EVENT │ │ │ │ - 14489: 00aed36c 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14489: 00aed25c 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14490: 014dee20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14491: 0150a804 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 14492: 0151b251 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14493: 013bd3d0 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14494: 014e00c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14495: 0151c284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14496: 014e6b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14497: 01440048 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40b │ │ │ │ 14498: 0151d4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 14499: 009730c0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 14499: 00972fb0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14500: 01456e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrts │ │ │ │ 14501: 0151c55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14502: 00517544 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14503: 0151ce30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14504: 014f4bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14505: 00b01848 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14505: 00b01738 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14506: 0151b892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ 14507: 0143ffc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40h │ │ │ │ - 14508: 00b85530 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14509: 00af9554 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14508: 00b85420 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14509: 00af9444 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14510: 014f1fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14511: 014e0140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14512: 014dd630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14513: 0151c534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14514: 0151c69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14515: 0151be72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 14516: 0151bed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 14517: 014f2bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14518: 0151c402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14519: 007ad150 244 FUNC GLOBAL DEFAULT 12 gen_sshl_i32 │ │ │ │ - 14520: 00964794 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 14520: 00964684 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14521: 0151bb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_DSTATE │ │ │ │ 14522: 0151c5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ - 14523: 00823208 1036 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ + 14523: 008230fc 1036 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ 14524: 014e2cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14525: 00b54194 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14525: 00b54084 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14526: 0151db15 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14527: 009e1b60 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14527: 009e1a50 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14528: 002cf408 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14529: 0151c564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14530: 014dcc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14531: 014e980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 14532: 0083bf9c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ - 14533: 00b662d0 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 14532: 0083be90 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ + 14533: 00b661c0 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 14534: 006d90f0 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14535: 014ed168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14536: 0143ff40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40w │ │ │ │ 14537: 0151d096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14538: 0151ccfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14539: 00bad05c 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14539: 00bacf4c 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14540: 002d4314 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14541: 00a490ac 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ - 14542: 0083c158 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ + 14541: 00a48f9c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14542: 0083c04c 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ 14543: 014e0090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14544: 0151cb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ - 14545: 008c4fec 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 14545: 008c4edc 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14546: 01444da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_b │ │ │ │ 14547: 0151b510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14548: 0097609c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14548: 00975f8c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14549: 01444c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_d │ │ │ │ 14550: 014e6000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14551: 014eeab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14552: 00b81de0 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14552: 00b81cd0 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14553: 006c766c 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14554: 0143febc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41b │ │ │ │ 14555: 01444d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_h │ │ │ │ 14556: 014df58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14557: 00ba689c 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14558: 00b5c69c 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 14559: 0091beb4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 14557: 00ba678c 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14558: 00b5c58c 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14559: 0091bda4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14560: 014e6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14561: 004e301c 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14562: 0143fe38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41h │ │ │ │ 14563: 0151bce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14564: 006a7464 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14565: 0151b8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14566: 0151bf80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14567: 0151d22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14568: 00b3a288 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14568: 00b3a178 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14569: 0151cdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14570: 014f0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14571: 0151bb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14572: 014e74f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14573: 01444c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_s │ │ │ │ - 14574: 0085d0d0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ + 14574: 0085cfc0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ 14575: 0151cddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 14576: 009cce88 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ - 14577: 0085cf48 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ + 14576: 009ccd78 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14577: 0085ce38 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ 14578: 0151c66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14579: 0151bb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14580: 0092c220 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14580: 0092c110 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14581: 0151c164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14582: 014e5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14583: 0151cc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14584: 006e74c4 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14585: 00b306b4 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 14586: 008f0288 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14587: 00936688 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14585: 00b305a4 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14586: 008f0178 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 14587: 00936578 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14588: 01418410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14589: 01407cd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ 14590: 0143fdb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41w │ │ │ │ - 14591: 009f96d0 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14592: 008063c4 29916 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ + 14591: 009f95c0 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14592: 00806284 29916 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ 14593: 0151b288 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14594: 014e5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14595: 014f0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14596: 007b0a00 112 FUNC GLOBAL DEFAULT 12 gen_gvec_uminp │ │ │ │ 14597: 0151d20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14598: 014f25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14599: 006e99f8 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14600: 0085d00c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ - 14601: 009c0ed8 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14602: 00b11198 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14600: 0085cefc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ + 14601: 009c0dc8 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14602: 00b11088 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 14603: 0151d0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ - 14604: 00881ffc 1012 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ + 14604: 00881eec 1012 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ 14605: 014e81cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14606: 00819798 104 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ + 14606: 0081968c 104 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ 14607: 0143fd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42b │ │ │ │ - 14608: 00819b84 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ - 14609: 00b35568 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14610: 00aad5e0 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14608: 00819a78 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ + 14609: 00b35458 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14610: 00aad4d0 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14611: 01417e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14612: 009890e0 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14612: 00988fd0 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14613: 0143fcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42h │ │ │ │ 14614: 014e56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14615: 014e9c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14616: 007b1340 136 FUNC GLOBAL DEFAULT 12 gen_gvec_uadalp │ │ │ │ 14617: 014deb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14618: 014e9edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14619: 00ad3b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14620: 00988e20 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14621: 00b08140 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14619: 00ad3a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14620: 00988d10 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14621: 00b08030 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 14622: 014de5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14623: 00343da8 180 FUNC GLOBAL DEFAULT 12 wm8750_adc_dat │ │ │ │ 14624: 0151d3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14625: 009eedc8 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14625: 009eecb8 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14626: 0151ceb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 14627: 00593220 384 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14628: 012ee29c 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14629: 00ad0898 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14629: 00ad0788 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14630: 0151b424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 14631: 009337ec 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14631: 009336dc 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14632: 014ebae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ - 14633: 00962d2c 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14634: 0083c2e0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ - 14635: 00870780 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ - 14636: 00920988 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14633: 00962c1c 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 14634: 0083c1d4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ + 14635: 00870670 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ + 14636: 00920878 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14637: 0151cf28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14638: 00982594 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14638: 00982484 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14639: 0143748c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabdh │ │ │ │ 14640: 0151c928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14641: 009ed210 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14642: 00b51c48 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14641: 009ed100 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14642: 00b51b38 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14643: 0143fc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42w │ │ │ │ - 14644: 0083c434 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ - 14645: 00b9499c 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 14646: 00900e10 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 14644: 0083c328 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ + 14645: 00b9488c 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14646: 00900d00 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14647: 014e2888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14648: 00b7305c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14648: 00b72f4c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14649: 006e7450 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14650: 0151bff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14651: 0028b9ac 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14652: 0037d350 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14653: 0041332c 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14654: 0151d462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14655: 01437408 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabds │ │ │ │ 14656: 006b1f04 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ 14657: 0143fba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43b │ │ │ │ - 14658: 00dccd28 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14658: 00dccc00 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14659: 0151b8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14660: 006a6cb4 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14661: 00518cac 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14662: 00aad1dc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14663: 009cde94 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14662: 00aad0cc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14663: 009cdd84 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14664: 006b4f80 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14665: 014ea46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ 14666: 00331460 132 FUNC GLOBAL DEFAULT 12 acpi_ghes_add_fw_cfg │ │ │ │ - 14667: 00b5cccc 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14667: 00b5cbbc 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14668: 0143fb20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43h │ │ │ │ 14669: 0151bbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14670: 0151b5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14671: 0151b740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14672: 009b0db0 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 14673: 008f26fc 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 14672: 009b0ca0 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14673: 008f25ec 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14674: 0151ba64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14675: 00b2fe88 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14675: 00b2fd78 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14676: 014e50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14677: 0151c772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14678: 014e61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 14679: 00964c64 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 14679: 00964b54 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14680: 014f0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14681: 014f2a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14682: 00b1bd30 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14682: 00b1bc20 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14683: 014e38cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14684: 009d18dc 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14684: 009d17cc 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14685: 014e39dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14686: 007ad244 252 FUNC GLOBAL DEFAULT 12 gen_sshl_i64 │ │ │ │ 14687: 014e991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14688: 014d73f8 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14689: 0151d6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14690: 0151b3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14691: 00b2acb0 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14691: 00b2aba0 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14692: 014f4c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14693: 014e3e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14694: 002c9220 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14695: 00b35440 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14695: 00b35330 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14696: 014de828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14697: 00b3c214 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14698: 00b2d3bc 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14699: 008b4608 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14700: 00a26fb4 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14697: 00b3c104 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14698: 00b2d2ac 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14699: 008b44f8 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14700: 00a26ea4 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14701: 004afe90 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14702: 01457a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addd │ │ │ │ 14703: 0151beac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 14704: 00b69ab4 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 14704: 00b699a4 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 14705: 014dc9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 14706: 00a87d70 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 14706: 00a87c60 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 14707: 002d5434 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ 14708: 0143fa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43w │ │ │ │ - 14709: 00989edc 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 14710: 00b08944 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 14709: 00989dcc 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 14710: 00b08834 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 14711: 014edf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 14712: 008b4b1c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 14712: 008b4a0c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 14713: 0151de68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 14714: 01457b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addh │ │ │ │ - 14715: 009be560 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ - 14716: 00863358 224 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ + 14715: 009be450 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 14716: 00863248 224 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ 14717: 002c9d58 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 14718: 00ab4c34 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 14719: 009ef20c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 14718: 00ab4b24 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 14719: 009ef0fc 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 14720: 0151ca10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 14721: 014e858c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 14722: 00706b70 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 14723: 009eafd8 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ - 14724: 00828b04 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ - 14725: 00863438 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ + 14723: 009eaec8 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 14724: 008289f8 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ + 14725: 00863328 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ 14726: 014e94fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 14727: 014e879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 14728: 0151b756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_READ_DSTATE │ │ │ │ 14729: 0038c480 416 FUNC GLOBAL DEFAULT 12 cxl_event_insert │ │ │ │ 14730: 0151d40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 14731: 0151cbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 14732: 014e9cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 14733: 01457ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_adds │ │ │ │ 14734: 014e3c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 14735: 0066ae10 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 14736: 01456c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpd │ │ │ │ 14737: 003732d0 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 14738: 01456d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmph │ │ │ │ 14739: 014f42e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 14740: 008a41f0 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 14740: 008a40e0 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 14741: 0079174c 12 FUNC GLOBAL DEFAULT 12 alle1_tlbmask │ │ │ │ 14742: 014dfb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_LEVEL_EVENT │ │ │ │ - 14743: 00aaf9fc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 14743: 00aaf8ec 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 14744: 0142665c 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome_el │ │ │ │ 14745: 014126bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 14746: 014eeec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 14747: 01456cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmps │ │ │ │ 14748: 002c1148 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 14749: 014ef148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 14750: 0069d124 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 14751: 00abaf88 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 14752: 00a7dfb4 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 14751: 00abae78 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 14752: 00a7dea4 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 14753: 01410220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 14754: 0151ce3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 14755: 00683bfc 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 14756: 014f49ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 14757: 00ae960c 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 14757: 00ae94fc 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 14758: 014f12b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 14759: 003e9ef8 184 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 14760: 0151ce74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 14761: 014f4c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 14762: 009882bc 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 14762: 009881ac 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 14763: 014dfe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 14764: 0151d2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 14765: 014e375c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 14766: 014463cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_b │ │ │ │ 14767: 0151c9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 14768: 0151bdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 14769: 014f28dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 14770: 01411e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 14771: 008a42d0 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 14771: 008a41c0 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 14772: 013c6ff0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 14773: 0151d602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 14774: 0151c81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 14775: 00678340 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ 14776: 01446348 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_h │ │ │ │ - 14777: 00ba464c 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 14777: 00ba453c 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 14778: 014f07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 14779: 0151d800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 14780: 014e14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 14781: 014e6340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 14782: 003fff40 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ - 14783: 008361e8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ + 14783: 008360dc 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ 14784: 014eccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 14785: 014f4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 14786: 0151d670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 14787: 00b915c4 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 14787: 00b914b4 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 14788: 006f9630 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 14789: 00baffa4 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 14789: 00bafe94 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 14790: 014debb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 14791: 002d3444 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 14792: 0151cbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 14793: 007ad5a4 136 FUNC GLOBAL DEFAULT 12 gen_uqadd_d │ │ │ │ 14794: 014ebe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 14795: 00b3f420 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 14795: 00b3f310 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 14796: 0151bf0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 14797: 00972f64 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ - 14798: 008429b4 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ + 14797: 00972e54 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 14798: 008428a8 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ 14799: 002dc7cc 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 14800: 014edf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 14801: 006c0d90 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 14802: 00764b14 264 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_set_chr │ │ │ │ 14803: 014ee390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 14804: 00672194 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 14805: 008eb9d8 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 14805: 008eb8c8 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 14806: 01416f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 14807: 0032293c 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ - 14808: 008362c4 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ + 14808: 008361b8 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ 14809: 0068ae60 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 14810: 014405f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_os_ud │ │ │ │ - 14811: 00842b9c 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ + 14811: 00842a90 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ 14812: 0151cd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 14813: 01513cc4 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 14814: 0151d076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 14815: 014ded60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14816: 0151de00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14817: 014f38c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14818: 014ea95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14819: 014eb968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14820: 00b66f90 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ - 14821: 00848740 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ - 14822: 00863c14 160 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ + 14820: 00b66e80 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14821: 00848634 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ + 14822: 00863b04 160 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ 14823: 014ea81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14824: 014e989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14825: 0151cd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14826: 00657ee0 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 14827: 0151b37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 14828: 0151c6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14829: 00b7a51c 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14829: 00b7a40c 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14830: 00310394 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14831: 0151d7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14832: 0151bbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ - 14833: 00863f48 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ + 14833: 00863e38 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ 14834: 014f2b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14835: 0151de50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ - 14836: 008489f4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ + 14836: 008488e8 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ 14837: 014e952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14838: 0151d15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 14839: 0151c1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 14840: 0151cd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 14841: 0151b6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 14842: 009711d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 14842: 009710c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 14843: 007038c4 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 14844: 0043b5ec 692 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 14845: 014f0b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14846: 006b5d2c 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14847: 014df20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14848: 01417498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14849: 014e26d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14850: 014e395c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14851: 0151deb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14852: 00b7d78c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14852: 00b7d67c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14853: 0151c4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14854: 0151b580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 14855: 008f2434 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 14856: 009074b4 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 14855: 008f2324 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 14856: 009073a4 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14857: 007b016c 144 FUNC GLOBAL DEFAULT 12 gen_neon_uqrshl │ │ │ │ 14858: 0151b428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14859: 006e473c 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14860: 006b334c 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 14861: 00a64ac8 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14861: 00a649b8 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14862: 0151b512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14863: 007542a0 180 FUNC GLOBAL DEFAULT 12 board_soc_type │ │ │ │ 14864: 014eeb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14865: 014dd020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14866: 014ecc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14867: 00addc3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14867: 00addb2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14868: 014f34a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ - 14869: 0086ca88 116 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ + 14869: 0086c978 116 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ 14870: 002b6284 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14871: 00ac25d8 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14871: 00ac24c8 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14872: 0142df04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarb │ │ │ │ 14873: 0038c6d8 448 FUNC GLOBAL DEFAULT 12 cxl_event_get_records │ │ │ │ - 14874: 008194b8 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ + 14874: 008193ac 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ 14875: 014468f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_b │ │ │ │ 14876: 0065ba78 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14877: 0151cfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14878: 002b8740 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14879: 0151b2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ - 14880: 00819348 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ + 14880: 0081923c 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ 14881: 0151bcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14882: 0151c82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14883: 00b94550 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14883: 00b94440 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14884: 0142de80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarh │ │ │ │ 14885: 0053b0fc 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14886: 014ef304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14887: 013bc378 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14888: 0031fe68 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14889: 0151b5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14890: 0151c8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14891: 01446870 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_h │ │ │ │ 14892: 0151c9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14893: 0032c7d4 256 FUNC GLOBAL DEFAULT 12 nvdimm_build_srat │ │ │ │ 14894: 0151c0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14895: 014e52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14896: 00b32930 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14897: 00a87400 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14898: 009b49bc 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14896: 00b32820 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14897: 00a872f0 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14898: 009b48ac 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14899: 0151bc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14900: 0151cd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14901: 0144a7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_d │ │ │ │ 14902: 0151d0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14903: 014e4b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14904: 00b7a8ac 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14904: 00b7a79c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14905: 002baa30 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14906: 009d9a1c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14906: 009d990c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14907: 0151d806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14908: 014ea6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14909: 0144a8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_h │ │ │ │ 14910: 0151ca0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14911: 006fc974 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14912: 014e1174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14913: 0142ddfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarw │ │ │ │ 14914: 014ee460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14915: 0092d974 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14915: 0092d864 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14916: 014f40c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14917: 014ed7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14918: 00b82e84 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14918: 00b82d74 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14919: 0151cf3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14920: 0151cd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14921: 0151d3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14922: 0151d026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14923: 0151cb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 14924: 0095088c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 14924: 0095077c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14925: 00504a7c 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14926: 00b2691c 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14926: 00b2680c 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14927: 0151bc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ 14928: 0144a860 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_s │ │ │ │ - 14929: 00898e94 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14929: 00898d84 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14930: 0050e080 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14931: 014e953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14932: 0151cf44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14933: 01442904 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_d │ │ │ │ 14934: 0066d688 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14935: 0151c98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14936: 0086f730 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ - 14937: 00b8b44c 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ - 14938: 00840bbc 80 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ + 14936: 0086f620 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ + 14937: 00b8b33c 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14938: 00840ab0 80 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ 14939: 013bce8c 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ 14940: 01442a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_h │ │ │ │ 14941: 01425f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat16 │ │ │ │ - 14942: 00b4345c 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14942: 00b4334c 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14943: 00679ad0 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14944: 006c8c9c 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14945: 00b9487c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14945: 00b9476c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14946: 014f4d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14947: 0071255c 996 FUNC GLOBAL DEFAULT 12 v8m_security_lookup │ │ │ │ 14948: 013b90c4 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14949: 00b78cdc 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14949: 00b78bcc 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14950: 014e0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14951: 00706f7c 120 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14952: 00a439d8 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14952: 00a438c8 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14953: 0151ce7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14954: 014f3598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 14955: 00955efc 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 14955: 00955dec 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14956: 01433de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsh │ │ │ │ 14957: 002d4b3c 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14958: 01442988 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_s │ │ │ │ 14959: 0151d6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14960: 014eddb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14961: 002cf42c 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 14962: 009205d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 14962: 009204c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14963: 014f50d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14964: 0151d638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ 14965: 014f23c8 44 OBJECT GLOBAL DEFAULT 24 target_arm_trace_events │ │ │ │ - 14966: 00b186e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14966: 00b185d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14967: 002c6a70 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14968: 0151d824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14969: 00b3de58 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14969: 00b3dd48 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14970: 014e3c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14971: 014ea05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14972: 01433d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsw │ │ │ │ 14973: 013ba3fc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 14974: 008bd254 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14975: 009ee100 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 14976: 0094fb74 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 14974: 008bd144 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 14975: 009edff0 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14976: 0094fa64 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14977: 014e0570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14978: 0151b31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ 14979: 0144ce88 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_b │ │ │ │ - 14980: 00ad4d04 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14980: 00ad4bf4 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14981: 0151d316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14982: 0151d4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14983: 0144cb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_d │ │ │ │ - 14984: 008302b4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ - 14985: 0084fef4 220 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ + 14984: 008301a8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ + 14985: 0084fde8 220 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ 14986: 0144cd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_h │ │ │ │ 14987: 013986f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14988: 0151d7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14989: 00ae20e4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14989: 00ae1fd4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14990: 0151d90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14991: 0151dda8 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14992: 00aac400 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14992: 00aac2f0 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14993: 0151d460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14994: 00adc308 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 14995: 00830358 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ + 14994: 00adc1f8 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14995: 0083024c 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ 14996: 014e26a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14997: 00b5fa58 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14997: 00b5f948 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14998: 0151c2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14999: 0069c10c 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 15000: 002c9430 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 15001: 014f0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 15002: 014eee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 15003: 006b19a8 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 15004: 01435b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarb │ │ │ │ 15005: 0151ccde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 15006: 0144cc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_s │ │ │ │ 15007: 0151d3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 15008: 014f3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 15009: 014e7730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 15010: 014f2dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 15011: 0096bab4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 15012: 00aa2038 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 15011: 0096b9a4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 15012: 00aa1f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 15013: 0151bb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 15014: 0151bdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 15015: 0151c840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 15016: 01435ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarh │ │ │ │ 15017: 00513bdc 1036 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 15018: 014dfcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 15019: 002f36f0 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 15020: 0151c512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 15021: 0151b7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 15022: 01435e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarb │ │ │ │ 15023: 006fcb54 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ - 15024: 0083042c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ + 15024: 00830320 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ 15025: 0151bb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 15026: 00b4385c 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 15027: 00b463fc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 15026: 00b4374c 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 15027: 00b462ec 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 15028: 014effa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 15029: 0151c7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 15030: 0151c800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 15031: 00511860 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 15032: 00683ae4 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 15033: 01437f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadci │ │ │ │ 15034: 002c9f80 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 15035: 012f014c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pmbus_device │ │ │ │ 15036: 014eaec0 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 15037: 002d8954 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 15038: 0080d8a0 2412 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ - 15039: 0098475c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 15038: 0080d760 2432 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ + 15039: 0098464c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 15040: 01435ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarh │ │ │ │ 15041: 004c0284 612 FUNC GLOBAL DEFAULT 12 lan9118_phy_read │ │ │ │ 15042: 014dfb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_LPG_LED_EVENT │ │ │ │ 15043: 014eead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 15044: 00ada350 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 15045: 0092c08c 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 15044: 00ada240 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 15045: 0092bf7c 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 15046: 0151b3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 15047: 0151b668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 15048: 00b759a4 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 15049: 00aeea24 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 15048: 00b75894 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 15049: 00aee914 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 15050: 0151c450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 15051: 004d715c 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 15052: 0151b52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 15053: 002c0164 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 15054: 00326e14 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 15055: 01435a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarw │ │ │ │ 15056: 0151cd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 15057: 0040d148 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 15058: 014ecdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 15059: 00963f28 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 15060: 009eb218 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 15061: 00b3b7ac 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 15059: 00963e18 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 15060: 009eb108 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 15061: 00b3b69c 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 15062: 014e999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 15063: 006a0cac 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 15064: 0151b124 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 15065: 00ba8f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 15066: 00b65640 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 15065: 00ba8e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 15066: 00b65530 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 15067: 01435d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarw │ │ │ │ 15068: 0151d19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 15069: 014f8658 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ - 15070: 00833700 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ + 15070: 008335f4 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ 15071: 006ca8a8 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 15072: 0151cfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 15073: 0151b442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 15074: 014e7670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 15075: 0151b524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 15076: 00ae35a0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 15076: 00ae3490 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 15077: 007b03b4 104 FUNC GLOBAL DEFAULT 12 gen_gvec_uqadd_qc │ │ │ │ 15078: 014f1f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 15079: 00858200 340 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_b │ │ │ │ + 15079: 008580f0 340 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_b │ │ │ │ 15080: 0151b79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_DSTATE │ │ │ │ - 15081: 009f2be0 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 15081: 009f2ad0 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 15082: 0151b60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 15083: 00aee848 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 15083: 00aee738 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 15084: 0151d51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 15085: 014f0298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 15086: 0143c9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddb │ │ │ │ - 15087: 0083380c 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ + 15087: 00833700 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ 15088: 014ed518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 15089: 00ab2a04 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 15090: 00b6e78c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 15091: 00aacd0c 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 15089: 00ab28f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 15090: 00b6e67c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 15091: 00aacbfc 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 15092: 0151d228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 15093: 00709318 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 15094: 00b5bf04 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 15094: 00b5bdf4 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 15095: 003e9ce4 172 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 15096: 0143c91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddh │ │ │ │ 15097: 0151ccc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 15098: 003229c4 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 15099: 0070d408 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 15100: 00ae940c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 15101: 009508d8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 15102: 008e2a48 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 15100: 00ae92fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 15101: 009507c8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 15102: 008e2938 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 15103: 0151d360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 15104: 014e12b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 15105: 005132f0 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 15106: 002d02a4 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 15107: 00880048 1028 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ - 15108: 0096bc78 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ - 15109: 0082b520 100 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ - 15110: 0083394c 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ + 15107: 0087ff38 1028 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ + 15108: 0096bb68 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 15109: 0082b414 100 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ + 15110: 00833840 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ 15111: 0151cc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 15112: 014e4974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ 15113: 00796490 112 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbi │ │ │ │ - 15114: 00b0354c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 15115: 00aa4afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 15114: 00b0343c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 15115: 00aa49ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 15116: 002c67e8 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 15117: 014ef158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 15118: 014e25e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 15119: 00917474 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ - 15120: 0082b584 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ + 15119: 00917364 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 15120: 0082b478 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ 15121: 0143c898 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddw │ │ │ │ 15122: 0151c026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 15123: 00ae80bc 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 15123: 00ae7fac 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 15124: 014eae30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 15125: 014ea5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 15126: 014dfafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_PAGE_PTE_EVENT │ │ │ │ 15127: 014f0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 15128: 0151cb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ - 15129: 00843184 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ + 15129: 00843078 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ 15130: 0151d82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15131: 0082bfd4 116 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ + 15131: 0082bec8 116 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ 15132: 014f1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 15133: 0151cac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 15134: 00a813a0 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 15135: 009968f0 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ - 15136: 0082c048 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ + 15134: 00a81290 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 15135: 009967e0 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 15136: 0082bf3c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ 15137: 00684e70 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 15138: 009128f4 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 15138: 009127e4 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 15139: 014e1d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 15140: 0151ce80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ - 15141: 0082b60c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ - 15142: 008899f8 892 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ + 15141: 0082b500 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ + 15142: 008898e8 892 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ 15143: 006abc90 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ - 15144: 008432e8 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ + 15144: 008431dc 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ 15145: 014f1a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 15146: 013c7090 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 15147: 01392bfc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 15148: 012f2d38 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 15149: 00b8ca40 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 15150: 00b958bc 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 15149: 00b8c930 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 15150: 00b957ac 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 15151: 014e320c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 15152: 00965084 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ - 15153: 00838d00 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ + 15152: 00964f74 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 15153: 00838bf4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ 15154: 0151cd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 15155: 00b34f80 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 15156: 009b35e0 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 15155: 00b34e70 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 15156: 009b34d0 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 15157: 014efef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 15158: 0151caea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 15159: 014ed3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 15160: 01433eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsh │ │ │ │ - 15161: 0082c0dc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ - 15162: 00945b10 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 15161: 0082bfd0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ + 15162: 00945a00 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 15163: 0151c980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 15164: 014ed9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 15165: 0084d2f0 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ - 15166: 00838d90 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ - 15167: 0084d91c 404 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ - 15168: 00ab6a2c 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 15169: 00857f58 348 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_b │ │ │ │ - 15170: 0096cb00 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 15171: 00a41c78 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 15172: 0084d53c 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ - 15173: 00b18184 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 15165: 0084d1e4 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ + 15166: 00838c84 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ + 15167: 0084d810 404 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ + 15168: 00ab691c 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 15169: 00857e48 348 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_b │ │ │ │ + 15170: 0096c9f0 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 15171: 00a41b68 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 15172: 0084d430 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ + 15173: 00b18074 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 15174: 0151b554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 15175: 00973454 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 15175: 00973344 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 15176: 01417ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 15177: 00afd12c 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 15178: 00a03dec 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ - 15179: 008584b0 428 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_h │ │ │ │ + 15177: 00afd01c 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 15178: 00a03cdc 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 15179: 008583a0 428 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_h │ │ │ │ 15180: 0151bb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 15181: 0151b9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 15182: 00916d80 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 15182: 00916c70 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 15183: 002ed864 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 15184: 014e5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 15185: 0151caa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 15186: 0092623c 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 15187: 00ab696c 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 15186: 0092612c 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 15187: 00ab685c 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 15188: 006c1dc4 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 15189: 0142bb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_smc │ │ │ │ - 15190: 00831790 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ + 15190: 00831684 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ 15191: 004dc508 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 15192: 0151be22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 15193: 01433e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsw │ │ │ │ 15194: 0151d246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 15195: 0151d342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 15196: 00b3c8cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 15196: 00b3c7bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 15197: 013bcafc 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 15198: 00838e20 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ - 15199: 00a7f754 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 15200: 0084d820 252 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ - 15201: 008318ac 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ - 15202: 00b4ccc4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 15198: 00838d14 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ + 15199: 00a7f644 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 15200: 0084d714 252 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ + 15201: 008317a0 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ + 15202: 00b4cbb4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 15203: 014e4dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 15204: 014dd2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 15205: 005691d8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 15206: 014f0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 15207: 01422cf0 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 15208: 0099da1c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 15208: 0099d90c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 15209: 0151c114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 15210: 014f14d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 15211: 0051a64c 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 15212: 0151bb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ - 15213: 00b98160 164 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ + 15213: 00b98050 164 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ 15214: 014e16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 15215: 005691ec 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 15216: 013bd60c 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 15217: 006c1d50 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 15218: 008eb2a0 1076 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 15218: 008eb190 1076 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 15219: 014defd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 15220: 0142c434 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_mrs │ │ │ │ 15221: 014e82fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 15222: 014ea16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 15223: 014dd500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 15224: 0151d290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 15225: 00aa7b44 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 15225: 00aa7a34 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 15226: 0031df0c 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ - 15227: 008319e4 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ + 15227: 008318d8 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ 15228: 006b5604 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 15229: 008e3c60 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 15229: 008e3b50 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 15230: 014156b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ - 15231: 00853940 212 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ + 15231: 00853834 212 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ 15232: 014e0c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 15233: 00b6bf10 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 15234: 00a9449c 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 15235: 009297bc 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 15233: 00b6be00 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 15234: 00a9438c 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 15235: 009296ac 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 15236: 014f3728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 15237: 00b89f70 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 15238: 009fa644 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 15237: 00b89e60 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 15238: 009fa534 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 15239: 002c70b8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 15240: 00b3700c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 15241: 00dccd60 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 15242: 00b24b4c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 15240: 00b36efc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 15241: 00dccc38 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 15242: 00b24a3c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 15243: 0151c17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 15244: 0151d1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 15245: 0151d4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 15246: 014e8c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 15247: 002886c4 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ - 15248: 0085e9bc 352 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ + 15248: 0085e8ac 352 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ 15249: 0151c90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 15250: 014ec7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 15251: 0151b86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 15252: 0085e790 280 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ + 15252: 0085e680 280 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ 15253: 00322e68 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 15254: 00932f80 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 15255: 00daff78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 15254: 00932e70 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 15255: 00dafe68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 15256: 0151c6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 15257: 006c8aec 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 15258: 00927778 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 15258: 00927668 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 15259: 014e94bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 15260: 00866a78 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ + 15260: 00866968 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ 15261: 0151c97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 15262: 00b12568 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 15262: 00b12458 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 15263: 0069e3f0 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 15264: 014dd6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 15265: 0142c32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_msr │ │ │ │ - 15266: 00838ea4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ + 15266: 00838d98 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ 15267: 013bd324 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 15268: 00afdd3c 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 15268: 00afdc2c 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 15269: 014f3738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 15270: 00709430 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 15271: 014ebdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 15272: 0151ca3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 15273: 0097c150 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 15273: 0097c040 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 15274: 0065ee0c 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 15275: 00866bf4 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ - 15276: 0085e8a8 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ - 15277: 00b41430 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ - 15278: 00838f34 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ + 15275: 00866ae4 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ + 15276: 0085e798 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ + 15277: 00b41320 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 15278: 00838e28 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ 15279: 0151bc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 15280: 01422aec 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 15281: 0151c7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 15282: 009de1b4 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 15282: 009de0a4 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 15283: 0151c07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 15284: 014ed568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 15285: 0151de54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15286: 0151b261 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 15287: 014ebf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 15288: 00a94638 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 15288: 00a94528 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 15289: 0151c0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 15290: 00532950 2544 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 15291: 014e6a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 15292: 00866d70 372 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ - 15293: 00b7d75c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 15292: 00866c60 372 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ + 15293: 00b7d64c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 15294: 00333cb0 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 15295: 0151d7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 15296: 0151d8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ - 15297: 00831b00 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ + 15297: 008319f4 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ 15298: 0066d600 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 15299: 00b9a160 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 15299: 00b9a050 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 15300: 004289a8 216 FUNC GLOBAL DEFAULT 12 gicv3_redist_vlpi_pending │ │ │ │ 15301: 0151c4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 15302: 0151c044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ - 15303: 00838fc4 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ + 15303: 00838eb8 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ 15304: 0151cf24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 15305: 014f2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 15306: 00831c04 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ - 15307: 00b99b34 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 15306: 00831af8 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ + 15307: 00b99a24 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 15308: 003c4248 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 15309: 0050dce8 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 15310: 00b99d10 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 15311: 0097cbec 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 15310: 00b99c00 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 15311: 0097cadc 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 15312: 014e00b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 15313: 009e17c4 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 15313: 009e16b4 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 15314: 014e6f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 15315: 0151c16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 15316: 014ec7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 15317: 0066b18c 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 15318: 014f4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 15319: 014dd5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 15320: 00b0ea40 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ - 15321: 00854b70 208 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ + 15320: 00b0e930 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 15321: 00854a64 208 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ 15322: 002d8ff4 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 15323: 014e94ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 15324: 014e0a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 15325: 0070535c 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ - 15326: 00831d34 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ + 15326: 00831c28 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ 15327: 0151c18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 15328: 00b8776c 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 15329: 00aeb784 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 15330: 00ab5e34 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 15328: 00b8765c 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 15329: 00aeb674 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 15330: 00ab5d24 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 15331: 014f2b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 15332: 0067872c 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 15333: 00b5e5b0 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 15334: 00aa78b0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 15333: 00b5e4a0 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 15334: 00aa77a0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 15335: 014edd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 15336: 00404424 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 15337: 014eff08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 15338: 0151cf56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 15339: 0151c3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 15340: 0066b300 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 15341: 014f2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 15342: 006785c0 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 15343: 014eba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ 15344: 0066af24 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 15345: 014e5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 15346: 0151c3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 15347: 014e1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 15348: 00b63d28 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 15349: 00cfba10 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 15348: 00b63c18 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 15349: 00cfb900 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 15350: 014eef88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 15351: 00973774 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 15351: 00973664 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 15352: 013bdcec 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 15353: 0151b822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 15354: 0151d5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 15355: 006e7174 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 15356: 0151c8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 15357: 0151ce94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 15358: 0054ce60 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 15359: 0151bae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 15360: 014f5050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 15361: 0151b3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 15362: 009277d0 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 15362: 009276c0 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 15363: 002eabf8 484 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 15364: 002c09e0 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 15365: 0070dac8 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 15366: 0151bcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 15367: 002cfb08 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 15368: 0151c584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 15369: 0151ba90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 15370: 014dca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 15371: 00957540 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 15371: 00957430 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 15372: 0151d350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 15373: 00519c00 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 15374: 0151b2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 15375: 0151c4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 15376: 014f0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 15377: 008f3b30 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 15378: 00ba6b1c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 15377: 008f3a20 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 15378: 00ba6a0c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 15379: 014f3894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 15380: 005cb1ac 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 15381: 013bc9ec 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 15382: 0069e3b8 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 15383: 014e387c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 15384: 0151d668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 15385: 014ed858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 15386: 003073ec 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 15387: 0151ca1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 15388: 00b2e3b8 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 15388: 00b2e2a8 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 15389: 002c0a48 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 15390: 00ba4bc0 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 15390: 00ba4ab0 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 15391: 0151cfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 15392: 0151d6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 15393: 0151c672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 15394: 00679c48 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 15395: 00aec9ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 15395: 00aec8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 15396: 0151b298 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 15397: 0151b3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 15398: 00b756f4 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 15398: 00b755e4 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 15399: 0151de74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 15400: 014f198c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 15401: 0151c3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 15402: 014f8644 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 15403: 002c1998 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 15404: 014ed3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 15405: 00ad4518 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 15405: 00ad4408 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ 15406: 01425a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshll │ │ │ │ 15407: 013a2808 52 OBJECT GLOBAL DEFAULT 21 vmstate_arm_cpu │ │ │ │ - 15408: 00b35818 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 15408: 00b35708 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 15409: 014e95ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 15410: 0151d2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 15411: 0097cca4 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 15411: 0097cb94 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ 15412: 0068f694 488 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_ioas │ │ │ │ - 15413: 00a7f598 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 15414: 009c01f0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 15413: 00a7f488 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 15414: 009c00e0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 15415: 0151de24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 15416: 014f3448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 15417: 014ed848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 15418: 01441464 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_h │ │ │ │ 15419: 0151c87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 15420: 0151cdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 15421: 002b4db4 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 15422: 00accbb0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ - 15423: 00833040 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ + 15422: 00accaa0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 15423: 00832f34 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ 15424: 014f191c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 15425: 0151b9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 15426: 00b64b28 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 15426: 00b64a18 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 15427: 01512b28 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 15428: 00b42980 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 15428: 00b42870 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 15429: 003c4c84 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 15430: 00cfba0c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 15431: 00957850 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 15430: 00cfb8fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 15431: 00957740 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 15432: 014eb5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ - 15433: 00833144 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ + 15433: 00833038 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ 15434: 014e28d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 15435: 014f3854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 15436: 0036c050 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 15437: 0151c860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 15438: 003c8c0c 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 15439: 0151d746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 15440: 002db1c4 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 15441: 014413e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_w │ │ │ │ 15442: 00708554 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 15443: 006a20fc 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 15444: 014ecee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 15445: 003f5800 100 FUNC GLOBAL DEFAULT 12 omap_i2c_bus │ │ │ │ - 15446: 00b262e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 15446: 00b261d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 15447: 014e1274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 15448: 014508cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u16 │ │ │ │ - 15449: 00ba4bcc 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 15450: 00a29ccc 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 15451: 00b03700 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ - 15452: 0083327c 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ + 15449: 00ba4abc 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 15450: 00a29bbc 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 15451: 00b035f0 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 15452: 00833170 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ 15453: 014e6620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 15454: 004dc140 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 15455: 00b2e010 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 15456: 00b52ffc 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 15455: 00b2df00 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 15456: 00b52eec 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 15457: 0151c3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 15458: 014efcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 15459: 0151c364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 15460: 00974784 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 15461: 00af1f84 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 15460: 00974674 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 15461: 00af1e74 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 15462: 002d0e38 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 15463: 0143e368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabsh │ │ │ │ 15464: 014ee270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 15465: 014ec638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 15466: 00ba3cec 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 15466: 00ba3bdc 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 15467: 0151c68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 15468: 003ce528 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 15469: 00703360 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 15470: 014e4924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 15471: 0143e2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabss │ │ │ │ 15472: 0151c4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 15473: 0151d052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 15474: 0065dd10 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 15475: 00930878 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 15475: 00930768 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 15476: 0151cb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 15477: 014dc978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ - 15478: 0086f7cc 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ + 15478: 0086f6bc 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ 15479: 007ad934 244 FUNC GLOBAL DEFAULT 12 gen_sqsub_d │ │ │ │ 15480: 014f13e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 15481: 014e8a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 15482: 0151d4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 15483: 014f2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 15484: 00ab3548 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 15484: 00ab3438 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 15485: 0151bfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 15486: 014e36dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 15487: 00b86e90 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 15488: 008bad04 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 15487: 00b86d80 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 15488: 008babf4 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 15489: 002be3b8 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 15490: 006c9188 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 15491: 0091dddc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 15491: 0091dccc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 15492: 0151d4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 15493: 014dd5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 15494: 00b2ba30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 15494: 00b2b920 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 15495: 0151c232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 15496: 0151c146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 15497: 006e8e58 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 15498: 002dc228 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 15499: 00862efc 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ - 15500: 0092787c 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 15499: 00862dec 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ + 15500: 0092776c 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 15501: 014411d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_sw │ │ │ │ 15502: 0151c314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 15503: 0093096c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 15504: 00abf388 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 15503: 0093085c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 15504: 00abf278 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 15505: 002f3920 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 15506: 002eb1bc 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 15507: 014e6970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 15508: 00389f64 180 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_group │ │ │ │ - 15509: 0095b91c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 15509: 0095b80c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 15510: 0151d298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 15511: 00b3ddc4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 15511: 00b3dcb4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 15512: 0151d2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 15513: 0151c668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 15514: 0151b4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 15515: 00920968 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 15515: 00920858 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 15516: 014e3fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 15517: 00aa0128 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 15518: 0098d3a8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 15517: 00aa0018 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 15518: 0098d298 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 15519: 014de634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 15520: 008dd374 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ - 15521: 008509cc 180 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ + 15520: 008dd264 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 15521: 008508c0 180 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ 15522: 00369970 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 15523: 0151b47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 15524: 008d6278 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 15525: 00b7c390 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 15524: 008d6168 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 15525: 00b7c280 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 15526: 0143b89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsb │ │ │ │ 15527: 0151d55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 15528: 014ef208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 15529: 009be138 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 15529: 009be028 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 15530: 014e2bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 15531: 014ed4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 15532: 014f14f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 15533: 014ed218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 15534: 0098b0d4 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 15534: 0098afc4 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 15535: 0151cb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 15536: 014edfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 15537: 0097c4c4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 15537: 0097c3b4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 15538: 01447fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_d │ │ │ │ 15539: 0143b818 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsh │ │ │ │ 15540: 014f06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 15541: 002ec9b4 904 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 15542: 0151b15c 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 15543: 005945e0 60 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ 15544: 014480ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_h │ │ │ │ - 15545: 0097cd00 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 15546: 00855b00 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ - 15547: 00b69c14 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 15545: 0097cbf0 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 15546: 008559f0 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ + 15547: 00b69b04 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 15548: 006fca84 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 15549: 014e9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 15550: 0151d3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 15551: 00b722d0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 15551: 00b721c0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 15552: 004c04e8 612 FUNC GLOBAL DEFAULT 12 lan9118_phy_update_link │ │ │ │ 15553: 01426134 132 OBJECT GLOBAL DEFAULT 24 helper_info_saddsubx │ │ │ │ - 15554: 00aa2318 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ - 15555: 0084a390 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ + 15554: 00aa2208 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 15555: 0084a284 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ 15556: 0066ec64 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 15557: 0151bb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 15558: 0036c1e4 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 15559: 0151bf60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 15560: 01448028 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_s │ │ │ │ - 15561: 0083441c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ - 15562: 00a2538c 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15561: 00834310 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ + 15562: 00a2527c 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ 15563: 0143b794 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsw │ │ │ │ - 15564: 009c04c4 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ - 15565: 008567c4 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ + 15564: 009c03b4 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 15565: 008566b4 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ 15566: 0151d108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 15567: 0095c5b0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 15567: 0095c4a0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15568: 005216c0 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15569: 004dc414 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15570: 006b637c 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15571: 00ad3554 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ - 15572: 00834490 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ + 15571: 00ad3444 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15572: 00834384 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ 15573: 0151b9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15574: 014e7260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ - 15575: 008340b0 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ + 15575: 00833fa4 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ 15576: 014ddb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 15577: 0083b46c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ + 15577: 0083b360 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ 15578: 014dfc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15579: 0151ce18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 15580: 008e54ac 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 15580: 008e539c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15581: 01440fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uh │ │ │ │ - 15582: 009b848c 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 15583: 00834124 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ - 15584: 0083b5f8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ - 15585: 00994fb8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15582: 009b837c 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15583: 00834018 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ + 15584: 0083b4ec 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ + 15585: 00994ea8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15586: 014f3b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15587: 014e5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15588: 00ae939c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15589: 00995a60 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15588: 00ae928c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15589: 00995950 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15590: 006fc9b0 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15591: 0151ba1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 15592: 008bd914 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 15593: 00834530 152 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ + 15592: 008bd804 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 15593: 00834424 152 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ 15594: 014eb588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 15595: 009f8ed0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15596: 00b7c938 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ - 15597: 0084a1fc 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ + 15595: 009f8dc0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15596: 00b7c828 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15597: 0084a0f0 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ 15598: 013bc8d4 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15599: 013bdb2c 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15600: 014e5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15601: 01440f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uw │ │ │ │ 15602: 014e0520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15603: 00d400d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15603: 00d3ffc8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15604: 01426974 132 OBJECT GLOBAL DEFAULT 24 helper_info_shaddsubx │ │ │ │ - 15605: 008341c8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ + 15605: 008340bc 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ 15606: 014e1fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_EVENT │ │ │ │ 15607: 014ea72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 15608: 00a30868 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15608: 00a30758 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15609: 0151c8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15610: 00b0b714 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 15611: 00dcccfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15612: 00d400d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15610: 00b0b604 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15611: 00dccbd4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15612: 00d3ffc4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15613: 014e8d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15614: 00925e20 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15615: 00b79ae8 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15616: 00aa2540 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15614: 00925d10 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15615: 00b799d8 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15616: 00aa2430 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15617: 0151c1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 15618: 00850a80 80 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ - 15619: 009f08a4 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15618: 00850974 80 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ + 15619: 009f0794 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15620: 0151d872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15621: 0151b5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15622: 00b631f8 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15622: 00b630e8 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15623: 0151b2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15624: 01412efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15625: 014f4540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15626: 01513d40 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ - 15627: 00841edc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ + 15627: 00841dd0 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ 15628: 0151c664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15629: 0066b6fc 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15630: 009b61c8 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15630: 009b60b8 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15631: 0151cbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15632: 006581a0 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15633: 014df59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15634: 0151d5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15635: 0143b710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdub │ │ │ │ 15636: 007a42dc 140 FUNC GLOBAL DEFAULT 12 vfp_set_fpscr │ │ │ │ 15637: 014dc8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ - 15638: 0086f6dc 84 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ + 15638: 0086f5cc 84 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ 15639: 014e4da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15640: 014e6f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15641: 00764e34 72 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map │ │ │ │ 15642: 014dc8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15643: 0097b1d8 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15643: 0097b0c8 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15644: 0143b68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduh │ │ │ │ 15645: 0070be94 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15646: 0151ba84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15647: 014e391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ - 15648: 00842034 336 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ + 15648: 00841f28 336 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ 15649: 0151ba5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 15650: 008eeebc 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 15650: 008eedac 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15651: 00754354 1204 FUNC GLOBAL DEFAULT 12 raspi_base_machine_init │ │ │ │ 15652: 0151c128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15653: 014e80ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15654: 00aecccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15654: 00aecbbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15655: 014e6af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15656: 00b2d0fc 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15656: 00b2cfec 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15657: 01415524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15658: 014e1ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15659: 014eefe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15660: 014e82ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15661: 00b73ef4 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15661: 00b73de4 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15662: 0151c8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 15663: 0151b708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15664: 0151c2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15665: 0151d726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 15666: 00862f70 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ + 15666: 00862e60 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ 15667: 0040d944 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 15668: 0151d3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 15669: 00918fe0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 15669: 00918ed0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 15670: 014f18bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ 15671: 0143b608 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduw │ │ │ │ - 15672: 00d1c23c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 15672: 00d1c12c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 15673: 0038b90c 224 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 15674: 0151b414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 15675: 007974f4 360 FUNC GLOBAL DEFAULT 12 arm_phys_excp_target_el │ │ │ │ 15676: 006fc864 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 15677: 00b392cc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 15677: 00b391bc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 15678: 014e9b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 15679: 00b29378 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 15679: 00b29268 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 15680: 00703144 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 15681: 014d9320 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 15682: 014f29ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 15683: 0151b6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ - 15684: 0083b534 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ + 15684: 0083b428 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ 15685: 014f0218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 15686: 014e88cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 15687: 0151cb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ - 15688: 0081a690 288 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ + 15688: 0081a584 288 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ 15689: 003319c4 136 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 15690: 009564f4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 15691: 0081a7b0 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ + 15690: 009563e4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 15691: 0081a6a4 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ 15692: 0142fcec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sb │ │ │ │ 15693: 0151ca00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 15694: 00a9d794 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ - 15695: 0083b6bc 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ + 15694: 00a9d684 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 15695: 0083b5b0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ 15696: 0028ac90 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 15697: 002c0c10 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 15698: 00af12a4 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 15698: 00af1194 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ 15699: 0142fc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sh │ │ │ │ 15700: 00428194 156 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_lpi │ │ │ │ - 15701: 00b267e0 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 15702: 00b87b18 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 15703: 0097cecc 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 15701: 00b266d0 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 15702: 00b87a08 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 15703: 0097cdbc 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 15704: 014ec888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ - 15705: 0082c30c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ + 15705: 0082c200 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ 15706: 002cf354 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 15707: 0151c6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 15708: 014f20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 15709: 009513cc 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 15709: 009512bc 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 15710: 014f5300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 15711: 00524b98 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 15712: 002d8d70 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ - 15713: 00869490 112 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ + 15713: 00869380 112 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ 15714: 0151b5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ - 15715: 0082c3a0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ + 15715: 0082c294 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ 15716: 0151d032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 15717: 005170a4 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 15718: 0143d57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbb │ │ │ │ 15719: 014eecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 15720: 014e9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 15721: 014e9b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 15722: 01436b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0h │ │ │ │ 15723: 01415734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 15724: 014f5388 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 15725: 0151cf4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 15726: 0143d4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbh │ │ │ │ - 15727: 0081a8d8 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ - 15728: 00b2d1f0 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 15727: 0081a7cc 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ + 15728: 00b2d0e0 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 15729: 004dfb94 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 15730: 0081aa00 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ - 15731: 00a49330 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 15732: 008c4990 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 15733: 0097f300 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 15734: 0082c430 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ - 15735: 00988570 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 15730: 0081a8f4 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ + 15731: 00a49220 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 15732: 008c4880 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 15733: 0097f1f0 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 15734: 0082c324 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ + 15735: 00988460 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 15736: 014e55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 15737: 0089bbe8 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 15737: 0089bad8 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 15738: 01436ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0s │ │ │ │ 15739: 014dfb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_BACKLIGHT_EVENT │ │ │ │ 15740: 003c9418 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 15741: 012f03cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 15742: 0050dac0 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 15743: 002d4b2c 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 15744: 0139f4c8 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 15745: 005250bc 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 15746: 013bc3ac 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 15747: 00958608 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 15747: 009584f8 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 15748: 0151c7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 15749: 00b7768c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 15749: 00b7757c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 15750: 013bc918 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 15751: 00aee420 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 15751: 00aee310 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 15752: 0151ce52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 15753: 0151c7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 15754: 014eb150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 15755: 0151b820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 15756: 0151c7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 15757: 0151d2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 15758: 009d2838 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 15758: 009d2728 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 15759: 0078debc 12 FUNC GLOBAL DEFAULT 12 arm_cp_read_zero │ │ │ │ 15760: 0151c0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 15761: 0151b680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 15762: 00af374c 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 15763: 008b2e9c 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 15764: 00964300 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 15762: 00af363c 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 15763: 008b2d8c 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 15764: 009641f0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 15765: 0151b8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 15766: 014e8f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 15767: 00b77a04 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 15767: 00b778f4 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 15768: 0151b634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 15769: 0151de5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 15770: 00701b84 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 15771: 00b81920 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 15772: 0093b3f0 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 15771: 00b81810 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 15772: 0093b2e0 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 15773: 014e1764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 15774: 00b055a0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 15774: 00b05490 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 15775: 014ec598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 15776: 00a44230 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 15776: 00a44120 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 15777: 014e412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 15778: 00929850 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 15778: 00929740 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 15779: 014f181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 15780: 014f3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 15781: 0051a280 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 15782: 014dee50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 15783: 0151d546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 15784: 0142fadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_ub │ │ │ │ - 15785: 0091d6f4 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 15785: 0091d5e4 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 15786: 0151bc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 15787: 014e9f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 15788: 014537b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_rpres_f32 │ │ │ │ 15789: 014f2a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 15790: 00ba3eb8 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ - 15791: 0086f77c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ + 15790: 00ba3da8 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 15791: 0086f66c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ 15792: 014dd650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 15793: 009958f4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 15794: 009fd1a8 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 15793: 009957e4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 15794: 009fd098 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 15795: 0142fa58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_uh │ │ │ │ 15796: 0151b9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 15797: 004a18b0 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 15798: 0151bdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 15799: 00b61b00 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 15799: 00b619f0 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 15800: 0151d122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 15801: 014e61d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 15802: 014e89ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 15803: 008e20d8 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 15803: 008e1fc8 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 15804: 014eb8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 15805: 00b23038 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 15806: 00b99b18 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 15807: 00b4756c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 15808: 008e1754 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 15805: 00b22f28 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 15806: 00b99a08 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 15807: 00b4745c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 15808: 008e1644 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ 15809: 0034c4e0 264 FUNC GLOBAL DEFAULT 12 nand_init │ │ │ │ - 15810: 009261e4 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ - 15811: 0082c50c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ + 15810: 009260d4 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 15811: 0082c400 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ 15812: 014e0c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 15813: 012f193c 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ - 15814: 0082c59c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ + 15814: 0082c490 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ 15815: 0151d4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 15816: 014e70a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 15817: 014e226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 15818: 002b2c5c 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 15819: 014defa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 15820: 00ab1f04 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 15820: 00ab1df4 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 15821: 0151d25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 15822: 00ae4bfc 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 15822: 00ae4aec 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 15823: 006abba8 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 15824: 0151c660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ - 15825: 0083f020 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ + 15825: 0083ef14 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ 15826: 0151c1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 15827: 014e0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 15828: 00ab7444 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 15828: 00ab7334 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 15829: 00517528 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 15830: 00702f44 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 15831: 014dd350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 15832: 002b7d2c 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 15833: 01391d44 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 15834: 014dff18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 15835: 014dd180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 15836: 009b9824 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 15836: 009b9714 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 15837: 0151d178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 15838: 014e17b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 15839: 0083f0b0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ - 15840: 0086db48 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ - 15841: 0095a220 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ - 15842: 0082c62c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ + 15839: 0083efa4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ + 15840: 0086da38 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ + 15841: 0095a110 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 15842: 0082c520 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ 15843: 002d7bcc 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 15844: 014f1a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ - 15845: 0086db0c 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ + 15845: 0086d9fc 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ 15846: 002d4d30 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 15847: 0151d8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 15848: 0070b360 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 15849: 014e4e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 15850: 014f1ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 15851: 0151c3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 15852: 0151d516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 15853: 00afee30 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 15854: 00a40b94 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 15853: 00afed20 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 15854: 00a40a84 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 15855: 00764c1c 536 FUNC GLOBAL DEFAULT 12 aspeed_soc_dram_init │ │ │ │ - 15856: 0091a2c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 15857: 00963868 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 15858: 0086db44 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ - 15859: 00a7cc0c 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ - 15860: 0083f140 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ + 15856: 0091a1b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 15857: 00963758 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 15858: 0086da34 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ + 15859: 00a7cafc 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 15860: 0083f034 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ 15861: 006ac590 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 15862: 009e0e50 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 15862: 009e0d40 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 15863: 00380e98 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 15864: 005172f4 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 15865: 0151c5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 15866: 00521210 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 15867: 00690410 712 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_dirty_bitmap │ │ │ │ - 15868: 0091a7f8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 15868: 0091a6e8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 15869: 014de3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 15870: 008d627c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 15870: 008d616c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 15871: 013bd5e4 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 15872: 014ee6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 15873: 00aa7fac 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 15873: 00aa7e9c 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 15874: 0074bbf8 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read16 │ │ │ │ - 15875: 00958c20 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 15875: 00958b10 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 15876: 0151c6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 15877: 0151bfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 15878: 0151d8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 15879: 005d7f44 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 15880: 009fd210 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 15881: 00a63ef0 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 15882: 00920e7c 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 15880: 009fd100 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 15881: 00a63de0 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 15882: 00920d6c 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 15883: 014d71c8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 15884: 0151c9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 15885: 014e5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 15886: 0151c4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 15887: 0151cbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 15888: 0062f084 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 15889: 014f0208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 15890: 00994fd0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 15890: 00994ec0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 15891: 014dc808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 15892: 00679c94 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 15893: 0151b864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 15894: 014dd910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ - 15895: 007bb90c 96 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ + 15895: 007bb92c 96 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ 15896: 00378c54 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 15897: 00ad3440 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 15897: 00ad3330 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 15898: 014f0a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 15899: 0151b548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 15900: 014ecf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 15901: 00523718 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 15902: 0095d9ec 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 15903: 00b47420 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 15902: 0095d8dc 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 15903: 00b47310 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 15904: 014e1a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 15905: 014e1824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 15906: 0091fdb8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 15906: 0091fca8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 15907: 0151d6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 15908: 01417bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 15909: 0092a9b0 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 15909: 0092a8a0 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 15910: 014de4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 15911: 006ca7ec 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 15912: 0037cc50 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 15913: 009ef45c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 15913: 009ef34c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 15914: 0151ddfd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 15915: 004a19e0 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ - 15916: 009cbe38 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15916: 009cbd28 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15917: 0151b444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15918: 014dd8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15919: 0151c0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15920: 014f293c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15921: 003740b0 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15922: 0151d14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15923: 0151d2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15924: 00b272c4 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15924: 00b271b4 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15925: 014e3cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15926: 00aec0f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15926: 00aebfe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15927: 0151b2a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15928: 002d0a18 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15929: 014dfa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_INV_NOTIFIERS_MR_EVENT │ │ │ │ 15930: 002e3c6c 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15931: 0092b664 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15931: 0092b554 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15932: 0151d676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15933: 0151d5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15934: 014efdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15935: 0151c2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15936: 0151b980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 15937: 008efed0 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 15938: 00b66150 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 15937: 008efdc0 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 15938: 00b66040 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 15939: 014dcb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15940: 0151c8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15941: 00a88c00 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15941: 00a88af0 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15942: 0151cdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15943: 014f4744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15944: 014e6890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15945: 014f3658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15946: 014df87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RANGE_INVAL_EVENT │ │ │ │ 15947: 0074be10 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read32 │ │ │ │ - 15948: 008677b4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ + 15948: 008676a4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ 15949: 0151c24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ - 15950: 0084f664 208 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ + 15950: 0084f558 208 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ 15951: 0151d8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15952: 014e42ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15953: 014ed378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15954: 014e7f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ - 15955: 00867928 380 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ + 15955: 00867818 380 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ 15956: 0052699c 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ - 15957: 00849b88 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ + 15957: 00849a7c 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ 15958: 002b9a58 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15959: 00b422ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15959: 00b421dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15960: 0151c896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15961: 0151d76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15962: 00305260 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15963: 002b7e54 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15964: 0151d5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15965: 0151cf6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 15966: 00678d84 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 15967: 0151ba60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ - 15968: 0083d6a8 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ - 15969: 00867aa4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ - 15970: 00849cec 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ + 15968: 0083d59c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ + 15969: 00867994 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ + 15970: 00849be0 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ 15971: 0151c582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 15972: 01413a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 15973: 0048c7f0 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 15974: 00965234 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 15974: 00965124 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15975: 014e9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15976: 014ee360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ - 15977: 0083d800 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ + 15977: 0083d6f4 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ 15978: 014dfb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_BUZZ_EVENT │ │ │ │ 15979: 014ea31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15980: 0151c950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15981: 0151b2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15982: 002d8fc4 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 15983: 01418728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15984: 0151b496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15985: 014e3fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15986: 0066772c 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15987: 00abb1f4 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15987: 00abb0e4 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15988: 014e6fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15989: 0151b850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15990: 014f5160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15991: 0048ea24 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15992: 002886a4 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15993: 014e6080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15994: 00373b80 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15995: 00a9f2ec 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15996: 00b8b3a8 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 15997: 00956968 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 15995: 00a9f1dc 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15996: 00b8b298 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15997: 00956858 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15998: 0048e66c 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15999: 0151c376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 16000: 01454ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd │ │ │ │ 16001: 014e6540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 16002: 0095db3c 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 16002: 0095da2c 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 16003: 014e0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 16004: 0151b882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 16005: 014eed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 16006: 0151c0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 16007: 014557b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh │ │ │ │ 16008: 0142a4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsb │ │ │ │ 16009: 002dc650 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 16010: 0151c35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 16011: 00abb440 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 16011: 00abb330 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 16012: 0144e7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_ceq_f32 │ │ │ │ 16013: 0151cfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 16014: 00b476d4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 16015: 009819a4 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 16014: 00b475c4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 16015: 00981894 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 16016: 014f1f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ - 16017: 00843448 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ + 16017: 0084333c 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ 16018: 002d0da8 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ - 16019: 00870328 108 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ + 16019: 00870218 108 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ 16020: 014ed158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 16021: 00aa3b88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 16021: 00aa3a78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 16022: 014e7800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 16023: 0151c4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 16024: 014e57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ 16025: 0034bf48 20 FUNC GLOBAL DEFAULT 12 nand_getpins │ │ │ │ - 16026: 00929af4 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 16027: 00b1b5bc 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 16026: 009299e4 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 16027: 00b1b4ac 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 16028: 014e2608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 16029: 0142a6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsl │ │ │ │ 16030: 0145530c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs │ │ │ │ 16031: 0151ce40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 16032: 014f8894 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 16033: 014eeac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 16034: 00b749d4 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 16035: 00a9a0a0 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 16036: 009fa5a8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 16037: 008dca8c 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 16038: 00adfbc4 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 16034: 00b748c4 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 16035: 00a99f90 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 16036: 009fa498 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 16037: 008dc97c 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 16038: 00adfab4 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 16039: 002bbbb0 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ - 16040: 008435b0 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ + 16040: 008434a4 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ 16041: 014f557c 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 16042: 014e1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_READ_EVENT │ │ │ │ 16043: 0151c9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 16044: 00b93ab4 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 16044: 00b939a4 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 16045: 0142a5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsw │ │ │ │ 16046: 014efee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ - 16047: 0084f5c8 156 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ + 16047: 0084f4bc 156 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ 16048: 0062fd94 300 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 16049: 002cac68 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 16050: 0151d6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 16051: 0151c000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 16052: 00324ad8 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 16053: 01456410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touid │ │ │ │ 16054: 012f1020 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 16055: 014df660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_READ_EVENT │ │ │ │ 16056: 01456518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touih │ │ │ │ - 16057: 00b63930 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 16057: 00b63820 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 16058: 0151b2ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 16059: 006de638 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 16060: 00510fbc 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 16061: 014ede70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 16062: 00b198f4 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 16062: 00b197e4 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 16063: 014dd3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ - 16064: 0083d9b8 132 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ + 16064: 0083d8ac 132 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ 16065: 006bc3b4 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 16066: 003c3a60 300 FUNC GLOBAL DEFAULT 12 bcm2835_fb_validate_config │ │ │ │ 16067: 00656f1c 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 16068: 014ee9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 16069: 0151d214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 16070: 014ef3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 16071: 014ea19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 16072: 00b63cd0 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 16072: 00b63bc0 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 16073: 0151b2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 16074: 0151c188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 16075: 00aa44e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 16075: 00aa43d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 16076: 01456494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touis │ │ │ │ 16077: 006d9c38 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 16078: 0083dac8 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ - 16079: 00a9d970 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 16078: 0083d9bc 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ + 16079: 00a9d860 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 16080: 0050c06c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 16081: 0095e33c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 16082: 009b8a60 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 16081: 0095e22c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 16082: 009b8950 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 16083: 0151d744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 16084: 002b73e4 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 16085: 0151b2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 16086: 008b8be0 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 16087: 0097b808 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 16086: 008b8ad0 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 16087: 0097b6f8 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 16088: 005cb344 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 16089: 005cb14c 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 16090: 00afd074 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 16091: 009cdf98 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 16092: 00b71b98 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 16090: 00afcf64 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 16091: 009cde88 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 16092: 00b71a88 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 16093: 014dfdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 16094: 014e6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 16095: 0151ceb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 16096: 009ab2a4 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 16097: 00ae4d34 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 16098: 009efd04 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 16096: 009ab194 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 16097: 00ae4c24 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 16098: 009efbf4 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 16099: 014f47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 16100: 00668250 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 16101: 0062dba8 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 16102: 014f0168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 16103: 009968d8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 16103: 009967c8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 16104: 006d3b30 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 16105: 01418fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 16106: 0151c2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 16107: 014e47d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 16108: 0142a544 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minub │ │ │ │ 16109: 0151cc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 16110: 0151bfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 16111: 00b97664 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 16111: 00b97554 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 16112: 002be68c 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 16113: 013bcb6c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 16114: 0151d47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 16115: 014ea23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 16116: 0151cdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 16117: 009563b4 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 16118: 009f9fb4 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 16117: 009562a4 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 16118: 009f9ea4 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 16119: 014f8648 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 16120: 014f1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 16121: 01443a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_b │ │ │ │ 16122: 0151c26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 16123: 00ad3fc8 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 16124: 00a12d24 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 16123: 00ad3eb8 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 16124: 00a12c14 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 16125: 0142a754 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minul │ │ │ │ - 16126: 0086c7e0 132 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ - 16127: 00b8db38 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 16126: 0086c6d0 132 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ + 16127: 00b8da28 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 16128: 01443900 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_d │ │ │ │ 16129: 014f04e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 16130: 014dd230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 16131: 00aff3f4 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 16132: 00b41bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 16131: 00aff2e4 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 16132: 00b41aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 16133: 014155a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 16134: 0151cba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 16135: 009fdb0c 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 16135: 009fd9fc 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 16136: 01443a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_h │ │ │ │ - 16137: 00b73178 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 16137: 00b73068 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 16138: 014ea2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 16139: 007897e8 268 FUNC GLOBAL DEFAULT 12 arm_cpu_register │ │ │ │ 16140: 014f5190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 16141: 006845b4 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 16142: 0151c520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 16143: 014186a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 16144: 0151c7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 16145: 002cb084 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 16146: 00b3ad00 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 16146: 00b3abf0 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 16147: 0142a64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minuw │ │ │ │ - 16148: 00b01e44 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 16148: 00b01d34 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 16149: 0036e8bc 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 16150: 0151c6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 16151: 00b28678 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 16151: 00b28568 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 16152: 01443984 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_s │ │ │ │ 16153: 014137c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 16154: 014e3e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 16155: 0066a9b0 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ - 16156: 0086e138 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ + 16156: 0086e028 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ 16157: 0032211c 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ - 16158: 0095ab58 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 16159: 00b0f65c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 16160: 0086e018 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ - 16161: 0093e144 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 16158: 0095aa48 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 16159: 00b0f54c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 16160: 0086df08 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ + 16161: 0093e034 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 16162: 0151d1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 16163: 00b40734 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 16163: 00b40624 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 16164: 0151c27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 16165: 00851164 12 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ + 16165: 00851058 12 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ 16166: 0151ce6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 16167: 004aece8 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 16168: 00b5cbcc 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 16169: 009eba60 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 16170: 00a997ec 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 16168: 00b5cabc 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 16169: 009eb950 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 16170: 00a996dc 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 16171: 0066af4c 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 16172: 0151b662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 16173: 0031eafc 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 16174: 0151bf96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 16175: 014e7f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 16176: 0151ce82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 16177: 00402f8c 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 16178: 0151b56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 16179: 00aedd90 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 16179: 00aedc80 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 16180: 0050c2ec 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 16181: 0151b291 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 16182: 014467ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_b │ │ │ │ 16183: 014e7ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 16184: 014ef0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ - 16185: 0086e0bc 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ + 16185: 0086dfac 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ 16186: 014e2c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 16187: 009ecca8 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 16188: 008a5114 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 16187: 009ecb98 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 16188: 008a5004 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 16189: 003da2a8 504 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_fifo │ │ │ │ 16190: 0151b39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 16191: 002cf208 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 16192: 01446660 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_d │ │ │ │ 16193: 01431dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovi │ │ │ │ 16194: 003211a0 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 16195: 00955fcc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 16195: 00955ebc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 16196: 002b74f4 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 16197: 00516474 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 16198: 014e03b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 16199: 014dd2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 16200: 014f8138 4 OBJECT GLOBAL DEFAULT 25 usr_blobs │ │ │ │ 16201: 01446768 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_h │ │ │ │ 16202: 0151becc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 16203: 0151c0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 16204: 014f1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 16205: 014e40bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 16206: 014f3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 16207: 01394370 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 16208: 0093df88 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 16209: 00b63eb0 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 16210: 0084efd0 76 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ - 16211: 00b26474 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 16212: 00ab9108 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 16208: 0093de78 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 16209: 00b63da0 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 16210: 0084eec4 76 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ + 16211: 00b26364 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 16212: 00ab8ff8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 16213: 0151ccdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 16214: 014ee680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 16215: 014f3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 16216: 00321b98 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 16217: 014466e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_s │ │ │ │ - 16218: 008ec93c 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 16218: 008ec82c 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 16219: 0151bd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 16220: 01454f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould │ │ │ │ 16221: 014ea36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 16222: 014556a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh │ │ │ │ 16223: 014dea30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ 16224: 007b13c8 116 FUNC GLOBAL DEFAULT 12 gen_gvec_fabs │ │ │ │ - 16225: 00b695f4 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 16225: 00b694e4 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 16226: 0151b4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 16227: 0151d6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 16228: 014f0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 16229: 014ecf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 16230: 008a3cbc 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 16230: 008a3bac 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 16231: 0151ca54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ - 16232: 0085d418 340 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ + 16232: 0085d308 340 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ 16233: 0074c034 104 FUNC GLOBAL DEFAULT 12 omap_mpuio_key │ │ │ │ 16234: 0151cbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 16235: 00658624 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 16236: 00aae978 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 16236: 00aae868 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 16237: 01455288 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls │ │ │ │ 16238: 014e1564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 16239: 0151d158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 16240: 006c0fa8 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 16241: 00b4b3a8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 16241: 00b4b298 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 16242: 0050f4b4 292 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 16243: 01392570 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 16244: 014e210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 16245: 0085d56c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ - 16246: 00adb6d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 16247: 00ba8e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 16248: 00b42f68 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 16249: 00abc2ac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 16245: 0085d45c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ + 16246: 00adb5c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 16247: 00ba8d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 16248: 00b42e58 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 16249: 00abc19c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 16250: 0151d6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 16251: 014f1f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 16252: 014eef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 16253: 00a7ce60 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 16253: 00a7cd50 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 16254: 0141373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 16255: 00aa3be4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 16255: 00aa3ad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 16256: 01419070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 16257: 014eac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 16258: 0151cb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 16259: 002a313c 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 16260: 013ba4c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 16261: 0151c66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 16262: 014f31f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 16263: 014f294c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 16264: 008e3f68 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 16264: 008e3e58 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 16265: 01418ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 16266: 0151ce26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 16267: 014e1e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 16268: 008e55fc 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 16269: 00b3c270 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 16268: 008e54ec 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 16269: 00b3c160 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 16270: 0151d8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 16271: 008dd118 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 16271: 008dd008 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 16272: 006da0cc 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 16273: 0151c6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 16274: 006f3764 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 16275: 0151b446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 16276: 009c2474 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ - 16277: 0086c48c 76 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ + 16276: 009c2364 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 16277: 0086c37c 76 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ 16278: 0151c1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 16279: 014f4520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 16280: 009d280c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 16280: 009d26fc 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 16281: 014e6aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 16282: 0151c032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 16283: 00b3463c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 16283: 00b3452c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 16284: 0151b82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 16285: 0095a968 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 16286: 00cfb33c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 16285: 0095a858 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 16286: 00cfb22c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 16287: 013ba420 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 16288: 002b37c0 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 16289: 008b6104 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 16289: 008b5ff4 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 16290: 014ea22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 16291: 00b090ec 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ - 16292: 0082decc 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ + 16291: 00b08fdc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 16292: 0082ddc0 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ 16293: 006738a4 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 16294: 014f14c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 16295: 00998844 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 16295: 00998734 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 16296: 0151baa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 16297: 0066ed64 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 16298: 008eea50 320 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 16299: 0084f01c 20 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ - 16300: 00ad59e0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 16301: 00aeed40 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 16298: 008ee940 320 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 16299: 0084ef10 20 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ + 16300: 00ad58d0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 16301: 00aeec30 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 16302: 014f2b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 16303: 0082df48 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ + 16303: 0082de3c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ 16304: 0062f61c 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 16305: 009cb204 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 16305: 009cb0f4 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 16306: 0151de44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 16307: 002cb4b8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 16308: 0151d5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 16309: 0151cc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 16310: 00aa827c 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 16310: 00aa816c 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ 16311: 01427028 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub8 │ │ │ │ - 16312: 00b09520 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 16312: 00b09410 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 16313: 014f3fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 16314: 0059e664 108 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 16315: 0151d86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 16316: 00adc494 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 16317: 00ae65cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 16316: 00adc384 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 16317: 00ae64bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 16318: 006defd4 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 16319: 00b7c380 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 16320: 00a64df4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 16319: 00b7c270 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 16320: 00a64ce4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 16321: 014dde1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 16322: 00a4395c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 16323: 009d284c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 16322: 00a4384c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 16323: 009d273c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 16324: 00564fb8 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 16325: 014e862c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 16326: 00b3c0a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 16327: 00b1b23c 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 16326: 00b3bf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 16327: 00b1b12c 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 16328: 013bcf00 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 16329: 0151d28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ - 16330: 0082dfec 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ + 16330: 0082dee0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ 16331: 006e43e8 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 16332: 00b6e4c4 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 16333: 00b9008c 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 16332: 00b6e3b4 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 16333: 00b8ff7c 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 16334: 007b01fc 96 FUNC GLOBAL DEFAULT 12 gen_neon_sqshli │ │ │ │ - 16335: 00aea634 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ - 16336: 00860098 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ + 16335: 00aea524 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 16336: 0085ff88 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ 16337: 0151cb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 16338: 0151d438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ - 16339: 00860f8c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ + 16339: 00860e7c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ 16340: 004d772c 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 16341: 005c5ec0 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 16342: 0151d3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 16343: 009844fc 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 16344: 00b74de0 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 16343: 009843ec 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 16344: 00b74cd0 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 16345: 014e6e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 16346: 0050c57c 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 16347: 014e05e0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 16348: 0151ba26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 16349: 0151c964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 16350: 0086015c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ + 16350: 0086004c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ 16351: 0144c330 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah_idx │ │ │ │ - 16352: 00959934 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 16352: 00959824 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 16353: 0151b9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 16354: 0151d2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 16355: 002b75f4 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 16356: 009891b8 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 16357: 0091fa54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 16356: 009890a8 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 16357: 0091f944 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 16358: 014ed898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 16359: 006d9784 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 16360: 014de01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ 16361: 0144bf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uitos │ │ │ │ - 16362: 00ad7668 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 16362: 00ad7558 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 16363: 014eeeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 16364: 014e9c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 16365: 005c62e0 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 16366: 00a9b818 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 16367: 00d400b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 16368: 009bd9b4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 16366: 00a9b708 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 16367: 00d3ffa8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 16368: 009bd8a4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ 16369: 0151b7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIG_CACHE_INV_DSTATE │ │ │ │ - 16370: 0097b414 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 16370: 0097b304 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 16371: 014dca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 16372: 0086022c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ - 16373: 00b5f360 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 16374: 00b659a4 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 16375: 00b01984 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 16372: 0086011c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ + 16373: 00b5f250 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 16374: 00b65894 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 16375: 00b01874 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 16376: 0151c4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 16377: 00320814 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 16378: 00ab5210 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 16379: 00aa2990 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 16378: 00ab5100 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 16379: 00aa2880 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 16380: 0151c148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 16381: 00981354 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 16382: 0097ba10 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 16381: 00981244 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 16382: 0097b900 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 16383: 014ead10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 16384: 0151c570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 16385: 009d9bec 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 16385: 009d9adc 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 16386: 00380348 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 16387: 00936b64 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 16387: 00936a54 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 16388: 014e7300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 16389: 0151c208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 16390: 014f08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 16391: 0151cb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 16392: 0151cbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 16393: 014e339c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 16394: 0151c75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 16395: 0151d674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 16396: 006f346c 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 16397: 014e40ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 16398: 009d00b8 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 16398: 009cffa8 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 16399: 0151d424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 16400: 014ef664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 16401: 014e1834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 16402: 00b69c08 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 16403: 00b8e290 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 16404: 0091f710 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 16402: 00b69af8 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 16403: 00b8e180 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 16404: 0091f600 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 16405: 0151cd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 16406: 0151ca48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 16407: 00711880 172 FUNC GLOBAL DEFAULT 12 arm_pamax │ │ │ │ 16408: 01416628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 16409: 0151d5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ - 16410: 0082e090 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ + 16410: 0082df84 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ 16411: 0151cb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 16412: 014f1bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 16413: 00a32938 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 16413: 00a32828 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 16414: 014efc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 16415: 014f5250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ - 16416: 0082e10c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ + 16416: 0082e000 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ 16417: 006d8ef8 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 16418: 00daffa8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 16418: 00dafe98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 16419: 01417c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 16420: 0078b0d4 180 FUNC GLOBAL DEFAULT 12 arm_debug_check_watchpoint │ │ │ │ 16421: 0151ca7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 16422: 006b5460 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 16423: 014eee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 16424: 014136b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 16425: 00b8db20 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 16425: 00b8da10 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 16426: 0151d232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 16427: 0091c3f0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 16427: 0091c2e0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 16428: 014e62f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 16429: 0151bc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 16430: 01512b6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 16431: 0151de98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 16432: 014de5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 16433: 00707230 88 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 16434: 014e0d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 16435: 014f0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 16436: 006abd08 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 16437: 014f10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 16438: 00b73d0c 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ - 16439: 0086c79c 68 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ - 16440: 0082e1b0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ + 16438: 00b73bfc 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 16439: 0086c68c 68 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ + 16440: 0082e0a4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ 16441: 0151bde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 16442: 00b8589c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 16443: 00aed124 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 16442: 00b8578c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 16443: 00aed014 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 16444: 0066ce60 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 16445: 00adb8ac 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 16445: 00adb79c 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 16446: 00618468 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 16447: 014f2f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 16448: 00add71c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 16448: 00add60c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 16449: 004dc370 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 16450: 014f32a4 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 16451: 013fcfb8 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 16452: 0151c392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 16453: 014199d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 16454: 014e3cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 16455: 0151cc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 16456: 014e09d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 16457: 014f0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 16458: 0151dece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 16459: 00b82690 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 16460: 009cccb8 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 16459: 00b82580 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 16460: 009ccba8 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 16461: 0151c6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 16462: 014e5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 16463: 00611dd4 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 16464: 009ec854 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 16464: 009ec744 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 16465: 0151d7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 16466: 00907364 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ - 16467: 00837f94 276 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ + 16466: 00907254 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 16467: 00837e88 276 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ 16468: 014e850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 16469: 014f2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 16470: 0151bf26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 16471: 0028a900 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 16472: 00b8e094 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 16473: 00b6bf0c 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 16472: 00b8df84 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 16473: 00b6bdfc 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 16474: 0151bc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 16475: 00aaf98c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 16475: 00aaf87c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 16476: 014de264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 16477: 007afedc 112 FUNC GLOBAL DEFAULT 12 gen_gvec_srshl │ │ │ │ 16478: 014e7a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 16479: 014dd3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ - 16480: 0084f3e0 56 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ + 16480: 0084f2d4 56 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ 16481: 01454eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd │ │ │ │ 16482: 0151d7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16483: 00aa8fa0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 16483: 00aa8e90 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 16484: 0028a6cc 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 16485: 00b455e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 16485: 00b454d4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 16486: 014555a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqh │ │ │ │ 16487: 007af840 112 FUNC GLOBAL DEFAULT 12 gen_gvec_srshr │ │ │ │ - 16488: 0085ce90 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ + 16488: 0085cd80 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ 16489: 0151b69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 16490: 00ad7a84 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ - 16491: 0085cd08 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ + 16490: 00ad7974 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 16491: 0085cbf8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ 16492: 00533340 296 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 16493: 006e6d54 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 16494: 0151b6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 16495: 0139a250 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ - 16496: 009644ec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 16496: 009643dc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 16497: 00503fe0 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 16498: 00b17d34 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 16498: 00b17c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 16499: 004e0d2c 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 16500: 005691f4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 16501: 00669414 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 16502: 01455204 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqs │ │ │ │ 16503: 0151bd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 16504: 004dc19c 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 16505: 0142bf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg │ │ │ │ - 16506: 008f4068 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 16506: 008f3f58 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 16507: 0151b3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 16508: 0151b318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ - 16509: 0085cdcc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ + 16509: 0085ccbc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ 16510: 014f0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 16511: 014e2528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 16512: 006d9b30 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 16513: 006e7a8c 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 16514: 00b215bc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 16514: 00b214ac 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 16515: 014e52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 16516: 014e334c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 16517: 002eb508 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 16518: 014f47e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 16519: 014e3a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 16520: 00b68c6c 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 16520: 00b68b5c 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 16521: 0151d57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CVAL_WRITE_DSTATE │ │ │ │ 16522: 014e53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 16523: 014e6120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 16524: 009c3c84 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 16524: 009c3b74 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 16525: 01416b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 16526: 014f8660 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 16527: 008c4934 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 16527: 008c4824 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 16528: 014dd900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 16529: 013b8060 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 16530: 00abd3b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 16530: 00abd2a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 16531: 014ed0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 16532: 01455834 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd_round_to_zero │ │ │ │ - 16533: 008e3f70 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 16533: 008e3e60 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 16534: 014e29d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 16535: 00aa2094 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 16536: 00aff064 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 16537: 00a9d5c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 16538: 00a9ee90 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 16535: 00aa1f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 16536: 00afef54 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 16537: 00a9d4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 16538: 00a9ed80 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 16539: 0151c39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 16540: 00ad3668 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 16541: 008e1c74 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 16540: 00ad3558 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 16541: 008e1b64 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 16542: 0151bae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 16543: 0070ce64 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 16544: 0151b416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 16545: 00b023f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 16545: 00b022e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 16546: 014f3294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 16547: 008b4a48 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 16547: 008b4938 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 16548: 002bcfa8 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 16549: 0066ac68 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 16550: 009485c4 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 16550: 009484b4 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 16551: 01422b54 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 16552: 0151b9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ 16553: 0144d098 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s16 │ │ │ │ - 16554: 00b074ec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 16554: 00b073dc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 16555: 0078b894 168 FUNC GLOBAL DEFAULT 12 arm_adjust_watchpoint_address │ │ │ │ 16556: 004d779c 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 16557: 0151ba92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 16558: 0151caee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 16559: 00b31274 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 16560: 00b3d0d0 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 16561: 009956f8 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 16559: 00b31164 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 16560: 00b3cfc0 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 16561: 009955e8 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 16562: 0151c63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 16563: 0151bdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 16564: 0151b283 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 16565: 014e0560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 16566: 014f20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 16567: 00513318 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 16568: 00323454 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 16569: 009f91b8 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 16570: 00a64b8c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 16571: 00b4e198 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 16569: 009f90a8 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 16570: 00a64a7c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 16571: 00b4e088 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 16572: 0043250c 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 16573: 0066e748 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 16574: 01417078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 16575: 00ae87a8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 16575: 00ae8698 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 16576: 014e832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 16577: 009fa400 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 16577: 009fa2f0 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 16578: 014f36c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 16579: 0151c92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 16580: 0037d3b0 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 16581: 0151cd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 16582: 0151ba04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 16583: 003753d8 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 16584: 014f25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 16585: 00863114 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ + 16585: 00863004 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ 16586: 0151c236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 16587: 00b15828 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 16587: 00b15718 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 16588: 0151cf34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 16589: 00b181e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 16589: 00b180d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 16590: 003d98cc 636 FUNC GLOBAL DEFAULT 12 omap_dma_init │ │ │ │ 16591: 0151b638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 16592: 00b72ee0 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 16593: 00989a90 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 16592: 00b72dd0 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 16593: 00989980 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 16594: 002c7e2c 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 16595: 00797c78 180 FUNC GLOBAL DEFAULT 12 arm_security_space │ │ │ │ 16596: 004922a8 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 16597: 0091a118 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 16597: 0091a008 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 16598: 00371cd4 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 16599: 014f42c0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ - 16600: 00972ac0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 16600: 009729b0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 16601: 0151c634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 16602: 0151ce32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16603: 0151d482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 16604: 00b24680 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 16604: 00b24570 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16605: 0151c322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 16606: 008ecd00 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 16606: 008ecbf0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16607: 006b1a28 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16608: 008b60bc 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 16609: 008fdfac 660 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 16608: 008b5fac 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16609: 008fde9c 660 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16610: 0144b7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_ds │ │ │ │ 16611: 0151d184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16612: 006e9ba0 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16613: 0144b754 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_du │ │ │ │ 16614: 002c7360 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16615: 00afc9fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 16616: 009b0d00 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16617: 00b2df58 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16615: 00afc8ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16616: 009b0bf0 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16617: 00b2de48 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16618: 014dda50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16619: 002ca864 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16620: 0151d33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16621: 00b6d674 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16622: 00b97e5c 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16621: 00b6d564 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16622: 00b97d4c 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16623: 0151bc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16624: 01412cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16625: 014e84dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16626: 014e2a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16627: 014ebba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16628: 00ac5c3c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16628: 00ac5b2c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16629: 00719ea4 3644 FUNC GLOBAL DEFAULT 12 arm_load_kernel │ │ │ │ 16630: 014f184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16631: 009fa370 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16631: 009fa260 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 16632: 0151baf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 16633: 00dbdef8 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ - 16634: 009ef01c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 16635: 008b3fa0 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 16636: 00b09de8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 16637: 00aa9a74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 16633: 00dbdde8 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ + 16634: 009eef0c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 16635: 008b3e90 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 16636: 00b09cd8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 16637: 00aa9964 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 16638: 0143d474 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovntb │ │ │ │ 16639: 014dd380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 16640: 0143538c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarb │ │ │ │ 16641: 002bd690 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 16642: 0151be0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 16643: 006785e4 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 16644: 0143d3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnth │ │ │ │ 16645: 0144cf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s32 │ │ │ │ 16646: 00303478 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 16647: 01435308 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarh │ │ │ │ - 16648: 0090e280 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 16649: 00991450 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 16650: 00db0008 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 16648: 0090e170 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 16649: 00991340 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 16650: 00dafef8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 16651: 014dc958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 16652: 0066f1e4 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 16653: 009167d0 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 16653: 009166c0 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 16654: 014ebd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 16655: 014d7198 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 16656: 0151bc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 16657: 00a30e1c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 16658: 00a49108 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ - 16659: 0083a1b8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ + 16657: 00a30d0c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 16658: 00a48ff8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 16659: 0083a0ac 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ 16660: 00704bb8 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 16661: 00aa40ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ - 16662: 0084fdcc 132 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ + 16661: 00aa3fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 16662: 0084fcc0 132 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ 16663: 0151d6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 16664: 0099da50 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 16664: 0099d940 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 16665: 014e9f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 16666: 0151b299 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 16667: 00b87ab8 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 16667: 00b879a8 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 16668: 014dc968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ - 16669: 0083a264 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ + 16669: 0083a158 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ 16670: 0151d672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 16671: 006c3c38 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 16672: 00b42d28 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 16673: 009e20d4 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 16672: 00b42c18 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 16673: 009e1fc4 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 16674: 01435284 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarw │ │ │ │ 16675: 014dec30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 16676: 006ad138 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 16677: 014e3afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 16678: 0151c59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 16679: 014eaff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ - 16680: 0082acac 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ + 16680: 0082aba0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ 16681: 0151bed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 16682: 0151cf8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 16683: 00b6ceb4 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 16684: 009fd754 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 16683: 00b6cda4 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 16684: 009fd644 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 16685: 014f813c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 16686: 0051d2b0 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 16687: 0092c19c 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 16688: 009bcbd8 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 16687: 0092c08c 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 16688: 009bcac8 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 16689: 014f1438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 16690: 014ed458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ - 16691: 0083a340 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ + 16691: 0083a234 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ 16692: 00693908 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 16693: 01452ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s8 │ │ │ │ 16694: 0151cb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 16695: 0151b39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 16696: 0151b93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 16697: 0151cada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 16698: 014ec578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 16699: 014dde2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 16700: 0151ba94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 16701: 002bc940 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 16702: 00b1f114 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 16702: 00b1f004 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 16703: 014ee6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 16704: 00304630 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 16705: 0051d3f0 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ 16706: 01457e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlstm │ │ │ │ - 16707: 00929be4 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 16707: 00929ad4 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 16708: 006c7f48 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 16709: 0144bbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fs │ │ │ │ 16710: 014ebf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 16711: 00b34080 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 16712: 00b17538 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 16711: 00b33f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 16712: 00b17428 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 16713: 0144bb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fu │ │ │ │ 16714: 0151ca44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 16715: 0151d6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 16716: 00b5f4d0 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 16716: 00b5f3c0 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 16717: 002c8b34 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 16718: 014dfde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 16719: 00b28b38 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 16719: 00b28a28 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 16720: 01422ae4 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 16721: 014ddb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 16722: 0151cab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 16723: 008b9c3c 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 16724: 0097d010 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 16723: 008b9b2c 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 16724: 0097cf00 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 16725: 014f1abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 16726: 0036c100 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 16727: 004dc340 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 16728: 014f0498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 16729: 00b47fc4 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 16730: 009c0d24 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 16729: 00b47eb4 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 16730: 009c0c14 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 16731: 014df78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_EVENT_EVENT │ │ │ │ 16732: 007094e4 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 16733: 014f31e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 16734: 00b934d8 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 16734: 00b933c8 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 16735: 014ede40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 16736: 0151c76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ - 16737: 00863188 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ + 16737: 00863078 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ 16738: 014f0468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 16739: 014e5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 16740: 0151cd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 16741: 006e3904 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 16742: 009f8804 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 16742: 009f86f4 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 16743: 0151deb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 16744: 00abd4fc 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 16745: 00af9154 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 16746: 00aa1e6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 16747: 00ae73bc 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 16748: 00ae1e8c 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 16744: 00abd3ec 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 16745: 00af9044 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 16746: 00aa1d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16747: 00ae72ac 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 16748: 00ae1d7c 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 16749: 00614220 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ - 16750: 0086d57c 64 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ + 16750: 0086d46c 64 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ 16751: 0079fe78 408 FUNC GLOBAL DEFAULT 12 gt_direct_access_timer_offset │ │ │ │ 16752: 014e0da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 16753: 0151b928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 16754: 0151bb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 16755: 014e2758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 16756: 008e35a8 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 16756: 008e3498 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 16757: 00331a50 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 16758: 014ebe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 16759: 014f0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 16760: 0051d9ac 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 16761: 009eb274 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 16762: 00a9e4f0 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 16761: 009eb164 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 16762: 00a9e3e0 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 16763: 014df44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 16764: 00b0b884 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ - 16765: 00839f68 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ - 16766: 0084fd70 92 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ + 16764: 00b0b774 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 16765: 00839e5c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ + 16766: 0084fc64 92 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ 16767: 0151bd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 16768: 014ef5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ - 16769: 00b63f00 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 16769: 00b63df0 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 16770: 014e79f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 16771: 014dd280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 16772: 0092d800 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 16772: 0092d6f0 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 16773: 014e8d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 16774: 0083a014 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ + 16774: 00839f08 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ 16775: 014e1ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 16776: 009cb8c0 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 16776: 009cb7b0 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 16777: 003488cc 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 16778: 013bcbb8 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 16779: 0151cdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ - 16780: 0081ca80 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ + 16780: 0081c974 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ 16781: 0151c6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 16782: 0151b25f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 16783: 00a9c8a4 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 16783: 00a9c794 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 16784: 014eb010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 16785: 0151b76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_DSTATE │ │ │ │ 16786: 00349340 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 16787: 00655f74 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 16788: 0151c036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 16789: 00b5f96c 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 16789: 00b5f85c 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 16790: 0151c8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 16791: 014e7e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 16792: 014ec8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ - 16793: 0083bc88 120 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ + 16793: 0083bb7c 120 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ 16794: 003023c4 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 16795: 00ae21ac 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 16795: 00ae209c 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 16796: 0151b606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 16797: 00adacb8 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 16797: 00adaba8 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 16798: 014dca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 16799: 014f0008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 16800: 0151ca04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 16801: 00379684 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 16802: 006935b4 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 16803: 0083a0f0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ + 16803: 00839fe4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ 16804: 014ef494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 16805: 0083bd00 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ - 16806: 00b18070 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 16805: 0083bbf4 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ + 16806: 00b17f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 16807: 0151b65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 16808: 01452b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u8 │ │ │ │ 16809: 0151dec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 16810: 0151be58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 16811: 014e6a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 16812: 014ef088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 16813: 002bdf7c 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 16814: 014ed748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 16815: 014e70d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 16816: 0028b508 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 16817: 00aa6398 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 16817: 00aa6288 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 16818: 0151be60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 16819: 014f1eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 16820: 0151b9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 16821: 0151c4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 16822: 014177b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 16823: 009ef8b0 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 16823: 009ef7a0 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 16824: 002c5354 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 16825: 01512bb1 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 16826: 0151b7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_ACPI_SETUP_DSTATE │ │ │ │ 16827: 014d6cdc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 16828: 0144edfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u16 │ │ │ │ 16829: 0144b9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hs │ │ │ │ 16830: 0151d65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 16831: 00b98fcc 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 16831: 00b98ebc 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 16832: 0151c19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 16833: 00920964 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 16833: 00920854 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 16834: 0151c578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ - 16835: 0084f118 156 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ + 16835: 0084f00c 156 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ 16836: 005c6388 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 16837: 0144b964 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hu │ │ │ │ 16838: 014de8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 16839: 0151c820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 16840: 0096b380 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 16840: 0096b270 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 16841: 014ecaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 16842: 0151d2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 16843: 0151b57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 16844: 00ab3c30 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 16844: 00ab3b20 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 16845: 01433a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsb │ │ │ │ 16846: 003e89d4 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 16847: 009ce978 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 16847: 009ce868 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 16848: 004daa98 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 16849: 00b3a744 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 16849: 00b3a634 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 16850: 014e22cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 16851: 00b5b9b0 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 16851: 00b5b8a0 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 16852: 0151b3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ - 16853: 008648d0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ + 16853: 008647c0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ 16854: 00693614 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 16855: 00864af8 220 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ - 16856: 00aa1ec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 16855: 008649e8 220 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ + 16856: 00aa1db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 16857: 0151c216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 16858: 006f2bfc 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 16859: 0151b25d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ 16860: 014339c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsh │ │ │ │ - 16861: 00ad38ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 16861: 00ad37dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 16862: 014eede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 16863: 0151ca4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ - 16864: 00864988 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ + 16864: 00864878 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ 16865: 013bd124 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 16866: 00a99240 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 16867: 00ba70c4 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 16866: 00a99130 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 16867: 00ba6fb4 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 16868: 0151c60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 16869: 014df5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 16870: 0151b89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 16871: 00af14e4 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 16871: 00af13d4 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 16872: 013bc7dc 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 16873: 014e986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 16874: 00b69908 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 16874: 00b697f8 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 16875: 013bcc0c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 16876: 00b486e4 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 16877: 009bfd0c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 16876: 00b485d4 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 16877: 009bfbfc 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 16878: 014e220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 16879: 00845190 492 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ - 16880: 00b41544 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 16881: 00ba6044 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 16879: 00845084 492 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ + 16880: 00b41434 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 16881: 00ba5f34 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 16882: 0151cdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 16883: 00864a48 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ - 16884: 00b8afb4 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 16883: 00864938 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ + 16884: 00b8aea4 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 16885: 01433940 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsw │ │ │ │ 16886: 0045bf00 88 FUNC GLOBAL DEFAULT 12 omap_clk_put │ │ │ │ 16887: 014ea13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 16888: 014ee780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 16889: 0089d284 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 16889: 0089d174 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 16890: 0151d1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 16891: 00b19188 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 16891: 00b19078 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 16892: 0151b3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 16893: 01441b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursqrte_s │ │ │ │ - 16894: 008f58dc 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ - 16895: 0084537c 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ + 16894: 008f57cc 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 16895: 00845270 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ 16896: 014504ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s8 │ │ │ │ 16897: 0151d64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16898: 0151bff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 16899: 0086eea8 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ - 16900: 0091e510 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 16899: 0086ed98 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ + 16900: 0091e400 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 16901: 014dfa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_EVENT │ │ │ │ 16902: 003ffed8 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 16903: 0096cd20 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 16904: 00adf3e8 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 16905: 0099723c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 16906: 009c1740 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 16903: 0096cc10 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 16904: 00adf2d8 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 16905: 0099712c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 16906: 009c1630 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 16907: 0151d73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 16908: 01451298 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_b │ │ │ │ 16909: 014f291c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 16910: 0145110c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_d │ │ │ │ 16911: 014f3934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 16912: 0151b5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 16913: 014f2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 16914: 014e6420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 16915: 00aa384c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 16916: 008f5d80 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 16915: 00aa373c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 16916: 008f5c70 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 16917: 01451214 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_h │ │ │ │ 16918: 006e6a7c 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 16919: 013bda34 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 16920: 00523638 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 16921: 00320d1c 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 16922: 0151b8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 16923: 00b851a0 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 16923: 00b85090 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 16924: 006bbd9c 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 16925: 0151b354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 16926: 014e67f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 16927: 009fa380 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 16927: 009fa270 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 16928: 014deb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 16929: 004dbe44 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 16930: 0151b276 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 16931: 014f3a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 16932: 003f6ae4 160 FUNC GLOBAL DEFAULT 12 pmbus_send16 │ │ │ │ 16933: 0151b66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 16934: 013b7f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 16935: 014e7050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 16936: 01451190 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_s │ │ │ │ 16937: 0070c4a4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 16938: 00b53a7c 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 16938: 00b5396c 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 16939: 003216a8 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 16940: 00428230 260 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_lpi │ │ │ │ 16941: 014e8c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 16942: 009275dc 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 16942: 009274cc 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 16943: 00519b64 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 16944: 014e4a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 16945: 002cbb90 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 16946: 00a2cb8c 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 16947: 00b7e818 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 16946: 00a2ca7c 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 16947: 00b7e708 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 16948: 014df61c 20 OBJECT GLOBAL DEFAULT 24 hw_adc_trace_events │ │ │ │ 16949: 014dd410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 16950: 0086c524 80 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ - 16951: 00adbdc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 16952: 009c7e7c 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 16953: 009f9d44 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 16954: 0091e21c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 16950: 0086c414 80 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ + 16951: 00adbcb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 16952: 009c7d6c 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 16953: 009f9c34 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 16954: 0091e10c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 16955: 014166ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 16956: 0142d538 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalarh │ │ │ │ - 16957: 0091793c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 16957: 0091782c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 16958: 014dfd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 16959: 014ee7e0 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 16960: 00b2dd30 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 16960: 00b2dc20 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 16961: 00667974 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 16962: 00ae11ec 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 16962: 00ae10dc 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 16963: 014338bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavub │ │ │ │ 16964: 014e976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 16965: 0151d2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 16966: 0151bf90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 16967: 00af64f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 16967: 00af63e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 16968: 014f190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ - 16969: 0081cb40 200 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ + 16969: 0081ca34 200 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ 16970: 014dcd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16971: 013bc6ac 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16972: 014dd600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16973: 006bc82c 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16974: 0151d192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 16975: 0151c9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ 16976: 01433838 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuh │ │ │ │ - 16977: 00a40cd8 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16977: 00a40bc8 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16978: 0151cc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16979: 006b46d8 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ - 16980: 009036d4 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 16980: 009035c4 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16981: 0142d4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalars │ │ │ │ 16982: 0151d6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ - 16983: 0085782c 352 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ + 16983: 0085771c 352 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ 16984: 00549ef8 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16985: 014e6300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 16986: 00b26d2c 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16986: 00b26c1c 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16987: 0151c734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16988: 00856368 164 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ - 16989: 008b664c 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16988: 00856258 164 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ + 16989: 008b653c 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16990: 014e69c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16991: 005c98dc 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16992: 0151cc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 16993: 00957d1c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 16993: 00957c0c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16994: 014f203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16995: 014eec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ 16996: 014337b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuw │ │ │ │ - 16997: 00aec7c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16998: 00b892cc 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ - 16999: 008570d0 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ + 16997: 00aec6b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16998: 00b891bc 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16999: 00856fc0 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ 17000: 0151b4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 17001: 0151bca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 17002: 014e5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 17003: 014f3bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 17004: 01413844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 17005: 014e2678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 17006: 0151b714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 17007: 009643a4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 17007: 00964294 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 17008: 014e323c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 17009: 007af8b0 120 FUNC GLOBAL DEFAULT 12 gen_gvec_srsra │ │ │ │ 17010: 0151d82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 17011: 00db00e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 17011: 00daffd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 17012: 0151d1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 17013: 006788bc 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 17014: 0151d226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 17015: 0151c1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 17016: 01456a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtds │ │ │ │ - 17017: 009b5400 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 17017: 009b52f0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 17018: 0043626c 388 FUNC GLOBAL DEFAULT 12 pc_dimm_plug │ │ │ │ 17019: 0151bb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 17020: 013b4730 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 17021: 006a1d58 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 17022: 00667558 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 17023: 0151b434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 17024: 00ac4708 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 17024: 00ac45f8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 17025: 0151c96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 17026: 0098a108 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 17026: 00989ff8 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 17027: 014e4fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 17028: 0151c102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 17029: 014f1d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 17030: 0151b50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 17031: 00669668 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 17032: 003f6b84 156 FUNC GLOBAL DEFAULT 12 pmbus_send32 │ │ │ │ 17033: 014e8ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 17034: 0151d65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 17035: 0151d0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 17036: 0041d364 376 FUNC GLOBAL DEFAULT 12 gicv3_its_init_mmio │ │ │ │ - 17037: 008e1b40 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ - 17038: 0082b9d8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ + 17037: 008e1a30 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 17038: 0082b8cc 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ 17039: 014e223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 17040: 0042e72c 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 17041: 009ef114 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 17042: 008f0f58 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 17043: 008607ec 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ - 17044: 009cfec0 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 17041: 009ef004 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 17042: 008f0e48 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 17043: 008606dc 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ + 17044: 009cfdb0 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 17045: 014f4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 17046: 00917f84 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ - 17047: 00861248 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ + 17046: 00917e74 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 17047: 00861138 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ 17048: 014e9e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 17049: 006cb32c 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 17050: 0151d040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 17051: 00aab9cc 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 17052: 008f1060 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 17053: 00b0baac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 17051: 00aab8bc 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 17052: 008f0f50 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 17053: 00b0b99c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 17054: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ - 17055: 008608c4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ + 17055: 008607b4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ 17056: 014e1f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 17057: 00b3ed48 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 17057: 00b3ec38 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 17058: 0151d8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17059: 00303238 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 17060: 0092c30c 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 17060: 0092c1fc 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 17061: 002de90c 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 17062: 0151cd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 17063: 006a7c38 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 17064: 006e3fcc 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 17065: 0151d020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 17066: 014e68f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 17067: 008609ac 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ - 17068: 00ae6d00 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 17069: 00abf634 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 17070: 00bad1f8 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ - 17071: 00dbe110 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ + 17067: 0086089c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ + 17068: 00ae6bf0 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 17069: 00abf524 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 17070: 00bad0e8 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 17071: 00dbe000 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ 17072: 01416bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 17073: 0144eb68 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s16 │ │ │ │ - 17074: 00b89fe8 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 17074: 00b89ed8 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 17075: 0036f8c0 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 17076: 0151b538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 17077: 014e8b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 17078: 0151c9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 17079: 014e02d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 17080: 0151b8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 17081: 0151ba0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 17082: 008f474c 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 17082: 008f463c 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 17083: 014ebb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 17084: 008fb0bc 1200 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 17084: 008fafac 1200 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 17085: 002cf578 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 17086: 0151b87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 17087: 014eea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 17088: 0151d250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 17089: 0151d38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 17090: 0151b520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 17091: 0151c17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ 17092: 0151ccbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ 17093: 0067ebc4 32 FUNC GLOBAL DEFAULT 12 defaults_enabled │ │ │ │ 17094: 014ed9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_EVENT │ │ │ │ 17095: 014196b4 32 OBJECT GLOBAL DEFAULT 24 qemu_spice │ │ │ │ 17096: 014ebf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_UTRD_EVENT │ │ │ │ 17097: 013b6138 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_mirror_quirk │ │ │ │ 17098: 0151b3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17099: 008689e0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ + 17099: 008688d0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ 17100: 006a0af0 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 17101: 013b6108 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 17102: 0151b866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 17103: 01415e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 17104: 014f3aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 17105: 002b34d4 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 17106: 0151bd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 17107: 009646e4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 17107: 009645d4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 17108: 014509d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u16 │ │ │ │ 17109: 014e0470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 17110: 00321a54 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 17111: 013b7fe8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 17112: 014170fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 17113: 0151b8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ - 17114: 00868aa8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ + 17114: 00868998 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ 17115: 0070ac3c 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 17116: 014e33cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 17117: 014eb7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 17118: 005c8fac 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 17119: 014e818c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ - 17120: 008538e4 92 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ + 17120: 008537d8 92 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ 17121: 014e22bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 17122: 0151c79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 17123: 00ae1670 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 17123: 00ae1560 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 17124: 0151cff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 17125: 00b23ae0 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 17125: 00b239d0 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 17126: 006bc884 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 17127: 00b68870 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 17127: 00b68760 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 17128: 0151d0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 17129: 013bc35c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 17130: 0151b6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 17131: 0050edd8 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 17132: 00ad7398 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 17133: 00aa2934 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 17134: 0099477c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 17132: 00ad7288 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 17133: 00aa2824 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 17134: 0099466c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 17135: 0151b6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 17136: 00ac8218 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 17136: 00ac8108 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 17137: 0151cf06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 17138: 00953830 7496 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 17138: 00953720 7496 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 17139: 0151d5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 17140: 014e7630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 17141: 0095cb78 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 17142: 009ce264 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 17141: 0095ca68 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 17142: 009ce154 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 17143: 014f1d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 17144: 009e1484 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 17144: 009e1374 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 17145: 002ed6c8 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 17146: 0151c23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 17147: 0151cf50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ - 17148: 0086eaf4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ + 17148: 0086e9e4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ 17149: 014f51a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 17150: 00a9bc98 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 17150: 00a9bb88 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 17151: 002d8634 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 17152: 0151c3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 17153: 0099db68 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 17153: 0099da58 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 17154: 0151d818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 17155: 00daff00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 17155: 00dafdf0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 17156: 014e1214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 17157: 0151b27c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 17158: 00aa7378 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 17159: 009958dc 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 17158: 00aa7268 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 17159: 009957cc 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 17160: 0151ce04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 17161: 014e4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 17162: 00679148 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 17163: 006fb410 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 17164: 0151cbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 17165: 0151c83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 17166: 00525998 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 17167: 014ea5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 17168: 0144eae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s32 │ │ │ │ 17169: 0151b8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 17170: 006e82f4 188 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 17171: 00ad14ac 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 17171: 00ad139c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 17172: 014f4634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 17173: 0151baac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 17174: 0151c2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 17175: 014f1bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 17176: 0151d084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 17177: 00aeb728 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 17177: 00aeb618 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 17178: 0151d4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 17179: 014f2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 17180: 0151bc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 17181: 014f2f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 17182: 014dee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 17183: 00670e08 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 17184: 00ab3a30 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 17184: 00ab3920 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 17185: 0151bcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 17186: 0151d8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 17187: 0151b308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 17188: 00a8922c 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 17188: 00a8911c 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 17189: 003f6c20 188 FUNC GLOBAL DEFAULT 12 pmbus_send64 │ │ │ │ 17190: 0151cf7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ - 17191: 00855998 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ + 17191: 00855888 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ 17192: 0151d72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 17193: 014e1bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 17194: 014e9b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 17195: 01429548 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsb │ │ │ │ 17196: 014ec898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 17197: 00a26d58 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 17198: 0091e82c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 17197: 00a26c48 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 17198: 0091e71c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 17199: 014e852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 17200: 0151d740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17201: 014e2898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 17202: 014de758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 17203: 00b02000 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 17203: 00b01ef0 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 17204: 0151b6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 17205: 00b767b0 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 17206: 00ac27d8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 17205: 00b766a0 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 17206: 00ac26c8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 17207: 0151ba58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 17208: 00348574 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 17209: 0151c066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 17210: 01429758 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsl │ │ │ │ - 17211: 00920a0c 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ - 17212: 00845ac4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ + 17211: 009208fc 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 17212: 008459b8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ 17213: 0151ba4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 17214: 00829788 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ - 17215: 00b65478 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 17216: 007bba44 156 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ + 17214: 0082967c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ + 17215: 00b65368 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 17216: 007bba64 156 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ 17217: 0144f198 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s16 │ │ │ │ - 17218: 009787f8 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 17218: 009786e8 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 17219: 0151cc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 17220: 005297c0 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 17221: 00371de8 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 17222: 01429650 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsw │ │ │ │ 17223: 01512ba3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ - 17224: 00829918 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ + 17224: 0082980c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ 17225: 0151c09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 17226: 014e0a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 17227: 009efde8 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 17228: 00845c1c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ + 17227: 009efcd8 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 17228: 00845b10 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ 17229: 005c7124 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 17230: 0093187c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 17231: 009d0da0 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 17230: 0093176c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 17231: 009d0c90 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 17232: 0151d018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 17233: 00ad5b48 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 17233: 00ad5a38 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 17234: 014ed088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 17235: 00630118 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 17236: 0091d6dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 17236: 0091d5cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 17237: 0066a43c 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 17238: 0070c48c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 17239: 002ed0b4 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 17240: 00704e4c 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 17241: 00902b40 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 17241: 00902a30 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 17242: 0037d3f0 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 17243: 002d68a4 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 17244: 014f985c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 17245: 00aa2e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 17246: 00829aa0 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ - 17247: 00d1be40 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 17245: 00aa2d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 17246: 00829994 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ + 17247: 00d1bd30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 17248: 006632d8 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 17249: 0151b63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 17250: 0151b27f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 17251: 0069338c 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 17252: 0151b8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 17253: 013ba3d8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 17254: 0151d52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 17255: 014ea85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 17256: 009b13cc 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 17256: 009b12bc 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 17257: 014eb5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 17258: 014f4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 17259: 00490c7c 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ - 17260: 00829850 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ + 17260: 00829744 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ 17261: 004d6db4 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 17262: 014f4440 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 17263: 0151cdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 17264: 014f1274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 17265: 00b784e4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 17265: 00b783d4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 17266: 0151b342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 17267: 014e37cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 17268: 014e8ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 17269: 0151c350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ - 17270: 008299dc 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ + 17270: 008298d0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ 17271: 014f0ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 17272: 002c1f24 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 17273: 00dccd08 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 17273: 00dccbe0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 17274: 0151b41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 17275: 0151d5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 17276: 00856674 100 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ - 17277: 00b8f248 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 17276: 00856564 100 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ + 17277: 00b8f138 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 17278: 014ee650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 17279: 014ef484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 17280: 0151d430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 17281: 00aac4dc 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 17281: 00aac3cc 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 17282: 0151c7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 17283: 0028d068 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 17284: 008895e0 12 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ - 17285: 00b76b60 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 17284: 008894d0 12 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ + 17285: 00b76a50 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 17286: 0151c3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 17287: 0151ca8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 17288: 014295cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtub │ │ │ │ 17289: 006736e0 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 17290: 0151d0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 17291: 0151c244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 17292: 014f0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 17293: 01428f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_align │ │ │ │ - 17294: 00829b4c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ - 17295: 0082861c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ - 17296: 00918330 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ - 17297: 00889f54 844 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ + 17294: 00829a40 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ + 17295: 00828510 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ + 17296: 00918220 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 17297: 00889e44 844 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ 17298: 006da034 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 17299: 014297dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtul │ │ │ │ 17300: 003751a0 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 17301: 0091d19c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 17301: 0091d08c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 17302: 00618eac 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 17303: 0144f090 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s32 │ │ │ │ 17304: 0151cb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 17305: 014f0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 17306: 014f0258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 17307: 014eb668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 17308: 01413e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 17309: 0144ea60 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s64 │ │ │ │ 17310: 0151c596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 17311: 0151c646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 17312: 0151c8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 17313: 008eeb90 344 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 17314: 00a85964 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 17313: 008eea80 344 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 17314: 00a85854 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 17315: 014296d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtuw │ │ │ │ - 17316: 008286bc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ - 17317: 008f0eb8 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 17316: 008285b0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ + 17317: 008f0da8 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 17318: 0144e2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip16 │ │ │ │ 17319: 0151cce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 17320: 00b33bd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 17320: 00b33ac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 17321: 0151b426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 17322: 008e43e0 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 17323: 00dccd2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 17324: 0094eeb4 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 17322: 008e42d0 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 17323: 00dccc04 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 17324: 0094eda4 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 17325: 0151d7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 17326: 0151d37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 17327: 00abbdb4 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 17327: 00abbca4 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 17328: 01448970 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_d │ │ │ │ 17329: 014f1478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 17330: 014f3fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 17331: 014dcc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 17332: 00aee550 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 17333: 00b03178 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 17332: 00aee440 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 17333: 00b03068 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 17334: 014ded90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 17335: 006ba84c 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 17336: 01448a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_h │ │ │ │ 17337: 0151d28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 17338: 0151bd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 17339: 00a8530c 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 17339: 00a851fc 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 17340: 014dcbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 17341: 008ef950 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 17341: 008ef840 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 17342: 002dfb7c 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 17343: 00b2bae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 17343: 00b2b9d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 17344: 0151c0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 17345: 0151b710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17346: 00670ee8 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 17347: 0151d336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 17348: 014f1b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 17349: 0093b138 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 17349: 0093b028 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 17350: 014ee6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 17351: 00a886bc 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 17352: 00b74690 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 17351: 00a885ac 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 17352: 00b74580 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 17353: 014ee6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ 17354: 014489f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_s │ │ │ │ - 17355: 009e4034 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 17355: 009e3f24 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 17356: 00797208 180 FUNC GLOBAL DEFAULT 12 arm_security_space_below_el3 │ │ │ │ 17357: 0151d1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 17358: 00ae1190 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 17359: 00916d14 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ - 17360: 007bbb7c 288 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ + 17358: 00ae1080 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 17359: 00916c04 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 17360: 007bbb9c 288 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ 17361: 00665ab8 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 17362: 009ed49c 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ - 17363: 0086ea58 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ + 17362: 009ed38c 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 17363: 0086e948 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ 17364: 014e17d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 17365: 01412740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ - 17366: 0086f540 48 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ + 17366: 0086f430 48 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ 17367: 0065837c 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 17368: 00401c00 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 17369: 0139af30 52 OBJECT GLOBAL DEFAULT 21 vmstate_dwc2_state │ │ │ │ 17370: 0151bee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 17371: 00689074 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 17372: 014e6810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 17373: 014eb638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ - 17374: 009194a8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 17375: 00abd87c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 17374: 00919398 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 17375: 00abd76c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 17376: 006abca8 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 17377: 00b5f9ec 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 17378: 00b18a70 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 17377: 00b5f8dc 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 17378: 00b18960 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 17379: 01411f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ - 17380: 0086ef8c 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ + 17380: 0086ee7c 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ 17381: 002cf1c4 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 17382: 014dd310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 17383: 0151be28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ - 17384: 0086e18c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ - 17385: 0084a100 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ + 17384: 0086e07c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ + 17385: 00849ff4 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ 17386: 014ebc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 17387: 013bc6f4 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 17388: 006e42ec 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 17389: 006c74f4 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 17390: 014ddecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 17391: 00dbdbb4 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ - 17392: 009191c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 17391: 00dbdaa4 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ + 17392: 009190b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 17393: 006e4280 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ - 17394: 0086e07c 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizh │ │ │ │ + 17394: 0086df6c 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizh │ │ │ │ 17395: 014f0488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 17396: 00684080 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 17397: 014e0500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 17398: 014e4824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 17399: 008dc954 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 17399: 008dc844 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 17400: 014e9bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 17401: 0151bec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 17402: 014e2a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 17403: 014eb4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 17404: 014ed878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 17405: 014f2424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTVOFF_WRITE_EVENT │ │ │ │ 17406: 014df5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 17407: 0144e220 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip32 │ │ │ │ - 17408: 0086cb68 164 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ + 17408: 0086ca58 164 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ 17409: 0050e7e4 104 FUNC GLOBAL DEFAULT 12 bcm2835_otp_get_row │ │ │ │ 17410: 014dddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17411: 00b0bb08 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ - 17412: 00853888 92 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ + 17411: 00b0b9f8 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 17412: 0085377c 92 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ 17413: 0070b35c 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 17414: 0051ae6c 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 17415: 014e28f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 17416: 00b1cf84 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 17416: 00b1ce74 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 17417: 014e8a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ - 17418: 0086e0fc 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ + 17418: 0086dfec 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ 17419: 014ecde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 17420: 00b2c670 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 17420: 00b2c560 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 17421: 014e56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 17422: 0151c7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 17423: 0151b704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 17424: 0142aaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnb │ │ │ │ - 17425: 009b83a0 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 17425: 009b8290 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 17426: 006b0ef8 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 17427: 00322818 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 17428: 014df27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 17429: 00521654 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 17430: 002dc42c 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 17431: 014df22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 17432: 002ca778 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 17433: 00adb610 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 17434: 009fa164 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 17433: 00adb500 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 17434: 009fa054 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 17435: 002cafd4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 17436: 014f1e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 17437: 0142ae08 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnl │ │ │ │ 17438: 014e6030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 17439: 014e1b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 17440: 00afb654 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 17440: 00afb544 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 17441: 00618974 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 17442: 004069b8 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 17443: 014e6c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 17444: 0142ac7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnw │ │ │ │ 17445: 006a18b4 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 17446: 0151bb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 17447: 014de614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 17448: 006e413c 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 17449: 0144ef88 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s64 │ │ │ │ 17450: 014157b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 17451: 014f3e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ 17452: 0142a22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_slll │ │ │ │ - 17453: 0099bdc8 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 17453: 0099bcb8 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 17454: 014f2d88 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 17455: 0067007c 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 17456: 0151b960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 17457: 00aebf80 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 17458: 00930060 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 17457: 00aebe70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 17458: 0092ff50 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 17459: 014eb280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 17460: 009bcffc 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 17460: 009bceec 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 17461: 014ece88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 17462: 0070de58 864 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf64_note │ │ │ │ 17463: 0142a2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllq │ │ │ │ 17464: 002fabc0 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ 17465: 0078cfe4 1548 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_regs_for_features │ │ │ │ - 17466: 00aa3ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ - 17467: 00955f80 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 17466: 00aa3db4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 17467: 00955e70 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 17468: 0142a1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllw │ │ │ │ 17469: 014e1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 17470: 014f42d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 17471: 00970bf8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 17471: 00970ae8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 17472: 00569200 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 17473: 014e16e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 17474: 0050d78c 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 17475: 002cf3b4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 17476: 0094522c 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 17476: 0094511c 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 17477: 014f1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 17478: 00970f44 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ - 17479: 0084a184 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ + 17478: 00970e34 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 17479: 0084a078 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ 17480: 0151c44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 17481: 014eec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 17482: 014536b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_u32 │ │ │ │ 17483: 014dee10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 17484: 00956d40 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 17484: 00956c30 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 17485: 0151c8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 17486: 00b5c804 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 17486: 00b5c6f4 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 17487: 00670abc 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 17488: 014f4a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 17489: 014e0cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 17490: 014e54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ - 17491: 0086bd20 164 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ + 17491: 0086bc10 164 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ 17492: 004c074c 352 FUNC GLOBAL DEFAULT 12 lan9118_phy_reset │ │ │ │ 17493: 0151d8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 17494: 0151c7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 17495: 014e3dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 17496: 0086f6c4 24 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ + 17496: 0086f5b4 24 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ 17497: 01450740 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u8 │ │ │ │ - 17498: 00970ec0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 17498: 00970db0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 17499: 014edfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 17500: 0052980c 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 17501: 0151deb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 17502: 0097d190 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 17502: 0097d080 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 17503: 014e1774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 17504: 0096425c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 17504: 0096414c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 17505: 014ddddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 17506: 004d806c 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 17507: 01453ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f16 │ │ │ │ 17508: 0151c2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 17509: 009884d8 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 17509: 009883c8 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 17510: 0060ca10 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 17511: 00aa67fc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 17511: 00aa66ec 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 17512: 014f3ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 17513: 0036f810 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 17514: 006d858c 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 17515: 00b5f634 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 17515: 00b5f524 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 17516: 002cb404 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 17517: 0060e994 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 17518: 00ab6cec 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 17518: 00ab6bdc 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 17519: 00488f88 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 17520: 014e6e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 17521: 0151d4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 17522: 014e3aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 17523: 014dfe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 17524: 00989c68 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 17524: 00989b58 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 17525: 0151be94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 17526: 014f8930 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 17527: 003d9b48 16 FUNC GLOBAL DEFAULT 12 omap_dma_get_lcdch │ │ │ │ 17528: 0151ca0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ - 17529: 0085bb48 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ + 17529: 0085ba38 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ 17530: 0151c8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 17531: 0051a350 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 17532: 014e4cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 17533: 014eab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 17534: 0151bc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 17535: 0151d0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 17536: 0085b9a0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ - 17537: 00b30464 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 17536: 0085b890 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ + 17537: 00b30354 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 17538: 00519ed4 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ - 17539: 00dbdbb0 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ + 17539: 00dbdaa0 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ 17540: 0070550c 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 17541: 00933ec4 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 17541: 00933db4 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 17542: 0028ae34 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 17543: 014dc918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 17544: 014ef3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 17545: 0031bb34 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 17546: 0085ba74 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ - 17547: 00971ad4 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 17546: 0085b964 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ + 17547: 009719c4 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 17548: 00678634 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 17549: 014ed2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 17550: 014eb558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 17551: 0151c21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ - 17552: 00832cec 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ + 17552: 00832be0 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ 17553: 0151bab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 17554: 0151c368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 17555: 0151c8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 17556: 009737b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 17556: 009736a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 17557: 007a4150 44 FUNC GLOBAL DEFAULT 12 vfp_get_fpcr │ │ │ │ - 17558: 008dd440 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 17559: 00901a08 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ - 17560: 00832de8 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ + 17558: 008dd330 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 17559: 009018f8 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 17560: 00832cdc 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ 17561: 01418a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 17562: 0151c636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ - 17563: 0087025c 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ + 17563: 0087014c 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ 17564: 014e3ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 17565: 0151c8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 17566: 01415ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 17567: 00b8c104 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 17567: 00b8bff4 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 17568: 0151c12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 17569: 0151b53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17570: 00a052a4 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 17570: 00a05194 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 17571: 014e6a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 17572: 014dc868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 17573: 0151d924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 17574: 00356d30 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 17575: 0078b5d0 376 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update │ │ │ │ 17576: 007afe5c 64 FUNC GLOBAL DEFAULT 12 gen_gvec_ushl │ │ │ │ 17577: 0043e830 588 FUNC GLOBAL DEFAULT 12 led_set_intensity │ │ │ │ 17578: 006fc14c 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 17579: 00973f6c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 17579: 00973e5c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 17580: 01453a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f32 │ │ │ │ - 17581: 00832f14 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ - 17582: 00a9e2f0 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ - 17583: 00829bf8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ + 17581: 00832e08 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ + 17582: 00a9e1e0 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 17583: 00829aec 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ 17584: 0151d556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 17585: 009028fc 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 17585: 009027ec 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ 17586: 007af714 76 FUNC GLOBAL DEFAULT 12 gen_gvec_ushr │ │ │ │ - 17587: 00a9a2e4 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 17587: 00a9a1d4 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 17588: 0062dcd4 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ - 17589: 007bb3b8 452 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ + 17589: 007bb3d8 452 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ 17590: 014e1164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 17591: 006e75bc 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 17592: 0151b448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 17593: 014de404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 17594: 008df8f8 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 17594: 008df7e8 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 17595: 0151b7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERROR_DSTATE │ │ │ │ - 17596: 00920928 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ - 17597: 00829ef8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ - 17598: 008380a8 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ + 17596: 00920818 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 17597: 00829dec 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ + 17598: 00837f9c 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ 17599: 00706ccc 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 17600: 00902aa4 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 17600: 00902994 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 17601: 0151c36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17602: 0151d276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17603: 0051b6a0 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17604: 004aef58 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 17605: 009597f0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 17605: 009596e0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17606: 0151c202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17607: 014e4bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17608: 00ab5cf0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17609: 00838118 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ + 17608: 00ab5be0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17609: 0083800c 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ 17610: 014e4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PRE_PLUG_EVENT │ │ │ │ - 17611: 00a88528 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17612: 00b94d40 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17611: 00a88418 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17612: 00b94c30 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17613: 014e03e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17614: 014e24e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17615: 00d400fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17615: 00d3ffec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17616: 014e51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 17617: 00ac64d4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 17617: 00ac63c4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 17618: 0145341c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd_exact │ │ │ │ 17619: 0151b61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 17620: 006545e4 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 17621: 00795c90 400 FUNC GLOBAL DEFAULT 12 modify_arm_cp_regs_with_len │ │ │ │ - 17622: 00a84ab0 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 17623: 00d400f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ - 17624: 0082a238 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ + 17622: 00a849a0 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 17623: 00d3ffe4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 17624: 0082a12c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ 17625: 005c2f6c 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 17626: 0151b438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 17627: 0151ccbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 17628: 014d6e94 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ 17629: 006471c4 388 FUNC GLOBAL DEFAULT 12 smmu_inv_notifiers_all │ │ │ │ - 17630: 00b155b4 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 17630: 00b154a4 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 17631: 00385060 76 FUNC GLOBAL DEFAULT 12 cxl_event_set_status │ │ │ │ 17632: 01454a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtod │ │ │ │ 17633: 014f0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 17634: 014e1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 17635: 014dd860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 17636: 0151d392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 17637: 0095afe4 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 17638: 00838188 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ - 17639: 00aae678 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 17637: 0095aed4 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 17638: 0083807c 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ + 17639: 00aae568 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 17640: 00356d50 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 17641: 01454628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtoh │ │ │ │ 17642: 0151ca8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 17643: 0151c956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 17644: 00aad16c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 17645: 00b53ac4 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ - 17646: 00829cb8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ + 17644: 00aad05c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 17645: 00b539b4 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 17646: 00829bac 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ 17647: 014ec9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 17648: 00aab548 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 17648: 00aab438 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 17649: 0151c4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 17650: 0151cae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 17651: 014327b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavb │ │ │ │ 17652: 014ee430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 17653: 0151bd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 17654: 0151bdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 17655: 0065e468 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 17656: 014496d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_d │ │ │ │ - 17657: 00829fc8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ + 17657: 00829ebc 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ 17658: 0151bb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 17659: 0142abf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsb │ │ │ │ 17660: 01454d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtos │ │ │ │ 17661: 0151d470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 17662: 01432734 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavh │ │ │ │ 17663: 014497e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_h │ │ │ │ 17664: 014f3bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 17665: 0151d5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 17666: 014dcd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 17667: 014d6ea0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 17668: 008ecd5c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 17668: 008ecc4c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 17669: 0151de38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 17670: 014f4a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 17671: 002cb890 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 17672: 0151b27a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 17673: 00b225ac 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 17674: 00ba6d34 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 17673: 00b2249c 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 17674: 00ba6c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 17675: 0142af10 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsl │ │ │ │ - 17676: 00b232a4 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 17676: 00b23194 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 17677: 0151d000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 17678: 014f3f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 17679: 0151d144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 17680: 0151bc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 17681: 0144975c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_s │ │ │ │ 17682: 014e00f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 17683: 0082a2dc 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ + 17683: 0082a1d0 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ 17684: 0038b9ec 236 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 17685: 014326b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavw │ │ │ │ - 17686: 009041cc 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ - 17687: 0091adb0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 17686: 009040bc 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 17687: 0091aca0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 17688: 0151d374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 17689: 014eeaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 17690: 014e225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 17691: 014e322c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 17692: 006e61a8 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 17693: 0151b5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 17694: 0151b794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_DISABLE_DSTATE │ │ │ │ 17695: 0142ad84 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsw │ │ │ │ 17696: 0060cfc8 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 17697: 00b33950 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 17698: 009fd8f8 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 17697: 00b33840 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 17698: 009fd7e8 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 17699: 01418bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ - 17700: 0083bda8 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ + 17700: 0083bc9c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ 17701: 014eb728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ - 17702: 00829d78 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ - 17703: 00828308 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ + 17702: 00829c6c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ + 17703: 008281fc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ 17704: 014df5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 17705: 0151b4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 17706: 002bc284 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 17707: 0143e704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64b │ │ │ │ - 17708: 0083be28 176 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ + 17708: 0083bd1c 176 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ 17709: 014f1c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ - 17710: 0082a098 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ + 17710: 00829f8c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ 17711: 0151cbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ - 17712: 008381f8 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ + 17712: 008380ec 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ 17713: 0151c04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 17714: 014ec648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 17715: 0143e680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64h │ │ │ │ 17716: 0151b260 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 17717: 0151b5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 17718: 0151b294 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 17719: 0091abb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 17720: 00933ec8 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 17721: 00901be8 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 17719: 0091aaa0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 17720: 00933db8 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 17721: 00901ad8 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 17722: 013bc31c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 17723: 0030e484 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ - 17724: 00838268 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ + 17724: 0083815c 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ 17725: 014f11b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 17726: 00b0b770 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 17727: 00dccd7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 17728: 007bc51c 196 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ + 17726: 00b0b660 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 17727: 00dccc54 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 17728: 007bc53c 196 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ 17729: 014569bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtsd │ │ │ │ - 17730: 00b86da8 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ - 17731: 0085a604 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ + 17730: 00b86c98 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 17731: 0085a4f4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ 17732: 014e429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 17733: 00b16494 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 17734: 00995778 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 17733: 00b16384 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 17734: 00995668 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 17735: 0151bfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 17736: 014ee2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 17737: 0151bac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 17738: 014e56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 17739: 0151bbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 17740: 0085a464 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ + 17740: 0085a354 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ 17741: 01436f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90h │ │ │ │ - 17742: 00acf424 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 17742: 00acf314 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 17743: 014ed5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 17744: 0085ff2c 364 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ - 17745: 0082a388 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ - 17746: 00a13104 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 17744: 0085fe1c 364 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ + 17745: 0082a27c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ + 17746: 00a12ff4 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 17747: 0151b78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_CD_DSTATE │ │ │ │ 17748: 00647084 256 FUNC GLOBAL DEFAULT 12 smmu_find_smmu_pcibus │ │ │ │ 17749: 014e982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 17750: 0143e5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64w │ │ │ │ - 17751: 0085fc78 348 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ + 17751: 0085fb68 348 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ 17752: 0151bac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 17753: 0051d2c0 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 17754: 00ba7698 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 17755: 008382d8 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ + 17754: 00ba7588 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 17755: 008381cc 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ 17756: 0151cff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 17757: 00b340dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 17757: 00b33fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 17758: 0145740c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxd │ │ │ │ 17759: 0151b2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 17760: 0085a534 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ + 17760: 0085a424 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ 17761: 01436ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90s │ │ │ │ - 17762: 00b2bbfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 17763: 00b2cbec 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 17764: 00ab7120 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 17762: 00b2baec 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 17763: 00b2cadc 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 17764: 00ab7010 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 17765: 014e2538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ - 17766: 00829e38 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ + 17766: 00829d2c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ 17767: 014dd9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 17768: 01457514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxh │ │ │ │ 17769: 006ded0c 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 17770: 01453944 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f64 │ │ │ │ 17771: 0151d2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 17772: 014f0c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ - 17773: 0085fdd4 344 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ + 17773: 0085fcc4 344 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ 17774: 014f2f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 17775: 004dbc94 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 17776: 008f914c 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 17776: 008f903c 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 17777: 014dc7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 17778: 0082a168 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ + 17778: 0082a05c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ 17779: 0142ab74 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subub │ │ │ │ 17780: 0151c9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 17781: 0143a3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsb │ │ │ │ 17782: 006854d0 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 17783: 00b47e84 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 17783: 00b47d74 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 17784: 0151b5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ - 17785: 008495e8 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ + 17785: 008494dc 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ 17786: 0151c560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 17787: 0151b898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 17788: 01457490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxs │ │ │ │ 17789: 0151d58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 17790: 01449864 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_d │ │ │ │ 17791: 0143a378 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsh │ │ │ │ - 17792: 00972e74 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 17793: 00b77fc0 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 17794: 00b896a0 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 17795: 0084f7b0 72 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ - 17796: 00a842dc 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 17792: 00972d64 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 17793: 00b77eb0 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 17794: 00b89590 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 17795: 0084f6a4 72 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ + 17796: 00a841cc 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 17797: 0151d2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 17798: 014e9c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ 17799: 0142ae8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subul │ │ │ │ - 17800: 00b403b4 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 17800: 00b402a4 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 17801: 006b6258 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 17802: 00328454 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 17803: 00db00f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 17803: 00daffe8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 17804: 0144996c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_h │ │ │ │ 17805: 013bd4f4 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 17806: 014ebb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 17807: 0082a42c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ - 17808: 008498b8 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ - 17809: 00b01a78 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 17807: 0082a320 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ + 17808: 008497ac 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ + 17809: 00b01968 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 17810: 014ea7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 17811: 014e27f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 17812: 014eac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 17813: 008f0358 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 17813: 008f0248 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 17814: 0151cc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 17815: 007bbae0 156 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ - 17816: 00b505f0 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 17815: 007bbb00 156 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ + 17816: 00b504e0 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 17817: 014e4c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 17818: 008555c4 144 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ - 17819: 00958df8 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 17818: 008554b4 144 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ + 17819: 00958ce8 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 17820: 0151c2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 17821: 014e4e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 17822: 0151c218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 17823: 00857394 408 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ + 17823: 00857284 408 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ 17824: 0142ad00 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subuw │ │ │ │ - 17825: 00cfb540 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 17825: 00cfb430 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ 17826: 0143a2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsw │ │ │ │ - 17827: 00b2dea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 17827: 00b2dd90 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 17828: 014498e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_s │ │ │ │ 17829: 002d8cb0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 17830: 014dca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 17831: 007064b0 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ - 17832: 00856138 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ + 17832: 00856028 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ 17833: 006c6bb4 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 17834: 0151d51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 17835: 002d89b4 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 17836: 0151c90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 17837: 014e6e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 17838: 014e9b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ - 17839: 00855bd0 212 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ + 17839: 00855ac0 212 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ 17840: 01416acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 17841: 014eba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 17842: 014f298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 17843: 00aac280 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 17844: 00b13600 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 17843: 00aac170 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 17844: 00b134f0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 17845: 0151c906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ - 17846: 0085eec0 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ - 17847: 00856e7c 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ + 17846: 0085edb0 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ + 17847: 00856d6c 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ 17848: 0070c54c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 17849: 0151c866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 17850: 0151c96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 17851: 005c6014 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 17852: 009fae04 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 17852: 009facf4 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 17853: 014ec628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 17854: 0151b9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ - 17855: 00856894 224 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ + 17855: 00856784 224 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ 17856: 0151b46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 17857: 0085f01c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ - 17858: 00920970 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 17857: 0085ef0c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ + 17858: 00920860 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 17859: 014ee470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 17860: 014f41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 17861: 0142c5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_blxns │ │ │ │ 17862: 014e4f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 17863: 014ef5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 17864: 00b63684 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 17864: 00b63574 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 17865: 0151c0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 17866: 0151bad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 17867: 0151d5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 17868: 00a04bfc 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 17868: 00a04aec 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 17869: 002c2e74 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 17870: 00a99db8 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 17870: 00a99ca8 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 17871: 0151b224 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 17872: 008fe3d8 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 17873: 00aa3960 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17872: 008fe2c8 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 17873: 00aa3850 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 17874: 0151b9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 17875: 009ffa0c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 17876: 00db3340 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 17875: 009ff8fc 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 17876: 00db3230 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 17877: 0151b9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 17878: 006c2740 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 17879: 01456938 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt │ │ │ │ 17880: 0151c4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 17881: 00afe8f0 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 17882: 00b6c074 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 17881: 00afe7e0 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 17882: 00b6bf64 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 17883: 0151b5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 17884: 014d6cc4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 17885: 0143a270 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddub │ │ │ │ 17886: 01456728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitod │ │ │ │ - 17887: 008b3278 408 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 17888: 00b13740 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 17889: 00849750 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ - 17890: 00b5b524 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ - 17891: 0084f8b8 60 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ + 17887: 008b3168 408 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 17888: 00b13630 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 17889: 00849644 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ + 17890: 00b5b414 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 17891: 0084f7ac 60 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ 17892: 01456830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitoh │ │ │ │ 17893: 01453e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f32 │ │ │ │ 17894: 014e89ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 17895: 014e823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 17896: 0143a1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduh │ │ │ │ 17897: 014e422c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 17898: 007c05d0 60 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ - 17899: 00afd904 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 17900: 008a5314 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 17898: 007c05f0 60 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ + 17899: 00afd7f4 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 17900: 008a5204 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 17901: 0151d2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 17902: 0151b249 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 17903: 006e6d24 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 17904: 009b73e4 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 17904: 009b72d4 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 17905: 014efea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 17906: 00849a20 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ + 17906: 00849914 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ 17907: 002c92c4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 17908: 014f0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 17909: 014f3a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 17910: 014dd940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 17911: 0151b77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_DSTATE │ │ │ │ 17912: 014567ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitos │ │ │ │ 17913: 0151d6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 17914: 014e868c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 17915: 014e5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 17916: 00b3c1b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 17916: 00b3c0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 17917: 0151d24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 17918: 005c8334 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 17919: 0143a168 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduw │ │ │ │ 17920: 0151c474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 17921: 0151cb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 17922: 002c9e04 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 17923: 0151b35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 17924: 0151c466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 17925: 009fa650 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 17925: 009fa540 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 17926: 00693e98 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 17927: 0151b310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 17928: 014f5090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 17929: 0151c8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 17930: 00af4830 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 17930: 00af4720 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 17931: 014de464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 17932: 014ea98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 17933: 014e1ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 17934: 0151cfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 17935: 0151bea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 17936: 0151bdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 17937: 006247a8 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 17938: 0028ce5c 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 17939: 014e3e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 17940: 005691fc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 17941: 00527408 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 17942: 0048dbfc 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 17943: 00b83b2c 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 17943: 00b83a1c 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 17944: 013bd2e0 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ - 17945: 008d5da4 328 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ + 17945: 008d5c94 328 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 17946: 0151bf62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 17947: 0151bc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 17948: 008f90d4 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 17948: 008f8fc4 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 17949: 0151b56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 17950: 0099ca6c 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 17951: 00a99cb8 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 17952: 00ad4b9c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 17953: 00b0d9c8 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 17950: 0099c95c 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 17951: 00a99ba8 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 17952: 00ad4a8c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 17953: 00b0d8b8 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 17954: 0144c5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_idx_b │ │ │ │ 17955: 01412638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 17956: 0151bef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 17957: 00ae576c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 17957: 00ae565c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 17958: 014e04b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 17959: 0151cd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 17960: 014ddebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 17961: 004f76c4 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ - 17962: 007bbc9c 240 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ + 17962: 007bbcbc 240 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ 17963: 0151d6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 17964: 014e827c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 17965: 0095df24 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 17965: 0095de14 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 17966: 0151d794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 17967: 0151b2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 17968: 009d9b04 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 17968: 009d99f4 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 17969: 014dd760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 17970: 004dc568 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 17971: 0151b470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ - 17972: 00827898 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ + 17972: 0082778c 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ 17973: 0141583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 17974: 01427fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 17975: 00a4f35c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 17975: 00a4f24c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 17976: 0063b208 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 17977: 014e0410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 17978: 014ed0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 17979: 0053a984 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 17980: 014e6780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 17981: 01411df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 17982: 0151d248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 17983: 014ebf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 17984: 0151b4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 17985: 00ab439c 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 17985: 00ab428c 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 17986: 014f05b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 17987: 002bbac0 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 17988: 00964114 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 17988: 00964004 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 17989: 0151c93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 17990: 00927ef4 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 17991: 008b9bbc 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 17992: 00aa4b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 17993: 00aec8d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 17994: 00a4f270 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 17990: 00927de4 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 17991: 008b9aac 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 17992: 00aa4a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 17993: 00aec7c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 17994: 00a4f160 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 17995: 014eb6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 17996: 0151ccf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 17997: 002bab28 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 17998: 00aa34b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 17998: 00aa33a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 17999: 0144303c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal_idx │ │ │ │ 18000: 0151b700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 18001: 0151c7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 18002: 014f13d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 18003: 00a936a4 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 18003: 00a93594 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ 18004: 0142a3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorl │ │ │ │ 18005: 00583bec 116 FUNC GLOBAL DEFAULT 12 omap_mmc_set_clk │ │ │ │ - 18006: 00aa31d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 18006: 00aa30c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 18007: 007b004c 144 FUNC GLOBAL DEFAULT 12 gen_neon_uqshl │ │ │ │ - 18008: 0084f4f8 208 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ + 18008: 0084f3ec 208 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ 18009: 0151d21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 18010: 014dd260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 18011: 0151caa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 18012: 00db0050 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 18013: 00b7b5b8 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 18012: 00daff40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 18013: 00b7b4a8 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 18014: 0142a43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorq │ │ │ │ 18015: 0030fc74 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 18016: 004091f0 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 18017: 0028c748 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 18018: 006b9780 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 18019: 0151b9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 18020: 00b084f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 18020: 00b083e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 18021: 014f2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 18022: 00aa4c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 18022: 00aa4b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 18023: 0151bd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 18024: 0151c0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 18025: 0036c81c 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 18026: 0142a334 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorw │ │ │ │ 18027: 0050a280 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 18028: 003795c0 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 18029: 008eed60 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 18029: 008eec50 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 18030: 00646e10 628 FUNC GLOBAL DEFAULT 12 smmu_ptw │ │ │ │ 18031: 014e98ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 18032: 014f4604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 18033: 0151cb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 18034: 002bd374 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 18035: 0037964c 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 18036: 013bd72c 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 18037: 00b29a1c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 18037: 00b2990c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 18038: 0151c716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 18039: 0051150c 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 18040: 00304254 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 18041: 014dd130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 18042: 0151d198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 18043: 014de354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 18044: 0078b93c 1480 FUNC GLOBAL DEFAULT 12 define_debug_regs │ │ │ │ 18045: 0151d5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 18046: 01441a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb │ │ │ │ 18047: 014eb6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 18048: 00b1c1f8 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 18049: 00dcccf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 18048: 00b1c0e8 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 18049: 00dccbd0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 18050: 0060df60 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ 18051: 01453d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f64 │ │ │ │ 18052: 01441a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh │ │ │ │ - 18053: 009c1594 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 18053: 009c1484 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 18054: 014e9a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 18055: 00aec094 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 18055: 00aebf84 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 18056: 0151c8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 18057: 0151d07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 18058: 00b373b0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 18058: 00b372a0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 18059: 006e71dc 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 18060: 0151b494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 18061: 0151c0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 18062: 014e0cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 18063: 014e67d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 18064: 00706958 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 18065: 014f04b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 18066: 014f10e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 18067: 00833394 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ + 18067: 00833288 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ 18068: 014377a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfaddh │ │ │ │ - 18069: 009d9848 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 18069: 009d9738 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 18070: 0151c888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 18071: 0151c434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 18072: 014e29c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 18073: 00ad6014 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 18074: 00b73188 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 18075: 00a9c158 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 18073: 00ad5f04 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 18074: 00b73078 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 18075: 00a9c048 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 18076: 006c8e74 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 18077: 00833498 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ - 18078: 0082791c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ + 18077: 0083338c 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ + 18078: 00827810 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ 18079: 0144198c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw │ │ │ │ - 18080: 008d626c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 18081: 00b2f8b4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 18080: 008d615c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 18081: 00b2f7a4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 18082: 014435e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_d │ │ │ │ 18083: 0151c1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 18084: 014ed868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 18085: 014e5914 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 18086: 01437720 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadds │ │ │ │ 18087: 013b60d8 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 18088: 014f3f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 18089: 0151cce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ 18090: 014436f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_h │ │ │ │ - 18091: 00aa86bc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 18091: 00aa85ac 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 18092: 014e8d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 18093: 0151d6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 18094: 009fb420 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 18094: 009fb310 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 18095: 014e21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 18096: 00ae8b40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 18096: 00ae8a30 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 18097: 014f4714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ - 18098: 008335cc 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ + 18098: 008334c0 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ 18099: 0067059c 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 18100: 0151ba20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 18101: 002bac28 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 18102: 014f28fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 18103: 014dfaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_EVENT │ │ │ │ 18104: 002f3854 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 18105: 00ac5840 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 18105: 00ac5730 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 18106: 0141a978 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 18107: 00917e1c 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 18107: 00917d0c 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 18108: 004dfc64 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 18109: 0151c134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ 18110: 007af7c8 120 FUNC GLOBAL DEFAULT 12 gen_gvec_usra │ │ │ │ - 18111: 00b7584c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 18111: 00b7573c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 18112: 0151d034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 18113: 0144366c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_s │ │ │ │ 18114: 014e1d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 18115: 0093034c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 18116: 00b46550 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 18117: 00af70ac 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 18115: 0093023c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 18116: 00b46440 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 18117: 00af6f9c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 18118: 014e0864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 18119: 005c955c 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 18120: 00dccd24 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 18120: 00dccbfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 18121: 014f4d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 18122: 0151d0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 18123: 014ef314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 18124: 002a2ec4 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 18125: 00decab0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 18126: 0151d552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 18127: 006b6020 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 18128: 00836054 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ + 18128: 00835f48 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ 18129: 005930a8 188 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ - 18130: 008e3cc0 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 18130: 008e3bb0 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 18131: 01414420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 18132: 0151b43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 18133: 01453f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh_round_to_nearest │ │ │ │ - 18134: 00819d9c 280 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ + 18134: 00819c90 280 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ 18135: 014e5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 18136: 0151c1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 18137: 014e6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 18138: 014ecf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 18139: 009b8310 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ - 18140: 008360c8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ + 18139: 009b8200 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 18140: 00835fbc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ 18141: 0066a974 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 18142: 002cdfa8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 18143: 00a22958 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 18143: 00a22848 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 18144: 0051b3b0 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 18145: 014f4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 18146: 013bc808 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 18147: 00aea23c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 18147: 00aea12c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 18148: 014ded50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 18149: 014ec6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 18150: 0151b6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 18151: 014e373c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 18152: 00b3fee0 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 18152: 00b3fdd0 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 18153: 0053c398 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 18154: 00a87b10 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 18155: 00b2a598 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ - 18156: 0083615c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ + 18154: 00a87a00 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 18155: 00b2a488 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 18156: 00836050 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ 18157: 014e2c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 18158: 00658884 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 18159: 014f5ab8 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 18160: 0151d2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 18161: 00b2fffc 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 18161: 00b2feec 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 18162: 0151c3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18163: 00b6b548 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 18163: 00b6b438 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 18164: 00688f08 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 18165: 0151de0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 18166: 0092044c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 18166: 0092033c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 18167: 014f295c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 18168: 009215e0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ - 18169: 00918d70 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 18168: 009214d0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 18169: 00918c60 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 18170: 0151b54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 18171: 0050e84c 116 FUNC GLOBAL DEFAULT 12 bcm2835_otp_set_row │ │ │ │ - 18172: 008f8bd0 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 18172: 008f8ac0 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 18173: 0151bd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 18174: 00b7d7c8 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 18174: 00b7d6b8 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 18175: 0151d124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 18176: 00a3a2e8 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 18177: 00a69958 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 18176: 00a3a1d8 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 18177: 00a69848 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 18178: 014f1418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 18179: 013b5f80 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 18180: 00aa4e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 18181: 00996d28 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 18180: 00aa4d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 18181: 00996c18 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 18182: 014f4530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 18183: 0151ba8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 18184: 00935498 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 18184: 00935388 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 18185: 014dedb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 18186: 0093527c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 18186: 0093516c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 18187: 0151c558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 18188: 01410010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 18189: 00ab425c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 18190: 00964dc4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 18191: 0098d408 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 18189: 00ab414c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 18190: 00964cb4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 18191: 0098d2f8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 18192: 002cf774 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 18193: 014f4764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 18194: 0057adfc 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 18195: 008f2b90 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 18195: 008f2a80 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 18196: 014e5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 18197: 004aff30 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 18198: 0151d57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_TVAL_WRITE_DSTATE │ │ │ │ 18199: 0037590c 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 18200: 00a9ec98 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 18200: 00a9eb88 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 18201: 00375a3c 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ - 18202: 0084a7ec 196 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ + 18202: 0084a6e0 196 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ 18203: 0151d8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 18204: 0151c552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 18205: 0090cce4 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 18205: 0090cbd4 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 18206: 0151d86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 18207: 014ea86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 18208: 014e74a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 18209: 0151d8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 18210: 0151b5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 18211: 008dd488 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 18211: 008dd378 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 18212: 014df79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_EVENT │ │ │ │ 18213: 0151cad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 18214: 014ec7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 18215: 014ee120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 18216: 0151c902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 18217: 0097fa00 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 18217: 0097f8f0 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 18218: 0051294c 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 18219: 00670d04 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 18220: 014e5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 18221: 00b48a20 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 18221: 00b48910 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 18222: 0151d88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 18223: 014efbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 18224: 0141439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 18225: 0151c190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 18226: 0151c0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 18227: 0151c31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 18228: 00b27840 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 18229: 0086ec28 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ - 18230: 00b7af00 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 18228: 00b27730 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 18229: 0086eb18 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ + 18230: 00b7adf0 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 18231: 013bd34c 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 18232: 0151ba8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 18233: 0028a988 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 18234: 0151c2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 18235: 00aab7c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 18235: 00aab6b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ 18236: 0151b7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_IOVA_DSTATE │ │ │ │ - 18237: 00aebfdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 18237: 00aebecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 18238: 00613038 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 18239: 014de574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 18240: 002dc6f4 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 18241: 007003bc 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 18242: 00925e58 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 18242: 00925d48 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 18243: 0151c726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 18244: 0051b1b0 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 18245: 014f0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 18246: 014e9cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 18247: 014dd2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 18248: 0089bad8 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 18248: 0089b9c8 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 18249: 014e3c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 18250: 014ed5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 18251: 009b96a0 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 18251: 009b9590 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 18252: 0151c424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 18253: 009cdc1c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 18253: 009cdb0c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 18254: 014f2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 18255: 00963d3c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 18256: 00b99b9c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 18257: 00b2dc1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 18255: 00963c2c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 18256: 00b99a8c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 18257: 00b2db0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 18258: 0151c9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 18259: 014f1b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 18260: 0151cfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 18261: 00b6ad40 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 18261: 00b6ac30 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 18262: 014e5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 18263: 014e0cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 18264: 00b2c4f0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 18264: 00b2c3e0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 18265: 002bad1c 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 18266: 014f4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 18267: 0085d188 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ - 18268: 00b3a568 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 18267: 0085d078 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ + 18268: 00b3a458 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 18269: 014f4560 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 18270: 0151d928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 18271: 00326478 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 18272: 0151c22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 18273: 00704708 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 18274: 0151b690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 18275: 014f51b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 18276: 00b89ef0 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 18276: 00b89de0 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 18277: 014dfc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 18278: 0151c11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 18279: 009f3650 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 18280: 0082b918 192 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ - 18281: 0085d2d0 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ - 18282: 00b3a39c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 18279: 009f3540 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 18280: 0082b80c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ + 18281: 0085d1c0 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ + 18282: 00b3a28c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 18283: 0151cd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 18284: 00b72c14 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 18284: 00b72b04 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ 18285: 0078eb90 164 FUNC GLOBAL DEFAULT 12 raw_write │ │ │ │ - 18286: 00b3d3dc 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 18286: 00b3d2cc 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 18287: 0151cf72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 18288: 009fa378 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 18288: 009fa268 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 18289: 0151c5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 18290: 0151c608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 18291: 014f19fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 18292: 0151d1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 18293: 01426c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsubaddx │ │ │ │ - 18294: 00ad35b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 18294: 00ad34a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 18295: 0151de2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 18296: 00b0edf0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 18296: 00b0ece0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 18297: 0151d14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 18298: 00b4c478 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ - 18299: 0084abc8 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ + 18298: 00b4c368 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 18299: 0084aabc 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ 18300: 0151c212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 18301: 014eee28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 18302: 00b19cf8 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 18303: 009172b0 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 18302: 00b19be8 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 18303: 009171a0 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 18304: 0151c2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18305: 00b975cc 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 18305: 00b974bc 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 18306: 0151c0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 18307: 0151d2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 18308: 014ea87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 18309: 0151d42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 18310: 014dd1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 18311: 00aec038 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 18312: 0098c0fc 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 18311: 00aebf28 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 18312: 0098bfec 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 18313: 0065bd14 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 18314: 0036bd44 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 18315: 00b329e8 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 18315: 00b328d8 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 18316: 0057b9d8 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 18317: 0151c46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 18318: 0151d54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 18319: 014f5200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 18320: 0151c7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 18321: 00ad40d8 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 18322: 009ebf6c 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 18321: 00ad3fc8 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 18322: 009ebe5c 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 18323: 006a7160 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 18324: 014df32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 18325: 0083dc40 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ - 18326: 00a4f3b4 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 18327: 00973674 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 18328: 00833bf0 104 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ - 18329: 0093363c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 18325: 0083db34 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ + 18326: 00a4f2a4 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 18327: 00973564 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 18328: 00833ae4 104 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ + 18329: 0093352c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 18330: 003c8a20 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 18331: 0092dc34 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 18331: 0092db24 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 18332: 014f2358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 18333: 0030e3d8 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 18334: 0151c462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 18335: 0070c554 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 18336: 0083dd90 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ - 18337: 00b71c84 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 18338: 00833c58 144 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ - 18339: 00994648 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 18336: 0083dc84 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ + 18337: 00b71b74 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 18338: 00833b4c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ + 18339: 00994538 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 18340: 0151b774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_DSTATE │ │ │ │ 18341: 002ba32c 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 18342: 0151b6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 18343: 005cb25c 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 18344: 002ecd8c 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 18345: 0151cc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 18346: 014f45f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 18347: 0151ded8 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 18348: 0151c086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 18349: 014f10f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 18350: 002b14dc 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 18351: 008b4ac0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 18352: 00833ce8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ - 18353: 00b5b7b4 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 18354: 00ab6b08 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 18351: 008b49b0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 18352: 00833bdc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ + 18353: 00b5b6a4 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 18354: 00ab69f8 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 18355: 014dec20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 18356: 014ddadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 18357: 00371d60 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 18358: 009c36f4 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 18359: 0084e64c 288 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ - 18360: 00ab3688 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ - 18361: 0084eadc 396 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ + 18358: 009c35e4 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 18359: 0084e540 288 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ + 18360: 00ab3578 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 18361: 0084e9d0 396 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ 18362: 014e6f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 18363: 00a64c0c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 18363: 00a64afc 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 18364: 0151b267 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 18365: 014e64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 18366: 0151bdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 18367: 01454100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh_round_to_nearest │ │ │ │ - 18368: 0084e898 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ + 18368: 0084e78c 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ 18369: 014dc848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 18370: 00971250 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 18370: 00971140 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 18371: 01414318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 18372: 002c5488 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 18373: 014e2d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 18374: 0151d39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 18375: 009f8f64 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ - 18376: 00869364 80 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ + 18375: 009f8e54 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 18376: 00869254 80 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ 18377: 0151c764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 18378: 0151cd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 18379: 01434834 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahb │ │ │ │ 18380: 0041dd5c 36 FUNC GLOBAL DEFAULT 12 gicv3_redist_update │ │ │ │ 18381: 0151d472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 18382: 0151cacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ - 18383: 008ed46c 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 18383: 008ed35c 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 18384: 0151bad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ - 18385: 0084e9c0 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_s │ │ │ │ + 18385: 0084e8b4 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_s │ │ │ │ 18386: 014def80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 18387: 014e5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 18388: 0151be8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 18389: 00971780 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 18389: 00971670 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 18390: 014347b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahh │ │ │ │ 18391: 0151c4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 18392: 0151d4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 18393: 00971994 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 18393: 00971884 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 18394: 014e02e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ 18395: 01440eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_uw │ │ │ │ - 18396: 00a864ec 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 18396: 00a863dc 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 18397: 002d0df0 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 18398: 014ee2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 18399: 014e7140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 18400: 014de2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 18401: 003ffc9c 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 18402: 0151d93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 18403: 0151c0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 18404: 0151c192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 18405: 0151cb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 18406: 009ed648 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 18406: 009ed538 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 18407: 006455e8 380 FUNC GLOBAL DEFAULT 12 smmu_configs_inv_sid_range │ │ │ │ 18408: 007a417c 96 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr │ │ │ │ 18409: 014f45d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 18410: 002bf3d8 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 18411: 0143472c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahw │ │ │ │ 18412: 014f31c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 18413: 014e998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 18414: 0151c622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 18415: 0141751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 18416: 0092d118 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ - 18417: 00846b08 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ + 18416: 0092d008 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 18417: 008469fc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ 18418: 014dfb9c 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ - 18419: 0086d6bc 92 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ + 18419: 0086d5ac 92 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ 18420: 013c70e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 18421: 0151cd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 18422: 014ece58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 18423: 0151ce64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 18424: 0151cc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ - 18425: 0081ce34 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulshw │ │ │ │ + 18425: 0081cd28 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulshw │ │ │ │ 18426: 013bced0 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 18427: 0151bd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 18428: 0151b9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ - 18429: 00905584 7296 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 18429: 00905474 7296 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 18430: 014eac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 18431: 014ef218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 18432: 00b86f38 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ - 18433: 00846dbc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ + 18432: 00b86e28 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 18433: 00846cb0 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ 18434: 014e7830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 18435: 014ea2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 18436: 014de514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 18437: 0151b90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 18438: 006bfea0 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 18439: 00356d70 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 18440: 014dd100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 18441: 002c4f64 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 18442: 008f89b4 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 18442: 008f88a4 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 18443: 00356d90 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 18444: 00ac2b98 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 18444: 00ac2a88 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 18445: 0151d3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 18446: 0151ba98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 18447: 0151ba48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 18448: 0151c998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 18449: 0084ac18 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ - 18450: 00b5c020 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 18449: 0084ab0c 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ + 18450: 00b5bf10 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 18451: 0151b2af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 18452: 014e21cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 18453: 014e7e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 18454: 00689428 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 18455: 0151c7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 18456: 0151b26b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 18457: 006b1514 1172 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 18458: 003844fc 340 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_dec │ │ │ │ 18459: 00509668 120 FUNC GLOBAL DEFAULT 12 nvme_ns_cleanup │ │ │ │ 18460: 01422c9c 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 18461: 014e28e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 18462: 014e368c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 18463: 014e4ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ - 18464: 00dc15b0 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ + 18464: 00dc1488 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ 18465: 0151b3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 18466: 014e82bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 18467: 0151d80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 18468: 009b5940 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ - 18469: 00836cb0 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ + 18468: 009b5830 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 18469: 00836ba4 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ 18470: 003795d0 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 18471: 0097c03c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 18472: 009302fc 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 18473: 00abcc7c 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 18474: 009eb7c8 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 18471: 0097bf2c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 18472: 009301ec 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 18473: 00abcb6c 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 18474: 009eb6b8 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 18475: 014e415c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 18476: 014f4aa4 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 18477: 0151b542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 18478: 008b6984 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 18478: 008b6874 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 18479: 0151d60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ - 18480: 00836de4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ + 18480: 00836cd8 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ 18481: 014d6cb0 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 18482: 0031b0f8 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 18483: 00ad3274 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 18484: 00b420c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 18483: 00ad3164 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 18484: 00b41fb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 18485: 01426d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd8 │ │ │ │ 18486: 0151d884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 18487: 01425b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshr │ │ │ │ 18488: 0031b530 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 18489: 002cc894 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 18490: 0151cdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 18491: 0151d828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ @@ -18505,308 +18505,308 @@ │ │ │ │ 18501: 0151b784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_STE_RANGE_DSTATE │ │ │ │ 18502: 0052311c 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 18503: 007027c4 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 18504: 014f0158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 18505: 014efc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 18506: 0151de9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 18507: 0151b630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ - 18508: 008eb86c 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ + 18508: 008eb75c 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ 18509: 00668f30 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 18510: 00b8d6cc 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 18510: 00b8d5bc 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 18511: 002b8934 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 18512: 00b0cce4 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 18513: 008dcef8 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 18512: 00b0cbd4 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 18513: 008dcde8 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 18514: 014f2318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 18515: 014f22e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 18516: 003223bc 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 18517: 014e7180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 18518: 0151d754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 18519: 002bd960 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 18520: 013c7158 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 18521: 00a83eac 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 18522: 009bca54 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 18523: 00ac5410 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 18524: 00aef62c 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 18521: 00a83d9c 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 18522: 009bc944 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 18523: 00ac5300 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 18524: 00aef51c 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 18525: 0151c40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 18526: 014f1244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 18527: 0091ba38 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 18527: 0091b928 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 18528: 0151b35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 18529: 014116c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 18530: 00aa48d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 18530: 00aa47c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 18531: 014ec8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 18532: 00b75168 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 18533: 0082ea4c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ + 18532: 00b75058 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 18533: 0082e940 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ 18534: 0151c958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 18535: 00ad3c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 18535: 00ad3b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 18536: 014df84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_EVENT │ │ │ │ - 18537: 008f0600 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 18537: 008f04f0 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 18538: 01419bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 18539: 013bcf54 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 18540: 00acf870 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 18540: 00acf760 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 18541: 014144a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 18542: 0151c02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 18543: 014dd370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ - 18544: 0082eaf8 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ - 18545: 00889410 180 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ + 18544: 0082e9ec 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ + 18545: 00889300 180 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ 18546: 002cf634 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 18547: 0151ba7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 18548: 0151d8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 18549: 0151c550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 18550: 00836f14 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ - 18551: 00b5ba40 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 18550: 00836e08 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ + 18551: 00b5b930 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 18552: 0067040c 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 18553: 0031c968 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 18554: 003c9678 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 18555: 00708730 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 18556: 0093df7c 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 18557: 00aa453c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 18558: 00b98fb8 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 18556: 0093de6c 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 18557: 00aa442c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 18558: 00b98ea8 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 18559: 014e6530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 18560: 00b82144 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 18560: 00b82034 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 18561: 014f2bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 18562: 00933e00 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 18562: 00933cf0 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 18563: 0151cc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 18564: 005c8760 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 18565: 0037ffe8 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 18566: 00481b04 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 18567: 00b0c1c0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 18567: 00b0c0b0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 18568: 014e7a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 18569: 014e6710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 18570: 0082ebdc 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ - 18571: 00933c5c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 18570: 0082ead0 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ + 18571: 00933b4c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 18572: 014e6400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 18573: 00904cc0 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ + 18573: 00904bb0 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 18574: 014f52b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 18575: 008e3544 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ - 18576: 0083fd70 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ - 18577: 00836f98 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ + 18575: 008e3434 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 18576: 0083fc64 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ + 18577: 00836e8c 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ 18578: 0151bae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 18579: 009c748c 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 18580: 0083fe00 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ - 18581: 00b23e10 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 18579: 009c737c 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 18580: 0083fcf4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ + 18581: 00b23d00 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 18582: 004af484 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 18583: 014e6920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 18584: 003295a8 144 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 18585: 0151d1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 18586: 002bca2c 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 18587: 008f8bb4 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 18588: 00b332ec 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ - 18589: 0091ca4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 18587: 008f8aa4 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 18588: 00b331dc 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ + 18589: 0091c93c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 18590: 014de484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 18591: 00988c60 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 18591: 00988b50 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 18592: 014ee420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 18593: 014e1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 18594: 00b63818 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 18595: 0090ce1c 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 18596: 00a047e4 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 18594: 00b63708 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 18595: 0090cd0c 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 18596: 00a046d4 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 18597: 0151de06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 18598: 00b330a0 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 18598: 00b32f90 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 18599: 0143db28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminab │ │ │ │ - 18600: 0081cdfc 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulslw │ │ │ │ + 18600: 0081ccf0 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulslw │ │ │ │ 18601: 0151c296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 18602: 014de4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ - 18603: 0083fe90 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ + 18603: 0083fd84 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ 18604: 0151bde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 18605: 014f0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 18606: 0151d612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 18607: 009eb878 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 18607: 009eb768 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 18608: 014f07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 18609: 00aa214c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 18609: 00aa203c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 18610: 0151d864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 18611: 002c94d0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 18612: 0143daa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminah │ │ │ │ 18613: 014ee070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 18614: 0151c6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 18615: 0151bdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 18616: 014f5a6c 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 18617: 0151d2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 18618: 0093aa6c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 18618: 0093a95c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 18619: 0151cc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 18620: 014dd8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 18621: 0151bfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 18622: 014ee660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 18623: 01412be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 18624: 006ca6a0 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 18625: 0151bcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 18626: 00b5b7bc 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 18627: 00b1113c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 18626: 00b5b6ac 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 18627: 00b1102c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 18628: 014e88bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 18629: 014efd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 18630: 0151bbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 18631: 0151b474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 18632: 002ca028 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 18633: 0091c6b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 18633: 0091c5a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 18634: 0151b49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ - 18635: 0086e8f4 16 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ - 18636: 0082ecac 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ + 18635: 0086e7e4 16 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ + 18636: 0082eba0 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ 18637: 0143da20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminaw │ │ │ │ 18638: 01416730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 18639: 014f3ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 18640: 009b7654 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 18641: 0086f438 44 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ - 18642: 008eedf0 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 18640: 009b7544 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 18641: 0086f328 44 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ + 18642: 008eece0 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 18643: 014ee530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ - 18644: 0082ed58 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ + 18644: 0082ec4c 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ 18645: 014ea37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 18646: 008b6d90 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 18646: 008b6c80 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 18647: 0151bb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 18648: 0037cf3c 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 18649: 014e35dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 18650: 00971374 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 18650: 00971264 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 18651: 0151bb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 18652: 0086eea0 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ - 18653: 007d2c74 88 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ - 18654: 009b245c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 18652: 0086ed90 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ + 18653: 007d2c14 88 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ + 18654: 009b234c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 18655: 0151c276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 18656: 00b363a4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 18657: 00909630 1036 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 18656: 00b36294 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 18657: 00909520 1036 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 18658: 0151c9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 18659: 014e15e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 18660: 014124ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 18661: 014e05d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 18662: 014ea92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 18663: 0151cb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ - 18664: 009717e0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 18664: 009716d0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 18665: 0151b38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ - 18666: 0082ee3c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ + 18666: 0082ed30 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ 18667: 002cf610 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 18668: 0142d850 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpleh │ │ │ │ - 18669: 009719d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 18669: 009718c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 18670: 014e5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 18671: 00b8d3e0 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 18671: 00b8d2d0 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 18672: 014f493c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 18673: 014e16f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 18674: 0151d7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 18675: 0151d016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 18676: 0151cde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 18677: 00ac2030 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 18677: 00ac1f20 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 18678: 014df36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 18679: 00b35280 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 18679: 00b35170 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 18680: 014e61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 18681: 008f0464 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 18681: 008f0354 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 18682: 01411c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 18683: 0151baca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 18684: 014e1a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 18685: 0142d7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmples │ │ │ │ 18686: 014f3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 18687: 0091db30 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 18687: 0091da20 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 18688: 014eb918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 18689: 014f3708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 18690: 00afde84 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 18691: 00b967ac 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 18690: 00afdd74 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 18691: 00b9669c 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 18692: 014ef058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 18693: 00b1d2fc 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 18693: 00b1d1ec 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 18694: 007a6488 296 FUNC GLOBAL DEFAULT 12 aa32_max_features │ │ │ │ - 18695: 00aa4034 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 18695: 00aa3f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 18696: 013bbe94 940 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 18697: 014ea65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 18698: 0151c62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 18699: 014e3ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 18700: 002d3290 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 18701: 00b49868 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 18701: 00b49758 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 18702: 014f200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 18703: 014ebeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 18704: 00aa49e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 18704: 00aa48d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 18705: 0151c3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 18706: 0031f948 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 18707: 002cf024 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 18708: 014e4c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 18709: 003314e4 1248 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 18710: 0151c98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 18711: 0151d6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 18712: 0151d716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 18713: 014e2a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 18714: 009ef0fc 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 18714: 009eefec 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 18715: 014e8d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 18716: 00a9d044 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 18716: 00a9cf34 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 18717: 0078ac48 524 FUNC GLOBAL DEFAULT 12 arm_generate_debug_exceptions │ │ │ │ 18718: 0151d5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 18719: 00b10b84 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 18719: 00b10a74 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 18720: 0066b61c 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 18721: 009956e8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 18721: 009955d8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 18722: 014266e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd8 │ │ │ │ 18723: 014ebe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 18724: 0151c6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 18725: 014e1a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 18726: 0151d724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 18727: 0143979c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsb │ │ │ │ 18728: 014f4bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 18729: 014f00d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 18730: 0048f228 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 18731: 0151c40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 18732: 0151b3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 18733: 00492090 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 18734: 01439718 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsh │ │ │ │ 18735: 0145320c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vjcvt │ │ │ │ - 18736: 00b3298c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 18736: 00b3287c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 18737: 00369610 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 18738: 014e5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 18739: 002d2204 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 18740: 01416c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 18741: 007089f8 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 18742: 008ee3ac 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ - 18743: 00862040 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ + 18742: 008ee29c 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 18743: 00861f30 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ 18744: 00669ac4 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 18745: 014eccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 18746: 00862250 228 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ - 18747: 00b631a0 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 18746: 00862140 228 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ + 18747: 00b63090 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 18748: 0151bcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 18749: 014edeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 18750: 0065a900 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 18751: 01439694 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsw │ │ │ │ 18752: 007b061c 188 FUNC GLOBAL DEFAULT 12 gen_sqsub_bhs │ │ │ │ 18753: 0151cda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 18754: 00b00b70 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 18755: 008620f0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ - 18756: 00970748 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 18757: 00aa3b2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 18758: 009cce58 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 18754: 00b00a60 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 18755: 00861fe0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ + 18756: 00970638 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 18757: 00aa3a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 18758: 009ccd48 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 18759: 0151d766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 18760: 0091764c 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 18760: 0091753c 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 18761: 0048d2ec 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 18762: 0151cc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 18763: 00afcb6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 18764: 00aaeab8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 18763: 00afca5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 18764: 00aae9a8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 18765: 014f0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 18766: 0151d54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 18767: 014de06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 18768: 009edee4 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 18768: 009eddd4 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 18769: 002a2fa4 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 18770: 014e9e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 18771: 008621a0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ + 18771: 00862090 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ 18772: 014eb9b8 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 18773: 0060cafc 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 18774: 00a9ce5c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 18774: 00a9cd4c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 18775: 014dc938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 18776: 014eee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 18777: 00ad106c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 18777: 00ad0f5c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 18778: 014eff98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 18779: 0151b396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 18780: 0098d3c0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 18780: 0098d2b0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 18781: 0151bc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 18782: 006b66c8 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 18783: 01417180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 18784: 00afccdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 18784: 00afcbcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 18785: 0151b718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 18786: 0151b852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 18787: 0151c6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 18788: 006b4418 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 18789: 002de27c 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 18790: 003da198 44 FUNC GLOBAL DEFAULT 12 soc_dma_reset │ │ │ │ 18791: 00372174 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 18792: 014e9b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 18793: 003814b4 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 18794: 0151cb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 18795: 014df39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 18796: 014431c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot_idx │ │ │ │ 18797: 01416d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 18798: 007b7688 152 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ - 18799: 009df070 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 18798: 007b76a8 152 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ + 18799: 009def60 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 18800: 014f22b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 18801: 00bb0190 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 18801: 00bb0080 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 18802: 014ed698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 18803: 00519c64 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 18804: 0151c182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 18805: 0151c760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 18806: 0151b32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 18807: 0142e6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarb │ │ │ │ 18808: 0151bf9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -18814,890 +18814,890 @@ │ │ │ │ 18810: 01439610 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlub │ │ │ │ 18811: 014e65c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 18812: 014e1d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 18813: 0067232c 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 18814: 004a15a0 784 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 18815: 0142e63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarh │ │ │ │ 18816: 0143958c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluh │ │ │ │ - 18817: 00915e18 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 18817: 00915d08 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 18818: 0151b6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 18819: 014eece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ - 18820: 00868518 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ + 18820: 00868408 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ 18821: 0151ccd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 18822: 00b41938 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 18822: 00b41828 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ 18823: 014df9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERRORN_EVENT │ │ │ │ - 18824: 00ad3104 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 18825: 00b6acf8 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 18826: 00b0b6b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 18824: 00ad2ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 18825: 00b6abe8 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 18826: 00b0b5a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 18827: 014f0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ - 18828: 00868848 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ + 18828: 00868738 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ 18829: 00516f98 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 18830: 0151c710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 18831: 00aaa04c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 18832: 00aa4764 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 18831: 00aa9f3c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 18832: 00aa4654 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 18833: 014e66a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 18834: 0151c0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ 18835: 0142e5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarw │ │ │ │ - 18836: 00af0e00 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 18837: 00adc0c4 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 18836: 00af0cf0 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 18837: 00adbfb4 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 18838: 0151cb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 18839: 01439508 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluw │ │ │ │ 18840: 0036cd64 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 18841: 0151c3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 18842: 0151d8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 18843: 008686b0 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ - 18844: 008b6290 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 18843: 008685a0 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ + 18844: 008b6180 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 18845: 0045c130 12 FUNC GLOBAL DEFAULT 12 omap_clk_getrate │ │ │ │ 18846: 0070781c 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 18847: 0151b540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 18848: 0151c020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 18849: 014ef384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 18850: 0052725c 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 18851: 00ad7bec 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 18852: 00950f94 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 18851: 00ad7adc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 18852: 00950e84 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 18853: 0151b320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 18854: 00950f9c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 18854: 00950e8c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 18855: 0151c680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 18856: 014ea35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 18857: 0053a858 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 18858: 00950fdc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 18858: 00950ecc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 18859: 002b9348 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 18860: 0151cbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 18861: 00951070 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 18862: 0095110c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 18863: 00aed008 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 18861: 00950f60 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 18862: 00950ffc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 18863: 00aecef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 18864: 0151d01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 18865: 0139a284 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ - 18866: 009511b0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 18866: 009510a0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 18867: 0151c35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 18868: 0095125c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 18869: 00955e54 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 18870: 00ae9380 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 18871: 00951310 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 18868: 0095114c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 18869: 00955d44 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 18870: 00ae9270 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 18871: 00951200 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 18872: 00528e50 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 18873: 009537c4 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 18873: 009536b4 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 18874: 014e36ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 18875: 006bab64 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 18876: 006b3fc8 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 18877: 014e87dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 18878: 002bfb50 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ - 18879: 0082b108 208 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ + 18879: 0082affc 208 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ 18880: 006c39e0 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 18881: 0091bbec 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 18882: 00b15140 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 18881: 0091badc 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 18882: 00b15030 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 18883: 0151d666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 18884: 008523e0 684 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ - 18885: 009712fc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ - 18886: 0084a3dc 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ + 18884: 008522d4 684 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ + 18885: 009711ec 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 18886: 0084a2d0 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ 18887: 01436e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270h │ │ │ │ 18888: 0151b370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 18889: 009c183c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 18889: 009c172c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 18890: 0151b8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 18891: 00962b58 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 18891: 00962a48 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 18892: 0151b8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 18893: 006a6934 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 18894: 00666e0c 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 18895: 0151be50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 18896: 0151d0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 18897: 007af23c 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqdmulh_qc │ │ │ │ 18898: 003e82b4 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 18899: 014f02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 18900: 0151bba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 18901: 00aa1f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 18901: 00aa1e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 18902: 00639e78 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 18903: 01454acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod │ │ │ │ 18904: 0151b5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 18905: 014f04f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 18906: 014de8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 18907: 014f17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 18908: 00b2e4c8 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 18909: 0097cfb8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 18908: 00b2e3b8 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 18909: 0097cea8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ 18910: 01436dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270s │ │ │ │ - 18911: 00b461c8 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 18912: 00b64918 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 18911: 00b460b8 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 18912: 00b64808 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 18913: 01454730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh │ │ │ │ 18914: 0151b4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 18915: 009ef7f8 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 18915: 009ef6e8 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 18916: 0151d52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 18917: 00b17ea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 18917: 00b17d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 18918: 0051ac54 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 18919: 014de768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 18920: 00a97c58 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 18921: 00b6e6d0 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 18922: 00b6406c 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 18920: 00a97b48 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 18921: 00b6e5c0 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 18922: 00b63f5c 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 18923: 014efc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 18924: 014e2918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 18925: 00b643c8 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ - 18926: 00840cc4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ + 18925: 00b642b8 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 18926: 00840bb8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ 18927: 01423224 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 18928: 014eca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 18929: 00ae7660 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 18930: 00959f4c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 18929: 00ae7550 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 18930: 00959e3c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 18931: 002cbf54 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 18932: 014e228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 18933: 004dc0a8 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ 18934: 01454de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos │ │ │ │ - 18935: 009f0bdc 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 18935: 009f0acc 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 18936: 014e362c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 18937: 008685e4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ - 18938: 00aa30c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 18939: 00840d54 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ - 18940: 0093b29c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 18937: 008684d4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ + 18938: 00aa2fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 18939: 00840c48 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ + 18940: 0093b18c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 18941: 014f3ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 18942: 0151bf38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 18943: 0151b64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 18944: 014f0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ - 18945: 0084a248 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ + 18945: 0084a13c 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ 18946: 014e0c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ - 18947: 00868914 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ + 18947: 00868804 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ 18948: 002f34f0 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 18949: 0036cdfc 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 18950: 00acc7b8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 18950: 00acc6a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 18951: 0151b7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_HIT_DSTATE │ │ │ │ 18952: 014e4914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 18953: 00433b6c 384 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 18954: 014f09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 18955: 0151b8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 18956: 00a9d22c 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 18956: 00a9d11c 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 18957: 002bec48 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 18958: 005c5d08 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 18959: 009798c8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ - 18960: 0086877c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ + 18959: 009797b8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 18960: 0086866c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ 18961: 0151c006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 18962: 00840e14 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ - 18963: 00ade144 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 18962: 00840d08 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ + 18963: 00ade034 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 18964: 0151bd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 18965: 0096f9cc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 18965: 0096f8bc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 18966: 014109dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 18967: 014f8148 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 18968: 0151d252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 18969: 004dc338 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 18970: 006ca954 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ - 18971: 0083ee50 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ + 18971: 0083ed44 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ 18972: 002b9458 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 18973: 014ea82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 18974: 00898b08 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 18975: 009eeae4 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 18974: 008989f8 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 18975: 009ee9d4 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 18976: 0151c1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ - 18977: 0083eed0 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ + 18977: 0083edc4 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ 18978: 0151c00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 18979: 00b5c6d0 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 18979: 00b5c5c0 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 18980: 0151d312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 18981: 014f3e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 18982: 0151bd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 18983: 007aacf4 228 FUNC GLOBAL DEFAULT 12 gen_ushl_i32 │ │ │ │ 18984: 014103ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 18985: 0070c68c 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 18986: 0098b6f4 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 18987: 009503dc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 18988: 00861578 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ + 18986: 0098b5e4 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 18987: 009502cc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 18988: 00861468 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ 18989: 014ee1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 18990: 00d4011c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 18990: 00d4000c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 18991: 0030e24c 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ - 18992: 00861758 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ + 18992: 00861648 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ 18993: 0151b2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 18994: 014de680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 18995: 00920dbc 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 18995: 00920cac 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 18996: 014f2bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 18997: 00b852e4 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 18998: 00b87edc 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 18997: 00b851d4 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 18998: 00b87dcc 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 18999: 0151bd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 19000: 014f3528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 19001: 00861618 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ - 19002: 00b61b0c 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 19001: 00861508 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ + 19002: 00b619fc 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 19003: 0151cee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 19004: 0083ef78 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ - 19005: 00b42a58 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 19004: 0083ee6c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ + 19005: 00b42948 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 19006: 0151b5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 19007: 0151b95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 19008: 00aa37f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 19008: 00aa36e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 19009: 013bd634 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 19010: 014ea89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 19011: 00988a98 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 19012: 009f9e10 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 19011: 00988988 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 19012: 009f9d00 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 19013: 014f14b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 19014: 014e4904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 19015: 014e6010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ - 19016: 008616b8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ + 19016: 008615a8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ 19017: 005162d8 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 19018: 008f2504 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 19018: 008f23f4 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 19019: 0151d496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 19020: 0151be3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 19021: 014e1754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 19022: 014e99ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 19023: 014e2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 19024: 006c1644 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 19025: 014ea2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 19026: 0151b330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 19027: 002a410c 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 19028: 002cc304 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 19029: 00ba69e4 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 19030: 00b0b9f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 19029: 00ba68d4 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 19030: 00b0b8e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 19031: 0059e478 236 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 19032: 01446030 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_b │ │ │ │ 19033: 0151c0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 19034: 00b53ad8 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 19034: 00b539c8 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 19035: 014f2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 19036: 01445ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_d │ │ │ │ 19037: 0151c226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ - 19038: 00863a30 156 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ + 19038: 00863920 156 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ 19039: 0151c914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 19040: 0144d6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su0 │ │ │ │ 19041: 013bccc0 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 19042: 01445fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_h │ │ │ │ - 19043: 00ab9554 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 19044: 009d98ec 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 19043: 00ab9444 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 19044: 009d97dc 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ 19045: 0144d644 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su1 │ │ │ │ - 19046: 00a12734 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 19046: 00a12624 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 19047: 014def60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 19048: 002bc37c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 19049: 0096b750 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 19050: 00a27b58 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 19051: 00b13314 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 19049: 0096b640 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 19050: 00a27a48 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 19051: 00b13204 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 19052: 014e348c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 19053: 013bccdc 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 19054: 002d0c88 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 19055: 00a63b04 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 19056: 00975064 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 19057: 00863d58 160 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ - 19058: 008b4a5c 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 19055: 00a639f4 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 19056: 00974f54 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 19057: 00863c48 160 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ + 19058: 008b494c 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 19059: 014e86dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 19060: 01410958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 19061: 0151c2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 19062: 0151b336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 19063: 014ee290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 19064: 0144345c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xar_d │ │ │ │ 19065: 0151be52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 19066: 014dde0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 19067: 014f3024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 19068: 005ef91c 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 19069: 01445f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_s │ │ │ │ 19070: 014e00d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 19071: 008ecb8c 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 19072: 00901d64 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 19071: 008eca7c 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 19072: 00901c54 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 19073: 0151bed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 19074: 0151c776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 19075: 0151d760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 19076: 00a491c0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 19076: 00a490b0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 19077: 014ed008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 19078: 00667c14 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 19079: 014e88ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 19080: 014ea21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 19081: 0151bc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 19082: 002b0298 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 19083: 00a30a08 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 19084: 00b891f0 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 19083: 00a308f8 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 19084: 00b890e0 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 19085: 01410328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 19086: 014e5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 19087: 006b45bc 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 19088: 00b72de0 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 19088: 00b72cd0 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 19089: 0031ec68 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 19090: 009e1c28 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 19091: 00b1e0e8 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 19090: 009e1b18 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 19091: 00b1dfd8 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 19092: 00512f14 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 19093: 0091b370 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 19093: 0091b260 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 19094: 0151cf80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 19095: 0093d7f4 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 19095: 0093d6e4 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 19096: 0151b41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 19097: 0151d1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 19098: 0151b9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 19099: 0151d494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 19100: 014e2bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 19101: 0083df40 296 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ + 19101: 0083de34 296 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ 19102: 014ee480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ 19103: 01446c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_b │ │ │ │ - 19104: 00adea64 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 19104: 00ade954 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 19105: 0043c01c 764 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 19106: 0151bd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 19107: 014f3538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 19108: 0151c76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 19109: 014e58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 19110: 0151bc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 19111: 0151c116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 19112: 01446b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_h │ │ │ │ 19113: 0151de1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 19114: 014e0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 19115: 014f1368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 19116: 014dddcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 19117: 014e2848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 19118: 00aecb00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 19119: 0096fa20 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 19118: 00aec9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 19119: 0096f910 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 19120: 0151c0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 19121: 002de9d8 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 19122: 0151b4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ - 19123: 00823eec 8008 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ - 19124: 0086e480 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ + 19123: 00823de0 8008 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ + 19124: 0086e370 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ 19125: 0151c0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 19126: 014e3a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 19127: 0089d400 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 19128: 00aed770 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 19127: 0089d2f0 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 19128: 00aed660 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 19129: 0151bb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_READ_DSTATE │ │ │ │ 19130: 002b9558 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 19131: 0093ba7c 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 19131: 0093b96c 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 19132: 014f20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 19133: 0091b02c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 19134: 00ac0ba8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 19135: 00b2c7b8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 19133: 0091af1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 19134: 00ac0a98 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 19135: 00b2c6a8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 19136: 00525390 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 19137: 014f2aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 19138: 014167b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 19139: 014eb788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 19140: 014ee7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 19141: 007aaed0 236 FUNC GLOBAL DEFAULT 12 gen_ushl_i64 │ │ │ │ 19142: 0151bbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 19143: 00ba76b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 19143: 00ba75a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 19144: 0151b458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 19145: 00a9c380 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 19145: 00a9c270 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 19146: 002bd0ec 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 19147: 00b183ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 19147: 00b1829c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 19148: 014efde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 19149: 002bc47c 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 19150: 0151d8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 19151: 00adece8 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 19151: 00adebd8 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 19152: 0151be9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 19153: 014f3284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 19154: 0151bf72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 19155: 002d0938 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 19156: 00aec42c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 19156: 00aec31c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 19157: 00510ddc 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 19158: 005e3480 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 19159: 0151c8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 19160: 00abfd74 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 19160: 00abfc64 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 19161: 0151d16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 19162: 0151b836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 19163: 014e7840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 19164: 014e01c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 19165: 00918098 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 19165: 00917f88 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 19166: 0151bafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 19167: 0151bfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 19168: 00af1b30 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 19168: 00af1a20 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 19169: 0151beb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 19170: 0151b68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 19171: 0060bde0 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 19172: 0151b8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 19173: 0151c630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 19174: 003c848c 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 19175: 0151d73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 19176: 00ae7e18 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 19176: 00ae7d08 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 19177: 014e6d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 19178: 0151bc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 19179: 0151b78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_SUCCESS_DSTATE │ │ │ │ - 19180: 00adc6d0 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 19181: 00b13868 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 19180: 00adc5c0 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 19181: 00b13758 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 19182: 014e6210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 19183: 014dd3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 19184: 0050bc94 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 19185: 00b2216c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 19186: 00b61e24 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 19185: 00b2205c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 19186: 00b61d14 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 19187: 002cc6f4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 19188: 00929268 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 19188: 00929158 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 19189: 014e810c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 19190: 00b79a94 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ - 19191: 0083dce4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ + 19190: 00b79984 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 19191: 0083dbd8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ 19192: 006a3c5c 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 19193: 0031c7ac 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 19194: 0151ccc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 19195: 014ed1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 19196: 014f1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 19197: 014f1588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ - 19198: 0083de64 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ + 19198: 0083dd58 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ 19199: 0151ccda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 19200: 0151d78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 19201: 0151bed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 19202: 014e86ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 19203: 014f0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 19204: 00a9c2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 19204: 00a9c1b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 19205: 006fcf30 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 19206: 004dba4c 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 19207: 00a7da38 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 19208: 00ad129c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 19207: 00a7d928 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 19208: 00ad118c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 19209: 014108d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 19210: 014f2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 19211: 014f2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 19212: 014e5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 19213: 014e41dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 19214: 0151c018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 19215: 0092d4b0 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 19216: 0082fb1c 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ - 19217: 00974044 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 19215: 0092d3a0 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 19216: 0082fa10 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ + 19217: 00973f34 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 19218: 00548088 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 19219: 0151bede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 19220: 002dcffc 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 19221: 014102a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 19222: 006178c0 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 19223: 0084242c 364 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ + 19223: 00842320 364 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ 19224: 00788cd4 120 FUNC GLOBAL DEFAULT 12 gt_cntfrq_period_ns │ │ │ │ - 19225: 00aa32e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 19225: 00aa31d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 19226: 004dfbcc 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 19227: 009b8418 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ - 19228: 0082fc40 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ + 19227: 009b8308 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 19228: 0082fb34 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ 19229: 014f491c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 19230: 002bd7f8 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 19231: 0151bbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 19232: 0151ceb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ - 19233: 00b5c8f4 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 19233: 00b5c7e4 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 19234: 00645c00 364 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid │ │ │ │ 19235: 00383b4c 48 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_dec │ │ │ │ - 19236: 00b868dc 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 19236: 00b867cc 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 19237: 005691e0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 19238: 014e7320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 19239: 014ecb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 19240: 00320fdc 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 19241: 01416cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 19242: 00842598 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ - 19243: 00cfb6e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 19244: 00b7c13c 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 19242: 0084248c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ + 19243: 00cfb5d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 19244: 00b7c02c 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 19245: 014eb1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 19246: 004dbb50 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 19247: 014ecf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 19248: 014e12e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ - 19249: 0082fd88 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ + 19249: 0082fc7c 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ 19250: 014e02b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 19251: 014eaca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 19252: 014e1b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 19253: 014ef2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 19254: 014ead00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 19255: 00bb0088 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 19255: 00baff78 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 19256: 014f2e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 19257: 00b42068 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 19257: 00b41f58 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 19258: 014ee5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 19259: 014ea0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 19260: 0151d048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 19261: 0151b36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ - 19262: 008426f0 364 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ + 19262: 008425e4 364 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ 19263: 003f67ec 160 FUNC GLOBAL DEFAULT 12 pmbus_data2direct_mode │ │ │ │ 19264: 0151b834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 19265: 01415f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 19266: 00b114d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 19267: 00aaa7d8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 19266: 00b113c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 19267: 00aaa6c8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 19268: 014f207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 19269: 013bc9fc 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 19270: 014e3edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 19271: 00aecc70 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19271: 00aecb60 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 19272: 01417204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 19273: 003e8278 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 19274: 00b38504 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ - 19275: 0084285c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ + 19274: 00b383f4 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 19275: 00842750 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ 19276: 0151c198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 19277: 014e815c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 19278: 002bc570 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 19279: 01423c70 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 19280: 0151c572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 19281: 0151b574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 19282: 00ad7500 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 19282: 00ad73f0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 19283: 00701300 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 19284: 014def70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 19285: 0151c94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 19286: 00a9ee04 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 19286: 00a9ecf4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 19287: 0151c6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 19288: 009d0598 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 19289: 00b3c8e8 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 19288: 009d0488 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 19289: 00b3c7d8 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 19290: 014e1244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 19291: 00adab9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 19292: 0093af10 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 19291: 00adaa8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 19292: 0093ae00 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 19293: 014e1694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 19294: 014f0078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ - 19295: 00840420 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ + 19295: 00840314 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ 19296: 00671054 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 19297: 014e0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 19298: 00593164 112 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 19299: 0151b352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 19300: 0151be26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 19301: 014582cc 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 19302: 0151b3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 19303: 0048cf34 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 19304: 0151c488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 19305: 00b9b334 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 19305: 00b9b224 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 19306: 014ea52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 19307: 00971338 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 19308: 009fb5cc 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 19307: 00971228 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 19308: 009fb4bc 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 19309: 0151beae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 19310: 008404b0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ + 19310: 008403a4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ 19311: 00327da8 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 19312: 009356bc 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 19313: 00aa498c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 19312: 009355ac 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 19313: 00aa487c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 19314: 0151caaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 19315: 014ea07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 19316: 009c2b04 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 19316: 009c29f4 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 19317: 003da038 352 FUNC GLOBAL DEFAULT 12 soc_dma_set_request │ │ │ │ 19318: 0151cb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 19319: 014e353c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 19320: 00b97450 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 19320: 00b97340 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 19321: 014ea74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 19322: 00b76040 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 19323: 009509d0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 19322: 00b75f30 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 19323: 009508c0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 19324: 014f5210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 19325: 0151d05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 19326: 014e74d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 19327: 00b48ee0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 19327: 00b48dd0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 19328: 007af39c 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlah_qc │ │ │ │ 19329: 006b339c 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 19330: 00ad6600 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 19331: 00840540 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ + 19330: 00ad64f0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 19331: 00840434 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ 19332: 01450848 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u8 │ │ │ │ - 19333: 009072d4 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 19333: 009071c4 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 19334: 0151ce7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 19335: 0151c02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 19336: 0151ce56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 19337: 00acffe4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 19337: 00acfed4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 19338: 0065e074 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 19339: 014dcc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 19340: 014f08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 19341: 008ecd44 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 19341: 008ecc34 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 19342: 014de2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 19343: 014f2464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CVAL_WRITE_EVENT │ │ │ │ 19344: 0151d74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 19345: 00929928 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 19345: 00929818 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 19346: 006b3c90 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 19347: 0151c5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 19348: 0091dd08 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 19348: 0091dbf8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 19349: 0151bfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 19350: 014f43f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 19351: 0151d3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 19352: 014dccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 19353: 00badf5c 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 19354: 00ac408c 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 19353: 00bade4c 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 19354: 00ac3f7c 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 19355: 014e22ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 19356: 014ed288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 19357: 0151bb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 19358: 014e1704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 19359: 00b7c350 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 19359: 00b7c240 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 19360: 007b02bc 96 FUNC GLOBAL DEFAULT 12 gen_neon_sqshlui │ │ │ │ - 19361: 009eea3c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 19361: 009ee92c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 19362: 0151d1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 19363: 002be0e4 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 19364: 00694878 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 19365: 004dade4 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 19366: 0151b3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 19367: 0151cb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 19368: 006c62f8 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 19369: 00dccd74 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 19369: 00dccc4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 19370: 014f194c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 19371: 014ee180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 19372: 009579c0 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 19372: 009578b0 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 19373: 006a0b00 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 19374: 0151de5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 19375: 009eaf64 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 19375: 009eae54 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 19376: 0151b890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 19377: 014e336c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 19378: 00a9e494 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 19379: 00af359c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 19378: 00a9e384 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 19379: 00af348c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 19380: 014e3b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 19381: 00934b6c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 19381: 00934a5c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 19382: 014e7ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 19383: 0151c2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 19384: 00727404 16 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 19385: 006c3a90 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 19386: 00b99f14 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 19386: 00b99e04 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 19387: 014f13a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 19388: 014f1204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 19389: 014f889c 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 19390: 014e96dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 19391: 002cb954 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 19392: 0142da60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplth │ │ │ │ - 19393: 00935b0c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 19394: 00aefd14 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 19393: 009359fc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 19394: 00aefc04 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 19395: 0151bf04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 19396: 005c85d0 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 19397: 005203b0 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 19398: 00b2f640 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 19398: 00b2f530 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 19399: 0151bfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 19400: 0099d468 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 19400: 0099d358 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 19401: 014f0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 19402: 013bcffc 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 19403: 00b8d5e8 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 19404: 00aa60a8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 19403: 00b8d4d8 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 19404: 00aa5f98 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 19405: 013bd740 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 19406: 0142d9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplts │ │ │ │ 19407: 014e7500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 19408: 0151b48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 19409: 00b4a964 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 19409: 00b4a854 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 19410: 0079e784 292 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el_sm │ │ │ │ 19411: 0065293c 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 19412: 014e87cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 19413: 009efc88 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 19414: 00aa4148 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 19413: 009efb78 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 19414: 00aa4038 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 19415: 0031f7a8 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 19416: 014e0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 19417: 0151ce46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 19418: 00b18ef0 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 19418: 00b18de0 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 19419: 0151bf7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 19420: 0151c338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 19421: 014e6670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 19422: 0151c8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 19423: 014e54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 19424: 0151c33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 19425: 00492798 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 19426: 00bae0d0 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 19426: 00badfc0 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ 19427: 007ad738 244 FUNC GLOBAL DEFAULT 12 gen_sqadd_d │ │ │ │ - 19428: 009f0a60 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 19429: 00a83c8c 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 19428: 009f0950 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 19429: 00a83b7c 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 19430: 0151b436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 19431: 014ed398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 19432: 014e1af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 19433: 014dd7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 19434: 00b4bbd0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 19435: 009735f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 19434: 00b4bac0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 19435: 009734e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 19436: 0151bf22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 19437: 0151de22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 19438: 00b026b4 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 19439: 0092029c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 19438: 00b025a4 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 19439: 0092018c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 19440: 014e9cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 19441: 014ebfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 19442: 0151b6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 19443: 0097bde8 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 19443: 0097bcd8 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 19444: 014e2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 19445: 014ec718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 19446: 009c0ad8 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 19446: 009c09c8 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 19447: 0028b128 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 19448: 014e89dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 19449: 0151b85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 19450: 009946b8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 19451: 00aa1964 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 19450: 009945a8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 19451: 00aa1854 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 19452: 0151bd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 19453: 00963c98 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 19454: 00b9394c 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 19453: 00963b88 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 19454: 00b9383c 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 19455: 0151c25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 19456: 0036c3f4 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 19457: 0151bfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 19458: 0151b842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 19459: 0096b7d8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 19460: 009be9d0 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 19459: 0096b6c8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 19460: 009be8c0 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 19461: 014ebf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 19462: 014e1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 19463: 00970564 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 19463: 00970454 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 19464: 0151bdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 19465: 002c90bc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 19466: 0151c678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 19467: 009b80cc 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 19467: 009b7fbc 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 19468: 0151c656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 19469: 014f19bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 19470: 014f1dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 19471: 008e1940 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 19471: 008e1830 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 19472: 005c7be0 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 19473: 0151c220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 19474: 0143bbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsb │ │ │ │ 19475: 0151ca52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 19476: 014dd3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 19477: 0151bbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 19478: 014ddbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 19479: 0151c62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 19480: 0143bb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsh │ │ │ │ 19481: 0151c3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 19482: 002c9be4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 19483: 002b9654 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 19484: 00656ee8 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 19485: 00ab0d18 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 19486: 00ba7d68 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 19485: 00ab0c08 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 19486: 00ba7c58 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 19487: 0151beaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 19488: 00b1c0b8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 19488: 00b1bfa8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 19489: 013bdda4 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 19490: 00ab82e0 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 19491: 00ab25a0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 19490: 00ab81d0 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 19491: 00ab2490 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 19492: 0151bff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 19493: 0151ce44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 19494: 0093d84c 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 19494: 0093d73c 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 19495: 00decb78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 19496: 00327d60 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 19497: 00956f20 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 19497: 00956e10 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 19498: 00528530 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 19499: 0151cb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ - 19500: 0093e190 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 19501: 00b5f478 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 19502: 008389ac 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ - 19503: 00b6b8b4 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 19500: 0093e080 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 19501: 00b5f368 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 19502: 008388a0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ + 19503: 00b6b7a4 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 19504: 0143baac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsw │ │ │ │ 19505: 002a2638 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 19506: 014e60b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 19507: 00b22d5c 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 19508: 0091a130 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 19507: 00b22c4c 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 19508: 0091a020 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 19509: 0151c11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 19510: 014127c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ - 19511: 00838a40 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ + 19511: 00838934 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ 19512: 014314a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sb │ │ │ │ 19513: 0151b9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 19514: 0151bc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 19515: 014f208c 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 19516: 0151c19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 19517: 0095c7d4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 19518: 00b3f534 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 19517: 0095c6c4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 19518: 00b3f424 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 19519: 0151c20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 19520: 0151bd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 19521: 01431420 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sh │ │ │ │ 19522: 0151c818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 19523: 00319d74 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 19524: 014f183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 19525: 00b8f398 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 19526: 00b67e74 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 19527: 00b73fe0 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 19525: 00b8f288 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 19526: 00b67d64 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 19527: 00b73ed0 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 19528: 0032751c 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 19529: 00b99ffc 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 19529: 00b99eec 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 19530: 0151d4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 19531: 00492180 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 19532: 014eafe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ - 19533: 00aa4d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 19533: 00aa4c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 19534: 014e359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 19535: 01411f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 19536: 00abf778 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 19537: 00ba6f80 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 19536: 00abf668 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 19537: 00ba6e70 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 19538: 0151d1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 19539: 00838adc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ - 19540: 00b078e4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 19541: 00b7361c 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 19539: 008389d0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ + 19540: 00b077d4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 19541: 00b7350c 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 19542: 014e20ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 19543: 0151bbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 19544: 0151be6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 19545: 00abfde4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 19546: 00a3af1c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 19545: 00abfcd4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 19546: 00a3ae0c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 19547: 0151c6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 19548: 014eb758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 19549: 0151d090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 19550: 014271b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub16 │ │ │ │ 19551: 006b0414 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 19552: 0143139c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sw │ │ │ │ 19553: 014ec9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 19554: 0057b4a0 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 19555: 00a0a1f8 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 19555: 00a0a0e8 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 19556: 014e35bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 19557: 0151d836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 19558: 006ad190 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 19559: 0151d2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 19560: 00ba0a9c 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 19561: 00addcf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 19562: 00a03408 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 19560: 00ba098c 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 19561: 00addbe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 19562: 00a032f8 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 19563: 014f0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 19564: 0151d8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 19565: 0143ba28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminub │ │ │ │ 19566: 00613978 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ - 19567: 0082ef0c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ + 19567: 0082ee00 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ 19568: 01512bf0 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 19569: 014eb7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 19570: 0151c9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 19571: 0151d1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 19572: 0151c5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 19573: 00b35ca0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 19574: 00af06b4 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 19573: 00b35b90 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 19574: 00af05a4 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 19575: 0151baea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 19576: 014335a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxb │ │ │ │ - 19577: 0082ef8c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ + 19577: 0082ee80 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ 19578: 0143b9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuh │ │ │ │ 19579: 0036da78 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 19580: 00aa7770 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 19580: 00aa7660 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 19581: 00321054 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 19582: 002b72dc 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 19583: 0151b73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 19584: 013c6f28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 19585: 0151c6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 19586: 004dc560 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 19587: 01433520 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxh │ │ │ │ 19588: 006b54f0 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 19589: 014dd460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 19590: 0151ca90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 19591: 00aa1f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 19592: 00921ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 19591: 00aa1e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 19592: 00921ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 19593: 0151d89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 19594: 00a40a94 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 19595: 00b033d8 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 19596: 009162d0 456 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 19597: 00944d78 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 19598: 00b7b110 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ - 19599: 0082f038 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ + 19594: 00a40984 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 19595: 00b032c8 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 19596: 009161c0 456 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 19597: 00944c68 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 19598: 00b7b000 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 19599: 0082ef2c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ 19600: 0059e660 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 19601: 0143b920 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuw │ │ │ │ 19602: 0151d2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 19603: 0151b9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 19604: 00b9f1fc 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 19604: 00b9f0ec 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 19605: 0151b3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 19606: 014e5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 19607: 0085db94 212 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ - 19608: 009357dc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 19607: 0085da84 212 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ + 19608: 009356cc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 19609: 0143349c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxw │ │ │ │ - 19610: 008213ac 24 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsl │ │ │ │ + 19610: 008212a0 24 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsl │ │ │ │ 19611: 01431318 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_ub │ │ │ │ - 19612: 0085da14 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ + 19612: 0085d904 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ 19613: 0151c926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 19614: 009e3f48 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 19614: 009e3e38 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 19615: 0074c09c 116 FUNC GLOBAL DEFAULT 12 omap_mcbsp_i2s_attach │ │ │ │ 19616: 014e5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 19617: 014e68c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 19618: 0151d642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19619: 01431294 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uh │ │ │ │ 19620: 005be68c 200 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 19621: 014e1be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 19622: 00aa4e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 19622: 00aa4d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 19623: 0053dc74 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 19624: 014e35cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 19625: 014e382c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ - 19626: 008213c4 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsw │ │ │ │ + 19626: 008212b8 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsw │ │ │ │ 19627: 0151bb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 19628: 002d758c 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 19629: 014def50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 19630: 014ec678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ - 19631: 0085dad4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ + 19631: 0085d9c4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ 19632: 00701638 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 19633: 00972d8c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 19634: 00b6d90c 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 19633: 00972c7c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 19634: 00b6d7fc 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 19635: 014e75d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 19636: 008eed78 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 19636: 008eec68 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 19637: 0151b4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 19638: 014eec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 19639: 00b4200c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 19639: 00b41efc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 19640: 014ebee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 19641: 01431210 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uw │ │ │ │ 19642: 0151cae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 19643: 003817fc 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 19644: 014f4a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 19645: 006ed320 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 19646: 0151cc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 19647: 0142eb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleb │ │ │ │ 19648: 014f46e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 19649: 007b12b4 140 FUNC GLOBAL DEFAULT 12 gen_gvec_uaddlp │ │ │ │ 19650: 014df4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 19651: 0095b370 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 19651: 0095b260 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 19652: 014f3518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 19653: 0151c6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 19654: 0151b4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 19655: 007b0af4 148 FUNC GLOBAL DEFAULT 12 gen_gvec_shsub │ │ │ │ 19656: 0142a7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsb │ │ │ │ 19657: 014ea9cc 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 19658: 0151b856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ 19659: 0142eae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleh │ │ │ │ - 19660: 00af3c14 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 19660: 00af3b04 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 19661: 0151d012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 19662: 002dd090 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 19663: 0142bd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_cp_reg │ │ │ │ 19664: 014f4cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 19665: 00ab6828 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 19665: 00ab6718 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 19666: 0053b768 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 19667: 006e9ac8 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 19668: 0151bd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 19669: 00afc610 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 19669: 00afc500 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 19670: 0150a078 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 19671: 0142a9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsl │ │ │ │ 19672: 0070c740 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 19673: 0151c852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 19674: 0151bde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 19675: 0151ba34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 19676: 00630e40 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ - 19677: 0082f0e4 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ + 19677: 0082efd8 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ 19678: 002ba83c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 19679: 014ebde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 19680: 00a494fc 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 19680: 00a493ec 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 19681: 002d40f4 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 19682: 014ecea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 19683: 00b6cb84 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 19684: 00cfafd8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 19683: 00b6ca74 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 19684: 00cfaec8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ 19685: 0142ea5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplew │ │ │ │ - 19686: 00b71ea8 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 19687: 0082f164 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ - 19688: 009c186c 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 19686: 00b71d98 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 19687: 0082f058 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ + 19688: 009c175c 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 19689: 002b6648 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 19690: 0151c5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 19691: 006bc3f4 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 19692: 00b8e074 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 19692: 00b8df64 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 19693: 014eabc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 19694: 014e8e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 19695: 002c0df8 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 19696: 002b9c34 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 19697: 004e39a8 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 19698: 0142a8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsw │ │ │ │ 19699: 014e6a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ @@ -19706,2189 +19706,2189 @@ │ │ │ │ 19702: 0151d0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 19703: 0151cae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 19704: 014f0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 19705: 0151b4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 19706: 002d6120 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 19707: 0066930c 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 19708: 014e4f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 19709: 00b6cb0c 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 19710: 008ba5f8 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 19709: 00b6c9fc 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 19710: 008ba4e8 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 19711: 014eade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 19712: 0151cd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 19713: 014f0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 19714: 006187dc 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 19715: 014df41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ - 19716: 0082f20c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ + 19716: 0082f100 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ 19717: 014ec808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 19718: 006866f4 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 19719: 0068ea60 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 19720: 00865dbc 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ - 19721: 00a01060 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 19720: 00865cac 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ + 19721: 00a00f50 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 19722: 0151b2a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ - 19723: 00859fac 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ + 19723: 00859e9c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ 19724: 0151ba2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 19725: 014ea6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ - 19726: 00865a98 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ + 19726: 00865988 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ 19727: 006245d4 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ - 19728: 0080e20c 2972 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ + 19728: 0080e0e0 2972 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ 19729: 00666fe4 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 19730: 009b82d8 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 19730: 009b81c8 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 19731: 0151d10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 19732: 014e51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 19733: 014dfee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 19734: 008ecd9c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 19735: 00a8a068 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 19734: 008ecc8c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 19735: 00a89f58 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 19736: 00373f50 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 19737: 009b3504 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 19737: 009b33f4 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 19738: 0040333c 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 19739: 0151c65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 19740: 00664724 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 19741: 00689400 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 19742: 014ed468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 19743: 00b03e94 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 19743: 00b03d84 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 19744: 0060caa8 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 19745: 00b2e124 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 19745: 00b2e014 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 19746: 014deae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 19747: 00865c18 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ - 19748: 00b2b9d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 19749: 00abcf5c 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 19747: 00865b08 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ + 19748: 00b2b8c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 19749: 00abce4c 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 19750: 014ef564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 19751: 003c93a4 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 19752: 002c882c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 19753: 014e379c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 19754: 00b279c8 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 19754: 00b278b8 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 19755: 0151d796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 19756: 005c9d6c 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 19757: 00403804 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 19758: 00343d2c 124 FUNC GLOBAL DEFAULT 12 wm8750_dac_commit │ │ │ │ 19759: 013bcb40 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 19760: 00898590 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 19760: 00898480 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 19761: 0151beba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 19762: 0151d3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 19763: 014f0508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 19764: 0151be4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 19765: 014ea5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 19766: 014e26b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 19767: 01415ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 19768: 00513fe8 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 19769: 0142a85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxub │ │ │ │ 19770: 0151ce54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 19771: 004dc3f4 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 19772: 002d8c50 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 19773: 00aa522c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 19773: 00aa511c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 19774: 0151b976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 19775: 014ed938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 19776: 014f1a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 19777: 00b17ab0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 19777: 00b179a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 19778: 0151b58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 19779: 002c8bf8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ 19780: 0142623c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub16 │ │ │ │ - 19781: 00b3795c 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 19782: 00a7fc2c 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 19781: 00b3784c 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 19782: 00a7fb1c 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 19783: 014e1bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 19784: 01433b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhsw │ │ │ │ - 19785: 0086cc48 152 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ + 19785: 0086cb38 152 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 19786: 014f206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 19787: 00b5d480 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 19787: 00b5d370 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 19788: 00356df8 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 19789: 014ea3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 19790: 014e5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 19791: 00b415fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 19791: 00b414ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 19792: 0065c178 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 19793: 0142aa6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxul │ │ │ │ 19794: 0035d990 244 FUNC GLOBAL DEFAULT 12 pl011_create │ │ │ │ - 19795: 00b75abc 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 19796: 00916d3c 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 19797: 0082ad40 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ - 19798: 00ba7228 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 19799: 00aacacc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 19795: 00b759ac 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 19796: 00916c2c 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 19797: 0082ac34 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ + 19798: 00ba7118 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 19799: 00aac9bc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 19800: 0031dea8 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 19801: 0151c7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 19802: 0053dabc 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 19803: 0151cc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ - 19804: 009049bc 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ - 19805: 0082add4 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ + 19804: 009048ac 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ + 19805: 0082acc8 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ 19806: 0142a964 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxuw │ │ │ │ 19807: 014ed3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 19808: 009d8038 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 19808: 009d7f28 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 19809: 013bcdb4 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 19810: 0151cace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ 19811: 0151b78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_DSTATE │ │ │ │ - 19812: 00a444a0 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 19812: 00a44390 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 19813: 0070c804 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 19814: 00b71db8 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 19814: 00b71ca8 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 19815: 014135b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 19816: 0151d640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19817: 004afe98 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 19818: 0031db94 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 19819: 014e5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 19820: 0098a604 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 19820: 0098a4f4 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 19821: 0151d428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 19822: 0151ba5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 19823: 00319fc0 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 19824: 00995bb0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 19825: 009ec704 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 19826: 009334dc 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 19827: 00ad50a8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 19828: 00988954 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 19824: 00995aa0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 19825: 009ec5f4 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 19826: 009333cc 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 19827: 00ad4f98 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 19828: 00988844 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 19829: 0037fe50 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 19830: 0151b5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 19831: 0028c500 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 19832: 0151b8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 19833: 0151c480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 19834: 014de4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 19835: 00ad5ed0 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 19836: 009ecb1c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 19835: 00ad5dc0 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 19836: 009eca0c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 19837: 014ddefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 19838: 00adfa14 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 19838: 00adf904 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 19839: 014e6ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 19840: 014f3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 19841: 00b2c3a8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 19841: 00b2c298 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 19842: 0065e124 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 19843: 014f1448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 19844: 0151ce5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 19845: 0060ec84 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 19846: 014f46d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 19847: 0036a528 92 FUNC GLOBAL DEFAULT 12 register_init_block32 │ │ │ │ - 19848: 008b49b4 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 19848: 008b48a4 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 19849: 0151ba42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 19850: 008a3d10 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 19850: 008a3c00 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ 19851: 01431630 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sb │ │ │ │ - 19852: 00ad68e8 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 19852: 00ad67d8 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 19853: 014e894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 19854: 014f0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 19855: 00b4ad8c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 19855: 00b4ac7c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 19856: 014f2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 19857: 014df2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 19858: 0151b6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 19859: 0078cd9c 420 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_write_register │ │ │ │ 19860: 014f2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 19861: 0096c90c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 19861: 0096c7fc 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 19862: 0151d36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 19863: 014315ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sh │ │ │ │ 19864: 014de00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 19865: 002c0a28 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 19866: 0031a36c 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 19867: 0059e6d0 120 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 19868: 00b0b7cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 19868: 00b0b6bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 19869: 005c9bf0 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 19870: 014f3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 19871: 00b86fa4 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 19872: 00acf748 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 19873: 00af8d4c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 19871: 00b86e94 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 19872: 00acf638 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 19873: 00af8c3c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 19874: 0142be04 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg64 │ │ │ │ 19875: 0151ba3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 19876: 00b71ad0 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 19876: 00b719c0 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 19877: 0151b8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 19878: 0151caa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 19879: 014f4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 19880: 00abc8d8 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 19880: 00abc7c8 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 19881: 00369f2c 496 FUNC GLOBAL DEFAULT 12 register_read │ │ │ │ - 19882: 00aa3c40 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 19883: 00afdb24 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 19882: 00aa3b30 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 19883: 00afda14 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 19884: 01431528 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sw │ │ │ │ 19885: 0053b358 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 19886: 0041cec4 156 FUNC GLOBAL DEFAULT 12 gicv3_class_name │ │ │ │ - 19887: 00861d78 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ + 19887: 00861c68 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ 19888: 013bdcd8 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 19889: 0097b2d8 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 19889: 0097b1c8 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 19890: 014ea39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 19891: 006abd38 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 19892: 014148c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 19893: 00581cf4 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ - 19894: 00861f6c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ + 19894: 00861e5c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ 19895: 0151bcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 19896: 00916a70 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ - 19897: 0082f78c 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ + 19896: 00916960 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 19897: 0082f680 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ 19898: 014e400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 19899: 00685610 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 19900: 00711810 112 FUNC GLOBAL DEFAULT 12 round_down_to_parange_bit_size │ │ │ │ - 19901: 008b6380 368 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 19901: 008b6270 368 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 19902: 002e395c 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ - 19903: 00861e20 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ + 19903: 00861d10 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ 19904: 0151bd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ - 19905: 0082f8a4 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ + 19905: 0082f798 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ 19906: 00656650 28 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 19907: 002fab3c 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 19908: 014e03c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 19909: 00932eb4 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 19910: 00ab63a8 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 19909: 00932da4 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 19910: 00ab6298 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 19911: 014ef3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 19912: 0151d43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 19913: 0141352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 19914: 014ed8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 19915: 00320ca4 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 19916: 013bcea0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 19917: 003c948c 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 19918: 0151b27e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ - 19919: 00861ec8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ - 19920: 00843e84 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ + 19919: 00861db8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ + 19920: 00843d78 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ 19921: 006b53d0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 19922: 0151c9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_READ_DSTATE │ │ │ │ 19923: 0067858c 20 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 19924: 014ddd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 19925: 006ba004 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ - 19926: 0082f9e0 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ + 19926: 0082f8d4 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ 19927: 002c6c90 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 19928: 0151c43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 19929: 007afd9c 64 FUNC GLOBAL DEFAULT 12 gen_gvec_mla │ │ │ │ 19930: 014e0310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 19931: 0151cd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 19932: 0151b938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 19933: 00844060 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ + 19933: 00843f54 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ 19934: 0151bb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 19935: 00a95460 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 19936: 009fa15c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 19935: 00a95350 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 19936: 009fa04c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 19937: 0151d578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_IMASK_TOGGLE_DSTATE │ │ │ │ 19938: 0151d636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 19939: 014e79b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 19940: 0142644c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uaddsubx │ │ │ │ 19941: 0151cf8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 19942: 0151d324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 19943: 0151bd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 19944: 005e3718 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 19945: 005293ec 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 19946: 014f1108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 19947: 00b26fd8 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 19948: 0091ecb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 19947: 00b26ec8 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 19948: 0091eba0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 19949: 014e02c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 19950: 005484ec 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 19951: 006772b4 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 19952: 007afddc 64 FUNC GLOBAL DEFAULT 12 gen_gvec_mls │ │ │ │ 19953: 014e0a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 19954: 014e2778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 19955: 014e86cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 19956: 00b190fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 19956: 00b18fec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 19957: 014d6d08 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 19958: 0151cffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 19959: 009e0f50 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 19960: 008e4f7c 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 19959: 009e0e40 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 19960: 008e4e6c 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 19961: 014e24c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 19962: 014f1aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 19963: 00b687ec 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 19963: 00b686dc 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 19964: 00677968 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 19965: 004d6da0 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 19966: 00b2fe18 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 19966: 00b2fd08 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 19967: 0141229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 19968: 014e8bbc 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 19969: 009eb4cc 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 19970: 00a63e84 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 19971: 00accfb0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 19969: 009eb3bc 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 19970: 00a63d74 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 19971: 00accea0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 19972: 00373db4 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 19973: 014f3af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 19974: 00db0038 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 19974: 00daff28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 19975: 014e844c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 19976: 014e877c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 19977: 00656a28 216 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ - 19978: 00dbdbcc 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ + 19978: 00dbdabc 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ 19979: 0151c042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 19980: 014ea0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 19981: 0098d41c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 19981: 0098d30c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 19982: 0068e60c 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 19983: 0151bdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 19984: 0036a584 92 FUNC GLOBAL DEFAULT 12 register_init_block64 │ │ │ │ 19985: 002cc018 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 19986: 014dd140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 19987: 0151d91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19988: 01411a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 19989: 00ba5bb8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 19990: 009ec118 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 19991: 00964a54 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 19989: 00ba5aa8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 19990: 009ec008 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 19991: 00964944 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 19992: 014d6e70 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 19993: 0053a5f0 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 19994: 014e350c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 19995: 00b17fb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 19996: 00ad791c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 19997: 008bd728 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 19998: 008e23a0 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 19995: 00b17ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 19996: 00ad780c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 19997: 008bd618 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 19998: 008e2290 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 19999: 0151bfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 20000: 0151c9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 20001: 00d3b6f8 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 20001: 00d3b5e8 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 20002: 014eb0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 20003: 014e6590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 20004: 014ee2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 20005: 014e7760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 20006: 0151d8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 20007: 00a7f410 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 20007: 00a7f300 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 20008: 014e7fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 20009: 014f5170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 20010: 00ae0644 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 20011: 00b2493c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 20010: 00ae0534 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 20011: 00b2482c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 20012: 014e8ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 20013: 00b78504 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 20013: 00b783f4 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 20014: 00630fc4 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 20015: 01513d44 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 20016: 014f8898 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 20017: 0032207c 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 20018: 0151bfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 20019: 014ded40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 20020: 009b74b4 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 20020: 009b73a4 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 20021: 014e6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 20022: 0151ba66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 20023: 0151b264 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 20024: 00930858 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 20025: 00ac226c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 20024: 00930748 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 20025: 00ac215c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 20026: 013bc570 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 20027: 00668478 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 20028: 00ae1dcc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 20029: 00b53598 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 20028: 00ae1cbc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 20029: 00b53488 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 20030: 014f1398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 20031: 0151d92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 20032: 009e1934 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 20033: 00b54330 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 20034: 00b7e250 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 20032: 009e1824 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 20033: 00b54220 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 20034: 00b7e140 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 20035: 0069e154 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 20036: 0151ba68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 20037: 0034ff58 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 20038: 0151c8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 20039: 00ac31b4 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 20039: 00ac30a4 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 20040: 00513078 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 20041: 014e6bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 20042: 005c8514 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 20043: 00adbe20 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 20043: 00adbd10 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 20044: 0141019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 20045: 014ded80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 20046: 008405d0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ - 20047: 0092cf24 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 20046: 008404c4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ + 20047: 0092ce14 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 20048: 0151cd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 20049: 00b9a934 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 20050: 00b11c30 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 20049: 00b9a824 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 20050: 00b11b20 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 20051: 0151c1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 20052: 014ebc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 20053: 0151c99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 20054: 014134a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 20055: 0151bfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ - 20056: 00840660 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ + 20056: 00840554 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ 20057: 0034c38c 328 FUNC GLOBAL DEFAULT 12 nand_getio │ │ │ │ 20058: 0151c696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 20059: 00a05434 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 20059: 00a05324 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 20060: 0151d2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 20061: 014e6380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 20062: 009fa658 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 20063: 00aafdf4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 20062: 009fa548 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 20063: 00aafce4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 20064: 014eeba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 20065: 003c90f8 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ - 20066: 00989d58 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 20067: 00a86294 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 20066: 00989c48 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 20067: 00a86184 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 20068: 0151c6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 20069: 00b6e60c 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 20069: 00b6e4fc 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 20070: 014f4cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 20071: 01426344 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd8 │ │ │ │ 20072: 014e1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 20073: 00702fc8 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 20074: 002c6cd0 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 20075: 014e58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 20076: 01427c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_bxj_trap │ │ │ │ 20077: 013bd044 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 20078: 0151d562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 20079: 004d70c0 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 20080: 006587c8 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 20081: 0151c054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 20082: 008abd04 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ - 20083: 008406f0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ + 20082: 008abbf4 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 20083: 008405e4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ 20084: 0151c8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 20085: 0151c3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 20086: 00adde08 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 20086: 00addcf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 20087: 0151c918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 20088: 0079f104 8 FUNC GLOBAL DEFAULT 12 arm_gt_hvtimer_cb │ │ │ │ - 20089: 009bd364 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 20089: 009bd254 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 20090: 0151d3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 20091: 008f705c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 20091: 008f6f4c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 20092: 0151b514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 20093: 014e2018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_WRITE_EVENT │ │ │ │ 20094: 0151ddf4 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 20095: 0151c732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 20096: 005179e0 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 20097: 002cc3bc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 20098: 014f3e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 20099: 01513cd0 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 20100: 014ea1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 20101: 00b69f20 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 20101: 00b69e10 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 20102: 014e1304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 20103: 008764e0 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 20103: 008763d0 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 20104: 014e84bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 20105: 014df7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_SSP_READ_UNDERRUN_EVENT │ │ │ │ 20106: 0151c594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 20107: 0144f7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u16 │ │ │ │ 20108: 007084e4 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 20109: 0151c738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 20110: 00dbdbbc 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ + 20110: 00dbdaac 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ 20111: 0151cac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 20112: 00ab2b48 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 20112: 00ab2a38 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 20113: 0142e84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarb │ │ │ │ 20114: 0151c7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 20115: 0151cfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ - 20116: 0086c1f8 84 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ + 20116: 0086c0e8 84 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ 20117: 0061376c 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 20118: 0091a480 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 20119: 009847cc 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 20118: 0091a370 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 20119: 009846bc 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 20120: 005249bc 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 20121: 00656918 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 20122: 0141142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 20123: 00b971cc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 20124: 009ecc30 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 20125: 008ee1bc 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 20123: 00b970bc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 20124: 009ecb20 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 20125: 008ee0ac 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 20126: 014f8688 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 20127: 0142e7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarh │ │ │ │ 20128: 0151c780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 20129: 014f1158 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 20130: 0151c056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 20131: 00daff60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 20132: 00aedfa0 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 20133: 00b22bd4 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 20131: 00dafe50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 20132: 00aede90 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 20133: 00b22ac4 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 20134: 014e5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 20135: 014e3dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 20136: 00958f4c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 20137: 00b733e4 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 20136: 00958e3c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 20137: 00b732d4 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 20138: 0151d6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ 20139: 0151b7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_BLOCK_PTE_DSTATE │ │ │ │ - 20140: 00b2e0c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 20140: 00b2dfb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 20141: 006b9f8c 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 20142: 014ed8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 20143: 014f3ee4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 20144: 0151c972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 20145: 01410118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 20146: 014ed628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 20147: 009be480 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 20147: 009be370 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 20148: 003e8288 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 20149: 014ed3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 20150: 0142e744 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarw │ │ │ │ 20151: 014e41cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 20152: 005c864c 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 20153: 00b6ab5c 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ - 20154: 007d30c4 248 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ + 20153: 00b6aa4c 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 20154: 007d3064 248 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ 20155: 014e5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 20156: 009b814c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 20156: 009b803c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 20157: 006792dc 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 20158: 0151d72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 20159: 014f29cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20160: 0151c432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 20161: 0151cee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 20162: 0151bbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 20163: 0037ff84 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 20164: 014f0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 20165: 00dc82d0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 20165: 00dc81a8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 20166: 00509e70 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 20167: 014e6430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 20168: 014e7130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 20169: 0048d144 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 20170: 0151c95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 20171: 009736f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 20171: 009735e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 20172: 004dfd10 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 20173: 002c0b10 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 20174: 0151b8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ - 20175: 00820558 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_setpsr_nz │ │ │ │ + 20175: 0082044c 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_setpsr_nz │ │ │ │ 20176: 01423228 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 20177: 0151be48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 20178: 0082808c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ - 20179: 0097c128 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 20178: 00827f80 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ + 20179: 0097c018 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 20180: 0151cbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 20181: 0151c426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 20182: 00aeded8 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 20183: 00b4411c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 20184: 00983d6c 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 20185: 00b2aef8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 20182: 00aeddc8 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 20183: 00b4400c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 20184: 00983c5c 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 20185: 00b2ade8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 20186: 00517200 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 20187: 0151d77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20188: 0151cf20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 20189: 01450218 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s16 │ │ │ │ 20190: 002d0670 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 20191: 00b91e1c 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 20192: 009353f0 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 20191: 00b91d0c 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 20192: 009352e0 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 20193: 002faa24 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 20194: 0099d890 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 20195: 00adc298 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 20194: 0099d780 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 20195: 00adc188 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 20196: 014f2e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 20197: 00919598 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 20198: 00cfb900 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 20199: 00b7d638 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 20197: 00919488 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 20198: 00cfb7f0 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 20199: 00b7d528 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 20200: 0151c354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 20201: 014ea78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 20202: 00a9c4f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 20202: 00a9c3e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 20203: 014e0590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ - 20204: 00856010 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ + 20204: 00855f00 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ 20205: 014f1b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 20206: 00ae9838 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 20206: 00ae9728 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 20207: 014f51c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 20208: 006a4db0 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 20209: 00acc3c0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 20209: 00acc2b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 20210: 0151b806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 20211: 0151c110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 20212: 002b6750 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 20213: 014ea3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 20214: 014ef0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 20215: 014113a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ - 20216: 00856d1c 352 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ + 20216: 00856c0c 352 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ 20217: 0151be36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 20218: 0063a9a4 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 20219: 002c2f3c 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 20220: 0144b01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_d │ │ │ │ 20221: 0151c4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 20222: 00692bb0 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 20223: 014e0110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 20224: 00afe7e0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 20224: 00afe6d0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 20225: 0144b1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_h │ │ │ │ 20226: 014e848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 20227: 014f36a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 20228: 00adddac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20228: 00addc9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20229: 0151bd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 20230: 0151d094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 20231: 0151c186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 20232: 00abe86c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 20232: 00abe75c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 20233: 014e5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 20234: 0093dda4 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 20234: 0093dc94 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 20235: 014e1544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 20236: 0091ce00 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 20237: 00a13b40 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 20238: 00ab440c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 20236: 0091ccf0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 20237: 00a13a30 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 20238: 00ab42fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 20239: 01512ba2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 20240: 014f4a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 20241: 014ddd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 20242: 005131ec 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 20243: 014dc7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 20244: 002cc7c4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 20245: 0144b124 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_s │ │ │ │ 20246: 0151c4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 20247: 014ebfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 20248: 0143d600 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_hs │ │ │ │ 20249: 014ed358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 20250: 00affe20 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 20251: 0089d438 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 20250: 00affd10 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 20251: 0089d328 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 20252: 0151d568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 20253: 0090c190 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 20253: 0090c080 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 20254: 014282b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write_eret │ │ │ │ 20255: 014ed4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 20256: 014ed9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 20257: 014df28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 20258: 006e4028 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 20259: 014ed038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 20260: 014ec000 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 20261: 014e7080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 20262: 0151d41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 20263: 0032c668 116 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 20264: 014f35c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 20265: 002ba734 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 20266: 00a9c438 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 20266: 00a9c328 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 20267: 007088f0 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 20268: 0151b478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 20269: 0066af28 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 20270: 009b8e50 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 20270: 009b8d40 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 20271: 0151ddfe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 20272: 0151c0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 20273: 004afe00 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ - 20274: 008462f8 260 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ + 20274: 008461ec 260 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ 20275: 002b6530 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 20276: 0151ddfc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 20277: 00b6e214 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 20277: 00b6e104 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 20278: 014eef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 20279: 014e07c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 20280: 0066ad1c 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 20281: 01442778 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_d │ │ │ │ 20282: 014e0460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 20283: 0151bbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 20284: 002cd244 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 20285: 01450008 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s32 │ │ │ │ - 20286: 009073d4 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 20286: 009072c4 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 20287: 01509a60 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 20288: 002c68ec 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 20289: 0151b9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 20290: 00855dc0 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ - 20291: 00956150 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 20290: 00855cb0 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ + 20291: 00956040 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 20292: 002b90d0 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 20293: 003f8c6c 236 FUNC GLOBAL DEFAULT 12 pmbus_receive8 │ │ │ │ 20294: 0151d3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 20295: 01442880 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_h │ │ │ │ - 20296: 0095b9a0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 20296: 0095b890 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 20297: 014ea9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 20298: 00ade08c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ - 20299: 008463fc 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ + 20298: 00addf7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 20299: 008462f0 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ 20300: 014eff78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 20301: 0151de78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 20302: 0151b476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 20303: 00b7d07c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 20303: 00b7cf6c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 20304: 01410094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 20305: 014f0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ - 20306: 00856aa0 324 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ + 20306: 00856990 324 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ 20307: 0151c0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 20308: 006d99f4 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 20309: 014e17f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 20310: 014427fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_s │ │ │ │ 20311: 002cfc68 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 20312: 00b634c8 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 20312: 00b633b8 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 20313: 00510e88 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 20314: 014ddfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 20315: 00514b7c 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ - 20316: 00ba38c8 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 20316: 00ba37b8 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 20317: 007af55c 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cle0 │ │ │ │ 20318: 002b4774 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 20319: 0038e20c 256 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 20320: 0151b37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 20321: 0142c6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_h │ │ │ │ - 20322: 00b7e11c 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 20322: 00b7e00c 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 20323: 0151c1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 20324: 014e3f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 20325: 00b8924c 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 20325: 00b8913c 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 20326: 0151cb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 20327: 0151d8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 20328: 00ab02c4 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 20328: 00ab01b4 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 20329: 014eef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 20330: 008464f4 260 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ - 20331: 009fb14c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 20330: 008463e8 260 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ + 20331: 009fb03c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 20332: 00517064 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 20333: 00a21e18 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 20333: 00a21d08 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 20334: 014e75a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 20335: 014444dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_d │ │ │ │ 20336: 002cf61c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 20337: 00aa4200 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 20338: 0095951c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 20337: 00aa40f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 20338: 0095940c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 20339: 0142c644 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_s │ │ │ │ 20340: 00330f88 236 FUNC GLOBAL DEFAULT 12 build_hmat │ │ │ │ 20341: 014445e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_h │ │ │ │ - 20342: 008465f8 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ - 20343: 0090d294 64 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 20342: 008464ec 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ + 20343: 0090d184 64 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 20344: 013bc300 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 20345: 0151b7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 20346: 013bcee4 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 20347: 0151b98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 20348: 0151b5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 20349: 00a94c80 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 20350: 00ae01d8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 20349: 00a94b70 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 20350: 00ae00c8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 20351: 014e2638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 20352: 014534a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints_exact │ │ │ │ 20353: 0151d478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 20354: 00a86dac 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 20354: 00a86c9c 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 20355: 0151d376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 20356: 0062e794 2288 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 20357: 01444560 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_s │ │ │ │ 20358: 0151b40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 20359: 0151c898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 20360: 0151d7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 20361: 014ebe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 20362: 00b139a4 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 20362: 00b13894 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 20363: 003759c8 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 20364: 0151cfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 20365: 0151bc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 20366: 009cc9d0 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 20366: 009cc8c0 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 20367: 0151c48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 20368: 008dd1f0 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 20368: 008dd0e0 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 20369: 007b0cb0 148 FUNC GLOBAL DEFAULT 12 gen_gvec_urhadd │ │ │ │ 20370: 014dc838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 20371: 0151d3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 20372: 014e85cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 20373: 006a788c 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 20374: 0151b284 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 20375: 00b04d44 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 20376: 00abb2fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ - 20377: 007b7458 52 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ + 20375: 00b04c34 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 20376: 00abb1ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 20377: 007b7478 52 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ 20378: 01411324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 20379: 0151bd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 20380: 002cd2f0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 20381: 0069bf28 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 20382: 0099cbb4 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 20382: 0099caa4 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 20383: 014ed528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 20384: 0151d114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 20385: 014e9acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 20386: 0151d5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 20387: 00664394 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 20388: 0036dec0 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 20389: 0151c7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 20390: 0066d290 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 20391: 00991350 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 20391: 00991240 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 20392: 0031f720 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 20393: 0151cf48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ - 20394: 00828130 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ + 20394: 00828024 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ 20395: 0151c3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 20396: 014e9dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 20397: 0151c954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 20398: 006a43ac 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 20399: 0065a2f4 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 20400: 00920798 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 20400: 00920688 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 20401: 014eb678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 20402: 009d002c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 20403: 00b20074 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 20402: 009cff1c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 20403: 00b1ff64 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 20404: 005cbf80 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 20405: 00aee150 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 20405: 00aee040 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 20406: 013bdd08 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 20407: 014e6150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 20408: 004df8c8 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 20409: 014261b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub8 │ │ │ │ 20410: 0070b014 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 20411: 014eca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 20412: 008fb814 172 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 20412: 008fb704 172 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 20413: 014f2ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 20414: 005165c0 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 20415: 014d6eb8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 20416: 014e1654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 20417: 0083fa1c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ - 20418: 00b2caa0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 20417: 0083f910 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ + 20418: 00b2c990 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 20419: 013bc9c0 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 20420: 014f1c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 20421: 00dccd5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 20421: 00dccc34 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 20422: 0144e094 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip8 │ │ │ │ 20423: 0151d406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 20424: 01434c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarh │ │ │ │ 20425: 0151c1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 20426: 014e63d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 20427: 00918860 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 20427: 00918750 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 20428: 014ee160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 20429: 0142ee7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltb │ │ │ │ 20430: 0151ce88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 20431: 00b419f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 20432: 0083faac 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ - 20433: 00944c90 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 20431: 00b418e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 20432: 0083f9a0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ + 20433: 00944b80 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 20434: 014f27fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 20435: 01438b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhb │ │ │ │ 20436: 014f0c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 20437: 014ea63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 20438: 00ba76d0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 20439: 00a29e58 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 20438: 00ba75c0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 20439: 00a29d48 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 20440: 0142edf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplth │ │ │ │ 20441: 0151d3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 20442: 0093e7b8 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 20442: 0093e6a8 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 20443: 01438ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhh │ │ │ │ 20444: 0151cad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 20445: 014ed128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 20446: 0151d136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 20447: 0082694c 688 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ - 20448: 0095a0e4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 20447: 00826840 688 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ + 20448: 00959fd4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 20449: 014ec688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 20450: 014f0ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 20451: 01434bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarw │ │ │ │ 20452: 0151c900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 20453: 00b421d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 20453: 00b420c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 20454: 0151cc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 20455: 014f29bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 20456: 014defc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ - 20457: 0083fb3c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ + 20457: 0083fa30 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ 20458: 014ec978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 20459: 014e8f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 20460: 014e62a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 20461: 014de454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 20462: 008c56fc 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 20462: 008c55ec 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 20463: 003277c8 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 20464: 006c36b8 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 20465: 0142ed74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltw │ │ │ │ 20466: 006e3d00 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ - 20467: 0083b780 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ - 20468: 0086f4a8 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ + 20467: 0083b674 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ + 20468: 0086f398 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ 20469: 0052d818 104 FUNC GLOBAL DEFAULT 12 cxl_get_hb_cstate │ │ │ │ 20470: 00408228 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 20471: 0151b8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 20472: 01438a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhw │ │ │ │ 20473: 006f696c 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 20474: 00ba5f50 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 20474: 00ba5e40 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 20475: 014f189c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 20476: 0151d2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 20477: 00afd188 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 20478: 00b8394c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 20477: 00afd078 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 20478: 00b8383c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 20479: 014f0ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 20480: 009e16b8 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 20481: 0083b910 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ - 20482: 00918650 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 20480: 009e15a8 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 20481: 0083b804 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ + 20482: 00918540 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 20483: 0151b674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ - 20484: 008281c8 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ + 20484: 008280bc 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ 20485: 0151c836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 20486: 014df050 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 20487: 00791294 208 FUNC GLOBAL DEFAULT 12 read_raw_cp_reg │ │ │ │ 20488: 014d6c80 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 20489: 013bc588 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 20490: 014ee210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 20491: 00664e50 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 20492: 0048f7d4 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 20493: 014e9d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 20494: 014eb498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ - 20495: 00959b34 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 20496: 008f9a14 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 20495: 00959a24 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 20496: 008f9904 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 20497: 014ebed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 20498: 00aef610 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 20498: 00aef500 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 20499: 0151b2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 20500: 009cb6f0 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 20501: 00ac9210 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ - 20502: 00828270 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ + 20500: 009cb5e0 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 20501: 00ac9100 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 20502: 00828164 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ 20503: 002d8a10 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 20504: 00ab4cf4 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 20504: 00ab4be4 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 20505: 006dff1c 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 20506: 00383c94 868 FUNC GLOBAL DEFAULT 12 cxl_component_register_init_common │ │ │ │ - 20507: 009595ec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 20507: 009594dc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 20508: 014eb908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 20509: 0151cc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 20510: 00828e48 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ + 20510: 00828d3c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ 20511: 0144f21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u16 │ │ │ │ - 20512: 00b45f88 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 20512: 00b45e78 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 20513: 006d9928 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ - 20514: 00828444 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ + 20514: 00828338 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ 20515: 014ed438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 20516: 0151bd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 20517: 002a1fc0 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 20518: 0151d346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 20519: 014f5100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 20520: 0151c076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 20521: 00829168 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ - 20522: 00ba0d70 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 20521: 0082905c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ + 20522: 00ba0c60 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 20523: 014dd6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 20524: 01440a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_ud │ │ │ │ - 20525: 009202b4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ - 20526: 008284e4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ + 20525: 009201a4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 20526: 008283d8 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ 20527: 0151bd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 20528: 014e2568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 20529: 014f2288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 20530: 004020e8 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 20531: 006c71a8 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 20532: 014f18cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 20533: 00b9fee0 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 20533: 00b9fdd0 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 20534: 005c806c 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 20535: 014e0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 20536: 014f1afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 20537: 014ed498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 20538: 00ba9000 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 20538: 00ba8ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 20539: 014e861c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 20540: 014e7970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 20541: 014f2fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 20542: 0090da0c 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 20543: 00b11084 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 20542: 0090d8fc 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 20543: 00b10f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 20544: 002cd3a0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 20545: 003843a4 344 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_enc │ │ │ │ 20546: 006794f0 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ - 20547: 008294c8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ + 20547: 008293bc 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ 20548: 0151ca50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 20549: 014e98dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 20550: 00b70618 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 20551: 009f0d58 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 20552: 00b873b0 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ - 20553: 00828584 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ + 20550: 00b70508 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 20551: 009f0c48 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 20552: 00b872a0 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 20553: 00828478 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ 20554: 014e7410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 20555: 0151b3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 20556: 0066a640 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 20557: 00b18014 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 20557: 00b17f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 20558: 00668e98 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 20559: 004dbb58 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ - 20560: 00828f10 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ + 20560: 00828e04 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ 20561: 014eafb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 20562: 014f0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 20563: 00b75fec 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 20563: 00b75edc 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 20564: 0151cb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 20565: 0083b848 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ + 20565: 0083b73c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ 20566: 0037317c 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 20567: 002de6cc 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 20568: 00b46b18 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 20569: 00dccd14 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 20570: 0090daf4 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 20568: 00b46a08 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 20569: 00dccbec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 20570: 0090d9e4 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 20571: 0151c1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ - 20572: 00829240 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ + 20572: 00829134 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ 20573: 014e0240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ - 20574: 0083b9d8 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ + 20574: 0083b8cc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ 20575: 014e0884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 20576: 009738b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 20577: 00afce4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 20576: 009737a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 20577: 00afcd3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ 20578: 01450320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cnt_b │ │ │ │ - 20579: 00aa311c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 20580: 00b2715c 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 20579: 00aa300c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 20580: 00b2704c 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 20581: 014dc8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 20582: 014df3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 20583: 0144e19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip8 │ │ │ │ - 20584: 00867348 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ + 20584: 00867238 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ 20585: 014edfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 20586: 0151d6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ - 20587: 00849e60 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ + 20587: 00849d54 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ 20588: 006a7438 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 20589: 014e6790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ - 20590: 0082c708 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ + 20590: 0082c5fc 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ 20591: 014f1508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 20592: 00334278 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 20593: 00b7a238 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 20593: 00b7a128 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 20594: 0151d014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ - 20595: 00829574 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ - 20596: 008674c4 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ + 20595: 00829468 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ + 20596: 008673b4 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ 20597: 014de0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 20598: 013bda04 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 20599: 0066d850 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ - 20600: 0082c7a4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ + 20600: 0082c698 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ 20601: 00381344 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 20602: 014e7430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 20603: 008ee864 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 20603: 008ee754 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ 20604: 003d9d7c 700 FUNC GLOBAL DEFAULT 12 soc_dma_ch_update │ │ │ │ - 20605: 009cc320 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 20605: 009cc210 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 20606: 0151b588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 20607: 014df9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_UNHANDLED_CMD_EVENT │ │ │ │ 20608: 0151c806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 20609: 0144f114 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u32 │ │ │ │ 20610: 014e2d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 20611: 014e4ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 20612: 014e9b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 20613: 006ca228 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ - 20614: 00867640 372 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ + 20614: 00867530 372 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ 20615: 002b4214 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ - 20616: 00828fd8 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ + 20616: 00828ecc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ 20617: 014f1a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ - 20618: 0081cf44 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macsw │ │ │ │ + 20618: 0081ce38 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macsw │ │ │ │ 20619: 0151c700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 20620: 01447344 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_b │ │ │ │ - 20621: 00b6ca30 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 20622: 0082c834 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ + 20621: 00b6c920 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 20622: 0082c728 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ 20623: 014471b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_d │ │ │ │ - 20624: 00912900 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 20624: 009127f0 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 20625: 00673990 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ - 20626: 00829318 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ + 20626: 0082920c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ 20627: 014e6580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 20628: 00a9cc74 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 20628: 00a9cb64 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 20629: 0069cd68 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 20630: 014472c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_h │ │ │ │ 20631: 0151b92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 20632: 0151b8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 20633: 014de690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 20634: 014e1894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 20635: 00deca60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 20636: 014eb1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 20637: 014f0be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 20638: 014e26c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 20639: 014eed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 20640: 00a40f38 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 20640: 00a40e28 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 20641: 014e402c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 20642: 0151c812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 20643: 008f28f4 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 20643: 008f27e4 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 20644: 006debd8 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 20645: 00aab904 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 20646: 00a11aec 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ - 20647: 00841c20 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ + 20645: 00aab7f4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 20646: 00a119dc 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 20647: 00841b14 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ 20648: 003746f0 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 20649: 00829628 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ + 20649: 0082951c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ 20650: 0144723c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_s │ │ │ │ 20651: 013b6488 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 20652: 00b53ab0 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 20653: 00b7ef70 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 20652: 00b539a0 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 20653: 00b7ee60 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 20654: 005691c8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 20655: 00b18578 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 20655: 00b18468 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 20656: 014d70d4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 20657: 014e12f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 20658: 002897b0 44 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 20659: 0151cc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 20660: 013bd6c4 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 20661: 0151c0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 20662: 014e10e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 20663: 008d7e0c 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 20663: 008d7cfc 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 20664: 014e79d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 20665: 00aa356c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 20665: 00aa345c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 20666: 014e2798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 20667: 0093e7a4 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 20667: 0093e694 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 20668: 0066a810 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 20669: 0151b7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_DSTATE │ │ │ │ 20670: 014e891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 20671: 00b7236c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 20671: 00b7225c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 20672: 014eca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 20673: 01391a88 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ - 20674: 00841d88 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ + 20674: 00841c7c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ 20675: 0151c8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 20676: 014f17fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 20677: 014e423c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 20678: 0092656c 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 20679: 00959ddc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 20680: 008290a0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ - 20681: 00b7a6a8 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 20682: 00adbd68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 20678: 0092645c 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 20679: 00959ccc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 20680: 00828f94 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ + 20681: 00b7a598 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 20682: 00adbc58 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 20683: 014ece48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 20684: 0065eed0 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 20685: 014e876c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 20686: 0151c20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 20687: 014e1284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 20688: 00810e0c 240 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ - 20689: 00aec990 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 20688: 00810cf0 240 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ + 20689: 00aec880 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 20690: 0151b6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ - 20691: 008293f0 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ + 20691: 008292e4 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ 20692: 0151bad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 20693: 0151c828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 20694: 0151b388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 20695: 00aa4aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 20696: 0086eeec 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ + 20695: 00aa4990 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 20696: 0086eddc 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ 20697: 014ee080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 20698: 014dd360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 20699: 014df670 268 OBJECT GLOBAL DEFAULT 24 hw_arm_trace_events │ │ │ │ 20700: 0151bcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 20701: 002b6da0 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 20702: 0151c072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 20703: 014e6f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 20704: 00705bb0 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 20705: 0151ceb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 20706: 0086c700 76 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ - 20707: 00ba1880 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ - 20708: 0082c910 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ + 20706: 0086c5f0 76 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ + 20707: 00ba1770 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 20708: 0082c804 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ 20709: 00318ef8 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 20710: 013bd474 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 20711: 009fd114 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ - 20712: 008296d4 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ + 20711: 009fd004 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 20712: 008295c8 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ 20713: 014dc998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 20714: 014f1ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 20715: 00a9ca8c 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 20715: 00a9c97c 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 20716: 0066bca4 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 20717: 0082c9a8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ - 20718: 00a83414 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 20719: 00bafac4 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 20717: 0082c89c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ + 20718: 00a83304 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 20719: 00baf9b4 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 20720: 014ec5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 20721: 009ab7f4 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 20722: 00958b30 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 20721: 009ab6e4 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 20722: 00958a20 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 20723: 002b4388 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 20724: 009ed814 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 20724: 009ed704 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 20725: 014e1e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 20726: 006c2174 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 20727: 014d6d88 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 20728: 014e888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 20729: 00a3bc88 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 20729: 00a3bb78 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 20730: 014e49a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 20731: 00b3b574 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ - 20732: 0081cf6c 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macuw │ │ │ │ + 20731: 00b3b464 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 20732: 0081ce60 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macuw │ │ │ │ 20733: 0036c014 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 20734: 014ead50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 20735: 0151b266 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 20736: 0151b9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 20737: 00964e74 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 20738: 00b93274 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 20739: 0082ca38 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ - 20740: 00917344 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 20741: 00962eec 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 20737: 00964d64 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 20738: 00b93164 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 20739: 0082c92c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ + 20740: 00917234 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 20741: 00962ddc 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 20742: 014f4240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 20743: 0151d170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 20744: 008f6038 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 20744: 008f5f28 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 20745: 014efc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 20746: 0151d890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 20747: 00b9fcf8 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 20747: 00b9fbe8 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 20748: 0151c17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 20749: 00919580 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 20749: 00919470 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 20750: 014ebbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 20751: 014e4b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 20752: 005ca65c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 20753: 014f4bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 20754: 0151b272 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 20755: 014deeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 20756: 014ecdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 20757: 0151d512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 20758: 013bca24 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 20759: 014e8b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ - 20760: 00dadd18 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ + 20760: 00dadc08 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ 20761: 002cbc4c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 20762: 014f1cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 20763: 0151ca82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 20764: 004dc160 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 20765: 00b33a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20765: 00b33954 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 20766: 014e51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 20767: 00700230 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 20768: 00dafff0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 20769: 0091fbf4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 20770: 00d1c8b0 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 20768: 00dafee0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 20769: 0091fae4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 20770: 00d1c7a0 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 20771: 0151b366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 20772: 009bd384 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 20773: 00aa3e68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 20772: 009bd274 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 20773: 00aa3d58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 20774: 0144f00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u64 │ │ │ │ 20775: 014e2d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 20776: 00372afc 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 20777: 00d1c8ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 20777: 00d1c79c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 20778: 0151b76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_DSTATE │ │ │ │ 20779: 0151c2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 20780: 014ef674 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 20781: 00ae6798 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 20781: 00ae6688 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 20782: 004ee770 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 20783: 0151c85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 20784: 009ffeb0 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 20784: 009ffda0 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 20785: 0151d89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 20786: 006c72c4 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 20787: 00ac2aa4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 20788: 00b7ad50 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 20787: 00ac2994 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 20788: 00b7ac40 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 20789: 014e6940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 20790: 0151ce68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 20791: 00bae1f8 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 20791: 00bae0e8 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 20792: 00318f04 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 20793: 00b18b64 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 20793: 00b18a54 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 20794: 007087c8 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 20795: 014ef524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ 20796: 01512b63 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 20797: 014f4adc 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 20798: 00d1c760 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 20798: 00d1c650 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 20799: 006c3540 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 20800: 0151ce06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 20801: 014e0854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 20802: 0091707c 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 20802: 00916f6c 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 20803: 006b6354 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 20804: 0151d932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20805: 0151c33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 20806: 008b59a0 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 20807: 00b7ceb0 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 20808: 00afcbc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 20806: 008b5890 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 20807: 00b7cda0 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 20808: 00afcab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 20809: 002d82dc 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 20810: 014f50c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 20811: 01429230 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcb │ │ │ │ - 20812: 0091f8b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 20812: 0091f7a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 20813: 0143d708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_sh │ │ │ │ 20814: 0151d37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 20815: 00a819e4 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 20815: 00a818d4 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 20816: 00489284 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 20817: 014ef374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 20818: 014e22dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 20819: 00bad564 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 20819: 00bad454 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 20820: 014f4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 20821: 0151c416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ 20822: 01429338 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcl │ │ │ │ - 20823: 00aa2b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 20824: 00b62598 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 20825: 00918eb8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 20826: 008dcd8c 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 20827: 00ad855c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 20823: 00aa29f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 20824: 00b62488 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 20825: 00918da8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 20826: 008dcc7c 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 20827: 00ad844c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 20828: 0151d62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 20829: 014f4784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 20830: 004890bc 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 20831: 00ad3834 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 20832: 008f8f64 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 20831: 00ad3724 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 20832: 008f8e54 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 20833: 014dd240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 20834: 006b5514 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 20835: 0151ba06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 20836: 00b89ef8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 20837: 00b3a9c8 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 20836: 00b89de8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 20837: 00b3a8b8 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 20838: 013b81c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 20839: 014292b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcw │ │ │ │ - 20840: 00affce0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 20841: 00b39d7c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 20842: 00a88d14 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 20840: 00affbd0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 20841: 00b39c6c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 20842: 00a88c04 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 20843: 014e1674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 20844: 009ed36c 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 20844: 009ed25c 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 20845: 0151cd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 20846: 00ae18a0 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 20846: 00ae1790 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 20847: 0151b2a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 20848: 002cfa74 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 20849: 007977d8 656 FUNC GLOBAL DEFAULT 12 fp_exception_el │ │ │ │ - 20850: 0084f4c8 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ + 20850: 0084f3bc 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ 20851: 0151dcb8 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 20852: 0036eb9c 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 20853: 0093e84c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 20853: 0093e73c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 20854: 00799b28 272 FUNC GLOBAL DEFAULT 12 access_tvm_trvm │ │ │ │ 20855: 014f3ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 20856: 0151c67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 20857: 00ad377c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 20857: 00ad366c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 20858: 0151c516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 20859: 0095daf4 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 20859: 0095d9e4 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 20860: 0151d576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTVOFF_WRITE_DSTATE │ │ │ │ 20861: 014e6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 20862: 00931934 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 20862: 00931824 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 20863: 0151cf6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 20864: 0151ca72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 20865: 00a19b70 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 20865: 00a19a60 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 20866: 0151cbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 20867: 0151d6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 20868: 00996070 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 20869: 00919778 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 20870: 00b1d4c4 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 20868: 00995f60 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 20869: 00919668 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 20870: 00b1d3b4 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 20871: 014f24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 20872: 00acafd0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 20872: 00acaec0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 20873: 014e822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 20874: 0151d1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 20875: 002b696c 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 20876: 00319834 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 20877: 0151bea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 20878: 014e1294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 20879: 0097b5a0 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ - 20880: 0083d750 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ + 20879: 0097b490 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 20880: 0083d644 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ 20881: 014e56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 20882: 0151c046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 20883: 0151ca16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 20884: 014e9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 20885: 005cc970 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 20886: 009633dc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 20886: 009632cc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 20887: 0151cb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 20888: 014dca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 20889: 00aa36dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 20889: 00aa35cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 20890: 0151b814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 20891: 0083d8d8 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ - 20892: 00b0f1a0 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 20891: 0083d7cc 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ + 20892: 00b0f090 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 20893: 006e44c4 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 20894: 01446138 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmull_q │ │ │ │ 20895: 0151b2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 20896: 00b774f8 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 20896: 00b773e8 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 20897: 0151d55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 20898: 014e99cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 20899: 0151b2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 20900: 00b07cec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 20900: 00b07bdc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 20901: 014f29ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 20902: 014f2a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 20903: 009955d4 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 20903: 009954c4 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 20904: 002db09c 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 20905: 00a93408 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 20906: 00b32f0c 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 20907: 0081a0a8 300 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ - 20908: 00964070 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 20905: 00a932f8 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 20906: 00b32dfc 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 20907: 00819f9c 300 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ + 20908: 00963f60 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 20909: 014ee5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 20910: 014e6bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 20911: 009b6010 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 20912: 00afd29c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 20911: 009b5f00 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 20912: 00afd18c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 20913: 0151b884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 20914: 013bd280 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 20915: 00b356a8 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 20915: 00b35598 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 20916: 006fc9ec 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ - 20917: 00870540 192 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ + 20917: 00870430 192 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ 20918: 014e7fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 20919: 014e978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 20920: 00b1c1fc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 20921: 00b70388 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 20922: 00adeb3c 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 20920: 00b1c0ec 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 20921: 00b70278 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 20922: 00adea2c 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 20923: 0151c80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 20924: 014eb140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ - 20925: 008dbbd4 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 20925: 008dbac4 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 20926: 0151bc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 20927: 014dfacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ALL_EVENT │ │ │ │ - 20928: 00aa24e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 20929: 00937010 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 20928: 00aa23d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 20929: 00936f00 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 20930: 0151d544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 20931: 014f5280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 20932: 014e5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 20933: 0151b4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 20934: 013bc334 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 20935: 00baf9e8 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 20935: 00baf8d8 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 20936: 0151bba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ - 20937: 008703e8 172 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ + 20937: 008702d8 172 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ 20938: 0151bf50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 20939: 002bc0b0 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 20940: 014f2494 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 20941: 014e78f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 20942: 0092d260 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 20942: 0092d150 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 20943: 0066c320 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 20944: 008bd444 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 20945: 00a443f4 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 20944: 008bd334 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 20945: 00a442e4 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 20946: 0151d862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 20947: 008f91c4 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 20947: 008f90b4 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 20948: 014ecc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 20949: 014f2328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 20950: 00981dc0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 20950: 00981cb0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 20951: 01456284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizd │ │ │ │ - 20952: 00a33290 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 20952: 00a33180 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 20953: 0145638c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizh │ │ │ │ 20954: 004044d8 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 20955: 00b51abc 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 20955: 00b519ac 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 20956: 002c5758 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 20957: 00842184 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ - 20958: 00b11994 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 20957: 00842078 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ + 20958: 00b11884 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 20959: 014ed7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 20960: 00ab0018 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 20960: 00aaff08 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 20961: 0151c876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 20962: 00a049c0 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 20962: 00a048b0 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 20963: 0151d12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ - 20964: 00860300 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ + 20964: 008601f0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ 20965: 014e0de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 20966: 00b2e948 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 20967: 00b3f99c 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 20968: 00a27f78 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ - 20969: 00861158 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ + 20966: 00b2e838 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 20967: 00b3f88c 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 20968: 00a27e68 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 20969: 00861048 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ 20970: 0151b872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 20971: 014e959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 20972: 008603d8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ + 20972: 008602c8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ 20973: 01456308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizs │ │ │ │ - 20974: 00a93554 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 20975: 008422dc 336 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ - 20976: 0090e34c 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 20974: 00a93444 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 20975: 008421d0 336 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ + 20976: 0090e23c 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 20977: 014e8c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 20978: 0083da3c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ - 20979: 00b466d0 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 20978: 0083d930 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ + 20979: 00b465c0 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 20980: 014efc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 20981: 014f5330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ - 20982: 0083db80 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ + 20982: 0083da74 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ 20983: 006e66c8 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 20984: 014f0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 20985: 00aa5c18 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 20986: 00b265e0 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 20985: 00aa5b08 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 20986: 00b264d0 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 20987: 014eb0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ - 20988: 008604c0 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ + 20988: 008603b0 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ 20989: 0151b5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 20990: 00991614 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 20991: 00b88304 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 20990: 00991504 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 20991: 00b881f4 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 20992: 014e0d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 20993: 0151c988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 20994: 0151b99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 20995: 014e9aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 20996: 008e3f00 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 20997: 00830e74 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ - 20998: 00ae1674 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 20996: 008e3df0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 20997: 00830d68 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ + 20998: 00ae1564 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 20999: 014ee3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 21000: 014f2308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 21001: 00b2ba8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 21001: 00b2b97c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 21002: 014e1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 21003: 0151b464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ - 21004: 00830f30 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ + 21004: 00830e24 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ 21005: 006de958 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 21006: 00ab6528 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 21007: 00b81344 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 21006: 00ab6418 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 21007: 00b81234 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 21008: 0151d3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 21009: 008b5e2c 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 21010: 00b8d10c 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 21009: 008b5d1c 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 21010: 00b8cffc 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 21011: 006b60fc 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 21012: 0151b732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 21013: 014e4bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 21014: 014f0118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 21015: 00b297e4 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 21015: 00b296d4 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 21016: 0151d0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 21017: 004dc624 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 21018: 0151bbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 21019: 00b5162c 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 21019: 00b5151c 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 21020: 014ebd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 21021: 006b998c 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 21022: 00831020 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ + 21022: 00830f14 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ 21023: 0151c86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ 21024: 0142b8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdswl │ │ │ │ - 21025: 00ae09d0 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 21025: 00ae08c0 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 21026: 01415bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 21027: 00685c8c 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 21028: 014e87fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 21029: 014de09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 21030: 002d9718 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ 21031: 014529cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s16 │ │ │ │ - 21032: 00a00018 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 21032: 009fff08 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 21033: 014f2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 21034: 002df9ec 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 21035: 014dcc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 21036: 014e14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 21037: 0151be20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 21038: 014f1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 21039: 014edd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ - 21040: 00836d30 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ + 21040: 00836c24 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ 21041: 0151bc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 21042: 002be3e8 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 21043: 014e866c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ 21044: 0151bf02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_DSTATE │ │ │ │ - 21045: 00b67098 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 21046: 00b38268 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 21047: 008dd468 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 21048: 00baf5a0 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 21045: 00b66f88 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 21046: 00b38158 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 21047: 008dd358 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 21048: 00baf490 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 21049: 0151b24b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 21050: 008b6974 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 21050: 008b6864 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 21051: 014edd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 21052: 014f43e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 21053: 01426c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsubaddx │ │ │ │ 21054: 014f3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 21055: 0151c234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 21056: 009ecd90 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 21057: 00aa3cf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 21056: 009ecc80 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 21057: 00aa3be8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 21058: 00716b98 404 FUNC GLOBAL DEFAULT 12 arm_cpu_get_phys_page_attrs_debug │ │ │ │ 21059: 014e7450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 21060: 007073d4 140 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 21061: 006b5340 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 21062: 00836e5c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ - 21063: 0083e830 144 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ - 21064: 00ad809c 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 21065: 00912860 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 21062: 00836d50 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ + 21063: 0083e724 144 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ + 21064: 00ad7f8c 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 21065: 00912750 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 21066: 014e6be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 21067: 006dfca8 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 21068: 003f8b8c 224 FUNC GLOBAL DEFAULT 12 pmbus_receive_block │ │ │ │ 21069: 007af61c 96 FUNC GLOBAL DEFAULT 12 gen_gvec_clt0 │ │ │ │ 21070: 006e9850 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 21071: 00934880 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 21072: 009735b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 21073: 00b7e4e4 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 21074: 00b5f79c 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 21075: 009d992c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 21076: 00970e1c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 21077: 00b3d600 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 21071: 00934770 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 21072: 009734a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 21073: 00b7e3d4 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 21074: 00b5f68c 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 21075: 009d981c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 21076: 00970d0c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 21077: 00b3d4f0 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 21078: 014ddf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 21079: 0144e6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cgt_f32 │ │ │ │ 21080: 014df1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 21081: 014e6930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 21082: 002cea58 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 21083: 00aa2fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 21083: 00aa2e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 21084: 014e9d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 21085: 00ad85cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 21086: 008b5db8 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 21085: 00ad84bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 21086: 008b5ca8 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 21087: 0036c66c 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 21088: 00b4509c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 21088: 00b44f8c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 21089: 004891c8 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 21090: 014efe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ - 21091: 00816828 224 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ + 21091: 0081671c 224 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ 21092: 007032bc 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ - 21093: 00830c58 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ + 21093: 00830b4c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ 21094: 0144f744 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u8 │ │ │ │ - 21095: 008475c8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ + 21095: 008474bc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ 21096: 0151c688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 21097: 014ed968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 21098: 002cfd10 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 21099: 00830cf4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ - 21100: 00ba3aa4 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 21099: 00830be8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ + 21100: 00ba3994 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 21101: 014e5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 21102: 009d28e0 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 21102: 009d27d0 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 21103: 0060d610 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 21104: 00489018 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 21105: 00630324 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 21106: 014e825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 21107: 014e393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ - 21108: 0084f734 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ - 21109: 0084787c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ + 21108: 0084f628 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ + 21109: 00847770 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ 21110: 014dd1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 21111: 0151bf54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 21112: 0151baaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 21113: 00849e50 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ - 21114: 00b2cc08 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 21115: 00ae83d4 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 21116: 00830db8 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ + 21113: 00849d44 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ + 21114: 00b2caf8 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 21115: 00ae82c4 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 21116: 00830cac 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ 21117: 014528c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s32 │ │ │ │ - 21118: 00925e18 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 21119: 00b13ef8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 21118: 00925d08 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 21119: 00b13de8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 21120: 0054bc84 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 21121: 00ab2e4c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 21121: 00ab2d3c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 21122: 0150a7d8 4 OBJECT GLOBAL DEFAULT 25 cpu_CF │ │ │ │ - 21123: 0094fc0c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 21123: 0094fafc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 21124: 0030fbec 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 21125: 0151cc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 21126: 006a3ef0 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 21127: 009e1620 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 21127: 009e1510 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 21128: 0151d038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 21129: 004880fc 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 21130: 0151c922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 21131: 002c8538 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 21132: 007014ac 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 21133: 0151bc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 21134: 014f8d94 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 21135: 014ea58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 21136: 002c02c4 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 21137: 00b7a800 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 21137: 00b7a6f0 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 21138: 0151d52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 21139: 014e71c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 21140: 0151d918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ - 21141: 00955a10 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 21141: 00955900 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 21142: 014e3cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 21143: 00955a50 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 21144: 00b3a88c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 21143: 00955940 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 21144: 00b3a77c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 21145: 0151d126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 21146: 00955a98 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 21147: 00955c00 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 21148: 00955c58 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 21146: 00955988 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 21147: 00955af0 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 21148: 00955b48 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 21149: 014ed758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 21150: 014f0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 21151: 00955cb8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 21152: 00920a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 21151: 00955ba8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 21152: 00920960 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 21153: 0151d332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 21154: 014f06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 21155: 008dd448 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 21155: 008dd338 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 21156: 0151cd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 21157: 009968e8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 21157: 009967d8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 21158: 014ed7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 21159: 0151c54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 21160: 014f0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 21161: 014ea59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 21162: 00b37a74 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 21162: 00b37964 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 21163: 014535a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tbl │ │ │ │ 21164: 0151bb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 21165: 0031c2ec 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 21166: 00ae47e8 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 21166: 00ae46d8 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 21167: 014e4a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 21168: 0151d792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21169: 00912924 44 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 21170: 00823194 116 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ + 21169: 00912814 44 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 21170: 00823088 116 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ 21171: 014ebfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 21172: 00a83620 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 21173: 008fe420 856 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 21172: 00a83510 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 21173: 008fe310 856 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 21174: 0151b2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 21175: 00ae910c 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 21176: 009c0908 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 21175: 00ae8ffc 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 21176: 009c07f8 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 21177: 014ea4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 21178: 014e35fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ - 21179: 0085a064 232 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ + 21179: 00859f54 232 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ 21180: 014ed428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 21181: 00b1530c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 21181: 00b151fc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 21182: 014e7870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 21183: 014f1254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 21184: 006abd68 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 21185: 0151d69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 21186: 0084e424 552 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ + 21186: 0084e318 552 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ 21187: 00381244 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 21188: 014432d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usmmla_b │ │ │ │ - 21189: 0084f854 100 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ + 21189: 0084f748 100 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ 21190: 014dff38 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 21191: 00b272a8 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 21192: 00984398 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 21191: 00b27198 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 21192: 00984288 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 21193: 014eb030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 21194: 014ee130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 21195: 006b6174 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 21196: 00b28368 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 21197: 009f0c94 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 21196: 00b28258 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 21197: 009f0b84 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 21198: 014278ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vesb │ │ │ │ 21199: 014f1224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 21200: 014e73f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 21201: 013bd02c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 21202: 00654508 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 21203: 00950e08 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 21203: 00950cf8 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 21204: 0151bebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 21205: 014e883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 21206: 0143031c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sb │ │ │ │ - 21207: 00851c30 108 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ + 21207: 00851b24 108 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ 21208: 014ea62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 21209: 00ba0f98 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 21210: 00823168 44 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ - 21211: 008a87a4 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 21209: 00ba0e88 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 21210: 0082305c 44 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ + 21211: 008a8694 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 21212: 0151b33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 21213: 008f4620 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 21213: 008f4510 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 21214: 0151c108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 21215: 0096b33c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 21215: 0096b22c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 21216: 0151bf74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 21217: 006fb478 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 21218: 01430298 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sh │ │ │ │ 21219: 006b3c04 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 21220: 0052a794 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 21221: 006b55a4 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 21222: 00b17b0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 21222: 00b179fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 21223: 0151c1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 21224: 0151b277 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 21225: 0151ca9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 21226: 0151bb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 21227: 00995568 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 21228: 009b0a90 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 21229: 00b3b81c 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 21227: 00995458 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 21228: 009b0980 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 21229: 00b3b70c 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 21230: 0144bf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosszh │ │ │ │ 21231: 0144e9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s8 │ │ │ │ - 21232: 009c0658 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 21232: 009c0548 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 21233: 014e351c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 21234: 0091e688 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 21235: 00925ef8 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 21236: 00b5f9ac 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 21234: 0091e578 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 21235: 00925de8 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 21236: 00b5f89c 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 21237: 00716d80 1624 FUNC GLOBAL DEFAULT 12 arm_handle_psci_call │ │ │ │ 21238: 0151ddf9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 21239: 014288e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulshw │ │ │ │ 21240: 002f37bc 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 21241: 014f4774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 21242: 014de8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 21243: 014f1284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 21244: 014df42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 21245: 00aec4e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 21245: 00aec3d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 21246: 0151d186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 21247: 009ffda8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 21248: 00918590 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 21247: 009ffc98 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 21248: 00918480 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 21249: 0151c1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 21250: 00acd3ac 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 21250: 00acd29c 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 21251: 0032413c 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 21252: 00b73054 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 21253: 00b65c18 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 21252: 00b72f44 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 21253: 00b65b08 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 21254: 0151cc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 21255: 014e56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 21256: 014527bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s64 │ │ │ │ - 21257: 0091fda0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 21257: 0091fc90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 21258: 004c08ac 788 FUNC GLOBAL DEFAULT 12 lan9118_phy_write │ │ │ │ 21259: 0151c53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 21260: 003f640c 208 FUNC GLOBAL DEFAULT 12 pca954x_i2c_get_bus │ │ │ │ 21261: 0151c20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 21262: 006e5f50 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 21263: 0151caf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 21264: 0069cb1c 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 21265: 009968e0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 21266: 009a7670 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 21265: 009967d0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 21266: 009a7560 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 21267: 014f0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 21268: 0091e394 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 21268: 0091e284 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 21269: 0056fda8 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 21270: 014edf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 21271: 014ebdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 21272: 014f50e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 21273: 014f22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 21274: 0084dab0 488 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ - 21275: 00b88504 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 21276: 00929d28 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ - 21277: 00850464 396 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ + 21274: 0084d9a4 488 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ + 21275: 00b883f4 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 21276: 00929c18 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 21277: 00850358 396 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ 21278: 014eee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 21279: 002d8214 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 21280: 014dca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 21281: 0151d43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 21282: 009ffb00 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 21282: 009ff9f0 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 21283: 0151c944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 21284: 0151cca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 21285: 006f2bf8 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 21286: 008dc8b8 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 21286: 008dc7a8 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 21287: 0041b728 776 FUNC GLOBAL DEFAULT 12 gic_init_irqs_and_mmio │ │ │ │ - 21288: 00b1cf14 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 21288: 00b1ce04 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 21289: 0143010c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_ub │ │ │ │ 21290: 014eb7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 21291: 0151c0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 21292: 0151b5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ - 21293: 00853600 432 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ + 21293: 008534f4 432 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ 21294: 0151d300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 21295: 00958f80 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 21295: 00958e70 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 21296: 014dddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 21297: 006bc8cc 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 21298: 0151bdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 21299: 0151bc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ 21300: 01430088 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_uh │ │ │ │ - 21301: 00aa38a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 21301: 00aa3798 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 21302: 002b8038 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 21303: 0083e2a8 252 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ - 21304: 009eb9a0 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 21303: 0083e19c 252 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ + 21304: 009eb890 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 21305: 0151c460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 21306: 0151cdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 21307: 014e65a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 21308: 0151ba7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 21309: 014ed808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 21310: 0151b912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 21311: 014f0bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 21312: 00b5d528 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 21313: 008ecd10 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 21312: 00b5d418 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 21313: 008ecc00 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 21314: 0066e4c4 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 21315: 00b0be88 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 21315: 00b0bd78 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 21316: 0151d140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 21317: 0151c336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 21318: 0151cc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 21319: 007b73d0 136 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ - 21320: 009b7290 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 21319: 007b73f0 136 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ + 21320: 009b7180 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 21321: 014f5580 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 21322: 00383b18 52 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_enc │ │ │ │ 21323: 0142b018 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnb │ │ │ │ 21324: 0151c644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 21325: 014eac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 21326: 014e1354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 21327: 003298bc 316 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 21328: 00825e34 1384 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ - 21329: 00a64060 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 21328: 00825d28 1384 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ + 21329: 00a63f50 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 21330: 01425d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshl │ │ │ │ - 21331: 00af8088 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 21331: 00af7f78 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 21332: 00630e68 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 21333: 00b1d358 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 21333: 00b1d248 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 21334: 014f1eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 21335: 014f09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 21336: 00b0c2fc 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 21337: 00927dd4 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 21336: 00b0c1ec 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 21337: 00927cc4 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 21338: 013ba444 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 21339: 014e3b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 21340: 0142b330 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnl │ │ │ │ 21341: 006c07f4 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 21342: 014e6cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 21343: 014e2be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 21344: 0151d4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 21345: 00955578 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 21345: 00955468 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 21346: 014dd4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 21347: 00bad4e0 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 21347: 00bad3d0 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 21348: 014ea76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 21349: 014e1134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 21350: 014e8c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 21351: 008f8944 112 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 21351: 008f8834 112 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 21352: 0142b1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnw │ │ │ │ 21353: 007aea18 108 FUNC GLOBAL DEFAULT 12 gen_urshr32_i32 │ │ │ │ 21354: 0151cd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 21355: 0151c5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 21356: 014eb110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ 21357: 014ee5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 21358: 00839374 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ + 21358: 00839268 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ 21359: 0151ca5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 21360: 00b42290 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 21361: 0095bae0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 21360: 00b42180 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 21361: 0095b9d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 21362: 014dccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ - 21363: 0082b35c 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ + 21363: 0082b250 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ 21364: 0151d3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 21365: 009eb15c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 21365: 009eb04c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 21366: 0144de00 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesmc │ │ │ │ - 21367: 00839410 216 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ - 21368: 00b8b2d8 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 21367: 00839304 216 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ + 21368: 00b8b1c8 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 21369: 0151be14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ - 21370: 0083292c 292 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ + 21370: 00832820 292 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ 21371: 002c07c4 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ - 21372: 0082639c 1456 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ + 21372: 00826290 1456 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ 21373: 014e96cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 21374: 0151b2a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 21375: 009b0bc0 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 21375: 009b0ab0 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 21376: 01392e1c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 21377: 004e0030 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 21378: 0151c172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 21379: 01413190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 21380: 00b82ba0 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 21381: 009190e8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 21382: 008f9e90 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 21383: 00b012e4 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 21380: 00b82a90 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 21381: 00918fd8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 21382: 008f9d80 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 21383: 00b011d4 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 21384: 0028b344 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 21385: 00832a50 344 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ - 21386: 008f24b0 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ - 21387: 0082b440 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ + 21385: 00832944 344 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ + 21386: 008f23a0 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 21387: 0082b334 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ 21388: 0151b52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 21389: 014e7a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 21390: 0048d658 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 21391: 014e811c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 21392: 003e8c04 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 21393: 008c5908 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 21393: 008c57f8 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 21394: 014e77f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 21395: 008394e8 184 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ - 21396: 00af40f4 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 21395: 008393dc 184 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ + 21396: 00af3fe4 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 21397: 014f47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 21398: 00a13934 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 21398: 00a13824 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 21399: 014f2adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 21400: 014e5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 21401: 013c7108 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 21402: 0036e990 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 21403: 0151d50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 21404: 002d087c 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 21405: 0086bb40 164 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ - 21406: 00b15400 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 21405: 0086ba30 164 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ + 21406: 00b152f0 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 21407: 0074bfd0 8 FUNC GLOBAL DEFAULT 12 omap_mpuio_in_get │ │ │ │ 21408: 014f4624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 21409: 00832ba8 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ - 21410: 00abe178 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 21409: 00832a9c 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ + 21410: 00abe068 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 21411: 0151bca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 21412: 00288450 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 21413: 003c89a4 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 21414: 0151b25a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 21415: 0151b6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 21416: 0151b4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 21417: 013bcbe0 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 21418: 0151d4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 21419: 0151baf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 21420: 014dd1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 21421: 002b6854 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 21422: 0151cf76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 21423: 014e1104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 21424: 008ec8fc 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 21424: 008ec7ec 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 21425: 014e9e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 21426: 014f3608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 21427: 002cf11c 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 21428: 0151d834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 21429: 00a396d8 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 21429: 00a395c8 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 21430: 002e030c 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 21431: 0151c16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 21432: 00b62858 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 21432: 00b62748 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 21433: 0151d6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 21434: 0151c6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 21435: 00b7a874 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 21436: 00b28e04 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 21435: 00b7a764 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 21436: 00b28cf4 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 21437: 00327530 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 21438: 0048f790 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 21439: 014e3dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 21440: 00ad57c4 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 21440: 00ad56b4 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 21441: 0144dc74 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1c │ │ │ │ 21442: 0151b42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 21443: 00ab5354 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 21443: 00ab5244 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 21444: 014dcd78 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 21445: 0142896c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulslw │ │ │ │ 21446: 0151d1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 21447: 00aa52e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 21447: 00aa51d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 21448: 0151b40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 21449: 0151beb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 21450: 0151c960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 21451: 0151c29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 21452: 002db294 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ 21453: 0144dae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1h │ │ │ │ - 21454: 00a27bb0 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 21454: 00a27aa0 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 21455: 002e3d48 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 21456: 00b45ae8 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 21456: 00b459d8 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 21457: 014e1ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 21458: 002c6da4 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 21459: 00ae6684 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 21459: 00ae6574 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 21460: 00347e64 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 21461: 014e6060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ - 21462: 0082db3c 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ + 21462: 0082da30 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ 21463: 006a68cc 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 21464: 0144db6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1m │ │ │ │ 21465: 0151bde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 21466: 00af2b58 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 21466: 00af2a48 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 21467: 0144dbf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1p │ │ │ │ - 21468: 0095ba40 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 21468: 0095b930 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 21469: 006a6584 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 21470: 0151b3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 21471: 014e9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 21472: 0082dbc0 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ - 21473: 0092a5e8 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 21472: 0082dab4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ + 21473: 0092a4d8 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 21474: 01512b5d 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 21475: 0084af20 212 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ - 21476: 00b32088 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 21475: 0084ae14 212 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ + 21476: 00b31f78 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 21477: 014f38a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 21478: 002b81b8 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 21479: 0151bc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 21480: 0151d798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 21481: 00b98858 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ - 21482: 00839140 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ + 21481: 00b98748 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 21482: 00839034 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ 21483: 0151b4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 21484: 0151d27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 21485: 00ae89f8 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 21485: 00ae88e8 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 21486: 014eadc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 21487: 005c8df4 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 21488: 0091b6d8 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 21488: 0091b5c8 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 21489: 0151bafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 21490: 00dd86a4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 21490: 00dd857c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 21491: 014db80c 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 21492: 0151cb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 21493: 0070e598 168 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 21494: 003262b4 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ - 21495: 008391e4 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ + 21495: 008390d8 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ 21496: 0141310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 21497: 00ae0dd8 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 21497: 00ae0cc8 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 21498: 014e5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 21499: 0151d06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 21500: 0078ae54 376 FUNC GLOBAL DEFAULT 12 arm_singlestep_active │ │ │ │ - 21501: 0081c51c 60 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ + 21501: 0081c410 60 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ 21502: 006dcb00 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 21503: 00a990cc 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 21503: 00a98fbc 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 21504: 0151d628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 21505: 0151c13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 21506: 014ed068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 21507: 0082dc6c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ - 21508: 00b28d10 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 21509: 00aef778 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 21507: 0082db60 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ + 21508: 00b28c00 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 21509: 00aef668 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 21510: 0151bbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 21511: 0151c238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 21512: 00ad1ce8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 21512: 00ad1bd8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 21513: 0151b626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 21514: 00a280a4 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 21515: 008dcc24 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 21514: 00a27f94 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 21515: 008dcb14 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 21516: 00dec88c 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 21517: 0151d584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 21518: 0151b8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ - 21519: 0083c970 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ - 21520: 008392b8 188 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ + 21519: 0083c864 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ + 21520: 008391ac 188 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ 21521: 014f21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 21522: 014e0380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 21523: 014e807c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 21524: 009d0120 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 21524: 009d0010 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 21525: 0151d208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 21526: 014e882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ - 21527: 0083cbb4 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ + 21527: 0083caa8 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ 21528: 014e27d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 21529: 009ed77c 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 21529: 009ed66c 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 21530: 014f0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 21531: 00917ebc 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 21531: 00917dac 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 21532: 014f1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ - 21533: 008514c8 88 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ + 21533: 008513bc 88 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ 21534: 006ba180 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 21535: 01415c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 21536: 00b41d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 21536: 00b41c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 21537: 0151c30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 21538: 0151b8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 21539: 00a19a44 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 21540: 008dcad8 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 21539: 00a19934 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 21540: 008dc9c8 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 21541: 0151c64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 21542: 00997998 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 21542: 00997888 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 21543: 0151d236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 21544: 0151b5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 21545: 0151d53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 21546: 0151d172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 21547: 0151c3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 21548: 00909414 540 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 21548: 00909304 540 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 21549: 00795e24 144 FUNC GLOBAL DEFAULT 12 cpsr_read │ │ │ │ 21550: 014e0814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 21551: 009ef0b4 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 21551: 009eefa4 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 21552: 002a2330 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 21553: 014e8a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 21554: 009fa670 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 21555: 00afcdf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 21554: 009fa560 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 21555: 00afcce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 21556: 0151c2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 21557: 0151ba3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 21558: 014e9f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 21559: 0045c13c 560 FUNC GLOBAL DEFAULT 12 omap_clk_init │ │ │ │ 21560: 0151b374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 21561: 0151c5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 21562: 0151be78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 21563: 014e27e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 21564: 00b723ec 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 21565: 00b110e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 21566: 0090e490 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 21564: 00b722dc 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 21565: 00b10fd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 21566: 0090e380 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 21567: 0040bc5c 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 21568: 0151cd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 21569: 00b59498 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ - 21570: 0082dd08 124 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ + 21569: 00b59388 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 21570: 0082dbfc 124 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ 21571: 002c6b48 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 21572: 0151c11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 21573: 00abf4c8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 21574: 008c486c 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 21575: 00b8f7e8 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ - 21576: 0084b314 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ + 21573: 00abf3b8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 21574: 008c475c 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 21575: 00b8f6d8 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 21576: 0084b208 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ 21577: 0151cd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 21578: 0151ba44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 21579: 0082dd84 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ - 21580: 00af39b8 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 21581: 0091ee28 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 21579: 0082dc78 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ + 21580: 00af38a8 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 21581: 0091ed18 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 21582: 014ee3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 21583: 0151d8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21584: 002d6bd0 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 21585: 014f1558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 21586: 00ad32d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 21587: 00b00914 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 21586: 00ad31c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 21587: 00b00804 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 21588: 0151bf66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 21589: 014ed118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 21590: 0151b840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 21591: 0151b2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 21592: 0151b97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 21593: 009910e0 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 21593: 00990fd0 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 21594: 0151c0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 21595: 00d400ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 21595: 00d3ff9c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 21596: 0142b120 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsb │ │ │ │ 21597: 0151d7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21598: 0151ca24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ 21599: 014f13c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 21600: 014eb768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 21601: 00b9670c 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 21602: 0082de30 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ - 21603: 00af1750 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 21604: 00b2defc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 21601: 00b965fc 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 21602: 0082dd24 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ + 21603: 00af1640 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 21604: 00b2ddec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 21605: 012ef8a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 21606: 013bd644 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 21607: 00aeb670 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 21607: 00aeb560 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 21608: 0151d916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 21609: 014dd9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 21610: 0151b7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_READ_MMIO_DSTATE │ │ │ │ 21611: 0151bf84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ 21612: 0142b438 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsl │ │ │ │ - 21613: 00b3ae3c 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 21614: 00b40fdc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 21613: 00b3ad2c 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 21614: 00b40ecc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 21615: 0151d3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 21616: 0151c8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 21617: 014f4858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 21618: 014f1cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 21619: 014f8669 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ - 21620: 0083cdb4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ + 21620: 0083cca8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ 21621: 014e1b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 21622: 0151c708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 21623: 014f1e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 21624: 014f5568 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 21625: 002c6dc4 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 21626: 00987c6c 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 21627: 00b8ce68 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 21628: 0083cf68 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ - 21629: 00ab4594 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 21626: 00987b5c 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 21627: 00b8cd58 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 21628: 0083ce5c 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ + 21629: 00ab4484 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 21630: 0142b2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsw │ │ │ │ - 21631: 00828bb4 248 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ + 21631: 00828aa8 248 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ 21632: 0151c842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 21633: 0151be5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 21634: 00b3f30c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 21635: 008c3fa4 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 21634: 00b3f1fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 21635: 008c3e94 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 21636: 0151b650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 21637: 00ad2cb0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 21637: 00ad2ba0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 21638: 014ed598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 21639: 00aec14c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 21639: 00aec03c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 21640: 0151b586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 21641: 009e5170 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 21641: 009e5060 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 21642: 0151ba9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 21643: 01413088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 21644: 00428a80 468 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_vlpi │ │ │ │ 21645: 006e69b8 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 21646: 0091d34c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 21646: 0091d23c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 21647: 0051f99c 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 21648: 0062e250 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 21649: 014f00b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 21650: 014e2628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 21651: 00b6c590 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 21651: 00b6c480 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 21652: 0151caae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 21653: 002d6c38 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 21654: 014edf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ - 21655: 0086e5e4 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ - 21656: 00b2c93c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 21657: 00b5b480 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 21655: 0086e4d4 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ + 21656: 00b2c82c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 21657: 00b5b370 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 21658: 0151ce0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 21659: 0151d784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 21660: 014e3c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 21661: 014ed0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 21662: 00ae9428 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 21662: 00ae9318 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 21663: 014e7880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 21664: 01444668 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_d │ │ │ │ 21665: 014ef1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 21666: 0151b33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 21667: 0151cb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 21668: 014df1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 21669: 01512b72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 21670: 004dfcf8 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 21671: 007070a0 400 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 21672: 00d1c38c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 21672: 00d1c27c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 21673: 0151d0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ 21674: 01444770 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_h │ │ │ │ - 21675: 00975a48 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 21675: 00975938 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 21676: 014e863c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 21677: 007081ec 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 21678: 00343cf0 60 FUNC GLOBAL DEFAULT 12 wm8750_dac_buffer │ │ │ │ 21679: 0144ae0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_d │ │ │ │ 21680: 00428110 132 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_lpi │ │ │ │ 21681: 014f0108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 21682: 0151b84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 21683: 0068af08 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 21684: 0151d5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 21685: 00410b4c 84 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 21686: 0144af98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_h │ │ │ │ 21687: 014de284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 21688: 014de8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 21689: 00667fe0 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 21690: 00ac8e0c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 21690: 00ac8cfc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 21691: 014446ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_s │ │ │ │ 21692: 014eea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 21693: 0151ce86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 21694: 00aceda4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 21694: 00acec94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 21695: 014dd610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 21696: 0151d070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 21697: 0151d17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 21698: 007350cc 52 FUNC GLOBAL DEFAULT 12 npcm7xx_load_kernel │ │ │ │ 21699: 0150a7d0 4 OBJECT GLOBAL DEFAULT 25 cpu_NF │ │ │ │ - 21700: 00928e48 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 21700: 00928d38 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 21701: 0151b772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 21702: 00404078 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 21703: 00956900 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 21703: 009567f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 21704: 0151d822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 21705: 013bd0f0 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 21706: 014eff48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 21707: 00412ff4 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 21708: 0031ad20 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ - 21709: 00835ecc 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ + 21709: 00835dc0 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ 21710: 0142b09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addub │ │ │ │ 21711: 0151c588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 21712: 014e219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ 21713: 0144af14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_s │ │ │ │ - 21714: 00997880 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 21714: 00997770 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 21715: 0151b8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ - 21716: 0081ced8 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muluhw │ │ │ │ + 21716: 0081cdcc 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muluhw │ │ │ │ 21717: 0151baa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 21718: 00b77608 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 21718: 00b774f8 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 21719: 014e5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 21720: 0151b754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_WRITE_DSTATE │ │ │ │ - 21721: 00835f38 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ - 21722: 00dbdbc4 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ - 21723: 00aa9308 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 21721: 00835e2c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ + 21722: 00dbdab4 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ + 21723: 00aa91f8 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 21724: 0151c2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 21725: 0142b3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addul │ │ │ │ 21726: 002c9574 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 21727: 014e60c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 21728: 0060c488 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 21729: 002d9748 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 21730: 0151b45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 21731: 0151c5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ - 21732: 008321e4 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ + 21732: 008320d8 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ 21733: 014e7550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 21734: 014df56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 21735: 008b52a4 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ - 21736: 0084b364 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ - 21737: 00835fc8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ + 21735: 008b5194 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 21736: 0084b258 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ + 21737: 00835ebc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ 21738: 0142b228 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_adduw │ │ │ │ - 21739: 00832300 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ + 21739: 008321f4 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ 21740: 0151b8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 21741: 0036c6b4 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 21742: 00664e94 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 21743: 0093e0ec 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 21743: 0093dfdc 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 21744: 0151ceda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 21745: 002ca0d4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 21746: 009cf810 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 21746: 009cf700 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 21747: 014d71bc 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 21748: 008f14fc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 21748: 008f13ec 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 21749: 014ef2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 21750: 00b9a1dc 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 21750: 00b9a0cc 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 21751: 014e1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 21752: 01426a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub8 │ │ │ │ - 21753: 00ac1a98 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 21753: 00ac1988 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 21754: 00624414 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 21755: 00ad0958 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 21755: 00ad0848 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 21756: 006dd3d0 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 21757: 00a49558 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 21757: 00a49448 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 21758: 014f3178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 21759: 0063b418 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 21760: 00ba05c8 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 21760: 00ba04b8 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 21761: 0151dc34 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 21762: 003f57e0 16 FUNC GLOBAL DEFAULT 12 omap_i2c_set_iclk │ │ │ │ 21763: 0066a530 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 21764: 003721c4 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 21765: 00832444 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ - 21766: 0091d958 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 21765: 00832338 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ + 21766: 0091d848 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 21767: 014e0804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 21768: 0091bfc0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 21768: 0091beb0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 21769: 0151bafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 21770: 00b380f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 21770: 00b37fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 21771: 0045bf58 212 FUNC GLOBAL DEFAULT 12 omap_clk_reparent │ │ │ │ 21772: 0151d8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21773: 0031c8ec 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 21774: 0057ab88 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 21775: 014ed818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 21776: 014f1138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 21777: 014e6840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 21778: 0151c5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 21779: 01412428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 21780: 0151b77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RANGE_INVAL_DSTATE │ │ │ │ 21781: 014e1cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 21782: 002c86b4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 21783: 0151d164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 21784: 002d4980 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 21785: 00b8e1e4 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 21785: 00b8e0d4 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 21786: 002d5b5c 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 21787: 0151c052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 21788: 00920c84 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 21788: 00920b74 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 21789: 014e404c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 21790: 0151d7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21791: 014f0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 21792: 009ed8c0 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 21792: 009ed7b0 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 21793: 014e890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 21794: 014f3a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 21795: 0142833c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rbit │ │ │ │ - 21796: 0096cbf8 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 21796: 0096cae8 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 21797: 002d054c 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 21798: 0151c0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 21799: 01411be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 21800: 0091e814 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 21800: 0091e704 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 21801: 0151c532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 21802: 00ad7938 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 21802: 00ad7828 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 21803: 014e4e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 21804: 00ab980c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 21804: 00ab96fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 21805: 0151c352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 21806: 00919f88 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ - 21807: 0081ff40 448 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb0 │ │ │ │ + 21806: 00919e78 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 21807: 0081fe34 448 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb0 │ │ │ │ 21808: 0151d72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ - 21809: 00820100 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb1 │ │ │ │ + 21809: 0081fff4 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb1 │ │ │ │ 21810: 013bc7c0 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 21811: 0151d238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 21812: 014e0c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 21813: 014e221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 21814: 0043b8a0 824 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 21815: 008642dc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ - 21816: 009328dc 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 21817: 00995f34 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 21818: 00b08d3c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 21815: 008641cc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ + 21816: 009327cc 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 21817: 00995e24 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 21818: 00b08c2c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 21819: 00356db4 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 21820: 0151d2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 21821: 00b45ba8 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 21821: 00b45a98 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 21822: 014f11a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ - 21823: 008644ec 216 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ + 21823: 008643dc 216 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ 21824: 014e344c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 21825: 009731e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 21825: 009730d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 21826: 014deed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 21827: 0086438c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ - 21828: 0096dd48 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 21829: 0096e934 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 21827: 0086427c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ + 21828: 0096dc38 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 21829: 0096e824 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 21830: 0151b28a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 21831: 00ad465c 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 21832: 00a3ff58 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 21833: 0096f128 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 21831: 00ad454c 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 21832: 00a3fe48 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 21833: 0096f018 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 21834: 014f1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 21835: 004a1a6c 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 21836: 014f4d8c 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 21837: 00864444 168 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ - 21838: 00ba64f4 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 21837: 00864334 168 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ + 21838: 00ba63e4 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 21839: 014e8d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 21840: 00a33214 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ - 21841: 0085d6c4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_h │ │ │ │ + 21840: 00a33104 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 21841: 0085d5b4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_h │ │ │ │ 21842: 005c845c 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 21843: 0151cfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 21844: 0139a5b4 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 21845: 014f4694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 21846: 0151c0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 21847: 014f1dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 21848: 0057baa0 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 21849: 003257c8 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 21850: 0095a3fc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 21850: 0095a2ec 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 21851: 005137d4 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 21852: 0151cc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 21853: 00ab601c 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 21853: 00ab5f0c 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 21854: 014ddf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 21855: 00848088 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ + 21855: 00847f7c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ 21856: 014ef4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 21857: 0098237c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 21857: 0098226c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 21858: 002c459c 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 21859: 00b5e810 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 21859: 00b5e700 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 21860: 014e29b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 21861: 0085d798 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_s │ │ │ │ - 21862: 00b228cc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 21861: 0085d688 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_s │ │ │ │ + 21862: 00b227bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 21863: 014e6e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 21864: 014eacf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 21865: 014efe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 21866: 0097bc44 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 21866: 0097bb34 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 21867: 014ebe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 21868: 00704584 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 21869: 014ecbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ - 21870: 0084833c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ + 21870: 00848230 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ 21871: 0151d4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 21872: 0151cffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ - 21873: 0085aaa8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ + 21873: 0085a998 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ 21874: 003812b0 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 21875: 0068ed0c 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 21876: 0037fb5c 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 21877: 005c6dc4 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 21878: 014e4ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 21879: 0092c094 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 21880: 00b97900 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 21879: 0092bf84 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 21880: 00b977f0 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 21881: 0151d550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 21882: 00b3af3c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ - 21883: 0085a928 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ + 21882: 00b3ae2c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 21883: 0085a818 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ 21884: 0151bbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 21885: 003f6a44 160 FUNC GLOBAL DEFAULT 12 pmbus_send8 │ │ │ │ 21886: 002ecda4 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 21887: 002d5e98 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 21888: 0151bc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 21889: 006e6998 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 21890: 005b7e2c 344 FUNC GLOBAL DEFAULT 12 sse_counter_tick_to_time │ │ │ │ @@ -21897,557 +21897,557 @@ │ │ │ │ 21893: 014ec938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 21894: 014f2c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 21895: 006524d8 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 21896: 0051ea70 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 21897: 01448e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_h │ │ │ │ 21898: 0151b3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 21899: 002b8334 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ - 21900: 0085a9e8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ + 21900: 0085a8d8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ 21901: 014e2738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 21902: 0151d748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 21903: 00ba4bb0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 21904: 009ac10c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 21903: 00ba4aa0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 21904: 009abffc 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 21905: 0151c774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 21906: 00aabdc4 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 21907: 00a9c6bc 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 21906: 00aabcb4 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 21907: 00a9c5ac 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 21908: 0151d4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 21909: 014dd7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 21910: 0081ce6c 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mululw │ │ │ │ - 21911: 0098d410 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 21910: 0081cd60 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mululw │ │ │ │ + 21911: 0098d300 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 21912: 01448d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_s │ │ │ │ - 21913: 00b85b88 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 21914: 00aeda84 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 21915: 00b89338 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 21913: 00b85a78 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 21914: 00aed974 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 21915: 00b89228 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 21916: 0151c692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 21917: 014e7720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 21918: 009c4978 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 21918: 009c4868 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 21919: 00321cf0 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 21920: 014460b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmull_h │ │ │ │ 21921: 014ddf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 21922: 0151b874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 21923: 014ef1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 21924: 008a0abc 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 21924: 008a09ac 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 21925: 006e03dc 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 21926: 00956034 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 21926: 00955f24 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 21927: 00519ad0 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 21928: 0151b7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_DSTATE │ │ │ │ - 21929: 00b29efc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 21930: 009c2028 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 21929: 00b29dec 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 21930: 009c1f18 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 21931: 01512b5f 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 21932: 00a64d68 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 21932: 00a64c58 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 21933: 004554fc 120 FUNC GLOBAL DEFAULT 12 imx_ccm_calc_pll │ │ │ │ 21934: 0036a4cc 92 FUNC GLOBAL DEFAULT 12 register_init_block8 │ │ │ │ 21935: 0047b274 104 FUNC GLOBAL DEFAULT 12 aspeed_scu_get_apb_freq │ │ │ │ 21936: 013b7e0c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 21937: 00b36924 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 21937: 00b36814 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 21938: 014e0530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 21939: 0151bda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 21940: 014f3508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 21941: 0099cf4c 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 21941: 0099ce3c 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 21942: 002cd744 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 21943: 0151cfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 21944: 0151d930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21945: 0151c57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 21946: 014ee4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 21947: 0151b3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 21948: 013bcf7c 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 21949: 0091f174 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 21949: 0091f064 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 21950: 0151cbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 21951: 0139e758 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ 21952: 0144e430 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip8 │ │ │ │ - 21953: 00aefc54 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 21953: 00aefb44 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 21954: 004e1c14 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ 21955: 0145806c 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_usaturate │ │ │ │ - 21956: 00932d3c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 21956: 00932c2c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 21957: 00670de4 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 21958: 0043c318 268 FUNC GLOBAL DEFAULT 12 cxl_extents_contains_dpa_range │ │ │ │ 21959: 002c1ec8 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 21960: 014e5154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 21961: 00692ff8 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 21962: 0151d774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 21963: 0096ffec 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 21963: 0096fedc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 21964: 0151d6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 21965: 0151cbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 21966: 006dcb80 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 21967: 014ed828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 21968: 002d118c 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 21969: 009f5bac 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 21970: 009b4fb0 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 21971: 009bcdfc 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 21969: 009f5a9c 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 21970: 009b4ea0 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 21971: 009bccec 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 21972: 0142dc70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpneh │ │ │ │ 21973: 014e7090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 21974: 009e3b80 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 21974: 009e3a70 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 21975: 014e01a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 21976: 01458208 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 21977: 0092dcfc 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 21977: 0092dbec 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 21978: 0151d8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 21979: 0056f988 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 21980: 0151d0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ - 21981: 0094f298 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 21982: 008b9a3c 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 21983: 00b7adc4 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 21981: 0094f188 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 21982: 008b992c 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 21983: 00b7acb4 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 21984: 0151b7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INSERT_DSTATE │ │ │ │ 21985: 014df38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 21986: 0142dbec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpnes │ │ │ │ 21987: 002de2f0 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 21988: 0151d712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 21989: 014de234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 21990: 002de18c 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 21991: 014f29dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 21992: 0151be96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 21993: 0151d8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 21994: 014e2658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 21995: 0097d0d0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 21995: 0097cfc0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 21996: 00deb31c 52 OBJECT GLOBAL DEFAULT 21 vmstate_lm4549_state │ │ │ │ 21997: 014ee2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 21998: 00aa3794 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 21999: 00b03274 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 21998: 00aa3684 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 21999: 00b03164 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 22000: 014efd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 22001: 00b12df0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 22002: 00b90394 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 22001: 00b12ce0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 22002: 00b90284 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 22003: 0151beda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 22004: 0151b90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 22005: 0151ba0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 22006: 014f0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ - 22007: 0082bcc0 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ + 22007: 0082bbb4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ 22008: 014dcc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 22009: 009e46b8 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 22010: 00b223f8 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 22011: 00b24798 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 22009: 009e45a8 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 22010: 00b222e8 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 22011: 00b24688 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 22012: 0151b279 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 22013: 0151cea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 22014: 007d2bb8 188 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ - 22015: 00aaef10 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 22014: 007d2b58 188 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ + 22015: 00aaee00 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 22016: 0151cc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 22017: 013bcc44 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 22018: 0043eb90 396 FUNC GLOBAL DEFAULT 12 led_create_simple │ │ │ │ - 22019: 0082bc08 184 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ + 22019: 0082bafc 184 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ 22020: 014ef634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 22021: 0151b2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 22022: 014eac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 22023: 014df34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 22024: 014ddd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 22025: 0151d3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 22026: 00ab8804 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 22026: 00ab86f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 22027: 0151de12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 22028: 009701b8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 22028: 009700a8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 22029: 0151bd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 22030: 014f0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 22031: 006c712c 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 22032: 0151c518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 22033: 014e867c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 22034: 014de544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 22035: 00898f34 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 22035: 00898e24 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 22036: 0151d592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 22037: 00ad0124 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 22037: 00ad0014 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 22038: 0151c316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 22039: 00ae2d28 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 22040: 00833a6c 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ + 22039: 00ae2c18 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 22040: 00833960 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ 22041: 0151bb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 22042: 00ad48b0 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 22043: 00b75908 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 22042: 00ad47a0 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 22043: 00b757f8 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 22044: 006bc7f4 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 22045: 01432f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsb │ │ │ │ - 22046: 00957334 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 22047: 00b717b0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 22048: 00ad77b4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 22049: 00b0b8e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ - 22050: 00833ad4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ + 22046: 00957224 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 22047: 00b716a0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 22048: 00ad76a4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 22049: 00b0b7d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 22050: 008339c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ 22051: 014e0360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 22052: 014df030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 22053: 014d6e7c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 22054: 0151c124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 22055: 0151b76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_RESET_EXIT_DSTATE │ │ │ │ 22056: 01432ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsh │ │ │ │ 22057: 014e7950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 22058: 0151c9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ 22059: 014e9d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 22060: 00ae7514 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 22060: 00ae7404 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 22061: 0151cc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 22062: 006786ec 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 22063: 0151b59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ - 22064: 00851204 128 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ + 22064: 008510f8 128 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 22065: 0036c0d8 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 22066: 014f197c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 22067: 0151d2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 22068: 014e9ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ - 22069: 008468fc 276 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ - 22070: 00833b64 140 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ + 22069: 008467f0 276 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ + 22070: 00833a58 140 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ 22071: 0065873c 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 22072: 006b622c 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ 22073: 01432e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsw │ │ │ │ - 22074: 00a9f8c4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ - 22075: 0086f064 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ + 22074: 00a9f7b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 22075: 0086ef54 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ 22076: 01454310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod_round_to_nearest │ │ │ │ 22077: 013917cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 22078: 0151b4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 22079: 00a2cb04 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 22080: 00b78b7c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 22079: 00a2c9f4 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 22080: 00b78a6c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 22081: 002c54e4 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 22082: 0093e328 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 22083: 0095a054 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 22084: 00b00930 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ - 22085: 00846a10 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ + 22082: 0093e218 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 22083: 00959f44 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 22084: 00b00820 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 22085: 00846904 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ 22086: 0151b6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 22087: 014e55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 22088: 0058026c 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 22089: 00b7b63c 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 22090: 00ba3284 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 22089: 00b7b52c 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 22090: 00ba3174 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 22091: 0151b297 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 22092: 014dedc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 22093: 014e08c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 22094: 00ad74e4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 22095: 00b17f5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 22096: 00b42400 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 22097: 00b35f08 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 22098: 009b1194 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 22094: 00ad73d4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 22095: 00b17e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 22096: 00b422f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 22097: 00b35df8 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 22098: 009b1084 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 22099: 014f4044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 22100: 0091d82c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 22100: 0091d71c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 22101: 01437abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90b │ │ │ │ 22102: 014f2bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 22103: 00b979ac 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 22103: 00b9789c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 22104: 00327b64 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ - 22105: 00870114 60 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ + 22105: 00870004 60 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ 22106: 004d70bc 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 22107: 00afd1e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 22107: 00afd0d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 22108: 014ee350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ 22109: 0150a7dc 4 OBJECT GLOBAL DEFAULT 25 cpu_VF │ │ │ │ - 22110: 00b15000 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 22110: 00b14ef0 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 22111: 00379544 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 22112: 014f289c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ 22113: 01437a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90h │ │ │ │ - 22114: 00af4814 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 22114: 00af4704 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 22115: 005125c8 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 22116: 008f1108 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 22116: 008f0ff8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 22117: 014ed0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 22118: 006e3ec8 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 22119: 0151c862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 22120: 014f2c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 22121: 0053e83c 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 22122: 0151c49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ - 22123: 0086fd18 408 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f16 │ │ │ │ + 22123: 0086fc08 408 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f16 │ │ │ │ 22124: 0151cbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 22125: 014ef128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 22126: 0151d8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 22127: 0151c3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22128: 014e5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 22129: 0151d656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22130: 0151c34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 22131: 0074c110 6680 FUNC GLOBAL DEFAULT 12 omap310_mpu_init │ │ │ │ 22132: 0151b382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 22133: 00b2bf44 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 22133: 00b2be34 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 22134: 0151cb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 22135: 00b66468 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 22135: 00b66358 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ 22136: 014379b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90w │ │ │ │ - 22137: 00b7b4e0 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 22137: 00b7b3d0 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 22138: 014e97ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 22139: 00b42348 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 22139: 00b42238 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 22140: 014e1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 22141: 00927d64 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 22141: 00927c54 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 22142: 0151b2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 22143: 00b7e5d0 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 22143: 00b7e4c0 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 22144: 0151d1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 22145: 014e813c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 22146: 003266d4 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 22147: 01432de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvub │ │ │ │ - 22148: 00b9ce00 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 22148: 00b9ccf0 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 22149: 014f2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 22150: 014ebe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 22151: 014eb1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 22152: 014e8e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 22153: 0070579c 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 22154: 0066ab40 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 22155: 00b432ac 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 22156: 008a5af4 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 22155: 00b4319c 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 22156: 008a59e4 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 22157: 01432d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuh │ │ │ │ 22158: 014f35b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 22159: 014dde5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 22160: 0141b1e8 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 22161: 00ac0c70 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 22161: 00ac0b60 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 22162: 014e9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 22163: 0037345c 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 22164: 0151d582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DSTATE │ │ │ │ 22165: 014de3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 22166: 0151c826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 22167: 014ea0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 22168: 014ed488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 22169: 0036a908 152 FUNC GLOBAL DEFAULT 12 stream_can_push │ │ │ │ 22170: 013bc774 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 22171: 0151d6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 22172: 002d8298 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 22173: 014ea33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 22174: 007a26dc 5812 FUNC GLOBAL DEFAULT 12 arm_cpu_do_interrupt │ │ │ │ - 22175: 0091bbd4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 22175: 0091bac4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 22176: 014e6280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 22177: 0151c436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 22178: 006451a0 784 FUNC GLOBAL DEFAULT 12 smmu_iotlb_insert │ │ │ │ 22179: 014ec988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 22180: 0151d11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ 22181: 01432ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuw │ │ │ │ - 22182: 00ad3720 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 22182: 00ad3610 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 22183: 002d95c4 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ 22184: 0144e748 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cge_f32 │ │ │ │ - 22185: 00aa4f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 22185: 00aa4e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 22186: 0151ccb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 22187: 0151d180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 22188: 0151ca80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 22189: 01437e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbci │ │ │ │ 22190: 014e3eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 22191: 014ea7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 22192: 014f11c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 22193: 014f2aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 22194: 00b91e40 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 22194: 00b91d30 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 22195: 0151d808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 22196: 00aba138 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 22196: 00aba028 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 22197: 014e9c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 22198: 006e83b0 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 22199: 0151b38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 22200: 008fea04 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 22200: 008fe8f4 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ 22201: 01433acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhxsw │ │ │ │ - 22202: 00b3c790 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 22202: 00b3c680 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 22203: 0151d166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 22204: 0151c546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 22205: 0095b814 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 22205: 0095b704 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 22206: 0151c59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 22207: 00b0121c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 22207: 00b0110c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 22208: 014df9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_EVENT │ │ │ │ 22209: 014dd560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 22210: 00b96dd0 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 22210: 00b96cc0 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 22211: 0151d450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 22212: 014e7220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 22213: 00ba1474 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 22214: 00a3ac38 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 22215: 00afc218 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 22213: 00ba1364 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 22214: 00a3ab28 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 22215: 00afc108 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 22216: 0151b3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 22217: 007965b8 2556 FUNC GLOBAL DEFAULT 12 aa64_va_parameters │ │ │ │ 22218: 013bcf3c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 22219: 002b70d0 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 22220: 0151d6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 22221: 002ba634 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ - 22222: 0086feb0 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ + 22222: 0086fda0 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ 22223: 014e7ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 22224: 01455ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd_round_to_zero │ │ │ │ 22225: 0151d610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 22226: 0070ad34 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 22227: 0151ccfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 22228: 0151bcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 22229: 00d400e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 22230: 00b8d248 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 22231: 00b85604 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 22232: 00b1f160 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 22233: 00ad3ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 22234: 0086f178 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ + 22229: 00d3ffd4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 22230: 00b8d138 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 22231: 00b854f4 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 22232: 00b1f050 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 22233: 00ad39a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 22234: 0086f068 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ 22235: 0143dcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxab │ │ │ │ - 22236: 00af0480 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 22236: 00af0370 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 22237: 014f5070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 22238: 00b18298 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 22238: 00b18188 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 22239: 0038acac 184 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_t3 │ │ │ │ 22240: 002be3c8 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 22241: 014e6ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 22242: 00d400dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 22243: 009fd378 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 22242: 00d3ffcc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 22243: 009fd268 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 22244: 004db924 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 22245: 014ed5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 22246: 002ad8d8 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 22247: 0151c816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 22248: 0143dc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxah │ │ │ │ 22249: 0151c5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 22250: 014ea45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 22251: 00af2cdc 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 22251: 00af2bcc 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 22252: 014eadf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 22253: 00b18128 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 22254: 00aaa230 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 22253: 00b18018 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 22254: 00aaa120 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 22255: 0151c652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 22256: 014ed948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 22257: 009aaa44 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 22257: 009aa934 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 22258: 002d1324 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 22259: 00373eac 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 22260: 014efd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 22261: 008f14a4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 22261: 008f1394 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 22262: 0151b37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 22263: 014f1498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 22264: 0151c9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 22265: 014ead60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 22266: 00920998 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 22266: 00920888 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 22267: 005133ac 344 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 22268: 009f3160 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 22268: 009f3050 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 22269: 0151ba62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 22270: 002a1e98 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 22271: 0151bd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 22272: 0143dbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxaw │ │ │ │ 22273: 014f1cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 22274: 0142f8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbb │ │ │ │ 22275: 0151c4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 22276: 0151d7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 22277: 00b060b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 22278: 008efb24 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 22277: 00b05fa0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 22278: 008efa14 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 22279: 0151b6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 22280: 006e6780 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ - 22281: 007b70c4 324 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ + 22281: 007b70e4 324 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ 22282: 01443354 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ummla_b │ │ │ │ 22283: 0151b248 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 22284: 014e7600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 22285: 0089d668 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 22285: 0089d558 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 22286: 0151cefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 22287: 014f19ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 22288: 0142f848 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbh │ │ │ │ 22289: 014f4d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 22290: 014e2c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 22291: 0085309c 628 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ - 22292: 0098483c 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 22291: 00852f90 628 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ + 22292: 0098472c 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 22293: 006a19a8 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ - 22294: 00853038 100 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ + 22294: 00852f2c 100 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ 22295: 0151b326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 22296: 0151d4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 22297: 00b7e3a4 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 22297: 00b7e294 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 22298: 014e0450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 22299: 014e806c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 22300: 014f2bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 22301: 0139ece0 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 22302: 014e9e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 22303: 002c6988 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 22304: 0151c58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 22305: 00a94cc4 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 22305: 00a94bb4 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 22306: 0034ff50 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 22307: 014ebb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 22308: 0151bd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 22309: 0151b746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ - 22310: 0086eb40 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ + 22310: 0086ea30 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ 22311: 002df2b0 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 22312: 013b8038 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ - 22313: 00972d14 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 22313: 00972c04 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 22314: 014e40cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 22315: 0090b9dc 632 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 22315: 0090b8cc 632 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 22316: 014eed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ 22317: 0142d640 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalarh │ │ │ │ - 22318: 00b37670 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 22319: 00b7240c 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 22318: 00b37560 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 22319: 00b722fc 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 22320: 002d8efc 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 22321: 002c0a08 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 22322: 0066d870 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 22323: 0151b67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 22324: 00dd84a4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 22324: 00dd837c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 22325: 0151d654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 22326: 0094f6e0 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 22326: 0094f5d0 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 22327: 0150a7d4 4 OBJECT GLOBAL DEFAULT 25 cpu_ZF │ │ │ │ 22328: 0067887c 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 22329: 014ea3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 22330: 014f3588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 22331: 008e5154 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 22331: 008e5044 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 22332: 014ed638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 22333: 00b68860 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 22334: 00859ccc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ - 22335: 0098cfa8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 22333: 00b68750 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 22334: 00859bbc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ + 22335: 0098ce98 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 22336: 006737e8 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 22337: 014f06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ 22338: 0142d5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalars │ │ │ │ - 22339: 00b2e4ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 22339: 00b2e39c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 22340: 0151b83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 22341: 0151d34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 22342: 014f3408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 22343: 014e7960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 22344: 014e09c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 22345: 00972ef0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 22346: 00b962e4 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 22347: 0092a678 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 22345: 00972de0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 22346: 00b961d4 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 22347: 0092a568 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 22348: 006e7328 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 22349: 008ec2c8 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 22349: 008ec1b8 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 22350: 0151bcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 22351: 00ba8cfc 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 22351: 00ba8bec 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 22352: 012ecff8 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 22353: 0151b678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 22354: 009dd878 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 22355: 009757d0 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 22354: 009dd768 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 22355: 009756c0 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 22356: 014d737c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 22357: 00319f0c 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 22358: 00aae608 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 22359: 008d6ea0 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 22360: 008895fc 1020 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ - 22361: 009d170c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 22358: 00aae4f8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 22359: 008d6d90 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 22360: 008894ec 1020 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ + 22361: 009d15fc 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 22362: 006b3cc8 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 22363: 0151d790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 22364: 00b5b960 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 22364: 00b5b850 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 22365: 0141163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 22366: 014e0490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 22367: 0151de2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 22368: 006700c0 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 22369: 008f94e4 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 22370: 00b4245c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 22369: 008f93d4 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 22370: 00b4234c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 22371: 0151c1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 22372: 0086e3cc 80 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ - 22373: 008d7224 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 22372: 0086e2bc 80 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ + 22373: 008d7114 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 22374: 0151d118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 22375: 00afcd38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 22375: 00afcc28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 22376: 0151b596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 22377: 009cd10c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 22377: 009ccffc 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 22378: 014f276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 22379: 0151d5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 22380: 0151d838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 22381: 00b8c3c4 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 22382: 00916ac0 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 22383: 00922a44 10224 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 22384: 008d705c 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 22381: 00b8c2b4 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 22382: 009169b0 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 22383: 00922934 10224 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 22384: 008d6f4c 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 22385: 014f3b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 22386: 00868e9c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ + 22386: 00868d8c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ 22387: 014edde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 22388: 014e6db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 22389: 0151c240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 22390: 0151b952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ - 22391: 0086fec0 508 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ + 22391: 0086fdb0 508 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ 22392: 014efbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 22393: 0151b25b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 22394: 00869090 312 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ - 22395: 00b231c0 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 22396: 00badb40 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 22394: 00868f80 312 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ + 22395: 00b230b0 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 22396: 00bada30 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 22397: 0151d3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 22398: 00ae7030 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 22399: 00b44830 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 22398: 00ae6f20 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 22399: 00b44720 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 22400: 00670120 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 22401: 00927720 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 22402: 009c1d2c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 22403: 00b2de44 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 22404: 0099cd1c 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 22405: 00868f44 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ + 22401: 00927610 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 22402: 009c1c1c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 22403: 00b2dd34 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 22404: 0099cc0c 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 22405: 00868e34 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ 22406: 0031eea4 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 22407: 0093d7e0 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 22408: 00acf5e4 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 22409: 009189dc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 22407: 0093d6d0 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 22408: 00acf4d4 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 22409: 009188cc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 22410: 0151cb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 22411: 00b17c20 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 22412: 00b499b8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 22411: 00b17b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 22412: 00b498a8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 22413: 014e81fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 22414: 014ed8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 22415: 009d0bf8 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 22415: 009d0ae8 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 22416: 014f0b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 22417: 01422cdc 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 22418: 004dfce8 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 22419: 006a4a28 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 22420: 00868fec 164 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ - 22421: 00b14608 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 22420: 00868edc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ + 22421: 00b144f8 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 22422: 0151b502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 22423: 0151cdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 22424: 00b6c62c 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 22424: 00b6c51c 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 22425: 014441c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_h │ │ │ │ 22426: 006bc97c 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 22427: 00ad18e0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 22427: 00ad17d0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ 22428: 0142baec 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_hvc │ │ │ │ - 22429: 00a87d38 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 22430: 009c4a64 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 22429: 00a87c28 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 22430: 009c4954 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 22431: 00524e7c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 22432: 00931c70 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 22433: 00852040 220 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ + 22432: 00931b60 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 22433: 00851f34 220 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ 22434: 0048d7e8 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 22435: 01444140 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_s │ │ │ │ 22436: 0151ccac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 22437: 0151c91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 22438: 009be7c0 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 22438: 009be6b0 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 22439: 0151de0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 22440: 002c6a98 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 22441: 00ac68dc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ - 22442: 00815f3c 28 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ + 22441: 00ac67cc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 22442: 00815e20 28 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ 22443: 0151c2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 22444: 01440570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_wb_uw │ │ │ │ 22445: 014115b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 22446: 005c9f78 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 22447: 0151d6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 22448: 006937ac 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 22449: 0151bc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -22455,398 +22455,398 @@ │ │ │ │ 22451: 014e57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 22452: 0151c7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 22453: 0043ae3c 72 FUNC GLOBAL DEFAULT 12 cxl_set_poison_list_overflowed │ │ │ │ 22454: 0151b978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 22455: 014e24d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 22456: 0151c298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 22457: 0151b24a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ - 22458: 00853310 112 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ + 22458: 00853204 112 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ 22459: 0151c0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 22460: 00711df0 1900 FUNC GLOBAL DEFAULT 12 pmsav8_mpu_lookup │ │ │ │ 22461: 0151d188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 22462: 00b2c654 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 22462: 00b2c544 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 22463: 014ef188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 22464: 0151d14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 22465: 0091d528 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 22465: 0091d418 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 22466: 014f2f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 22467: 0151d64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 22468: 006ddbc0 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 22469: 00ab2584 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 22470: 00b88c1c 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 22469: 00ab2474 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 22470: 00b88b0c 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 22471: 014de4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 22472: 00517bb4 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 22473: 00439bcc 204 FUNC GLOBAL DEFAULT 12 ct3_test_region_block_backed │ │ │ │ 22474: 0151debe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 22475: 0051e3dc 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 22476: 006fb270 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 22477: 00b5cfa0 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 22477: 00b5ce90 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 22478: 013bd294 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ - 22479: 00828cac 184 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ + 22479: 00828ba0 184 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ 22480: 00289964 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 22481: 014e1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 22482: 00a3fed0 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 22483: 00ad3e90 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 22482: 00a3fdc0 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 22483: 00ad3d80 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 22484: 0151b824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 22485: 014df2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 22486: 00ae866c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 22487: 008de21c 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 22486: 00ae855c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 22487: 008de10c 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 22488: 002d0b90 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 22489: 005bcce8 360 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 22490: 0151cd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 22491: 014ddf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 22492: 0151c71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 22493: 0151d18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 22494: 014eeb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 22495: 014f0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 22496: 014ede30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 22497: 00bad550 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 22497: 00bad440 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 22498: 014f49dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 22499: 014de0bc 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 22500: 014de918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 22501: 003e89dc 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 22502: 014e341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 22503: 014f0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 22504: 01443fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_h │ │ │ │ - 22505: 008f61e0 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 22505: 008f60d0 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 22506: 014e2c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 22507: 00931a4c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 22507: 0093193c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 22508: 0151b838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 22509: 014f3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 22510: 0151ccae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 22511: 009186ac 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 22511: 0091859c 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ 22512: 014eb938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 22513: 00aa287c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 22513: 00aa276c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 22514: 01443f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_s │ │ │ │ 22515: 014eefd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ - 22516: 007f02f4 84 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ - 22517: 0083c4fc 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ + 22516: 007f01e0 84 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ + 22517: 0083c3f0 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ 22518: 0151c968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 22519: 005243f0 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 22520: 014de5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ 22521: 01443eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_h │ │ │ │ - 22522: 00b1c358 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ - 22523: 0086df6c 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ + 22522: 00b1c248 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 22523: 0086de5c 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ 22524: 014eb688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 22525: 014ef624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 22526: 0151d5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 22527: 014e76a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 22528: 0151b67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ - 22529: 0083c684 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ - 22530: 0086dcb8 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ + 22529: 0083c578 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ + 22530: 0086dba8 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ 22531: 0151cf84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 22532: 008b5a3c 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 22532: 008b592c 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 22533: 006c17ec 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 22534: 0040d9b4 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 22535: 002891d0 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 22536: 014ec828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 22537: 0151b744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 22538: 014e6690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 22539: 009ce8d0 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 22539: 009ce7c0 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 22540: 014f288c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 22541: 01443e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_s │ │ │ │ - 22542: 0092db3c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 22542: 0092da2c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 22543: 014e16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 22544: 0031c888 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 22545: 0151c152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 22546: 0151b7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_SILENCE_DSTATE │ │ │ │ 22547: 0151d408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 22548: 014e2618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ - 22549: 0086de18 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ + 22549: 0086dd08 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ 22550: 002bb8d8 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 22551: 0151c5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 22552: 0151bb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 22553: 014eb548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 22554: 014ed108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 22555: 00b8c920 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 22556: 00b97498 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 22557: 00ad3a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 22555: 00b8c810 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 22556: 00b97388 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 22557: 00ad38f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 22558: 0151b862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 22559: 0151c440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 22560: 014ed4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 22561: 014dd4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 22562: 014ef1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 22563: 0151cd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 22564: 009d1a30 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 22564: 009d1920 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 22565: 014ed778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 22566: 0151c80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 22567: 00526864 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 22568: 0151cf1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 22569: 014ef068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 22570: 014f1358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 22571: 00b1c750 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 22571: 00b1c640 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 22572: 0070afd4 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 22573: 014ea01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 22574: 014de644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ - 22575: 00863000 276 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ + 22575: 00862ef0 276 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ 22576: 00374d38 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 22577: 014265d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usubaddx │ │ │ │ 22578: 0151c73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 22579: 00a89da0 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 22579: 00a89c90 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 22580: 0151bfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 22581: 014e6a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 22582: 00406924 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 22583: 00a9de64 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 22583: 00a9dd54 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 22584: 0151c41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ - 22585: 00820e14 280 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_shufh │ │ │ │ + 22585: 00820d08 280 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_shufh │ │ │ │ 22586: 01411534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 22587: 014e6770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 22588: 0151bee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 22589: 0092934c 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 22589: 0092923c 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 22590: 014f5290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 22591: 0094e53c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 22592: 0093e4a8 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 22591: 0094e42c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 22592: 0093e398 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 22593: 014e6b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 22594: 0151d7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 22595: 014e1a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 22596: 014de2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 22597: 0151ce4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 22598: 002b5910 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 22599: 0151c4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 22600: 008702e8 64 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ - 22601: 00b24460 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 22600: 008701d8 64 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ + 22601: 00b24350 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 22602: 014e9d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 22603: 014f8938 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 22604: 007b0840 112 FUNC GLOBAL DEFAULT 12 gen_gvec_addp │ │ │ │ - 22605: 00dad094 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ - 22606: 00870260 72 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ + 22605: 00dacf84 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 22606: 00870150 72 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ 22607: 014f4d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 22608: 0099db54 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 22609: 009bca00 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 22608: 0099da44 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 22609: 009bc8f0 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 22610: 0144b8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sd │ │ │ │ - 22611: 008279a4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ - 22612: 008f10b4 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 22611: 00827898 124 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ + 22612: 008f0fa4 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 22613: 0144bd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sf │ │ │ │ - 22614: 00b75868 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 22614: 00b75758 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 22615: 0144baf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sh │ │ │ │ 22616: 0151d2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 22617: 014ea38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 22618: 00b34778 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 22619: 00ab7760 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 22618: 00b34668 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 22619: 00ab7650 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 22620: 006a74f4 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ - 22621: 008702a8 64 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ + 22621: 00870198 64 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ 22622: 0151bdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 22623: 014ec848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 22624: 014e9a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 22625: 0092b904 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 22626: 00aeec00 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 22627: 00b17094 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 22625: 0092b7f4 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 22626: 00aeeaf0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 22627: 00b16f84 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 22628: 0151b8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 22629: 014dcac8 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 22630: 014e1724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 22631: 00b44474 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 22631: 00b44364 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 22632: 0151cce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 22633: 0151cc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 22634: 0151c2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 22635: 004dc5c8 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 22636: 00ad69c4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ - 22637: 00827a20 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ + 22636: 00ad68b4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 22637: 00827914 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ 22638: 00327de8 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 22639: 01512b6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 22640: 014e3c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 22641: 00b3a50c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 22641: 00b3a3fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 22642: 0151b4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 22643: 0151bf4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 22644: 006935ac 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 22645: 0151b4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ 22646: 0144ca68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_b │ │ │ │ - 22647: 00b5c0f0 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 22647: 00b5bfe0 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 22648: 014eb4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 22649: 00b41f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 22649: 00b41e44 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 22650: 0151b3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22651: 014ec668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 22652: 0151d0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 22653: 0144c960 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_h │ │ │ │ 22654: 014dd880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 22655: 007918f0 408 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff_secstate │ │ │ │ 22656: 014de624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 22657: 0151b86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 22658: 009577d8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 22658: 009576c8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 22659: 0151cf68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 22660: 0151c51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 22661: 014df8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_RANGE_EVENT │ │ │ │ 22662: 0151c52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ - 22663: 00b96a60 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 22663: 00b96950 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 22664: 0151c2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 22665: 014e7ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 22666: 007a94d0 96 FUNC GLOBAL DEFAULT 12 gen_srshr64_i64 │ │ │ │ - 22667: 0086dbc8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ + 22667: 0086dab8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ 22668: 006ba67c 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 22669: 00b8d180 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 22669: 00b8d070 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 22670: 014e52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ - 22671: 0086db8c 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ + 22671: 0086da7c 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ 22672: 014e69d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 22673: 0151d69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 22674: 0151c79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 22675: 0151d8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 22676: 0151b988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 22677: 00a882dc 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 22677: 00a881cc 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 22678: 002c68d0 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 22679: 00b23754 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 22679: 00b23644 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 22680: 006ddc3c 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 22681: 014ee000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 22682: 002fabb4 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 22683: 009295d0 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 22683: 009294c0 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 22684: 00658054 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 22685: 0151b9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ - 22686: 0084dc98 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ + 22686: 0084db8c 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ 22687: 014eab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 22688: 002d42e8 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 22689: 006ad188 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 22690: 0099b5e0 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 22691: 008babd8 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ - 22692: 0084e0f4 388 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ - 22693: 0086dbc4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ + 22690: 0099b4d0 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 22691: 008baac8 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 22692: 0084dfe8 388 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ + 22693: 0086dab4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ 22694: 0151b888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 22695: 014dd8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 22696: 014ebb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 22697: 014e99fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 22698: 0097c2b8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 22698: 0097c1a8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ 22699: 0144b85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_ud │ │ │ │ - 22700: 0084deb8 296 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ - 22701: 00ad6b2c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 22700: 0084ddac 296 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ + 22701: 00ad6a1c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 22702: 0144bc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uf │ │ │ │ - 22703: 00919aac 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 22703: 0091999c 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 22704: 00304890 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 22705: 0151cf18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 22706: 014e360c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 22707: 014f01c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ 22708: 0144ba6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uh │ │ │ │ - 22709: 00b7e5c8 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 22710: 008babe0 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 22709: 00b7e4b8 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 22710: 008baad0 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 22711: 014e7f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 22712: 014e4804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 22713: 014e394c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 22714: 00ba4bc4 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 22715: 00b7143c 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 22714: 00ba4ab4 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 22715: 00b7132c 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 22716: 014f3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 22717: 002b71d8 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 22718: 00331074 1004 FUNC GLOBAL DEFAULT 12 acpi_build_hest │ │ │ │ 22719: 0051d2b8 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 22720: 00383ff8 940 FUNC GLOBAL DEFAULT 12 cxl_component_create_dvsec │ │ │ │ 22721: 0151c84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 22722: 002d8b30 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 22723: 0086db88 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ - 22724: 00b22994 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ - 22725: 0084dfe0 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ + 22723: 0086da78 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ + 22724: 00b22884 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 22725: 0084ded4 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ 22726: 014eec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 22727: 00db0110 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 22727: 00db0000 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 22728: 0151b778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_DSTATE │ │ │ │ 22729: 014e5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 22730: 014ebda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 22731: 009df548 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ - 22732: 0086db4c 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ + 22731: 009df438 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 22732: 0086da3c 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ 22733: 014e5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 22734: 014570f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumd │ │ │ │ - 22735: 008babdc 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 22735: 008baacc 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 22736: 005c876c 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 22737: 008e33cc 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 22738: 00b6297c 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 22737: 008e32bc 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 22738: 00b6286c 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 22739: 014571fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumh │ │ │ │ - 22740: 008ecd84 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 22740: 008ecc74 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 22741: 014e2bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 22742: 0151cf00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 22743: 0151cdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 22744: 014f0a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 22745: 006f2df0 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 22746: 0031f5c4 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 22747: 0151d44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 22748: 00644e8c 788 FUNC GLOBAL DEFAULT 12 smmu_iotlb_lookup │ │ │ │ 22749: 006d9110 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 22750: 014e99dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 22751: 008d658c 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 22751: 008d647c 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 22752: 0151d1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ - 22753: 0086db84 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ + 22753: 0086da74 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ 22754: 0151b372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 22755: 0151c0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 22756: 00ab5614 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 22756: 00ab5504 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 22757: 0151c07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 22758: 014e2a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 22759: 01457178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnums │ │ │ │ 22760: 014e411c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 22761: 014f33f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 22762: 01427d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfe │ │ │ │ 22763: 00310080 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 22764: 0030e4e4 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 22765: 014e64b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 22766: 00373ff4 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 22767: 009f3dec 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 22767: 009f3cdc 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 22768: 014ea3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 22769: 01427c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 22770: 014e3a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 22771: 00b269f4 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 22771: 00b268e4 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 22772: 0151b43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 22773: 00930868 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 22774: 00aa270c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 22773: 00930758 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 22774: 00aa25fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 22775: 014ea1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 22776: 0151c7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 22777: 0151d53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 22778: 00328458 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ - 22779: 00840ad0 236 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ + 22779: 008409c4 236 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ 22780: 014e6860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 22781: 0151c904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 22782: 0151b528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 22783: 009e40f8 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 22783: 009e3fe8 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 22784: 0151cfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 22785: 014e4d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 22786: 01456f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumd │ │ │ │ 22787: 003e840c 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 22788: 01437c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270b │ │ │ │ 22789: 014e1364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 22790: 008f5e30 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 22790: 008f5d20 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 22791: 0151cc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 22792: 0151bd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 22793: 014dd330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 22794: 01457070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumh │ │ │ │ 22795: 014ef168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 22796: 00b7c134 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 22797: 009b9d28 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 22796: 00b7c024 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 22797: 009b9c18 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 22798: 014e1ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 22799: 002b6fb8 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 22800: 01437bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270h │ │ │ │ 22801: 014e49e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 22802: 014de4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 22803: 014dcb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 22804: 014ebac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ - 22805: 009738f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 22805: 009737e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 22806: 014deb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 22807: 014f3718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 22808: 014e4a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 22809: 014f21d0 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 22810: 014e9c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 22811: 014e80dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 22812: 00647184 64 FUNC GLOBAL DEFAULT 12 smmu_find_sdev │ │ │ │ 22813: 0151d148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 22814: 006f37e0 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 22815: 01456fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnums │ │ │ │ 22816: 014de274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 22817: 00b3f2b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 22818: 00a840c4 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 22817: 00b3f1a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 22818: 00a83fb4 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 22819: 0151c2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 22820: 01437b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270w │ │ │ │ - 22821: 008df8c0 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 22821: 008df7b0 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 22822: 014f46f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 22823: 01418308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 22824: 014f3568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 22825: 014e6bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 22826: 014e2878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 22827: 014e3bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 22828: 00611694 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 22829: 005c5f7c 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 22830: 0151d2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 22831: 013bcd6c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 22832: 014ea6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 22833: 014edf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 22834: 0095c4d4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 22834: 0095c3c4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 22835: 0065bb5c 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 22836: 002bbf98 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 22837: 00aa33fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 22837: 00aa32ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 22838: 0151bbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 22839: 01513d41 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 22840: 014e05a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 22841: 00b1a0f4 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 22841: 00b19fe4 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 22842: 014f3944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 22843: 004dfcf0 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 22844: 005065fc 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 22845: 0151de8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 22846: 0151d024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 22847: 00701770 88 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 22848: 00385258 348 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_swcci │ │ │ │ @@ -22855,39 +22855,39 @@ │ │ │ │ 22851: 0141a924 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 22852: 014ed1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 22853: 0151d2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 22854: 01413424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 22855: 0036f70c 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 22856: 014eabf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 22857: 014e1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 22858: 008202c8 252 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw0 │ │ │ │ - 22859: 008203c4 260 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw1 │ │ │ │ - 22860: 00af0cc0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ - 22861: 00863acc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ + 22858: 008201bc 252 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw0 │ │ │ │ + 22859: 008202b8 260 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw1 │ │ │ │ + 22860: 00af0bb0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 22861: 008639bc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ 22862: 0150a7e8 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_addr │ │ │ │ 22863: 0151b3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 22864: 0151b594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 22865: 0151d3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 22866: 014ee340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 22867: 014f34f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 22868: 0151ce20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 22869: 014f3548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 22870: 014e6a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 22871: 01414ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 22872: 00863df8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ + 22872: 00863ce8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ 22873: 003fa224 304 FUNC GLOBAL DEFAULT 12 pmbus_page_config │ │ │ │ - 22874: 00ad360c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 22875: 00b745e0 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 22874: 00ad34fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 22875: 00b744d0 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 22876: 0151b7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 22877: 009ece58 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 22877: 009ecd48 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 22878: 014eb070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 22879: 014e897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 22880: 00342b70 492 FUNC GLOBAL DEFAULT 12 lm4549_init │ │ │ │ 22881: 002bd504 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 22882: 008b67e4 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 22882: 008b66d4 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 22883: 014f0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 22884: 01512b62 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 22885: 014f2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 22886: 014dd210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 22887: 0151d6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 22888: 0151c404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 22889: 0043eb80 16 FUNC GLOBAL DEFAULT 12 led_set_state │ │ │ │ @@ -22898,350 +22898,350 @@ │ │ │ │ 22894: 004dc098 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 22895: 0151c5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 22896: 014dddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 22897: 0031d894 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 22898: 005130b4 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 22899: 014eb020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 22900: 0036bf34 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 22901: 009fc858 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 22902: 00afbe2c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 22903: 009b9d54 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 22901: 009fc748 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 22902: 00afbd1c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 22903: 009b9c44 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 22904: 014f0bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 22905: 00321b0c 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 22906: 0151c03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 22907: 01434ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrb │ │ │ │ 22908: 0151d8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ - 22909: 0086e3a0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ + 22909: 0086e290 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ 22910: 01427340 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32_newel │ │ │ │ 22911: 01446b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_b │ │ │ │ 22912: 0151d436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 22913: 014e6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 22914: 0151bec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ - 22915: 0086d718 692 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ + 22915: 0086d608 692 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ 22916: 01434e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrh │ │ │ │ 22917: 0151b876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 22918: 014ec7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 22919: 00aa4090 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 22920: 008f115c 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ - 22921: 0087077c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ + 22919: 00aa3f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 22920: 008f104c 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 22921: 0087066c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ 22922: 014dd8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 22923: 01446a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_h │ │ │ │ 22924: 014de564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ - 22925: 0083d4d8 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ + 22925: 0083d3cc 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ 22926: 014232ac 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 22927: 00ac0f54 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 22927: 00ac0e44 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 22928: 0151c2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 22929: 00843714 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ + 22929: 00843608 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ 22930: 014f34b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 22931: 0151d004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ - 22932: 0083d534 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ + 22932: 0083d428 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ 22933: 0151caac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 22934: 0151d970 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 22935: 00ac33e4 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 22936: 00b7d2ec 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 22937: 00851520 144 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ - 22938: 00ba6f64 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 22935: 00ac32d4 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 22936: 00b7d1dc 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 22937: 00851414 144 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ + 22938: 00ba6e54 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 22939: 0151d5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 22940: 014eb458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 22941: 014f0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 22942: 01434de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrw │ │ │ │ 22943: 002886e4 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 22944: 00970374 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 22944: 00970264 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 22945: 014eefc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ - 22946: 008438ec 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ + 22946: 008437e0 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ 22947: 014dd220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 22948: 014f31d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 22949: 008f144c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 22949: 008f133c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 22950: 0151d3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 22951: 006e6e28 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 22952: 0091cc14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 22952: 0091cb04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 22953: 014eb8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 22954: 014f4420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 22955: 004db1e8 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 22956: 0144f84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u8 │ │ │ │ 22957: 0151baa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 22958: 0151c24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 22959: 002c936c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 22960: 00378ba8 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 22961: 00ac0fc8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 22962: 0092c424 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ - 22963: 0084c3e8 276 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ + 22961: 00ac0eb8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 22962: 0092c314 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 22963: 0084c2dc 276 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ 22964: 0151d874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 22965: 014e343c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 22966: 00529258 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ - 22967: 0084cbf0 376 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ + 22967: 0084cae4 376 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ 22968: 014f52c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 22969: 013bca10 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 22970: 014f0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 22971: 005b7f84 12 FUNC GLOBAL DEFAULT 12 sse_counter_register_consumer │ │ │ │ - 22972: 00919c30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ - 22973: 0084c754 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_h │ │ │ │ + 22972: 00919b20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 22973: 0084c648 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_h │ │ │ │ 22974: 0151bb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 22975: 014ed6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 22976: 014e0914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 22977: 014ea26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 22978: 0151cd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 22979: 014f4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 22980: 002c9eb4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 22981: 002de4ac 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 22982: 002d20e8 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 22983: 0151d4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 22984: 00d400bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 22984: 00d3ffac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 22985: 0151caa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 22986: 006ad068 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 22987: 0151bef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 22988: 0151d6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 22989: 008d7ea0 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 22989: 008d7d90 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 22990: 00667cf8 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 22991: 0053d024 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 22992: 0079f0dc 8 FUNC GLOBAL DEFAULT 12 arm_gt_vtimer_cb │ │ │ │ 22993: 0144ae90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_rpres_s │ │ │ │ - 22994: 008f515c 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ - 22995: 0084c9ac 272 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ + 22994: 008f504c 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 22995: 0084c8a0 272 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ 22996: 0142f4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneb │ │ │ │ 22997: 014e6ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 22998: 0151d042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 22999: 0091c87c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 23000: 00b8b830 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 23001: 0091a8ec 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 23002: 00a82958 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 22999: 0091c76c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 23000: 00b8b720 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 23001: 0091a7dc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 23002: 00a82848 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 23003: 007033c4 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 23004: 0151cad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 23005: 014f43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 23006: 00520ce8 240 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 23007: 0151c9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 23008: 00ba1ea8 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 23008: 00ba1d98 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 23009: 0142f428 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneh │ │ │ │ 23010: 0151d598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 23011: 014ea90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 23012: 006f2d68 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 23013: 0151c92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 23014: 0151b664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 23015: 014dc9d4 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 23016: 00935608 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 23016: 009354f8 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 23017: 014125b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 23018: 014e5354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 23019: 0151b526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 23020: 014de5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ - 23021: 00844244 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ + 23021: 00844138 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ 23022: 00666c64 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 23023: 00678780 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 23024: 01427550 132 OBJECT GLOBAL DEFAULT 24 helper_info_sxtb16 │ │ │ │ 23025: 0151caec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 23026: 0079f0e4 8 FUNC GLOBAL DEFAULT 12 arm_gt_htimer_cb │ │ │ │ 23027: 0151bfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 23028: 0142f3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpnew │ │ │ │ 23029: 0151ce62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 23030: 004d6cb8 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 23031: 01411d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 23032: 009c7400 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 23032: 009c72f0 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 23033: 0151d326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 23034: 0084441c 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ - 23035: 00a87d54 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 23034: 00844310 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ + 23035: 00a87c44 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 23036: 0151b5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 23037: 0151c374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 23038: 00ad8604 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 23038: 00ad84f4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 23039: 014e42cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 23040: 0151d54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 23041: 014e2dd4 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 23042: 0086ed74 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ - 23043: 00aa1128 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 23042: 0086ec64 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ + 23043: 00aa1018 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 23044: 0037d3a0 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 23045: 009733a0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 23046: 009e230c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 23045: 00973290 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 23046: 009e21fc 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 23047: 0151c4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 23048: 002d88f4 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 23049: 0151d588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 23050: 006e98e0 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 23051: 0151cd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 23052: 014e72c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 23053: 00adce74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 23054: 008bb760 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 23055: 00920f58 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 23053: 00adcd64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 23054: 008bb650 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 23055: 00920e48 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 23056: 014f11f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 23057: 00b71ff8 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 23057: 00b71ee8 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 23058: 014e1144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 23059: 014de344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 23060: 0151cc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 23061: 00823c74 632 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ - 23062: 0091ee4c 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 23063: 008e14b4 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 23064: 00b14b28 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 23061: 00823b68 632 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ + 23062: 0091ed3c 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 23063: 008e13a4 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 23064: 00b14a18 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 23065: 014e1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ - 23066: 0082f2b8 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ + 23066: 0082f1ac 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ 23067: 014e1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 23068: 00b3c048 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 23069: 009eed44 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 23068: 00b3bf38 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 23069: 009eec34 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 23070: 0066e9c0 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 23071: 0151b5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 23072: 0151b4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 23073: 0151d662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 23074: 009fa63c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 23074: 009fa52c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 23075: 014ecd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 23076: 0099ca64 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 23076: 0099c954 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 23077: 0151c52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 23078: 002cf49c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 23079: 00372f58 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 23080: 009fc5f0 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 23080: 009fc4e0 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 23081: 014de08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 23082: 00673138 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 23083: 0062f3c8 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 23084: 014ed348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 23085: 008ecd34 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 23085: 008ecc24 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 23086: 0151bc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 23087: 0151b758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_WRITE_DSTATE │ │ │ │ 23088: 014e838c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 23089: 0151cd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 23090: 00931014 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 23090: 00930f04 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 23091: 0151b34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 23092: 00b6d73c 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 23092: 00b6d62c 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 23093: 0151c536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 23094: 006c3864 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 23095: 00740dd8 248 FUNC GLOBAL DEFAULT 12 exynos4210_write_secondary │ │ │ │ 23096: 00321484 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 23097: 006e799c 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 23098: 00b951bc 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 23098: 00b950ac 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 23099: 0078afcc 264 FUNC GLOBAL DEFAULT 12 arm_debug_check_breakpoint │ │ │ │ 23100: 0151b4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ - 23101: 00851d18 40 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ + 23101: 00851c0c 40 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ 23102: 014de728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 23103: 0096b4d4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 23103: 0096b3c4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 23104: 014e86fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 23105: 014f4d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 23106: 006de57c 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 23107: 014eeb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 23108: 014ed268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 23109: 01412218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 23110: 0151cd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 23111: 0151cc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 23112: 0066ae50 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 23113: 014de334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 23114: 009b1480 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 23115: 00b8c4bc 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 23116: 00b6d194 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 23114: 009b1370 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 23115: 00b8c3ac 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 23116: 00b6d084 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 23117: 0151d4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 23118: 0151c912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 23119: 009ee8bc 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 23119: 009ee7ac 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 23120: 0030e480 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 23121: 0091fa6c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 23121: 0091f95c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 23122: 0143becc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsb │ │ │ │ - 23123: 00b68568 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 23123: 00b68458 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 23124: 014119d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 23125: 0151d45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 23126: 00ad057c 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 23126: 00ad046c 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 23127: 0151d1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 23128: 0097a7e8 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 23128: 0097a6d8 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 23129: 00526f58 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 23130: 0143be48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsh │ │ │ │ 23131: 014ede50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 23132: 014e71d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 23133: 0069f3dc 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 23134: 0151d692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 23135: 002c8770 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 23136: 014e1314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ 23137: 0145428c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod_round_to_nearest │ │ │ │ - 23138: 00b5c9d4 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 23139: 009c2120 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 23138: 00b5c8c4 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 23139: 009c2010 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ 23140: 014df8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_EVENT │ │ │ │ - 23141: 00b377f0 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 23141: 00b376e0 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 23142: 014deaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 23143: 00920730 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 23143: 00920620 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 23144: 014edfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 23145: 0053b0b0 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 23146: 014dea90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 23147: 0143bdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsw │ │ │ │ 23148: 0142f7c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshruntb │ │ │ │ 23149: 014e77d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 23150: 014ee330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 23151: 0040c1cc 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 23152: 00aef3dc 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 23153: 0095634c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 23152: 00aef2cc 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 23153: 0095623c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 23154: 0151b992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 23155: 0032f078 796 FUNC GLOBAL DEFAULT 12 cxl_build_cedt │ │ │ │ 23156: 014f3498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ - 23157: 00837010 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ + 23157: 00836f04 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ 23158: 0151d3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 23159: 0142f740 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunth │ │ │ │ 23160: 00364674 36 FUNC GLOBAL DEFAULT 12 omap_uart_reset │ │ │ │ - 23161: 00a41890 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 23162: 009ab348 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 23161: 00a41780 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 23162: 009ab238 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 23163: 0151b44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 23164: 00527870 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 23165: 008b342c 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 23166: 00b61464 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 23165: 008b331c 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 23166: 00b61354 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 23167: 0151c45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 23168: 002df870 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 23169: 00ba1140 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 23170: 00980fe8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 23171: 00b17bc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 23169: 00ba1030 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 23170: 00980ed8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 23171: 00b17ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 23172: 0066f014 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 23173: 0091dc1c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 23174: 008371a0 188 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ - 23175: 00b5e648 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 23173: 0091db0c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 23174: 00837094 188 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ + 23175: 00b5e538 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 23176: 0151d804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 23177: 0045546c 144 FUNC GLOBAL DEFAULT 12 imx_ccm_get_clock_frequency │ │ │ │ 23178: 0151bdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 23179: 014ef0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 23180: 014ea1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 23181: 0151d224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 23182: 0151c194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 23183: 006f5614 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 23184: 00708704 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 23185: 014dd800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 23186: 00aa5d54 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 23186: 00aa5c44 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 23187: 005c5e30 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 23188: 0151c136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 23189: 00514468 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 23190: 014e7480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 23191: 00380700 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 23192: 00baf578 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 23192: 00baf468 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 23193: 0151c12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 23194: 0098d400 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 23194: 0098d2f0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 23195: 0151cc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 23196: 0069d170 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 23197: 0078cc14 392 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_read_register │ │ │ │ 23198: 0070d738 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 23199: 00aac62c 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 23199: 00aac51c 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 23200: 014d6e18 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ - 23201: 00dbde30 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ + 23201: 00dbdd20 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ 23202: 014e2dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 23203: 0151d3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 23204: 00920a04 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 23204: 009208f4 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 23205: 014e55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 23206: 0143bd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxub │ │ │ │ 23207: 014ece78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 23208: 002d1008 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 23209: 014eb250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ - 23210: 0086a9b8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ + 23210: 0086a8a8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ 23211: 00679188 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 23212: 014359bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarb │ │ │ │ 23213: 013bc968 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 23214: 01415ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 23215: 00b735a8 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 23216: 00987a6c 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 23217: 00ba6e48 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 23215: 00b73498 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 23216: 0098795c 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 23217: 00ba6d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 23218: 0151c5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 23219: 006642e4 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 23220: 008e1a30 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 23220: 008e1920 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 23221: 0143bcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuh │ │ │ │ 23222: 0151ba1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 23223: 00920434 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 23223: 00920324 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 23224: 002f39c4 220 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 23225: 006a6f48 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 23226: 014eba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_EVENT │ │ │ │ 23227: 0151c3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 23228: 014eff68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 23229: 0151cc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 23230: 0151b6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 23231: 01435938 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarh │ │ │ │ 23232: 0151cb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 23233: 005110b0 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 23234: 01435cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarb │ │ │ │ 23235: 014dde9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 23236: 008b3968 1592 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 23236: 008b3858 1592 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 23237: 0066a750 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 23238: 0151bb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 23239: 00795eb4 140 FUNC GLOBAL DEFAULT 12 arm_log_exception │ │ │ │ 23240: 01435c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarh │ │ │ │ 23241: 002a2c34 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 23242: 014e3fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 23243: 0151c130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ @@ -23249,471 +23249,471 @@ │ │ │ │ 23245: 00685b78 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 23246: 0143bc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuw │ │ │ │ 23247: 014e4ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 23248: 014ea9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 23249: 0151cd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ 23250: 014358b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarw │ │ │ │ 23251: 0151b780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_HIT_DSTATE │ │ │ │ - 23252: 0098b380 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 23252: 0098b270 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 23253: 014f1c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 23254: 00b914f0 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 23255: 0091f468 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 23254: 00b913e0 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 23255: 0091f358 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 23256: 014dd570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 23257: 002c9180 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 23258: 01435bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarw │ │ │ │ 23259: 0151d08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 23260: 00b48894 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 23260: 00b48784 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 23261: 014dea10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 23262: 00764854 704 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_realize │ │ │ │ 23263: 002d7648 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 23264: 00af1a9c 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 23264: 00af198c 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 23265: 0151d13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 23266: 0151d390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 23267: 0150a1a0 148 OBJECT GLOBAL DEFAULT 25 arm_elf_prstatus │ │ │ │ 23268: 014ee020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 23269: 0151bb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 23270: 008f4a80 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 23270: 008f4970 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 23271: 0151c878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 23272: 00ac1f0c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 23272: 00ac1dfc 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 23273: 002ce700 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 23274: 00b0bce0 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 23274: 00b0bbd0 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 23275: 0151d93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 23276: 002c9cb0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 23277: 0151ded0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 23278: 009cce50 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 23279: 008b6b60 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 23278: 009ccd40 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 23279: 008b6a50 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 23280: 0151b46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 23281: 0151b8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 23282: 0151c144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 23283: 00b0d2a4 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 23283: 00b0d194 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 23284: 0151c51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ 23285: 00330828 148 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_power_button │ │ │ │ - 23286: 00b2c0e0 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 23286: 00b2bfd0 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 23287: 014ed798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 23288: 00b2d4b0 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 23289: 00b1f2c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 23288: 00b2d3a0 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 23289: 00b1f1b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 23290: 014ee6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 23291: 014e841c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 23292: 009561b8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 23293: 00b5f42c 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 23292: 009560a8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 23293: 00b5f31c 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 23294: 0151d59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 23295: 00b0aea8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 23296: 0095a174 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 23297: 00b456c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 23295: 00b0ad98 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 23296: 0095a064 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 23297: 00b455b4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 23298: 014eaf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ - 23299: 009737f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 23299: 009736e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 23300: 0151cec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 23301: 0151c808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 23302: 014ecbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 23303: 0062dbe8 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 23304: 00971420 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 23304: 00971310 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 23305: 006a6b44 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 23306: 00b30314 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 23307: 00ac42b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 23306: 00b30204 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 23307: 00ac41a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 23308: 00509c00 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 23309: 0151c8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 23310: 006d6f7c 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 23311: 00b63960 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 23311: 00b63850 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 23312: 0151be7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 23313: 0151cea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 23314: 014e5014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 23315: 00a43b14 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 23316: 009edac4 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 23315: 00a43a04 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 23316: 009ed9b4 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 23317: 014f275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 23318: 00b248b0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 23319: 00af7c60 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 23318: 00b247a0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 23319: 00af7b50 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 23320: 014e4e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 23321: 00b5bacc 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 23321: 00b5b9bc 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 23322: 014f30d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 23323: 0151c4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 23324: 00956a1c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 23324: 0095690c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 23325: 0151b332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 23326: 013bd24c 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 23327: 014e6fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 23328: 0151d5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 23329: 00b718ec 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 23330: 00aabb48 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 23329: 00b717dc 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 23330: 00aaba38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 23331: 0151b482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 23332: 014e81dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 23333: 002b074c 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 23334: 0151baa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 23335: 009ffca0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 23336: 00db00b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 23335: 009ffb90 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 23336: 00daffa0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 23337: 014e7f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 23338: 00b5dafc 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 23339: 009f8ec0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 23338: 00b5d9ec 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 23339: 009f8db0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 23340: 0151c084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 23341: 009b0ff8 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 23341: 009b0ee8 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 23342: 0151d3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 23343: 00ad6b10 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 23344: 00a43d78 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 23343: 00ad6a00 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 23344: 00a43c68 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 23345: 0139ede4 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 23346: 014f204c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 23347: 00b2ae04 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 23348: 009183a4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 23347: 00b2acf4 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 23348: 00918294 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 23349: 014f28cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23350: 014451c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_b │ │ │ │ - 23351: 00b02480 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 23351: 00b02370 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 23352: 0151caba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 23353: 014def90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 23354: 0151baec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 23355: 00b4a0f0 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 23355: 00b49fe0 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 23356: 01445034 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_d │ │ │ │ 23357: 014dfaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_BLOCK_PTE_EVENT │ │ │ │ 23358: 0151c70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 23359: 00abde20 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 23359: 00abdd10 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 23360: 0144513c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_h │ │ │ │ 23361: 006e7cf0 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 23362: 0151c4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 23363: 0151be1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 23364: 014f4fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 23365: 014f1e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 23366: 0151ded8 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 23367: 0151be0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 23368: 00369874 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 23369: 0065e934 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 23370: 00669530 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 23371: 0151d204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 23372: 00428ffc 748 FUNC GLOBAL DEFAULT 12 gicv3_redist_send_sgi │ │ │ │ - 23373: 008b64f0 348 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 23373: 008b63e0 348 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 23374: 002cdab8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 23375: 0151b3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 23376: 009f9e3c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 23376: 009f9d2c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 23377: 014450b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_s │ │ │ │ 23378: 014ea49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 23379: 0151cb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 23380: 0151c8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 23381: 00a2469c 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 23382: 00ba70e0 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 23381: 00a2458c 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 23382: 00ba6fd0 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 23383: 014dd190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 23384: 008f1008 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 23384: 008f0ef8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 23385: 014dcbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 23386: 0151c9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 23387: 0060e194 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 23388: 00af60a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 23389: 0091286c 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 23388: 00af5f94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 23389: 0091275c 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ 23390: 014290a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstb │ │ │ │ - 23391: 00933114 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 23391: 00933004 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 23392: 0151c7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 23393: 0151cf4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 23394: 0151cf36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 23395: 0050ff60 116 FUNC GLOBAL DEFAULT 12 npcm7xx_otp_array_write │ │ │ │ - 23396: 00a2e6d8 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 23397: 00ba7e08 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 23396: 00a2e5c8 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 23397: 00ba7cf8 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 23398: 006e7af4 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 23399: 014e81ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 23400: 005cadd0 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 23401: 0063b404 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 23402: 014f02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 23403: 014291ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstl │ │ │ │ 23404: 0151cc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 23405: 014e7a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 23406: 014f8664 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 23407: 014e324c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 23408: 006c7294 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 23409: 006892ec 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 23410: 014e828c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 23411: 00912d68 100 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 23411: 00912c58 100 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 23412: 0151d134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 23413: 002f4f2c 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 23414: 00aa4d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 23414: 00aa4c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 23415: 0151c7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 23416: 0151c9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 23417: 014f3904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 23418: 002a1c7c 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 23419: 014e337c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 23420: 01429128 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstw │ │ │ │ 23421: 0051d940 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 23422: 009594b4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 23422: 009593a4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 23423: 0151ce58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 23424: 014f18ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 23425: 009c42ac 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 23426: 009b8680 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 23427: 0083c5bc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ + 23425: 009c419c 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 23426: 009b8570 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 23427: 0083c4b0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ 23428: 014eeca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 23429: 0151c54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 23430: 00996088 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 23430: 00995f78 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 23431: 0151c978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 23432: 0151c1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 23433: 0151b62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 23434: 0069dbd4 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 23435: 00b69f30 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 23436: 0086da88 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ - 23437: 00919670 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 23438: 0097c664 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 23435: 00b69e20 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 23436: 0086d978 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ + 23437: 00919560 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 23438: 0097c554 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 23439: 00669a6c 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 23440: 0083c774 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ - 23441: 0086da4c 56 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ + 23440: 0083c668 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ + 23441: 0086d93c 56 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ 23442: 0151b2b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 23443: 014f62dc 4 OBJECT GLOBAL DEFAULT 25 TWI_STAT_STA │ │ │ │ 23444: 003e83b4 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 23445: 00b5c4c8 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 23445: 00b5c3b8 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 23446: 0151bc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 23447: 009cf6e4 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 23447: 009cf5d4 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 23448: 014e352c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 23449: 014199b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 23450: 0151cc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 23451: 0151be8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 23452: 013bc454 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 23453: 014f3578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 23454: 0091b514 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ - 23455: 0086da84 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ + 23454: 0091b404 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 23455: 0086d974 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ 23456: 006e6e20 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 23457: 002bcb90 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 23458: 0151c264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 23459: 0151d912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 23460: 0151b998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 23461: 008b6fdc 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 23461: 008b6ecc 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 23462: 0151beb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 23463: 0144f4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s16 │ │ │ │ 23464: 0151d3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 23465: 0095a708 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 23465: 0095a5f8 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 23466: 0151d0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 23467: 0030fc30 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 23468: 014e62e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 23469: 0151ccd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 23470: 0143c1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsb │ │ │ │ 23471: 002cdb64 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 23472: 014e889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 23473: 0151ca2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 23474: 0151d3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 23475: 0096b850 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 23476: 009e2934 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 23475: 0096b740 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 23476: 009e2824 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 23477: 0079f0d4 8 FUNC GLOBAL DEFAULT 12 arm_gt_ptimer_cb │ │ │ │ 23478: 0143c160 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsh │ │ │ │ 23479: 014f0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 23480: 0151c71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 23481: 003100e0 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 23482: 009f34bc 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 23482: 009f33ac 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 23483: 0151b468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 23484: 0141184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 23485: 00ad43d4 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 23485: 00ad42c4 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 23486: 0151bd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 23487: 00a7e398 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 23487: 00a7e288 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 23488: 0151b7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 23489: 0095a480 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 23489: 0095a370 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 23490: 014e17c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 23491: 00b880e8 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 23492: 0091cde8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 23493: 009c1af0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 23494: 00aeef38 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 23491: 00b87fd8 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 23492: 0091ccd8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 23493: 009c19e0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 23494: 00aeee28 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ 23495: 0144f324 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s32 │ │ │ │ - 23496: 00b77490 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 23497: 00ab2568 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 23496: 00b77380 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 23497: 00ab2458 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 23498: 014df81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_EVENT │ │ │ │ - 23499: 00835678 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ + 23499: 0083556c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ 23500: 0151b74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 23501: 0151b3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 23502: 0151b920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 23503: 0151ce50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 23504: 014f0418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 23505: 014f3558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 23506: 014e4874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 23507: 005c685c 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 23508: 009e0ce8 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 23509: 00939820 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 23510: 0091b1d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 23511: 0091266c 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 23508: 009e0bd8 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 23509: 00939710 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 23510: 0091b0c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 23511: 0091255c 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 23512: 002c06c0 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 23513: 009364a0 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 23513: 00936390 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 23514: 0143c0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsw │ │ │ │ - 23515: 00835754 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ - 23516: 00ae74f8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 23517: 00b18630 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 23515: 00835648 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ + 23516: 00ae73e8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 23517: 00b18520 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 23518: 01426e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd16 │ │ │ │ 23519: 014f3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 23520: 014e34ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 23521: 00741700 36 FUNC GLOBAL DEFAULT 12 omap_mpu_wakeup │ │ │ │ 23522: 014ee3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 23523: 01415b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 23524: 0151ceac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 23525: 014e21bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ - 23526: 0083586c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ + 23526: 00835760 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ 23527: 007065e8 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 23528: 0151c4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 23529: 00b0c9bc 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 23529: 00b0c8ac 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 23530: 014dd920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 23531: 014f0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 23532: 014d6d98 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 23533: 014e405c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 23534: 014e73a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 23535: 009f8c28 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 23536: 00933bfc 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 23535: 009f8b18 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 23536: 00933aec 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 23537: 014f0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 23538: 014eed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 23539: 0151d898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 23540: 014ee7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 23541: 00972e00 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 23541: 00972cf0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 23542: 01419bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 23543: 01451f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s16 │ │ │ │ 23544: 0151d768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 23545: 006185c4 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 23546: 0151c9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 23547: 014f4664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 23548: 008c5154 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 23548: 008c5044 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 23549: 014f3994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 23550: 008ebe60 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 23551: 00b1b378 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 23550: 008ebd50 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 23551: 00b1b268 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 23552: 006a7970 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 23553: 0151cdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 23554: 00950928 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 23554: 00950818 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 23555: 0151bda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 23556: 0151bd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 23557: 0151bce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 23558: 002bee88 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 23559: 01455d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh_round_to_zero │ │ │ │ - 23560: 00b9dd10 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 23560: 00b9dc00 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 23561: 006e7458 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 23562: 00dccd54 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 23562: 00dccc2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 23563: 0051cff8 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 23564: 00b5d0e0 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 23564: 00b5cfd0 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 23565: 014e4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_EVENT │ │ │ │ 23566: 014f4754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 23567: 00b414e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 23567: 00b413d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 23568: 01450530 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u16 │ │ │ │ - 23569: 0090b254 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 23569: 0090b144 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 23570: 014e73e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ - 23571: 0082ba98 184 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ + 23571: 0082b98c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ 23572: 0151b456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 23573: 014e966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 23574: 0143c058 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhub │ │ │ │ 23575: 014f2fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 23576: 014e9c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 23577: 014eb5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 23578: 014f2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 23579: 00daffd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 23580: 00917f1c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 23581: 00959a8c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 23579: 00dafec8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 23580: 00917e0c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 23581: 0095997c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 23582: 0151bdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 23583: 0143bfd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuh │ │ │ │ - 23584: 009bd32c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 23584: 009bd21c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 23585: 014f21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 23586: 0151d106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 23587: 006d9974 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 23588: 0091f8c8 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 23588: 0091f7b8 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 23589: 0051add8 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 23590: 00b26d10 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 23591: 00b6bd08 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 23590: 00b26c00 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 23591: 00b6bbf8 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 23592: 0151cb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 23593: 00b497a0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 23593: 00b49690 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 23594: 014f5180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 23595: 00b8d0a4 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 23595: 00b8cf94 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 23596: 014de02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 23597: 006b614c 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 23598: 00aa7c84 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 23598: 00aa7b74 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 23599: 0151bd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 23600: 00ad3a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 23600: 00ad394c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 23601: 014f1e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 23602: 014ebab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 23603: 014e6410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 23604: 00af2e40 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 23604: 00af2d30 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 23605: 00657668 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 23606: 0143bf50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuw │ │ │ │ 23607: 0151c1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 23608: 0066d35c 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 23609: 006d8f3c 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 23610: 014e874c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 23611: 0151b7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 23612: 0151cb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 23613: 0151c9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_WRITE_DSTATE │ │ │ │ 23614: 0151d702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 23615: 00ba077c 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 23615: 00ba066c 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 23616: 014e1854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 23617: 004dc0a0 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 23618: 014e0d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 23619: 00956264 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 23619: 00956154 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 23620: 0151bfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 23621: 00548b98 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 23622: 002cdc14 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 23623: 0031bd78 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 23624: 00851ce4 52 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ - 23625: 00d3b43c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 23624: 00851bd8 52 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ + 23625: 00d3b32c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 23626: 0151d6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 23627: 0151c89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 23628: 014e3abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ 23629: 0144fbe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s8 │ │ │ │ - 23630: 00af2b74 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 23630: 00af2a64 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 23631: 0151b400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 23632: 0151d344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 23633: 0151b7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 23634: 0151d910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ 23635: 01451e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s32 │ │ │ │ - 23636: 00a86fd0 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 23637: 0090ddc0 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 23638: 00927828 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 23636: 00a86ec0 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 23637: 0090dcb0 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 23638: 00927718 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 23639: 00618b08 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 23640: 0086e3a4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ - 23641: 00ba7a28 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 23640: 0086e294 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ + 23641: 00ba7918 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 23642: 0144f2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s64 │ │ │ │ 23643: 014e1c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 23644: 00b388a4 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 23644: 00b38794 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 23645: 014f4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 23646: 00b8a27c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 23646: 00b8a16c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 23647: 014eb8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 23648: 002bf678 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 23649: 00b91e4c 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 23649: 00b91d3c 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 23650: 014ec558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 23651: 014f0b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 23652: 00328460 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 23653: 0087ab14 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 23653: 0087aa04 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 23654: 0151bd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 23655: 0067964c 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 23656: 0151c51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 23657: 00b634c0 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 23657: 00b633b0 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 23658: 014f22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 23659: 014e36ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 23660: 014f19cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 23661: 0151b8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 23662: 01429020 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_insr │ │ │ │ 23663: 0151cbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 23664: 009811cc 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 23665: 009916b0 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 23664: 009810bc 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 23665: 009915a0 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 23666: 0144fcf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat8 │ │ │ │ 23667: 002d0b14 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 23668: 009209ec 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 23668: 009208dc 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 23669: 00323aec 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 23670: 00a9c26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 23670: 00a9c15c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 23671: 006ca71c 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 23672: 0151cb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 23673: 014f2ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 23674: 014f1fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 23675: 0151d7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 23676: 00ba15d8 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 23677: 00b789fc 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 23676: 00ba14c8 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 23677: 00b788ec 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 23678: 0151bf3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 23679: 00b3bf34 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 23680: 0091aad4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 23681: 00964bb4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 23679: 00b3be24 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 23680: 0091a9c4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 23681: 00964aa4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 23682: 0151ccea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 23683: 014eafd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 23684: 014ef5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 23685: 006a2a5c 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 23686: 006e0300 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 23687: 009fd89c 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 23687: 009fd78c 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 23688: 0151d3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 23689: 005c8cc0 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 23690: 0151d5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 23691: 0151d196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 23692: 014df020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 23693: 00b15e60 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 23693: 00b15d50 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 23694: 014ec968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 23695: 0151d522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 23696: 0151c938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 23697: 014f1148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 23698: 009fa248 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 23698: 009fa138 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 23699: 0151cf2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 23700: 00668688 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 23701: 014f52a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 23702: 00dccd50 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 23703: 009cdc14 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 23702: 00dccc28 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 23703: 009cdb04 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 23704: 006c1a4c 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 23705: 0151bb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 23706: 014f43d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 23707: 0151c7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 23708: 00aaf168 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 23708: 00aaf058 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 23709: 014e824c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 23710: 014eaaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 23711: 0036bfe4 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 23712: 0151b868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 23713: 014f3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 23714: 0151ce48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 23715: 0151d354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ @@ -23723,77 +23723,77 @@ │ │ │ │ 23719: 0144fc6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u8 │ │ │ │ 23720: 01415d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 23721: 014dfd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 23722: 014260b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd16 │ │ │ │ 23723: 006a75a8 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 23724: 014e8b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 23725: 0151d64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 23726: 00ba0e64 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 23727: 0091da2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 23728: 00a83844 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 23726: 00ba0d54 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 23727: 0091d91c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 23728: 00a83734 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 23729: 014ed9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 23730: 00321894 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 23731: 0151b84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 23732: 005168e4 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 23733: 002c6820 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 23734: 008d68c0 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 23734: 008d67b0 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 23735: 014e50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 23736: 00b5a93c 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 23736: 00b5a82c 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 23737: 006b03a0 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 23738: 002b9b48 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 23739: 0151d45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 23740: 006abad8 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 23741: 01426f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqaddsubx │ │ │ │ - 23742: 0090435c 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 23743: 00aefb14 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 23742: 0090424c 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 23743: 00aefa04 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 23744: 014f2ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 23745: 014e4894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 23746: 00b7a4e8 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 23746: 00b7a3d8 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 23747: 0143c4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsb │ │ │ │ 23748: 0151b4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 23749: 0142ce00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalarh │ │ │ │ 23750: 014df1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 23751: 014ea2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 23752: 014e969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 23753: 0151c3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 23754: 014dde6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 23755: 014eb6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 23756: 00405dd8 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 23757: 0151b257 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 23758: 009f9d14 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 23758: 009f9c04 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 23759: 01455b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls_round_to_zero │ │ │ │ 23760: 01392cf0 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 23761: 0143c478 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsh │ │ │ │ - 23762: 0086c2f0 164 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ - 23763: 0091dfb4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 23762: 0086c1e0 164 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ + 23763: 0091dea4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 23764: 014f1518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 23765: 006938a4 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 23766: 009bf874 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 23767: 00b745c0 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 23766: 009bf764 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 23767: 00b744b0 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 23768: 0151d0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 23769: 013ba414 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 23770: 014f4094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 23771: 0095a828 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 23772: 00aa6e60 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 23771: 0095a718 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 23772: 00aa6d50 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 23773: 014e3d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 23774: 0142cd7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalars │ │ │ │ 23775: 002d22c0 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 23776: 00b3cd28 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 23777: 009261ec 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 23776: 00b3cc18 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 23777: 009260dc 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 23778: 01428864 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadb │ │ │ │ 23779: 014e6680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 23780: 00371ea8 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 23781: 00b2ce1c 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 23782: 0091bd60 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 23783: 008d6268 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 23781: 00b2cd0c 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 23782: 0091bc50 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 23783: 008d6158 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 23784: 014e83bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 23785: 00ac00c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 23785: 00abffb4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 23786: 0151b328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 23787: 00b9ce74 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 23788: 00b4860c 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 23787: 00b9cd64 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 23788: 00b484fc 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 23789: 014df2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 23790: 0143c3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsw │ │ │ │ 23791: 014e965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 23792: 0151ce12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 23793: 0049076c 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 23794: 01451d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s64 │ │ │ │ 23795: 014e1734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ @@ -23806,1569 +23806,1569 @@ │ │ │ │ 23802: 0151bb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 23803: 014f4a90 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 23804: 0151b3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 23805: 002bfdf0 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 23806: 01426fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhaddsubx │ │ │ │ 23807: 0151d816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 23808: 0151bd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 23809: 00957008 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 23809: 00956ef8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 23810: 0151b2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 23811: 014e6e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 23812: 009913d8 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 23812: 009912c8 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 23813: 0032845c 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 23814: 014287e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadw │ │ │ │ 23815: 0151cdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 23816: 0151b30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 23817: 0151c280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 23818: 00930e84 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 23818: 00930d74 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 23819: 0151db14 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 23820: 00b42120 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 23820: 00b42010 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 23821: 004e1c0c 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 23822: 002c6a20 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 23823: 006c88d4 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 23824: 014f3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 23825: 00aecd84 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 23825: 00aecc74 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 23826: 0151bf8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 23827: 014ddbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 23828: 00b37274 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 23828: 00b37164 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 23829: 0151c36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 23830: 00b5da5c 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 23831: 00dccd34 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 23830: 00b5d94c 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 23831: 00dccc0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 23832: 002d6b48 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ - 23833: 0083d5b8 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ + 23833: 0083d4ac 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ 23834: 014ec858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 23835: 0151cfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 23836: 014e6dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 23837: 002d61c4 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 23838: 00a48dcc 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 23838: 00a48cbc 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 23839: 0069f2fc 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 23840: 014f8674 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 23841: 014f24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 23842: 0083d61c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ + 23842: 0083d510 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ 23843: 0151c4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 23844: 014f0228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 23845: 00ad0efc 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 23845: 00ad0dec 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 23846: 00711d6c 44 FUNC GLOBAL DEFAULT 12 stage_1_mmu_idx │ │ │ │ 23847: 00305200 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 23848: 00abe6d0 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 23849: 00b98430 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 23848: 00abe5c0 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 23849: 00b98320 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 23850: 0151b618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 23851: 00685a54 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 23852: 014ddfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 23853: 014f36f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 23854: 00dccd1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 23854: 00dccbf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 23855: 014e4ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 23856: 014e6040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 23857: 0037aec4 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 23858: 014ebfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 23859: 00ab9248 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 23860: 00db00c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 23859: 00ab9138 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 23860: 00daffb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 23861: 014ee190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 23862: 014dd070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 23863: 002b8634 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 23864: 0151d0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 23865: 013b7e50 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 23866: 0151d934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 23867: 014ed8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 23868: 00930f08 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 23869: 00b49c28 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 23870: 00a95660 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 23868: 00930df8 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 23869: 00b49b18 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 23870: 00a95550 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 23871: 0143c370 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhub │ │ │ │ 23872: 0151d3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ 23873: 007a41dc 152 FUNC GLOBAL DEFAULT 12 vfp_get_fpscr │ │ │ │ - 23874: 00b5a814 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 23875: 00b26344 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 23874: 00b5a704 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 23875: 00b26234 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 23876: 0143c2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuh │ │ │ │ 23877: 014e51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 23878: 0151bc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 23879: 014e1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 23880: 01436514 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180h │ │ │ │ 23881: 0141b1f8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 23882: 0151c554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 23883: 0043ab04 160 FUNC GLOBAL DEFAULT 12 ct3_clear_region_block_backed │ │ │ │ 23884: 014f1b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 23885: 007a1bec 8 FUNC GLOBAL DEFAULT 12 pmu_post_el_change │ │ │ │ 23886: 014df94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_STE_EVENT │ │ │ │ 23887: 014ed588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 23888: 014e386c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 23889: 00ab7da8 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 23890: 008f0fb0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 23889: 00ab7c98 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 23890: 008f0ea0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 23891: 0151b338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 23892: 014d9b0c 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 23893: 014ee700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 23894: 00956318 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 23894: 00956208 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 23895: 0151c0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 23896: 0151d70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 23897: 009c1248 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 23897: 009c1138 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 23898: 01436490 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180s │ │ │ │ 23899: 0063779c 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 23900: 0143c268 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuw │ │ │ │ 23901: 0151c4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 23902: 013bda78 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 23903: 0151ce2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 23904: 014f1f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 23905: 014f3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 23906: 0144fa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s16 │ │ │ │ 23907: 014e13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 23908: 00513740 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 23909: 00ab6e30 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 23909: 00ab6d20 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 23910: 0151b6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 23911: 0151de76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 23912: 006dfb90 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 23913: 006b04c4 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 23914: 00a402dc 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 23915: 00b96240 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 23916: 00a41448 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 23917: 009954c8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 23918: 0095557c 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 23919: 00b6d11c 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 23914: 00a401cc 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 23915: 00b96130 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 23916: 00a41338 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 23917: 009953b8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 23918: 0095546c 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 23919: 00b6d00c 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 23920: 014e2b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 23921: 009033f8 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 23921: 009032e8 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 23922: 00505110 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 23923: 0048f128 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 23924: 00abb6fc 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 23924: 00abb5ec 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 23925: 0151d758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 23926: 009c5928 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 23926: 009c5818 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 23927: 0151bec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 23928: 0074bd04 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_write16 │ │ │ │ 23929: 014eaea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_EVENT │ │ │ │ - 23930: 00aa76d4 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 23930: 00aa75c4 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 23931: 01452294 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s16 │ │ │ │ 23932: 0151b65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 23933: 0150aacc 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 23934: 014ed958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 23935: 0151b96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 23936: 009f8b34 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 23936: 009f8a24 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 23937: 014f5030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 23938: 00919a94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 23938: 00919984 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 23939: 00304568 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 23940: 008b352c 1084 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 23940: 008b341c 1084 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 23941: 0151c3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 23942: 0151bf34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 23943: 0151bb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 23944: 014e1e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 23945: 0151ced2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 23946: 014eab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 23947: 014f492c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 23948: 006864d0 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 23949: 008f8bcc 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 23950: 00b2c244 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 23949: 008f8abc 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 23950: 00b2c134 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 23951: 0151c38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 23952: 00ab44cc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 23953: 0095b540 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 23952: 00ab43bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 23953: 0095b430 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 23954: 0151d3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 23955: 008e1d00 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ - 23956: 00841428 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ + 23955: 008e1bf0 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 23956: 0084131c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ 23957: 0151d23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 23958: 00307520 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 23959: 0151d5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 23960: 0151de84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 23961: 0151cabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 23962: 00cfbe3c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 23962: 00cfbd2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 23963: 013c7068 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 23964: 0151b666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 23965: 014e875c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 23966: 00410aec 16 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 23967: 0151c0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 23968: 014e9eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 23969: 00657d84 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 23970: 014ea55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 23971: 014e9bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 23972: 014ee200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 23973: 0068e63c 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 23974: 002f4cb0 276 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ - 23975: 0084fe98 80 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ + 23975: 0084fd8c 80 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ 23976: 014f5080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 23977: 0151c204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 23978: 00b82994 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ - 23979: 00841580 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ + 23978: 00b82884 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 23979: 00841474 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ 23980: 014e9d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 23981: 014eda18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 23982: 01452bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_s16 │ │ │ │ 23983: 0151d506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 23984: 0151ccb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 23985: 00b6c0c4 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 23985: 00b6bfb4 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 23986: 0151bc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 23987: 014e418c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 23988: 009bd134 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 23988: 009bd024 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 23989: 003b7f04 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 23990: 0151c57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 23991: 008eb12c 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 23992: 00b87f0c 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 23991: 008eb01c 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 23992: 00b87dfc 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 23993: 014e3a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 23994: 0151c602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 23995: 00ae6514 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 23995: 00ae6404 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 23996: 014eeaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 23997: 00ba4718 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 23998: 0091b6c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 23997: 00ba4608 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 23998: 0091b5b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 23999: 014f0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 24000: 0144f8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s32 │ │ │ │ 24001: 002c51a8 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 24002: 0151b2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 24003: 00ad7214 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 24003: 00ad7104 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 24004: 0151d372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 24005: 014dec50 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 24006: 014ed1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 24007: 014df60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 24008: 0050bab4 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 24009: 0151bde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 24010: 00b41b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 24011: 00b5b738 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 24010: 00b419f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 24011: 00b5b628 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 24012: 0151c412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 24013: 014e4e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 24014: 0151b61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 24015: 0069e524 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ 24016: 01430a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrib │ │ │ │ - 24017: 00b36e4c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 24018: 00aec6b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 24019: 0085f6dc 364 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ - 24020: 00a8a024 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 24021: 00b1a360 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 24017: 00b36d3c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 24018: 00aec5a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 24019: 0085f5cc 364 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ + 24020: 00a89f14 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 24021: 00b1a250 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ 24022: 0074bf1c 180 FUNC GLOBAL DEFAULT 12 omap_badwidth_write32 │ │ │ │ - 24023: 00b3e894 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 24023: 00b3e784 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 24024: 0151d5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ - 24025: 0085f428 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ + 24025: 0085f318 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ 24026: 0151d1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 24027: 00a88214 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 24027: 00a88104 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ 24028: 014309d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrih │ │ │ │ - 24029: 00b8cccc 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 24029: 00b8cbbc 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 24030: 014e376c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 24031: 0151bfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 24032: 00b5b758 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 24032: 00b5b648 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 24033: 014f292c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 24034: 00b8518c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 24034: 00b8507c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 24035: 0151b99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 24036: 01452210 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s32 │ │ │ │ 24037: 0151bf1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 24038: 014e0a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 24039: 01393d10 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 24040: 014ecbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 24041: 0151bc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 24042: 014e7510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ - 24043: 0085f584 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ + 24043: 0085f474 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ 24044: 0151bf48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 24045: 006b2eec 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 24046: 0151d2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 24047: 014ed558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 24048: 00963e84 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 24048: 00963d74 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 24049: 006b1f20 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 24050: 014e367c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 24051: 014f1c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 24052: 0143094c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsriw │ │ │ │ 24053: 0150a020 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 24054: 014f35f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 24055: 0034beb0 152 FUNC GLOBAL DEFAULT 12 nand_setpins │ │ │ │ 24056: 0051a574 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 24057: 0151bb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 24058: 0095a8d8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 24058: 0095a7c8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 24059: 014ee5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 24060: 005051c8 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 24061: 00920a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 24061: 00920904 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 24062: 0151bfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 24063: 009efd78 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 24064: 00b28ba8 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 24063: 009efc68 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 24064: 00b28a98 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 24065: 0038ac60 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_swcci │ │ │ │ 24066: 0151c662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 24067: 0151c1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 24068: 002bd230 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 24069: 014df55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 24070: 0151d536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 24071: 009e1e7c 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 24071: 009e1d6c 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 24072: 014dc784 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 24073: 014e380c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 24074: 00abd718 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 24075: 0095e3dc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 24076: 00aa2820 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 24074: 00abd608 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 24075: 0095e2cc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 24076: 00aa2710 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 24077: 014e29e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 24078: 00b879ec 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 24079: 008ed004 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 24080: 009c22d0 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 24078: 00b878dc 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 24079: 008ecef4 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 24080: 009c21c0 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 24081: 0151cd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 24082: 014f1264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ - 24083: 0084fee8 12 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ + 24083: 0084fddc 12 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ 24084: 0151b36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 24085: 0151d0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 24086: 0151b8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 24087: 00ae6b94 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 24087: 00ae6a84 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 24088: 006544cc 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 24089: 014ead90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 24090: 014f04a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 24091: 00af2958 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 24091: 00af2848 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 24092: 002a220c 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 24093: 0151d61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 24094: 0151d82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 24095: 0151c34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 24096: 00aec488 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ - 24097: 0082b1d8 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ + 24096: 00aec378 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 24097: 0082b0cc 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ 24098: 002d050c 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 24099: 00b819fc 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 24099: 00b818ec 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 24100: 0151ccba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 24101: 0151de16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 24102: 00928138 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 24102: 00928028 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 24103: 01452084 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s8 │ │ │ │ 24104: 007057f0 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 24105: 014e6ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 24106: 002c02b4 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 24107: 009750e4 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 24107: 00974fd4 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 24108: 014e8bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 24109: 0082b244 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ + 24109: 0082b138 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ 24110: 01450428 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s16 │ │ │ │ 24111: 0068f87c 416 FUNC GLOBAL DEFAULT 12 iommufd_backend_free_id │ │ │ │ - 24112: 00b87904 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 24112: 00b877f4 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 24113: 0151c330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 24114: 0144d74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h2 │ │ │ │ - 24115: 00a03074 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 24115: 00a02f64 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 24116: 0151d67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 24117: 014f4bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 24118: 014e4d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 24119: 005fc1c8 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 24120: 0086bdc4 316 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ - 24121: 00d1c764 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 24120: 0086bcb4 316 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ + 24121: 00d1c654 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 24122: 002d42a4 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 24123: 00d1c61c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 24123: 00d1c50c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 24124: 002de7c4 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 24125: 00935a78 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 24125: 00935968 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 24126: 0151d092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 24127: 00d1c4d4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 24127: 00d1c3c4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 24128: 014f893c 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 24129: 014e38bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 24130: 00ba0414 200 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ + 24130: 00ba0304 200 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ 24131: 0151cb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 24132: 00b31720 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 24132: 00b31610 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 24133: 005691d0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 24134: 014e9a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ - 24135: 0082b2d0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ + 24135: 0082b1c4 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ 24136: 014e8c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 24137: 00ba12e0 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 24138: 0097b350 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 24137: 00ba11d0 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 24138: 0097b240 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 24139: 0151bcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 24140: 014f01b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 24141: 014eebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 24142: 014e800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 24143: 0069d958 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 24144: 00964fd4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 24145: 009cdb1c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 24144: 00964ec4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 24145: 009cda0c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 24146: 0151d626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 24147: 0151d8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 24148: 0151cf6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 24149: 00b334fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 24149: 00b333ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 24150: 0031ca5c 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 24151: 014f06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 24152: 00516f34 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 24153: 00b2e870 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 24153: 00b2e760 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 24154: 0151b390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 24155: 00aa3008 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 24155: 00aa2ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 24156: 002d9684 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ 24157: 0041d4dc 84 FUNC GLOBAL DEFAULT 12 its_class_name │ │ │ │ - 24158: 0092c3dc 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 24158: 0092c2cc 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 24159: 006b6068 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 24160: 006f3a48 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 24161: 00aee16c 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 24161: 00aee05c 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 24162: 014f4484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 24163: 0151c2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 24164: 009b9320 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 24164: 009b9210 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 24165: 0050be5c 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 24166: 014e1614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 24167: 0051114c 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 24168: 014e4cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 24169: 00686294 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 24170: 014e48a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 24171: 014ecb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 24172: 014f2ecc 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 24173: 014e390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 24174: 014e8a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 24175: 00b9b3d0 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 24176: 00b95524 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 24175: 00b9b2c0 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 24176: 00b95414 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 24177: 014e4db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 24178: 0151de90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 24179: 00329638 240 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 24180: 014f02b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 24181: 014ea28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 24182: 0151c0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 24183: 014e4fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 24184: 0151bb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 24185: 0151c6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 24186: 0151c9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 24187: 002dc60c 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 24188: 014e3ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 24189: 014f51f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 24190: 00b179f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 24190: 00b178e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 24191: 0151d896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 24192: 00ac0718 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 24192: 00ac0608 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 24193: 014df4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 24194: 00935858 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 24195: 00b866ac 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 24196: 009c05b0 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 24194: 00935748 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 24195: 00b8659c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 24196: 009c04a0 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 24197: 004af918 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 24198: 006c8be4 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 24199: 009b9268 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 24199: 009b9158 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 24200: 014e11d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 24201: 00684410 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 24202: 009f3750 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 24202: 009f3640 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 24203: 0145218c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s64 │ │ │ │ - 24204: 0089d36c 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 24204: 0089d25c 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 24205: 0151c1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 24206: 0151c3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 24207: 01418518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ - 24208: 00dc1300 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ + 24208: 00dc11d8 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ 24209: 014e8acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 24210: 003c5914 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 24211: 0151d648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 24212: 014503a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s32 │ │ │ │ 24213: 0151bcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ 24214: 01452108 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u8 │ │ │ │ - 24215: 00974fb4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 24215: 00974ea4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 24216: 006b52d4 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 24217: 00855ca4 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ - 24218: 00ad3388 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 24219: 00aacdcc 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 24220: 009296fc 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 24217: 00855b94 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ + 24218: 00ad3278 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 24219: 00aaccbc 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 24220: 009295ec 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 24221: 0048f304 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 24222: 014e87ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 24223: 014ea64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ - 24224: 0081cc0c 32 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maddsq │ │ │ │ + 24224: 0081cb00 32 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maddsq │ │ │ │ 24225: 014e6e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 24226: 01512ba4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 24227: 00439b2c 160 FUNC GLOBAL DEFAULT 12 ct3_set_region_block_backed │ │ │ │ 24228: 014e0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 24229: 009eca18 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 24230: 00af00f0 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 24231: 00856974 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ - 24232: 009c1460 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 24229: 009ec908 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 24230: 00aeffe0 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 24231: 00856864 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ + 24232: 009c1350 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 24233: 0151c42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 24234: 0151c4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 24235: 008e2cd4 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 24235: 008e2bc4 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 24236: 0151c022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 24237: 014e4844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 24238: 0034bf5c 1072 FUNC GLOBAL DEFAULT 12 nand_setio │ │ │ │ - 24239: 00956e24 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 24239: 00956d14 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 24240: 01450c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_b │ │ │ │ - 24241: 0094fca4 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 24241: 0094fb94 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 24242: 0151b2b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 24243: 00d40108 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 24244: 00ace7e0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 24245: 00a9d624 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ - 24246: 00837a1c 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ + 24243: 00d3fff8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 24244: 00ace6d0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 24245: 00a9d514 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 24246: 00837910 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ 24247: 0151bb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 24248: 01450adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_d │ │ │ │ 24249: 0151d132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 24250: 00d40100 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 24251: 00a3b034 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 24250: 00d3fff0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 24251: 00a3af24 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 24252: 01450be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_h │ │ │ │ - 24253: 0085bdd8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ + 24253: 0085bcc8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ 24254: 014ebd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 24255: 014d70cc 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 24256: 00837acc 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ - 24257: 00aa4708 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 24258: 0085bc30 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ - 24259: 00d400f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 24256: 008379c0 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ + 24257: 00aa45f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 24258: 0085bb20 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ + 24259: 00d3ffe8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 24260: 0151d742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 24261: 0151c2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 24262: 0151c9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 24263: 00901a40 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 24263: 00901930 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 24264: 014e6760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 24265: 0151cd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 24266: 01450b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_s │ │ │ │ 24267: 002ccf54 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 24268: 0144702c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a32 │ │ │ │ 24269: 014efcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 24270: 014ebaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ - 24271: 0085bd04 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ + 24271: 0085bbf4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ 24272: 0151ba24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 24273: 0151bbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 24274: 00528638 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 24275: 002d5a04 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ - 24276: 00837b84 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ + 24276: 00837a78 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ 24277: 00517108 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 24278: 014e38ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 24279: 0151c2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 24280: 0145407c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh_round_to_nearest │ │ │ │ 24281: 0151b67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 24282: 00a49164 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 24282: 00a49054 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 24283: 01415de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 24284: 0086e508 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ + 24284: 0086e3f8 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ 24285: 0151bb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_READ_DSTATE │ │ │ │ - 24286: 00b7a4a8 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 24286: 00b7a398 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 24287: 00618b90 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 24288: 0086f0d8 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ - 24289: 00b19bb8 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 24290: 00aeffb0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 24288: 0086efc8 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ + 24289: 00b19aa8 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 24290: 00aefea0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 24291: 0151cad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ - 24292: 009381b4 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 24293: 00a28030 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 24292: 009380a4 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 24293: 00a27f20 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 24294: 0151d83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 24295: 01449d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_d │ │ │ │ 24296: 0151ddf8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 24297: 0151c714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 24298: 00aebadc 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 24298: 00aeb9cc 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 24299: 00703590 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 24300: 00665868 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 24301: 00b2f290 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 24301: 00b2f180 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 24302: 01449e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_h │ │ │ │ - 24303: 008e5554 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ - 24304: 0086ebb0 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ + 24303: 008e5444 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 24304: 0086eaa0 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ 24305: 0151b858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 24306: 0151c9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 24307: 0030e30c 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 24308: 0151c024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ - 24309: 0086c174 132 FUNC GLOBAL DEFAULT 12 helper_uqsub8 │ │ │ │ + 24309: 0086c064 132 FUNC GLOBAL DEFAULT 12 helper_uqsub8 │ │ │ │ 24310: 0066a5b8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 24311: 0091a5c8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 24311: 0091a4b8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 24312: 0151c428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 24313: 0151c8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 24314: 01449d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_s │ │ │ │ 24315: 0151d6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 24316: 00526be8 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 24317: 009bd564 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 24317: 009bd454 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 24318: 014e77b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 24319: 014f2338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 24320: 014e7f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ - 24321: 0081cc2c 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_madduq │ │ │ │ + 24321: 0081cb20 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_madduq │ │ │ │ 24322: 0151c4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 24323: 0151c080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 24324: 0151b44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 24325: 003232a4 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 24326: 0151bd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 24327: 0091d850 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 24327: 0091d740 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 24328: 014f3ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 24329: 0151d700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 24330: 00b3fc18 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 24330: 00b3fb08 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 24331: 0151cf02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ - 24332: 0086e13c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ + 24332: 0086e02c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ 24333: 01419908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 24334: 002d4064 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 24335: 0151b255 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ - 24336: 0086e03c 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ + 24336: 0086df2c 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ 24337: 014e817c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 24338: 014e6c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 24339: 00abd6a8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 24340: 008ecdb4 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 24339: 00abd598 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 24340: 008ecca4 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 24341: 002d86dc 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 24342: 00ade5b4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 24342: 00ade4a4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 24343: 014e2748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 24344: 014e84ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 24345: 0151d502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 24346: 0151bcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 24347: 002db22c 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 24348: 0151b6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 24349: 0151d416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ - 24350: 0086e0c0 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ + 24350: 0086dfb0 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ 24351: 014f3084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 24352: 0151c846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 24353: 002cd014 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 24354: 01417a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 24355: 0142d220 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalarh │ │ │ │ 24356: 0144d11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s16 │ │ │ │ - 24357: 00bab1d8 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 24358: 00aa2f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 24357: 00bab0c8 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 24358: 00aa2e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 24359: 006deb70 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 24360: 007015e4 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 24361: 008fe2d4 260 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 24361: 008fe1c4 260 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 24362: 0151b324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 24363: 0151cb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 24364: 0151cdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 24365: 014e403c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 24366: 014de3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 24367: 014f08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 24368: 0038e1a8 100 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 24369: 014ef0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ 24370: 0142d19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalars │ │ │ │ - 24371: 009e17f0 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 24371: 009e16e0 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 24372: 0151ca7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 24373: 014e83fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 24374: 0066ae18 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 24375: 0090287c 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 24376: 00b6379c 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 24377: 00ad9ad0 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 24375: 0090276c 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 24376: 00b6368c 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 24377: 00ad99c0 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 24378: 0151d67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 24379: 00ae1fa4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 24379: 00ae1e94 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 24380: 01452a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u16 │ │ │ │ 24381: 0151c768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 24382: 005c66d8 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ - 24383: 008645c4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ + 24383: 008644b4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ 24384: 00310028 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 24385: 014e2d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ - 24386: 008647f4 220 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ + 24386: 008646e4 220 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ 24387: 0151bb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_READ_DSTATE │ │ │ │ 24388: 005cb494 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 24389: 002d0d40 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 24390: 014eb6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ - 24391: 0091e528 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 24391: 0091e418 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 24392: 0151b966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 24393: 002d4158 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 24394: 0095b19c 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 24395: 00b115e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 24396: 00864684 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ - 24397: 00aafcb4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 24394: 0095b08c 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 24395: 00b114d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 24396: 00864574 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ + 24397: 00aafba4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 24398: 002b4048 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 24399: 014ecf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 24400: 014e70e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 24401: 00ae89dc 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 24402: 009032b8 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 24401: 00ae88cc 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 24402: 009031a8 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 24403: 014e7230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 24404: 00baa904 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 24404: 00baa7f4 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 24405: 014efe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 24406: 014f2b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 24407: 0060e3c4 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 24408: 00ac0a64 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 24408: 00ac0954 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 24409: 00795e20 4 FUNC GLOBAL DEFAULT 12 get_arm_cp_reginfo │ │ │ │ 24410: 0151c438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 24411: 00704e08 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ - 24412: 00864744 176 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ + 24412: 00864634 176 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ 24413: 006b5fb4 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 24414: 014e70c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 24415: 00959724 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 24415: 00959614 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 24416: 014f18ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 24417: 014e5fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 24418: 01446fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a64 │ │ │ │ 24419: 0070253c 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ - 24420: 00851ef4 140 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ + 24420: 00851de8 140 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ 24421: 00492358 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 24422: 0151d264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 24423: 00b0cfcc 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 24423: 00b0cebc 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 24424: 003299f8 5308 FUNC GLOBAL DEFAULT 12 build_memory_hotplug_aml │ │ │ │ - 24425: 0083ea04 184 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ + 24425: 0083e8f8 184 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ 24426: 0066f164 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 24427: 014e5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 24428: 0151ba9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 24429: 0151bade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 24430: 01444b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_b │ │ │ │ - 24431: 009e1f30 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 24431: 009e1e20 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 24432: 01444a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_d │ │ │ │ 24433: 014e8c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 24434: 0085211c 708 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ - 24435: 00a8551c 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 24434: 00852010 708 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ + 24435: 00a8540c 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 24436: 0151c728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 24437: 014e6800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 24438: 00b7cf00 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 24438: 00b7cdf0 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 24439: 0060d6b8 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 24440: 0151b810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ 24441: 01444b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_h │ │ │ │ - 24442: 00a3bb9c 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 24442: 00a3ba8c 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 24443: 0151cc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 24444: 0151b8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 24445: 009b83a4 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 24445: 009b8294 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 24446: 014f0588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 24447: 012f2384 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicv4 │ │ │ │ 24448: 005691cc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 24449: 01418494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 24450: 0151bb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 24451: 0144d014 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s32 │ │ │ │ 24452: 003bcb1c 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 24453: 00ba8e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 24453: 00ba8d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ 24454: 01453de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f32_to_f16 │ │ │ │ - 24455: 00901a74 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 24455: 00901964 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 24456: 004a4284 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ 24457: 01444a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_s │ │ │ │ - 24458: 00b1ab04 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 24459: 00995fd4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 24458: 00b1a9f4 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 24459: 00995ec4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 24460: 014f4d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 24461: 0151bb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 24462: 00debc54 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 24463: 0151bd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 24464: 014dd510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 24465: 0151c348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 24466: 014ee630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 24467: 00b97d38 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 24468: 0089bc90 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 24469: 00b97214 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 24467: 00b97c28 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 24468: 0089bb80 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 24469: 00b97104 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 24470: 014dda10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 24471: 014e2968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 24472: 00327a70 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 24473: 008f59a0 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 24473: 008f5890 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 24474: 01452948 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u32 │ │ │ │ 24475: 006e8510 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 24476: 014490a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_d │ │ │ │ 24477: 003850ac 428 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_t3 │ │ │ │ - 24478: 0085f174 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ + 24478: 0085f064 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ 24479: 014e6a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 24480: 0151cf62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ - 24481: 0086e66c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ + 24481: 0086e55c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ 24482: 0151c74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ 24483: 014491b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_h │ │ │ │ - 24484: 00b9793c 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 24485: 00b15780 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ - 24486: 0086f208 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ + 24484: 00b9782c 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 24485: 00b15670 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 24486: 0086f0f8 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ 24487: 0151c7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 24488: 014e0440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 24489: 00b38a34 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 24489: 00b38924 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 24490: 014e0a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 24491: 00a12218 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 24492: 00984244 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 24491: 00a12108 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 24492: 00984134 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 24493: 014ecc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 24494: 0097bf18 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 24494: 0097be08 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 24495: 006774c0 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 24496: 0060d068 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ - 24497: 0085f2d0 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ + 24497: 0085f1c0 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ 24498: 0061eaac 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 24499: 00b240f4 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 24500: 0091f058 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 24499: 00b23fe4 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 24500: 0091ef48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 24501: 006c2328 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 24502: 00929c98 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 24502: 00929b88 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 24503: 0144912c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_s │ │ │ │ - 24504: 00ae8318 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 24504: 00ae8208 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 24505: 002cd19c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ - 24506: 0086ecbc 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ + 24506: 0086ebac 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ 24507: 014e1374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 24508: 014e39fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 24509: 014e3d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 24510: 0097d828 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 24510: 0097d718 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 24511: 002cd0c4 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 24512: 0091f278 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 24512: 0091f168 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 24513: 014eef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 24514: 0151b88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 24515: 00378e38 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 24516: 0060eac4 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 24517: 00aa8a9c 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 24517: 00aa898c 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 24518: 014e1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ - 24519: 0085ddf0 224 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ + 24519: 0085dce0 224 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ 24520: 0151c18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ - 24521: 00861ab8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ + 24521: 008619a8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ 24522: 014e834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ - 24523: 00861ca4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ + 24523: 00861b94 212 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ 24524: 014eb998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 24525: 006d9088 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 24526: 0085dc68 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ - 24527: 00b1fc70 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 24526: 0085db58 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ + 24527: 00b1fb60 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 24528: 014ecc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ - 24529: 00861b5c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ + 24529: 00861a4c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ 24530: 006666a4 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 24531: 014dfa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_S1_EVENT │ │ │ │ 24532: 014f2a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 24533: 0151d0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 24534: 0051cfc4 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ - 24535: 0084127c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ + 24535: 00841170 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ 24536: 014eae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 24537: 006b5dfc 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 24538: 014e5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 24539: 014dee60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 24540: 014e8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 24541: 00b37730 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ - 24542: 0085dd2c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ - 24543: 00861c00 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ + 24541: 00b37620 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 24542: 0085dc1c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ + 24543: 00861af0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ 24544: 0151cb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 24545: 0151b84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ - 24546: 008412f8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ + 24546: 008411ec 156 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ 24547: 0036dc18 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 24548: 014ecf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 24549: 008ecdac 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 24549: 008ecc9c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 24550: 00673260 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 24551: 0066b1ac 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 24552: 01434390 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashb │ │ │ │ 24553: 00434fc8 820 FUNC GLOBAL DEFAULT 12 memory_device_unplug │ │ │ │ - 24554: 00b5e6bc 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 24554: 00b5e5ac 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 24555: 014f0198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 24556: 0151d752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 24557: 00703dc0 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 24558: 0151bcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 24559: 00aa3f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 24560: 0085340c 116 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ - 24561: 00b5c8fc 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 24559: 00aa3e10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 24560: 00853300 116 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ + 24561: 00b5c7ec 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 24562: 0143430c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashh │ │ │ │ 24563: 0151bbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 24564: 00959fb4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 24564: 00959ea4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 24565: 014f28ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 24566: 00841394 148 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ - 24567: 009209e4 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 24566: 00841288 148 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ + 24567: 009208d4 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 24568: 0048da38 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 24569: 0151b6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 24570: 00b36d24 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 24570: 00b36c14 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 24571: 006f37ec 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ - 24572: 008283a0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ + 24572: 00828294 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ 24573: 00754254 76 FUNC GLOBAL DEFAULT 12 board_ram_size │ │ │ │ 24574: 0151d3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 24575: 0151c7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 24576: 0151c2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ 24577: 003537d8 708 FUNC GLOBAL DEFAULT 12 pflash_cfi02_register │ │ │ │ - 24578: 009e1970 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 24578: 009e1860 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 24579: 0151c4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 24580: 01434288 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashw │ │ │ │ 24581: 0151c2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 24582: 0151d7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 24583: 0070bc6c 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 24584: 00b5bf9c 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 24584: 00b5be8c 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 24585: 0151d4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 24586: 014e8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 24587: 00b25ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 24587: 00b25de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 24588: 0151b4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 24589: 0091f584 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 24590: 00abe58c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 24589: 0091f474 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 24590: 00abe47c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 24591: 0031ebec 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 24592: 006910e0 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 24593: 00abf00c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 24593: 00abeefc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 24594: 002be9f8 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 24595: 0151de20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 24596: 014289f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muluhw │ │ │ │ 24597: 014f497c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 24598: 00b01f00 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 24599: 00ae2878 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 24600: 00b02ce8 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 24598: 00b01df0 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 24599: 00ae2768 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 24600: 00b02bd8 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 24601: 0151c712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 24602: 014e6ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 24603: 00b96d28 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 24604: 00ad5984 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 24605: 00b52a90 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 24603: 00b96c18 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 24604: 00ad5874 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 24605: 00b52980 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 24606: 002cf72c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 24607: 014e32ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 24608: 01443774 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_d │ │ │ │ - 24609: 00b0e690 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 24610: 00b72e74 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 24611: 00aa4c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 24612: 00b885a8 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 24609: 00b0e580 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 24610: 00b72d64 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 24611: 00aa4b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 24612: 00b88498 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 24613: 0151b878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 24614: 0144387c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_h │ │ │ │ 24615: 014dcc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 24616: 00a2de94 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 24617: 00b2b458 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 24616: 00a2dd84 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 24617: 00b2b348 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 24618: 014e406c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ - 24619: 007bb96c 88 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ + 24619: 007bb98c 88 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ 24620: 01452840 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u64 │ │ │ │ 24621: 014ecac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 24622: 002e3e44 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 24623: 006a2274 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 24624: 00cfbe40 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 24624: 00cfbd30 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 24625: 014ed7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 24626: 00aecd28 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 24626: 00aecc18 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 24627: 0151c7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 24628: 014437f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_s │ │ │ │ 24629: 002b41b8 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 24630: 014f274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 24631: 0151cee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 24632: 0151c1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 24633: 0151b3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 24634: 009b4910 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 24635: 008196e0 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ - 24636: 00b3a4b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 24637: 0083e068 140 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ - 24638: 00a93398 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ - 24639: 00820a14 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_slll │ │ │ │ + 24634: 009b4800 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 24635: 008195d4 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ + 24636: 00b3a3a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 24637: 0083df5c 140 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ + 24638: 00a93288 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 24639: 00820908 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_slll │ │ │ │ 24640: 0151d046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 24641: 014ed2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 24642: 00aa86d8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 24643: 00bb04b4 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 24644: 008e0bcc 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 24642: 00aa85c8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 24643: 00bb03a4 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 24644: 008e0abc 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 24645: 0151be3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ - 24646: 00820a64 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllq │ │ │ │ + 24646: 00820958 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllq │ │ │ │ 24647: 0063021c 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 24648: 008b4d70 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 24648: 008b4c60 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 24649: 0151b9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 24650: 002e396c 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 24651: 014e421c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 24652: 01427f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sel_flags │ │ │ │ - 24653: 0086e780 24 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ + 24653: 0086e670 24 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ 24654: 014f1b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 24655: 0151ca3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 24656: 009889b8 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 24656: 009888a8 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 24657: 005bcb20 252 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 24658: 0151d8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 24659: 006f37f0 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ - 24660: 00820934 224 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllw │ │ │ │ + 24660: 00820828 224 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllw │ │ │ │ 24661: 0151d1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 24662: 014e801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 24663: 01438e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhb │ │ │ │ 24664: 014eeef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 24665: 014e6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 24666: 014dfe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 24667: 006a4268 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ - 24668: 0086f2d0 52 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ + 24668: 0086f1c0 52 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ 24669: 0151d78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 24670: 014e1794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 24671: 00dccd30 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 24672: 008dcff8 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 24671: 00dccc08 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 24672: 008dcee8 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 24673: 0151bc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 24674: 0151de18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 24675: 00708b44 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 24676: 01438dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhh │ │ │ │ 24677: 0151c420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 24678: 0093b99c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 24678: 0093b88c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 24679: 014e1864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 24680: 0151c566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 24681: 014dd640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 24682: 014f3954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 24683: 0090390c 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 24684: 00b72c5c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 24683: 009037fc 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 24684: 00b72b4c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 24685: 014f41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 24686: 0151b616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ - 24687: 0086ed64 16 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ + 24687: 0086ec54 16 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ 24688: 014ead80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 24689: 002c0a50 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 24690: 0151cd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ - 24691: 008662a8 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ + 24691: 00866198 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ 24692: 0151b484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 24693: 00711790 128 FUNC GLOBAL DEFAULT 12 round_down_to_parange_index │ │ │ │ 24694: 0066b0c0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ - 24695: 00865f84 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ - 24696: 0084ef64 108 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ + 24695: 00865e74 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ + 24696: 0084ee58 108 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ 24697: 014e6d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 24698: 00922318 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 24698: 00922208 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 24699: 014e7110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 24700: 0151c78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 24701: 006692ec 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 24702: 00ade8bc 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 24702: 00ade7ac 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 24703: 014dd470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 24704: 01438d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhw │ │ │ │ 24705: 01512b71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 24706: 00963864 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 24706: 00963754 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 24707: 0151b968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 24708: 00b3fac4 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 24708: 00b3f9b4 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 24709: 014e217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 24710: 014efc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 24711: 0151c592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 24712: 0151c854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ - 24713: 00866104 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ + 24713: 00865ff4 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ 24714: 0151bc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 24715: 0151d002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 24716: 00827af8 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ - 24717: 008e4fc0 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 24716: 008279ec 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ + 24717: 008e4eb0 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 24718: 0151ba12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 24719: 0068ff5c 636 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_hwpt │ │ │ │ 24720: 0151ca30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 24721: 014ee6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 24722: 0151c03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 24723: 0151cd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 24724: 014f2f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 24725: 006ad290 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 24726: 0037586c 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 24727: 0151b676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 24728: 00b15218 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 24728: 00b15108 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 24729: 00435394 328 FUNC GLOBAL DEFAULT 12 machine_memory_devices_init │ │ │ │ 24730: 014e75b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 24731: 0151bd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ - 24732: 0086e6fc 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ + 24732: 0086e5ec 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ 24733: 0151d8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 24734: 0151d83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ - 24735: 0086f284 76 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ - 24736: 00827ba0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ + 24735: 0086f174 76 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ + 24736: 00827a94 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ 24737: 014e396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 24738: 014de384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 24739: 014e7e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 24740: 0151bf68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 24741: 00ba0c18 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 24741: 00ba0b08 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 24742: 00716900 204 FUNC GLOBAL DEFAULT 12 get_phys_addr_with_space_nogpc │ │ │ │ 24743: 014eced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 24744: 0151c810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 24745: 002dc9f8 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 24746: 00901a10 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ - 24747: 0086ed14 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ + 24746: 00901900 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 24747: 0086ec04 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ 24748: 014e6a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 24749: 00b38154 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 24749: 00b38044 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 24750: 014e19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 24751: 00433d84 3840 FUNC GLOBAL DEFAULT 12 memory_device_pre_plug │ │ │ │ 24752: 002c0990 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 24753: 00aa242c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 24753: 00aa231c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 24754: 00630108 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 24755: 00b78ab0 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 24755: 00b789a0 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 24756: 014e0430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 24757: 014f3b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 24758: 0151c228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 24759: 00ae2410 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 24759: 00ae2300 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 24760: 0151bf88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 24761: 009188a8 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 24761: 00918798 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 24762: 014ee3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 24763: 0151c166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 24764: 004d6dd0 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 24765: 0151d7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 24766: 00ba7934 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 24766: 00ba7824 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 24767: 014dee30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 24768: 0151ccd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 24769: 01455a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld_round_to_zero │ │ │ │ 24770: 0151c42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 24771: 006523c8 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 24772: 014e7ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 24773: 00936ea4 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 24773: 00936d94 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 24774: 0151d618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 24775: 009f9b98 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 24775: 009f9a88 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 24776: 0048f470 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 24777: 0151b15c 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 24778: 0151bf70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 24779: 00d1c03c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 24780: 00ad3ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 24781: 009efbb4 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 24782: 00b49d94 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 24779: 00d1bf2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 24780: 00ad3bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 24781: 009efaa4 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 24782: 00b49c84 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 24783: 014f3b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 24784: 014f5040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 24785: 002cf494 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ - 24786: 0084f29c 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ + 24786: 0084f190 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ 24787: 014e2c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 24788: 014df98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_MMIO_EVENT │ │ │ │ 24789: 0151c2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 24790: 00b0fe4c 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 24790: 00b0fd3c 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 24791: 014e6450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 24792: 009b0f08 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 24792: 009b0df8 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 24793: 01428a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mululw │ │ │ │ - 24794: 00827cd0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ - 24795: 00a85bac 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 24794: 00827bc4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ + 24795: 00a85a9c 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 24796: 0060c968 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 24797: 009276f8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 24797: 009275e8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 24798: 00707624 172 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 24799: 014ddfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 24800: 00827d74 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ - 24801: 009ec95c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 24802: 00abad44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 24803: 00b239b8 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 24804: 00b2dfb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 24800: 00827c68 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ + 24801: 009ec84c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 24802: 00abac34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 24803: 00b238a8 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 24804: 00b2dea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 24805: 014f4794 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 24806: 00a30874 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 24806: 00a30764 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 24807: 003074a0 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 24808: 0151cde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 24809: 00aafb74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 24809: 00aafa64 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 24810: 0151c706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 24811: 00b2aa44 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ - 24812: 00827e1c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ + 24811: 00b2a934 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 24812: 00827d10 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ 24813: 0151d080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 24814: 00963860 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 24814: 00963750 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 24815: 0151cc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 24816: 014f4110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 24817: 01457bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_set_fpscr │ │ │ │ 24818: 0151b418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 24819: 014e3bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 24820: 014dc8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 24821: 014eca68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 24822: 00b4c024 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 24822: 00b4bf14 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 24823: 0151be46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 24824: 009d0d30 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 24824: 009d0c20 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 24825: 0151d7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 24826: 0097e450 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 24826: 0097e340 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 24827: 014e5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 24828: 0091e3ac 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 24828: 0091e29c 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 24829: 0151bf7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 24830: 006b5388 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 24831: 008f46e8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 24831: 008f45d8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 24832: 0151b346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 24833: 00380d00 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 24834: 00aa2aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 24835: 0084556c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ - 24836: 00838b68 136 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ + 24834: 00aa2994 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 24835: 00845460 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ + 24836: 00838a5c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ 24837: 014ebfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 24838: 0086f5bc 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ - 24839: 009038a4 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 24840: 00b6c9a0 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 24841: 00ad6154 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 24838: 0086f4ac 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ + 24839: 00903794 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 24840: 00b6c890 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 24841: 00ad6044 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 24842: 0151b2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 24843: 00acdfd4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 24843: 00acdec4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 24844: 014f03a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 24845: 00838bf0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ - 24846: 008b621c 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 24845: 00838ae4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ + 24846: 008b610c 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 24847: 0151cd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 24848: 014dff08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 24849: 00ac1814 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 24849: 00ac1704 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 24850: 002d3188 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 24851: 0151c7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 24852: 0091d364 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 24852: 0091d254 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 24853: 014de4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 24854: 00b14c84 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 24855: 00ba0270 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ - 24856: 008456c4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ - 24857: 0086aa70 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ + 24854: 00b14b74 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 24855: 00ba0160 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 24856: 008455b8 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ + 24857: 0086a960 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ 24858: 0036bd7c 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 24859: 00851364 52 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ - 24860: 00aeae24 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 24859: 00851258 52 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ + 24860: 00aead14 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 24861: 0151c718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 24862: 00970688 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 24862: 00970578 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 24863: 006e6f74 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 24864: 0151bc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ - 24865: 00851c9c 20 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ + 24865: 00851b90 20 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ 24866: 014eab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 24867: 00364698 228 FUNC GLOBAL DEFAULT 12 omap_uart_init │ │ │ │ 24868: 00669f28 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 24869: 00851330 52 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ - 24870: 00838c80 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ - 24871: 00955f1c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ - 24872: 0084f368 120 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ + 24869: 00851224 52 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ + 24870: 00838b74 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ + 24871: 00955e0c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 24872: 0084f25c 120 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ 24873: 0151d330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 24874: 0151beca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 24875: 013ba480 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 24876: 013bd014 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 24877: 0151c5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 24878: 01429b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsb │ │ │ │ 24879: 006c13bc 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 24880: 0151c3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 24881: 0151d4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 24882: 014e2838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 24883: 00893370 3336 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ - 24884: 0082ae58 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ + 24883: 00893260 3336 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 24884: 0082ad4c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ 24885: 0151cbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 24886: 014f0a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 24887: 00b45394 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 24887: 00b45284 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 24888: 002cbd08 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 24889: 0151c9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 24890: 014e2d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 24891: 0151c936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 24892: 002ccc54 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 24893: 0036c1c0 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 24894: 00994728 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 24894: 00994618 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 24895: 014ecd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 24896: 014e11a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 24897: 0151b652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ - 24898: 0082af64 212 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ + 24898: 0082ae58 212 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ 24899: 01429d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsl │ │ │ │ 24900: 00428334 1652 FUNC GLOBAL DEFAULT 12 gicv3_redist_movall_lpis │ │ │ │ 24901: 014ecc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 24902: 0083ff20 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ - 24903: 00b5deec 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 24902: 0083fe14 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ + 24903: 00b5dddc 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 24904: 0151cbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 24905: 0093ab9c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 24905: 0093aa8c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 24906: 014ef178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 24907: 0151b556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ - 24908: 0083ffb0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ + 24908: 0083fea4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ 24909: 0057b2c8 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 24910: 0143eec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupb │ │ │ │ 24911: 0151c090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 24912: 014e18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 24913: 0139acf4 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 24914: 013b8088 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 24915: 014dfcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 24916: 01429c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsw │ │ │ │ 24917: 014e0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 24918: 00af3324 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 24918: 00af3214 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 24919: 00656388 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 24920: 00b400f0 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 24920: 00b3ffe0 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 24921: 014ea84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 24922: 0082b038 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ + 24922: 0082af2c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ 24923: 0143ee3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwduph │ │ │ │ - 24924: 00ab9950 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 24925: 00b41cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 24926: 00b6702c 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 24927: 00adbf94 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 24924: 00ab9840 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 24925: 00b41bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 24926: 00b66f1c 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 24927: 00adbe84 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 24928: 006cb2a4 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 24929: 0151d7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 24930: 0151c77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 24931: 0151bff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ - 24932: 00840040 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ + 24932: 0083ff34 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ 24933: 014e6740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 24934: 008ee490 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 24934: 008ee380 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 24935: 01454b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod │ │ │ │ 24936: 0151bc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ - 24937: 00851304 44 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ - 24938: 00855838 140 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ + 24937: 008511f8 44 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ + 24938: 00855728 140 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ 24939: 01454838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh │ │ │ │ 24940: 014eafc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 24941: 0151c430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 24942: 0151b6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 24943: 0151b3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 24944: 009bde10 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 24944: 009bdd00 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 24945: 0143edb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupw │ │ │ │ 24946: 006e9174 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 24947: 0092955c 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 24947: 0092944c 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 24948: 014df8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_CD_EVENT │ │ │ │ 24949: 014e7620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 24950: 008d73ec 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 24950: 008d72dc 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 24951: 0151c406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 24952: 00918c3c 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 24953: 009fc834 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 24954: 008309d0 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ + 24952: 00918b2c 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 24953: 009fc724 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 24954: 008308c4 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ 24955: 01453ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f64_to_f16 │ │ │ │ 24956: 01435074 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarb │ │ │ │ - 24957: 008e56ac 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 24957: 008e559c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 24958: 01441eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_b │ │ │ │ 24959: 0151c62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 24960: 002cf5d8 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 24961: 01454e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos │ │ │ │ - 24962: 00830a8c 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ + 24962: 00830980 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ 24963: 014ddfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 24964: 0151c46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 24965: 01441e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_h │ │ │ │ 24966: 014ed508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ 24967: 01434ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarh │ │ │ │ - 24968: 00adca74 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 24969: 008b4d94 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 24970: 008d7aac 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 24971: 008ecfd8 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 24972: 00959060 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 24973: 00965134 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 24968: 00adc964 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 24969: 008b4c84 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 24970: 008d799c 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 24971: 008ecec8 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 24972: 00958f50 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 24973: 00965024 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 24974: 002ba438 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 24975: 0151cd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 24976: 014f0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 24977: 008895ec 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ + 24977: 008894dc 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ 24978: 014f4818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 24979: 002d8b90 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 24980: 014f22f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 24981: 009b770c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 24981: 009b75fc 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 24982: 014eae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 24983: 014f1e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 24984: 01441dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_s │ │ │ │ - 24985: 00b7781c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ - 24986: 0082bb50 184 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ + 24985: 00b7770c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 24986: 0082ba44 184 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ 24987: 006486fc 364 FUNC GLOBAL DEFAULT 12 create_unimp │ │ │ │ 24988: 014dd490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 24989: 008d774c 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 24989: 008d763c 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 24990: 0151cc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 24991: 00830b7c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ + 24991: 00830a70 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ 24992: 00321948 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 24993: 0091db18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 24993: 0091da08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 24994: 0151c5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 24995: 00912bd4 404 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 24995: 00912ac4 404 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 24996: 0151c5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 24997: 002cc0dc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 24998: 01429bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhub │ │ │ │ 24999: 01434f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarw │ │ │ │ 25000: 002ccd1c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 25001: 006e8d74 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 25002: 00959d34 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 25003: 00b3c444 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 25004: 009ded30 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 25002: 00959c24 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 25003: 00b3c334 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 25004: 009dec20 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 25005: 0151c89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ - 25006: 008691c8 252 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ + 25006: 008690b8 252 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ 25007: 0151b69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 25008: 014ee550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 25009: 01513ccc 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 25010: 0144c7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_b │ │ │ │ - 25011: 008f04ec 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 25011: 008f03dc 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 25012: 002d2af8 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 25013: 01429e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhul │ │ │ │ 25014: 0151d2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 25015: 013bcdd4 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ 25016: 0144c6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_h │ │ │ │ - 25017: 00b653f0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 25017: 00b652e0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 25018: 00677f34 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 25019: 014e0a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 25020: 00935748 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 25021: 00b14224 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 25020: 00935638 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 25021: 00b14114 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 25022: 006b9850 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 25023: 01429d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhuw │ │ │ │ 25024: 014eddd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ - 25025: 008d5eec 360 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 25026: 008b45fc 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 25027: 0096c6a0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 25025: 008d5ddc 360 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ + 25026: 008b44ec 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 25027: 0096c590 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 25028: 0151b6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 25029: 002dba14 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 25030: 002c1498 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 25031: 00a9e670 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 25031: 00a9e560 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 25032: 0151d280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 25033: 014e6110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 25034: 00917b0c 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 25034: 009179fc 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 25035: 0151c396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 25036: 014e4b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 25037: 00ac5004 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 25037: 00ac4ef4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 25038: 014e215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 25039: 0151bf46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 25040: 0085652c 88 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ + 25040: 0085641c 88 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ 25041: 01412e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 25042: 00b21168 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 25042: 00b21058 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 25043: 0151c618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 25044: 0069f7f4 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 25045: 014dd5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 25046: 0151b9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 25047: 0151d678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 25048: 0095bf58 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ - 25049: 0083078c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ + 25048: 0095be48 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 25049: 00830680 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ 25050: 0060c6b0 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 25051: 014ebb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 25052: 0144d3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw1 │ │ │ │ 25053: 0144d32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw2 │ │ │ │ 25054: 005ef8f8 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 25055: 002c0b50 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 25056: 014f0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 25057: 009566c4 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 25058: 00aba368 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 25057: 009565b4 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 25058: 00aba258 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 25059: 0151bfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 25060: 0036a11c 292 FUNC GLOBAL DEFAULT 12 register_reset │ │ │ │ - 25061: 00830830 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ - 25062: 0094fa44 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 25061: 00830724 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ + 25062: 0094f934 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 25063: 0028a6a0 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 25064: 014f3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 25065: 014e85dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 25066: 0151d394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 25067: 014e7360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 25068: 00b86c9c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 25068: 00b86b8c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 25069: 0151b994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 25070: 0069ba5c 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 25071: 002b8d7c 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ 25072: 014293bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbb │ │ │ │ - 25073: 0097b554 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ - 25074: 00846034 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ + 25073: 0097b444 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 25074: 00845f28 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ 25075: 014dd3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 25076: 00ab5794 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 25076: 00ab5684 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 25077: 00709c54 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 25078: 00409578 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 25079: 0151c302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 25080: 00a11b7c 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 25080: 00a11a6c 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 25081: 0151d6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 25082: 0151b2ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 25083: 00b36078 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ - 25084: 00830904 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ + 25083: 00b35f68 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 25084: 008307f8 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ 25085: 014dd530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 25086: 0066be58 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ 25087: 014462c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_b │ │ │ │ - 25088: 00b34b94 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 25088: 00b34a84 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 25089: 002a1d00 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 25090: 00b6d248 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 25091: 00b6d450 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 25092: 009331e4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 25090: 00b6d138 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 25091: 00b6d340 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 25092: 009330d4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 25093: 014294c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbl │ │ │ │ - 25094: 007f0254 124 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ + 25094: 007f0140 124 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ 25095: 014e6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 25096: 0096c600 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 25097: 008b4140 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ - 25098: 00846198 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ + 25096: 0096c4f0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 25097: 008b4030 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 25098: 0084608c 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ 25099: 01446240 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_h │ │ │ │ 25100: 014f285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 25101: 009c7bdc 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 25102: 00b6e8a4 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 25103: 00b9a058 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 25101: 009c7acc 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 25102: 00b6e794 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 25103: 00b99f48 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 25104: 0151c458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 25105: 0151b886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 25106: 00aeeb64 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 25106: 00aeea54 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 25107: 0151d448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 25108: 0038c9ec 152 FUNC GLOBAL DEFAULT 12 cxl_event_irq_assert │ │ │ │ 25109: 013bc694 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 25110: 0151b314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 25111: 00a9d6dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 25112: 00b687cc 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 25111: 00a9d5cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 25112: 00b686bc 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 25113: 01429440 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbw │ │ │ │ 25114: 0151cf94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 25115: 0151bbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 25116: 014e58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 25117: 014e17a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 25118: 014df30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 25119: 0151c4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 25120: 01440db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_ub │ │ │ │ 25121: 0151bf5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 25122: 0095bd78 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 25123: 00b7a2e0 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 25122: 0095bc68 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 25123: 00b7a1d0 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 25124: 00754914 308 FUNC GLOBAL DEFAULT 12 raspi_machine_class_common_init │ │ │ │ 25125: 0151d738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 25126: 0151c8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 25127: 014d68cc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 25128: 00b3d7d0 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 25128: 00b3d6c0 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 25129: 0151b9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 25130: 014de204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 25131: 014e5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 25132: 014e3bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 25133: 014ddb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 25134: 014e9c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 25135: 01440d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uh │ │ │ │ 25136: 002c09b0 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 25137: 0151d0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 25138: 0057a4e0 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 25139: 00b305a4 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 25139: 00b30494 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 25140: 014e0984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 25141: 014ea80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 25142: 0151be2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 25143: 014efe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 25144: 013bce0c 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 25145: 0151c82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 25146: 0151c098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 25147: 00ac381c 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 25148: 00b2c50c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 25147: 00ac370c 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 25148: 00b2c3fc 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 25149: 0151c5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 25150: 014e5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 25151: 014e7370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 25152: 002cc474 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 25153: 00abbc38 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 25154: 00b5dbac 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 25153: 00abbb28 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 25154: 00b5da9c 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 25155: 002ccdd0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 25156: 0151bfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 25157: 0031b7e0 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 25158: 0151b726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 25159: 00490bc8 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 25160: 0151d17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ - 25161: 00857cac 212 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_b │ │ │ │ - 25162: 0081db98 468 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsb │ │ │ │ + 25161: 00857b9c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_b │ │ │ │ + 25162: 0081da8c 468 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsb │ │ │ │ 25163: 0151c12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 25164: 0066c140 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 25165: 00b06cf0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 25166: 0084f030 132 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ + 25165: 00b06be0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 25166: 0084ef24 132 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ 25167: 01440ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uw │ │ │ │ - 25168: 00b446f0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ - 25169: 00843ac8 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ + 25168: 00b445e0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 25169: 008439bc 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ 25170: 0066da88 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 25171: 009e3f50 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 25171: 009e3e40 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ 25172: 012ecefc 48 OBJECT GLOBAL DEFAULT 21 cfmws_ops │ │ │ │ 25173: 005c6bc4 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 25174: 014f35e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 25175: 0082a9a4 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ - 25176: 009c64d0 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ - 25177: 0081de6c 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsl │ │ │ │ + 25175: 0082a898 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ + 25176: 009c63c0 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 25177: 0081dd60 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsl │ │ │ │ 25178: 0060d430 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ - 25179: 00820d48 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorl │ │ │ │ + 25179: 00820c3c 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorl │ │ │ │ 25180: 0151cd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 25181: 009021a0 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 25181: 00902090 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 25182: 01455ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh_round_to_zero │ │ │ │ 25183: 006b53f4 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 25184: 00843ca4 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ - 25185: 0082aa10 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ + 25184: 00843b98 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ + 25185: 0082a904 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ 25186: 0151b670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 25187: 00b17d90 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 25187: 00b17c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 25188: 00678e94 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 25189: 00820da4 112 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorq │ │ │ │ - 25190: 00b93d60 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 25189: 00820c98 112 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorq │ │ │ │ + 25190: 00b93c50 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 25191: 014ea10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 25192: 009c163c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 25192: 009c152c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 25193: 0151c68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 25194: 0066b788 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ - 25195: 0081dd6c 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsw │ │ │ │ + 25195: 0081dc60 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsw │ │ │ │ 25196: 014e231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 25197: 0151cfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 25198: 00820c48 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorw │ │ │ │ - 25199: 00aa2de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 25198: 00820b3c 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorw │ │ │ │ + 25199: 00aa2cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 25200: 014f287c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 25201: 0151de04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 25202: 014ecaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ - 25203: 00837ce0 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ + 25203: 00837bd4 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ 25204: 014f2eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 25205: 00b42848 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 25205: 00b42738 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 25206: 014e11c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 25207: 014dcd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 25208: 00926064 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 25209: 00adedc0 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 25208: 00925f54 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 25209: 00adecb0 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 25210: 014df4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 25211: 014e9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 25212: 014dd870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ - 25213: 0082aaa0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ + 25213: 0082a994 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ 25214: 0151bdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 25215: 014e7690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 25216: 00a49444 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 25216: 00a49334 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 25217: 0151c838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 25218: 00ad4314 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 25219: 00aa4a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 25218: 00ad4204 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 25219: 00aa4934 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 25220: 0065aa7c 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 25221: 0095c1f0 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 25221: 0095c0e0 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 25222: 0151ba32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 25223: 014f3b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 25224: 014e80ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 25225: 014505b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u8 │ │ │ │ 25226: 0139f850 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 25227: 00b1cd30 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 25227: 00b1cc20 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 25228: 014ebad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 25229: 014e2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 25230: 012ed988 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 25231: 014ed048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 25232: 014e4b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 25233: 014e4814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 25234: 00373b3c 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 25235: 009c5c38 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 25236: 00962b6c 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 25235: 009c5b28 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 25236: 00962a5c 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 25237: 014f2378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 25238: 0095a9d0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 25239: 009f93a4 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 25238: 0095a8c0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 25239: 009f9294 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 25240: 014e7570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 25241: 0094fadc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 25241: 0094f9cc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 25242: 0031c81c 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 25243: 014e24f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 25244: 007b0ee0 148 FUNC GLOBAL DEFAULT 12 gen_gvec_rbit │ │ │ │ - 25245: 0091780c 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 25246: 008f97ac 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 25245: 009176fc 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 25246: 008f969c 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 25247: 0036cac0 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 25248: 014f3f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 25249: 00b986b4 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 25250: 00ad3948 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 25249: 00b985a4 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 25250: 00ad3838 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 25251: 014f07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 25252: 0151b932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 25253: 0151d750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 25254: 0093285c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 25255: 0085b8e0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ - 25256: 00ad4a04 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 25254: 0093274c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 25255: 0085b7d0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ + 25256: 00ad48f4 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 25257: 002c26f0 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 25258: 00342824 104 FUNC GLOBAL DEFAULT 12 lm4549_read │ │ │ │ 25259: 0151c544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ - 25260: 0085b748 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ + 25260: 0085b638 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ 25261: 00694018 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 25262: 00b23c20 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 25262: 00b23b10 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 25263: 006b97ac 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 25264: 00b7e220 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 25264: 00b7e110 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 25265: 014dd0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 25266: 01392c30 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 25267: 014e4ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 25268: 006b528c 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 25269: 00990f40 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 25269: 00990e30 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 25270: 0151d48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 25271: 0151c414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ - 25272: 0081dec8 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtub │ │ │ │ + 25272: 0081ddbc 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtub │ │ │ │ 25273: 0151d36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 25274: 0091ff48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 25274: 0091fe38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 25275: 01435fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarb │ │ │ │ - 25276: 0083e708 296 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ - 25277: 0085b814 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ + 25276: 0083e5fc 296 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ + 25277: 0085b704 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ 25278: 01512b73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 25279: 0151b808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 25280: 014ef2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 25281: 014dd810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 25282: 00af3d34 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 25282: 00af3c24 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 25283: 0151d70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 25284: 014ef228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 25285: 014def40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ - 25286: 0081e16c 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtul │ │ │ │ + 25286: 0081e060 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtul │ │ │ │ 25287: 01435f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarh │ │ │ │ 25288: 014e98ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 25289: 00ad24a0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 25290: 00b6af68 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 25289: 00ad2390 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 25290: 00b6ae58 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 25291: 014e2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 25292: 0151b828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 25293: 014ee490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 25294: 0151b252 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 25295: 0031be48 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 25296: 0151bcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 25297: 014de8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 25298: 006b531c 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 25299: 0070c6dc 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 25300: 014e7030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 25301: 009edf78 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 25302: 00925bf0 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 25301: 009ede68 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 25302: 00925ae0 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 25303: 0151bdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 25304: 014f3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 25305: 00a97ba4 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 25305: 00a97a94 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 25306: 014e32fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 25307: 0151b970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 25308: 009eb0e4 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 25309: 00b61c2c 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ - 25310: 0081e06c 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtuw │ │ │ │ + 25308: 009eafd4 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 25309: 00b61b1c 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 25310: 0081df60 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtuw │ │ │ │ 25311: 014ecb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ - 25312: 0086fa64 8 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ + 25312: 0086f954 8 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ 25313: 0079189c 84 FUNC GLOBAL DEFAULT 12 gt_get_countervalue │ │ │ │ 25314: 0144a020 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_d │ │ │ │ 25315: 014f4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 25316: 0031bc4c 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 25317: 01435ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarw │ │ │ │ 25318: 014f436c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 25319: 0150a868 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 25320: 00b289fc 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 25321: 0098d3f8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 25320: 00b288ec 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 25321: 0098d2e8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 25322: 0144a128 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_h │ │ │ │ 25323: 0151bd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 25324: 009fa238 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 25324: 009fa128 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 25325: 014f22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 25326: 0151c916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 25327: 0151c28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 25328: 0151b612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 25329: 00aa2768 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 25329: 00aa2658 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 25330: 0151bce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 25331: 014f3a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 25332: 0028b22c 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 25333: 014f283c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 25334: 0151c68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 25335: 00ae1054 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 25335: 00ae0f44 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 25336: 0144a0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_s │ │ │ │ 25337: 014ed478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 25338: 006b28d8 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 25339: 0151c3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 25340: 0151b582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 25341: 002dbe90 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 25342: 0151d338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 25343: 00af23dc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 25343: 00af22cc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 25344: 0144324c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot │ │ │ │ 25345: 014e2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 25346: 0151cf9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 25347: 014f8150 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 25348: 0151d078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 25349: 00b8a304 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 25349: 00b8a1f4 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 25350: 0151d380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 25351: 014ea1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 25352: 014f0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 25353: 00b24f74 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 25353: 00b24e64 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 25354: 014ecfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 25355: 014e5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 25356: 00ae0318 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 25356: 00ae0208 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 25357: 014f0b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 25358: 01457724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muld │ │ │ │ - 25359: 0090e240 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 25359: 0090e130 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 25360: 005691f0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 25361: 0098ba5c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 25361: 0098b94c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 25362: 014df25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 25363: 00b7d818 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 25363: 00b7d708 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 25364: 014eeb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 25365: 0151bbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 25366: 0145782c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mulh │ │ │ │ 25367: 014f1d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 25368: 00368790 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 25369: 014e5304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 25370: 002dcdf0 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ @@ -25376,823 +25376,823 @@ │ │ │ │ 25372: 014e5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 25373: 014e97cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 25374: 0048e8c8 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 25375: 014e1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 25376: 014ecd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 25377: 00655fb0 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 25378: 014e3e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 25379: 0090d85c 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 25379: 0090d74c 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 25380: 014eea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 25381: 0151cc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 25382: 014577a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muls │ │ │ │ - 25383: 0085ed80 320 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ - 25384: 009cbc40 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 25383: 0085ec70 320 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ + 25384: 009cbb30 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 25385: 01440888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_os_uw │ │ │ │ 25386: 007b0f74 140 FUNC GLOBAL DEFAULT 12 gen_gvec_rev16 │ │ │ │ 25387: 0151d356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 25388: 00991728 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 25388: 00991618 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 25389: 00328030 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 25390: 0151d75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 25391: 0085eb1c 308 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ - 25392: 00b7ad0c 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 25393: 008f6078 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 25391: 0085ea0c 308 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ + 25392: 00b7abfc 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 25393: 008f5f68 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 25394: 014f4550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 25395: 00b19fb8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 25395: 00b19ea8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 25396: 0151ba54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 25397: 0151d112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 25398: 007a43a4 64 FUNC GLOBAL DEFAULT 12 write_list_to_kvmstate │ │ │ │ 25399: 00320c1c 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ - 25400: 0085ec50 304 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ + 25400: 0085eb40 304 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ 25401: 0151bbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 25402: 00ac3c54 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 25402: 00ac3b44 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 25403: 002eb20c 292 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 25404: 014f3254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 25405: 014f1dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 25406: 00a9d320 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 25406: 00a9d210 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 25407: 0151b86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 25408: 0050e97c 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 25409: 014e9a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 25410: 0151c3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 25411: 00b29c4c 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 25411: 00b29b3c 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 25412: 01447e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_d │ │ │ │ 25413: 0151de6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 25414: 0151d386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 25415: 01455cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs_round_to_zero │ │ │ │ 25416: 006906d8 448 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_device_info │ │ │ │ 25417: 00320698 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 25418: 014df95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_2LVL_EVENT │ │ │ │ - 25419: 00b824c4 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 25419: 00b823b4 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 25420: 01447f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_h │ │ │ │ 25421: 0050e0d0 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 25422: 0151c01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 25423: 013b8178 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 25424: 00b1c33c 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ - 25425: 008289c8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ + 25424: 00b1c22c 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 25425: 008288bc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ 25426: 0151c04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 25427: 00afcf60 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 25427: 00afce50 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 25428: 014ebd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 25429: 014ea0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 25430: 0142fefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbb │ │ │ │ 25431: 00520978 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 25432: 002b57b4 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 25433: 009d1018 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 25433: 009d0f08 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 25434: 01447e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_s │ │ │ │ 25435: 00704c8c 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 25436: 0048f218 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 25437: 014e84fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 25438: 00673ad0 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 25439: 00afdc60 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 25439: 00afdb50 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 25440: 014e13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 25441: 013ba754 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ 25442: 0142fe78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbh │ │ │ │ 25443: 01451ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_b │ │ │ │ - 25444: 00b5dc40 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 25444: 00b5db30 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 25445: 004dfb7c 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 25446: 00973834 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 25446: 00973724 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 25447: 0144135c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_w │ │ │ │ 25448: 0145194c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_d │ │ │ │ 25449: 0151c40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 25450: 002cfbcc 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 25451: 00b653ac 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 25451: 00b6529c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 25452: 0151bace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 25453: 00a7e250 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 25453: 00a7e140 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 25454: 002cf3d4 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 25455: 00b0d470 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 25456: 00cfb6ec 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 25455: 00b0d360 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 25456: 00cfb5dc 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 25457: 0151bcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 25458: 01451a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_h │ │ │ │ 25459: 005c6108 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 25460: 0151de9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 25461: 008b62e4 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 25461: 008b61d4 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 25462: 0068bc1c 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 25463: 002c1990 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 25464: 0151b49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 25465: 014e7100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ - 25466: 0082d7e4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ + 25466: 0082d6d8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ 25467: 0151d20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 25468: 0151cade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 25469: 002be404 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 25470: 0068fc58 772 FUNC GLOBAL DEFAULT 12 iommufd_backend_unmap_dma │ │ │ │ 25471: 014519d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_s │ │ │ │ - 25472: 0082d860 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ + 25472: 0082d754 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ 25473: 0151ddfa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 25474: 014e65d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 25475: 0151d5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 25476: 00ba1d50 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 25476: 00ba1c40 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 25477: 006c0740 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 25478: 006a67e8 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 25479: 014262c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssubaddx │ │ │ │ - 25480: 0091d510 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 25481: 00a7cc6c 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 25482: 00b5fa2c 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 25480: 0091d400 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 25481: 00a7cb5c 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 25482: 00b5f91c 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 25483: 0151c28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 25484: 002d30f0 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 25485: 007b1000 200 FUNC GLOBAL DEFAULT 12 gen_gvec_rev32 │ │ │ │ 25486: 014e4f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 25487: 014e0c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 25488: 013bae84 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 25489: 014ea15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 25490: 002c7c1c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 25491: 0151c7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 25492: 014ee740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 25493: 014dfe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 25494: 0151d8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 25495: 00660128 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 25496: 00ad8674 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 25496: 00ad8564 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 25497: 00281bd8 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 25498: 00b42e2c 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 25499: 00b74d04 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 25500: 00988740 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 25498: 00b42d1c 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 25499: 00b74bf4 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 25500: 00988630 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 25501: 014e3bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 25502: 014e0924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 25503: 0082d8f8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ - 25504: 00a3a3c8 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 25503: 0082d7ec 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ + 25504: 00a3a2b8 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 25505: 01448448 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_h │ │ │ │ 25506: 0064dcf8 1084 FUNC GLOBAL DEFAULT 12 sa1110_init │ │ │ │ 25507: 0151b908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 25508: 006d56fc 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 25509: 00ade734 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 25510: 00901fb0 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 25511: 0091c3d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 25509: 00ade624 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 25510: 00901ea0 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 25511: 0091c2c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 25512: 0151d84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 25513: 0151bf5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 25514: 014483c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_s │ │ │ │ - 25515: 0098ab7c 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 25516: 009fccd0 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 25515: 0098aa6c 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 25516: 009fcbc0 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 25517: 0030e4ec 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 25518: 002ba538 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 25519: 013b8150 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ - 25520: 0086c664 156 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ + 25520: 0086c554 156 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ 25521: 014d9cec 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 25522: 0151b6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 25523: 002b8b54 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 25524: 0151d630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 25525: 009ca57c 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 25525: 009ca46c 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 25526: 0151d21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 25527: 0151d3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 25528: 0151c506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 25529: 00a9ee20 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 25530: 00b641f4 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 25529: 00a9ed10 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 25530: 00b640e4 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 25531: 0151bbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 25532: 00adad78 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 25532: 00adac68 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 25533: 0031d92c 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 25534: 0092c358 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 25535: 00991718 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 25534: 0092c248 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 25535: 00991608 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 25536: 002f4f34 704 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 25537: 0151b275 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 25538: 0070c3f4 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 25539: 014efce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 25540: 00b64508 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 25540: 00b643f8 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 25541: 00670474 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 25542: 00af05c0 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 25542: 00af04b0 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 25543: 0151b2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 25544: 01414630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 25545: 0151c408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 25546: 0052d880 108 FUNC GLOBAL DEFAULT 12 cxl_get_hb_passthrough │ │ │ │ 25547: 014e372c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 25548: 00afe8d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 25549: 00ba8ae8 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 25548: 00afe7c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 25549: 00ba89d8 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 25550: 014ee240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 25551: 009c2934 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 25551: 009c2824 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 25552: 0151c864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 25553: 0065a9b4 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 25554: 002b54a8 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 25555: 0151d0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 25556: 007d2d14 88 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ + 25556: 007d2cb4 88 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ 25557: 0151bc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 25558: 007af2ec 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmulh_qc │ │ │ │ - 25559: 0082ab30 104 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ + 25559: 0082aa24 104 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ 25560: 0151bbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 25561: 006a112c 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 25562: 014e9aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 25563: 014e9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 25564: 0151c0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 25565: 014eb6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 25566: 014e424c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 25567: 00319928 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ - 25568: 0082ab98 140 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ + 25568: 0082aa8c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ 25569: 014e6fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 25570: 0082d990 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ + 25570: 0082d884 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ 25571: 00402310 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 25572: 008ee6e4 384 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 25572: 008ee5d4 384 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 25573: 014e0320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 25574: 014f3e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 25575: 0142812c 132 OBJECT GLOBAL DEFAULT 24 helper_info_usad8 │ │ │ │ 25576: 014f284c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ - 25577: 0082da0c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ + 25577: 0082d900 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ 25578: 002b9e3c 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 25579: 0151bb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 25580: 0151b9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 25581: 00ba4ba8 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 25581: 00ba4a98 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 25582: 0151b68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 25583: 014f34d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 25584: 014eec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 25585: 014f49cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ - 25586: 0093e04c 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 25586: 0093df3c 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 25587: 002c7cc8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 25588: 0151b800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ - 25589: 0082ac24 136 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ + 25589: 0082ab18 136 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ 25590: 014f4ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 25591: 00b11250 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 25592: 00989258 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 25591: 00b11140 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 25592: 00989148 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 25593: 013b46bc 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 25594: 014e6910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 25595: 0151b282 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 25596: 002c80b4 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 25597: 0151b5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 25598: 014efd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 25599: 0151cf32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 25600: 014ed988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ - 25601: 0082daa4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ + 25601: 0082d998 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ 25602: 014e80cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 25603: 0151b6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 25604: 014de03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 25605: 0065a32c 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 25606: 014e4a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 25607: 00aece98 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 25607: 00aecd88 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 25608: 0151b2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 25609: 00b82788 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 25609: 00b82678 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 25610: 0151b762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_TOO_LONG_DSTATE │ │ │ │ 25611: 006d3590 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 25612: 014e0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 25613: 006e9e48 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 25614: 0151c35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 25615: 008c3ed0 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 25616: 009c1404 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 25617: 00afed08 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 25618: 00ac1c94 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 25615: 008c3dc0 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 25616: 009c12f4 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 25617: 00afebf8 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 25618: 00ac1b84 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 25619: 014de1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 25620: 00aa5118 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 25620: 00aa5008 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 25621: 0151c48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 25622: 00b27bf4 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 25623: 00b2b8c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 25622: 00b27ae4 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 25623: 00b2b7b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 25624: 014eeed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 25625: 00b9bcf8 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ - 25626: 0083af8c 464 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ + 25625: 00b9bbe8 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 25626: 0083ae80 464 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ 25627: 006936bc 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 25628: 014e0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 25629: 0070862c 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 25630: 0151d400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 25631: 006d8a88 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 25632: 002c63d4 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 25633: 00b5d804 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 25633: 00b5d6f4 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 25634: 0151ce96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 25635: 006578ac 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 25636: 014e5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 25637: 00667268 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 25638: 00b2dd8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 25638: 00b2dc7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 25639: 0151b5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 25640: 00d400c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 25640: 00d3ffb4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 25641: 0151cf46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 25642: 014e6880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 25643: 014145ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 25644: 014f0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ - 25645: 0083b15c 428 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ + 25645: 0083b050 428 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ 25646: 014f3234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 25647: 0151d856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 25648: 014e3b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 25649: 007b10c8 212 FUNC GLOBAL DEFAULT 12 gen_gvec_rev64 │ │ │ │ 25650: 0151cb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 25651: 013b6d58 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 25652: 014de7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 25653: 014ea8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 25654: 00aa6d98 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 25654: 00aa6c88 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 25655: 0053ad8c 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 25656: 0151ded5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 25657: 00703aa4 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 25658: 00a3fb78 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 25659: 00b14adc 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 25658: 00a3fa68 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 25659: 00b149cc 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 25660: 014f0268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 25661: 0151cf70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 25662: 00cfb338 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ - 25663: 0083b308 356 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ + 25662: 00cfb228 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 25663: 0083b1fc 356 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ 25664: 014e414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 25665: 0151bd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 25666: 0151d710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 25667: 00a0a414 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 25667: 00a0a304 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 25668: 0151cbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 25669: 00adfdfc 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 25669: 00adfcec 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 25670: 0151d0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 25671: 003c2ec4 452 FUNC GLOBAL DEFAULT 12 framebuffer_update_display │ │ │ │ 25672: 014e0d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 25673: 0151bb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 25674: 0151cc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 25675: 014f2e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 25676: 0151ce90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 25677: 013b8100 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 25678: 0144c120 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sstoh │ │ │ │ 25679: 014e1194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 25680: 0092979c 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 25681: 00b788d4 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 25682: 008f59b0 976 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 25680: 0092968c 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 25681: 00b787c4 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 25682: 008f58a0 976 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 25683: 006b452c 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 25684: 014f52d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 25685: 014e6160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 25686: 00b010d0 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 25686: 00b00fc0 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 25687: 0068e4c4 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 25688: 014ecb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 25689: 0151c9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 25690: 014f0c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 25691: 0151bb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 25692: 006ac1fc 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 25693: 002a3ef8 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 25694: 00af694c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 25695: 009e0660 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 25694: 00af683c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 25695: 009e0550 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 25696: 0151cd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 25697: 00678b84 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 25698: 00a9c54c 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 25698: 00a9c43c 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 25699: 01410a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 25700: 0151d8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 25701: 0151d4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 25702: 00958380 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 25703: 008abba0 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 25702: 00958270 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 25703: 008aba90 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 25704: 014ef138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 25705: 0143c688 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulb │ │ │ │ 25706: 0151c8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 25707: 01416100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 25708: 00b11308 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 25708: 00b111f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 25709: 0151bcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 25710: 0151cdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 25711: 00912df8 340 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 25712: 00b6e534 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 25711: 00912ce8 340 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 25712: 00b6e424 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 25713: 0143c604 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulh │ │ │ │ - 25714: 00819eb4 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ - 25715: 00b2470c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ - 25716: 00819f9c 268 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ + 25714: 00819da8 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ + 25715: 00b245fc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 25716: 00819e90 268 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ 25717: 006680c4 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 25718: 0151c0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 25719: 00b533fc 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 25719: 00b532ec 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 25720: 005118ec 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 25721: 004dc454 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ 25722: 01452ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s16 │ │ │ │ - 25723: 00b46490 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 25724: 00930a58 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 25723: 00b46380 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 25724: 00930948 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 25725: 0031f378 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 25726: 002cf728 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 25727: 00b03c80 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 25728: 009f8b70 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 25727: 00b03b70 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 25728: 009f8a60 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 25729: 002b9864 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 25730: 0151b71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 25731: 002c7d70 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 25732: 014e18c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 25733: 014e3aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 25734: 014f3668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ - 25735: 0086ca4c 60 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ + 25735: 0086c93c 60 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ 25736: 014e0280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 25737: 0151ceea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ 25738: 006458f0 392 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_ipa │ │ │ │ - 25739: 00b67edc 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 25739: 00b67dcc 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 25740: 0151bc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 25741: 0085ad04 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ + 25741: 0085abf4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ 25742: 0143c580 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulw │ │ │ │ - 25743: 00959654 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 25743: 00959544 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 25744: 0151d708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 25745: 009297c4 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 25746: 00ab6fb8 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 25745: 009296b4 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 25746: 00ab6ea8 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 25747: 0151c850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 25748: 0097089c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ - 25749: 0085ab64 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ + 25748: 0097078c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 25749: 0085aa54 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ 25750: 002dcdcc 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 25751: 005c6494 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 25752: 00512000 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 25753: 00b955cc 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 25753: 00b954bc 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 25754: 0151bc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 25755: 0151c870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 25756: 00916ec4 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 25756: 00916db4 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 25757: 014e7f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 25758: 00b36be4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 25758: 00b36ad4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 25759: 014f5320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 25760: 00ae7a00 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ - 25761: 0085ac34 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ + 25760: 00ae78f0 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 25761: 0085ab24 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ 25762: 006d59fc 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 25763: 002a3204 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 25764: 0091ddf4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 25764: 0091dce4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 25765: 005c86fc 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 25766: 014ee2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 25767: 008653e4 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ - 25768: 009fb520 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 25767: 008652d4 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ + 25768: 009fb410 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 25769: 01452ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s16 │ │ │ │ 25770: 0151c32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 25771: 014e47a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ - 25772: 008650c0 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ + 25772: 00864fb0 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ 25773: 014e82ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 25774: 0151cb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 25775: 00490b68 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 25776: 0144a968 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_d │ │ │ │ 25777: 014e0df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 25778: 004dfc98 80 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ 25779: 01414528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 25780: 0144aa70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_h │ │ │ │ 25781: 00611d98 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 25782: 0151d75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 25783: 014f29fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 25784: 0151c73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 25785: 0151d5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 25786: 005ccc40 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 25787: 0091e99c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 25788: 009c29cc 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ - 25789: 00865240 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ + 25787: 0091e88c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 25788: 009c28bc 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 25789: 00865130 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ 25790: 014f46c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 25791: 007533dc 376 FUNC GLOBAL DEFAULT 12 bcm283x_common_realize │ │ │ │ - 25792: 00aee2d4 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 25793: 0097304c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 25792: 00aee1c4 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 25793: 00972f3c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 25794: 00788414 112 FUNC GLOBAL DEFAULT 12 arm_register_pre_el_change_hook │ │ │ │ 25795: 0151d46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 25796: 014e9afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ - 25797: 00851c1c 20 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ + 25797: 00851b10 20 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ 25798: 014ead70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 25799: 0151bbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 25800: 014e71e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 25801: 0151b716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 25802: 00669e04 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 25803: 00b90d10 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 25803: 00b90c00 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 25804: 0060de6c 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 25805: 0151d49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 25806: 0151bd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 25807: 00929738 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 25807: 00929628 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ 25808: 0144a9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_s │ │ │ │ - 25809: 00b8fc60 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 25810: 00851604 724 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 25811: 0099e498 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 25812: 008f3dcc 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 25809: 00b8fb50 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 25810: 008514f8 724 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ + 25811: 0099e388 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 25812: 008f3cbc 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 25813: 014eb4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 25814: 014258f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll │ │ │ │ - 25815: 00b6f120 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 25815: 00b6f010 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 25816: 0151c358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 25817: 014e9ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 25818: 014eec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 25819: 0151cc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 25820: 0151cbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 25821: 0079f0f4 8 FUNC GLOBAL DEFAULT 12 arm_gt_sel2timer_cb │ │ │ │ 25822: 002c96e0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 25823: 00a9e940 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 25824: 009edb2c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 25823: 00a9e830 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 25824: 009eda1c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 25825: 014ea25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 25826: 009efad4 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 25826: 009ef9c4 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 25827: 014ebe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 25828: 0151d082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 25829: 007852fc 72 FUNC GLOBAL DEFAULT 12 arm_cpu_synchronize_from_tb │ │ │ │ 25830: 006e4898 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 25831: 013bcd18 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 25832: 01457c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_get_fpscr │ │ │ │ 25833: 002ca250 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 25834: 008eee60 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 25835: 00a84bec 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 25836: 009190d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 25837: 00b27140 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 25838: 00b63104 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 25839: 00aa3a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 25840: 00b0b828 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 25834: 008eed50 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 25835: 00a84adc 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 25836: 00918fc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 25837: 00b27030 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 25838: 00b62ff4 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 25839: 00aa3964 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 25840: 00b0b718 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 25841: 0151c4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 25842: 014e9bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 25843: 014ecc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 25844: 014e6b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 25845: 014ea0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 25846: 00413754 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 25847: 014e7a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 25848: 014ed5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 25849: 014175a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 25850: 0151bd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 25851: 0030fc5c 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ - 25852: 0095d6a0 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 25852: 0095d590 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 25853: 004e2fac 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 25854: 008e2c04 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 25854: 008e2af4 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 25855: 0151b5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 25856: 0151cc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 25857: 008bae7c 2032 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 25857: 008bad6c 2032 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 25858: 01412320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 25859: 014e48f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 25860: 0069483c 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 25861: 00b7607c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 25862: 00b3b3a4 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 25861: 00b75f6c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 25862: 00b3b294 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 25863: 002bc850 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 25864: 00afcf04 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 25865: 00adde64 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 25864: 00afcdf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 25865: 00addd54 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 25866: 014e54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 25867: 014e0150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 25868: 0151b56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ - 25869: 00834c80 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ + 25869: 00834b74 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ 25870: 0151bd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 25871: 00b2e730 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 25871: 00b2e620 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 25872: 0065c0bc 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 25873: 01411ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ - 25874: 00834d3c 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ + 25874: 00834c30 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ 25875: 014f3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 25876: 014f25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 25877: 00959e7c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 25878: 008347f8 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ - 25879: 00a9dfa0 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 25877: 00959d6c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 25878: 008346ec 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ + 25879: 00a9de90 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 25880: 014e07a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 25881: 006abe0c 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 25882: 014defe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 25883: 00935ec0 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 25883: 00935db0 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 25884: 014f0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 25885: 00b897cc 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 25886: 00ae49f0 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 25885: 00b896bc 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 25886: 00ae48e0 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 25887: 00513380 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ - 25888: 008348b4 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ + 25888: 008347a8 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ 25889: 0150a178 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 25890: 007923d4 14524 FUNC GLOBAL DEFAULT 12 register_cp_regs_for_features │ │ │ │ 25891: 014f5020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 25892: 00917778 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 25892: 00917668 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 25893: 014de6a0 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 25894: 00b009f0 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 25894: 00b008e0 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 25895: 0151c792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 25896: 006abb0c 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 25897: 014eb050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ - 25898: 00834e2c 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ + 25898: 00834d20 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ 25899: 005ceb78 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 25900: 014f1a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 25901: 009185ec 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 25901: 009184dc 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 25902: 0151b63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 25903: 0141a014 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 25904: 0141a064 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 25905: 014f4fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 25906: 0141a0b4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 25907: 00b296f0 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 25907: 00b295e0 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 25908: 00704428 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 25909: 014f0548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 25910: 0141a0e4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 25911: 014f1d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 25912: 00b860b4 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 25913: 00a48e24 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 25912: 00b85fa4 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 25913: 00a48d14 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 25914: 0141a134 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 25915: 0141a1d4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 25916: 014de374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 25917: 008349a4 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ + 25917: 00834898 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ 25918: 0151d39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 25919: 0151ce8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ - 25920: 00badb38 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 25921: 009702d0 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 25920: 00bada28 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 25921: 009701c0 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 25922: 002d265c 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 25923: 00933e9c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 25923: 00933d8c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 25924: 0151cb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ - 25925: 0086cce0 148 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ + 25925: 0086cbd0 148 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 25926: 0057a8a0 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 25927: 0151c58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 25928: 0151ba1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 25929: 0151d128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 25930: 014e64f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 25931: 00afe4c0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 25932: 009b5b10 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 25931: 00afe3b0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 25932: 009b5a00 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 25933: 014ebe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 25934: 00403a78 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 25935: 014ef5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 25936: 008310fc 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ - 25937: 00970290 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 25938: 00b0385c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 25936: 00830ff0 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ + 25937: 00970180 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 25938: 00b0374c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 25939: 00320b1c 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 25940: 0151b472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 25941: 0098d344 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 25941: 0098d234 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 25942: 002d079c 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 25943: 00831210 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ - 25944: 00972344 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 25943: 00831104 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ + 25944: 00972234 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 25945: 014e1324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 25946: 00934f54 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 25947: 00ba6ea4 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 25946: 00934e44 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 25947: 00ba6d94 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 25948: 014e20fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 25949: 009c1844 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 25949: 009c1734 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 25950: 014ee0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 25951: 00ad3218 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 25951: 00ad3108 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 25952: 0053df94 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 25953: 00ade1a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 25953: 00ade090 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 25954: 014f185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 25955: 00971f44 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 25955: 00971e34 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 25956: 0151b70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 25957: 014ec6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 25958: 00b22224 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 25958: 00b22114 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 25959: 0151c27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 25960: 0050c6b0 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 25961: 014e5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 25962: 00973734 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 25962: 00973624 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 25963: 0151cdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 25964: 0151ccee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 25965: 00972938 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 25966: 009f5944 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 25967: 00831348 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ - 25968: 0097298c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 25969: 009729e8 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 25965: 00972828 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 25966: 009f5834 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 25967: 0083123c 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ + 25968: 0097287c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 25969: 009728d8 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 25970: 0151b322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 25971: 014eb9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 25972: 0151be6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 25973: 013bcd30 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 25974: 0091a7e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 25974: 0091a6d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 25975: 0151ccf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 25976: 00972a4c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 25976: 0097293c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 25977: 0151b5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 25978: 0151d8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 25979: 008b2e94 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 25979: 008b2d84 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 25980: 014e833c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 25981: 009b63d8 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 25981: 009b62c8 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 25982: 014ed708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 25983: 00acec90 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 25983: 00aceb80 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 25984: 014e7010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 25985: 014d7474 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 25986: 0151c4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 25987: 0151d520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 25988: 014e4884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 25989: 00b26e90 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 25989: 00b26d80 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 25990: 0151c394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 25991: 0042802c 228 FUNC GLOBAL DEFAULT 12 gicv3_redist_lpi_pending │ │ │ │ 25992: 014e7120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 25993: 00ab924c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 25994: 00b295b4 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 25993: 00ab913c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 25994: 00b294a4 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 25995: 0151d938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 25996: 014f0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 25997: 014dfdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 25998: 00917d84 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 25998: 00917c74 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 25999: 014e21dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 26000: 0151c030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 26001: 006ad260 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 26002: 007017c8 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ - 26003: 0083f1d0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ + 26003: 0083f0c4 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ 26004: 0151b2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 26005: 014ef544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ - 26006: 0091ad98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 26007: 00ad8264 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 26006: 0091ac88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 26007: 00ad8154 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 26008: 014e993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 26009: 0151c3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 26010: 00932a98 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 26010: 00932988 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 26011: 014e0d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 26012: 0151c908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 26013: 0144c648 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sudot_idx_b │ │ │ │ - 26014: 0083f25c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ + 26014: 0083f150 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ 26015: 00788ca0 40 FUNC GLOBAL DEFAULT 12 arm_build_mp_affinity │ │ │ │ 26016: 006a41c4 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 26017: 014e0160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 26018: 009cb620 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 26019: 008a4f2c 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 26018: 009cb510 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 26019: 008a4e1c 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 26020: 0151b454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 26021: 00693f6c 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 26022: 0151c2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 26023: 0151b686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 26024: 0151c90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 26025: 00b2c0c4 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 26026: 00912b40 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 26025: 00b2bfb4 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 26026: 00912a30 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 26027: 01425870 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_ushll │ │ │ │ 26028: 014e9a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 26029: 008f1f50 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 26029: 008f1e40 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 26030: 0151cbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 26031: 009ab5cc 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 26032: 00a43ea4 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 26031: 009ab4bc 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 26032: 00a43d94 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 26033: 012f0ef0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 26034: 014e370c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 26035: 0151c49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 26036: 0083f2ec 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ - 26037: 00a98168 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 26038: 0091655c 348 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 26036: 0083f1e0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ + 26037: 00a98058 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 26038: 0091644c 348 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 26039: 014f2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 26040: 0151c464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 26041: 00aa4314 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 26041: 00aa4204 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 26042: 005298e0 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 26043: 00b43b2c 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 26043: 00b43a1c 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 26044: 014ee1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ - 26045: 00831458 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ + 26045: 0083134c 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ 26046: 0151bd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 26047: 01439dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsb │ │ │ │ 26048: 0079e9f8 296 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el │ │ │ │ 26049: 014f1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 26050: 00b88410 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ - 26051: 0089d4c0 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 26050: 00b88300 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 26051: 0089d3b0 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 26052: 01412df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 26053: 00a85e04 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 26054: 00831554 296 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ + 26053: 00a85cf4 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 26054: 00831448 296 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ 26055: 01439d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsh │ │ │ │ - 26056: 009504cc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 26056: 009503bc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 26057: 014434e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzxw_s │ │ │ │ 26058: 0060e2a4 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 26059: 002d90b0 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 26060: 008b348c 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 26060: 008b337c 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 26061: 0151bc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 26062: 014ddaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 26063: 0151cab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ - 26064: 00964634 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 26065: 008f8fd0 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 26066: 008e43ec 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 26064: 00964524 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 26065: 008f8ec0 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 26066: 008e42dc 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 26067: 014f3224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 26068: 00afd0d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 26069: 00b17cd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 26070: 00a9be08 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 26071: 00a443e4 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 26072: 0083167c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ + 26068: 00afcfc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 26069: 00b17bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 26070: 00a9bcf8 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 26071: 00a442d4 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 26072: 00831570 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ 26073: 01412b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 26074: 00b2a0e4 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 26074: 00b29fd4 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 26075: 01439cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsw │ │ │ │ 26076: 0028c29c 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 26077: 0151bdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 26078: 014e840c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 26079: 014ea4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 26080: 0151d272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 26081: 00b7f0f4 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 26081: 00b7efe4 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 26082: 014f0558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 26083: 0097b548 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 26083: 0097b438 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 26084: 0151b250 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 26085: 00488f08 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 26086: 0151b3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 26087: 002b9f38 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 26088: 014e0220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 26089: 014ea14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 26090: 0151cbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 26091: 0151be9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 26092: 014eae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 26093: 0090cf2c 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 26093: 0090ce1c 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 26094: 0151de3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 26095: 0151c514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 26096: 00b479c8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 26096: 00b478b8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 26097: 014ddf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 26098: 014e7330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 26099: 014e7920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 26100: 00a98f04 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 26100: 00a98df4 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 26101: 014f41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 26102: 00b813d4 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 26102: 00b812c4 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 26103: 0151b924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 26104: 00a98e30 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 26104: 00a98d20 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 26105: 0151b28f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ 26106: 0041cb90 820 FUNC GLOBAL DEFAULT 12 gicv3_init_irqs_and_mmio │ │ │ │ - 26107: 009de94c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 26107: 009de83c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 26108: 014e7020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 26109: 014ee280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 26110: 00aa7e38 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 26111: 00bab144 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 26110: 00aa7d28 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 26111: 00bab034 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 26112: 0151b3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 26113: 014e5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 26114: 014e847c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 26115: 014e5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 26116: 014eca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 26117: 0091a704 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 26117: 0091a5f4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 26118: 0151cf5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 26119: 014e7e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 26120: 006a13cc 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 26121: 0151c762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 26122: 00a24dfc 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 26122: 00a24cec 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 26123: 00630088 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 26124: 0151de7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 26125: 0151b8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 26126: 0151b29b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_acpi_c │ │ │ │ 26127: 014e6650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ - 26128: 0086dbfc 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ + 26128: 0086daec 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ 26129: 014e40ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 26130: 00935d5c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 26130: 00935c4c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 26131: 0151d064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 26132: 014e836c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 26133: 014e0370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 26134: 0036f958 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 26135: 00a0d1a8 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 26135: 00a0d098 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 26136: 01441b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urecpe_s │ │ │ │ - 26137: 0086dbcc 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ + 26137: 0086dabc 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ 26138: 01439c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlub │ │ │ │ - 26139: 00970814 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 26139: 00970704 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 26140: 014ef078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 26141: 014e0904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 26142: 014f4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 26143: 014f3418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 26144: 002b9d34 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 26145: 00319734 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 26146: 014e1c54 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 26147: 0151c59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 26148: 0031f0ac 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 26149: 00afd354 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 26149: 00afd244 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 26150: 01439bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluh │ │ │ │ - 26151: 00a266cc 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 26151: 00a265bc 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 26152: 0143d15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsb │ │ │ │ 26153: 00490974 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 26154: 0086dbf8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ - 26155: 00b03368 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 26156: 00af57fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 26157: 00aa21a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 26154: 0086dae8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ + 26155: 00b03258 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 26156: 00af56ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 26157: 00aa2098 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 26158: 006a2784 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 26159: 00a98bf0 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 26159: 00a98ae0 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 26160: 014e0a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 26161: 0142fbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sb │ │ │ │ - 26162: 008e355c 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 26162: 008e344c 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 26163: 014f1efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 26164: 0151b4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ 26165: 0143d0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsh │ │ │ │ - 26166: 00b84974 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 26167: 009f94f4 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 26166: 00b84864 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 26167: 009f93e4 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 26168: 014ea97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 26169: 00b77814 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 26169: 00b77704 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 26170: 0142fb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sh │ │ │ │ 26171: 0045bee8 24 FUNC GLOBAL DEFAULT 12 omap_clk_get │ │ │ │ 26172: 002b7f78 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 26173: 0038de94 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 26174: 0151c4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 26175: 01439b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluw │ │ │ │ 26176: 0151c26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 26177: 002d6824 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 26178: 0066abcc 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 26179: 0036a88c 124 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 26180: 014f4290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 26181: 00700428 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 26182: 00aff240 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 26182: 00aff130 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 26183: 0151b5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 26184: 008c5b38 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 26185: 00b71998 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 26184: 008c5a28 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 26185: 00b71888 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 26186: 014e8aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 26187: 0151db04 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ - 26188: 0087022c 44 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ + 26188: 0087011c 44 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ 26189: 012f0ff8 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 26190: 0052156c 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 26191: 0151d68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 26192: 006ac880 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 26193: 004d7164 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ │ 26194: 014f0238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_EVENT │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x27c788 │ │ │ │ - 0x0000000d (FINI) 0xbb3954 │ │ │ │ + 0x0000000d (FINI) 0xbb3844 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xde24d0 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3304 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xde31b8 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x9703c │ │ │ │ 0x00000006 (SYMTAB) 0x30b0c │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 6491309483641e6060037d19f04813924aec14de │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ea33b19434b9ddcba47bdc9f580b53e6b89204c6 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -25873,35 +25873,35 @@ │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ -ERSTSTOR │ │ │ │ +ERSTSTORt │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -GFC UMEQ$x │ │ │ │ +GFC UMEQ │ │ │ │ 01010101 │ │ │ │ 01010101 │ │ │ │ DD@@"" xW │ │ │ │ virtQEMU │ │ │ │ """"DDDD │ │ │ │ """"DDDD │ │ │ │ """"DDDD │ │ │ │ -IHAVEOPT$F │ │ │ │ +IHAVEOPT4G │ │ │ │ TPOEVAHI │ │ │ │ IHAVEOPT │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ -zerodesc0g8 │ │ │ │ -desczero$ │ │ │ │ -vhdxfile( │ │ │ │ +zerodesc │ │ │ │ +desczero4 │ │ │ │ +vhdxfile8 │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMV │ │ │ │ FLATVMFSSPAR │ │ │ │ vmfsseSp │ │ │ │ ldr r0, [pc, #24] @ 27f6d8 │ │ │ │ ldr r2, [pc, #24] @ 27f6dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r8, r7, r0, lsl ip │ │ │ │ - umullseq r4, r3, r0, r4 │ │ │ │ - addseq r4, r3, r4, lsr #9 │ │ │ │ + adceq r8, r7, r0, lsl #22 │ │ │ │ + addseq r4, r3, r0, lsl #7 │ │ │ │ + umullseq r4, r3, r4, r3 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f710 │ │ │ │ ldr r1, [pc, #24] @ 27f714 │ │ │ │ ldr r0, [pc, #24] @ 27f718 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r9, r7, r8, lsr #17 │ │ │ │ - addseq r6, r3, r8, lsl #8 │ │ │ │ - addseq r6, r3, r0, lsr #8 │ │ │ │ + umlaleq r9, r7, r8, r7 │ │ │ │ + @ instruction: 0x009362f8 │ │ │ │ + addseq r6, r3, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f74c │ │ │ │ ldr r1, [pc, #24] @ 27f750 │ │ │ │ ldr r0, [pc, #24] @ 27f754 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlaleq r9, r7, ip, r9 │ │ │ │ - addseq r6, r3, r8, lsr #15 │ │ │ │ - @ instruction: 0x009367b4 │ │ │ │ + adceq r9, r7, ip, lsl #17 │ │ │ │ + umullseq r6, r3, r8, r6 │ │ │ │ + addseq r6, r3, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f788 │ │ │ │ ldr r1, [pc, #24] @ 27f78c │ │ │ │ ldr r0, [pc, #24] @ 27f790 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq fp, r7, r0, lsr #8 │ │ │ │ - addseq r7, r3, ip, lsl #9 │ │ │ │ - umullseq r7, r3, ip, r4 │ │ │ │ + adceq fp, r7, r0, lsl r3 │ │ │ │ + addseq r7, r3, ip, ror r3 │ │ │ │ + addseq r7, r3, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f7c8 │ │ │ │ ldr r1, [pc, #28] @ 27f7cc │ │ │ │ ldr r0, [pc, #28] @ 27f7d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r9, fp, r4, ror #13 │ │ │ │ - @ instruction: 0x00939fd0 │ │ │ │ - @ instruction: 0x00939fdc │ │ │ │ + ldrdeq r9, [fp], r4 @ │ │ │ │ + addseq r9, r3, r0, asr #29 │ │ │ │ + addseq r9, r3, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f808 │ │ │ │ ldr r1, [pc, #28] @ 27f80c │ │ │ │ ldr r0, [pc, #28] @ 27f810 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlaleq fp, fp, r0, r7 @ │ │ │ │ - addseq sp, r3, r4, ror sl │ │ │ │ - addseq sp, r3, r4, lsl #21 │ │ │ │ + adceq fp, fp, r0, lsl #13 │ │ │ │ + addseq sp, r3, r4, ror #18 │ │ │ │ + addseq sp, r3, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f844 │ │ │ │ ldr r1, [pc, #24] @ 27f848 │ │ │ │ ldr r0, [pc, #24] @ 27f84c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq fp, fp, r0, ror #15 │ │ │ │ - addseq sp, r3, r4, asr ip │ │ │ │ - addseq sp, r3, r8, ror #24 │ │ │ │ + ldrdeq fp, [fp], r0 @ │ │ │ │ + addseq sp, r3, r4, asr #22 │ │ │ │ + addseq sp, r3, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f884 │ │ │ │ ldr r1, [pc, #28] @ 27f888 │ │ │ │ ldr r0, [pc, #28] @ 27f88c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f890 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq lr, fp, r8, asr r6 │ │ │ │ - addseq r6, r4, r8, lsl r1 │ │ │ │ - addseq r6, r4, ip, lsr #2 │ │ │ │ + adceq lr, fp, r8, asr #10 │ │ │ │ + addseq r6, r4, r8 │ │ │ │ + addseq r6, r4, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f8c8 │ │ │ │ ldr r1, [pc, #28] @ 27f8cc │ │ │ │ ldr r0, [pc, #28] @ 27f8d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f8d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq lr, fp, r4, lsl r6 │ │ │ │ - ldrsbeq r6, [r4], r4 │ │ │ │ - addseq r6, r4, r8, ror #1 │ │ │ │ + adceq lr, fp, r4, lsl #10 │ │ │ │ + addseq r5, r4, r4, asr #31 │ │ │ │ + @ instruction: 0x00945fd8 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f90c │ │ │ │ ldr r1, [pc, #28] @ 27f910 │ │ │ │ ldr r0, [pc, #28] @ 27f914 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f918 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq pc, fp, ip, lsl fp @ │ │ │ │ - umullseq r6, r4, r0, r0 │ │ │ │ - addseq r6, r4, r4, lsr #1 │ │ │ │ + adceq pc, fp, ip, lsl #20 │ │ │ │ + addseq r5, r4, r0, lsl #31 │ │ │ │ + umullseq r5, r4, r4, pc @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f950 │ │ │ │ ldr r1, [pc, #28] @ 27f954 │ │ │ │ ldr r0, [pc, #28] @ 27f958 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f95c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - ldrdeq pc, [fp], r8 @ │ │ │ │ - addseq r6, r4, ip, asr #32 │ │ │ │ - addseq r9, r4, r8, lsr ip │ │ │ │ + adceq pc, fp, r8, asr #19 │ │ │ │ + addseq r5, r4, ip, lsr pc │ │ │ │ + addseq r9, r4, r8, lsr #22 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f990 │ │ │ │ ldr r1, [pc, #24] @ 27f994 │ │ │ │ ldr r0, [pc, #24] @ 27f998 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r0, ip, r8, lsl #2 │ │ │ │ - addseq fp, r4, r4, asr #27 │ │ │ │ - @ instruction: 0x0094bdd4 │ │ │ │ + strdeq pc, [fp], r8 @ │ │ │ │ + @ instruction: 0x0094bcb4 │ │ │ │ + addseq fp, r4, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f9cc │ │ │ │ ldr r1, [pc, #24] @ 27f9d0 │ │ │ │ ldr r0, [pc, #24] @ 27f9d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r0, ip, r0, lsl #7 │ │ │ │ - addseq ip, r4, r0, ror #12 │ │ │ │ - addseq ip, r4, ip, ror #12 │ │ │ │ + adceq r0, ip, r0, ror r2 │ │ │ │ + addseq ip, r4, r0, asr r5 │ │ │ │ + addseq ip, r4, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fa0c │ │ │ │ ldr r1, [pc, #28] @ 27fa10 │ │ │ │ ldr r0, [pc, #28] @ 27fa14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fa18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r0, ip, ip, lsr #18 │ │ │ │ - addseq pc, r4, ip, lsl #19 │ │ │ │ - addseq pc, r4, r0, ror #27 │ │ │ │ + adceq r0, ip, ip, lsl r8 │ │ │ │ + addseq pc, r4, ip, ror r8 @ │ │ │ │ + @ instruction: 0x0094fcd0 │ │ │ │ andeq r0, r0, sp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fa50 │ │ │ │ ldr r1, [pc, #28] @ 27fa54 │ │ │ │ ldr r0, [pc, #28] @ 27fa58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r0, ip, ip, lsl #30 │ │ │ │ - addseq pc, r4, r4, asr ip @ │ │ │ │ - addseq pc, r4, r8, ror #24 │ │ │ │ + strdeq r0, [ip], ip @ │ │ │ │ + addseq pc, r4, r4, asr #22 │ │ │ │ + addseq pc, r4, r8, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fa90 │ │ │ │ ldr r1, [pc, #28] @ 27fa94 │ │ │ │ ldr r0, [pc, #28] @ 27fa98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fa9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - ldrdeq r0, [ip], r8 @ │ │ │ │ - addseq r5, r4, ip, lsl #30 │ │ │ │ - addseq r5, r4, r0, lsr #30 │ │ │ │ + adceq r0, ip, r8, asr #29 │ │ │ │ + @ instruction: 0x00945dfc │ │ │ │ + addseq r5, r4, r0, lsl lr │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fad4 │ │ │ │ ldr r1, [pc, #28] @ 27fad8 │ │ │ │ ldr r0, [pc, #28] @ 27fadc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fae0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r8, ror r1 │ │ │ │ - addseq r5, r4, r8, asr #29 │ │ │ │ - @ instruction: 0x00945edc │ │ │ │ + adceq r2, ip, r8, rrx │ │ │ │ + @ instruction: 0x00945db8 │ │ │ │ + addseq r5, r4, ip, asr #27 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fb18 │ │ │ │ ldr r1, [pc, #28] @ 27fb1c │ │ │ │ ldr r0, [pc, #28] @ 27fb20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fb24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r4, lsr r1 │ │ │ │ - addseq r5, r4, r4, lsl #29 │ │ │ │ - umullseq r5, r4, r8, lr │ │ │ │ + adceq r2, ip, r4, lsr #32 │ │ │ │ + addseq r5, r4, r4, ror sp │ │ │ │ + addseq r5, r4, r8, lsl #27 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fb5c │ │ │ │ ldr r1, [pc, #28] @ 27fb60 │ │ │ │ ldr r0, [pc, #28] @ 27fb64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fb68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - strdeq r2, [ip], r0 @ │ │ │ │ - addseq r5, r4, r0, asr #28 │ │ │ │ - umullseq fp, r4, r4, lr │ │ │ │ + adceq r1, ip, r0, ror #31 │ │ │ │ + addseq r5, r4, r0, lsr sp │ │ │ │ + addseq fp, r4, r4, lsl #27 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fba0 │ │ │ │ ldr r1, [pc, #28] @ 27fba4 │ │ │ │ ldr r0, [pc, #28] @ 27fba8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fbac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r8, asr #28 │ │ │ │ - @ instruction: 0x00945dfc │ │ │ │ - addseq r5, r4, r0, lsl lr │ │ │ │ + adceq r2, ip, r8, lsr sp │ │ │ │ + addseq r5, r4, ip, ror #25 │ │ │ │ + addseq r5, r4, r0, lsl #26 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fbe4 │ │ │ │ ldr r1, [pc, #28] @ 27fbe8 │ │ │ │ ldr r0, [pc, #28] @ 27fbec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fbf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - strdeq r2, [ip], ip @ │ │ │ │ - @ instruction: 0x00945db8 │ │ │ │ - addseq r5, r4, ip, asr #27 │ │ │ │ + adceq r2, ip, ip, ror #29 │ │ │ │ + addseq r5, r4, r8, lsr #25 │ │ │ │ + @ instruction: 0x00945cbc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fc28 │ │ │ │ ldr r1, [pc, #28] @ 27fc2c │ │ │ │ ldr r0, [pc, #28] @ 27fc30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fc34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, ip, ip, lsl #2 │ │ │ │ - addseq r5, r4, r4, ror sp │ │ │ │ - addseq r5, r4, r8, lsl #27 │ │ │ │ + strdeq r2, [ip], ip @ │ │ │ │ + addseq r5, r4, r4, ror #24 │ │ │ │ + addseq r5, r4, r8, ror ip │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fc6c │ │ │ │ ldr r1, [pc, #28] @ 27fc70 │ │ │ │ ldr r0, [pc, #28] @ 27fc74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fc78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r8, asr #1 │ │ │ │ - addseq r5, r4, r0, lsr sp │ │ │ │ - addseq fp, r4, r4, lsl #27 │ │ │ │ + @ instruction: 0x00ac2fb8 │ │ │ │ + addseq r5, r4, r0, lsr #24 │ │ │ │ + addseq fp, r4, r4, ror ip │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fcb0 │ │ │ │ ldr r1, [pc, #28] @ 27fcb4 │ │ │ │ ldr r0, [pc, #28] @ 27fcb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fcbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r4, lsl #1 │ │ │ │ - addseq r5, r4, ip, ror #25 │ │ │ │ - addseq r5, r4, r0, lsl #26 │ │ │ │ + adceq r2, ip, r4, ror pc │ │ │ │ + @ instruction: 0x00945bdc │ │ │ │ + @ instruction: 0x00945bf0 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fcf4 │ │ │ │ ldr r1, [pc, #28] @ 27fcf8 │ │ │ │ ldr r0, [pc, #28] @ 27fcfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fd00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r8, lsl r1 │ │ │ │ - addseq r5, r4, r8, lsr #25 │ │ │ │ - @ instruction: 0x00945cbc │ │ │ │ + adceq r3, ip, r8 │ │ │ │ + umullseq r5, r4, r8, fp │ │ │ │ + addseq r5, r4, ip, lsr #23 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fd38 │ │ │ │ ldr r1, [pc, #28] @ 27fd3c │ │ │ │ ldr r0, [pc, #28] @ 27fd40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fd44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00ac31b0 │ │ │ │ - addseq r5, r4, r4, ror #24 │ │ │ │ - addseq r5, r4, r8, ror ip │ │ │ │ + adceq r3, ip, r0, lsr #1 │ │ │ │ + addseq r5, r4, r4, asr fp │ │ │ │ + addseq r5, r4, r8, ror #22 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fd7c │ │ │ │ ldr r1, [pc, #28] @ 27fd80 │ │ │ │ ldr r0, [pc, #28] @ 27fd84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fd88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, ip, ip, ror #2 │ │ │ │ - addseq r5, r4, r0, lsr #24 │ │ │ │ - addseq r5, r4, r4, lsr ip │ │ │ │ + adceq r3, ip, ip, asr r0 │ │ │ │ + addseq r5, r4, r0, lsl fp │ │ │ │ + addseq r5, r4, r4, lsr #22 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fdc0 │ │ │ │ ldr r1, [pc, #28] @ 27fdc4 │ │ │ │ ldr r0, [pc, #28] @ 27fdc8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fdcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, ip, ip, ror #7 │ │ │ │ - @ instruction: 0x00945bdc │ │ │ │ - @ instruction: 0x00945bf0 │ │ │ │ + ldrdeq r3, [ip], ip @ │ │ │ │ + addseq r5, r4, ip, asr #21 │ │ │ │ + addseq r5, r4, r0, ror #21 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #32] @ 27fe08 │ │ │ │ ldr r1, [pc, #32] @ 27fe0c │ │ │ │ @@ -474,1834 +474,1834 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1216 @ 0x4c0 │ │ │ │ ldr r2, [pc, #24] @ 27fe14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, ip, ip, lsl #9 │ │ │ │ - umullseq r5, r4, r4, fp │ │ │ │ - addseq r5, r4, r8, lsr #23 │ │ │ │ + adceq r3, ip, ip, ror r3 │ │ │ │ + addseq r5, r4, r4, lsl #21 │ │ │ │ + umullseq r5, r4, r8, sl │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fe4c │ │ │ │ ldr r1, [pc, #28] @ 27fe50 │ │ │ │ ldr r0, [pc, #28] @ 27fe54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fe58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1232 @ 0x4d0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r4, asr #8 │ │ │ │ - addseq r5, r4, r0, asr fp │ │ │ │ - addseq r5, r4, r4, ror #22 │ │ │ │ + adceq r3, ip, r4, lsr r3 │ │ │ │ + addseq r5, r4, r0, asr #20 │ │ │ │ + addseq r5, r4, r4, asr sl │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fe90 │ │ │ │ ldr r1, [pc, #28] @ 27fe94 │ │ │ │ ldr r0, [pc, #28] @ 27fe98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fe9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r5, ip, r0, lsr #18 │ │ │ │ - addseq r5, r4, ip, lsl #22 │ │ │ │ - addseq r5, r4, r0, lsr #22 │ │ │ │ + adceq r5, ip, r0, lsl r8 │ │ │ │ + @ instruction: 0x009459fc │ │ │ │ + addseq r5, r4, r0, lsl sl │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fed4 │ │ │ │ ldr r1, [pc, #28] @ 27fed8 │ │ │ │ ldr r0, [pc, #28] @ 27fedc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fee0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r5, ip, r8, lsr #23 │ │ │ │ - addseq r5, r4, r8, asr #21 │ │ │ │ - @ instruction: 0x00945adc │ │ │ │ + umlaleq r5, ip, r8, sl │ │ │ │ + @ instruction: 0x009459b8 │ │ │ │ + addseq r5, r4, ip, asr #19 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27ff14 │ │ │ │ ldr r1, [pc, #24] @ 27ff18 │ │ │ │ ldr r0, [pc, #24] @ 27ff1c │ │ │ │ ldr r2, [pc, #24] @ 27ff20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r5, ip, r0, lsr ip │ │ │ │ - addseq r5, r4, r4, lsl #21 │ │ │ │ - umullseq r5, r4, r8, sl │ │ │ │ + adceq r5, ip, r0, lsr #22 │ │ │ │ + addseq r5, r4, r4, ror r9 │ │ │ │ + addseq r5, r4, r8, lsl #19 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27ff54 │ │ │ │ ldr r1, [pc, #24] @ 27ff58 │ │ │ │ ldr r0, [pc, #24] @ 27ff5c │ │ │ │ ldr r2, [pc, #24] @ 27ff60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r4, asr r0 │ │ │ │ - addseq r5, r4, r4, asr #20 │ │ │ │ - addseq r5, r4, r8, asr sl │ │ │ │ + adceq r5, ip, r4, asr #30 │ │ │ │ + addseq r5, r4, r4, lsr r9 │ │ │ │ + addseq r5, r4, r8, asr #18 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ff98 │ │ │ │ ldr r1, [pc, #28] @ 27ff9c │ │ │ │ ldr r0, [pc, #28] @ 27ffa0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ffa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r8, lsl r0 │ │ │ │ - addseq r5, r4, r4, lsl #20 │ │ │ │ - addseq r5, r4, r8, lsl sl │ │ │ │ + adceq r5, ip, r8, lsl #30 │ │ │ │ + @ instruction: 0x009458f4 │ │ │ │ + addseq r5, r4, r8, lsl #18 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ffdc │ │ │ │ ldr r1, [pc, #28] @ 27ffe0 │ │ │ │ ldr r0, [pc, #28] @ 27ffe4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ffe8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r6, ip, ip, lsl #7 │ │ │ │ - addseq r5, r4, r0, asr #19 │ │ │ │ - addseq fp, r4, r4, lsl sl │ │ │ │ + adceq r6, ip, ip, ror r2 │ │ │ │ + @ instruction: 0x009458b0 │ │ │ │ + addseq fp, r4, r4, lsl #18 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28001c │ │ │ │ ldr r1, [pc, #24] @ 280020 │ │ │ │ ldr r0, [pc, #24] @ 280024 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r6, ip, ip, asr fp │ │ │ │ - addseq pc, r4, r4, lsl #13 │ │ │ │ - umullseq pc, r4, r8, r6 @ │ │ │ │ + adceq r6, ip, ip, asr #20 │ │ │ │ + addseq pc, r4, r4, ror r5 @ │ │ │ │ + addseq pc, r4, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28005c │ │ │ │ ldr r1, [pc, #28] @ 280060 │ │ │ │ ldr r0, [pc, #28] @ 280064 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r0, lsr #22 │ │ │ │ - addseq pc, r4, r8, asr #12 │ │ │ │ - umullseq pc, r4, r8, r6 @ │ │ │ │ + adceq r6, ip, r0, lsl sl │ │ │ │ + addseq pc, r4, r8, lsr r5 @ │ │ │ │ + addseq pc, r4, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28009c │ │ │ │ ldr r1, [pc, #28] @ 2800a0 │ │ │ │ ldr r0, [pc, #28] @ 2800a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r0, ror #21 │ │ │ │ - addseq pc, r4, r8, lsl #12 │ │ │ │ - addseq pc, r4, r8, asr r6 @ │ │ │ │ + ldrdeq r6, [ip], r0 @ │ │ │ │ + @ instruction: 0x0094f4f8 │ │ │ │ + addseq pc, r4, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2800dc │ │ │ │ ldr r1, [pc, #28] @ 2800e0 │ │ │ │ ldr r0, [pc, #28] @ 2800e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - strdeq r6, [ip], r8 @ │ │ │ │ - addseq pc, r4, r8, asr #11 │ │ │ │ - @ instruction: 0x0094f5dc │ │ │ │ + adceq r6, ip, r8, ror #25 │ │ │ │ + @ instruction: 0x0094f4b8 │ │ │ │ + addseq pc, r4, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28011c │ │ │ │ ldr r1, [pc, #28] @ 280120 │ │ │ │ ldr r0, [pc, #28] @ 280124 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280128 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00ac6db8 │ │ │ │ - addseq r2, r6, r0, ror #8 │ │ │ │ - addseq r2, r6, r4, asr #9 │ │ │ │ + adceq r6, ip, r8, lsr #25 │ │ │ │ + addseq r2, r6, r0, asr r3 │ │ │ │ + @ instruction: 0x009623b4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280160 │ │ │ │ ldr r1, [pc, #28] @ 280164 │ │ │ │ ldr r0, [pc, #28] @ 280168 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r0, lsl r3 │ │ │ │ - @ instruction: 0x009632f8 │ │ │ │ - addseq r3, r6, r8, lsl #7 │ │ │ │ + adceq r7, ip, r0, lsl #4 │ │ │ │ + addseq r3, r6, r8, ror #3 │ │ │ │ + addseq r3, r6, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2801a0 │ │ │ │ ldr r1, [pc, #28] @ 2801a4 │ │ │ │ ldr r0, [pc, #28] @ 2801a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2801ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - strdeq r7, [ip], r0 @ │ │ │ │ - @ instruction: 0x009457fc │ │ │ │ - addseq r5, r4, r0, lsl r8 │ │ │ │ + adceq r7, ip, r0, ror #17 │ │ │ │ + addseq r5, r4, ip, ror #13 │ │ │ │ + addseq r5, r4, r0, lsl #14 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2801e4 │ │ │ │ ldr r1, [pc, #28] @ 2801e8 │ │ │ │ ldr r0, [pc, #28] @ 2801ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2801f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - strdeq ip, [ip], r4 @ │ │ │ │ - @ instruction: 0x009457b8 │ │ │ │ - addseq r5, r4, ip, asr #15 │ │ │ │ + adceq ip, ip, r4, ror #7 │ │ │ │ + addseq r5, r4, r8, lsr #13 │ │ │ │ + @ instruction: 0x009456bc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280228 │ │ │ │ ldr r1, [pc, #28] @ 28022c │ │ │ │ ldr r0, [pc, #28] @ 280230 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280234 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq sp, ip, ip, asr #19 │ │ │ │ - addseq r5, r4, r4, ror r7 │ │ │ │ - addseq r5, r4, r8, lsl #15 │ │ │ │ + @ instruction: 0x00acd8bc │ │ │ │ + addseq r5, r4, r4, ror #12 │ │ │ │ + addseq r5, r4, r8, ror r6 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28026c │ │ │ │ ldr r1, [pc, #28] @ 280270 │ │ │ │ ldr r0, [pc, #28] @ 280274 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq sp, ip, r8, lsr #22 │ │ │ │ - addseq r8, r6, r4, asr #19 │ │ │ │ - @ instruction: 0x009689d8 │ │ │ │ + adceq sp, ip, r8, lsl sl │ │ │ │ + @ instruction: 0x009688b4 │ │ │ │ + addseq r8, r6, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2802ac │ │ │ │ ldr r1, [pc, #28] @ 2802b0 │ │ │ │ ldr r0, [pc, #28] @ 2802b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2802b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - strdeq lr, [ip], r4 @ │ │ │ │ - @ instruction: 0x009456f0 │ │ │ │ - addseq r5, r4, r4, lsl #14 │ │ │ │ + adceq lr, ip, r4, ror #3 │ │ │ │ + addseq r5, r4, r0, ror #11 │ │ │ │ + @ instruction: 0x009455f4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2802f0 │ │ │ │ ldr r1, [pc, #28] @ 2802f4 │ │ │ │ ldr r0, [pc, #28] @ 2802f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2802fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq lr, ip, r4, asr r5 │ │ │ │ - addseq r5, r4, ip, lsr #13 │ │ │ │ - addseq r5, r4, r0, asr #13 │ │ │ │ + adceq lr, ip, r4, asr #8 │ │ │ │ + umullseq r5, r4, ip, r5 │ │ │ │ + @ instruction: 0x009455b0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280334 │ │ │ │ ldr r1, [pc, #28] @ 280338 │ │ │ │ ldr r0, [pc, #28] @ 28033c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280340 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00aceab8 │ │ │ │ - addseq fp, r6, ip, lsl sl │ │ │ │ - addseq fp, r6, ip, lsr #20 │ │ │ │ + adceq lr, ip, r8, lsr #19 │ │ │ │ + addseq fp, r6, ip, lsl #18 │ │ │ │ + addseq fp, r6, ip, lsl r9 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280378 │ │ │ │ ldr r1, [pc, #28] @ 28037c │ │ │ │ ldr r0, [pc, #28] @ 280380 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280384 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq lr, ip, r0, lsr sp │ │ │ │ - addseq r5, r4, r4, lsr #12 │ │ │ │ - addseq r5, r4, r8, lsr r6 │ │ │ │ + adceq lr, ip, r0, lsr #24 │ │ │ │ + addseq r5, r4, r4, lsl r5 │ │ │ │ + addseq r5, r4, r8, lsr #10 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2803bc │ │ │ │ ldr r1, [pc, #28] @ 2803c0 │ │ │ │ ldr r0, [pc, #28] @ 2803c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2803c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq lr, ip, ip, ror #25 │ │ │ │ - addseq r5, r4, r0, ror #11 │ │ │ │ - @ instruction: 0x009455f4 │ │ │ │ + ldrdeq lr, [ip], ip @ │ │ │ │ + @ instruction: 0x009454d0 │ │ │ │ + addseq r5, r4, r4, ror #9 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280400 │ │ │ │ ldr r1, [pc, #28] @ 280404 │ │ │ │ ldr r0, [pc, #28] @ 280408 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28040c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [sp], r8 @ │ │ │ │ - addseq pc, r6, r8, asr #25 │ │ │ │ - addseq pc, r6, r4, ror #25 │ │ │ │ + adceq r3, sp, r8, asr #19 │ │ │ │ + @ instruction: 0x0096fbb8 │ │ │ │ + @ instruction: 0x0096fbd4 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280444 │ │ │ │ ldr r1, [pc, #28] @ 280448 │ │ │ │ ldr r0, [pc, #28] @ 28044c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280450 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlaleq r3, sp, r4, sl │ │ │ │ - addseq pc, r6, r4, lsl #25 │ │ │ │ - addseq pc, r6, r0, lsr #25 │ │ │ │ + adceq r3, sp, r4, lsl #19 │ │ │ │ + addseq pc, r6, r4, ror fp @ │ │ │ │ + umullseq pc, r6, r0, fp @ │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280488 │ │ │ │ ldr r1, [pc, #28] @ 28048c │ │ │ │ ldr r0, [pc, #28] @ 280490 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, sp, r0, asr sl │ │ │ │ - addseq pc, r6, r4, asr #24 │ │ │ │ - addseq pc, r6, r0, lsl #25 │ │ │ │ + adceq r3, sp, r0, asr #18 │ │ │ │ + addseq pc, r6, r4, lsr fp @ │ │ │ │ + addseq pc, r6, r0, ror fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2804c8 │ │ │ │ ldr r1, [pc, #28] @ 2804cc │ │ │ │ ldr r0, [pc, #28] @ 2804d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2804d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, sp, r0, lsl sl │ │ │ │ - addseq pc, r6, r0, lsl #24 │ │ │ │ - addseq pc, r6, ip, asr ip @ │ │ │ │ + adceq r3, sp, r0, lsl #18 │ │ │ │ + @ instruction: 0x0096faf0 │ │ │ │ + addseq pc, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280508 │ │ │ │ ldr r1, [pc, #24] @ 28050c │ │ │ │ ldr r0, [pc, #24] @ 280510 │ │ │ │ ldr r2, [pc, #24] @ 280514 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00ae19b0 │ │ │ │ - addseq r1, r7, r0, lsl #16 │ │ │ │ - adceq r4, r6, r4, asr #4 │ │ │ │ + adceq r1, lr, r0, lsr #17 │ │ │ │ + @ instruction: 0x009716f0 │ │ │ │ + adceq r4, r6, r4, lsr r1 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280548 │ │ │ │ ldr r1, [pc, #24] @ 28054c │ │ │ │ ldr r0, [pc, #24] @ 280550 │ │ │ │ ldr r2, [pc, #24] @ 280554 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, lr, r0, ror #27 │ │ │ │ - addseq r4, r7, r0, asr r1 │ │ │ │ - addseq r4, r7, r4, ror #2 │ │ │ │ + ldrdeq r1, [lr], r0 @ │ │ │ │ + addseq r4, r7, r0, asr #32 │ │ │ │ + addseq r4, r7, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28058c │ │ │ │ ldr r1, [pc, #28] @ 280590 │ │ │ │ ldr r0, [pc, #28] @ 280594 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280598 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sp, r1, ip, asr r8 │ │ │ │ - addseq r5, r4, r0, lsl r4 │ │ │ │ - addseq r5, r4, r4, lsr #8 │ │ │ │ + adcseq sp, r1, ip, asr #14 │ │ │ │ + addseq r5, r4, r0, lsl #6 │ │ │ │ + addseq r5, r4, r4, lsl r3 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2805d0 │ │ │ │ ldr r1, [pc, #28] @ 2805d4 │ │ │ │ ldr r0, [pc, #28] @ 2805d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2805dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sp, r1, r0, ror #26 │ │ │ │ - addseq r5, r4, ip, asr #7 │ │ │ │ - addseq r5, r4, r0, ror #7 │ │ │ │ + adcseq sp, r1, r0, asr ip │ │ │ │ + @ instruction: 0x009452bc │ │ │ │ + @ instruction: 0x009452d0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280614 │ │ │ │ ldr r1, [pc, #28] @ 280618 │ │ │ │ ldr r0, [pc, #28] @ 28061c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280620 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r8, lsl #18 │ │ │ │ - addseq ip, r4, ip, ror #3 │ │ │ │ - addseq ip, r4, r0, lsl #4 │ │ │ │ + @ instruction: 0x00b1f7f8 │ │ │ │ + ldrsbeq ip, [r4], ip @ │ │ │ │ + ldrsheq ip, [r4], r0 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280658 │ │ │ │ ldr r1, [pc, #28] @ 28065c │ │ │ │ ldr r0, [pc, #28] @ 280660 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r4, asr #17 │ │ │ │ - addseq lr, r7, r8, asr #11 │ │ │ │ - @ instruction: 0x0097e5d4 │ │ │ │ + @ instruction: 0x00b1f7b4 │ │ │ │ + @ instruction: 0x0097e4b8 │ │ │ │ + addseq lr, r7, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280698 │ │ │ │ ldr r1, [pc, #28] @ 28069c │ │ │ │ ldr r0, [pc, #28] @ 2806a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2806a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r4, lsl #17 │ │ │ │ - addseq lr, r7, r4, lsl #11 │ │ │ │ - addseq lr, r7, r8, lsr #11 │ │ │ │ + adcseq pc, r1, r4, ror r7 @ │ │ │ │ + addseq lr, r7, r4, ror r4 │ │ │ │ + umullseq lr, r7, r8, r4 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2806dc │ │ │ │ ldr r1, [pc, #28] @ 2806e0 │ │ │ │ ldr r0, [pc, #28] @ 2806e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r0, asr #16 │ │ │ │ - addseq lr, r7, r4, asr #10 │ │ │ │ - addseq lr, r7, r4, lsl #11 │ │ │ │ + adcseq pc, r1, r0, lsr r7 @ │ │ │ │ + addseq lr, r7, r4, lsr r4 │ │ │ │ + addseq lr, r7, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28071c │ │ │ │ ldr r1, [pc, #28] @ 280720 │ │ │ │ ldr r0, [pc, #28] @ 280724 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280728 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r0, lsl #16 │ │ │ │ - addseq sp, r7, r0, lsr pc │ │ │ │ - addseq lr, r7, r4, ror r5 │ │ │ │ + @ instruction: 0x00b1f6f0 │ │ │ │ + addseq sp, r7, r0, lsr #28 │ │ │ │ + addseq lr, r7, r4, ror #8 │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280760 │ │ │ │ ldr r1, [pc, #28] @ 280764 │ │ │ │ ldr r0, [pc, #28] @ 280768 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28076c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b1f7bc │ │ │ │ - addseq sp, r7, ip, ror #29 │ │ │ │ - addseq lr, r7, r0, lsr r5 │ │ │ │ + adcseq pc, r1, ip, lsr #13 │ │ │ │ + @ instruction: 0x0097dddc │ │ │ │ + addseq lr, r7, r0, lsr #8 │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2807a4 │ │ │ │ ldr r1, [pc, #28] @ 2807a8 │ │ │ │ ldr r0, [pc, #28] @ 2807ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2807b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r8, ror r7 @ │ │ │ │ - addseq sp, r7, r8, lsr #29 │ │ │ │ - addseq lr, r7, ip, lsl #10 │ │ │ │ + adcseq pc, r1, r8, ror #12 │ │ │ │ + umullseq sp, r7, r8, sp │ │ │ │ + @ instruction: 0x0097e3fc │ │ │ │ andeq r2, r0, sp, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2807e8 │ │ │ │ ldr r1, [pc, #28] @ 2807ec │ │ │ │ ldr r0, [pc, #28] @ 2807f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r2, r0, lsl #23 │ │ │ │ - addseq lr, r7, r8, lsr r4 │ │ │ │ - addseq lr, r7, r4, asr #8 │ │ │ │ + adcseq r1, r2, r0, ror sl │ │ │ │ + addseq lr, r7, r8, lsr #6 │ │ │ │ + addseq lr, r7, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280828 │ │ │ │ ldr r1, [pc, #28] @ 28082c │ │ │ │ ldr r0, [pc, #28] @ 280830 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280834 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r2, r0, asr #22 │ │ │ │ - @ instruction: 0x0097e3f4 │ │ │ │ - addseq lr, r7, r8, lsl r4 │ │ │ │ + adcseq r1, r2, r0, lsr sl │ │ │ │ + addseq lr, r7, r4, ror #5 │ │ │ │ + addseq lr, r7, r8, lsl #6 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28086c │ │ │ │ ldr r1, [pc, #28] @ 280870 │ │ │ │ ldr r0, [pc, #28] @ 280874 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280878 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r2, r2, ip, lsl r0 │ │ │ │ - addseq r5, r4, r0, lsr r1 │ │ │ │ - addseq r5, r4, r4, asr #2 │ │ │ │ + adcseq r1, r2, ip, lsl #30 │ │ │ │ + addseq r5, r4, r0, lsr #32 │ │ │ │ + addseq r5, r4, r4, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2808b0 │ │ │ │ ldr r1, [pc, #28] @ 2808b4 │ │ │ │ ldr r0, [pc, #28] @ 2808b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r2, r2, r0, lsl r4 │ │ │ │ - @ instruction: 0x0094edf4 │ │ │ │ - addseq lr, r4, r8, lsl #28 │ │ │ │ + adcseq r2, r2, r0, lsl #6 │ │ │ │ + addseq lr, r4, r4, ror #25 │ │ │ │ + @ instruction: 0x0094ecf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2808f0 │ │ │ │ ldr r1, [pc, #28] @ 2808f4 │ │ │ │ ldr r0, [pc, #28] @ 2808f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2808fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b223d0 │ │ │ │ - addseq r7, r8, ip, lsl sp │ │ │ │ - addseq r7, r8, r8, asr #27 │ │ │ │ + adcseq r2, r2, r0, asr #5 │ │ │ │ + addseq r7, r8, ip, lsl #24 │ │ │ │ + @ instruction: 0x00987cb8 │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280934 │ │ │ │ ldr r1, [pc, #28] @ 280938 │ │ │ │ ldr r0, [pc, #28] @ 28093c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280940 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r2, r0, ror #23 │ │ │ │ - addseq fp, r8, r4, asr r5 │ │ │ │ - addseq fp, r8, r4, ror #10 │ │ │ │ + @ instruction: 0x00b23ad0 │ │ │ │ + addseq fp, r8, r4, asr #8 │ │ │ │ + addseq fp, r8, r4, asr r4 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280978 │ │ │ │ ldr r1, [pc, #28] @ 28097c │ │ │ │ ldr r0, [pc, #28] @ 280980 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r5, r2, r8, ror #8 │ │ │ │ - addseq r7, r9, ip, lsl #10 │ │ │ │ - addseq r7, r9, r4, lsl r5 │ │ │ │ + adcseq r5, r2, r8, asr r3 │ │ │ │ + @ instruction: 0x009973fc │ │ │ │ + addseq r7, r9, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2809b8 │ │ │ │ ldr r1, [pc, #28] @ 2809bc │ │ │ │ ldr r0, [pc, #28] @ 2809c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2809c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r7, r2, ip, asr #9 │ │ │ │ - addseq r4, r4, r4, ror #31 │ │ │ │ - @ instruction: 0x00944ff8 │ │ │ │ + @ instruction: 0x00b273bc │ │ │ │ + @ instruction: 0x00944ed4 │ │ │ │ + addseq r4, r4, r8, ror #29 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2809fc │ │ │ │ ldr r1, [pc, #28] @ 280a00 │ │ │ │ ldr r0, [pc, #28] @ 280a04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r7, r2, r8, ror #17 │ │ │ │ - addseq sp, r9, r4, ror #7 │ │ │ │ - @ instruction: 0x0099d3f8 │ │ │ │ + @ instruction: 0x00b277d8 │ │ │ │ + @ instruction: 0x0099d2d4 │ │ │ │ + addseq sp, r9, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280a3c │ │ │ │ ldr r1, [pc, #28] @ 280a40 │ │ │ │ ldr r0, [pc, #28] @ 280a44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280a48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b27ab0 │ │ │ │ - addseq r4, r4, r0, ror #30 │ │ │ │ - @ instruction: 0x0094afb4 │ │ │ │ + adcseq r7, r2, r0, lsr #19 │ │ │ │ + addseq r4, r4, r0, asr lr │ │ │ │ + addseq sl, r4, r4, lsr #29 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280a80 │ │ │ │ ldr r1, [pc, #28] @ 280a84 │ │ │ │ ldr r0, [pc, #28] @ 280a88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280a8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b27cb4 │ │ │ │ - addseq r4, r4, ip, lsl pc │ │ │ │ - addseq r4, r4, r0, lsr pc │ │ │ │ + adcseq r7, r2, r4, lsr #23 │ │ │ │ + addseq r4, r4, ip, lsl #28 │ │ │ │ + addseq r4, r4, r0, lsr #28 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280ac4 │ │ │ │ ldr r1, [pc, #28] @ 280ac8 │ │ │ │ ldr r0, [pc, #28] @ 280acc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280ad0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r7, r2, r0, ror ip │ │ │ │ - @ instruction: 0x00944ed8 │ │ │ │ - addseq r4, r4, ip, ror #29 │ │ │ │ + adcseq r7, r2, r0, ror #22 │ │ │ │ + addseq r4, r4, r8, asr #27 │ │ │ │ + @ instruction: 0x00944ddc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280b04 │ │ │ │ ldr r1, [pc, #24] @ 280b08 │ │ │ │ ldr r0, [pc, #24] @ 280b0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r9, r2, r4, ror #1 │ │ │ │ - addseq r0, sl, ip, asr #7 │ │ │ │ - addseq r0, sl, r0, ror #7 │ │ │ │ + @ instruction: 0x00b28fd4 │ │ │ │ + @ instruction: 0x009a02bc │ │ │ │ + @ instruction: 0x009a02d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280b44 │ │ │ │ ldr r1, [pc, #28] @ 280b48 │ │ │ │ ldr r0, [pc, #28] @ 280b4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r9, r2, ip, ror #2 │ │ │ │ - addseq r0, sl, r0, asr #25 │ │ │ │ - addseq r0, sl, ip, lsr sp │ │ │ │ + adcseq r9, r2, ip, asr r0 │ │ │ │ + @ instruction: 0x009a0bb0 │ │ │ │ + addseq r0, sl, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280b84 │ │ │ │ ldr r1, [pc, #28] @ 280b88 │ │ │ │ ldr r0, [pc, #28] @ 280b8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq fp, r2, r8, rrx │ │ │ │ - addseq sp, sl, r4, ror #7 │ │ │ │ - @ instruction: 0x009ad3f4 │ │ │ │ + adcseq sl, r2, r8, asr pc │ │ │ │ + @ instruction: 0x009ad2d4 │ │ │ │ + addseq sp, sl, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280bc4 │ │ │ │ ldr r1, [pc, #28] @ 280bc8 │ │ │ │ ldr r0, [pc, #28] @ 280bcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b2bed4 │ │ │ │ - addseq r3, r4, r8, lsl #26 │ │ │ │ - addseq r1, fp, r0, ror lr │ │ │ │ + adcseq fp, r2, r4, asr #27 │ │ │ │ + @ instruction: 0x00943bf8 │ │ │ │ + addseq r1, fp, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c04 │ │ │ │ ldr r1, [pc, #28] @ 280c08 │ │ │ │ ldr r0, [pc, #28] @ 280c0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280c10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlalseq fp, r2, r4, lr │ │ │ │ - addseq r1, fp, r0, lsr sp │ │ │ │ - addseq ip, r3, r0, asr #15 │ │ │ │ + adcseq fp, r2, r4, lsl #27 │ │ │ │ + addseq r1, fp, r0, lsr #24 │ │ │ │ + @ instruction: 0x0093c6b0 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c48 │ │ │ │ ldr r1, [pc, #28] @ 280c4c │ │ │ │ ldr r0, [pc, #28] @ 280c50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r4, lsl #10 │ │ │ │ - addseq lr, r4, ip, asr sl │ │ │ │ - addseq lr, r4, ip, lsr #21 │ │ │ │ + @ instruction: 0x00b2c3f4 │ │ │ │ + addseq lr, r4, ip, asr #18 │ │ │ │ + umullseq lr, r4, ip, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c88 │ │ │ │ ldr r1, [pc, #28] @ 280c8c │ │ │ │ ldr r0, [pc, #28] @ 280c90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r4, asr #9 │ │ │ │ - addseq lr, r4, ip, lsl sl │ │ │ │ - addseq lr, r4, ip, ror #20 │ │ │ │ + @ instruction: 0x00b2c3b4 │ │ │ │ + addseq lr, r4, ip, lsl #18 │ │ │ │ + addseq lr, r4, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280cc8 │ │ │ │ ldr r1, [pc, #28] @ 280ccc │ │ │ │ ldr r0, [pc, #28] @ 280cd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r4, lsr #15 │ │ │ │ - addseq r3, r4, r4, lsl #24 │ │ │ │ - addseq r1, fp, ip, ror #26 │ │ │ │ + umlalseq ip, r2, r4, r6 │ │ │ │ + @ instruction: 0x00943af4 │ │ │ │ + addseq r1, fp, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280d08 │ │ │ │ ldr r1, [pc, #28] @ 280d0c │ │ │ │ ldr r0, [pc, #28] @ 280d10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280d14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r4, ror #14 │ │ │ │ - @ instruction: 0x0094baf8 │ │ │ │ - addseq fp, r4, ip, lsl #22 │ │ │ │ + adcseq ip, r2, r4, asr r6 │ │ │ │ + addseq fp, r4, r8, ror #19 │ │ │ │ + @ instruction: 0x0094b9fc │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280d4c │ │ │ │ ldr r1, [pc, #28] @ 280d50 │ │ │ │ ldr r0, [pc, #28] @ 280d54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r0, lsr #14 │ │ │ │ - addseq r4, fp, r0, asr #14 │ │ │ │ - addseq r4, fp, r4, ror #22 │ │ │ │ + adcseq ip, r2, r0, lsl r6 │ │ │ │ + addseq r4, fp, r0, lsr r6 │ │ │ │ + addseq r4, fp, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280d8c │ │ │ │ ldr r1, [pc, #28] @ 280d90 │ │ │ │ ldr r0, [pc, #28] @ 280d94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r0, ror #13 │ │ │ │ - addseq ip, r3, r0, lsl r7 │ │ │ │ - addseq ip, r3, r4, lsr #14 │ │ │ │ + @ instruction: 0x00b2c5d0 │ │ │ │ + addseq ip, r3, r0, lsl #12 │ │ │ │ + addseq ip, r3, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280dcc │ │ │ │ ldr r1, [pc, #28] @ 280dd0 │ │ │ │ ldr r0, [pc, #28] @ 280dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280dd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r4, lsl lr │ │ │ │ - addseq fp, r4, r4, lsr sl │ │ │ │ - addseq fp, r4, r8, asr #20 │ │ │ │ + adcseq ip, r2, r4, lsl #26 │ │ │ │ + addseq fp, r4, r4, lsr #18 │ │ │ │ + addseq fp, r4, r8, lsr r9 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e10 │ │ │ │ ldr r1, [pc, #28] @ 280e14 │ │ │ │ ldr r0, [pc, #28] @ 280e18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280e1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b2d5f0 │ │ │ │ - addseq r4, r4, ip, lsl #23 │ │ │ │ - addseq sl, r4, r0, ror #23 │ │ │ │ + adcseq sp, r2, r0, ror #9 │ │ │ │ + addseq r4, r4, ip, ror sl │ │ │ │ + @ instruction: 0x0094aad0 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e54 │ │ │ │ ldr r1, [pc, #28] @ 280e58 │ │ │ │ ldr r0, [pc, #28] @ 280e5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b2e7f4 │ │ │ │ - addseq r4, r3, r0, ror sp │ │ │ │ - addseq r4, r3, r8, lsl #27 │ │ │ │ + adcseq lr, r2, r4, ror #13 │ │ │ │ + addseq r4, r3, r0, ror #24 │ │ │ │ + addseq r4, r3, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e94 │ │ │ │ ldr r1, [pc, #28] @ 280e98 │ │ │ │ ldr r0, [pc, #28] @ 280e9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq lr, r2, r4, lsl #29 │ │ │ │ - addseq r4, r3, r0, lsr sp │ │ │ │ - umullseq pc, fp, r0, r6 @ │ │ │ │ + adcseq lr, r2, r4, ror sp │ │ │ │ + addseq r4, r3, r0, lsr #24 │ │ │ │ + addseq pc, fp, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280ed4 │ │ │ │ ldr r1, [pc, #28] @ 280ed8 │ │ │ │ ldr r0, [pc, #28] @ 280edc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq lr, r2, r4, asr #28 │ │ │ │ - @ instruction: 0x00934cf0 │ │ │ │ - addseq r4, r3, r8, lsl #26 │ │ │ │ + adcseq lr, r2, r4, lsr sp │ │ │ │ + addseq r4, r3, r0, ror #23 │ │ │ │ + @ instruction: 0x00934bf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280f10 │ │ │ │ ldr r1, [pc, #24] @ 280f14 │ │ │ │ ldr r0, [pc, #24] @ 280f18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, r0, lsl #3 │ │ │ │ - addseq ip, r3, r8, lsl #11 │ │ │ │ - umullseq ip, r3, ip, r5 │ │ │ │ + adcseq r0, r3, r0, ror r0 │ │ │ │ + addseq ip, r3, r8, ror r4 │ │ │ │ + addseq ip, r3, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280f50 │ │ │ │ ldr r1, [pc, #28] @ 280f54 │ │ │ │ ldr r0, [pc, #28] @ 280f58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280f5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b302d0 │ │ │ │ - addseq pc, ip, r8, asr fp @ │ │ │ │ - addseq pc, ip, ip, ror #22 │ │ │ │ + adcseq r0, r3, r0, asr #3 │ │ │ │ + addseq pc, ip, r8, asr #20 │ │ │ │ + addseq pc, ip, ip, asr sl @ │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280f94 │ │ │ │ ldr r1, [pc, #28] @ 280f98 │ │ │ │ ldr r0, [pc, #28] @ 280f9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, ip, lsl #5 │ │ │ │ - addseq pc, ip, r8, lsl fp @ │ │ │ │ - addseq pc, ip, r0, asr #22 │ │ │ │ + adcseq r0, r3, ip, ror r1 │ │ │ │ + addseq pc, ip, r8, lsl #20 │ │ │ │ + addseq pc, ip, r0, lsr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280fd0 │ │ │ │ ldr r1, [pc, #24] @ 280fd4 │ │ │ │ ldr r0, [pc, #24] @ 280fd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, r0, lsr sl │ │ │ │ - @ instruction: 0x00934bf0 │ │ │ │ - addseq r4, r3, r8, lsl #24 │ │ │ │ + adcseq r0, r3, r0, lsr #18 │ │ │ │ + addseq r4, r3, r0, ror #21 │ │ │ │ + @ instruction: 0x00934af8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281010 │ │ │ │ ldr r1, [pc, #28] @ 281014 │ │ │ │ ldr r0, [pc, #28] @ 281018 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28101c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b309f4 │ │ │ │ - addseq r2, sp, r8, lsl #23 │ │ │ │ - umullseq r2, sp, r8, fp │ │ │ │ + adcseq r0, r3, r4, ror #17 │ │ │ │ + addseq r2, sp, r8, ror sl │ │ │ │ + addseq r2, sp, r8, lsl #21 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281050 │ │ │ │ ldr r1, [pc, #24] @ 281054 │ │ │ │ ldr r0, [pc, #24] @ 281058 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b315fc │ │ │ │ - @ instruction: 0x009db2d4 │ │ │ │ - addseq fp, sp, r4, lsl r3 │ │ │ │ + adcseq r1, r3, ip, ror #9 │ │ │ │ + addseq fp, sp, r4, asr #3 │ │ │ │ + addseq fp, sp, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281090 │ │ │ │ ldr r1, [pc, #28] @ 281094 │ │ │ │ ldr r0, [pc, #28] @ 281098 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r3, r0, asr #11 │ │ │ │ - addseq r4, r3, r4, lsr fp │ │ │ │ - addseq r4, r3, ip, asr #22 │ │ │ │ + @ instruction: 0x00b314b0 │ │ │ │ + addseq r4, r3, r4, lsr #20 │ │ │ │ + addseq r4, r3, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2810d0 │ │ │ │ ldr r1, [pc, #28] @ 2810d4 │ │ │ │ ldr r0, [pc, #28] @ 2810d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r3, r4, lsr #30 │ │ │ │ - umullseq lr, sp, r4, r5 │ │ │ │ - addseq lr, sp, r8, ror #11 │ │ │ │ + adcseq r1, r3, r4, lsl lr │ │ │ │ + addseq lr, sp, r4, lsl #9 │ │ │ │ + @ instruction: 0x009de4d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281110 │ │ │ │ ldr r1, [pc, #28] @ 281114 │ │ │ │ ldr r0, [pc, #28] @ 281118 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28111c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r7, r3, ip, asr #28 │ │ │ │ - addseq r4, r4, ip, lsl #17 │ │ │ │ - addseq sl, r4, r0, ror #17 │ │ │ │ + adcseq r7, r3, ip, lsr sp │ │ │ │ + addseq r4, r4, ip, ror r7 │ │ │ │ + @ instruction: 0x0094a7d0 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281154 │ │ │ │ ldr r1, [pc, #28] @ 281158 │ │ │ │ ldr r0, [pc, #28] @ 28115c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281160 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r7, r3, r8, lsl #28 │ │ │ │ - addseq r4, r4, r8, asr #16 │ │ │ │ - addseq r4, r4, ip, asr r8 │ │ │ │ + @ instruction: 0x00b37cf8 │ │ │ │ + addseq r4, r4, r8, lsr r7 │ │ │ │ + addseq r4, r4, ip, asr #14 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281198 │ │ │ │ ldr r1, [pc, #28] @ 28119c │ │ │ │ ldr r0, [pc, #28] @ 2811a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #211 @ 0xd3 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r3, r0, lsr #5 │ │ │ │ - addseq r2, lr, r0, ror #30 │ │ │ │ - addseq r2, lr, r4, ror pc │ │ │ │ + umlalseq r8, r3, r0, r1 │ │ │ │ + addseq r2, lr, r0, asr lr │ │ │ │ + addseq r2, lr, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2811d8 │ │ │ │ ldr r1, [pc, #28] @ 2811dc │ │ │ │ ldr r0, [pc, #28] @ 2811e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2811e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b394d8 │ │ │ │ - addseq r4, r4, r4, asr #15 │ │ │ │ - @ instruction: 0x009447d8 │ │ │ │ + adcseq r9, r3, r8, asr #7 │ │ │ │ + @ instruction: 0x009446b4 │ │ │ │ + addseq r4, r4, r8, asr #13 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28121c │ │ │ │ ldr r1, [pc, #28] @ 281220 │ │ │ │ ldr r0, [pc, #28] @ 281224 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sl, r3, r4, lsr #26 │ │ │ │ - addseq r6, lr, r0, ror lr │ │ │ │ - addseq r6, lr, ip, ror lr │ │ │ │ + adcseq sl, r3, r4, lsl ip │ │ │ │ + addseq r6, lr, r0, ror #26 │ │ │ │ + addseq r6, lr, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28125c │ │ │ │ ldr r1, [pc, #28] @ 281260 │ │ │ │ ldr r0, [pc, #28] @ 281264 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281268 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sp, r3, r4, ror #20 │ │ │ │ - addseq r4, r4, r0, asr #14 │ │ │ │ - addseq r4, r4, r4, asr r7 │ │ │ │ + adcseq sp, r3, r4, asr r9 │ │ │ │ + addseq r4, r4, r0, lsr r6 │ │ │ │ + addseq r4, r4, r4, asr #12 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2812a0 │ │ │ │ ldr r1, [pc, #28] @ 2812a4 │ │ │ │ ldr r0, [pc, #28] @ 2812a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2812ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlalseq lr, r3, r4, r3 │ │ │ │ - @ instruction: 0x009446fc │ │ │ │ - addseq r4, r4, r0, lsl r7 │ │ │ │ + adcseq lr, r3, r4, lsl #5 │ │ │ │ + addseq r4, r4, ip, ror #11 │ │ │ │ + addseq r4, r4, r0, lsl #12 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2812e4 │ │ │ │ ldr r1, [pc, #28] @ 2812e8 │ │ │ │ ldr r0, [pc, #28] @ 2812ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2812f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq lr, r3, r0, asr r3 │ │ │ │ - addseq r1, lr, r0, lsr lr │ │ │ │ - addseq fp, lr, ip, ror #21 │ │ │ │ + adcseq lr, r3, r0, asr #4 │ │ │ │ + addseq r1, lr, r0, lsr #26 │ │ │ │ + @ instruction: 0x009eb9dc │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281328 │ │ │ │ ldr r1, [pc, #28] @ 28132c │ │ │ │ ldr r0, [pc, #28] @ 281330 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281334 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, r8, lsl #10 │ │ │ │ - addseq r4, r4, r4, ror r6 │ │ │ │ - addseq r4, r4, r8, lsl #13 │ │ │ │ + adcseq pc, r3, r0, ror #7 │ │ │ │ + addseq r4, r4, r4, ror #10 │ │ │ │ + addseq r4, r4, r8, ror r5 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28136c │ │ │ │ ldr r1, [pc, #28] @ 281370 │ │ │ │ ldr r0, [pc, #28] @ 281374 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, r4, asr #9 │ │ │ │ - addseq lr, lr, r4, ror #4 │ │ │ │ - umullseq lr, lr, r0, r2 @ │ │ │ │ + umlalseq pc, r3, ip, r3 @ │ │ │ │ + addseq lr, lr, r4, asr r1 │ │ │ │ + addseq lr, lr, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2813a8 │ │ │ │ ldr r1, [pc, #24] @ 2813ac │ │ │ │ ldr r0, [pc, #24] @ 2813b0 │ │ │ │ ldr r2, [pc, #24] @ 2813b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, ip, lsl #15 │ │ │ │ - @ instruction: 0x009445f0 │ │ │ │ - addseq r4, r4, r4, lsl #12 │ │ │ │ + adcseq pc, r3, r4, ror #12 │ │ │ │ + addseq r4, r4, r0, ror #9 │ │ │ │ + @ instruction: 0x009444f4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2813e8 │ │ │ │ ldr r1, [pc, #24] @ 2813ec │ │ │ │ ldr r0, [pc, #24] @ 2813f0 │ │ │ │ ldr r2, [pc, #24] @ 2813f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, r0, lsl pc @ │ │ │ │ - @ instruction: 0x009445b0 │ │ │ │ - addseq sl, r4, r4, lsl #12 │ │ │ │ + adcseq pc, r3, r8, ror #27 │ │ │ │ + addseq r4, r4, r0, lsr #9 │ │ │ │ + @ instruction: 0x0094a4f4 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281428 │ │ │ │ ldr r1, [pc, #24] @ 28142c │ │ │ │ ldr r0, [pc, #24] @ 281430 │ │ │ │ ldr r2, [pc, #24] @ 281434 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlalseq r0, r4, r8, r9 │ │ │ │ - addseq r5, pc, r4 │ │ │ │ - addseq r5, pc, ip, lsl r0 @ │ │ │ │ + adcseq r0, r4, r0, ror r8 │ │ │ │ + @ instruction: 0x009f4ef4 │ │ │ │ + addseq r4, pc, ip, lsl #30 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28146c │ │ │ │ ldr r1, [pc, #28] @ 281470 │ │ │ │ ldr r0, [pc, #28] @ 281474 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, ip, ror r0 │ │ │ │ - @ instruction: 0x009f66d0 │ │ │ │ - addseq r6, pc, r8, asr #26 │ │ │ │ + adcseq r0, r4, r4, asr pc │ │ │ │ + addseq r6, pc, r0, asr #11 │ │ │ │ + addseq r6, pc, r8, lsr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2814ac │ │ │ │ ldr r1, [pc, #28] @ 2814b0 │ │ │ │ ldr r0, [pc, #28] @ 2814b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2814b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, ip, lsr r0 │ │ │ │ - addseq r6, pc, ip, lsl #13 │ │ │ │ - addseq r6, pc, ip, lsr #26 │ │ │ │ + adcseq r0, r4, r4, lsl pc │ │ │ │ + addseq r6, pc, ip, ror r5 @ │ │ │ │ + addseq r6, pc, ip, lsl ip @ │ │ │ │ andeq r0, r0, fp, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2814f0 │ │ │ │ ldr r1, [pc, #28] @ 2814f4 │ │ │ │ ldr r0, [pc, #28] @ 2814f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2814fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b40ff8 │ │ │ │ - addseq r4, r4, ip, lsr #9 │ │ │ │ - addseq r4, r4, r0, asr #9 │ │ │ │ + @ instruction: 0x00b40ed0 │ │ │ │ + umullseq r4, r4, ip, r3 @ │ │ │ │ + @ instruction: 0x009443b0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281534 │ │ │ │ ldr r1, [pc, #28] @ 281538 │ │ │ │ ldr r0, [pc, #28] @ 28153c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b40fb4 │ │ │ │ - addseq r4, r4, r8, ror #8 │ │ │ │ - @ instruction: 0x0094a4bc │ │ │ │ + adcseq r0, r4, ip, lsl #29 │ │ │ │ + addseq r4, r4, r8, asr r3 │ │ │ │ + addseq sl, r4, ip, lsr #7 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281578 │ │ │ │ ldr r1, [pc, #28] @ 28157c │ │ │ │ ldr r0, [pc, #28] @ 281580 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281584 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r0, r4, r0, ror pc │ │ │ │ - @ instruction: 0x009e1bf0 │ │ │ │ - addseq fp, lr, r4, asr #8 │ │ │ │ + adcseq r0, r4, r8, asr #28 │ │ │ │ + addseq r1, lr, r0, ror #21 │ │ │ │ + addseq fp, lr, r4, lsr r3 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2815bc │ │ │ │ ldr r1, [pc, #28] @ 2815c0 │ │ │ │ ldr r0, [pc, #28] @ 2815c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2815c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r0, r4, ip, lsr #30 │ │ │ │ - addseq r4, r4, r0, ror #7 │ │ │ │ - @ instruction: 0x009443f4 │ │ │ │ + adcseq r0, r4, r4, lsl #28 │ │ │ │ + @ instruction: 0x009442d0 │ │ │ │ + addseq r4, r4, r4, ror #5 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281600 │ │ │ │ ldr r1, [pc, #28] @ 281604 │ │ │ │ ldr r0, [pc, #28] @ 281608 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28160c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, ip, asr #5 │ │ │ │ - umullseq r4, r4, ip, r3 @ │ │ │ │ - @ instruction: 0x009443b0 │ │ │ │ + adcseq r1, r4, r4, lsr #3 │ │ │ │ + addseq r4, r4, ip, lsl #5 │ │ │ │ + addseq r4, r4, r0, lsr #5 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281644 │ │ │ │ ldr r1, [pc, #28] @ 281648 │ │ │ │ ldr r0, [pc, #28] @ 28164c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b414bc │ │ │ │ - addseq r3, r4, r8, lsl #5 │ │ │ │ - @ instruction: 0x009b13f0 │ │ │ │ + umlalseq r1, r4, r4, r3 │ │ │ │ + addseq r3, r4, r8, ror r1 │ │ │ │ + addseq r1, fp, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281684 │ │ │ │ ldr r1, [pc, #28] @ 281688 │ │ │ │ ldr r0, [pc, #28] @ 28168c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, ip, ror r4 │ │ │ │ - umullseq r9, pc, r4, lr @ │ │ │ │ - addseq r9, pc, ip, asr pc @ │ │ │ │ + adcseq r1, r4, r4, asr r3 │ │ │ │ + addseq r9, pc, r4, lsl #27 │ │ │ │ + addseq r9, pc, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2816c4 │ │ │ │ ldr r1, [pc, #28] @ 2816c8 │ │ │ │ ldr r0, [pc, #28] @ 2816cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, ip, lsr r4 │ │ │ │ - addseq r4, r3, r0, lsl #10 │ │ │ │ - addseq r4, r3, r8, lsl r5 │ │ │ │ + adcseq r1, r4, r4, lsl r3 │ │ │ │ + @ instruction: 0x009343f0 │ │ │ │ + addseq r4, r3, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281700 │ │ │ │ ldr r1, [pc, #24] @ 281704 │ │ │ │ ldr r0, [pc, #24] @ 281708 │ │ │ │ ldr r2, [pc, #24] @ 28170c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r0, ror sl │ │ │ │ - ldrsheq fp, [r4], ip │ │ │ │ - addseq fp, r4, r0, lsl r1 │ │ │ │ + adcseq r1, r4, r8, asr #18 │ │ │ │ + addseq sl, r4, ip, ror #31 │ │ │ │ + addseq fp, r4, r0 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281744 │ │ │ │ ldr r1, [pc, #28] @ 281748 │ │ │ │ ldr r0, [pc, #28] @ 28174c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r4, lsr sl │ │ │ │ - addseq fp, r3, r8, asr sp │ │ │ │ - addseq fp, r3, ip, ror #26 │ │ │ │ + adcseq r1, r4, ip, lsl #18 │ │ │ │ + addseq fp, r3, r8, asr #24 │ │ │ │ + addseq fp, r3, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281784 │ │ │ │ ldr r1, [pc, #28] @ 281788 │ │ │ │ ldr r0, [pc, #28] @ 28178c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281790 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, ip, lsl #29 │ │ │ │ - addseq lr, pc, r8, lsr #21 │ │ │ │ - @ instruction: 0x009feab4 │ │ │ │ + adcseq r1, r4, r4, ror #26 │ │ │ │ + umullseq lr, pc, r8, r9 @ │ │ │ │ + addseq lr, pc, r4, lsr #19 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2817c8 │ │ │ │ ldr r1, [pc, #28] @ 2817cc │ │ │ │ ldr r0, [pc, #28] @ 2817d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2817d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r8, lsr #2 │ │ │ │ - addseq r0, r5, r0, ror #18 │ │ │ │ - adceq r0, r0, r0, lsl ip │ │ │ │ + adcseq r2, r4, r0 │ │ │ │ + addseq r0, r5, r0, asr r8 │ │ │ │ + adceq r0, r0, r0, lsl #22 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28180c │ │ │ │ ldr r1, [pc, #28] @ 281810 │ │ │ │ ldr r0, [pc, #28] @ 281814 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281818 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r4, ror #1 │ │ │ │ - addseq r0, r5, ip, lsl r9 │ │ │ │ - adceq r0, r0, ip, asr #23 │ │ │ │ + @ instruction: 0x00b41fbc │ │ │ │ + addseq r0, r5, ip, lsl #16 │ │ │ │ + @ instruction: 0x00a00abc │ │ │ │ andeq r0, r0, r2, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281850 │ │ │ │ ldr r1, [pc, #28] @ 281854 │ │ │ │ ldr r0, [pc, #28] @ 281858 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28185c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r8, ror #10 │ │ │ │ - adceq r3, r0, r4, lsr r7 │ │ │ │ - @ instruction: 0x00a03ab4 │ │ │ │ + adcseq r2, r4, r0, asr #8 │ │ │ │ + adceq r3, r0, r4, lsr #12 │ │ │ │ + adceq r3, r0, r4, lsr #19 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281894 │ │ │ │ ldr r1, [pc, #28] @ 281898 │ │ │ │ ldr r0, [pc, #28] @ 28189c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2818a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r4, lsr #10 │ │ │ │ - strdeq r3, [r0], r0 @ │ │ │ │ - adceq r3, r0, ip, lsl #21 │ │ │ │ + @ instruction: 0x00b423fc │ │ │ │ + adceq r3, r0, r0, ror #11 │ │ │ │ + adceq r3, r0, ip, ror r9 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2818d8 │ │ │ │ ldr r1, [pc, #28] @ 2818dc │ │ │ │ ldr r0, [pc, #28] @ 2818e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2818e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r4, asr #21 │ │ │ │ - addseq sl, r4, r8, lsr #30 │ │ │ │ - addseq sl, r4, ip, lsr pc │ │ │ │ + umlalseq r2, r4, ip, r9 │ │ │ │ + addseq sl, r4, r8, lsl lr │ │ │ │ + addseq sl, r4, ip, lsr #28 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28191c │ │ │ │ ldr r1, [pc, #28] @ 281920 │ │ │ │ ldr r0, [pc, #28] @ 281924 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281928 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, ip, lsr #14 │ │ │ │ - addseq sl, r4, r4, ror #29 │ │ │ │ - @ instruction: 0x0094aef8 │ │ │ │ + adcseq r3, r4, r4, lsl #12 │ │ │ │ + @ instruction: 0x0094add4 │ │ │ │ + addseq sl, r4, r8, ror #27 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281960 │ │ │ │ ldr r1, [pc, #28] @ 281964 │ │ │ │ ldr r0, [pc, #28] @ 281968 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28196c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r8, ror #13 │ │ │ │ - adceq r7, r0, r8, asr #7 │ │ │ │ - adceq r7, r0, r8, ror #7 │ │ │ │ + adcseq r3, r4, r0, asr #11 │ │ │ │ + @ instruction: 0x00a072b8 │ │ │ │ + ldrdeq r7, [r0], r8 @ │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2819a4 │ │ │ │ ldr r1, [pc, #28] @ 2819a8 │ │ │ │ ldr r0, [pc, #28] @ 2819ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2819b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r8, lsl ip │ │ │ │ - addseq sl, r4, ip, asr lr │ │ │ │ - addseq sl, r4, r0, ror lr │ │ │ │ + @ instruction: 0x00b43af0 │ │ │ │ + addseq sl, r4, ip, asr #26 │ │ │ │ + addseq sl, r4, r0, ror #26 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2819e8 │ │ │ │ ldr r1, [pc, #28] @ 2819ec │ │ │ │ ldr r0, [pc, #28] @ 2819f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b43bd4 │ │ │ │ - @ instruction: 0x00a07fbc │ │ │ │ - ldrdeq r7, [r0], r4 @ │ │ │ │ + adcseq r3, r4, ip, lsr #21 │ │ │ │ + adceq r7, r0, ip, lsr #29 │ │ │ │ + adceq r7, r0, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281a28 │ │ │ │ ldr r1, [pc, #28] @ 281a2c │ │ │ │ ldr r0, [pc, #28] @ 281a30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281a34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlalseq r3, r4, r4, fp │ │ │ │ - adceq r7, r0, r4, ror lr │ │ │ │ - @ instruction: 0x00a07fb4 │ │ │ │ + adcseq r3, r4, ip, ror #20 │ │ │ │ + adceq r7, r0, r4, ror #26 │ │ │ │ + adceq r7, r0, r4, lsr #29 │ │ │ │ andeq r0, r0, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281a6c │ │ │ │ ldr r1, [pc, #28] @ 281a70 │ │ │ │ ldr r0, [pc, #28] @ 281a74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r0, asr fp │ │ │ │ - addseq fp, r3, r0, lsr sl │ │ │ │ - addseq fp, r3, r4, asr #20 │ │ │ │ + adcseq r3, r4, r8, lsr #20 │ │ │ │ + addseq fp, r3, r0, lsr #18 │ │ │ │ + addseq fp, r3, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 281ac0 │ │ │ │ ldr r4, [pc, #48] @ 281ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -2312,83 +2312,83 @@ │ │ │ │ ldr r0, [pc, #32] @ 281acc │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 27c8bc │ │ │ │ - adceq r7, r0, ip, asr #30 │ │ │ │ + adceq r7, r0, ip, lsr lr │ │ │ │ tsteq r8, r8, ror #6 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - adceq r7, r0, ip, lsr pc │ │ │ │ + adceq r7, r0, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281b00 │ │ │ │ ldr r1, [pc, #24] @ 281b04 │ │ │ │ ldr r0, [pc, #24] @ 281b08 │ │ │ │ ldr r2, [pc, #24] @ 281b0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r8, ror #30 │ │ │ │ - @ instruction: 0x0094acfc │ │ │ │ - addseq sl, r4, r0, lsl sp │ │ │ │ + adcseq r3, r4, r0, asr #28 │ │ │ │ + addseq sl, r4, ip, ror #23 │ │ │ │ + addseq sl, r4, r0, lsl #24 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281b44 │ │ │ │ ldr r1, [pc, #28] @ 281b48 │ │ │ │ ldr r0, [pc, #28] @ 281b4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281b50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, ip, lsr #30 │ │ │ │ - adceq r8, r0, r8, asr pc │ │ │ │ - adceq r8, r0, r4, ror #30 │ │ │ │ + adcseq r3, r4, r4, lsl #28 │ │ │ │ + adceq r8, r0, r8, asr #28 │ │ │ │ + adceq r8, r0, r4, asr lr │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281b84 │ │ │ │ ldr r1, [pc, #24] @ 281b88 │ │ │ │ ldr r0, [pc, #24] @ 281b8c │ │ │ │ ldr r2, [pc, #24] @ 281b90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b443d4 │ │ │ │ - addseq sl, r4, r8, ror ip │ │ │ │ - addseq sl, r4, ip, lsl #25 │ │ │ │ + adcseq r4, r4, ip, lsr #5 │ │ │ │ + addseq sl, r4, r8, ror #22 │ │ │ │ + addseq sl, r4, ip, ror fp │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281bc8 │ │ │ │ ldr r1, [pc, #28] @ 281bcc │ │ │ │ ldr r0, [pc, #28] @ 281bd0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281bd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b444d0 │ │ │ │ - adceq lr, r0, r4, asr #14 │ │ │ │ - adceq lr, r0, r4, lsr #15 │ │ │ │ + adcseq r4, r4, r8, lsr #7 │ │ │ │ + adceq lr, r0, r4, lsr r6 │ │ │ │ + umlaleq lr, r0, r4, r6 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 00281bd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -2402,622 +2402,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 281c28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r0, lsl #19 │ │ │ │ - adceq r7, r1, r0, asr r9 │ │ │ │ - adceq r7, r1, r8, ror sl │ │ │ │ + adcseq r4, r4, r8, asr r8 │ │ │ │ + adceq r7, r1, r0, asr #16 │ │ │ │ + adceq r7, r1, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281c60 │ │ │ │ ldr r1, [pc, #28] @ 281c64 │ │ │ │ ldr r0, [pc, #28] @ 281c68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r0, asr #18 │ │ │ │ - adceq r7, r1, r0, lsl r9 │ │ │ │ - adceq r7, r1, r8, asr sl │ │ │ │ + adcseq r4, r4, r8, lsl r8 │ │ │ │ + adceq r7, r1, r0, lsl #16 │ │ │ │ + adceq r7, r1, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ca0 │ │ │ │ ldr r1, [pc, #28] @ 281ca4 │ │ │ │ ldr r0, [pc, #28] @ 281ca8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r8, lsr sl │ │ │ │ - adceq r7, r1, r0, ror #23 │ │ │ │ - adceq pc, r2, ip, asr #25 │ │ │ │ + adcseq r4, r4, r0, lsl r9 │ │ │ │ + ldrdeq r7, [r1], r0 @ │ │ │ │ + @ instruction: 0x00a2fbbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281cdc │ │ │ │ ldr r1, [pc, #24] @ 281ce0 │ │ │ │ ldr r0, [pc, #24] @ 281ce4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, ip, lsr #25 │ │ │ │ - adceq r8, r1, r4, ror #10 │ │ │ │ - adceq r8, r1, r0, ror r5 │ │ │ │ + adcseq r4, r4, r4, lsl #23 │ │ │ │ + adceq r8, r1, r4, asr r4 │ │ │ │ + adceq r8, r1, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281d18 │ │ │ │ ldr r1, [pc, #24] @ 281d1c │ │ │ │ ldr r0, [pc, #24] @ 281d20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r4, lsr #26 │ │ │ │ - addseq r3, r3, r8, lsr #29 │ │ │ │ - addseq r3, r3, r0, asr #29 │ │ │ │ + @ instruction: 0x00b44bfc │ │ │ │ + umullseq r3, r3, r8, sp @ │ │ │ │ + @ instruction: 0x00933db0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281d58 │ │ │ │ ldr r1, [pc, #28] @ 281d5c │ │ │ │ ldr r0, [pc, #28] @ 281d60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r8, ror #25 │ │ │ │ - adceq r8, r1, r4, lsr r8 │ │ │ │ - adceq r8, r1, r4, asr r8 │ │ │ │ + adcseq r4, r4, r0, asr #23 │ │ │ │ + adceq r8, r1, r4, lsr #14 │ │ │ │ + adceq r8, r1, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281d98 │ │ │ │ ldr r1, [pc, #28] @ 281d9c │ │ │ │ ldr r0, [pc, #28] @ 281da0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281da4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r8, lsr #25 │ │ │ │ - strdeq r8, [r1], r0 @ │ │ │ │ - adceq r7, r1, r4, ror ip │ │ │ │ + adcseq r4, r4, r0, lsl #23 │ │ │ │ + adceq r8, r1, r0, ror #13 │ │ │ │ + adceq r7, r1, r4, ror #22 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281dd8 │ │ │ │ ldr r1, [pc, #24] @ 281ddc │ │ │ │ ldr r0, [pc, #24] @ 281de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r4, lsr #32 │ │ │ │ - addseq r3, r3, r8, ror #27 │ │ │ │ - addseq lr, fp, r8, asr #14 │ │ │ │ + @ instruction: 0x00b44efc │ │ │ │ + @ instruction: 0x00933cd8 │ │ │ │ + addseq lr, fp, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281e18 │ │ │ │ ldr r1, [pc, #28] @ 281e1c │ │ │ │ ldr r0, [pc, #28] @ 281e20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r8, ror #31 │ │ │ │ - addseq r3, r3, ip, lsr #27 │ │ │ │ - addseq r3, r3, r4, asr #27 │ │ │ │ + adcseq r4, r4, r0, asr #29 │ │ │ │ + umullseq r3, r3, ip, ip @ │ │ │ │ + @ instruction: 0x00933cb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281e58 │ │ │ │ ldr r1, [pc, #28] @ 281e5c │ │ │ │ ldr r0, [pc, #28] @ 281e60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281e64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b455fc │ │ │ │ - addseq r3, r4, r4, asr #22 │ │ │ │ - umullseq r9, r4, r8, fp │ │ │ │ + @ instruction: 0x00b454d4 │ │ │ │ + addseq r3, r4, r4, lsr sl │ │ │ │ + addseq r9, r4, r8, lsl #21 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281e9c │ │ │ │ ldr r1, [pc, #28] @ 281ea0 │ │ │ │ ldr r0, [pc, #28] @ 281ea4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281ea8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b455b8 │ │ │ │ - addseq r3, r4, r0, lsl #22 │ │ │ │ - addseq r9, r4, r4, asr fp │ │ │ │ + umlalseq r5, r4, r0, r4 │ │ │ │ + @ instruction: 0x009439f0 │ │ │ │ + addseq r9, r4, r4, asr #20 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ee0 │ │ │ │ ldr r1, [pc, #28] @ 281ee4 │ │ │ │ ldr r0, [pc, #28] @ 281ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281eec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r4, ror r5 │ │ │ │ - @ instruction: 0x00943abc │ │ │ │ - addseq r9, r4, r0, lsl fp │ │ │ │ + adcseq r5, r4, ip, asr #8 │ │ │ │ + addseq r3, r4, ip, lsr #19 │ │ │ │ + addseq r9, r4, r0, lsl #20 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281f20 │ │ │ │ ldr r1, [pc, #24] @ 281f24 │ │ │ │ ldr r0, [pc, #24] @ 281f28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlalseq r6, r4, r0, sl │ │ │ │ - adceq fp, r1, r4, lsr #18 │ │ │ │ - adceq fp, r1, r4, lsr r9 │ │ │ │ + adcseq r6, r4, r8, ror #18 │ │ │ │ + adceq fp, r1, r4, lsl r8 │ │ │ │ + adceq fp, r1, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281f60 │ │ │ │ ldr r1, [pc, #28] @ 281f64 │ │ │ │ ldr r0, [pc, #28] @ 281f68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, asr #17 │ │ │ │ - addseq r3, r3, r4, ror #24 │ │ │ │ - addseq lr, fp, r4, asr #11 │ │ │ │ + umlalseq r8, r4, ip, r7 │ │ │ │ + addseq r3, r3, r4, asr fp │ │ │ │ + @ instruction: 0x009be4b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281fa0 │ │ │ │ ldr r1, [pc, #28] @ 281fa4 │ │ │ │ ldr r0, [pc, #28] @ 281fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, lsl #17 │ │ │ │ - addseq r3, r3, r4, lsr #24 │ │ │ │ - addseq r3, r3, ip, lsr ip │ │ │ │ + adcseq r8, r4, ip, asr r7 │ │ │ │ + addseq r3, r3, r4, lsl fp │ │ │ │ + addseq r3, r3, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281fe0 │ │ │ │ ldr r1, [pc, #28] @ 281fe4 │ │ │ │ ldr r0, [pc, #28] @ 281fe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, asr #16 │ │ │ │ - adceq r5, r2, r4, ror r3 │ │ │ │ - addseq r9, r8, r0, lsr #31 │ │ │ │ + adcseq r8, r4, ip, lsl r7 │ │ │ │ + adceq r5, r2, r4, ror #4 │ │ │ │ + umullseq r9, r8, r0, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282020 │ │ │ │ ldr r1, [pc, #28] @ 282024 │ │ │ │ ldr r0, [pc, #28] @ 282028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r8, asr lr │ │ │ │ - addseq r3, r3, r4, lsr #23 │ │ │ │ - addseq lr, fp, r4, lsl #10 │ │ │ │ + adcseq r8, r4, r0, lsr sp │ │ │ │ + umullseq r3, r3, r4, sl @ │ │ │ │ + @ instruction: 0x009be3f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282060 │ │ │ │ ldr r1, [pc, #28] @ 282064 │ │ │ │ ldr r0, [pc, #28] @ 282068 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28206c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r8, lsl lr │ │ │ │ - adceq r5, r4, r4, asr #2 │ │ │ │ - addseq r9, r8, ip, lsl pc │ │ │ │ + @ instruction: 0x00b48cf0 │ │ │ │ + adceq r5, r4, r4, lsr r0 │ │ │ │ + addseq r9, r8, ip, lsl #28 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2820a4 │ │ │ │ ldr r1, [pc, #28] @ 2820a8 │ │ │ │ ldr r0, [pc, #28] @ 2820ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2820b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b48dd4 │ │ │ │ - adceq r5, r4, r0, lsl #2 │ │ │ │ - @ instruction: 0x00989ed8 │ │ │ │ + adcseq r8, r4, ip, lsr #25 │ │ │ │ + strdeq r4, [r4], r0 @ │ │ │ │ + addseq r9, r8, r8, asr #27 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2820e8 │ │ │ │ ldr r1, [pc, #28] @ 2820ec │ │ │ │ ldr r0, [pc, #28] @ 2820f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2820f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlalseq r8, r4, r0, sp │ │ │ │ - strheq r5, [r4], ip @ │ │ │ │ - umullseq r9, r8, r4, lr │ │ │ │ + adcseq r8, r4, r8, ror #24 │ │ │ │ + adceq r4, r4, ip, lsr #31 │ │ │ │ + addseq r9, r8, r4, lsl #27 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28212c │ │ │ │ ldr r1, [pc, #28] @ 282130 │ │ │ │ ldr r0, [pc, #28] @ 282134 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, ip, asr #26 │ │ │ │ - adceq r5, r4, r8, ror r0 │ │ │ │ - addseq r9, r8, r0, asr lr │ │ │ │ + adcseq r8, r4, r4, lsr #24 │ │ │ │ + adceq r4, r4, r8, ror #30 │ │ │ │ + addseq r9, r8, r0, asr #26 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282170 │ │ │ │ ldr r1, [pc, #28] @ 282174 │ │ │ │ ldr r0, [pc, #28] @ 282178 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28217c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r8, lsl #26 │ │ │ │ - adceq r5, r4, r4, lsr r0 │ │ │ │ - addseq r9, r8, ip, lsl #28 │ │ │ │ + adcseq r8, r4, r0, ror #23 │ │ │ │ + adceq r4, r4, r4, lsr #30 │ │ │ │ + @ instruction: 0x00989cfc │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2821b4 │ │ │ │ ldr r1, [pc, #28] @ 2821b8 │ │ │ │ ldr r0, [pc, #28] @ 2821bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, asr #25 │ │ │ │ - addseq r3, r3, r0, lsl sl │ │ │ │ - addseq r3, r3, r8, lsr #20 │ │ │ │ + umlalseq r8, r4, ip, fp │ │ │ │ + addseq r3, r3, r0, lsl #18 │ │ │ │ + addseq r3, r3, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2821f4 │ │ │ │ ldr r1, [pc, #28] @ 2821f8 │ │ │ │ ldr r0, [pc, #28] @ 2821fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282200 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, lsl #25 │ │ │ │ - @ instruction: 0x00a44fb0 │ │ │ │ - addseq r9, r8, r8, lsl #27 │ │ │ │ + adcseq r8, r4, ip, asr fp │ │ │ │ + adceq r4, r4, r0, lsr #29 │ │ │ │ + addseq r9, r8, r8, ror ip │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282238 │ │ │ │ ldr r1, [pc, #28] @ 28223c │ │ │ │ ldr r0, [pc, #28] @ 282240 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282244 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r0, asr #24 │ │ │ │ - adceq r4, r4, ip, ror #30 │ │ │ │ - addseq r9, r8, r4, asr #26 │ │ │ │ + adcseq r8, r4, r8, lsl fp │ │ │ │ + adceq r4, r4, ip, asr lr │ │ │ │ + addseq r9, r8, r4, lsr ip │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28227c │ │ │ │ ldr r1, [pc, #28] @ 282280 │ │ │ │ ldr r0, [pc, #28] @ 282284 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b48bfc │ │ │ │ - adceq r4, r4, r8, lsr #30 │ │ │ │ - addseq r9, r8, r0, lsl #26 │ │ │ │ + @ instruction: 0x00b48ad4 │ │ │ │ + adceq r4, r4, r8, lsl lr │ │ │ │ + @ instruction: 0x00989bf0 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2822c0 │ │ │ │ ldr r1, [pc, #28] @ 2822c4 │ │ │ │ ldr r0, [pc, #28] @ 2822c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2822cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b48bb8 │ │ │ │ - adceq r4, r4, r4, ror #29 │ │ │ │ - adceq r6, r2, r0, ror #22 │ │ │ │ + umlalseq r8, r4, r0, sl │ │ │ │ + ldrdeq r4, [r4], r4 @ │ │ │ │ + adceq r6, r2, r0, asr sl │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282304 │ │ │ │ ldr r1, [pc, #28] @ 282308 │ │ │ │ ldr r0, [pc, #28] @ 28230c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, ror fp │ │ │ │ - adceq r4, r4, r0, lsr #29 │ │ │ │ - addseq r9, r8, r8, ror ip │ │ │ │ + adcseq r8, r4, ip, asr #20 │ │ │ │ + umlaleq r4, r4, r0, sp @ │ │ │ │ + addseq r9, r8, r8, ror #22 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282348 │ │ │ │ ldr r1, [pc, #28] @ 28234c │ │ │ │ ldr r0, [pc, #28] @ 282350 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282354 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r0, lsr fp │ │ │ │ - adceq r4, r4, ip, asr lr │ │ │ │ - adceq r6, r2, ip, lsr #22 │ │ │ │ + adcseq r8, r4, r8, lsl #20 │ │ │ │ + adceq r4, r4, ip, asr #26 │ │ │ │ + adceq r6, r2, ip, lsl sl │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28238c │ │ │ │ ldr r1, [pc, #28] @ 282390 │ │ │ │ ldr r0, [pc, #28] @ 282394 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282398 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, ip, ror #21 │ │ │ │ - adceq r4, r4, r8, lsl lr │ │ │ │ - addseq r7, lr, r4, lsr r7 │ │ │ │ + adcseq r8, r4, r4, asr #19 │ │ │ │ + adceq r4, r4, r8, lsl #26 │ │ │ │ + addseq r7, lr, r4, lsr #12 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2823d0 │ │ │ │ ldr r1, [pc, #28] @ 2823d4 │ │ │ │ ldr r0, [pc, #28] @ 2823d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r8, lsr #21 │ │ │ │ - ldrdeq r4, [r4], r8 @ │ │ │ │ - @ instruction: 0x00989bb0 │ │ │ │ + adcseq r8, r4, r0, lsl #19 │ │ │ │ + adceq r4, r4, r8, asr #25 │ │ │ │ + addseq r9, r8, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282410 │ │ │ │ ldr r1, [pc, #28] @ 282414 │ │ │ │ ldr r0, [pc, #28] @ 282418 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28241c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r8, ror #20 │ │ │ │ - umlaleq r4, r4, r4, sp @ │ │ │ │ - addseq r9, r8, ip, ror #22 │ │ │ │ + adcseq r8, r4, r0, asr #18 │ │ │ │ + adceq r4, r4, r4, lsl #25 │ │ │ │ + addseq r9, r8, ip, asr sl │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282454 │ │ │ │ ldr r1, [pc, #28] @ 282458 │ │ │ │ ldr r0, [pc, #28] @ 28245c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282460 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, lsr #20 │ │ │ │ - adceq r4, r4, r0, asr sp │ │ │ │ - addseq r9, r8, r8, lsr #22 │ │ │ │ + @ instruction: 0x00b488fc │ │ │ │ + adceq r4, r4, r0, asr #24 │ │ │ │ + addseq r9, r8, r8, lsl sl │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282494 │ │ │ │ ldr r1, [pc, #24] @ 282498 │ │ │ │ ldr r0, [pc, #24] @ 28249c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, ip, lsr #28 │ │ │ │ - adceq r8, r2, ip, lsl #19 │ │ │ │ - adceq r8, r2, r4, lsr #19 │ │ │ │ + adcseq r9, r4, r4, lsl #26 │ │ │ │ + adceq r8, r2, ip, ror r8 │ │ │ │ + umlaleq r8, r2, r4, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2824d4 │ │ │ │ ldr r1, [pc, #28] @ 2824d8 │ │ │ │ ldr r0, [pc, #28] @ 2824dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b49df0 │ │ │ │ - adceq r8, r2, ip, ror r9 │ │ │ │ - addseq r9, r8, ip, lsr #21 │ │ │ │ + adcseq r9, r4, r8, asr #25 │ │ │ │ + adceq r8, r2, ip, ror #16 │ │ │ │ + umullseq r9, r8, ip, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282514 │ │ │ │ ldr r1, [pc, #28] @ 282518 │ │ │ │ ldr r0, [pc, #28] @ 28251c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r4, ror #30 │ │ │ │ - adceq r8, r4, r8, ror #14 │ │ │ │ - adceq r8, r2, ip, asr #22 │ │ │ │ + adcseq r9, r4, ip, lsr lr │ │ │ │ + adceq r8, r4, r8, asr r6 │ │ │ │ + adceq r8, r2, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282554 │ │ │ │ ldr r1, [pc, #28] @ 282558 │ │ │ │ ldr r0, [pc, #28] @ 28255c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r4, lsr #30 │ │ │ │ - adceq r8, r4, r8, lsr #14 │ │ │ │ - adceq r8, r2, r8, lsl fp │ │ │ │ + @ instruction: 0x00b49dfc │ │ │ │ + adceq r8, r4, r8, lsl r6 │ │ │ │ + adceq r8, r2, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282594 │ │ │ │ ldr r1, [pc, #28] @ 282598 │ │ │ │ ldr r0, [pc, #28] @ 28259c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2825a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r4, ror #29 │ │ │ │ - adceq r8, r4, r4, ror #13 │ │ │ │ - strdeq r8, [r2], ip @ │ │ │ │ + @ instruction: 0x00b49dbc │ │ │ │ + ldrdeq r8, [r4], r4 @ │ │ │ │ + adceq r8, r2, ip, ror #19 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27ede8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -3029,17 +3029,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2825f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4a9d0 │ │ │ │ - @ instruction: 0x009335d8 │ │ │ │ - @ instruction: 0x009335f0 │ │ │ │ + adcseq sl, r4, r8, lsr #17 │ │ │ │ + addseq r3, r3, r8, asr #9 │ │ │ │ + addseq r3, r3, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27ede8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -3050,457 +3050,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 282648 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28264c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r4, ror #21 │ │ │ │ - adceq lr, r2, ip, lsl #28 │ │ │ │ - addseq r9, r8, ip, lsr r9 │ │ │ │ + @ instruction: 0x00b4a9bc │ │ │ │ + strdeq lr, [r2], ip @ │ │ │ │ + addseq r9, r8, ip, lsr #16 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282684 │ │ │ │ ldr r1, [pc, #28] @ 282688 │ │ │ │ ldr r0, [pc, #28] @ 28268c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282690 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r0, lsr #21 │ │ │ │ - adceq lr, r2, r8, asr #27 │ │ │ │ - @ instruction: 0x009898f8 │ │ │ │ + adcseq sl, r4, r8, ror r9 │ │ │ │ + @ instruction: 0x00a2ecb8 │ │ │ │ + addseq r9, r8, r8, ror #15 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2826c8 │ │ │ │ ldr r1, [pc, #28] @ 2826cc │ │ │ │ ldr r0, [pc, #28] @ 2826d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, ip, asr sl │ │ │ │ - adceq lr, r2, r8, lsl #27 │ │ │ │ - @ instruction: 0x009898b8 │ │ │ │ + adcseq sl, r4, r4, lsr r9 │ │ │ │ + adceq lr, r2, r8, ror ip │ │ │ │ + addseq r9, r8, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282708 │ │ │ │ ldr r1, [pc, #28] @ 28270c │ │ │ │ ldr r0, [pc, #28] @ 282710 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, ip, lsl sl │ │ │ │ - adceq lr, r2, r4, asr #26 │ │ │ │ - addseq r9, r8, r4, ror r8 │ │ │ │ + @ instruction: 0x00b4a8f4 │ │ │ │ + adceq lr, r2, r4, lsr ip │ │ │ │ + addseq r9, r8, r4, ror #14 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28274c │ │ │ │ ldr r1, [pc, #28] @ 282750 │ │ │ │ ldr r0, [pc, #28] @ 282754 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282758 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4a9d8 │ │ │ │ - adceq lr, r2, r0, lsl #26 │ │ │ │ - addseq r9, r8, r0, lsr r8 │ │ │ │ + @ instruction: 0x00b4a8b0 │ │ │ │ + strdeq lr, [r2], r0 @ │ │ │ │ + addseq r9, r8, r0, lsr #14 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282790 │ │ │ │ ldr r1, [pc, #28] @ 282794 │ │ │ │ ldr r0, [pc, #28] @ 282798 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28279c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlalseq sl, r4, r4, r9 │ │ │ │ - @ instruction: 0x00a2ecbc │ │ │ │ - addseq r9, r8, ip, ror #15 │ │ │ │ + adcseq sl, r4, ip, ror #16 │ │ │ │ + adceq lr, r2, ip, lsr #23 │ │ │ │ + @ instruction: 0x009896dc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2827d0 │ │ │ │ ldr r1, [pc, #24] @ 2827d4 │ │ │ │ ldr r0, [pc, #24] @ 2827d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r8, ror #31 │ │ │ │ - adceq r8, r2, r0, asr r6 │ │ │ │ - adceq r8, r2, r8, ror #12 │ │ │ │ + adcseq sl, r4, r0, asr #29 │ │ │ │ + adceq r8, r2, r0, asr #10 │ │ │ │ + adceq r8, r2, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282810 │ │ │ │ ldr r1, [pc, #28] @ 282814 │ │ │ │ ldr r0, [pc, #28] @ 282818 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r4, lsr #4 │ │ │ │ - @ instruction: 0x009333b4 │ │ │ │ - addseq r3, r3, ip, asr #7 │ │ │ │ + ldrsheq fp, [r4], ip @ │ │ │ │ + addseq r3, r3, r4, lsr #5 │ │ │ │ + @ instruction: 0x009332bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282850 │ │ │ │ ldr r1, [pc, #28] @ 282854 │ │ │ │ ldr r0, [pc, #28] @ 282858 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28285c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4b3fc │ │ │ │ - adceq r0, r3, ip, lsl r0 │ │ │ │ - umlaleq r0, r3, r8, r0 │ │ │ │ + @ instruction: 0x00b4b2d4 │ │ │ │ + adceq pc, r2, ip, lsl #30 │ │ │ │ + adceq pc, r2, r8, lsl #31 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282894 │ │ │ │ ldr r1, [pc, #28] @ 282898 │ │ │ │ ldr r0, [pc, #28] @ 28289c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2828a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4b3b8 │ │ │ │ - ldrdeq pc, [r2], r8 @ │ │ │ │ - adceq r0, r3, r4, asr r0 │ │ │ │ + umlalseq fp, r4, r0, r2 │ │ │ │ + adceq pc, r2, r8, asr #29 │ │ │ │ + adceq pc, r2, r4, asr #30 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2828d8 │ │ │ │ ldr r1, [pc, #28] @ 2828dc │ │ │ │ ldr r0, [pc, #28] @ 2828e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r4, lsr #13 │ │ │ │ - strdeq r0, [r3], r0 @ │ │ │ │ - addseq r9, r8, r8, lsr #13 │ │ │ │ + adcseq fp, r4, ip, ror r5 │ │ │ │ + adceq r0, r3, r0, ror #7 │ │ │ │ + umullseq r9, r8, r8, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282918 │ │ │ │ ldr r1, [pc, #28] @ 28291c │ │ │ │ ldr r0, [pc, #28] @ 282920 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282924 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r4, ror #12 │ │ │ │ - adceq r0, r3, ip, lsr #9 │ │ │ │ - adceq r0, r3, r4, ror #9 │ │ │ │ + adcseq fp, r4, ip, lsr r5 │ │ │ │ + umlaleq r0, r3, ip, r3 │ │ │ │ + ldrdeq r0, [r3], r4 @ │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282958 │ │ │ │ ldr r1, [pc, #24] @ 28295c │ │ │ │ ldr r0, [pc, #24] @ 282960 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, ip, asr #2 │ │ │ │ - addseq r3, r3, r8, ror #4 │ │ │ │ - addseq sp, fp, r8, asr #23 │ │ │ │ + adcseq ip, r4, r4, lsr #32 │ │ │ │ + addseq r3, r3, r8, asr r1 │ │ │ │ + @ instruction: 0x009bdab8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282998 │ │ │ │ ldr r1, [pc, #28] @ 28299c │ │ │ │ ldr r0, [pc, #28] @ 2829a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlalseq ip, r4, r0, r1 │ │ │ │ - addseq r3, r3, ip, lsr #4 │ │ │ │ - addseq r3, r3, r4, asr #4 │ │ │ │ + adcseq ip, r4, r8, rrx │ │ │ │ + addseq r3, r3, ip, lsl r1 │ │ │ │ + addseq r3, r3, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2829d4 │ │ │ │ ldr r1, [pc, #24] @ 2829d8 │ │ │ │ ldr r0, [pc, #24] @ 2829dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r8, asr #17 │ │ │ │ - adceq r6, r3, ip, ror #27 │ │ │ │ - strdeq r6, [r3], ip @ │ │ │ │ + adcseq ip, r4, r0, lsr #15 │ │ │ │ + ldrdeq r6, [r3], ip @ │ │ │ │ + adceq r6, r3, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282a14 │ │ │ │ ldr r1, [pc, #28] @ 282a18 │ │ │ │ ldr r0, [pc, #28] @ 282a1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282a20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, ip, lsr r9 │ │ │ │ - adceq r7, r3, r4, lsl #5 │ │ │ │ - umlaleq r7, r3, r0, r2 │ │ │ │ + adcseq ip, r4, r4, lsl r8 │ │ │ │ + adceq r7, r3, r4, ror r1 │ │ │ │ + adceq r7, r3, r0, lsl #3 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282a58 │ │ │ │ ldr r1, [pc, #28] @ 282a5c │ │ │ │ ldr r0, [pc, #28] @ 282a60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282a64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r4, lsr fp │ │ │ │ - adceq r8, r3, r0, asr #3 │ │ │ │ - adceq r8, r3, ip, ror #6 │ │ │ │ + adcseq ip, r4, ip, lsl #20 │ │ │ │ + strheq r8, [r3], r0 @ │ │ │ │ + adceq r8, r3, ip, asr r2 │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282a9c │ │ │ │ ldr r1, [pc, #28] @ 282aa0 │ │ │ │ ldr r0, [pc, #28] @ 282aa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r8, lsl r0 │ │ │ │ - strdeq sl, [r3], r0 @ │ │ │ │ - addseq r9, r8, r4, ror #9 │ │ │ │ + @ instruction: 0x00b4cef0 │ │ │ │ + adceq sl, r3, r0, ror #3 │ │ │ │ + @ instruction: 0x009893d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282adc │ │ │ │ ldr r1, [pc, #28] @ 282ae0 │ │ │ │ ldr r0, [pc, #28] @ 282ae4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4cfd8 │ │ │ │ - addseq r3, r3, r8, ror #1 │ │ │ │ - addseq r3, r3, r0, lsl #2 │ │ │ │ + @ instruction: 0x00b4ceb0 │ │ │ │ + @ instruction: 0x00932fd8 │ │ │ │ + @ instruction: 0x00932ff0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282b1c │ │ │ │ ldr r1, [pc, #28] @ 282b20 │ │ │ │ ldr r0, [pc, #28] @ 282b24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, ip, lsl #8 │ │ │ │ - addseq r3, r3, r8, lsr #1 │ │ │ │ - addseq r3, r3, r0, asr #1 │ │ │ │ + adcseq sp, r4, r4, ror #5 │ │ │ │ + umullseq r2, r3, r8, pc @ │ │ │ │ + @ instruction: 0x00932fb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282b5c │ │ │ │ ldr r1, [pc, #28] @ 282b60 │ │ │ │ ldr r0, [pc, #28] @ 282b64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4dbb4 │ │ │ │ - adceq ip, r3, r4, lsl #31 │ │ │ │ - adceq ip, r3, ip, ror #31 │ │ │ │ + adcseq sp, r4, ip, lsl #21 │ │ │ │ + adceq ip, r3, r4, ror lr │ │ │ │ + ldrdeq ip, [r3], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282b9c │ │ │ │ ldr r1, [pc, #28] @ 282ba0 │ │ │ │ ldr r0, [pc, #28] @ 282ba4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282ba8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r4, ror fp │ │ │ │ - adceq ip, r3, r0, asr #30 │ │ │ │ - @ instruction: 0x00a3cfb8 │ │ │ │ + adcseq sp, r4, ip, asr #20 │ │ │ │ + adceq ip, r3, r0, lsr lr │ │ │ │ + adceq ip, r3, r8, lsr #29 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282be0 │ │ │ │ ldr r1, [pc, #28] @ 282be4 │ │ │ │ ldr r0, [pc, #28] @ 282be8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282bec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r0, lsr fp │ │ │ │ - strdeq ip, [r3], ip @ │ │ │ │ - adceq ip, r3, r4, lsl #31 │ │ │ │ + adcseq sp, r4, r8, lsl #20 │ │ │ │ + adceq ip, r3, ip, ror #27 │ │ │ │ + adceq ip, r3, r4, ror lr │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282c24 │ │ │ │ ldr r1, [pc, #28] @ 282c28 │ │ │ │ ldr r0, [pc, #28] @ 282c2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, ip, ror #21 │ │ │ │ - @ instruction: 0x00a3cebc │ │ │ │ - adceq ip, r3, ip, ror pc │ │ │ │ + adcseq sp, r4, r4, asr #19 │ │ │ │ + adceq ip, r3, ip, lsr #27 │ │ │ │ + adceq ip, r3, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282c64 │ │ │ │ ldr r1, [pc, #28] @ 282c68 │ │ │ │ ldr r0, [pc, #28] @ 282c6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, ip, lsr #21 │ │ │ │ - adceq ip, r3, ip, ror lr │ │ │ │ - adceq ip, r3, r4, ror #29 │ │ │ │ + adcseq sp, r4, r4, lsl #19 │ │ │ │ + adceq ip, r3, ip, ror #26 │ │ │ │ + ldrdeq ip, [r3], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282ca4 │ │ │ │ ldr r1, [pc, #28] @ 282ca8 │ │ │ │ ldr r0, [pc, #28] @ 282cac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, ip, ror #20 │ │ │ │ - adceq ip, r3, ip, lsr lr │ │ │ │ - adceq ip, r3, ip, lsr pc │ │ │ │ + adcseq sp, r4, r4, asr #18 │ │ │ │ + adceq ip, r3, ip, lsr #26 │ │ │ │ + adceq ip, r3, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282ce4 │ │ │ │ ldr r1, [pc, #28] @ 282ce8 │ │ │ │ ldr r0, [pc, #28] @ 282cec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlalseq sp, r4, r4, ip │ │ │ │ - @ instruction: 0x00a3deb8 │ │ │ │ - adceq sp, r3, r0, ror pc │ │ │ │ + adcseq sp, r4, ip, ror #22 │ │ │ │ + adceq sp, r3, r8, lsr #27 │ │ │ │ + adceq sp, r3, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282d20 │ │ │ │ ldr r1, [pc, #24] @ 282d24 │ │ │ │ ldr r0, [pc, #24] @ 282d28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r4, ror #9 │ │ │ │ - strheq r2, [r4], r0 @ │ │ │ │ - addseq r9, r8, r8, asr #24 │ │ │ │ + @ instruction: 0x00b4e3bc │ │ │ │ + adceq r1, r4, r0, lsr #31 │ │ │ │ + addseq r9, r8, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27ede8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -3511,927 +3511,927 @@ │ │ │ │ ldr r0, [pc, #28] @ 282d7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4edbc │ │ │ │ - addseq r2, r3, r0, asr lr │ │ │ │ - addseq r2, r3, r8, ror #28 │ │ │ │ + umlalseq lr, r4, r4, ip │ │ │ │ + addseq r2, r3, r0, asr #26 │ │ │ │ + addseq r2, r3, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282db4 │ │ │ │ ldr r1, [pc, #28] @ 282db8 │ │ │ │ ldr r0, [pc, #28] @ 282dbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r0, asr #31 │ │ │ │ - addseq r2, r3, r0, lsl lr │ │ │ │ - addseq r2, r3, r8, lsr #28 │ │ │ │ + umlalseq lr, r4, r8, lr │ │ │ │ + addseq r2, r3, r0, lsl #26 │ │ │ │ + addseq r2, r3, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282df0 │ │ │ │ ldr r1, [pc, #24] @ 282df4 │ │ │ │ ldr r0, [pc, #24] @ 282df8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq pc, r4, r8, ror #2 │ │ │ │ - @ instruction: 0x00932dd0 │ │ │ │ - addseq r2, r3, r8, ror #27 │ │ │ │ + adcseq pc, r4, r0, asr #32 │ │ │ │ + addseq r2, r3, r0, asr #25 │ │ │ │ + @ instruction: 0x00932cd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282e2c │ │ │ │ ldr r1, [pc, #24] @ 282e30 │ │ │ │ ldr r0, [pc, #24] @ 282e34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b504d4 │ │ │ │ - umullseq r2, r3, r4, sp │ │ │ │ - addseq r2, r3, ip, lsr #27 │ │ │ │ + adcseq r0, r5, ip, lsr #7 │ │ │ │ + addseq r2, r3, r4, lsl #25 │ │ │ │ + umullseq r2, r3, ip, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282e68 │ │ │ │ ldr r1, [pc, #24] @ 282e6c │ │ │ │ ldr r0, [pc, #24] @ 282e70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, r0, asr #12 │ │ │ │ - addseq r2, r3, r8, asr sp │ │ │ │ - addseq r2, r3, r0, ror sp │ │ │ │ + adcseq r0, r5, r8, lsl r5 │ │ │ │ + addseq r2, r3, r8, asr #24 │ │ │ │ + addseq r2, r3, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282ea4 │ │ │ │ ldr r1, [pc, #24] @ 282ea8 │ │ │ │ ldr r0, [pc, #24] @ 282eac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, r4, ror #21 │ │ │ │ - addseq r2, r3, ip, lsl sp │ │ │ │ - addseq r2, r3, r4, lsr sp │ │ │ │ + @ instruction: 0x00b509bc │ │ │ │ + addseq r2, r3, ip, lsl #24 │ │ │ │ + addseq r2, r3, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282ee0 │ │ │ │ ldr r1, [pc, #24] @ 282ee4 │ │ │ │ ldr r0, [pc, #24] @ 282ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, ip, asr #29 │ │ │ │ - addseq r2, r3, r0, ror #25 │ │ │ │ - @ instruction: 0x00932cf8 │ │ │ │ + adcseq r0, r5, r4, lsr #27 │ │ │ │ + @ instruction: 0x00932bd0 │ │ │ │ + addseq r2, r3, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282f1c │ │ │ │ ldr r1, [pc, #24] @ 282f20 │ │ │ │ ldr r0, [pc, #24] @ 282f24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r8, asr #32 │ │ │ │ - addseq r2, r3, r4, lsr #25 │ │ │ │ - @ instruction: 0x00932cbc │ │ │ │ + adcseq r0, r5, r0, lsr #30 │ │ │ │ + umullseq r2, r3, r4, fp │ │ │ │ + addseq r2, r3, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282f58 │ │ │ │ ldr r1, [pc, #24] @ 282f5c │ │ │ │ ldr r0, [pc, #24] @ 282f60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r0, lsr r5 │ │ │ │ - addseq r2, r3, r8, ror #24 │ │ │ │ - addseq r2, r3, r0, lsl #25 │ │ │ │ + adcseq r1, r5, r8, lsl #8 │ │ │ │ + addseq r2, r3, r8, asr fp │ │ │ │ + addseq r2, r3, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282f94 │ │ │ │ ldr r1, [pc, #24] @ 282f98 │ │ │ │ ldr r0, [pc, #24] @ 282f9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r4, asr #18 │ │ │ │ - addseq r2, r3, ip, lsr #24 │ │ │ │ - addseq r2, r3, r4, asr #24 │ │ │ │ + adcseq r1, r5, ip, lsl r8 │ │ │ │ + addseq r2, r3, ip, lsl fp │ │ │ │ + addseq r2, r3, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282fd0 │ │ │ │ ldr r1, [pc, #24] @ 282fd4 │ │ │ │ ldr r0, [pc, #24] @ 282fd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r8, ror #19 │ │ │ │ - @ instruction: 0x00932bf0 │ │ │ │ - addseq r2, r3, r8, lsl #24 │ │ │ │ + adcseq r1, r5, r0, asr #17 │ │ │ │ + addseq r2, r3, r0, ror #21 │ │ │ │ + @ instruction: 0x00932af8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28300c │ │ │ │ ldr r1, [pc, #24] @ 283010 │ │ │ │ ldr r0, [pc, #24] @ 283014 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r0, ror #23 │ │ │ │ - @ instruction: 0x00932bb4 │ │ │ │ - addseq r2, r3, ip, asr #23 │ │ │ │ + @ instruction: 0x00b51ab8 │ │ │ │ + addseq r2, r3, r4, lsr #21 │ │ │ │ + @ instruction: 0x00932abc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283048 │ │ │ │ ldr r1, [pc, #24] @ 28304c │ │ │ │ ldr r0, [pc, #24] @ 283050 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlalseq r2, r5, ip, r3 │ │ │ │ - addseq r2, r3, r8, ror fp │ │ │ │ - umullseq r2, r3, r0, fp │ │ │ │ + adcseq r2, r5, r4, ror r2 │ │ │ │ + addseq r2, r3, r8, ror #20 │ │ │ │ + addseq r2, r3, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283084 │ │ │ │ ldr r1, [pc, #24] @ 283088 │ │ │ │ ldr r0, [pc, #24] @ 28308c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, ip, lsl #16 │ │ │ │ - addseq r2, r3, ip, lsr fp │ │ │ │ - addseq r2, r3, r4, asr fp │ │ │ │ + adcseq r2, r5, r4, ror #13 │ │ │ │ + addseq r2, r3, ip, lsr #20 │ │ │ │ + addseq r2, r3, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2830c0 │ │ │ │ ldr r1, [pc, #24] @ 2830c4 │ │ │ │ ldr r0, [pc, #24] @ 2830c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r8, asr #19 │ │ │ │ - addseq r2, r3, r0, lsl #22 │ │ │ │ - addseq r2, r3, r8, lsl fp │ │ │ │ + adcseq r2, r5, r0, lsr #17 │ │ │ │ + @ instruction: 0x009329f0 │ │ │ │ + addseq r2, r3, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2830fc │ │ │ │ ldr r1, [pc, #24] @ 283100 │ │ │ │ ldr r0, [pc, #24] @ 283104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r4, lsl #26 │ │ │ │ - addseq r2, r3, r4, asr #21 │ │ │ │ - @ instruction: 0x00932adc │ │ │ │ + @ instruction: 0x00b52bdc │ │ │ │ + @ instruction: 0x009329b4 │ │ │ │ + addseq r2, r3, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283138 │ │ │ │ ldr r1, [pc, #24] @ 28313c │ │ │ │ ldr r0, [pc, #24] @ 283140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlalseq r3, r5, ip, r3 │ │ │ │ - addseq r2, r3, r8, lsl #21 │ │ │ │ - addseq r2, r3, r0, lsr #21 │ │ │ │ + adcseq r3, r5, r4, ror r2 │ │ │ │ + addseq r2, r3, r8, ror r9 │ │ │ │ + umullseq r2, r3, r0, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283178 │ │ │ │ ldr r1, [pc, #28] @ 28317c │ │ │ │ ldr r0, [pc, #28] @ 283180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, lsl #7 │ │ │ │ - adceq fp, r6, r4, lsr r1 │ │ │ │ - adceq fp, r6, r8, asr r2 │ │ │ │ + adcseq r3, r5, ip, asr r2 │ │ │ │ + adceq fp, r6, r4, lsr #32 │ │ │ │ + adceq fp, r6, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2831b8 │ │ │ │ ldr r1, [pc, #28] @ 2831bc │ │ │ │ ldr r0, [pc, #28] @ 2831c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, asr #8 │ │ │ │ - @ instruction: 0x00a6b2b0 │ │ │ │ - adceq fp, r6, r8, asr #5 │ │ │ │ + adcseq r3, r5, ip, lsl r3 │ │ │ │ + adceq fp, r6, r0, lsr #3 │ │ │ │ + @ instruction: 0x00a6b1b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2831f4 │ │ │ │ ldr r1, [pc, #24] @ 2831f8 │ │ │ │ ldr r0, [pc, #24] @ 2831fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b534d0 │ │ │ │ - addseq r2, r3, ip, asr #19 │ │ │ │ - addseq r2, r3, r4, ror #19 │ │ │ │ + adcseq r3, r5, r8, lsr #7 │ │ │ │ + @ instruction: 0x009328bc │ │ │ │ + @ instruction: 0x009328d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283230 │ │ │ │ ldr r1, [pc, #24] @ 283234 │ │ │ │ ldr r0, [pc, #24] @ 283238 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, ror #13 │ │ │ │ - umullseq r2, r3, r0, r9 │ │ │ │ - @ instruction: 0x009bd2f0 │ │ │ │ + adcseq r3, r5, r0, asr #11 │ │ │ │ + addseq r2, r3, r0, lsl #17 │ │ │ │ + addseq sp, fp, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283270 │ │ │ │ ldr r1, [pc, #28] @ 283274 │ │ │ │ ldr r0, [pc, #28] @ 283278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28327c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, ip, lsr #13 │ │ │ │ - umlaleq fp, r6, ip, pc @ │ │ │ │ - strdeq fp, [r6], r0 @ │ │ │ │ + adcseq r3, r5, r4, lsl #11 │ │ │ │ + adceq fp, r6, ip, lsl #29 │ │ │ │ + adceq fp, r6, r0, ror #29 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2832b4 │ │ │ │ ldr r1, [pc, #28] @ 2832b8 │ │ │ │ ldr r0, [pc, #28] @ 2832bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, ror #12 │ │ │ │ - addseq r2, r3, r0, lsl r9 │ │ │ │ - addseq r2, r3, r8, lsr #18 │ │ │ │ + adcseq r3, r5, r0, asr #10 │ │ │ │ + addseq r2, r3, r0, lsl #16 │ │ │ │ + addseq r2, r3, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2832f4 │ │ │ │ ldr r1, [pc, #28] @ 2832f8 │ │ │ │ ldr r0, [pc, #28] @ 2832fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, asr r9 │ │ │ │ - @ instruction: 0x009328d0 │ │ │ │ - addseq sp, fp, r0, lsr r2 │ │ │ │ + adcseq r3, r5, ip, lsr #16 │ │ │ │ + addseq r2, r3, r0, asr #15 │ │ │ │ + addseq sp, fp, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283334 │ │ │ │ ldr r1, [pc, #28] @ 283338 │ │ │ │ ldr r0, [pc, #28] @ 28333c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, lsl r9 │ │ │ │ - adceq ip, r6, r8, lsl #3 │ │ │ │ - @ instruction: 0x009e0fd4 │ │ │ │ + adcseq r3, r5, ip, ror #15 │ │ │ │ + adceq ip, r6, r8, ror r0 │ │ │ │ + addseq r0, lr, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283374 │ │ │ │ ldr r1, [pc, #28] @ 283378 │ │ │ │ ldr r0, [pc, #28] @ 28337c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, lsr fp │ │ │ │ - addseq r2, r3, r0, asr r8 │ │ │ │ - @ instruction: 0x009bd1b0 │ │ │ │ + adcseq r3, r5, ip, lsl #20 │ │ │ │ + addseq r2, r3, r0, asr #14 │ │ │ │ + addseq sp, fp, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2833b4 │ │ │ │ ldr r1, [pc, #28] @ 2833b8 │ │ │ │ ldr r0, [pc, #28] @ 2833bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b53af4 │ │ │ │ - addseq r2, r3, r0, lsl r8 │ │ │ │ - addseq r2, r3, r8, lsr #16 │ │ │ │ + adcseq r3, r5, ip, asr #19 │ │ │ │ + addseq r2, r3, r0, lsl #14 │ │ │ │ + addseq r2, r3, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2833f0 │ │ │ │ ldr r1, [pc, #24] @ 2833f4 │ │ │ │ ldr r0, [pc, #24] @ 2833f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b53bf0 │ │ │ │ - adceq ip, r6, ip, asr #13 │ │ │ │ - ldrdeq ip, [r6], ip @ │ │ │ │ + adcseq r3, r5, r8, asr #21 │ │ │ │ + @ instruction: 0x00a6c5bc │ │ │ │ + adceq ip, r6, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28342c │ │ │ │ ldr r1, [pc, #24] @ 283430 │ │ │ │ ldr r0, [pc, #24] @ 283434 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, lsl #24 │ │ │ │ - umullseq r2, r3, r4, r7 │ │ │ │ - addseq r2, r3, ip, lsr #15 │ │ │ │ + @ instruction: 0x00b53ad8 │ │ │ │ + addseq r2, r3, r4, lsl #13 │ │ │ │ + umullseq r2, r3, ip, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283468 │ │ │ │ ldr r1, [pc, #24] @ 28346c │ │ │ │ ldr r0, [pc, #24] @ 283470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, ip, lsl #24 │ │ │ │ - addseq r2, r3, r8, asr r7 │ │ │ │ - addseq r2, r3, r0, ror r7 │ │ │ │ + adcseq r3, r5, r4, ror #21 │ │ │ │ + addseq r2, r3, r8, asr #12 │ │ │ │ + addseq r2, r3, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2834a4 │ │ │ │ ldr r1, [pc, #24] @ 2834a8 │ │ │ │ ldr r0, [pc, #24] @ 2834ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, ip, asr #24 │ │ │ │ - addseq r2, r3, ip, lsl r7 │ │ │ │ - addseq sp, fp, ip, ror r0 │ │ │ │ + adcseq r3, r5, r4, lsr #22 │ │ │ │ + addseq r2, r3, ip, lsl #12 │ │ │ │ + addseq ip, fp, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2834e4 │ │ │ │ ldr r1, [pc, #28] @ 2834e8 │ │ │ │ ldr r0, [pc, #28] @ 2834ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, ip, lsr ip │ │ │ │ - addseq r2, r3, r0, ror #13 │ │ │ │ - addseq sp, fp, r0, asr #32 │ │ │ │ + adcseq r3, r5, r4, lsl fp │ │ │ │ + @ instruction: 0x009325d0 │ │ │ │ + addseq ip, fp, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283524 │ │ │ │ ldr r1, [pc, #28] @ 283528 │ │ │ │ ldr r0, [pc, #28] @ 28352c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b53bfc │ │ │ │ - addseq r2, r3, r0, lsr #13 │ │ │ │ - @ instruction: 0x009326b8 │ │ │ │ + @ instruction: 0x00b53ad4 │ │ │ │ + umullseq r2, r3, r0, r5 │ │ │ │ + addseq r2, r3, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283564 │ │ │ │ ldr r1, [pc, #28] @ 283568 │ │ │ │ ldr r0, [pc, #28] @ 28356c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, lsl sp │ │ │ │ - addseq r2, r3, r0, ror #12 │ │ │ │ - addseq r2, r3, r8, ror r6 │ │ │ │ + @ instruction: 0x00b53bf0 │ │ │ │ + addseq r2, r3, r0, asr r5 │ │ │ │ + addseq r2, r3, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2835a0 │ │ │ │ ldr r1, [pc, #24] @ 2835a4 │ │ │ │ ldr r0, [pc, #24] @ 2835a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, ip, ror sp │ │ │ │ - addseq r2, r3, r0, lsr #12 │ │ │ │ - addseq ip, fp, r0, lsl #31 │ │ │ │ + adcseq r3, r5, r4, asr ip │ │ │ │ + addseq r2, r3, r0, lsl r5 │ │ │ │ + addseq ip, fp, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2835e0 │ │ │ │ ldr r1, [pc, #28] @ 2835e4 │ │ │ │ ldr r0, [pc, #28] @ 2835e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, asr #26 │ │ │ │ - addseq r2, r3, r4, ror #11 │ │ │ │ - @ instruction: 0x009325fc │ │ │ │ + adcseq r3, r5, r8, lsl ip │ │ │ │ + @ instruction: 0x009324d4 │ │ │ │ + addseq r2, r3, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283620 │ │ │ │ ldr r1, [pc, #28] @ 283624 │ │ │ │ ldr r0, [pc, #28] @ 283628 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28362c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, lsl lr │ │ │ │ - adceq ip, r6, r4, lsr sp │ │ │ │ - adceq ip, r6, ip, asr #26 │ │ │ │ + adcseq r3, r5, ip, ror #25 │ │ │ │ + adceq ip, r6, r4, lsr #24 │ │ │ │ + adceq ip, r6, ip, lsr ip │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283664 │ │ │ │ ldr r1, [pc, #28] @ 283668 │ │ │ │ ldr r0, [pc, #28] @ 28366c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283670 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b53dd0 │ │ │ │ - strdeq ip, [r6], r0 @ │ │ │ │ - adceq ip, r6, ip, lsr sp │ │ │ │ + adcseq r3, r5, r8, lsr #25 │ │ │ │ + adceq ip, r6, r0, ror #23 │ │ │ │ + adceq ip, r6, ip, lsr #24 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2836a4 │ │ │ │ ldr r1, [pc, #24] @ 2836a8 │ │ │ │ ldr r0, [pc, #24] @ 2836ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0 │ │ │ │ - @ instruction: 0x00a6d6b4 │ │ │ │ - adceq sp, r6, ip, asr #13 │ │ │ │ + @ instruction: 0x00b53ed8 │ │ │ │ + adceq sp, r6, r4, lsr #11 │ │ │ │ + @ instruction: 0x00a6d5bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2836e4 │ │ │ │ ldr r1, [pc, #28] @ 2836e8 │ │ │ │ ldr r0, [pc, #28] @ 2836ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, asr #31 │ │ │ │ - adceq sp, r6, r8, ror r6 │ │ │ │ - umlaleq sp, r6, r0, r6 │ │ │ │ + umlalseq r3, r5, ip, lr │ │ │ │ + adceq sp, r6, r8, ror #10 │ │ │ │ + adceq sp, r6, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283724 │ │ │ │ ldr r1, [pc, #28] @ 283728 │ │ │ │ ldr r0, [pc, #28] @ 28372c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, lsl #31 │ │ │ │ - adceq sp, r6, r8, lsr r6 │ │ │ │ - adceq sp, r6, r4, ror #12 │ │ │ │ + adcseq r3, r5, ip, asr lr │ │ │ │ + adceq sp, r6, r8, lsr #10 │ │ │ │ + adceq sp, r6, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283764 │ │ │ │ ldr r1, [pc, #28] @ 283768 │ │ │ │ ldr r0, [pc, #28] @ 28376c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, asr #30 │ │ │ │ - strdeq sp, [r6], r8 @ │ │ │ │ - adceq sp, r6, r4, lsr #12 │ │ │ │ + adcseq r3, r5, ip, lsl lr │ │ │ │ + adceq sp, r6, r8, ror #9 │ │ │ │ + adceq sp, r6, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2837a4 │ │ │ │ ldr r1, [pc, #28] @ 2837a8 │ │ │ │ ldr r0, [pc, #28] @ 2837ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b543fc │ │ │ │ - addseq r2, r3, r0, lsr #8 │ │ │ │ - addseq r2, r3, r8, lsr r4 │ │ │ │ + @ instruction: 0x00b542d4 │ │ │ │ + addseq r2, r3, r0, lsl r3 │ │ │ │ + addseq r2, r3, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2837e4 │ │ │ │ ldr r1, [pc, #28] @ 2837e8 │ │ │ │ ldr r0, [pc, #28] @ 2837ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, asr r4 │ │ │ │ - addseq r2, r3, r0, ror #7 │ │ │ │ - addseq ip, fp, r0, asr #26 │ │ │ │ + adcseq r4, r5, r0, lsr r3 │ │ │ │ + @ instruction: 0x009322d0 │ │ │ │ + addseq ip, fp, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283820 │ │ │ │ ldr r1, [pc, #24] @ 283824 │ │ │ │ ldr r0, [pc, #24] @ 283828 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, asr #11 │ │ │ │ - addseq r2, r3, r0, lsr #7 │ │ │ │ - addseq ip, fp, r0, lsl #26 │ │ │ │ + adcseq r4, r5, r0, lsr #9 │ │ │ │ + umullseq r2, r3, r0, r2 │ │ │ │ + @ instruction: 0x009bcbf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283860 │ │ │ │ ldr r1, [pc, #28] @ 283864 │ │ │ │ ldr r0, [pc, #28] @ 283868 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, ip, lsl #11 │ │ │ │ - addseq r2, r3, r4, ror #6 │ │ │ │ - addseq r2, r3, ip, ror r3 │ │ │ │ + adcseq r4, r5, r4, ror #8 │ │ │ │ + addseq r2, r3, r4, asr r2 │ │ │ │ + addseq r2, r3, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2838a0 │ │ │ │ ldr r1, [pc, #28] @ 2838a4 │ │ │ │ ldr r0, [pc, #28] @ 2838a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, lsr #20 │ │ │ │ - @ instruction: 0x00939bfc │ │ │ │ - addseq r9, r3, r0, lsl ip │ │ │ │ + adcseq r4, r5, r0, lsl #18 │ │ │ │ + addseq r9, r3, ip, ror #21 │ │ │ │ + addseq r9, r3, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2838dc │ │ │ │ ldr r1, [pc, #24] @ 2838e0 │ │ │ │ ldr r0, [pc, #24] @ 2838e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, ror #21 │ │ │ │ - addseq fp, r4, r4, asr #27 │ │ │ │ - @ instruction: 0x0094bdd8 │ │ │ │ + @ instruction: 0x00b549bc │ │ │ │ + @ instruction: 0x0094bcb4 │ │ │ │ + addseq fp, r4, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28391c │ │ │ │ ldr r1, [pc, #28] @ 283920 │ │ │ │ ldr r0, [pc, #28] @ 283924 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, lsr #21 │ │ │ │ - addseq fp, r4, r8, lsl #27 │ │ │ │ - @ instruction: 0x0094bdd8 │ │ │ │ + adcseq r4, r5, r0, lsl #19 │ │ │ │ + addseq fp, r4, r8, ror ip │ │ │ │ + addseq fp, r4, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28395c │ │ │ │ ldr r1, [pc, #28] @ 283960 │ │ │ │ ldr r0, [pc, #28] @ 283964 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, ror #20 │ │ │ │ - addseq fp, r4, r8, asr #26 │ │ │ │ - umullseq fp, r4, r8, sp │ │ │ │ + adcseq r4, r5, r0, asr #18 │ │ │ │ + addseq fp, r4, r8, lsr ip │ │ │ │ + addseq fp, r4, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283998 │ │ │ │ ldr r1, [pc, #24] @ 28399c │ │ │ │ ldr r0, [pc, #24] @ 2839a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, lsl #21 │ │ │ │ - addseq fp, r4, r8, lsl #26 │ │ │ │ - addseq fp, r4, r8, asr sp │ │ │ │ + adcseq r4, r5, r0, ror #18 │ │ │ │ + @ instruction: 0x0094bbf8 │ │ │ │ + addseq fp, r4, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2839d8 │ │ │ │ ldr r1, [pc, #28] @ 2839dc │ │ │ │ ldr r0, [pc, #28] @ 2839e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, ip, asr #20 │ │ │ │ - addseq fp, r4, ip, asr #25 │ │ │ │ - addseq fp, r4, ip, lsl sp │ │ │ │ + adcseq r4, r5, r4, lsr #18 │ │ │ │ + @ instruction: 0x0094bbbc │ │ │ │ + addseq fp, r4, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283a18 │ │ │ │ ldr r1, [pc, #28] @ 283a1c │ │ │ │ ldr r0, [pc, #28] @ 283a20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, ip, lsl #20 │ │ │ │ - addseq fp, r4, ip, lsl #25 │ │ │ │ - @ instruction: 0x0094bcdc │ │ │ │ + adcseq r4, r5, r4, ror #17 │ │ │ │ + addseq fp, r4, ip, ror fp │ │ │ │ + addseq fp, r4, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283a54 │ │ │ │ ldr r1, [pc, #24] @ 283a58 │ │ │ │ ldr r0, [pc, #24] @ 283a5c │ │ │ │ ldr r2, [pc, #24] @ 283a60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, lsl #2 │ │ │ │ - adceq pc, r6, ip, lsl lr @ │ │ │ │ - @ instruction: 0x00a6feb0 │ │ │ │ + @ instruction: 0x00b54fdc │ │ │ │ + adceq pc, r6, ip, lsl #26 │ │ │ │ + adceq pc, r6, r0, lsr #27 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283a98 │ │ │ │ ldr r1, [pc, #28] @ 283a9c │ │ │ │ ldr r0, [pc, #28] @ 283aa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, lsl #7 │ │ │ │ - umlaleq r0, r7, ip, r7 │ │ │ │ - adceq ip, r0, r4, asr #22 │ │ │ │ + adcseq r5, r5, ip, asr r2 │ │ │ │ + adceq r0, r7, ip, lsl #13 │ │ │ │ + adceq ip, r0, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283ad8 │ │ │ │ ldr r1, [pc, #28] @ 283adc │ │ │ │ ldr r0, [pc, #28] @ 283ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283ae4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, asr #6 │ │ │ │ - adceq r0, r7, r8, asr r7 │ │ │ │ - adceq ip, r0, r0, lsl #22 │ │ │ │ + adcseq r5, r5, ip, lsl r2 │ │ │ │ + adceq r0, r7, r8, asr #12 │ │ │ │ + strdeq ip, [r0], r0 @ │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283b1c │ │ │ │ ldr r1, [pc, #28] @ 283b20 │ │ │ │ ldr r0, [pc, #28] @ 283b24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283b28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r0, lsl #6 │ │ │ │ - adceq r0, r7, r4, lsl r7 │ │ │ │ - adceq r0, r7, r4, lsr #15 │ │ │ │ + @ instruction: 0x00b551d8 │ │ │ │ + adceq r0, r7, r4, lsl #12 │ │ │ │ + umlaleq r0, r7, r4, r6 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283b60 │ │ │ │ ldr r1, [pc, #28] @ 283b64 │ │ │ │ ldr r0, [pc, #28] @ 283b68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adcseq r8, r5, r0, ror lr │ │ │ │ - strdeq r2, [r7], r0 @ │ │ │ │ - adceq r2, r7, r8, lsl #18 │ │ │ │ + adcseq r8, r5, r8, asr #26 │ │ │ │ + adceq r2, r7, r0, ror #15 │ │ │ │ + strdeq r2, [r7], r8 @ │ │ │ │ ldr r0, [pc, #8] @ 283b7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r4, r0, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 283c4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 27e9ec │ │ │ │ ldr r5, [pc, #156] @ 283c50 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl b6bc24 │ │ │ │ + bl b6bb14 │ │ │ │ ldr r2, [pc, #148] @ 283c54 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 283c58 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -4455,72 +4455,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl b7e11c │ │ │ │ + bl b7e00c │ │ │ │ ldr r0, [pc, #40] @ 283c68 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b bb3928 │ │ │ │ + b bb3818 │ │ │ │ @ instruction: 0x012719e0 │ │ │ │ tsteq r8, r8, asr #4 │ │ │ │ muleq r0, r0, r9 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r4, ror #22 │ │ │ │ strheq r6, [r0], -ip │ │ │ │ andeq ip, r4, r4, lsl #4 │ │ │ │ andeq ip, r4, r0, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 283c7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq lr, r4, r0, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 283c90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq pc, r4, r0, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 283ca4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq pc, r4, ip, ror r8 @ │ │ │ │ ldr r0, [pc, #8] @ 283cb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00055bb8 │ │ │ │ ldr r0, [pc, #8] @ 283ccc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq sp, r5, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 283ce0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq sp, r5, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 283cf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r0, r6, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 283d08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r2, r6, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 283d1c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r4, r6, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 283e3c │ │ │ │ ldr r2, [pc, #260] @ 283e40 │ │ │ │ @@ -4581,3212 +4581,3212 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 283e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, asr #1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bge fed2e8f8 <__bss_end__@@Base+0xfd810a20> │ │ │ │ bge fed2e8f8 <__bss_end__@@Base+0xfd810a20> │ │ │ │ ldrdeq r1, [r7, -r0]! │ │ │ │ @ instruction: 0x01271cb4 │ │ │ │ tsteq r8, r0, lsr #32 │ │ │ │ - @ instruction: 0x0093b6b4 │ │ │ │ + addseq fp, r3, r4, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 283e6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r8, r9, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 283e80 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r2, sl, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 283e94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq sl, sl, r4, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 283ea8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq sl, sl, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 283ebc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq fp, sl, r4, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 283ed0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq lr, sl, ip, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 283ee4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r1, fp, r4, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 283ef8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r1, fp, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 283f0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r2, [fp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 283f20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r3, fp, r8, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 283f34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r4, fp, r4, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 283f48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r6, fp, ip, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 283f5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r8, fp, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 283f70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ muleq fp, ip, lr │ │ │ │ ldr r0, [pc, #8] @ 283f84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq sp, fp, ip, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 283f98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq sp, fp, r8, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 283fac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq pc, fp, r0, asr r4 @ │ │ │ │ ldr r0, [pc, #8] @ 283fc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r0, ip, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 283fd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r3, ip, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 283fe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r5, ip, r4, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 283ffc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r8, [ip], -ip │ │ │ │ ldr r0, [pc, #8] @ 284010 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq ip, ip, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 284024 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq pc, ip, r4, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 284038 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r2, sp, r0, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 28404c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r4, sp, r4, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 284060 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ muleq sp, r8, r4 │ │ │ │ ldr r0, [pc, #8] @ 284074 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r6, [sp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 284088 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ ldrdeq r7, [sp], -r4 │ │ │ │ ldr r0, [pc, #8] @ 28409c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r7, sp, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2840b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq sl, sp, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 2840c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq fp, [sp], -ip │ │ │ │ ldr r0, [pc, #8] @ 2840d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq fp, sp, r8, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 2840ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq fp, sp, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 284100 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq ip, sp, ip, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 284114 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ muleq sp, r8, r4 │ │ │ │ ldr r0, [pc, #8] @ 284128 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq sp, sp, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 28413c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x000ddfb4 │ │ │ │ ldr r0, [pc, #8] @ 284150 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r0, lr, r8, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 284164 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r0, lr, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 284178 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r1, lr, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 28418c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ muleq lr, r8, r3 │ │ │ │ ldr r0, [pc, #8] @ 2841a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ muleq lr, r4, sl │ │ │ │ ldr r0, [pc, #8] @ 2841b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r4, lr, ip │ │ │ │ ldr r0, [pc, #8] @ 2841c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r4, lr, r8, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 2841dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r5, [lr], -r4 │ │ │ │ ldr r0, [pc, #8] @ 2841f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r6, lr, ip, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 284204 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r6, lr, r8, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 284218 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r8, lr, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 28422c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r8, [lr], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 284240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r1, pc, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 284254 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r6, pc, r4, asr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 284268 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq r6, pc, r4, asr r4 @ │ │ │ │ ldr r0, [pc, #8] @ 28427c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq fp, pc, r8, ror lr @ │ │ │ │ ldr r0, [pc, #8] @ 284290 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq ip, pc, r8, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 2842a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x000fd7bc │ │ │ │ ldr r0, [pc, #8] @ 2842b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq sp, pc, r4, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 2842cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq sp, pc, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 2842e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x000fe6bc │ │ │ │ ldr r0, [pc, #8] @ 2842f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andeq lr, pc, r0, lsl ip @ │ │ │ │ ldr r0, [pc, #8] @ 284308 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r8, r0, r0, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 28431c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r8, r0, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 284330 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00109fdc │ │ │ │ ldr r0, [pc, #8] @ 284344 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r2, r1, ip, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 284358 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r5, r3, ip, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 28436c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mulseq r3, r0, r6 │ │ │ │ ldr r0, [pc, #8] @ 284380 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r6, r3, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 284394 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r7, r3, ip, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 2843a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r8, r3, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 2843bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00138db4 │ │ │ │ ldr r0, [pc, #8] @ 2843d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sl, r3, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 2843e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq lr, r3, r4, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 2843f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r5, r4, r0, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 28440c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r7, r4, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 284420 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq fp, r4, r4, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 284434 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq ip, r4, r4, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 284448 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, r5, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 28445c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mulseq r5, r8, r0 │ │ │ │ ldr r0, [pc, #8] @ 284470 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mulseq r5, r4, r2 │ │ │ │ ldr r0, [pc, #8] @ 284484 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00156ff0 │ │ │ │ ldr r0, [pc, #8] @ 284498 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r7, r5, r4, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 2844ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r7, r5, r0, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 2844c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r8, r5, ip, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 2844d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sl, r5, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 2844e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sl, r5, r4, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 2844fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq fp, r5, ip, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 284510 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq ip, r5, r4, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 284524 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x0015d8f0 │ │ │ │ ldr r0, [pc, #8] @ 284538 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ ldrsbeq lr, [r5], -r8 │ │ │ │ ldr r0, [pc, #8] @ 28454c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq lr, r5, ip, asr fp │ │ │ │ ldr r0, [pc, #8] @ 284560 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq pc, r5, r8, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 284574 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, r6, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 284588 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00163ab0 │ │ │ │ ldr r0, [pc, #8] @ 28459c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r4, r6, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2845b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r5, r6, ip, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 2845c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x0016a6b4 │ │ │ │ ldr r0, [pc, #8] @ 2845d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sl, r6, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 2845ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x0016b5d0 │ │ │ │ ldr r0, [pc, #8] @ 284600 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq ip, r6, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 284614 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sp, r6, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 284628 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sp, r6, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 28463c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq pc, r6, ip, lsr r6 @ │ │ │ │ ldr r0, [pc, #8] @ 284650 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq pc, r6, r0, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 284664 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, r7, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 284678 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r1, r7, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 28468c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00171fb8 │ │ │ │ ldr r0, [pc, #8] @ 2846a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00175cb8 │ │ │ │ ldr r0, [pc, #8] @ 2846b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq ip, r7, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 2846c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq ip, r7, r8, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 2846dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x0017ccbc │ │ │ │ ldr r0, [pc, #8] @ 2846f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x0017d1f8 │ │ │ │ ldr r0, [pc, #8] @ 284704 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sp, r7, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 284718 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00187af0 │ │ │ │ ldr r0, [pc, #8] @ 28472c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r9, r8, ip, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 284740 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00189ffc │ │ │ │ ldr r0, [pc, #8] @ 284754 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x0018dcfc │ │ │ │ ldr r0, [pc, #8] @ 284768 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq lr, r8, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 28477c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ ldrheq pc, [r8], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 284790 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, r9, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 2847a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, r9, r0, ror ip │ │ │ │ ldr r0, [pc, #8] @ 2847b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, r9, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 2847cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001966f0 │ │ │ │ ldr r0, [pc, #8] @ 2847e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r7, r9, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 2847f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001978b0 │ │ │ │ ldr r0, [pc, #8] @ 284808 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r8, r9, r0, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 28481c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r8, r9, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 284830 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq fp, r9, r8, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 284844 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r4, sl, r4, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 284858 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r5, sl, r4, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 28486c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001a61fc │ │ │ │ ldr r0, [pc, #8] @ 284880 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001a89d8 │ │ │ │ ldr r0, [pc, #8] @ 284894 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r8, sl, r4, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 2848a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r9, sl, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 2848bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mulseq sl, r4, ip │ │ │ │ ldr r0, [pc, #8] @ 2848d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r9, sl, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2848e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sl, sl, r8, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 2848f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001ab4b0 │ │ │ │ ldr r0, [pc, #8] @ 28490c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq fp, sl, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 284920 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq ip, sl, ip, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 284934 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sp, sl, r8 │ │ │ │ ldr r0, [pc, #8] @ 284948 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sp, sl, r0, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 28495c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sp, sl, r0, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 284970 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq lr, sl, r8, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 284984 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, fp, r8, asr fp │ │ │ │ ldr r0, [pc, #8] @ 284998 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001b1bdc │ │ │ │ ldr r0, [pc, #8] @ 2849ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r1, fp, r8, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2849c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r2, fp, r0, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 2849d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r7, fp, r8, asr fp │ │ │ │ ldr r0, [pc, #8] @ 2849e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r8, fp, ip, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 2849fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001b8db8 │ │ │ │ ldr r0, [pc, #8] @ 284a10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001b97f8 │ │ │ │ ldr r0, [pc, #8] @ 284a24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r9, fp, ip, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 284a38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sl, fp, r8, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 284a4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sl, fp, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 284a60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sl, fp, r0, asr ip │ │ │ │ ldr r0, [pc, #8] @ 284a74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ ldrsbeq fp, [fp], -r0 │ │ │ │ ldr r0, [pc, #8] @ 284a88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq fp, fp, r4, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 284a9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq fp, fp, r8, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 284ab0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sp, fp, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 284ac4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq pc, fp, r0, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 284ad8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq pc, fp, r0, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 284aec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, ip, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 284b00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, ip, r0, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 284b14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, ip, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 284b28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r1, ip, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 284b3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r2, ip, ip, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 284b50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r2, ip, r8, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 284b64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r2, ip, r4, asr ip │ │ │ │ ldr r0, [pc, #8] @ 284b78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001c46d0 │ │ │ │ ldr r0, [pc, #8] @ 284b8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r4, ip, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 284ba0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r5, ip, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 284bb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r6, ip, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 284bc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001c64d4 │ │ │ │ ldr r0, [pc, #8] @ 284bdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r6, ip, r4, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 284bf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r7, ip, r0 │ │ │ │ ldr r0, [pc, #8] @ 284c04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r7, ip, ip, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 284c18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sl, ip, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 284c2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq fp, ip, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 284c40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001ce8d4 │ │ │ │ ldr r0, [pc, #8] @ 284c54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq pc, ip, r4, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 284c68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq pc, ip, r4, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 284c7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001cfffc │ │ │ │ ldr r0, [pc, #8] @ 284c90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, sp, ip, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 284ca4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001d08d0 │ │ │ │ ldr r0, [pc, #8] @ 284cb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001d0fd0 │ │ │ │ ldr r0, [pc, #8] @ 284ccc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r2, sp, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 284ce0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r3, sp, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 284cf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r5, sp, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 284d08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001d67b4 │ │ │ │ ldr r0, [pc, #8] @ 284d1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r7, sp, r0, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 284d30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001d83d4 │ │ │ │ ldr r0, [pc, #8] @ 284d44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r8, sp, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 284d58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sl, sp, r4, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 284d6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sl, sp, r0, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 284d80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sl, sp, r0, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 284d94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mulseq sp, r0, sp │ │ │ │ ldr r0, [pc, #8] @ 284da8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sp, sp, r0, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 284dbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mulseq sp, r0, r1 │ │ │ │ ldr r0, [pc, #8] @ 284dd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq lr, sp, r4, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 284de4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq lr, sp, r8, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 284df8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq pc, sp, r4, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 284e0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, lr, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 284e20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, lr, r4, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 284e34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r1, lr, ip, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 284e48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r5, lr, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 284e5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r6, lr, r0, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 284e70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r7, lr, ip, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 284e84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r8, lr, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 284e98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mulseq lr, r0, pc @ │ │ │ │ ldr r0, [pc, #8] @ 284eac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq fp, lr, r8, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 284ec0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq sp, lr, r4, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 284ed4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ ldrheq pc, [lr], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 284ee8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq pc, lr, r0, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 284efc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001efcf4 │ │ │ │ ldr r0, [pc, #8] @ 284f10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r0, pc, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 284f24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001f08f4 │ │ │ │ ldr r0, [pc, #8] @ 284f38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mulseq pc, r4, sl @ │ │ │ │ ldr r0, [pc, #8] @ 284f4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r1, pc, r8, asr sp @ │ │ │ │ ldr r0, [pc, #8] @ 284f60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r2, pc, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 284f74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r3, pc, r8, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 284f88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r6, pc, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 284f9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r6, pc, r4, ror r8 @ │ │ │ │ ldr r0, [pc, #8] @ 284fb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r8, pc, r4, lsr r0 @ │ │ │ │ ldr r0, [pc, #8] @ 284fc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r8, pc, ip, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 284fd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001f91bc │ │ │ │ ldr r0, [pc, #8] @ 284fec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq r9, pc, ip, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 285000 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001fa5b4 │ │ │ │ ldr r0, [pc, #8] @ 285014 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001faed0 │ │ │ │ ldr r0, [pc, #8] @ 285028 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ andseq ip, pc, r0, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 28503c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001fcdfc │ │ │ │ ldr r0, [pc, #8] @ 285050 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x001ffefc │ │ │ │ ldr r0, [pc, #8] @ 285064 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x002047b4 │ │ │ │ ldr r0, [pc, #8] @ 285078 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq lr, r0, r8, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 28508c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq sp, r1, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 2850a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq pc, [r1], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 2850b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x0022b3b8 │ │ │ │ ldr r0, [pc, #8] @ 2850c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq pc, r2, r4, lsl r2 @ │ │ │ │ ldr r0, [pc, #8] @ 2850dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r2, r3, ip, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 2850f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x002379b0 │ │ │ │ ldr r0, [pc, #8] @ 285104 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r9, r3, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 285118 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq fp, r3, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 28512c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq fp, r3, r0, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 285140 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq ip, r3, r4, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 285154 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq sp, r3, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 285168 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq lr, r3, r4, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 28517c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r0, r4, r0, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 285190 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r4, r4, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 2851a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r5, r4, r8, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2851b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r5, r4, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 2851cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r8, r4, r4, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 2851e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r9, r4, r8, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 2851f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq ip, r4, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 285208 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq lr, r4, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 28521c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r3, r5, r4, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 285230 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq ip, r5, r4, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 285244 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq ip, [r5], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 285258 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq sp, r5, r8, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 28526c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mlaeq r5, r4, r7, lr │ │ │ │ ldr r0, [pc, #8] @ 285280 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq pc, [r5], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 285294 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r2, r8, r8, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 2852a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ ldrdeq r4, [r8], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 2852bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r5, r8, r4 │ │ │ │ ldr r0, [pc, #8] @ 2852d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r5, r8, ip, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 2852e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r8, r8, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 2852f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r9, r8, r8, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 28530c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq sl, r8, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 285320 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x0028acb8 │ │ │ │ ldr r0, [pc, #8] @ 285334 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq fp, r8, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 285348 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq fp, r8, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 28535c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq pc, r8, ip, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 285370 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r7, r9, r0, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 285384 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r9, [r9], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 285398 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r4, sl, r4, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 2853ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x002a54b4 │ │ │ │ ldr r0, [pc, #8] @ 2853c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r5, sl, ip, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 2853d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r5, sl, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 2853e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r6, sl, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 2853fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r6, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 285410 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r6, sl, r4, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 285424 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r8, sl, r0, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 285438 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r8, sl, r0, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 28544c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r8, sl, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 285460 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r9, sl, r4, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 285474 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq sl, sl, r4, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 285488 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq sl, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 28549c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq ip, sl, ip, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 2854b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x002adfb8 │ │ │ │ ldr r0, [pc, #8] @ 2854c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq lr, sl, r8, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 2854d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq pc, sl, ip, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 2854ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq pc, sl, ip, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 285500 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r0, fp, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 285514 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r1, fp, ip, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 285528 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r2, fp, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 28553c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ ldrdeq r2, [fp], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 285550 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r3, fp, ip, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 285564 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r9, fp, r0, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 285578 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r1, ip, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 28558c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r3, ip, r0, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 2855a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r9, [ip], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 2855b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x002cadbc │ │ │ │ ldr r0, [pc, #8] @ 2855c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mlaeq sp, r8, lr, r2 │ │ │ │ ldr r0, [pc, #8] @ 2855dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq lr, sp, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 2855f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r3, lr, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 285604 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq sl, lr, r8, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 285618 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq fp, lr, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 28562c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq ip, lr, ip, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 285640 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq sp, [lr], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 285654 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r4, pc, r8, ror lr @ │ │ │ │ ldr r0, [pc, #8] @ 285668 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq r6, pc, r0, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 28567c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq ip, [pc], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 285690 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq ip, pc, r4, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 2856a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq sp, pc, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 2856b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq lr, pc, r8, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 2856cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eoreq pc, pc, r4, lsl r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2856e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r0, r0, r0, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 2856f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003023bc │ │ │ │ ldr r0, [pc, #8] @ 285708 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003028f8 │ │ │ │ ldr r0, [pc, #8] @ 28571c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r3, r0, r4, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 285730 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00303ffc │ │ │ │ ldr r0, [pc, #8] @ 285744 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r4, r0, r0, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 285758 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r4, r0, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 28576c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r5, r0, ip, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 285780 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r6, r0, r0, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 285794 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r7, r0, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 2857a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003087b8 │ │ │ │ ldr r0, [pc, #8] @ 2857bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r9, r0, ip, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 2857d0 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sl, r0, r0, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 2857e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq lr, r0, r8, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 2857f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r0, r1, r4, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 28580c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r4, r1, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 285820 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r5, r1, r0, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 285834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r7, r1, r4, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 285848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r8, r1, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 28585c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r8, r1, r0, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 285870 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00318fd0 │ │ │ │ ldr r0, [pc, #8] @ 285884 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003197b4 │ │ │ │ ldr r0, [pc, #8] @ 285898 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r9, r1, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 2858ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x0031cef0 │ │ │ │ ldr r0, [pc, #8] @ 2858c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x0031d9b0 │ │ │ │ ldr r0, [pc, #8] @ 2858d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq lr, r1, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 2858e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq lr, r1, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 2858fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq pc, r1, r0, ror r8 @ │ │ │ │ ldr r0, [pc, #8] @ 285910 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003201b8 │ │ │ │ ldr r0, [pc, #8] @ 285924 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r0, r2, ip, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 285938 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r1, r2, r0, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 28594c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r4, r2, r8, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 285960 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00325bbc │ │ │ │ ldr r0, [pc, #8] @ 285974 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r6, r2, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 285988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003278bc │ │ │ │ ldr r0, [pc, #8] @ 28599c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r7, r2, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 2859b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r9, r2, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 2859c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sl, r2, r8, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 2859d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sl, r2, r8, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 2859ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq ip, r2, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 285a00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq ip, r2, r4, ror sl │ │ │ │ ldr r0, [pc, #8] @ 285a14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq lr, r2, ip, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 285a28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq pc, r2, ip, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 285a3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r0, r3, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 285a50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r1, r3, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 285a64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r2, r3, r4, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 285a78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mlaseq r3, r8, r4, r3 │ │ │ │ ldr r0, [pc, #8] @ 285a8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r3, r3, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 285aa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r4, r3, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 285ab4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r7, r3, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 285ac8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r7, r3, ip, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 285adc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r8, r3, r4, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 285af0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mlaseq r3, r8, sp, lr │ │ │ │ ldr r0, [pc, #8] @ 285b04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq pc, r3, r8, lsr r9 @ │ │ │ │ ldr r0, [pc, #8] @ 285b18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r8, r4, r8, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 285b2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r2, r5, r0, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 285b40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r2, r5, ip, ror fp │ │ │ │ ldr r0, [pc, #8] @ 285b54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sp, r5, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 285b68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq lr, r5, r8, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 285b7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mlaseq r5, r8, r8, pc @ │ │ │ │ ldr r0, [pc, #8] @ 285b90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00369db0 │ │ │ │ ldr r0, [pc, #8] @ 285ba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sl, r6, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 285bb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sl, r6, ip, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 285bcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r1, r7, r4, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 285be0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00371bdc │ │ │ │ ldr r0, [pc, #8] @ 285bf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r2, r7, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 285c08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r3, r7, r8, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 285c1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r4, r7, r4, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 285c30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r4, r7, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 285c44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r6, r7, r8, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 285c58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r6, r7, r0, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 285c6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x00376cdc │ │ │ │ ldr r0, [pc, #8] @ 285c80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r8, r7, r0, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 285c94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r9, r7, r4, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 285ca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq fp, r7, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 285cbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq ip, r7, ip, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 285cd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r2, r8, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 285ce4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r4, r8, r8, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 285cf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r4, r8, ip, ror pc │ │ │ │ ldr r0, [pc, #8] @ 285d0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r5, r8, ip, asr sp │ │ │ │ ldr r0, [pc, #8] @ 285d20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r5, r8, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 285d34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r8, r8, ip, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 285d48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq lr, r8, r0, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 285d5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003922d4 │ │ │ │ ldr r0, [pc, #8] @ 285d70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r3, r9, ip, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 285d84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r9, r9, r4, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 285d98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq fp, r9, r4, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 285dac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x0039debc │ │ │ │ ldr r0, [pc, #8] @ 285dc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq lr, r9, r8, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 285dd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r3, sl, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 285de8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003abad4 │ │ │ │ ldr r0, [pc, #8] @ 285dfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003ac8d0 │ │ │ │ ldr r0, [pc, #8] @ 285e10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq ip, sl, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 285e24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq ip, sl, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 285e38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq ip, sl, r0, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 285e4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq ip, sl, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 285e60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq ip, sl, ip, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 285e74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sp, sl, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 285e88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sp, sl, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 285e9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sp, sl, ip, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 285eb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sp, sl, ip, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 285ec4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sp, sl, r0, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 285ed8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sp, sl, r4, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 285eec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r5, fp, ip, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 285f00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r6, fp, r0, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 285f14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r7, fp, r8, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 285f28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r8, fp, r4, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 285f3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r9, fp, r4, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 285f50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sl, fp, ip, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 285f64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ mlaseq fp, r4, sp, sl │ │ │ │ ldr r0, [pc, #8] @ 285f78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq fp, fp, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 285f8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq fp, fp, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 285fa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq ip, fp, r4, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 285fb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq ip, fp, r0, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 285fc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq sp, fp, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 285fdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r1, ip, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 285ff0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r1, ip, r0, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 286004 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r1, ip, r4, asr fp │ │ │ │ ldr r0, [pc, #8] @ 286018 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003c1dfc │ │ │ │ ldr r0, [pc, #8] @ 28602c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r3, ip, r4, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 286040 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003c49d4 │ │ │ │ ldr r0, [pc, #8] @ 286054 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r8, ip, r4, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 286068 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r8, ip, r0, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 28607c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003c87fc │ │ │ │ ldr r0, [pc, #8] @ 286090 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r9, ip, r4, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 2860a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r4, sp, ip, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 2860b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r4, sp, r0, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 2860cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r6, sp, r4, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 2860e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r6, sp, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 2860f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r7, sp, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 286108 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq r7, sp, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 28611c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ eorseq lr, sp, r8, ror #14 │ │ │ │ ldr r0, [pc, #4] @ 28612c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6b564 │ │ │ │ + b b6b454 │ │ │ │ strdeq r2, [r7, -ip]! │ │ │ │ ldr r0, [pc, #8] @ 286140 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003edfb8 │ │ │ │ ldr r0, [pc, #8] @ 286154 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x003fe3dc │ │ │ │ ldr r0, [pc, #8] @ 286168 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r0, r0, r8, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 28617c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r1, r0, ip, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 286190 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r3, r0, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 2861a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r3, [r0], #-60 @ 0xffffffc4 │ │ │ │ ldr r0, [pc, #8] @ 2861b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ ldrdeq r4, [r0], #-220 @ 0xffffff24 │ │ │ │ ldr r0, [pc, #8] @ 2861cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r0, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2861e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r5, [r0], #-108 @ 0xffffff94 │ │ │ │ ldr r0, [pc, #8] @ 2861f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r0, r4, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 286208 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r0, r4, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 28621c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r6, r0, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 286230 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r7, r0, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 286244 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r7, r0, r4, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 286258 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r7, r0, r4, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 28626c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r7, r0, r4, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 286280 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r8, r0, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 286294 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq sl, r0, r4, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 2862a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq fp, r0, ip, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2862bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x0040ce90 │ │ │ │ ldr r0, [pc, #8] @ 2862d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq lr, r0, r8, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 2862e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq pc, r0, r4, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 2862f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r6, r1, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 28630c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq lr, r1, r8, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 286320 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq sp, r2, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286334 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq lr, r2, ip, lsl #8 │ │ │ │ ldr r0, [pc, #4] @ 286344 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6b564 │ │ │ │ + b b6b454 │ │ │ │ @ instruction: 0x01273518 │ │ │ │ ldr r0, [pc, #8] @ 286358 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r4, ip, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 28636c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r1, r5, r8, lsr #32 │ │ │ │ ldr r0, [pc, #4] @ 28637c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6b564 │ │ │ │ + b b6b454 │ │ │ │ @ instruction: 0x0128351c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 28642c │ │ │ │ ldr r3, [pc, #148] @ 286430 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 922a44 │ │ │ │ + bl 922934 │ │ │ │ ldr r2, [pc, #128] @ 286434 │ │ │ │ ldr r1, [pc, #128] @ 286438 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b5b524 │ │ │ │ + bl b5b414 │ │ │ │ ldr r0, [pc, #92] @ 28643c │ │ │ │ ldr r2, [pc, #92] @ 286440 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 286444 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b5b524 │ │ │ │ + bl b5b414 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ tsteq r8, ip, ror #20 │ │ │ │ andeq r1, r0, r8, ror fp │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ - addseq r6, sp, r0, asr r5 │ │ │ │ + addseq r6, sp, r0, asr #8 │ │ │ │ @ instruction: 0x00001ebc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r6, sp, ip, lsr #10 │ │ │ │ + addseq r6, sp, ip, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 286458 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r8, r5, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 28646c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq sl, r5, ip, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 286480 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq fp, r5, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 286494 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq ip, r5, r8, asr r5 │ │ │ │ ldr r3, [pc, #16] @ 2864b0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b b6b564 │ │ │ │ + b b6b454 │ │ │ │ strdeq r3, [r8, -r0]! │ │ │ │ ldr r0, [pc, #8] @ 2864c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r7, r6, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 2864d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq sp, r6, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 2864ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq lr, r6, r0, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 286500 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r9, r7, ip, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 286514 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r9, r7, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 286528 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ ldrdeq sl, [r7], #-24 @ 0xffffffe8 │ │ │ │ ldr r0, [pc, #8] @ 28653c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r2, r8, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 286550 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r3, r8, ip, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286564 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r8, r8, lsr #5 │ │ │ │ ldr r1, [pc, #12] @ 28657c │ │ │ │ ldr r2, [pc, #12] @ 286580 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 70c6dc │ │ │ │ - adcseq sp, r2, r8, asr r7 │ │ │ │ + adcseq sp, r2, r8, asr #12 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 286594 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r0, r9, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 2865a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r1, r9, r8, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 2865bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r4, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 2865d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 2865e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 2865f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 28660c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 286620 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 286634 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 286648 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 28665c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 286670 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 286684 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 286698 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 2866ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 2866c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 2866d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 2866e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 2866fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 286710 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 286724 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, r9, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 286738 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r9, r4, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 28674c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r9, ip, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 286760 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r9, r4, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 286774 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r9, r0, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 286788 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r9, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 28679c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r9, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 2867b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strheq r5, [r9], #-80 @ 0xffffffb0 │ │ │ │ ldr r0, [pc, #8] @ 2867c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r9, ip, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 2867d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r9, r8, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 2867ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, r9, r4, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 286800 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r3, sl, r8, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 286814 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r3, sl, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 286828 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, sl, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 28683c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, sl, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 286850 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, sl, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 286864 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, sl, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 286878 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r6, sl, r8, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 28688c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r6, sl, r0, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 2868a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r8, sl, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 2868b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x004a8f9c │ │ │ │ ldr r0, [pc, #8] @ 2868c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq fp, sl, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 2868dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq fp, sl, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 2868f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq fp, sl, r4, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 286904 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq lr, [sl], #-124 @ 0xffffff84 │ │ │ │ ldr r0, [pc, #8] @ 286918 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r0, fp, r4, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 28692c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r1, fp, r8, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 286940 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r1, fp, r4, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 286954 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strheq r4, [fp], #-76 @ 0xffffffb4 │ │ │ │ ldr r0, [pc, #8] @ 286968 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x004b4698 │ │ │ │ ldr r0, [pc, #8] @ 28697c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r6, fp, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 286990 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r7, fp, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 2869a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r8, [fp], #-168 @ 0xffffff58 │ │ │ │ ldr r0, [pc, #8] @ 2869b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq sl, fp, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 2869cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r7, ip, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 2869e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r8, ip, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 2869f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r8, ip, r8, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 286a08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r9, ip, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 286a1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq sl, ip, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 286a30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq fp, ip, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 286a44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq ip, ip, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 286a58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strheq sp, [ip], #-60 @ 0xffffffc4 │ │ │ │ ldr r0, [pc, #8] @ 286a6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ ldrdeq sp, [ip], #-252 @ 0xffffff04 │ │ │ │ ldr r0, [pc, #8] @ 286a80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq pc, ip, r8, asr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 286a94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ @ instruction: 0x004d0394 │ │ │ │ ldr r0, [pc, #8] @ 286aa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r1, sp, r4, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 286abc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r1, [sp], #-196 @ 0xffffff3c │ │ │ │ ldr r0, [pc, #8] @ 286ad0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, sp, r0, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 286ae4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, sp, r8, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 286af8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, sp, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 286b0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq r6, [sp], #-164 @ 0xffffff5c │ │ │ │ ldr r0, [pc, #8] @ 286b20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ ldrdeq r6, [sp], #-232 @ 0xffffff18 │ │ │ │ ldr r0, [pc, #8] @ 286b34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r8, sp, r4, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 286b48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq sp, sp, ip, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 286b5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq lr, sp, r0, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 286b70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r0, lr, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 286b84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r2, lr, r0, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 286b98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strheq r4, [lr], #-52 @ 0xffffffcc │ │ │ │ ldr r0, [pc, #8] @ 286bac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, lr, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 286bc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r6, lr, r4, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 286bd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq fp, lr, ip, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 286be8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ strdeq ip, [lr], #-168 @ 0xffffff58 │ │ │ │ ldr r0, [pc, #8] @ 286bfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq lr, lr, ip, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 286c10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r2, pc, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 286c24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r4, pc, r4, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 286c38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq r5, pc, r4, lsl r0 @ │ │ │ │ ldr r0, [pc, #8] @ 286c4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq sl, pc, r0, ror ip @ │ │ │ │ ldr r0, [pc, #8] @ 286c60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq sp, pc, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 286c74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq sp, pc, ip, ror r4 @ │ │ │ │ ldr r0, [pc, #8] @ 286c88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subeq lr, pc, r0, lsr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 286c9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ + b b6e4fc │ │ │ │ subseq sp, r1, ip, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 286cb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - subseq r9, lr, r8, ror #21 │ │ │ │ + b b6e4fc │ │ │ │ + ldrsbeq r9, [lr], #-152 @ 0xffffff68 │ │ │ │ ldr r0, [pc, #8] @ 286cc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrheq sl, [lr], #-100 @ 0xffffff9c │ │ │ │ + b b6e4fc │ │ │ │ + subseq sl, lr, r4, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 286cd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrsheq pc, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + b b6e4fc │ │ │ │ + subseq pc, lr, r4, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 286cec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x005f1398 │ │ │ │ + b b6e4fc │ │ │ │ + subseq r1, pc, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 286d00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrsbeq r4, [pc], #-84 @ │ │ │ │ + b b6e4fc │ │ │ │ + subseq r4, pc, r4, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 286d14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - subseq sp, pc, r8, lsr #25 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x005fdb98 │ │ │ │ ldr r0, [pc, #8] @ 286d28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq r3, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r3, r0, r4, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 286d3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r4, r0, r8, ror r6 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r4, r0, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 286d50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x0060d594 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq sp, r0, r4, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 286d64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r1, r1, ip, lsr #19 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x0061189c │ │ │ │ ldr r0, [pc, #8] @ 286d78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r6, r1, ip, ror r9 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r6, r1, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 286d8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq pc, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq pc, r1, r0, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 286da0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r7, r2, r4, lsl #29 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r7, r2, r4, ror sp │ │ │ │ ldr r0, [pc, #8] @ 286db4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r9, r2, ip, lsr #19 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x0062989c │ │ │ │ ldr r0, [pc, #8] @ 286dc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq lr, r3, ip, lsl pc │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq lr, r3, ip, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 286ddc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq r1, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r1, r4, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 286df0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq r2, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r2, r4, r4, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 286e04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r3, r4, r8, ror #15 │ │ │ │ + b b6e4fc │ │ │ │ + ldrdeq r3, [r4], #-104 @ 0xffffff98 @ │ │ │ │ ldr r0, [pc, #8] @ 286e18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r3, r4, r8, asr #28 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r3, r4, r8, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 286e2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strdeq r4, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r4, r4, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 286e40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r4, r4, ip, ror #29 │ │ │ │ + b b6e4fc │ │ │ │ + ldrdeq r4, [r4], #-220 @ 0xffffff24 @ │ │ │ │ ldr r0, [pc, #8] @ 286e54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq sl, r4, r4, lsl #2 │ │ │ │ + b b6e4fc │ │ │ │ + strdeq r9, [r4], #-244 @ 0xffffff0c @ │ │ │ │ ldr r0, [pc, #8] @ 286e68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x0064ac90 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq sl, r4, r0, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 286e7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq sl, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq sl, r4, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 286e90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq fp, r4, r0, ror r1 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq fp, r4, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 286ea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq fp, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq fp, r4, r4, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 286eb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq fp, r4, r0, lsr #13 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x0064b590 │ │ │ │ ldr r0, [pc, #8] @ 286ecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq fp, r4, ip, asr r9 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq fp, r4, ip, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 286ee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq fp, r4, r8, lsl ip │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq fp, r4, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 286ef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strheq fp, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq fp, r4, r8, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 286f08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq ip, r4, r8, ror #2 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq ip, r4, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 286f1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq ip, [r4], #-20 @ 0xffffffec @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq ip, r4, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 286f30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x0064c69c │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq ip, r4, ip, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 286f44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strdeq ip, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq ip, r4, r8, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 286f58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x0064cb9c │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq ip, r4, ip, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 286f6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq ip, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq ip, r4, r4, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 286f80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq sp, r4, r0, lsl #2 │ │ │ │ + b b6e4fc │ │ │ │ + strdeq ip, [r4], #-240 @ 0xffffff10 @ │ │ │ │ ldr r0, [pc, #8] @ 286f94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq sp, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq sp, r4, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 286fa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq sp, r4, r0, lsl #14 │ │ │ │ + b b6e4fc │ │ │ │ + strdeq sp, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ ldr r0, [pc, #8] @ 286fbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq sp, r4, r4, lsr #20 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq sp, r4, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 286fd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strdeq sp, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq sp, r4, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 286fe4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq lr, r4, r4, lsl #19 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq lr, r4, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 286ff8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq lr, r4, ip, lsl #24 │ │ │ │ + b b6e4fc │ │ │ │ + strdeq lr, [r4], #-172 @ 0xffffff54 @ │ │ │ │ ldr r0, [pc, #8] @ 28700c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq pc, r4, r8, asr #21 │ │ │ │ + b b6e4fc │ │ │ │ + strheq pc, [r4], #-152 @ 0xffffff68 @ │ │ │ │ ldr r0, [pc, #8] @ 287020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r2, r5, ip, asr #3 │ │ │ │ + b b6e4fc │ │ │ │ + strheq r2, [r5], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 287070 │ │ │ │ ldr r0, [pc, #52] @ 287074 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -7798,514 +7798,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 287078 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ b 27cda8 │ │ │ │ - rsbeq fp, r7, ip, lsr #8 │ │ │ │ + rsbeq fp, r7, ip, lsl r3 │ │ │ │ tsteq sp, r0, asr #25 │ │ │ │ @ instruction: 0x011d12f8 │ │ │ │ ldr r0, [pc, #8] @ 28708c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r0, r8, r8, lsl r2 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r0, r8, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 2870a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r0, r8, r0, asr r6 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r0, r8, r0, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 2870b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq lr, r9, r0, asr r4 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq lr, r9, r0, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 2870c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r1, sl, ip, lsr r3 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r1, sl, ip, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 2870dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r3, sl, ip, lsl r6 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r3, sl, ip, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 2870f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r3, sl, r8, asr #17 │ │ │ │ + b b6e4fc │ │ │ │ + strheq r3, [sl], #-120 @ 0xffffff88 @ │ │ │ │ ldr r0, [pc, #8] @ 287104 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq r4, [sl], #-252 @ 0xffffff04 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r4, sl, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 287118 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strdeq r4, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r4, sl, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 28712c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r5, sl, r8, asr r4 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r5, sl, r8, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 287140 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r6, sl, ip, lsl ip │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r6, sl, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 287154 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r8, sl, r0, ror #4 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r8, sl, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 287168 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strheq lr, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq lr, sl, r8, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 28717c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq pc, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq pc, sl, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 287190 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strdeq r5, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r5, fp, r4, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 2871a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r6, pc, ip, asr r1 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r6, pc, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 2871b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r6, pc, r4, lsr #14 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r6, pc, r4, lsl r6 @ │ │ │ │ ldr r0, [pc, #8] @ 2871cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq r7, pc, r0, lsr #10 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r7, pc, r0, lsl r4 @ │ │ │ │ ldr r0, [pc, #8] @ 2871e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x006f8498 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r8, pc, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 2871f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strdeq r8, [pc], #-148 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq r8, pc, r4, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 287208 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbeq fp, pc, r8, asr pc @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq fp, pc, r8, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 28721c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x006fd894 │ │ │ │ + b b6e4fc │ │ │ │ + rsbeq sp, pc, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 287230 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x00700c94 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r0, r0, r4, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 287244 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r2, r0, r4, ror #27 │ │ │ │ + b b6e4fc │ │ │ │ + ldrsbeq r2, [r0], #-196 @ 0xffffff3c @ │ │ │ │ ldr r0, [pc, #8] @ 287258 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrsheq r3, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r3, r0, r8, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 28726c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq pc, r0, ip, lsr #23 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x0070fa9c │ │ │ │ ldr r0, [pc, #8] @ 287280 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrsbeq r0, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r0, r1, r8, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 287294 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r0, r1, r0, lsl #25 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r0, r1, r0, ror fp │ │ │ │ ldr r0, [pc, #8] @ 2872a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrsheq r1, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r1, r1, r8, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 2872bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r1, r1, r4, ror #25 │ │ │ │ + b b6e4fc │ │ │ │ + ldrsbeq r1, [r1], #-180 @ 0xffffff4c @ │ │ │ │ ldr r0, [pc, #8] @ 2872d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r2, r1, r4, lsr #9 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x00712394 │ │ │ │ ldr r0, [pc, #8] @ 2872e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x00716b94 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r6, r1, r4, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 2872f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r6, r1, r4, ror #31 │ │ │ │ + b b6e4fc │ │ │ │ + ldrsbeq r6, [r1], #-228 @ 0xffffff1c @ │ │ │ │ ldr r0, [pc, #8] @ 28730c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrsbeq r7, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r7, r1, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 287320 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r7, r1, r4, asr #25 │ │ │ │ + b b6e4fc │ │ │ │ + ldrheq r7, [r1], #-180 @ 0xffffff4c @ │ │ │ │ ldr r0, [pc, #8] @ 287334 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r8, r1, r0, asr #17 │ │ │ │ + b b6e4fc │ │ │ │ + ldrheq r8, [r1], #-112 @ 0xffffff90 @ │ │ │ │ ldr r0, [pc, #8] @ 287348 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrheq r0, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r0, r3, ip, lsr #7 │ │ │ │ ldr r0, [pc, #4] @ 287358 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6b564 │ │ │ │ + b b6b454 │ │ │ │ @ instruction: 0x01293da4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 287460 │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 9d7f60 │ │ │ │ + bl 9d7e50 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9d7f60 │ │ │ │ + b 9d7e50 │ │ │ │ @ instruction: 0x01133b98 │ │ │ │ ldr r0, [pc, #8] @ 287474 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrsheq fp, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq fp, r5, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 287488 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq fp, r5, r4, asr #12 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq fp, r5, r4, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 28749c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq lr, r5, ip, lsl #13 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq lr, r5, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 2874b0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x00760c9c │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r0, r6, ip, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 2874c4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r1, r6, ip, ror #29 │ │ │ │ + b b6e4fc │ │ │ │ + ldrsbeq r1, [r6], #-220 @ 0xffffff24 @ │ │ │ │ ldr r0, [pc, #8] @ 2874d8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq sp, r6, r8, lsr #12 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq sp, r6, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 2874ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq lr, r6, r0, asr r7 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq lr, r6, r0, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 287500 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrsheq pc, [r6], #-12 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq lr, r6, ip, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 287514 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r3, r7, r0, ror #10 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r3, r7, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 287544 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b89fe8 │ │ │ │ + b b89ed8 │ │ │ │ strdeq r3, [r9, -ip]! │ │ │ │ ldr r0, [pc, #8] @ 287558 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrheq r3, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r3, r8, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 28756c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r8, r8, ip, ror sl │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r8, r8, ip, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 287580 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r9, r8, r0, lsl #8 │ │ │ │ + b b6e4fc │ │ │ │ + ldrsheq r9, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ ldr r0, [pc, #8] @ 287594 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r0, r9, r4, asr #9 │ │ │ │ + b b6e4fc │ │ │ │ + ldrheq r0, [r9], #-52 @ 0xffffffcc @ │ │ │ │ ldr r0, [pc, #8] @ 2875a8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r5, fp, r4, ror r8 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r5, fp, r4, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 2875bc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r7, fp, r0, lsr r7 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r7, fp, r0, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 2875d0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq sl, fp, ip, lsl #19 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq sl, fp, ip, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 2875e4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrheq sl, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq sl, fp, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 2875f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq fp, fp, ip, ror r6 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq fp, fp, ip, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 28760c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq sp, fp, r0, lsl r0 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq ip, fp, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 287620 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq pc, fp, r0, asr #26 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq pc, fp, r0, lsr ip @ │ │ │ │ ldr r0, [pc, #8] @ 287634 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r3, ip, ip, asr #30 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r3, ip, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 287648 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r7, ip, ip, ror lr │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r7, ip, ip, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 28765c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq lr, ip, r0, asr #23 │ │ │ │ + b b6e4fc │ │ │ │ + ldrheq lr, [ip], #-160 @ 0xffffff60 @ │ │ │ │ ldr r0, [pc, #8] @ 287670 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r1, sp, r8, ror r1 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r1, sp, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 287684 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrheq r1, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r1, sp, r8, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 287698 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r2, sp, r0, lsl #9 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r2, sp, r0, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 2876ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq sl, sp, r8, lsl #11 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq sl, sp, r8, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 2876c0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x007dd894 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq sp, sp, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 2876d4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r2, lr, r4, lsr r4 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r2, lr, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 2876e8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r8, lr, r4, lsl r6 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r8, lr, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 2876fc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq sp, lr, r4, lsr #18 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq sp, lr, r4, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 287710 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq sp, lr, r4, lsl #21 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq sp, lr, r4, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 287724 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - rsbseq r3, pc, r0, lsr #10 │ │ │ │ + b b6e4fc │ │ │ │ + rsbseq r3, pc, r0, lsl r4 @ │ │ │ │ ldr r0, [pc, #8] @ 287738 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - umulleq r1, r0, r4, r6 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r1, r0, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 28774c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r1, r0, ip, lsl #25 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r1, r0, ip, ror fp │ │ │ │ ldr r0, [pc, #8] @ 287760 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r3, r0, r4, asr #1 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x00802fb4 │ │ │ │ ldr r0, [pc, #8] @ 287774 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r3, r0, r0, lsl #18 │ │ │ │ + b b6e4fc │ │ │ │ + strdeq r3, [r0], r0 │ │ │ │ ldr r0, [pc, #8] @ 287788 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r3, r0, r0, ror r9 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r3, r0, r0, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 28779c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - umulleq r3, r0, r0, ip │ │ │ │ + b b6e4fc │ │ │ │ + addeq r3, r0, r0, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 2877b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq r4, [r0], r4 @ │ │ │ │ + b b6e4fc │ │ │ │ + addeq r4, r0, r4, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 2877c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r4, r0, r8, asr #27 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x00804cb8 │ │ │ │ ldr r0, [pc, #8] @ 2877d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r9, r0, ip, asr #25 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x00809bbc │ │ │ │ ldr r0, [pc, #8] @ 2877ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq sl, r0, r8, lsl #5 │ │ │ │ + b b6e4fc │ │ │ │ + addeq sl, r0, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 287800 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq sl, r0, r0, lsr #29 │ │ │ │ + b b6e4fc │ │ │ │ + umulleq sl, r0, r0, sp │ │ │ │ ldr r0, [pc, #8] @ 287814 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq lr, r0, r0, lsl #4 │ │ │ │ + b b6e4fc │ │ │ │ + strdeq lr, [r0], r0 │ │ │ │ ldr r0, [pc, #8] @ 287828 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq lr, r0, r4, lsr #23 │ │ │ │ + b b6e4fc │ │ │ │ + umulleq lr, r0, r4, sl │ │ │ │ ldr r0, [pc, #8] @ 28783c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq pc, r0, ip, lsr #3 │ │ │ │ + b b6e4fc │ │ │ │ + umulleq pc, r0, ip, r0 @ │ │ │ │ │ │ │ │ 00287840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 2878f4 │ │ │ │ @@ -8329,471 +8329,471 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl b6ccfc │ │ │ │ + bl b6cbec │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 287908 │ │ │ │ ldr r3, [pc, #44] @ 2878f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2878f0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl a9c114 │ │ │ │ + bl a9c004 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, lsr #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r9, -r0]! │ │ │ │ - addeq r4, r1, ip, ror #16 │ │ │ │ - ldrdeq pc, [r3], r8 @ │ │ │ │ + addeq r4, r1, ip, asr r7 │ │ │ │ + adceq pc, r3, r8, asr #7 │ │ │ │ tsteq r8, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 28791c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strheq r7, [ip], r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 287930 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, ip, lsr #1 │ │ │ │ + b b6e4fc │ │ │ │ + umulleq r6, ip, ip, pc @ │ │ │ │ ldr r0, [pc, #8] @ 287944 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r8, lsr #1 │ │ │ │ + b b6e4fc │ │ │ │ + umulleq r6, ip, r8, pc @ │ │ │ │ ldr r0, [pc, #8] @ 287958 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r4, lsr #1 │ │ │ │ + b b6e4fc │ │ │ │ + umulleq r6, ip, r4, pc @ │ │ │ │ ldr r0, [pc, #8] @ 28796c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r0, lsr #1 │ │ │ │ + b b6e4fc │ │ │ │ + umulleq r6, ip, r0, pc @ │ │ │ │ ldr r0, [pc, #8] @ 287980 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - umulleq r7, ip, ip, r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 287994 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - umulleq r7, ip, r8, r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2879a8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - umulleq r7, ip, r4, r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2879bc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - umulleq r7, ip, r0, r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2879d0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, ip, lsl #1 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2879e4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r8, lsl #1 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2879f8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r4, lsl #1 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, ror pc │ │ │ │ ldr r0, [pc, #8] @ 287a0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r0, lsl #1 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 287a20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, ip, ror r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 287a34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r8, ror r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 287a48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r4, ror r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 287a5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r0, ror r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 287a70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, ip, rrx │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, asr pc │ │ │ │ ldr r0, [pc, #8] @ 287a84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r8, rrx │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, asr pc │ │ │ │ ldr r0, [pc, #8] @ 287a98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r4, rrx │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 287aac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r0, rrx │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, asr pc │ │ │ │ ldr r0, [pc, #8] @ 287ac0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, ip, asr r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 287ad4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r8, asr r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 287ae8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r4, asr r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 287afc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r0, asr r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 287b10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, ip, asr #32 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 287b24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r8, asr #32 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 287b38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r4, asr #32 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 287b4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r0, asr #32 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 287b60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, ip, lsr r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 287b74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r8, lsr r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 287b88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r4, lsr r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 287b9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r0, lsr r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 287bb0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, ip, lsr #32 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 287bc4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r8, lsr #32 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 287bd8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r4, lsr #32 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 287bec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r0, lsr #32 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 287c00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, ip, lsl r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 287c14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r8, lsl r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 287c28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r4, lsl r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 287c3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r0, lsl r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 287c50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, ip │ │ │ │ + b b6e4fc │ │ │ │ + strdeq r6, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 287c64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r8 │ │ │ │ + b b6e4fc │ │ │ │ + strdeq r6, [ip], r8 │ │ │ │ ldr r0, [pc, #8] @ 287c78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r4 │ │ │ │ + b b6e4fc │ │ │ │ + strdeq r6, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 287c8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r7, ip, r0 │ │ │ │ + b b6e4fc │ │ │ │ + strdeq r6, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 287ca0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strdeq r6, [ip], ip │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 287cb4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strdeq r6, [ip], r8 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 287cc8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strdeq r6, [ip], r4 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 287cdc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - strdeq r6, [ip], r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 287cf0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, ip, ror #31 │ │ │ │ + b b6e4fc │ │ │ │ + ldrdeq r6, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 287d04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r8, ror #31 │ │ │ │ + b b6e4fc │ │ │ │ + ldrdeq r6, [ip], r8 │ │ │ │ ldr r0, [pc, #8] @ 287d18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r4, ror #31 │ │ │ │ + b b6e4fc │ │ │ │ + ldrdeq r6, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 287d2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r0, ror #31 │ │ │ │ + b b6e4fc │ │ │ │ + ldrdeq r6, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 287d40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq r6, [ip], ip │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 287d54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq r6, [ip], r8 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 287d68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq r6, [ip], r4 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 287d7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - ldrdeq r6, [ip], r0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 287d90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, ip, asr #31 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x008c6ebc │ │ │ │ ldr r0, [pc, #8] @ 287da4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r8, asr #31 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x008c6eb8 │ │ │ │ ldr r0, [pc, #8] @ 287db8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r4, asr #31 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x008c6eb4 │ │ │ │ ldr r0, [pc, #8] @ 287dcc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r0, asr #31 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x008c6eb0 │ │ │ │ ldr r0, [pc, #8] @ 287de0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x008c6fbc │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 287df4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x008c6fb8 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 287e08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x008c6fb4 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 287e1c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - @ instruction: 0x008c6fb0 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 287e30 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, ip, lsr #31 │ │ │ │ + b b6e4fc │ │ │ │ + umulleq r6, ip, ip, lr │ │ │ │ ldr r0, [pc, #8] @ 287e44 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r8, lsr #31 │ │ │ │ + b b6e4fc │ │ │ │ + umulleq r6, ip, r8, lr │ │ │ │ ldr r0, [pc, #8] @ 287e58 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r4, lsr #31 │ │ │ │ + b b6e4fc │ │ │ │ + umulleq r6, ip, r4, lr │ │ │ │ ldr r0, [pc, #8] @ 287e6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r0, lsr #31 │ │ │ │ + b b6e4fc │ │ │ │ + umulleq r6, ip, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 287e80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - umulleq r6, ip, ip, pc @ │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 287e94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - umulleq r6, ip, r8, pc @ │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 287ea8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - umulleq r6, ip, r4, pc @ │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 287ebc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - umulleq r6, ip, r0, pc @ │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 287ed0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, ip, lsl #31 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 287ee4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r8, lsl #31 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 287ef8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r4, lsl #31 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 287f0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r0, lsl #31 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 287f20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, ip, ror pc │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 287f34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r8, ror pc │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 287f48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r4, ror pc │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 287f5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r0, ror pc │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 287f70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, ip, ror #30 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 287f84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r8, ror #30 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, asr lr │ │ │ │ ldr r0, [pc, #8] @ 287f98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r4, ror #30 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r4, asr lr │ │ │ │ ldr r0, [pc, #8] @ 287fac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r0, ror #30 │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 287fc0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, ip, asr pc │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, ip, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 287fd4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addeq r6, ip, r8, asr pc │ │ │ │ + b b6e4fc │ │ │ │ + addeq r6, ip, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 28812c │ │ │ │ ldr r2, [pc, #316] @ 288130 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -8911,15 +8911,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b b66468 │ │ │ │ + b b66358 │ │ │ │ bl 27e17c │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 288190 │ │ │ │ mov r1, r4 │ │ │ │ b 288178 │ │ │ │ @@ -8936,61 +8936,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 288244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0129594c │ │ │ │ - adcseq pc, r4, ip, lsr #17 │ │ │ │ - adceq r9, r6, r0, lsl r2 │ │ │ │ - adceq r9, r6, ip, lsr r2 │ │ │ │ - adcseq pc, r4, ip, lsl #17 │ │ │ │ + adcseq pc, r4, r4, lsl #15 │ │ │ │ + adceq r9, r6, r0, lsl #2 │ │ │ │ + adceq r9, r6, ip, lsr #2 │ │ │ │ + adcseq pc, r4, r4, ror #14 │ │ │ │ + adceq r9, r6, r0, ror #1 │ │ │ │ strdeq r9, [r6], r0 @ │ │ │ │ - adceq r9, r6, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 28827c │ │ │ │ ldr r1, [pc, #28] @ 288280 │ │ │ │ ldr r0, [pc, #28] @ 288284 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl bb3940 │ │ │ │ + bl bb3830 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7b204 │ │ │ │ - addeq r3, pc, r8, lsl #1 │ │ │ │ - umulleq r2, pc, r8, r8 @ │ │ │ │ - addeq r2, pc, r4, lsl r9 @ │ │ │ │ + b b7b0f4 │ │ │ │ + addeq r2, pc, r8, ror pc @ │ │ │ │ + addeq r2, pc, r8, lsl #15 │ │ │ │ + addeq r2, pc, r4, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 288298 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b b6b564 │ │ │ │ + b b6b454 │ │ │ │ strdeq r5, [r9, -ip]! │ │ │ │ ldr r0, [pc, #8] @ 2882ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addseq r0, r0, r8, lsl #13 │ │ │ │ + b b6e4fc │ │ │ │ + addseq r0, r0, r8, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 2883b0 │ │ │ │ ldr r3, [pc, #232] @ 2883b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 2883b8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ ldr r0, [pc, #200] @ 2883bc │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -9021,29 +9021,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl b6406c │ │ │ │ + bl b63f5c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 288318 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 2883c8 │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 28831c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01295a70 │ │ │ │ - umlaleq fp, r6, r0, r2 │ │ │ │ + adceq fp, r6, r0, lsl #3 │ │ │ │ @ instruction: 0x01295a1c │ │ │ │ tsteq r8, ip, asr #21 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 2883f8 │ │ │ │ ldr r2, [pc, #36] @ 2883fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -9051,35 +9051,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @ instruction: 0x012959e0 │ │ │ │ - ldrsheq sl, [r0], r0 │ │ │ │ + addseq r9, r0, r0, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 288410 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b b6b564 │ │ │ │ + b b6b454 │ │ │ │ @ instruction: 0x012959b8 │ │ │ │ ldr r0, [pc, #8] @ 288424 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addseq pc, r1, r0, lsr #12 │ │ │ │ + b b6e4fc │ │ │ │ + addseq pc, r1, r0, lsl r5 @ │ │ │ │ ldr r0, [pc, #8] @ 288438 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addseq pc, r1, ip, lsl r6 @ │ │ │ │ + b b6e4fc │ │ │ │ + addseq pc, r1, ip, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 28844c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e60c │ │ │ │ - addseq pc, r1, r8, asr #19 │ │ │ │ + b b6e4fc │ │ │ │ + @ instruction: 0x0091f8b8 │ │ │ │ │ │ │ │ 00288450 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -9258,15 +9258,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 9387e4 │ │ │ │ + bl 9386d4 │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x0126cc9c │ │ │ │ │ │ │ │ @@ -9329,24 +9329,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 288894 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2887e8 │ │ │ │ ldr r0, [pc, #392] @ 2889c4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 93d810 │ │ │ │ + bl 93d700 │ │ │ │ ldr r2, [pc, #372] @ 2889c8 │ │ │ │ ldr r3, [pc, #344] @ 2889b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -9432,23 +9432,23 @@ │ │ │ │ b 288834 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011806bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01180698 │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ @ instruction: 0x0126cbe8 │ │ │ │ - addseq fp, r2, r4, lsr r2 │ │ │ │ + addseq fp, r2, r4, lsr #2 │ │ │ │ @ instruction: 0x0126cb48 │ │ │ │ @ instruction: 0x011805b0 │ │ │ │ smlawteq r6, r0, sl, ip │ │ │ │ - adceq r0, r0, r4, asr #29 │ │ │ │ + @ instruction: 0x00a00db4 │ │ │ │ @ instruction: 0x0126ca70 │ │ │ │ - addseq sl, r4, r8, lsl sl │ │ │ │ + addseq sl, r4, r8, lsl #18 │ │ │ │ @ instruction: 0x0126ca24 │ │ │ │ - addseq fp, r2, r4, lsl #1 │ │ │ │ + addseq sl, r2, r4, ror pc │ │ │ │ │ │ │ │ 002889e4 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 288ad4 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 288aac │ │ │ │ @@ -9492,39 +9492,39 @@ │ │ │ │ bls 288aa0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 288ab0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 93e328 │ │ │ │ - b 93e328 │ │ │ │ + b 93e218 │ │ │ │ + b 93e218 │ │ │ │ ldr r0, [pc, #48] @ 288ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9387e4 │ │ │ │ + b 9386d4 │ │ │ │ mov r0, #22 │ │ │ │ b 288a58 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 288a58 │ │ │ │ tsteq r8, r4, lsl r4 │ │ │ │ @ instruction: 0x0126c974 │ │ │ │ - adceq pc, r6, lr, lsl #15 │ │ │ │ + adceq pc, r6, lr, ror r6 @ │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ @ instruction: 0x0126c908 │ │ │ │ - addseq sl, r2, ip, ror #30 │ │ │ │ + addseq sl, r2, ip, asr lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 288b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ @ instruction: 0x00b5a6b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 288c5c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -9559,15 +9559,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 27f178 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ae8 │ │ │ │ + bl 9279d8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 27f37c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 288c10 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -9581,15 +9581,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -9602,22 +9602,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 288c7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0126c964 │ │ │ │ - adceq r2, r1, r4, asr lr │ │ │ │ - adceq r2, r1, ip, lsr #28 │ │ │ │ - adceq pc, r6, ip, lsr r6 @ │ │ │ │ - addseq sl, r2, r8, ror #28 │ │ │ │ - addseq sl, r2, r0, lsr lr │ │ │ │ - adceq pc, r6, r0, ror #11 │ │ │ │ - @ instruction: 0x0092add8 │ │ │ │ - addseq sl, r2, ip, ror #27 │ │ │ │ + adceq r2, r1, r4, asr #26 │ │ │ │ + adceq r2, r1, ip, lsl sp │ │ │ │ + adceq pc, r6, ip, lsr #10 │ │ │ │ + addseq sl, r2, r8, asr sp │ │ │ │ + addseq sl, r2, r0, lsr #26 │ │ │ │ + ldrdeq pc, [r6], r0 @ │ │ │ │ + addseq sl, r2, r8, asr #25 │ │ │ │ + @ instruction: 0x0092acdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 288d04 │ │ │ │ ldr r2, [pc, #108] @ 288d08 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9630,19 +9630,19 @@ │ │ │ │ bl 28b344 │ │ │ │ ldr r0, [r4, #620] @ 0x26c │ │ │ │ cmp r0, #0 │ │ │ │ beq 288ccc │ │ │ │ mov r1, #1 │ │ │ │ bl 27c940 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl b851a0 │ │ │ │ + bl b85090 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl b6b5bc │ │ │ │ + bl b6b4ac │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl b6c018 │ │ │ │ + bl b6bf08 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ce80 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 27ce80 │ │ │ │ @@ -9651,33 +9651,33 @@ │ │ │ │ muleq r0, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ ldr r6, [pc, #144] @ 288dc0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 288d7c │ │ │ │ mov r0, r5 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #112] @ 288dc4 │ │ │ │ ldr r2, [pc, #112] @ 288dc8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 288da8 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -9690,17 +9690,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 66a798 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 66b28c │ │ │ │ - addseq lr, sp, r8, ror sp │ │ │ │ - ldrdeq pc, [r6], r4 @ │ │ │ │ - addseq sl, r2, r0, lsr #26 │ │ │ │ + addseq lr, sp, r8, ror #24 │ │ │ │ + adceq pc, r6, r4, asr #7 │ │ │ │ + addseq sl, r2, r0, lsl ip │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 288ef4 │ │ │ │ @@ -9710,35 +9710,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 288ef8 │ │ │ │ ldr r1, [pc, #248] @ 288efc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #228] @ 288f00 │ │ │ │ ldr r1, [pc, #228] @ 288f04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #196] @ 288f08 │ │ │ │ ldr r1, [pc, #196] @ 288f0c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #164] @ 288f10 │ │ │ │ ldr r3, [pc, #164] @ 288f14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 288f18 │ │ │ │ @@ -9767,21 +9767,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq pc, r6, ip, lsr r4 @ │ │ │ │ - umullseq sl, r2, r8, ip │ │ │ │ - @ instruction: 0x00959cf0 │ │ │ │ - umullseq sl, r2, r8, ip │ │ │ │ - @ instruction: 0x0092acb0 │ │ │ │ - umullseq sl, r2, r4, ip │ │ │ │ - @ instruction: 0x009dfad4 │ │ │ │ + adceq pc, r6, ip, lsr #6 │ │ │ │ + addseq sl, r2, r8, lsl #23 │ │ │ │ + addseq r9, r5, r0, ror #23 │ │ │ │ + addseq sl, r2, r8, lsl #23 │ │ │ │ + addseq sl, r2, r0, lsr #23 │ │ │ │ + addseq sl, r2, r4, lsl #23 │ │ │ │ + addseq pc, sp, r4, asr #19 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @@ -9794,54 +9794,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 289080 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ bl 36c158 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 289084 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93b138 │ │ │ │ + bl 93b028 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #608] @ 0x260 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ bl 27cb68 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 27cb68 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl b6bf10 │ │ │ │ + bl b6be00 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl b8518c │ │ │ │ + bl b8507c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #640]! @ 0x280 │ │ │ │ str r3, [r4, #644] @ 0x284 │ │ │ │ mov r3, r4 │ │ │ │ @@ -9864,17 +9864,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2d0550 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2d0558 │ │ │ │ - adceq pc, r6, r0, ror #5 │ │ │ │ - addseq sl, r2, r4, lsl #23 │ │ │ │ - @ instruction: 0x009df9d4 │ │ │ │ + ldrdeq pc, [r6], r0 @ │ │ │ │ + addseq sl, r2, r4, ror sl │ │ │ │ + addseq pc, sp, r4, asr #17 │ │ │ │ tstpeq r7, ip, asr lr @ p-variant is OBSOLETE │ │ │ │ muleq r0, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #60] @ 2890e0 │ │ │ │ @@ -9887,15 +9887,15 @@ │ │ │ │ bne 2890d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 36c2bc │ │ │ │ mov r0, r4 │ │ │ │ bl 28ab78 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9075a8 │ │ │ │ + b 907498 │ │ │ │ bl 2d056c │ │ │ │ b 2890bc │ │ │ │ tstpeq r7, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ muleq r0, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -9926,18 +9926,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 66a810 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 2891cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl b7c134 │ │ │ │ + bl b7c024 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 289118 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2891b8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -9945,19 +9945,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl b7c13c │ │ │ │ + bl b7c02c │ │ │ │ b 289118 │ │ │ │ tstpeq r7, r4, lsl #26 @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, r2, r8, lsl #19 │ │ │ │ + addseq sl, r2, r8, ror r8 │ │ │ │ │ │ │ │ 002891d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 289268 │ │ │ │ @@ -10021,29 +10021,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr ip, [pc, #160] @ 289380 │ │ │ │ ldr r2, [pc, #160] @ 289384 │ │ │ │ ldr r1, [pc, #160] @ 289388 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9295d4 │ │ │ │ + bl 9294c4 │ │ │ │ cmp r0, r5 │ │ │ │ beq 28935c │ │ │ │ ldr r2, [pc, #108] @ 28938c │ │ │ │ ldr r3, [pc, #88] @ 28937c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -10056,25 +10056,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b735b0 │ │ │ │ + bl b734a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r7, r0, asr fp @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r6, r4, asr #30 │ │ │ │ - addseq sl, r2, ip, lsr #15 │ │ │ │ - addseq r9, r5, r4, lsl #16 │ │ │ │ + adceq lr, r6, r4, lsr lr │ │ │ │ + umullseq sl, r2, ip, r6 │ │ │ │ + @ instruction: 0x009596f4 │ │ │ │ tstpeq r7, r4, ror #21 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 00289390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10098,25 +10098,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66af4c │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 66aff0 │ │ │ │ - addseq sl, r2, r0, asr #12 │ │ │ │ + addseq sl, r2, r0, lsr r5 │ │ │ │ │ │ │ │ 00289404 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -10165,16 +10165,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 289628 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ - bl 9295c8 │ │ │ │ + bl 93023c │ │ │ │ + bl 9294b8 │ │ │ │ ldr r3, [pc, #296] @ 28962c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 289554 │ │ │ │ ldr r2, [pc, #276] @ 289630 │ │ │ │ @@ -10212,22 +10212,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 289640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 289514 │ │ │ │ ldr r2, [pc, #104] @ 289644 │ │ │ │ ldr r3, [pc, #60] @ 28961c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -10235,64 +10235,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 289610 │ │ │ │ ldr r0, [pc, #72] @ 289648 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r6, r8, ror sp │ │ │ │ + adceq lr, r6, r8, ror #24 │ │ │ │ tstpeq r7, r0, asr #18 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, r2, r0, asr #11 │ │ │ │ - addseq r9, r5, ip, lsl r6 │ │ │ │ + @ instruction: 0x0092a4b0 │ │ │ │ + addseq r9, r5, ip, lsl #10 │ │ │ │ tstpeq r7, r4, lsl #18 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r7, r8, ror #17 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r0, ror #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq sl, r2, r0, asr #10 │ │ │ │ + addseq sl, r2, r0, lsr r4 │ │ │ │ tstpeq r7, r8, lsr #16 @ p-variant is OBSOLETE │ │ │ │ - addseq sl, r2, r4, lsr #10 │ │ │ │ + addseq sl, r2, r4, lsl r4 │ │ │ │ │ │ │ │ 0028964c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 289750 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930878 │ │ │ │ + bl 930768 │ │ │ │ ldr r2, [pc, #216] @ 289754 │ │ │ │ ldr r1, [pc, #216] @ 289758 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 289718 │ │ │ │ cmp r4, #0 │ │ │ │ beq 289734 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930060 │ │ │ │ + bl 92ff50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2896f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930858 │ │ │ │ + bl 930748 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2896f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -10318,29 +10318,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 289764 │ │ │ │ ldr r0, [pc, #40] @ 289768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a6ebbc │ │ │ │ - addseq sl, r2, r8, asr r4 │ │ │ │ - umullseq pc, sp, ip, r2 @ │ │ │ │ - addseq sl, r2, r4, lsl #6 │ │ │ │ - addseq sl, r2, r0, lsl r4 │ │ │ │ - addseq sl, r2, r8, ror #5 │ │ │ │ - addseq sl, r2, r8, lsl #8 │ │ │ │ + adceq lr, r6, ip, lsr #21 │ │ │ │ + addseq sl, r2, r8, asr #6 │ │ │ │ + addseq pc, sp, ip, lsl #3 │ │ │ │ + @ instruction: 0x0092a1f4 │ │ │ │ + addseq sl, r2, r0, lsl #6 │ │ │ │ + @ instruction: 0x0092a1d8 │ │ │ │ + @ instruction: 0x0092a2f8 │ │ │ │ │ │ │ │ 0028976c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9074dc │ │ │ │ + bl 9073cc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 28979c │ │ │ │ mov r0, r5 │ │ │ │ bl 28aa14 │ │ │ │ mov r0, r5 │ │ │ │ bl 36c1e4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -10356,32 +10356,32 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 36c2bc │ │ │ │ mov r0, r4 │ │ │ │ bl 28ab78 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9075a8 │ │ │ │ + b 907498 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #312] @ 289938 │ │ │ │ ldr r2, [pc, #312] @ 28993c │ │ │ │ ldr r1, [pc, #312] @ 289940 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d324 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2898bc │ │ │ │ @@ -10444,46 +10444,46 @@ │ │ │ │ b 289874 │ │ │ │ ldr r1, [pc, #56] @ 289960 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d60c │ │ │ │ b 289868 │ │ │ │ - adceq lr, r6, ip, asr #21 │ │ │ │ + @ instruction: 0x00a6e9bc │ │ │ │ + addseq sl, r2, r0, ror #2 │ │ │ │ + addseq lr, sp, r0, lsl #3 │ │ │ │ + addseq sl, r2, ip, ror #4 │ │ │ │ + addseq sl, r2, r4, ror r2 │ │ │ │ addseq sl, r2, r0, ror r2 │ │ │ │ - umullseq lr, sp, r0, r2 │ │ │ │ - addseq sl, r2, ip, ror r3 │ │ │ │ - addseq sl, r2, r4, lsl #7 │ │ │ │ - addseq sl, r2, r0, lsl #7 │ │ │ │ - addseq sl, r2, r8, ror #5 │ │ │ │ - @ instruction: 0x0092a2dc │ │ │ │ - addseq sl, r2, r8, lsl #6 │ │ │ │ - @ instruction: 0x0092a2dc │ │ │ │ - @ instruction: 0x0092a2b4 │ │ │ │ + @ instruction: 0x0092a1d8 │ │ │ │ + addseq sl, r2, ip, asr #3 │ │ │ │ + @ instruction: 0x0092a1f8 │ │ │ │ + addseq sl, r2, ip, asr #3 │ │ │ │ + addseq sl, r2, r4, lsr #3 │ │ │ │ │ │ │ │ 00289964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #2164] @ 28a204 │ │ │ │ ldr r2, [pc, #2164] @ 28a208 │ │ │ │ ldr r1, [pc, #2164] @ 28a20c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -10678,15 +10678,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 289d1c │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 289acc │ │ │ │ ldr r3, [pc, #1316] @ 28a21c │ │ │ │ ldr ip, [pc, #1316] @ 28a220 │ │ │ │ @@ -10694,15 +10694,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -10741,15 +10741,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -10791,15 +10791,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27ce80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a11c │ │ │ │ @@ -10810,15 +10810,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 289ddc │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 28a234 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 28a238 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -10827,15 +10827,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 289d1c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 289b5c │ │ │ │ ldr r3, [pc, #752] @ 28a240 │ │ │ │ @@ -10844,15 +10844,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 289d1c │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 289b7c │ │ │ │ ldr r3, [pc, #696] @ 28a24c │ │ │ │ @@ -10861,15 +10861,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 289d1c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -10898,15 +10898,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 289ea0 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 289b9c │ │ │ │ ldr r3, [pc, #504] @ 28a264 │ │ │ │ @@ -10915,15 +10915,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 289d1c │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 289bbc │ │ │ │ ldr r3, [pc, #448] @ 28a270 │ │ │ │ @@ -10932,15 +10932,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 289d1c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 289bdc │ │ │ │ ldr r3, [pc, #392] @ 28a27c │ │ │ │ @@ -10949,15 +10949,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 289d1c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a168 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 289da0 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -10967,15 +10967,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 289ddc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 289ddc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -10984,15 +10984,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 289ddc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 289fbc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -11009,47 +11009,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 289e54 │ │ │ │ - adceq lr, r6, ip, lsr r9 │ │ │ │ - addseq sl, r2, r0, ror #1 │ │ │ │ - addseq lr, sp, r8, lsl #2 │ │ │ │ - adceq lr, r6, r4, lsl r6 │ │ │ │ - addseq sl, r2, r8, ror #3 │ │ │ │ - addseq r9, r2, r8, lsl #29 │ │ │ │ - ldrdeq lr, [r6], r4 @ │ │ │ │ - addseq r9, r2, r0, lsr pc │ │ │ │ - addseq r9, r2, ip, asr #28 │ │ │ │ - adceq lr, r6, r8, asr r4 │ │ │ │ - addseq r9, r2, r0, lsl #31 │ │ │ │ - @ instruction: 0x00929cd0 │ │ │ │ - adceq lr, r6, r0, asr #7 │ │ │ │ - addseq r9, r2, r0, asr pc │ │ │ │ - addseq r9, r2, r4, lsr ip │ │ │ │ - adceq lr, r6, r8, ror r3 │ │ │ │ - addseq r9, r2, r4, lsr #26 │ │ │ │ - @ instruction: 0x00929bf4 │ │ │ │ - adceq lr, r6, r4, lsr r3 │ │ │ │ - addseq r9, r2, ip, lsl sp │ │ │ │ - @ instruction: 0x00929bb0 │ │ │ │ - adceq lr, r6, ip, lsr #5 │ │ │ │ - addseq r9, r2, ip, ror sp │ │ │ │ - addseq r9, r2, r8, lsr #22 │ │ │ │ - adceq lr, r6, ip, asr r2 │ │ │ │ - addseq r9, r2, r0, lsl #25 │ │ │ │ - @ instruction: 0x00929ad8 │ │ │ │ - adceq lr, r6, r8, lsl r2 │ │ │ │ - addseq r9, r2, r4, ror ip │ │ │ │ - umullseq r9, r2, r4, sl │ │ │ │ - ldrdeq lr, [r6], r4 @ │ │ │ │ - addseq r9, r2, r8, ror #24 │ │ │ │ - addseq r9, r2, r0, asr sl │ │ │ │ + adceq lr, r6, ip, lsr #16 │ │ │ │ + @ instruction: 0x00929fd0 │ │ │ │ + @ instruction: 0x009ddff8 │ │ │ │ + adceq lr, r6, r4, lsl #10 │ │ │ │ + ldrsbeq sl, [r2], r8 │ │ │ │ + addseq r9, r2, r8, ror sp │ │ │ │ + adceq lr, r6, r4, asr #9 │ │ │ │ + addseq r9, r2, r0, lsr #28 │ │ │ │ + addseq r9, r2, ip, lsr sp │ │ │ │ + adceq lr, r6, r8, asr #6 │ │ │ │ + addseq r9, r2, r0, ror lr │ │ │ │ + addseq r9, r2, r0, asr #23 │ │ │ │ + @ instruction: 0x00a6e2b0 │ │ │ │ + addseq r9, r2, r0, asr #28 │ │ │ │ + addseq r9, r2, r4, lsr #22 │ │ │ │ + adceq lr, r6, r8, ror #4 │ │ │ │ + addseq r9, r2, r4, lsl ip │ │ │ │ + addseq r9, r2, r4, ror #21 │ │ │ │ + adceq lr, r6, r4, lsr #4 │ │ │ │ + addseq r9, r2, ip, lsl #24 │ │ │ │ + addseq r9, r2, r0, lsr #21 │ │ │ │ + umlaleq lr, r6, ip, r1 │ │ │ │ + addseq r9, r2, ip, ror #24 │ │ │ │ + addseq r9, r2, r8, lsl sl │ │ │ │ + adceq lr, r6, ip, asr #2 │ │ │ │ + addseq r9, r2, r0, ror fp │ │ │ │ + addseq r9, r2, r8, asr #19 │ │ │ │ + adceq lr, r6, r8, lsl #2 │ │ │ │ + addseq r9, r2, r4, ror #22 │ │ │ │ + addseq r9, r2, r4, lsl #19 │ │ │ │ + adceq lr, r6, r4, asr #1 │ │ │ │ + addseq r9, r2, r8, asr fp │ │ │ │ + addseq r9, r2, r0, asr #18 │ │ │ │ │ │ │ │ 0028a288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -11059,25 +11059,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #860] @ 28a62c │ │ │ │ ldr r2, [pc, #860] @ 28a630 │ │ │ │ ldr r1, [pc, #860] @ 28a634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r7, [pc, #832] @ 28a638 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 28a3b8 │ │ │ │ @@ -11106,27 +11106,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 28a318 │ │ │ │ ldr r3, [pc, #708] @ 28a63c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #692] @ 28a640 │ │ │ │ ldr ip, [pc, #692] @ 28a644 │ │ │ │ ldr r1, [pc, #692] @ 28a648 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 28a64c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 28a4bc │ │ │ │ ldr r9, [pc, #656] @ 28a650 │ │ │ │ ldr r3, [pc, #656] @ 28a654 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -11139,21 +11139,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28a5a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 28a558 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r1, [pc, #584] @ 28a658 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ cmp r4, #2 │ │ │ │ beq 28a468 │ │ │ │ cmp r4, #3 │ │ │ │ beq 28a518 │ │ │ │ cmp r4, #4 │ │ │ │ beq 28a4fc │ │ │ │ cmp r4, #6 │ │ │ │ @@ -11172,27 +11172,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 28a44c │ │ │ │ ldr r3, [pc, #480] @ 28a65c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #460] @ 28a660 │ │ │ │ ldr ip, [pc, #460] @ 28a664 │ │ │ │ ldr r1, [pc, #460] @ 28a668 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 28a66c │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 28a670 │ │ │ │ ldr r3, [pc, #348] @ 28a628 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -11229,91 +11229,91 @@ │ │ │ │ bne 28a3d8 │ │ │ │ b 28a458 │ │ │ │ ldr r3, [pc, #252] @ 28a65c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #252] @ 28a674 │ │ │ │ ldr ip, [pc, #252] @ 28a678 │ │ │ │ ldr r1, [pc, #252] @ 28a67c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 28a680 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 28a4bc │ │ │ │ ldr r3, [pc, #144] @ 28a63c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #196] @ 28a684 │ │ │ │ ldr ip, [pc, #196] @ 28a688 │ │ │ │ ldr r1, [pc, #196] @ 28a68c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 28a690 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 28a4bc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #148] @ 28a694 │ │ │ │ ldr r2, [pc, #148] @ 28a698 │ │ │ │ ldr r1, [pc, #148] @ 28a69c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ b 28a44c │ │ │ │ tsteq r7, r0, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq sp, [r6], ip @ │ │ │ │ - addseq r9, r2, r0, lsr #15 │ │ │ │ - @ instruction: 0x009dd7bc │ │ │ │ + adceq sp, r6, ip, ror #29 │ │ │ │ + umullseq r9, r2, r0, r6 │ │ │ │ + addseq sp, sp, ip, lsr #13 │ │ │ │ tsteq r7, r8, lsl #22 │ │ │ │ @ instruction: 0x00004fbc │ │ │ │ - adceq sp, r6, ip, lsr pc │ │ │ │ - addseq r9, r2, r4, asr fp │ │ │ │ - @ instruction: 0x009297b4 │ │ │ │ + adceq sp, r6, ip, lsr #28 │ │ │ │ + addseq r9, r2, r4, asr #20 │ │ │ │ + addseq r9, r2, r4, lsr #13 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - adceq sp, r6, r0, lsl pc │ │ │ │ - @ instruction: 0x009296bc │ │ │ │ - umullseq sp, sp, r4, r6 @ │ │ │ │ + adceq sp, r6, r0, lsl #28 │ │ │ │ + addseq r9, r2, ip, lsr #11 │ │ │ │ + addseq sp, sp, r4, lsl #11 │ │ │ │ andeq r2, r0, r8, ror #4 │ │ │ │ - adceq sp, r6, r8, lsr lr │ │ │ │ - addseq r9, r2, ip, ror #21 │ │ │ │ - addseq r9, r2, ip, lsr #13 │ │ │ │ + adceq sp, r6, r8, lsr #26 │ │ │ │ + @ instruction: 0x009299dc │ │ │ │ + umullseq r9, r2, ip, r5 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ tsteq r7, ip, lsr r9 │ │ │ │ - adceq sp, r6, r0, asr sp │ │ │ │ - @ instruction: 0x009299dc │ │ │ │ - addseq r9, r2, r8, asr #11 │ │ │ │ + adceq sp, r6, r0, asr #24 │ │ │ │ + addseq r9, r2, ip, asr #17 │ │ │ │ + @ instruction: 0x009294b8 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - adceq sp, r6, r8, lsl #26 │ │ │ │ - addseq r9, r2, r4, ror #18 │ │ │ │ - addseq r9, r2, r0, lsl #11 │ │ │ │ - andeq r0, r0, lr, lsr r1 │ │ │ │ - adceq sp, r6, ip, asr #25 │ │ │ │ + strdeq sp, [r6], r8 @ │ │ │ │ + addseq r9, r2, r4, asr r8 │ │ │ │ addseq r9, r2, r0, ror r4 │ │ │ │ - umullseq sp, sp, r0, r4 @ │ │ │ │ + andeq r0, r0, lr, lsr r1 │ │ │ │ + @ instruction: 0x00a6dbbc │ │ │ │ + addseq r9, r2, r0, ror #6 │ │ │ │ + addseq sp, sp, r0, lsl #7 │ │ │ │ │ │ │ │ 0028a6a0 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -11388,15 +11388,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 28a81c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 28a820 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -11406,42 +11406,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 28a82c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 28a830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 28a7c4 │ │ │ │ bl 27f6a0 │ │ │ │ - adceq sp, r6, r8, lsr #22 │ │ │ │ - addseq r9, r2, ip, lsr #16 │ │ │ │ - addseq r9, r2, r0, lsr #7 │ │ │ │ + adceq sp, r6, r8, lsl sl │ │ │ │ + addseq r9, r2, ip, lsl r7 │ │ │ │ + umullseq r9, r2, r0, r2 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - ldrdeq sp, [r6], ip @ │ │ │ │ - addseq r9, r2, r0, asr #16 │ │ │ │ - addseq r9, r2, r8, asr r3 │ │ │ │ + adceq sp, r6, ip, asr #19 │ │ │ │ + addseq r9, r2, r0, lsr r7 │ │ │ │ + addseq r9, r2, r8, asr #4 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 28a858 │ │ │ │ ldr r2, [pc, #28] @ 28a85c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 28a860 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r7, r8, asr #11 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addseq r9, r2, r8, lsr r8 │ │ │ │ + addseq r9, r2, r8, lsr #14 │ │ │ │ ldr r1, [pc, #8] @ 28a874 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6ba58 │ │ │ │ - addseq r9, r2, ip, lsl r8 │ │ │ │ + b b6b948 │ │ │ │ + addseq r9, r2, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 28a8f4 │ │ │ │ ldr r2, [pc, #100] @ 28a8f8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11461,40 +11461,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 66ad1c │ │ │ │ tsteq r7, r4, ror r5 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addseq r9, r2, r0, lsl #3 │ │ │ │ + addseq r9, r2, r0, ror r0 │ │ │ │ │ │ │ │ 0028a900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 28a944 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl b6bf10 │ │ │ │ + bl b6be00 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl b6bf10 │ │ │ │ + bl b6be00 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b b6bf10 │ │ │ │ + b b6be00 │ │ │ │ @ instruction: 0x0126ab78 │ │ │ │ │ │ │ │ 0028a948 : │ │ │ │ ldr r3, [pc, #40] @ 28a978 │ │ │ │ ldr r2, [pc, #40] @ 28a97c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -11505,26 +11505,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x0117e4b4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ @ instruction: 0x0126ab2c │ │ │ │ - addseq r9, r2, r4, asr #1 │ │ │ │ + @ instruction: 0x00928fb4 │ │ │ │ │ │ │ │ 0028a988 : │ │ │ │ ldr r0, [pc, #20] @ 28a9a4 │ │ │ │ ldr r1, [pc, #20] @ 28a9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b b6ba58 │ │ │ │ + b b6b948 │ │ │ │ @ instruction: 0x0126ab00 │ │ │ │ - umullseq r9, r2, r8, r0 │ │ │ │ + addseq r8, r2, r8, lsl #31 │ │ │ │ │ │ │ │ 0028a9ac : │ │ │ │ ldr r3, [pc, #68] @ 28a9f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28a9e8 │ │ │ │ @@ -11578,15 +11578,15 @@ │ │ │ │ bne 28ab24 │ │ │ │ ldr r5, [pc, #220] @ 28ab54 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #632] @ 0x278 │ │ │ │ str r6, [r4, #636] @ 0x27c │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 28ab58 │ │ │ │ add r4, r4, #632 @ 0x278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -11628,24 +11628,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0117e3d8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ @ instruction: 0x0126aa4c │ │ │ │ - addseq r9, r2, r0, asr #12 │ │ │ │ + addseq r9, r2, r0, lsr r5 │ │ │ │ tsteq r8, r8, lsl #11 │ │ │ │ strdeq sl, [r6, -r8]! │ │ │ │ tsteq r8, r0, asr #10 │ │ │ │ - adceq sp, r6, r8, asr r8 │ │ │ │ - addseq r8, r2, r0, lsr #30 │ │ │ │ - umullseq r9, r2, r4, r5 │ │ │ │ - adceq sp, r6, r0, lsr r8 │ │ │ │ - @ instruction: 0x00928ef8 │ │ │ │ - umullseq r9, r2, r4, r5 │ │ │ │ + adceq sp, r6, r8, asr #14 │ │ │ │ + addseq r8, r2, r0, lsl lr │ │ │ │ + addseq r9, r2, r4, lsl #9 │ │ │ │ + adceq sp, r6, r0, lsr #14 │ │ │ │ + addseq r8, r2, r8, ror #27 │ │ │ │ + addseq r9, r2, r4, lsl #9 │ │ │ │ │ │ │ │ 0028ab78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 28ac30 │ │ │ │ @@ -11689,15 +11689,15 @@ │ │ │ │ b 28abe0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 28a864 │ │ │ │ tsteq r7, r4, ror r2 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ @ instruction: 0x0126a8e8 │ │ │ │ - @ instruction: 0x009294d4 │ │ │ │ + addseq r9, r2, r4, asr #7 │ │ │ │ @ instruction: 0x0126a8a4 │ │ │ │ tsteq r8, r8, ror #7 │ │ │ │ │ │ │ │ 0028ac48 : │ │ │ │ ldr r3, [pc, #60] @ 28ac8c │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11775,41 +11775,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 28ade4 │ │ │ │ bl 28a878 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 28adb4 │ │ │ │ ldr r3, [pc, #96] @ 28ade8 │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 28adec │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 28ad80 │ │ │ │ b 28ad04 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, asr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, r8, lsl r1 │ │ │ │ ldrsheq lr, [r7, -r8] │ │ │ │ @ instruction: 0x0126a734 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ - addseq r8, r2, ip, lsl #25 │ │ │ │ + addseq r8, r2, ip, ror fp │ │ │ │ │ │ │ │ 0028adf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -11828,15 +11828,15 @@ │ │ │ │ │ │ │ │ 0028ae34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 28b038 │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 28b03c │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 28b00c │ │ │ │ @@ -11879,15 +11879,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28aee0 │ │ │ │ ldr r3, [pc, #324] @ 28b050 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r3, [pc, #308] @ 28b054 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 28af40 │ │ │ │ b 28af70 │ │ │ │ @@ -11928,16 +11928,16 @@ │ │ │ │ bgt 28af9c │ │ │ │ ldr r0, [pc, #152] @ 28b060 │ │ │ │ ldr r1, [pc, #152] @ 28b064 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b6ba58 │ │ │ │ - bl bb3920 │ │ │ │ + bl b6b948 │ │ │ │ + bl bb3810 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11956,33 +11956,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ andeq r0, r0, r8 │ │ │ │ tsteq r7, ip, lsr #31 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ @ instruction: 0x0126a5e0 │ │ │ │ - addseq r8, r2, r8, ror fp │ │ │ │ + addseq r8, r2, r8, ror #20 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ smlawbeq r6, r4, r5, sl │ │ │ │ tsteq r8, r4, ror #1 │ │ │ │ @ instruction: 0x0126a51c │ │ │ │ - umullseq r8, r2, r8, sl │ │ │ │ + addseq r8, r2, r8, lsl #19 │ │ │ │ smlawteq r6, r8, r4, sl │ │ │ │ - addseq r8, r2, r0, ror #20 │ │ │ │ - adceq sp, r6, r8, asr #6 │ │ │ │ - addseq r9, r2, ip, asr #1 │ │ │ │ - addseq r8, r2, ip, lsl #20 │ │ │ │ + addseq r8, r2, r0, asr r9 │ │ │ │ + adceq sp, r6, r8, lsr r2 │ │ │ │ + @ instruction: 0x00928fbc │ │ │ │ + @ instruction: 0x009288fc │ │ │ │ │ │ │ │ 0028b074 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 28b114 │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 28b118 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -12003,37 +12003,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl b6c0c4 │ │ │ │ + bl b6bfb4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6ba58 │ │ │ │ + b b6b948 │ │ │ │ andeq r0, r0, r8 │ │ │ │ tsteq r7, ip, ror #26 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ @ instruction: 0x0126a3bc │ │ │ │ - addseq r8, r2, r4, asr r9 │ │ │ │ + addseq r8, r2, r4, asr #16 │ │ │ │ │ │ │ │ 0028b128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 28b210 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r5, [pc, #188] @ 28b214 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -12077,30 +12077,30 @@ │ │ │ │ bne 28b1e0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 28b1ac │ │ │ │ tsteq r7, r4, asr #25 │ │ │ │ @ instruction: 0x0126a33c │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - @ instruction: 0x00928ef8 │ │ │ │ + addseq r8, r2, r8, ror #27 │ │ │ │ ldrdeq sl, [r6, -ip]! │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ - addseq r8, r2, r0, asr r8 │ │ │ │ + addseq r8, r2, r0, asr #14 │ │ │ │ │ │ │ │ 0028b22c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 28b2e8 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r5, [pc, #144] @ 28b2ec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -12128,20 +12128,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 28b2ac │ │ │ │ add r0, r5, #32 │ │ │ │ - bl b6c074 │ │ │ │ + bl b6bf64 │ │ │ │ b 28b2ac │ │ │ │ tsteq r7, r0, asr #23 │ │ │ │ @ instruction: 0x0126a238 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - @ instruction: 0x00928df4 │ │ │ │ + addseq r8, r2, r4, ror #25 │ │ │ │ ldrdeq sl, [r6, -ip]! │ │ │ │ │ │ │ │ 0028b2fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -12216,15 +12216,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b4ac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -12233,30 +12233,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b3f4 │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 28b404 │ │ │ │ ldr r1, [pc, #108] @ 28b4f8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 28b4fc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r0, [pc, #96] @ 28b500 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b b6c0c4 │ │ │ │ + b b6bfb4 │ │ │ │ bl 66aff0 │ │ │ │ bl 28ae34 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 28b074 │ │ │ │ @@ -12264,19 +12264,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 66af4c │ │ │ │ b 28b448 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 28b504 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b6ba58 │ │ │ │ + b b6b948 │ │ │ │ tsteq r7, r0, asr sl │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addseq r8, r2, r0, ror #12 │ │ │ │ - umullseq r8, r2, ip, r5 │ │ │ │ + addseq r8, r2, r0, asr r5 │ │ │ │ + addseq r8, r2, ip, lsl #9 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ strdeq r9, [r6, -r0]! │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 0028b508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -12368,44 +12368,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 28b6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 28b5c0 │ │ │ │ ldr r0, [pc, #60] @ 28b6f4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 28b5c0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0117d8dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0117d8b8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r7, ip, lsr r8 │ │ │ │ andeq r3, r0, ip, lsl #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r8, r2, ip, asr sl │ │ │ │ - addseq r8, r2, r4, lsl #21 │ │ │ │ + addseq r8, r2, ip, asr #18 │ │ │ │ + addseq r8, r2, r4, ror r9 │ │ │ │ │ │ │ │ 0028b6f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 28b85c │ │ │ │ @@ -12469,44 +12469,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 28b87c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 28b774 │ │ │ │ ldr r0, [pc, #60] @ 28b880 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 28b774 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0117d6f0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, ip, lsr #13 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r7, r8, lsl #13 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r8, r2, ip, lsr r9 │ │ │ │ - addseq r8, r2, r0, ror #18 │ │ │ │ + addseq r8, r2, ip, lsr #16 │ │ │ │ + addseq r8, r2, r0, asr r8 │ │ │ │ │ │ │ │ 0028b884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -12785,20 +12785,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 28bca0 │ │ │ │ b 28bb38 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r8, lsr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, r2, ip, asr #13 │ │ │ │ + @ instruction: 0x009285bc │ │ │ │ tsteq r7, r4, asr #5 │ │ │ │ - addseq r8, r2, r4, asr #12 │ │ │ │ - addseq r8, r2, r8, ror #11 │ │ │ │ - umullseq r8, r2, r0, r5 │ │ │ │ - addseq r8, r2, r0, asr #10 │ │ │ │ + addseq r8, r2, r4, lsr r5 │ │ │ │ + @ instruction: 0x009284d8 │ │ │ │ + addseq r8, r2, r0, lsl #9 │ │ │ │ + addseq r8, r2, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 28be58 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -12821,15 +12821,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 28baac │ │ │ │ cmp r6, fp │ │ │ │ bge 28bdb8 │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 28be5c │ │ │ │ ldr r1, [pc, #224] @ 28be60 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -12880,20 +12880,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009284dc │ │ │ │ - strdeq r2, [r0], r0 @ │ │ │ │ - addseq r8, r2, r8, ror r4 │ │ │ │ - addseq r8, r2, r4, ror #8 │ │ │ │ - addseq r8, r2, r0, asr #8 │ │ │ │ - adceq r6, r6, r8, asr #1 │ │ │ │ + addseq r8, r2, ip, asr #7 │ │ │ │ + adceq r2, r0, r0, ror #5 │ │ │ │ + addseq r8, r2, r8, ror #6 │ │ │ │ + addseq r8, r2, r4, asr r3 │ │ │ │ + addseq r8, r2, r0, lsr r3 │ │ │ │ + @ instruction: 0x00a65fb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -12919,15 +12919,15 @@ │ │ │ │ bl 27e434 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 28bf40 │ │ │ │ cmp r1, #6 │ │ │ │ beq 28bf2c │ │ │ │ ldr r7, [pc, #92] @ 28bf54 │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28beb0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27ca9c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -12980,15 +12980,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 28be70 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 28c0a0 │ │ │ │ ldr r3, [pc, #356] @ 28c144 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -13071,16 +13071,16 @@ │ │ │ │ blx r4 │ │ │ │ b 28c094 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, lsl #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ tsteq r7, ip, asr sp │ │ │ │ - addseq r8, r2, ip, lsl r1 │ │ │ │ - addseq r8, r2, r0, asr r1 │ │ │ │ + addseq r8, r2, ip │ │ │ │ + addseq r8, r2, r0, asr #32 │ │ │ │ │ │ │ │ 0028c154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -13105,15 +13105,15 @@ │ │ │ │ bl 28be70 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 28c22c │ │ │ │ ldr r3, [pc, #200] @ 28c290 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 28c1f4 │ │ │ │ mov r1, r4 │ │ │ │ @@ -13156,15 +13156,15 @@ │ │ │ │ blx r3 │ │ │ │ b 28c220 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0117cc90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ @ instruction: 0x0117cbd0 │ │ │ │ - addseq r8, r2, r8, lsr #32 │ │ │ │ + addseq r7, r2, r8, lsl pc │ │ │ │ │ │ │ │ 0028c29c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 28c4dc │ │ │ │ @@ -13191,15 +13191,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 28be70 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 28c4a8 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -13306,19 +13306,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r7, r8, asr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ - addseq r7, r2, ip, lsr #28 │ │ │ │ + addseq r7, r2, ip, lsl sp │ │ │ │ @ instruction: 0x0117c994 │ │ │ │ - @ instruction: 0x00a6beb4 │ │ │ │ - addseq r7, r2, r8, lsr lr │ │ │ │ - addseq r7, r2, r8, asr #28 │ │ │ │ + adceq fp, r6, r4, lsr #27 │ │ │ │ + addseq r7, r2, r8, lsr #26 │ │ │ │ + addseq r7, r2, r8, lsr sp │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 0028c500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -13351,15 +13351,15 @@ │ │ │ │ bhi 28c63c │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 28c668 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -13406,30 +13406,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r7, r4, ror #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ tsteq r7, r0, lsr r8 │ │ │ │ - addseq r7, r2, ip, lsl sp │ │ │ │ - adceq fp, r6, r8, lsr sp │ │ │ │ - @ instruction: 0x00927cb8 │ │ │ │ - @ instruction: 0x00927cd4 │ │ │ │ + addseq r7, r2, ip, lsl #24 │ │ │ │ + adceq fp, r6, r8, lsr #24 │ │ │ │ + addseq r7, r2, r8, lsr #23 │ │ │ │ + addseq r7, r2, r4, asr #23 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 28c6ac │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - addseq r0, ip, r0, lsl ip │ │ │ │ + addseq r0, ip, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -13567,28 +13567,28 @@ │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, lsr #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ tsteq r7, r8, asr #12 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ - addseq r7, r2, r8, lsr #22 │ │ │ │ + addseq r7, r2, r8, lsl sl │ │ │ │ tsteq r7, r0, lsl #11 │ │ │ │ andeq r6, r0, r8, lsr r9 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 90d878 │ │ │ │ + bl 90d768 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -13608,15 +13608,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 90d85c │ │ │ │ + bl 90d74c │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 28cb18 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -13711,18 +13711,18 @@ │ │ │ │ b 28ca74 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, lsr #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, r4, ror #8 │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - addseq r7, r2, r8, asr #18 │ │ │ │ + addseq r7, r2, r8, lsr r8 │ │ │ │ tsteq r7, r8, lsl #7 │ │ │ │ andeq r4, r0, r4, lsr #7 │ │ │ │ - addseq r7, r2, ip, lsl #14 │ │ │ │ + @ instruction: 0x009275fc │ │ │ │ │ │ │ │ 0028cb34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -13872,42 +13872,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 28cda8 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 28cd60 │ │ │ │ - addseq r0, sl, r0, lsl #31 │ │ │ │ - addseq r7, r2, r0, asr r6 │ │ │ │ - @ instruction: 0x009275dc │ │ │ │ + addseq r0, sl, r0, ror lr │ │ │ │ + addseq r7, r2, r0, asr #10 │ │ │ │ + addseq r7, r2, ip, asr #9 │ │ │ │ │ │ │ │ 0028cdac : │ │ │ │ ldr r3, [pc, #4] @ 28cdb8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 28cc98 │ │ │ │ - @ instruction: 0x009275d8 │ │ │ │ + addseq r7, r2, r8, asr #9 │ │ │ │ │ │ │ │ 0028cdbc : │ │ │ │ ldr r3, [pc, #4] @ 28cdc8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 28cc98 │ │ │ │ - @ instruction: 0x009275d0 │ │ │ │ + addseq r7, r2, r0, asr #9 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 28cdfc │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - umlaleq r1, r2, r0, r6 │ │ │ │ + adceq r1, r2, r0, lsl #11 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 28ce38 │ │ │ │ @@ -13921,16 +13921,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 28ce58 │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - addseq r7, r2, ip, ror #10 │ │ │ │ - addseq r7, r2, r0, ror #10 │ │ │ │ + addseq r7, r2, ip, asr r4 │ │ │ │ + addseq r7, r2, r0, asr r4 │ │ │ │ │ │ │ │ 0028ce5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -14013,17 +14013,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - addseq r7, r2, ip, asr r4 │ │ │ │ - adceq fp, r6, r8, lsl r4 │ │ │ │ - addseq r7, r2, ip, lsr r4 │ │ │ │ + addseq r7, r2, ip, asr #6 │ │ │ │ + adceq fp, r6, r8, lsl #6 │ │ │ │ + addseq r7, r2, ip, lsr #6 │ │ │ │ │ │ │ │ 0028cfc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -14102,15 +14102,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strdeq r8, [r6, -r4]! │ │ │ │ - adceq r1, r0, r4, lsl #1 │ │ │ │ + adceq r0, r0, r4, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr ip, [r0, #12] │ │ │ │ ldr r6, [r0, #16] │ │ │ │ ldr r5, [r0, #20] │ │ │ │ @@ -14649,21 +14649,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 28d9ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq fp, r6, ip, lsr #2 │ │ │ │ - @ instruction: 0x00a6acb8 │ │ │ │ - addseq r6, r2, ip, lsr #21 │ │ │ │ + adceq fp, r6, ip, lsl r0 │ │ │ │ + adceq sl, r6, r8, lsr #23 │ │ │ │ + umullseq r6, r2, ip, r9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - umlaleq sl, r6, ip, ip │ │ │ │ - umullseq r6, r2, r0, sl │ │ │ │ - addseq r6, r2, r8, lsr #21 │ │ │ │ + adceq sl, r6, ip, lsl #23 │ │ │ │ + addseq r6, r2, r0, lsl #19 │ │ │ │ + umullseq r6, r2, r8, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -14747,24 +14747,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 28db44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq sl, r6, r0, ror fp │ │ │ │ - addseq r6, r2, ip, asr r9 │ │ │ │ + adceq sl, r6, r0, ror #20 │ │ │ │ + addseq r6, r2, ip, asr #16 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq sl, r6, r8, asr #22 │ │ │ │ - addseq r6, r2, r8, lsl #19 │ │ │ │ - addseq r6, r2, r4, lsr r9 │ │ │ │ + adceq sl, r6, r8, lsr sl │ │ │ │ + addseq r6, r2, r8, ror r8 │ │ │ │ + addseq r6, r2, r4, lsr #16 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - adceq sl, r6, ip, lsl fp │ │ │ │ - addseq r6, r2, ip, asr r9 │ │ │ │ - addseq r6, r2, r8, lsl #18 │ │ │ │ + adceq sl, r6, ip, lsl #20 │ │ │ │ + addseq r6, r2, ip, asr #16 │ │ │ │ + @ instruction: 0x009267f8 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 28e99c │ │ │ │ ldr ip, [pc, #3644] @ 28e9a0 │ │ │ │ @@ -15678,46 +15678,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r7, r4, lsr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, r8, lsl #2 │ │ │ │ - adceq sl, r6, r4, ror r5 │ │ │ │ + adceq sl, r6, r4, ror #8 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - ldrdeq sl, [r6], r8 @ │ │ │ │ - addseq r6, r2, ip, asr #3 │ │ │ │ - addseq r6, r2, r4, ror #3 │ │ │ │ + adceq sl, r6, r8, asr #5 │ │ │ │ + ldrheq r6, [r2], ip │ │ │ │ + ldrsbeq r6, [r2], r4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r9, r6, r8, lsl lr │ │ │ │ - adceq r9, r6, r0, lsr #28 │ │ │ │ - addseq r5, r2, r0, ror ip │ │ │ │ - addseq r5, r2, ip, lsl #25 │ │ │ │ - adceq r9, r6, ip, lsl #27 │ │ │ │ - addseq r5, r2, r4, lsr #24 │ │ │ │ - addseq r5, r2, r8, ror fp │ │ │ │ + adceq r9, r6, r8, lsl #26 │ │ │ │ + adceq r9, r6, r0, lsl sp │ │ │ │ + addseq r5, r2, r0, ror #22 │ │ │ │ + addseq r5, r2, ip, ror fp │ │ │ │ + adceq r9, r6, ip, ror ip │ │ │ │ + addseq r5, r2, r4, lsl fp │ │ │ │ + addseq r5, r2, r8, ror #20 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r9, r6, r0, ror #26 │ │ │ │ - addseq r5, r2, r8, lsr #24 │ │ │ │ - addseq r5, r2, ip, lsr #23 │ │ │ │ - adceq r9, r6, r4, lsr sp │ │ │ │ - addseq r5, r2, r8, ror #23 │ │ │ │ - addseq r5, r2, r0, lsr #22 │ │ │ │ + adceq r9, r6, r0, asr ip │ │ │ │ + addseq r5, r2, r8, lsl fp │ │ │ │ + umullseq r5, r2, ip, sl │ │ │ │ + adceq r9, r6, r4, lsr #24 │ │ │ │ + @ instruction: 0x00925ad8 │ │ │ │ + addseq r5, r2, r0, lsl sl │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r9, r6, r4, lsl #26 │ │ │ │ - @ instruction: 0x00925af0 │ │ │ │ + strdeq r9, [r6], r4 @ │ │ │ │ + addseq r5, r2, r0, ror #19 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq r9, [r6], ip @ │ │ │ │ - addseq r5, r2, r0, ror #22 │ │ │ │ - addseq r5, r2, r8, asr #21 │ │ │ │ + adceq r9, r6, ip, asr #23 │ │ │ │ + addseq r5, r2, r0, asr sl │ │ │ │ + @ instruction: 0x009259b8 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - @ instruction: 0x00a69cb8 │ │ │ │ - addseq r5, r2, r8, lsr #21 │ │ │ │ - adceq r9, r6, ip, lsl #25 │ │ │ │ - addseq r5, r2, r0, lsl #21 │ │ │ │ + adceq r9, r6, r8, lsr #23 │ │ │ │ + umullseq r5, r2, r8, r9 │ │ │ │ + adceq r9, r6, ip, ror fp │ │ │ │ + addseq r5, r2, r0, ror r9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 28f86c │ │ │ │ ldr ip, [pc, #3624] @ 28f870 │ │ │ │ @@ -16627,44 +16627,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r7, r0, asr #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, ip, lsl r2 │ │ │ │ - umlaleq r9, r6, sp, r6 │ │ │ │ - @ instruction: 0x00a693bc │ │ │ │ - @ instruction: 0x009251b0 │ │ │ │ - addseq r5, r2, r8, asr #3 │ │ │ │ - adceq r8, r6, r9, asr pc │ │ │ │ - adceq r8, r6, ip, asr #30 │ │ │ │ - umullseq r4, r2, ip, sp │ │ │ │ - @ instruction: 0x00924db8 │ │ │ │ - @ instruction: 0x00a68ebc │ │ │ │ - addseq r4, r2, r4, asr sp │ │ │ │ + adceq r9, r6, sp, lsl #11 │ │ │ │ + adceq r9, r6, ip, lsr #5 │ │ │ │ + addseq r5, r2, r0, lsr #1 │ │ │ │ + ldrheq r5, [r2], r8 │ │ │ │ + adceq r8, r6, r9, asr #28 │ │ │ │ + adceq r8, r6, ip, lsr lr │ │ │ │ + addseq r4, r2, ip, lsl #25 │ │ │ │ addseq r4, r2, r8, lsr #25 │ │ │ │ + adceq r8, r6, ip, lsr #27 │ │ │ │ + addseq r4, r2, r4, asr #24 │ │ │ │ + umullseq r4, r2, r8, fp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - umlaleq r8, r6, r0, lr │ │ │ │ - addseq r4, r2, r8, asr sp │ │ │ │ - @ instruction: 0x00924cdc │ │ │ │ - adceq r8, r6, r4, ror #28 │ │ │ │ - addseq r4, r2, r8, lsl sp │ │ │ │ - addseq r4, r2, r0, asr ip │ │ │ │ + adceq r8, r6, r0, lsl #27 │ │ │ │ + addseq r4, r2, r8, asr #24 │ │ │ │ + addseq r4, r2, ip, asr #23 │ │ │ │ + adceq r8, r6, r4, asr sp │ │ │ │ + addseq r4, r2, r8, lsl #24 │ │ │ │ + addseq r4, r2, r0, asr #22 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r8, r6, r4, lsr lr │ │ │ │ - addseq r4, r2, r0, lsr #24 │ │ │ │ + adceq r8, r6, r4, lsr #26 │ │ │ │ + addseq r4, r2, r0, lsl fp │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r8, r6, ip, lsl #28 │ │ │ │ - umullseq r4, r2, r0, ip │ │ │ │ - @ instruction: 0x00924bf8 │ │ │ │ + strdeq r8, [r6], ip @ │ │ │ │ + addseq r4, r2, r0, lsl #23 │ │ │ │ + addseq r4, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r8, r6, r8, ror #27 │ │ │ │ - @ instruction: 0x00924bd8 │ │ │ │ - @ instruction: 0x00a68dbc │ │ │ │ - @ instruction: 0x00924bb0 │ │ │ │ + ldrdeq r8, [r6], r8 @ │ │ │ │ + addseq r4, r2, r8, asr #21 │ │ │ │ + adceq r8, r6, ip, lsr #25 │ │ │ │ + addseq r4, r2, r0, lsr #21 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 290804 │ │ │ │ ldr ip, [pc, #3828] @ 290808 │ │ │ │ @@ -17626,48 +17626,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x011794f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r7, ip, lsr #6 │ │ │ │ - @ instruction: 0x00a687be │ │ │ │ + adceq r8, r6, lr, lsr #13 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - strdeq r8, [r6], r4 @ │ │ │ │ - addseq r4, r2, r8, ror #7 │ │ │ │ - addseq r4, r2, r0, lsl #8 │ │ │ │ + adceq r8, r6, r4, ror #9 │ │ │ │ + @ instruction: 0x009242d8 │ │ │ │ + @ instruction: 0x009242f0 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r8, r6, sl, lsl r0 │ │ │ │ + adceq r7, r6, sl, lsl #30 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - @ instruction: 0x00a67fb8 │ │ │ │ - addseq r3, r2, r8, lsl #28 │ │ │ │ - addseq r3, r2, r4, lsr #28 │ │ │ │ - adceq r7, r6, r4, lsr #30 │ │ │ │ - @ instruction: 0x00923dbc │ │ │ │ - addseq r3, r2, r0, lsl sp │ │ │ │ + adceq r7, r6, r8, lsr #29 │ │ │ │ + @ instruction: 0x00923cf8 │ │ │ │ + addseq r3, r2, r4, lsl sp │ │ │ │ + adceq r7, r6, r4, lsl lr │ │ │ │ + addseq r3, r2, ip, lsr #25 │ │ │ │ + addseq r3, r2, r0, lsl #24 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - strdeq r7, [r6], r8 @ │ │ │ │ - addseq r3, r2, r0, asr #27 │ │ │ │ - addseq r3, r2, r4, asr #26 │ │ │ │ - adceq r7, r6, ip, asr #29 │ │ │ │ - addseq r3, r2, r0, lsl #27 │ │ │ │ - @ instruction: 0x00923cb8 │ │ │ │ + adceq r7, r6, r8, ror #27 │ │ │ │ + @ instruction: 0x00923cb0 │ │ │ │ + addseq r3, r2, r4, lsr ip │ │ │ │ + @ instruction: 0x00a67dbc │ │ │ │ + addseq r3, r2, r0, ror ip │ │ │ │ + addseq r3, r2, r8, lsr #23 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - umlaleq r7, r6, ip, lr │ │ │ │ - addseq r3, r2, r8, lsl #25 │ │ │ │ + adceq r7, r6, ip, lsl #27 │ │ │ │ + addseq r3, r2, r8, ror fp │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r7, r6, r4, ror lr │ │ │ │ - @ instruction: 0x00923cf8 │ │ │ │ - addseq r3, r2, r0, ror #24 │ │ │ │ + adceq r7, r6, r4, ror #26 │ │ │ │ + addseq r3, r2, r8, ror #23 │ │ │ │ + addseq r3, r2, r0, asr fp │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r7, r6, r0, asr lr │ │ │ │ - addseq r3, r2, r0, asr #24 │ │ │ │ - adceq r7, r6, r4, lsr #28 │ │ │ │ - addseq r3, r2, r8, lsl ip │ │ │ │ + adceq r7, r6, r0, asr #26 │ │ │ │ + addseq r3, r2, r0, lsr fp │ │ │ │ + adceq r7, r6, r4, lsl sp │ │ │ │ + addseq r3, r2, r8, lsl #22 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 2916d4 │ │ │ │ ldr ip, [pc, #3608] @ 2916d8 │ │ │ │ @@ -18573,44 +18573,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r7, r8, asr #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x011783b0 │ │ │ │ - adceq r7, r6, r3, asr #16 │ │ │ │ - adceq r7, r6, r0, asr r5 │ │ │ │ - addseq r3, r2, r4, asr #6 │ │ │ │ - addseq r3, r2, ip, asr r3 │ │ │ │ - adceq r7, r6, fp, lsl #2 │ │ │ │ - adceq r7, r6, r4, ror #1 │ │ │ │ - addseq r2, r2, r4, lsr pc │ │ │ │ - addseq r2, r2, r0, asr pc │ │ │ │ - adceq r7, r6, r4, asr r0 │ │ │ │ - addseq r2, r2, ip, ror #29 │ │ │ │ + adceq r7, r6, r3, lsr r7 │ │ │ │ + adceq r7, r6, r0, asr #8 │ │ │ │ + addseq r3, r2, r4, lsr r2 │ │ │ │ + addseq r3, r2, ip, asr #4 │ │ │ │ + strdeq r6, [r6], fp @ │ │ │ │ + ldrdeq r6, [r6], r4 @ │ │ │ │ + addseq r2, r2, r4, lsr #28 │ │ │ │ addseq r2, r2, r0, asr #28 │ │ │ │ + adceq r6, r6, r4, asr #30 │ │ │ │ + @ instruction: 0x00922ddc │ │ │ │ + addseq r2, r2, r0, lsr sp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r7, r6, r8, lsr #32 │ │ │ │ - @ instruction: 0x00922ef0 │ │ │ │ - addseq r2, r2, r4, ror lr │ │ │ │ - strdeq r6, [r6], ip @ │ │ │ │ - @ instruction: 0x00922eb0 │ │ │ │ - addseq r2, r2, r8, ror #27 │ │ │ │ + adceq r6, r6, r8, lsl pc │ │ │ │ + addseq r2, r2, r0, ror #27 │ │ │ │ + addseq r2, r2, r4, ror #26 │ │ │ │ + adceq r6, r6, ip, ror #29 │ │ │ │ + addseq r2, r2, r0, lsr #27 │ │ │ │ + @ instruction: 0x00922cd8 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r6, r6, ip, asr #31 │ │ │ │ - @ instruction: 0x00922db8 │ │ │ │ + @ instruction: 0x00a66ebc │ │ │ │ + addseq r2, r2, r8, lsr #25 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r6, r6, r4, lsr #31 │ │ │ │ - addseq r2, r2, r8, lsr #28 │ │ │ │ - umullseq r2, r2, r0, sp @ │ │ │ │ + umlaleq r6, r6, r4, lr @ │ │ │ │ + addseq r2, r2, r8, lsl sp │ │ │ │ + addseq r2, r2, r0, lsl #25 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r6, r6, r0, lsl #31 │ │ │ │ - addseq r2, r2, r0, ror sp │ │ │ │ - adceq r6, r6, r4, asr pc │ │ │ │ - addseq r2, r2, r8, asr #26 │ │ │ │ + adceq r6, r6, r0, ror lr │ │ │ │ + addseq r2, r2, r0, ror #24 │ │ │ │ + adceq r6, r6, r4, asr #28 │ │ │ │ + addseq r2, r2, r8, lsr ip │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 2918f4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -18705,22 +18705,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 291914 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r6, r6, r0, lsr #29 │ │ │ │ - adceq r6, r6, r4, ror ip │ │ │ │ + umlaleq r6, r6, r0, sp @ │ │ │ │ + adceq r6, r6, r4, ror #22 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - adceq r6, r6, r0, asr #26 │ │ │ │ - addseq r2, r2, ip, lsl ip │ │ │ │ + adceq r6, r6, r0, lsr ip │ │ │ │ + addseq r2, r2, ip, lsl #22 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -19739,51 +19739,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 291eac │ │ │ │ tsteq r7, ip, lsr #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r7, r4, lsr #4 │ │ │ │ - adceq r6, r6, r6, asr r5 │ │ │ │ + adceq r6, r6, r6, asr #8 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r5, r6, sl, asr #15 │ │ │ │ + @ instruction: 0x00a656ba │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - adceq r5, r6, r8, lsr #13 │ │ │ │ - @ instruction: 0x009214f8 │ │ │ │ - addseq r1, r2, r4, lsl r5 │ │ │ │ + umlaleq r5, r6, r8, r5 │ │ │ │ + addseq r1, r2, r8, ror #7 │ │ │ │ + addseq r1, r2, r4, lsl #8 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r5, r6, r0, lsl #9 │ │ │ │ - addseq r1, r2, ip, ror #4 │ │ │ │ + adceq r5, r6, r0, ror r3 │ │ │ │ + addseq r1, r2, ip, asr r1 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r5, r6, r8, asr r4 │ │ │ │ - @ instruction: 0x009212dc │ │ │ │ - addseq r1, r2, r4, asr #4 │ │ │ │ + adceq r5, r6, r8, asr #6 │ │ │ │ + addseq r1, r2, ip, asr #3 │ │ │ │ + addseq r1, r2, r4, lsr r1 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r5, r6, r0, lsr r4 │ │ │ │ - @ instruction: 0x009212f8 │ │ │ │ - addseq r1, r2, ip, ror r2 │ │ │ │ - adceq r5, r6, r4, lsl #8 │ │ │ │ - @ instruction: 0x009212b8 │ │ │ │ - @ instruction: 0x009211f0 │ │ │ │ + adceq r5, r6, r0, lsr #6 │ │ │ │ + addseq r1, r2, r8, ror #3 │ │ │ │ + addseq r1, r2, ip, ror #2 │ │ │ │ + strdeq r5, [r6], r4 @ │ │ │ │ + addseq r1, r2, r8, lsr #3 │ │ │ │ + addseq r1, r2, r0, ror #1 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - ldrdeq r5, [r6], ip @ │ │ │ │ - addseq r1, r2, r4, ror r2 │ │ │ │ - addseq r1, r2, r8, asr #3 │ │ │ │ + adceq r5, r6, ip, asr #5 │ │ │ │ + addseq r1, r2, r4, ror #2 │ │ │ │ + ldrheq r1, [r2], r8 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - @ instruction: 0x00a653b4 │ │ │ │ - addseq r1, r2, r0, lsr #3 │ │ │ │ + adceq r5, r6, r4, lsr #5 │ │ │ │ + umullseq r1, r2, r0, r0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - umlaleq r5, r6, r0, r3 │ │ │ │ - addseq r1, r2, r0, lsl #3 │ │ │ │ - adceq r5, r6, r8, ror #6 │ │ │ │ - addseq r1, r2, ip, asr r1 │ │ │ │ - addseq r1, r2, r4, ror r1 │ │ │ │ + adceq r5, r6, r0, lsl #5 │ │ │ │ + addseq r1, r2, r0, ror r0 │ │ │ │ + adceq r5, r6, r8, asr r2 │ │ │ │ + addseq r1, r2, ip, asr #32 │ │ │ │ + addseq r1, r2, r4, rrx │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 292f88 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 292dac │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -20450,15 +20450,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -20478,15 +20478,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 29359c │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -21205,38 +21205,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 294064 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r7, r0, lsl fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r4, [r6], fp @ │ │ │ │ + adceq r4, r6, fp, ror #27 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x01175790 │ │ │ │ - umlaleq r4, r6, r4, ip │ │ │ │ - addseq r0, r2, r8, lsl #23 │ │ │ │ - addseq r0, r2, r0, lsl #21 │ │ │ │ + adceq r4, r6, r4, lsl #23 │ │ │ │ + addseq r0, r2, r8, ror sl │ │ │ │ + addseq r0, r2, r0, ror r9 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r4, r6, ip, ror #23 │ │ │ │ - addseq r0, r2, r0, ror #19 │ │ │ │ - @ instruction: 0x009209f8 │ │ │ │ - strdeq r4, [r6], fp @ │ │ │ │ - umlaleq r4, r6, r4, r7 │ │ │ │ - addseq r0, r2, r4, ror #11 │ │ │ │ - addseq r0, r2, r0, lsl #12 │ │ │ │ - @ instruction: 0x00a646bc │ │ │ │ - addseq r0, r2, r8, lsr #9 │ │ │ │ + ldrdeq r4, [r6], ip @ │ │ │ │ + @ instruction: 0x009208d0 │ │ │ │ + addseq r0, r2, r8, ror #17 │ │ │ │ + adceq r4, r6, fp, ror #13 │ │ │ │ + adceq r4, r6, r4, lsl #13 │ │ │ │ + @ instruction: 0x009204d4 │ │ │ │ + @ instruction: 0x009204f0 │ │ │ │ + adceq r4, r6, ip, lsr #11 │ │ │ │ + umullseq r0, r2, r8, r3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r4, r6, r0, lsl #13 │ │ │ │ - addseq r0, r2, r8, asr #10 │ │ │ │ - addseq r0, r2, ip, asr #9 │ │ │ │ - adceq r4, r6, r8, asr r6 │ │ │ │ - addseq r0, r2, r8, asr #8 │ │ │ │ - adceq r4, r6, ip, lsr #12 │ │ │ │ - addseq r0, r2, r0, lsr #8 │ │ │ │ + adceq r4, r6, r0, ror r5 │ │ │ │ + addseq r0, r2, r8, lsr r4 │ │ │ │ + @ instruction: 0x009203bc │ │ │ │ + adceq r4, r6, r8, asr #10 │ │ │ │ + addseq r0, r2, r8, lsr r3 │ │ │ │ + adceq r4, r6, ip, lsl r5 │ │ │ │ + addseq r0, r2, r0, lsl r3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 294e84 │ │ │ │ ldr ip, [pc, #3588] @ 294e88 │ │ │ │ @@ -21331,15 +21331,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -21359,15 +21359,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 294360 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -22136,42 +22136,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r7, r4, lsl #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r4, r6, r4, asr #2 │ │ │ │ + adceq r4, r6, r4, lsr r0 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x011749b8 │ │ │ │ - adceq r3, r6, r8, ror #30 │ │ │ │ - addseq pc, r1, ip, asr sp @ │ │ │ │ - addseq pc, r1, r4, ror sp @ │ │ │ │ + adceq r3, r6, r8, asr lr │ │ │ │ + addseq pc, r1, ip, asr #24 │ │ │ │ + addseq pc, r1, r4, ror #24 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r3, r6, r0, asr #28 │ │ │ │ - addseq pc, r1, r4, lsr sp @ │ │ │ │ - addseq pc, r1, ip, lsr #24 │ │ │ │ + adceq r3, r6, r0, lsr sp │ │ │ │ + addseq pc, r1, r4, lsr #24 │ │ │ │ + addseq pc, r1, ip, lsl fp @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r3, r6, ip, asr #19 │ │ │ │ + @ instruction: 0x00a638bc │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq r3, r6, r0, lsl r9 │ │ │ │ - addseq pc, r1, r0, ror #14 │ │ │ │ - addseq pc, r1, ip, ror r7 @ │ │ │ │ - adceq r3, r6, r8, lsr r8 │ │ │ │ - addseq pc, r1, r4, lsr #12 │ │ │ │ + adceq r3, r6, r0, lsl #16 │ │ │ │ + addseq pc, r1, r0, asr r6 @ │ │ │ │ + addseq pc, r1, ip, ror #12 │ │ │ │ + adceq r3, r6, r8, lsr #14 │ │ │ │ + addseq pc, r1, r4, lsl r5 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq r3, [r6], r8 @ │ │ │ │ - addseq pc, r1, r0, asr #13 │ │ │ │ - addseq pc, r1, r4, asr #12 │ │ │ │ - ldrdeq r3, [r6], r0 @ │ │ │ │ - addseq pc, r1, r0, asr #11 │ │ │ │ - adceq r3, r6, r4, lsr #15 │ │ │ │ - umullseq pc, r1, r8, r5 @ │ │ │ │ + adceq r3, r6, r8, ror #13 │ │ │ │ + @ instruction: 0x0091f5b0 │ │ │ │ + addseq pc, r1, r4, lsr r5 @ │ │ │ │ + adceq r3, r6, r0, asr #13 │ │ │ │ + @ instruction: 0x0091f4b0 │ │ │ │ + umlaleq r3, r6, r4, r6 │ │ │ │ + addseq pc, r1, r8, lsl #9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -22352,23 +22352,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 295210 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [r6], sp @ │ │ │ │ + adceq r3, r6, sp, asr #7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - adceq r3, r6, ip, asr r4 │ │ │ │ - addseq pc, r1, r0, asr r2 @ │ │ │ │ + adceq r3, r6, ip, asr #6 │ │ │ │ + addseq pc, r1, r0, asr #2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r3, r6, r0, asr #8 │ │ │ │ - umullseq pc, r1, r0, r2 @ │ │ │ │ - addseq pc, r1, ip, lsr #5 │ │ │ │ + adceq r3, r6, r0, lsr r3 │ │ │ │ + addseq pc, r1, r0, lsl #3 │ │ │ │ + umullseq pc, r1, ip, r1 @ │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 295324 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 2952ec │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -22429,18 +22429,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 295334 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r3, r6, r9, lsl r2 │ │ │ │ + adceq r3, r6, r9, lsl #2 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - adceq r3, r6, r0, lsl r3 │ │ │ │ - addseq pc, r1, ip, ror #3 │ │ │ │ + adceq r3, r6, r0, lsl #4 │ │ │ │ + ldrsbeq pc, [r1], ip @ │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 2955cc │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -22600,21 +22600,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2955ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r3, r6, pc, ror r0 │ │ │ │ - adceq r3, r6, r5, asr #32 │ │ │ │ - adceq r3, r6, ip, lsl #1 │ │ │ │ - addseq lr, r1, r8, ror lr │ │ │ │ + adceq r2, r6, pc, ror #30 │ │ │ │ + adceq r2, r6, r5, lsr pc │ │ │ │ + adceq r2, r6, ip, ror pc │ │ │ │ + addseq lr, r1, r8, ror #26 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - adceq r3, r6, r8, rrx │ │ │ │ - addseq lr, r1, r4, asr lr │ │ │ │ + adceq r2, r6, r8, asr pc │ │ │ │ + addseq lr, r1, r4, asr #26 │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -22710,19 +22710,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r2, r6, r3, lsr lr │ │ │ │ + adceq r2, r6, r3, lsr #26 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq r2, r6, ip, lsr #29 │ │ │ │ - umullseq lr, r1, ip, ip │ │ │ │ + umlaleq r2, r6, ip, sp │ │ │ │ + addseq lr, r1, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 295970 │ │ │ │ @@ -22832,19 +22832,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 295984 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - umlaleq r2, r6, r5, ip │ │ │ │ + adceq r2, r6, r5, lsl #23 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq r2, r6, r4, asr #25 │ │ │ │ - @ instruction: 0x0091eab0 │ │ │ │ + @ instruction: 0x00a62bb4 │ │ │ │ + addseq lr, r1, r0, lsr #19 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -22926,19 +22926,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 295afc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r2, r6, fp, lsr #21 │ │ │ │ + umlaleq r2, r6, fp, r9 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq r2, r6, ip, asr #22 │ │ │ │ - addseq lr, r1, r8, lsr r9 │ │ │ │ + adceq r2, r6, ip, lsr sl │ │ │ │ + addseq lr, r1, r8, lsr #16 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -23160,17 +23160,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 295b48 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 295cd4 │ │ │ │ - adceq r2, r6, ip, lsl #17 │ │ │ │ - umullseq lr, r1, ip, r7 │ │ │ │ - addseq lr, r1, r8, ror r6 │ │ │ │ + adceq r2, r6, ip, ror r7 │ │ │ │ + addseq lr, r1, ip, lsl #13 │ │ │ │ + addseq lr, r1, r8, ror #10 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -23394,17 +23394,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 295ee8 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 296074 │ │ │ │ - adceq r2, r6, ip, ror #9 │ │ │ │ - @ instruction: 0x0091e3fc │ │ │ │ - @ instruction: 0x0091e2d8 │ │ │ │ + ldrdeq r2, [r6], ip @ │ │ │ │ + addseq lr, r1, ip, ror #5 │ │ │ │ + addseq lr, r1, r8, asr #3 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -23652,17 +23652,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 2962b0 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 296458 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r2, r6, r8, lsl #2 │ │ │ │ - addseq lr, r1, r8, lsl r0 │ │ │ │ - @ instruction: 0x0091def4 │ │ │ │ + strdeq r1, [r6], r8 @ │ │ │ │ + addseq sp, r1, r8, lsl #30 │ │ │ │ + addseq sp, r1, r4, ror #27 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -23885,17 +23885,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 296698 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 296820 │ │ │ │ - adceq r1, r6, r0, asr #26 │ │ │ │ - addseq sp, r1, r0, asr ip │ │ │ │ - addseq sp, r1, ip, lsr #22 │ │ │ │ + adceq r1, r6, r0, lsr ip │ │ │ │ + addseq sp, r1, r0, asr #22 │ │ │ │ + addseq sp, r1, ip, lsl sl │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -24304,17 +24304,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 296f20 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 296c78 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - umlaleq r1, r6, r4, r8 │ │ │ │ - addseq sp, r1, r4, lsr #15 │ │ │ │ - addseq sp, r1, r0, lsl #13 │ │ │ │ + adceq r1, r6, r4, lsl #15 │ │ │ │ + umullseq sp, r1, r4, r6 │ │ │ │ + addseq sp, r1, r0, ror r5 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -24533,22 +24533,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 297420 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 297424 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r1, r6, r4, lsr #10 │ │ │ │ - adceq r1, r6, r1, asr #5 │ │ │ │ + adceq r1, r6, r4, lsl r4 │ │ │ │ + @ instruction: 0x00a611b1 │ │ │ │ svcvc 0x00800000 │ │ │ │ - adceq r1, r6, r8, ror r2 │ │ │ │ - addseq sp, r1, r8, asr #1 │ │ │ │ - addseq sp, r1, r4, ror #1 │ │ │ │ - adceq r1, r6, r4, lsr #4 │ │ │ │ - addseq sp, r1, r8, lsl r0 │ │ │ │ + adceq r1, r6, r8, ror #2 │ │ │ │ + @ instruction: 0x0091cfb8 │ │ │ │ + @ instruction: 0x0091cfd4 │ │ │ │ + adceq r1, r6, r4, lsl r1 │ │ │ │ + addseq ip, r1, r8, lsl #30 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 297f08 │ │ │ │ @@ -24622,15 +24622,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 29764c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -25240,38 +25240,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 297f70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x011719b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r0, r6, r1, lr │ │ │ │ + adceq r0, r6, r1, lsl #27 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, r0, ror #13 │ │ │ │ - umlaleq r0, r6, r4, fp │ │ │ │ - addseq ip, r1, r8, lsl #19 │ │ │ │ - addseq ip, r1, r0, lsr #19 │ │ │ │ - adceq r0, r6, r9, lsr r8 │ │ │ │ - @ instruction: 0x00a608b8 │ │ │ │ - addseq ip, r1, r8, lsr #13 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r0, r6, r8, asr #16 │ │ │ │ - umullseq ip, r1, r8, r6 │ │ │ │ - @ instruction: 0x0091c6b4 │ │ │ │ - adceq r0, r6, ip, lsr #15 │ │ │ │ - @ instruction: 0x0091c6d8 │ │ │ │ + adceq r0, r6, r4, lsl #21 │ │ │ │ + addseq ip, r1, r8, ror r8 │ │ │ │ + umullseq ip, r1, r0, r8 │ │ │ │ + adceq r0, r6, r9, lsr #14 │ │ │ │ + adceq r0, r6, r8, lsr #15 │ │ │ │ umullseq ip, r1, r8, r5 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + adceq r0, r6, r8, lsr r7 │ │ │ │ + addseq ip, r1, r8, lsl #11 │ │ │ │ + addseq ip, r1, r4, lsr #11 │ │ │ │ + umlaleq r0, r6, ip, r6 │ │ │ │ + addseq ip, r1, r8, asr #11 │ │ │ │ + addseq ip, r1, r8, lsl #9 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r0, r6, r4, lsl #15 │ │ │ │ - addseq ip, r1, ip, asr #12 │ │ │ │ - @ instruction: 0x0091c5d0 │ │ │ │ - adceq r0, r6, ip, asr #14 │ │ │ │ + adceq r0, r6, r4, ror r6 │ │ │ │ addseq ip, r1, ip, lsr r5 │ │ │ │ - adceq r0, r6, r0, lsr #14 │ │ │ │ - addseq ip, r1, r4, lsl r5 │ │ │ │ + addseq ip, r1, r0, asr #9 │ │ │ │ + adceq r0, r6, ip, lsr r6 │ │ │ │ + addseq ip, r1, ip, lsr #8 │ │ │ │ + adceq r0, r6, r0, lsl r6 │ │ │ │ + addseq ip, r1, r4, lsl #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 298b50 │ │ │ │ ldr ip, [pc, #3012] @ 298b54 │ │ │ │ @@ -25354,15 +25354,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 2981cc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -26027,42 +26027,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r7, r8, ror lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r0, r6, lr, lsr #6 │ │ │ │ + adceq r0, r6, lr, lsl r2 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r7, ip, asr #22 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq pc, r5, r4, lsr #31 │ │ │ │ - umullseq fp, r1, r8, sp │ │ │ │ - @ instruction: 0x0091bdb0 │ │ │ │ - adceq pc, r5, r6, lsr #24 │ │ │ │ - adceq pc, r5, r8, lsl #25 │ │ │ │ - addseq fp, r1, r8, ror sl │ │ │ │ + umlaleq pc, r5, r4, lr @ │ │ │ │ + addseq fp, r1, r8, lsl #25 │ │ │ │ + addseq fp, r1, r0, lsr #25 │ │ │ │ + adceq pc, r5, r6, lsl fp @ │ │ │ │ + adceq pc, r5, r8, ror fp @ │ │ │ │ + addseq fp, r1, r8, ror #18 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq pc, r5, r8, lsl #24 │ │ │ │ - addseq fp, r1, r8, asr sl │ │ │ │ - addseq fp, r1, r4, ror sl │ │ │ │ - adceq pc, r5, r4, ror #22 │ │ │ │ - umullseq fp, r1, r0, sl │ │ │ │ - addseq fp, r1, r0, asr r9 │ │ │ │ + strdeq pc, [r5], r8 @ │ │ │ │ + addseq fp, r1, r8, asr #18 │ │ │ │ + addseq fp, r1, r4, ror #18 │ │ │ │ + adceq pc, r5, r4, asr sl @ │ │ │ │ + addseq fp, r1, r0, lsl #19 │ │ │ │ + addseq fp, r1, r0, asr #16 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq pc, r5, ip, lsr fp @ │ │ │ │ - addseq fp, r1, r4, lsl #20 │ │ │ │ - addseq fp, r1, r8, lsl #19 │ │ │ │ - adceq pc, r5, r4, lsl #22 │ │ │ │ + adceq pc, r5, ip, lsr #20 │ │ │ │ @ instruction: 0x0091b8f4 │ │ │ │ - ldrdeq pc, [r5], r8 @ │ │ │ │ - addseq fp, r1, ip, asr #17 │ │ │ │ + addseq fp, r1, r8, ror r8 │ │ │ │ + strdeq pc, [r5], r4 @ │ │ │ │ + addseq fp, r1, r4, ror #15 │ │ │ │ + adceq pc, r5, r8, asr #19 │ │ │ │ + @ instruction: 0x0091b7bc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -26127,30 +26127,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -26389,24 +26389,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r7, ip, lsl #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - umlaleq pc, r5, r0, r9 @ │ │ │ │ - @ instruction: 0x00a5f6b7 │ │ │ │ + adceq pc, r5, r0, lsl #17 │ │ │ │ + adceq pc, r5, r7, lsr #11 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tstpeq r6, ip, lsl #31 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - umlaleq pc, r5, ip, r5 @ │ │ │ │ - addseq fp, r1, ip, ror #7 │ │ │ │ - addseq fp, r1, r8, lsl #8 │ │ │ │ - adceq pc, r5, r0, lsr r5 @ │ │ │ │ - addseq fp, r1, r4, lsr #6 │ │ │ │ + adceq pc, r5, ip, lsl #9 │ │ │ │ + @ instruction: 0x0091b2dc │ │ │ │ + @ instruction: 0x0091b2f8 │ │ │ │ + adceq pc, r5, r0, lsr #8 │ │ │ │ + addseq fp, r1, r4, lsl r2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 299170 │ │ │ │ ldr ip, [pc, #40] @ 299174 │ │ │ │ @@ -26416,17 +26416,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq pc, r5, r8, asr #9 │ │ │ │ - umullseq fp, r1, r0, r3 │ │ │ │ - addseq fp, r1, r4, lsl r3 │ │ │ │ + @ instruction: 0x00a5f3b8 │ │ │ │ + addseq fp, r1, r0, lsl #5 │ │ │ │ + addseq fp, r1, r4, lsl #4 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -26887,20 +26887,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 2998e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq lr, r5, r0, asr lr │ │ │ │ - addseq sl, r1, r0, ror #26 │ │ │ │ - addseq sl, r1, ip, lsr ip │ │ │ │ + adceq lr, r5, r0, asr #26 │ │ │ │ + addseq sl, r1, r0, asr ip │ │ │ │ + addseq sl, r1, ip, lsr #22 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - adceq lr, r5, ip, ror #26 │ │ │ │ - addseq sl, r1, r8, asr #24 │ │ │ │ + adceq lr, r5, ip, asr ip │ │ │ │ + addseq sl, r1, r8, lsr fp │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -27856,64 +27856,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 29a06c │ │ │ │ @ instruction: 0x0116f4fc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r6, r8, lsr #5 @ p-variant is OBSOLETE │ │ │ │ - adceq lr, r5, r0, ror #19 │ │ │ │ - adceq lr, r5, r8, lsl #12 │ │ │ │ - adceq lr, r5, r4, ror #11 │ │ │ │ - adceq lr, r5, r8, lsr #14 │ │ │ │ - adceq lr, r5, r4, lsl #14 │ │ │ │ - adceq lr, r5, ip, lsl #11 │ │ │ │ - umlaleq lr, r5, ip, r3 │ │ │ │ + ldrdeq lr, [r5], r0 @ │ │ │ │ + strdeq lr, [r5], r8 @ │ │ │ │ + ldrdeq lr, [r5], r4 @ │ │ │ │ + adceq lr, r5, r8, lsl r6 │ │ │ │ + strdeq lr, [r5], r4 @ │ │ │ │ + adceq lr, r5, ip, ror r4 │ │ │ │ + adceq lr, r5, ip, lsl #5 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - adceq lr, r5, r0, lsl #3 │ │ │ │ - adceq lr, r5, ip, lsl #2 │ │ │ │ - adceq sp, r5, r4, lsl sp │ │ │ │ - adceq sp, r5, r4, lsr ip │ │ │ │ - addseq r9, r1, r8, lsr #20 │ │ │ │ - addseq r9, r1, r0, asr #20 │ │ │ │ + adceq lr, r5, r0, ror r0 │ │ │ │ + strdeq sp, [r5], ip @ │ │ │ │ + adceq sp, r5, r4, lsl #24 │ │ │ │ + adceq sp, r5, r4, lsr #22 │ │ │ │ + addseq r9, r1, r8, lsl r9 │ │ │ │ + addseq r9, r1, r0, lsr r9 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - adceq sp, r5, r4, lsr #16 │ │ │ │ + adceq sp, r5, r4, lsl r7 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x00a5d3bc │ │ │ │ - addseq r9, r1, ip, lsl #4 │ │ │ │ - addseq r9, r1, r8, lsr #4 │ │ │ │ - adceq sp, r5, ip, lsr #2 │ │ │ │ - addseq r9, r1, ip │ │ │ │ + adceq sp, r5, ip, lsr #5 │ │ │ │ + ldrsheq r9, [r1], ip │ │ │ │ + addseq r9, r1, r8, lsl r1 │ │ │ │ + adceq sp, r5, ip, lsl r0 │ │ │ │ + @ instruction: 0x00918efc │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - adceq sp, r5, r0 │ │ │ │ - addseq r8, r1, r4, lsl #29 │ │ │ │ - addseq r8, r1, ip, ror #27 │ │ │ │ + strdeq ip, [r5], r0 @ │ │ │ │ + addseq r8, r1, r4, ror sp │ │ │ │ + @ instruction: 0x00918cdc │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrdeq ip, [r5], r8 @ │ │ │ │ - addseq r8, r1, r0, lsr #29 │ │ │ │ - addseq r8, r1, r4, lsr #28 │ │ │ │ - adceq ip, r5, ip, lsr #31 │ │ │ │ - addseq r8, r1, r0, ror #28 │ │ │ │ - umullseq r8, r1, r8, sp │ │ │ │ + adceq ip, r5, r8, asr #29 │ │ │ │ + umullseq r8, r1, r0, sp │ │ │ │ + addseq r8, r1, r4, lsl sp │ │ │ │ + umlaleq ip, r5, ip, lr │ │ │ │ + addseq r8, r1, r0, asr sp │ │ │ │ + addseq r8, r1, r8, lsl #25 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq ip, r5, r4, lsl #31 │ │ │ │ - addseq r8, r1, ip, lsl lr │ │ │ │ - addseq r8, r1, r0, ror sp │ │ │ │ + adceq ip, r5, r4, ror lr │ │ │ │ + addseq r8, r1, ip, lsl #26 │ │ │ │ + addseq r8, r1, r0, ror #24 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq ip, r5, ip, lsr pc │ │ │ │ - addseq r8, r1, r0, lsr sp │ │ │ │ - addseq r8, r1, r8, asr #26 │ │ │ │ - adceq ip, r5, ip, lsl pc │ │ │ │ - addseq r8, r1, r8, lsl #26 │ │ │ │ - strdeq ip, [r5], r8 @ │ │ │ │ - @ instruction: 0x00918dd4 │ │ │ │ - andeq r0, r0, r3, asr r7 │ │ │ │ - ldrdeq ip, [r5], r4 @ │ │ │ │ + adceq ip, r5, ip, lsr #28 │ │ │ │ + addseq r8, r1, r0, lsr #24 │ │ │ │ + addseq r8, r1, r8, lsr ip │ │ │ │ + adceq ip, r5, ip, lsl #28 │ │ │ │ + @ instruction: 0x00918bf8 │ │ │ │ + adceq ip, r5, r8, ror #27 │ │ │ │ addseq r8, r1, r4, asr #25 │ │ │ │ - adceq ip, r5, r8, lsr #29 │ │ │ │ - umullseq r8, r1, ip, ip │ │ │ │ + andeq r0, r0, r3, asr r7 │ │ │ │ + adceq ip, r5, r4, asr #27 │ │ │ │ + @ instruction: 0x00918bb4 │ │ │ │ + umlaleq ip, r5, r8, sp │ │ │ │ + addseq r8, r1, ip, lsl #23 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29b2e0 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -29172,17 +29172,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29bc8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq ip, r5, r4, ror #20 │ │ │ │ - @ instruction: 0x00a5c9b8 │ │ │ │ - umullseq r8, r1, r4, r8 │ │ │ │ + adceq ip, r5, r4, asr r9 │ │ │ │ + adceq ip, r5, r8, lsr #17 │ │ │ │ + addseq r8, r1, r4, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 29bd38 │ │ │ │ @@ -29446,17 +29446,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 29c0d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq ip, r5, r8, ror #10 │ │ │ │ - @ instruction: 0x009183b8 │ │ │ │ - @ instruction: 0x009183d4 │ │ │ │ + adceq ip, r5, r8, asr r4 │ │ │ │ + addseq r8, r1, r8, lsr #5 │ │ │ │ + addseq r8, r1, r4, asr #5 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 29c128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -29510,16 +29510,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 299130 │ │ │ │ - adceq ip, r5, r0, ror r4 │ │ │ │ - addseq r8, r1, r0, ror #4 │ │ │ │ + adceq ip, r5, r0, ror #6 │ │ │ │ + addseq r8, r1, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -29652,17 +29652,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - umlaleq ip, r5, sp, r2 │ │ │ │ - adceq ip, r5, r4, lsr r2 │ │ │ │ - addseq r8, r1, r4, lsr #32 │ │ │ │ + adceq ip, r5, sp, lsl #3 │ │ │ │ + adceq ip, r5, r4, lsr #2 │ │ │ │ + addseq r7, r1, r4, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -29838,21 +29838,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29c704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - strdeq fp, [r5], r0 @ │ │ │ │ - addseq r7, r1, r0, ror #27 │ │ │ │ + adceq fp, r5, r0, ror #29 │ │ │ │ + @ instruction: 0x00917cd0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - adceq fp, r5, r0, asr pc │ │ │ │ - addseq r7, r1, ip, lsr sp │ │ │ │ + adceq fp, r5, r0, asr #28 │ │ │ │ + addseq r7, r1, ip, lsr #24 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -29946,23 +29946,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 29c8a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -29987,15 +29987,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 29c944 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -30006,21 +30006,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -30121,23 +30121,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 29cb5c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -30166,15 +30166,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 29d018 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 29d010 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -30195,24 +30195,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -30655,17 +30655,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 29cfbc │ │ │ │ @ instruction: 0x0116c6d4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r0, asr #28 │ │ │ │ - adceq fp, r5, r8, ror r4 │ │ │ │ - addseq r7, r1, r0, asr #7 │ │ │ │ - addseq r7, r1, r4, ror #4 │ │ │ │ + adceq fp, r5, r8, ror #6 │ │ │ │ + @ instruction: 0x009172b0 │ │ │ │ + addseq r7, r1, r4, asr r1 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ tsteq r6, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -30961,21 +30961,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 29d890 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq fp, r5, sl, rrx │ │ │ │ - adceq fp, r5, r8, lsr #32 │ │ │ │ - adceq sl, r5, r4, ror #27 │ │ │ │ - @ instruction: 0x00916bd0 │ │ │ │ + adceq sl, r5, sl, asr pc │ │ │ │ + adceq sl, r5, r8, lsl pc │ │ │ │ + ldrdeq sl, [r5], r4 @ │ │ │ │ + addseq r6, r1, r0, asr #21 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - adceq sl, r5, r0, asr #27 │ │ │ │ - addseq r6, r1, ip, lsr #23 │ │ │ │ + @ instruction: 0x00a5acb0 │ │ │ │ + umullseq r6, r1, ip, sl │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 29da30 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -31072,19 +31072,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq sl, r5, r6, lsl ip │ │ │ │ + adceq sl, r5, r6, lsl #22 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq sl, r5, r8, lsl #24 │ │ │ │ - @ instruction: 0x009169f4 │ │ │ │ + strdeq sl, [r5], r8 @ │ │ │ │ + addseq r6, r1, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 29dbb0 │ │ │ │ @@ -31168,19 +31168,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 29dbc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq sl, r5, r8, ror #20 │ │ │ │ + adceq sl, r5, r8, asr r9 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq sl, r5, r8, lsl #21 │ │ │ │ - addseq r6, r1, r0, ror r8 │ │ │ │ + adceq sl, r5, r8, ror r9 │ │ │ │ + addseq r6, r1, r0, ror #14 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -31363,21 +31363,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r6, r4, lsl #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sl, r5, r4, ror #19 │ │ │ │ - adceq sl, r5, sl, asr r8 │ │ │ │ + ldrdeq sl, [r5], r4 @ │ │ │ │ + adceq sl, r5, sl, asr #14 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ tsteq r6, r0, lsl #1 │ │ │ │ - adceq sl, r5, r0, lsl #15 │ │ │ │ - addseq r6, r1, r0, ror #12 │ │ │ │ + adceq sl, r5, r0, ror r6 │ │ │ │ + addseq r6, r1, r0, asr r5 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -31542,21 +31542,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 29e1a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x0116aef4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq sl, [r5], r4 @ │ │ │ │ - adceq sl, r5, r0, asr r5 │ │ │ │ + adceq sl, r5, r4, asr #11 │ │ │ │ + adceq sl, r5, r0, asr #8 │ │ │ │ andeq r1, r0, r1 │ │ │ │ tsteq r6, r0, ror sp │ │ │ │ andeq r2, r0, r1 │ │ │ │ - @ instruction: 0x00a5a4b8 │ │ │ │ - umullseq r6, r1, r0, r3 │ │ │ │ + adceq sl, r5, r8, lsr #7 │ │ │ │ + addseq r6, r1, r0, lsl #5 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -32087,20 +32087,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 29ea24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - ldrdeq sl, [r5], lr @ │ │ │ │ - adceq r9, r5, r8, asr #24 │ │ │ │ - addseq r5, r1, ip, lsr sl │ │ │ │ - addseq r5, r1, r4, asr sl │ │ │ │ - adceq r9, r5, r8, lsr #24 │ │ │ │ - addseq r5, r1, r4, lsl sl │ │ │ │ + adceq sl, r5, lr, asr #3 │ │ │ │ + adceq r9, r5, r8, lsr fp │ │ │ │ + addseq r5, r1, ip, lsr #18 │ │ │ │ + addseq r5, r1, r4, asr #18 │ │ │ │ + adceq r9, r5, r8, lsl fp │ │ │ │ + addseq r5, r1, r4, lsl #18 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 29ec40 │ │ │ │ @@ -32230,22 +32230,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29ec68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x0116a3b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r5, r6, lsl #21 │ │ │ │ - adceq r9, r5, r4, lsl #23 │ │ │ │ + adceq r9, r5, r6, ror r9 │ │ │ │ + adceq r9, r5, r4, ror sl │ │ │ │ tsteq r6, r0, lsr #6 │ │ │ │ - strdeq r9, [r5], r4 @ │ │ │ │ - adceq r9, r5, r4, lsl #21 │ │ │ │ - adceq r9, r5, ip, asr sl │ │ │ │ - strdeq r9, [r5], r4 @ │ │ │ │ - @ instruction: 0x009158d0 │ │ │ │ + adceq r9, r5, r4, ror #19 │ │ │ │ + adceq r9, r5, r4, ror r9 │ │ │ │ + adceq r9, r5, ip, asr #18 │ │ │ │ + adceq r9, r5, r4, ror #17 │ │ │ │ + addseq r5, r1, r0, asr #15 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -32339,19 +32339,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 29ee10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r9, r5, r0, ror r9 │ │ │ │ + adceq r9, r5, r0, ror #16 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r9, r5, r8, lsr r8 │ │ │ │ - addseq r5, r1, r4, lsr #12 │ │ │ │ + adceq r9, r5, r8, lsr #14 │ │ │ │ + addseq r5, r1, r4, lsl r5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -32454,19 +32454,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 29efd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlaleq r9, r5, r8, r6 │ │ │ │ - addseq r5, r1, r4, lsl #9 │ │ │ │ - adceq r9, r5, r8, ror #12 │ │ │ │ - @ instruction: 0x009154b8 │ │ │ │ - @ instruction: 0x009154d4 │ │ │ │ + adceq r9, r5, r8, lsl #11 │ │ │ │ + addseq r5, r1, r4, ror r3 │ │ │ │ + adceq r9, r5, r8, asr r5 │ │ │ │ + addseq r5, r1, r8, lsr #7 │ │ │ │ + addseq r5, r1, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -32617,20 +32617,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r9, r5, ip, asr #9 │ │ │ │ - adceq r9, r5, r0, lsl #8 │ │ │ │ - addseq r5, r1, r0, asr r2 │ │ │ │ - addseq r5, r1, ip, ror #4 │ │ │ │ - adceq r9, r5, r0, ror #7 │ │ │ │ - @ instruction: 0x009151d0 │ │ │ │ + @ instruction: 0x00a593bc │ │ │ │ + strdeq r9, [r5], r0 @ │ │ │ │ + addseq r5, r1, r0, asr #2 │ │ │ │ + addseq r5, r1, ip, asr r1 │ │ │ │ + ldrdeq r9, [r5], r0 @ │ │ │ │ + addseq r5, r1, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -32781,29 +32781,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 29f51c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r9, r5, r8, asr #3 │ │ │ │ - addseq r5, r1, ip, asr #32 │ │ │ │ - @ instruction: 0x00914fb4 │ │ │ │ + strheq r9, [r5], r8 @ │ │ │ │ + addseq r4, r1, ip, lsr pc │ │ │ │ + addseq r4, r1, r4, lsr #29 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r9, r5, r0, lsr #3 │ │ │ │ - addseq r5, r1, r8, lsr r0 │ │ │ │ - addseq r4, r1, ip, lsl #31 │ │ │ │ + umlaleq r9, r5, r0, r0 │ │ │ │ + addseq r4, r1, r8, lsr #30 │ │ │ │ + addseq r4, r1, ip, ror lr │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r9, r5, r4, ror r1 │ │ │ │ - addseq r5, r1, r8, lsr #32 │ │ │ │ - addseq r4, r1, r0, ror #30 │ │ │ │ + adceq r9, r5, r4, rrx │ │ │ │ + addseq r4, r1, r8, lsl pc │ │ │ │ + addseq r4, r1, r0, asr lr │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r9, r5, ip, asr #2 │ │ │ │ - umullseq r4, r1, ip, pc @ │ │ │ │ - @ instruction: 0x00914fb8 │ │ │ │ + adceq r9, r5, ip, lsr r0 │ │ │ │ + addseq r4, r1, ip, lsl #29 │ │ │ │ + addseq r4, r1, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -32971,21 +32971,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 29f7f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - strdeq r8, [r5], ip @ │ │ │ │ - addseq r4, r1, r8, ror #25 │ │ │ │ + adceq r8, r5, ip, ror #27 │ │ │ │ + @ instruction: 0x00914bd8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - adceq r8, r5, r0, ror #28 │ │ │ │ - addseq r4, r1, r8, asr #24 │ │ │ │ + adceq r8, r5, r0, asr sp │ │ │ │ + addseq r4, r1, r8, lsr fp │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 29f960 │ │ │ │ @@ -33070,15 +33070,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r8, ror #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r8, [r5], r4 @ │ │ │ │ + adceq r8, r5, r4, asr #25 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ tsteq r6, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -33164,15 +33164,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r0, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r5, r8, ror #24 │ │ │ │ + adceq r8, r5, r8, asr fp │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r6, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -33257,15 +33257,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011692f8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r5, r4, ror #21 │ │ │ │ + ldrdeq r8, [r5], r4 @ │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x011691f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -33354,15 +33354,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r6, ip, ror r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r5, r4, ror #18 │ │ │ │ + adceq r8, r5, r4, asr r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r6, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -33538,35 +33538,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -33614,15 +33614,15 @@ │ │ │ │ b 29ff58 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 29ff58 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -33781,21 +33781,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r6, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r0, asr #27 │ │ │ │ - @ instruction: 0x00a581b5 │ │ │ │ - strdeq r8, [r5], ip @ │ │ │ │ - addseq r3, r1, r4, ror #31 │ │ │ │ + adceq r8, r5, r5, lsr #1 │ │ │ │ + adceq r8, r5, ip, ror #1 │ │ │ │ + @ instruction: 0x00913ed4 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - @ instruction: 0x00a581b8 │ │ │ │ - addseq r4, r1, r8 │ │ │ │ - addseq r4, r1, r4, lsr #32 │ │ │ │ + adceq r8, r5, r8, lsr #1 │ │ │ │ + @ instruction: 0x00913ef8 │ │ │ │ + addseq r3, r1, r4, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 2a0cd8 │ │ │ │ ldr r3, [pc, #2080] @ 2a0cdc │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -33862,23 +33862,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2a05d0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33903,29 +33903,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 2a0674 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -34056,23 +34056,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 2a08d8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -34100,15 +34100,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 2a0acc │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 2a0ac4 │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -34120,15 +34120,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -34317,22 +34317,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r6, r8, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r4, asr #11 │ │ │ │ - umlaleq r7, r5, r8, sl │ │ │ │ - addseq r3, r1, r0, ror #19 │ │ │ │ - addseq r3, r1, r0, lsl #17 │ │ │ │ + adceq r7, r5, r8, lsl #19 │ │ │ │ + @ instruction: 0x009138d0 │ │ │ │ + addseq r3, r1, r0, ror r7 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ tsteq r6, r4, asr #3 │ │ │ │ - adceq r7, r5, r8, asr r9 │ │ │ │ - addseq r3, r1, r8, lsr #15 │ │ │ │ - addseq r3, r1, r4, asr #15 │ │ │ │ + adceq r7, r5, r8, asr #16 │ │ │ │ + umullseq r3, r1, r8, r6 │ │ │ │ + @ instruction: 0x009136b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -34366,15 +34366,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -34394,15 +34394,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 2a0ed8 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -34534,21 +34534,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 2a1060 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r7, r5, r4, lsl r6 │ │ │ │ - addseq r3, r1, r8, lsl #10 │ │ │ │ - addseq r3, r1, r0, lsl #8 │ │ │ │ + adceq r7, r5, r4, lsl #10 │ │ │ │ + @ instruction: 0x009133f8 │ │ │ │ + @ instruction: 0x009132f0 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r7, r5, r8, ror #11 │ │ │ │ - addseq r3, r1, r8, lsr r4 │ │ │ │ - addseq r3, r1, r4, asr r4 │ │ │ │ + ldrdeq r7, [r5], r8 @ │ │ │ │ + addseq r3, r1, r8, lsr #6 │ │ │ │ + addseq r3, r1, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 2a12bc │ │ │ │ ldr r3, [pc, #576] @ 2a12c0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -34581,15 +34581,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -34694,22 +34694,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r6, r8, lsl #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r0, lsr #25 │ │ │ │ - adceq r7, r5, ip, lsr #8 │ │ │ │ - addseq r3, r1, r8, asr r3 │ │ │ │ - addseq r3, r1, r8, lsl r2 │ │ │ │ + adceq r7, r5, ip, lsl r3 │ │ │ │ + addseq r3, r1, r8, asr #4 │ │ │ │ + addseq r3, r1, r8, lsl #2 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ @ instruction: 0x01167b98 │ │ │ │ - adceq r7, r5, r4, ror r3 │ │ │ │ - addseq r3, r1, r4, asr #3 │ │ │ │ - addseq r3, r1, r0, ror #3 │ │ │ │ + adceq r7, r5, r4, ror #4 │ │ │ │ + ldrheq r3, [r1], r4 │ │ │ │ + ldrsbeq r3, [r1], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 2a1b38 │ │ │ │ mov r7, r3 │ │ │ │ @@ -34769,15 +34769,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 2a1448 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -35237,29 +35237,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x01167afc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r0, ror r8 │ │ │ │ - adceq r6, r5, r4, asr ip │ │ │ │ - @ instruction: 0x00912bf4 │ │ │ │ - addseq r2, r1, ip, lsr sl │ │ │ │ + adceq r6, r5, r4, asr #22 │ │ │ │ + addseq r2, r1, r4, ror #21 │ │ │ │ + addseq r2, r1, ip, lsr #18 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq r6, r5, r4, lsl ip │ │ │ │ - addseq r2, r1, r4, ror #20 │ │ │ │ - addseq r2, r1, r0, lsl #21 │ │ │ │ - adceq r6, r5, ip, lsr #23 │ │ │ │ - umullseq r2, r1, r8, r9 │ │ │ │ - adceq r6, r5, r8, lsr #22 │ │ │ │ - addseq r2, r1, r4, asr sl │ │ │ │ - addseq r2, r1, r4, lsl r9 │ │ │ │ - strdeq r6, [r5], r8 @ │ │ │ │ - addseq r2, r1, ip, ror #17 │ │ │ │ - addseq r2, r1, r4, ror sl │ │ │ │ + adceq r6, r5, r4, lsl #22 │ │ │ │ + addseq r2, r1, r4, asr r9 │ │ │ │ + addseq r2, r1, r0, ror r9 │ │ │ │ + umlaleq r6, r5, ip, sl │ │ │ │ + addseq r2, r1, r8, lsl #17 │ │ │ │ + adceq r6, r5, r8, lsl sl │ │ │ │ + addseq r2, r1, r4, asr #18 │ │ │ │ + addseq r2, r1, r4, lsl #16 │ │ │ │ + adceq r6, r5, r8, ror #19 │ │ │ │ + @ instruction: 0x009127dc │ │ │ │ + addseq r2, r1, r4, ror #18 │ │ │ │ │ │ │ │ 002a1b80 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1bdc │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -35291,17 +35291,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r6, r5, r0, lsr #20 │ │ │ │ - addseq r2, r1, r0, ror r8 │ │ │ │ - addseq r2, r1, ip, lsl #17 │ │ │ │ + adceq r6, r5, r0, lsl r9 │ │ │ │ + addseq r2, r1, r0, ror #14 │ │ │ │ + addseq r2, r1, ip, ror r7 │ │ │ │ │ │ │ │ 002a1c20 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -35766,17 +35766,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a2328 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2a232c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r6, r5, r0, lsl r3 │ │ │ │ - addseq r2, r1, ip, asr r1 │ │ │ │ - addseq r2, r1, r4, asr #5 │ │ │ │ + adceq r6, r5, r0, lsl #4 │ │ │ │ + addseq r2, r1, ip, asr #32 │ │ │ │ + @ instruction: 0x009121b4 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 002a2330 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -35903,23 +35903,23 @@ │ │ │ │ beq 2a2564 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a2588 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb1eb0 │ │ │ │ + bl bb1da0 │ │ │ │ ldr r3, [pc, #268] @ 2a2634 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a25c0 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb24ac │ │ │ │ + bl bb239c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a25d0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36002,23 +36002,23 @@ │ │ │ │ beq 2a26e8 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a270c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb1eac │ │ │ │ + bl bb1d9c │ │ │ │ ldr r3, [pc, #268] @ 2a27b8 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a2744 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb24ac │ │ │ │ + bl bb239c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2754 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36110,29 +36110,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a2900 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb13cc │ │ │ │ + bl bb12bc │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 2a29f4 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a2948 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb1ce0 │ │ │ │ + bl bb1bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2958 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36255,29 +36255,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a2b3c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb13c8 │ │ │ │ + bl bb12b8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 2a2c30 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a2b84 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb1ce0 │ │ │ │ + bl bb1bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2b94 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36445,15 +36445,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r6, ip, lsr #3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r5, r5, r4, r9 @ │ │ │ │ + adceq r5, r5, r4, lsl #17 │ │ │ │ ldrsbeq r6, [r6, -r0] │ │ │ │ │ │ │ │ 002a2d7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -36529,15 +36529,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r4, rrx │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r5, ip, asr #16 │ │ │ │ + adceq r5, r5, ip, lsr r7 │ │ │ │ tsteq r6, r8, lsl #31 │ │ │ │ │ │ │ │ 002a2ec4 : │ │ │ │ mov r3, #0 │ │ │ │ b 2908a4 │ │ │ │ │ │ │ │ 002a2ecc : │ │ │ │ @@ -36833,15 +36833,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2a3420 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -37460,39 +37460,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 2a3d74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x01165bdc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r5, fp, asr #2 │ │ │ │ + adceq r5, r5, fp, lsr r0 │ │ │ │ tsteq r6, r4, lsl #18 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - umlaleq r4, r5, ip, sp │ │ │ │ - umullseq r0, r1, r0, fp │ │ │ │ - addseq r0, r1, r8, lsr #23 │ │ │ │ - adceq r4, r5, pc, asr #21 │ │ │ │ - @ instruction: 0x00a54ab4 │ │ │ │ - addseq r0, r1, r4, lsr #17 │ │ │ │ + adceq r4, r5, ip, lsl #25 │ │ │ │ + addseq r0, r1, r0, lsl #21 │ │ │ │ + umullseq r0, r1, r8, sl │ │ │ │ + @ instruction: 0x00a549bf │ │ │ │ + adceq r4, r5, r4, lsr #19 │ │ │ │ + umullseq r0, r1, r4, r7 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r4, r5, r8, asr #20 │ │ │ │ - umullseq r0, r1, r8, r8 │ │ │ │ - @ instruction: 0x009108b4 │ │ │ │ - adceq r4, r5, ip, lsr #19 │ │ │ │ - @ instruction: 0x009108d8 │ │ │ │ - umullseq r0, r1, r8, r7 │ │ │ │ + adceq r4, r5, r8, lsr r9 │ │ │ │ + addseq r0, r1, r8, lsl #15 │ │ │ │ + addseq r0, r1, r4, lsr #15 │ │ │ │ + umlaleq r4, r5, ip, r8 │ │ │ │ + addseq r0, r1, r8, asr #15 │ │ │ │ + addseq r0, r1, r8, lsl #13 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r4, r5, r4, lsl #19 │ │ │ │ - addseq r0, r1, ip, asr #16 │ │ │ │ - @ instruction: 0x009107d0 │ │ │ │ - adceq r4, r5, ip, asr #18 │ │ │ │ + adceq r4, r5, r4, ror r8 │ │ │ │ addseq r0, r1, ip, lsr r7 │ │ │ │ - adceq r4, r5, r0, lsr #18 │ │ │ │ - addseq r0, r1, r4, lsl r7 │ │ │ │ + addseq r0, r1, r0, asr #13 │ │ │ │ + adceq r4, r5, ip, lsr r8 │ │ │ │ + addseq r0, r1, ip, lsr #12 │ │ │ │ + adceq r4, r5, r0, lsl r8 │ │ │ │ + addseq r0, r1, r4, lsl #12 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a3d78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -37514,23 +37514,23 @@ │ │ │ │ beq 2a3e28 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a3e48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb20f4 │ │ │ │ + bl bb1fe4 │ │ │ │ ldr r3, [pc, #264] @ 2a3ef4 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a3e80 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb24ac │ │ │ │ + bl bb239c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a3e90 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -37621,29 +37621,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a4014 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1780 │ │ │ │ + bl bb1670 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 2a4108 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a405c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb1ce0 │ │ │ │ + bl bb1bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a406c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -37800,15 +37800,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01164cd4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a544bc │ │ │ │ + adceq r4, r5, ip, lsr #7 │ │ │ │ @ instruction: 0x01164bfc │ │ │ │ │ │ │ │ 002a4250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -37882,15 +37882,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2a446c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -38502,38 +38502,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2a4d98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x01164b90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r5, r4, lsl r1 │ │ │ │ + adceq r4, r5, r4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x011648d4 │ │ │ │ - adceq r3, r5, r4, ror sp │ │ │ │ - addseq pc, r0, r8, ror #22 │ │ │ │ - addseq pc, r0, r0, lsl #23 │ │ │ │ - @ instruction: 0x00a53abc │ │ │ │ - umlaleq r3, r5, r4, sl │ │ │ │ - addseq pc, r0, r4, lsl #17 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r3, r5, r4, lsr #20 │ │ │ │ - addseq pc, r0, r4, ror r8 @ │ │ │ │ - umullseq pc, r0, r0, r8 @ │ │ │ │ + adceq r3, r5, r4, ror #24 │ │ │ │ + addseq pc, r0, r8, asr sl @ │ │ │ │ + addseq pc, r0, r0, ror sl @ │ │ │ │ + adceq r3, r5, ip, lsr #19 │ │ │ │ adceq r3, r5, r4, lsl #19 │ │ │ │ - @ instruction: 0x0090f8b0 │ │ │ │ - addseq pc, r0, r0, ror r7 @ │ │ │ │ + addseq pc, r0, r4, ror r7 @ │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + adceq r3, r5, r4, lsl r9 │ │ │ │ + addseq pc, r0, r4, ror #14 │ │ │ │ + addseq pc, r0, r0, lsl #15 │ │ │ │ + adceq r3, r5, r4, ror r8 │ │ │ │ + addseq pc, r0, r0, lsr #15 │ │ │ │ + addseq pc, r0, r0, ror #12 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r3, r5, ip, asr r9 │ │ │ │ - addseq pc, r0, r4, lsr #16 │ │ │ │ - addseq pc, r0, r8, lsr #15 │ │ │ │ - adceq r3, r5, r4, lsr #18 │ │ │ │ + adceq r3, r5, ip, asr #16 │ │ │ │ addseq pc, r0, r4, lsl r7 @ │ │ │ │ - strdeq r3, [r5], r8 @ │ │ │ │ - addseq pc, r0, ip, ror #13 │ │ │ │ + umullseq pc, r0, r8, r6 @ │ │ │ │ + adceq r3, r5, r4, lsl r8 │ │ │ │ + addseq pc, r0, r4, lsl #12 │ │ │ │ + adceq r3, r5, r8, ror #15 │ │ │ │ + @ instruction: 0x0090f5dc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a4d9c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -38663,30 +38663,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -39511,45 +39511,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r6, ip, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r3, r5, r5, asr #7 │ │ │ │ + @ instruction: 0x00a532b5 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ @ instruction: 0x01163ad0 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r2, r5, r1, lsl #21 │ │ │ │ - adceq r2, r5, ip, lsl #20 │ │ │ │ - @ instruction: 0x0090e7fc │ │ │ │ + adceq r2, r5, r1, ror r9 │ │ │ │ + strdeq r2, [r5], ip @ │ │ │ │ + addseq lr, r0, ip, ror #13 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r2, r5, r8, asr #18 │ │ │ │ - umullseq lr, r0, r8, r7 │ │ │ │ - @ instruction: 0x0090e7b4 │ │ │ │ + adceq r2, r5, r8, lsr r8 │ │ │ │ + addseq lr, r0, r8, lsl #13 │ │ │ │ + addseq lr, r0, r4, lsr #13 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - ldrdeq r2, [r5], ip @ │ │ │ │ - addseq lr, r0, r8, lsl #12 │ │ │ │ - addseq lr, r0, r4, asr #9 │ │ │ │ + adceq r2, r5, ip, asr #11 │ │ │ │ + @ instruction: 0x0090e4f8 │ │ │ │ + @ instruction: 0x0090e3b4 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r2, r5, r0, lsr #13 │ │ │ │ - addseq lr, r0, r8, ror #10 │ │ │ │ - addseq lr, r0, ip, ror #9 │ │ │ │ - adceq r2, r5, r8, ror r6 │ │ │ │ - addseq lr, r0, r4, ror #8 │ │ │ │ + umlaleq r2, r5, r0, r5 │ │ │ │ + addseq lr, r0, r8, asr r4 │ │ │ │ + @ instruction: 0x0090e3dc │ │ │ │ + adceq r2, r5, r8, ror #10 │ │ │ │ + addseq lr, r0, r4, asr r3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r2, r5, r4, asr r6 │ │ │ │ - addseq lr, r0, r4, asr #8 │ │ │ │ - adceq r2, r5, ip, lsr #12 │ │ │ │ - addseq lr, r0, r0, lsr #8 │ │ │ │ - addseq lr, r0, r8, lsr r4 │ │ │ │ + adceq r2, r5, r4, asr #10 │ │ │ │ + addseq lr, r0, r4, lsr r3 │ │ │ │ + adceq r2, r5, ip, lsl r5 │ │ │ │ + addseq lr, r0, r0, lsl r3 │ │ │ │ + addseq lr, r0, r8, lsr #6 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -39850,34 +39850,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -40657,58 +40657,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 2a6a04 │ │ │ │ @ instruction: 0x01162dd4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r5, r2, asr #2 │ │ │ │ - adceq r2, r5, ip, lsl r1 │ │ │ │ - adceq r2, r5, r4, lsl #3 │ │ │ │ + adceq r2, r5, r2, lsr r0 │ │ │ │ + adceq r2, r5, ip │ │ │ │ + adceq r2, r5, r4, ror r0 │ │ │ │ tsteq r6, r4, lsr #18 │ │ │ │ - umlaleq r2, r5, ip, r0 │ │ │ │ - umlaleq r1, r5, r8, pc @ │ │ │ │ - addseq sp, r0, r4, asr #29 │ │ │ │ - addseq sp, r0, r0, lsl #27 │ │ │ │ + adceq r1, r5, ip, lsl #31 │ │ │ │ + adceq r1, r5, r8, lsl #29 │ │ │ │ + @ instruction: 0x0090ddb4 │ │ │ │ + addseq sp, r0, r0, ror ip │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - strdeq r1, [r5], r0 @ │ │ │ │ - umlaleq r1, r5, r4, sp │ │ │ │ - adceq r1, r5, r8, asr #24 │ │ │ │ + adceq r1, r5, r0, ror #27 │ │ │ │ + adceq r1, r5, r4, lsl #25 │ │ │ │ + adceq r1, r5, r8, lsr fp │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - adceq r1, r5, r4, ror #23 │ │ │ │ - adceq r1, r5, r0, ror fp │ │ │ │ - adceq r1, r5, ip, lsl #18 │ │ │ │ + ldrdeq r1, [r5], r4 @ │ │ │ │ + adceq r1, r5, r0, ror #20 │ │ │ │ + strdeq r1, [r5], ip @ │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - adceq r1, r5, ip, asr #12 │ │ │ │ - adceq r1, r5, r8, ror #10 │ │ │ │ - addseq sp, r0, ip, asr r3 │ │ │ │ - addseq sp, r0, r4, ror r3 │ │ │ │ + adceq r1, r5, ip, lsr r5 │ │ │ │ + adceq r1, r5, r8, asr r4 │ │ │ │ + addseq sp, r0, ip, asr #4 │ │ │ │ + addseq sp, r0, r4, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r1, r5, ip, lsl r1 │ │ │ │ - addseq ip, r0, ip, ror #30 │ │ │ │ - addseq ip, r0, r8, lsl #31 │ │ │ │ - adceq r0, r5, ip, lsl #29 │ │ │ │ - addseq ip, r0, ip, ror #26 │ │ │ │ + adceq r1, r5, ip │ │ │ │ + addseq ip, r0, ip, asr lr │ │ │ │ + addseq ip, r0, r8, ror lr │ │ │ │ + adceq r0, r5, ip, ror sp │ │ │ │ + addseq ip, r0, ip, asr ip │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - adceq r0, r5, ip, lsl sp │ │ │ │ - addseq ip, r0, r4, ror #23 │ │ │ │ - addseq ip, r0, r8, ror #22 │ │ │ │ - ldrdeq r0, [r5], r0 @ │ │ │ │ - @ instruction: 0x0090cabc │ │ │ │ - adceq r0, r5, ip, lsr #25 │ │ │ │ - addseq ip, r0, r8, lsl #23 │ │ │ │ + adceq r0, r5, ip, lsl #24 │ │ │ │ + @ instruction: 0x0090cad4 │ │ │ │ + addseq ip, r0, r8, asr sl │ │ │ │ + adceq r0, r5, r0, asr #23 │ │ │ │ + addseq ip, r0, ip, lsr #19 │ │ │ │ + umlaleq r0, r5, ip, fp │ │ │ │ + addseq ip, r0, r8, ror sl │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - adceq r0, r5, r0, lsl #25 │ │ │ │ - addseq ip, r0, r4, ror sl │ │ │ │ + adceq r0, r5, r0, ror fp │ │ │ │ + addseq ip, r0, r4, ror #18 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r0, r5, r4, ror #24 │ │ │ │ - addseq ip, r0, r8, asr sl │ │ │ │ - addseq ip, r0, r0, ror sl │ │ │ │ - adceq r0, r5, r4, asr #24 │ │ │ │ - addseq ip, r0, r4, lsr sl │ │ │ │ + adceq r0, r5, r4, asr fp │ │ │ │ + addseq ip, r0, r8, asr #18 │ │ │ │ + addseq ip, r0, r0, ror #18 │ │ │ │ + adceq r0, r5, r4, lsr fp │ │ │ │ + addseq ip, r0, r4, lsr #18 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2a7618 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2a6fac │ │ │ │ @@ -41498,15 +41498,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 2a7c3c │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -42389,45 +42389,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 2a8730 │ │ │ │ @ instruction: 0x011613f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r0, [r5], sl @ │ │ │ │ + adceq r0, r5, sl, asr #13 │ │ │ │ tsteq r6, r0, lsr lr │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r0, r5, r8, asr #4 │ │ │ │ - addseq ip, r0, ip, lsr r0 │ │ │ │ - addseq ip, r0, r4, asr r0 │ │ │ │ - umlaleq pc, r4, r8, pc @ │ │ │ │ - addseq fp, r0, r4, lsl #27 │ │ │ │ + adceq r0, r5, r8, lsr r1 │ │ │ │ + addseq fp, r0, ip, lsr #30 │ │ │ │ + addseq fp, r0, r4, asr #30 │ │ │ │ + adceq pc, r4, r8, lsl #29 │ │ │ │ + addseq fp, r0, r4, ror ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq pc, r4, r4, lsr pc @ │ │ │ │ - @ instruction: 0x0090bed4 │ │ │ │ - addseq fp, r0, ip, lsl sp │ │ │ │ + adceq pc, r4, r4, lsr #28 │ │ │ │ + addseq fp, r0, r4, asr #27 │ │ │ │ + addseq fp, r0, ip, lsl #24 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq pc, r4, r4, lsr #29 │ │ │ │ - @ instruction: 0x0090bcf4 │ │ │ │ - addseq fp, r0, r0, lsl sp │ │ │ │ - adceq pc, r4, r8, asr #14 │ │ │ │ - addseq fp, r0, r0, lsl r6 │ │ │ │ - umullseq fp, r0, r4, r5 │ │ │ │ - adceq pc, r4, ip, lsl r7 @ │ │ │ │ - addseq fp, r0, r8, asr #12 │ │ │ │ - addseq fp, r0, r8, lsl #10 │ │ │ │ - strdeq pc, [r4], r0 @ │ │ │ │ - @ instruction: 0x0090b4dc │ │ │ │ - adceq pc, r4, r0, asr #13 │ │ │ │ - @ instruction: 0x0090b4b4 │ │ │ │ + umlaleq pc, r4, r4, sp @ │ │ │ │ + addseq fp, r0, r4, ror #23 │ │ │ │ + addseq fp, r0, r0, lsl #24 │ │ │ │ + adceq pc, r4, r8, lsr r6 @ │ │ │ │ + addseq fp, r0, r0, lsl #10 │ │ │ │ + addseq fp, r0, r4, lsl #9 │ │ │ │ + adceq pc, r4, ip, lsl #12 │ │ │ │ + addseq fp, r0, r8, lsr r5 │ │ │ │ + @ instruction: 0x0090b3f8 │ │ │ │ + adceq pc, r4, r0, ror #11 │ │ │ │ + addseq fp, r0, ip, asr #7 │ │ │ │ + @ instruction: 0x00a4f5b0 │ │ │ │ + addseq fp, r0, r4, lsr #7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq pc, r4, r4, lsr #13 │ │ │ │ - umullseq fp, r0, r8, r4 │ │ │ │ - addseq fp, r0, r0, lsr #12 │ │ │ │ + umlaleq pc, r4, r4, r5 @ │ │ │ │ + addseq fp, r0, r8, lsl #7 │ │ │ │ + addseq fp, r0, r0, lsl r5 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2a8730 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2a817c │ │ │ │ mov r5, #6 │ │ │ │ @@ -42903,15 +42903,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 2a9220 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -43790,44 +43790,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 2a9cc4 │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2a9cc4 │ │ │ │ tstpeq r5, r0, lsl lr @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq pc, [r4], lr @ │ │ │ │ + adceq pc, r4, lr, ror #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ tstpeq r5, r0, ror #16 @ p-variant is OBSOLETE │ │ │ │ - adceq lr, r4, r0, lsl #20 │ │ │ │ - addseq sl, r0, ip, ror #15 │ │ │ │ + strdeq lr, [r4], r0 @ │ │ │ │ + @ instruction: 0x0090a6dc │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - umlaleq lr, r4, ip, r9 │ │ │ │ - addseq sl, r0, ip, lsr r9 │ │ │ │ - addseq sl, r0, r4, lsl #15 │ │ │ │ + adceq lr, r4, ip, lsl #17 │ │ │ │ + addseq sl, r0, ip, lsr #16 │ │ │ │ + addseq sl, r0, r4, ror r6 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - ldrdeq lr, [r4], ip @ │ │ │ │ - @ instruction: 0x0090a6d0 │ │ │ │ - addseq sl, r0, r8, ror #13 │ │ │ │ - adceq lr, r4, r4, lsr #17 │ │ │ │ - @ instruction: 0x0090a6f4 │ │ │ │ - addseq sl, r0, r0, lsl r7 │ │ │ │ - adceq lr, r4, r4, lsl #3 │ │ │ │ - addseq sl, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x00909fd0 │ │ │ │ - adceq lr, r4, r8, asr r1 │ │ │ │ - addseq sl, r0, r4, lsl #1 │ │ │ │ - addseq r9, r0, r4, asr #30 │ │ │ │ - adceq lr, r4, ip, lsr #2 │ │ │ │ - addseq r9, r0, r8, lsl pc │ │ │ │ - strdeq lr, [r4], ip @ │ │ │ │ - @ instruction: 0x00909ef0 │ │ │ │ + adceq lr, r4, ip, asr #15 │ │ │ │ + addseq sl, r0, r0, asr #11 │ │ │ │ + @ instruction: 0x0090a5d8 │ │ │ │ + umlaleq lr, r4, r4, r7 │ │ │ │ + addseq sl, r0, r4, ror #11 │ │ │ │ + addseq sl, r0, r0, lsl #12 │ │ │ │ + adceq lr, r4, r4, ror r0 │ │ │ │ + addseq r9, r0, ip, lsr pc │ │ │ │ + addseq r9, r0, r0, asr #29 │ │ │ │ + adceq lr, r4, r8, asr #32 │ │ │ │ + addseq r9, r0, r4, ror pc │ │ │ │ + addseq r9, r0, r4, lsr lr │ │ │ │ + adceq lr, r4, ip, lsl r0 │ │ │ │ + addseq r9, r0, r8, lsl #28 │ │ │ │ + adceq sp, r4, ip, ror #31 │ │ │ │ + addseq r9, r0, r0, ror #27 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq lr, r4, r0, ror #1 │ │ │ │ - @ instruction: 0x00909ed4 │ │ │ │ - addseq sl, r0, ip, asr r0 │ │ │ │ + ldrdeq sp, [r4], r0 @ │ │ │ │ + addseq r9, r0, r4, asr #27 │ │ │ │ + addseq r9, r0, ip, asr #30 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2a9750 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -44294,15 +44294,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 2aa7d4 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -45169,48 +45169,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 2aaf60 │ │ │ │ mov r2, #0 │ │ │ │ b 2aaf60 │ │ │ │ @ instruction: 0x0115e89c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq sp, r4, r2, asr ip │ │ │ │ + adceq sp, r4, r2, asr #22 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r8, lsl #5 │ │ │ │ - adceq sp, r4, ip, ror #7 │ │ │ │ - @ instruction: 0x009091d8 │ │ │ │ + ldrdeq sp, [r4], ip @ │ │ │ │ + addseq r9, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq sp, r4, r0, lsl #7 │ │ │ │ - addseq r9, r0, r0, lsr #6 │ │ │ │ - addseq r9, r0, r8, ror #2 │ │ │ │ + adceq sp, r4, r0, ror r2 │ │ │ │ + addseq r9, r0, r0, lsl r2 │ │ │ │ + addseq r9, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - @ instruction: 0x00a4d2b0 │ │ │ │ - addseq r9, r0, r4, lsr #1 │ │ │ │ - ldrheq r9, [r0], ip │ │ │ │ - adceq sp, r4, r8, ror r2 │ │ │ │ - addseq r9, r0, r8, asr #1 │ │ │ │ - addseq r9, r0, r4, ror #1 │ │ │ │ + adceq sp, r4, r0, lsr #3 │ │ │ │ + umullseq r8, r0, r4, pc @ │ │ │ │ + addseq r8, r0, ip, lsr #31 │ │ │ │ + adceq sp, r4, r8, ror #2 │ │ │ │ + @ instruction: 0x00908fb8 │ │ │ │ + @ instruction: 0x00908fd4 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - ldrdeq ip, [r4], r4 @ │ │ │ │ - umullseq r8, r0, ip, r9 │ │ │ │ - addseq r8, r0, r0, lsr #18 │ │ │ │ - adceq ip, r4, r8, lsr #21 │ │ │ │ - @ instruction: 0x009089d4 │ │ │ │ - umullseq r8, r0, r4, r8 │ │ │ │ - adceq ip, r4, r0, lsl #21 │ │ │ │ - addseq r8, r0, ip, ror #16 │ │ │ │ - adceq ip, r4, r0, asr sl │ │ │ │ - addseq r8, r0, r4, asr #16 │ │ │ │ + adceq ip, r4, r4, asr #19 │ │ │ │ + addseq r8, r0, ip, lsl #17 │ │ │ │ + addseq r8, r0, r0, lsl r8 │ │ │ │ + umlaleq ip, r4, r8, r9 │ │ │ │ + addseq r8, r0, r4, asr #17 │ │ │ │ + addseq r8, r0, r4, lsl #15 │ │ │ │ + adceq ip, r4, r0, ror r9 │ │ │ │ + addseq r8, r0, ip, asr r7 │ │ │ │ + adceq ip, r4, r0, asr #18 │ │ │ │ + addseq r8, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq ip, r4, r4, lsr sl │ │ │ │ - addseq r8, r0, r8, lsr #16 │ │ │ │ - @ instruction: 0x009089b0 │ │ │ │ + adceq ip, r4, r4, lsr #18 │ │ │ │ + addseq r8, r0, r8, lsl r7 │ │ │ │ + addseq r8, r0, r0, lsr #17 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -45688,26 +45688,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 2abe20 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 2abe10 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb24ac │ │ │ │ + bl bb239c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2abd7c │ │ │ │ b 2abc88 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl bb1eb0 │ │ │ │ + bl bb1da0 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -45856,15 +45856,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 2ac124 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 2ac13c │ │ │ │ - bl bb1ce0 │ │ │ │ + bl bb1bd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac034 │ │ │ │ b 2abed4 │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -45874,15 +45874,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl bb13cc │ │ │ │ + bl bb12bc │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -46050,15 +46050,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r4, ip, lsl #9 │ │ │ │ + adceq ip, r4, ip, ror r3 │ │ │ │ tsteq r5, r4, ror #22 │ │ │ │ │ │ │ │ 002ac2e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -46177,15 +46177,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 2ac528 │ │ │ │ @@ -47070,44 +47070,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 2ac748 │ │ │ │ tsteq r5, r0, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r4, sl, lsl #30 │ │ │ │ + strdeq fp, [r4], sl @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r4, asr r5 │ │ │ │ - ldrdeq fp, [r4], r4 @ │ │ │ │ - addseq r7, r0, r0, asr #9 │ │ │ │ + adceq fp, r4, r4, asr #11 │ │ │ │ + @ instruction: 0x009073b0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq fp, r4, r0, ror r6 │ │ │ │ - addseq r7, r0, r0, lsl r6 │ │ │ │ - addseq r7, r0, r8, asr r4 │ │ │ │ + adceq fp, r4, r0, ror #10 │ │ │ │ + addseq r7, r0, r0, lsl #10 │ │ │ │ + addseq r7, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - @ instruction: 0x00a4b5b4 │ │ │ │ - addseq r7, r0, r8, lsr #7 │ │ │ │ - addseq r7, r0, r0, asr #7 │ │ │ │ - adceq fp, r4, ip, ror r5 │ │ │ │ - addseq r7, r0, ip, asr #7 │ │ │ │ - addseq r7, r0, r8, ror #7 │ │ │ │ - strdeq sl, [r4], r8 @ │ │ │ │ - addseq r6, r0, r0, asr #25 │ │ │ │ - addseq r6, r0, r4, asr #24 │ │ │ │ - adceq sl, r4, ip, asr #27 │ │ │ │ - @ instruction: 0x00906cf8 │ │ │ │ - @ instruction: 0x00906bb8 │ │ │ │ - adceq sl, r4, r4, lsr #27 │ │ │ │ - umullseq r6, r0, r0, fp │ │ │ │ - adceq sl, r4, r4, ror sp │ │ │ │ - addseq r6, r0, r8, ror #22 │ │ │ │ + adceq fp, r4, r4, lsr #9 │ │ │ │ + umullseq r7, r0, r8, r2 │ │ │ │ + @ instruction: 0x009072b0 │ │ │ │ + adceq fp, r4, ip, ror #8 │ │ │ │ + @ instruction: 0x009072bc │ │ │ │ + @ instruction: 0x009072d8 │ │ │ │ + adceq sl, r4, r8, ror #25 │ │ │ │ + @ instruction: 0x00906bb0 │ │ │ │ + addseq r6, r0, r4, lsr fp │ │ │ │ + @ instruction: 0x00a4acbc │ │ │ │ + addseq r6, r0, r8, ror #23 │ │ │ │ + addseq r6, r0, r8, lsr #21 │ │ │ │ + umlaleq sl, r4, r4, ip │ │ │ │ + addseq r6, r0, r0, lsl #21 │ │ │ │ + adceq sl, r4, r4, ror #24 │ │ │ │ + addseq r6, r0, r8, asr sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq sl, r4, r8, asr sp │ │ │ │ - addseq r6, r0, ip, asr #22 │ │ │ │ - @ instruction: 0x00906cd4 │ │ │ │ + adceq sl, r4, r8, asr #24 │ │ │ │ + addseq r6, r0, ip, lsr sl │ │ │ │ + addseq r6, r0, r4, asr #23 │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -47659,31 +47659,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -48442,30 +48442,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 2aea1c │ │ │ │ tsteq r5, ip, ror #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq sl, r4, r2, r3 │ │ │ │ + adceq sl, r4, r2, lsl #5 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ tsteq r5, r0, asr r9 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - umlaleq r9, r4, r8, r6 │ │ │ │ - addseq r5, r0, r8, lsr r6 │ │ │ │ - addseq r5, r0, r4, lsl #9 │ │ │ │ + adceq r9, r4, r8, lsl #11 │ │ │ │ + addseq r5, r0, r8, lsr #10 │ │ │ │ + addseq r5, r0, r4, ror r3 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq r9, r4, ip, asr #12 │ │ │ │ - umullseq r5, r0, ip, r4 │ │ │ │ - @ instruction: 0x009054b8 │ │ │ │ - adceq r9, r4, r8, lsl r6 │ │ │ │ - addseq r5, r0, r4, lsl #8 │ │ │ │ + adceq r9, r4, ip, lsr r5 │ │ │ │ + addseq r5, r0, ip, lsl #7 │ │ │ │ + addseq r5, r0, r8, lsr #7 │ │ │ │ + adceq r9, r4, r8, lsl #10 │ │ │ │ + @ instruction: 0x009052f4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -50023,31 +50023,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r8, r4, r8, lsr #12 │ │ │ │ - addseq r4, r0, r4, lsl r4 │ │ │ │ - strdeq r8, [r4], ip @ │ │ │ │ - addseq r4, r0, r8, lsr #10 │ │ │ │ - addseq r4, r0, ip, ror #7 │ │ │ │ - ldrdeq r8, [r4], r0 @ │ │ │ │ - umullseq r4, r0, r8, r4 │ │ │ │ - addseq r4, r0, ip, lsl r4 │ │ │ │ - adceq r8, r4, r8, lsr #11 │ │ │ │ - umullseq r4, r0, r4, r3 │ │ │ │ + adceq r8, r4, r8, lsl r5 │ │ │ │ + addseq r4, r0, r4, lsl #6 │ │ │ │ + adceq r8, r4, ip, ror #9 │ │ │ │ + addseq r4, r0, r8, lsl r4 │ │ │ │ + @ instruction: 0x009042dc │ │ │ │ + adceq r8, r4, r0, asr #9 │ │ │ │ + addseq r4, r0, r8, lsl #7 │ │ │ │ + addseq r4, r0, ip, lsl #6 │ │ │ │ + umlaleq r8, r4, r8, r4 │ │ │ │ + addseq r4, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r8, r4, r0, lsl #11 │ │ │ │ - addseq r4, r0, r0, ror r3 │ │ │ │ - @ instruction: 0x009044f8 │ │ │ │ - adceq r8, r4, r8, asr r5 │ │ │ │ - addseq r4, r0, ip, asr #6 │ │ │ │ - addseq r4, r0, r4, ror #6 │ │ │ │ + adceq r8, r4, r0, ror r4 │ │ │ │ + addseq r4, r0, r0, ror #4 │ │ │ │ + addseq r4, r0, r8, ror #7 │ │ │ │ + adceq r8, r4, r8, asr #8 │ │ │ │ + addseq r4, r0, ip, lsr r2 │ │ │ │ + addseq r4, r0, r4, asr r2 │ │ │ │ │ │ │ │ 002b0128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -50131,15 +50131,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01158cb8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r4, r4, lsr #9 │ │ │ │ + umlaleq r8, r4, r4, r3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ tsteq r5, r4, asr #23 │ │ │ │ │ │ │ │ 002b0298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50162,23 +50162,23 @@ │ │ │ │ beq 2b0348 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2b0354 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb228c │ │ │ │ + bl bb217c │ │ │ │ ldr r3, [pc, #248] @ 2b0404 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2b0394 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb24ac │ │ │ │ + bl bb239c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b03a4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -50266,29 +50266,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 2b0508 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb19ec │ │ │ │ + bl bb18dc │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 2b0604 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2b0560 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb1ce0 │ │ │ │ + bl bb1bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0570 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -50439,15 +50439,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011587d8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r4, r0, asr #31 │ │ │ │ + @ instruction: 0x00a47eb0 │ │ │ │ tsteq r5, r0, lsl #14 │ │ │ │ │ │ │ │ 002b074c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -50533,15 +50533,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -50561,15 +50561,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2b0a18 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -51286,38 +51286,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2b14d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r5, ip, lsl #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r4, r2, ror #23 │ │ │ │ + ldrdeq r7, [r4], r2 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r0, lsr #6 │ │ │ │ - adceq r7, r4, r0, lsr #16 │ │ │ │ - addseq r3, r0, r4, lsl r7 │ │ │ │ - addseq r3, r0, ip, lsl #12 │ │ │ │ + adceq r7, r4, r0, lsl r7 │ │ │ │ + addseq r3, r0, r4, lsl #12 │ │ │ │ + @ instruction: 0x009034fc │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r7, r4, r8, ror r7 │ │ │ │ - addseq r3, r0, ip, ror #10 │ │ │ │ - addseq r3, r0, r4, lsl #11 │ │ │ │ - adceq r7, r4, lr, ror #9 │ │ │ │ - adceq r7, r4, r4, lsr #6 │ │ │ │ - addseq r3, r0, r4, ror r1 │ │ │ │ - umullseq r3, r0, r0, r1 │ │ │ │ - adceq r7, r4, ip, asr #4 │ │ │ │ - addseq r3, r0, r8, lsr r0 │ │ │ │ + adceq r7, r4, r8, ror #12 │ │ │ │ + addseq r3, r0, ip, asr r4 │ │ │ │ + addseq r3, r0, r4, ror r4 │ │ │ │ + ldrdeq r7, [r4], lr @ │ │ │ │ + adceq r7, r4, r4, lsl r2 │ │ │ │ + addseq r3, r0, r4, rrx │ │ │ │ + addseq r3, r0, r0, lsl #1 │ │ │ │ + adceq r7, r4, ip, lsr r1 │ │ │ │ + addseq r2, r0, r8, lsr #30 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r7, r4, ip, lsl #4 │ │ │ │ - ldrsbeq r3, [r0], r4 │ │ │ │ - addseq r3, r0, r8, asr r0 │ │ │ │ - adceq r7, r4, r4, ror #3 │ │ │ │ - @ instruction: 0x00902fd4 │ │ │ │ - @ instruction: 0x00a471b8 │ │ │ │ - addseq r2, r0, ip, lsr #31 │ │ │ │ + strdeq r7, [r4], ip @ │ │ │ │ + addseq r2, r0, r4, asr #31 │ │ │ │ + addseq r2, r0, r8, asr #30 │ │ │ │ + ldrdeq r7, [r4], r4 @ │ │ │ │ + addseq r2, r0, r4, asr #29 │ │ │ │ + adceq r7, r4, r8, lsr #1 │ │ │ │ + umullseq r2, r0, ip, lr │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002b14dc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51458,26 +51458,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2b1728 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -51506,15 +51506,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 2b17e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -51523,26 +51523,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -51610,23 +51610,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2b1988 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -51655,35 +51655,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 2b1a3c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -52314,44 +52314,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 2b2128 │ │ │ │ tsteq r5, r8, ror #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x00a469bb │ │ │ │ + adceq r6, r4, fp, lsr #17 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r5, r8, lsr r0 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r6, r4, r8, ror #6 │ │ │ │ - addseq r2, r0, ip, asr r2 │ │ │ │ - addseq r2, r0, r0, asr r1 │ │ │ │ + adceq r6, r4, r8, asr r2 │ │ │ │ + addseq r2, r0, ip, asr #2 │ │ │ │ + addseq r2, r0, r0, asr #32 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r5, r4, fp, lsl pc │ │ │ │ + adceq r5, r4, fp, lsl #28 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - adceq r5, r4, r0, asr #24 │ │ │ │ - umullseq r1, r0, r0, sl │ │ │ │ - addseq r1, r0, ip, lsr #21 │ │ │ │ + adceq r5, r4, r0, lsr fp │ │ │ │ + addseq r1, r0, r0, lsl #19 │ │ │ │ + umullseq r1, r0, ip, r9 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - strdeq r5, [r4], r4 @ │ │ │ │ - addseq r1, r0, r0, ror #17 │ │ │ │ + adceq r5, r4, r4, ror #19 │ │ │ │ + @ instruction: 0x009017d0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r5, r4, r0, ror #20 │ │ │ │ - addseq r1, r0, r8, lsr #18 │ │ │ │ - addseq r1, r0, ip, lsr #17 │ │ │ │ - adceq r5, r4, ip, lsl sl │ │ │ │ - addseq r1, r0, r0, lsl r8 │ │ │ │ - addseq r1, r0, r8, lsr #16 │ │ │ │ - strdeq r5, [r4], ip @ │ │ │ │ - addseq r1, r0, ip, ror #15 │ │ │ │ - ldrdeq r5, [r4], r8 @ │ │ │ │ - addseq r1, r0, r4, asr #15 │ │ │ │ + adceq r5, r4, r0, asr r9 │ │ │ │ + addseq r1, r0, r8, lsl r8 │ │ │ │ + umullseq r1, r0, ip, r7 │ │ │ │ + adceq r5, r4, ip, lsl #18 │ │ │ │ + addseq r1, r0, r0, lsl #14 │ │ │ │ + addseq r1, r0, r8, lsl r7 │ │ │ │ + adceq r5, r4, ip, ror #17 │ │ │ │ + @ instruction: 0x009016dc │ │ │ │ + adceq r5, r4, r8, asr #17 │ │ │ │ + @ instruction: 0x009016b4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -52958,26 +52958,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2b2e90 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -53006,15 +53006,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 2b2f4c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -53023,26 +53023,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -53110,23 +53110,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2b30f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -53155,35 +53155,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 2b31a4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -53357,17 +53357,17 @@ │ │ │ │ bl 29c1d0 │ │ │ │ mov r1, r0 │ │ │ │ b 2b331c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, ip, asr #1 │ │ │ │ - adceq r5, r4, ip, lsr r2 │ │ │ │ - addseq r1, r0, r0, lsr r1 │ │ │ │ - addseq r1, r0, r4, lsr #32 │ │ │ │ + adceq r5, r4, ip, lsr #2 │ │ │ │ + addseq r1, r0, r0, lsr #32 │ │ │ │ + addseq r0, r0, r4, lsl pc │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 002b34d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53451,15 +53451,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsl #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r5, [r4], r8 @ │ │ │ │ + adceq r4, r4, r8, ror #31 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r4, lsl r8 │ │ │ │ │ │ │ │ 002b3644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -53549,15 +53549,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0115579c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r4, lsl #31 │ │ │ │ + adceq r4, r4, r4, ror lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x01155694 │ │ │ │ │ │ │ │ 002b37c0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -53652,15 +53652,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsl r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, ip, lsl #28 │ │ │ │ + strdeq r4, [r4], ip @ │ │ │ │ tsteq r5, r8, lsl #10 │ │ │ │ │ │ │ │ 002b3950 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54011,19 +54011,19 @@ │ │ │ │ bl 29ee14 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b3e04 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r8, ror #16 │ │ │ │ - adceq r4, r4, r4, lsl #16 │ │ │ │ + adceq r4, r4, r8, asr r7 │ │ │ │ + strdeq r4, [r4], r4 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x01154fb0 │ │ │ │ - adceq r4, r4, r8, lsl #15 │ │ │ │ + adceq r4, r4, r8, ror r6 │ │ │ │ │ │ │ │ 002b3ed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -54105,19 +54105,19 @@ │ │ │ │ bl 29ee14 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b3f70 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsl #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r4, [r4], ip @ │ │ │ │ - umlaleq r4, r4, r8, r6 @ │ │ │ │ + adceq r4, r4, ip, ror #11 │ │ │ │ + adceq r4, r4, r8, lsl #11 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r0, asr #28 │ │ │ │ - adceq r4, r4, r8, lsl r6 │ │ │ │ + adceq r4, r4, r8, lsl #10 │ │ │ │ │ │ │ │ 002b4048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -54201,28 +54201,28 @@ │ │ │ │ bl 29ee14 │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 2b40e4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01154d98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, ip, ror #10 │ │ │ │ - adceq r4, r4, r0, lsr #10 │ │ │ │ + adceq r4, r4, ip, asr r4 │ │ │ │ + adceq r4, r4, r0, lsl r4 │ │ │ │ @ instruction: 0x01154cd4 │ │ │ │ │ │ │ │ 002b41b8 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 2b41f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb16c4 │ │ │ │ + bl bb15b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 2b4210 │ │ │ │ @@ -54321,16 +54321,16 @@ │ │ │ │ bl 29ee14 │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 2b42b0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, asr #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a443b0 │ │ │ │ - adceq r4, r4, ip, asr r3 │ │ │ │ + adceq r4, r4, r0, lsr #5 │ │ │ │ + adceq r4, r4, ip, asr #4 │ │ │ │ tsteq r5, r8, lsl fp │ │ │ │ │ │ │ │ 002b4388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -54407,16 +54407,16 @@ │ │ │ │ bl 29ee14 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b441c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, ip, lsr #4 │ │ │ │ - adceq r4, r4, ip, ror #3 │ │ │ │ + adceq r4, r4, ip, lsl r1 │ │ │ │ + ldrdeq r4, [r4], ip @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x01154994 │ │ │ │ │ │ │ │ 002b44dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54492,16 +54492,16 @@ │ │ │ │ bl 29ee14 │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4568 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsl #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, ip, ror #1 │ │ │ │ - adceq r4, r4, r0, lsr #1 │ │ │ │ + ldrdeq r3, [r4], ip @ │ │ │ │ + umlaleq r3, r4, r0, pc @ │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r8, asr #16 │ │ │ │ │ │ │ │ 002b4628 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54577,16 +54577,16 @@ │ │ │ │ bl 29ee14 │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b46b4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011547b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, r0, lsr #31 │ │ │ │ - adceq r3, r4, r4, asr pc │ │ │ │ + umlaleq r3, r4, r0, lr │ │ │ │ + adceq r3, r4, r4, asr #28 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x011546fc │ │ │ │ │ │ │ │ 002b4774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54664,16 +54664,16 @@ │ │ │ │ bl 29ee14 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4800 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, ror #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, r0, asr lr │ │ │ │ - adceq r3, r4, ip, lsl #28 │ │ │ │ + adceq r3, r4, r0, asr #26 │ │ │ │ + strdeq r3, [r4], ip @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x011545b0 │ │ │ │ │ │ │ │ 002b48c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54753,16 +54753,16 @@ │ │ │ │ bl 29ee14 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b495c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, ip, ror #25 │ │ │ │ - @ instruction: 0x00a43cb0 │ │ │ │ + ldrdeq r3, [r4], ip @ │ │ │ │ + adceq r3, r4, r0, lsr #23 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r4, asr r4 │ │ │ │ │ │ │ │ 002b4a24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54868,17 +54868,17 @@ │ │ │ │ b 2b4b18 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2b4b9c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01154390 │ │ │ │ - adceq r3, r4, ip, lsl #23 │ │ │ │ + adceq r3, r4, ip, ror sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r3, [r4], r8 @ │ │ │ │ + adceq r3, r4, r8, ror #19 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r8, lsr #5 │ │ │ │ │ │ │ │ 002b4bec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54984,17 +54984,17 @@ │ │ │ │ b 2b4ce0 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2b4d64 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr #3 │ │ │ │ - adceq r3, r4, r4, asr #19 │ │ │ │ + @ instruction: 0x00a438b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, r0, lsr r9 │ │ │ │ + adceq r3, r4, r0, lsr #16 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r0, ror #1 │ │ │ │ │ │ │ │ 002b4db4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55075,15 +55075,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 29c0d4 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2b4e80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r3, [r4], r0 @ │ │ │ │ + adceq r3, r4, r0, ror #13 │ │ │ │ tsteq r5, ip, asr pc │ │ │ │ │ │ │ │ 002b4f0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55164,15 +55164,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 29c0d4 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2b4fdc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01153ed4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a436b4 │ │ │ │ + adceq r3, r4, r4, lsr #11 │ │ │ │ tsteq r5, r0, lsl #28 │ │ │ │ │ │ │ │ 002b5068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -55298,20 +55298,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r5, ip, ror #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, r4, lsl #9 │ │ │ │ + adceq r3, r4, r4, ror r3 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r4, lsr ip │ │ │ │ - adceq r3, r4, r8, asr #7 │ │ │ │ - addeq pc, pc, r8, lsl r2 @ │ │ │ │ - addeq pc, pc, r4, lsr r2 @ │ │ │ │ + @ instruction: 0x00a432b8 │ │ │ │ + addeq pc, pc, r8, lsl #2 │ │ │ │ + addeq pc, pc, r4, lsr #2 │ │ │ │ │ │ │ │ 002b5288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -55436,20 +55436,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r5, ip, asr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, r4, ror #4 │ │ │ │ + adceq r3, r4, r4, asr r1 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r4, lsl sl │ │ │ │ - adceq r3, r4, r8, lsr #3 │ │ │ │ - strdeq lr, [pc], r8 │ │ │ │ - addeq pc, pc, r4, lsl r0 @ │ │ │ │ + umlaleq r3, r4, r8, r0 │ │ │ │ + addeq lr, pc, r8, ror #29 │ │ │ │ + addeq lr, pc, r4, lsl #30 │ │ │ │ │ │ │ │ 002b54a8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -55550,17 +55550,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r5, r4, lsr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, ip, lsr #17 │ │ │ │ - adceq r2, r4, ip, ror #31 │ │ │ │ - addeq lr, pc, ip, lsr lr @ │ │ │ │ - addeq lr, pc, r8, asr lr @ │ │ │ │ + ldrdeq r2, [r4], ip @ │ │ │ │ + addeq lr, pc, ip, lsr #26 │ │ │ │ + addeq lr, pc, r8, asr #26 │ │ │ │ │ │ │ │ 002b565c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -55639,15 +55639,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 29c0d4 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2b5728 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r8, asr #30 │ │ │ │ + adceq r2, r4, r8, lsr lr │ │ │ │ @ instruction: 0x011536b4 │ │ │ │ │ │ │ │ 002b57b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55728,15 +55728,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 29c0d4 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2b5884 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, ip, lsl #28 │ │ │ │ + strdeq r2, [r4], ip @ │ │ │ │ tsteq r5, r8, asr r5 │ │ │ │ │ │ │ │ 002b5910 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55811,15 +55811,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 29c0d4 │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b59c4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011534bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, ip, lsr #25 │ │ │ │ + umlaleq r2, r4, ip, fp │ │ │ │ tsteq r5, r8, lsl r4 │ │ │ │ │ │ │ │ 002b5a54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55913,20 +55913,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x01153390 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r0, ror fp │ │ │ │ - @ instruction: 0x00a42abc │ │ │ │ - adceq r2, r4, ip, lsl #22 │ │ │ │ - tsteq r5, r0, asr #5 │ │ │ │ adceq r2, r4, r0, ror #20 │ │ │ │ - addeq lr, pc, r0, asr r8 @ │ │ │ │ + adceq r2, r4, ip, lsr #19 │ │ │ │ + strdeq r2, [r4], ip @ │ │ │ │ + tsteq r5, r0, asr #5 │ │ │ │ + adceq r2, r4, r0, asr r9 │ │ │ │ + addeq lr, pc, r0, asr #14 │ │ │ │ │ │ │ │ 002b5bf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 2b5d70 │ │ │ │ @@ -56018,21 +56018,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x011531f0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r2, [r4], r0 @ │ │ │ │ - adceq r2, r4, r2, lsr #18 │ │ │ │ - adceq r2, r4, ip, ror #18 │ │ │ │ + adceq r2, r4, r0, asr #17 │ │ │ │ + adceq r2, r4, r2, lsl r8 │ │ │ │ + adceq r2, r4, ip, asr r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, ip, lsl r1 │ │ │ │ - adceq r2, r4, r4, asr #17 │ │ │ │ - @ instruction: 0x008fe6b4 │ │ │ │ + @ instruction: 0x00a427b4 │ │ │ │ + addeq lr, pc, r4, lsr #11 │ │ │ │ │ │ │ │ 002b5d94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -56127,21 +56127,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r5, r4, asr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, ip, lsl r8 │ │ │ │ - adceq r2, r4, ip, ror r7 │ │ │ │ - adceq r2, r4, r0, asr #15 │ │ │ │ + adceq r2, r4, ip, lsl #14 │ │ │ │ + adceq r2, r4, ip, ror #12 │ │ │ │ + @ instruction: 0x00a426b0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r0, ror pc │ │ │ │ - adceq r2, r4, r8, lsl r7 │ │ │ │ - addeq lr, pc, r8, lsl #10 │ │ │ │ + adceq r2, r4, r8, lsl #12 │ │ │ │ + strdeq lr, [pc], r8 │ │ │ │ │ │ │ │ 002b5f40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 2b60c4 │ │ │ │ @@ -56235,21 +56235,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r5, r4, lsr #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r2, r4, r4, r6 │ │ │ │ - adceq r2, r4, r2, ror #11 │ │ │ │ - adceq r2, r4, r0, lsr #12 │ │ │ │ + adceq r2, r4, r4, lsl #11 │ │ │ │ + ldrdeq r2, [r4], r2 @ │ │ │ │ + adceq r2, r4, r0, lsl r5 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x01152dd0 │ │ │ │ - adceq r2, r4, r0, ror r5 │ │ │ │ - addeq lr, pc, r0, ror #6 │ │ │ │ + adceq r2, r4, r0, ror #8 │ │ │ │ + addeq lr, pc, r0, asr r2 @ │ │ │ │ │ │ │ │ 002b60e8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -56342,19 +56342,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r5, r4, ror #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r8, asr #9 │ │ │ │ - adceq r2, r4, r4, lsl r4 │ │ │ │ + @ instruction: 0x00a423b8 │ │ │ │ + adceq r2, r4, r4, lsl #6 │ │ │ │ tsteq r5, ip, lsr #24 │ │ │ │ - ldrdeq r2, [r4], r0 @ │ │ │ │ - @ instruction: 0x008fe1bc │ │ │ │ + adceq r2, r4, r0, asr #5 │ │ │ │ + addeq lr, pc, ip, lsr #1 │ │ │ │ │ │ │ │ 002b6284 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -56447,19 +56447,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r5, r8, asr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r2, r4, lr, r2 │ │ │ │ + adceq r2, r4, lr, lsl #3 │ │ │ │ @ instruction: 0x01152ab4 │ │ │ │ - adceq r2, r4, ip, ror r2 │ │ │ │ - adceq r2, r4, r4, lsr r2 │ │ │ │ - addeq lr, pc, r0, lsr #32 │ │ │ │ + adceq r2, r4, ip, ror #2 │ │ │ │ + adceq r2, r4, r4, lsr #2 │ │ │ │ + addeq sp, pc, r0, lsl pc @ │ │ │ │ │ │ │ │ 002b6420 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -56520,15 +56520,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, asr #19 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r2, r4, ip, r1 │ │ │ │ + adceq r2, r4, ip, lsl #1 │ │ │ │ tsteq r5, r8, lsr #18 │ │ │ │ │ │ │ │ 002b6530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56590,15 +56590,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011528b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, ip, lsl #1 │ │ │ │ + adceq r1, r4, ip, ror pc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, lsl r8 │ │ │ │ │ │ │ │ 002b6648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56660,15 +56660,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0115279c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r4, ror pc │ │ │ │ + adceq r1, r4, r4, ror #28 │ │ │ │ tsteq r5, r0, lsl #14 │ │ │ │ │ │ │ │ 002b6750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56727,15 +56727,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01152694 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, ip, ror #28 │ │ │ │ + adceq r1, r4, ip, asr sp │ │ │ │ @ instruction: 0x011525f8 │ │ │ │ │ │ │ │ 002b6854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56797,15 +56797,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01152590 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r8, ror #26 │ │ │ │ + adceq r1, r4, r8, asr ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x011524f4 │ │ │ │ │ │ │ │ 002b696c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56867,15 +56867,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, asr ip │ │ │ │ + adceq r1, r4, r0, asr #22 │ │ │ │ @ instruction: 0x011523dc │ │ │ │ │ │ │ │ 002b6a74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56934,15 +56934,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, ror r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r8, asr #22 │ │ │ │ + adceq r1, r4, r8, lsr sl │ │ │ │ @ instruction: 0x011522d4 │ │ │ │ │ │ │ │ 002b6b78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57003,15 +57003,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq r1, r4, r0, lsl #21 │ │ │ │ + adceq r1, r4, r0, ror r9 │ │ │ │ tsteq r5, r8, asr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, ip, asr #3 │ │ │ │ │ │ │ │ 002b6c94 : │ │ │ │ @@ -57074,15 +57074,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq r1, r4, r4, ror #18 │ │ │ │ + adceq r1, r4, r4, asr r8 │ │ │ │ tsteq r5, ip, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrheq r2, [r5, -r0] │ │ │ │ │ │ │ │ 002b6da0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57142,15 +57142,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq r1, r4, r8, asr r8 │ │ │ │ + adceq r1, r4, r8, asr #14 │ │ │ │ tsteq r5, r0, lsr r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, r4, lsr #31 │ │ │ │ │ │ │ │ 002b6ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57214,15 +57214,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r8, lsr #14 │ │ │ │ + adceq r1, r4, r8, lsl r6 │ │ │ │ tsteq r5, r0, lsr #29 │ │ │ │ │ │ │ │ 002b6fb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57284,15 +57284,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r8, lsl r6 │ │ │ │ + adceq r1, r4, r8, lsl #10 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x01151d90 │ │ │ │ │ │ │ │ 002b70d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57354,15 +57354,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, lsl #10 │ │ │ │ + strdeq r1, [r4], r0 @ │ │ │ │ tsteq r5, r8, ror ip │ │ │ │ │ │ │ │ 002b71d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57421,15 +57421,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsl #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r1, [r4], r8 @ │ │ │ │ + adceq r1, r4, r8, ror #5 │ │ │ │ tsteq r5, r0, ror fp │ │ │ │ │ │ │ │ 002b72dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57489,15 +57489,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r1, [r4], r0 @ │ │ │ │ + adceq r1, r4, r0, ror #3 │ │ │ │ tsteq r5, r4, ror sl │ │ │ │ │ │ │ │ 002b73e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57557,15 +57557,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r8, ror #3 │ │ │ │ + ldrdeq r1, [r4], r8 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, ip, ror #18 │ │ │ │ │ │ │ │ 002b74f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57625,15 +57625,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011518f0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r1, [r4], r8 @ │ │ │ │ + adceq r0, r4, r8, asr #31 │ │ │ │ tsteq r5, ip, asr r8 │ │ │ │ │ │ │ │ 002b75f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57690,15 +57690,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011517f0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r0, [r4], r8 @ │ │ │ │ + adceq r0, r4, r8, asr #29 │ │ │ │ tsteq r5, ip, asr r7 │ │ │ │ │ │ │ │ 002b76f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57758,15 +57758,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011516f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r0, [r4], ip @ │ │ │ │ + adceq r0, r4, ip, asr #27 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r0, ror #12 │ │ │ │ │ │ │ │ 002b7800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57826,15 +57826,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, ip, asr #27 │ │ │ │ + @ instruction: 0x00a40cbc │ │ │ │ tsteq r5, r0, asr r5 │ │ │ │ │ │ │ │ 002b7900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57891,15 +57891,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, ip, asr #25 │ │ │ │ + @ instruction: 0x00a40bbc │ │ │ │ tsteq r5, r0, asr r4 │ │ │ │ │ │ │ │ 002b79fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57962,15 +57962,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a40bb8 │ │ │ │ + adceq r0, r4, r8, lsr #21 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, asr #6 │ │ │ │ │ │ │ │ 002b7b18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -58033,15 +58033,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, asr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r0, r4, ip, sl │ │ │ │ + adceq r0, r4, ip, lsl #19 │ │ │ │ tsteq r5, ip, lsr #4 │ │ │ │ │ │ │ │ 002b7c24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58101,15 +58101,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r0, r4, r0, r9 │ │ │ │ + adceq r0, r4, r0, lsl #17 │ │ │ │ tsteq r5, r0, lsr #2 │ │ │ │ │ │ │ │ 002b7d2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -58177,15 +58177,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151094 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r4, ror r8 │ │ │ │ + adceq r0, r4, r4, ror #14 │ │ │ │ @ instruction: 0x01150ffc │ │ │ │ │ │ │ │ 002b7e54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -58252,15 +58252,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, ror #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, ip, asr #14 │ │ │ │ + adceq r0, r4, ip, lsr r6 │ │ │ │ @ instruction: 0x01150ed4 │ │ │ │ │ │ │ │ 002b7f78 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58399,17 +58399,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r5, r0, lsr #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, r4, lsr #26 │ │ │ │ - umlaleq r0, r4, r0, r4 │ │ │ │ - addeq ip, pc, r0, ror #5 │ │ │ │ - strdeq ip, [pc], ip @ │ │ │ │ + adceq r0, r4, r0, lsl #7 │ │ │ │ + ldrdeq ip, [pc], r0 │ │ │ │ + addeq ip, pc, ip, ror #3 │ │ │ │ │ │ │ │ 002b81b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -58496,17 +58496,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r5, r0, lsr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, r4, lsr #23 │ │ │ │ - adceq r0, r4, r4, lsl r3 │ │ │ │ - addeq ip, pc, r4, ror #2 │ │ │ │ - addeq ip, pc, r0, lsl #3 │ │ │ │ + adceq r0, r4, r4, lsl #4 │ │ │ │ + addeq ip, pc, r4, asr r0 @ │ │ │ │ + addeq ip, pc, r0, ror r0 @ │ │ │ │ │ │ │ │ 002b8334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 2b8428 │ │ │ │ @@ -58564,15 +58564,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01150ab0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r0, r4, r8, r2 │ │ │ │ + adceq r0, r4, r8, lsl #3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r0, lsr #20 │ │ │ │ │ │ │ │ 002b8440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58631,15 +58631,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsr #19 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, ip, lsl #3 │ │ │ │ + adceq r0, r4, ip, ror r0 │ │ │ │ tsteq r5, r4, lsl r9 │ │ │ │ │ │ │ │ 002b853c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58695,15 +58695,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r0, r4, r0, r0 │ │ │ │ + adceq pc, r3, r0, lsl #31 │ │ │ │ tsteq r5, r8, lsl r8 │ │ │ │ │ │ │ │ 002b8634 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58762,15 +58762,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011507b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq pc, r3, r8, pc @ │ │ │ │ + adceq pc, r3, r8, lsl #29 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r0, lsr #14 │ │ │ │ │ │ │ │ 002b8740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58829,15 +58829,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsr #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, ip, lsl #29 │ │ │ │ + adceq pc, r3, ip, ror sp @ │ │ │ │ tsteq r5, r4, lsl r6 │ │ │ │ │ │ │ │ 002b883c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58893,15 +58893,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq pc, r3, r0, sp @ │ │ │ │ + adceq pc, r3, r0, lsl #25 │ │ │ │ tsteq r5, r8, lsl r5 │ │ │ │ │ │ │ │ 002b8934 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58963,15 +58963,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011504b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r0, lsl #25 │ │ │ │ + adceq pc, r3, r0, ror fp @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r4, lsl r4 │ │ │ │ │ │ │ │ 002b8a4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -59033,15 +59033,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01150398 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r8, ror #22 │ │ │ │ + adceq pc, r3, r8, asr sl @ │ │ │ │ @ instruction: 0x011502fc │ │ │ │ │ │ │ │ 002b8b54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59100,15 +59100,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01150290 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r0, ror #20 │ │ │ │ + adceq pc, r3, r0, asr r9 @ │ │ │ │ @ instruction: 0x011501f4 │ │ │ │ │ │ │ │ 002b8c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -59175,15 +59175,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r8, asr #18 │ │ │ │ + adceq pc, r3, r8, lsr r8 @ │ │ │ │ ldrsbeq r0, [r5, -r4] │ │ │ │ │ │ │ │ 002b8d7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -59249,15 +59249,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, asr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r4, lsr #16 │ │ │ │ + adceq pc, r3, r4, lsl r7 @ │ │ │ │ @ instruction: 0x0114ffb0 │ │ │ │ │ │ │ │ 002b8e9c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59393,17 +59393,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tstpeq r4, ip, ror lr @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r4, r4, lsl #28 @ p-variant is OBSOLETE │ │ │ │ - adceq pc, r3, r8, ror r5 @ │ │ │ │ - addeq fp, pc, r8, asr #7 │ │ │ │ - addeq fp, pc, r4, ror #7 │ │ │ │ + adceq pc, r3, r8, ror #8 │ │ │ │ + @ instruction: 0x008fb2b8 │ │ │ │ + ldrdeq fp, [pc], r4 │ │ │ │ │ │ │ │ 002b90d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -59487,17 +59487,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tstpeq r4, r8, lsl #26 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0114fc90 │ │ │ │ - adceq pc, r3, r8, lsl #8 │ │ │ │ - addeq fp, pc, r8, asr r2 @ │ │ │ │ - addeq fp, pc, r4, ror r2 @ │ │ │ │ + strdeq pc, [r3], r8 @ │ │ │ │ + addeq fp, pc, r8, asr #2 │ │ │ │ + addeq fp, pc, r4, ror #2 │ │ │ │ │ │ │ │ 002b9240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 2b9338 │ │ │ │ @@ -59556,15 +59556,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, lsr #23 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq pc, r3, r4, r3 @ │ │ │ │ + adceq pc, r3, r4, lsl #5 │ │ │ │ tstpeq r4, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9348 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59624,15 +59624,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114fa9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, ip, lsl #5 │ │ │ │ + adceq pc, r3, ip, ror r1 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tstpeq r4, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59692,15 +59692,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, lsl #19 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, ip, ror r1 @ │ │ │ │ + adceq pc, r3, ip, rrx │ │ │ │ @ instruction: 0x0114f8f8 │ │ │ │ │ │ │ │ 002b9558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59757,15 +59757,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, lsl #17 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, ip, ror r0 @ │ │ │ │ + adceq lr, r3, ip, ror #30 │ │ │ │ @ instruction: 0x0114f7f8 │ │ │ │ │ │ │ │ 002b9654 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59824,15 +59824,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114f790 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r0, lsl #31 │ │ │ │ + adceq lr, r3, r0, ror lr │ │ │ │ tstpeq r4, r0, lsl #14 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59891,15 +59891,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, lsl #13 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, ip, ror lr │ │ │ │ + adceq lr, r3, ip, ror #26 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x0114f5fc │ │ │ │ │ │ │ │ 002b9864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -59958,15 +59958,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r0, lsl #11 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r0, ror sp │ │ │ │ + adceq lr, r3, r0, ror #24 │ │ │ │ @ instruction: 0x0114f4f0 │ │ │ │ │ │ │ │ 002b9960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -60022,15 +60022,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, lsl #9 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r4, ror ip │ │ │ │ + adceq lr, r3, r4, ror #22 │ │ │ │ @ instruction: 0x0114f3f4 │ │ │ │ │ │ │ │ 002b9a58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60082,15 +60082,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r3, r4, lsr #23 │ │ │ │ + umlaleq lr, r3, r4, sl │ │ │ │ tstpeq r4, r8, ror r3 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r4, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -60143,15 +60143,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00a3eab4 │ │ │ │ + adceq lr, r3, r4, lsr #19 │ │ │ │ tstpeq r4, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r4, r8, lsl r2 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60211,15 +60211,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114f1b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r8, lsl #19 │ │ │ │ + adceq lr, r3, r8, ror r8 │ │ │ │ tstpeq r4, r0, lsr #2 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9d34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60278,15 +60278,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrheq pc, [r4, -r0] @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r8, lsl #17 │ │ │ │ + adceq lr, r3, r8, ror r7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tstpeq r4, r0, lsr #32 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9e3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60344,15 +60344,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r0, lsl #15 │ │ │ │ + adceq lr, r3, r0, ror r6 │ │ │ │ tsteq r4, r8, lsl pc │ │ │ │ │ │ │ │ 002b9f38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60408,15 +60408,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r4, lsl #13 │ │ │ │ + adceq lr, r3, r4, ror r5 │ │ │ │ tsteq r4, ip, lsl lr │ │ │ │ │ │ │ │ 002ba030 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60475,15 +60475,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114edb4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, ip, lsl #11 │ │ │ │ + adceq lr, r3, ip, ror r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r4, lsr #26 │ │ │ │ │ │ │ │ 002ba138 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60541,15 +60541,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r4, lsl #9 │ │ │ │ + adceq lr, r3, r4, ror r3 │ │ │ │ tsteq r4, ip, lsl ip │ │ │ │ │ │ │ │ 002ba234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60605,15 +60605,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114ebb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r8, lsl #7 │ │ │ │ + adceq lr, r3, r8, ror r2 │ │ │ │ tsteq r4, r0, lsr #22 │ │ │ │ │ │ │ │ 002ba32c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60671,15 +60671,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r3, ip, asr #5 │ │ │ │ + @ instruction: 0x00a3e1bc │ │ │ │ tsteq r4, r4, lsr #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r4, lsr #20 │ │ │ │ │ │ │ │ 002ba438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -60738,15 +60738,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r3, r0, asr #3 │ │ │ │ + strheq lr, [r3], r0 @ │ │ │ │ @ instruction: 0x0114e998 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, lsl r9 │ │ │ │ │ │ │ │ 002ba538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60803,15 +60803,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r3, r0, asr #1 │ │ │ │ + @ instruction: 0x00a3dfb0 │ │ │ │ @ instruction: 0x0114e898 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, lsl r8 │ │ │ │ │ │ │ │ 002ba634 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60871,15 +60871,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114e7b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq sp, r3, ip, pc @ │ │ │ │ + adceq sp, r3, ip, lsl #29 │ │ │ │ tsteq r4, r0, lsr #14 │ │ │ │ │ │ │ │ 002ba734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60938,15 +60938,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114e6b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq sp, r3, ip, lr │ │ │ │ + adceq sp, r3, ip, lsl #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r0, lsr #12 │ │ │ │ │ │ │ │ 002ba83c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61004,15 +61004,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq sp, r3, r4, sp │ │ │ │ + adceq sp, r3, r4, lsl #25 │ │ │ │ tsteq r4, r8, lsl r5 │ │ │ │ │ │ │ │ 002ba938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61068,15 +61068,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq sp, r3, r8, ip │ │ │ │ + adceq sp, r3, r8, lsl #23 │ │ │ │ tsteq r4, ip, lsl r4 │ │ │ │ │ │ │ │ 002baa30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61132,15 +61132,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114e3b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq sp, r3, ip, fp │ │ │ │ + adceq sp, r3, ip, lsl #21 │ │ │ │ tsteq r4, ip, lsr #6 │ │ │ │ │ │ │ │ 002bab28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61197,15 +61197,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114e2bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r4, lsr #21 │ │ │ │ + umlaleq sp, r3, r4, r9 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r4, lsr r2 │ │ │ │ │ │ │ │ 002bac28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61261,15 +61261,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114e1bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r4, lsr #19 │ │ │ │ + umlaleq sp, r3, r4, r8 │ │ │ │ tsteq r4, r4, lsr r1 │ │ │ │ │ │ │ │ 002bad1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61323,15 +61323,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a3d8b0 │ │ │ │ + adceq sp, r3, r0, lsr #15 │ │ │ │ tsteq r4, r0, asr #32 │ │ │ │ │ │ │ │ 002bae0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61388,15 +61388,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114dfd8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r0, asr #15 │ │ │ │ + @ instruction: 0x00a3d6b0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r0, asr pc │ │ │ │ │ │ │ │ 002baf0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61452,15 +61452,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114ded8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r0, asr #13 │ │ │ │ + @ instruction: 0x00a3d5b0 │ │ │ │ tsteq r4, r0, asr lr │ │ │ │ │ │ │ │ 002bb000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61514,15 +61514,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, ip, asr #11 │ │ │ │ + @ instruction: 0x00a3d4bc │ │ │ │ tsteq r4, ip, asr sp │ │ │ │ │ │ │ │ 002bb0f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61582,15 +61582,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114dcf4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r4, asr #9 │ │ │ │ + @ instruction: 0x00a3d3b4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r0, ror #24 │ │ │ │ │ │ │ │ 002bb1fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61649,15 +61649,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a3d3b8 │ │ │ │ + adceq sp, r3, r8, lsr #5 │ │ │ │ tsteq r4, r4, asr fp │ │ │ │ │ │ │ │ 002bb2fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61714,15 +61714,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a3d2b8 │ │ │ │ + adceq sp, r3, r8, lsr #3 │ │ │ │ tsteq r4, r4, asr sl │ │ │ │ │ │ │ │ 002bb3f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61787,15 +61787,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #19 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r8, lsr #3 │ │ │ │ + umlaleq sp, r3, r8, r0 │ │ │ │ tsteq r4, ip, lsr r9 │ │ │ │ │ │ │ │ 002bb514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61859,15 +61859,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, ip, lsl #1 │ │ │ │ + adceq ip, r3, ip, ror pc │ │ │ │ tsteq r4, r0, lsr #16 │ │ │ │ │ │ │ │ 002bb62c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61973,15 +61973,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d6f8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq ip, [r3], r8 @ │ │ │ │ + adceq ip, r3, r8, asr #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r4, ror r6 │ │ │ │ │ │ │ │ 002bb7e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62036,15 +62036,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d5fc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r4, ror #27 │ │ │ │ + ldrdeq ip, [r3], r4 @ │ │ │ │ tsteq r4, r8, ror r5 │ │ │ │ │ │ │ │ 002bb8d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62097,15 +62097,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq ip, [r3], r4 @ │ │ │ │ + adceq ip, r3, r4, ror #23 │ │ │ │ tsteq r4, r8, lsl #9 │ │ │ │ │ │ │ │ 002bb9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62161,15 +62161,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r0, lsl #24 │ │ │ │ + strdeq ip, [r3], r0 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114d39c │ │ │ │ │ │ │ │ 002bbac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62224,15 +62224,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, ip, lsl #22 │ │ │ │ + strdeq ip, [r3], ip @ │ │ │ │ tsteq r4, r0, lsr #5 │ │ │ │ │ │ │ │ 002bbbb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62285,15 +62285,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, ip, lsl sl │ │ │ │ + adceq ip, r3, ip, lsl #18 │ │ │ │ @ instruction: 0x0114d1b0 │ │ │ │ │ │ │ │ 002bbc9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62352,15 +62352,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r4, lsl r9 │ │ │ │ + adceq ip, r3, r4, lsl #16 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrheq sp, [r4, -r8] │ │ │ │ │ │ │ │ 002bbda4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62418,15 +62418,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r0, lsl r8 │ │ │ │ + adceq ip, r3, r0, lsl #14 │ │ │ │ @ instruction: 0x0114cfb0 │ │ │ │ │ │ │ │ 002bbea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62482,15 +62482,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r4, lsl r7 │ │ │ │ + adceq ip, r3, r4, lsl #12 │ │ │ │ @ instruction: 0x0114ceb4 │ │ │ │ │ │ │ │ 002bbf98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -62554,15 +62554,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r8, lsl #12 │ │ │ │ + strdeq ip, [r3], r8 @ │ │ │ │ tsteq r4, r0, lsr #27 │ │ │ │ │ │ │ │ 002bc0b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -62625,15 +62625,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq ip, [r3], r0 @ │ │ │ │ + adceq ip, r3, r0, ror #7 │ │ │ │ tsteq r4, r8, lsl #25 │ │ │ │ │ │ │ │ 002bc1c4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62739,15 +62739,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r0, asr r3 │ │ │ │ + adceq ip, r3, r0, asr #4 │ │ │ │ @ instruction: 0x0114cad8 │ │ │ │ │ │ │ │ 002bc37c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62804,15 +62804,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r8, asr r2 │ │ │ │ + adceq ip, r3, r8, asr #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r0, ror #19 │ │ │ │ │ │ │ │ 002bc47c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62868,15 +62868,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r8, asr r1 │ │ │ │ + adceq ip, r3, r8, asr #32 │ │ │ │ tsteq r4, r0, ror #17 │ │ │ │ │ │ │ │ 002bc570 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62930,15 +62930,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r4, rrx │ │ │ │ + adceq fp, r3, r4, asr pc │ │ │ │ tsteq r4, ip, ror #15 │ │ │ │ │ │ │ │ 002bc660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62993,15 +62993,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r4, ror pc │ │ │ │ + adceq fp, r3, r4, ror #28 │ │ │ │ tsteq r4, r0, lsl #14 │ │ │ │ │ │ │ │ 002bc754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -63057,15 +63057,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114c690 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r0, lsl #29 │ │ │ │ + adceq fp, r3, r0, ror sp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, ip, lsl #12 │ │ │ │ │ │ │ │ 002bc850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63120,15 +63120,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114c594 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r4, lsl #27 │ │ │ │ + adceq fp, r3, r4, ror ip │ │ │ │ tsteq r4, r0, lsl r5 │ │ │ │ │ │ │ │ 002bc940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -63181,15 +63181,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq fp, r3, r4, ip │ │ │ │ + adceq fp, r3, r4, lsl #23 │ │ │ │ tsteq r4, r0, lsr #8 │ │ │ │ │ │ │ │ 002bca2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63272,15 +63272,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2bcaa0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114c3b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, r4, lsr #22 │ │ │ │ + adceq fp, r3, r4, lsl sl │ │ │ │ @ instruction: 0x0114c2dc │ │ │ │ │ │ │ │ 002bcb90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63364,15 +63364,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bcc08 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x00a3b9bc │ │ │ │ + adceq fp, r3, ip, lsr #17 │ │ │ │ tsteq r4, r4, ror r1 │ │ │ │ │ │ │ │ 002bccf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63456,15 +63456,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bcd70 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, r4, asr r8 │ │ │ │ + adceq fp, r3, r4, asr #14 │ │ │ │ tsteq r4, ip │ │ │ │ │ │ │ │ 002bce60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63540,15 +63540,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bced4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r8, lsl #14 │ │ │ │ + strdeq fp, [r3], r8 @ │ │ │ │ tsteq r4, r0, asr #29 │ │ │ │ │ │ │ │ 002bcfa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63623,15 +63623,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd018 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r4, asr #11 │ │ │ │ + @ instruction: 0x00a3b4b4 │ │ │ │ tsteq r4, ip, ror sp │ │ │ │ │ │ │ │ 002bd0ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63706,15 +63706,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd15c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r0, lsl #9 │ │ │ │ + adceq fp, r3, r0, ror r3 │ │ │ │ tsteq r4, r8, lsr ip │ │ │ │ │ │ │ │ 002bd230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63789,15 +63789,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd2a0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114bbbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, ip, lsr r3 │ │ │ │ + adceq fp, r3, ip, lsr #4 │ │ │ │ @ instruction: 0x0114baf4 │ │ │ │ │ │ │ │ 002bd374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63815,15 +63815,15 @@ │ │ │ │ bne 2bd410 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bd410 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bd410 │ │ │ │ - bl bb2078 │ │ │ │ + bl bb1f68 │ │ │ │ ldr r2, [pc, #284] @ 2bd4f4 │ │ │ │ ldr r3, [pc, #276] @ 2bd4f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63891,15 +63891,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd3d0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, lsr #20 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, r4, ror #2 │ │ │ │ + adceq fp, r3, r4, asr r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd504 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 2bd374 │ │ │ │ @@ -63927,15 +63927,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2bd5b8 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2bd5b8 │ │ │ │ - bl bb2078 │ │ │ │ + bl bb1f68 │ │ │ │ ldr r2, [pc, #260] @ 2bd684 │ │ │ │ ldr r3, [pc, #252] @ 2bd680 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63996,15 +63996,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd578 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r4, lsl #17 │ │ │ │ - ldrdeq sl, [r3], r4 @ │ │ │ │ + adceq sl, r3, r4, asr #29 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd690 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64019,15 +64019,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bd720 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bd720 │ │ │ │ - bl bb2048 │ │ │ │ + bl bb1f38 │ │ │ │ ldr r2, [pc, #260] @ 2bd7ec │ │ │ │ ldr r3, [pc, #252] @ 2bd7e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64088,15 +64088,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd6e0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, lsl r7 │ │ │ │ - adceq sl, r3, ip, ror #28 │ │ │ │ + adceq sl, r3, ip, asr sp │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd7f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64111,15 +64111,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bd888 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bd888 │ │ │ │ - bl bb2048 │ │ │ │ + bl bb1f38 │ │ │ │ ldr r2, [pc, #260] @ 2bd954 │ │ │ │ ldr r3, [pc, #252] @ 2bd950 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64180,15 +64180,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd848 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114b5f0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0114b5b4 │ │ │ │ - adceq sl, r3, r4, lsl #26 │ │ │ │ + strdeq sl, [r3], r4 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64206,15 +64206,15 @@ │ │ │ │ bne 2bd9f8 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bd9f8 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bd9f8 │ │ │ │ - bl bb1720 │ │ │ │ + bl bb1610 │ │ │ │ ldr r2, [pc, #284] @ 2bdae0 │ │ │ │ ldr r3, [pc, #276] @ 2bdadc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64282,15 +64282,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bd9bc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, asr #8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, ip, ror fp │ │ │ │ + adceq sl, r3, ip, ror #20 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdaf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64308,15 +64308,15 @@ │ │ │ │ bne 2bdb88 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bdb88 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bdb88 │ │ │ │ - bl bb169c │ │ │ │ + bl bb158c │ │ │ │ ldr r2, [pc, #284] @ 2bdc70 │ │ │ │ ldr r3, [pc, #276] @ 2bdc6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64384,15 +64384,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdb4c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114b2f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0114b2b0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, ip, ror #19 │ │ │ │ + ldrdeq sl, [r3], ip @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdc80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64410,15 +64410,15 @@ │ │ │ │ bne 2bdd18 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bdd18 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bdd18 │ │ │ │ - bl bb169c │ │ │ │ + bl bb158c │ │ │ │ ldr r2, [pc, #284] @ 2bde00 │ │ │ │ ldr r3, [pc, #276] @ 2bddfc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64486,15 +64486,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdcdc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, lsr #2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, ip, asr r8 │ │ │ │ + adceq sl, r3, ip, asr #14 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bde10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64510,15 +64510,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2bdea0 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2bdea0 │ │ │ │ - bl bb1720 │ │ │ │ + bl bb1610 │ │ │ │ ldr r2, [pc, #260] @ 2bdf70 │ │ │ │ ldr r3, [pc, #252] @ 2bdf6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64579,15 +64579,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bde64 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114afdc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0114af98 │ │ │ │ - adceq sl, r3, ip, ror #13 │ │ │ │ + ldrdeq sl, [r3], ip @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdf7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64602,15 +64602,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2be008 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be008 │ │ │ │ - bl bb169c │ │ │ │ + bl bb158c │ │ │ │ ldr r2, [pc, #260] @ 2be0d8 │ │ │ │ ldr r3, [pc, #252] @ 2be0d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64671,15 +64671,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdfcc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, lsr lr │ │ │ │ - adceq sl, r3, r4, lsl #11 │ │ │ │ + adceq sl, r3, r4, ror r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be0e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64694,15 +64694,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2be170 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be170 │ │ │ │ - bl bb169c │ │ │ │ + bl bb158c │ │ │ │ ldr r2, [pc, #260] @ 2be240 │ │ │ │ ldr r3, [pc, #252] @ 2be23c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64763,15 +64763,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2be134 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, asr #25 │ │ │ │ - adceq sl, r3, ip, lsl r4 │ │ │ │ + adceq sl, r3, ip, lsl #6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be24c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64855,15 +64855,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2be2c0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114ab90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, r4, lsl #6 │ │ │ │ + strdeq sl, [r3], r4 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x0114aab8 │ │ │ │ │ │ │ │ 002be3b8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -65430,15 +65430,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r9, r3, ip, asr sl │ │ │ │ + adceq r9, r3, ip, asr #18 │ │ │ │ tsteq r4, ip, lsl #4 │ │ │ │ │ │ │ │ 002bec48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65504,15 +65504,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114a19c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r9, r3, r0, asr #18 │ │ │ │ + adceq r9, r3, r0, lsr r8 │ │ │ │ tsteq r4, ip, ror #1 │ │ │ │ │ │ │ │ 002bed68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65578,15 +65578,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r9, r3, r0, lsr #16 │ │ │ │ + adceq r9, r3, r0, lsl r7 │ │ │ │ tsteq r4, ip, asr #31 │ │ │ │ │ │ │ │ 002bee88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65648,15 +65648,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, r8, lsl #14 │ │ │ │ + strdeq r9, [r3], r8 @ │ │ │ │ @ instruction: 0x01149eb8 │ │ │ │ │ │ │ │ 002bef98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65711,15 +65711,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, r8, lsl r6 │ │ │ │ + adceq r9, r3, r8, lsl #10 │ │ │ │ tsteq r4, r0, asr #27 │ │ │ │ │ │ │ │ 002bf08c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65774,15 +65774,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, r4, lsr #10 │ │ │ │ + adceq r9, r3, r4, lsl r4 │ │ │ │ tsteq r4, ip, asr #25 │ │ │ │ │ │ │ │ 002bf180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65837,15 +65837,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, r0, lsr r4 │ │ │ │ + adceq r9, r3, r0, lsr #6 │ │ │ │ @ instruction: 0x01149bd8 │ │ │ │ │ │ │ │ 002bf274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65863,15 +65863,15 @@ │ │ │ │ bne 2bf310 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bf310 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bf310 │ │ │ │ - bl bb2068 │ │ │ │ + bl bb1f58 │ │ │ │ ldr r2, [pc, #240] @ 2bf3c8 │ │ │ │ ldr r3, [pc, #232] @ 2bf3c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65927,15 +65927,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 2bf328 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, lsr #22 │ │ │ │ - adceq r9, r3, r4, ror #5 │ │ │ │ + ldrdeq r9, [r3], r4 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf3d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65954,15 +65954,15 @@ │ │ │ │ bne 2bf474 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bf474 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf474 │ │ │ │ - bl bb2040 │ │ │ │ + bl bb1f30 │ │ │ │ ldr r2, [pc, #220] @ 2bf518 │ │ │ │ ldr r3, [pc, #212] @ 2bf514 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66013,15 +66013,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bf48c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, asr #19 │ │ │ │ - adceq r9, r3, r4, lsl #3 │ │ │ │ + adceq r9, r3, r4, ror r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66040,15 +66040,15 @@ │ │ │ │ bne 2bf5c4 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bf5c4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf5c4 │ │ │ │ - bl bb2040 │ │ │ │ + bl bb1f30 │ │ │ │ ldr r2, [pc, #220] @ 2bf668 │ │ │ │ ldr r3, [pc, #212] @ 2bf664 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66099,15 +66099,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bf5dc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011498bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, ror r8 │ │ │ │ - adceq r9, r3, r4, lsr r0 │ │ │ │ + adceq r8, r3, r4, lsr #30 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66124,15 +66124,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2bf70c │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf70c │ │ │ │ - bl bb2068 │ │ │ │ + bl bb1f58 │ │ │ │ ldr r2, [pc, #212] @ 2bf7a8 │ │ │ │ ldr r3, [pc, #204] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66181,15 +66181,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bf6cc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, lsr r7 │ │ │ │ - @ instruction: 0x00a38eb8 │ │ │ │ + adceq r8, r3, r8, lsr #27 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bf7b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66204,15 +66204,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bf840 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf840 │ │ │ │ - bl bb2040 │ │ │ │ + bl bb1f30 │ │ │ │ ldr r2, [pc, #184] @ 2bf8c4 │ │ │ │ ldr r3, [pc, #176] @ 2bf8c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66254,15 +66254,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bf804 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011495f8 │ │ │ │ - adceq r8, r3, r8, lsr #27 │ │ │ │ + umlaleq r8, r3, r8, ip │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bf8d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66277,15 +66277,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bf95c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf95c │ │ │ │ - bl bb2040 │ │ │ │ + bl bb1f30 │ │ │ │ ldr r2, [pc, #184] @ 2bf9e0 │ │ │ │ ldr r3, [pc, #176] @ 2bf9dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66327,15 +66327,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bf920 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011494dc │ │ │ │ - adceq r8, r3, ip, lsl #25 │ │ │ │ + adceq r8, r3, ip, ror fp │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bf9ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66353,15 +66353,15 @@ │ │ │ │ bne 2bfa84 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bfa84 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bfa84 │ │ │ │ - bl bb170c │ │ │ │ + bl bb15fc │ │ │ │ ldr r2, [pc, #240] @ 2bfb40 │ │ │ │ ldr r3, [pc, #232] @ 2bfb3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66417,15 +66417,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 2bfa9c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011493b4 │ │ │ │ - adceq r8, r3, r0, ror fp │ │ │ │ + adceq r8, r3, r0, ror #20 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bfb50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66444,15 +66444,15 @@ │ │ │ │ bne 2bfbe8 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bfbe8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfbe8 │ │ │ │ - bl bb1678 │ │ │ │ + bl bb1568 │ │ │ │ ldr r2, [pc, #220] @ 2bfc90 │ │ │ │ ldr r3, [pc, #212] @ 2bfc8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66503,15 +66503,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bfc00 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01149294 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, asr r2 │ │ │ │ - adceq r8, r3, r0, lsl sl │ │ │ │ + adceq r8, r3, r0, lsl #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bfca0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66530,15 +66530,15 @@ │ │ │ │ bne 2bfd38 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bfd38 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfd38 │ │ │ │ - bl bb1678 │ │ │ │ + bl bb1568 │ │ │ │ ldr r2, [pc, #220] @ 2bfde0 │ │ │ │ ldr r3, [pc, #212] @ 2bfddc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66589,15 +66589,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bfd50 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, lsl #2 │ │ │ │ - adceq r8, r3, r0, asr #17 │ │ │ │ + @ instruction: 0x00a387b0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bfdf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66614,15 +66614,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2bfe80 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bfe80 │ │ │ │ - bl bb170c │ │ │ │ + bl bb15fc │ │ │ │ ldr r2, [pc, #212] @ 2bff20 │ │ │ │ ldr r3, [pc, #204] @ 2bff1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66671,15 +66671,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2bfe44 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01148ffc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01148fb8 │ │ │ │ - adceq r8, r3, r4, asr #14 │ │ │ │ + adceq r8, r3, r4, lsr r6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bff2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66694,15 +66694,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bffb4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bffb4 │ │ │ │ - bl bb1678 │ │ │ │ + bl bb1568 │ │ │ │ ldr r2, [pc, #184] @ 2c003c │ │ │ │ ldr r3, [pc, #176] @ 2c0038 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66744,15 +66744,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2bff7c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01148ebc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, lsl #29 │ │ │ │ - adceq r8, r3, r4, lsr r6 │ │ │ │ + adceq r8, r3, r4, lsr #10 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002c0048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66767,15 +66767,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2c00d0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c00d0 │ │ │ │ - bl bb1678 │ │ │ │ + bl bb1568 │ │ │ │ ldr r2, [pc, #184] @ 2c0158 │ │ │ │ ldr r3, [pc, #176] @ 2c0154 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66817,15 +66817,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2c0098 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r4, ror #26 │ │ │ │ - adceq r8, r3, r8, lsl r5 │ │ │ │ + adceq r8, r3, r8, lsl #8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002c0164 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66894,15 +66894,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r8, r3, r4, lsl r4 │ │ │ │ + adceq r8, r3, r4, lsl #6 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r4, asr #23 │ │ │ │ │ │ │ │ 002c0294 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -66983,15 +66983,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r3, ip, asr #5 │ │ │ │ + @ instruction: 0x00a381bc │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, ip, ror sl │ │ │ │ │ │ │ │ 002c03d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67047,15 +67047,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r8, [r3], r8 @ │ │ │ │ + adceq r8, r3, r8, asr #1 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r0, lsl #19 │ │ │ │ │ │ │ │ 002c04d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67111,15 +67111,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r3, r0, ror #1 │ │ │ │ + ldrdeq r7, [r3], r0 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r8, lsl #17 │ │ │ │ │ │ │ │ 002c05c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67175,15 +67175,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r8, ror #31 │ │ │ │ + ldrdeq r7, [r3], r8 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x01148790 │ │ │ │ │ │ │ │ 002c06c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67708,15 +67708,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r0, ror #18 │ │ │ │ + adceq r7, r3, r0, asr r8 │ │ │ │ tsteq r4, r0, rrx │ │ │ │ │ │ │ │ 002c0df8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67816,15 +67816,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a377b8 │ │ │ │ + adceq r7, r3, r8, lsr #13 │ │ │ │ @ instruction: 0x01147eb8 │ │ │ │ │ │ │ │ 002c0fa0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67924,15 +67924,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r0, lsl r6 │ │ │ │ + adceq r7, r3, r0, lsl #10 │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ │ │ │ │ 002c1148 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68032,15 +68032,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01147c94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r8, ror #8 │ │ │ │ + adceq r7, r3, r8, asr r3 │ │ │ │ tsteq r4, r8, ror #22 │ │ │ │ │ │ │ │ 002c12f0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68140,15 +68140,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r0, asr #5 │ │ │ │ + @ instruction: 0x00a371b0 │ │ │ │ tsteq r4, r0, asr #19 │ │ │ │ │ │ │ │ 002c1498 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68248,15 +68248,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r8, lsl r1 │ │ │ │ + adceq r7, r3, r8 │ │ │ │ tsteq r4, r8, lsl r8 │ │ │ │ │ │ │ │ 002c1640 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68356,15 +68356,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114779c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, r0, ror pc │ │ │ │ + adceq r6, r3, r0, ror #28 │ │ │ │ tsteq r4, r0, ror r6 │ │ │ │ │ │ │ │ 002c17e8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68464,15 +68464,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011475f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, r8, asr #27 │ │ │ │ + @ instruction: 0x00a36cb8 │ │ │ │ tsteq r4, r8, asr #9 │ │ │ │ │ │ │ │ 002c1990 : │ │ │ │ mov r3, #0 │ │ │ │ b 295b00 │ │ │ │ │ │ │ │ 002c1998 : │ │ │ │ @@ -68501,46 +68501,46 @@ │ │ │ │ b 295ea0 │ │ │ │ ldr r3, [pc, #180] @ 2c1aa8 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1a58 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb24e8 │ │ │ │ + bl bb23d8 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1a64 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2388 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1a64 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb24ac │ │ │ │ + bl bb239c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 2c19d4 │ │ │ │ b 2c19fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb24e8 │ │ │ │ + bl bb23d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c19d4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb24c0 │ │ │ │ + bl bb23b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c19d4 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68570,46 +68570,46 @@ │ │ │ │ b 295ea0 │ │ │ │ ldr r3, [pc, #180] @ 2c1bb4 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1b64 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb24e8 │ │ │ │ + bl bb23d8 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1b70 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2388 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1b70 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb24ac │ │ │ │ + bl bb239c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 2c1ae0 │ │ │ │ b 2c1b08 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb24e8 │ │ │ │ + bl bb23d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1ae0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb24c0 │ │ │ │ + bl bb23b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1ae0 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68656,33 +68656,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 2c1cd0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1d1c │ │ │ │ + bl bb1c0c │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1ce0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1ccc │ │ │ │ + bl bb1bbc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1ce0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1ce0 │ │ │ │ + bl bb1bd0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68692,22 +68692,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 2c1bfc │ │ │ │ b 2c1c50 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb1d1c │ │ │ │ + bl bb1c0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1bfc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb1cf4 │ │ │ │ + bl bb1be4 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 2c1bfc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -68754,33 +68754,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 2c1e50 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1d1c │ │ │ │ + bl bb1c0c │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1e60 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1ccc │ │ │ │ + bl bb1bbc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1e60 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1ce0 │ │ │ │ + bl bb1bd0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68790,22 +68790,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 2c1d7c │ │ │ │ b 2c1dd0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb1d1c │ │ │ │ + bl bb1c0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1d7c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb1cf4 │ │ │ │ + bl bb1be4 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 2c1d7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -69004,21 +69004,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 2c21ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r4, r4, ror #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, r4, asr #11 │ │ │ │ - adceq r6, r3, r4, lsr r5 │ │ │ │ + @ instruction: 0x00a364b4 │ │ │ │ + adceq r6, r3, r4, lsr #8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r6, r3, r4, asr #10 │ │ │ │ + adceq r6, r3, r4, lsr r4 │ │ │ │ @ instruction: 0x01146cf8 │ │ │ │ - adceq r6, r3, ip, lsr #9 │ │ │ │ - umulleq r2, pc, r8, r2 @ │ │ │ │ + umlaleq r6, r3, ip, r3 │ │ │ │ + addeq r2, pc, r8, lsl #3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c21b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69116,22 +69116,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2c2368 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r4, r0, lsr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, r0, lsl #8 │ │ │ │ - adceq r6, r3, lr, ror r3 │ │ │ │ + strdeq r6, [r3], r0 @ │ │ │ │ + adceq r6, r3, lr, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r6, r3, r8, lsl #7 │ │ │ │ + adceq r6, r3, r8, ror r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r4, r8, lsr fp │ │ │ │ - strdeq r6, [r3], r4 @ │ │ │ │ - addeq r2, pc, r0, ror #1 │ │ │ │ + adceq r6, r3, r4, ror #3 │ │ │ │ + ldrdeq r1, [pc], r0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c236c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69228,24 +69228,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 2c2528 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - umlaleq r6, r3, r0, r2 │ │ │ │ + adceq r6, r3, r0, lsl #3 │ │ │ │ tsteq r4, r4, ror #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, r4, asr #3 │ │ │ │ + strheq r6, [r3], r4 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r6, r3, r8, asr #3 │ │ │ │ + strheq r6, [r3], r8 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r4, r8, ror r9 │ │ │ │ - adceq r6, r3, r4, lsr r1 │ │ │ │ - addeq r1, pc, r0, lsr #30 │ │ │ │ + adceq r6, r3, r4, lsr #32 │ │ │ │ + addeq r1, pc, r0, lsl lr @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c252c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69345,22 +69345,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2c26ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x011468b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r6, r3, r4, r0 │ │ │ │ - adceq r6, r3, lr │ │ │ │ + adceq r5, r3, r4, lsl #31 │ │ │ │ + strdeq r5, [r3], lr @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r6, r3, ip │ │ │ │ + strdeq r5, [r3], ip @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x011467bc │ │ │ │ - adceq r5, r3, r0, ror pc │ │ │ │ - addeq r1, pc, ip, asr sp @ │ │ │ │ + adceq r5, r3, r0, ror #28 │ │ │ │ + addeq r1, pc, ip, asr #24 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c26f0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69457,20 +69457,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2c289c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x011466dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r3, r0, asr #29 │ │ │ │ - adceq r5, r3, r0, lsr lr │ │ │ │ + @ instruction: 0x00a35db0 │ │ │ │ + adceq r5, r3, r0, lsr #26 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ tsteq r4, r0, lsl #12 │ │ │ │ - @ instruction: 0x00a35db8 │ │ │ │ - addeq r1, pc, r4, lsr #23 │ │ │ │ + adceq r5, r3, r8, lsr #25 │ │ │ │ + umulleq r1, pc, r4, sl @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c28a0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69563,19 +69563,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 2c2a38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r4, ip, lsr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r3, r6, lsr #25 │ │ │ │ + umlaleq r5, r3, r6, fp │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ tsteq r4, r4, ror r4 │ │ │ │ - adceq r5, r3, r8, lsl ip │ │ │ │ - addeq r1, pc, r4, lsl #20 │ │ │ │ + adceq r5, r3, r8, lsl #22 │ │ │ │ + strdeq r1, [pc], r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2a3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -69793,22 +69793,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2c2dd0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2c2dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r5, r3, r4, ror fp │ │ │ │ - umlaleq r5, r3, r0, sl │ │ │ │ + adceq r5, r3, r4, ror #20 │ │ │ │ + adceq r5, r3, r0, lsl #19 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r5, r3, r8, asr #17 │ │ │ │ - addeq r1, pc, r8, lsl r7 @ │ │ │ │ - addeq r1, pc, r4, lsr r7 @ │ │ │ │ - adceq r5, r3, r4, ror r8 │ │ │ │ - addeq r1, pc, r8, ror #12 │ │ │ │ + @ instruction: 0x00a357b8 │ │ │ │ + addeq r1, pc, r8, lsl #12 │ │ │ │ + addeq r1, pc, r4, lsr #12 │ │ │ │ + adceq r5, r3, r4, ror #14 │ │ │ │ + addeq r1, pc, r8, asr r5 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c2dd8 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 2c2e48 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -69978,31 +69978,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -70128,23 +70128,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x01145e9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r3, r4, ror r6 │ │ │ │ - adceq r5, r3, r4, lsl #12 │ │ │ │ + adceq r5, r3, r4, ror #10 │ │ │ │ + strdeq r5, [r3], r4 @ │ │ │ │ tsteq r4, ip, lsl #25 │ │ │ │ - adceq r5, r3, r8, lsl #8 │ │ │ │ - adceq r5, r3, ip, lsl #7 │ │ │ │ - addeq r1, pc, ip, ror r1 @ │ │ │ │ - adceq r5, r3, r0, ror #6 │ │ │ │ - @ instruction: 0x008f11b0 │ │ │ │ - addeq r1, pc, ip, asr #3 │ │ │ │ + strdeq r5, [r3], r8 @ │ │ │ │ + adceq r5, r3, ip, ror r2 │ │ │ │ + addeq r1, pc, ip, rrx │ │ │ │ + adceq r5, r3, r0, asr r2 │ │ │ │ + addeq r1, pc, r0, lsr #1 │ │ │ │ + strheq r1, [pc], ip │ │ │ │ │ │ │ │ 002c32fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -70359,22 +70359,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2c3688 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2c368c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - @ instruction: 0x00a352b8 │ │ │ │ - adceq r5, r3, r2, ror #3 │ │ │ │ + adceq r5, r3, r8, lsr #3 │ │ │ │ + ldrdeq r5, [r3], r2 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - adceq r5, r3, r0, lsl r0 │ │ │ │ - addeq r0, pc, r0, ror #28 │ │ │ │ - addeq r0, pc, ip, ror lr @ │ │ │ │ - @ instruction: 0x00a34fbc │ │ │ │ - @ instruction: 0x008f0db0 │ │ │ │ + adceq r4, r3, r0, lsl #30 │ │ │ │ + addeq r0, pc, r0, asr sp @ │ │ │ │ + addeq r0, pc, ip, ror #26 │ │ │ │ + adceq r4, r3, ip, lsr #29 │ │ │ │ + addeq r0, pc, r0, lsr #25 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c3690 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70474,59 +70474,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -70554,43 +70554,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -70646,33 +70646,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -70732,37 +70732,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -70818,15 +70818,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -71311,35 +71311,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r4, ip, lsr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r4, r3, ip, lsr lr │ │ │ │ - strdeq r4, [r3], lr @ │ │ │ │ + adceq r4, r3, ip, lsr #26 │ │ │ │ + adceq r4, r3, lr, ror #11 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r4, r8, lsl #28 │ │ │ │ - @ instruction: 0x00a344ba │ │ │ │ + adceq r4, r3, sl, lsr #7 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r4, r3, r8, lsl #6 │ │ │ │ - addeq r0, pc, r8, asr r1 @ │ │ │ │ - addeq r0, pc, r4, ror r1 @ │ │ │ │ - umlaleq r4, r3, r4, r2 │ │ │ │ - addeq r0, pc, r4, lsl #1 │ │ │ │ + strdeq r4, [r3], r8 @ │ │ │ │ + addeq r0, pc, r8, asr #32 │ │ │ │ + addeq r0, pc, r4, rrx │ │ │ │ + adceq r4, r3, r4, lsl #3 │ │ │ │ + addeq pc, lr, r4, ror pc @ │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - adceq r4, r3, r0, lsr #2 │ │ │ │ - addeq pc, lr, r8, ror #31 │ │ │ │ - addeq pc, lr, ip, ror #30 │ │ │ │ - strdeq r4, [r3], ip @ │ │ │ │ - addeq pc, lr, r8, ror #29 │ │ │ │ + adceq r4, r3, r0, lsl r0 │ │ │ │ + ldrdeq pc, [lr], r8 │ │ │ │ + addeq pc, lr, ip, asr lr @ │ │ │ │ + adceq r3, r3, ip, ror #31 │ │ │ │ + ldrdeq pc, [lr], r8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c459c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -71435,59 +71435,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -71513,39 +71513,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -71602,33 +71602,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -71688,35 +71688,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -71774,15 +71774,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -71956,19 +71956,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r3, r0, asr #30 │ │ │ │ + adceq r3, r3, r0, lsr lr │ │ │ │ @ instruction: 0x01143fd4 │ │ │ │ - adceq r3, r3, r8, asr r7 │ │ │ │ - strdeq r3, [r3], r0 @ │ │ │ │ - addeq pc, lr, r0, ror #9 │ │ │ │ + adceq r3, r3, r8, asr #12 │ │ │ │ + adceq r3, r3, r0, ror #11 │ │ │ │ + ldrdeq pc, [lr], r0 │ │ │ │ │ │ │ │ 002c4f64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 2c506c │ │ │ │ @@ -72031,15 +72031,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r3, r8, ror #12 │ │ │ │ + adceq r3, r3, r8, asr r5 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x01143dd4 │ │ │ │ │ │ │ │ 002c5080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72107,15 +72107,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r3, r0, asr #10 │ │ │ │ + adceq r3, r3, r0, lsr r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r4, ip, lsr #25 │ │ │ │ │ │ │ │ 002c51a8 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c51f0 │ │ │ │ @@ -72143,17 +72143,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c522c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, r3, ip, lsl #8 │ │ │ │ - addeq pc, lr, ip, asr r2 @ │ │ │ │ - addeq pc, lr, r8, ror r2 @ │ │ │ │ + strdeq r3, [r3], ip @ │ │ │ │ + addeq pc, lr, ip, asr #2 │ │ │ │ + addeq pc, lr, r8, ror #2 │ │ │ │ │ │ │ │ 002c5230 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c527c │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -72180,17 +72180,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c52b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, r3, r0, lsl #7 │ │ │ │ - ldrdeq pc, [lr], r0 │ │ │ │ - addeq pc, lr, ip, ror #3 │ │ │ │ + adceq r3, r3, r0, ror r2 │ │ │ │ + addeq pc, lr, r0, asr #1 │ │ │ │ + ldrdeq pc, [lr], ip │ │ │ │ │ │ │ │ 002c52bc : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5314 │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -72220,17 +72220,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c5350 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, r3, r8, ror #5 │ │ │ │ - addeq pc, lr, r8, lsr r1 @ │ │ │ │ - addeq pc, lr, r4, asr r1 @ │ │ │ │ + ldrdeq r3, [r3], r8 @ │ │ │ │ + addeq pc, lr, r8, lsr #32 │ │ │ │ + addeq pc, lr, r4, asr #32 │ │ │ │ │ │ │ │ 002c5354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -72269,17 +72269,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c540c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, r3, ip, lsr #4 │ │ │ │ - addeq pc, lr, ip, ror r0 @ │ │ │ │ - umulleq pc, lr, r8, r0 @ │ │ │ │ + adceq r3, r3, ip, lsl r1 │ │ │ │ + addeq lr, lr, ip, ror #30 │ │ │ │ + addeq lr, lr, r8, lsl #31 │ │ │ │ │ │ │ │ 002c5410 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5448 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -72301,17 +72301,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c5484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a331b4 │ │ │ │ - addeq pc, lr, r4 │ │ │ │ - addeq pc, lr, r0, lsr #32 │ │ │ │ + adceq r3, r3, r4, lsr #1 │ │ │ │ + strdeq lr, [lr], r4 │ │ │ │ + addeq lr, lr, r0, lsl pc │ │ │ │ │ │ │ │ 002c5488 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2c54d0 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -73212,21 +73212,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 2c604c │ │ │ │ b 2c5f44 │ │ │ │ bl 27ede8 │ │ │ │ - adceq r2, r3, r6, ror #23 │ │ │ │ - @ instruction: 0x00a32bb7 │ │ │ │ + ldrdeq r2, [r3], r6 @ │ │ │ │ + adceq r2, r3, r7, lsr #21 │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq r2, [r3], r8 @ │ │ │ │ - ldrdeq lr, [lr], r4 │ │ │ │ + adceq r2, r3, r8, ror #5 │ │ │ │ + addeq lr, lr, r4, asr #3 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 002c6278 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -73500,22 +73500,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ tsteq r4, ip, lsl #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a321bc │ │ │ │ - adceq r2, r3, ip, lsr r1 │ │ │ │ + adceq r2, r3, ip, lsr #1 │ │ │ │ + adceq r2, r3, ip, lsr #32 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r4, r0, lsr #16 │ │ │ │ - adceq r1, r3, ip, ror #31 │ │ │ │ - adceq r1, r3, r8, asr #31 │ │ │ │ - adceq r1, r3, r4, lsl #31 │ │ │ │ - addeq sp, lr, ip, asr lr │ │ │ │ + ldrdeq r1, [r3], ip @ │ │ │ │ + @ instruction: 0x00a31eb8 │ │ │ │ + adceq r1, r3, r4, ror lr │ │ │ │ + addeq sp, lr, ip, asr #26 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002c66ec : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73660,15 +73660,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2c6910 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c68a4 │ │ │ │ - bl 90c190 │ │ │ │ + bl 90c080 │ │ │ │ b 2c6908 │ │ │ │ │ │ │ │ 002c6918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -73688,59 +73688,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ ldr r2, [pc, #16] @ 2c6984 │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 2c68ec │ │ │ │ - addeq sp, lr, r0, asr #25 │ │ │ │ - adceq r2, r3, r4, lsr #8 │ │ │ │ - umulleq sp, lr, ip, ip │ │ │ │ + @ instruction: 0x008edbb0 │ │ │ │ + adceq r2, r3, r4, lsl r3 │ │ │ │ + addeq sp, lr, ip, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002c6988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c69ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c69d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c69f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6a20 : │ │ │ │ @@ -73780,53 +73780,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c6a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6ac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6b18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73849,15 +73849,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r2, [pc, #64] @ 2c6be8 │ │ │ │ ldr r3, [pc, #56] @ 2c6be4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -73892,15 +73892,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b6fccc │ │ │ │ + bl b6fbbc │ │ │ │ ldr r2, [pc, #64] @ 2c6c8c │ │ │ │ ldr r3, [pc, #56] @ 2c6c88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -73962,15 +73962,15 @@ │ │ │ │ 002c6d20 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 2c6d58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb26b8 │ │ │ │ + bl bb25a8 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73988,36 +73988,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c6d80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2788 │ │ │ │ + bl bb2678 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6da4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb26e0 │ │ │ │ + bl bb25d0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6dc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2724 │ │ │ │ + bl bb2614 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6de8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -81687,20 +81687,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2ce0ac │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r3, ip, ror sp │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ - addeq r5, lr, ip, ror #31 │ │ │ │ + ldrdeq r5, [lr], ip │ │ │ │ ldr r1, [pc, #8] @ 2ce0c0 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6bf0c │ │ │ │ - ldrdeq r5, [lr], r0 │ │ │ │ + b b6bdfc │ │ │ │ + addeq r5, lr, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 2ce2cc │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -81777,26 +81777,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ - bl b83bc0 │ │ │ │ + bl b83ab0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27ce80 │ │ │ │ bl 27d96c │ │ │ │ ldr r1, [pc, #160] @ 2ce2d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 2ce2d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ b 2ce1c8 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 2ce194 │ │ │ │ ldr ip, [pc, #132] @ 2ce2dc │ │ │ │ ldr r3, [pc, #132] @ 2ce2e0 │ │ │ │ ldr r1, [pc, #132] @ 2ce2e4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -81821,32 +81821,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 2ce304 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ ldr r0, [pc, #68] @ 2ce308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ bl 27ede8 │ │ │ │ tsteq r3, ip, lsl sp │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - adceq sl, r2, r0, ror #22 │ │ │ │ - addseq r5, sp, r0, lsl #26 │ │ │ │ - adceq r4, r0, r0, ror #15 │ │ │ │ - adceq sl, r2, r0, lsr fp │ │ │ │ - umulleq r7, lr, ip, r4 │ │ │ │ - umulleq r7, lr, r4, r4 │ │ │ │ - adceq sl, r2, r8, lsl #22 │ │ │ │ - addeq r7, lr, r4, ror r4 │ │ │ │ + adceq sl, r2, r0, asr sl │ │ │ │ + @ instruction: 0x009d5bf0 │ │ │ │ + ldrdeq r4, [r0], r0 @ │ │ │ │ + adceq sl, r2, r0, lsr #20 │ │ │ │ + addeq r7, lr, ip, lsl #7 │ │ │ │ + addeq r7, lr, r4, lsl #7 │ │ │ │ + strdeq sl, [r2], r8 @ │ │ │ │ + addeq r7, lr, r4, ror #6 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - addeq r7, lr, r0, lsl #9 │ │ │ │ - adceq sl, r2, r4, ror #21 │ │ │ │ - addeq r7, lr, r0, asr r4 │ │ │ │ + addeq r7, lr, r0, ror r3 │ │ │ │ + ldrdeq sl, [r2], r4 @ │ │ │ │ + addeq r7, lr, r0, asr #6 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - addeq r7, lr, r8, ror r4 │ │ │ │ + addeq r7, lr, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 2ce5e0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -81950,58 +81950,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b51abc │ │ │ │ + bl b519ac │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ce434 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 27d468 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce5bc │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 2ce608 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ ldr r0, [pc, #256] @ 2ce60c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b73fe0 │ │ │ │ + bl b73ed0 │ │ │ │ b 2ce44c │ │ │ │ ldr r3, [pc, #240] @ 2ce610 │ │ │ │ ldr ip, [pc, #240] @ 2ce614 │ │ │ │ ldr r1, [pc, #240] @ 2ce618 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #1 │ │ │ │ b 2ce47c │ │ │ │ ldr r3, [pc, #200] @ 2ce61c │ │ │ │ ldr ip, [pc, #200] @ 2ce620 │ │ │ │ ldr r1, [pc, #200] @ 2ce624 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2ce544 │ │ │ │ mov r0, #20 │ │ │ │ bl 27cb68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -82022,44 +82022,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 27cbe0 │ │ │ │ mov r7, r0 │ │ │ │ b 2ce4f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0113aad8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, lr, r0, asr #8 │ │ │ │ - addeq r7, lr, r4, asr #8 │ │ │ │ - addeq r7, lr, r4, asr r4 │ │ │ │ - addeq r7, lr, r8, lsl #8 │ │ │ │ - addseq pc, sp, r4, lsr #11 │ │ │ │ - addseq ip, r4, ip, lsl #13 │ │ │ │ - addeq r7, lr, r4, lsl #8 │ │ │ │ + addeq r7, lr, r0, lsr r3 │ │ │ │ + addeq r7, lr, r4, lsr r3 │ │ │ │ + addeq r7, lr, r4, asr #6 │ │ │ │ + strdeq r7, [lr], r8 │ │ │ │ + umullseq pc, sp, r4, r4 @ │ │ │ │ + addseq ip, r4, ip, ror r5 │ │ │ │ + strdeq r7, [lr], r4 │ │ │ │ tsteq r3, r0, lsl #19 │ │ │ │ - addeq r7, lr, ip, asr #6 │ │ │ │ - addeq r7, lr, ip, asr r3 │ │ │ │ - adceq sl, r2, ip, ror #16 │ │ │ │ - ldrdeq r7, [lr], r0 │ │ │ │ - ldrdeq r7, [lr], r4 │ │ │ │ - adceq sl, r2, r4, lsr r8 │ │ │ │ - addeq r7, lr, r0, asr #5 │ │ │ │ - addeq r7, lr, r0, lsr #3 │ │ │ │ - addseq r7, fp, r0, asr r7 │ │ │ │ - addeq r7, lr, r8, ror r2 │ │ │ │ + addeq r7, lr, ip, lsr r2 │ │ │ │ + addeq r7, lr, ip, asr #4 │ │ │ │ + adceq sl, r2, ip, asr r7 │ │ │ │ + addeq r7, lr, r0, asr #3 │ │ │ │ + addeq r7, lr, r4, asr #1 │ │ │ │ + adceq sl, r2, r4, lsr #14 │ │ │ │ + @ instruction: 0x008e71b0 │ │ │ │ + umulleq r7, lr, r0, r0 │ │ │ │ + addseq r7, fp, r0, asr #12 │ │ │ │ + addeq r7, lr, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 2ce6dc │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2ce6b0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 90b768 │ │ │ │ + bl 90b658 │ │ │ │ ldr r3, [pc, #120] @ 2ce6e0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 2ce6e4 │ │ │ │ ldr r5, [pc, #112] @ 2ce6e8 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -82071,35 +82071,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2ce0c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 2ce6f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b6bf0c │ │ │ │ + b b6bdfc │ │ │ │ ldr r3, [pc, #60] @ 2ce6f4 │ │ │ │ ldr lr, [pc, #60] @ 2ce6f8 │ │ │ │ ldr r1, [pc, #60] @ 2ce6fc │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x0113a7b4 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - addeq r7, lr, r8, lsl #1 │ │ │ │ + addeq r6, lr, r8, ror pc │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - ldrdeq sl, [r2], r4 @ │ │ │ │ - addeq r7, lr, r4, asr #3 │ │ │ │ - addeq r7, lr, ip, lsr r0 │ │ │ │ + adceq sl, r2, r4, asr #11 │ │ │ │ + strheq r7, [lr], r4 │ │ │ │ + addeq r6, lr, ip, lsr #30 │ │ │ │ │ │ │ │ 002ce700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 2ce7dc │ │ │ │ @@ -82129,15 +82129,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 2ce7f8 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl b7e5d0 │ │ │ │ + bl b7e4c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce7b4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -82152,22 +82152,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 9b1aa8 │ │ │ │ + blhi 9b1aa8 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ tsteq r3, ip, lsr #13 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - ldrdeq sl, [r2], r0 @ │ │ │ │ - @ instruction: 0x0096f5dc │ │ │ │ - addeq r6, lr, r8, lsr pc │ │ │ │ + adceq sl, r2, r0, asr #9 │ │ │ │ + addseq pc, r6, ip, asr #9 │ │ │ │ + addeq r6, lr, r8, lsr #28 │ │ │ │ │ │ │ │ 002ce808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 2ce8f4 │ │ │ │ @@ -82181,34 +82181,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl b75640 │ │ │ │ + bl b75530 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl b788d4 │ │ │ │ + bl b787c4 │ │ │ │ ldr r6, [pc, #148] @ 2ce900 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ce8e8 │ │ │ │ ldr r3, [pc, #136] @ 2ce904 │ │ │ │ ldr r1, [pc, #136] @ 2ce908 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b77f04 │ │ │ │ + bl b77df4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b784f4 │ │ │ │ + bl b783e4 │ │ │ │ ldr r2, [pc, #96] @ 2ce90c │ │ │ │ ldr r3, [pc, #72] @ 2ce8f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82223,15 +82223,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, ror #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, lr, ip, rrx │ │ │ │ + addeq r6, lr, ip, asr pc │ │ │ │ @ instruction: 0x0113a59c │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ tsteq r3, r8, asr r5 │ │ │ │ │ │ │ │ 002ce910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -82277,15 +82277,15 @@ │ │ │ │ bl 27f3a0 │ │ │ │ ldr r1, [pc, #136] @ 2cea44 │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce9fc │ │ │ │ ldr r1, [pc, #100] @ 2cea48 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -82302,22 +82302,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ce0c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 2cea54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b6bf0c │ │ │ │ + b b6bdfc │ │ │ │ @ instruction: 0x0113a4dc │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - addeq r5, lr, r4, lsr r7 │ │ │ │ + addeq r5, lr, r4, lsr #12 │ │ │ │ @ instruction: 0x0113e9dc │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - strdeq r6, [lr], r8 │ │ │ │ + addeq r6, lr, r8, ror #23 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 002cea58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -82336,15 +82336,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 27cb68 │ │ │ │ ldr fp, [pc, #1248] @ 2cef88 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 8d68c8 │ │ │ │ + bl 8d67b8 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 70c3f4 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -82363,15 +82363,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 2cef20 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl b83b2c │ │ │ │ + bl b83a1c │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 27e9ec │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -82471,15 +82471,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2cee80 │ │ │ │ ldr r1, [pc, #744] @ 2cefac │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6bf0c │ │ │ │ + bl b6bdfc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 2ceae8 │ │ │ │ @@ -82493,17 +82493,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r5 │ │ │ │ - bl b83bc0 │ │ │ │ + bl b83ab0 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 27ce80 │ │ │ │ ldr r2, [pc, #632] @ 2cefbc │ │ │ │ ldr r3, [pc, #572] @ 2cef84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82530,15 +82530,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27ebf0 │ │ │ │ b 2ced28 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 2cefcc │ │ │ │ @@ -82549,44 +82549,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2cedbc │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 2cefd8 │ │ │ │ ldr r2, [pc, #448] @ 2cefdc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 2cefe0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2cedbc │ │ │ │ ldr r4, [r4] │ │ │ │ bl 27d96c │ │ │ │ ldr r3, [pc, #400] @ 2cefe4 │ │ │ │ ldr r1, [pc, #400] @ 2cefe8 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 2cefec │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2cedbc │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 2ceff0 │ │ │ │ ldr r3, [pc, #348] @ 2ceff4 │ │ │ │ ldr r2, [pc, #348] @ 2ceff8 │ │ │ │ @@ -82594,22 +82594,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cef28 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6bf0c │ │ │ │ + bl b6bdfc │ │ │ │ b 2ced34 │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 2ceffc │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 2cf000 │ │ │ │ @@ -82618,25 +82618,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2cedbc │ │ │ │ mov r7, #0 │ │ │ │ b 2ced34 │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ce910 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6bf0c │ │ │ │ + bl b6bdfc │ │ │ │ b 2ced34 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 2cebe4 │ │ │ │ ldr r3, [pc, #172] @ 2cf008 │ │ │ │ ldr ip, [pc, #172] @ 2cf00c │ │ │ │ ldr r1, [pc, #172] @ 2cf010 │ │ │ │ @@ -82648,47 +82648,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, ror #6 │ │ │ │ andeq r3, r0, r8, ror sl │ │ │ │ - addeq r6, lr, r8, ror sp │ │ │ │ - umulleq r6, lr, r8, sp │ │ │ │ + addeq r6, lr, r8, ror #24 │ │ │ │ + addeq r6, lr, r8, lsl #25 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - addeq r6, lr, r0, asr #22 │ │ │ │ + addeq r6, lr, r0, lsr sl │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - addeq r6, lr, ip, lsr sl │ │ │ │ - umlaleq sl, r2, r0, r0 │ │ │ │ - addeq r6, lr, r8, lsr #23 │ │ │ │ - strdeq r6, [lr], r8 │ │ │ │ + addeq r6, lr, ip, lsr #18 │ │ │ │ + adceq r9, r2, r0, lsl #31 │ │ │ │ + umulleq r6, lr, r8, sl │ │ │ │ + addeq r6, lr, r8, ror #17 │ │ │ │ tsteq r3, r0, asr #1 │ │ │ │ - strdeq r9, [r2], ip @ │ │ │ │ - addeq r6, lr, r4, lsl fp │ │ │ │ + adceq r9, r2, ip, ror #29 │ │ │ │ + addeq r6, lr, r4, lsl #20 │ │ │ │ + addeq r6, lr, r4, asr r8 │ │ │ │ + umlaleq r9, r2, r4, lr │ │ │ │ + addeq r6, lr, r8, ror #21 │ │ │ │ + strdeq r6, [lr], r4 │ │ │ │ + adceq r9, r2, ip, asr lr │ │ │ │ + @ instruction: 0x008e69b0 │ │ │ │ + @ instruction: 0x008e67bc │ │ │ │ + addeq r6, lr, r8, asr #19 │ │ │ │ + addeq r6, lr, r8, lsl #15 │ │ │ │ + adceq r9, r2, ip, lsl lr │ │ │ │ + addeq r6, lr, r0, asr r7 │ │ │ │ + adceq r9, r2, r8, ror #27 │ │ │ │ + umulleq r6, lr, ip, sl │ │ │ │ addeq r6, lr, r4, ror #18 │ │ │ │ - adceq r9, r2, r4, lsr #31 │ │ │ │ - strdeq r6, [lr], r8 │ │ │ │ - addeq r6, lr, r4, lsl #18 │ │ │ │ - adceq r9, r2, ip, ror #30 │ │ │ │ - addeq r6, lr, r0, asr #21 │ │ │ │ - addeq r6, lr, ip, asr #17 │ │ │ │ - ldrdeq r6, [lr], r8 │ │ │ │ - umulleq r6, lr, r8, r8 │ │ │ │ - adceq r9, r2, ip, lsr #30 │ │ │ │ - addeq r6, lr, r0, ror #16 │ │ │ │ - strdeq r9, [r2], r8 @ │ │ │ │ - addeq r6, lr, ip, lsr #23 │ │ │ │ - addeq r6, lr, r4, ror sl │ │ │ │ - umlaleq r9, r2, r0, lr │ │ │ │ - addeq r6, lr, ip, ror #15 │ │ │ │ - adceq r9, r2, r0, lsr lr │ │ │ │ - ldrdeq r3, [r0], r8 @ │ │ │ │ - umulleq r6, lr, r8, r7 │ │ │ │ + adceq r9, r2, r0, lsl #27 │ │ │ │ + ldrdeq r6, [lr], ip │ │ │ │ + adceq r9, r2, r0, lsr #26 │ │ │ │ + adceq r3, r0, r8, asr #19 │ │ │ │ + addeq r6, lr, r8, lsl #13 │ │ │ │ │ │ │ │ 002cf014 : │ │ │ │ mov r3, #0 │ │ │ │ b 2ce910 │ │ │ │ │ │ │ │ 002cf01c : │ │ │ │ mov r3, #1 │ │ │ │ @@ -82705,15 +82705,15 @@ │ │ │ │ b 2d050c │ │ │ │ │ │ │ │ 002cf03c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2cf07c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82728,15 +82728,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2cf114 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82771,15 +82771,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2cf1c0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2cf184 │ │ │ │ @@ -82809,15 +82809,15 @@ │ │ │ │ tsteq r3, r8, ror #29 │ │ │ │ │ │ │ │ 002cf1c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2cf204 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82832,15 +82832,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2cf29c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82875,15 +82875,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2cf348 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2cf30c │ │ │ │ @@ -82957,15 +82957,15 @@ │ │ │ │ 002cf3cc : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002cf3d4 : │ │ │ │ ldr r3, [pc, #40] @ 2cf404 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82990,21 +82990,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 2cf490 │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 90d878 │ │ │ │ + bl 90d768 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83022,15 +83022,15 @@ │ │ │ │ │ │ │ │ 002cf4a4 : │ │ │ │ ldr r3, [pc, #192] @ 2cf56c │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 2cf570 │ │ │ │ mov r1, r0 │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 2cf574 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -83079,15 +83079,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 2cf5d4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -83141,15 +83141,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2cf714 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2cf718 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83188,17 +83188,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2cf724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r3, ip, asr #26 │ │ │ │ - adceq r9, r2, r4, lsl #15 │ │ │ │ - adceq r9, r2, r0, lsl #14 │ │ │ │ - addeq r6, lr, r8, lsl #7 │ │ │ │ + adceq r9, r2, r4, ror r6 │ │ │ │ + strdeq r9, [r2], r0 @ │ │ │ │ + addeq r6, lr, r8, ror r2 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 002cf728 : │ │ │ │ b 2d1324 │ │ │ │ │ │ │ │ 002cf72c : │ │ │ │ ldr r3, [pc, #52] @ 2cf768 │ │ │ │ @@ -83211,33 +83211,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2cf770 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ @ instruction: 0x011396d0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r4, r9, r8, lsl #2 │ │ │ │ + @ instruction: 0x00993ff8 │ │ │ │ │ │ │ │ 002cf774 : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 2cf7a0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b b51abc │ │ │ │ + b b519ac │ │ │ │ │ │ │ │ 002cf7a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 2cf90c │ │ │ │ @@ -83246,19 +83246,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 2cf914 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cf8e0 │ │ │ │ - bl 93ade8 │ │ │ │ + bl 93acd8 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 27f04c │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -83325,27 +83325,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, asr #23 │ │ │ │ tsteq r3, r0, ror #10 │ │ │ │ - adceq r9, r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x008e61b0 │ │ │ │ - umulleq r6, lr, ip, r1 │ │ │ │ + adceq r9, r2, r8, lsl #8 │ │ │ │ + addeq r6, lr, r0, lsr #1 │ │ │ │ + addeq r6, lr, ip, lsl #1 │ │ │ │ │ │ │ │ 002cf928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 2cf9e4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cf9bc │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -83357,15 +83357,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 2cf9e8 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 8f4c74 │ │ │ │ + bl 8f4b64 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83379,49 +83379,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r3, r4, ror #20 │ │ │ │ tsteq r3, r4, lsr #20 │ │ │ │ - adceq r9, r2, ip, lsr r4 │ │ │ │ - ldrdeq r6, [lr], r4 │ │ │ │ - addeq r6, lr, r0, asr #1 │ │ │ │ + adceq r9, r2, ip, lsr #6 │ │ │ │ + addeq r5, lr, r4, asr #31 │ │ │ │ + @ instruction: 0x008e5fb0 │ │ │ │ │ │ │ │ 002cf9f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 2cfa60 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cfa38 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 93af10 │ │ │ │ + b 93ae00 │ │ │ │ ldr r3, [pc, #36] @ 2cfa64 │ │ │ │ ldr ip, [pc, #36] @ 2cfa68 │ │ │ │ ldr r1, [pc, #36] @ 2cfa6c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x0113d994 │ │ │ │ - adceq r9, r2, r0, asr #7 │ │ │ │ - addeq r6, lr, r8, asr r0 │ │ │ │ - addeq r6, lr, r4, asr #32 │ │ │ │ + @ instruction: 0x00a292b0 │ │ │ │ + addeq r5, lr, r8, asr #30 │ │ │ │ + addeq r5, lr, r4, lsr pc │ │ │ │ │ │ │ │ 002cfa70 : │ │ │ │ b 2d133c │ │ │ │ │ │ │ │ 002cfa74 : │ │ │ │ b 2d141c │ │ │ │ │ │ │ │ @@ -83454,17 +83454,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfb04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r9, r2, ip, lsr #6 │ │ │ │ - ldrdeq r5, [lr], r0 │ │ │ │ - addeq r5, lr, ip, lsr #31 │ │ │ │ + adceq r9, r2, ip, lsl r2 │ │ │ │ + addeq r5, lr, r0, asr #29 │ │ │ │ + umulleq r5, lr, ip, lr │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfb08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83505,17 +83505,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfbc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r9, r2, r8, ror #4 │ │ │ │ - addeq r5, lr, ip, lsl #30 │ │ │ │ - addeq r5, lr, r8, ror #29 │ │ │ │ + adceq r9, r2, r8, asr r1 │ │ │ │ + strdeq r5, [lr], ip │ │ │ │ + ldrdeq r5, [lr], r8 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfbcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83546,17 +83546,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfc64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r9, r2, ip, asr #3 │ │ │ │ - addeq r5, lr, r0, ror lr │ │ │ │ - addeq r5, lr, ip, asr #28 │ │ │ │ + strheq r9, [r2], ip @ │ │ │ │ + addeq r5, lr, r0, ror #26 │ │ │ │ + addeq r5, lr, ip, lsr sp │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfc68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83590,17 +83590,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfd0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r9, r2, r4, lsr #2 │ │ │ │ - addeq r5, lr, r8, asr #27 │ │ │ │ - addeq r5, lr, r4, lsr #27 │ │ │ │ + adceq r9, r2, r4, lsl r0 │ │ │ │ + @ instruction: 0x008e5cb8 │ │ │ │ + umulleq r5, lr, r4, ip │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfd10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83657,17 +83657,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfe10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r9, r2, r0, lsr #32 │ │ │ │ - addeq r5, lr, r4, asr #25 │ │ │ │ - addeq r5, lr, r0, lsr #25 │ │ │ │ + adceq r8, r2, r0, lsl pc │ │ │ │ + @ instruction: 0x008e5bb4 │ │ │ │ + umulleq r5, lr, r0, fp │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -83681,32 +83681,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2cfe64 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r3, r4, asr #31 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ - addeq r4, lr, r4, lsr r2 │ │ │ │ + addeq r4, lr, r4, lsr #2 │ │ │ │ ldr r3, [pc, #20] @ 2cfe84 │ │ │ │ ldr r1, [pc, #20] @ 2cfe88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 28adf0 │ │ │ │ @ instruction: 0x01225708 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 90cf2c │ │ │ │ + b 90ce1c │ │ │ │ ldr r1, [pc, #8] @ 2cfea8 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6bf0c │ │ │ │ - addeq r4, lr, r8, ror #3 │ │ │ │ + b b6bdfc │ │ │ │ + ldrdeq r4, [lr], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 2cff28 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83789,15 +83789,15 @@ │ │ │ │ beq 2d0078 │ │ │ │ ldr r9, [pc, #256] @ 2d0104 │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6bf0c │ │ │ │ + bl b6bdfc │ │ │ │ bl 28ae34 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -83812,23 +83812,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2d0048 │ │ │ │ ldr r3, [pc, #160] @ 2d0108 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 90b768 │ │ │ │ + bl 90b658 │ │ │ │ bl 28b074 │ │ │ │ ldr r0, [pc, #140] @ 2d010c │ │ │ │ ldr r1, [pc, #140] @ 2d0110 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2d0114 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl b6bf0c │ │ │ │ + bl b6bdfc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2cfeac │ │ │ │ ldr r3, [pc, #104] @ 2d0118 │ │ │ │ ldr ip, [pc, #104] @ 2d011c │ │ │ │ @@ -83845,29 +83845,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x01138eb8 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ - addeq r5, lr, r8, ror #22 │ │ │ │ + addeq r5, lr, r8, asr sl │ │ │ │ @ instruction: 0x01225608 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0x01225590 │ │ │ │ - ldrdeq r5, [lr], r0 │ │ │ │ + addeq r5, lr, r0, asr #19 │ │ │ │ @ instruction: 0x01225510 │ │ │ │ strdeq r5, [r2, -r8]! │ │ │ │ - addeq r5, lr, ip, asr #20 │ │ │ │ + addeq r5, lr, ip, lsr r9 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - adceq r8, r2, r4, ror #27 │ │ │ │ - adceq r2, r0, r8, lsl #19 │ │ │ │ + ldrdeq r8, [r2], r4 @ │ │ │ │ + adceq r2, r0, r8, ror r8 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - @ instruction: 0x00a28dbc │ │ │ │ - strdeq r5, [lr], r4 │ │ │ │ - addeq r3, lr, r0, asr #31 │ │ │ │ + adceq r8, r2, ip, lsr #25 │ │ │ │ + addeq r5, lr, r4, ror #17 │ │ │ │ + @ instruction: 0x008e3eb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d0188 │ │ │ │ @@ -84079,15 +84079,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2d0504 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -84108,15 +84108,15 @@ │ │ │ │ b 2d040c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsl #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, ror #20 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ smlawteq r2, r0, r1, r5 │ │ │ │ - addeq r3, lr, ip, asr #25 │ │ │ │ + @ instruction: 0x008e3bbc │ │ │ │ @ instruction: 0x011389f0 │ │ │ │ @ instruction: 0x01225144 │ │ │ │ @ instruction: 0x012250e4 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002d050c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -84182,15 +84182,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d05fc │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b6bf0c │ │ │ │ + b b6bdfc │ │ │ │ ldr r3, [pc, #84] @ 2d0658 │ │ │ │ ldr ip, [pc, #84] @ 2d065c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2d0660 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -84204,22 +84204,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r3, ip, ror #16 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ smlawteq r2, r4, pc, r4 @ │ │ │ │ - addeq r5, lr, ip, lsl r5 │ │ │ │ + addeq r5, lr, ip, lsl #8 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - umlaleq r8, r2, r0, r8 │ │ │ │ - adceq r2, r0, r4, lsr r4 │ │ │ │ + adceq r8, r2, r0, lsl #15 │ │ │ │ + adceq r2, r0, r4, lsr #6 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - adceq r8, r2, r8, ror #16 │ │ │ │ - addeq r5, lr, r4, lsr #9 │ │ │ │ - addeq r3, lr, r0, ror sl │ │ │ │ + adceq r8, r2, r8, asr r7 │ │ │ │ + umulleq r5, lr, r4, r3 │ │ │ │ + addeq r3, lr, r0, ror #18 │ │ │ │ │ │ │ │ 002d0670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -84263,15 +84263,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 27c91c │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6bf0c │ │ │ │ + bl b6bdfc │ │ │ │ ldr r2, [pc, #88] @ 2d0798 │ │ │ │ ldr r3, [pc, #60] @ 2d0780 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84286,15 +84286,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, ror r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, asr #14 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x01224e9c │ │ │ │ - strdeq r5, [lr], r4 │ │ │ │ + addeq r5, lr, r4, ror #5 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ tsteq r3, r4, asr #13 │ │ │ │ │ │ │ │ 002d079c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -84344,16 +84344,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d0878 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r8, r2, r0, asr #12 │ │ │ │ - addeq r5, lr, r8, ror r2 │ │ │ │ + adceq r8, r2, r0, lsr r5 │ │ │ │ + addeq r5, lr, r8, ror #2 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 002d087c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84392,17 +84392,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0934 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x011487dc │ │ │ │ - adceq r8, r2, r8, lsl #11 │ │ │ │ - addeq r5, lr, r0, asr #3 │ │ │ │ - addeq r5, lr, ip, asr #3 │ │ │ │ + adceq r8, r2, r8, ror r4 │ │ │ │ + strheq r5, [lr], r0 │ │ │ │ + strheq r5, [lr], ip │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 002d0938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -84450,17 +84450,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0a14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r4, ip, lsl #14 │ │ │ │ - adceq r8, r2, r8, lsr #9 │ │ │ │ - addeq r5, lr, r0, ror #1 │ │ │ │ - addeq r5, lr, ip, ror #1 │ │ │ │ + umlaleq r8, r2, r8, r3 │ │ │ │ + ldrdeq r4, [lr], r0 │ │ │ │ + ldrdeq r4, [lr], ip │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 002d0a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -84515,17 +84515,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0b10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r4, r8, lsr #12 │ │ │ │ - adceq r8, r2, ip, lsr #7 │ │ │ │ - addeq r4, lr, r4, ror #31 │ │ │ │ - strdeq r4, [lr], r0 │ │ │ │ + umlaleq r8, r2, ip, r2 │ │ │ │ + ldrdeq r4, [lr], r4 @ │ │ │ │ + addeq r4, lr, r0, ror #29 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 002d0b14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84767,17 +84767,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 2d0f18 │ │ │ │ ldr r1, [pc, #128] @ 2d0f1c │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7ec08 │ │ │ │ + bl b7eaf8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7e250 │ │ │ │ + bl b7e140 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -84854,16 +84854,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - @ instruction: 0x00a27eb0 │ │ │ │ - addeq r4, lr, r8, ror #21 │ │ │ │ + adceq r7, r2, r0, lsr #27 │ │ │ │ + ldrdeq r4, [lr], r8 │ │ │ │ │ │ │ │ 002d1008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -84934,16 +84934,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 2d1140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r7, r2, r8, ror sp │ │ │ │ - addeq r4, lr, ip, lsr #19 │ │ │ │ + adceq r7, r2, r8, ror #24 │ │ │ │ + umulleq r4, lr, ip, r8 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 002d1144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85010,31 +85010,31 @@ │ │ │ │ bne 2d122c │ │ │ │ ldr r0, [pc, #76] @ 2d1294 │ │ │ │ ldr r1, [pc, #76] @ 2d1298 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl b6bf0c │ │ │ │ + bl b6bdfc │ │ │ │ ldr r3, [pc, #56] @ 2d129c │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 90b768 │ │ │ │ + bl 90b658 │ │ │ │ bl 28b074 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2d01d8 │ │ │ │ tsteq r3, ip, asr ip │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x012243bc │ │ │ │ - addeq r4, lr, ip, lsl #18 │ │ │ │ + strdeq r4, [lr], ip │ │ │ │ muleq r0, lr, r2 │ │ │ │ muleq r0, ip, ip │ │ │ │ @ instruction: 0x01224330 │ │ │ │ - addeq r4, lr, r8, lsl #17 │ │ │ │ + addeq r4, lr, r8, ror r7 │ │ │ │ tsteq r3, r0, asr #2 │ │ │ │ │ │ │ │ 002d12a0 : │ │ │ │ ldr r3, [pc, #40] @ 2d12d0 │ │ │ │ ldr r2, [pc, #40] @ 2d12d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -85045,34 +85045,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 2d12e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ tsteq r3, ip, asr fp │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x012242bc │ │ │ │ - addeq r4, lr, r0, lsl r8 │ │ │ │ + addeq r4, lr, r0, lsl #14 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 002d12e4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d12fc │ │ │ │ ldr r0, [pc, #36] @ 2d1318 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b b6bc24 │ │ │ │ + b b6bb14 │ │ │ │ ldr r0, [pc, #24] @ 2d131c │ │ │ │ ldr r1, [pc, #24] @ 2d1320 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b b6bf0c │ │ │ │ + b b6bdfc │ │ │ │ smlawbeq r2, r8, r2, r4 │ │ │ │ @ instruction: 0x01224274 │ │ │ │ - addeq r4, lr, ip, asr #15 │ │ │ │ + @ instruction: 0x008e46bc │ │ │ │ │ │ │ │ 002d1324 : │ │ │ │ ldr r3, [pc, #12] @ 2d1338 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -85115,28 +85115,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2d1414 │ │ │ │ ldr r2, [pc, #72] @ 2d1418 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl b6bf0c │ │ │ │ + bl b6bdfc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x01224210 │ │ │ │ @ instruction: 0x01137a98 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ - addeq r4, lr, r4, lsr r7 │ │ │ │ + addeq r4, lr, r4, lsr #12 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - addeq r4, lr, r8, lsl r7 │ │ │ │ + addeq r4, lr, r8, lsl #12 │ │ │ │ @ instruction: 0x012241ac │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002d141c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -85166,27 +85166,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 2d14d0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 2d14d4 │ │ │ │ - bl b6bf0c │ │ │ │ + bl b6bdfc │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 27c940 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ce80 │ │ │ │ @ instruction: 0x011379d0 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x0122412c │ │ │ │ - addeq r4, lr, r0, lsl #13 │ │ │ │ + addeq r4, lr, r0, ror r5 │ │ │ │ @ instruction: 0x01224108 │ │ │ │ - addeq r4, lr, ip, lsr r6 │ │ │ │ + addeq r4, lr, ip, lsr #10 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002d14d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -85228,17 +85228,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r3, r4, lsl r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - adceq r7, r2, r4, lsr sl │ │ │ │ - @ instruction: 0x008e45bc │ │ │ │ - ldrdeq r4, [lr], r0 │ │ │ │ + adceq r7, r2, r4, lsr #18 │ │ │ │ + addeq r4, lr, ip, lsr #9 │ │ │ │ + addeq r4, lr, r0, asr #9 │ │ │ │ │ │ │ │ 002d159c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 2d164c │ │ │ │ @@ -85279,17 +85279,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r3, r0, asr r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - adceq r7, r2, r0, ror r9 │ │ │ │ - strdeq r4, [lr], r8 │ │ │ │ - addeq r4, lr, ip, lsl #10 │ │ │ │ + adceq r7, r2, r0, ror #16 │ │ │ │ + addeq r4, lr, r8, ror #7 │ │ │ │ + strdeq r4, [lr], ip │ │ │ │ │ │ │ │ 002d1660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2d1734 │ │ │ │ @@ -85300,33 +85300,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #148] @ 2d1740 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c9d4 │ │ │ │ + bl b5c8c4 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl ba4a74 │ │ │ │ + bl ba4964 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d16ec │ │ │ │ - bl b735b0 │ │ │ │ + bl b734a0 │ │ │ │ ldr r2, [pc, #80] @ 2d1744 │ │ │ │ ldr r3, [pc, #64] @ 2d1738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85339,16 +85339,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsl #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, fp, r0, lsr #6 │ │ │ │ - umulleq r4, lr, r0, r1 │ │ │ │ + addseq lr, fp, r0, lsl r2 │ │ │ │ + addeq r4, lr, r0, lsl #1 │ │ │ │ tsteq r3, r0, lsl r7 │ │ │ │ │ │ │ │ 002d1748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85361,21 +85361,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 2d1864 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cd58 │ │ │ │ + bl b5cc48 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d184c │ │ │ │ mov r1, sp │ │ │ │ - bl ba4900 │ │ │ │ + bl ba47f0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d1844 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d17f8 │ │ │ │ ldr r6, [pc, #160] @ 2d1868 │ │ │ │ @@ -85384,20 +85384,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d17cc │ │ │ │ mov r0, r7 │ │ │ │ - bl b2aaa0 │ │ │ │ + bl b2a990 │ │ │ │ ldr r2, [pc, #100] @ 2d186c │ │ │ │ ldr r3, [pc, #84] @ 2d1860 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85407,26 +85407,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl b735b0 │ │ │ │ + bl b734a0 │ │ │ │ b 2d1800 │ │ │ │ ldr r0, [pc, #28] @ 2d1870 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d17a0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01137698 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, fp, r0, lsr r2 │ │ │ │ - addeq r4, lr, r4, lsr #7 │ │ │ │ + addseq lr, fp, r0, lsr #2 │ │ │ │ + umulleq r4, lr, r4, r2 │ │ │ │ @ instruction: 0x011375fc │ │ │ │ - addseq lr, sp, r0, asr #11 │ │ │ │ + @ instruction: 0x009de4b0 │ │ │ │ │ │ │ │ 002d1874 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -85440,15 +85440,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 27e1e8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b98fb8 │ │ │ │ + bl b98ea8 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2d1910 │ │ │ │ ldr r2, [pc, #172] @ 2d1980 │ │ │ │ ldr r3, [pc, #164] @ 2d197c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -85473,31 +85473,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 27cbe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba3ee0 │ │ │ │ + bl ba3dd0 │ │ │ │ b 2d1958 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b98eb0 │ │ │ │ + bl b98da0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba3f30 │ │ │ │ + bl ba3e20 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d194c │ │ │ │ mov r0, r6 │ │ │ │ bl 27ce80 │ │ │ │ b 2d18cc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, ror #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ - addeq r4, lr, r0, ror #4 │ │ │ │ + addeq r4, lr, r0, asr r1 │ │ │ │ │ │ │ │ 002d1988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -85511,15 +85511,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 27e1e8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b98fb8 │ │ │ │ + bl b98ea8 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2d1a2c │ │ │ │ cmp r5, #3 │ │ │ │ beq 2d1a90 │ │ │ │ ldr r2, [pc, #256] @ 2d1af0 │ │ │ │ ldr r3, [pc, #248] @ 2d1aec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -85546,31 +85546,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 27cbe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba3ee0 │ │ │ │ + bl ba3dd0 │ │ │ │ b 2d1a74 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b98eb0 │ │ │ │ + bl b98da0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba3f30 │ │ │ │ + bl ba3e20 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d1a68 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ce80 │ │ │ │ b 2d19e8 │ │ │ │ ldr r2, [pc, #96] @ 2d1af8 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl b98f58 │ │ │ │ + bl b98e48 │ │ │ │ ldr r2, [pc, #80] @ 2d1afc │ │ │ │ ldr r3, [pc, #60] @ 2d1aec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85578,58 +85578,58 @@ │ │ │ │ bne 2d1ae4 │ │ │ │ ldr r2, [pc, #48] @ 2d1b00 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b98f58 │ │ │ │ + b b98e48 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, asr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r4, lsl r4 │ │ │ │ - addeq r4, lr, r0, asr #2 │ │ │ │ - addseq r4, fp, ip, ror r2 │ │ │ │ + addeq r4, lr, r0, lsr r0 │ │ │ │ + addseq r4, fp, ip, ror #2 │ │ │ │ tsteq r3, r8, asr r3 │ │ │ │ - @ instruction: 0x00969fb8 │ │ │ │ + addseq r9, r6, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 27f04c │ │ │ │ mov r5, r0 │ │ │ │ - bl 9337ec │ │ │ │ + bl 9336dc │ │ │ │ cmp r4, r0 │ │ │ │ beq 2d1bec │ │ │ │ mov r0, r4 │ │ │ │ - bl 934004 │ │ │ │ + bl 933ef4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r3, [pc, #152] @ 2d1bf8 │ │ │ │ ldr r1, [pc, #152] @ 2d1bfc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #124] @ 2d1c00 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c84 │ │ │ │ + bl 930b74 │ │ │ │ ldr r1, [pc, #108] @ 2d1c04 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27dcc0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -85648,29 +85648,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27c940 │ │ │ │ ldr r8, [pc, #20] @ 2d1c08 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2d1b50 │ │ │ │ - addseq ip, fp, r0, lsl r6 │ │ │ │ - addeq r4, lr, r8, lsl r0 │ │ │ │ + addseq ip, fp, r0, lsl #10 │ │ │ │ + addeq r3, lr, r8, lsl #30 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq ip, fp, r0, lsl #11 │ │ │ │ + addseq ip, fp, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 934004 │ │ │ │ + bl 933ef4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 934004 │ │ │ │ + bl 933ef4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27e5e4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -85705,21 +85705,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 2d1db0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cd58 │ │ │ │ + bl b5cc48 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2d1d90 │ │ │ │ mov r1, sp │ │ │ │ - bl a978a8 │ │ │ │ + bl a97798 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2d1d4c │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8ef8 │ │ │ │ ldr r2, [pc, #164] @ 2d1db4 │ │ │ │ @@ -85744,34 +85744,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 2d1db8 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1d60 │ │ │ │ mov r0, r6 │ │ │ │ - bl b1799c │ │ │ │ + bl b1788c │ │ │ │ ldr r1, [sp] │ │ │ │ b 2d1d00 │ │ │ │ ldr r1, [pc, #36] @ 2d1dbc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ b 2d1d08 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, asr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r7, r8, lsr #4 │ │ │ │ + addseq fp, r7, r8, lsl r1 │ │ │ │ ldrsheq r7, [r3, -r4] │ │ │ │ - addeq r3, lr, r8, lsr #28 │ │ │ │ - strdeq r3, [lr], r8 │ │ │ │ + addeq r3, lr, r8, lsl sp │ │ │ │ + addeq r3, lr, r8, ror #25 │ │ │ │ │ │ │ │ 002d1dc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 2d1f40 │ │ │ │ @@ -85784,44 +85784,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cccc │ │ │ │ + bl b5cbbc │ │ │ │ ldr r1, [pc, #312] @ 2d1f4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #296] @ 2d1f50 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #280] @ 2d1f54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 2d1ed0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 934f40 │ │ │ │ + bl 934e30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1f04 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9335d8 │ │ │ │ + bl 9334c8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 6d8ef8 │ │ │ │ ldr r2, [pc, #196] @ 2d1f58 │ │ │ │ ldr r3, [pc, #172] @ 2d1f44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85836,50 +85836,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl b5e4c8 │ │ │ │ + bl b5e3b8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2d1e84 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl a97a54 │ │ │ │ + bl a97944 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2d1e84 │ │ │ │ ldr r2, [pc, #80] @ 2d1f5c │ │ │ │ ldr r3, [pc, #80] @ 2d1f60 │ │ │ │ ldr r1, [pc, #80] @ 2d1f64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl b738e0 │ │ │ │ + bl b737d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2d1e84 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, lr, r4, lsr #27 │ │ │ │ - ldrsbeq fp, [r7], ip │ │ │ │ - @ instruction: 0x009b4cf8 │ │ │ │ - addseq r2, r9, r0, asr #9 │ │ │ │ + umulleq r3, lr, r4, ip │ │ │ │ + addseq sl, r7, ip, asr #31 │ │ │ │ + addseq r4, fp, r8, ror #23 │ │ │ │ + @ instruction: 0x009923b0 │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ - @ instruction: 0x0098adb8 │ │ │ │ - adceq r7, r2, r4, ror #1 │ │ │ │ - addeq r3, lr, r4, lsl #25 │ │ │ │ + addseq sl, r8, r8, lsr #25 │ │ │ │ + ldrdeq r6, [r2], r4 @ │ │ │ │ + addeq r3, lr, r4, ror fp │ │ │ │ │ │ │ │ 002d1f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 2d20c4 │ │ │ │ @@ -85891,26 +85891,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #280] @ 2d20d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl a97b00 │ │ │ │ + bl a979f0 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d206c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d2010 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -85937,24 +85937,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e810 │ │ │ │ + bl b5e700 │ │ │ │ b 2d2010 │ │ │ │ mov r1, #1 │ │ │ │ - bl b5e7a0 │ │ │ │ + bl b5e690 │ │ │ │ ldr r1, [pc, #92] @ 2d20d8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ca18 │ │ │ │ b 2d1fec │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2d20dc │ │ │ │ ldr r1, [pc, #52] @ 2d20e0 │ │ │ │ @@ -85963,21 +85963,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r3, r4, lsl #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, r7, r8, asr pc │ │ │ │ - addseq r4, fp, r8, ror #22 │ │ │ │ + addseq sl, r7, r8, asr #28 │ │ │ │ + addseq r4, fp, r8, asr sl │ │ │ │ tsteq r3, r0, ror #27 │ │ │ │ - addseq r6, r6, r8, ror #12 │ │ │ │ - adceq r6, r2, ip, asr pc │ │ │ │ - addeq r3, lr, r0, lsl #22 │ │ │ │ - addeq r3, lr, r8, lsl fp │ │ │ │ + addseq r6, r6, r8, asr r5 │ │ │ │ + adceq r6, r2, ip, asr #28 │ │ │ │ + strdeq r3, [lr], r0 │ │ │ │ + addeq r3, lr, r8, lsl #20 │ │ │ │ │ │ │ │ 002d20e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -85989,21 +85989,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 2d21f4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cd58 │ │ │ │ + bl b5cc48 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d21ac │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 934f40 │ │ │ │ + bl 934e30 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2d21d0 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d21b8 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -86021,36 +86021,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ mov r1, r0 │ │ │ │ b 2d215c │ │ │ │ ldr r1, [pc, #60] @ 2d21fc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ b 2d2168 │ │ │ │ ldr r1, [pc, #40] @ 2d2200 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ b 2d2168 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01136cf8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0097add0 │ │ │ │ + addseq sl, r7, r0, asr #25 │ │ │ │ @ instruction: 0x01136c94 │ │ │ │ - addeq r3, lr, ip, asr #20 │ │ │ │ - addeq r3, lr, r0, lsl sl │ │ │ │ + addeq r3, lr, ip, lsr r9 │ │ │ │ + addeq r3, lr, r0, lsl #18 │ │ │ │ │ │ │ │ 002d2204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 2d22b0 │ │ │ │ @@ -86062,19 +86062,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2d22b8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 936d54 │ │ │ │ + bl 936c44 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8ef8 │ │ │ │ ldr r2, [pc, #76] @ 2d22bc │ │ │ │ ldr r3, [pc, #64] @ 2d22b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -86090,15 +86090,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01136bdc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, lr, r8, ror r6 @ │ │ │ │ + addeq pc, lr, r8, ror #10 │ │ │ │ @ instruction: 0x01136b94 │ │ │ │ │ │ │ │ 002d22c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86111,19 +86111,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2d2374 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 936ea4 │ │ │ │ + bl 936d94 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8ef8 │ │ │ │ ldr r2, [pc, #76] @ 2d2378 │ │ │ │ ldr r3, [pc, #64] @ 2d2370 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -86139,15 +86139,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r4, r3, r0, asr #27 │ │ │ │ + @ instruction: 0x00934cb0 │ │ │ │ @ instruction: 0x01136ad8 │ │ │ │ │ │ │ │ 002d237c : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -86159,43 +86159,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 27e1e8 │ │ │ │ ldr r8, [pc, #120] @ 2d242c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b98fb8 │ │ │ │ + bl b98ea8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930c9c │ │ │ │ + bl 930b8c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d2420 │ │ │ │ mov r4, r9 │ │ │ │ b 2d23e8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d2420 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 930868 │ │ │ │ + bl 930758 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d23dc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b98f58 │ │ │ │ + bl b98e48 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d23e8 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 27dee8 │ │ │ │ - addeq r3, lr, r0, lsl #17 │ │ │ │ + addeq r3, lr, r0, ror r7 │ │ │ │ │ │ │ │ 002d2430 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -86204,19 +86204,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 27e1e8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b98fb8 │ │ │ │ + bl b98ea8 │ │ │ │ ldr r0, [pc, #112] @ 2d24e4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a978a8 │ │ │ │ + bl a97798 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d24d8 │ │ │ │ ldr r8, [pc, #92] @ 2d24e8 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2d24a0 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -86228,26 +86228,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 27cf34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d2494 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b98f58 │ │ │ │ + bl b98e48 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d24a0 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b1799c │ │ │ │ - addeq r3, lr, ip, asr #15 │ │ │ │ - addeq r3, lr, r0, asr #15 │ │ │ │ + b b1788c │ │ │ │ + @ instruction: 0x008e36bc │ │ │ │ + @ instruction: 0x008e36b0 │ │ │ │ ldr r0, [pc, #4] @ 2d24f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adcseq r0, r1, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2d2598 │ │ │ │ ldr r2, [pc, #132] @ 2d259c │ │ │ │ @@ -86255,44 +86255,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #100] @ 2d25a4 │ │ │ │ ldr r1, [pc, #100] @ 2d25a8 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #68] @ 2d25ac │ │ │ │ ldr r3, [pc, #68] @ 2d25b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r6, r2, ip, lsl #22 │ │ │ │ - addeq r3, lr, r0, lsr r7 │ │ │ │ - addeq r3, lr, r8, lsl #14 │ │ │ │ - addeq r3, lr, r4, lsr r7 │ │ │ │ - addeq r3, lr, ip, asr #14 │ │ │ │ + strdeq r6, [r2], ip @ │ │ │ │ + addeq r3, lr, r0, lsr #12 │ │ │ │ + strdeq r3, [lr], r8 │ │ │ │ + addeq r3, lr, r4, lsr #12 │ │ │ │ + addeq r3, lr, ip, lsr r6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 2d2648 │ │ │ │ @@ -86302,15 +86302,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 2d2650 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2620 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -86322,21 +86322,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 2d2658 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2d2600 │ │ │ │ - adceq r6, r2, ip, asr sl │ │ │ │ - addeq r3, lr, r8, asr #13 │ │ │ │ - addeq r3, lr, r0, ror #13 │ │ │ │ - addeq r3, lr, r8, asr #13 │ │ │ │ - addeq r3, lr, r8, lsr #13 │ │ │ │ + adceq r6, r2, ip, asr #18 │ │ │ │ + @ instruction: 0x008e35b8 │ │ │ │ + ldrdeq r3, [lr], r0 │ │ │ │ + @ instruction: 0x008e35b8 │ │ │ │ + umulleq r3, lr, r8, r5 │ │ │ │ │ │ │ │ 002d265c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 2d2a30 │ │ │ │ @@ -86353,15 +86353,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr fp, [pc, #900] @ 2d2a44 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 2d2a48 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -86462,27 +86462,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 2d2a5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d276c │ │ │ │ bl 27df3c │ │ │ │ ldr r3, [pc, #436] @ 2d2a60 │ │ │ │ ldr ip, [pc, #436] @ 2d2a64 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 2d2a68 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -86490,15 +86490,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 2d27ac │ │ │ │ ldr r3, [pc, #380] @ 2d2a6c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -86515,22 +86515,22 @@ │ │ │ │ beq 2d2a00 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d2a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2d26e8 │ │ │ │ ldr r3, [pc, #264] @ 2d2a74 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d27a4 │ │ │ │ @@ -86549,63 +86549,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2d2a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d27a4 │ │ │ │ ldr r0, [pc, #140] @ 2d2a7c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d276c │ │ │ │ ldr r0, [pc, #120] @ 2d2a80 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2d26e8 │ │ │ │ ldr r0, [pc, #100] @ 2d2a84 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d27a4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00a269b4 │ │ │ │ + adceq r6, r2, r4, lsr #17 │ │ │ │ tsteq r3, ip, ror r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, lr, r8, lsl #12 │ │ │ │ - addeq r3, lr, ip, lsr #12 │ │ │ │ + strdeq r3, [lr], r8 │ │ │ │ + addeq r3, lr, ip, lsl r5 │ │ │ │ tsteq r3, r0, asr #14 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r0, asr r6 │ │ │ │ andeq r3, r0, ip, lsr r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, lr, r4, lsl r5 │ │ │ │ - adceq r6, r2, r0, ror r7 │ │ │ │ - addeq r3, lr, ip, asr #9 │ │ │ │ - addeq r3, lr, r4, lsl r4 │ │ │ │ - @ instruction: 0x000071b0 │ │ │ │ + addeq r3, lr, r4, lsl #8 │ │ │ │ + adceq r6, r2, r0, ror #12 │ │ │ │ @ instruction: 0x008e33bc │ │ │ │ + addeq r3, lr, r4, lsl #6 │ │ │ │ + @ instruction: 0x000071b0 │ │ │ │ + addeq r3, lr, ip, lsr #5 │ │ │ │ andeq r4, r0, ip, lsr r3 │ │ │ │ - addeq r3, lr, r8, ror #8 │ │ │ │ - addeq r3, lr, ip, lsl #8 │ │ │ │ - addeq r3, lr, r8, asr #6 │ │ │ │ - addeq r3, lr, ip, asr r4 │ │ │ │ + addeq r3, lr, r8, asr r3 │ │ │ │ + strdeq r3, [lr], ip │ │ │ │ + addeq r3, lr, r8, lsr r2 │ │ │ │ + addeq r3, lr, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2d2ad8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 2d2adc │ │ │ │ @@ -86613,28 +86613,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d265c │ │ │ │ - adceq r6, r2, r0, lsl #11 │ │ │ │ - strdeq r3, [lr], r4 │ │ │ │ - addeq r3, lr, r8, lsl r4 │ │ │ │ + adceq r6, r2, r0, ror r4 │ │ │ │ + addeq r3, lr, r4, ror #5 │ │ │ │ + addeq r3, lr, r8, lsl #6 │ │ │ │ │ │ │ │ 002d2ae4 : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 2d2af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75f20 │ │ │ │ + b b75e10 │ │ │ │ @ instruction: 0x01222b14 │ │ │ │ │ │ │ │ 002d2af8 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 2d2b38 │ │ │ │ ldr r3, [pc, #68] @ 2d2b4c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -86715,23 +86715,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2d2dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d2c84 │ │ │ │ ldr r3, [pc, #312] @ 2d2dac │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2cd4 │ │ │ │ mov r4, #1 │ │ │ │ @@ -86773,55 +86773,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2d2dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d2c80 │ │ │ │ ldr r0, [pc, #96] @ 2d2dc8 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d2c80 │ │ │ │ ldr r0, [pc, #72] @ 2d2dcc │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d2c84 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01136294 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r4, lsl #5 │ │ │ │ @ instruction: 0x01222a64 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, lr, r0, asr #5 │ │ │ │ + @ instruction: 0x008e31b0 │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ - addeq r3, lr, ip, asr #3 │ │ │ │ - strdeq r3, [lr], r0 │ │ │ │ - ldrdeq r3, [lr], r4 │ │ │ │ + strheq r3, [lr], ip │ │ │ │ + addeq r3, lr, r0, ror #1 │ │ │ │ + addeq r3, lr, r4, asr #1 │ │ │ │ │ │ │ │ 002d2dd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -86845,15 +86845,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2ef4 │ │ │ │ ldr r5, [pc, #292] @ 2d2f60 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl b75f8c │ │ │ │ + bl b75e7c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 2d2eb0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -86919,20 +86919,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r3, r4, lsl r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlawteq r2, r4, r7, r2 │ │ │ │ @ instruction: 0x01222764 │ │ │ │ tsteq r3, ip, asr #30 │ │ │ │ - @ instruction: 0x00a261bc │ │ │ │ - addeq r2, lr, r8, asr #31 │ │ │ │ - umulleq r3, lr, r8, r0 │ │ │ │ - umlaleq r6, r2, r4, r1 │ │ │ │ - addeq r2, lr, r0, lsr #31 │ │ │ │ - addeq r3, lr, ip, lsr r0 │ │ │ │ + adceq r6, r2, ip, lsr #1 │ │ │ │ + @ instruction: 0x008e2eb8 │ │ │ │ + addeq r2, lr, r8, lsl #31 │ │ │ │ + adceq r6, r2, r4, lsl #1 │ │ │ │ + umulleq r2, lr, r0, lr │ │ │ │ + addeq r2, lr, ip, lsr #30 │ │ │ │ │ │ │ │ 002d2f84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -87000,15 +87000,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 2d30a4 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 2d3074 │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b75f50 │ │ │ │ + b b75e40 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cb68 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -87131,17 +87131,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d328c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r5, r2, r8, ror #28 │ │ │ │ - addeq r2, lr, r4, ror ip │ │ │ │ - addeq r2, lr, r8, ror #26 │ │ │ │ + adceq r5, r2, r8, asr sp │ │ │ │ + addeq r2, lr, r4, ror #22 │ │ │ │ + addeq r2, lr, r8, asr ip │ │ │ │ │ │ │ │ 002d3290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2d340c │ │ │ │ @@ -87179,15 +87179,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 2d3428 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl b75f8c │ │ │ │ + bl b75e7c │ │ │ │ ldr r2, [pc, #228] @ 2d342c │ │ │ │ ldr r3, [pc, #196] @ 2d3410 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -87218,41 +87218,41 @@ │ │ │ │ beq 2d33f8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2d343c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d32e8 │ │ │ │ ldr r0, [pc, #64] @ 2d3440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d32e8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, asr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, asr #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01222310 │ │ │ │ @ instruction: 0x01222308 │ │ │ │ strdeq r2, [r2, -r0]! │ │ │ │ ldrdeq r2, [r2, -r8]! │ │ │ │ @ instruction: 0x01135abc │ │ │ │ @ instruction: 0x00001bb0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, lr, r8, lsl #24 │ │ │ │ - addeq r2, lr, r0, lsr #24 │ │ │ │ + strdeq r2, [lr], r8 │ │ │ │ + addeq r2, lr, r0, lsl fp │ │ │ │ │ │ │ │ 002d3444 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -87300,20 +87300,20 @@ │ │ │ │ bl 27f448 │ │ │ │ mov r2, #1 │ │ │ │ b 2d34b4 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2d351c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adcseq pc, r0, r8, lsl sp @ │ │ │ │ ldr r0, [pc, #8] @ 2d3530 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adcseq pc, r0, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 2d35cc │ │ │ │ ldr r3, [pc, #128] @ 2d35d0 │ │ │ │ @@ -87324,45 +87324,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 933ecc │ │ │ │ + bl 933dbc │ │ │ │ ldr r3, [pc, #84] @ 2d35d8 │ │ │ │ ldr r2, [pc, #84] @ 2d35dc │ │ │ │ ldr r1, [pc, #84] @ 2d35e0 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 931ad4 │ │ │ │ + bl 9319c4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x011358b0 │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ - umullseq pc, r0, ip, r5 @ │ │ │ │ + addseq pc, r0, ip, lsl #9 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addeq r2, lr, r8, lsr #21 │ │ │ │ - addseq r7, r2, ip, asr sl │ │ │ │ + umulleq r2, lr, r8, r9 │ │ │ │ + addseq r7, r2, ip, asr #18 │ │ │ │ ldr r0, [pc, #4] @ 2d35f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b74690 │ │ │ │ - addeq r2, lr, r8, asr sl │ │ │ │ + b b74580 │ │ │ │ + addeq r2, lr, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -87450,39 +87450,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2d37cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d36dc │ │ │ │ ldr r0, [pc, #52] @ 2d37d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d36dc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, ror #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, asr #14 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, lsl r7 │ │ │ │ andeq r2, r0, ip, asr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, lr, r4, ror #17 │ │ │ │ - addeq r2, lr, r0, lsl #18 │ │ │ │ + ldrdeq r2, [lr], r4 │ │ │ │ + strdeq r2, [lr], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 2d39b0 │ │ │ │ ldr r2, [pc, #452] @ 2d39b4 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -87527,18 +87527,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d3860 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 2d38f4 │ │ │ │ mov r0, #0 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #272] @ 2d39c0 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ ldr r2, [pc, #264] @ 2d39c4 │ │ │ │ ldr r3, [pc, #244] @ 2d39b4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -87546,15 +87546,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2d39ac │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ ldr r3, [pc, #204] @ 2d39c8 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d38a0 │ │ │ │ @@ -87576,44 +87576,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2d39d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d38a0 │ │ │ │ ldr r7, [pc, #40] @ 2d39bc │ │ │ │ mov r4, #0 │ │ │ │ b 2d3890 │ │ │ │ ldr r0, [pc, #60] @ 2d39dc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d38a0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011355f0 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r4, ror #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, lr, ip, lsr r7 │ │ │ │ - addeq r2, lr, ip, asr #14 │ │ │ │ + addeq r2, lr, ip, lsr #12 │ │ │ │ + addeq r2, lr, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -87639,15 +87639,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d3a38 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87662,27 +87662,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 2d3af8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #32] @ 2d3af8 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2d3bc0 │ │ │ │ @@ -87690,75 +87690,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 2d3bc8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2d3b50 │ │ │ │ bl 2d368c │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 2d3b74 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 2d3ba0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 27ce80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq r5, [r2], ip @ │ │ │ │ - addeq r2, lr, r8, ror #11 │ │ │ │ - strdeq r2, [lr], ip │ │ │ │ + adceq r5, r2, ip, ror #9 │ │ │ │ + ldrdeq r2, [lr], r8 │ │ │ │ + addeq r2, lr, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 2d3e38 │ │ │ │ ldr r2, [pc, #596] @ 2d3e3c │ │ │ │ ldr r1, [pc, #596] @ 2d3e40 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #568] @ 2d3e44 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d3dd0 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl b89fe8 │ │ │ │ + bl b89ed8 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cb68 │ │ │ │ ldr ip, [pc, #520] @ 2d3e48 │ │ │ │ ldr r6, [pc, #520] @ 2d3e4c │ │ │ │ @@ -87766,48 +87766,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 2d3e50 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3d94 │ │ │ │ ldr r7, [pc, #472] @ 2d3e54 │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d3d3c │ │ │ │ mov r0, #5 │ │ │ │ - bl 92a654 │ │ │ │ + bl 92a544 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3d3c │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d3cc4 │ │ │ │ b 2d3cd8 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3cd8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3cb4 │ │ │ │ ldr r1, [pc, #376] @ 2d3e58 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d3de4 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -87884,23 +87884,23 @@ │ │ │ │ bne 2d3e0c │ │ │ │ b 2d3d74 │ │ │ │ ldr r3, [pc, #52] @ 2d3e60 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 2d3d14 │ │ │ │ - adceq r5, r2, ip, lsr #10 │ │ │ │ - addeq r2, lr, ip, lsl r5 │ │ │ │ - addeq r2, lr, r0, lsr r5 │ │ │ │ + adceq r5, r2, ip, lsl r4 │ │ │ │ + addeq r2, lr, ip, lsl #8 │ │ │ │ + addeq r2, lr, r0, lsr #8 │ │ │ │ @ instruction: 0x01221a08 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ tsteq r4, ip, ror #17 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - @ instruction: 0x008e24b8 │ │ │ │ - addeq r2, lr, r4, asr r4 │ │ │ │ + addeq r2, lr, r8, lsr #7 │ │ │ │ + addeq r2, lr, r4, asr #6 │ │ │ │ @ instruction: 0x011457f8 │ │ │ │ tsteq r4, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 2d3ec8 │ │ │ │ @@ -87912,96 +87912,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b53fe0 │ │ │ │ - umlaleq r5, r2, r0, r2 │ │ │ │ - addeq r2, lr, r0, lsr #5 │ │ │ │ - addeq r2, lr, r4, ror r2 │ │ │ │ + b b53ed0 │ │ │ │ + adceq r5, r2, r0, lsl #3 │ │ │ │ + umulleq r2, lr, r0, r1 │ │ │ │ + addeq r2, lr, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2d3f54 │ │ │ │ ldr r2, [pc, #104] @ 2d3f58 │ │ │ │ ldr r1, [pc, #104] @ 2d3f5c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2d3f34 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 931014 │ │ │ │ + b 930f04 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r5, r2, r8, lsr #4 │ │ │ │ - addeq r2, lr, r0, lsl r2 │ │ │ │ - addeq r2, lr, r0, lsr r2 │ │ │ │ + adceq r5, r2, r8, lsl r1 │ │ │ │ + addeq r2, lr, r0, lsl #2 │ │ │ │ + addeq r2, lr, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 2d3fc8 │ │ │ │ ldr r5, [pc, #92] @ 2d3fe4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 2d3fc8 │ │ │ │ ldr r0, [pc, #68] @ 2d3fe8 │ │ │ │ ldr r2, [pc, #68] @ 2d3fec │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0x008e21b0 │ │ │ │ - adceq r5, r2, r4, ror r1 │ │ │ │ - addeq r2, lr, r8, asr r1 │ │ │ │ + addeq r2, lr, r0, lsr #1 │ │ │ │ + adceq r5, r2, r4, rrx │ │ │ │ + addeq r2, lr, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -88022,24 +88022,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8a1e4 │ │ │ │ + b b8a0d4 │ │ │ │ │ │ │ │ 002d4064 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b b8a1e4 │ │ │ │ + b b8a0d4 │ │ │ │ │ │ │ │ 002d4080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -88062,41 +88062,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8a1e4 │ │ │ │ + b b8a0d4 │ │ │ │ │ │ │ │ 002d40f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a1d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d4130 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8a000 │ │ │ │ - bl b88c08 │ │ │ │ + b b89ef0 │ │ │ │ + bl b88af8 │ │ │ │ ldr r3, [pc, #20] @ 2d4150 │ │ │ │ ldr r1, [pc, #20] @ 2d4154 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl b87c98 │ │ │ │ + bl b87b88 │ │ │ │ b 2d411c │ │ │ │ - addeq r2, lr, r0, lsl r0 │ │ │ │ + addeq r1, lr, r0, lsl #30 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 002d4158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88121,23 +88121,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #176] @ 2d4288 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 2d4240 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -88149,15 +88149,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d180 │ │ │ │ + b b8d070 │ │ │ │ ldr r3, [pc, #68] @ 2d428c │ │ │ │ ldr r1, [pc, #68] @ 2d4290 │ │ │ │ ldr r0, [pc, #68] @ 2d4294 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -88169,20 +88169,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - adceq r4, r2, ip, asr #29 │ │ │ │ - addeq r1, lr, r4, lsl pc │ │ │ │ - addeq r1, lr, ip, lsr #30 │ │ │ │ - adceq r4, r2, r8, lsr #29 │ │ │ │ - strdeq r1, [lr], r0 │ │ │ │ - strdeq r1, [lr], ip │ │ │ │ + @ instruction: 0x00a24dbc │ │ │ │ + addeq r1, lr, r4, lsl #28 │ │ │ │ + addeq r1, lr, ip, lsl lr │ │ │ │ + umlaleq r4, r2, r8, sp │ │ │ │ + addeq r1, lr, r0, ror #27 │ │ │ │ + addeq r1, lr, ip, ror #27 │ │ │ │ │ │ │ │ 002d42a4 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002d42ac : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -88248,16 +88248,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r4, [r2], r4 @ │ │ │ │ - adceq r4, r2, r4, asr #27 │ │ │ │ + adceq r4, r2, r4, ror #25 │ │ │ │ + @ instruction: 0x00a24cb4 │ │ │ │ │ │ │ │ 002d43a0 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -88304,17 +88304,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r4, r2, ip, asr #25 │ │ │ │ - addeq r1, lr, r0, lsl sp │ │ │ │ - addeq r1, lr, ip, lsr sp │ │ │ │ + @ instruction: 0x00a24bbc │ │ │ │ + addeq r1, lr, r0, lsl #24 │ │ │ │ + addeq r1, lr, ip, lsr #24 │ │ │ │ │ │ │ │ 002d4474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -88403,30 +88403,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2d4684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d44e0 │ │ │ │ ldr r0, [pc, #112] @ 2d4688 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d44e0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2d468c │ │ │ │ ldr r1, [pc, #80] @ 2d4690 │ │ │ │ ldr r0, [pc, #80] @ 2d4694 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -88437,23 +88437,23 @@ │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r3, r0, ror r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, ror #17 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - ldrdeq r1, [lr], r0 │ │ │ │ + addeq r1, lr, r0, asr #23 │ │ │ │ andeq r7, r0, ip, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008e1bb8 │ │ │ │ - addeq r1, lr, ip, ror #23 │ │ │ │ - ldrdeq r4, [r2], r8 @ │ │ │ │ - addeq r1, lr, r8, lsl fp │ │ │ │ - addeq r1, lr, r0, lsl #24 │ │ │ │ + addeq r1, lr, r8, lsr #21 │ │ │ │ + ldrdeq r1, [lr], ip │ │ │ │ + adceq r4, r2, r8, asr #19 │ │ │ │ + addeq r1, lr, r8, lsl #20 │ │ │ │ + strdeq r1, [lr], r0 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 002d469c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -88515,41 +88515,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2d4808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d46f0 │ │ │ │ ldr r0, [pc, #60] @ 2d480c │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d46f0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, asr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, lsr r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0x011346f0 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, lr, ip, lsr #21 │ │ │ │ - addeq r1, lr, r4, asr #21 │ │ │ │ + umulleq r1, lr, ip, r9 │ │ │ │ + @ instruction: 0x008e19b4 │ │ │ │ │ │ │ │ 002d4810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 2d4958 │ │ │ │ @@ -88611,39 +88611,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2d4978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d486c │ │ │ │ ldr r0, [pc, #52] @ 2d497c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d486c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011345dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011345b0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r0, lsl #11 │ │ │ │ andeq r2, r0, ip, lsr #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, lr, r0, lsl #19 │ │ │ │ - addeq r1, lr, r4, lsr #19 │ │ │ │ + addeq r1, lr, r0, ror r8 │ │ │ │ + umulleq r1, lr, r4, r8 │ │ │ │ │ │ │ │ 002d4980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -88737,17 +88737,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, ror #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r2, r0, asr r7 │ │ │ │ + adceq r4, r2, r0, asr #12 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq r4, [r2], r0 @ │ │ │ │ + adceq r4, r2, r0, ror #27 │ │ │ │ tsteq r3, ip, lsr r3 │ │ │ │ │ │ │ │ 002d4b1c : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 2d368c │ │ │ │ @@ -88775,23 +88775,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 2d4cd8 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl bb1d54 │ │ │ │ + bl bb1c44 │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl bb1d54 │ │ │ │ + bl bb1c44 │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 2d4c5c │ │ │ │ @@ -88875,18 +88875,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 2d4d2c │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b73988 │ │ │ │ - adceq r4, r2, r8, lsr #8 │ │ │ │ - addeq r1, lr, r0, lsr #12 │ │ │ │ - addeq r1, lr, r4, ror #8 │ │ │ │ + b b73878 │ │ │ │ + adceq r4, r2, r8, lsl r3 │ │ │ │ + addeq r1, lr, r0, lsl r5 │ │ │ │ + addeq r1, lr, r4, asr r3 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 002d4d30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88900,31 +88900,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 2d4dac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r3, [pc, #36] @ 2d4db0 │ │ │ │ ldr r1, [pc, #36] @ 2d4db4 │ │ │ │ ldr r0, [pc, #36] @ 2d4db8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - ldrdeq r1, [lr], r0 │ │ │ │ - adceq r4, r2, r8, lsl #7 │ │ │ │ - addeq r1, lr, ip, asr #7 │ │ │ │ - addeq sp, pc, r0, lsr #3 │ │ │ │ + addeq r1, lr, r0, asr #9 │ │ │ │ + adceq r4, r2, r8, ror r2 │ │ │ │ + @ instruction: 0x008e12bc │ │ │ │ + umulleq sp, pc, r0, r0 @ │ │ │ │ │ │ │ │ 002d4dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2d5398 │ │ │ │ @@ -89017,27 +89017,27 @@ │ │ │ │ beq 2d52b4 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2d5174 │ │ │ │ ldr r5, [pc, #1136] @ 2d53ac │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 2d50cc │ │ │ │ ldr ip, [pc, #1108] @ 2d53b0 │ │ │ │ ldr r2, [pc, #1108] @ 2d53b4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d4fc8 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d4fa8 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -89088,15 +89088,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2d53cc │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r6, [pc, #868] @ 2d53d0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d52dc │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -89118,27 +89118,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d35f4 │ │ │ │ b 2d4f34 │ │ │ │ ldr r5, [pc, #776] @ 2d53dc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d4fc8 │ │ │ │ ldr ip, [pc, #756] @ 2d53e0 │ │ │ │ ldr r2, [pc, #756] @ 2d53e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 2e3ce8 │ │ │ │ b 2d4fc8 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d52a4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -89155,15 +89155,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2d53f4 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2d5064 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2d4f34 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -89199,15 +89199,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2d5404 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2d5064 │ │ │ │ ldr r3, [pc, #476] @ 2d5408 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d4e18 │ │ │ │ ldr r3, [pc, #460] @ 2d540c │ │ │ │ @@ -89224,22 +89224,22 @@ │ │ │ │ beq 2d5354 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2d5414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d4e18 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d4ee0 │ │ │ │ b 2d5134 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -89281,15 +89281,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2d5338 │ │ │ │ ldr r0, [pc, #196] @ 2d5420 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d4e18 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2d5424 │ │ │ │ ldr r1, [pc, #172] @ 2d5428 │ │ │ │ ldr r0, [pc, #172] @ 2d542c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -89299,47 +89299,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r3, r0, lsr r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, lsl r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r2, -r4]! │ │ │ │ - strdeq r1, [lr], r8 │ │ │ │ - @ instruction: 0x00a241bc │ │ │ │ - addeq r1, lr, r4, lsr #3 │ │ │ │ + addeq r1, lr, r8, ror #1 │ │ │ │ + adceq r4, r2, ip, lsr #1 │ │ │ │ + umulleq r1, lr, r4, r0 │ │ │ │ tsteq r3, r4, lsr lr │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - ldrdeq r4, [r2], r8 @ │ │ │ │ - addeq r1, lr, r8, lsl #2 │ │ │ │ - umulleq r1, lr, ip, r3 │ │ │ │ + adceq r3, r2, r8, asr #31 │ │ │ │ + strdeq r0, [lr], r8 │ │ │ │ + addeq r1, lr, ip, lsl #5 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ smulwbeq r2, r8, r5 │ │ │ │ @ instruction: 0x01220574 │ │ │ │ @ instruction: 0x01220564 │ │ │ │ - umulleq r1, lr, r4, r3 │ │ │ │ - adceq r4, r2, ip, lsr #32 │ │ │ │ - addeq r1, lr, r4, lsl r0 │ │ │ │ - adceq r3, r2, ip, asr #31 │ │ │ │ - addeq r1, lr, r4, ror #5 │ │ │ │ - strdeq r0, [lr], ip │ │ │ │ - andeq r0, r0, r1, asr r2 │ │ │ │ + addeq r1, lr, r4, lsl #5 │ │ │ │ adceq r3, r2, ip, lsl pc │ │ │ │ - addeq r1, lr, r0, lsl r2 │ │ │ │ - addeq r0, lr, ip, asr #30 │ │ │ │ + addeq r0, lr, r4, lsl #30 │ │ │ │ + @ instruction: 0x00a23ebc │ │ │ │ + ldrdeq r1, [lr], r4 │ │ │ │ + addeq r0, lr, ip, ror #29 │ │ │ │ + andeq r0, r0, r1, asr r2 │ │ │ │ + adceq r3, r2, ip, lsl #28 │ │ │ │ + addeq r1, lr, r0, lsl #2 │ │ │ │ + addeq r0, lr, ip, lsr lr │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r4, r0, ip, lsr r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, lr, r4, ror #1 │ │ │ │ - adceq r3, r2, r4, lsr lr │ │ │ │ - adceq r3, r2, ip, lsl #28 │ │ │ │ - addeq r1, lr, r8, asr r0 │ │ │ │ - umlaleq r3, r2, ip, sp │ │ │ │ - ldrdeq r0, [lr], ip │ │ │ │ - addeq r0, lr, r4, ror #31 │ │ │ │ + ldrdeq r0, [lr], r4 │ │ │ │ + adceq r3, r2, r4, lsr #26 │ │ │ │ + strdeq r3, [r2], ip @ │ │ │ │ + addeq r0, lr, r8, asr #30 │ │ │ │ + adceq r3, r2, ip, lsl #25 │ │ │ │ + addeq r0, lr, ip, asr #25 │ │ │ │ + ldrdeq r0, [lr], r4 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002d5434 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -89354,15 +89354,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ │ │ │ │ 002d5484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2d55ec │ │ │ │ @@ -89431,40 +89431,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2d560c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d54d8 │ │ │ │ ldr r0, [pc, #56] @ 2d5610 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d54d8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, ror #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, asr #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r4, ror #17 │ │ │ │ andeq r2, r0, r8, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008e0eb4 │ │ │ │ - ldrdeq r0, [lr], ip │ │ │ │ + addeq r0, lr, r4, lsr #27 │ │ │ │ + addeq r0, lr, ip, asr #27 │ │ │ │ │ │ │ │ 002d5614 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -89496,17 +89496,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2d56ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlaleq r3, r2, r4, sl │ │ │ │ - ldrdeq r0, [lr], r4 │ │ │ │ - addeq r0, lr, ip, asr #28 │ │ │ │ + adceq r3, r2, r4, lsl #19 │ │ │ │ + addeq r0, lr, r4, asr #19 │ │ │ │ + addeq r0, lr, ip, lsr sp │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002d56b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89535,24 +89535,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #76] @ 2d578c │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -89665,19 +89665,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2d5948 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r0, ror #16 │ │ │ │ - adceq r3, r2, r8, lsr #16 │ │ │ │ - adceq r3, r2, r0, lsl #16 │ │ │ │ - addeq r0, lr, r0, asr #16 │ │ │ │ - ldrdeq r0, [lr], r4 │ │ │ │ + adceq r3, r2, r0, asr r7 │ │ │ │ + adceq r3, r2, r8, lsl r7 │ │ │ │ + strdeq r3, [r2], r0 @ │ │ │ │ + addeq r0, lr, r0, lsr r7 │ │ │ │ + addeq r0, lr, r4, asr #21 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002d594c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89873,15 +89873,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2d5cc4 │ │ │ │ @@ -89911,17 +89911,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adceq r3, r2, ip, ror #9 │ │ │ │ - strdeq r0, [lr], r4 │ │ │ │ - ldrdeq r0, [lr], r4 │ │ │ │ + ldrdeq r3, [r2], ip @ │ │ │ │ + addeq r0, lr, r4, ror #7 │ │ │ │ + addeq r0, lr, r4, asr #7 │ │ │ │ │ │ │ │ 002d5cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2d5dcc │ │ │ │ @@ -89932,15 +89932,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2d8298 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d8280 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -89971,17 +89971,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r3, r2, r8, lsl #8 │ │ │ │ - strdeq r0, [lr], r0 @ │ │ │ │ - addeq r0, lr, r4, lsl r4 │ │ │ │ + strdeq r3, [r2], r8 @ │ │ │ │ + addeq r0, lr, r0, ror #5 │ │ │ │ + addeq r0, lr, r4, lsl #6 │ │ │ │ │ │ │ │ 002d5dd8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d5df0 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -89996,17 +89996,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2d5e34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, lsl #6 │ │ │ │ - addeq r0, lr, ip, asr #6 │ │ │ │ - strdeq r0, [lr], ip │ │ │ │ + strdeq r3, [r2], ip @ │ │ │ │ + addeq r0, lr, ip, lsr r2 │ │ │ │ + addeq r0, lr, ip, ror #11 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002d5e38 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d5e50 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -90022,17 +90022,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2d5e94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, lsr #5 │ │ │ │ - addeq r0, lr, ip, ror #5 │ │ │ │ - umulleq r0, lr, ip, r6 │ │ │ │ + umlaleq r3, r2, ip, r1 │ │ │ │ + ldrdeq r0, [lr], ip │ │ │ │ + addeq r0, lr, ip, lsl #11 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002d5e98 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d5eb0 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -90048,17 +90048,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2d5ef4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r3, r2, ip, asr #4 │ │ │ │ - addeq r0, lr, ip, lsl #5 │ │ │ │ - addeq r0, lr, ip, lsr r6 │ │ │ │ + adceq r3, r2, ip, lsr r1 │ │ │ │ + addeq r0, lr, ip, ror r1 │ │ │ │ + addeq r0, lr, ip, lsr #10 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002d5ef8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90364,17 +90364,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2d63ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlaleq r2, r2, r4, sp @ │ │ │ │ - ldrdeq pc, [sp], r4 │ │ │ │ - addeq r0, lr, r4, lsl #3 │ │ │ │ + adceq r2, r2, r4, lsl #25 │ │ │ │ + addeq pc, sp, r4, asr #25 │ │ │ │ + addeq r0, lr, r4, ror r0 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002d63b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90387,33 +90387,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 27cbe0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9345ac │ │ │ │ + bl 93449c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 933e9c │ │ │ │ + bl 933d8c │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d63e0 │ │ │ │ ldr r3, [pc, #32] @ 2d6440 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r4, r8, ror r1 │ │ │ │ - addeq r0, lr, r8, asr #2 │ │ │ │ - addseq r6, r7, r4, lsr #25 │ │ │ │ + addeq r0, lr, r8, lsr r0 │ │ │ │ + umullseq r6, r7, r4, fp │ │ │ │ strdeq pc, [r1, -r4]! │ │ │ │ │ │ │ │ 002d6444 : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -90433,15 +90433,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2d6494 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d64bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6488 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -90450,15 +90450,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r4, ip, asr #1 │ │ │ │ - @ instruction: 0x008dfcb4 │ │ │ │ + addeq pc, sp, r4, lsr #23 │ │ │ │ tsteq r4, ip, ror r0 │ │ │ │ │ │ │ │ 002d64e8 : │ │ │ │ ldr r3, [pc, #56] @ 2d6528 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90503,27 +90503,27 @@ │ │ │ │ b 2d6598 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d6600 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r7, r0 │ │ │ │ bne 2d658c │ │ │ │ ldr r1, [pc, #108] @ 2d6638 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ cmp sl, r0 │ │ │ │ bne 2d658c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -90536,32 +90536,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0x01142ff8 │ │ │ │ @ instruction: 0x011328b4 │ │ │ │ - @ instruction: 0x00a22bb0 │ │ │ │ + adceq r2, r2, r0, lsr #21 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq ip, r0, ip, ror r5 │ │ │ │ - addeq sp, sp, r4, lsl r5 │ │ │ │ - addseq r4, r2, r4, lsr #20 │ │ │ │ + addseq ip, r0, ip, ror #8 │ │ │ │ + addeq sp, sp, r4, lsl #8 │ │ │ │ + addseq r4, r2, r4, lsl r9 │ │ │ │ │ │ │ │ 002d663c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 3818d8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 929928 │ │ │ │ + bl 929818 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d66a0 │ │ │ │ mov r1, r6 │ │ │ │ bl 2d652c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d66dc │ │ │ │ mov r0, r4 │ │ │ │ @@ -90581,73 +90581,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2d6720 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b738e0 │ │ │ │ + bl b737d0 │ │ │ │ b 2d6680 │ │ │ │ ldr r3, [pc, #64] @ 2d6724 │ │ │ │ ldr r2, [pc, #64] @ 2d6728 │ │ │ │ ldr r1, [pc, #64] @ 2d672c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2d6730 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2d6680 │ │ │ │ - adceq r2, r2, r8, ror #20 │ │ │ │ - addseq r6, r8, r0, lsl r6 │ │ │ │ - umulleq pc, sp, r4, sl @ │ │ │ │ + adceq r2, r2, r8, asr r9 │ │ │ │ + addseq r6, r8, r0, lsl #10 │ │ │ │ + addeq pc, sp, r4, lsl #19 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - adceq r2, r2, r0, lsr sl │ │ │ │ - addeq pc, sp, r0, asr #28 │ │ │ │ - addeq pc, sp, r0, ror #20 │ │ │ │ + adceq r2, r2, r0, lsr #18 │ │ │ │ + addeq pc, sp, r0, lsr sp @ │ │ │ │ + addeq pc, sp, r0, asr r9 @ │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002d6734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2d67ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6790 │ │ │ │ ldr ip, [pc, #68] @ 2d67b0 │ │ │ │ ldr r2, [pc, #68] @ 2d67b4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq pc, sp, r8, ror #19 │ │ │ │ - adceq r2, r2, ip, lsr #19 │ │ │ │ - umulleq pc, sp, r8, r9 @ │ │ │ │ + ldrdeq pc, [sp], r8 │ │ │ │ + umlaleq r2, r2, ip, r8 @ │ │ │ │ + addeq pc, sp, r8, lsl #17 │ │ │ │ │ │ │ │ 002d67b8 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -90657,62 +90657,62 @@ │ │ │ │ beq 2d680c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2d6820 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq pc, sp, ip, asr #18 │ │ │ │ + addeq pc, sp, ip, lsr r8 @ │ │ │ │ │ │ │ │ 002d6824 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d6864 │ │ │ │ ldr r1, [pc, #88] @ 2d689c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6874 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2d68a0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq pc, [sp], r4 │ │ │ │ - addeq pc, sp, r4, ror #25 │ │ │ │ + addeq pc, sp, r4, ror #15 │ │ │ │ + ldrdeq pc, [sp], r4 │ │ │ │ │ │ │ │ 002d68a4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d68cc │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -90730,55 +90730,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d6908 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d690c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r0, lsr r8 │ │ │ │ - addeq pc, sp, r4, ror r8 @ │ │ │ │ - addeq pc, sp, r0, lsl #17 │ │ │ │ + adceq r2, r2, r0, lsr #14 │ │ │ │ + addeq pc, sp, r4, ror #14 │ │ │ │ + addeq pc, sp, r0, ror r7 @ │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002d6910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2d6b00 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6a40 │ │ │ │ ldr r7, [pc, #444] @ 2d6b04 │ │ │ │ ldr r2, [pc, #444] @ 2d6b08 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6acc │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2d6b0c │ │ │ │ ldr r1, [pc, #384] @ 2d6b10 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #368] @ 2d6b14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2d6a9c │ │ │ │ ldr r7, [pc, #348] @ 2d6b18 │ │ │ │ @@ -90786,24 +90786,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2d69d0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d6a9c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ ldr r2, [pc, #312] @ 2d6b1c │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d69c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2d69c4 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -90816,38 +90816,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cbe0 │ │ │ │ ldr r5, [pc, #220] @ 2d6b24 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6ab4 │ │ │ │ ldr r0, [pc, #196] @ 2d6b28 │ │ │ │ ldr r2, [pc, #196] @ 2d6b2c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 2e395c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6ab4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27f178 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d6a90 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ b 2d6a90 │ │ │ │ ldr r0, [pc, #116] @ 2d6b30 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cbe0 │ │ │ │ @@ -90856,32 +90856,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2d6b34 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27d978 │ │ │ │ mov r0, r3 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2d6a2c │ │ │ │ - addeq pc, sp, ip, lsl #16 │ │ │ │ - ldrdeq r2, [r2], r0 @ │ │ │ │ - @ instruction: 0x008df7b8 │ │ │ │ - addeq sp, sp, r8, lsl #2 │ │ │ │ - addseq ip, r0, r4, ror #2 │ │ │ │ + strdeq pc, [sp], ip │ │ │ │ + adceq r2, r2, r0, asr #13 │ │ │ │ + addeq pc, sp, r8, lsr #13 │ │ │ │ + strdeq ip, [sp], r8 │ │ │ │ + addseq ip, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01142b9c │ │ │ │ - adceq r2, r2, r0, ror #14 │ │ │ │ - addeq pc, sp, r8, lsr #14 │ │ │ │ - addeq pc, sp, r8, asr #22 │ │ │ │ - addeq pc, sp, ip, lsl sl @ │ │ │ │ - @ instruction: 0x00a226b4 │ │ │ │ - addeq pc, sp, r0, lsr #13 │ │ │ │ - addeq pc, sp, r4, asr #21 │ │ │ │ - addseq r3, r7, r8, lsr r4 │ │ │ │ + adceq r2, r2, r0, asr r6 │ │ │ │ + addeq pc, sp, r8, lsl r6 @ │ │ │ │ + addeq pc, sp, r8, lsr sl @ │ │ │ │ + addeq pc, sp, ip, lsl #18 │ │ │ │ + adceq r2, r2, r4, lsr #11 │ │ │ │ + umulleq pc, sp, r0, r5 @ │ │ │ │ + @ instruction: 0x008df9b4 │ │ │ │ + addseq r3, r7, r8, lsr #6 │ │ │ │ │ │ │ │ 002d6b38 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -90893,37 +90893,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2d6bac │ │ │ │ ldr r5, [pc, #84] @ 2d6bc4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6bac │ │ │ │ ldr ip, [pc, #64] @ 2d6bc8 │ │ │ │ ldr r2, [pc, #64] @ 2d6bcc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq pc, sp, r8, asr #11 │ │ │ │ - umlaleq r2, r2, r0, r5 @ │ │ │ │ - addeq pc, sp, ip, ror r5 @ │ │ │ │ + @ instruction: 0x008df4b8 │ │ │ │ + adceq r2, r2, r0, lsl #9 │ │ │ │ + addeq pc, sp, ip, ror #8 │ │ │ │ │ │ │ │ 002d6bd0 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2d6c08 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2d6c20 │ │ │ │ @@ -91115,28 +91115,28 @@ │ │ │ │ b 2d6eb8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7034 │ │ │ │ ldr r1, [pc, #728] @ 2d7198 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6eac │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2d6eac │ │ │ │ ldr r3, [pc, #696] @ 2d719c │ │ │ │ ldr r1, [pc, #696] @ 2d71a0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d6eac │ │ │ │ ldr r3, [pc, #664] @ 2d71a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7064 │ │ │ │ @@ -91154,28 +91154,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2d6f98 │ │ │ │ ldr r3, [pc, #540] @ 2d719c │ │ │ │ ldr r1, [pc, #560] @ 2d71b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 934270 │ │ │ │ + bl 934160 │ │ │ │ ldr r2, [pc, #536] @ 2d71b8 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d4980 │ │ │ │ @@ -91188,15 +91188,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2d71c0 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ ldr r2, [pc, #464] @ 2d71c4 │ │ │ │ ldr r3, [pc, #400] @ 2d7188 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -91215,15 +91215,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d70e4 │ │ │ │ ldr r0, [pc, #376] @ 2d71c8 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2d6f38 │ │ │ │ ldr r3, [pc, #352] @ 2d71cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -91242,22 +91242,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2d71d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d6f18 │ │ │ │ ldr r3, [pc, #240] @ 2d71dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d7048 │ │ │ │ ldr r3, [pc, #208] @ 2d71d0 │ │ │ │ @@ -91273,58 +91273,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2d71e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d7048 │ │ │ │ ldr r0, [pc, #128] @ 2d71e4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d6f18 │ │ │ │ ldr r0, [pc, #112] @ 2d71e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d7048 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsr #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011426bc │ │ │ │ tsteq r3, r0, lsl #31 │ │ │ │ - adceq r2, r2, ip, ror r2 │ │ │ │ - addeq pc, sp, r4, ror r2 @ │ │ │ │ + adceq r2, r2, ip, ror #2 │ │ │ │ + addeq pc, sp, r4, ror #2 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq fp, r0, r0, lsl ip │ │ │ │ + addseq fp, r0, r0, lsl #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r2, [r2], r4 @ │ │ │ │ - @ instruction: 0x008df1bc │ │ │ │ - addeq pc, sp, r0, ror #3 │ │ │ │ - addseq fp, r0, r0, ror fp │ │ │ │ - adceq r2, r2, r8, ror r1 │ │ │ │ + adceq r2, r2, r4, asr #1 │ │ │ │ + addeq pc, sp, ip, lsr #1 │ │ │ │ + ldrdeq pc, [sp], r0 │ │ │ │ + addseq fp, r0, r0, ror #20 │ │ │ │ + adceq r2, r2, r8, rrx │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq r3, r0, lsl lr │ │ │ │ - addeq pc, sp, r4, ror #1 │ │ │ │ + ldrdeq lr, [sp], r4 │ │ │ │ andeq r5, r0, ip, lsr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008df4b0 │ │ │ │ + addeq pc, sp, r0, lsr #7 │ │ │ │ andeq r4, r0, r0, lsr #23 │ │ │ │ - addeq pc, sp, r4, ror r4 @ │ │ │ │ - addeq pc, sp, r8, asr #8 │ │ │ │ - addeq pc, sp, r0, ror r4 @ │ │ │ │ + addeq pc, sp, r4, ror #6 │ │ │ │ + addeq pc, sp, r8, lsr r3 @ │ │ │ │ + addeq pc, sp, r0, ror #6 │ │ │ │ │ │ │ │ 002d71ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2d7394 │ │ │ │ @@ -91353,15 +91353,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2d73a4 │ │ │ │ ldr r1, [pc, #324] @ 2d73a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 934270 │ │ │ │ + bl 934160 │ │ │ │ ldr r3, [pc, #300] @ 2d73ac │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -91410,43 +91410,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2d73c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d7258 │ │ │ │ ldr r0, [pc, #68] @ 2d73c8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2d7258 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01131bd4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - umullseq fp, r0, r0, r8 │ │ │ │ - umlaleq r1, r2, r8, lr │ │ │ │ - adceq r1, r2, r8, ror #28 │ │ │ │ + addseq fp, r0, r0, lsl #15 │ │ │ │ + adceq r1, r2, r8, lsl #27 │ │ │ │ + adceq r1, r2, r8, asr sp │ │ │ │ tsteq r3, r8, lsr fp │ │ │ │ andeq r3, r0, ip, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, sp, r8, lsl #5 │ │ │ │ - umulleq pc, sp, r8, r2 @ │ │ │ │ + addeq pc, sp, r8, ror r1 @ │ │ │ │ + addeq pc, sp, r8, lsl #3 │ │ │ │ │ │ │ │ 002d73cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2d7480 │ │ │ │ @@ -91458,15 +91458,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2d7408 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7450 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d73fc │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2d73fc │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -91487,15 +91487,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r4, ip, asr r1 │ │ │ │ - addeq lr, sp, r0, asr #26 │ │ │ │ + addeq lr, sp, r0, lsr ip │ │ │ │ │ │ │ │ 002d7488 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -91503,15 +91503,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2d7578 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d7550 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d74f0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d7504 │ │ │ │ @@ -91550,18 +91550,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2d7588 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addeq lr, sp, ip, lsl #25 │ │ │ │ - @ instruction: 0x00a21bbc │ │ │ │ - strdeq lr, [sp], ip │ │ │ │ - addeq pc, sp, r8, asr #1 │ │ │ │ + addeq lr, sp, ip, ror fp │ │ │ │ + adceq r1, r2, ip, lsr #21 │ │ │ │ + addeq lr, sp, ip, ror #21 │ │ │ │ + @ instruction: 0x008defb8 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002d758c : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -91635,17 +91635,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d76c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121dfb8 │ │ │ │ - adceq r1, r2, r0, lsl #21 │ │ │ │ - addeq lr, sp, r4, asr #21 │ │ │ │ - addeq lr, sp, ip, lsr #31 │ │ │ │ + adceq r1, r2, r0, ror r9 │ │ │ │ + @ instruction: 0x008de9b4 │ │ │ │ + umulleq lr, sp, ip, lr │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002d76c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -91692,45 +91692,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2d7804 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2d7808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6e8a4 │ │ │ │ + bl b6e794 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d77dc │ │ │ │ ldr r3, [pc, #84] @ 2d780c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7734 │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2d773c │ │ │ │ mov r9, #1 │ │ │ │ b 2d771c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b735b0 │ │ │ │ + bl b734a0 │ │ │ │ b 2d77b0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsr #14 │ │ │ │ - adceq r1, r2, ip, lsr #20 │ │ │ │ + adceq r1, r2, ip, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0121df14 │ │ │ │ tsteq r3, ip, ror #13 │ │ │ │ tsteq r3, r0, asr #13 │ │ │ │ andeq r6, r0, r4, asr r1 │ │ │ │ - ldrdeq lr, [sp], r0 │ │ │ │ + addeq lr, sp, r0, asr #27 │ │ │ │ @ instruction: 0x0121de5c │ │ │ │ │ │ │ │ 002d7810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91789,55 +91789,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2d7a0c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2d7a10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6e8a4 │ │ │ │ + bl b6e794 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d7994 │ │ │ │ ldr r3, [pc, #224] @ 2d7a14 │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7878 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r1, [pc, #176] @ 2d7a18 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d79a4 │ │ │ │ ldr r2, [pc, #160] @ 2d7a1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2d7a20 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b735b0 │ │ │ │ + bl b734a0 │ │ │ │ b 2d792c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r1, [pc, #108] @ 2d7a24 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d7974 │ │ │ │ ldr r2, [pc, #92] @ 2d7a28 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -91854,24 +91854,24 @@ │ │ │ │ @ instruction: 0x011315d4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, asr #11 │ │ │ │ @ instruction: 0x0121ddac │ │ │ │ tsteq r3, r8, ror r5 │ │ │ │ tsteq r3, r4, asr #10 │ │ │ │ andeq r6, r0, r4, asr r1 │ │ │ │ - addeq lr, sp, r4, asr sp │ │ │ │ + addeq lr, sp, r4, asr #24 │ │ │ │ ldrdeq sp, [r1, -ip]! │ │ │ │ - addseq r3, r6, ip, lsl #9 │ │ │ │ + addseq r3, r6, ip, ror r3 │ │ │ │ + addeq lr, sp, ip, ror #23 │ │ │ │ + addeq lr, sp, ip, lsr ip │ │ │ │ strdeq lr, [sp], ip │ │ │ │ - addeq lr, sp, ip, asr #26 │ │ │ │ - addeq lr, sp, ip, lsl #26 │ │ │ │ - addeq lr, sp, r8, asr #25 │ │ │ │ - adceq r1, r2, ip, lsr r7 │ │ │ │ - addeq lr, sp, r0, lsl #15 │ │ │ │ - @ instruction: 0x008decb8 │ │ │ │ + @ instruction: 0x008debb8 │ │ │ │ + adceq r1, r2, ip, lsr #12 │ │ │ │ + addeq lr, sp, r0, ror r6 │ │ │ │ + addeq lr, sp, r8, lsr #23 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002d7a3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91908,21 +91908,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2d7afc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121dba4 │ │ │ │ - adceq r1, r2, r0, lsl #13 │ │ │ │ - addeq lr, sp, r0, asr #13 │ │ │ │ - strdeq lr, [sp], r8 │ │ │ │ + adceq r1, r2, r0, ror r5 │ │ │ │ + @ instruction: 0x008de5b0 │ │ │ │ + addeq lr, sp, r8, ror #21 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - adceq r1, r2, r8, asr r6 │ │ │ │ - umulleq lr, sp, r8, r6 │ │ │ │ - addeq lr, sp, r8, asr #24 │ │ │ │ + adceq r1, r2, r8, asr #10 │ │ │ │ + addeq lr, sp, r8, lsl #11 │ │ │ │ + addeq lr, sp, r8, lsr fp │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002d7b00 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2d7b78 │ │ │ │ ldr r3, [pc, #156] @ 2d7bb0 │ │ │ │ @@ -91963,19 +91963,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2d7bc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121db00 │ │ │ │ - strdeq lr, [sp], r0 │ │ │ │ - ldrdeq lr, [sp], r4 │ │ │ │ - adceq r1, r2, r4, lsl #11 │ │ │ │ - addeq lr, sp, r4, asr #11 │ │ │ │ - strdeq lr, [sp], ip │ │ │ │ + addeq lr, sp, r0, ror #21 │ │ │ │ + addeq lr, sp, r4, asr #21 │ │ │ │ + adceq r1, r2, r4, ror r4 │ │ │ │ + @ instruction: 0x008de4b4 │ │ │ │ + addeq lr, sp, ip, ror #19 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002d7bcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92003,30 +92003,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2d7c60 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 27d39c │ │ │ │ cmp r4, #8 │ │ │ │ beq 2d7cac │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7c44 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6e8a4 │ │ │ │ + bl b6e794 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d7ce4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7c44 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -92042,27 +92042,27 @@ │ │ │ │ bne 2d7cf0 │ │ │ │ ldr r0, [pc, #64] @ 2d7d18 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27d39c │ │ │ │ ldr r0, [sp] │ │ │ │ - bl b735b0 │ │ │ │ + bl b734a0 │ │ │ │ b 2d7c94 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, sp, ip, asr #22 │ │ │ │ - addeq r3, pc, r4, lsr r9 @ │ │ │ │ + addeq lr, sp, ip, lsr sl │ │ │ │ + addeq r3, pc, r4, lsr #16 │ │ │ │ tsteq r3, r0, ror #3 │ │ │ │ @ instruction: 0x0121d9e8 │ │ │ │ - addeq lr, sp, r4, asr #20 │ │ │ │ + addeq lr, sp, r4, lsr r9 │ │ │ │ andeq r6, r0, r4, asr r1 │ │ │ │ tsteq r3, r0, asr r1 │ │ │ │ - umulleq lr, sp, r0, sl │ │ │ │ + addeq lr, sp, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2d8054 │ │ │ │ ldr r3, [pc, #800] @ 2d8058 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -92263,31 +92263,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ ldrsbeq r1, [r3, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, sp, r0, lsr #21 │ │ │ │ + umulleq lr, sp, r0, r9 │ │ │ │ tsteq r3, r0, asr #32 │ │ │ │ - addeq lr, sp, r4, lsr #21 │ │ │ │ - @ instruction: 0x008deab4 │ │ │ │ + umulleq lr, sp, r4, r9 │ │ │ │ + addeq lr, sp, r4, lsr #19 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - @ instruction: 0x00a22ab4 │ │ │ │ - addeq lr, sp, r0, asr #20 │ │ │ │ + adceq r2, r2, r4, lsr #19 │ │ │ │ + addeq lr, sp, r0, lsr r9 │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - adceq r2, r2, ip, lsr r9 │ │ │ │ - addeq lr, sp, ip, ror #16 │ │ │ │ - adceq r2, r2, r0, lsl r9 │ │ │ │ - addeq lr, sp, r0, ror #16 │ │ │ │ - adceq r2, r2, ip, ror #17 │ │ │ │ - umulleq lr, sp, r8, r8 │ │ │ │ - addeq lr, sp, r0, lsr #17 │ │ │ │ + adceq r2, r2, ip, lsr #16 │ │ │ │ + addeq lr, sp, ip, asr r7 │ │ │ │ + adceq r2, r2, r0, lsl #16 │ │ │ │ + addeq lr, sp, r0, asr r7 │ │ │ │ + ldrdeq r2, [r2], ip @ │ │ │ │ + addeq lr, sp, r8, lsl #15 │ │ │ │ + umulleq lr, sp, r0, r7 │ │ │ │ │ │ │ │ 002d80a0 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2d81e0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92364,16 +92364,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 27d03c │ │ │ │ b 2d814c │ │ │ │ tsteq r3, r8, asr sp │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - strdeq lr, [sp], ip │ │ │ │ - addeq lr, sp, ip, lsl r8 │ │ │ │ + addeq lr, sp, ip, ror #13 │ │ │ │ + addeq lr, sp, ip, lsl #14 │ │ │ │ │ │ │ │ 002d81f0 : │ │ │ │ ldr r0, [pc, #4] @ 2d81fc │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d7d1c │ │ │ │ tsteq r4, r0, asr r3 │ │ │ │ │ │ │ │ @@ -92723,17 +92723,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2d8730 │ │ │ │ ldr r0, [pc, #24] @ 2d8734 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, lsr r2 │ │ │ │ - addeq lr, sp, ip, asr #9 │ │ │ │ - ldrdeq lr, [sp], r4 │ │ │ │ + adceq r2, r2, r8, lsr #2 │ │ │ │ + @ instruction: 0x008de3bc │ │ │ │ + addeq lr, sp, r4, asr #7 │ │ │ │ │ │ │ │ 002d8738 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8768 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d8750 │ │ │ │ @@ -92753,17 +92753,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d87a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip, asr #3 │ │ │ │ - addeq lr, sp, r0, ror #8 │ │ │ │ - addeq lr, sp, r8, ror #8 │ │ │ │ + strheq r2, [r2], ip @ │ │ │ │ + addeq lr, sp, r0, asr r3 │ │ │ │ + addeq lr, sp, r8, asr r3 │ │ │ │ │ │ │ │ 002d87a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -92790,17 +92790,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8830 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r0, asr #2 │ │ │ │ - ldrdeq lr, [sp], r4 │ │ │ │ - ldrdeq lr, [sp], ip │ │ │ │ + adceq r2, r2, r0, lsr r0 │ │ │ │ + addeq lr, sp, r4, asr #5 │ │ │ │ + addeq lr, sp, ip, asr #5 │ │ │ │ │ │ │ │ 002d8834 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8854 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92816,17 +92816,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8890 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r0, ror #1 │ │ │ │ - addeq lr, sp, r4, ror r3 │ │ │ │ - addeq lr, sp, ip, ror r3 │ │ │ │ + ldrdeq r1, [r2], r0 @ │ │ │ │ + addeq lr, sp, r4, ror #4 │ │ │ │ + addeq lr, sp, ip, ror #4 │ │ │ │ │ │ │ │ 002d8894 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d88b4 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92842,17 +92842,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d88f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r0, lsl #1 │ │ │ │ - addeq lr, sp, r4, lsl r3 │ │ │ │ - addeq lr, sp, ip, lsl r3 │ │ │ │ + adceq r1, r2, r0, ror pc │ │ │ │ + addeq lr, sp, r4, lsl #4 │ │ │ │ + addeq lr, sp, ip, lsl #4 │ │ │ │ │ │ │ │ 002d88f4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8914 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92868,17 +92868,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8950 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r0, lsr #32 │ │ │ │ - @ instruction: 0x008de2b4 │ │ │ │ - @ instruction: 0x008de2bc │ │ │ │ + adceq r1, r2, r0, lsl pc │ │ │ │ + addeq lr, sp, r4, lsr #3 │ │ │ │ + addeq lr, sp, ip, lsr #3 │ │ │ │ │ │ │ │ 002d8954 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8974 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92894,17 +92894,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d89b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r0, asr #31 │ │ │ │ - addeq lr, sp, r4, asr r2 │ │ │ │ - addeq lr, sp, ip, asr r2 │ │ │ │ + @ instruction: 0x00a21eb0 │ │ │ │ + addeq lr, sp, r4, asr #2 │ │ │ │ + addeq lr, sp, ip, asr #2 │ │ │ │ │ │ │ │ 002d89b4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d89d0 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -92919,17 +92919,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8a0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, ror #30 │ │ │ │ - strdeq lr, [sp], r8 │ │ │ │ - addeq lr, sp, r0, lsl #4 │ │ │ │ + adceq r1, r2, r4, asr lr │ │ │ │ + addeq lr, sp, r8, ror #1 │ │ │ │ + strdeq lr, [sp], r0 │ │ │ │ │ │ │ │ 002d8a10 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8a30 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92945,17 +92945,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8a6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, lsl #30 │ │ │ │ - umulleq lr, sp, r8, r1 │ │ │ │ - addeq lr, sp, r0, lsr #3 │ │ │ │ + strdeq r1, [r2], r4 @ │ │ │ │ + addeq lr, sp, r8, lsl #1 │ │ │ │ + umulleq lr, sp, r0, r0 │ │ │ │ │ │ │ │ 002d8a70 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8a90 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92971,17 +92971,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8acc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, lsr #29 │ │ │ │ - addeq lr, sp, r8, lsr r1 │ │ │ │ - addeq lr, sp, r0, asr #2 │ │ │ │ + umlaleq r1, r2, r4, sp │ │ │ │ + addeq lr, sp, r8, lsr #32 │ │ │ │ + addeq lr, sp, r0, lsr r0 │ │ │ │ │ │ │ │ 002d8ad0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8af0 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92997,17 +92997,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8b2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, asr #28 │ │ │ │ - ldrdeq lr, [sp], r8 │ │ │ │ - addeq lr, sp, r0, ror #1 │ │ │ │ + adceq r1, r2, r4, lsr sp │ │ │ │ + addeq sp, sp, r8, asr #31 │ │ │ │ + ldrdeq sp, [sp], r0 │ │ │ │ │ │ │ │ 002d8b30 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8b50 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93023,17 +93023,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8b8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, ror #27 │ │ │ │ - addeq lr, sp, r8, ror r0 │ │ │ │ - addeq lr, sp, r0, lsl #1 │ │ │ │ + ldrdeq r1, [r2], r4 @ │ │ │ │ + addeq sp, sp, r8, ror #30 │ │ │ │ + addeq sp, sp, r0, ror pc │ │ │ │ │ │ │ │ 002d8b90 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8bb0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93049,17 +93049,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8bec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, lsl #27 │ │ │ │ - addeq lr, sp, r8, lsl r0 │ │ │ │ - addeq lr, sp, r0, lsr #32 │ │ │ │ + adceq r1, r2, r4, ror ip │ │ │ │ + addeq sp, sp, r8, lsl #30 │ │ │ │ + addeq sp, sp, r0, lsl pc │ │ │ │ │ │ │ │ 002d8bf0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8c10 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93075,17 +93075,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8c4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, lsr #26 │ │ │ │ - @ instruction: 0x008ddfb8 │ │ │ │ - addeq sp, sp, r0, asr #31 │ │ │ │ + adceq r1, r2, r4, lsl ip │ │ │ │ + addeq sp, sp, r8, lsr #29 │ │ │ │ + @ instruction: 0x008ddeb0 │ │ │ │ │ │ │ │ 002d8c50 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8c70 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93101,17 +93101,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8cac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, asr #25 │ │ │ │ - addeq sp, sp, r8, asr pc │ │ │ │ - addeq sp, sp, r0, ror #30 │ │ │ │ + @ instruction: 0x00a21bb4 │ │ │ │ + addeq sp, sp, r8, asr #28 │ │ │ │ + addeq sp, sp, r0, asr lr │ │ │ │ │ │ │ │ 002d8cb0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8cd0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93127,17 +93127,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8d0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, ror #24 │ │ │ │ - strdeq sp, [sp], r8 │ │ │ │ - addeq sp, sp, r0, lsl #30 │ │ │ │ + adceq r1, r2, r4, asr fp │ │ │ │ + addeq sp, sp, r8, ror #27 │ │ │ │ + strdeq sp, [sp], r0 │ │ │ │ │ │ │ │ 002d8d10 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8d30 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93153,17 +93153,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8d6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, lsl #24 │ │ │ │ - umulleq sp, sp, r8, lr @ │ │ │ │ - addeq sp, sp, r0, lsr #29 │ │ │ │ + strdeq r1, [r2], r4 @ │ │ │ │ + addeq sp, sp, r8, lsl #27 │ │ │ │ + umulleq sp, sp, r0, sp @ │ │ │ │ │ │ │ │ 002d8d70 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8d90 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93179,17 +93179,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8dcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, lsr #23 │ │ │ │ - addeq sp, sp, r8, lsr lr │ │ │ │ - addeq sp, sp, r0, asr #28 │ │ │ │ + umlaleq r1, r2, r4, sl │ │ │ │ + addeq sp, sp, r8, lsr #26 │ │ │ │ + addeq sp, sp, r0, lsr sp │ │ │ │ │ │ │ │ 002d8dd0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8df4 │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93206,17 +93206,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8e30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r0, asr #22 │ │ │ │ - ldrdeq sp, [sp], r4 │ │ │ │ - ldrdeq sp, [sp], ip │ │ │ │ + adceq r1, r2, r0, lsr sl │ │ │ │ + addeq sp, sp, r4, asr #25 │ │ │ │ + addeq sp, sp, ip, asr #25 │ │ │ │ │ │ │ │ 002d8e34 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8e58 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93233,17 +93233,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8e94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - ldrdeq r1, [r2], ip @ │ │ │ │ - addeq sp, sp, r0, ror sp │ │ │ │ - addeq sp, sp, r8, ror sp │ │ │ │ + adceq r1, r2, ip, asr #19 │ │ │ │ + addeq sp, sp, r0, ror #24 │ │ │ │ + addeq sp, sp, r8, ror #24 │ │ │ │ │ │ │ │ 002d8e98 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8ebc │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93260,17 +93260,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8ef8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r8, ror sl │ │ │ │ - addeq sp, sp, ip, lsl #26 │ │ │ │ - addeq sp, sp, r4, lsl sp │ │ │ │ + adceq r1, r2, r8, ror #18 │ │ │ │ + strdeq sp, [sp], ip │ │ │ │ + addeq sp, sp, r4, lsl #24 │ │ │ │ │ │ │ │ 002d8efc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8f20 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93287,17 +93287,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8f5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, lsl sl │ │ │ │ - addeq sp, sp, r8, lsr #25 │ │ │ │ - @ instruction: 0x008ddcb0 │ │ │ │ + adceq r1, r2, r4, lsl #18 │ │ │ │ + umulleq sp, sp, r8, fp @ │ │ │ │ + addeq sp, sp, r0, lsr #23 │ │ │ │ │ │ │ │ 002d8f60 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8f84 │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93314,31 +93314,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a219b0 │ │ │ │ - addeq sp, sp, r4, asr #24 │ │ │ │ - addeq sp, sp, ip, asr #24 │ │ │ │ + adceq r1, r2, r0, lsr #17 │ │ │ │ + addeq sp, sp, r4, lsr fp │ │ │ │ + addeq sp, sp, ip, lsr fp │ │ │ │ │ │ │ │ 002d8fc4 : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2d8fe4 │ │ │ │ ldr r3, [pc, #28] @ 2d8ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - adceq r1, r2, r4, asr #23 │ │ │ │ + @ instruction: 0x00a21ab4 │ │ │ │ │ │ │ │ 002d8ff4 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d9020 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -93366,30 +93366,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f758 │ │ │ │ - adceq r1, r2, r0, asr fp │ │ │ │ + adceq r1, r2, r0, asr #20 │ │ │ │ │ │ │ │ 002d907c : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2d90a0 │ │ │ │ ldr r3, [pc, #32] @ 2d90ac │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - adceq r1, r2, r8, lsl #22 │ │ │ │ + strdeq r1, [r2], r8 @ │ │ │ │ │ │ │ │ 002d90b0 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d9110 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d9128 │ │ │ │ @@ -93428,18 +93428,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a21abc │ │ │ │ - adceq r1, r2, r0, asr sl │ │ │ │ - @ instruction: 0x008ddab8 │ │ │ │ - addeq sp, sp, r8, asr #21 │ │ │ │ + adceq r1, r2, ip, lsr #19 │ │ │ │ + adceq r1, r2, r0, asr #18 │ │ │ │ + addeq sp, sp, r8, lsr #19 │ │ │ │ + @ instruction: 0x008dd9b8 │ │ │ │ │ │ │ │ 002d9170 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d91b0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -93495,15 +93495,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f758 │ │ │ │ - umlaleq r1, r2, r4, r9 │ │ │ │ + adceq r1, r2, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -93611,16 +93611,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9330 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2d92e0 │ │ │ │ - adceq pc, r5, ip, ror #13 │ │ │ │ - adceq pc, r5, r8, lsl r6 @ │ │ │ │ + ldrdeq pc, [r5], ip @ │ │ │ │ + adceq pc, r5, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -93691,24 +93691,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2d9564 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2d95a0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27cf34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d9558 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d9558 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -93900,15 +93900,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tstpeq r3, r0, asr #28 @ p-variant is OBSOLETE │ │ │ │ ldr r0, [pc, #4] @ 2d987c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adcseq r9, r0, r0, lsr #20 │ │ │ │ ldr r2, [pc, #192] @ 2d9948 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2d98a8 │ │ │ │ ldr r0, [pc, #176] @ 2d994c │ │ │ │ @@ -93971,201 +93971,201 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #248] @ 2d9a98 │ │ │ │ ldr r3, [pc, #248] @ 2d9a9c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2d9aa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2d9aa4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r3, [pc, #220] @ 2d9aa8 │ │ │ │ ldr r2, [pc, #220] @ 2d9aac │ │ │ │ ldr r1, [pc, #220] @ 2d9ab0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r3, [pc, #200] @ 2d9ab4 │ │ │ │ ldr r2, [pc, #200] @ 2d9ab8 │ │ │ │ ldr r1, [pc, #200] @ 2d9abc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r3, [pc, #180] @ 2d9ac0 │ │ │ │ ldr r2, [pc, #180] @ 2d9ac4 │ │ │ │ ldr r1, [pc, #180] @ 2d9ac8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r3, [pc, #160] @ 2d9acc │ │ │ │ ldr r2, [pc, #160] @ 2d9ad0 │ │ │ │ ldr r1, [pc, #160] @ 2d9ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r3, [pc, #140] @ 2d9ad8 │ │ │ │ ldr r2, [pc, #140] @ 2d9adc │ │ │ │ ldr r1, [pc, #140] @ 2d9ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r3, [pc, #120] @ 2d9ae4 │ │ │ │ ldr r2, [pc, #120] @ 2d9ae8 │ │ │ │ ldr r1, [pc, #120] @ 2d9aec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93527c │ │ │ │ - strheq pc, [r5], r4 @ │ │ │ │ - ldrdeq ip, [sp], r0 │ │ │ │ - addeq ip, sp, r8, lsr #5 │ │ │ │ + b 93516c │ │ │ │ + adceq lr, r5, r4, lsr #31 │ │ │ │ + addeq ip, sp, r0, asr #3 │ │ │ │ + umulleq ip, sp, r8, r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - @ instruction: 0x009b5ff0 │ │ │ │ + addseq r5, fp, r0, ror #29 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ - addseq sl, sp, r8, lsl lr │ │ │ │ + addseq sl, sp, r8, lsl #26 │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ - adceq sl, r1, r4, lsl r5 │ │ │ │ + adceq sl, r1, r4, lsl #8 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - addeq sp, sp, r8, lsr #4 │ │ │ │ + addeq sp, sp, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - addeq sp, sp, r4, lsl r2 │ │ │ │ + addeq sp, sp, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - addseq r1, r4, ip, lsr #32 │ │ │ │ + addseq r0, r4, ip, lsl pc │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addeq sp, sp, r0, ror #3 │ │ │ │ + ldrdeq sp, [sp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9b44 │ │ │ │ ldr r2, [pc, #60] @ 2d9b48 │ │ │ │ ldr r1, [pc, #60] @ 2d9b4c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2d9b50 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cbe0 │ │ │ │ - adceq lr, r5, r4, lsr #30 │ │ │ │ - addeq sp, sp, r8, asr #2 │ │ │ │ - addeq sp, sp, r8, asr r1 │ │ │ │ - addseq r3, ip, r4, asr lr │ │ │ │ + adceq lr, r5, r4, lsl lr │ │ │ │ + addeq sp, sp, r8, lsr r0 │ │ │ │ + addeq sp, sp, r8, asr #32 │ │ │ │ + addseq r3, ip, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9ba8 │ │ │ │ ldr r2, [pc, #60] @ 2d9bac │ │ │ │ ldr r1, [pc, #60] @ 2d9bb0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2d9bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cbe0 │ │ │ │ - adceq lr, r5, r0, asr #29 │ │ │ │ - addeq sp, sp, r4, ror #1 │ │ │ │ - strdeq sp, [sp], r4 │ │ │ │ - @ instruction: 0x009c3df0 │ │ │ │ + @ instruction: 0x00a5edb0 │ │ │ │ + ldrdeq ip, [sp], r4 │ │ │ │ + addeq ip, sp, r4, ror #31 │ │ │ │ + addseq r3, ip, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9c0c │ │ │ │ ldr r2, [pc, #60] @ 2d9c10 │ │ │ │ ldr r1, [pc, #60] @ 2d9c14 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2d9c18 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cbe0 │ │ │ │ - adceq lr, r5, ip, asr lr │ │ │ │ - addeq sp, sp, r0, lsl #1 │ │ │ │ - umulleq sp, sp, r0, r0 @ │ │ │ │ - addseq r3, ip, ip, lsl #27 │ │ │ │ + adceq lr, r5, ip, asr #26 │ │ │ │ + addeq ip, sp, r0, ror pc │ │ │ │ + addeq ip, sp, r0, lsl #31 │ │ │ │ + addseq r3, ip, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9c70 │ │ │ │ ldr r2, [pc, #60] @ 2d9c74 │ │ │ │ ldr r1, [pc, #60] @ 2d9c78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2d9c7c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cbe0 │ │ │ │ - strdeq lr, [r5], r8 @ │ │ │ │ - addeq sp, sp, ip, lsl r0 │ │ │ │ - addeq sp, sp, ip, lsr #32 │ │ │ │ - addseq r3, ip, r8, lsr #26 │ │ │ │ + adceq lr, r5, r8, ror #25 │ │ │ │ + addeq ip, sp, ip, lsl #30 │ │ │ │ + addeq ip, sp, ip, lsl pc │ │ │ │ + addseq r3, ip, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #400] @ 2d9e28 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #396] @ 2d9e2c │ │ │ │ @@ -94181,46 +94181,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #28 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2d9df8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 980ff8 │ │ │ │ + bl 980ee8 │ │ │ │ ldr r9, [pc, #312] @ 2d9e3c │ │ │ │ ldr r8, [pc, #312] @ 2d9e40 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #276] @ 2d9e44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98812c │ │ │ │ + bl 98801c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 981354 │ │ │ │ + bl 981244 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2d9da0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #228] @ 2d9e48 │ │ │ │ ldr r3, [pc, #200] @ 2d9e30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94235,55 +94235,55 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r6 │ │ │ │ - bl 988eec │ │ │ │ + bl 988ddc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #108] @ 2d9e4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9889b8 │ │ │ │ + bl 9888a8 │ │ │ │ str r0, [r4, #24] │ │ │ │ b 2d9d5c │ │ │ │ ldr ip, [pc, #80] @ 2d9e50 │ │ │ │ ldr r2, [pc, #80] @ 2d9e54 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2d9d5c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - umlaleq lr, r5, r0, sp │ │ │ │ + adceq lr, r5, r0, lsl #25 │ │ │ │ tstpeq r2, ip, asr r1 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sp, r0, lsr #31 │ │ │ │ - addeq ip, sp, r0, lsr #31 │ │ │ │ - umulleq ip, sp, ip, pc @ │ │ │ │ - @ instruction: 0x008dcfb0 │ │ │ │ - umulleq ip, sp, r8, pc @ │ │ │ │ + umulleq ip, sp, r0, lr │ │ │ │ + umulleq ip, sp, r0, lr │ │ │ │ + addeq ip, sp, ip, lsl #29 │ │ │ │ + addeq ip, sp, r0, lsr #29 │ │ │ │ + addeq ip, sp, r8, lsl #29 │ │ │ │ tstpeq r2, r0, lsr #1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ - addseq r5, fp, ip, lsr #23 │ │ │ │ - addeq ip, sp, r0, lsl #29 │ │ │ │ + umullseq r5, fp, ip, sl │ │ │ │ + addeq ip, sp, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2d9f64 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2d9f68 │ │ │ │ @@ -94299,22 +94299,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2d9f74 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b6406c │ │ │ │ + bl b63f5c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d9eec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2d9f1c │ │ │ │ ldr r1, [pc, #132] @ 2d9f78 │ │ │ │ @@ -94324,15 +94324,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2d9f84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2d9f88 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r2, [pc, #104] @ 2d9f8c │ │ │ │ ldr r3, [pc, #68] @ 2d9f6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94343,23 +94343,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00a5ebbc │ │ │ │ + adceq lr, r5, ip, lsr #21 │ │ │ │ tsteq r2, ip, ror pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sp, r4, asr #27 │ │ │ │ - @ instruction: 0x008dcdb4 │ │ │ │ - addeq ip, sp, r0, ror #27 │ │ │ │ + @ instruction: 0x008dccb4 │ │ │ │ + addeq ip, sp, r4, lsr #25 │ │ │ │ + ldrdeq ip, [sp], r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq lr, r5, ip, lsr #22 │ │ │ │ - addeq ip, sp, ip, asr #26 │ │ │ │ + adceq lr, r5, ip, lsl sl │ │ │ │ + addeq ip, sp, ip, lsr ip │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ tsteq r2, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 2da098 │ │ │ │ @@ -94377,22 +94377,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 2da0a8 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b6406c │ │ │ │ + bl b63f5c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da024 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2da054 │ │ │ │ ldr r3, [pc, #128] @ 2da0ac │ │ │ │ @@ -94402,15 +94402,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #664 @ 0x298 │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r2, [pc, #96] @ 2da0bc │ │ │ │ ldr r3, [pc, #64] @ 2da0a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94420,23 +94420,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r5, r4, lsl #21 │ │ │ │ + adceq lr, r5, r4, ror r9 │ │ │ │ tsteq r2, r4, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sp, ip, lsl #25 │ │ │ │ - addeq ip, sp, ip, ror ip │ │ │ │ - strdeq lr, [r5], ip @ │ │ │ │ - addeq ip, sp, ip, asr #25 │ │ │ │ + addeq ip, sp, ip, ror fp │ │ │ │ + addeq ip, sp, ip, ror #22 │ │ │ │ + adceq lr, r5, ip, ror #17 │ │ │ │ + @ instruction: 0x008dcbbc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq ip, sp, r4, lsr #24 │ │ │ │ + addeq ip, sp, r4, lsl fp │ │ │ │ tsteq r2, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da1cc │ │ │ │ mov r4, r1 │ │ │ │ @@ -94453,22 +94453,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da1dc │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b6406c │ │ │ │ + bl b63f5c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da154 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2da184 │ │ │ │ ldr r1, [pc, #132] @ 2da1e0 │ │ │ │ @@ -94478,15 +94478,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da1ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da1f0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r2, [pc, #104] @ 2da1f4 │ │ │ │ ldr r3, [pc, #68] @ 2da1d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94497,23 +94497,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r5, r4, asr r9 │ │ │ │ + adceq lr, r5, r4, asr #16 │ │ │ │ tsteq r2, r4, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sp, ip, asr fp │ │ │ │ - addeq ip, sp, ip, asr #22 │ │ │ │ - ldrdeq ip, [sp], r8 │ │ │ │ + addeq ip, sp, ip, asr #20 │ │ │ │ + addeq ip, sp, ip, lsr sl │ │ │ │ + addeq ip, sp, r8, asr #21 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq lr, r5, r4, asr #17 │ │ │ │ - addeq ip, sp, r4, ror #21 │ │ │ │ + @ instruction: 0x00a5e7b4 │ │ │ │ + ldrdeq ip, [sp], r4 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ tsteq r2, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 2da300 │ │ │ │ @@ -94531,22 +94531,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 2da310 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b6406c │ │ │ │ + bl b63f5c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da28c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2da2bc │ │ │ │ ldr r3, [pc, #128] @ 2da314 │ │ │ │ @@ -94556,15 +94556,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #620 @ 0x26c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r2, [pc, #96] @ 2da324 │ │ │ │ ldr r3, [pc, #64] @ 2da308 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94574,23 +94574,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r5, ip, lsl r8 │ │ │ │ + adceq lr, r5, ip, lsl #14 │ │ │ │ @ instruction: 0x0112ebdc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sp, r4, lsr #20 │ │ │ │ - addeq ip, sp, r4, lsl sl │ │ │ │ - umlaleq lr, r5, r4, r7 │ │ │ │ - addeq ip, sp, r0, asr #21 │ │ │ │ + addeq ip, sp, r4, lsl r9 │ │ │ │ + addeq ip, sp, r4, lsl #18 │ │ │ │ + adceq lr, r5, r4, lsl #13 │ │ │ │ + @ instruction: 0x008dc9b0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x008dc9bc │ │ │ │ + addeq ip, sp, ip, lsr #17 │ │ │ │ tsteq r2, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da374 │ │ │ │ ldr r2, [pc, #52] @ 2da378 │ │ │ │ @@ -94598,66 +94598,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - adceq lr, r5, ip, ror #13 │ │ │ │ - addeq ip, sp, r0, lsl r9 │ │ │ │ - addeq ip, sp, r0, lsr #18 │ │ │ │ + ldrdeq lr, [r5], ip @ │ │ │ │ + addeq ip, sp, r0, lsl #16 │ │ │ │ + addeq ip, sp, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da3cc │ │ │ │ ldr r2, [pc, #52] @ 2da3d0 │ │ │ │ ldr r1, [pc, #52] @ 2da3d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - umlaleq lr, r5, r4, r6 │ │ │ │ - @ instruction: 0x008dc8b8 │ │ │ │ - addeq ip, sp, r8, asr #17 │ │ │ │ + adceq lr, r5, r4, lsl #11 │ │ │ │ + addeq ip, sp, r8, lsr #15 │ │ │ │ + @ instruction: 0x008dc7b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da424 │ │ │ │ ldr r2, [pc, #52] @ 2da428 │ │ │ │ ldr r1, [pc, #52] @ 2da42c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - adceq lr, r5, ip, lsr r6 │ │ │ │ - addeq ip, sp, r0, ror #16 │ │ │ │ - addeq ip, sp, r0, ror r8 │ │ │ │ + adceq lr, r5, ip, lsr #10 │ │ │ │ + addeq ip, sp, r0, asr r7 │ │ │ │ + addeq ip, sp, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2da4a8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2da4ac │ │ │ │ @@ -94665,32 +94665,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq lr, r5, r0, ror #11 │ │ │ │ - addeq ip, sp, r4, lsl #16 │ │ │ │ - addeq ip, sp, r4, lsl r8 │ │ │ │ + ldrdeq lr, [r5], r0 @ │ │ │ │ + strdeq ip, [sp], r4 │ │ │ │ + addeq ip, sp, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2da52c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2da530 │ │ │ │ @@ -94698,47 +94698,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq lr, r5, ip, asr r5 │ │ │ │ - addeq ip, sp, r0, lsl #15 │ │ │ │ - umulleq ip, sp, r0, r7 │ │ │ │ + adceq lr, r5, ip, asr #8 │ │ │ │ + addeq ip, sp, r0, ror r6 │ │ │ │ + addeq ip, sp, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2da5f8 │ │ │ │ ldr r2, [pc, #168] @ 2da5fc │ │ │ │ ldr r1, [pc, #168] @ 2da600 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2da5e8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2da5c8 │ │ │ │ @@ -94747,37 +94747,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2da60c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ - bl 9887c4 │ │ │ │ + bl 9886b4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ce80 │ │ │ │ bl 27d1d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2da584 │ │ │ │ - ldrdeq lr, [r5], ip @ │ │ │ │ - addeq ip, sp, r0, lsl #14 │ │ │ │ - addeq ip, sp, r0, lsl r7 │ │ │ │ - umlaleq lr, r5, r4, r4 │ │ │ │ - strdeq ip, [sp], ip @ │ │ │ │ - addeq ip, sp, r0, lsl r7 │ │ │ │ + adceq lr, r5, ip, asr #7 │ │ │ │ + strdeq ip, [sp], r0 │ │ │ │ + addeq ip, sp, r0, lsl #12 │ │ │ │ + adceq lr, r5, r4, lsl #7 │ │ │ │ + addeq ip, sp, ip, ror #11 │ │ │ │ + addeq ip, sp, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2da6d4 │ │ │ │ ldr r6, [pc, #172] @ 2da6d8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -94787,15 +94787,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2da694 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -94810,42 +94810,42 @@ │ │ │ │ ldr ip, [pc, #68] @ 2da6e0 │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq lr, r5, r8, lsl #8 │ │ │ │ - addeq ip, sp, r4, lsr #12 │ │ │ │ - addeq ip, sp, r8, lsr #12 │ │ │ │ - strdeq ip, [sp], r4 │ │ │ │ + strdeq lr, [r5], r8 @ │ │ │ │ + addeq ip, sp, r4, lsl r5 │ │ │ │ + addeq ip, sp, r8, lsl r5 │ │ │ │ + addeq ip, sp, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2da7e8 │ │ │ │ ldr r2, [pc, #236] @ 2da7ec │ │ │ │ ldr r1, [pc, #236] @ 2da7f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #204] @ 2da7f4 │ │ │ │ ldr r3, [pc, #204] @ 2da7f8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -94888,22 +94888,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2dd844 │ │ │ │ str r0, [r6] │ │ │ │ b 2da754 │ │ │ │ - adceq lr, r5, r0, lsr r3 │ │ │ │ - addeq ip, sp, ip, asr #10 │ │ │ │ - addeq ip, sp, r8, ror #10 │ │ │ │ + adceq lr, r5, r0, lsr #4 │ │ │ │ + addeq ip, sp, ip, lsr r4 │ │ │ │ + addeq ip, sp, r8, asr r4 │ │ │ │ @ instruction: 0x0112e6dc │ │ │ │ andeq r4, r0, r4, lsr #11 │ │ │ │ strdeq sl, [r1, -ip]! │ │ │ │ - addeq ip, sp, r0, asr #12 │ │ │ │ - addeq ip, sp, ip, lsr #12 │ │ │ │ + addeq ip, sp, r0, lsr r5 │ │ │ │ + addeq ip, sp, ip, lsl r5 │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ adcseq r8, r0, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -94931,19 +94931,19 @@ │ │ │ │ bl 27e9ec │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 988570 │ │ │ │ + bl 988460 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2da8d0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -94970,19 +94970,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 988570 │ │ │ │ + bl 988460 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2da8d0 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2da9f0 │ │ │ │ ldr r2, [pc, #1612] @ 2dafac │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -95087,19 +95087,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 988658 │ │ │ │ + bl 988548 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da8d0 │ │ │ │ mov r0, #1 │ │ │ │ b 2da8dc │ │ │ │ cmp r2, #0 │ │ │ │ ble 2da8d0 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -95381,32 +95381,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2dad88 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0112e5d0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r5, r8, ror #3 │ │ │ │ - addeq ip, sp, r4, asr #8 │ │ │ │ - addeq ip, sp, r8, asr r4 │ │ │ │ + ldrdeq lr, [r5], r8 @ │ │ │ │ + addeq ip, sp, r4, lsr r3 │ │ │ │ + addeq ip, sp, r8, asr #6 │ │ │ │ tsteq r2, r0, lsr #10 │ │ │ │ adcseq r8, r0, r4, lsr r9 │ │ │ │ - adceq lr, r5, r0 │ │ │ │ - addeq ip, sp, r8, asr #7 │ │ │ │ - addeq ip, sp, r0, ror #6 │ │ │ │ + strdeq sp, [r5], r0 @ │ │ │ │ + @ instruction: 0x008dc2b8 │ │ │ │ + addeq ip, sp, r0, asr r2 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - adceq sp, r5, r8, asr #30 │ │ │ │ - addeq ip, sp, ip, lsr #3 │ │ │ │ - addeq ip, sp, r0, asr #3 │ │ │ │ - adceq sp, r5, r2, asr #29 │ │ │ │ - addeq ip, sp, r8, asr r2 │ │ │ │ - addeq ip, sp, ip, lsr #4 │ │ │ │ - @ instruction: 0x00a5ddb4 │ │ │ │ - adceq sp, r5, ip, ror sp │ │ │ │ - strheq ip, [sp], r4 │ │ │ │ + adceq sp, r5, r8, lsr lr │ │ │ │ + umulleq ip, sp, ip, r0 │ │ │ │ + strheq ip, [sp], r0 │ │ │ │ + @ instruction: 0x00a5ddb2 │ │ │ │ + addeq ip, sp, r8, asr #2 │ │ │ │ + addeq ip, sp, ip, lsl r1 │ │ │ │ + adceq sp, r5, r4, lsr #25 │ │ │ │ + adceq sp, r5, ip, ror #24 │ │ │ │ + addeq fp, sp, r4, lsr #31 │ │ │ │ ldr r3, [pc, #172] @ 2db098 │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2db080 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2db00c │ │ │ │ @@ -95475,15 +95475,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2db134 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75f8c │ │ │ │ + bl b75e7c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -95514,15 +95514,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2db1b8 │ │ │ │ ldr r0, [pc, #44] @ 2db1bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b b75f8c │ │ │ │ + b b75e7c │ │ │ │ ldr r0, [pc, #20] @ 2db1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2db154 │ │ │ │ tsteq r3, r4, lsl r5 │ │ │ │ tsteq r3, r4, ror #9 │ │ │ │ @ instruction: 0x0121a4b4 │ │ │ │ @@ -95543,15 +95543,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2db224 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75f8c │ │ │ │ + b b75e7c │ │ │ │ ldr r2, [pc, #16] @ 2db228 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2db1dc │ │ │ │ tsteq r3, ip, lsl #9 │ │ │ │ @ instruction: 0x0121a43c │ │ │ │ tsteq r3, ip, asr r4 │ │ │ │ @@ -95572,15 +95572,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [pc, #28] @ 2db28c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b75f8c │ │ │ │ + b b75e7c │ │ │ │ ldr r1, [pc, #12] @ 2db290 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2db254 │ │ │ │ ldrdeq sl, [r1, -r4]! │ │ │ │ @ instruction: 0x0113e3f0 │ │ │ │ │ │ │ │ @@ -95607,15 +95607,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2d663c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2db300 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #72] @ 2db350 │ │ │ │ ldr r3, [pc, #64] @ 2db34c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95665,15 +95665,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2db9b0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #1484] @ 2db9b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2db858 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -95716,15 +95716,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2db3fc │ │ │ │ ldr r3, [pc, #1312] @ 2db9bc │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #1280] @ 2db9b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db3f8 │ │ │ │ ldr r3, [pc, #1268] @ 2db9c0 │ │ │ │ @@ -95746,32 +95746,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2db9cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db3fc │ │ │ │ ldr r3, [pc, #1148] @ 2db9d0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #1092] @ 2db9b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db3f8 │ │ │ │ ldr r3, [pc, #1100] @ 2db9d4 │ │ │ │ @@ -95793,32 +95793,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2db9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db3fc │ │ │ │ ldr r3, [pc, #928] @ 2db9b0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #904] @ 2db9b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db3f8 │ │ │ │ ldr r3, [pc, #920] @ 2db9dc │ │ │ │ @@ -95840,32 +95840,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2db9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db3fc │ │ │ │ ldr r3, [pc, #740] @ 2db9b0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #716] @ 2db9b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db3f8 │ │ │ │ ldr r3, [pc, #740] @ 2db9e4 │ │ │ │ @@ -95887,33 +95887,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2db9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db3fc │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2d907c │ │ │ │ ldr r3, [pc, #556] @ 2db9bc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r2, [pc, #524] @ 2db9b4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2db3f8 │ │ │ │ ldr r2, [pc, #556] @ 2db9ec │ │ │ │ @@ -95938,26 +95938,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2db9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db3fc │ │ │ │ ldr r3, [pc, #404] @ 2db9f4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2db3f8 │ │ │ │ @@ -95975,102 +95975,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2db9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db3fc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2db9fc │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db3fc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2dba00 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db3fc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2dba04 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2db3f8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2dba08 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db3fc │ │ │ │ ldr r0, [pc, #168] @ 2dba0c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db3fc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2dba10 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db3fc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0112da98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r4, lsl #21 │ │ │ │ - adceq sp, r5, r4, ror #14 │ │ │ │ + adceq sp, r5, r4, asr r6 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r8, asr #19 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ muleq r0, r0, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, sp, r8, lsl r5 │ │ │ │ + addeq sp, sp, r8, lsl #8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r1, r0, ip, asr #7 │ │ │ │ - ldrdeq sp, [sp], r8 │ │ │ │ + addeq sp, sp, r8, asr #7 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - addeq sp, sp, r4, lsl #9 │ │ │ │ + addeq sp, sp, r4, ror r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - addeq sp, sp, ip, lsr #8 │ │ │ │ + addeq sp, sp, ip, lsl r3 │ │ │ │ andeq r4, r0, r8, lsr #5 │ │ │ │ - addeq sp, sp, r0, lsl #3 │ │ │ │ + addeq sp, sp, r0, ror r0 │ │ │ │ andeq r6, r0, r4, asr r0 │ │ │ │ - addeq sp, sp, r8, lsr r3 │ │ │ │ - addeq sp, sp, r8, ror #5 │ │ │ │ - addeq sp, sp, r0, ror #4 │ │ │ │ - addeq sp, sp, r4, lsl r3 │ │ │ │ - addeq sp, sp, r0, asr #3 │ │ │ │ - addeq sp, sp, ip, lsr #1 │ │ │ │ - addeq sp, sp, ip, lsl #2 │ │ │ │ + addeq sp, sp, r8, lsr #4 │ │ │ │ + ldrdeq sp, [sp], r8 │ │ │ │ + addeq sp, sp, r0, asr r1 │ │ │ │ + addeq sp, sp, r4, lsl #4 │ │ │ │ + strheq sp, [sp], r0 │ │ │ │ + umulleq ip, sp, ip, pc @ │ │ │ │ + strdeq ip, [sp], ip @ │ │ │ │ │ │ │ │ 002dba14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -96108,17 +96108,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2dbac4 │ │ │ │ ldr r0, [pc, #24] @ 2dbac8 │ │ │ │ ldr r2, [pc, #24] @ 2dbacc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq sp, r5, r8, rrx │ │ │ │ - addeq sp, sp, r0, asr #3 │ │ │ │ - addeq sp, sp, r8, asr #3 │ │ │ │ + adceq ip, r5, r8, asr pc │ │ │ │ + strheq sp, [sp], r0 │ │ │ │ + strheq sp, [sp], r8 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -96154,30 +96154,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2dbba4 │ │ │ │ cmp r0, #3 │ │ │ │ beq 2dbc20 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2dbbb8 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #292] @ 2dbca8 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2dba14 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl b41fb0 │ │ │ │ + bl b41ea0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -96231,20 +96231,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ @ instruction: 0x01219b24 │ │ │ │ strdeq r9, [r1, -r0]! │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - adceq ip, r5, r0, asr #29 │ │ │ │ - addeq sp, sp, r0, lsl #1 │ │ │ │ - addeq sp, sp, r4, lsl r0 │ │ │ │ - umlaleq ip, r5, r8, lr │ │ │ │ - addeq sp, sp, r0, ror r0 │ │ │ │ - addeq ip, sp, ip, ror #31 │ │ │ │ + @ instruction: 0x00a5cdb0 │ │ │ │ + addeq ip, sp, r0, ror pc │ │ │ │ + addeq ip, sp, r4, lsl #30 │ │ │ │ + adceq ip, r5, r8, lsl #27 │ │ │ │ + addeq ip, sp, r0, ror #30 │ │ │ │ + ldrdeq ip, [sp], ip @ │ │ │ │ │ │ │ │ 002dbcc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2dbe24 │ │ │ │ @@ -96314,38 +96314,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2dbe48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2dbd10 │ │ │ │ ldr r0, [pc, #52] @ 2dbe4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2dbd10 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r4, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, ip, asr r9 │ │ │ │ tsteq r2, r4, lsr #1 │ │ │ │ andeq r1, r0, r0, lsl #15 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, sp, r8, lsl pc │ │ │ │ - addeq ip, sp, r8, lsr #30 │ │ │ │ + addeq ip, sp, r8, lsl #28 │ │ │ │ + addeq ip, sp, r8, lsl lr │ │ │ │ │ │ │ │ 002dbe50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 6785a0 │ │ │ │ @@ -96433,15 +96433,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 678274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dbfb4 │ │ │ │ bl 704bb8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b41fb0 │ │ │ │ + b b41ea0 │ │ │ │ @ instruction: 0x0113d79c │ │ │ │ @ instruction: 0x01219758 │ │ │ │ │ │ │ │ 002dbfc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -96490,27 +96490,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc05c │ │ │ │ ldr r3, [pc, #380] @ 2dc208 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #360] @ 2dc20c │ │ │ │ ldr ip, [pc, #360] @ 2dc210 │ │ │ │ ldr r1, [pc, #360] @ 2dc214 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r2, [pc, #324] @ 2dc218 │ │ │ │ ldr r3, [pc, #296] @ 2dc200 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96533,27 +96533,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2dc0cc │ │ │ │ bl 6785a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc168 │ │ │ │ mov r0, #12 │ │ │ │ bl 678274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dc0cc │ │ │ │ bl 704bb8 │ │ │ │ b 2dc0cc │ │ │ │ mov r0, sl │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 2dc0cc │ │ │ │ mov r7, #1 │ │ │ │ b 2dc19c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2dba14 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -96583,21 +96583,21 @@ │ │ │ │ bl 2dbe90 │ │ │ │ b 2dc190 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, lsl #28 │ │ │ │ andeq r6, r0, r8, lsr #20 │ │ │ │ - adceq ip, r5, r0, ror sl │ │ │ │ - @ instruction: 0x008dccb4 │ │ │ │ - addeq ip, sp, r4, asr #23 │ │ │ │ + adceq ip, r5, r0, ror #18 │ │ │ │ + addeq ip, sp, r4, lsr #23 │ │ │ │ + @ instruction: 0x008dcab4 │ │ │ │ tsteq r2, r0, lsr sp │ │ │ │ - adceq ip, r5, ip, ror #19 │ │ │ │ - addeq ip, sp, r8, lsr #24 │ │ │ │ - addeq ip, sp, r4, asr #22 │ │ │ │ + ldrdeq ip, [r5], ip @ │ │ │ │ + addeq ip, sp, r8, lsl fp │ │ │ │ + addeq ip, sp, r4, lsr sl │ │ │ │ │ │ │ │ 002dc228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -96690,41 +96690,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 678274 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc2dc │ │ │ │ b 2dc368 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #116] @ 2dc420 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cb68 │ │ │ │ ldr r3, [pc, #68] @ 2dc424 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2dc428 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2dc420 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2dc2f0 │ │ │ │ @ instruction: 0x01219364 │ │ │ │ @ instruction: 0x01219350 │ │ │ │ tsteq r3, r0, asr r3 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x0113d290 │ │ │ │ @@ -96893,15 +96893,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -97000,15 +97000,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -97153,15 +97153,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -97205,19 +97205,19 @@ │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002dcb58 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2dcb68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75f20 │ │ │ │ + b b75e10 │ │ │ │ @ instruction: 0x01218ae4 │ │ │ │ │ │ │ │ 002dcb6c : │ │ │ │ - b b75f50 │ │ │ │ + b b75e40 │ │ │ │ │ │ │ │ 002dcb70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2dcc44 │ │ │ │ @@ -97295,15 +97295,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2dccd4 │ │ │ │ mov r0, r3 │ │ │ │ bl 2db138 │ │ │ │ ldr r0, [pc, #148] @ 2dcd44 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75f8c │ │ │ │ + bl b75e7c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -97314,39 +97314,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2dcd50 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2dcd54 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #0 │ │ │ │ b 2dccbc │ │ │ │ ldr r3, [pc, #68] @ 2dcd58 │ │ │ │ ldr lr, [pc, #68] @ 2dcd5c │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2dcd60 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2dcd64 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2dcd04 │ │ │ │ tsteq r3, r0, lsl sl │ │ │ │ @ instruction: 0x01218994 │ │ │ │ - adceq fp, r5, r0, lsr lr │ │ │ │ - addeq ip, sp, r0, asr #1 │ │ │ │ - addeq fp, sp, ip, ror pc │ │ │ │ + adceq fp, r5, r0, lsr #26 │ │ │ │ + @ instruction: 0x008dbfb0 │ │ │ │ + addeq fp, sp, ip, ror #28 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - strdeq fp, [r5], r8 @ │ │ │ │ - addeq ip, sp, r0, ror r0 │ │ │ │ - addeq fp, sp, r8, asr #30 │ │ │ │ + adceq fp, r5, r8, ror #25 │ │ │ │ + addeq fp, sp, r0, ror #30 │ │ │ │ + addeq fp, sp, r8, lsr lr │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -97482,16 +97482,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2dceb4 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2dceb4 │ │ │ │ - adceq fp, r5, r3, lsl sp │ │ │ │ - strdeq fp, [r5], r3 @ │ │ │ │ + adceq fp, r5, r3, lsl #24 │ │ │ │ + adceq fp, r5, r3, ror #23 │ │ │ │ │ │ │ │ 002dcf90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -97630,15 +97630,15 @@ │ │ │ │ bne 2dd2b0 │ │ │ │ ldr r0, [pc, #296] @ 2dd2c8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b74690 │ │ │ │ + b b74580 │ │ │ │ mov r0, #12 │ │ │ │ bl 27cb68 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -97667,23 +97667,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2dd2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2dd130 │ │ │ │ ldr r2, [pc, #108] @ 2dd2e0 │ │ │ │ ldr r3, [pc, #64] @ 2dd2b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -97693,29 +97693,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2dd2e4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0112bcfc │ │ │ │ tsteq r2, ip, asr #25 │ │ │ │ tsteq r2, r8, lsl #25 │ │ │ │ - addeq fp, sp, r0, lsr ip │ │ │ │ + addeq fp, sp, r0, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ muleq r0, r0, r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq fp, sp, r8, fp │ │ │ │ + addeq fp, sp, r8, lsl #21 │ │ │ │ @ instruction: 0x0112bb90 │ │ │ │ - umulleq fp, sp, ip, fp │ │ │ │ + addeq fp, sp, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2dd3f0 │ │ │ │ ldr r3, [pc, #240] @ 2dd3f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -97976,27 +97976,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2dd820 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mvn r4, #0 │ │ │ │ b 2dd6a4 │ │ │ │ ldr r1, [pc, #248] @ 2dd824 │ │ │ │ ldr r3, [pc, #248] @ 2dd828 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2dd82c │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mvn r4, #0 │ │ │ │ b 2dd69c │ │ │ │ ldr r3, [pc, #212] @ 2dd830 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dd494 │ │ │ │ @@ -98013,52 +98013,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2dd83c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2dd494 │ │ │ │ ldr r0, [pc, #104] @ 2dd840 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2dd494 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, ror #19 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, lsl #19 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0090dcd0 │ │ │ │ - addeq fp, sp, ip, lsl #20 │ │ │ │ - addeq fp, sp, r0, lsl sl │ │ │ │ - addseq r1, r6, r4, asr #3 │ │ │ │ - addeq fp, sp, r4, lsr r9 │ │ │ │ - addeq pc, lr, r0, lsl #27 │ │ │ │ - addeq fp, sp, ip, ror #17 │ │ │ │ + addseq sp, r0, r0, asr #23 │ │ │ │ + strdeq fp, [sp], ip │ │ │ │ + addeq fp, sp, r0, lsl #18 │ │ │ │ + ldrheq r1, [r6], r4 │ │ │ │ + addeq fp, sp, r4, lsr #16 │ │ │ │ + addeq pc, lr, r0, ror ip @ │ │ │ │ + ldrdeq fp, [sp], ip │ │ │ │ tsteq r2, r8, asr r7 │ │ │ │ - @ instruction: 0x008db7b4 │ │ │ │ - adceq fp, r5, r4, ror r4 │ │ │ │ - addeq fp, sp, ip, lsl #15 │ │ │ │ - @ instruction: 0x008db7bc │ │ │ │ - adceq fp, r5, r4, asr #8 │ │ │ │ - addeq fp, sp, ip, asr r7 │ │ │ │ + addeq fp, sp, r4, lsr #13 │ │ │ │ + adceq fp, r5, r4, ror #6 │ │ │ │ + addeq fp, sp, ip, ror r6 │ │ │ │ + addeq fp, sp, ip, lsr #13 │ │ │ │ + adceq fp, r5, r4, lsr r3 │ │ │ │ + addeq fp, sp, ip, asr #12 │ │ │ │ andeq r1, r0, ip, ror #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, sp, r0, lsr #13 │ │ │ │ - @ instruction: 0x008db6b0 │ │ │ │ + umulleq fp, sp, r0, r5 │ │ │ │ + addeq fp, sp, r0, lsr #11 │ │ │ │ │ │ │ │ 002dd844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -98187,15 +98187,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2dda60 │ │ │ │ ldr r0, [pc, #184] @ 2ddb08 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ mov r0, #0 │ │ │ │ b 2dd978 │ │ │ │ ldr r3, [pc, #164] @ 2ddb0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dda48 │ │ │ │ @@ -98212,40 +98212,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ddb18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2dda48 │ │ │ │ ldr r0, [pc, #56] @ 2ddb1c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2dda48 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0112b4f0 │ │ │ │ tsteq r2, r4, lsl #9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq fp, sp, r4, lsr #10 │ │ │ │ + addeq fp, sp, r4, lsl r4 │ │ │ │ andeq r1, r0, ip, asr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, sp, ip, asr r4 │ │ │ │ - addeq fp, sp, r4, ror r4 │ │ │ │ + addeq fp, sp, ip, asr #6 │ │ │ │ + addeq fp, sp, r4, ror #6 │ │ │ │ │ │ │ │ 002ddb20 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -98275,15 +98275,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca48 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6d674 │ │ │ │ + b b6d564 │ │ │ │ │ │ │ │ 002ddba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -98420,17 +98420,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2ddde8 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq sl, r5, r8, asr pc │ │ │ │ - ldrdeq sl, [r5], r4 @ │ │ │ │ - addeq fp, sp, r4, asr #3 │ │ │ │ + adceq sl, r5, r8, asr #28 │ │ │ │ + adceq sl, r5, r4, asr #25 │ │ │ │ + strheq fp, [sp], r4 │ │ │ │ │ │ │ │ 002dddec : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2dde10 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2dde34 │ │ │ │ @@ -98455,15 +98455,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2dde68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - adceq sl, r5, r8, ror #26 │ │ │ │ + adceq sl, r5, r8, asr ip │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002dde6c : │ │ │ │ ldr r2, [pc, #140] @ 2ddf00 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2ddec0 │ │ │ │ @@ -98696,17 +98696,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2de200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq sl, r5, r0, asr #19 │ │ │ │ - @ instruction: 0x008dadb0 │ │ │ │ - addeq sl, sp, r0, asr #27 │ │ │ │ + @ instruction: 0x00a5a8b0 │ │ │ │ + addeq sl, sp, r0, lsr #25 │ │ │ │ + @ instruction: 0x008dacb0 │ │ │ │ │ │ │ │ 002de204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -98919,15 +98919,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2de5d8 │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl b6d450 │ │ │ │ + bl b6d340 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2de5f4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -98938,15 +98938,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2de670 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27da68 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #216] @ 2de674 │ │ │ │ ldr r3, [pc, #196] @ 2de664 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98975,19 +98975,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2de68c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl b6d674 │ │ │ │ + bl b6d564 │ │ │ │ b 2de5f4 │ │ │ │ ldr r1, [pc, #76] @ 2de690 │ │ │ │ ldr r2, [pc, #76] @ 2de694 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -98996,22 +98996,22 @@ │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, lsl r9 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ tsteq r2, r8, ror #16 │ │ │ │ - adceq sl, r5, r0, asr #11 │ │ │ │ - ldrdeq sl, [sp], r4 │ │ │ │ - umlaleq sl, r5, r4, r5 │ │ │ │ - addeq sl, sp, r0, asr #19 │ │ │ │ - addeq sl, sp, r4, ror r9 │ │ │ │ + @ instruction: 0x00a5a4b0 │ │ │ │ + addeq sl, sp, r4, asr #17 │ │ │ │ + adceq sl, r5, r4, lsl #9 │ │ │ │ + @ instruction: 0x008da8b0 │ │ │ │ + addeq sl, sp, r4, ror #16 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ - adceq sl, r5, ip, asr r5 │ │ │ │ - addeq sl, sp, r0, ror #18 │ │ │ │ + adceq sl, r5, ip, asr #8 │ │ │ │ + addeq sl, sp, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99027,25 +99027,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2de7b8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #196] @ 2de7bc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #180] @ 2de7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd58 │ │ │ │ + bl b5cc48 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e830 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -99078,28 +99078,28 @@ │ │ │ │ bl 2dbe50 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2dc42c │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2dbe50 │ │ │ │ - strdeq sl, [sp], ip │ │ │ │ - strdeq sl, [sp], r8 │ │ │ │ - addeq sl, sp, ip, ror #17 │ │ │ │ + addeq sl, sp, ip, ror #15 │ │ │ │ + addeq sl, sp, r8, ror #15 │ │ │ │ + ldrdeq sl, [sp], ip │ │ │ │ │ │ │ │ 002de7c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2de844 │ │ │ │ ldr r5, [pc, #100] @ 2de848 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b5c968 │ │ │ │ + bl b5c858 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99115,15 +99115,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, sp, ip, lsl r8 │ │ │ │ + addeq sl, sp, ip, lsl #14 │ │ │ │ @ instruction: 0x01216e68 │ │ │ │ tsteq r3, r0, ror lr │ │ │ │ │ │ │ │ 002de850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99139,15 +99139,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b5c968 │ │ │ │ + bl b5c858 │ │ │ │ mov r1, sp │ │ │ │ bl 2dcc48 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8ef8 │ │ │ │ ldr r2, [pc, #76] @ 2de908 │ │ │ │ ldr r3, [pc, #64] @ 2de900 │ │ │ │ @@ -99165,15 +99165,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0112a590 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, sl, r0, ror r9 │ │ │ │ + addseq lr, sl, r0, ror #16 │ │ │ │ tsteq r2, r8, asr #10 │ │ │ │ │ │ │ │ 002de90c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -99202,32 +99202,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2de950 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b41b04 │ │ │ │ + b b419f4 │ │ │ │ ldr r1, [pc, #28] @ 2de9d4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b a98e30 │ │ │ │ - addseq pc, sl, r0, lsr r8 @ │ │ │ │ - addeq sl, sp, r8, asr #13 │ │ │ │ - addeq sl, sp, ip, ror #13 │ │ │ │ - addeq sl, sp, r0, ror #12 │ │ │ │ + b a98d20 │ │ │ │ + addseq pc, sl, r0, lsr #14 │ │ │ │ + @ instruction: 0x008da5b8 │ │ │ │ + ldrdeq sl, [sp], ip │ │ │ │ + addeq sl, sp, r0, asr r5 │ │ │ │ │ │ │ │ 002de9d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2dedb4 │ │ │ │ @@ -99269,15 +99269,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ded08 │ │ │ │ ldr r3, [pc, #804] @ 2dedd0 │ │ │ │ ldr r2, [pc, #804] @ 2dedd4 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2dedd8 │ │ │ │ @@ -99288,59 +99288,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2dede0 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2deb18 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2dede4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2dede8 │ │ │ │ ldr r1, [pc, #752] @ 2dedec │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2deb9c │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2dedf0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2deae0 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r2, [pc, #628] @ 2dedf4 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2deaf0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2dec74 │ │ │ │ @@ -99349,44 +99349,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2dec00 │ │ │ │ ldr r1, [pc, #556] @ 2dedfc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2dec64 │ │ │ │ ldr r1, [pc, #532] @ 2dee00 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2dec70 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2dee04 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2debc8 │ │ │ │ ldr r2, [pc, #424] @ 2dee08 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2debc8 │ │ │ │ ldr r2, [pc, #416] @ 2dee0c │ │ │ │ @@ -99400,23 +99400,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2deca4 │ │ │ │ ldr r1, [pc, #372] @ 2dee10 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2dea78 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl b41a4c │ │ │ │ + bl b4193c │ │ │ │ ldr r2, [pc, #328] @ 2dee14 │ │ │ │ ldr r3, [pc, #232] @ 2dedb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -99438,73 +99438,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2dedd0 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2ded68 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2dee18 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2dee1c │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ b 2dec84 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #128] @ 2dedf4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ b 2ded48 │ │ │ │ ldr r2, [pc, #60] @ 2dedd4 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2debb0 │ │ │ │ ldr r1, [pc, #124] @ 2dee20 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ b 2decc4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ - addeq sl, sp, r8, lsl r6 │ │ │ │ - addseq pc, sl, r8, lsl r7 @ │ │ │ │ - addseq r2, r4, r0, lsl #12 │ │ │ │ - addeq sl, sp, r0, ror #11 │ │ │ │ + addeq sl, sp, r8, lsl #10 │ │ │ │ + addseq pc, sl, r8, lsl #12 │ │ │ │ + @ instruction: 0x009424f0 │ │ │ │ + ldrdeq sl, [sp], r0 │ │ │ │ strdeq r7, [r0], -r4 │ │ │ │ ldrdeq r6, [r0], -r0 │ │ │ │ - umulleq sl, sp, r4, r5 │ │ │ │ - addeq sl, sp, r4, lsr #11 │ │ │ │ - addseq pc, sl, r4, lsr #13 │ │ │ │ - addeq ip, lr, ip, asr sl │ │ │ │ - ldrdeq r8, [sp], r8 @ │ │ │ │ - addeq sl, sp, r8, lsl #11 │ │ │ │ - addeq sl, sp, r4, lsr r5 │ │ │ │ + addeq sl, sp, r4, lsl #9 │ │ │ │ + umulleq sl, sp, r4, r4 │ │ │ │ + umullseq pc, sl, r4, r5 @ │ │ │ │ + addeq ip, lr, ip, asr #18 │ │ │ │ + addeq r7, sp, r8, asr #31 │ │ │ │ + addeq sl, sp, r8, ror r4 │ │ │ │ + addeq sl, sp, r4, lsr #8 │ │ │ │ andeq r5, r0, r4, lsl #11 │ │ │ │ - addeq sl, sp, r8, ror #9 │ │ │ │ ldrdeq sl, [sp], r8 │ │ │ │ - ldrdeq sl, [sp], r0 │ │ │ │ - addeq sl, sp, r8, asr #8 │ │ │ │ - addeq ip, lr, ip, ror #17 │ │ │ │ - addeq ip, lr, r0, ror #17 │ │ │ │ - addeq sl, sp, r8, lsr r4 │ │ │ │ + addeq sl, sp, r8, asr #7 │ │ │ │ + addeq sl, sp, r0, asr #7 │ │ │ │ + addeq sl, sp, r8, lsr r3 │ │ │ │ + ldrdeq ip, [lr], ip @ │ │ │ │ + ldrdeq ip, [lr], r0 │ │ │ │ + addeq sl, sp, r8, lsr #6 │ │ │ │ tsteq r2, r8, lsr r1 │ │ │ │ - addeq ip, lr, r4, lsl #16 │ │ │ │ - addeq sl, sp, r0, lsr r3 │ │ │ │ - @ instruction: 0x008da2b8 │ │ │ │ + strdeq ip, [lr], r4 │ │ │ │ + addeq sl, sp, r0, lsr #4 │ │ │ │ + addeq sl, sp, r8, lsr #3 │ │ │ │ │ │ │ │ 002dee24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -99516,51 +99516,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df088 │ │ │ │ ldr r1, [pc, #584] @ 2df0ac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df03c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df010 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df004 │ │ │ │ ldr r2, [pc, #536] @ 2df0b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2df0b4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #520] @ 2df0b8 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #504] @ 2df0bc │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [pc, #488] @ 2df0c0 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r1, [pc, #468] @ 2df0c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df068 │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2df068 │ │ │ │ ldr r9, [pc, #428] @ 2df0c8 │ │ │ │ @@ -99569,46 +99569,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2def4c │ │ │ │ ldr r1, [pc, #412] @ 2df0d4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2df078 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2df0d8 │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2df0dc │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2df0e0 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2df0e4 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2df0e8 │ │ │ │ @@ -99628,69 +99628,69 @@ │ │ │ │ b 2dee98 │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2df0f4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dee90 │ │ │ │ b 2df004 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2df0f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dee84 │ │ │ │ b 2df010 │ │ │ │ ldr r1, [pc, #140] @ 2df0fc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b41710 │ │ │ │ + b b41600 │ │ │ │ ldr r1, [pc, #112] @ 2df100 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b41710 │ │ │ │ + b b41600 │ │ │ │ @ instruction: 0x01129fbc │ │ │ │ - addeq sl, sp, r4, lsr #5 │ │ │ │ - addeq sl, sp, r0, asr r2 │ │ │ │ - addeq sl, sp, ip, lsr #5 │ │ │ │ - @ instruction: 0x008da2b0 │ │ │ │ - @ instruction: 0x008da2b0 │ │ │ │ + umulleq sl, sp, r4, r1 │ │ │ │ + addeq sl, sp, r0, asr #2 │ │ │ │ + umulleq sl, sp, ip, r1 │ │ │ │ + addeq sl, sp, r0, lsr #3 │ │ │ │ + addeq sl, sp, r0, lsr #3 │ │ │ │ strheq r7, [r0], -r8 │ │ │ │ - umulleq sl, sp, ip, r2 │ │ │ │ - addeq sl, sp, ip, lsl #5 │ │ │ │ - addseq pc, sl, ip, asr #4 │ │ │ │ - addeq sl, sp, r4, asr #3 │ │ │ │ - addeq sl, sp, r8, asr #5 │ │ │ │ - addeq sl, sp, r4, asr r2 │ │ │ │ - addeq sl, sp, r0, asr #4 │ │ │ │ - addeq sl, sp, r8, lsr r2 │ │ │ │ + addeq sl, sp, ip, lsl #3 │ │ │ │ + addeq sl, sp, ip, ror r1 │ │ │ │ + addseq pc, sl, ip, lsr r1 @ │ │ │ │ + strheq sl, [sp], r4 │ │ │ │ + @ instruction: 0x008da1b8 │ │ │ │ + addeq sl, sp, r4, asr #2 │ │ │ │ + addeq sl, sp, r0, lsr r1 │ │ │ │ + addeq sl, sp, r8, lsr #2 │ │ │ │ adcseq r5, r0, r4, lsr r9 │ │ │ │ - adceq r1, r0, r0, asr #12 │ │ │ │ - adceq r1, r0, r8, lsr #12 │ │ │ │ - umullseq r2, sp, ip, r6 │ │ │ │ - addeq sl, sp, r8, lsl #2 │ │ │ │ - addeq sl, sp, r4, asr #1 │ │ │ │ - addeq sl, sp, ip, lsr #2 │ │ │ │ - addeq sl, sp, r4, rrx │ │ │ │ + adceq r1, r0, r0, lsr r5 │ │ │ │ + adceq r1, r0, r8, lsl r5 │ │ │ │ + addseq r2, sp, ip, lsl #11 │ │ │ │ + strdeq r9, [sp], r8 │ │ │ │ + @ instruction: 0x008d9fb4 │ │ │ │ + addeq sl, sp, ip, lsl r0 │ │ │ │ + addeq r9, sp, r4, asr pc │ │ │ │ │ │ │ │ 002df104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2df288 │ │ │ │ @@ -99702,32 +99702,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #320] @ 2df294 │ │ │ │ ldr r6, [pc, #320] @ 2df298 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #300] @ 2df29c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd58 │ │ │ │ + bl b5cc48 │ │ │ │ ldr r1, [pc, #284] @ 2df2a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd58 │ │ │ │ + bl b5cc48 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2df2a4 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -99737,15 +99737,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl b519e4 │ │ │ │ + bl b518d4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2df234 │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8ef8 │ │ │ │ ldr r2, [pc, #176] @ 2df2a8 │ │ │ │ @@ -99768,15 +99768,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2df2ac │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b519e4 │ │ │ │ + bl b518d4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2df1e8 │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -99784,19 +99784,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2dfb7c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2df1e8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, ip, r0, lsl #3 │ │ │ │ - addseq r3, sp, ip, lsl #11 │ │ │ │ + addseq fp, ip, r0, ror r0 │ │ │ │ + addseq r3, sp, ip, ror r4 │ │ │ │ tsteq r2, ip, lsr #25 │ │ │ │ - addeq sl, sp, ip, lsr #1 │ │ │ │ - addseq pc, r7, ip, ror r8 @ │ │ │ │ + umulleq r9, sp, ip, pc @ │ │ │ │ + addseq pc, r7, ip, ror #14 │ │ │ │ andeq r1, r0, r0, asr r7 │ │ │ │ tsteq r2, ip, lsl #24 │ │ │ │ andeq r5, r0, ip, lsr #5 │ │ │ │ │ │ │ │ 002df2b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -99811,41 +99811,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #232] @ 2df3e8 │ │ │ │ ldr r5, [pc, #232] @ 2df3ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #212] @ 2df3f0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd58 │ │ │ │ + bl b5cc48 │ │ │ │ ldr ip, [pc, #196] @ 2df3f4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl b519e4 │ │ │ │ + bl b518d4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2df38c │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -99871,18 +99871,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009cafd4 │ │ │ │ - addeq r3, pc, r4, lsr r1 @ │ │ │ │ + addseq sl, ip, r4, asr #29 │ │ │ │ + addeq r3, pc, r4, lsr #32 │ │ │ │ tsteq r2, r0, lsl #22 │ │ │ │ - addeq r9, sp, r0, lsl #30 │ │ │ │ + strdeq r9, [sp], r0 │ │ │ │ andeq r5, r0, ip, lsr #5 │ │ │ │ tsteq r2, r8, ror #20 │ │ │ │ │ │ │ │ 002df3fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99918,15 +99918,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b b73988 │ │ │ │ + b b73878 │ │ │ │ ldr r1, [pc, #80] @ 2df4f4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 6dcb80 │ │ │ │ ldr ip, [pc, #60] @ 2df4f8 │ │ │ │ @@ -99935,24 +99935,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b b73988 │ │ │ │ - addeq r9, sp, r0, asr #28 │ │ │ │ - umullseq r3, sp, r8, r2 │ │ │ │ - @ instruction: 0x008d9db8 │ │ │ │ - @ instruction: 0x00a597bc │ │ │ │ - umulleq r9, sp, r0, sp │ │ │ │ + b b73878 │ │ │ │ + addeq r9, sp, r0, lsr sp │ │ │ │ + addseq r3, sp, r8, lsl #3 │ │ │ │ + addeq r9, sp, r8, lsr #25 │ │ │ │ + adceq r9, r5, ip, lsr #13 │ │ │ │ + addeq r9, sp, r0, lsl #25 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - addeq r9, sp, ip, lsr #27 │ │ │ │ - adceq r9, r5, r8, ror r7 │ │ │ │ - addeq r9, sp, ip, asr #26 │ │ │ │ + umulleq r9, sp, ip, ip │ │ │ │ + adceq r9, r5, r8, ror #12 │ │ │ │ + addeq r9, sp, ip, lsr ip │ │ │ │ │ │ │ │ 002df504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2df764 │ │ │ │ @@ -99964,46 +99964,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r6, [pc, #540] @ 2df770 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2df774 │ │ │ │ ldr r9, [pc, #524] @ 2df778 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c804 │ │ │ │ + bl b5c6f4 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cbcc │ │ │ │ + bl b5cabc │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2df61c │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl b6406c │ │ │ │ + bl b63f5c │ │ │ │ cmp r0, sl │ │ │ │ blt 2df688 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2df740 │ │ │ │ bne 2df688 │ │ │ │ @@ -100033,15 +100033,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 27cb68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b63db8 │ │ │ │ + bl b63ca8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2df5a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9528 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -100050,20 +100050,20 @@ │ │ │ │ bne 2df5f8 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2df77c │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl b41c18 │ │ │ │ + bl b41b08 │ │ │ │ mov r0, r5 │ │ │ │ - bl b41c74 │ │ │ │ + bl b41b64 │ │ │ │ ldr r2, [pc, #192] @ 2df780 │ │ │ │ ldr r3, [pc, #164] @ 2df768 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100101,23 +100101,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2df790 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r2, r8, ror #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r1, r4, lsl r2 │ │ │ │ - addeq r9, sp, r8, lsr sp │ │ │ │ - addeq r7, sp, r0, ror #2 │ │ │ │ - addeq r9, sp, ip, lsr #26 │ │ │ │ - addeq r9, sp, r4, lsr #24 │ │ │ │ + adceq r2, r1, r4, lsl #2 │ │ │ │ + addeq r9, sp, r8, lsr #24 │ │ │ │ + addeq r7, sp, r0, asr r0 │ │ │ │ + addeq r9, sp, ip, lsl ip │ │ │ │ + addeq r9, sp, r4, lsl fp │ │ │ │ tsteq r2, r4, asr #14 │ │ │ │ - strdeq r9, [r5], r8 @ │ │ │ │ - addeq r9, sp, ip, asr #21 │ │ │ │ - addeq r9, sp, r4, asr #22 │ │ │ │ + adceq r9, r5, r8, ror #7 │ │ │ │ + @ instruction: 0x008d99bc │ │ │ │ + addeq r9, sp, r4, lsr sl │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002df794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -100137,42 +100137,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e1e8 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b98fb8 │ │ │ │ + bl b98ea8 │ │ │ │ ldr r3, [pc, #108] @ 2df86c │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2df828 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cf34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2df804 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b98eb0 │ │ │ │ + bl b98da0 │ │ │ │ b 2df804 │ │ │ │ tsteq r2, r8, asr r6 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ │ │ │ │ 002df870 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -100187,46 +100187,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #276] @ 2df9d4 │ │ │ │ ldr r5, [pc, #276] @ 2df9d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd58 │ │ │ │ + bl b5cc48 │ │ │ │ ldr r1, [pc, #256] @ 2df9dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cbcc │ │ │ │ + bl b5cabc │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2df9e0 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd58 │ │ │ │ + bl b5cc48 │ │ │ │ ldr r3, [pc, #212] @ 2df9e4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl b519e4 │ │ │ │ + bl b518d4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2df98c │ │ │ │ mov r0, r6 │ │ │ │ bl 6d8ef8 │ │ │ │ ldr r2, [pc, #152] @ 2df9e8 │ │ │ │ ldr r3, [pc, #120] @ 2df9cc │ │ │ │ @@ -100258,19 +100258,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2e0520 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2df940 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0096bcb4 │ │ │ │ - addseq r3, r0, r8, lsr r2 │ │ │ │ + addseq fp, r6, r4, lsr #23 │ │ │ │ + addseq r3, r0, r8, lsr #2 │ │ │ │ tsteq r2, r0, asr #10 │ │ │ │ - addseq fp, r1, r0, lsl r7 │ │ │ │ - addseq r2, ip, r4, ror #18 │ │ │ │ + addseq fp, r1, r0, lsl #12 │ │ │ │ + addseq r2, ip, r4, asr r8 │ │ │ │ muleq r0, ip, r2 │ │ │ │ @ instruction: 0x011294b4 │ │ │ │ │ │ │ │ 002df9ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -100286,49 +100286,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #292] @ 2dfb68 │ │ │ │ ldr r5, [pc, #292] @ 2dfb6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2dfb70 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c804 │ │ │ │ + bl b5c6f4 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cbcc │ │ │ │ + bl b5cabc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c804 │ │ │ │ + bl b5c6f4 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cbcc │ │ │ │ + bl b5cabc │ │ │ │ ldr r1, [pc, #188] @ 2dfb74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd58 │ │ │ │ + bl b5cc48 │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -100361,19 +100361,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq sl, ip, r0, r8 │ │ │ │ - addseq r4, r7, ip, ror #22 │ │ │ │ - adceq r4, r1, r4, asr #9 │ │ │ │ - addeq r9, sp, r4, lsl #17 │ │ │ │ - addseq sp, sl, r0, asr #27 │ │ │ │ + addseq sl, ip, r0, lsl #15 │ │ │ │ + addseq r4, r7, ip, asr sl │ │ │ │ + @ instruction: 0x00a143b4 │ │ │ │ + addeq r9, sp, r4, ror r7 │ │ │ │ + @ instruction: 0x009adcb0 │ │ │ │ tsteq r2, r8, ror #5 │ │ │ │ │ │ │ │ 002dfb7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -100408,15 +100408,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100446,15 +100446,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100466,40 +100466,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2dfd58 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b738e0 │ │ │ │ + bl b737d0 │ │ │ │ b 2dfbd0 │ │ │ │ ldr r3, [pc, #76] @ 2dfd5c │ │ │ │ ldr r1, [pc, #76] @ 2dfd60 │ │ │ │ ldr r0, [pc, #76] @ 2dfd64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r2, r8, ror #4 │ │ │ │ - adceq r9, r5, r0, rrx │ │ │ │ - umulleq r9, sp, r4, r7 │ │ │ │ - addeq r9, sp, r0, asr r7 │ │ │ │ + adceq r8, r5, r0, asr pc │ │ │ │ + addeq r9, sp, r4, lsl #13 │ │ │ │ + addeq r9, sp, r0, asr #12 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ - adceq r8, r5, r8, asr #31 │ │ │ │ - addeq r9, sp, ip, lsr r7 │ │ │ │ - @ instruction: 0x008d96b8 │ │ │ │ - addeq r9, sp, r4, ror #12 │ │ │ │ - adceq r8, r5, r4, ror pc │ │ │ │ + @ instruction: 0x00a58eb8 │ │ │ │ addeq r9, sp, ip, lsr #12 │ │ │ │ - adceq r8, r5, ip, asr #30 │ │ │ │ - addeq r9, sp, ip, lsr r6 │ │ │ │ - addeq r9, sp, ip, asr #12 │ │ │ │ + addeq r9, sp, r8, lsr #11 │ │ │ │ + addeq r9, sp, r4, asr r5 │ │ │ │ + adceq r8, r5, r4, ror #28 │ │ │ │ + addeq r9, sp, ip, lsl r5 │ │ │ │ + adceq r8, r5, ip, lsr lr │ │ │ │ + addeq r9, sp, ip, lsr #10 │ │ │ │ + addeq r9, sp, ip, lsr r5 │ │ │ │ │ │ │ │ 002dfd68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -100554,15 +100554,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2dfe88 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2dfdfc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dff94 │ │ │ │ @@ -100592,15 +100592,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2dff10 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl b647a4 │ │ │ │ + bl b64694 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2dff5c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2dfe64 │ │ │ │ @@ -100617,59 +100617,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2dffec │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b738e0 │ │ │ │ + bl b737d0 │ │ │ │ b 2dfe88 │ │ │ │ ldr r3, [pc, #140] @ 2dfff0 │ │ │ │ ldr ip, [pc, #140] @ 2dfff4 │ │ │ │ ldr r1, [pc, #140] @ 2dfff8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2dfe88 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2dfffc │ │ │ │ ldr r1, [pc, #96] @ 2e0000 │ │ │ │ ldr r0, [pc, #96] @ 2e0004 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r2, r4, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, sp, r0, asr #12 │ │ │ │ + addeq r9, sp, r0, lsr r5 │ │ │ │ tsteq r2, r0, asr #32 │ │ │ │ - addeq r9, sp, r4, lsl r6 │ │ │ │ + addeq r9, sp, r4, lsl #10 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ - adceq r8, r5, r0, lsr #28 │ │ │ │ - addeq r9, sp, r4, ror #11 │ │ │ │ - addeq r9, sp, r0, lsl r5 │ │ │ │ + adceq r8, r5, r0, lsl sp │ │ │ │ + ldrdeq r9, [sp], r4 │ │ │ │ + addeq r9, sp, r0, lsl #8 │ │ │ │ tsteq r2, r4, ror pc │ │ │ │ - addeq r9, sp, r0, lsl r4 │ │ │ │ - adceq r8, r5, r0, lsr #26 │ │ │ │ - ldrdeq r9, [sp], r8 │ │ │ │ - strdeq r8, [r5], r4 @ │ │ │ │ - addeq r9, sp, ip, lsl #9 │ │ │ │ - addeq r9, sp, r4, ror #7 │ │ │ │ - adceq r8, r5, r0, asr #25 │ │ │ │ - @ instruction: 0x008d93b0 │ │ │ │ - addeq r9, sp, r0, asr #7 │ │ │ │ + addeq r9, sp, r0, lsl #6 │ │ │ │ + adceq r8, r5, r0, lsl ip │ │ │ │ + addeq r9, sp, r8, asr #5 │ │ │ │ + adceq r8, r5, r4, ror #23 │ │ │ │ + addeq r9, sp, ip, ror r3 │ │ │ │ + ldrdeq r9, [sp], r4 │ │ │ │ + @ instruction: 0x00a58bb0 │ │ │ │ + addeq r9, sp, r0, lsr #5 │ │ │ │ + @ instruction: 0x008d92b0 │ │ │ │ │ │ │ │ 002e0008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -100694,26 +100694,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r8, [r5], r8 @ │ │ │ │ - addeq r9, sp, ip, ror #6 │ │ │ │ - addeq r9, sp, r8, ror #5 │ │ │ │ + adceq r8, r5, r8, ror #21 │ │ │ │ + addeq r9, sp, ip, asr r2 │ │ │ │ + ldrdeq r9, [sp], r8 │ │ │ │ │ │ │ │ 002e00b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2e01a4 │ │ │ │ @@ -100748,15 +100748,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl b738e0 │ │ │ │ + bl b737d0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100767,25 +100767,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e0154 │ │ │ │ tsteq r2, ip, lsr sp │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ - addeq r9, sp, r0, lsl r2 │ │ │ │ - adceq r8, r5, r4, lsr #22 │ │ │ │ - addeq r9, sp, r0, ror #3 │ │ │ │ - ldrdeq r8, [r5], ip @ │ │ │ │ - addeq r9, sp, r4, asr #5 │ │ │ │ - addeq r9, sp, r8, asr #3 │ │ │ │ + addeq r9, sp, r0, lsl #2 │ │ │ │ + adceq r8, r5, r4, lsl sl │ │ │ │ + ldrdeq r9, [sp], r0 │ │ │ │ + adceq r8, r5, ip, asr #19 │ │ │ │ + @ instruction: 0x008d91b4 │ │ │ │ + strheq r9, [sp], r8 │ │ │ │ │ │ │ │ 002e01c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -100827,29 +100827,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl b738e0 │ │ │ │ + bl b737d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r2, ip, ror #23 │ │ │ │ andeq r3, r0, ip, asr r6 │ │ │ │ andeq r2, r0, r0, lsl #30 │ │ │ │ - strdeq r8, [r5], ip @ │ │ │ │ - addeq r9, sp, ip, lsl r2 │ │ │ │ - strdeq r9, [sp], r0 │ │ │ │ + adceq r8, r5, ip, ror #17 │ │ │ │ + addeq r9, sp, ip, lsl #2 │ │ │ │ + addeq r9, sp, r0, ror #1 │ │ │ │ │ │ │ │ 002e02b8 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e02f8 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -100947,28 +100947,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b73988 │ │ │ │ + b b73878 │ │ │ │ ldr r3, [pc, #172] @ 2e04fc │ │ │ │ ldr ip, [pc, #172] @ 2e0500 │ │ │ │ ldr r1, [pc, #172] @ 2e0504 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b73988 │ │ │ │ + b b73878 │ │ │ │ ldr r3, [pc, #132] @ 2e0508 │ │ │ │ ldr ip, [pc, #132] @ 2e050c │ │ │ │ ldr r1, [pc, #132] @ 2e0510 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -100983,33 +100983,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b738e0 │ │ │ │ - addseq fp, r5, r8, ror #29 │ │ │ │ + b b737d0 │ │ │ │ + @ instruction: 0x0095bdd8 │ │ │ │ tsteq r2, r0, lsr #21 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ - addeq r9, sp, r8, ror #1 │ │ │ │ - adceq r8, r5, r4, asr #16 │ │ │ │ - umullseq r9, ip, r8, lr │ │ │ │ - ldrdeq r9, [sp], r4 │ │ │ │ - addeq r8, sp, r4, lsr #30 │ │ │ │ - adceq r8, r5, ip, lsl #16 │ │ │ │ - addeq r9, sp, r0, asr #32 │ │ │ │ - strdeq r8, [sp], r8 @ │ │ │ │ - ldrdeq r8, [r5], r8 @ │ │ │ │ - addeq r9, sp, r8, lsr r0 │ │ │ │ - addeq r8, sp, r4, asr #29 │ │ │ │ - umulleq r8, sp, r8, lr │ │ │ │ - adceq r8, r5, r8, lsr #15 │ │ │ │ - addeq r8, sp, r0, ror #28 │ │ │ │ + ldrdeq r8, [sp], r8 @ │ │ │ │ + adceq r8, r5, r4, lsr r7 │ │ │ │ + addseq r9, ip, r8, lsl #27 │ │ │ │ + addeq r8, sp, r4, asr #31 │ │ │ │ + addeq r8, sp, r4, lsl lr │ │ │ │ + strdeq r8, [r5], ip @ │ │ │ │ + addeq r8, sp, r0, lsr pc │ │ │ │ + addeq r8, sp, r8, ror #27 │ │ │ │ + adceq r8, r5, r8, asr #13 │ │ │ │ + addeq r8, sp, r8, lsr #30 │ │ │ │ + @ instruction: 0x008d8db4 │ │ │ │ + addeq r8, sp, r8, lsl #27 │ │ │ │ + umlaleq r8, r5, r8, r6 │ │ │ │ + addeq r8, sp, r0, asr sp │ │ │ │ │ │ │ │ 002e0520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2e0ce0 │ │ │ │ @@ -101044,15 +101044,15 @@ │ │ │ │ beq 2e0a20 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27e2f0 │ │ │ │ ldr r2, [pc, #1844] @ 2e0cec │ │ │ │ ldr r1, [pc, #1844] @ 2e0cf0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b63574 │ │ │ │ + bl b63464 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2e0a78 │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -101159,15 +101159,15 @@ │ │ │ │ bl 27d2b8 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 27f604 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 97f108 │ │ │ │ + bl 97eff8 │ │ │ │ ldr r2, [pc, #1388] @ 2e0d04 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2e0b3c │ │ │ │ @@ -101188,23 +101188,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 27e1e8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 989f24 │ │ │ │ + bl 989e14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e09a4 │ │ │ │ ldr r0, [pc, #1216] @ 2e0cf4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2de18c │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -101223,39 +101223,39 @@ │ │ │ │ bl 2de204 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cc88 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca48 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 989f24 │ │ │ │ + bl 989e14 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e0850 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e08d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2de2f0 │ │ │ │ mov r0, fp │ │ │ │ bl 27ce80 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e08f0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e09bc │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e0734 │ │ │ │ ldr r2, [pc, #1036] @ 2e0d18 │ │ │ │ ldr r3, [pc, #980] @ 2e0ce4 │ │ │ │ @@ -101298,17 +101298,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2e0a60 │ │ │ │ mov r0, fp │ │ │ │ bl 27ce80 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e09bc │ │ │ │ mov r0, r8 │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b63684 │ │ │ │ + bl b63574 │ │ │ │ b 2e072c │ │ │ │ ldr r2, [pc, #864] @ 2e0d30 │ │ │ │ ldr r3, [pc, #784] @ 2e0ce4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -101323,15 +101323,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b73988 │ │ │ │ + b b73878 │ │ │ │ ldr r2, [pc, #792] @ 2e0d40 │ │ │ │ ldr r3, [pc, #696] @ 2e0ce4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -101363,15 +101363,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2e0d60 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2e0904 │ │ │ │ ldr r2, [pc, #660] @ 2e0d64 │ │ │ │ ldr r3, [pc, #528] @ 2e0ce4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -101389,15 +101389,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2e0d74 │ │ │ │ - bl b73a2c │ │ │ │ + bl b7391c │ │ │ │ cmp r9, #0 │ │ │ │ beq 2e09bc │ │ │ │ mov r0, r9 │ │ │ │ bl 2de2f0 │ │ │ │ b 2e09bc │ │ │ │ ldr r2, [pc, #564] @ 2e0d78 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -101417,73 +101417,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2e0d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e07ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e0be4 │ │ │ │ bl 2de2f0 │ │ │ │ mov r0, fp │ │ │ │ bl 27ce80 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e072c │ │ │ │ mov r0, r8 │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ b 2e072c │ │ │ │ mov r0, fp │ │ │ │ bl 27ce80 │ │ │ │ cmp r8, #0 │ │ │ │ bne 2e0bd8 │ │ │ │ b 2e072c │ │ │ │ ldr r0, [pc, #392] @ 2e0d88 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e07ac │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2e0d8c │ │ │ │ ldr r3, [pc, #368] @ 2e0d90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2e0d94 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl b73a2c │ │ │ │ + bl b7391c │ │ │ │ cmp r9, r4 │ │ │ │ bne 2e0b30 │ │ │ │ b 2e09bc │ │ │ │ ldr r3, [pc, #316] @ 2e0d98 │ │ │ │ ldr r2, [pc, #316] @ 2e0d9c │ │ │ │ ldr r1, [pc, #316] @ 2e0da0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, fp │ │ │ │ bl 27cd84 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e0b30 │ │ │ │ b 2e09bc │ │ │ │ ldr r3, [pc, #264] @ 2e0da4 │ │ │ │ ldr r2, [pc, #264] @ 2e0da8 │ │ │ │ @@ -101491,75 +101491,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2e0db0 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, fp │ │ │ │ bl 27cd84 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 27c9e8 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e0b30 │ │ │ │ b 2e09bc │ │ │ │ tsteq r2, r4, asr #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011288b4 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - addeq r8, sp, r4, ror pc │ │ │ │ - addeq r8, sp, r4, lsl #31 │ │ │ │ + addeq r8, sp, r4, ror #28 │ │ │ │ + addeq r8, sp, r4, ror lr │ │ │ │ tsteq r2, r8, asr #13 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq r8, sp, r0, ror #29 │ │ │ │ - umlaleq r8, r5, r0, r4 │ │ │ │ - addeq r6, sp, r4, ror #9 │ │ │ │ - addeq r6, sp, r8, asr #9 │ │ │ │ + ldrdeq r8, [sp], r0 │ │ │ │ + adceq r8, r5, r0, lsl #7 │ │ │ │ + ldrdeq r6, [sp], r4 │ │ │ │ + @ instruction: 0x008d63b8 │ │ │ │ @ instruction: 0x011284f8 │ │ │ │ @ instruction: 0x0112849c │ │ │ │ - adceq r8, r5, ip, asr #5 │ │ │ │ - addeq r8, sp, r8, lsr #23 │ │ │ │ - @ instruction: 0x008d89b8 │ │ │ │ + @ instruction: 0x00a581bc │ │ │ │ + umulleq r8, sp, r8, sl │ │ │ │ + addeq r8, sp, r8, lsr #17 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ tsteq r2, r4, lsr r4 │ │ │ │ - adceq r8, r5, r8, ror #4 │ │ │ │ - addeq r8, sp, r4, lsl fp │ │ │ │ - addeq r8, sp, r4, asr r9 │ │ │ │ + adceq r8, r5, r8, asr r1 │ │ │ │ + addeq r8, sp, r4, lsl #20 │ │ │ │ + addeq r8, sp, r4, asr #16 │ │ │ │ @ instruction: 0x011283dc │ │ │ │ - adceq r8, r5, ip, lsl #4 │ │ │ │ - addeq r8, sp, r8, lsl fp │ │ │ │ - strdeq r8, [sp], r8 @ │ │ │ │ + strdeq r8, [r5], ip @ │ │ │ │ + addeq r8, sp, r8, lsl #20 │ │ │ │ + addeq r8, sp, r8, ror #15 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - strdeq r8, [sp], r0 │ │ │ │ - adceq r8, r5, r0, asr #3 │ │ │ │ - addeq r8, sp, ip, lsr #17 │ │ │ │ + addeq r8, sp, r0, ror #19 │ │ │ │ + strheq r8, [r5], r0 @ │ │ │ │ + umulleq r8, sp, ip, r7 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ tsteq r2, r4, lsr r3 │ │ │ │ - addeq r8, sp, r0, lsr fp │ │ │ │ - adceq r8, r5, r8, asr r1 │ │ │ │ - addeq r8, sp, r4, asr #16 │ │ │ │ + addeq r8, sp, r0, lsr #20 │ │ │ │ + adceq r8, r5, r8, asr #32 │ │ │ │ + addeq r8, sp, r4, lsr r7 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sp, r8, lsr #21 │ │ │ │ - addeq r8, sp, r0, lsl #21 │ │ │ │ - addeq r8, sp, r4, lsl #19 │ │ │ │ - adceq r8, r5, r8, lsr r0 │ │ │ │ - addeq r8, sp, r4, lsr #14 │ │ │ │ - strdeq r7, [r5], ip @ │ │ │ │ - addeq r8, sp, r4, ror r9 │ │ │ │ - addeq r8, sp, r4, ror #13 │ │ │ │ - @ instruction: 0x00a57fbc │ │ │ │ - addeq r8, sp, r0, ror #18 │ │ │ │ - addeq r8, sp, r8, lsr #13 │ │ │ │ + umulleq r8, sp, r8, r9 │ │ │ │ + addeq r8, sp, r0, ror r9 │ │ │ │ + addeq r8, sp, r4, ror r8 │ │ │ │ + adceq r7, r5, r8, lsr #30 │ │ │ │ + addeq r8, sp, r4, lsl r6 │ │ │ │ + adceq r7, r5, ip, ror #29 │ │ │ │ + addeq r8, sp, r4, ror #16 │ │ │ │ + ldrdeq r8, [sp], r4 │ │ │ │ + adceq r7, r5, ip, lsr #29 │ │ │ │ + addeq r8, sp, r0, asr r8 │ │ │ │ + umulleq r8, sp, r8, r5 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2e0eac │ │ │ │ mov r7, r2 │ │ │ │ @@ -101570,24 +101570,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ - bl 9297bc │ │ │ │ + bl 93023c │ │ │ │ + bl 9296ac │ │ │ │ ldr r2, [pc, #176] @ 2e0eb8 │ │ │ │ ldr r1, [pc, #176] @ 2e0ebc │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e0e38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e0db4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -101615,20 +101615,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r7, r5, r0, ror pc │ │ │ │ - @ instruction: 0x008d2cb4 │ │ │ │ - addseq r1, r0, r0, lsl sp │ │ │ │ - addeq r8, sp, r0, lsr #17 │ │ │ │ - addseq sp, r1, r8, ror #13 │ │ │ │ - addeq r8, sp, r4, ror r8 │ │ │ │ + adceq r7, r5, r0, ror #28 │ │ │ │ + addeq r2, sp, r4, lsr #23 │ │ │ │ + addseq r1, r0, r0, lsl #24 │ │ │ │ + umulleq r8, sp, r0, r7 │ │ │ │ + @ instruction: 0x0091d5d8 │ │ │ │ + addeq r8, sp, r4, ror #14 │ │ │ │ │ │ │ │ 002e0ec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2e0ff4 │ │ │ │ @@ -101641,25 +101641,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2e1000 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ ldr r2, [pc, #236] @ 2e1004 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #212] @ 2e1008 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2e0f88 │ │ │ │ ldr r1, [pc, #196] @ 2e100c │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d9c0 │ │ │ │ @@ -101680,15 +101680,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2e1014 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -101697,37 +101697,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2e101c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e0fac │ │ │ │ tsteq r2, r4, lsr #30 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq r1, r0, ip, lsl #24 │ │ │ │ - adceq r7, r5, r8, lsr lr │ │ │ │ - addeq r2, sp, ip, ror fp │ │ │ │ - addeq r8, sp, r0, lsr #15 │ │ │ │ - addeq r8, sp, r0, ror #15 │ │ │ │ - addeq r8, sp, r8, asr r7 │ │ │ │ - addeq r8, sp, r8, asr #14 │ │ │ │ - addeq r8, sp, r0, ror #14 │ │ │ │ - addeq r8, sp, r4, lsl #14 │ │ │ │ + @ instruction: 0x00901afc │ │ │ │ + adceq r7, r5, r8, lsr #26 │ │ │ │ + addeq r2, sp, ip, ror #20 │ │ │ │ + umulleq r8, sp, r0, r6 │ │ │ │ + ldrdeq r8, [sp], r0 │ │ │ │ + addeq r8, sp, r8, asr #12 │ │ │ │ + addeq r8, sp, r8, lsr r6 │ │ │ │ + addeq r8, sp, r0, asr r6 │ │ │ │ + strdeq r8, [sp], r4 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e1034 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adcseq r3, r0, r8, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 2e1048 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adcseq r3, r0, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2e11f0 │ │ │ │ @@ -101828,60 +101828,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x01127d98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a57db8 │ │ │ │ + adceq r7, r5, r8, lsr #25 │ │ │ │ @ instruction: 0x01214550 │ │ │ │ tsteq r2, r4, asr #25 │ │ │ │ - adceq r7, r5, r4, lsl sp │ │ │ │ - adceq r7, r5, r4, lsl #28 │ │ │ │ - @ instruction: 0x00a57cb8 │ │ │ │ - addeq r8, sp, r4, lsr #11 │ │ │ │ - @ instruction: 0x008d85b0 │ │ │ │ + adceq r7, r5, r4, lsl #24 │ │ │ │ + strdeq r7, [r5], r4 @ │ │ │ │ + adceq r7, r5, r8, lsr #23 │ │ │ │ + umulleq r8, sp, r4, r4 │ │ │ │ + addeq r8, sp, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2e1320 │ │ │ │ ldr r3, [pc, #240] @ 2e1324 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl a93398 │ │ │ │ + bl a93288 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b731b8 │ │ │ │ + bl b730a8 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2e12d8 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl b72f90 │ │ │ │ + bl b72e80 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl a93408 │ │ │ │ + bl a932f8 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl a93398 │ │ │ │ + bl a93288 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -101919,89 +101919,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 27cb68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a94200 │ │ │ │ + bl a940f0 │ │ │ │ ldr r1, [pc, #212] @ 2e1444 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7781c │ │ │ │ + bl b7770c │ │ │ │ ldr r1, [pc, #192] @ 2e1448 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b7781c │ │ │ │ + bl b7770c │ │ │ │ ldr r1, [pc, #148] @ 2e144c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b7781c │ │ │ │ + bl b7770c │ │ │ │ ldr r1, [pc, #104] @ 2e1450 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b7781c │ │ │ │ + bl b7770c │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r3, r0, lsl r7 │ │ │ │ - ldrdeq r5, [sp], r4 │ │ │ │ - addseq fp, pc, r8, ror r3 @ │ │ │ │ - @ instruction: 0x009f46b0 │ │ │ │ + addseq r9, r3, r0, lsl #12 │ │ │ │ + addeq r5, sp, r4, asr #15 │ │ │ │ + addseq fp, pc, r8, ror #4 │ │ │ │ + addseq r4, pc, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2e14ec │ │ │ │ ldr r2, [pc, #128] @ 2e14f0 │ │ │ │ ldr r1, [pc, #128] @ 2e14f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #96] @ 2e14f8 │ │ │ │ ldr ip, [pc, #96] @ 2e14fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2e1500 │ │ │ │ ldr r2, [pc, #92] @ 2e1504 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -102017,17 +102017,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r7, r5, r4, lsr #20 │ │ │ │ - addeq r8, sp, ip, lsl r3 │ │ │ │ - addseq sp, sl, ip, ror #18 │ │ │ │ + adceq r7, r5, r4, lsl r9 │ │ │ │ + addeq r8, sp, ip, lsl #4 │ │ │ │ + addseq sp, sl, ip, asr r8 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -102052,15 +102052,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2e15a8 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -102082,28 +102082,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2e1628 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r7, r5, r0, asr #17 │ │ │ │ - addeq r8, sp, r0, lsr #3 │ │ │ │ - ldrdeq r8, [sp], r0 │ │ │ │ + @ instruction: 0x00a577b0 │ │ │ │ + umulleq r8, sp, r0, r0 │ │ │ │ + addeq r8, sp, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2e1678 │ │ │ │ ldr r2, [pc, #52] @ 2e167c │ │ │ │ @@ -102111,22 +102111,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2e1684 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e1218 │ │ │ │ - adceq r7, r5, ip, asr #16 │ │ │ │ - addeq r8, sp, ip, lsr #2 │ │ │ │ - addeq r8, sp, ip, asr r1 │ │ │ │ + adceq r7, r5, ip, lsr r7 │ │ │ │ + addeq r8, sp, ip, lsl r0 │ │ │ │ + addeq r8, sp, ip, asr #32 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2e16fc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -102140,23 +102140,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #28] @ 2e1700 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ @ instruction: 0x01213fb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2e17cc │ │ │ │ @@ -102166,53 +102166,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #140] @ 2e17d8 │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl b72c14 │ │ │ │ + bl b72b04 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #84] @ 2e17dc │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r7, r5, r8, ror r7 │ │ │ │ - addeq r4, sp, r4, ror #19 │ │ │ │ - addeq r4, sp, ip, lsr #26 │ │ │ │ - ldrdeq r4, [sp], r8 │ │ │ │ + adceq r7, r5, r8, ror #12 │ │ │ │ + ldrdeq r4, [sp], r4 @ │ │ │ │ + addeq r4, sp, ip, lsl ip │ │ │ │ + addeq r4, sp, r8, asr #17 │ │ │ │ @ instruction: 0x00b031bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2e1894 │ │ │ │ mov r6, r1 │ │ │ │ @@ -102223,15 +102223,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 2d67b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e1874 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -102251,17 +102251,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umlaleq r7, r5, ip, r6 │ │ │ │ - addeq r4, sp, r0, lsl r9 │ │ │ │ - strdeq r4, [sp], ip │ │ │ │ + adceq r7, r5, ip, lsl #11 │ │ │ │ + addeq r4, sp, r0, lsl #16 │ │ │ │ + addeq r4, sp, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2e1ac8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -102269,15 +102269,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2e1acc │ │ │ │ ldr r1, [pc, #512] @ 2e1ad0 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2e1aac │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 27d2b8 │ │ │ │ @@ -102392,19 +102392,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2e1ad4 │ │ │ │ ldr r0, [pc, #32] @ 2e1ad8 │ │ │ │ ldr r2, [pc, #32] @ 2e1adc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [r5], ip @ │ │ │ │ - addeq r4, sp, ip, lsr r8 │ │ │ │ - addeq r4, sp, r0, asr r8 │ │ │ │ - addeq r7, sp, ip, asr #25 │ │ │ │ - addeq r7, sp, r8, lsl #26 │ │ │ │ + adceq r7, r5, ip, asr #9 │ │ │ │ + addeq r4, sp, ip, lsr #14 │ │ │ │ + addeq r4, sp, r0, asr #14 │ │ │ │ + @ instruction: 0x008d7bbc │ │ │ │ + strdeq r7, [sp], r8 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -102425,15 +102425,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2e1be0 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -102450,15 +102450,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2e104c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -102470,29 +102470,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adceq r7, r5, r8, lsl #6 │ │ │ │ - addeq r4, sp, r0, ror r5 │ │ │ │ - addeq r4, sp, r4, lsl #11 │ │ │ │ + strdeq r7, [r5], r8 @ │ │ │ │ + addeq r4, sp, r0, ror #8 │ │ │ │ + addeq r4, sp, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -102527,15 +102527,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2e2004 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2e2008 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2e200c │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2e1ed4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -102553,37 +102553,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e1efc │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e1e90 │ │ │ │ ldr r0, [pc, #712] @ 2e2014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr r3, [pc, #704] @ 2e2018 │ │ │ │ ldr r2, [pc, #704] @ 2e201c │ │ │ │ ldr r1, [pc, #704] @ 2e2020 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2e2024 │ │ │ │ ldr r2, [pc, #672] @ 2e2028 │ │ │ │ ldr r1, [pc, #672] @ 2e202c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2d469c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -102606,15 +102606,15 @@ │ │ │ │ bl 27cbe0 │ │ │ │ mov r4, r0 │ │ │ │ bl 27e1e8 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl a93200 │ │ │ │ + bl a930f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2e2034 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2e1ff8 │ │ │ │ @@ -102638,24 +102638,24 @@ │ │ │ │ bne 2e1ef0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e1f54 │ │ │ │ ldr r4, [pc, #416] @ 2e2038 │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr r3, [pc, #400] @ 2e203c │ │ │ │ ldr r2, [pc, #400] @ 2e2040 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2e1d7c │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -102681,15 +102681,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e1fb0 │ │ │ │ ldr r0, [pc, #268] @ 2e2050 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e1d3c │ │ │ │ ldr r3, [pc, #232] @ 2e2044 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1e90 │ │ │ │ ldr r3, [pc, #216] @ 2e2048 │ │ │ │ @@ -102702,61 +102702,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e1fa8 │ │ │ │ ldr r0, [pc, #188] @ 2e2054 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e1e90 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2e2058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e1d3c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r7, [r5], r4 @ │ │ │ │ - ldrdeq r7, [sp], ip │ │ │ │ - @ instruction: 0x008d7ab0 │ │ │ │ + adceq r7, r5, r4, asr #1 │ │ │ │ + addeq r7, sp, ip, asr #19 │ │ │ │ + addeq r7, sp, r0, lsr #19 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ tsteq r2, r0, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq r4, sp, r8, lsl r8 │ │ │ │ - adceq r7, r5, r8, lsr r1 │ │ │ │ - addeq r4, sp, r4, lsr #7 │ │ │ │ - strdeq r4, [sp], r8 │ │ │ │ - adceq r7, r5, ip, lsl #2 │ │ │ │ - addeq r4, sp, ip, ror r3 │ │ │ │ - umulleq r4, sp, r0, r3 │ │ │ │ - addeq r7, sp, r8, lsr #20 │ │ │ │ + addeq r4, sp, r8, lsl #14 │ │ │ │ + adceq r7, r5, r8, lsr #32 │ │ │ │ + umulleq r4, sp, r4, r2 │ │ │ │ + addeq r4, sp, r8, ror #11 │ │ │ │ + strdeq r6, [r5], ip @ │ │ │ │ + addeq r4, sp, ip, ror #4 │ │ │ │ + addeq r4, sp, r0, lsl #5 │ │ │ │ + addeq r7, sp, r8, lsl r9 │ │ │ │ tsteq r2, r4, asr #31 │ │ │ │ - addeq r4, sp, ip, asr #11 │ │ │ │ - adceq r6, r5, r8, ror #31 │ │ │ │ - addeq r4, sp, r0, asr r2 │ │ │ │ + @ instruction: 0x008d44bc │ │ │ │ + ldrdeq r6, [r5], r8 @ │ │ │ │ + addeq r4, sp, r0, asr #2 │ │ │ │ andeq r4, r0, r8, lsr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sp, r8, asr #17 │ │ │ │ - addeq r7, sp, r0, ror r8 │ │ │ │ - addeq r7, sp, r4, lsl #16 │ │ │ │ + @ instruction: 0x008d77b8 │ │ │ │ + addeq r7, sp, r0, ror #14 │ │ │ │ + strdeq r7, [sp], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2e2230 │ │ │ │ ldr r2, [pc, #444] @ 2e2234 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102764,15 +102764,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2e2238 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2e21a4 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -102816,15 +102816,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2d5aac │ │ │ │ @@ -102852,37 +102852,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2d5a04 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r6, r5, r0, lsr #28 │ │ │ │ - addeq r4, sp, r4, lsl #1 │ │ │ │ - ldrdeq r4, [sp], r4 @ │ │ │ │ - adceq r6, r5, r8, asr #26 │ │ │ │ - @ instruction: 0x008d3fb8 │ │ │ │ - addeq r3, sp, ip, asr #31 │ │ │ │ - @ instruction: 0x00a56cb8 │ │ │ │ - addeq r3, sp, r0, lsr #30 │ │ │ │ - addeq r3, sp, r4, lsr pc │ │ │ │ + adceq r6, r5, r0, lsl sp │ │ │ │ + addeq r3, sp, r4, ror pc │ │ │ │ + addeq r4, sp, r4, asr #5 │ │ │ │ + adceq r6, r5, r8, lsr ip │ │ │ │ + addeq r3, sp, r8, lsr #29 │ │ │ │ + @ instruction: 0x008d3ebc │ │ │ │ + adceq r6, r5, r8, lsr #23 │ │ │ │ + addeq r3, sp, r0, lsl lr │ │ │ │ + addeq r3, sp, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2e2418 │ │ │ │ ldr r2, [pc, #424] @ 2e241c │ │ │ │ @@ -102900,15 +102900,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2e2380 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -102929,15 +102929,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2e104c │ │ │ │ ldr r2, [pc, #228] @ 2e2430 │ │ │ │ ldr r3, [pc, #204] @ 2e241c │ │ │ │ @@ -102979,34 +102979,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2e2444 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2e104c │ │ │ │ b 2e2344 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01126b94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01213364 │ │ │ │ - adceq r6, r5, r8, lsl #23 │ │ │ │ - strdeq r3, [sp], r8 │ │ │ │ - addeq r3, sp, ip, lsl #28 │ │ │ │ + adceq r6, r5, r8, ror sl │ │ │ │ + addeq r3, sp, r8, ror #25 │ │ │ │ + strdeq r3, [sp], ip │ │ │ │ @ instruction: 0x01126ab8 │ │ │ │ tsteq r2, ip, ror sl │ │ │ │ - adceq r6, r5, r8, asr #21 │ │ │ │ - addeq r3, sp, r8, lsr #26 │ │ │ │ - addeq r3, sp, ip, lsr sp │ │ │ │ + @ instruction: 0x00a569b8 │ │ │ │ + addeq r3, sp, r8, lsl ip │ │ │ │ + addeq r3, sp, ip, lsr #24 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2e26f8 │ │ │ │ ldr r2, [pc, #664] @ 2e26fc │ │ │ │ @@ -103024,15 +103024,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 2d758c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e26dc │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -103044,15 +103044,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27d2b8 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27f604 │ │ │ │ @@ -103099,15 +103099,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2e104c │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -103132,15 +103132,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27d2b8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27f604 │ │ │ │ mov r2, #0 │ │ │ │ @@ -103172,28 +103172,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2e2728 │ │ │ │ ldr r0, [pc, #68] @ 2e272c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r6, r5, r0, lsr sl │ │ │ │ + adceq r6, r5, r0, lsr #18 │ │ │ │ @ instruction: 0x01126998 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, sp, r8, lsl #25 │ │ │ │ - umulleq r3, sp, ip, ip │ │ │ │ - adceq r6, r5, ip, lsl r9 │ │ │ │ - addeq r3, sp, r4, lsl #23 │ │ │ │ - addeq r3, sp, r0, ror fp │ │ │ │ - adceq r6, r5, r8, asr r8 │ │ │ │ - addeq r3, sp, r8, asr #21 │ │ │ │ - ldrdeq r3, [sp], ip │ │ │ │ + addeq r3, sp, r8, ror fp │ │ │ │ + addeq r3, sp, ip, lsl #23 │ │ │ │ + adceq r6, r5, ip, lsl #16 │ │ │ │ + addeq r3, sp, r4, ror sl │ │ │ │ + addeq r3, sp, r0, ror #20 │ │ │ │ + adceq r6, r5, r8, asr #14 │ │ │ │ + @ instruction: 0x008d39b8 │ │ │ │ + addeq r3, sp, ip, asr #19 │ │ │ │ tsteq r2, ip, ror #14 │ │ │ │ - addeq r7, sp, r0, lsr #1 │ │ │ │ - addeq r7, sp, ip, lsr #1 │ │ │ │ + umulleq r6, sp, r0, pc @ │ │ │ │ + umulleq r6, sp, ip, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2e27c8 │ │ │ │ ldr r7, [pc, #128] @ 2e27cc │ │ │ │ ldr r6, [pc, #128] @ 2e27d0 │ │ │ │ @@ -103202,40 +103202,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #88] @ 2e27d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e279c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e2448 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 2e18a0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e2448 │ │ │ │ - adceq r6, r5, r8, asr #14 │ │ │ │ - @ instruction: 0x008d39b8 │ │ │ │ - addeq r3, sp, ip, lsl #26 │ │ │ │ - addeq r3, sp, r8, ror #27 │ │ │ │ + adceq r6, r5, r8, lsr r6 │ │ │ │ + addeq r3, sp, r8, lsr #17 │ │ │ │ + strdeq r3, [sp], ip │ │ │ │ + ldrdeq r3, [sp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2e2a98 │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2e2a9c │ │ │ │ @@ -103263,15 +103263,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2e28bc │ │ │ │ @@ -103330,15 +103330,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2d758c │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e2a7c │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -103360,15 +103360,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 27db10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -103407,19 +103407,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r2, ip, lsl #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r4, lsr r5 │ │ │ │ - adceq r6, r5, r4, ror #10 │ │ │ │ - addeq r3, sp, ip, asr #15 │ │ │ │ - addeq r3, sp, r0, ror #15 │ │ │ │ - addeq r6, sp, r0, lsl #26 │ │ │ │ - addeq r6, sp, ip, lsl #26 │ │ │ │ + adceq r6, r5, r4, asr r4 │ │ │ │ + @ instruction: 0x008d36bc │ │ │ │ + ldrdeq r3, [sp], r0 │ │ │ │ + strdeq r6, [sp], r0 │ │ │ │ + strdeq r6, [sp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2e38ec │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103438,15 +103438,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2e3900 │ │ │ │ ldr r3, [pc, #3560] @ 2e3904 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -103573,15 +103573,15 @@ │ │ │ │ bge 2e2ed0 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -103666,15 +103666,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2d6ca0 │ │ │ │ b 2e2be0 │ │ │ │ @@ -103708,22 +103708,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2e393c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e2bb0 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -103973,15 +103973,15 @@ │ │ │ │ bl 27cbe0 │ │ │ │ mov r9, r0 │ │ │ │ bl 27e1e8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl a93408 │ │ │ │ + bl a932f8 │ │ │ │ b 2e2bb4 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2e30c4 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -104119,45 +104119,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2e394c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e2ce8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2e3950 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl a93408 │ │ │ │ + bl a932f8 │ │ │ │ b 2e2bb0 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -104275,15 +104275,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -104313,50 +104313,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2e3120 │ │ │ │ ldr r0, [pc, #148] @ 2e3954 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e2ce8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2e3958 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e2bb0 │ │ │ │ - adceq r6, r5, r4, asr #7 │ │ │ │ + @ instruction: 0x00a562b4 │ │ │ │ tsteq r2, r4, lsl r3 │ │ │ │ tsteq r2, r0, lsl r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r6, sp, ip, ip │ │ │ │ - addeq r6, sp, ip, ror #24 │ │ │ │ + addeq r6, sp, ip, lsl #23 │ │ │ │ + addeq r6, sp, ip, asr fp │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - adceq r6, r5, lr, lsl r2 │ │ │ │ - adceq r6, r5, r4, lsl #4 │ │ │ │ - adceq r6, r5, r0, lsr r2 │ │ │ │ + adceq r6, r5, lr, lsl #2 │ │ │ │ + strdeq r6, [r5], r4 @ │ │ │ │ + adceq r6, r5, r0, lsr #2 │ │ │ │ tsteq r2, ip, lsl r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - adceq r6, r5, sl, asr #1 │ │ │ │ - adceq r6, r5, r0 │ │ │ │ - addeq r3, sp, ip, ror #4 │ │ │ │ - addeq r3, sp, r0, lsl #5 │ │ │ │ + @ instruction: 0x00a55fba │ │ │ │ + strdeq r5, [r5], r0 @ │ │ │ │ + addeq r3, sp, ip, asr r1 │ │ │ │ + addeq r3, sp, r0, ror r1 │ │ │ │ andeq r2, r0, r4, asr #32 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, sp, r4, ror #18 │ │ │ │ - umlaleq r5, r5, r6, sp @ │ │ │ │ - addeq r6, sp, ip, ror #10 │ │ │ │ + addeq r6, sp, r4, asr r8 │ │ │ │ + adceq r5, r5, r6, lsl #25 │ │ │ │ + addeq r6, sp, ip, asr r4 │ │ │ │ muleq r0, r0, r4 │ │ │ │ - addeq r6, sp, r0, asr #4 │ │ │ │ - @ instruction: 0x008d62b4 │ │ │ │ - @ instruction: 0x008d5fbc │ │ │ │ - addeq r6, sp, ip, lsr r0 │ │ │ │ + addeq r6, sp, r0, lsr r1 │ │ │ │ + addeq r6, sp, r4, lsr #3 │ │ │ │ + addeq r5, sp, ip, lsr #29 │ │ │ │ + addeq r5, sp, ip, lsr #30 │ │ │ │ │ │ │ │ 002e395c : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -104400,21 +104400,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e3c08 │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b731a4 │ │ │ │ + bl b73094 │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl b72cfc │ │ │ │ + bl b72bec │ │ │ │ mov r0, r4 │ │ │ │ bl 2e1218 │ │ │ │ b 2e3a78 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -104527,36 +104527,36 @@ │ │ │ │ beq 2e3c1c │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl a93200 │ │ │ │ + bl a930f0 │ │ │ │ b 2e3a10 │ │ │ │ ldr r1, [pc, #68] @ 2e3c68 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a93200 │ │ │ │ + bl a930f0 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2e3a08 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r5, sl, ror #9 │ │ │ │ + ldrdeq r5, [r5], sl @ │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ tsteq r2, r4, lsl #7 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - addseq r1, lr, r8, ror r5 │ │ │ │ + addseq r1, lr, r8, ror #8 │ │ │ │ │ │ │ │ 002e3c6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2e3ce0 │ │ │ │ @@ -104571,23 +104571,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #28] @ 2e3ce4 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ ldrdeq r1, [r1, -r4]! │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002e3ce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -104599,43 +104599,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d5b5c │ │ │ │ - umlaleq r5, r5, r0, r1 @ │ │ │ │ - strdeq r2, [sp], ip │ │ │ │ - addeq r2, sp, r0, lsl r4 │ │ │ │ + adceq r5, r5, r0, lsl #1 │ │ │ │ + addeq r2, sp, ip, ror #5 │ │ │ │ + addeq r2, sp, r0, lsl #6 │ │ │ │ │ │ │ │ 002e3d48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2e3d8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 930878 │ │ │ │ + bl 930768 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2e3d90 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 92fca4 │ │ │ │ - addeq r5, sp, ip, asr sl │ │ │ │ + b 92fb94 │ │ │ │ + addeq r5, sp, ip, asr #18 │ │ │ │ adcseq r0, r0, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e3df0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -104643,26 +104643,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2e3df8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x008d5bb4 │ │ │ │ - strdeq r6, [r5], r8 @ │ │ │ │ - umulleq r5, sp, r8, fp │ │ │ │ + addeq r5, sp, r4, lsr #21 │ │ │ │ + adceq r6, r5, r8, ror #1 │ │ │ │ + addeq r5, sp, r8, lsl #21 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -104670,17 +104670,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2e3e40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ bl 27ede8 │ │ │ │ - addeq r5, sp, r4, asr fp │ │ │ │ + addeq r5, sp, r4, asr #20 │ │ │ │ │ │ │ │ 002e3e44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2e3e90 │ │ │ │ @@ -104697,15 +104697,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, r4, asr r8 │ │ │ │ ldr r0, [pc, #4] @ 2e3ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adcseq r0, r0, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -104771,15 +104771,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2e3fc8 │ │ │ │ bl 2dc650 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2e3f0c │ │ │ │ - adceq r6, r5, r4, lsr #1 │ │ │ │ + umlaleq r5, r5, r4, pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -104787,55 +104787,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 27cb68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a94200 │ │ │ │ + bl a940f0 │ │ │ │ ldr r1, [pc, #84] @ 2e4064 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl b7780c │ │ │ │ + bl b776fc │ │ │ │ ldr r1, [pc, #60] @ 2e4068 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl b7780c │ │ │ │ + bl b776fc │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r5, sp, r4, asr #27 │ │ │ │ - addeq r5, sp, r0, lsr #29 │ │ │ │ + @ instruction: 0x008d5cb4 │ │ │ │ + umulleq r5, sp, r0, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2e4104 │ │ │ │ ldr r2, [pc, #128] @ 2e4108 │ │ │ │ ldr r1, [pc, #128] @ 2e410c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #96] @ 2e4110 │ │ │ │ ldr ip, [pc, #96] @ 2e4114 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2e4118 │ │ │ │ ldr r2, [pc, #92] @ 2e411c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -104851,17 +104851,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r5, r5, r0, ror #30 │ │ │ │ - addeq r5, sp, r4, lsl #14 │ │ │ │ - addseq sl, sl, r4, asr sp │ │ │ │ + adceq r5, r5, r0, asr lr │ │ │ │ + strdeq r5, [sp], r4 │ │ │ │ + addseq sl, sl, r4, asr #24 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -104875,53 +104875,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2e41b4 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93034c │ │ │ │ - bl a93398 │ │ │ │ + bl 93023c │ │ │ │ + bl a93288 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2e41d4 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl a93408 │ │ │ │ + bl a932f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl b92034 │ │ │ │ + bl b91f24 │ │ │ │ mov r0, r7 │ │ │ │ - bl b91e1c │ │ │ │ + bl b91d0c │ │ │ │ ldr r4, [pc, #56] @ 2e41fc │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e4158 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq r5, r5, ip, lsr #29 │ │ │ │ - addeq r5, sp, r4, asr r6 │ │ │ │ - addseq sl, sl, ip, lsr #24 │ │ │ │ + umlaleq r5, r5, ip, sp @ │ │ │ │ + addeq r5, sp, r4, asr #10 │ │ │ │ + addseq sl, sl, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -104982,23 +104982,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl b91fe4 │ │ │ │ + bl b91ed4 │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl b91fe4 │ │ │ │ + bl b91ed4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2e42f4 │ │ │ │ mov r0, r9 │ │ │ │ bl 2e4124 │ │ │ │ ldr r2, [pc, #268] @ 2e4460 │ │ │ │ @@ -105019,15 +105019,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2e4464 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e42ac │ │ │ │ ldr r0, [pc, #196] @ 2e4468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 2e434c │ │ │ │ ldr r4, [pc, #184] @ 2e446c │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e42ac │ │ │ │ ldr r3, [pc, #176] @ 2e4470 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -105046,43 +105046,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e447c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e42c0 │ │ │ │ ldr r0, [pc, #68] @ 2e4480 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e42c0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01124bd0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, lsl #23 │ │ │ │ adcseq r0, r0, r4, ror #14 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01124ab0 │ │ │ │ - addeq r5, sp, r0, lsl r6 │ │ │ │ - addeq r5, sp, r4, asr #12 │ │ │ │ - strdeq r5, [sp], r4 │ │ │ │ + addeq r5, sp, r0, lsl #10 │ │ │ │ + addeq r5, sp, r4, lsr r5 │ │ │ │ + addeq r5, sp, r4, ror #9 │ │ │ │ muleq r0, r8, r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, sp, r0, lsl #11 │ │ │ │ - umulleq r5, sp, r0, r5 │ │ │ │ + addeq r5, sp, r0, ror r4 │ │ │ │ + addeq r5, sp, r0, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -105572,22 +105572,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2e5414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2e4ae0 │ │ │ │ ldr r2, [pc, #1940] @ 2e5418 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -105614,22 +105614,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2e541c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -105804,25 +105804,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2e4e60 │ │ │ │ b 2e4e5c │ │ │ │ ldr r0, [pc, #1132] @ 2e5450 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2e4ae0 │ │ │ │ ldr r0, [pc, #1100] @ 2e5454 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e4d10 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2e506c │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2e4ecc │ │ │ │ mov r0, r9 │ │ │ │ bl 2d2dd0 │ │ │ │ @@ -105864,22 +105864,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2e5464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2e4f2c │ │ │ │ ldr r2, [pc, #852] @ 2e545c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e4f2c │ │ │ │ @@ -105908,23 +105908,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2e546c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e4e6c │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 2d312c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -105945,15 +105945,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2e5060 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2e5474 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2e4f2c │ │ │ │ cmp fp, #0 │ │ │ │ beq 2e52d0 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e5038 │ │ │ │ @@ -105976,41 +105976,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2e547c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e5038 │ │ │ │ bl 2d2dd0 │ │ │ │ b 2e5038 │ │ │ │ ldr fp, [pc, #424] @ 2e5480 │ │ │ │ add fp, pc, fp │ │ │ │ b 2e5230 │ │ │ │ ldr r0, [pc, #416] @ 2e5484 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e4e6c │ │ │ │ ldr r0, [pc, #400] @ 2e5488 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e5038 │ │ │ │ ldr r3, [pc, #380] @ 2e548c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e51d0 │ │ │ │ ldr r3, [pc, #232] @ 2e540c │ │ │ │ @@ -106026,21 +106026,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e5490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e51d0 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2e5494 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2e53d4 │ │ │ │ @@ -106052,67 +106052,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e520c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2d31e0 │ │ │ │ ldr r0, [pc, #208] @ 2e5498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e51d0 │ │ │ │ @ instruction: 0x011244fc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, ror #9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x011244b4 │ │ │ │ adcseq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x00a555b0 │ │ │ │ + adceq r5, r5, r0, lsr #9 │ │ │ │ adceq pc, pc, ip, ror #30 │ │ │ │ - strdeq r4, [sp], r8 │ │ │ │ + addeq r4, sp, r8, ror #27 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - strdeq r4, [sp], r8 │ │ │ │ + addeq r4, sp, r8, ror #27 │ │ │ │ tsteq r2, r4, ror #4 │ │ │ │ - addeq r4, sp, ip, asr #27 │ │ │ │ + @ instruction: 0x008d4cbc │ │ │ │ andeq r5, r0, ip, asr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r4, [sp], r8 │ │ │ │ + addeq r4, sp, r8, ror #25 │ │ │ │ andeq r6, r0, r8, lsl #6 │ │ │ │ - strdeq r4, [sp], ip │ │ │ │ - adceq r5, r5, r8, lsr #5 │ │ │ │ - addeq r4, sp, r4, lsr #24 │ │ │ │ + addeq r4, sp, ip, ror #23 │ │ │ │ + umlaleq r5, r5, r8, r1 @ │ │ │ │ + addeq r4, sp, r4, lsl fp │ │ │ │ tsteq r2, r0, ror r0 │ │ │ │ tsteq r2, r4, ror #31 │ │ │ │ - addeq r5, sp, r4, ror r0 │ │ │ │ + addeq r4, sp, r4, ror #30 │ │ │ │ adceq pc, pc, ip, lsl fp @ │ │ │ │ - @ instruction: 0x008d4abc │ │ │ │ - adceq r5, r5, r0, asr r0 │ │ │ │ - addeq r4, sp, r4, ror ip │ │ │ │ + addeq r4, sp, ip, lsr #19 │ │ │ │ + adceq r4, r5, r0, asr #30 │ │ │ │ + addeq r4, sp, r4, ror #22 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ adceq pc, pc, r0, asr #20 │ │ │ │ - ldrdeq r4, [sp], r4 @ │ │ │ │ - umulleq r4, sp, ip, sl │ │ │ │ - addeq r4, sp, r8, lsr #20 │ │ │ │ + addeq r4, sp, r4, asr #17 │ │ │ │ + addeq r4, sp, ip, lsl #19 │ │ │ │ + addeq r4, sp, r8, lsl r9 │ │ │ │ tsteq r2, r4, asr #27 │ │ │ │ andeq r2, r0, ip, asr #19 │ │ │ │ - addeq r4, sp, r0, lsl #18 │ │ │ │ - umulleq r4, sp, r0, sl │ │ │ │ + strdeq r4, [sp], r0 │ │ │ │ + addeq r4, sp, r0, lsl #19 │ │ │ │ andeq r1, r0, r0, asr #22 │ │ │ │ - addeq r4, sp, r0, lsl #18 │ │ │ │ + strdeq r4, [sp], r0 │ │ │ │ tsteq r2, r8, lsl ip │ │ │ │ - umulleq r4, sp, r4, r9 │ │ │ │ + addeq r4, sp, r4, lsl #17 │ │ │ │ andeq r5, r0, r8, ror pc │ │ │ │ - addeq r4, sp, r8, asr #16 │ │ │ │ - ldrdeq r4, [sp], r0 │ │ │ │ - strdeq r4, [sp], r8 │ │ │ │ - addeq r4, sp, r0, asr r8 │ │ │ │ + addeq r4, sp, r8, lsr r7 │ │ │ │ + addeq r4, sp, r0, asr #11 │ │ │ │ + addeq r4, sp, r8, ror #13 │ │ │ │ + addeq r4, sp, r0, asr #14 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r4, sp, r8, asr r8 │ │ │ │ + addeq r4, sp, r8, asr #14 │ │ │ │ tsteq r2, ip, ror #20 │ │ │ │ - addeq r4, sp, r4, lsr r8 │ │ │ │ + addeq r4, sp, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -106133,19 +106133,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b a93178 │ │ │ │ + b a93068 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 2d30f0 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -106286,17 +106286,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2e5654 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e5758 │ │ │ │ b 2e5674 │ │ │ │ - strdeq r4, [r5], r8 @ │ │ │ │ - addeq r4, sp, r4, lsr #5 │ │ │ │ - @ instruction: 0x009a98f4 │ │ │ │ + adceq r4, r5, r8, ror #19 │ │ │ │ + umulleq r4, sp, r4, r1 │ │ │ │ + addseq r9, sl, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2e5934 │ │ │ │ ldr r1, [pc, #416] @ 2e5938 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106310,15 +106310,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e58a8 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl b91e40 │ │ │ │ + bl b91d30 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 27e9ec │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -106386,38 +106386,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2e5958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e57cc │ │ │ │ ldr r0, [pc, #52] @ 2e595c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e57cc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, ror r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, asr r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x011235d4 │ │ │ │ @ instruction: 0x01123598 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, sp, r4, lsl r3 │ │ │ │ - addeq r4, sp, r8, lsr #6 │ │ │ │ + addeq r4, sp, r4, lsl #4 │ │ │ │ + addeq r4, sp, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2e5cf4 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106433,15 +106433,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr sl, [pc, #832] @ 2e5d08 │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -106576,23 +106576,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2e5d14 │ │ │ │ ldr r0, [pc, #296] @ 2e5d18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 2e5b48 │ │ │ │ ldr r1, [pc, #276] @ 2e5d1c │ │ │ │ ldr r0, [pc, #276] @ 2e5d20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 2e5b6c │ │ │ │ ldr r3, [pc, #252] @ 2e5d24 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5aac │ │ │ │ ldr r3, [pc, #236] @ 2e5d28 │ │ │ │ @@ -106609,85 +106609,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2e5d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2e5aac │ │ │ │ mov r0, r5 │ │ │ │ bl 2e48d0 │ │ │ │ b 2e5b6c │ │ │ │ ldr r0, [pc, #120] @ 2e5d34 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2e5aac │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2e5d38 │ │ │ │ ldr r1, [pc, #96] @ 2e5d3c │ │ │ │ ldr r0, [pc, #96] @ 2e5d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r4, r5, r0, ror r6 │ │ │ │ + adceq r4, r5, r0, ror #10 │ │ │ │ tsteq r2, r4, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, sp, r0, ror r2 │ │ │ │ - addeq r4, sp, r0, asr #5 │ │ │ │ + addeq r4, sp, r0, ror #2 │ │ │ │ + @ instruction: 0x008d41b0 │ │ │ │ tsteq r2, ip, lsr r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, ror #4 │ │ │ │ - strdeq r4, [r5], ip @ │ │ │ │ - addeq r4, sp, r4, lsl #2 │ │ │ │ - adceq r4, r5, r0, ror #7 │ │ │ │ - addeq r4, sp, r8, asr #1 │ │ │ │ + adceq r4, r5, ip, ror #5 │ │ │ │ + strdeq r3, [sp], r4 │ │ │ │ + ldrdeq r4, [r5], r0 @ │ │ │ │ + @ instruction: 0x008d3fb8 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r3, [sp], r8 │ │ │ │ - addeq r4, sp, r0 │ │ │ │ - adceq r4, r5, ip, lsl #6 │ │ │ │ - addeq r3, sp, r8, lsr pc │ │ │ │ - umulleq r3, sp, r8, pc @ │ │ │ │ + addeq r3, sp, r8, ror #29 │ │ │ │ + strdeq r3, [sp], r0 │ │ │ │ + strdeq r4, [r5], ip @ │ │ │ │ + addeq r3, sp, r8, lsr #28 │ │ │ │ + addeq r3, sp, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2e5d8c │ │ │ │ ldr r2, [pc, #48] @ 2e5d90 │ │ │ │ ldr r1, [pc, #48] @ 2e5d94 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e4124 │ │ │ │ - adceq r4, r5, r8, lsl #5 │ │ │ │ - addeq r3, sp, ip, lsr #29 │ │ │ │ - strdeq r3, [sp], r4 │ │ │ │ + adceq r4, r5, r8, ror r1 │ │ │ │ + umulleq r3, sp, ip, sp │ │ │ │ + addeq r3, sp, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2e5e2c │ │ │ │ ldr r5, [pc, #124] @ 2e5e30 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -106695,72 +106695,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #88] @ 2e5e38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr ip, [pc, #72] @ 2e5e3c │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r4, r5, r8, lsr r2 │ │ │ │ - addeq r3, sp, ip, asr lr │ │ │ │ - umulleq r3, sp, r8, lr │ │ │ │ - addeq r3, sp, r4, lsr pc │ │ │ │ - addeq r3, sp, ip, lsr #30 │ │ │ │ + adceq r4, r5, r8, lsr #2 │ │ │ │ + addeq r3, sp, ip, asr #26 │ │ │ │ + addeq r3, sp, r8, lsl #27 │ │ │ │ + addeq r3, sp, r4, lsr #28 │ │ │ │ + addeq r3, sp, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2e5eb0 │ │ │ │ ldr r2, [pc, #88] @ 2e5eb4 │ │ │ │ ldr r1, [pc, #88] @ 2e5eb8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 6ac1fc │ │ │ │ mov r0, r4 │ │ │ │ bl 2e577c │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e5ea0 │ │ │ │ bl 2db22c │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b91e4c │ │ │ │ - adceq r4, r5, ip, lsl #3 │ │ │ │ - @ instruction: 0x008d3db0 │ │ │ │ - strdeq r3, [sp], r8 │ │ │ │ + b b91d3c │ │ │ │ + adceq r4, r5, ip, ror r0 │ │ │ │ + addeq r3, sp, r0, lsr #25 │ │ │ │ + addeq r3, sp, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2e5fb0 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106770,15 +106770,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 6ac174 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e5f60 │ │ │ │ @@ -106814,17 +106814,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2e5fbc │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2db09c │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2e5f58 │ │ │ │ - adceq r4, r5, r4, lsl r1 │ │ │ │ - addeq r3, sp, ip, ror #26 │ │ │ │ - addeq r3, sp, r8, lsr #26 │ │ │ │ + adceq r4, r5, r4 │ │ │ │ + addeq r3, sp, ip, asr ip │ │ │ │ + addeq r3, sp, r8, lsl ip │ │ │ │ adceq lr, pc, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2e61fc │ │ │ │ ldr lr, [pc, #548] @ 2e6200 │ │ │ │ @@ -106841,15 +106841,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #488] @ 2e6210 │ │ │ │ ldr r3, [pc, #488] @ 2e6214 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -106900,21 +106900,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2e622c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e577c │ │ │ │ ldr r2, [pc, #252] @ 2e6230 │ │ │ │ ldr r3, [pc, #204] @ 2e6204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -106922,74 +106922,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e61f8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b a93178 │ │ │ │ + b a93068 │ │ │ │ ldr r3, [pc, #188] @ 2e6228 │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e61d4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2e6234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e6048 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e60b0 │ │ │ │ b 2e6124 │ │ │ │ ldr r0, [pc, #92] @ 2e6238 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e61bc │ │ │ │ ldr r0, [pc, #76] @ 2e623c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e6124 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq r4, r5, ip │ │ │ │ + strdeq r3, [r5], ip @ │ │ │ │ tsteq r2, r0, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, sp, r4, lsl ip │ │ │ │ - addeq r3, sp, ip, asr ip │ │ │ │ + addeq r3, sp, r4, lsl #22 │ │ │ │ + addeq r3, sp, ip, asr #22 │ │ │ │ @ instruction: 0x01122ddc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01122db4 │ │ │ │ andeq r1, r0, r0, ror #5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r7, r0, ip, lsl #1 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, sp, r0, lsl #25 │ │ │ │ + addeq r3, sp, r0, ror fp │ │ │ │ @ instruction: 0x01122cd0 │ │ │ │ - addeq r3, sp, r0, lsr #23 │ │ │ │ - addeq r3, sp, r4, lsr #23 │ │ │ │ - ldrdeq r3, [sp], r0 │ │ │ │ + umulleq r3, sp, r0, sl │ │ │ │ + umulleq r3, sp, r4, sl │ │ │ │ + addeq r3, sp, r0, asr #21 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e6250 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq lr, pc, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2e6364 │ │ │ │ ldr r2, [pc, #248] @ 2e6368 │ │ │ │ @@ -106997,44 +106997,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #216] @ 2e6370 │ │ │ │ ldr r3, [pc, #216] @ 2e6374 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2e6378 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2e637c │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2e6380 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r3, [pc, #184] @ 2e6384 │ │ │ │ ldr r2, [pc, #184] @ 2e6388 │ │ │ │ ldr r1, [pc, #184] @ 2e638c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9353f0 │ │ │ │ + bl 9352e0 │ │ │ │ ldr r3, [pc, #164] @ 2e6390 │ │ │ │ ldr r2, [pc, #164] @ 2e6394 │ │ │ │ ldr r1, [pc, #164] @ 2e6398 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9353f0 │ │ │ │ + bl 9352e0 │ │ │ │ ldr r0, [pc, #144] @ 2e639c │ │ │ │ ldr r3, [pc, #144] @ 2e63a0 │ │ │ │ ldr ip, [pc, #144] @ 2e63a4 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2e63a8 │ │ │ │ ldr r1, [pc, #140] @ 2e63ac │ │ │ │ add ip, pc, ip │ │ │ │ @@ -107042,42 +107042,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 935564 │ │ │ │ + bl 935454 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq r3, r5, r8, lsr lr │ │ │ │ - ldrdeq pc, [ip], r8 │ │ │ │ - @ instruction: 0x008cf9b0 │ │ │ │ + adceq r3, r5, r8, lsr #26 │ │ │ │ + addeq pc, ip, r8, asr #17 │ │ │ │ + addeq pc, ip, r0, lsr #17 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - addeq r3, sp, ip, asr #26 │ │ │ │ + addeq r3, sp, ip, lsr ip │ │ │ │ tsteq r2, r8, asr fp │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - addeq r3, sp, r0, lsr #26 │ │ │ │ + addeq r3, sp, r0, lsl ip │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - addseq sl, lr, ip, ror r6 │ │ │ │ + addseq sl, lr, ip, ror #10 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - ldrdeq r3, [sp], r8 │ │ │ │ - addeq r3, sp, r0, ror #25 │ │ │ │ + addeq r3, sp, r8, asr #23 │ │ │ │ + ldrdeq r3, [sp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2e64a4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -107156,15 +107156,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -107243,27 +107243,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2e69f8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e6840 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2e69fc │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl b73a2c │ │ │ │ + bl b7391c │ │ │ │ ldr r2, [pc, #864] @ 2e6a00 │ │ │ │ ldr r3, [pc, #812] @ 2e69d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -107282,15 +107282,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl b73b24 │ │ │ │ + bl b73a14 │ │ │ │ b 2e6698 │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2e6770 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -107339,15 +107339,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2e6a08 │ │ │ │ ldr r2, [pc, #568] @ 2e6a0c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e6698 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2e6a10 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 27de58 <__ioctl_time64@plt> │ │ │ │ @@ -107361,24 +107361,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2e6a20 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 27d8c4 │ │ │ │ b 2e6698 │ │ │ │ ldr r1, [pc, #464] @ 2e6a24 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b89338 │ │ │ │ + bl b89228 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2e68e8 │ │ │ │ ldr r3, [pc, #424] @ 2e6a28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -107397,15 +107397,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2e6a2c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2e6a30 │ │ │ │ mov r0, r6 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e6840 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2e68f4 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2e65e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -107443,66 +107443,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e6840 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2e6a48 │ │ │ │ ldr r2, [pc, #176] @ 2e6a4c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2e6a50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e6840 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq r3, r5, r0, ror #23 │ │ │ │ + ldrdeq r3, [r5], r0 @ │ │ │ │ tsteq r2, r0, lsr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, sp, r4, lsr fp │ │ │ │ - addeq r3, sp, r4, lsr fp │ │ │ │ + addeq r3, sp, r4, lsr #20 │ │ │ │ + addeq r3, sp, r4, lsr #20 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - adceq r3, r5, r0, ror #20 │ │ │ │ - addeq r3, sp, r0, lsr #21 │ │ │ │ - addeq r3, sp, r0, asr #19 │ │ │ │ + adceq r3, r5, r0, asr r9 │ │ │ │ + umulleq r3, sp, r0, r9 │ │ │ │ + @ instruction: 0x008d38b0 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - addeq r3, sp, r4, ror #19 │ │ │ │ + ldrdeq r3, [sp], r4 │ │ │ │ tsteq r2, r4, ror #14 │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - addeq r3, sp, r0, ror r8 │ │ │ │ + addeq r3, sp, r0, ror #14 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - adceq r3, r5, r8, lsl #17 │ │ │ │ - addeq r3, sp, ip, ror #17 │ │ │ │ - addeq r3, sp, r8, ror #15 │ │ │ │ + adceq r3, r5, r8, ror r7 │ │ │ │ + ldrdeq r3, [sp], ip │ │ │ │ + ldrdeq r3, [sp], r8 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tsteq r3, ip, asr #28 │ │ │ │ - addeq r3, sp, r4, asr #15 │ │ │ │ + @ instruction: 0x008d36b4 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - adceq r3, r5, r0, asr #14 │ │ │ │ - addeq r3, sp, r0, lsr r7 │ │ │ │ - addeq r3, sp, r4, lsr #13 │ │ │ │ - adceq r3, r5, r8, lsl #14 │ │ │ │ - addeq r3, sp, r0, lsr #14 │ │ │ │ - addeq r3, sp, ip, ror #12 │ │ │ │ + adceq r3, r5, r0, lsr r6 │ │ │ │ + addeq r3, sp, r0, lsr #12 │ │ │ │ + umulleq r3, sp, r4, r5 │ │ │ │ + strdeq r3, [r5], r8 @ │ │ │ │ + addeq r3, sp, r0, lsl r6 │ │ │ │ + addeq r3, sp, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2e6f34 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107630,15 +107630,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 27ed40 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl b89338 │ │ │ │ + bl b89228 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 27d8c4 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e6de0 │ │ │ │ @@ -107809,20 +107809,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2dc42c │ │ │ │ b 2e6a80 │ │ │ │ tsteq r2, r8, lsl #7 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - adceq r3, r5, r0, asr #11 │ │ │ │ - adceq r3, r5, r4, lsl r5 │ │ │ │ + @ instruction: 0x00a534b0 │ │ │ │ + adceq r3, r5, r4, lsl #8 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - adceq r3, r5, ip, ror #8 │ │ │ │ - addeq r3, sp, r8, ror #9 │ │ │ │ - adceq r3, r5, r6, lsl #7 │ │ │ │ + adceq r3, r5, ip, asr r3 │ │ │ │ + ldrdeq r3, [sp], r8 │ │ │ │ + adceq r3, r5, r6, ror r2 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e6fbc │ │ │ │ mov r4, r1 │ │ │ │ @@ -107831,53 +107831,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r3, r5, r4, lsr r1 │ │ │ │ - umulleq r3, sp, ip, r0 │ │ │ │ - addeq r3, sp, ip, lsr #1 │ │ │ │ + adceq r3, r5, r4, lsr #32 │ │ │ │ + addeq r2, sp, ip, lsl #31 │ │ │ │ + umulleq r2, sp, ip, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e7024 │ │ │ │ ldr r2, [pc, #68] @ 2e7028 │ │ │ │ ldr r1, [pc, #68] @ 2e702c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r3, r5, r8, asr #1 │ │ │ │ - addeq r3, sp, r0, lsr r0 │ │ │ │ - addeq r3, sp, r0, asr #32 │ │ │ │ + @ instruction: 0x00a52fb8 │ │ │ │ + addeq r2, sp, r0, lsr #30 │ │ │ │ + addeq r2, sp, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e7094 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2e7098 │ │ │ │ @@ -107885,53 +107885,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r3, r5, ip, asr r0 │ │ │ │ - addeq r2, sp, r4, asr #31 │ │ │ │ - ldrdeq r2, [sp], r4 │ │ │ │ + adceq r2, r5, ip, asr #30 │ │ │ │ + @ instruction: 0x008d2eb4 │ │ │ │ + addeq r2, sp, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e70fc │ │ │ │ ldr r2, [pc, #68] @ 2e7100 │ │ │ │ ldr r1, [pc, #68] @ 2e7104 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r2, [r5], r0 @ │ │ │ │ - addeq r2, sp, r8, asr pc │ │ │ │ - addeq r2, sp, r8, ror #30 │ │ │ │ + adceq r2, r5, r0, ror #29 │ │ │ │ + addeq r2, sp, r8, asr #28 │ │ │ │ + addeq r2, sp, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e716c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2e7170 │ │ │ │ @@ -107939,90 +107939,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r2, r5, r4, lsl #31 │ │ │ │ - addeq r2, sp, ip, ror #29 │ │ │ │ - strdeq r2, [sp], ip │ │ │ │ + adceq r2, r5, r4, ror lr │ │ │ │ + ldrdeq r2, [sp], ip │ │ │ │ + addeq r2, sp, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e71d4 │ │ │ │ ldr r2, [pc, #68] @ 2e71d8 │ │ │ │ ldr r1, [pc, #68] @ 2e71dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r2, r5, r8, lsl pc │ │ │ │ - addeq r2, sp, r0, lsl #29 │ │ │ │ - umulleq r2, sp, r0, lr │ │ │ │ + adceq r2, r5, r8, lsl #28 │ │ │ │ + addeq r2, sp, r0, ror sp │ │ │ │ + addeq r2, sp, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2e722c │ │ │ │ ldr r2, [pc, #52] @ 2e7230 │ │ │ │ ldr r1, [pc, #52] @ 2e7234 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - @ instruction: 0x00a52eb0 │ │ │ │ - addeq r2, sp, r8, lsl lr │ │ │ │ - addeq r2, sp, r8, lsr #28 │ │ │ │ + adceq r2, r5, r0, lsr #27 │ │ │ │ + addeq r2, sp, r8, lsl #26 │ │ │ │ + addeq r2, sp, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2e72e4 │ │ │ │ ldr r2, [pc, #148] @ 2e72e8 │ │ │ │ ldr r1, [pc, #148] @ 2e72ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e72c4 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -108032,28 +108032,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl b89338 │ │ │ │ + bl b89228 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 27d8c4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ce80 │ │ │ │ ldr r3, [pc, #20] @ 2e72f0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2e729c │ │ │ │ - adceq r2, r5, r8, asr lr │ │ │ │ - @ instruction: 0x008d2dbc │ │ │ │ - addeq r2, sp, ip, asr #27 │ │ │ │ + adceq r2, r5, r8, asr #26 │ │ │ │ + addeq r2, sp, ip, lsr #25 │ │ │ │ + @ instruction: 0x008d2cbc │ │ │ │ @ instruction: 0x011323f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2e73b8 │ │ │ │ ldr r6, [pc, #172] @ 2e73bc │ │ │ │ @@ -108064,15 +108064,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e7378 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -108087,27 +108087,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2e73c4 │ │ │ │ ldr r2, [pc, #68] @ 2e73c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq r2, r5, r0, lsr #27 │ │ │ │ - addeq r2, sp, r0, lsl #26 │ │ │ │ - addeq r2, sp, r4, lsl #26 │ │ │ │ - @ instruction: 0x008d2dbc │ │ │ │ + umlaleq r2, r5, r0, ip │ │ │ │ + strdeq r2, [sp], r0 │ │ │ │ + strdeq r2, [sp], r4 │ │ │ │ + addeq r2, sp, ip, lsr #25 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002e73cc : │ │ │ │ ldr r3, [pc, #176] @ 2e7484 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -108141,27 +108141,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d210 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2e7494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, ip, lsl #6 │ │ │ │ smlawbeq r0, r8, r6, lr │ │ │ │ - addeq r2, sp, r4, asr #26 │ │ │ │ + addeq r2, sp, r4, lsr ip │ │ │ │ @ instruction: 0x0120e644 │ │ │ │ - addeq r2, sp, r8, lsl #26 │ │ │ │ + strdeq r2, [sp], r8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2e7540 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2e7500 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -108328,36 +108328,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2e77a4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umlaleq r2, r5, r0, fp │ │ │ │ - addseq r9, pc, r4, lsl #1 │ │ │ │ - addseq lr, sl, r0, ror lr │ │ │ │ - addeq r2, sp, ip, asr #23 │ │ │ │ - @ instruction: 0x008d2bbc │ │ │ │ - @ instruction: 0x008d2bb0 │ │ │ │ - addeq r2, sp, r4, lsr #23 │ │ │ │ - @ instruction: 0x00970ebc │ │ │ │ - strdeq r2, [r5], r5 @ │ │ │ │ - addseq lr, sl, r0, lsl #28 │ │ │ │ - addeq r3, lr, r4, ror #29 │ │ │ │ - addseq r5, r7, ip, lsr #22 │ │ │ │ - strdeq r2, [sp], r4 │ │ │ │ - addeq r2, sp, r0, lsl fp │ │ │ │ - addeq r2, sp, ip, lsl #22 │ │ │ │ - addeq r2, sp, ip, asr fp │ │ │ │ - addeq r2, sp, ip, asr fp │ │ │ │ - addeq r2, sp, r0, lsr #22 │ │ │ │ - strdeq r2, [sp], r8 │ │ │ │ - ldrdeq r2, [sp], r0 │ │ │ │ - addeq r2, sp, r8, lsr #21 │ │ │ │ - addeq r2, sp, ip, lsl #22 │ │ │ │ + adceq r2, r5, r0, lsl #21 │ │ │ │ + addseq r8, pc, r4, ror pc @ │ │ │ │ + addseq lr, sl, r0, ror #26 │ │ │ │ + @ instruction: 0x008d2abc │ │ │ │ + addeq r2, sp, ip, lsr #21 │ │ │ │ + addeq r2, sp, r0, lsr #21 │ │ │ │ + umulleq r2, sp, r4, sl │ │ │ │ + addseq r0, r7, ip, lsr #27 │ │ │ │ + adceq r2, r5, r5, ror #19 │ │ │ │ + @ instruction: 0x009aecf0 │ │ │ │ + ldrdeq r3, [lr], r4 │ │ │ │ + addseq r5, r7, ip, lsl sl │ │ │ │ + addeq r2, sp, r4, ror #19 │ │ │ │ + addeq r2, sp, r0, lsl #20 │ │ │ │ + strdeq r2, [sp], ip │ │ │ │ + addeq r2, sp, ip, asr #20 │ │ │ │ + addeq r2, sp, ip, asr #20 │ │ │ │ + addeq r2, sp, r0, lsl sl │ │ │ │ + addeq r2, sp, r8, ror #19 │ │ │ │ + addeq r2, sp, r0, asr #19 │ │ │ │ + umulleq r2, sp, r8, r9 │ │ │ │ + strdeq r2, [sp], ip │ │ │ │ ldr ip, [pc, #656] @ 2e7a40 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2e77c8 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -108516,16 +108516,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - adceq r2, r5, r2, lsl #19 │ │ │ │ - adceq r2, r5, r9, lsl #17 │ │ │ │ + adceq r2, r5, r2, ror r8 │ │ │ │ + adceq r2, r5, r9, ror r7 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -108542,26 +108542,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2e7b6c │ │ │ │ ldr r2, [pc, #216] @ 2e7b74 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr ip, [pc, #196] @ 2e7b78 │ │ │ │ ldr r3, [pc, #196] @ 2e7b7c │ │ │ │ ldr r1, [pc, #196] @ 2e7b80 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -108594,17 +108594,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2e7b24 │ │ │ │ bl 27ede8 │ │ │ │ @ instruction: 0x01121390 │ │ │ │ andeq r4, r0, r0, asr #18 │ │ │ │ - addeq r2, sp, ip, lsr #15 │ │ │ │ - adceq r2, r5, r0, asr r9 │ │ │ │ - umulleq r2, sp, r4, r7 │ │ │ │ + umulleq r2, sp, ip, r6 │ │ │ │ + adceq r2, r5, r0, asr #16 │ │ │ │ + addeq r2, sp, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2e7c94 │ │ │ │ mov r9, r3 │ │ │ │ @@ -108615,33 +108615,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 980fd8 │ │ │ │ + bl 980ec8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2e7c18 │ │ │ │ mov r0, #28 │ │ │ │ bl 27cb68 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7a50 │ │ │ │ mov r0, r4 │ │ │ │ - bl b26230 │ │ │ │ + bl b26120 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7c5c │ │ │ │ mov r0, r5 │ │ │ │ - bl b41938 │ │ │ │ + bl b41828 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2e7c9c │ │ │ │ ldr r3, [pc, #112] @ 2e7c98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -108759,50 +108759,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2e7e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e7d44 │ │ │ │ ldr r0, [pc, #64] @ 2e7e98 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e7d44 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r4, lsl r1 │ │ │ │ ldrheq r1, [r2, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r8, ror lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, sp, r4, asr #8 │ │ │ │ - addeq r2, sp, r8, asr #9 │ │ │ │ + addeq r2, sp, r4, lsr r3 │ │ │ │ + @ instruction: 0x008d23b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2e7fe0 │ │ │ │ @@ -108826,22 +108826,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e7fac │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 980fd8 │ │ │ │ + bl 980ec8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2e7f38 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2e7a50 │ │ │ │ mov r0, r6 │ │ │ │ - bl b26230 │ │ │ │ + bl b26120 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7578 │ │ │ │ bl 27f178 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2e7f94 │ │ │ │ @@ -108858,38 +108858,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl b417c8 │ │ │ │ + bl b416b8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ mov r5, #0 │ │ │ │ b 2e7f54 │ │ │ │ ldr r3, [pc, #56] @ 2e7fec │ │ │ │ ldr r0, [pc, #56] @ 2e7ff0 │ │ │ │ ldr r1, [pc, #56] @ 2e7ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e7f38 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, asr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ - adceq r2, r5, r0, asr r4 │ │ │ │ - strdeq r2, [sp], r8 │ │ │ │ - umulleq r2, sp, r4, r2 │ │ │ │ + adceq r2, r5, r0, asr #6 │ │ │ │ + addeq r2, sp, r8, ror #5 │ │ │ │ + addeq r2, sp, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -108917,20 +108917,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2e803c │ │ │ │ ldr r1, [pc, #188] @ 2e8138 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ ldr r1, [pc, #172] @ 2e813c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2e80f8 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2e80d0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -108947,107 +108947,107 @@ │ │ │ │ b 2e8048 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2e8148 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2e8048 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r3, [pc, #68] @ 2e814c │ │ │ │ ldr ip, [pc, #68] @ 2e8150 │ │ │ │ ldr r1, [pc, #68] @ 2e8154 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2e8158 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e804c │ │ │ │ - addeq r2, sp, r4, asr r3 │ │ │ │ - addeq r2, sp, r4, asr r3 │ │ │ │ + addeq r2, sp, r4, asr #4 │ │ │ │ + addeq r2, sp, r4, asr #4 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - strdeq r2, [r5], ip @ │ │ │ │ - addeq r2, sp, r4, ror #5 │ │ │ │ - addeq r2, sp, r0, asr #2 │ │ │ │ + adceq r2, r5, ip, ror #3 │ │ │ │ + ldrdeq r2, [sp], r4 │ │ │ │ + addeq r2, sp, r0, lsr r0 │ │ │ │ andeq r0, r0, lr, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2e81d4 │ │ │ │ - bl 98ab7c │ │ │ │ + bl 98aa6c │ │ │ │ ldr r1, [pc, #216] @ 2e8264 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 98abec │ │ │ │ + bl 98aadc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 98adb0 │ │ │ │ + bl 98aca0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e8248 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e8194 │ │ │ │ ldr r1, [pc, #164] @ 2e8268 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98b094 │ │ │ │ + bl 98af84 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2e8230 │ │ │ │ - bl 98ab7c │ │ │ │ + bl 98aa6c │ │ │ │ ldr r1, [pc, #132] @ 2e826c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 98abec │ │ │ │ + bl 98aadc │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 98adb0 │ │ │ │ + bl 98aca0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e8248 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e81f0 │ │ │ │ ldr r1, [pc, #80] @ 2e8270 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 98b094 │ │ │ │ + bl 98af84 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r2, sp, r8, lsl #5 │ │ │ │ + addeq r2, sp, r8, ror r1 │ │ │ │ ldrdeq sl, [r0], -r8 │ │ │ │ - addeq r2, sp, r8, lsr r2 │ │ │ │ + addeq r2, sp, r8, lsr #2 │ │ │ │ andeq sl, r0, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -109132,15 +109132,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2e867c │ │ │ │ movne r5, #0 │ │ │ │ - bl b65478 │ │ │ │ + bl b65368 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e8630 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -109165,15 +109165,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2e8324 │ │ │ │ mov r0, r4 │ │ │ │ - bl b26230 │ │ │ │ + bl b26120 │ │ │ │ b 2e8324 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2e8600 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 27d1f8 │ │ │ │ @@ -109210,15 +109210,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2e868c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2e8690 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mvn r5, #0 │ │ │ │ b 2e8460 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2e85d0 │ │ │ │ ldr r0, [pc, #352] @ 2e8694 │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -109242,145 +109242,145 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2e86a4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e851c │ │ │ │ ldr r3, [pc, #256] @ 2e86a8 │ │ │ │ ldr ip, [pc, #256] @ 2e86ac │ │ │ │ ldr r1, [pc, #256] @ 2e86b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #3760 @ 0xeb0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e851c │ │ │ │ ldr r1, [pc, #220] @ 2e86b4 │ │ │ │ ldr r3, [pc, #220] @ 2e86b8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #212] @ 2e86bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #208] @ 2e86c0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e851c │ │ │ │ ldr r1, [pc, #188] @ 2e86c4 │ │ │ │ ldr r3, [pc, #188] @ 2e86c8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #180] @ 2e86cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 2e86d0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e851c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #152] @ 2e86d4 │ │ │ │ ldr r2, [pc, #152] @ 2e86d8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #148] @ 2e86dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #132] @ 2e86e0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2e851c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, sp, r8, asr #2 │ │ │ │ + addeq r2, sp, r8, lsr r0 │ │ │ │ @ instruction: 0x01120ad8 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - addseq r5, fp, r4, ror r5 │ │ │ │ - addeq r1, sp, ip, lsr pc │ │ │ │ - adceq r1, r5, r8, lsl #30 │ │ │ │ - addeq r1, sp, r4, asr #26 │ │ │ │ + addseq r5, fp, r4, ror #8 │ │ │ │ + addeq r1, sp, ip, lsr #28 │ │ │ │ + strdeq r1, [r5], r8 @ │ │ │ │ + addeq r1, sp, r4, lsr ip │ │ │ │ muleq r0, r9, lr │ │ │ │ - addseq r5, fp, r0, asr r4 │ │ │ │ - adceq r1, r5, ip, lsl #29 │ │ │ │ - addeq r1, sp, r8, asr pc │ │ │ │ - addeq r1, sp, r4, asr #25 │ │ │ │ + addseq r5, fp, r0, asr #6 │ │ │ │ + adceq r1, r5, ip, ror sp │ │ │ │ + addeq r1, sp, r8, asr #28 │ │ │ │ + @ instruction: 0x008d1bb4 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ - adceq r1, r5, ip, asr lr │ │ │ │ - addeq r1, sp, r8, asr #29 │ │ │ │ - addeq r1, sp, r4, lsr #25 │ │ │ │ - @ instruction: 0x008d1eb8 │ │ │ │ - adceq r1, r5, r8, lsr #28 │ │ │ │ - addeq r1, sp, r4, ror #24 │ │ │ │ + adceq r1, r5, ip, asr #26 │ │ │ │ + @ instruction: 0x008d1db8 │ │ │ │ + umulleq r1, sp, r4, fp │ │ │ │ + addeq r1, sp, r8, lsr #27 │ │ │ │ + adceq r1, r5, r8, lsl sp │ │ │ │ + addeq r1, sp, r4, asr fp │ │ │ │ andeq r0, r0, r2, asr #29 │ │ │ │ - addeq r1, sp, r4, asr lr │ │ │ │ - strdeq r1, [r5], r8 @ │ │ │ │ - addeq r1, sp, r4, lsr ip │ │ │ │ + addeq r1, sp, r4, asr #26 │ │ │ │ + adceq r1, r5, r8, ror #25 │ │ │ │ + addeq r1, sp, r4, lsr #22 │ │ │ │ andeq r0, r0, r9, lsr #29 │ │ │ │ - adceq r1, r5, r4, asr #27 │ │ │ │ - addeq r1, sp, r0, ror lr │ │ │ │ - strdeq r1, [sp], ip │ │ │ │ + @ instruction: 0x00a51cb4 │ │ │ │ + addeq r1, sp, r0, ror #26 │ │ │ │ + addeq r1, sp, ip, ror #21 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8710 │ │ │ │ - bl 98b380 │ │ │ │ + bl 98b270 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2e8730 │ │ │ │ - bl 98b380 │ │ │ │ + bl 98b270 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2e8760 │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8778 │ │ │ │ - bl 92fec4 │ │ │ │ + bl 92fdb4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 27ce80 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2e87d4 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e87ac │ │ │ │ - bl 92fec4 │ │ │ │ + bl 92fdb4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 27ce80 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -109391,15 +109391,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2d97b0 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2e8794 │ │ │ │ ldr r0, [pc, #4] @ 2e87f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75908 │ │ │ │ + b b757f8 │ │ │ │ tsteq r3, r0, lsr #30 │ │ │ │ ldr r1, [pc, #76] @ 2e8848 │ │ │ │ ldr r2, [pc, #76] @ 2e884c │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -109416,17 +109416,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2e885c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrdeq r1, [r5], ip @ │ │ │ │ - addeq r1, sp, r0, lsr #20 │ │ │ │ - @ instruction: 0x008d1cb0 │ │ │ │ + adceq r1, r5, ip, asr #21 │ │ │ │ + addeq r1, sp, r0, lsl r9 │ │ │ │ + addeq r1, sp, r0, lsr #23 │ │ │ │ andeq r0, r0, r7, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2e8a7c │ │ │ │ ldr r3, [pc, #516] @ 2e8a80 │ │ │ │ @@ -109482,15 +109482,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2e8980 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ bl 304890 │ │ │ │ ldr r3, [pc, #312] @ 2e8aa0 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 2d4dbc │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -109538,49 +109538,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e8abc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2e8924 │ │ │ │ ldr r0, [pc, #88] @ 2e8ac0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2e8924 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsl #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ tsteq r2, r0, ror #10 │ │ │ │ tsteq r3, ip, asr #28 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r4, r0, r4, lsr #11 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq ip, [pc], ip @ │ │ │ │ tsteq sp, r0, lsr #10 │ │ │ │ tsteq r2, ip, ror r4 │ │ │ │ - addeq r1, sp, r4, ror fp │ │ │ │ + addeq r1, sp, r4, ror #20 │ │ │ │ adceq ip, pc, r4, asr r1 @ │ │ │ │ andeq r3, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008d1ab4 │ │ │ │ - addeq r1, sp, r0, asr #21 │ │ │ │ + addeq r1, sp, r4, lsr #19 │ │ │ │ + @ instruction: 0x008d19b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2e8c18 │ │ │ │ ldr r3, [pc, #316] @ 2e8c1c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -109598,15 +109598,15 @@ │ │ │ │ b 2e8b68 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8b30 │ │ │ │ - bl 99cda8 │ │ │ │ + bl 99cc98 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e8b50 │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8b50 │ │ │ │ @@ -109624,28 +109624,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 27cb68 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 980fe8 │ │ │ │ + bl 980ed8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e8bb0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2e7a50 │ │ │ │ mov r0, r7 │ │ │ │ - bl b26230 │ │ │ │ + bl b26120 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8b10 │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b41824 │ │ │ │ + bl b41714 │ │ │ │ mov r5, #0 │ │ │ │ b 2e8b50 │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2e8c20 │ │ │ │ ldr r3, [pc, #60] @ 2e8c1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -109721,15 +109721,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b71b98 │ │ │ │ + bl b71a88 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2e8d04 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -109852,15 +109852,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e8f84 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 9887c4 │ │ │ │ + bl 9886b4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2e9058 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2e904c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -109909,41 +109909,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e9068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e8ed8 │ │ │ │ ldr r0, [pc, #56] @ 2e906c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e8ed8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r4, ror #30 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, r4, asr #30 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0111fed0 │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, sp, r8, lsr #10 │ │ │ │ - addeq r1, sp, ip, ror #10 │ │ │ │ + addeq r1, sp, r8, lsl r4 │ │ │ │ + addeq r1, sp, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e92a4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -109960,28 +109960,28 @@ │ │ │ │ beq 2e914c │ │ │ │ cmn r3, #2 │ │ │ │ beq 2e9100 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2e91e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b735a8 │ │ │ │ + bl b73498 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2e92b0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e91ec │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e9100 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e8e88 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ ldr r2, [pc, #420] @ 2e92b4 │ │ │ │ ldr r3, [pc, #404] @ 2e92a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -110018,23 +110018,23 @@ │ │ │ │ beq 2e9288 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2e92c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e90ec │ │ │ │ ldr r8, [pc, #224] @ 2e92c8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2e90d8 │ │ │ │ ldr r3, [pc, #216] @ 2e92cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -110053,52 +110053,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e92d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e90ec │ │ │ │ ldr r0, [pc, #96] @ 2e92d4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e90ec │ │ │ │ ldr r0, [pc, #72] @ 2e92d8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e90ec │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r4, ror sp @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0111fcf4 │ │ │ │ andeq r1, r0, ip, lsr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, sp, r0, lsr #8 │ │ │ │ - addeq r1, sp, r8, lsl #8 │ │ │ │ + addeq r1, sp, r0, lsl r3 │ │ │ │ + strdeq r1, [sp], r8 │ │ │ │ andeq r5, r0, ip, ror #8 │ │ │ │ - addeq r1, sp, r0, lsl #8 │ │ │ │ - addeq r1, sp, r8, lsr r4 │ │ │ │ - addeq r1, sp, r0, lsr #7 │ │ │ │ + strdeq r1, [sp], r0 │ │ │ │ + addeq r1, sp, r8, lsr #6 │ │ │ │ + umulleq r1, sp, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2e9528 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -110120,33 +110120,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2e9534 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2e93e4 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e93a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b91e1c │ │ │ │ + bl b91d0c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e93a0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e93dc │ │ │ │ ldr r2, [pc, #436] @ 2e9538 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 9889b8 │ │ │ │ + bl 9888a8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2e953c │ │ │ │ ldr r3, [pc, #384] @ 2e952c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -110154,15 +110154,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e9524 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b91fe4 │ │ │ │ + b b91ed4 │ │ │ │ bl 27d1d4 │ │ │ │ b 2e937c │ │ │ │ ldr r2, [pc, #340] @ 2e9540 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e9478 │ │ │ │ @@ -110218,48 +110218,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e9558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e93f8 │ │ │ │ ldr r0, [pc, #76] @ 2e955c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e93f8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r8, lsl #22 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, ip, ror #21 @ p-variant is OBSOLETE │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, r4, lsr #12 │ │ │ │ tstpeq r1, ip, asr sl @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0111f9f8 │ │ │ │ tstpeq r1, r4, asr #19 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r0, asr r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r1, [sp], ip │ │ │ │ - addeq r1, sp, r0, asr r2 │ │ │ │ + addeq r1, sp, ip, ror #1 │ │ │ │ + addeq r1, sp, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2e986c │ │ │ │ @@ -110281,29 +110281,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e96a4 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 988658 │ │ │ │ + bl 988548 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2e96d8 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2e95fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e9794 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl b92034 │ │ │ │ + bl b91f24 │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2e9628 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2e96ec │ │ │ │ cmp r5, #0 │ │ │ │ @@ -110314,15 +110314,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2e9878 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 9889b8 │ │ │ │ + bl 9888a8 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2e987c │ │ │ │ ldr r3, [pc, #516] @ 2e9870 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -110340,15 +110340,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e95c0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 988658 │ │ │ │ + bl 988548 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2e95e0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -110379,24 +110379,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2e9890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2e9628 │ │ │ │ bl 27d1d4 │ │ │ │ b 2e963c │ │ │ │ ldr r3, [pc, #228] @ 2e9880 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -110422,53 +110422,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e9898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e95f8 │ │ │ │ ldr r0, [pc, #96] @ 2e989c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e95f8 │ │ │ │ ldr r0, [pc, #80] @ 2e98a0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2e9628 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r0, lsl #17 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, ip, ror #16 @ p-variant is OBSOLETE │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ @ instruction: 0x0111f79c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r4, asr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r1, [sp], r4 │ │ │ │ + addeq r0, sp, r4, ror #31 │ │ │ │ andeq r2, r0, r4, lsr #30 │ │ │ │ - umulleq r0, sp, r4, pc @ │ │ │ │ - addeq r0, sp, r0, ror #31 │ │ │ │ - addeq r1, sp, r8, lsl #1 │ │ │ │ + addeq r0, sp, r4, lsl #29 │ │ │ │ + ldrdeq r0, [sp], r0 @ │ │ │ │ + addeq r0, sp, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2e990c │ │ │ │ ldr ip, [pc, #80] @ 2e9910 │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -110489,17 +110489,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2e9920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq r0, r5, r8, lsl fp │ │ │ │ - addeq r0, sp, ip, asr r9 │ │ │ │ - addeq r0, sp, ip, ror #23 │ │ │ │ + adceq r0, r5, r8, lsl #20 │ │ │ │ + addeq r0, sp, ip, asr #16 │ │ │ │ + ldrdeq r0, [sp], ip │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2e9c68 │ │ │ │ ldr r3, [pc, #812] @ 2e9c6c │ │ │ │ @@ -110708,17 +110708,17 @@ │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tstpeq r1, r8, asr #9 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ tstpeq r1, r0, lsl #4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x00a507bc │ │ │ │ - addeq r0, sp, r0, lsl #12 │ │ │ │ - umulleq r0, sp, r0, r8 │ │ │ │ + adceq r0, r5, ip, lsr #13 │ │ │ │ + strdeq r0, [sp], r0 @ │ │ │ │ + addeq r0, sp, r0, lsl #15 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2ea76c │ │ │ │ @@ -110750,28 +110750,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2ea778 │ │ │ │ bl 2dcdf0 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e9d90 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2ea77c │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2ea780 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2dcda8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -111267,23 +111267,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2ea82c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e9f54 │ │ │ │ bl 2dcda8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e9ed0 │ │ │ │ ldr r3, [pc, #536] @ 2ea790 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -111307,22 +111307,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2ea834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ea008 │ │ │ │ ldr r2, [pc, #560] @ 2ea838 │ │ │ │ ldr r3, [pc, #356] @ 2ea770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -111348,23 +111348,23 @@ │ │ │ │ beq 2ea758 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2ea83c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ea008 │ │ │ │ ldr r3, [pc, #368] @ 2ea820 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e9f54 │ │ │ │ ldr r3, [pc, #352] @ 2ea824 │ │ │ │ @@ -111380,49 +111380,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2ea840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e9f54 │ │ │ │ ldr r0, [pc, #280] @ 2ea844 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e9f54 │ │ │ │ ldr r0, [pc, #264] @ 2ea848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2e9f54 │ │ │ │ ldr r0, [pc, #252] @ 2ea84c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ea008 │ │ │ │ ldr r0, [pc, #240] @ 2ea850 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ea008 │ │ │ │ tstpeq r1, r4, asr r1 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, r4, lsr #2 @ p-variant is OBSOLETE │ │ │ │ - addeq ip, ip, r8, asr #14 │ │ │ │ - @ instruction: 0x008cc3bc │ │ │ │ - adceq r0, r5, r4, asr #13 │ │ │ │ + addeq ip, ip, r8, lsr r6 │ │ │ │ + addeq ip, ip, ip, lsr #5 │ │ │ │ + @ instruction: 0x00a505b4 │ │ │ │ tstpeq r1, ip, rrx @ p-variant is OBSOLETE │ │ │ │ - adceq r0, r5, r6, asr #6 │ │ │ │ + adceq r0, r5, r6, lsr r2 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r4, ror lr │ │ │ │ tsteq r1, r8, asr #27 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ @ instruction: 0x0111ed9c │ │ │ │ tsteq r1, r0, ror sp │ │ │ │ @@ -111455,24 +111455,24 @@ │ │ │ │ tsteq r1, r4, ror #19 │ │ │ │ @ instruction: 0x0111e9b8 │ │ │ │ tsteq r1, ip, lsl #19 │ │ │ │ tsteq r1, r0, ror #18 │ │ │ │ andeq r6, r0, r0, ror r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, sp, ip, lsr #8 │ │ │ │ + addeq r0, sp, ip, lsl r3 │ │ │ │ andeq r4, r0, r0, lsr #10 │ │ │ │ - addeq r0, sp, ip, asr #6 │ │ │ │ + addeq r0, sp, ip, lsr r2 │ │ │ │ @ instruction: 0x0111e7fc │ │ │ │ - addeq r0, sp, r4, lsr #5 │ │ │ │ - addeq r0, sp, ip, ror #4 │ │ │ │ - addeq r0, sp, r0, lsl #5 │ │ │ │ - addeq r0, sp, r0, ror r2 │ │ │ │ - addeq r0, sp, ip, lsl r2 │ │ │ │ - addeq r0, sp, r8, lsl #4 │ │ │ │ + umulleq r0, sp, r4, r1 │ │ │ │ + addeq r0, sp, ip, asr r1 │ │ │ │ + addeq r0, sp, r0, ror r1 │ │ │ │ + addeq r0, sp, r0, ror #2 │ │ │ │ + addeq r0, sp, ip, lsl #2 │ │ │ │ + strdeq r0, [sp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2eaa10 │ │ │ │ @@ -111503,15 +111503,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2d907c │ │ │ │ ldr r3, [pc, #316] @ 2eaa1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #296] @ 2eaa20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2ea968 │ │ │ │ ldr r2, [pc, #276] @ 2eaa24 │ │ │ │ @@ -111556,45 +111556,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2eaa34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ea908 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2eaa38 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ea908 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, lsl #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, ip, ror r5 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0111e4f4 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, ip, r8, ror #31 │ │ │ │ - addeq r0, sp, r8, lsl r0 │ │ │ │ + ldrdeq pc, [ip], r8 │ │ │ │ + addeq pc, ip, r8, lsl #30 │ │ │ │ │ │ │ │ 002eaa3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -111615,15 +111615,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eaac8 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl b26230 │ │ │ │ + bl b26120 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -111634,46 +111634,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8ac4 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 980fd8 │ │ │ │ + bl 980ec8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2eab60 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2eabb4 │ │ │ │ bls 2eab78 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2eabdc │ │ │ │ ldr r3, [pc, #200] @ 2eabe8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r1, [pc, #184] @ 2eabec │ │ │ │ ldr r3, [pc, #184] @ 2eabf0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2eabf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r6 │ │ │ │ - bl b26230 │ │ │ │ + bl b26120 │ │ │ │ mov r0, r4 │ │ │ │ - bl b418dc │ │ │ │ + bl b417cc │ │ │ │ mov r4, #0 │ │ │ │ b 2eaaa8 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 27f178 │ │ │ │ @@ -111697,17 +111697,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2eab94 │ │ │ │ bl 27ede8 │ │ │ │ tsteq r2, r4, lsr #25 │ │ │ │ @ instruction: 0x0111e398 │ │ │ │ andeq r4, r0, r0, asr #18 │ │ │ │ - addeq pc, ip, r0, lsr r7 @ │ │ │ │ - adceq pc, r4, ip, asr #17 │ │ │ │ - addeq pc, ip, r0, lsl r7 @ │ │ │ │ + addeq pc, ip, r0, lsr #12 │ │ │ │ + @ instruction: 0x00a4f7bc │ │ │ │ + addeq pc, ip, r0, lsl #12 │ │ │ │ │ │ │ │ 002eabf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #436] @ 2eadc4 │ │ │ │ @@ -111747,21 +111747,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eacd4 │ │ │ │ ldr r3, [pc, #308] @ 2eadd4 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ ldr r2, [pc, #288] @ 2eadd8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ bne 2ead18 │ │ │ │ @@ -111819,18 +111819,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0x0112eaf8 │ │ │ │ tsteq r1, ip, ror #3 │ │ │ │ - ldrdeq pc, [r4], ip @ │ │ │ │ - addeq r7, pc, r4, asr #29 │ │ │ │ + adceq pc, r4, ip, asr #13 │ │ │ │ + @ instruction: 0x008f7db4 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq r8, ip, r0, ror #27 │ │ │ │ + ldrdeq r8, [ip], r0 │ │ │ │ │ │ │ │ 002eaddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2eaf50 │ │ │ │ @@ -111852,24 +111852,24 @@ │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2eae14 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eaea8 │ │ │ │ ldr r5, [pc, #264] @ 2eaf54 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2eaf58 │ │ │ │ ldr r1, [pc, #256] @ 2eaf5c │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eaf20 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -111886,15 +111886,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #168] @ 2eaf6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -111904,42 +111904,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 2eaf7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2eaed4 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr ip, [pc, #84] @ 2eaf80 │ │ │ │ ldr r1, [pc, #84] @ 2eaf84 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2eaf88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2eaed4 │ │ │ │ tsteq r2, r4, lsl r9 │ │ │ │ - adceq pc, r4, r0, asr #11 │ │ │ │ - addeq sl, ip, ip, asr #28 │ │ │ │ - addeq sl, ip, r4, ror #28 │ │ │ │ - adceq pc, r4, r8, asr r5 @ │ │ │ │ - @ instruction: 0x008cfbb0 │ │ │ │ - umulleq pc, ip, r8, r3 @ │ │ │ │ + @ instruction: 0x00a4f4b0 │ │ │ │ + addeq sl, ip, ip, lsr sp │ │ │ │ + addeq sl, ip, r4, asr sp │ │ │ │ + adceq pc, r4, r8, asr #8 │ │ │ │ + addeq pc, ip, r0, lsr #21 │ │ │ │ + addeq pc, ip, r8, lsl #5 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - adceq pc, r4, ip, lsl #10 │ │ │ │ - addeq pc, ip, r0, asr fp @ │ │ │ │ - addeq pc, ip, r0, asr r3 @ │ │ │ │ + strdeq pc, [r4], ip @ │ │ │ │ + addeq pc, ip, r0, asr #20 │ │ │ │ + addeq pc, ip, r0, asr #4 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ - addeq pc, ip, r4, asr fp @ │ │ │ │ - addeq pc, ip, r4, lsr #6 │ │ │ │ + addeq pc, ip, r4, asr #20 │ │ │ │ + addeq pc, ip, r4, lsl r2 @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ │ │ │ │ 002eaf8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -112068,17 +112068,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r1, r8, asr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, ip, ror #25 │ │ │ │ - umlaleq pc, r4, r8, r2 @ │ │ │ │ - ldrdeq pc, [ip], ip │ │ │ │ - addeq pc, ip, ip, ror #6 │ │ │ │ + adceq pc, r4, r8, lsl #3 │ │ │ │ + addeq lr, ip, ip, asr #31 │ │ │ │ + addeq pc, ip, ip, asr r2 @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002eb1b0 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 27ca48 │ │ │ │ │ │ │ │ @@ -112246,17 +112246,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111dab4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, lsr #20 │ │ │ │ - adceq lr, r4, r8, ror #31 │ │ │ │ - addeq lr, ip, ip, lsr #28 │ │ │ │ - strheq pc, [ip], ip @ │ │ │ │ + ldrdeq lr, [r4], r8 @ │ │ │ │ + addeq lr, ip, ip, lsl sp │ │ │ │ + addeq lr, ip, ip, lsr #31 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002eb460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -112380,15 +112380,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 30232c │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 302378 │ │ │ │ - adceq lr, r4, ip, ror #26 │ │ │ │ + adceq lr, r4, ip, asr ip │ │ │ │ │ │ │ │ 002eb65c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2eb948 │ │ │ │ @@ -112423,23 +112423,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb708 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2e7e9c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2eb708 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl b4ad8c │ │ │ │ + bl b4ac7c │ │ │ │ mov r0, r4 │ │ │ │ - bl b417c8 │ │ │ │ + bl b416b8 │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl b91e4c │ │ │ │ + bl b91d3c │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl b91e4c │ │ │ │ + bl b91d3c │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl b41824 │ │ │ │ + bl b41714 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f51f4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2fa8ec │ │ │ │ mov r0, r6 │ │ │ │ bl 3023c4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -112478,43 +112478,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb8a0 │ │ │ │ ldr r1, [pc, #400] @ 2eb960 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb7f0 │ │ │ │ add r0, r4, #916 @ 0x394 │ │ │ │ bl 2d3050 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6b5bc │ │ │ │ + bl b6b4ac │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eb808 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl b91e4c │ │ │ │ + bl b91d3c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 27ce80 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2eb814 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 27ce80 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #900] @ 0x384 │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -112553,44 +112553,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2eb974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2eb6ac │ │ │ │ ldr r0, [pc, #68] @ 2eb978 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2eb6ac │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0111d790 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq pc, ip, r0, lsl #9 │ │ │ │ - addeq pc, ip, r0, lsl #7 │ │ │ │ + addeq pc, ip, r0, ror r3 @ │ │ │ │ + addeq pc, ip, r0, ror r2 @ │ │ │ │ @ instruction: 0x0111d590 │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, ip, ip, lsl #3 │ │ │ │ - ldrdeq pc, [ip], r0 │ │ │ │ + addeq pc, ip, ip, ror r0 @ │ │ │ │ + addeq pc, ip, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2ec934 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -112704,15 +112704,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl b726b8 │ │ │ │ + bl b725a8 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2ebe14 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2ec950 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 27cc88 │ │ │ │ @@ -112870,26 +112870,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b726b8 │ │ │ │ + bl b725a8 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2ebc10 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2de2f0 │ │ │ │ ldr r1, [pc, #2880] @ 2ec95c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2ec2d8 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2ebeac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -113038,15 +113038,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b726b8 │ │ │ │ + bl b725a8 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2ec1dc │ │ │ │ ldr r6, [pc, #2216] @ 2ec954 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -113055,22 +113055,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl b727f4 │ │ │ │ + bl b726e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl b71db8 │ │ │ │ + bl b71ca8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2ec210 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -113080,15 +113080,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2ec150 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b71db8 │ │ │ │ + bl b71ca8 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2ec160 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2ec134 │ │ │ │ @@ -113172,23 +113172,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2ec974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ebea0 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2ec978 │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -113346,39 +113346,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl bb1720 │ │ │ │ + bl bb1610 │ │ │ │ ldr r3, [pc, #1040] @ 2ec984 │ │ │ │ mov r2, #0 │ │ │ │ - bl bb19ec │ │ │ │ + bl bb18dc │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb1720 │ │ │ │ + bl bb1610 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl bb13cc │ │ │ │ + bl bb12bc │ │ │ │ ldr r3, [pc, #980] @ 2ec988 │ │ │ │ mov r2, #0 │ │ │ │ - bl bb19ec │ │ │ │ + bl bb18dc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2ec98c │ │ │ │ - bl bb19ec │ │ │ │ + bl bb18dc │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2ec814 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -113487,15 +113487,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl b71b98 │ │ │ │ + bl b71a88 │ │ │ │ cmp r5, sl │ │ │ │ bne 2ec78c │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #944] @ 0x3b0 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2ec758 │ │ │ │ @@ -113552,82 +113552,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2ec998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ebea0 │ │ │ │ ldr r0, [pc, #196] @ 2ec99c │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ebea0 │ │ │ │ ldr r0, [pc, #168] @ 2ec9a0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ebea0 │ │ │ │ ldr r3, [pc, #140] @ 2ec9a4 │ │ │ │ ldr r1, [pc, #140] @ 2ec9a8 │ │ │ │ ldr r0, [pc, #140] @ 2ec9ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2ec9b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r1, r0, ror r4 │ │ │ │ tsteq r1, r8, asr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r3, r0, r0, lsl sp │ │ │ │ - addeq pc, ip, r0, ror #2 │ │ │ │ + addeq pc, ip, r0, asr r0 @ │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ tsteq r1, ip, asr r0 │ │ │ │ - addeq lr, ip, r4, lsr sp │ │ │ │ + addeq lr, ip, r4, lsr #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0111ced8 │ │ │ │ andeq r5, r0, ip, lsr r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, ip, r4, lsr #17 │ │ │ │ + umulleq lr, ip, r4, r7 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ tsteq r1, ip, ror #21 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r4, r0, r4, asr #13 │ │ │ │ - umulleq lr, ip, r0, r3 │ │ │ │ - addeq lr, ip, r0, ror #7 │ │ │ │ - addeq lr, ip, r8, ror #5 │ │ │ │ - strdeq sp, [r4], r0 @ │ │ │ │ - addeq sp, ip, r4, lsr r9 │ │ │ │ - addeq lr, ip, r8, lsr r2 │ │ │ │ + addeq lr, ip, r0, lsl #5 │ │ │ │ + ldrdeq lr, [ip], r0 │ │ │ │ + ldrdeq lr, [ip], r8 │ │ │ │ + adceq sp, r4, r0, ror #19 │ │ │ │ + addeq sp, ip, r4, lsr #16 │ │ │ │ + addeq lr, ip, r8, lsr #2 │ │ │ │ andeq r0, r0, r7, ror #24 │ │ │ │ │ │ │ │ 002ec9b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -113687,24 +113687,24 @@ │ │ │ │ beq 2ecaa8 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecb70 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ mov r0, r7 │ │ │ │ - bl b91e2c │ │ │ │ + bl b91d1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 988570 │ │ │ │ + bl 988460 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2ecc7c │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113726,15 +113726,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecc8c │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2ecb04 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl b92034 │ │ │ │ + bl b91f24 │ │ │ │ b 2ecb04 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eca4c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8e88 │ │ │ │ b 2eca4c │ │ │ │ @@ -113773,21 +113773,21 @@ │ │ │ │ bne 2ecc98 │ │ │ │ ldr r2, [pc, #280] @ 2ecd14 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 9889b8 │ │ │ │ + bl 9888a8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2ecd18 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ b 2eca2c │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ecc5c │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ecc5c │ │ │ │ @@ -113838,24 +113838,24 @@ │ │ │ │ tsteq r1, ip, lsr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x0111c3fc │ │ │ │ @ instruction: 0x0111c3b0 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq sp, ip, ip, lsl #31 │ │ │ │ + addeq sp, ip, ip, ror lr │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - addeq sp, ip, r4, lsr pc │ │ │ │ - adceq sp, r4, r4, asr r7 │ │ │ │ - umulleq sp, ip, r8, r5 │ │ │ │ - addeq sp, ip, r8, lsr #16 │ │ │ │ + addeq sp, ip, r4, lsr #28 │ │ │ │ + adceq sp, r4, r4, asr #12 │ │ │ │ + addeq sp, ip, r8, lsl #9 │ │ │ │ + addeq sp, ip, r8, lsl r7 │ │ │ │ andeq r0, r0, fp, asr r6 │ │ │ │ - adceq sp, r4, r0, lsr r7 │ │ │ │ - addeq sp, ip, r4, ror r5 │ │ │ │ - addeq sp, ip, r4, lsl #16 │ │ │ │ + adceq sp, r4, r0, lsr #12 │ │ │ │ + addeq sp, ip, r4, ror #8 │ │ │ │ + strdeq sp, [ip], r4 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ecd3c : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2ecd5c │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -113898,15 +113898,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 988658 │ │ │ │ + bl 988548 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2ece34 │ │ │ │ ldr r2, [pc, #92] @ 2ece58 │ │ │ │ ldr r3, [pc, #84] @ 2ece54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113955,15 +113955,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 988570 │ │ │ │ + bl 988460 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2ecf08 │ │ │ │ ldr r2, [pc, #92] @ 2ecf2c │ │ │ │ ldr r3, [pc, #84] @ 2ecf28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -114014,17 +114014,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ecfac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq sp, r4, ip, lsl #9 │ │ │ │ - ldrdeq sp, [ip], r0 │ │ │ │ - addeq sp, ip, r0, ror #10 │ │ │ │ + adceq sp, r4, ip, ror r3 │ │ │ │ + addeq sp, ip, r0, asr #3 │ │ │ │ + addeq sp, ip, r0, asr r4 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002ecfb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114081,17 +114081,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x0111bdd4 │ │ │ │ - umlaleq sp, r4, r4, r3 │ │ │ │ - ldrdeq sp, [ip], r8 │ │ │ │ - addeq sp, ip, r8, ror #8 │ │ │ │ + adceq sp, r4, r4, lsl #5 │ │ │ │ + addeq sp, ip, r8, asr #1 │ │ │ │ + addeq sp, ip, r8, asr r3 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002ed0b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114148,17 +114148,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r1, r8, lsr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x0111bcd0 │ │ │ │ - umlaleq sp, r4, r0, r2 │ │ │ │ - ldrdeq sp, [ip], r4 │ │ │ │ - addeq sp, ip, r4, ror #6 │ │ │ │ + adceq sp, r4, r0, lsl #3 │ │ │ │ + addeq ip, ip, r4, asr #31 │ │ │ │ + addeq sp, ip, r4, asr r2 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -114295,15 +114295,15 @@ │ │ │ │ bne 2ed5b4 │ │ │ │ ldr r1, [pc, #536] @ 2ed5fc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b6ba58 │ │ │ │ + b b6b948 │ │ │ │ ldr r3, [pc, #488] @ 2ed5e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2ed600 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -114389,15 +114389,15 @@ │ │ │ │ bne 2ed5b4 │ │ │ │ ldr r1, [pc, #176] @ 2ed60c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b6ba58 │ │ │ │ + b b6b948 │ │ │ │ ldr r2, [pc, #152] @ 2ed610 │ │ │ │ ldr r3, [pc, #100] @ 2ed5e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114421,27 +114421,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r1, r4, lsr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r4, lsl #24 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq sp, ip, r8, lsl r9 │ │ │ │ + addeq sp, ip, r8, lsl #16 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, asr #20 │ │ │ │ - addeq sp, ip, ip, ror #14 │ │ │ │ - addeq sp, ip, r0, asr #14 │ │ │ │ + addeq sp, ip, ip, asr r6 │ │ │ │ + addeq sp, ip, r0, lsr r6 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ tsteq r1, ip, asr #17 │ │ │ │ - strdeq sp, [ip], r4 │ │ │ │ + addeq sp, ip, r4, ror #9 │ │ │ │ tsteq r1, ip, lsl #17 │ │ │ │ - adceq ip, r4, r8, asr #28 │ │ │ │ - addeq ip, ip, ip, lsl #25 │ │ │ │ - addeq ip, ip, ip, lsl pc │ │ │ │ + adceq ip, r4, r8, lsr sp │ │ │ │ + addeq ip, ip, ip, ror fp │ │ │ │ + addeq ip, ip, ip, lsl #28 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114536,17 +114536,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, asr #13 │ │ │ │ - adceq ip, r4, r8, lsl #25 │ │ │ │ - addeq ip, ip, ip, asr #21 │ │ │ │ - addeq ip, ip, ip, asr sp │ │ │ │ + adceq ip, r4, r8, ror fp │ │ │ │ + @ instruction: 0x008cc9bc │ │ │ │ + addeq ip, ip, ip, asr #24 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002ed7c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114579,17 +114579,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ed860 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrdeq ip, [r4], r8 @ │ │ │ │ - addeq ip, ip, ip, lsl sl │ │ │ │ - addeq ip, ip, ip, lsr #25 │ │ │ │ + adceq ip, r4, r8, asr #21 │ │ │ │ + addeq ip, ip, ip, lsl #18 │ │ │ │ + umulleq ip, ip, ip, fp @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002ed864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114621,15 +114621,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2ed948 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b b6ba58 │ │ │ │ + b b6b948 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ed91c │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ed91c │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -114641,16 +114641,16 @@ │ │ │ │ bl 27d1d4 │ │ │ │ b 2ed8d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 307520 │ │ │ │ b 2ed8c0 │ │ │ │ tsteq r1, r8, lsl #11 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - @ instruction: 0x008cd2b4 │ │ │ │ - addeq sp, ip, r8, ror #4 │ │ │ │ + addeq sp, ip, r4, lsr #3 │ │ │ │ + addeq sp, ip, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2edd90 │ │ │ │ @@ -114813,15 +114813,15 @@ │ │ │ │ bl 2ed864 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2edc4c │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2edc98 │ │ │ │ - bl 99cda8 │ │ │ │ + bl 99cc98 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2edc24 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -114832,17 +114832,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2edc4c │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2e7e9c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2edc4c │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl b4ab78 │ │ │ │ + bl b4aa68 │ │ │ │ mov r0, r4 │ │ │ │ - bl b417c8 │ │ │ │ + bl b416b8 │ │ │ │ ldr r3, [pc, #348] @ 2eddb0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2ed9f4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -114923,28 +114923,28 @@ │ │ │ │ @ instruction: 0x0111b494 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, asr r4 │ │ │ │ tsteq r1, r8, lsl #8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ muleq r0, r0, ip │ │ │ │ - addeq sp, ip, r8, ror r2 │ │ │ │ + addeq sp, ip, r8, ror #2 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - @ instruction: 0x009a16fc │ │ │ │ - ldrdeq ip, [r4], ip @ │ │ │ │ - addeq ip, ip, r0, lsr #10 │ │ │ │ - addeq sp, ip, r8, asr #32 │ │ │ │ + addseq r1, sl, ip, ror #11 │ │ │ │ + adceq ip, r4, ip, asr #11 │ │ │ │ + addeq ip, ip, r0, lsl r4 │ │ │ │ + addeq ip, ip, r8, lsr pc │ │ │ │ andeq r0, r0, fp, lsl #21 │ │ │ │ - @ instruction: 0x00a4c6b8 │ │ │ │ - strdeq ip, [ip], ip @ │ │ │ │ - addeq ip, ip, ip, lsl #15 │ │ │ │ + adceq ip, r4, r8, lsr #11 │ │ │ │ + addeq ip, ip, ip, ror #7 │ │ │ │ + addeq ip, ip, ip, ror r6 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ - umlaleq ip, r4, r4, r6 │ │ │ │ - ldrdeq ip, [ip], r8 │ │ │ │ - addeq ip, ip, r0, lsr #31 │ │ │ │ + adceq ip, r4, r4, lsl #11 │ │ │ │ + addeq ip, ip, r8, asr #7 │ │ │ │ + umulleq ip, ip, r0, lr @ │ │ │ │ andeq r0, r0, r9, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3604] @ 0xe14 │ │ │ │ @@ -115061,15 +115061,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2eaf8c │ │ │ │ ldr r1, [pc, #96] @ 2ee02c │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ mov r0, r8 │ │ │ │ bl 2ed864 │ │ │ │ b 2ede54 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2ee030 │ │ │ │ ldr r1, [pc, #64] @ 2ee034 │ │ │ │ ldr r0, [pc, #64] @ 2ee038 │ │ │ │ @@ -115080,21 +115080,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111aff0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r8, asr #31 │ │ │ │ tsteq r1, r8, lsr #31 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - umulleq ip, ip, r8, ip @ │ │ │ │ + addeq ip, ip, r8, lsl #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq ip, ip, r0, lsl #23 │ │ │ │ - adceq ip, r4, r8, lsl r4 │ │ │ │ - addeq ip, ip, ip, asr r2 │ │ │ │ - addeq ip, ip, ip, ror #9 │ │ │ │ + addeq ip, ip, r0, ror sl │ │ │ │ + adceq ip, r4, r8, lsl #6 │ │ │ │ + addeq ip, ip, ip, asr #2 │ │ │ │ + ldrdeq ip, [ip], ip @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2ee220 │ │ │ │ @@ -115184,15 +115184,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e92dc │ │ │ │ ldr r1, [pc, #132] @ 2ee23c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r2, [pc, #116] @ 2ee240 │ │ │ │ ldr r3, [pc, #84] @ 2ee224 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115212,22 +115212,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r1, r8, lsr #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0111ad94 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - @ instruction: 0x008ccab8 │ │ │ │ + addeq ip, ip, r8, lsr #19 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - umulleq ip, ip, r8, r9 @ │ │ │ │ + addeq ip, ip, r8, lsl #17 │ │ │ │ tsteq r1, r8, lsr ip │ │ │ │ - adceq ip, r4, r4, lsl #4 │ │ │ │ - addeq ip, ip, r8, asr #32 │ │ │ │ - ldrdeq ip, [ip], r8 │ │ │ │ + strdeq ip, [r4], r4 @ │ │ │ │ + addeq fp, ip, r8, lsr pc │ │ │ │ + addeq ip, ip, r8, asr #3 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2ee3e8 │ │ │ │ ldr r2, [pc, #380] @ 2ee3ec │ │ │ │ @@ -115303,43 +115303,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ee408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ee2a8 │ │ │ │ ldr r0, [pc, #56] @ 2ee40c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ee2a8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0111ab98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r8, ror fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r0, lsl fp │ │ │ │ andeq r6, r0, r4, asr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, ip, r0, lsr sl │ │ │ │ - addeq ip, ip, r4, asr sl │ │ │ │ + addeq ip, ip, r0, lsr #18 │ │ │ │ + addeq ip, ip, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2ee5cc │ │ │ │ mov r7, r1 │ │ │ │ @@ -115419,15 +115419,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2e92dc │ │ │ │ ldr r1, [pc, #132] @ 2ee5e8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r2, [pc, #116] @ 2ee5ec │ │ │ │ ldr r3, [pc, #84] @ 2ee5d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115447,22 +115447,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111a9d4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, asr #19 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq ip, ip, r4, ror #13 │ │ │ │ + ldrdeq ip, [ip], r4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq ip, ip, ip, ror #11 │ │ │ │ + ldrdeq ip, [ip], ip @ │ │ │ │ tsteq r1, ip, lsl #17 │ │ │ │ - adceq fp, r4, r8, asr lr │ │ │ │ - umulleq fp, ip, ip, ip │ │ │ │ - addeq fp, ip, ip, lsr #30 │ │ │ │ + adceq fp, r4, r8, asr #26 │ │ │ │ + addeq fp, ip, ip, lsl #23 │ │ │ │ + addeq fp, ip, ip, lsl lr │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2ee97c │ │ │ │ @@ -115560,15 +115560,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e92dc │ │ │ │ ldr r1, [pc, #516] @ 2ee99c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r2, [pc, #500] @ 2ee9a0 │ │ │ │ ldr r3, [pc, #464] @ 2ee980 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115600,23 +115600,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2ee9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ee790 │ │ │ │ ldr r3, [pc, #324] @ 2ee9b4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee670 │ │ │ │ ldr r3, [pc, #292] @ 2ee9a8 │ │ │ │ @@ -115633,40 +115633,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2ee9b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ee670 │ │ │ │ ldr r0, [pc, #192] @ 2ee9bc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ee670 │ │ │ │ ldr r0, [pc, #164] @ 2ee9c0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ee790 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2ee9c4 │ │ │ │ ldr r1, [pc, #136] @ 2ee9c8 │ │ │ │ ldr r0, [pc, #136] @ 2ee9cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2ee9d0 │ │ │ │ @@ -115686,32 +115686,32 @@ │ │ │ │ tsteq r1, r4, ror #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x0111a7b0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq ip, ip, r8, asr #9 │ │ │ │ @ instruction: 0x008cc3b8 │ │ │ │ + addeq ip, ip, r8, lsr #5 │ │ │ │ tsteq r1, r8, asr r6 │ │ │ │ andeq r6, r0, r4, asr #29 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008cc6b8 │ │ │ │ + addeq ip, ip, r8, lsr #11 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq ip, ip, r4, ror r5 │ │ │ │ - addeq ip, ip, r4, asr #11 │ │ │ │ - addeq ip, ip, r0, asr r6 │ │ │ │ - adceq fp, r4, ip, asr #21 │ │ │ │ - addeq fp, ip, r0, lsl r9 │ │ │ │ - addeq fp, ip, r0, lsr #23 │ │ │ │ + addeq ip, ip, r4, ror #8 │ │ │ │ + @ instruction: 0x008cc4b4 │ │ │ │ + addeq ip, ip, r0, asr #10 │ │ │ │ + @ instruction: 0x00a4b9bc │ │ │ │ + addeq fp, ip, r0, lsl #16 │ │ │ │ + umulleq fp, ip, r0, sl │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ - adceq fp, r4, r8, lsr #21 │ │ │ │ - addeq fp, ip, ip, ror #17 │ │ │ │ - addeq fp, ip, ip, ror fp │ │ │ │ + umlaleq fp, r4, r8, r9 │ │ │ │ + ldrdeq fp, [ip], ip │ │ │ │ + addeq fp, ip, ip, ror #20 │ │ │ │ andeq r0, r0, r3, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2eee48 │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -115791,15 +115791,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e92dc │ │ │ │ ldr r1, [pc, #820] @ 2eee68 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r2, [pc, #804] @ 2eee6c │ │ │ │ ldr r3, [pc, #768] @ 2eee4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115882,15 +115882,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e92dc │ │ │ │ ldr r1, [pc, #472] @ 2eee78 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r2, [pc, #456] @ 2eee7c │ │ │ │ ldr r3, [pc, #404] @ 2eee4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115915,22 +115915,22 @@ │ │ │ │ beq 2eedd0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2eee8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2eebc8 │ │ │ │ ldr r3, [pc, #312] @ 2eee90 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eea60 │ │ │ │ ldr r3, [pc, #280] @ 2eee84 │ │ │ │ @@ -115947,34 +115947,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2eee94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2eea60 │ │ │ │ ldr r0, [pc, #192] @ 2eee98 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2eebc8 │ │ │ │ ldr r0, [pc, #172] @ 2eee9c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2eea60 │ │ │ │ ldr r3, [pc, #152] @ 2eeea0 │ │ │ │ ldr r1, [pc, #152] @ 2eeea4 │ │ │ │ ldr r0, [pc, #152] @ 2eeea8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2eeeac │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -115993,36 +115993,36 @@ │ │ │ │ tsteq r1, r0, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x0111a3d0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - ldrdeq ip, [ip], r4 │ │ │ │ - addeq ip, ip, ip, lsl r0 │ │ │ │ + addeq fp, ip, r4, asr #31 │ │ │ │ + addeq fp, ip, ip, lsl #30 │ │ │ │ @ instruction: 0x0111a2bc │ │ │ │ tsteq r1, r8, lsl #5 │ │ │ │ - addeq fp, ip, ip, ror #30 │ │ │ │ - @ instruction: 0x008cbeb0 │ │ │ │ + addeq fp, ip, ip, asr lr │ │ │ │ + addeq fp, ip, r0, lsr #27 │ │ │ │ tsteq r1, r0, asr r1 │ │ │ │ andeq r5, r0, r4, lsl #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, ip, r4, lsl r3 │ │ │ │ + addeq ip, ip, r4, lsl #4 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - addeq ip, ip, r0, lsl #4 │ │ │ │ - ldrdeq ip, [ip], r4 │ │ │ │ - addeq ip, ip, r4, lsr #4 │ │ │ │ - adceq fp, r4, r0, lsl #12 │ │ │ │ - addeq fp, ip, r4, asr #8 │ │ │ │ - ldrdeq fp, [ip], r4 │ │ │ │ + strdeq ip, [ip], r0 │ │ │ │ + addeq ip, ip, r4, asr #3 │ │ │ │ + addeq ip, ip, r4, lsl r1 │ │ │ │ + strdeq fp, [r4], r0 @ │ │ │ │ + addeq fp, ip, r4, lsr r3 │ │ │ │ + addeq fp, ip, r4, asr #11 │ │ │ │ andeq r0, r0, r3, asr #9 │ │ │ │ - ldrdeq fp, [r4], ip @ │ │ │ │ - addeq fp, ip, r0, lsr #8 │ │ │ │ - @ instruction: 0x008cb6b0 │ │ │ │ + adceq fp, r4, ip, asr #9 │ │ │ │ + addeq fp, ip, r0, lsl r3 │ │ │ │ + addeq fp, ip, r0, lsr #11 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2ef344 │ │ │ │ ldr r2, [pc, #1132] @ 2ef348 │ │ │ │ @@ -116235,15 +116235,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e92dc │ │ │ │ ldr r1, [pc, #324] @ 2ef368 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r2, [pc, #308] @ 2ef36c │ │ │ │ ldr r3, [pc, #268] @ 2ef348 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116275,33 +116275,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2ef37c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2eef18 │ │ │ │ ldr r0, [pc, #128] @ 2ef380 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2eef18 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2ef384 │ │ │ │ ldr r1, [pc, #92] @ 2ef388 │ │ │ │ ldr r0, [pc, #92] @ 2ef38c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2ef390 │ │ │ │ @@ -116310,28 +116310,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, ip, lsl #30 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq fp, ip, r0, lsr #24 │ │ │ │ + addeq fp, ip, r0, lsl fp │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - addeq fp, ip, ip, lsr #18 │ │ │ │ + addeq fp, ip, ip, lsl r8 │ │ │ │ tsteq r1, ip, asr #23 │ │ │ │ andeq r6, r0, r4, lsr r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, ip, r8, lsl #28 │ │ │ │ - addeq fp, ip, ip, asr lr │ │ │ │ - adceq fp, r4, r0, ror #1 │ │ │ │ - addeq sl, ip, r4, lsr #30 │ │ │ │ - @ instruction: 0x008cb1b4 │ │ │ │ + strdeq fp, [ip], r8 │ │ │ │ + addeq fp, ip, ip, asr #26 │ │ │ │ + ldrdeq sl, [r4], r0 @ │ │ │ │ + addeq sl, ip, r4, lsl lr │ │ │ │ + addeq fp, ip, r4, lsr #1 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -116439,15 +116439,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2eaf8c │ │ │ │ ldr r1, [pc, #540] @ 2ef770 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r2, [pc, #524] @ 2ef774 │ │ │ │ ldr r3, [pc, #488] @ 2ef754 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116500,24 +116500,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2ef788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ef45c │ │ │ │ ldr r2, [pc, #264] @ 2ef78c │ │ │ │ ldr r3, [pc, #204] @ 2ef754 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116534,15 +116534,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2ef790 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ef45c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2ef794 │ │ │ │ ldr r1, [pc, #168] @ 2ef798 │ │ │ │ ldr r0, [pc, #168] @ 2ef79c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2ef7a0 │ │ │ │ @@ -116569,36 +116569,36 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, ip, lsr #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - ldrdeq fp, [ip], ip │ │ │ │ + addeq fp, ip, ip, asr #11 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq fp, [ip], ip │ │ │ │ + addeq fp, ip, ip, ror #9 │ │ │ │ @ instruction: 0x0111989c │ │ │ │ tsteq r1, r8, ror #16 │ │ │ │ andeq r5, r0, r4, asr #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq fp, ip, r0, fp │ │ │ │ + addeq fp, ip, r0, lsl #21 │ │ │ │ tsteq r1, r0, lsl #15 │ │ │ │ - umulleq fp, ip, r4, fp │ │ │ │ - adceq sl, r4, ip, lsl sp │ │ │ │ - addeq sl, ip, r0, ror #22 │ │ │ │ - addeq fp, ip, r8, lsl #13 │ │ │ │ + addeq fp, ip, r4, lsl #21 │ │ │ │ + adceq sl, r4, ip, lsl #24 │ │ │ │ + addeq sl, ip, r0, asr sl │ │ │ │ + addeq fp, ip, r8, ror r5 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ - strdeq sl, [r4], r8 @ │ │ │ │ - addeq sl, ip, r0, asr #22 │ │ │ │ - addeq fp, ip, ip, lsr #21 │ │ │ │ - ldrdeq sl, [r4], r4 @ │ │ │ │ - addeq sl, ip, r8, lsl fp │ │ │ │ - addeq sl, ip, r8, lsr #27 │ │ │ │ + adceq sl, r4, r8, ror #23 │ │ │ │ + addeq sl, ip, r0, lsr sl │ │ │ │ + umulleq fp, ip, ip, r9 │ │ │ │ + adceq sl, r4, r4, asr #23 │ │ │ │ + addeq sl, ip, r8, lsl #20 │ │ │ │ + umulleq sl, ip, r8, ip │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #4076] @ 2f07c8 │ │ │ │ @@ -116647,15 +116647,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2efd64 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2f0a44 │ │ │ │ ldr r0, [pc, #3900] @ 2f07d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 2f0028 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2f0a3c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0530 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -116689,15 +116689,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2f0d70 │ │ │ │ ldr r0, [pc, #3736] @ 2f07dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 2efd64 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2f04cc │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -116778,26 +116778,26 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldrb r1, [r6, #16] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl bb26e0 │ │ │ │ + bl bb25d0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ lsl r9, r9, #16 │ │ │ │ lsr r9, r9, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ - bl bb26e0 │ │ │ │ + bl bb25d0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ lsl r3, r5, r3 │ │ │ │ moveq r5, #255 @ 0xff │ │ │ │ cmp r9, #0 │ │ │ │ moveq lr, r9 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -117106,15 +117106,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2eaf8c │ │ │ │ ldr r1, [pc, #2132] @ 2f0814 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed864 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2efcc0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2efffc │ │ │ │ @@ -117431,15 +117431,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2effd4 │ │ │ │ mov r0, #8 │ │ │ │ b 2efd84 │ │ │ │ ldr r0, [pc, #856] @ 2f0834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2efd64 │ │ │ │ b 2f0034 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -117621,75 +117621,75 @@ │ │ │ │ ldr r8, [pc, #76] @ 2f080c │ │ │ │ ldr r6, [pc, #68] @ 2f0808 │ │ │ │ add r9, sp, #112 @ 0x70 │ │ │ │ b 2f08d4 │ │ │ │ tsteq r1, r8, lsr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, lsl r6 │ │ │ │ - @ instruction: 0x00a4aab6 │ │ │ │ - addeq fp, ip, r4, lsr #22 │ │ │ │ - strdeq fp, [ip], r0 │ │ │ │ + adceq sl, r4, r6, lsr #19 │ │ │ │ + addeq fp, ip, r4, lsl sl │ │ │ │ + addeq fp, ip, r0, ror #21 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb774 │ │ │ │ - adceq sl, r4, r4, lsr #12 │ │ │ │ - adceq sl, r4, r0, ror #13 │ │ │ │ + adceq sl, r4, r4, lsl r5 │ │ │ │ + ldrdeq sl, [r4], r0 @ │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ tsteq r1, r8, ror r0 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - umulleq sl, ip, ip, ip │ │ │ │ + addeq sl, ip, ip, lsl #23 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - umulleq sl, ip, r4, fp │ │ │ │ + addeq sl, ip, r4, lsl #21 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ tsteq r2, r8, lsr r5 │ │ │ │ - ldrdeq sl, [ip], r8 │ │ │ │ + addeq sl, ip, r8, asr #13 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - ldrdeq sl, [ip], r0 │ │ │ │ + addeq sl, ip, r0, asr #11 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - @ instruction: 0x008caebc │ │ │ │ + addeq sl, ip, ip, lsr #27 │ │ │ │ andeq r4, r0, r4, lsr #11 │ │ │ │ @ instruction: 0xffff91f8 │ │ │ │ - addeq sl, ip, ip, ror r4 │ │ │ │ - addeq sl, ip, r8, ror #2 │ │ │ │ - addeq sl, ip, r4, lsr #18 │ │ │ │ - ldrdeq sl, [ip], r8 │ │ │ │ - addeq sl, ip, r8, asr #16 │ │ │ │ - ldrdeq sl, [ip], r0 │ │ │ │ + addeq sl, ip, ip, ror #6 │ │ │ │ + addeq sl, ip, r8, asr r0 │ │ │ │ + addeq sl, ip, r4, lsl r8 │ │ │ │ + addeq sl, ip, r8, asr #15 │ │ │ │ + addeq sl, ip, r8, lsr r7 │ │ │ │ + addeq sl, ip, r0, asr #17 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ - adceq r9, r4, r8, lsr r8 │ │ │ │ + adceq r9, r4, r8, lsr #14 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - addeq sl, ip, r4, lsl #19 │ │ │ │ + addeq sl, ip, r4, ror r8 │ │ │ │ andeq r5, r0, r4, asr #26 │ │ │ │ - umulleq sl, ip, r0, r9 │ │ │ │ + addeq sl, ip, r0, lsl #17 │ │ │ │ @ instruction: 0xffffdc64 │ │ │ │ @ instruction: 0xffff6cbc │ │ │ │ @ instruction: 0xffffd860 │ │ │ │ - addeq sl, ip, r8, lsl #15 │ │ │ │ + addeq sl, ip, r8, ror r6 │ │ │ │ andeq r5, r0, r8, lsl #28 │ │ │ │ - umulleq sl, ip, r4, r5 │ │ │ │ + addeq sl, ip, r4, lsl #9 │ │ │ │ andeq r2, r0, r4, ror r5 │ │ │ │ - @ instruction: 0x008ca5bc │ │ │ │ + addeq sl, ip, ip, lsr #9 │ │ │ │ @ instruction: 0x000057b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, ip, r0, lsl r6 │ │ │ │ - strdeq sl, [ip], r0 │ │ │ │ + addeq sl, ip, r0, lsl #10 │ │ │ │ + addeq sl, ip, r0, ror #13 │ │ │ │ + addeq sl, ip, ip, lsl #7 │ │ │ │ + umulleq sl, ip, r0, r5 │ │ │ │ + ldrdeq sl, [ip], ip │ │ │ │ umulleq sl, ip, ip, r4 │ │ │ │ - addeq sl, ip, r0, lsr #13 │ │ │ │ - addeq sl, ip, ip, ror #9 │ │ │ │ - addeq sl, ip, ip, lsr #11 │ │ │ │ - adceq r9, r4, r0, ror #7 │ │ │ │ - addeq r9, ip, r4, lsr #4 │ │ │ │ - @ instruction: 0x008c94b4 │ │ │ │ + ldrdeq r9, [r4], r0 @ │ │ │ │ + addeq r9, ip, r4, lsl r1 │ │ │ │ + addeq r9, ip, r4, lsr #7 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ ldr fp, [r4] │ │ │ │ ldr sl, [r4, #4] │ │ │ │ ldrb r2, [r5, #640] @ 0x280 │ │ │ │ ldrb r3, [r5, #644] @ 0x284 │ │ │ │ cmp sl, r6 │ │ │ │ cmpeq fp, r8 │ │ │ │ @@ -117756,32 +117756,32 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2f08cc │ │ │ │ ldr r1, [pc, #-420] @ 2f0844 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ b 2efb98 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eeec0 │ │ │ │ b 2efd64 │ │ │ │ mov r0, #4 │ │ │ │ b 2efd84 │ │ │ │ ldr r0, [pc, #-464] @ 2f0848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2efd64 │ │ │ │ b 2f0034 │ │ │ │ ldr r0, [pc, #-488] @ 2f084c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 2f0028 │ │ │ │ mov r0, #2 │ │ │ │ b 2efd84 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2f0d68 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -117789,24 +117789,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee410 │ │ │ │ b 2efd64 │ │ │ │ ldr r0, [pc, #-544] @ 2f0850 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2efd64 │ │ │ │ b 2f0034 │ │ │ │ ldr r0, [pc, #-576] @ 2f0854 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2efd64 │ │ │ │ b 2f0034 │ │ │ │ mov r0, sl │ │ │ │ b 2efb2c │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -117825,15 +117825,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2d907c │ │ │ │ ldr r3, [pc, #-672] @ 2f0858 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #-684] @ 2f0864 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2f0dcc │ │ │ │ mov r3, r7 │ │ │ │ @@ -117912,25 +117912,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1052] @ 2f086c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2efd64 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2f0b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2f0b9c │ │ │ │ @@ -117962,26 +117962,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1248] @ 2f0874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f00cc │ │ │ │ mov r0, #3 │ │ │ │ bl 678d84 │ │ │ │ b 2efd64 │ │ │ │ bl 6794f0 │ │ │ │ b 2efd64 │ │ │ │ ldr r2, [pc, #-1280] @ 2f0878 │ │ │ │ @@ -118001,15 +118001,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 656f1c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2efd64 │ │ │ │ ldr r0, [pc, #-1344] @ 2f0884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 2efd64 │ │ │ │ ldr r3, [pc, #-1356] @ 2f0888 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0b20 │ │ │ │ ldr r3, [pc, #-1356] @ 2f089c │ │ │ │ @@ -118027,25 +118027,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1480] @ 2f088c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f0b20 │ │ │ │ ldr r3, [pc, #-1492] @ 2f0890 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ef91c │ │ │ │ ldr r3, [pc, #-1500] @ 2f089c │ │ │ │ @@ -118062,22 +118062,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1600] @ 2f0894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ef920 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1616] @ 2f0898 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0b4c │ │ │ │ @@ -118095,70 +118095,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1716] @ 2f08a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f0b4c │ │ │ │ ldr r0, [pc, #-1728] @ 2f08a8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f00cc │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-1764] @ 2f08ac │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f0b20 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl bb26e0 │ │ │ │ + bl bb25d0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ lsl lr, r9, r3 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ b 2efb18 │ │ │ │ ldr r0, [pc, #-1828] @ 2f08b0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2efd64 │ │ │ │ ldr r0, [pc, #-1860] @ 2f08b4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2ef91c │ │ │ │ ldr r0, [pc, #-1880] @ 2f08b8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f0b4c │ │ │ │ ldr r3, [pc, #-1900] @ 2f08bc │ │ │ │ ldr r1, [pc, #-1900] @ 2f08c0 │ │ │ │ ldr r0, [pc, #-1900] @ 2f08c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1904] @ 2f08c8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -118279,18 +118279,18 @@ │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r1, r4, lsl #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, ip, lsl #26 │ │ │ │ tsteq r1, r8, asr #25 │ │ │ │ - adceq r9, r4, r4, asr #4 │ │ │ │ - adceq r9, r4, r0, lsr #4 │ │ │ │ - addeq r9, ip, r4, rrx │ │ │ │ - strdeq r9, [ip], r4 │ │ │ │ + adceq r9, r4, r4, lsr r1 │ │ │ │ + adceq r9, r4, r0, lsl r1 │ │ │ │ + addeq r8, ip, r4, asr pc │ │ │ │ + addeq r9, ip, r4, ror #3 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1640] @ 2f18b0 │ │ │ │ ldr r3, [pc, #1640] @ 2f18b4 │ │ │ │ @@ -118329,15 +118329,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r4, [r4, #944] @ 0x3b0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f12b4 │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -118370,15 +118370,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r4, [r4, #944] @ 0x3b0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f1338 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -118482,15 +118482,15 @@ │ │ │ │ bl 2eaf8c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9924 │ │ │ │ ldr r1, [pc, #932] @ 2f18e4 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed864 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1574 │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -118632,23 +118632,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2f1900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1408 │ │ │ │ ldr r3, [pc, #308] @ 2f1904 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1670 │ │ │ │ ldr r3, [pc, #276] @ 2f18f8 │ │ │ │ @@ -118664,78 +118664,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2f1908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1670 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2f190c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1408 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2f1910 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1670 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2f1914 │ │ │ │ ldr r1, [pc, #128] @ 2f1918 │ │ │ │ ldr r0, [pc, #128] @ 2f191c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2f1920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x01117bbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, lsr #23 │ │ │ │ - @ instruction: 0x008c98b0 │ │ │ │ + addeq r9, ip, r0, lsr #15 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r9, ip, ip, lsl r8 │ │ │ │ + addeq r9, ip, ip, lsl #14 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff9f04 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff8468 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq r9, [ip], r8 │ │ │ │ + addeq r9, ip, r8, ror #11 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - addeq r9, ip, r0, lsl r6 │ │ │ │ + addeq r9, ip, r0, lsl #10 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ tsteq r1, ip, asr r7 │ │ │ │ muleq r0, r8, fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, ip, r8, lsr #1 │ │ │ │ + umulleq r9, ip, r8, pc @ │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - addeq r9, ip, r4, lsl #31 │ │ │ │ - addeq sl, ip, r4, rrx │ │ │ │ - addeq r9, ip, r0, lsr #31 │ │ │ │ - adceq r8, r4, r4, ror fp │ │ │ │ - @ instruction: 0x008c89b8 │ │ │ │ - addeq r8, ip, r8, asr #24 │ │ │ │ + addeq r9, ip, r4, ror lr │ │ │ │ + addeq r9, ip, r4, asr pc │ │ │ │ + umulleq r9, ip, r0, lr │ │ │ │ + adceq r8, r4, r4, ror #20 │ │ │ │ + addeq r8, ip, r8, lsr #17 │ │ │ │ + addeq r8, ip, r8, lsr fp │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2f2018 │ │ │ │ ldr r3, [pc, #1756] @ 2f201c │ │ │ │ @@ -118811,22 +118811,22 @@ │ │ │ │ bne 2f1a04 │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 994794 │ │ │ │ + bl 994684 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2f1b70 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 994fa0 │ │ │ │ + bl 994e90 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f1c50 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 27e950 │ │ │ │ @@ -118844,15 +118844,15 @@ │ │ │ │ bl 2ed864 │ │ │ │ ldr r3, [pc, #1352] @ 2f2028 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 994fe8 │ │ │ │ + bl 994ed8 │ │ │ │ ldr r2, [pc, #1328] @ 2f202c │ │ │ │ ldr r3, [pc, #1308] @ 2f201c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118867,34 +118867,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f1d78 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f105c │ │ │ │ mov r0, r9 │ │ │ │ - bl 994fe8 │ │ │ │ + bl 994ed8 │ │ │ │ b 2f1af4 │ │ │ │ ldr r3, [pc, #1224] @ 2f2024 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f1cf8 │ │ │ │ mov r9, #0 │ │ │ │ b 2f1b40 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl b735a8 │ │ │ │ + bl b73498 │ │ │ │ ldr r3, [pc, #1184] @ 2f2024 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2f1e10 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ b 2f1b68 │ │ │ │ ldr r3, [pc, #1148] @ 2f2024 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2f1b68 │ │ │ │ ldr r3, [pc, #1140] @ 2f2030 │ │ │ │ @@ -118916,40 +118916,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr ip, [pc, #1056] @ 2f203c │ │ │ │ ldr r3, [pc, #1056] @ 2f2040 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2f2044 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1b68 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b735a8 │ │ │ │ + bl b73498 │ │ │ │ ldr r3, [pc, #964] @ 2f2024 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2f1ea0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ b 2f1b40 │ │ │ │ ldr r3, [pc, #964] @ 2f2048 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1ac4 │ │ │ │ ldr r3, [pc, #924] @ 2f2034 │ │ │ │ @@ -118965,22 +118965,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2f204c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1ac4 │ │ │ │ ldr r3, [pc, #816] @ 2f2030 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1b68 │ │ │ │ ldr r3, [pc, #800] @ 2f2034 │ │ │ │ @@ -118997,15 +118997,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr ip, [pc, #752] @ 2f2050 │ │ │ │ ldr r3, [pc, #752] @ 2f2054 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2f2058 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -119028,29 +119028,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #640] @ 2f205c │ │ │ │ ldr r2, [pc, #640] @ 2f2060 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2f2064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1b40 │ │ │ │ ldr r3, [pc, #536] @ 2f2030 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1b94 │ │ │ │ ldr r3, [pc, #520] @ 2f2034 │ │ │ │ @@ -119066,27 +119066,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #500] @ 2f2068 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2f206c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1b94 │ │ │ │ ldr r3, [pc, #392] @ 2f2030 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1c70 │ │ │ │ ldr r3, [pc, #376] @ 2f2034 │ │ │ │ @@ -119102,124 +119102,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #364] @ 2f2070 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2f2074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1c70 │ │ │ │ ldr r0, [pc, #320] @ 2f2078 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1ac4 │ │ │ │ ldr r1, [pc, #300] @ 2f207c │ │ │ │ ldr r3, [pc, #300] @ 2f2080 │ │ │ │ ldr r0, [pc, #300] @ 2f2084 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1b40 │ │ │ │ ldr r0, [pc, #268] @ 2f2088 │ │ │ │ ldr r3, [pc, #268] @ 2f208c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2f2090 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1b68 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2f2094 │ │ │ │ ldr r0, [pc, #232] @ 2f2098 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1c70 │ │ │ │ ldr r0, [pc, #208] @ 2f209c │ │ │ │ ldr r3, [pc, #208] @ 2f20a0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2f20a4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1b68 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2f20a8 │ │ │ │ ldr r0, [pc, #172] @ 2f20ac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f1b94 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r8, asr #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, ip, ror #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffbe64 │ │ │ │ tsteq r1, r8, lsl #6 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq ip, r9, r4, asr r5 │ │ │ │ - addeq r9, ip, r4, asr #26 │ │ │ │ - ldrdeq r9, [ip], ip │ │ │ │ + addseq ip, r9, r4, asr #8 │ │ │ │ + addeq r9, ip, r4, lsr ip │ │ │ │ + addeq r9, ip, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - addeq r9, ip, ip, asr #26 │ │ │ │ - addseq ip, r9, r0, lsl r4 │ │ │ │ - addeq r9, ip, r4, ror #24 │ │ │ │ - umulleq r9, ip, r8, fp │ │ │ │ - umullseq ip, r9, r4, r3 │ │ │ │ - addeq r9, ip, r8, lsr ip │ │ │ │ - addeq r9, ip, r4, lsl #22 │ │ │ │ - addeq r9, ip, r8, ror #22 │ │ │ │ - addeq r9, ip, r4, ror sl │ │ │ │ - strdeq r9, [ip], r0 │ │ │ │ - addeq r9, ip, r4, ror #19 │ │ │ │ - addeq r9, ip, r4, asr #22 │ │ │ │ - addseq ip, r9, ip, lsl r2 │ │ │ │ - @ instruction: 0x008c9abc │ │ │ │ - addeq r9, ip, r4, lsl sl │ │ │ │ - @ instruction: 0x0099c1f4 │ │ │ │ - addeq r9, ip, r0, asr #20 │ │ │ │ - addeq r9, ip, r4, ror #19 │ │ │ │ - addeq r9, ip, r8, asr #20 │ │ │ │ - addeq r9, ip, r4, asr #19 │ │ │ │ - addseq ip, r9, r4, lsr #3 │ │ │ │ - addeq r9, ip, ip, lsl #19 │ │ │ │ - umulleq r9, ip, r4, r9 │ │ │ │ + addeq r9, ip, ip, lsr ip │ │ │ │ + addseq ip, r9, r0, lsl #6 │ │ │ │ + addeq r9, ip, r4, asr fp │ │ │ │ + addeq r9, ip, r8, lsl #21 │ │ │ │ + addseq ip, r9, r4, lsl #5 │ │ │ │ + addeq r9, ip, r8, lsr #22 │ │ │ │ + strdeq r9, [ip], r4 │ │ │ │ + addeq r9, ip, r8, asr sl │ │ │ │ + addeq r9, ip, r4, ror #18 │ │ │ │ addeq r9, ip, r0, ror #19 │ │ │ │ - addeq r9, ip, r0, ror r9 │ │ │ │ + ldrdeq r9, [ip], r4 │ │ │ │ + addeq r9, ip, r4, lsr sl │ │ │ │ + addseq ip, r9, ip, lsl #2 │ │ │ │ + addeq r9, ip, ip, lsr #19 │ │ │ │ + addeq r9, ip, r4, lsl #18 │ │ │ │ + addseq ip, r9, r4, ror #1 │ │ │ │ + addeq r9, ip, r0, lsr r9 │ │ │ │ + ldrdeq r9, [ip], r4 │ │ │ │ + addeq r9, ip, r8, lsr r9 │ │ │ │ + @ instruction: 0x008c98b4 │ │ │ │ + umullseq ip, r9, r4, r0 │ │ │ │ + addeq r9, ip, ip, ror r8 │ │ │ │ + addeq r9, ip, r4, lsl #17 │ │ │ │ + ldrdeq r9, [ip], r0 │ │ │ │ + addeq r9, ip, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #1124] @ 2f2530 │ │ │ │ mov r8, r3 │ │ │ │ @@ -119254,97 +119254,97 @@ │ │ │ │ bl 27cb68 │ │ │ │ add r3, pc, #992 @ 0x3e0 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 930e84 │ │ │ │ + bl 930d74 │ │ │ │ ldr r3, [pc, #992] @ 2f2544 │ │ │ │ ldr r2, [pc, #992] @ 2f2548 │ │ │ │ ldr r1, [pc, #992] @ 2f254c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 930e84 │ │ │ │ + bl 930d74 │ │ │ │ ldr r1, [pc, #952] @ 2f2550 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr r1, [pc, #932] @ 2f2554 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr r1, [pc, #916] @ 2f2558 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #896] @ 2f255c │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #876] @ 2f2560 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #856] @ 2f2564 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #836] @ 2f2568 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #816] @ 2f256c │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr r1, [pc, #800] @ 2f2570 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ ldr r1, [pc, #780] @ 2f2574 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ ldr r1, [pc, #760] @ 2f2578 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ ldr r1, [pc, #740] @ 2f257c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2f25dc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ str r3, [r4, #476] @ 0x1dc │ │ │ │ @@ -119361,15 +119361,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2d5434 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 988740 │ │ │ │ + bl 988630 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f26a8 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2f268c │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -119382,55 +119382,55 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 9889b8 │ │ │ │ + bl 9888a8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 27cb68 │ │ │ │ mov r1, fp │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 980fe8 │ │ │ │ + bl 980ed8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f23a0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ bl 2e7a50 │ │ │ │ mov r0, r6 │ │ │ │ - bl b26230 │ │ │ │ + bl b26120 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f23d0 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl b41824 │ │ │ │ + bl b41714 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f23fc │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2e7e9c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f23fc │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl b4a964 │ │ │ │ + bl b4a854 │ │ │ │ mov r0, r6 │ │ │ │ - bl b417c8 │ │ │ │ + bl b416b8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e7498 │ │ │ │ ldr r2, [pc, #372] @ 2f2584 │ │ │ │ mvn r3, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -119438,22 +119438,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r8, [r4, #676] @ 0x2a4 │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ ldr r2, [pc, #324] @ 2f2588 │ │ │ │ ldr r0, [pc, #324] @ 2f258c │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r6, r5, #102400 @ 0x19000 │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r6, #948] @ 0x3b4 │ │ │ │ str r8, [r6, #944] @ 0x3b0 │ │ │ │ @@ -119505,51 +119505,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, lsr sp │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ tsteq r1, r4, lsl #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - adceq r8, r4, r4, lsr #5 │ │ │ │ - addeq r4, ip, r0, lsr fp │ │ │ │ - addeq r4, ip, r4, asr #22 │ │ │ │ - addeq r9, ip, r0, lsr #19 │ │ │ │ - umulleq r9, ip, r8, r9 │ │ │ │ - umulleq r9, ip, r4, r9 │ │ │ │ - umulleq r9, ip, r0, r9 │ │ │ │ - addeq r9, ip, r8, lsl #19 │ │ │ │ - addeq r9, ip, r4, lsl #19 │ │ │ │ - addeq r9, ip, r4, lsl #19 │ │ │ │ - addeq r9, ip, r0, lsl #19 │ │ │ │ - addeq r9, ip, r0, lsl #19 │ │ │ │ - addeq r9, ip, r4, ror r9 │ │ │ │ - addeq r9, ip, r8, ror #18 │ │ │ │ - addeq r9, ip, r0, ror #18 │ │ │ │ + umlaleq r8, r4, r4, r1 │ │ │ │ + addeq r4, ip, r0, lsr #20 │ │ │ │ + addeq r4, ip, r4, lsr sl │ │ │ │ + umulleq r9, ip, r0, r8 │ │ │ │ + addeq r9, ip, r8, lsl #17 │ │ │ │ + addeq r9, ip, r4, lsl #17 │ │ │ │ + addeq r9, ip, r0, lsl #17 │ │ │ │ + addeq r9, ip, r8, ror r8 │ │ │ │ + addeq r9, ip, r4, ror r8 │ │ │ │ + addeq r9, ip, r4, ror r8 │ │ │ │ + addeq r9, ip, r0, ror r8 │ │ │ │ + addeq r9, ip, r0, ror r8 │ │ │ │ + addeq r9, ip, r4, ror #16 │ │ │ │ + addeq r9, ip, r8, asr r8 │ │ │ │ + addeq r9, ip, r0, asr r8 │ │ │ │ andeq r6, r0, r0, lsr #31 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - addeq r9, ip, r4, asr #15 │ │ │ │ + @ instruction: 0x008c96b4 │ │ │ │ @ instruction: 0xffff63a0 │ │ │ │ tsteq r1, r8, lsl r9 │ │ │ │ @ instruction: 0x00002ebc │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r9, ip, ip, asr #11 │ │ │ │ + @ instruction: 0x008c94bc │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ @ instruction: 0xffffb774 │ │ │ │ @ instruction: 0xffffa318 │ │ │ │ tsteq r1, ip, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r6, r0, r4, lsl r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, ip, ip, asr r3 │ │ │ │ - addeq r9, ip, ip, lsl #7 │ │ │ │ - adceq r7, r4, r8, ror ip │ │ │ │ - @ instruction: 0x008c7abc │ │ │ │ - addeq r7, ip, ip, asr #26 │ │ │ │ + addeq r9, ip, ip, asr #4 │ │ │ │ + addeq r9, ip, ip, ror r2 │ │ │ │ + adceq r7, r4, r8, ror #22 │ │ │ │ + addeq r7, ip, ip, lsr #19 │ │ │ │ + addeq r7, ip, ip, lsr ip │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ cmp r8, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2f22b0 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -119558,15 +119558,15 @@ │ │ │ │ b 2f22b8 │ │ │ │ ldr r2, [pc, #-116] @ 2f2594 │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9889b8 │ │ │ │ + bl 9888a8 │ │ │ │ b 2f235c │ │ │ │ ldr r1, [pc, #-144] @ 2f2598 │ │ │ │ ldr r3, [pc, #-144] @ 2f259c │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2f2788 │ │ │ │ @@ -119592,15 +119592,15 @@ │ │ │ │ bl 2dcb58 │ │ │ │ b 2f2498 │ │ │ │ ldr r2, [pc, #-232] @ 2f25ac │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9889b8 │ │ │ │ + bl 9888a8 │ │ │ │ b 2f235c │ │ │ │ bl 27d1d4 │ │ │ │ b 2f2314 │ │ │ │ ldr r2, [pc, #-264] @ 2f25b0 │ │ │ │ ldr r3, [pc, #-264] @ 2f25b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -119634,28 +119634,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-416] @ 2f25c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f2124 │ │ │ │ ldr r0, [pc, #-428] @ 2f25c8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f2120 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-452] @ 2f25cc │ │ │ │ ldr r1, [pc, #-452] @ 2f25d0 │ │ │ │ ldr r0, [pc, #-452] @ 2f25d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-456] @ 2f25d8 │ │ │ │ @@ -119679,53 +119679,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2f286c │ │ │ │ ldr r1, [pc, #108] @ 2f2884 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98812c │ │ │ │ + bl 98801c │ │ │ │ ldr ip, [pc, #100] @ 2f2888 │ │ │ │ ldr r2, [pc, #100] @ 2f288c │ │ │ │ ldr r1, [pc, #100] @ 2f2890 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ - bl 988eec │ │ │ │ + bl 988ddc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2f20b0 │ │ │ │ ldr r1, [pc, #32] @ 2f2894 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2f2818 │ │ │ │ - adceq r7, r4, r8, lsr ip │ │ │ │ - addeq r4, ip, r8, asr #9 │ │ │ │ - @ instruction: 0x008c44b4 │ │ │ │ - addeq r9, ip, r4, lsr #8 │ │ │ │ - adceq r7, r4, r4, ror #23 │ │ │ │ - addeq r4, ip, r0, ror r4 │ │ │ │ - addeq r4, ip, ip, ror r4 │ │ │ │ - @ instruction: 0x008c93b8 │ │ │ │ + adceq r7, r4, r8, lsr #22 │ │ │ │ + @ instruction: 0x008c43b8 │ │ │ │ + addeq r4, ip, r4, lsr #7 │ │ │ │ + addeq r9, ip, r4, lsl r3 │ │ │ │ + ldrdeq r7, [r4], r4 @ │ │ │ │ + addeq r4, ip, r0, ror #6 │ │ │ │ + addeq r4, ip, ip, ror #6 │ │ │ │ + addeq r9, ip, r8, lsr #5 │ │ │ │ │ │ │ │ 002f2898 : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -119769,15 +119769,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl ba3d78 │ │ │ │ + bl ba3c68 │ │ │ │ ldr r6, [pc, #436] @ 2f2b0c │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2f29f4 │ │ │ │ ldr r1, [pc, #424] @ 2f2b10 │ │ │ │ ldr r3, [pc, #424] @ 2f2b14 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -119813,23 +119813,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl b735a8 │ │ │ │ + bl b73498 │ │ │ │ ldr r3, [pc, #280] @ 2f2b20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2f2a2c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f105c │ │ │ │ b 2f29b0 │ │ │ │ ldr r3, [pc, #240] @ 2f2b24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -119847,35 +119847,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #160] @ 2f2b30 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2f2b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f2a18 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2f2b38 │ │ │ │ ldr r0, [pc, #116] @ 2f2b3c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f2a18 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2f2b40 │ │ │ │ ldr r1, [pc, #88] @ 2f2b44 │ │ │ │ ldr r0, [pc, #88] @ 2f2b48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2f2b4c │ │ │ │ @@ -119890,21 +119890,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef78 │ │ │ │ tsteq r1, ip, asr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008c91b4 │ │ │ │ - addeq r8, ip, ip, asr lr │ │ │ │ - addeq r9, ip, r0, lsl #3 │ │ │ │ - addeq r8, ip, r8, lsr #29 │ │ │ │ - adceq r7, r4, r0, lsr #18 │ │ │ │ - addeq r7, ip, r4, ror #14 │ │ │ │ - strdeq r7, [ip], r4 │ │ │ │ + addeq r9, ip, r4, lsr #1 │ │ │ │ + addeq r8, ip, ip, asr #26 │ │ │ │ + addeq r9, ip, r0, ror r0 │ │ │ │ + umulleq r8, ip, r8, sp │ │ │ │ + adceq r7, r4, r0, lsl r8 │ │ │ │ + addeq r7, ip, r4, asr r6 │ │ │ │ + addeq r7, ip, r4, ror #17 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2f2ff0 │ │ │ │ ldr ip, [pc, #1160] @ 2f2ff4 │ │ │ │ @@ -120081,22 +120081,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2f3024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2f2d44 │ │ │ │ ldr r3, [pc, #460] @ 2f3028 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2d60 │ │ │ │ @@ -120113,28 +120113,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #372] @ 2f302c │ │ │ │ ldr r3, [pc, #372] @ 2f3030 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2f3034 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f2d60 │ │ │ │ ldr r3, [pc, #328] @ 2f3038 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2dbc │ │ │ │ ldr r3, [pc, #280] @ 2f301c │ │ │ │ @@ -120151,85 +120151,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2f303c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f2dbc │ │ │ │ ldr r0, [pc, #208] @ 2f3040 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2f2d44 │ │ │ │ ldr r0, [pc, #184] @ 2f3044 │ │ │ │ ldr r3, [pc, #184] @ 2f3048 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2f304c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f2d60 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2f3050 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f2dbc │ │ │ │ ldr r3, [pc, #128] @ 2f3054 │ │ │ │ ldr r1, [pc, #128] @ 2f3058 │ │ │ │ ldr r0, [pc, #128] @ 2f305c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2f3060 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x01116298 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strheq r9, [ip], r8 │ │ │ │ + addeq r8, ip, r8, lsr #31 │ │ │ │ tsteq r1, ip, asr #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tsteq r1, r0, lsl #3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffab80 │ │ │ │ andeq r5, r0, r8, lsl #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, ip, r8, lsr #28 │ │ │ │ + addeq r8, ip, r8, lsl sp │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0099b2b8 │ │ │ │ - addeq r8, ip, r4, lsr lr │ │ │ │ - addeq r8, ip, ip, lsr #20 │ │ │ │ + addseq fp, r9, r8, lsr #3 │ │ │ │ + addeq r8, ip, r4, lsr #26 │ │ │ │ + addeq r8, ip, ip, lsl r9 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - ldrdeq r8, [ip], ip │ │ │ │ - addeq r8, ip, r4, asr #26 │ │ │ │ - addseq fp, r9, r4, ror #3 │ │ │ │ - addeq r8, ip, r8, asr sp │ │ │ │ - ldrdeq r8, [ip], r4 │ │ │ │ - addeq r8, ip, r4, asr #21 │ │ │ │ - adceq r7, r4, r4, lsr r4 │ │ │ │ - addeq r7, ip, r8, ror r2 │ │ │ │ - addeq r7, ip, r8, lsl #10 │ │ │ │ + addeq r8, ip, ip, asr #19 │ │ │ │ + addeq r8, ip, r4, lsr ip │ │ │ │ + ldrsbeq fp, [r9], r4 │ │ │ │ + addeq r8, ip, r8, asr #24 │ │ │ │ + addeq r8, ip, r4, asr #17 │ │ │ │ + @ instruction: 0x008c89b4 │ │ │ │ + adceq r7, r4, r4, lsr #6 │ │ │ │ + addeq r7, ip, r8, ror #2 │ │ │ │ + strdeq r7, [ip], r8 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2f3484 │ │ │ │ ldr r3, [pc, #1032] @ 2f3488 │ │ │ │ @@ -120319,24 +120319,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2f34ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f30c8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2ed0b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed864 │ │ │ │ b 2f3168 │ │ │ │ @@ -120358,22 +120358,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2f34b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2f34b8 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2f32c4 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -120400,28 +120400,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #396] @ 2f34c0 │ │ │ │ ldr r3, [pc, #396] @ 2f34c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2f34c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f30c8 │ │ │ │ ldr r3, [pc, #352] @ 2f34cc │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2f32d0 │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -120429,15 +120429,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2f34d0 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f30c8 │ │ │ │ ldr r3, [pc, #296] @ 2f34d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3174 │ │ │ │ ldr r3, [pc, #228] @ 2f34a4 │ │ │ │ @@ -120454,74 +120454,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2f34d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f3174 │ │ │ │ ldr r0, [pc, #176] @ 2f34dc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f32a0 │ │ │ │ ldr r0, [pc, #156] @ 2f34e0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f3174 │ │ │ │ ldr r0, [pc, #136] @ 2f34e4 │ │ │ │ ldr r3, [pc, #136] @ 2f34e8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2f34ec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f30c8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r8, lsl #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r4, ror #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, ip, lsr #26 │ │ │ │ - umlaleq r7, r4, sl, r2 │ │ │ │ + adceq r7, r4, sl, lsl #3 │ │ │ │ @ instruction: 0xffffa7c8 │ │ │ │ andeq r6, r0, ip, lsl #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, ip, r0, lsl fp │ │ │ │ + addeq r8, ip, r0, lsl #20 │ │ │ │ andeq r5, r0, r8, lsl #20 │ │ │ │ - ldrdeq r8, [ip], r4 │ │ │ │ - adceq r7, r4, r2, lsr #2 │ │ │ │ + addeq r8, ip, r4, asr #17 │ │ │ │ + adceq r7, r4, r2, lsl r0 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addseq sl, r9, ip, lsr lr │ │ │ │ - addeq r8, ip, r8, lsl #21 │ │ │ │ - @ instruction: 0x008c85b0 │ │ │ │ - adceq r7, r4, r6, ror r0 │ │ │ │ - addeq r8, ip, r0, ror #19 │ │ │ │ + addseq sl, r9, ip, lsr #26 │ │ │ │ + addeq r8, ip, r8, ror r9 │ │ │ │ + addeq r8, ip, r0, lsr #9 │ │ │ │ + adceq r6, r4, r6, ror #30 │ │ │ │ + ldrdeq r8, [ip], r0 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - addeq r8, ip, r0, lsr #12 │ │ │ │ - addeq r8, ip, r8, lsl #17 │ │ │ │ - addeq r8, ip, ip, lsr r6 │ │ │ │ - addseq sl, r9, r4, lsl sp │ │ │ │ - addeq r8, ip, r8, asr r9 │ │ │ │ - addeq r8, ip, r4, lsl #10 │ │ │ │ + addeq r8, ip, r0, lsl r5 │ │ │ │ + addeq r8, ip, r8, ror r7 │ │ │ │ + addeq r8, ip, ip, lsr #10 │ │ │ │ + addseq sl, r9, r4, lsl #24 │ │ │ │ + addeq r8, ip, r8, asr #16 │ │ │ │ + strdeq r8, [ip], r4 │ │ │ │ │ │ │ │ 002f34f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -120612,35 +120612,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb13cc │ │ │ │ + bl bb12bc │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2f3634 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2f3600 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f36d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb169c │ │ │ │ + bl bb158c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb19ec │ │ │ │ + bl bb18dc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -120692,20 +120692,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2f37b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r8, ip, r4, ror #9 │ │ │ │ + ldrdeq r8, [ip], r4 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa688 │ │ │ │ - adceq r6, r4, ip, lsl #25 │ │ │ │ - ldrdeq r6, [ip], r0 │ │ │ │ - addeq r6, ip, r0, ror #26 │ │ │ │ + adceq r6, r4, ip, ror fp │ │ │ │ + addeq r6, ip, r0, asr #19 │ │ │ │ + addeq r6, ip, r0, asr ip │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002f37bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120784,22 +120784,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2f3904 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2f38ac │ │ │ │ ldr r0, [pc, #28] @ 2f391c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a991a8 │ │ │ │ + bl a99098 │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x01125e9c │ │ │ │ - ldrdeq r8, [ip], ip │ │ │ │ + addeq r8, ip, ip, asr #7 │ │ │ │ │ │ │ │ 002f3920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2f39c0 │ │ │ │ @@ -120856,17 +120856,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2f3a40 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f3a24 │ │ │ │ - bl 98b380 │ │ │ │ + bl 98b270 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e815c │ │ │ │ @@ -120884,21 +120884,21 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ 2f3a98 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #32] @ 2f3a9c │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r4 │ │ │ │ b 2f3a40 │ │ │ │ tsteq r2, ip, lsr #26 │ │ │ │ - addeq r6, ip, ip, ror #31 │ │ │ │ - adceq r6, r4, r0, lsr #19 │ │ │ │ ldrdeq r6, [ip], ip │ │ │ │ + umlaleq r6, r4, r0, r8 │ │ │ │ + addeq r6, ip, ip, asr #13 │ │ │ │ muleq r0, r7, pc @ │ │ │ │ │ │ │ │ 002f3aa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -120930,25 +120930,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f3b00 │ │ │ │ ldr r0, [pc, #3816] @ 2f4a14 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b77fc0 │ │ │ │ + bl b77eb0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e86e4 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2f3f18 │ │ │ │ ldr r1, [pc, #3784] @ 2f4a18 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b7780c │ │ │ │ + bl b776fc │ │ │ │ ldr r1, [pc, #3768] @ 2f4a1c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -120961,68 +120961,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2f4a20 │ │ │ │ ldr r9, [pc, #3716] @ 2f4a24 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl b7781c │ │ │ │ + bl b7770c │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b7780c │ │ │ │ + bl b776fc │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b7780c │ │ │ │ + bl b776fc │ │ │ │ ldr r1, [pc, #3624] @ 2f4a28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2f44d4 │ │ │ │ ldr r1, [pc, #3596] @ 2f4a2c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2f3e20 │ │ │ │ ldr r1, [pc, #3572] @ 2f4a30 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f3c5c │ │ │ │ mov r0, #1 │ │ │ │ - bl 99d890 │ │ │ │ + bl 99d780 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f455c │ │ │ │ ldr r2, [pc, #3536] @ 2f4a34 │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl b775e4 │ │ │ │ + bl b774d4 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -121046,15 +121046,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 27cb68 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b77608 │ │ │ │ + bl b774f8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2f3ca4 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -121064,15 +121064,15 @@ │ │ │ │ beq 2f4634 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2f4a38 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl b775e4 │ │ │ │ + bl b774d4 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -121112,49 +121112,49 @@ │ │ │ │ bne 2f4620 │ │ │ │ mov r0, #8 │ │ │ │ bl 27cb68 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b77608 │ │ │ │ + bl b774f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f3d6c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2f4a3c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4464 │ │ │ │ ldr r1, [pc, #3072] @ 2f4a40 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f3f5c │ │ │ │ ldr r3, [pc, #3052] @ 2f4a44 │ │ │ │ ldr r2, [pc, #3052] @ 2f4a48 │ │ │ │ ldr r1, [pc, #3052] @ 2f4a4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2f4a50 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e86e4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f3e94 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2628c │ │ │ │ + bl b2617c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3f18 │ │ │ │ ldr r2, [pc, #2988] @ 2f4a54 │ │ │ │ ldr r3, [pc, #2912] @ 2f4a0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121162,32 +121162,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f4528 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b2628c │ │ │ │ + b b2617c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl b77fc0 │ │ │ │ + bl b77eb0 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2f3b38 │ │ │ │ ldr r3, [pc, #2916] @ 2f4a58 │ │ │ │ ldr ip, [pc, #2916] @ 2f4a5c │ │ │ │ ldr r1, [pc, #2916] @ 2f4a60 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2f4a64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r2, [pc, #2888] @ 2f4a68 │ │ │ │ ldr r3, [pc, #2792] @ 2f4a0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121199,93 +121199,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 997880 │ │ │ │ + bl 997770 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2f3e7c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 99477c │ │ │ │ + bl 99466c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2f45f0 │ │ │ │ ldr r1, [pc, #2776] @ 2f4a6c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b7780c │ │ │ │ + bl b776fc │ │ │ │ ldr r1, [pc, #2760] @ 2f4a70 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2f4a74 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl b7781c │ │ │ │ + bl b7770c │ │ │ │ ldr r1, [pc, #2732] @ 2f4a78 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl b7780c │ │ │ │ + bl b776fc │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f403c │ │ │ │ - bl 934880 │ │ │ │ + bl 934770 │ │ │ │ mov r1, r5 │ │ │ │ - bl 934534 │ │ │ │ + bl 934424 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f4648 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2f467c │ │ │ │ - bl 930e84 │ │ │ │ + bl 930d74 │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 998ae8 │ │ │ │ + bl 9989d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f3e7c │ │ │ │ ldr r1, [pc, #2616] @ 2f4a7c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2f4068 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f46b0 │ │ │ │ ldr r1, [pc, #2576] @ 2f4a80 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2f45c0 │ │ │ │ ldr r1, [pc, #2540] @ 2f4a84 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4554 │ │ │ │ ldr r1, [pc, #2520] @ 2f4a88 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f4640 │ │ │ │ @@ -121304,37 +121304,37 @@ │ │ │ │ bne 2f4844 │ │ │ │ ldr r1, [pc, #2460] @ 2f4a94 │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl b7781c │ │ │ │ + bl b7770c │ │ │ │ ldr r1, [pc, #2436] @ 2f4a98 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl b7780c │ │ │ │ + bl b776fc │ │ │ │ ldr r1, [pc, #2412] @ 2f4a9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl b7780c │ │ │ │ + bl b776fc │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2f4aa0 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl b7780c │ │ │ │ + bl b776fc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2f4180 │ │ │ │ mov r0, r3 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -121386,34 +121386,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f46f4 │ │ │ │ ldr r1, [pc, #2160] @ 2f4ab4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f470c │ │ │ │ mov r1, sl │ │ │ │ bl 658268 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2f3e7c │ │ │ │ ldr r1, [pc, #2112] @ 2f4ab8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4758 │ │ │ │ ldr r1, [pc, #2092] @ 2f4abc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b7781c │ │ │ │ + bl b7770c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d663c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -121444,104 +121444,104 @@ │ │ │ │ beq 2f4718 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f4944 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f49d4 │ │ │ │ - bl 980ff8 │ │ │ │ + bl 980ee8 │ │ │ │ ldr r3, [pc, #1916] @ 2f4ac0 │ │ │ │ ldr r2, [pc, #1916] @ 2f4ac4 │ │ │ │ ldr r1, [pc, #1916] @ 2f4ac8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #1884] @ 2f4acc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98812c │ │ │ │ + bl 98801c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 981354 │ │ │ │ + bl 981244 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f49c0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f20b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ ldr r1, [pc, #1820] @ 2f4ad0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f4428 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f4428 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f4428 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 980fd8 │ │ │ │ + bl 980ec8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f474c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f4414 │ │ │ │ ldr r0, [pc, #1740] @ 2f4ad4 │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a991a8 │ │ │ │ + bl a99098 │ │ │ │ mov r0, r4 │ │ │ │ - bl b26230 │ │ │ │ + bl b26120 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f4428 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2628c │ │ │ │ + bl b2617c │ │ │ │ ldr r2, [pc, #1704] @ 2f4ad8 │ │ │ │ ldr r3, [pc, #1496] @ 2f4a0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2f3ec4 │ │ │ │ b 2f4528 │ │ │ │ ldr r0, [pc, #1668] @ 2f4adc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b77fc0 │ │ │ │ + bl b77eb0 │ │ │ │ b 2f3eec │ │ │ │ ldr r1, [pc, #1652] @ 2f4ae0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b7780c │ │ │ │ + bl b776fc │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2f3f78 │ │ │ │ b 2f3f8c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f452c │ │ │ │ - bl b2628c │ │ │ │ + bl b2617c │ │ │ │ ldr r2, [pc, #1596] @ 2f4ae4 │ │ │ │ ldr r3, [pc, #1376] @ 2f4a0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121553,20 +121553,20 @@ │ │ │ │ b 2e86e4 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2f3e20 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f4490 │ │ │ │ - bl b2628c │ │ │ │ + bl b2617c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f44a0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl b2628c │ │ │ │ + bl b2617c │ │ │ │ ldr r2, [pc, #1500] @ 2f4ae8 │ │ │ │ ldr r3, [pc, #1276] @ 2f4a0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121591,52 +121591,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2f4af8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2f4afc │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r2, [pc, #1392] @ 2f4b00 │ │ │ │ ldr r3, [pc, #1144] @ 2f4a0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2f44c4 │ │ │ │ b 2f4528 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl b77fc0 │ │ │ │ + bl b77eb0 │ │ │ │ b 2f3eec │ │ │ │ ldr r3, [pc, #1340] @ 2f4b04 │ │ │ │ ldr r2, [pc, #1340] @ 2f4b08 │ │ │ │ ldr r1, [pc, #1340] @ 2f4b0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2f4b10 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2f3e7c │ │ │ │ ldr r3, [pc, #1308] @ 2f4b14 │ │ │ │ ldr r2, [pc, #1308] @ 2f4b18 │ │ │ │ ldr r1, [pc, #1308] @ 2f4b1c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2f4b20 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2f3e7c │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 27f178 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2f3df0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -121651,40 +121651,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2f4b2c │ │ │ │ ldr r2, [pc, #1228] @ 2f4b30 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2f3e7c │ │ │ │ ldr r3, [pc, #1200] @ 2f4b34 │ │ │ │ ldr r1, [pc, #1200] @ 2f4b38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2f4b3c │ │ │ │ ldr r2, [pc, #1192] @ 2f4b40 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2f3e7c │ │ │ │ ldr r3, [pc, #1164] @ 2f4b44 │ │ │ │ ldr r2, [pc, #1164] @ 2f4b48 │ │ │ │ ldr r1, [pc, #1164] @ 2f4b4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2f4b50 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2f3e7c │ │ │ │ mov r0, sl │ │ │ │ bl 3073ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f422c │ │ │ │ b 2f3e7c │ │ │ │ ldr r0, [pc, #1112] @ 2f4b54 │ │ │ │ @@ -121702,25 +121702,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e815c │ │ │ │ cmn r0, #1 │ │ │ │ beq 2f4928 │ │ │ │ ldr r1, [pc, #1052] @ 2f4b58 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f490c │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f4420 │ │ │ │ b 2f4428 │ │ │ │ bl 2d645c │ │ │ │ mov r5, r0 │ │ │ │ b 2f42c8 │ │ │ │ mov r0, sl │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 2f3e7c │ │ │ │ ldr r3, [pc, #996] @ 2f4b5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2f41e4 │ │ │ │ ldr r3, [pc, #980] @ 2f4b60 │ │ │ │ @@ -121741,26 +121741,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2f4b68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f41e4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f3f18 │ │ │ │ ldr r2, [pc, #844] @ 2f4b6c │ │ │ │ ldr r3, [pc, #488] @ 2f4a0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121777,15 +121777,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2f4b7c │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2f3e7c │ │ │ │ ldr r3, [pc, #736] @ 2f4b5c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f4224 │ │ │ │ @@ -121806,192 +121806,192 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2f4b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f4224 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f474c │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f474c │ │ │ │ b 2f43dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2e86e4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f3ea0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2628c │ │ │ │ + bl b2617c │ │ │ │ b 2f3ea0 │ │ │ │ ldr r3, [pc, #568] @ 2f4b84 │ │ │ │ ldr r2, [pc, #568] @ 2f4b88 │ │ │ │ ldr r1, [pc, #568] @ 2f4b8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #544] @ 2f4b90 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e86e4 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2628c │ │ │ │ + bl b2617c │ │ │ │ b 2f3ea0 │ │ │ │ ldr r0, [pc, #520] @ 2f4b94 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f41e4 │ │ │ │ ldr r0, [pc, #496] @ 2f4b98 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 2f4224 │ │ │ │ mov r0, r5 │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e86e4 │ │ │ │ b 2f3ea0 │ │ │ │ ldr r3, [pc, #448] @ 2f4b9c │ │ │ │ ldr r2, [pc, #448] @ 2f4ba0 │ │ │ │ ldr r1, [pc, #448] @ 2f4ba4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #432] @ 2f4ba8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 2f49c8 │ │ │ │ tsteq r1, ip, asr #6 │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, lsr ip │ │ │ │ @ instruction: 0x01125bdc │ │ │ │ - addeq r8, ip, r4, lsl #12 │ │ │ │ - @ instruction: 0x009b6ffc │ │ │ │ - addeq r8, ip, ip, lsr #5 │ │ │ │ - @ instruction: 0x008c82b0 │ │ │ │ - addseq r2, sl, r8, lsr #16 │ │ │ │ - addeq r7, sp, ip, lsr #18 │ │ │ │ - addeq r8, ip, ip, lsl r2 │ │ │ │ - @ instruction: 0x009a27b0 │ │ │ │ - addeq r8, ip, ip, lsl r1 │ │ │ │ - addeq r8, ip, ip, rrx │ │ │ │ - addseq lr, fp, r0, lsr #17 │ │ │ │ - adceq r6, r4, ip, lsr #11 │ │ │ │ - addeq r8, ip, r8, asr #32 │ │ │ │ - addeq r6, ip, r4, ror #7 │ │ │ │ + strdeq r8, [ip], r4 │ │ │ │ + addseq r6, fp, ip, ror #29 │ │ │ │ + umulleq r8, ip, ip, r1 │ │ │ │ + addeq r8, ip, r0, lsr #3 │ │ │ │ + addseq r2, sl, r8, lsl r7 │ │ │ │ + addeq r7, sp, ip, lsl r8 │ │ │ │ + addeq r8, ip, ip, lsl #2 │ │ │ │ + addseq r2, sl, r0, lsr #13 │ │ │ │ + addeq r8, ip, ip │ │ │ │ + addeq r7, ip, ip, asr pc │ │ │ │ + umullseq lr, fp, r0, r7 │ │ │ │ + umlaleq r6, r4, ip, r4 │ │ │ │ + addeq r7, ip, r8, lsr pc │ │ │ │ + ldrdeq r6, [ip], r4 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ tsteq r1, ip, asr pc │ │ │ │ - adceq r6, r4, r4, lsl r5 │ │ │ │ - addeq r7, ip, r4, lsr pc │ │ │ │ - addeq r6, ip, r4, asr r3 │ │ │ │ + adceq r6, r4, r4, lsl #8 │ │ │ │ + addeq r7, ip, r4, lsr #28 │ │ │ │ + addeq r6, ip, r4, asr #4 │ │ │ │ @ instruction: 0x00000fbe │ │ │ │ tsteq r1, r4, ror #29 │ │ │ │ - addeq r7, ip, r4, ror pc │ │ │ │ - addeq r7, ip, ip, ror #30 │ │ │ │ - addeq r1, ip, r4, lsl sp │ │ │ │ - addseq r2, sl, r4, lsl #9 │ │ │ │ - addeq r7, ip, r4, ror #29 │ │ │ │ - addeq r7, ip, ip, lsr pc │ │ │ │ - addeq r8, sp, r0, asr #31 │ │ │ │ - addeq r7, ip, r0, asr #30 │ │ │ │ - addeq r7, ip, r0, lsr pc │ │ │ │ - addeq r7, ip, r8, lsr #30 │ │ │ │ - @ instruction: 0x009a3edc │ │ │ │ - addeq r7, ip, ip, lsl pc │ │ │ │ - addeq r7, ip, r8, lsl #30 │ │ │ │ - strdeq r7, [ip], ip │ │ │ │ + addeq r7, ip, r4, ror #28 │ │ │ │ + addeq r7, ip, ip, asr lr │ │ │ │ + addeq r1, ip, r4, lsl #24 │ │ │ │ + addseq r2, sl, r4, ror r3 │ │ │ │ + ldrdeq r7, [ip], r4 │ │ │ │ + addeq r7, ip, ip, lsr #28 │ │ │ │ + @ instruction: 0x008d8eb0 │ │ │ │ + addeq r7, ip, r0, lsr lr │ │ │ │ + addeq r7, ip, r0, lsr #28 │ │ │ │ + addeq r7, ip, r8, lsl lr │ │ │ │ + addseq r3, sl, ip, asr #27 │ │ │ │ + addeq r7, ip, ip, lsl #28 │ │ │ │ + strdeq r7, [ip], r8 │ │ │ │ + addeq r7, ip, ip, ror #27 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - addeq r7, ip, ip, lsr #29 │ │ │ │ - addeq r4, ip, r0, lsr #31 │ │ │ │ - addseq r6, r0, ip, asr sp │ │ │ │ - adceq r6, r4, r4, asr #1 │ │ │ │ - addeq r2, ip, r0, asr r9 │ │ │ │ - addeq r2, ip, r4, ror #18 │ │ │ │ - addeq r7, ip, r4, ror #27 │ │ │ │ - @ instruction: 0x009b67b8 │ │ │ │ - addeq r7, ip, r4, asr sp │ │ │ │ + umulleq r7, ip, ip, sp │ │ │ │ + umulleq r4, ip, r0, lr │ │ │ │ + addseq r6, r0, ip, asr #24 │ │ │ │ + @ instruction: 0x00a45fb4 │ │ │ │ + addeq r2, ip, r0, asr #16 │ │ │ │ + addeq r2, ip, r4, asr r8 │ │ │ │ + ldrdeq r7, [ip], r4 │ │ │ │ + addseq r6, fp, r8, lsr #13 │ │ │ │ + addeq r7, ip, r4, asr #24 │ │ │ │ @ instruction: 0x011149d4 │ │ │ │ @ instruction: 0x011252b0 │ │ │ │ - addseq lr, fp, r4, ror r2 │ │ │ │ + addseq lr, fp, r4, ror #2 │ │ │ │ tsteq r1, ip, asr r9 │ │ │ │ @ instruction: 0x011148f8 │ │ │ │ @ instruction: 0x011148d0 │ │ │ │ - addeq r7, ip, r0, lsl #18 │ │ │ │ - umlaleq r5, r4, ip, lr │ │ │ │ - ldrdeq r5, [ip], r8 │ │ │ │ + strdeq r7, [ip], r0 │ │ │ │ + adceq r5, r4, ip, lsl #27 │ │ │ │ + addeq r5, ip, r8, asr #23 │ │ │ │ andeq r0, r0, pc, lsl #30 │ │ │ │ tsteq r1, r4, ror r8 │ │ │ │ - adceq r5, r4, ip, lsr lr │ │ │ │ - addeq r7, ip, ip, ror #19 │ │ │ │ - addeq r5, ip, r4, ror ip │ │ │ │ - andeq r1, r0, r2, lsl r0 │ │ │ │ - adceq r5, r4, ip, lsl #28 │ │ │ │ + adceq r5, r4, ip, lsr #26 │ │ │ │ ldrdeq r7, [ip], ip │ │ │ │ - addeq r5, ip, r4, asr #24 │ │ │ │ + addeq r5, ip, r4, ror #22 │ │ │ │ + andeq r1, r0, r2, lsl r0 │ │ │ │ + strdeq r5, [r4], ip @ │ │ │ │ + addeq r7, ip, ip, asr #15 │ │ │ │ + addeq r5, ip, r4, lsr fp │ │ │ │ andeq r0, r0, r1, ror #31 │ │ │ │ - addeq r7, ip, r4, ror #17 │ │ │ │ - addeq r5, ip, ip, ror #23 │ │ │ │ - adceq r5, r4, ip, lsr #27 │ │ │ │ + ldrdeq r7, [ip], r4 │ │ │ │ + ldrdeq r5, [ip], ip │ │ │ │ + umlaleq r5, r4, ip, ip │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - ldrdeq r7, [ip], r0 │ │ │ │ - @ instruction: 0x008c5bb8 │ │ │ │ - adceq r5, r4, r8, ror sp │ │ │ │ + addeq r7, ip, r0, asr #15 │ │ │ │ + addeq r5, ip, r8, lsr #21 │ │ │ │ + adceq r5, r4, r8, ror #24 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - adceq r5, r4, ip, asr #26 │ │ │ │ - addeq r7, ip, r4, asr #17 │ │ │ │ - addeq r5, ip, r4, lsl #23 │ │ │ │ + adceq r5, r4, ip, lsr ip │ │ │ │ + @ instruction: 0x008c77b4 │ │ │ │ + addeq r5, ip, r4, ror sl │ │ │ │ andeq r1, r0, ip │ │ │ │ @ instruction: 0xffff9b50 │ │ │ │ - addseq r6, fp, r0, lsr r4 │ │ │ │ + addseq r6, fp, r0, lsr #6 │ │ │ │ andeq r7, r0, ip, lsl #3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, ip, r4, asr r8 │ │ │ │ + addeq r7, ip, r4, asr #14 │ │ │ │ tsteq r1, r4, ror #11 │ │ │ │ - @ instruction: 0x00a45bb8 │ │ │ │ - addeq r7, ip, r4, asr #15 │ │ │ │ - strdeq r5, [ip], r0 │ │ │ │ + adceq r5, r4, r8, lsr #21 │ │ │ │ + @ instruction: 0x008c76b4 │ │ │ │ + addeq r5, ip, r0, ror #17 │ │ │ │ andeq r1, r0, pc, lsl r0 │ │ │ │ - addeq r7, ip, r8, asr r7 │ │ │ │ - @ instruction: 0x00a45ab8 │ │ │ │ - addeq r7, ip, ip, lsr #15 │ │ │ │ - strdeq r5, [ip], r8 │ │ │ │ + addeq r7, ip, r8, asr #12 │ │ │ │ + adceq r5, r4, r8, lsr #19 │ │ │ │ + umulleq r7, ip, ip, r6 │ │ │ │ + addeq r5, ip, r8, ror #15 │ │ │ │ andeq r0, r0, r7, asr pc │ │ │ │ - addeq r7, ip, r0, lsr #14 │ │ │ │ - strdeq r7, [ip], ip │ │ │ │ - adceq r5, r4, r8, lsr #20 │ │ │ │ - addeq r7, ip, r4, asr #14 │ │ │ │ - addeq r5, ip, r0, ror #16 │ │ │ │ + addeq r7, ip, r0, lsl r6 │ │ │ │ + addeq r7, ip, ip, ror #11 │ │ │ │ + adceq r5, r4, r8, lsl r9 │ │ │ │ + addeq r7, ip, r4, lsr r6 │ │ │ │ + addeq r5, ip, r0, asr r7 │ │ │ │ andeq r0, r0, fp, asr pc │ │ │ │ │ │ │ │ 002f4bac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -122013,76 +122013,76 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f4be8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9811cc │ │ │ │ + bl 9810bc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4c80 │ │ │ │ ldr r3, [pc, #120] @ 2f4ca0 │ │ │ │ ldr r2, [pc, #120] @ 2f4ca4 │ │ │ │ ldr r1, [pc, #120] @ 2f4ca8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #92] @ 2f4cac │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98812c │ │ │ │ + bl 98801c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2f20b0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 931014 │ │ │ │ + b 930f04 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f4c0c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r2, r4, asr #22 │ │ │ │ - adceq r5, r4, r0, ror #15 │ │ │ │ - addeq r2, ip, ip, rrx │ │ │ │ - addeq r2, ip, ip, ror r0 │ │ │ │ - addeq r6, ip, ip, ror #31 │ │ │ │ + ldrdeq r5, [r4], r0 @ │ │ │ │ + addeq r1, ip, ip, asr pc │ │ │ │ + addeq r1, ip, ip, ror #30 │ │ │ │ + ldrdeq r6, [ip], ip │ │ │ │ │ │ │ │ 002f4cb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #232] @ 2f4db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75640 │ │ │ │ + bl b75530 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ bne 2f4d90 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f4d90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b788d4 │ │ │ │ + bl b787c4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2f4dac │ │ │ │ - bl b784dc │ │ │ │ + bl b783cc │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -122103,34 +122103,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 27cbe0 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b77fc0 │ │ │ │ + bl b77eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f4d50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b784e4 │ │ │ │ + b b783d4 │ │ │ │ ldr r1, [pc, #40] @ 2f4dc0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e848 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2f4cec │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ - addseq r1, sl, ip, asr r7 │ │ │ │ - addeq r7, ip, r8, asr #8 │ │ │ │ - addeq r7, ip, r0, asr #8 │ │ │ │ - addeq r0, ip, r0, lsl sl │ │ │ │ + addseq r1, sl, ip, asr #12 │ │ │ │ + addeq r7, ip, r8, lsr r3 │ │ │ │ + addeq r7, ip, r0, lsr r3 │ │ │ │ + addeq r0, ip, r0, lsl #18 │ │ │ │ │ │ │ │ 002f4dc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -122141,15 +122141,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b784dc │ │ │ │ + bl b783cc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4ed8 │ │ │ │ ldr r3, [pc, #236] @ 2f4f04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f4e34 │ │ │ │ @@ -122190,15 +122190,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8860 │ │ │ │ b 2f4e4c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ mvn r0, #0 │ │ │ │ b 2f4e70 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ 2f4f0c │ │ │ │ ldr r1, [pc, #44] @ 2f4f10 │ │ │ │ ldr r0, [pc, #44] @ 2f4f14 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -122207,17 +122207,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r1, r0, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011248f4 │ │ │ │ tsteq r1, ip, lsl #31 │ │ │ │ - adceq r5, r4, r8, lsr #10 │ │ │ │ - addeq r5, ip, ip, ror #6 │ │ │ │ - addseq r2, r1, r4, asr #3 │ │ │ │ + adceq r5, r4, r8, lsl r4 │ │ │ │ + addeq r5, ip, ip, asr r2 │ │ │ │ + ldrheq r2, [r1], r4 │ │ │ │ andeq r1, r0, r6, asr #1 │ │ │ │ │ │ │ │ 002f4f1c : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 27cb68 │ │ │ │ @@ -122249,15 +122249,15 @@ │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ bl 2ecfb0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b91e40 │ │ │ │ + bl b91d30 │ │ │ │ mov ip, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add r6, r4, #800 @ 0x320 │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ mov r7, r8 │ │ │ │ stm r6, {r0, r1, r2, r3} │ │ │ │ @@ -122324,15 +122324,15 @@ │ │ │ │ bne 2f5190 │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ str r3, [r4, #888] @ 0x378 │ │ │ │ ldr r1, [r4, #776] @ 0x308 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ str r3, [r4, #876] @ 0x36c │ │ │ │ ldr r3, [r4, #576] @ 0x240 │ │ │ │ ldr r5, [r4, #556] @ 0x22c │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r4, #844] @ 0x34c │ │ │ │ @@ -122395,33 +122395,33 @@ │ │ │ │ mov r2, #29 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27c8bc │ │ │ │ b 2f5190 │ │ │ │ tsteq r1, r0, lsr #29 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - addeq r7, ip, ip, lsr r1 │ │ │ │ + addeq r7, ip, ip, lsr #32 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r7, ip, r8, lsr r0 │ │ │ │ - addeq r6, ip, r8, asr #31 │ │ │ │ + addeq r6, ip, r8, lsr #30 │ │ │ │ + @ instruction: 0x008c6eb8 │ │ │ │ │ │ │ │ 002f51f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f521c │ │ │ │ add r0, r4, #832 @ 0x340 │ │ │ │ bl 27eee4 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ pop {r4, lr} │ │ │ │ - b b91e4c │ │ │ │ + b b91d3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -122941,17 +122941,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x01113bb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, lsl #17 │ │ │ │ - ldrdeq r4, [r4], r0 @ │ │ │ │ - umulleq r6, ip, r0, r7 │ │ │ │ - addeq r6, ip, ip, lsr #15 │ │ │ │ + adceq r4, r4, r0, asr #21 │ │ │ │ + addeq r6, ip, r0, lsl #13 │ │ │ │ + umulleq r6, ip, ip, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -123487,17 +123487,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r1, r8, ror #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, lsr r0 │ │ │ │ - adceq r4, r4, ip, asr #6 │ │ │ │ - addeq r5, ip, ip, lsl #30 │ │ │ │ - addeq r5, ip, r8, lsr #30 │ │ │ │ + adceq r4, r4, ip, lsr r2 │ │ │ │ + strdeq r5, [ip], ip │ │ │ │ + addeq r5, ip, r8, lsl lr │ │ │ │ │ │ │ │ 002f62f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -123690,25 +123690,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -123740,15 +123740,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 27f3a0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2f66fc │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 27ce80 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -123762,15 +123762,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b91e40 │ │ │ │ + bl b91d30 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -124085,15 +124085,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2f6964 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 27f598 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2f6e6c │ │ │ │ bl 2de18c │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 27cc88 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -124113,15 +124113,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 27e7a0 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 27f598 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2f6e6c │ │ │ │ bl 2de18c │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 27cc88 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -124175,15 +124175,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2ecf30 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b91e40 │ │ │ │ + bl b91d30 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2f6e70 │ │ │ │ ldr r3, [pc, #156] @ 2f6e4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -124221,17 +124221,17 @@ │ │ │ │ bl 27c9e8 │ │ │ │ mvn r0, #0 │ │ │ │ b 2f6da4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, lsl #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - umlaleq r3, r4, r4, fp │ │ │ │ + adceq r3, r4, r4, lsl #21 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - addeq r2, ip, ip, ror #21 │ │ │ │ + ldrdeq r2, [ip], ip │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ tsteq r1, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -124241,15 +124241,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 27cc34 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 27d978 │ │ │ │ @@ -124293,15 +124293,15 @@ │ │ │ │ beq 2f70a4 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2f7048 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -124337,15 +124337,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2ecf30 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b91e40 │ │ │ │ + bl b91d30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -124420,18 +124420,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27c8bc │ │ │ │ b 2f7138 │ │ │ │ @ instruction: 0x01111ef8 │ │ │ │ andeq r1, r0, r0, asr #23 │ │ │ │ andeq r3, r0, ip, asr sp │ │ │ │ - strheq r5, [ip], r8 │ │ │ │ + addeq r4, ip, r8, lsr #31 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r5, ip, ip, lsl #2 │ │ │ │ - addeq r5, ip, ip, lsr r0 │ │ │ │ + strdeq r4, [ip], ip │ │ │ │ + addeq r4, ip, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #648] @ 2f7428 │ │ │ │ @@ -124547,15 +124547,15 @@ │ │ │ │ bgt 2f7240 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2f73e0 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2f73e0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -124574,15 +124574,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2f73b8 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ b 2f73e4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2f7430 │ │ │ │ ldr r3, [pc, #60] @ 2f742c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124750,15 +124750,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2f7708 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -124776,15 +124776,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2f76e4 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ b 2f770c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2f7758 │ │ │ │ ldr r3, [pc, #60] @ 2f7754 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124952,15 +124952,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2f7a30 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -124978,15 +124978,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2f7a0c │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ b 2f7a34 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2f7a80 │ │ │ │ ldr r3, [pc, #60] @ 2f7a7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -125133,32 +125133,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq r2, [r4], r4 @ │ │ │ │ - umlaleq r2, r4, ip, sl │ │ │ │ - adceq r2, r4, r4, ror #20 │ │ │ │ - adceq r2, r4, ip, lsr #20 │ │ │ │ - adceq r2, r4, ip, ror #19 │ │ │ │ + adceq r2, r4, r4, asr #19 │ │ │ │ + adceq r2, r4, ip, lsl #19 │ │ │ │ + adceq r2, r4, r4, asr r9 │ │ │ │ + adceq r2, r4, ip, lsl r9 │ │ │ │ + ldrdeq r2, [r4], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -125313,15 +125313,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ bl 2f6a5c │ │ │ │ b 2f7e64 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r4, lsl r8 │ │ │ │ + adceq r2, r4, r4, lsl #14 │ │ │ │ @ instruction: 0x01110f98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2f8204 │ │ │ │ @@ -125370,15 +125370,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f81e0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ mov r0, r8 │ │ │ │ bl 27e8cc │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27e890 │ │ │ │ @@ -125454,15 +125454,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2ecf30 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b91e40 │ │ │ │ + bl b91d30 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2f821c │ │ │ │ ldr r3, [pc, #92] @ 2f8208 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -125986,15 +125986,15 @@ │ │ │ │ b 2f894c │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2f8878 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01110ad8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r2, [r4], ip @ │ │ │ │ + adceq r2, r4, ip, ror #3 │ │ │ │ @ instruction: 0x011107b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #776] @ 2f8d14 │ │ │ │ @@ -126191,15 +126191,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, r1, r2 │ │ │ │ str r2, [r7, #560] @ 0x230 │ │ │ │ b 2f8b18 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011103f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r8, lsl ip │ │ │ │ + adceq r1, r4, r8, lsl #22 │ │ │ │ @ instruction: 0xffffd9d4 │ │ │ │ @ instruction: 0xffffd94c │ │ │ │ tsteq r1, ip, lsr #4 │ │ │ │ tsteq r1, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -126212,15 +126212,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2f9c54 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f9520 │ │ │ │ @@ -126266,25 +126266,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2f9c58 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ cmp r0, #1 │ │ │ │ ble 2f90bc │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -126410,20 +126410,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl bb1d08 │ │ │ │ + bl bb1bf8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl bb1ce0 │ │ │ │ + bl bb1bd0 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f91d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2f8e34 │ │ │ │ @@ -126603,15 +126603,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2f9a08 │ │ │ │ @@ -126712,15 +126712,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2f9c74 │ │ │ │ bl 27f3a0 │ │ │ │ ldr r3, [pc, #1860] @ 2f9c78 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl b6ccd8 │ │ │ │ + bl b6cbc8 │ │ │ │ b 2f8d90 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2f8f90 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2f8ed8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2f914c │ │ │ │ @@ -126763,15 +126763,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2f95cc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2fabb4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl bb3920 │ │ │ │ + bl bb3810 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2f962c │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2f9748 │ │ │ │ @@ -126983,15 +126983,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2f944c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b91e40 │ │ │ │ + bl b91d30 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -127166,26 +127166,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2f8f24 │ │ │ │ mov ip, #0 │ │ │ │ b 2f91a4 │ │ │ │ tsteq r1, ip, lsr #1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - adceq r1, r4, r0, lsl #16 │ │ │ │ - strdeq r1, [r4], r4 @ │ │ │ │ + strdeq r1, [r4], r0 @ │ │ │ │ + adceq r1, r4, r4, ror #9 │ │ │ │ tstpeq r0, r0, lsr #26 @ p-variant is OBSOLETE │ │ │ │ - adceq r1, r4, r0, lsl r4 │ │ │ │ + adceq r1, r4, r0, lsl #6 │ │ │ │ @ instruction: 0x0110fb90 │ │ │ │ - umlaleq r1, r4, r0, r3 │ │ │ │ - adceq r1, r4, ip, lsl #6 │ │ │ │ + adceq r1, r4, r0, lsl #5 │ │ │ │ + strdeq r1, [r4], ip @ │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd184 │ │ │ │ @ instruction: 0x0110f6dc │ │ │ │ - adceq r0, r4, r4, asr #29 │ │ │ │ - adceq r0, r4, r8, lsl #29 │ │ │ │ + @ instruction: 0x00a40db4 │ │ │ │ + adceq r0, r4, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -127207,15 +127207,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2f9d58 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2f9d38 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -127283,15 +127283,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r0, r4, r0, lsl #19 │ │ │ │ + adceq r0, r4, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -127329,15 +127329,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2fa8a8 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl bb1ccc │ │ │ │ + bl bb1bbc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2fa83c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2fa774 │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -127347,15 +127347,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2fa8ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2fa894 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -127954,16 +127954,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2fa1b0 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2fa078 │ │ │ │ - adceq r0, r4, r0, lsl #15 │ │ │ │ - adceq r0, r4, ip, lsr r7 │ │ │ │ + adceq r0, r4, r0, ror r6 │ │ │ │ + adceq r0, r4, ip, lsr #12 │ │ │ │ │ │ │ │ 002fa8b0 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -127998,28 +127998,28 @@ │ │ │ │ bl 27eee4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2fa908 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b91e4c │ │ │ │ + bl b91d3c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b91e4c │ │ │ │ + bl b91d3c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b91e4c │ │ │ │ + bl b91d3c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b91e4c │ │ │ │ + bl b91d3c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b b91e4c │ │ │ │ + b b91d3c │ │ │ │ │ │ │ │ 002fa978 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128271,21 +128271,21 @@ │ │ │ │ ldr r0, [r6, #900] @ 0x384 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl b91e40 │ │ │ │ + bl b91d30 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #900] @ 0x384 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #900] @ 0x384 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -128400,15 +128400,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq pc, [r3], r0 @ │ │ │ │ + adceq pc, r3, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128710,19 +128710,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0110de90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsr #25 │ │ │ │ - adceq pc, r3, r0, lsr r7 @ │ │ │ │ + adceq pc, r3, r0, lsr #12 │ │ │ │ tsteq r0, r4, ror sl │ │ │ │ - adceq pc, r3, ip, asr #11 │ │ │ │ - addeq r0, ip, r0, ror #28 │ │ │ │ - addeq r0, ip, r4, ror lr │ │ │ │ + @ instruction: 0x00a3f4bc │ │ │ │ + addeq r0, ip, r0, asr sp │ │ │ │ + addeq r0, ip, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -128953,15 +128953,15 @@ │ │ │ │ bhi 2fb684 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -128978,15 +128978,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2fb8f4 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -129817,20 +129817,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r0, r4, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r0, asr #15 │ │ │ │ + @ instruction: 0x00a3e6b0 │ │ │ │ @ instruction: 0x0110cab4 │ │ │ │ tsteq r0, ip, ror #20 │ │ │ │ - adceq lr, r3, ip, ror r4 │ │ │ │ - addeq pc, fp, r0, lsl sp @ │ │ │ │ - addeq pc, fp, r4, lsr #26 │ │ │ │ + adceq lr, r3, ip, ror #6 │ │ │ │ + addeq pc, fp, r0, lsl #24 │ │ │ │ + addeq pc, fp, r4, lsl ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130183,19 +130183,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r0, r8, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq lr, [r3], ip @ │ │ │ │ + adceq lr, r3, ip, ror #1 │ │ │ │ tsteq r0, ip, asr #10 │ │ │ │ - adceq sp, r3, r4, asr #29 │ │ │ │ - addeq pc, fp, r8, asr r7 @ │ │ │ │ - addeq pc, fp, ip, ror #14 │ │ │ │ + @ instruction: 0x00a3ddb4 │ │ │ │ + addeq pc, fp, r8, asr #12 │ │ │ │ + addeq pc, fp, ip, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130546,19 +130546,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r0, r4, lsr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, ip, asr #24 │ │ │ │ + adceq sp, r3, ip, lsr fp │ │ │ │ @ instruction: 0x0110bf9c │ │ │ │ - adceq sp, r3, r8, lsl r9 │ │ │ │ - addeq pc, fp, ip, lsr #3 │ │ │ │ - addeq pc, fp, r0, asr #3 │ │ │ │ + adceq sp, r3, r8, lsl #16 │ │ │ │ + umulleq pc, fp, ip, r0 @ │ │ │ │ + strheq pc, [fp], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -131294,20 +131294,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, ip, lsr #1 │ │ │ │ + umlaleq ip, r3, ip, pc @ │ │ │ │ tsteq r0, r0, lsr #7 │ │ │ │ tsteq r0, r8, asr r3 │ │ │ │ - adceq ip, r3, r8, ror #26 │ │ │ │ - strdeq lr, [fp], ip │ │ │ │ - addeq lr, fp, r0, lsl r6 │ │ │ │ + adceq ip, r3, r8, asr ip │ │ │ │ + addeq lr, fp, ip, ror #9 │ │ │ │ + addeq lr, fp, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -131660,19 +131660,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r0, r4, asr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r8, ror #21 │ │ │ │ + ldrdeq ip, [r3], r8 @ │ │ │ │ tsteq r0, r8, lsr lr │ │ │ │ - @ instruction: 0x00a3c7b0 │ │ │ │ - addeq lr, fp, r4, asr #32 │ │ │ │ - addeq lr, fp, r8, asr r0 │ │ │ │ + adceq ip, r3, r0, lsr #13 │ │ │ │ + addeq sp, fp, r4, lsr pc │ │ │ │ + addeq sp, fp, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -132023,19 +132023,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0110ab90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r8, lsr r5 │ │ │ │ + adceq ip, r3, r8, lsr #8 │ │ │ │ tsteq r0, r8, lsl #17 │ │ │ │ - adceq ip, r3, r4, lsl #4 │ │ │ │ - umulleq sp, fp, r8, sl │ │ │ │ - addeq sp, fp, ip, lsr #21 │ │ │ │ + strdeq ip, [r3], r4 @ │ │ │ │ + addeq sp, fp, r8, lsl #19 │ │ │ │ + umulleq sp, fp, ip, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -132781,20 +132781,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0110a5dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r8, asr #18 │ │ │ │ + adceq fp, r3, r8, lsr r8 │ │ │ │ tsteq r0, ip, lsr #25 │ │ │ │ tsteq r0, ip, asr ip │ │ │ │ - adceq fp, r3, ip, lsr #12 │ │ │ │ - addeq ip, fp, r0, asr #29 │ │ │ │ - ldrdeq ip, [fp], r4 │ │ │ │ + adceq fp, r3, ip, lsl r5 │ │ │ │ + @ instruction: 0x008bcdb0 │ │ │ │ + addeq ip, fp, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -133540,20 +133540,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r0, r0, lsl #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sl, r3, ip, ror #26 │ │ │ │ + adceq sl, r3, ip, asr ip │ │ │ │ ldrsbeq r9, [r0, -r0] │ │ │ │ tsteq r0, r0, lsl #1 │ │ │ │ - adceq sl, r3, r0, asr sl │ │ │ │ - addeq ip, fp, r4, ror #5 │ │ │ │ - strdeq ip, [fp], r8 │ │ │ │ + adceq sl, r3, r0, asr #18 │ │ │ │ + ldrdeq ip, [fp], r4 │ │ │ │ + addeq ip, fp, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -134310,20 +134310,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r0, r4, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sl, r3, r4, ror #2 │ │ │ │ + adceq sl, r3, r4, asr r0 │ │ │ │ tsteq r0, r8, asr #9 │ │ │ │ tsteq r0, r8, ror r4 │ │ │ │ - adceq r9, r3, r8, asr #28 │ │ │ │ - ldrdeq fp, [fp], ip │ │ │ │ - strdeq fp, [fp], r0 │ │ │ │ + adceq r9, r3, r8, lsr sp │ │ │ │ + addeq fp, fp, ip, asr #11 │ │ │ │ + addeq fp, fp, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -135080,20 +135080,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r0, ip, lsl r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, ip, asr r5 │ │ │ │ + adceq r9, r3, ip, asr #8 │ │ │ │ tsteq r0, r0, asr #17 │ │ │ │ tsteq r0, r0, ror r8 │ │ │ │ - adceq r9, r3, r0, asr #4 │ │ │ │ - ldrdeq sl, [fp], r4 │ │ │ │ - addeq sl, fp, r8, ror #21 │ │ │ │ + adceq r9, r3, r0, lsr r1 │ │ │ │ + addeq sl, fp, r4, asr #19 │ │ │ │ + ldrdeq sl, [fp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -135107,15 +135107,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ ldrb r5, [r8, #656] @ 0x290 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ beq 301c8c │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl b91e40 │ │ │ │ + bl b91d30 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #900] @ 0x384 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -135190,15 +135190,15 @@ │ │ │ │ ldr r5, [r8, #900] @ 0x384 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl b91e40 │ │ │ │ + bl b91d30 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 3019c8 │ │ │ │ ldr r3, [pc, #2464] @ 302314 │ │ │ │ mov r2, #8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -135222,15 +135222,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 3022e4 │ │ │ │ ldr r0, [r8, #900] @ 0x384 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ ldr r2, [r8, #900] @ 0x384 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #900] @ 0x384 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -135815,18 +135815,18 @@ │ │ │ │ bl 27c8bc │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #900] @ 0x384 │ │ │ │ b 301a44 │ │ │ │ tsteq r0, r4, lsl r6 │ │ │ │ andeq r1, r0, r0, asr #23 │ │ │ │ andeq r3, r0, ip, asr sp │ │ │ │ - strdeq sl, [fp], r8 │ │ │ │ + addeq sl, fp, r8, ror #13 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r9, fp, r8, asr #31 │ │ │ │ - addeq r9, fp, r4, lsr #29 │ │ │ │ + @ instruction: 0x008b9eb8 │ │ │ │ + umulleq r9, fp, r4, sp │ │ │ │ │ │ │ │ 0030232c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -135876,22 +135876,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3023f4 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 27eee4 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl b91e4c │ │ │ │ + bl b91d3c │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b91e4c │ │ │ │ + bl b91d3c │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b b91e4c │ │ │ │ + b b91d3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 3026c0 │ │ │ │ ldr r3, [pc, #656] @ 3026c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135979,22 +135979,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3026e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3025cc │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 302518 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -136020,66 +136020,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #168] @ 3026ec │ │ │ │ ldr r3, [pc, #168] @ 3026f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3026f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 302480 │ │ │ │ ldr r0, [pc, #124] @ 3026f8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3025b4 │ │ │ │ ldr r0, [pc, #100] @ 3026fc │ │ │ │ ldr r3, [pc, #100] @ 302700 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 302704 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 302480 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011069d4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011069bc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r0, ror #18 │ │ │ │ andeq r1, r0, ip, asr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, fp, r4, lsl #26 │ │ │ │ + strdeq r9, [fp], r4 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addseq fp, r8, ip, lsr #22 │ │ │ │ - addeq r9, fp, r4, lsr #26 │ │ │ │ - addeq r9, fp, r0, lsr #5 │ │ │ │ - umulleq r9, fp, r4, ip │ │ │ │ - @ instruction: 0x0098bad8 │ │ │ │ - addeq r9, fp, r8, asr #25 │ │ │ │ - addeq r9, fp, r8, asr #5 │ │ │ │ + addseq fp, r8, ip, lsl sl │ │ │ │ + addeq r9, fp, r4, lsl ip │ │ │ │ + umulleq r9, fp, r0, r1 │ │ │ │ + addeq r9, fp, r4, lsl #23 │ │ │ │ + addseq fp, r8, r8, asr #19 │ │ │ │ + @ instruction: 0x008b9bb8 │ │ │ │ + @ instruction: 0x008b91b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 302be4 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -136156,55 +136156,55 @@ │ │ │ │ bne 302900 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 983d6c │ │ │ │ + bl 983c5c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 302a10 │ │ │ │ ldr fp, [pc, #916] @ 302c00 │ │ │ │ ldr r9, [pc, #916] @ 302c04 │ │ │ │ ldr sl, [pc, #916] @ 302c08 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #884] @ 302c0c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98812c │ │ │ │ + bl 98801c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 302a40 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9844fc │ │ │ │ + bl 9843ec │ │ │ │ ldr r1, [pc, #816] @ 302c10 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 984244 │ │ │ │ + bl 984134 │ │ │ │ b 302798 │ │ │ │ bl 27d1d4 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 302840 │ │ │ │ ldr r3, [pc, #768] @ 302c14 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -136213,22 +136213,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 302c18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 302818 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136251,38 +136251,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #576] @ 302c20 │ │ │ │ ldr r3, [pc, #576] @ 302c24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 302c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 30277c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl b735a8 │ │ │ │ + bl b73498 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 302b10 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecd8c │ │ │ │ b 302798 │ │ │ │ ldr r3, [pc, #484] @ 302c2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136300,43 +136300,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #396] @ 302c30 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 302c34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3028d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 302c38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 30295c │ │ │ │ ldr r0, [pc, #336] @ 302c3c │ │ │ │ ldr r3, [pc, #336] @ 302c40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 302c44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 30277c │ │ │ │ ldr r3, [pc, #260] @ 302c1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 302a2c │ │ │ │ ldr r3, [pc, #208] @ 302bfc │ │ │ │ @@ -136352,76 +136352,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #212] @ 302c48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 302c4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 302a2c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 302c50 │ │ │ │ ldr r0, [pc, #168] @ 302c54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3028d0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 302c58 │ │ │ │ ldr r0, [pc, #144] @ 302c5c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 302a2c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011066d8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011066b0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r4, ror #12 │ │ │ │ andeq r4, r0, r0, lsr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r4, fp, ip, lsr #8 │ │ │ │ - addeq r4, fp, r8, asr #8 │ │ │ │ - umlaleq r8, r3, r4, r6 │ │ │ │ - addeq r9, fp, ip, asr #23 │ │ │ │ + addeq r4, fp, ip, lsl r3 │ │ │ │ + addeq r4, fp, r8, lsr r3 │ │ │ │ + adceq r8, r3, r4, lsl #11 │ │ │ │ + @ instruction: 0x008b9abc │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, fp, ip, lsr #20 │ │ │ │ + addeq r9, fp, ip, lsl r9 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - umullseq fp, r8, r0, r7 │ │ │ │ - addeq r9, fp, r8, asr #20 │ │ │ │ - addeq r8, fp, r4, lsl #30 │ │ │ │ + addseq fp, r8, r0, lsl #13 │ │ │ │ + addeq r9, fp, r8, lsr r9 │ │ │ │ + strdeq r8, [fp], r4 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ - addseq r5, r5, r0, lsr sl │ │ │ │ - @ instruction: 0x008b99b0 │ │ │ │ - addeq r9, fp, r4, lsl #18 │ │ │ │ - addseq fp, r8, r4, lsl #13 │ │ │ │ - addeq r9, fp, r4, lsr r9 │ │ │ │ - addeq r8, fp, r4, ror lr │ │ │ │ - ldrdeq r9, [fp], r8 │ │ │ │ - addeq r8, fp, r8, ror sp │ │ │ │ - addseq r5, r5, ip, lsr #18 │ │ │ │ - addeq r9, fp, r4, lsl r9 │ │ │ │ - addeq r9, fp, r4, lsl #17 │ │ │ │ - addeq r8, fp, r4, lsr #27 │ │ │ │ + addseq r5, r5, r0, lsr #18 │ │ │ │ + addeq r9, fp, r0, lsr #17 │ │ │ │ + strdeq r9, [fp], r4 │ │ │ │ + addseq fp, r8, r4, ror r5 │ │ │ │ + addeq r9, fp, r4, lsr #16 │ │ │ │ + addeq r8, fp, r4, ror #26 │ │ │ │ + addeq r9, fp, r8, asr #15 │ │ │ │ + addeq r8, fp, r8, ror #24 │ │ │ │ + addseq r5, r5, ip, lsl r8 │ │ │ │ + addeq r9, fp, r4, lsl #16 │ │ │ │ + addeq r9, fp, r4, ror r7 │ │ │ │ + umulleq r8, fp, r4, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 302fa8 │ │ │ │ ldr r3, [pc, #816] @ 302fac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -136430,15 +136430,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 98c09c │ │ │ │ + bl 98bf8c │ │ │ │ ldr r5, [pc, #772] @ 302fb0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 302d20 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 302d18 │ │ │ │ @@ -136447,15 +136447,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 9889b8 │ │ │ │ + bl 9888a8 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 302fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -136465,25 +136465,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 27d1d4 │ │ │ │ b 302cc0 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl b735a8 │ │ │ │ + bl b73498 │ │ │ │ ldr r3, [pc, #644] @ 302fbc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 302e2c │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecd8c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ ldr r2, [pc, #608] @ 302fc0 │ │ │ │ ldr r3, [pc, #584] @ 302fac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136551,26 +136551,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #324] @ 302fd4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 302fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 302d48 │ │ │ │ ldr r3, [pc, #264] @ 302fc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 302de0 │ │ │ │ ldr r3, [pc, #248] @ 302fcc │ │ │ │ @@ -136587,72 +136587,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #188] @ 302fdc │ │ │ │ ldr r2, [pc, #188] @ 302fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 302fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 302de0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 302fe8 │ │ │ │ ldr r0, [pc, #136] @ 302fec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 302d48 │ │ │ │ ldr r1, [pc, #112] @ 302ff0 │ │ │ │ ldr r3, [pc, #112] @ 302ff4 │ │ │ │ ldr r0, [pc, #112] @ 302ff8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 302de0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsl #3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, asr r1 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ - adceq r8, r3, r4, lsl r2 │ │ │ │ + adceq r8, r3, r4, lsl #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r4, lsr #1 │ │ │ │ - strdeq r8, [r3], r4 @ │ │ │ │ + adceq r7, r3, r4, ror #31 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, fp, r0, ror r6 │ │ │ │ - addeq r8, fp, ip, asr sl │ │ │ │ - addseq fp, r8, r0, asr r2 │ │ │ │ - strdeq r9, [fp], r4 │ │ │ │ - addeq r8, fp, r0, asr #19 │ │ │ │ - addeq r9, fp, r0, lsr #11 │ │ │ │ - addeq r8, fp, ip, lsl #20 │ │ │ │ - addseq fp, r8, ip, ror #3 │ │ │ │ - addeq r9, fp, ip, lsl #11 │ │ │ │ - addeq r8, fp, r4, ror #19 │ │ │ │ + addeq r9, fp, r0, ror #10 │ │ │ │ + addeq r8, fp, ip, asr #18 │ │ │ │ + addseq fp, r8, r0, asr #2 │ │ │ │ + addeq r9, fp, r4, ror #9 │ │ │ │ + @ instruction: 0x008b88b0 │ │ │ │ + umulleq r9, fp, r0, r4 │ │ │ │ + strdeq r8, [fp], ip │ │ │ │ + ldrsbeq fp, [r8], ip │ │ │ │ + addeq r9, fp, ip, ror r4 │ │ │ │ + ldrdeq r8, [fp], r4 │ │ │ │ │ │ │ │ 00302ffc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -136680,28 +136680,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 98c09c │ │ │ │ + bl 98bf8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 303108 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 303100 │ │ │ │ ldr r2, [pc, #136] @ 303128 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 9889b8 │ │ │ │ + bl 9888a8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 30312c │ │ │ │ ldr r3, [pc, #92] @ 303124 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -136717,15 +136717,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d1d4 │ │ │ │ b 303098 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecd8c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ b 3030bc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsr #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ tsteq r0, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -136740,23 +136740,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 98c09c │ │ │ │ + bl 98bf8c │ │ │ │ ldr r5, [pc, #176] @ 30322c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 3031d8 │ │ │ │ bl 2ecd8c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ ldr r2, [pc, #148] @ 303230 │ │ │ │ ldr r3, [pc, #136] @ 303228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136779,15 +136779,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 9889b8 │ │ │ │ + bl 9888a8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 303194 │ │ │ │ bl 27d1d4 │ │ │ │ b 3031e8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01105cbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @@ -136814,51 +136814,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 303374 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 303368 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 987a6c │ │ │ │ + bl 98795c │ │ │ │ ldr r9, [pc, #420] @ 303440 │ │ │ │ ldr r7, [pc, #420] @ 303444 │ │ │ │ ldr sl, [pc, #420] @ 303448 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #384] @ 30344c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98812c │ │ │ │ + bl 98801c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #344] @ 303450 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 303384 │ │ │ │ ldr r1, [pc, #320] @ 303454 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 987c6c │ │ │ │ + bl 987b5c │ │ │ │ ldr r2, [pc, #300] @ 303458 │ │ │ │ ldr r3, [pc, #264] @ 303438 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136897,53 +136897,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #128] @ 303468 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 30346c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 30330c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 303470 │ │ │ │ ldr r0, [pc, #84] @ 303474 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 30330c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsr #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01105b98 │ │ │ │ - strdeq r3, [fp], ip │ │ │ │ - addeq r3, fp, r8, lsl sl │ │ │ │ - umlaleq r7, r3, r0, ip │ │ │ │ - addeq r9, fp, ip, ror #4 │ │ │ │ + addeq r3, fp, ip, ror #17 │ │ │ │ + addeq r3, fp, r8, lsl #18 │ │ │ │ + adceq r7, r3, r0, lsl #23 │ │ │ │ + addeq r9, fp, ip, asr r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x01105ad8 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umullseq ip, r9, ip, fp │ │ │ │ - addeq r9, fp, ip, rrx │ │ │ │ - addseq ip, r9, r8, ror #22 │ │ │ │ - umulleq r9, fp, ip, r0 │ │ │ │ + addseq ip, r9, ip, lsl #21 │ │ │ │ + addeq r8, fp, ip, asr pc │ │ │ │ + addseq ip, r9, r8, asr sl │ │ │ │ + addeq r8, fp, ip, lsl #31 │ │ │ │ │ │ │ │ 00303478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -136968,57 +136968,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 983d6c │ │ │ │ + bl 983c5c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3035e0 │ │ │ │ ldr fp, [pc, #440] @ 3036bc │ │ │ │ ldr r8, [pc, #440] @ 3036c0 │ │ │ │ ldr sl, [pc, #440] @ 3036c4 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #408] @ 3036c8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98812c │ │ │ │ + bl 98801c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #368] @ 3036cc │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 303600 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9844fc │ │ │ │ + bl 9843ec │ │ │ │ ldr r1, [pc, #336] @ 3036d0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 984244 │ │ │ │ + bl 984134 │ │ │ │ ldr r2, [pc, #304] @ 3036d4 │ │ │ │ ldr r3, [pc, #268] @ 3036b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -137029,15 +137029,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecd8c │ │ │ │ b 30359c │ │ │ │ bl 27d1d4 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 3034cc │ │ │ │ ldr r3, [pc, #208] @ 3036d8 │ │ │ │ @@ -137058,53 +137058,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #128] @ 3036e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3036e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 303570 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 3036ec │ │ │ │ ldr r0, [pc, #84] @ 3036f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 303570 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, ror #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, asr r9 │ │ │ │ - umulleq r3, fp, r4, r7 │ │ │ │ - @ instruction: 0x008b37b0 │ │ │ │ - adceq r7, r3, r8, lsr #20 │ │ │ │ - addeq r9, fp, r0, lsr #32 │ │ │ │ + addeq r3, fp, r4, lsl #13 │ │ │ │ + addeq r3, fp, r0, lsr #13 │ │ │ │ + adceq r7, r3, r8, lsl r9 │ │ │ │ + addeq r8, fp, r0, lsl pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r4, r5, r0, ror lr │ │ │ │ - strdeq r8, [fp], r0 │ │ │ │ - addseq r4, r5, ip, lsr lr │ │ │ │ - addeq r8, fp, r4, lsr #28 │ │ │ │ + addseq r4, r5, r0, ror #26 │ │ │ │ + addeq r8, fp, r0, ror #25 │ │ │ │ + addseq r4, r5, ip, lsr #26 │ │ │ │ + addeq r8, fp, r4, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -137163,15 +137163,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3037b0 │ │ │ │ ldr r5, [pc, #1416] @ 303d78 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304184 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1380] @ 303d7c │ │ │ │ ldr r3, [pc, #1380] @ 303d80 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -137195,15 +137195,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 30393c │ │ │ │ ldr r1, [pc, #1300] @ 303d88 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1276] @ 303d8c │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -137218,17 +137218,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ mov r0, r4 │ │ │ │ - bl b6c0c4 │ │ │ │ + bl b6bfb4 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1180] @ 303d94 │ │ │ │ ldr r3, [pc, #1120] @ 303d5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #103424 @ 0x19400 │ │ │ │ @@ -137244,34 +137244,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b91e1c │ │ │ │ + bl b91d0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 303f64 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1080] @ 303d98 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1052] @ 303d9c │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r5, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b91c10 │ │ │ │ + bl b91b00 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ add fp, sp, #82944 @ 0x14400 │ │ │ │ mov sl, #0 │ │ │ │ add fp, fp, #16 │ │ │ │ str sl, [r3, #-952] @ 0xfffffc48 │ │ │ │ str sl, [r3, #-948] @ 0xfffffc4c │ │ │ │ @@ -137409,15 +137409,15 @@ │ │ │ │ str r1, [r3, #-976] @ 0xfffffc30 │ │ │ │ str r1, [r3, #-972] @ 0xfffffc34 │ │ │ │ str r1, [r3, #-968] @ 0xfffffc38 │ │ │ │ str r1, [r3, #-964] @ 0xfffffc3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137426,15 +137426,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #404] @ 303da4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-976] @ 0xfffffc30 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 303af0 │ │ │ │ mov r6, r3 │ │ │ │ b 3037e8 │ │ │ │ ldr r1, [pc, #376] @ 303da8 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -137451,15 +137451,15 @@ │ │ │ │ bne 304044 │ │ │ │ ldr r0, [pc, #320] @ 303dac │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3584] @ 0xe00 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 303b64 │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -137483,20 +137483,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #196] @ 303db0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b91e4c │ │ │ │ + bl b91d3c │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ ldr r3, [fp, #3896] @ 0xf38 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r3, [r5, #760] @ 0x2f8 │ │ │ │ add r1, fp, #3904 @ 0xf40 │ │ │ │ add r0, r5, #768 @ 0x300 │ │ │ │ bl 27d978 │ │ │ │ @@ -137511,47 +137511,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r0, ip, asr #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ @ instruction: 0x01105694 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - ldrdeq r8, [fp], r8 @ │ │ │ │ - @ instruction: 0x008b8db8 │ │ │ │ + addeq r8, fp, r8, asr #25 │ │ │ │ + addeq r8, fp, r8, lsr #25 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ - addeq r8, fp, r0, ror sp │ │ │ │ + addeq r8, fp, r0, ror #24 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r7, fp, r0, lsl r3 │ │ │ │ - ldrdeq r7, [fp], ip │ │ │ │ - ldrdeq r8, [fp], r0 │ │ │ │ - umulleq r8, fp, ip, ip │ │ │ │ + addeq r7, fp, r0, lsl #4 │ │ │ │ + addeq r7, fp, ip, asr #3 │ │ │ │ + addeq r8, fp, r0, asr #23 │ │ │ │ + addeq r8, fp, ip, lsl #23 │ │ │ │ tsteq r0, ip, lsl #10 │ │ │ │ - strdeq r7, [fp], r0 │ │ │ │ - addeq r8, fp, r8, lsl #24 │ │ │ │ + addeq r7, fp, r0, ror #1 │ │ │ │ + strdeq r8, [fp], r8 @ │ │ │ │ andeq r3, r0, r4, ror pc │ │ │ │ - strdeq r8, [fp], r0 │ │ │ │ + addeq r8, fp, r0, ror #19 │ │ │ │ andeq r2, r0, ip, lsl #9 │ │ │ │ - addeq r8, fp, r8, lsl #19 │ │ │ │ - addeq r6, fp, r4, ror #28 │ │ │ │ - addeq r6, fp, r0, lsr #26 │ │ │ │ - addeq r6, fp, r8, asr #24 │ │ │ │ + addeq r8, fp, r8, ror r8 │ │ │ │ + addeq r6, fp, r4, asr sp │ │ │ │ + addeq r6, fp, r0, lsl ip │ │ │ │ + addeq r6, fp, r8, lsr fp │ │ │ │ andeq r2, r0, ip, lsr r5 │ │ │ │ - addeq r8, fp, ip, lsl r6 │ │ │ │ - strdeq r8, [fp], r4 │ │ │ │ - umulleq r8, fp, r4, r6 │ │ │ │ + addeq r8, fp, ip, lsl #10 │ │ │ │ + addeq r8, fp, r4, ror #7 │ │ │ │ + addeq r8, fp, r4, lsl #11 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ muleq r0, r8, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, fp, ip, lsr r6 │ │ │ │ - addeq r8, fp, ip, lsl #10 │ │ │ │ - addeq r8, fp, r8, lsr r6 │ │ │ │ - adceq r6, r3, r8, ror #26 │ │ │ │ - umulleq r8, fp, r0, r3 │ │ │ │ + addeq r8, fp, ip, lsr #10 │ │ │ │ + strdeq r8, [fp], ip │ │ │ │ + addeq r8, fp, r8, lsr #10 │ │ │ │ + adceq r6, r3, r8, asr ip │ │ │ │ + addeq r8, fp, r0, lsl #5 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ mov r6, sl │ │ │ │ @@ -137564,15 +137564,15 @@ │ │ │ │ ldr r8, [pc, #-120] @ 303db4 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r3, [fp, #3712] @ 0xe80 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strb r5, [r3, r2] │ │ │ │ ldr r3, [fp, #3712] @ 0xe80 │ │ │ │ add r3, r3, r2 │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -137589,18 +137589,18 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 303f18 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl b92284 │ │ │ │ + bl b92174 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl b91e4c │ │ │ │ + bl b91d3c │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ ldr r3, [fp, #3896] @ 0xf38 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r3, [r5, #760] @ 0x2f8 │ │ │ │ add r1, fp, #3904 @ 0xf40 │ │ │ │ add r0, r5, #768 @ 0x300 │ │ │ │ bl 27d978 │ │ │ │ @@ -137609,28 +137609,28 @@ │ │ │ │ ldr r2, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r3, [fp, #3544] @ 0xdd8 │ │ │ │ str r2, [r5, #900] @ 0x384 │ │ │ │ str r3, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl b87cf4 │ │ │ │ + bl b87be4 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-332] @ 303db8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ b 303880 │ │ │ │ mov r0, r5 │ │ │ │ - bl b91e40 │ │ │ │ + bl b91d30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl b91e4c │ │ │ │ + bl b91d3c │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ ldr r3, [fp, #3896] @ 0xf38 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r3, [r5, #760] @ 0x2f8 │ │ │ │ add r1, fp, #3904 @ 0xf40 │ │ │ │ add r0, r5, #768 @ 0x300 │ │ │ │ bl 27d978 │ │ │ │ @@ -137645,15 +137645,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #960 @ 0x3c0 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #616 @ 0x268 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl b92078 │ │ │ │ + bl b91f68 │ │ │ │ b 303954 │ │ │ │ ldr r1, [pc, #-472] @ 303dbc │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 303ad0 │ │ │ │ ldr r1, [pc, #-468] @ 303dd4 │ │ │ │ @@ -137673,15 +137673,15 @@ │ │ │ │ str r1, [r3, #-976] @ 0xfffffc30 │ │ │ │ str r1, [r3, #-972] @ 0xfffffc34 │ │ │ │ str r1, [r3, #-968] @ 0xfffffc38 │ │ │ │ str r1, [r3, #-964] @ 0xfffffc3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137690,29 +137690,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-624] @ 303dc0 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-976] @ 0xfffffc30 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 303ad0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #976 @ 0x3d0 │ │ │ │ str r1, [r3, #-976] @ 0xfffffc30 │ │ │ │ str r1, [r3, #-972] @ 0xfffffc34 │ │ │ │ str r1, [r3, #-968] @ 0xfffffc38 │ │ │ │ str r1, [r3, #-964] @ 0xfffffc3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137721,23 +137721,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-744] @ 303dc4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-976] @ 0xfffffc30 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 303c80 │ │ │ │ ldr r0, [pc, #-764] @ 303dc8 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 303af0 │ │ │ │ ldr r3, [pc, #-792] @ 303dcc │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 303e14 │ │ │ │ ldr r3, [pc, #-808] @ 303dd0 │ │ │ │ @@ -137760,44 +137760,44 @@ │ │ │ │ sub r8, sl, #976 @ 0x3d0 │ │ │ │ str r1, [sl, #-976] @ 0xfffffc30 │ │ │ │ str r1, [sl, #-972] @ 0xfffffc34 │ │ │ │ str r1, [sl, #-968] @ 0xfffffc38 │ │ │ │ str r1, [sl, #-964] @ 0xfffffc3c │ │ │ │ mov r0, r8 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sl, #-968] @ 0xfffffc38 │ │ │ │ ldr r2, [sl, #-976] @ 0xfffffc30 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-928] @ 303ddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 303e20 │ │ │ │ mvn r0, #0 │ │ │ │ b 3038f0 │ │ │ │ ldr r0, [pc, #-948] @ 303de0 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 303ad0 │ │ │ │ ldr r0, [pc, #-980] @ 303de4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 303e20 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1008] @ 303de8 │ │ │ │ ldr r0, [pc, #-1008] @ 303dec │ │ │ │ ldr r2, [pc, #-1008] @ 303df0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -137805,26 +137805,26 @@ │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl b6d11c │ │ │ │ + bl b6d00c │ │ │ │ mov r0, r4 │ │ │ │ bl 3036f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 304208 │ │ │ │ ldr r5, [pc, #48] @ 304250 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl b6c018 │ │ │ │ + bl b6bf08 │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl b6b5bc │ │ │ │ + bl b6b4ac │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -137862,15 +137862,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -137884,18 +137884,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r0, r8, lsl #23 │ │ │ │ @ instruction: 0x011f17d4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r8, fp, r8, lsr #5 │ │ │ │ - adceq r6, r3, r8, lsr ip │ │ │ │ - addeq r8, fp, r0, asr r2 │ │ │ │ - ldrdeq r6, [fp], r8 │ │ │ │ + umulleq r8, fp, r8, r1 │ │ │ │ + adceq r6, r3, r8, lsr #22 │ │ │ │ + addeq r8, fp, r0, asr #2 │ │ │ │ + addeq r6, fp, r8, asr #1 │ │ │ │ │ │ │ │ 00304348 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -137947,15 +137947,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r2, [pc, #280] @ 304550 │ │ │ │ ldr r3, [pc, #244] @ 304530 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -137988,52 +137988,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 304560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3043b4 │ │ │ │ ldr r0, [pc, #88] @ 304564 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3043b4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01104a9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, ror #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x011f16b4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r8, fp, r8, ror r1 │ │ │ │ - addeq r8, fp, ip, asr r1 │ │ │ │ + addeq r8, fp, r8, rrx │ │ │ │ + addeq r8, fp, ip, asr #32 │ │ │ │ tsteq pc, ip, asr r6 @ │ │ │ │ tsteq r0, ip, asr #19 │ │ │ │ andeq r3, r0, r4, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, fp, r0, lsr r3 │ │ │ │ - addeq r8, fp, r0, ror r3 │ │ │ │ + addeq r8, fp, r0, lsr #4 │ │ │ │ + addeq r8, fp, r0, ror #4 │ │ │ │ │ │ │ │ 00304568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 304618 │ │ │ │ @@ -138059,33 +138059,33 @@ │ │ │ │ beq 3045ec │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl b6c0c4 │ │ │ │ + bl b6bfb4 │ │ │ │ b 3045f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ ldr r3, [pc, #44] @ 304628 │ │ │ │ ldr r1, [pc, #44] @ 30462c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b b6ba58 │ │ │ │ + b b6b948 │ │ │ │ tsteq r0, r0, lsl #17 │ │ │ │ tsteq pc, r8, ror #9 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - @ instruction: 0x008b7fb8 │ │ │ │ + addeq r7, fp, r8, lsr #29 │ │ │ │ tsteq pc, r4, ror r4 @ │ │ │ │ - addeq r7, fp, r8, asr pc │ │ │ │ + addeq r7, fp, r8, asr #28 │ │ │ │ │ │ │ │ 00304630 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 304770 │ │ │ │ @@ -138108,20 +138108,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 3046ac │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl b91e1c │ │ │ │ + bl b91d0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 304728 │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b92284 │ │ │ │ + bl b92174 │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -138130,49 +138130,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30470c │ │ │ │ ldr r1, [pc, #140] @ 30477c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ed864 │ │ │ │ ldr r1, [pc, #108] @ 304780 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6ba58 │ │ │ │ + b b6b948 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 304768 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3046ac │ │ │ │ ldr r2, [pc, #60] @ 304784 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9889b8 │ │ │ │ + bl 9888a8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 3046ac │ │ │ │ bl 27d1d4 │ │ │ │ b 304734 │ │ │ │ @ instruction: 0x011047bc │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r6, fp, r8, ror #9 │ │ │ │ - addeq r6, fp, r0, ror #8 │ │ │ │ - addeq r6, fp, ip, lsr r4 │ │ │ │ + ldrdeq r6, [fp], r8 │ │ │ │ + addeq r6, fp, r0, asr r3 │ │ │ │ + addeq r6, fp, ip, lsr #6 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ │ │ │ │ 00304788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -138222,26 +138222,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 304808 │ │ │ │ ldr r1, [pc, #52] @ 30488c │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 304630 │ │ │ │ tsteq r0, r0, ror #12 │ │ │ │ tsteq pc, r8, asr #5 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - umulleq r7, fp, ip, sp │ │ │ │ + addeq r7, fp, ip, lsl #25 │ │ │ │ tsteq pc, r8, lsl #5 │ │ │ │ - addeq r7, fp, r4, ror sp │ │ │ │ + addeq r7, fp, r4, ror #24 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ - addeq r7, fp, r8, lsl #26 │ │ │ │ + strdeq r7, [fp], r8 │ │ │ │ │ │ │ │ 00304890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 304940 │ │ │ │ @@ -138256,41 +138256,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 27cb68 │ │ │ │ mov r4, r0 │ │ │ │ - bl b6bf10 │ │ │ │ + bl b6be00 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ ldr r2, [pc, #80] @ 304944 │ │ │ │ ldr r1, [pc, #80] @ 304948 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl b6ccfc │ │ │ │ + bl b6cbec │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq pc, r8, asr #3 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - @ instruction: 0x008b7fbc │ │ │ │ + addeq r7, fp, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 304bb4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -138390,15 +138390,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecf30 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed864 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ ldr r2, [pc, #184] @ 304bcc │ │ │ │ ldr r3, [pc, #160] @ 304bb8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -138440,17 +138440,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 304a30 │ │ │ │ @ instruction: 0x01104494 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, asr r4 │ │ │ │ - umulleq r7, fp, r4, r7 │ │ │ │ + addeq r7, fp, r4, lsl #13 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - ldrdeq r6, [fp], r8 │ │ │ │ + addeq r5, fp, r8, asr #31 │ │ │ │ @ instruction: 0x011042f0 │ │ │ │ tsteq r0, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 304ca0 │ │ │ │ @@ -138492,22 +138492,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed0b4 │ │ │ │ ldr r1, [pc, #36] @ 304cac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ed864 │ │ │ │ tsteq r0, r8, lsl r2 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r5, fp, ip, lsr pc │ │ │ │ - addeq r5, fp, r8, asr #29 │ │ │ │ + addeq r5, fp, ip, lsr #28 │ │ │ │ + @ instruction: 0x008b5db8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 304d4c │ │ │ │ ldr r3, [pc, #132] @ 304d50 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -138838,15 +138838,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 2d3444 │ │ │ │ b 305084 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, lsr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, lsr #29 │ │ │ │ - ldrdeq r7, [fp], ip │ │ │ │ + addeq r7, fp, ip, asr #1 │ │ │ │ tsteq r0, r8, ror #26 │ │ │ │ tsteq r0, r0, ror #25 │ │ │ │ tsteq r0, r8, lsl #25 │ │ │ │ │ │ │ │ 00305200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -138942,15 +138942,15 @@ │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, lsl #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, asr fp │ │ │ │ blne 305380 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - ldrsheq r1, [r9], r0 │ │ │ │ + addseq r0, r9, r0, ror #31 │ │ │ │ @ instruction: 0x01103ad4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -139023,40 +139023,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 305524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305450 │ │ │ │ ldr r0, [pc, #56] @ 305528 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305450 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, asr #20 │ │ │ │ tsteq r0, r0, lsr #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r7, [fp], r4 │ │ │ │ - addeq r7, fp, ip, lsr #8 │ │ │ │ + addeq r7, fp, r4, ror #5 │ │ │ │ + addeq r7, fp, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -139155,29 +139155,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3057f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305594 │ │ │ │ ldr r0, [pc, #244] @ 3057f8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305594 │ │ │ │ ldr r3, [pc, #224] @ 3057fc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 305664 │ │ │ │ ldr r3, [pc, #188] @ 3057ec │ │ │ │ @@ -139194,54 +139194,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #132] @ 305800 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 305804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305664 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 305808 │ │ │ │ ldr r0, [pc, #84] @ 30580c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305664 │ │ │ │ tsteq r0, ip, lsr #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsl #17 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ tsteq r0, r4, lsl r8 │ │ │ │ andeq r1, r0, r8, lsr #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, fp, ip, ror #4 │ │ │ │ - addeq r7, fp, r8, lsr #5 │ │ │ │ + addeq r7, fp, ip, asr r1 │ │ │ │ + umulleq r7, fp, r8, r1 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addeq r7, fp, r4, ror r2 │ │ │ │ - addeq r6, fp, ip, ror #2 │ │ │ │ - addeq r7, fp, ip, lsr r2 │ │ │ │ - @ instruction: 0x008b61b8 │ │ │ │ + addeq r7, fp, r4, ror #2 │ │ │ │ + addeq r6, fp, ip, asr r0 │ │ │ │ + addeq r7, fp, ip, lsr #2 │ │ │ │ + addeq r6, fp, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 305a78 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139317,28 +139317,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr ip, [pc, #308] @ 305a9c │ │ │ │ ldr r3, [pc, #308] @ 305aa0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 305aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3058d8 │ │ │ │ ldr r3, [pc, #240] @ 305a90 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3058d8 │ │ │ │ ldr r3, [pc, #224] @ 305a94 │ │ │ │ @@ -139356,15 +139356,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr ip, [pc, #164] @ 305aa8 │ │ │ │ ldr r3, [pc, #164] @ 305aac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 305ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -139375,48 +139375,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 305abc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3058d8 │ │ │ │ ldr r0, [pc, #108] @ 305ac0 │ │ │ │ ldr r3, [pc, #108] @ 305ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 305ac8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3058d8 │ │ │ │ @ instruction: 0x011035d0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, lsr #11 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ tsteq r0, r8, ror r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r8, r8, r8, lsl #16 │ │ │ │ - umulleq r7, fp, ip, r0 │ │ │ │ - umulleq r5, fp, r0, pc @ │ │ │ │ - addseq r8, r8, ip, ror #14 │ │ │ │ - addeq r7, fp, r8, lsl r0 │ │ │ │ - strdeq r5, [fp], r4 │ │ │ │ - addseq r8, r8, r8, asr #14 │ │ │ │ - ldrdeq r6, [fp], r4 │ │ │ │ - addeq r5, fp, r8, lsr pc │ │ │ │ - addseq r8, r8, ip, lsl r7 │ │ │ │ - addeq r6, fp, r0, asr #31 │ │ │ │ - addeq r5, fp, ip, lsl #30 │ │ │ │ + @ instruction: 0x009886f8 │ │ │ │ + addeq r6, fp, ip, lsl #31 │ │ │ │ + addeq r5, fp, r0, lsl #29 │ │ │ │ + addseq r8, r8, ip, asr r6 │ │ │ │ + addeq r6, fp, r8, lsl #30 │ │ │ │ + addeq r5, fp, r4, ror #27 │ │ │ │ + addseq r8, r8, r8, lsr r6 │ │ │ │ + addeq r6, fp, r4, asr #29 │ │ │ │ + addeq r5, fp, r8, lsr #28 │ │ │ │ + addseq r8, r8, ip, lsl #12 │ │ │ │ + @ instruction: 0x008b6eb0 │ │ │ │ + strdeq r5, [fp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 306068 │ │ │ │ @@ -139452,15 +139452,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 305b9c │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 99e498 │ │ │ │ + bl 99e388 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 305d98 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 305d1c │ │ │ │ @@ -139500,23 +139500,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 306088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 305b70 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -139540,24 +139540,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 306090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305b9c │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 305b70 │ │ │ │ b 305c80 │ │ │ │ @@ -139578,46 +139578,46 @@ │ │ │ │ beq 305ddc │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 306094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305b98 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl b735a8 │ │ │ │ + bl b73498 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 305f60 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ mvn r4, #0 │ │ │ │ b 305b9c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 306098 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305c5c │ │ │ │ ldr r0, [pc, #696] @ 30609c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305b98 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 27dc78 │ │ │ │ ldr r3, [pc, #616] @ 306074 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -139643,33 +139643,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #548] @ 3060a4 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 3060a8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305dbc │ │ │ │ ldr r0, [pc, #504] @ 3060ac │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305b9c │ │ │ │ ldr r3, [pc, #424] @ 306074 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 305dbc │ │ │ │ ldr r3, [pc, #448] @ 3060a0 │ │ │ │ @@ -139692,15 +139692,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr ip, [pc, #364] @ 3060b0 │ │ │ │ ldr r3, [pc, #364] @ 3060b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3060b8 │ │ │ │ @@ -139724,88 +139724,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #248] @ 3060bc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3060c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305db4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 3060c4 │ │ │ │ ldr r0, [pc, #200] @ 3060c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305db4 │ │ │ │ ldr r3, [pc, #172] @ 3060cc │ │ │ │ ldr r0, [pc, #172] @ 3060d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305dbc │ │ │ │ ldr ip, [pc, #144] @ 3060d4 │ │ │ │ ldr r3, [pc, #144] @ 3060d8 │ │ │ │ ldr r0, [pc, #144] @ 3060dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 305dbc │ │ │ │ tsteq r0, r8, lsl r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, ror #5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r0, ror #4 │ │ │ │ andeq r5, r0, r4, ror #3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, fp, r8, lsl lr │ │ │ │ + addeq r6, fp, r8, lsl #26 │ │ │ │ andeq r1, r0, r8, ror r7 │ │ │ │ - addeq r6, fp, r8, lsl #28 │ │ │ │ - addeq r6, fp, r4, ror sp │ │ │ │ - addeq r6, fp, ip, ror #25 │ │ │ │ - addeq r6, fp, r8, ror #26 │ │ │ │ + strdeq r6, [fp], r8 │ │ │ │ + addeq r6, fp, r4, ror #24 │ │ │ │ + ldrdeq r6, [fp], ip │ │ │ │ + addeq r6, fp, r8, asr ip │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x008b6bb8 │ │ │ │ - addeq r5, fp, ip, ror sl │ │ │ │ - umulleq r6, fp, r8, ip │ │ │ │ - addseq r8, r8, ip, lsr #4 │ │ │ │ - addeq r6, fp, ip, lsl #22 │ │ │ │ - @ instruction: 0x008b59b0 │ │ │ │ - addeq r6, fp, r8, asr #23 │ │ │ │ - addeq r5, fp, r4, lsr #18 │ │ │ │ - umulleq r6, fp, r0, fp │ │ │ │ - addeq r5, fp, r8, ror r9 │ │ │ │ - addeq r6, fp, r8, lsl sl │ │ │ │ - addeq r5, fp, r4, asr r9 │ │ │ │ - addseq r8, r8, r8, lsr #2 │ │ │ │ - addeq r6, fp, r8, lsl #20 │ │ │ │ - addeq r5, fp, r8, lsr #18 │ │ │ │ + addeq r6, fp, r8, lsr #21 │ │ │ │ + addeq r5, fp, ip, ror #18 │ │ │ │ + addeq r6, fp, r8, lsl #23 │ │ │ │ + addseq r8, r8, ip, lsl r1 │ │ │ │ + strdeq r6, [fp], ip │ │ │ │ + addeq r5, fp, r0, lsr #17 │ │ │ │ + @ instruction: 0x008b6ab8 │ │ │ │ + addeq r5, fp, r4, lsl r8 │ │ │ │ + addeq r6, fp, r0, lsl #21 │ │ │ │ + addeq r5, fp, r8, ror #16 │ │ │ │ + addeq r6, fp, r8, lsl #18 │ │ │ │ + addeq r5, fp, r4, asr #16 │ │ │ │ + addseq r8, r8, r8, lsl r0 │ │ │ │ + strdeq r6, [fp], r8 │ │ │ │ + addeq r5, fp, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 3067b0 │ │ │ │ ldr r3, [pc, #1716] @ 3067b4 │ │ │ │ @@ -139932,26 +139932,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 3067d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306180 │ │ │ │ ldr r3, [pc, #1188] @ 3067d8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30620c │ │ │ │ ldr r3, [pc, #1156] @ 3067cc │ │ │ │ @@ -139968,23 +139968,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 3067dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 30620c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306454 │ │ │ │ ldr r3, [pc, #1052] @ 3067e0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -140005,28 +140005,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr ip, [pc, #956] @ 3067e4 │ │ │ │ ldr r3, [pc, #956] @ 3067e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 3067ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed0b4 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed0b4 │ │ │ │ ldr r1, [pc, #892] @ 3067f0 │ │ │ │ @@ -140044,21 +140044,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 3067f4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306180 │ │ │ │ ldr r0, [pc, #816] @ 3067f8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 30620c │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 27d21c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -140092,29 +140092,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #632] @ 3067fc │ │ │ │ ldr r2, [pc, #632] @ 306800 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 306804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3064f4 │ │ │ │ ldr r3, [pc, #508] @ 3067bc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 306668 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -140137,27 +140137,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #464] @ 306808 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 30680c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3064f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 3067e0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3065cc │ │ │ │ @@ -140176,110 +140176,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #316] @ 306810 │ │ │ │ ldr r2, [pc, #316] @ 306814 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 306818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3064f4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 30681c │ │ │ │ ldr r0, [pc, #264] @ 306820 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3064f4 │ │ │ │ ldr r0, [pc, #240] @ 306824 │ │ │ │ ldr r3, [pc, #240] @ 306828 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 30682c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306454 │ │ │ │ ldr r1, [pc, #208] @ 306830 │ │ │ │ ldr r3, [pc, #208] @ 306834 │ │ │ │ ldr r0, [pc, #208] @ 306838 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3064f4 │ │ │ │ ldr r1, [pc, #176] @ 30683c │ │ │ │ ldr r3, [pc, #176] @ 306840 │ │ │ │ ldr r0, [pc, #176] @ 306844 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3064f4 │ │ │ │ tsteq r0, r8, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, ror #25 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01102bd8 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r6, r0, ip, rrx │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008b68bc │ │ │ │ + addeq r6, fp, ip, lsr #15 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - umulleq r5, fp, r4, r6 │ │ │ │ + addeq r5, fp, r4, lsl #11 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addseq r7, r8, r8, asr #26 │ │ │ │ - ldrdeq r6, [fp], ip │ │ │ │ - @ instruction: 0x008b54bc │ │ │ │ - addeq r6, fp, r8, lsr #17 │ │ │ │ - @ instruction: 0x008b67b8 │ │ │ │ - @ instruction: 0x008b55b8 │ │ │ │ - addseq r7, r8, ip, ror #23 │ │ │ │ - addeq r6, fp, ip, ror #14 │ │ │ │ - addeq r5, fp, ip, asr r3 │ │ │ │ - addeq r6, fp, r4, lsr #13 │ │ │ │ - @ instruction: 0x008b52b0 │ │ │ │ - addeq r6, fp, ip, asr #9 │ │ │ │ - addeq r6, fp, r8, ror #9 │ │ │ │ - addeq r5, fp, ip, lsl #4 │ │ │ │ - addeq r6, fp, r8, asr #11 │ │ │ │ - addeq r5, fp, ip, asr r2 │ │ │ │ - addseq r7, r8, ip, lsr sl │ │ │ │ - addeq r6, fp, r8, asr #11 │ │ │ │ - addeq r5, fp, ip, lsr #4 │ │ │ │ - addseq r7, r8, ip, lsl #20 │ │ │ │ - addeq r6, fp, r8, lsl #11 │ │ │ │ - addeq r5, fp, r4, lsl #4 │ │ │ │ - addeq r6, fp, r0, lsl r4 │ │ │ │ - addeq r6, fp, r8, lsr #8 │ │ │ │ - ldrdeq r5, [fp], r8 │ │ │ │ + addseq r7, r8, r8, lsr ip │ │ │ │ + addeq r6, fp, ip, asr #15 │ │ │ │ + addeq r5, fp, ip, lsr #7 │ │ │ │ + umulleq r6, fp, r8, r7 │ │ │ │ + addeq r6, fp, r8, lsr #13 │ │ │ │ + addeq r5, fp, r8, lsr #9 │ │ │ │ + @ instruction: 0x00987adc │ │ │ │ + addeq r6, fp, ip, asr r6 │ │ │ │ + addeq r5, fp, ip, asr #4 │ │ │ │ + umulleq r6, fp, r4, r5 │ │ │ │ + addeq r5, fp, r0, lsr #3 │ │ │ │ + @ instruction: 0x008b63bc │ │ │ │ + ldrdeq r6, [fp], r8 │ │ │ │ + strdeq r5, [fp], ip │ │ │ │ + @ instruction: 0x008b64b8 │ │ │ │ + addeq r5, fp, ip, asr #2 │ │ │ │ + addseq r7, r8, ip, lsr #18 │ │ │ │ + @ instruction: 0x008b64b8 │ │ │ │ + addeq r5, fp, ip, lsl r1 │ │ │ │ + @ instruction: 0x009878fc │ │ │ │ + addeq r6, fp, r8, ror r4 │ │ │ │ + strdeq r5, [fp], r4 │ │ │ │ + addeq r6, fp, r0, lsl #6 │ │ │ │ + addeq r6, fp, r8, lsl r3 │ │ │ │ + addeq r5, fp, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 306a24 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -140364,57 +140364,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr ip, [pc, #136] @ 306a4c │ │ │ │ ldr r3, [pc, #136] @ 306a50 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 306a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306948 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 306a58 │ │ │ │ ldr r3, [pc, #88] @ 306a5c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 306a60 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306948 │ │ │ │ @ instruction: 0x01102598 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, ror r5 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ tsteq r0, r0, asr #10 │ │ │ │ tsteq r0, r0, lsl #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r7, r8, ip, lsr #15 │ │ │ │ - addeq r6, fp, ip, ror #6 │ │ │ │ - addeq r4, fp, r0, lsr #30 │ │ │ │ - addseq r7, r8, r0, ror r7 │ │ │ │ - addeq r6, fp, r8, lsr #6 │ │ │ │ - addeq r4, fp, r0, ror #30 │ │ │ │ + umullseq r7, r8, ip, r6 │ │ │ │ + addeq r6, fp, ip, asr r2 │ │ │ │ + addeq r4, fp, r0, lsl lr │ │ │ │ + addseq r7, r8, r0, ror #12 │ │ │ │ + addeq r6, fp, r8, lsl r2 │ │ │ │ + addeq r4, fp, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 307138 │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -140543,26 +140543,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 30715c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306afc │ │ │ │ ldr r3, [pc, #1184] @ 307160 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306b88 │ │ │ │ ldr r3, [pc, #1152] @ 307154 │ │ │ │ @@ -140579,22 +140579,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 307164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306b88 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306ddc │ │ │ │ ldr r3, [pc, #1052] @ 307168 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -140615,28 +140615,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr ip, [pc, #956] @ 30716c │ │ │ │ ldr r3, [pc, #956] @ 307170 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 307174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed0b4 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed0b4 │ │ │ │ ldr r1, [pc, #892] @ 307178 │ │ │ │ @@ -140654,21 +140654,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 30717c │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306afc │ │ │ │ ldr r0, [pc, #816] @ 307180 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306b88 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 27d21c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -140702,29 +140702,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #632] @ 307184 │ │ │ │ ldr r2, [pc, #632] @ 307188 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 30718c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306e7c │ │ │ │ ldr r2, [pc, #508] @ 307144 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 306ff0 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -140747,27 +140747,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #464] @ 307190 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 307194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306e7c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 307168 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 306f54 │ │ │ │ @@ -140786,110 +140786,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #316] @ 307198 │ │ │ │ ldr r2, [pc, #316] @ 30719c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3071a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306e7c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 3071a4 │ │ │ │ ldr r0, [pc, #264] @ 3071a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306e7c │ │ │ │ ldr r0, [pc, #240] @ 3071ac │ │ │ │ ldr r3, [pc, #240] @ 3071b0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 3071b4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306ddc │ │ │ │ ldr r1, [pc, #208] @ 3071b8 │ │ │ │ ldr r3, [pc, #208] @ 3071bc │ │ │ │ ldr r0, [pc, #208] @ 3071c0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306e7c │ │ │ │ ldr r1, [pc, #176] @ 3071c4 │ │ │ │ ldr r3, [pc, #176] @ 3071c8 │ │ │ │ ldr r0, [pc, #176] @ 3071cc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 306e7c │ │ │ │ tsteq r0, r0, lsl #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, ror #6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, ip, asr #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r6, r0, r4, asr #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, fp, r4, lsr #1 │ │ │ │ + umulleq r5, fp, r4, pc @ │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - addeq r4, fp, ip, lsl #26 │ │ │ │ + strdeq r4, [fp], ip │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addseq r7, r8, r0, asr #7 │ │ │ │ - addeq r5, fp, r4, asr pc │ │ │ │ - addeq r4, fp, r4, lsr fp │ │ │ │ - addeq r5, fp, r0, lsr #30 │ │ │ │ - addeq r5, fp, r0, lsr #31 │ │ │ │ - addeq r4, fp, r0, lsr ip │ │ │ │ - addseq r7, r8, r4, ror #4 │ │ │ │ - addeq r5, fp, r4, ror #27 │ │ │ │ - ldrdeq r4, [fp], r4 @ │ │ │ │ - addeq r5, fp, ip, lsl #29 │ │ │ │ - addeq r4, fp, r8, lsr #18 │ │ │ │ - addeq r5, fp, r4, asr #22 │ │ │ │ - addeq r5, fp, r0, ror #22 │ │ │ │ - addeq r4, fp, r4, lsl #17 │ │ │ │ - @ instruction: 0x008b5db0 │ │ │ │ - ldrdeq r4, [fp], r4 @ │ │ │ │ - ldrheq r7, [r8], r4 │ │ │ │ - addeq r5, fp, r0, asr #24 │ │ │ │ - addeq r4, fp, r4, lsr #17 │ │ │ │ - addseq r7, r8, r4, lsl #1 │ │ │ │ - addeq r5, fp, r0, lsl #24 │ │ │ │ - addeq r4, fp, ip, ror r8 │ │ │ │ - addeq r5, fp, r8, lsl #21 │ │ │ │ - addeq r5, fp, r0, lsr #21 │ │ │ │ - addeq r4, fp, r0, asr r8 │ │ │ │ + @ instruction: 0x009872b0 │ │ │ │ + addeq r5, fp, r4, asr #28 │ │ │ │ + addeq r4, fp, r4, lsr #20 │ │ │ │ + addeq r5, fp, r0, lsl lr │ │ │ │ + umulleq r5, fp, r0, lr │ │ │ │ + addeq r4, fp, r0, lsr #22 │ │ │ │ + addseq r7, r8, r4, asr r1 │ │ │ │ + ldrdeq r5, [fp], r4 │ │ │ │ + addeq r4, fp, r4, asr #17 │ │ │ │ + addeq r5, fp, ip, ror sp │ │ │ │ + addeq r4, fp, r8, lsl r8 │ │ │ │ + addeq r5, fp, r4, lsr sl │ │ │ │ + addeq r5, fp, r0, asr sl │ │ │ │ + addeq r4, fp, r4, ror r7 │ │ │ │ + addeq r5, fp, r0, lsr #25 │ │ │ │ + addeq r4, fp, r4, asr #15 │ │ │ │ + addseq r6, r8, r4, lsr #31 │ │ │ │ + addeq r5, fp, r0, lsr fp │ │ │ │ + umulleq r4, fp, r4, r7 │ │ │ │ + addseq r6, r8, r4, ror pc │ │ │ │ + strdeq r5, [fp], r0 │ │ │ │ + addeq r4, fp, ip, ror #14 │ │ │ │ + addeq r5, fp, r8, ror r9 │ │ │ │ + umulleq r5, fp, r0, r9 │ │ │ │ + addeq r4, fp, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 3073ac │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -140974,57 +140974,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr ip, [pc, #136] @ 3073d4 │ │ │ │ ldr r3, [pc, #136] @ 3073d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3073dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3072d0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 3073e0 │ │ │ │ ldr r3, [pc, #88] @ 3073e4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 3073e8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3072d0 │ │ │ │ tsteq r0, r0, lsl ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, ror #23 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ @ instruction: 0x01101bb8 │ │ │ │ tsteq r0, r8, ror fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r6, r8, r4, lsr #28 │ │ │ │ - addeq r5, fp, r4, lsl fp │ │ │ │ - umulleq r4, fp, r8, r5 │ │ │ │ - addseq r6, r8, r8, ror #27 │ │ │ │ - ldrdeq r5, [fp], r0 │ │ │ │ - ldrdeq r4, [fp], r8 │ │ │ │ + addseq r6, r8, r4, lsl sp │ │ │ │ + addeq r5, fp, r4, lsl #20 │ │ │ │ + addeq r4, fp, r8, lsl #9 │ │ │ │ + @ instruction: 0x00986cd8 │ │ │ │ + addeq r5, fp, r0, asr #19 │ │ │ │ + addeq r4, fp, r8, asr #9 │ │ │ │ │ │ │ │ 003073ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 307490 │ │ │ │ @@ -141052,26 +141052,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, r7, ip, asr r6 @ │ │ │ │ - addeq r5, fp, ip, lsr sl │ │ │ │ - adceq r3, r3, r0, lsl fp │ │ │ │ - addeq r5, fp, ip, lsl sl │ │ │ │ + addseq pc, r7, ip, asr #10 │ │ │ │ + addeq r5, fp, ip, lsr #18 │ │ │ │ + adceq r3, r3, r0, lsl #20 │ │ │ │ + addeq r5, fp, ip, lsl #18 │ │ │ │ │ │ │ │ 003074a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -141148,15 +141148,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 9889b8 │ │ │ │ + bl 9888a8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 307890 │ │ │ │ ldr r3, [pc, #656] @ 307884 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -141179,15 +141179,15 @@ │ │ │ │ bhi 307654 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 3077ac │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl b92034 │ │ │ │ + bl b91f24 │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 307678 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 307708 │ │ │ │ mov r2, #0 │ │ │ │ @@ -141251,24 +141251,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3078a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 307678 │ │ │ │ ldr r2, [pc, #228] @ 307898 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 307654 │ │ │ │ @@ -141291,54 +141291,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3078b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 307654 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 3078b4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 307678 │ │ │ │ ldr r0, [pc, #76] @ 3078b8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 307654 │ │ │ │ tsteq r0, r8, asr #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011018b0 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ tsteq r0, r4, lsl r8 │ │ │ │ tsteq r0, r0, lsr r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r4, asr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r3, [fp], r4 │ │ │ │ + addeq r2, fp, r4, asr #31 │ │ │ │ andeq r2, r0, r4, lsr #30 │ │ │ │ - addeq r2, fp, r8, lsl #31 │ │ │ │ - umulleq r3, fp, r0, r0 │ │ │ │ - addeq r2, fp, ip, lsr #31 │ │ │ │ + addeq r2, fp, r8, ror lr │ │ │ │ + addeq r2, fp, r0, lsl #31 │ │ │ │ + umulleq r2, fp, ip, lr │ │ │ │ │ │ │ │ 003078bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -141397,19 +141397,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 27e38c │ │ │ │ cmp r0, r6 │ │ │ │ bne 3079d8 │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b91dfc │ │ │ │ + bl b91cec │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl b91fe4 │ │ │ │ + bl b91ed4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 30793c │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecd3c │ │ │ │ b 30793c │ │ │ │ @@ -141441,44 +141441,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 980fd8 │ │ │ │ + bl 980ec8 │ │ │ │ ldr r8, [pc, #2736] @ 308520 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 307cb4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307a9c │ │ │ │ ldr r0, [pc, #2712] @ 308524 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cbe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b26230 │ │ │ │ + bl b26120 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 980fe8 │ │ │ │ + bl 980ed8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 307d98 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307ca8 │ │ │ │ ldr r0, [pc, #2656] @ 308528 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cbe0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b26230 │ │ │ │ + bl b26120 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 30852c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -141502,15 +141502,15 @@ │ │ │ │ bne 307b50 │ │ │ │ ldr r3, [pc, #2536] @ 308530 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 307ea0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 980fd8 │ │ │ │ + bl 980ec8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 307b74 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -141519,15 +141519,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 980fd8 │ │ │ │ + bl 980ec8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 307bb4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 307de0 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -141586,29 +141586,29 @@ │ │ │ │ bl 2ed864 │ │ │ │ ldr r1, [pc, #2220] @ 308544 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ece5c │ │ │ │ b 307cec │ │ │ │ - bl b26230 │ │ │ │ + bl b26120 │ │ │ │ mov r9, #0 │ │ │ │ b 307adc │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl b735a8 │ │ │ │ + bl b73498 │ │ │ │ ldr r3, [pc, #2164] @ 308540 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 307f98 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecd8c │ │ │ │ ldr r2, [pc, #2132] @ 308548 │ │ │ │ ldr r3, [pc, #2084] @ 30851c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -141649,15 +141649,15 @@ │ │ │ │ bne 30815c │ │ │ │ mov r0, fp │ │ │ │ bl 27f01c │ │ │ │ b 307d58 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl b735a8 │ │ │ │ + bl b73498 │ │ │ │ ldr r3, [pc, #1936] @ 308540 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3082a4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -141698,33 +141698,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #1764] @ 308558 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 30855c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307d8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 99cd1c │ │ │ │ + bl 99cc0c │ │ │ │ cmp r0, #0 │ │ │ │ blt 3081ec │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -141760,27 +141760,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #1524] @ 308560 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 308564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307d8c │ │ │ │ ldr r3, [pc, #1452] @ 30854c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307cdc │ │ │ │ ldr r3, [pc, #1436] @ 308550 │ │ │ │ @@ -141796,27 +141796,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #1388] @ 308568 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 30856c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307cdc │ │ │ │ ldr r3, [pc, #1344] @ 308570 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 308334 │ │ │ │ ldr r3, [pc, #1292] @ 308550 │ │ │ │ @@ -141832,23 +141832,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 308574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307c54 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141871,29 +141871,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #1104] @ 308578 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 30857c │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 308580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307d8c │ │ │ │ ldr r3, [pc, #1000] @ 30854c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307d8c │ │ │ │ ldr r3, [pc, #984] @ 308550 │ │ │ │ @@ -141909,31 +141909,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #964] @ 308584 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 308588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307d8c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl b735a8 │ │ │ │ + bl b73498 │ │ │ │ ldr r3, [pc, #832] @ 308540 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 307d8c │ │ │ │ ldr r3, [pc, #820] @ 30854c │ │ │ │ @@ -141955,27 +141955,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #788] @ 30858c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 308590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307d8c │ │ │ │ ldr r3, [pc, #672] @ 30854c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307dc0 │ │ │ │ ldr r3, [pc, #656] @ 308550 │ │ │ │ @@ -141991,27 +141991,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #652] @ 308594 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 308598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307dc0 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307c54 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 3080c4 │ │ │ │ ldr r3, [pc, #508] @ 30854c │ │ │ │ @@ -142031,162 +142031,162 @@ │ │ │ │ beq 308458 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #500] @ 30859c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3085a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307d58 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 3085a4 │ │ │ │ ldr r0, [pc, #452] @ 3085a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307cdc │ │ │ │ ldr r0, [pc, #428] @ 3085ac │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3080a4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 3085b0 │ │ │ │ ldr r0, [pc, #404] @ 3085b4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307dc0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 3085b8 │ │ │ │ ldr r0, [pc, #376] @ 3085bc │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307d8c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 3085c0 │ │ │ │ ldr r0, [pc, #348] @ 3085c4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307d58 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 3085c8 │ │ │ │ ldr r0, [pc, #320] @ 3085cc │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307d8c │ │ │ │ ldr r3, [pc, #296] @ 3085d0 │ │ │ │ ldr r0, [pc, #296] @ 3085d4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 3085d8 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307d8c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 3085dc │ │ │ │ ldr r0, [pc, #256] @ 3085e0 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307d8c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 3085e4 │ │ │ │ ldr r0, [pc, #228] @ 3085e8 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 307d8c │ │ │ │ tsteq r0, ip, ror #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01101398 │ │ │ │ - addeq r5, fp, r8, lsr #8 │ │ │ │ - addeq r5, fp, ip, ror #7 │ │ │ │ - addseq lr, r8, r8, lsr #18 │ │ │ │ + addeq r5, fp, r8, lsl r3 │ │ │ │ + ldrdeq r5, [fp], ip │ │ │ │ + addseq lr, r8, r8, lsl r8 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - addseq r6, r8, r8, ror #10 │ │ │ │ - addseq r3, r9, r4, lsl #27 │ │ │ │ + addseq r6, r8, r8, asr r4 │ │ │ │ + addseq r3, r9, r4, ror ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ tsteq r0, r0, lsl r1 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r5, [fp], r0 │ │ │ │ - addeq r3, fp, r4, ror sl │ │ │ │ - @ instruction: 0x008b4fb8 │ │ │ │ - addeq r3, fp, ip, ror r9 │ │ │ │ - addeq r4, fp, r0, asr #29 │ │ │ │ - addeq r3, fp, ip, ror #17 │ │ │ │ + addeq r4, fp, r0, ror #31 │ │ │ │ + addeq r3, fp, r4, ror #18 │ │ │ │ + addeq r4, fp, r8, lsr #29 │ │ │ │ + addeq r3, fp, ip, ror #16 │ │ │ │ + @ instruction: 0x008b4db0 │ │ │ │ + ldrdeq r3, [fp], ip │ │ │ │ andeq r5, r0, r4, lsl #14 │ │ │ │ - addeq r4, fp, r4, ror #29 │ │ │ │ - addseq r6, r8, r8, asr #32 │ │ │ │ - ldrdeq r4, [fp], ip │ │ │ │ - @ instruction: 0x008b37b8 │ │ │ │ - addeq r4, fp, r4, lsl #27 │ │ │ │ - addeq r3, fp, r8, lsr #14 │ │ │ │ - umulleq r4, fp, r0, ip │ │ │ │ - addeq r3, fp, r0, ror r6 │ │ │ │ - addeq r4, fp, ip, asr #23 │ │ │ │ - addeq r3, fp, r0, ror #11 │ │ │ │ - addeq r4, fp, r4, asr #22 │ │ │ │ - addeq r3, fp, r0, asr #10 │ │ │ │ - ldrdeq r4, [fp], ip │ │ │ │ - addeq r3, fp, ip, lsl #11 │ │ │ │ - ldrdeq r4, [fp], r0 │ │ │ │ - @ instruction: 0x008b4ab8 │ │ │ │ - addeq r3, fp, r4, asr r5 │ │ │ │ - addeq r4, fp, r0, lsl #22 │ │ │ │ - addeq r3, fp, r0, lsr r5 │ │ │ │ - addeq r4, fp, r8, lsl #21 │ │ │ │ - addeq r3, fp, ip, lsl #10 │ │ │ │ - ldrdeq r4, [fp], r8 │ │ │ │ - addeq r3, fp, r8, ror #9 │ │ │ │ - addseq r5, r8, r8, asr #25 │ │ │ │ - @ instruction: 0x008b34bc │ │ │ │ - addeq r4, fp, ip, asr fp │ │ │ │ - addeq r4, fp, r8, lsr #20 │ │ │ │ - umulleq r3, fp, r4, r4 │ │ │ │ - addeq r4, fp, r0, lsr #20 │ │ │ │ - addeq r3, fp, r0, ror r4 │ │ │ │ + ldrdeq r4, [fp], r4 @ │ │ │ │ + addseq r5, r8, r8, lsr pc │ │ │ │ + addeq r4, fp, ip, asr #27 │ │ │ │ + addeq r3, fp, r8, lsr #13 │ │ │ │ + addeq r4, fp, r4, ror ip │ │ │ │ + addeq r3, fp, r8, lsl r6 │ │ │ │ + addeq r4, fp, r0, lsl #23 │ │ │ │ + addeq r3, fp, r0, ror #10 │ │ │ │ + @ instruction: 0x008b4abc │ │ │ │ + ldrdeq r3, [fp], r0 │ │ │ │ + addeq r4, fp, r4, lsr sl │ │ │ │ + addeq r3, fp, r0, lsr r4 │ │ │ │ + addeq r4, fp, ip, asr #19 │ │ │ │ + addeq r3, fp, ip, ror r4 │ │ │ │ + addeq r4, fp, r0, asr #21 │ │ │ │ + addeq r4, fp, r8, lsr #19 │ │ │ │ + addeq r3, fp, r4, asr #8 │ │ │ │ + strdeq r4, [fp], r0 │ │ │ │ + addeq r3, fp, r0, lsr #8 │ │ │ │ + addeq r4, fp, r8, ror r9 │ │ │ │ + strdeq r3, [fp], ip │ │ │ │ + addeq r4, fp, r8, asr #19 │ │ │ │ + ldrdeq r3, [fp], r8 │ │ │ │ + @ instruction: 0x00985bb8 │ │ │ │ + addeq r3, fp, ip, lsr #7 │ │ │ │ + addeq r4, fp, ip, asr #20 │ │ │ │ + addeq r4, fp, r8, lsl r9 │ │ │ │ + addeq r3, fp, r4, lsl #7 │ │ │ │ + addeq r4, fp, r0, lsl r9 │ │ │ │ + addeq r3, fp, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -142229,15 +142229,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 3086c0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3086b8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b63968 │ │ │ │ + b b63858 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ef14 │ │ │ │ bl 27ec38 │ │ │ │ b 3086a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -142335,18 +142335,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 308734 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, asr #13 │ │ │ │ - addeq r4, fp, r4, lsr #17 │ │ │ │ - umulleq r4, fp, r4, r8 │ │ │ │ - addeq r4, fp, r0, lsl #17 │ │ │ │ - addeq r4, fp, r0, ror r8 │ │ │ │ + umulleq r4, fp, r4, r7 │ │ │ │ + addeq r4, fp, r4, lsl #15 │ │ │ │ + addeq r4, fp, r0, ror r7 │ │ │ │ + addeq r4, fp, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 308a04 │ │ │ │ ldr r3, [pc, #380] @ 308a08 │ │ │ │ @@ -142444,18 +142444,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3088b4 │ │ │ │ b 3088e4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, ror r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsl r5 │ │ │ │ - addeq r4, fp, ip, lsl #14 │ │ │ │ - ldrdeq r4, [fp], ip │ │ │ │ - addeq r4, fp, ip, lsr #13 │ │ │ │ - addeq r4, fp, ip, asr #12 │ │ │ │ + strdeq r4, [fp], ip │ │ │ │ + addeq r4, fp, ip, asr #11 │ │ │ │ + umulleq r4, fp, ip, r5 │ │ │ │ + addeq r4, fp, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -142540,25 +142540,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 308f48 │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ ldr r1, [pc, #944] @ 308f4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ ldr r1, [pc, #928] @ 308f50 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 308e80 │ │ │ │ ldr r1, [pc, #900] @ 308f54 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e848 │ │ │ │ @@ -142596,32 +142596,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 308d70 │ │ │ │ ldr r1, [pc, #764] @ 308f60 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7781c │ │ │ │ + bl b7770c │ │ │ │ ldr r7, [pc, #744] @ 308f64 │ │ │ │ ldr r1, [pc, #744] @ 308f68 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7781c │ │ │ │ + bl b7770c │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #684] @ 308f6c │ │ │ │ ldr r3, [pc, #632] @ 308f3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -142663,33 +142663,33 @@ │ │ │ │ bne 308bf4 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 308c2c │ │ │ │ ldr r1, [pc, #516] @ 308f7c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77490 │ │ │ │ + bl b77380 │ │ │ │ cmp r0, #0 │ │ │ │ bne 308e14 │ │ │ │ ldr r1, [pc, #496] @ 308f80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77490 │ │ │ │ + bl b77380 │ │ │ │ cmp r0, #0 │ │ │ │ beq 308ca0 │ │ │ │ ldr ip, [pc, #476] @ 308f84 │ │ │ │ ldr r3, [pc, #476] @ 308f88 │ │ │ │ ldr r1, [pc, #476] @ 308f8c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mvn r6, #0 │ │ │ │ b 308cac │ │ │ │ ldr r1, [pc, #440] @ 308f90 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -142710,125 +142710,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 308fa0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 308fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 308dc8 │ │ │ │ ldr r1, [pc, #352] @ 308fa8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73348 │ │ │ │ + bl b73238 │ │ │ │ b 308dc8 │ │ │ │ ldr ip, [pc, #336] @ 308fac │ │ │ │ ldr r3, [pc, #336] @ 308fb0 │ │ │ │ ldr r1, [pc, #336] @ 308fb4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 308fb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 308dc8 │ │ │ │ ldr r0, [pc, #308] @ 308fbc │ │ │ │ ldr r3, [pc, #308] @ 308fc0 │ │ │ │ ldr r1, [pc, #308] @ 308fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r1, [pc, #280] @ 308fc8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b733e4 │ │ │ │ + bl b732d4 │ │ │ │ b 308dc8 │ │ │ │ ldr r1, [pc, #264] @ 308fcc │ │ │ │ ldr r3, [pc, #264] @ 308fd0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 308fd4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 308fd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r1, [pc, #240] @ 308fdc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b733e4 │ │ │ │ + bl b732d4 │ │ │ │ b 308dc8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 308fe0 │ │ │ │ ldr r3, [pc, #220] @ 308fe4 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 308fe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 308fec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r1, [pc, #196] @ 308ff0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b733e4 │ │ │ │ + bl b732d4 │ │ │ │ b 308dc8 │ │ │ │ tsteq r0, r8, asr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0110029c │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - strdeq r4, [fp], r8 │ │ │ │ - addseq r4, r4, r4, asr r3 │ │ │ │ - addeq r4, fp, r0, ror #9 │ │ │ │ - addseq r4, r4, r0, lsr #2 │ │ │ │ - addeq r4, fp, ip, ror #10 │ │ │ │ - addeq r4, fp, ip, asr r5 │ │ │ │ - umulleq r4, fp, r0, r5 │ │ │ │ - strdeq r0, [r0], -pc @ │ │ │ │ - addeq r4, fp, r0, lsl #11 │ │ │ │ - tsteq r0, r4, asr #2 │ │ │ │ - addeq r4, fp, r8, lsl r4 │ │ │ │ - addeq r4, fp, r8, lsl #8 │ │ │ │ - addeq r2, ip, r4, lsl r8 │ │ │ │ + addeq r4, fp, r8, ror #7 │ │ │ │ + addseq r4, r4, r4, asr #4 │ │ │ │ + ldrdeq r4, [fp], r0 │ │ │ │ + addseq r4, r4, r0, lsl r0 │ │ │ │ + addeq r4, fp, ip, asr r4 │ │ │ │ + addeq r4, fp, ip, asr #8 │ │ │ │ addeq r4, fp, r0, lsl #9 │ │ │ │ + strdeq r0, [r0], -pc @ │ │ │ │ addeq r4, fp, r0, ror r4 │ │ │ │ - addeq r4, fp, ip, lsl #9 │ │ │ │ - ldrdeq r2, [r3], r0 @ │ │ │ │ - addeq r4, fp, r4, ror #5 │ │ │ │ - addeq r4, fp, r0, lsr #7 │ │ │ │ - addeq r4, fp, ip, lsr r3 │ │ │ │ - addeq r4, fp, r8, ror #7 │ │ │ │ - adceq r2, r3, r8, asr r1 │ │ │ │ - addeq r4, fp, ip, ror #4 │ │ │ │ - andeq r0, r0, ip, lsl r6 │ │ │ │ - addeq r4, fp, ip, lsl #7 │ │ │ │ - addseq r2, r4, r4, asr #14 │ │ │ │ - adceq r2, r3, r8, lsl r1 │ │ │ │ + tsteq r0, r4, asr #2 │ │ │ │ + addeq r4, fp, r8, lsl #6 │ │ │ │ + strdeq r4, [fp], r8 │ │ │ │ + addeq r2, ip, r4, lsl #14 │ │ │ │ + addeq r4, fp, r0, ror r3 │ │ │ │ + addeq r4, fp, r0, ror #6 │ │ │ │ + addeq r4, fp, ip, ror r3 │ │ │ │ + adceq r2, r3, r0, asr #1 │ │ │ │ + ldrdeq r4, [fp], r4 @ │ │ │ │ + umulleq r4, fp, r0, r2 │ │ │ │ addeq r4, fp, ip, lsr #4 │ │ │ │ + ldrdeq r4, [fp], r8 │ │ │ │ + adceq r2, r3, r8, asr #32 │ │ │ │ + addeq r4, fp, ip, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl r6 │ │ │ │ + addeq r4, fp, ip, ror r2 │ │ │ │ + addseq r2, r4, r4, lsr r6 │ │ │ │ + adceq r2, r3, r8 │ │ │ │ + addeq r4, fp, ip, lsl r1 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - addeq r4, fp, r0, lsr #4 │ │ │ │ - adceq r2, r3, ip, ror #1 │ │ │ │ - strdeq r4, [fp], ip │ │ │ │ - addeq r4, fp, ip, lsl r2 │ │ │ │ - @ instruction: 0x008b42bc │ │ │ │ - adceq r2, r3, r8, lsr #1 │ │ │ │ - @ instruction: 0x008b41bc │ │ │ │ + addeq r4, fp, r0, lsl r1 │ │ │ │ + ldrdeq r1, [r3], ip @ │ │ │ │ + addeq r4, fp, ip, ror #1 │ │ │ │ + addeq r4, fp, ip, lsl #2 │ │ │ │ + addeq r4, fp, ip, lsr #3 │ │ │ │ + umlaleq r1, r3, r8, pc @ │ │ │ │ + addeq r4, fp, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x008b42b4 │ │ │ │ - addeq r4, fp, ip, lsr r2 │ │ │ │ - adceq r2, r3, r8, rrx │ │ │ │ - addeq r4, fp, ip, ror r1 │ │ │ │ + addeq r4, fp, r4, lsr #3 │ │ │ │ + addeq r4, fp, ip, lsr #2 │ │ │ │ + adceq r1, r3, r8, asr pc │ │ │ │ + addeq r4, fp, ip, rrx │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - addeq r4, fp, r0, lsr #3 │ │ │ │ + umulleq r4, fp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 309218 │ │ │ │ ldr r3, [pc, #524] @ 30921c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142933,15 +142933,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 309254 │ │ │ │ - bl b73a2c │ │ │ │ + bl b7391c │ │ │ │ mov r0, r6 │ │ │ │ bl 27ce80 │ │ │ │ mvn r0, #0 │ │ │ │ b 3090e0 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 309258 │ │ │ │ ldr r3, [pc, #132] @ 30925c │ │ │ │ @@ -142953,15 +142953,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl b73a2c │ │ │ │ + bl b7391c │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27d8c4 │ │ │ │ b 3091b8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [pc, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq pc, r8, sp, pc @ │ │ │ │ @@ -142970,21 +142970,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ andeq r5, r0, r0, asr #32 │ │ │ │ tstpeq pc, ip, lsl sp @ p-variant is OBSOLETE @ │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r8, asr sp │ │ │ │ andeq r2, r0, ip, lsl r5 │ │ │ │ - addeq r4, fp, r0, lsl #2 │ │ │ │ - adceq r1, r3, ip, ror #27 │ │ │ │ - strdeq r3, [fp], r8 │ │ │ │ + strdeq r3, [fp], r0 │ │ │ │ + ldrdeq r1, [r3], ip @ │ │ │ │ + addeq r3, fp, r8, ror #27 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - addeq r4, fp, r4, asr #1 │ │ │ │ - umlaleq r1, r3, r8, sp │ │ │ │ - addeq r3, fp, r8, lsr #29 │ │ │ │ + @ instruction: 0x008b3fb4 │ │ │ │ + adceq r1, r3, r8, lsl #25 │ │ │ │ + umulleq r3, fp, r8, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -143138,27 +143138,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 309518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addeq r4, fp, r8, lsr #32 │ │ │ │ - strdeq r3, [fp], r8 │ │ │ │ - @ instruction: 0x0095a4f0 │ │ │ │ - umullseq r4, r9, r8, r9 │ │ │ │ - addseq ip, r5, r0, asr r2 │ │ │ │ - addeq r3, fp, ip, ror #28 │ │ │ │ - ldrdeq r1, [r3], r4 @ │ │ │ │ - addeq r3, fp, r4, ror #23 │ │ │ │ - addeq r3, fp, r0, lsr lr │ │ │ │ + addeq r3, fp, r8, lsl pc │ │ │ │ + addeq r3, fp, r8, ror #29 │ │ │ │ + addseq sl, r5, r0, ror #7 │ │ │ │ + addseq r4, r9, r8, lsl #17 │ │ │ │ + addseq ip, r5, r0, asr #2 │ │ │ │ + addeq r3, fp, ip, asr sp │ │ │ │ + adceq r1, r3, r4, asr #19 │ │ │ │ + ldrdeq r3, [fp], r4 │ │ │ │ + addeq r3, fp, r0, lsr #26 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x00a31ab0 │ │ │ │ - addeq r3, fp, r4, asr #23 │ │ │ │ - addeq r3, fp, r0, lsl lr │ │ │ │ + adceq r1, r3, r0, lsr #19 │ │ │ │ + @ instruction: 0x008b3ab4 │ │ │ │ + addeq r3, fp, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 3095d0 │ │ │ │ ldr r9, [pc, #156] @ 3095d4 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -143196,16 +143196,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq r3, fp, r8, lsl #27 │ │ │ │ - umulleq r3, fp, r8, sp │ │ │ │ + addeq r3, fp, r8, ror ip │ │ │ │ + addeq r3, fp, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -143272,16 +143272,16 @@ │ │ │ │ bl 27d8c4 │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 309604 │ │ │ │ b 309688 │ │ │ │ - @ instruction: 0x008b3cb0 │ │ │ │ - strdeq r3, [fp], r4 │ │ │ │ + addeq r3, fp, r0, lsr #23 │ │ │ │ + addeq r3, fp, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 309884 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -143361,29 +143361,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3085ec │ │ │ │ b 30976c │ │ │ │ ldr r1, [pc, #64] @ 30989c │ │ │ │ ldr r0, [pc, #64] @ 3098a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749d4 │ │ │ │ + bl b748c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d8c4 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 30976c │ │ │ │ bl 27f7d4 │ │ │ │ ldrdeq pc, [pc, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ smlabbeq pc, ip, r6, pc @ │ │ │ │ - addeq r3, fp, r8, lsr #21 │ │ │ │ + umulleq r3, fp, r8, r9 │ │ │ │ tsteq lr, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -143666,38 +143666,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 309d88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tstpeq pc, ip, lsr r5 @ p-variant is OBSOLETE @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, lr, r0, asr r8 │ │ │ │ - addeq r3, fp, r8, lsr #19 │ │ │ │ - addeq r3, fp, r0, lsr #20 │ │ │ │ - addeq r3, fp, r8, lsr #20 │ │ │ │ - addeq r3, fp, r8, lsl #20 │ │ │ │ - ldrdeq r3, [fp], ip │ │ │ │ - addseq r9, lr, ip, lsr #24 │ │ │ │ - @ instruction: 0x008b38b0 │ │ │ │ - addeq r3, fp, r0, lsr #17 │ │ │ │ - umulleq r3, fp, r0, r8 │ │ │ │ - addeq r3, fp, r0, lsl #17 │ │ │ │ + addeq r1, lr, r0, asr #14 │ │ │ │ + umulleq r3, fp, r8, r8 │ │ │ │ + addeq r3, fp, r0, lsl r9 │ │ │ │ + addeq r3, fp, r8, lsl r9 │ │ │ │ + strdeq r3, [fp], r8 │ │ │ │ + addeq r3, fp, ip, asr #17 │ │ │ │ + addseq r9, lr, ip, lsl fp │ │ │ │ + addeq r3, fp, r0, lsr #15 │ │ │ │ + umulleq r3, fp, r0, r7 │ │ │ │ + addeq r3, fp, r0, lsl #15 │ │ │ │ + addeq r3, fp, r0, ror r7 │ │ │ │ tstpeq pc, r0, ror r2 @ p-variant is OBSOLETE @ │ │ │ │ - umullseq r9, lr, r0, sl │ │ │ │ - @ instruction: 0x008b36bc │ │ │ │ - umulleq r3, fp, r0, r6 │ │ │ │ - addeq r3, fp, r4, ror #12 │ │ │ │ - strdeq r1, [lr], ip │ │ │ │ - @ instruction: 0x009e99fc │ │ │ │ - umlaleq r1, r3, ip, r2 │ │ │ │ - @ instruction: 0x008b33b0 │ │ │ │ - @ instruction: 0x008b36bc │ │ │ │ - adceq r1, r3, r8, ror r2 │ │ │ │ - addeq r3, fp, r8, lsl #7 │ │ │ │ - addeq r3, fp, r4, lsr #13 │ │ │ │ + addseq r9, lr, r0, lsl #19 │ │ │ │ + addeq r3, fp, ip, lsr #11 │ │ │ │ + addeq r3, fp, r0, lsl #11 │ │ │ │ + addeq r3, fp, r4, asr r5 │ │ │ │ + addeq r1, lr, ip, ror #7 │ │ │ │ + addseq r9, lr, ip, ror #17 │ │ │ │ + adceq r1, r3, ip, lsl #3 │ │ │ │ + addeq r3, fp, r0, lsr #5 │ │ │ │ + addeq r3, fp, ip, lsr #11 │ │ │ │ + adceq r1, r3, r8, ror #2 │ │ │ │ + addeq r3, fp, r8, ror r2 │ │ │ │ + umulleq r3, fp, r4, r5 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 309efc │ │ │ │ @@ -143787,15 +143787,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 309e20 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ qaddeq pc, ip, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ ldrdeq lr, [pc, -r8] │ │ │ │ - addeq r3, fp, r8, asr r5 │ │ │ │ + addeq r3, fp, r8, asr #8 │ │ │ │ │ │ │ │ 00309f10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -143874,15 +143874,15 @@ │ │ │ │ beq 30a0d0 │ │ │ │ mov r5, r8 │ │ │ │ b 309f88 │ │ │ │ ldr r1, [pc, #360] @ 30a1c0 │ │ │ │ ldr r0, [pc, #360] @ 30a1c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749d4 │ │ │ │ + bl b748c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d8c4 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -143962,23 +143962,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ bl 27f7d4 │ │ │ │ ldrdeq lr, [pc, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, fp, ip, lsr #5 │ │ │ │ + umulleq r3, fp, ip, r1 │ │ │ │ tsteq lr, r8, lsl sl │ │ │ │ tsteq pc, ip, ror #26 │ │ │ │ - adceq r0, r3, r8, lsl #28 │ │ │ │ - addeq r2, fp, ip, lsl pc │ │ │ │ - addeq r3, fp, ip, lsr #5 │ │ │ │ - adceq r0, r3, r4, ror #27 │ │ │ │ - strdeq r2, [fp], r8 │ │ │ │ - addeq r3, fp, r4, ror r2 │ │ │ │ + strdeq r0, [r3], r8 @ │ │ │ │ + addeq r2, fp, ip, lsl #28 │ │ │ │ + umulleq r3, fp, ip, r1 │ │ │ │ + ldrdeq r0, [r3], r4 @ │ │ │ │ + addeq r2, fp, r8, ror #27 │ │ │ │ + addeq r3, fp, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -144154,16 +144154,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x008b2ebc │ │ │ │ - addeq r2, fp, ip, lsl #29 │ │ │ │ + addeq r2, fp, ip, lsr #27 │ │ │ │ + addeq r2, fp, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -144322,18 +144322,18 @@ │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27d8c4 │ │ │ │ str r5, [r4] │ │ │ │ b 30a554 │ │ │ │ - @ instruction: 0x008b2db8 │ │ │ │ - @ instruction: 0x008b2db0 │ │ │ │ - umulleq r2, fp, r8, ip │ │ │ │ - addeq r2, fp, ip, asr #24 │ │ │ │ + addeq r2, fp, r8, lsr #25 │ │ │ │ + addeq r2, fp, r0, lsr #25 │ │ │ │ + addeq r2, fp, r8, lsl #23 │ │ │ │ + addeq r2, fp, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 30a894 │ │ │ │ ldr r3, [pc, #264] @ 30a898 │ │ │ │ @@ -144529,16 +144529,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27f5c8 │ │ │ │ str r8, [r4] │ │ │ │ b 30a974 │ │ │ │ bl 3098a4 │ │ │ │ mov r5, r0 │ │ │ │ b 30aa04 │ │ │ │ - addeq r2, fp, r4, ror #19 │ │ │ │ - @ instruction: 0x008b29b0 │ │ │ │ + ldrdeq r2, [fp], r4 │ │ │ │ + addeq r2, fp, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 30aea0 │ │ │ │ mov r4, r3 │ │ │ │ @@ -144764,15 +144764,15 @@ │ │ │ │ beq 30ac40 │ │ │ │ b 30adc8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 30aeb4 │ │ │ │ ldr r0, [pc, #116] @ 30aeb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749d4 │ │ │ │ + bl b748c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d8c4 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144788,20 +144788,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 30aebc │ │ │ │ ldr r0, [pc, #40] @ 30aec0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 30ae48 │ │ │ │ tsteq pc, r0, asr #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x008b27b8 │ │ │ │ + addeq r2, fp, r8, lsr #13 │ │ │ │ ldrdeq lr, [pc, -r8] │ │ │ │ - addeq r2, fp, r0, ror #14 │ │ │ │ - addeq r2, fp, r4, asr #9 │ │ │ │ + addeq r2, fp, r0, asr r6 │ │ │ │ + @ instruction: 0x008b23b4 │ │ │ │ tsteq lr, r0, lsr ip │ │ │ │ - addeq r2, fp, r0, ror r4 │ │ │ │ + addeq r2, fp, r0, ror #6 │ │ │ │ @ instruction: 0x011eabdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -144991,18 +144991,18 @@ │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27d8c4 │ │ │ │ str r5, [r4] │ │ │ │ b 30afb0 │ │ │ │ - addeq r2, fp, r8, lsr #6 │ │ │ │ - addeq r2, fp, r4, ror #5 │ │ │ │ - addeq r2, fp, r0, lsr #4 │ │ │ │ - ldrdeq r2, [fp], r8 │ │ │ │ + addeq r2, fp, r8, lsl r2 │ │ │ │ + ldrdeq r2, [fp], r4 │ │ │ │ + addeq r2, fp, r0, lsl r1 │ │ │ │ + addeq r2, fp, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 30b534 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -145189,15 +145189,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 30b438 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 30b54c │ │ │ │ ldr r0, [pc, #104] @ 30b550 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749d4 │ │ │ │ + bl b748c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d8c4 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145209,19 +145209,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 30b300 │ │ │ │ bl 27f7d4 │ │ │ │ strdeq sp, [pc, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, fp, ip, ror r0 │ │ │ │ + addeq r1, fp, ip, ror #30 │ │ │ │ @ instruction: 0x010fdb9c │ │ │ │ - addeq r2, fp, r4, lsr #32 │ │ │ │ + addeq r1, fp, r4, lsl pc │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - addeq r1, fp, r0, lsr #28 │ │ │ │ + addeq r1, fp, r0, lsl sp │ │ │ │ tsteq lr, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 30b698 │ │ │ │ @@ -145474,16 +145474,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27f5c8 │ │ │ │ str r8, [r4] │ │ │ │ b 30b82c │ │ │ │ bl 3098a4 │ │ │ │ mov r5, r0 │ │ │ │ b 30b8c4 │ │ │ │ - addeq r1, fp, ip, lsr #22 │ │ │ │ - strdeq r1, [fp], r8 │ │ │ │ + addeq r1, fp, ip, lsl sl │ │ │ │ + addeq r1, fp, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -145938,47 +145938,47 @@ │ │ │ │ b 30befc │ │ │ │ mov r6, r0 │ │ │ │ b 30bd90 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ qaddeq sp, ip, pc @ │ │ │ │ - addeq r1, fp, r8, asr #4 │ │ │ │ - addeq r1, fp, r0, lsr #4 │ │ │ │ - addeq r1, fp, r4, lsl #4 │ │ │ │ - addeq r1, fp, ip, ror #3 │ │ │ │ - addeq pc, sp, ip, lsl #5 │ │ │ │ - addeq r1, fp, r4, ror #7 │ │ │ │ - addeq r1, fp, r4, ror #8 │ │ │ │ - addeq r1, fp, ip, ror #8 │ │ │ │ - addeq r1, fp, ip, asr #8 │ │ │ │ - addeq r1, fp, ip, lsr #8 │ │ │ │ - addeq r1, fp, r8, lsl #5 │ │ │ │ - addeq pc, sp, r0, lsr #2 │ │ │ │ + addeq r1, fp, r8, lsr r1 │ │ │ │ + addeq r1, fp, r0, lsl r1 │ │ │ │ + strdeq r1, [fp], r4 │ │ │ │ + ldrdeq r1, [fp], ip │ │ │ │ + addeq pc, sp, ip, ror r1 @ │ │ │ │ + ldrdeq r1, [fp], r4 │ │ │ │ + addeq r1, fp, r4, asr r3 │ │ │ │ + addeq r1, fp, ip, asr r3 │ │ │ │ + addeq r1, fp, ip, lsr r3 │ │ │ │ + addeq r1, fp, ip, lsl r3 │ │ │ │ + addeq r1, fp, r8, ror r1 │ │ │ │ + addeq pc, sp, r0, lsl r0 @ │ │ │ │ │ │ │ │ 0030c0d0 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 309f10 │ │ │ │ ldr r2, [pc, #4] @ 30c0e8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e310 │ │ │ │ - addeq r1, fp, ip, asr r3 │ │ │ │ + addeq r1, fp, ip, asr #4 │ │ │ │ ldr r2, [pc, #4] @ 30c0f8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e310 │ │ │ │ - addeq r1, fp, r0, ror r3 │ │ │ │ + addeq r1, fp, r0, ror #4 │ │ │ │ ldr r2, [pc, #4] @ 30c108 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e24c │ │ │ │ - addeq r1, fp, ip, lsr r3 │ │ │ │ + addeq r1, fp, ip, lsr #4 │ │ │ │ ldr r2, [pc, #4] @ 30c118 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e24c │ │ │ │ - addeq r1, fp, r0, asr r3 │ │ │ │ + addeq r1, fp, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 30c178 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 30e3dc │ │ │ │ @@ -145994,15 +145994,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, fp, r0, lsr r3 │ │ │ │ + addeq r1, fp, r0, lsr #4 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 30c1cc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -146032,15 +146032,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, fp, r4, asr #5 │ │ │ │ + @ instruction: 0x008b11b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 30c270 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 30e3dc │ │ │ │ @@ -146056,15 +146056,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, fp, r4, lsl r2 │ │ │ │ + addeq r1, fp, r4, lsl #2 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 30c2c4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -146094,15 +146094,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, fp, r8, lsr #3 │ │ │ │ + umulleq r1, fp, r8, r0 │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -146172,28 +146172,28 @@ │ │ │ │ tsteq lr, r0, lsr #13 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 30c444 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6ba58 │ │ │ │ - addeq r7, sl, ip, asr #24 │ │ │ │ + b b6b948 │ │ │ │ + addeq r7, sl, ip, lsr fp │ │ │ │ ldr r3, [pc, #28] @ 30c46c │ │ │ │ ldr r2, [pc, #28] @ 30c470 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 30c474 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x010fc9b4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r7, sl, r4, lsr #24 │ │ │ │ + addeq r7, sl, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -146251,18 +146251,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl b63cd0 │ │ │ │ + bl b63bc0 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -146627,51 +146627,51 @@ │ │ │ │ beq 30cc1c │ │ │ │ cmp r1, #0 │ │ │ │ beq 30ccc0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 30cc48 │ │ │ │ - bl b7ada0 │ │ │ │ + bl b7ac90 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 30cb88 │ │ │ │ ldr r3, [pc, #384] @ 30ccfc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 30cbac │ │ │ │ b 30cbc0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cbc0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30cb9c │ │ │ │ - bl b7ada0 │ │ │ │ + bl b7ac90 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30ccec │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 30cc00 │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r4, [r5] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 30cccc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30cc58 │ │ │ │ @@ -146724,15 +146724,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 30cb54 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 30cd08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca30 │ │ │ │ + bl b6c920 │ │ │ │ b 30cc00 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27f814 │ │ │ │ tsteq pc, r4, lsl #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq pc, ip, r2, ip │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ @@ -146855,41 +146855,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl b7ada0 │ │ │ │ + bl b7ac90 │ │ │ │ ldr r9, [pc, #408] @ 30d090 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 30cf20 │ │ │ │ ldr r3, [pc, #384] @ 30d094 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cf54 │ │ │ │ mov r3, #0 │ │ │ │ b 30cf44 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cf54 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 30cf34 │ │ │ │ - bl b7ada0 │ │ │ │ + bl b7ac90 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 30d08c │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -146925,27 +146925,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str sl, [fp] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 30cf78 │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 30d098 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca30 │ │ │ │ + bl b6c920 │ │ │ │ b 30cf78 │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -146963,17 +146963,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 27f814 │ │ │ │ tsteq pc, r0, lsl pc @ │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ - adceq sp, r2, r4, lsr #31 │ │ │ │ - addeq r0, fp, r0, ror #8 │ │ │ │ - addeq r0, fp, r8, asr #8 │ │ │ │ + umlaleq sp, r2, r4, lr │ │ │ │ + addeq r0, fp, r0, asr r3 │ │ │ │ + addeq r0, fp, r8, lsr r3 │ │ │ │ │ │ │ │ 0030d0a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -147066,18 +147066,18 @@ │ │ │ │ b 30d1e8 │ │ │ │ mvn r5, #10 │ │ │ │ b 30d1e8 │ │ │ │ @ instruction: 0x011e89b4 │ │ │ │ tsteq pc, r8, lsr sp @ │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ tsteq lr, ip, asr r9 │ │ │ │ - addeq r6, sl, r4, ror #30 │ │ │ │ + addeq r6, sl, r4, asr lr │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ - addeq r0, fp, ip, ror r3 │ │ │ │ - addseq r8, r5, r8, lsr #9 │ │ │ │ + addeq r0, fp, ip, ror #4 │ │ │ │ + umullseq r8, r5, r8, r3 │ │ │ │ @ instruction: 0x011e889c │ │ │ │ @ instruction: 0x0110c7dc │ │ │ │ │ │ │ │ 0030d248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -147146,18 +147146,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl b63cd0 │ │ │ │ + bl b63bc0 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 30d3ec │ │ │ │ @@ -147177,15 +147177,15 @@ │ │ │ │ b 30d3a0 │ │ │ │ mvn r4, #10 │ │ │ │ b 30d3a0 │ │ │ │ tsteq lr, r4, lsl r8 │ │ │ │ @ instruction: 0x010fbb98 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ tsteq lr, r0, asr #15 │ │ │ │ - addeq r6, sl, r8, asr #27 │ │ │ │ + @ instruction: 0x008a6cb8 │ │ │ │ tsteq lr, r4, lsr r7 │ │ │ │ tsteq lr, r4, ror #13 │ │ │ │ tsteq r0, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -147201,15 +147201,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 30d720 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 30c528 │ │ │ │ @@ -147384,50 +147384,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ strdeq fp, [pc, -r4] │ │ │ │ tsteq lr, ip, asr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, asr #11 │ │ │ │ - addeq r0, fp, r8, asr #1 │ │ │ │ - @ instruction: 0x009581fc │ │ │ │ + @ instruction: 0x008affb8 │ │ │ │ + addseq r8, r5, ip, ror #1 │ │ │ │ tsteq pc, ip, ror r9 @ │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ - addeq r0, fp, r8, rrx │ │ │ │ - addeq r0, fp, r8, lsl r0 │ │ │ │ + addeq pc, sl, r8, asr pc @ │ │ │ │ + addeq pc, sl, r8, lsl #30 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - addeq sp, ip, r8, ror lr │ │ │ │ + addeq sp, ip, r8, ror #26 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - ldrdeq pc, [sl], r0 │ │ │ │ - @ instruction: 0x008affb8 │ │ │ │ - addeq pc, sl, r4, lsr #31 │ │ │ │ + addeq pc, sl, r0, asr #29 │ │ │ │ + addeq pc, sl, r8, lsr #29 │ │ │ │ + umulleq pc, sl, r4, lr @ │ │ │ │ tsteq pc, ip, lsl #16 │ │ │ │ - adceq sp, r2, ip, asr #19 │ │ │ │ - addeq pc, sl, r0, ror lr @ │ │ │ │ - addeq pc, sl, ip, lsr #24 │ │ │ │ + @ instruction: 0x00a2d8bc │ │ │ │ + addeq pc, sl, r0, ror #26 │ │ │ │ + addeq pc, sl, ip, lsl fp @ │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - adceq sp, r2, r8, lsr #19 │ │ │ │ - addeq pc, sl, ip, asr #28 │ │ │ │ - addeq pc, sl, r8, lsl #24 │ │ │ │ + umlaleq sp, r2, r8, r8 │ │ │ │ + addeq pc, sl, ip, lsr sp @ │ │ │ │ + strdeq pc, [sl], r8 │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - adceq sp, r2, r4, lsl #19 │ │ │ │ - addeq pc, sl, r8, lsr #28 │ │ │ │ - addeq pc, sl, r4, ror #23 │ │ │ │ + adceq sp, r2, r4, ror r8 │ │ │ │ + addeq pc, sl, r8, lsl sp @ │ │ │ │ + ldrdeq pc, [sl], r4 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - adceq sp, r2, r0, ror #18 │ │ │ │ - addeq pc, sl, r4, lsl #28 │ │ │ │ - addeq pc, sl, r0, asr #23 │ │ │ │ + adceq sp, r2, r0, asr r8 │ │ │ │ + strdeq pc, [sl], r4 │ │ │ │ + @ instruction: 0x008afab0 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - adceq sp, r2, ip, lsr r9 │ │ │ │ - addeq pc, sl, r0, ror #27 │ │ │ │ - umulleq pc, sl, ip, fp @ │ │ │ │ + adceq sp, r2, ip, lsr #16 │ │ │ │ + ldrdeq pc, [sl], r0 │ │ │ │ + addeq pc, sl, ip, lsl #21 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - adceq sp, r2, r8, lsl r9 │ │ │ │ - @ instruction: 0x008afdbc │ │ │ │ - addeq pc, sl, r8, ror fp @ │ │ │ │ + adceq sp, r2, r8, lsl #16 │ │ │ │ + addeq pc, sl, ip, lsr #25 │ │ │ │ + addeq pc, sl, r8, ror #20 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 0030d7b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -147609,51 +147609,51 @@ │ │ │ │ bne 30d8f8 │ │ │ │ ldr ip, [pc, #156] @ 30db28 │ │ │ │ add ip, pc, ip │ │ │ │ b 30d900 │ │ │ │ ldr r0, [pc, #148] @ 30db2c │ │ │ │ add r0, pc, r0 │ │ │ │ b 30d7e8 │ │ │ │ - addeq pc, sl, r0, ror sp @ │ │ │ │ - addeq pc, sl, r4, ror sp @ │ │ │ │ - addeq pc, sl, ip, ror #26 │ │ │ │ - addeq pc, sl, r4, ror #26 │ │ │ │ - addeq pc, sl, ip, asr sp @ │ │ │ │ - addeq pc, sl, r0, asr sp @ │ │ │ │ - addeq pc, sl, r4, asr #26 │ │ │ │ - addeq pc, sl, ip, lsr sp @ │ │ │ │ - addeq pc, sl, r0, lsr sp @ │ │ │ │ - addeq pc, sl, r8, lsr #26 │ │ │ │ - addeq pc, sl, r4, lsr #26 │ │ │ │ - addeq pc, sl, r0, lsr #26 │ │ │ │ - addeq pc, sl, ip, lsl sp @ │ │ │ │ + addeq pc, sl, r0, ror #24 │ │ │ │ + addeq pc, sl, r4, ror #24 │ │ │ │ + addeq pc, sl, ip, asr ip @ │ │ │ │ + addeq pc, sl, r4, asr ip @ │ │ │ │ + addeq pc, sl, ip, asr #24 │ │ │ │ + addeq pc, sl, r0, asr #24 │ │ │ │ + addeq pc, sl, r4, lsr ip @ │ │ │ │ + addeq pc, sl, ip, lsr #24 │ │ │ │ + addeq pc, sl, r0, lsr #24 │ │ │ │ + addeq pc, sl, r8, lsl ip @ │ │ │ │ + addeq pc, sl, r4, lsl ip @ │ │ │ │ + addeq pc, sl, r0, lsl ip @ │ │ │ │ + addeq pc, sl, ip, lsl #24 │ │ │ │ andseq r1, r0, r0 │ │ │ │ - addeq pc, sl, r4, lsl sp @ │ │ │ │ - umullseq r0, r8, r4, r8 │ │ │ │ + addeq pc, sl, r4, lsl #24 │ │ │ │ + addseq r0, r8, r4, lsl #15 │ │ │ │ subeq r4, r0, r0 │ │ │ │ - addeq pc, sl, r4, lsl #26 │ │ │ │ - addeq pc, sl, r0, lsl #26 │ │ │ │ + strdeq pc, [sl], r4 │ │ │ │ strdeq pc, [sl], r0 │ │ │ │ - addseq r0, r8, ip, ror #15 │ │ │ │ - @ instruction: 0x009807dc │ │ │ │ - addseq r0, r8, ip, asr #15 │ │ │ │ - @ instruction: 0x009807bc │ │ │ │ - addseq r0, r8, r8, lsr #15 │ │ │ │ - umullseq r0, r8, r4, r7 │ │ │ │ - addseq r0, r8, r0, lsl #15 │ │ │ │ - addseq r0, r8, ip, ror #14 │ │ │ │ - addseq r0, r8, ip, asr r7 │ │ │ │ - addseq r0, r8, ip, asr #14 │ │ │ │ - addseq r0, r8, ip, lsr r7 │ │ │ │ - addseq r0, r8, ip, lsr #14 │ │ │ │ - addseq r0, r8, r8, lsl r7 │ │ │ │ - addeq pc, sl, r4, lsl #23 │ │ │ │ - @ instruction: 0x009806f4 │ │ │ │ - addseq r0, r8, r8, ror #13 │ │ │ │ - addeq pc, sl, r8, asr #21 │ │ │ │ + addeq pc, sl, r0, ror #21 │ │ │ │ + @ instruction: 0x009806dc │ │ │ │ + addseq r0, r8, ip, asr #13 │ │ │ │ + @ instruction: 0x009806bc │ │ │ │ + addseq r0, r8, ip, lsr #13 │ │ │ │ + umullseq r0, r8, r8, r6 │ │ │ │ + addseq r0, r8, r4, lsl #13 │ │ │ │ + addseq r0, r8, r0, ror r6 │ │ │ │ + addseq r0, r8, ip, asr r6 │ │ │ │ + addseq r0, r8, ip, asr #12 │ │ │ │ + addseq r0, r8, ip, lsr r6 │ │ │ │ + addseq r0, r8, ip, lsr #12 │ │ │ │ + addseq r0, r8, ip, lsl r6 │ │ │ │ + addseq r0, r8, r8, lsl #12 │ │ │ │ + addeq pc, sl, r4, ror sl @ │ │ │ │ + addseq r0, r8, r4, ror #11 │ │ │ │ + @ instruction: 0x009805d8 │ │ │ │ + @ instruction: 0x008af9b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -147693,16 +147693,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 30dbbc │ │ │ │ - @ instruction: 0x008afab0 │ │ │ │ - umulleq pc, sl, ip, sl @ │ │ │ │ + addeq pc, sl, r0, lsr #19 │ │ │ │ + addeq pc, sl, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 30dc70 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147726,15 +147726,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq pc, [sl], r0 │ │ │ │ + addeq pc, sl, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 30dcf0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147758,15 +147758,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq pc, sl, r0, ror r9 @ │ │ │ │ + addeq pc, sl, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 30dd68 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147788,15 +147788,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq pc, [sl], r8 │ │ │ │ + addeq pc, sl, r8, ror #15 │ │ │ │ │ │ │ │ 0030dd6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -148376,15 +148376,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq pc, r8, r8, sl @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r2, ip, lsr #21 │ │ │ │ + umlaleq ip, r2, ip, r9 │ │ │ │ tsteq pc, r8, lsr #16 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -148617,17 +148617,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30e9ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 30e9f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq ip, r2, r0, ror r6 │ │ │ │ - addeq lr, sl, ip, ror #24 │ │ │ │ - addeq lr, sl, r8, ror ip │ │ │ │ + adceq ip, r2, r0, ror #10 │ │ │ │ + addeq lr, sl, ip, asr fp │ │ │ │ + addeq lr, sl, r8, ror #22 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 30eaf8 │ │ │ │ @@ -148659,23 +148659,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl b97214 │ │ │ │ + bl b97104 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b971cc │ │ │ │ + bl b970bc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl b97450 │ │ │ │ + bl b97340 │ │ │ │ ldr r2, [pc, #72] @ 30eb00 │ │ │ │ ldr r3, [pc, #64] @ 30eafc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -148807,17 +148807,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30ece4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq ip, r2, r8, ror r3 │ │ │ │ - addeq lr, sl, r8, ror r9 │ │ │ │ - umulleq lr, sl, r4, r9 │ │ │ │ + adceq ip, r2, r8, ror #4 │ │ │ │ + addeq lr, sl, r8, ror #16 │ │ │ │ + addeq lr, sl, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 30eea0 │ │ │ │ @@ -149105,30 +149105,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 30f190 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 65ee0c │ │ │ │ b 30f098 │ │ │ │ - addseq r4, r5, r8, asr #15 │ │ │ │ - addeq lr, sl, r4, lsr r5 │ │ │ │ - addeq lr, sl, ip, lsl #10 │ │ │ │ - addeq lr, sl, r4, lsl r5 │ │ │ │ + @ instruction: 0x009546b8 │ │ │ │ + addeq lr, sl, r4, lsr #8 │ │ │ │ + strdeq lr, [sl], ip │ │ │ │ + addeq lr, sl, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl bb170c │ │ │ │ + bl bb15fc │ │ │ │ bl 27e41c │ │ │ │ - bl bb1d54 │ │ │ │ + bl bb1c44 │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 30f338 │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -149245,21 +149245,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 27ea4c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 30f41c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 30f434 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -149272,31 +149272,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 30f464 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl b8a2f8 │ │ │ │ + bl b8a1e8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30f3c8 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl b8a2f8 │ │ │ │ + bl b8a1e8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq fp, r2, r8, lsr ip │ │ │ │ - addeq lr, sl, r4, lsr r2 │ │ │ │ - addeq lr, sl, r0, asr #4 │ │ │ │ + adceq fp, r2, r8, lsr #22 │ │ │ │ + addeq lr, sl, r4, lsr #2 │ │ │ │ + addeq lr, sl, r0, lsr r1 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 30f53c │ │ │ │ @@ -149321,15 +149321,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 30f4f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 30f4f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 30f544 │ │ │ │ ldr r3, [pc, #64] @ 30f540 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -149380,15 +149380,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 30faf4 │ │ │ │ ldr r0, [pc, #1400] @ 30fb3c │ │ │ │ ldr r1, [pc, #1400] @ 30fb40 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl b74acc │ │ │ │ + bl b749bc │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27d978 │ │ │ │ @@ -149438,15 +149438,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl b7e5c8 │ │ │ │ + bl b7e4b8 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 30f990 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -149500,15 +149500,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7e5c8 │ │ │ │ + bl b7e4b8 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 30f7f8 │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -149548,23 +149548,23 @@ │ │ │ │ bl 30f194 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl b7e5d0 │ │ │ │ + bl b7e4c0 │ │ │ │ b 30f7bc │ │ │ │ ldr r3, [pc, #740] @ 30fb64 │ │ │ │ ldr r1, [pc, #740] @ 30fb68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b74acc │ │ │ │ + bl b749bc │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 30fb4c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 30fb50 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -149614,15 +149614,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl b7e5c8 │ │ │ │ + bl b7e4b8 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 30fa04 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 30f5f0 │ │ │ │ mov r0, #16 │ │ │ │ bl 27cb68 │ │ │ │ @@ -149639,15 +149639,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl b7e5d0 │ │ │ │ + bl b7e4c0 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -149707,50 +149707,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b7e5d0 │ │ │ │ + bl b7e4c0 │ │ │ │ b 30f984 │ │ │ │ ldr r0, [pc, #116] @ 30fb70 │ │ │ │ ldr r1, [pc, #116] @ 30fb74 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl b749d4 │ │ │ │ + bl b748c4 │ │ │ │ mvn r0, #18 │ │ │ │ b 30f63c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 30fb78 │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b749d4 │ │ │ │ + bl b748c4 │ │ │ │ mvn r0, #22 │ │ │ │ b 30f63c │ │ │ │ @ instruction: 0x010f9894 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011e64d8 │ │ │ │ - strdeq lr, [sl], r4 │ │ │ │ + addeq lr, sl, r4, ror #1 │ │ │ │ smlabteq pc, r0, r7, r9 @ │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ tsteq lr, ip, lsl r2 │ │ │ │ - addeq sp, sl, r0, lsl lr │ │ │ │ + addeq sp, sl, r0, lsl #26 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ tsteq lr, r0, lsr #31 │ │ │ │ - addeq sp, sl, r4, lsl ip │ │ │ │ - addeq sp, sl, r8, lsr #23 │ │ │ │ + addeq sp, sl, r4, lsl #22 │ │ │ │ + umulleq sp, sl, r8, sl │ │ │ │ │ │ │ │ 0030fb7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -150052,16 +150052,16 @@ │ │ │ │ b 30fe18 │ │ │ │ mvn r6, #1 │ │ │ │ b 30fe2c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, rrx │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r8, [pc, -r0] │ │ │ │ - @ instruction: 0x009514b8 │ │ │ │ - addseq r3, r5, r4, ror #17 │ │ │ │ + addseq r1, r5, r8, lsr #7 │ │ │ │ + @ instruction: 0x009537d4 │ │ │ │ │ │ │ │ 00310028 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -150190,30 +150190,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 310310 │ │ │ │ cmp r2, #2 │ │ │ │ beq 31033c │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 3101cc │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 310388 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 31038c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r5, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r5 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 310368 │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -150228,15 +150228,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 310288 │ │ │ │ mov r5, r1 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r2, [pc, #188] @ 310390 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -150268,24 +150268,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 310224 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ b 310300 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, lsl #26 │ │ │ │ smlatteq pc, ip, ip, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010f8c98 │ │ │ │ @ instruction: 0x011e58dc │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq sp, sl, r4, ror #12 │ │ │ │ + addeq sp, sl, r4, asr r5 │ │ │ │ tsteq lr, ip, asr #15 │ │ │ │ │ │ │ │ 00310394 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -150354,17 +150354,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 3104bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq sl, r2, ip, lsr #23 │ │ │ │ - addeq sp, sl, ip, lsr #8 │ │ │ │ - addeq sp, sl, r4, lsr #3 │ │ │ │ + umlaleq sl, r2, ip, sl │ │ │ │ + addeq sp, sl, ip, lsl r3 │ │ │ │ + umulleq sp, sl, r4, r0 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 31082c │ │ │ │ ldr r3, [pc, #852] @ 310830 │ │ │ │ @@ -150446,15 +150446,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl b8a188 │ │ │ │ + bl b8a078 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31067c │ │ │ │ ldr r2, [pc, #532] @ 310848 │ │ │ │ ldr r3, [pc, #504] @ 310830 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -150518,22 +150518,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 31085c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 3105d8 │ │ │ │ ldr r3, [pc, #240] @ 310860 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3106d8 │ │ │ │ @@ -150551,57 +150551,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 310864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 3106d8 │ │ │ │ ldr r0, [pc, #116] @ 310868 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 3105d8 │ │ │ │ ldr r0, [pc, #88] @ 31086c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 3106d8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, lsr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r8, [pc, -r8] │ │ │ │ - addseq r5, fp, r8, ror #21 │ │ │ │ - addseq r6, r4, r8, lsr sl │ │ │ │ + @ instruction: 0x009b59d8 │ │ │ │ + addseq r6, r4, r8, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq sp, sl, r8, lsl #7 │ │ │ │ + addeq sp, sl, r8, ror r2 │ │ │ │ ldrdeq r8, [pc, -r0] │ │ │ │ smlabbeq pc, r0, r7, r8 @ │ │ │ │ andeq r6, r0, r4, lsl #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008ad1bc │ │ │ │ + addeq sp, sl, ip, lsr #1 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - strdeq sp, [sl], r4 │ │ │ │ - addeq sp, sl, r8, asr #2 │ │ │ │ - addeq sp, sl, r4, ror #1 │ │ │ │ + addeq ip, sl, r4, ror #31 │ │ │ │ + addeq sp, sl, r8, lsr r0 │ │ │ │ + ldrdeq ip, [sl], r4 │ │ │ │ mvn r1, #29 │ │ │ │ b 3104c0 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 3104c0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -150892,30 +150892,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 310e20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 310950 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 310dc0 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -150932,42 +150932,42 @@ │ │ │ │ b 310a44 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 310b4c │ │ │ │ b 310bbc │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 310d94 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8afb4 │ │ │ │ + bl b8aea4 │ │ │ │ b 310d6c │ │ │ │ ldr r0, [pc, #76] @ 310e24 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 310950 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, ror #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, sl, ip, rrx │ │ │ │ + addeq ip, sl, ip, asr pc │ │ │ │ ldrdeq r8, [pc, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, ip, ror #6 │ │ │ │ movshi r0, #0 │ │ │ │ andeq r5, r0, r0, ror #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, sl, r0, lsr #24 │ │ │ │ - addeq ip, sl, r0, ror #23 │ │ │ │ + addeq ip, sl, r0, lsl fp │ │ │ │ + ldrdeq ip, [sl], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 3111c8 │ │ │ │ ldr r3, [pc, #900] @ 3111cc │ │ │ │ @@ -151117,25 +151117,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3111f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 310ecc │ │ │ │ ldr r3, [pc, #284] @ 3111f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 310ffc │ │ │ │ @@ -151160,61 +151160,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3111f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 310ffc │ │ │ │ ldr r0, [pc, #116] @ 3111fc │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 310ecc │ │ │ │ ldr r0, [pc, #92] @ 311200 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 310ffc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f7fbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r4, ip, lsr r1 │ │ │ │ + addseq r6, r4, ip, lsr #32 │ │ │ │ tsteq pc, ip, asr pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq pc, r8, lr, r7 @ │ │ │ │ - addeq ip, sl, r0, lsl #21 │ │ │ │ + addeq ip, sl, r0, ror r9 │ │ │ │ andeq r6, r0, r0, ror #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, sl, r4, asr #18 │ │ │ │ + addeq ip, sl, r4, lsr r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq ip, sl, r0, ror #17 │ │ │ │ - addeq ip, sl, r4, lsr #17 │ │ │ │ - strdeq ip, [sl], ip @ │ │ │ │ + ldrdeq ip, [sl], r0 │ │ │ │ + umulleq ip, sl, r4, r7 │ │ │ │ + addeq ip, sl, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 311414 │ │ │ │ ldr r1, [pc, #504] @ 311418 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151318,46 +151318,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 311438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 31127c │ │ │ │ ldr r0, [pc, #68] @ 31143c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 31127c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq pc, r8, fp, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq r5, r4, r4, sp │ │ │ │ + addseq r5, r4, r4, lsl #25 │ │ │ │ smlatbeq pc, ip, fp, r7 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq pc, r0, sl, r7 │ │ │ │ andeq r5, r0, r4, asr #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, sl, ip, lsl r7 │ │ │ │ - addeq ip, sl, r4, lsr r7 │ │ │ │ + addeq ip, sl, ip, lsl #12 │ │ │ │ + addeq ip, sl, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 311608 │ │ │ │ ldr r1, [pc, #432] @ 31160c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151443,46 +151443,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 31162c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 3114bc │ │ │ │ ldr r0, [pc, #68] @ 311630 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 3114bc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq pc, ip, r9, r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, r4, r0, asr fp │ │ │ │ + addseq r5, r4, r0, asr #20 │ │ │ │ tsteq pc, ip, ror #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq pc, ip, r8, r7 │ │ │ │ andeq r5, r0, r4, lsl #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, sl, ip, ror r5 │ │ │ │ - addeq ip, sl, ip, lsl #11 │ │ │ │ + addeq ip, sl, ip, ror #8 │ │ │ │ + addeq ip, sl, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 311b48 │ │ │ │ @@ -151549,15 +151549,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 311940 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb04 │ │ │ │ mov r0, r8 │ │ │ │ - bl b97900 │ │ │ │ + bl b977f0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3104c0 │ │ │ │ ldr r2, [pc, #1000] @ 311b5c │ │ │ │ ldr r3, [pc, #980] @ 311b4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -151575,15 +151575,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 311748 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl b971cc │ │ │ │ + bl b970bc │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 311808 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -151593,21 +151593,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 31186c │ │ │ │ mov r0, r7 │ │ │ │ - bl b9793c │ │ │ │ + bl b9782c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b97450 │ │ │ │ + bl b97340 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 31af20 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -151615,15 +151615,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 31185c │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 311828 │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl b97900 │ │ │ │ + bl b977f0 │ │ │ │ b 31174c │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 311b60 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -151657,26 +151657,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 311b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 311860 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -151761,69 +151761,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 311b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 31171c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 311b80 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 31171c │ │ │ │ mvn r4, #27 │ │ │ │ b 31174c │ │ │ │ ldr r0, [pc, #84] @ 311b84 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 311860 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq pc, ip, r7, r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sl, r4, lsr #10 │ │ │ │ + addeq ip, sl, r4, lsl r4 │ │ │ │ tsteq pc, r4, lsr r7 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010f7690 │ │ │ │ - addseq r5, r4, r4, asr r7 │ │ │ │ + addseq r5, r4, r4, asr #12 │ │ │ │ andeq r1, r0, r0, asr #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq ip, [sl], r4 │ │ │ │ - addseq r5, r4, r8, asr #12 │ │ │ │ + addeq ip, sl, r4, ror #3 │ │ │ │ + addseq r5, r4, r8, lsr r5 │ │ │ │ andeq r4, r0, r0, asr fp │ │ │ │ - addeq ip, sl, r0, asr #1 │ │ │ │ - addeq ip, sl, r0, ror #1 │ │ │ │ - addeq ip, sl, r4, lsr r1 │ │ │ │ + @ instruction: 0x008abfb0 │ │ │ │ + ldrdeq fp, [sl], r0 │ │ │ │ + addeq ip, sl, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 3123fc │ │ │ │ ldr r1, [pc, #2140] @ 312400 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151942,15 +151942,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 65e37c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl b97900 │ │ │ │ + bl b977f0 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 311c68 │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3121dc │ │ │ │ @@ -152043,15 +152043,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 31221c │ │ │ │ ldr r1, [pc, #1308] @ 312428 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 27ce80 │ │ │ │ cmp r4, #0 │ │ │ │ blt 311c78 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 311c78 │ │ │ │ @@ -152089,15 +152089,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 312030 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3122f0 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 65edd0 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 65edd0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -152112,18 +152112,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 311e3c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8a304 │ │ │ │ + bl b8a1f4 │ │ │ │ b 311e70 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8a820 │ │ │ │ + bl b8a710 │ │ │ │ b 311fd0 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -152138,35 +152138,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 30e9f4 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl b971cc │ │ │ │ + bl b970bc │ │ │ │ b 3120c4 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 312228 │ │ │ │ mov r0, sl │ │ │ │ - bl b9793c │ │ │ │ + bl b9782c │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl b97450 │ │ │ │ + bl b97340 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 31b00c │ │ │ │ @@ -152174,17 +152174,17 @@ │ │ │ │ bge 312098 │ │ │ │ cmn r4, #4 │ │ │ │ bne 31211c │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3120e4 │ │ │ │ mov r0, sl │ │ │ │ - bl b97900 │ │ │ │ + bl b977f0 │ │ │ │ mov r0, fp │ │ │ │ - bl b97900 │ │ │ │ + bl b977f0 │ │ │ │ b 311c68 │ │ │ │ ldr r3, [pc, #760] @ 312430 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 311c2c │ │ │ │ ldr r3, [pc, #744] @ 312434 │ │ │ │ @@ -152206,47 +152206,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 31243c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 311c2c │ │ │ │ ldr r0, [pc, #604] @ 312440 │ │ │ │ ldr r1, [pc, #604] @ 312444 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl b74acc │ │ │ │ + bl b749bc │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 311c78 │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 311d18 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8a820 │ │ │ │ + bl b8a710 │ │ │ │ b 311f18 │ │ │ │ ldr r2, [pc, #536] @ 312448 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 30e710 │ │ │ │ @@ -152278,25 +152278,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 312450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 311c78 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 319e48 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -152315,15 +152315,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3123ec │ │ │ │ ldr r1, [pc, #264] @ 312454 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 319e48 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 65edd0 │ │ │ │ @@ -152342,54 +152342,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 312458 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 311c2c │ │ │ │ ldr r0, [pc, #136] @ 31245c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 311c78 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8a820 │ │ │ │ + bl b8a710 │ │ │ │ b 312358 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, ror #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, sl, r0, asr #31 │ │ │ │ + @ instruction: 0x008abeb0 │ │ │ │ mrseq r7, (UNDEF: 47) │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, ip, ror #2 │ │ │ │ - addseq r5, r4, ip, lsr #5 │ │ │ │ - addeq fp, sl, r0, ror #30 │ │ │ │ - addseq r3, sl, r0, lsr #31 │ │ │ │ - addeq fp, sl, r8, asr #30 │ │ │ │ + umullseq r5, r4, ip, r1 │ │ │ │ + addeq fp, sl, r0, asr lr │ │ │ │ + umullseq r3, sl, r0, lr │ │ │ │ + addeq fp, sl, r8, lsr lr │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq fp, sl, r8, ror #28 │ │ │ │ - umullseq r5, r4, r4, r0 │ │ │ │ + addeq fp, sl, r8, asr sp │ │ │ │ + addseq r4, r4, r4, lsl #31 │ │ │ │ andeq r3, r0, r8, asr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq fp, [sl], r0 │ │ │ │ + addeq fp, sl, r0, asr #19 │ │ │ │ @ instruction: 0x011e38b8 │ │ │ │ - addeq fp, sl, r0, lsr fp │ │ │ │ - addseq r4, r4, r0, lsr #27 │ │ │ │ + addeq fp, sl, r0, lsr #20 │ │ │ │ + umullseq r4, r4, r0, ip @ │ │ │ │ andeq r3, r0, r0, lsl #10 │ │ │ │ - addeq fp, sl, r0, lsr #21 │ │ │ │ - addeq fp, sl, r8, lsr #20 │ │ │ │ - addeq fp, sl, r4, lsr #18 │ │ │ │ - addeq fp, sl, r8, ror #19 │ │ │ │ + umulleq fp, sl, r0, r9 │ │ │ │ + addeq fp, sl, r8, lsl r9 │ │ │ │ + addeq fp, sl, r4, lsl r8 │ │ │ │ + ldrdeq fp, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 312d88 │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -152630,15 +152630,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -152646,15 +152646,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 312db0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 312568 │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -152790,15 +152790,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 312db8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 312568 │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 30e51c │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -152879,40 +152879,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 312730 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 312730 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8afb4 │ │ │ │ + bl b8aea4 │ │ │ │ b 3126fc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 312928 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8afb4 │ │ │ │ + bl b8aea4 │ │ │ │ b 3128f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 312a3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8afb4 │ │ │ │ + bl b8aea4 │ │ │ │ b 312a08 │ │ │ │ ldr r3, [pc, #300] @ 312dc4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312798 │ │ │ │ ldr r3, [pc, #252] @ 312da8 │ │ │ │ @@ -152935,65 +152935,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 312dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 312798 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8afb4 │ │ │ │ + bl b8aea4 │ │ │ │ b 312bfc │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 312dcc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 312798 │ │ │ │ tsteq pc, ip, ror r9 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq fp, [sl], r4 │ │ │ │ + addeq fp, sl, r4, ror #15 │ │ │ │ smlabteq pc, r4, r8, r6 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ - addeq fp, sl, r8, lsl r7 │ │ │ │ + addeq fp, sl, r8, lsl #12 │ │ │ │ andeq r3, r0, ip, lsr #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, sl, r0, lsl #11 │ │ │ │ - strdeq sl, [sl], r4 │ │ │ │ - addeq fp, sl, ip, lsl #7 │ │ │ │ + addeq fp, sl, r0, ror r4 │ │ │ │ + addeq sl, sl, r4, ror #21 │ │ │ │ + addeq fp, sl, ip, ror r2 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - addeq fp, sl, r0, asr r1 │ │ │ │ - addeq fp, sl, r4, ror #2 │ │ │ │ + addeq fp, sl, r0, asr #32 │ │ │ │ + addeq fp, sl, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 313bec │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -153175,30 +153175,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 27f1a8 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #2872] @ 313c08 │ │ │ │ ldr r2, [pc, #2872] @ 313c0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 3132f4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -153315,15 +153315,15 @@ │ │ │ │ b 313060 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 312f98 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb04 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 27ce80 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -153370,34 +153370,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #2112] @ 313c1c │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 313c20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 312fb0 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ cmp r7, #0 │ │ │ │ bne 3132fc │ │ │ │ cmn r4, #4 │ │ │ │ beq 31360c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -153510,15 +153510,15 @@ │ │ │ │ bne 3134e4 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31355c │ │ │ │ b 3134e4 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3132f8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb04 │ │ │ │ mvn r4, #3 │ │ │ │ b 313308 │ │ │ │ @@ -153544,15 +153544,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #1424] @ 313c24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -153560,15 +153560,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 313c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 313060 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ @@ -153702,25 +153702,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 313c3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 313828 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 30f340 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 31399c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -153806,28 +153806,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 313c44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 313060 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 313818 │ │ │ │ ldr r0, [pc, #336] @ 313c48 │ │ │ │ @@ -153836,96 +153836,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 313c4c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 312fb0 │ │ │ │ ldr r0, [pc, #296] @ 313c50 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 313c54 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov fp, r4 │ │ │ │ b 3136cc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 313728 │ │ │ │ b 3132fc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 313790 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8afb4 │ │ │ │ + bl b8aea4 │ │ │ │ b 313758 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 313430 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 313c58 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 313828 │ │ │ │ ldr r0, [pc, #144] @ 313c5c │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 313060 │ │ │ │ tsteq pc, ip, lsl r0 @ │ │ │ │ tsteq pc, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strheq fp, [sl], r8 │ │ │ │ - addseq r3, fp, r4, lsr #2 │ │ │ │ + addeq sl, sl, r8, lsr #31 │ │ │ │ + addseq r3, fp, r4, lsl r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r4, lsl lr @ │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - ldrdeq sl, [sl], ip │ │ │ │ + addeq sl, sl, ip, asr #13 │ │ │ │ andeq r1, r0, r4, lsr r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, sl, r0, ror #24 │ │ │ │ - addeq sl, sl, r0, asr #22 │ │ │ │ - @ instruction: 0x0097aadc │ │ │ │ - addeq sl, sl, r4, ror r8 │ │ │ │ - addseq pc, sp, r4, lsl #30 │ │ │ │ - umulleq r1, pc, r0, r5 @ │ │ │ │ - addseq pc, sp, r8, lsr lr @ │ │ │ │ + addeq sl, sl, r0, asr fp │ │ │ │ + addeq sl, sl, r0, lsr sl │ │ │ │ + addseq sl, r7, ip, asr #19 │ │ │ │ + addeq sl, sl, r4, ror #14 │ │ │ │ + @ instruction: 0x009dfdf4 │ │ │ │ + addeq r1, pc, r0, lsl #9 │ │ │ │ + addseq pc, sp, r8, lsr #26 │ │ │ │ andeq r3, r0, r0, lsl #20 │ │ │ │ - addeq sl, sl, r4, lsr #13 │ │ │ │ - addeq sl, sl, r4, lsr #10 │ │ │ │ - addeq sl, sl, r8, ror #8 │ │ │ │ - addeq sl, sl, r4, asr #10 │ │ │ │ - addeq sl, sl, ip, ror r4 │ │ │ │ - addseq sl, r7, r8, asr #12 │ │ │ │ - addeq sl, sl, ip, asr #8 │ │ │ │ - addeq sl, sl, r0, asr r4 │ │ │ │ - @ instruction: 0x008aa3b8 │ │ │ │ + umulleq sl, sl, r4, r5 @ │ │ │ │ + addeq sl, sl, r4, lsl r4 │ │ │ │ + addeq sl, sl, r8, asr r3 │ │ │ │ + addeq sl, sl, r4, lsr r4 │ │ │ │ + addeq sl, sl, ip, ror #6 │ │ │ │ + addseq sl, r7, r8, lsr r5 │ │ │ │ + addeq sl, sl, ip, lsr r3 │ │ │ │ + addeq sl, sl, r0, asr #6 │ │ │ │ + addeq sl, sl, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 314168 │ │ │ │ @@ -154087,15 +154087,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 6ac174 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 314038 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -154129,15 +154129,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -154146,15 +154146,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3141a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 313d50 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 27ecb0 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -154204,70 +154204,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3141ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 313e1c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 3141b0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 313d50 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 3141b4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 313e1c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, ror r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, sl, r8, asr #6 │ │ │ │ + addeq sl, sl, r8, lsr r2 │ │ │ │ ldrdeq r5, [pc, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r1, sl, ip, asr fp │ │ │ │ - addeq r0, pc, r4, lsl #31 │ │ │ │ + addseq r1, sl, ip, asr #20 │ │ │ │ + addeq r0, pc, r4, ror lr @ │ │ │ │ @ instruction: 0x010f4fb8 │ │ │ │ - adceq r7, r2, r0, asr r1 │ │ │ │ - addeq sl, sl, r4, ror #3 │ │ │ │ - addeq r9, sl, r8, asr #14 │ │ │ │ + adceq r7, r2, r0, asr #32 │ │ │ │ + ldrdeq sl, [sl], r4 │ │ │ │ + addeq r9, sl, r8, lsr r6 │ │ │ │ andeq r1, r0, ip, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, sl, ip, asr r0 │ │ │ │ - strdeq r2, [sl], ip │ │ │ │ + addeq r9, sl, ip, asr #30 │ │ │ │ + addeq r2, sl, ip, ror #11 │ │ │ │ andeq r4, r0, r0, lsr #3 │ │ │ │ - addeq sl, sl, ip, lsr #32 │ │ │ │ - addeq r9, sl, r4, ror #30 │ │ │ │ - addeq sl, sl, r0, lsr #32 │ │ │ │ + addeq r9, sl, ip, lsl pc │ │ │ │ + addeq r9, sl, r4, asr lr │ │ │ │ + addeq r9, sl, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 3144fc │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 314500 │ │ │ │ @@ -154361,22 +154361,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 314290 │ │ │ │ ldr r0, [pc, #472] @ 314520 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 3142d4 │ │ │ │ ldr r0, [pc, #456] @ 314524 │ │ │ │ ldr r1, [pc, #456] @ 314528 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74acc │ │ │ │ + bl b749bc │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 3142a4 │ │ │ │ ldr r1, [pc, #432] @ 31452c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 65ee0c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -154405,26 +154405,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 31453c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 314240 │ │ │ │ ldr r3, [pc, #264] @ 314540 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3142d4 │ │ │ │ ldr r3, [pc, #232] @ 314534 │ │ │ │ @@ -154444,60 +154444,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 314544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3142d4 │ │ │ │ ldr r0, [pc, #132] @ 314548 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 314240 │ │ │ │ ldr r0, [pc, #108] @ 31454c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3142d4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, lsr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, ip, r0, ror #7 │ │ │ │ + ldrdeq r6, [ip], r0 │ │ │ │ smlatteq pc, r4, fp, r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r9, [sl], r4 │ │ │ │ - addeq r9, sl, r4, asr #31 │ │ │ │ - addeq r6, ip, r4, lsr r3 │ │ │ │ + addeq r9, sl, r4, asr #29 │ │ │ │ + @ instruction: 0x008a9eb4 │ │ │ │ + addeq r6, ip, r4, lsr #4 │ │ │ │ tsteq pc, r4, lsl fp @ │ │ │ │ - strdeq r9, [sl], r4 │ │ │ │ + addeq r9, sl, r4, ror #27 │ │ │ │ tsteq lr, r0, asr #14 │ │ │ │ - addeq r9, sl, r8, lsr #30 │ │ │ │ - addseq ip, ip, r8, lsr #5 │ │ │ │ + addeq r9, sl, r8, lsl lr │ │ │ │ + umullseq ip, ip, r8, r1 @ │ │ │ │ andeq r4, r0, r4, lsr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r9, sl, r4, sp │ │ │ │ + addeq r9, sl, r4, lsl #25 │ │ │ │ @ instruction: 0x00005fb4 │ │ │ │ - umulleq r9, sl, r4, lr │ │ │ │ - addeq r9, sl, r8, lsr #26 │ │ │ │ - addeq r9, sl, r0, lsr #29 │ │ │ │ + addeq r9, sl, r4, lsl #27 │ │ │ │ + addeq r9, sl, r8, lsl ip │ │ │ │ + umulleq r9, sl, r0, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 314740 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 314744 │ │ │ │ @@ -154616,15 +154616,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 3145e4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f4894 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, sl, r4, lsl #28 │ │ │ │ + strdeq r9, [sl], r4 │ │ │ │ tsteq pc, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -154801,28 +154801,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 30eb04 │ │ │ │ cmp r9, #0 │ │ │ │ beq 314990 │ │ │ │ b 314984 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8afb4 │ │ │ │ + bl b8aea4 │ │ │ │ b 314904 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 30eb04 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 30eb04 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 3147fc │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 31499c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -154917,26 +154917,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 30eb04 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 3147f8 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 3147f8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 3147f8 │ │ │ │ b 314bf4 │ │ │ │ tsteq pc, ip, ror r6 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r9, [sl], r8 │ │ │ │ + addeq r9, sl, r8, ror #21 │ │ │ │ smlatteq pc, r4, r5, r4 │ │ │ │ - addseq ip, r4, r0, ror r8 │ │ │ │ + addseq ip, r4, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 315028 │ │ │ │ ldr r3, [pc, #992] @ 31502c │ │ │ │ @@ -155086,28 +155086,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 315050 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb04 │ │ │ │ b 314d0c │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 314da0 │ │ │ │ @@ -155143,15 +155143,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -155160,53 +155160,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 315058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 314cfc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 31505c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 314cfc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 315060 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 314ed8 │ │ │ │ @ instruction: 0x010f41b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, sl, r4, lsr #14 │ │ │ │ + addeq r9, sl, r4, lsl r6 │ │ │ │ tsteq pc, ip, lsr #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r4, [pc, -ip] │ │ │ │ - addeq pc, lr, r0, ror #30 │ │ │ │ + addeq pc, lr, r0, asr lr @ │ │ │ │ andeq r6, r0, ip, ror pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, sl, r0, lsl #11 │ │ │ │ + addeq r9, sl, r0, ror r4 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ - addeq r9, sl, r0, lsl r4 │ │ │ │ - addeq r9, sl, r8, lsr #8 │ │ │ │ - umulleq r9, sl, r4, r4 │ │ │ │ + addeq r9, sl, r0, lsl #6 │ │ │ │ + addeq r9, sl, r8, lsl r3 │ │ │ │ + addeq r9, sl, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 3152e0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 3152e4 │ │ │ │ @@ -155335,48 +155335,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 315304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 3150fc │ │ │ │ ldr r0, [pc, #76] @ 315308 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 3150fc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq pc, r0, sp, r3 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, r5, r0, lsr #3 │ │ │ │ + umullseq lr, r5, r0, r0 │ │ │ │ tsteq pc, ip, lsr #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r3, [pc, -ip] │ │ │ │ andeq r5, r0, ip, ror #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, sl, r0, asr r2 │ │ │ │ - addeq r9, sl, ip, ror #4 │ │ │ │ + addeq r9, sl, r0, asr #2 │ │ │ │ + addeq r9, sl, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 31569c │ │ │ │ ldr r3, [pc, #888] @ 3156a0 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -155508,15 +155508,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -155524,15 +155524,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3156c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 3153d8 │ │ │ │ ldr r3, [pc, #316] @ 3156c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315458 │ │ │ │ @@ -155558,68 +155558,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3156cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 315458 │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 3156d0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 3153d8 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 3156d4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 315458 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [pc, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r9, [sl], r8 │ │ │ │ + addeq r9, sl, r8, asr #1 │ │ │ │ tsteq pc, ip, asr sl @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r9, [sl], ip │ │ │ │ + addeq r9, sl, ip, asr #1 │ │ │ │ smlabbeq pc, r4, r9, r3 @ │ │ │ │ andeq r6, r0, ip, ror #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r8, [sl], ip │ │ │ │ + addeq r8, sl, ip, ror #29 │ │ │ │ andeq r6, r0, r8, lsr #24 │ │ │ │ - ldrdeq r8, [sl], r8 @ │ │ │ │ - addeq r8, sl, r0, ror #30 │ │ │ │ - addeq r8, sl, r0, ror #31 │ │ │ │ + addeq r8, sl, r8, asr #29 │ │ │ │ + addeq r8, sl, r0, asr lr │ │ │ │ + ldrdeq r8, [sl], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 315a18 │ │ │ │ ldr r3, [pc, #808] @ 315a1c │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -155750,30 +155750,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 315a40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3157a8 │ │ │ │ ldr r3, [pc, #248] @ 315a44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315870 │ │ │ │ ldr r3, [pc, #216] @ 315a38 │ │ │ │ @@ -155792,57 +155792,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 315a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 315870 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 315a4c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3157a8 │ │ │ │ ldr r0, [pc, #76] @ 315a50 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 315870 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, sl, ip, asr #30 │ │ │ │ + addeq r8, sl, ip, lsr lr │ │ │ │ tsteq pc, ip, ror r6 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r0, lsr r6 @ │ │ │ │ - addseq r0, r0, r0, lsr #3 │ │ │ │ + umullseq r0, r0, r0, r0 @ │ │ │ │ andeq r2, r0, ip, lsr #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, r4, lsl #27 │ │ │ │ + addeq r8, sl, r4, ror ip │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - addeq r8, sl, r4, lsl #27 │ │ │ │ - addeq r8, sl, r8, lsl sp │ │ │ │ - addeq r8, sl, r8, ror sp │ │ │ │ + addeq r8, sl, r4, ror ip │ │ │ │ + addeq r8, sl, r8, lsl #24 │ │ │ │ + addeq r8, sl, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 315c20 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 315c24 │ │ │ │ @@ -155928,47 +155928,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 315c44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 315ad8 │ │ │ │ ldr r0, [pc, #72] @ 315c48 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 315ad8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f3394 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, sl, ip, ror #23 │ │ │ │ + ldrdeq r1, [sl], ip │ │ │ │ tsteq pc, r0, asr r3 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r3, [pc, -ip] │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, r4, asr #23 │ │ │ │ - addeq r8, sl, r0, ror #23 │ │ │ │ + @ instruction: 0x008a8ab4 │ │ │ │ + ldrdeq r8, [sl], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -156112,15 +156112,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 315dfc │ │ │ │ ldr r0, [pc, #796] @ 3161b8 │ │ │ │ ldr r1, [pc, #796] @ 3161bc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl b74acc │ │ │ │ + bl b749bc │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb04 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 3104c0 │ │ │ │ @@ -156143,22 +156143,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 3161c4 │ │ │ │ ldr r1, [pc, #688] @ 3161c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl b74acc │ │ │ │ + bl b749bc │ │ │ │ b 315cfc │ │ │ │ ldr r0, [pc, #664] @ 3161cc │ │ │ │ ldr r1, [pc, #664] @ 3161d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl b74acc │ │ │ │ + bl b749bc │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 30eb04 │ │ │ │ b 315ebc │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -156215,25 +156215,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3161e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 315eb0 │ │ │ │ ldr r3, [pc, #364] @ 3161e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 315cec │ │ │ │ ldr r3, [pc, #332] @ 3161dc │ │ │ │ @@ -156255,28 +156255,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3161ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 315cec │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -156287,51 +156287,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 315f60 │ │ │ │ ldr r0, [pc, #152] @ 3161f0 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 315cec │ │ │ │ mov r6, r4 │ │ │ │ b 315fa8 │ │ │ │ ldr r0, [pc, #116] @ 3161f4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 315eb0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f3190 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r7, [sl], ip │ │ │ │ + addeq r7, sl, ip, ror #27 │ │ │ │ tsteq pc, r0, asr #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0094dab0 │ │ │ │ - addeq r8, sl, r8, lsl #23 │ │ │ │ + addseq sp, r4, r0, lsr #19 │ │ │ │ + addeq r8, sl, r8, ror sl │ │ │ │ tstpeq sp, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ - addeq r8, sl, ip, lsr #20 │ │ │ │ + addeq r8, sl, ip, lsl r9 │ │ │ │ tsteq pc, r4, lsr pc @ │ │ │ │ tstpeq sp, r8, lsl #23 @ p-variant is OBSOLETE │ │ │ │ - addeq r8, sl, r0, lsl #19 │ │ │ │ + addeq r8, sl, r0, ror r8 │ │ │ │ tstpeq sp, r8, ror #22 @ p-variant is OBSOLETE │ │ │ │ - addeq r8, sl, r8, asr #19 │ │ │ │ - addseq r1, r4, r0, lsr #32 │ │ │ │ + @ instruction: 0x008a88b8 │ │ │ │ + addseq r0, r4, r0, lsl pc │ │ │ │ andeq r4, r0, r4, asr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r8, [sl], r0 │ │ │ │ + addeq r8, sl, r0, ror #15 │ │ │ │ andeq r3, r0, r0, lsr sl │ │ │ │ - addeq r8, sl, r0, lsl #14 │ │ │ │ - addeq r8, sl, r0, lsl #14 │ │ │ │ - addeq r8, sl, r4, lsl r8 │ │ │ │ + strdeq r8, [sl], r0 │ │ │ │ + strdeq r8, [sl], r0 │ │ │ │ + addeq r8, sl, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 31648c │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -156461,53 +156461,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3164b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 3162a4 │ │ │ │ ldr r0, [pc, #76] @ 3164b4 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 3162a4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq pc, r4, fp, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, sl, r0, lsl #15 │ │ │ │ + addeq r8, sl, r0, ror r6 │ │ │ │ smlabbeq pc, r4, fp, r2 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, ip, lsl fp @ │ │ │ │ andeq r6, r0, r4, lsr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, ip, lsl #11 │ │ │ │ - @ instruction: 0x008a85b8 │ │ │ │ + addeq r8, sl, ip, ror r4 │ │ │ │ + addeq r8, sl, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 3169a4 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 3169a8 │ │ │ │ @@ -156721,28 +156721,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 3169d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 316558 │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 27ecb0 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -156776,69 +156776,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3169d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb04 │ │ │ │ b 316674 │ │ │ │ ldr r0, [pc, #140] @ 3169dc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 316558 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 3169e0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb04 │ │ │ │ b 316674 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, lsr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r5, r4, asr sp │ │ │ │ + addseq ip, r5, r4, asr #24 │ │ │ │ ldrdeq r2, [pc, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq r4, sp, r8, lsr fp │ │ │ │ + addeq r4, sp, r8, lsr #20 │ │ │ │ tsteq pc, r8, ror #14 │ │ │ │ - addeq r4, sp, r0, lsl sl │ │ │ │ + addeq r4, sp, r0, lsl #18 │ │ │ │ andeq r2, r0, r8, lsr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, r4, lsl r2 │ │ │ │ + addeq r8, sl, r4, lsl #2 │ │ │ │ andeq r4, r0, r0, ror #22 │ │ │ │ - @ instruction: 0x008a81bc │ │ │ │ - addeq r8, sl, ip, asr r1 │ │ │ │ - addeq r8, sl, r4, lsr #3 │ │ │ │ + addeq r8, sl, ip, lsr #1 │ │ │ │ + addeq r8, sl, ip, asr #32 │ │ │ │ + umulleq r8, sl, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 316e08 │ │ │ │ ldr r3, [pc, #1032] @ 316e0c │ │ │ │ @@ -157015,15 +157015,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -157037,15 +157037,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 316e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 316a78 │ │ │ │ ldr r3, [pc, #256] @ 316e30 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316b70 │ │ │ │ @@ -157064,60 +157064,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 316e34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 316b70 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 316e38 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 316a78 │ │ │ │ ldr r0, [pc, #72] @ 316e3c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 316b70 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, sl, ip, lsl r1 │ │ │ │ + addeq r8, sl, ip │ │ │ │ @ instruction: 0x010f23b0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r0, ror r2 @ │ │ │ │ muleq r0, ip, r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, r4, asr #28 │ │ │ │ + addeq r7, sl, r4, lsr sp │ │ │ │ ldrdeq r6, [r0], -r8 │ │ │ │ - addeq r7, sl, r0, lsr #29 │ │ │ │ - strdeq r7, [sl], ip │ │ │ │ - addeq r7, sl, ip, ror lr │ │ │ │ + umulleq r7, sl, r0, sp │ │ │ │ + addeq r7, sl, ip, ror #25 │ │ │ │ + addeq r7, sl, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 3172f4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 3172f8 │ │ │ │ @@ -157235,15 +157235,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 317044 │ │ │ │ mov r0, sl │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -157333,28 +157333,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 317320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 316f50 │ │ │ │ ldr r3, [pc, #292] @ 317324 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 316efc │ │ │ │ @@ -157376,65 +157376,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 317328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 316efc │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 31732c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 316efc │ │ │ │ ldr r0, [pc, #96] @ 317330 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 316f50 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f1f9c │ │ │ │ smlatbeq pc, r0, pc, r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r7, [sl], r0 │ │ │ │ + addeq r7, sl, r0, asr #25 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010f1e94 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r5, r5, r0, lsr r0 │ │ │ │ + addseq r4, r5, r0, lsr #30 │ │ │ │ andeq r5, r0, r0, lsr #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, r4, lsr #22 │ │ │ │ + addeq r7, sl, r4, lsl sl │ │ │ │ andeq r1, r0, r0, ror #6 │ │ │ │ - addeq r7, sl, r4, lsl #20 │ │ │ │ - addeq r7, sl, r4, lsr #20 │ │ │ │ - umulleq r7, sl, r8, sl │ │ │ │ + strdeq r7, [sl], r4 │ │ │ │ + addeq r7, sl, r4, lsl r9 │ │ │ │ + addeq r7, sl, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 3175dc │ │ │ │ ldr r3, [pc, #656] @ 3175e0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157536,23 +157536,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 317604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3173b8 │ │ │ │ ldr r3, [pc, #236] @ 317608 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 317424 │ │ │ │ @@ -157572,54 +157572,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 31760c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 317424 │ │ │ │ ldr r0, [pc, #108] @ 317610 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3173b8 │ │ │ │ ldr r0, [pc, #80] @ 317614 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 317424 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f1ab8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq pc, r3, r0, ror #24 │ │ │ │ + addseq pc, r3, r0, asr fp @ │ │ │ │ tsteq pc, r0, ror sl @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq lr, sl, r8, asr ip │ │ │ │ + addseq lr, sl, r8, asr #22 │ │ │ │ @ instruction: 0x010f19b8 │ │ │ │ andeq r4, r0, r0, lsl #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, r0, asr #17 │ │ │ │ + @ instruction: 0x008a77b0 │ │ │ │ andeq r6, r0, r8, lsl #14 │ │ │ │ - addeq r7, sl, r8, lsl #17 │ │ │ │ - addeq r7, sl, r8, asr #16 │ │ │ │ - addeq r7, sl, r4, lsl #17 │ │ │ │ + addeq r7, sl, r8, ror r7 │ │ │ │ + addeq r7, sl, r8, lsr r7 │ │ │ │ + addeq r7, sl, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 317800 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 317804 │ │ │ │ @@ -157727,24 +157727,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 3177ec │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 317774 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8afb4 │ │ │ │ + bl b8aea4 │ │ │ │ b 3177ac │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 3177d0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq pc, ip, r7, r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0095bbdc │ │ │ │ + addseq fp, r5, ip, asr #21 │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 317c50 │ │ │ │ @@ -157915,27 +157915,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 317c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb04 │ │ │ │ b 317908 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 31799c │ │ │ │ @@ -157972,15 +157972,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -157989,52 +157989,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 317c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3178f4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 317c8c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3178f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 317c90 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 317b08 │ │ │ │ ldrdeq r1, [pc, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, sl, ip, asr #11 │ │ │ │ + @ instruction: 0x008a74bc │ │ │ │ tsteq pc, r0, lsr r5 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq pc, r0, r4, r1 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - addeq sp, lr, r0, lsr r3 │ │ │ │ + addeq sp, lr, r0, lsr #4 │ │ │ │ @ instruction: 0x00002ab0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, r8, lsl #8 │ │ │ │ + strdeq r7, [sl], r8 │ │ │ │ muleq r0, ip, r6 │ │ │ │ - addeq r7, sl, ip, lsl #5 │ │ │ │ - @ instruction: 0x008a72b4 │ │ │ │ - addeq r7, sl, r8, lsl r3 │ │ │ │ + addeq r7, sl, ip, ror r1 │ │ │ │ + addeq r7, sl, r4, lsr #3 │ │ │ │ + addeq r7, sl, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 31809c │ │ │ │ ldr r3, [pc, #1004] @ 3180a0 │ │ │ │ @@ -158188,26 +158188,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 3180c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 30eb04 │ │ │ │ b 317d7c │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 317e18 │ │ │ │ @@ -158243,15 +158243,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -158260,54 +158260,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 3180cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 317d6c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 3180d0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 317d6c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 3180d4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 317f48 │ │ │ │ tsteq pc, r0, asr r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, sl, ip, lsl #5 │ │ │ │ + addeq r7, sl, ip, ror r1 │ │ │ │ smlabteq pc, r0, r0, r1 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r4, rrx │ │ │ │ - addeq ip, lr, ip, ror #29 │ │ │ │ + ldrdeq ip, [lr], ip @ │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, ip, ror #1 │ │ │ │ + ldrdeq r6, [sl], ip │ │ │ │ andeq r3, r0, r0, lsr #18 │ │ │ │ - addeq r6, sl, r0, ror pc │ │ │ │ - umulleq r6, sl, r0, pc @ │ │ │ │ - strdeq r6, [sl], r0 │ │ │ │ + addeq r6, sl, r0, ror #28 │ │ │ │ + addeq r6, sl, r0, lsl #29 │ │ │ │ + addeq r6, sl, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 318538 │ │ │ │ ldr r3, [pc, #1092] @ 31853c │ │ │ │ @@ -158449,15 +158449,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -158466,15 +158466,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 31855c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3181b0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 30e560 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -158545,64 +158545,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 318568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 31827c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 31856c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3181b0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 318570 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 31827c │ │ │ │ tsteq pc, ip, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, sl, r0, ror pc │ │ │ │ + addeq r6, sl, r0, ror #28 │ │ │ │ tsteq pc, r8, ror ip @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r4, lsr #24 │ │ │ │ andeq r3, r0, r4, lsr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, sl, r4, ror #26 │ │ │ │ - addeq r5, sl, ip, ror #20 │ │ │ │ + addeq r6, sl, r4, asr ip │ │ │ │ + addeq r5, sl, ip, asr r9 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - addeq r6, sl, r0, lsl #25 │ │ │ │ - addeq r6, sl, r4, lsr #24 │ │ │ │ - addeq r6, sl, r8, lsl #25 │ │ │ │ + addeq r6, sl, r0, ror fp │ │ │ │ + addeq r6, sl, r4, lsl fp │ │ │ │ + addeq r6, sl, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 318a64 │ │ │ │ ldr r3, [pc, #1236] @ 318a68 │ │ │ │ @@ -158779,27 +158779,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 318a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 318678 │ │ │ │ ldr r2, [pc, #512] @ 318a94 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -158847,28 +158847,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 318a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 318650 │ │ │ │ mov r0, r5 │ │ │ │ bl 30e560 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 318744 │ │ │ │ @@ -158899,44 +158899,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 318aa4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 318678 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 318aa8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 318650 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, ror r8 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq pc, ip, lsl r8 @ │ │ │ │ - addseq sl, ip, ip, ror r7 │ │ │ │ + addseq sl, ip, ip, ror #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r4, ror #14 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - ldrdeq r5, [sl], r4 │ │ │ │ + addeq r5, sl, r4, asr #11 │ │ │ │ andeq r4, r0, r0, asr r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, sl, r4, ror #19 │ │ │ │ - addeq lr, r9, r8, ror #27 │ │ │ │ + ldrdeq r6, [sl], r4 │ │ │ │ + ldrdeq lr, [r9], r8 │ │ │ │ andeq r1, r0, r4, asr r1 │ │ │ │ - addeq r6, sl, ip, ror #16 │ │ │ │ - addeq r5, sl, r4, lsr #9 │ │ │ │ - umulleq r6, sl, r4, r8 │ │ │ │ - addeq r6, sl, r8, ror #15 │ │ │ │ + addeq r6, sl, ip, asr r7 │ │ │ │ + umulleq r5, sl, r4, r3 │ │ │ │ + addeq r6, sl, r4, lsl #15 │ │ │ │ + ldrdeq r6, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 318c64 │ │ │ │ ldr r3, [pc, #412] @ 318c68 │ │ │ │ @@ -158973,15 +158973,15 @@ │ │ │ │ bl 31b288 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 318c04 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 318c70 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -158994,25 +158994,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -159041,16 +159041,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, lsr r3 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0093e4d0 │ │ │ │ - umulleq r6, sl, ip, r7 │ │ │ │ + addseq lr, r3, r0, asr #7 │ │ │ │ + addeq r6, sl, ip, lsl #13 │ │ │ │ smlatteq pc, r0, r1, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 318ec8 │ │ │ │ ldr r1, [pc, #568] @ 318ecc │ │ │ │ @@ -159094,17 +159094,17 @@ │ │ │ │ bne 318d10 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl b8a000 │ │ │ │ + bl b89ef0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8a188 │ │ │ │ + bl b8a078 │ │ │ │ cmp r0, #0 │ │ │ │ beq 318da4 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 3104c0 │ │ │ │ ldr r2, [pc, #372] @ 318edc │ │ │ │ ldr r3, [pc, #352] @ 318ecc │ │ │ │ @@ -159142,15 +159142,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 318d58 │ │ │ │ ldr r0, [pc, #224] @ 318ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ mov r1, #7 │ │ │ │ b 318d58 │ │ │ │ ldr r2, [pc, #208] @ 318ee4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 318cf8 │ │ │ │ @@ -159169,49 +159169,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 318ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 318cf8 │ │ │ │ ldr r0, [pc, #72] @ 318ef4 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 318cf8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, ror r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, sp, r8, ror #19 │ │ │ │ + @ instruction: 0x009da8d8 │ │ │ │ tsteq pc, r4, lsr r1 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ swpeq r0, ip, [pc] @ │ │ │ │ - addeq r6, sl, r8, ror r5 │ │ │ │ + addeq r6, sl, r8, ror #8 │ │ │ │ andeq r3, r0, r8, ror #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, sl, r8, lsl #9 │ │ │ │ - umulleq r6, sl, ip, r4 │ │ │ │ + addeq r6, sl, r8, ror r3 │ │ │ │ + addeq r6, sl, ip, lsl #7 │ │ │ │ │ │ │ │ 00318ef8 : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00318f04 : │ │ │ │ @@ -159262,20 +159262,20 @@ │ │ │ │ bne 318fcc │ │ │ │ ldr r5, [pc, #168] @ 319068 │ │ │ │ add r5, pc, r5 │ │ │ │ b 318fcc │ │ │ │ ldr r5, [pc, #160] @ 31906c │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl b89fe8 │ │ │ │ + bl b89ed8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b896a0 │ │ │ │ + bl b89590 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b89cf0 │ │ │ │ + b b89be0 │ │ │ │ ldr r5, [pc, #128] @ 319070 │ │ │ │ add r5, pc, r5 │ │ │ │ b 318fcc │ │ │ │ ldr r3, [pc, #120] @ 319074 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -159347,41 +159347,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 3191b4 │ │ │ │ ldr r1, [pc, #192] @ 3191d4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b7eb10 │ │ │ │ + bl b7ea00 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7e220 │ │ │ │ + bl b7e110 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 3191c8 │ │ │ │ ldr r1, [pc, #148] @ 3191d8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b7eb10 │ │ │ │ + bl b7ea00 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7e220 │ │ │ │ + bl b7e110 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 319188 │ │ │ │ ldr r1, [pc, #104] @ 3191dc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b7eb10 │ │ │ │ + bl b7ea00 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7e220 │ │ │ │ + bl b7e110 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27ce80 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 27ce80 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -159497,15 +159497,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 27e3c8 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8acd4 │ │ │ │ + bl b8abc4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 319614 │ │ │ │ @@ -159535,29 +159535,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 3196ac │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b7e11c │ │ │ │ + bl b7e00c │ │ │ │ ldr r1, [pc, #672] @ 3196b0 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl b7e11c │ │ │ │ + bl b7e00c │ │ │ │ ldr r1, [pc, #648] @ 3196b4 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl b7e11c │ │ │ │ + bl b7e00c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -159571,15 +159571,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 27ce80 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #536] @ 3196b8 │ │ │ │ ldr r3, [pc, #504] @ 31969c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -159601,15 +159601,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 3196c8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r4 │ │ │ │ bl 319090 │ │ │ │ mov r7, #1 │ │ │ │ b 319478 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d210 │ │ │ │ @@ -159620,15 +159620,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 3196d8 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 319510 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 319664 │ │ │ │ ldr r3, [pc, #360] @ 3196dc │ │ │ │ ldr r2, [pc, #360] @ 3196e0 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -159636,64 +159636,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 3196e8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 319510 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 3196ec │ │ │ │ ldr r2, [pc, #316] @ 3196f0 │ │ │ │ ldr r1, [pc, #316] @ 3196f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 3196f8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 319510 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 3196fc │ │ │ │ ldr r2, [pc, #276] @ 319700 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 319704 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 319708 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 319510 │ │ │ │ ldr r1, [pc, #240] @ 31970c │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73348 │ │ │ │ + bl b73238 │ │ │ │ b 319510 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 319710 │ │ │ │ ldr r2, [pc, #216] @ 319714 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 319718 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 31971c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 319510 │ │ │ │ ldr r1, [pc, #180] @ 319720 │ │ │ │ add r1, pc, r1 │ │ │ │ b 31956c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 319724 │ │ │ │ ldr r1, [pc, #168] @ 319728 │ │ │ │ @@ -159704,48 +159704,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tstpeq lr, ip, lsl #24 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq lr, r0, fp, pc @ │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq ip, r9, ip, lsr r5 │ │ │ │ + addseq ip, r9, ip, lsr #8 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ tstpeq lr, r4, ror #18 @ p-variant is OBSOLETE │ │ │ │ - adceq r1, r2, r8, asr #22 │ │ │ │ - addeq r5, sl, r8, asr #31 │ │ │ │ - addeq r4, sl, r8, lsr r1 │ │ │ │ + adceq r1, r2, r8, lsr sl │ │ │ │ + @ instruction: 0x008a5eb8 │ │ │ │ + addeq r4, sl, r8, lsr #32 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - adceq r1, r2, r0, lsl #22 │ │ │ │ - addeq r5, sl, ip, lsr pc │ │ │ │ - strdeq r4, [sl], r8 │ │ │ │ + strdeq r1, [r2], r0 @ │ │ │ │ + addeq r5, sl, ip, lsr #28 │ │ │ │ + addeq r3, sl, r8, ror #31 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - @ instruction: 0x00a21abc │ │ │ │ - addeq r5, sl, ip, lsr lr │ │ │ │ - addeq r4, sl, ip, lsr #1 │ │ │ │ + adceq r1, r2, ip, lsr #19 │ │ │ │ + addeq r5, sl, ip, lsr #26 │ │ │ │ + umulleq r3, sl, ip, pc @ │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - adceq r1, r2, r4, lsl #21 │ │ │ │ - addeq r5, sl, r4, ror #28 │ │ │ │ - addeq r4, sl, r0, ror r0 │ │ │ │ + adceq r1, r2, r4, ror r9 │ │ │ │ + addeq r5, sl, r4, asr sp │ │ │ │ + addeq r3, sl, r0, ror #30 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - adceq r1, r2, r8, asr #20 │ │ │ │ - addeq r5, sl, r8, lsr #29 │ │ │ │ - addeq r4, sl, r8, lsr r0 │ │ │ │ + adceq r1, r2, r8, lsr r9 │ │ │ │ + umulleq r5, sl, r8, sp │ │ │ │ + addeq r3, sl, r8, lsr #30 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - addeq r5, sl, r8, lsr lr │ │ │ │ - strdeq r1, [r2], r8 @ │ │ │ │ - addeq r5, sl, ip, lsr #27 │ │ │ │ - addeq r3, sl, r8, ror #31 │ │ │ │ + addeq r5, sl, r8, lsr #26 │ │ │ │ + adceq r1, r2, r8, ror #17 │ │ │ │ + umulleq r5, sl, ip, ip │ │ │ │ + ldrdeq r3, [sl], r8 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - addeq sp, r9, r4, asr #1 │ │ │ │ - @ instruction: 0x00a219bc │ │ │ │ - @ instruction: 0x008a3fb8 │ │ │ │ - addeq r5, sl, ip, lsl sp │ │ │ │ + @ instruction: 0x0089cfb4 │ │ │ │ + adceq r1, r2, ip, lsr #17 │ │ │ │ + addeq r3, sl, r8, lsr #29 │ │ │ │ + addeq r5, sl, ip, lsl #24 │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 00319734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -159763,31 +159763,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 27e9ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 3197a4 │ │ │ │ - bl b88c08 │ │ │ │ + bl b88af8 │ │ │ │ mov r1, #1 │ │ │ │ - bl b67098 │ │ │ │ + bl b66f88 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31978c │ │ │ │ ldr r0, [pc, #128] @ 31982c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b896a0 │ │ │ │ - bl b89cf0 │ │ │ │ + bl b89590 │ │ │ │ + bl b89be0 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3197dc │ │ │ │ - bl b88c08 │ │ │ │ + bl b88af8 │ │ │ │ mov r1, #1 │ │ │ │ - bl b67098 │ │ │ │ + bl b66f88 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3197c4 │ │ │ │ ldr r2, [pc, #76] @ 319830 │ │ │ │ ldr r3, [pc, #64] @ 319828 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -159820,43 +159820,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 319914 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #172] @ 319920 │ │ │ │ ldr r2, [pc, #172] @ 319924 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3198f8 │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -159867,15 +159867,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 3198d8 │ │ │ │ mvn r4, #3 │ │ │ │ b 3198dc │ │ │ │ @ instruction: 0x010ef5b0 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r4, sl, r4, lsr r0 │ │ │ │ + addeq r3, sl, r4, lsr #30 │ │ │ │ │ │ │ │ 00319928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -159895,28 +159895,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 319d28 │ │ │ │ mov r9, r0 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #960] @ 319d58 │ │ │ │ ldr r2, [pc, #960] @ 319d5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r7, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r7 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -160069,22 +160069,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 319cdc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 319d6c │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6ba58 │ │ │ │ + bl b6b948 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 30fc74 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r2, [pc, #260] @ 319d70 │ │ │ │ ldr r3, [pc, #224] @ 319d50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -160109,19 +160109,19 @@ │ │ │ │ bl 27cb68 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 319b20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl b8a820 │ │ │ │ + bl b8a710 │ │ │ │ b 319c48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl b8a304 │ │ │ │ + bl b8a1f4 │ │ │ │ b 319a38 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 319c08 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -160139,19 +160139,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 319c08 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ef4b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010ef490 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r3, sl, r4, lsl pc │ │ │ │ + addeq r3, sl, r4, lsl #28 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r4, sl, ip, asr #6 │ │ │ │ - @ instruction: 0x00949db8 │ │ │ │ - addeq r4, sl, r4, lsr r1 │ │ │ │ + addeq r4, sl, ip, lsr r2 │ │ │ │ + addseq r9, r4, r8, lsr #25 │ │ │ │ + addeq r4, sl, r4, lsr #32 │ │ │ │ @ instruction: 0x010ef198 │ │ │ │ │ │ │ │ 00319d74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160159,55 +160159,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 319e3c │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 319e30 │ │ │ │ mov r6, r1 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #144] @ 319e40 │ │ │ │ ldr r2, [pc, #144] @ 319e44 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 319e10 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 319e14 │ │ │ │ tstpeq lr, r0, ror r0 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - strdeq r3, [sl], r4 │ │ │ │ + addeq r3, sl, r4, ror #19 │ │ │ │ │ │ │ │ 00319e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160223,42 +160223,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #92] @ 319f04 │ │ │ │ ldr r2, [pc, #92] @ 319f08 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b89d50 │ │ │ │ + b b89c40 │ │ │ │ smlatbeq lr, r0, pc, lr @ │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - strdeq r3, [sl], ip │ │ │ │ + addeq r3, sl, ip, ror #17 │ │ │ │ │ │ │ │ 00319f0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160272,40 +160272,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #84] @ 319fb8 │ │ │ │ ldr r2, [pc, #84] @ 319fbc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b89d50 │ │ │ │ + b b89c40 │ │ │ │ ldrdeq lr, [lr, -r8] │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r3, sl, r0, asr #18 │ │ │ │ + addeq r3, sl, r0, lsr r8 │ │ │ │ │ │ │ │ 00319fc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -160343,43 +160343,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 31a19c │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #348] @ 31a1d4 │ │ │ │ ldr r2, [pc, #348] @ 31a1d8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r9, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r9 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31a130 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a18c │ │ │ │ ldr r2, [pc, #228] @ 31a1dc │ │ │ │ ldr r3, [pc, #208] @ 31a1cc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160411,38 +160411,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a1ac │ │ │ │ mov r0, r6 │ │ │ │ bl 30fc74 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31a0f0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 31a0f0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31a06c │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31a174 │ │ │ │ mvn r4, #3 │ │ │ │ b 31a0f0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq lr, [lr, -r4] │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r3, sl, r0, lsr r8 │ │ │ │ + addeq r3, sl, r0, lsr #14 │ │ │ │ tsteq lr, ip, lsl #26 │ │ │ │ │ │ │ │ 0031a1e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160454,37 +160454,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 31a350 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 31a320 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r2, [pc, #304] @ 31a35c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 31a360 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31a2d0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a330 │ │ │ │ ldr r3, [pc, #212] @ 31a364 │ │ │ │ ldr r2, [pc, #212] @ 31a368 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -160500,15 +160500,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a340 │ │ │ │ cmp r8, #0 │ │ │ │ beq 31a288 │ │ │ │ mov r0, r6 │ │ │ │ @@ -160520,28 +160520,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 3100e0 │ │ │ │ b 31a2b0 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31a220 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 31a288 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 31a2ec │ │ │ │ mvn r6, #3 │ │ │ │ b 31a2b4 │ │ │ │ tsteq lr, r4, lsl #24 │ │ │ │ - addeq r3, sl, r0, lsl #13 │ │ │ │ + addeq r3, sl, r0, ror r5 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ │ │ │ │ 0031a36c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -160551,40 +160551,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 31a444 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31a43c │ │ │ │ mov r7, r1 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r2, [pc, #160] @ 31a448 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 31a44c │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31a400 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31a420 │ │ │ │ ldr r3, [pc, #60] @ 31a450 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -160594,15 +160594,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a420 │ │ │ │ tsteq lr, r8, ror sl │ │ │ │ - addeq r3, sl, r8, lsl #10 │ │ │ │ + strdeq r3, [sl], r8 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ │ │ │ │ 0031a454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -160620,76 +160620,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 31a514 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31a550 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #228] @ 31a598 │ │ │ │ ldr r2, [pc, #228] @ 31a59c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a530 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a560 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31a514 │ │ │ │ b 31a560 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31a4a8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a514 │ │ │ │ @ instruction: 0x010ee990 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - strdeq r3, [sl], r4 │ │ │ │ + addeq r3, sl, r4, ror #5 │ │ │ │ │ │ │ │ 0031a5a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160700,71 +160700,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31a6b0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31a674 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #208] @ 31a6bc │ │ │ │ ldr r2, [pc, #208] @ 31a6c0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31a648 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a684 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31a5e0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a658 │ │ │ │ tsteq lr, r4, asr #16 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - @ instruction: 0x008a32bc │ │ │ │ + addeq r3, sl, ip, lsr #3 │ │ │ │ │ │ │ │ 0031a6c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160773,49 +160773,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 31a7b8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #188] @ 31a7c4 │ │ │ │ ldr r2, [pc, #188] @ 31a7c8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a77c │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 31a760 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 31a5a0 │ │ │ │ @@ -160824,15 +160824,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 31a760 │ │ │ │ mvn r4, #3 │ │ │ │ b 31a760 │ │ │ │ tsteq lr, r4, lsr #14 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - umulleq r3, sl, ip, r1 │ │ │ │ + addeq r3, sl, ip, lsl #1 │ │ │ │ │ │ │ │ 0031a7cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160844,38 +160844,38 @@ │ │ │ │ bne 31a944 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 31a924 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r2, [pc, #308] @ 31a950 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 31a954 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r9, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r9 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 31a8d4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a8c4 │ │ │ │ ldr r3, [pc, #212] @ 31a958 │ │ │ │ ldr r2, [pc, #212] @ 31a95c │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -160891,19 +160891,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 31a87c │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a934 │ │ │ │ cmp r7, #0 │ │ │ │ beq 31a87c │ │ │ │ mov r0, r6 │ │ │ │ @@ -160915,24 +160915,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 3100e0 │ │ │ │ b 31a8a4 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31a810 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 31a8f0 │ │ │ │ mvn r6, #3 │ │ │ │ b 31a8a8 │ │ │ │ tsteq lr, ip, lsl r6 │ │ │ │ - umulleq r3, sl, r0, r0 │ │ │ │ + addeq r2, sl, r0, lsl #31 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ │ │ │ │ 0031a960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -160977,28 +160977,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 31aba8 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r2, [pc, #508] @ 31ac24 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 31ac28 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov sl, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, sl │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -161008,15 +161008,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 31ab1c │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31ab98 │ │ │ │ cmp r7, #0 │ │ │ │ bne 31aadc │ │ │ │ ldr r3, [pc, #368] @ 31ac2c │ │ │ │ @@ -161068,54 +161068,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 30fc74 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31aaac │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 31aaac │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8afb4 │ │ │ │ + bl b8aea4 │ │ │ │ b 31aa1c │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 30fc74 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31aadc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 31aadc │ │ │ │ mov r0, r6 │ │ │ │ bl 3100e0 │ │ │ │ b 31aadc │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 310028 │ │ │ │ b 31ab80 │ │ │ │ mvn r7, #3 │ │ │ │ b 31aadc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r0, asr r4 │ │ │ │ - addeq r2, sl, r4, lsl #29 │ │ │ │ + addeq r2, sl, r4, ror sp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ tsteq lr, r0, lsr #6 │ │ │ │ │ │ │ │ 0031ac38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -161126,40 +161126,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 31ad10 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31ad08 │ │ │ │ mov r7, r1 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r2, [pc, #160] @ 31ad14 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 31ad18 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31accc │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31acec │ │ │ │ ldr r3, [pc, #60] @ 31ad1c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -161169,15 +161169,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31acec │ │ │ │ smlatbeq lr, ip, r1, lr │ │ │ │ - addeq r2, sl, ip, lsr ip │ │ │ │ + addeq r2, sl, ip, lsr #22 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ │ │ │ │ 0031ad20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -161187,54 +161187,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31ade0 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #140] @ 31adec │ │ │ │ ldr r2, [pc, #140] @ 31adf0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31adc0 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31adc4 │ │ │ │ smlabteq lr, r4, r0, lr │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r4, asr #22 │ │ │ │ + addeq r2, sl, r4, lsr sl │ │ │ │ │ │ │ │ 0031adf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -161246,72 +161246,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31af0c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31aed0 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #212] @ 31af18 │ │ │ │ ldr r2, [pc, #212] @ 31af1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31aea4 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31aee0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31ae38 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31aeb4 │ │ │ │ strdeq sp, [lr, -r0] │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r4, ror #20 │ │ │ │ + addeq r2, sl, r4, asr r9 │ │ │ │ │ │ │ │ 0031af20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -161323,56 +161323,56 @@ │ │ │ │ bne 31aff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 65e124 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #148] @ 31b004 │ │ │ │ ldr r2, [pc, #148] @ 31b008 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r6, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r6 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31afd8 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31afdc │ │ │ │ smlabteq lr, r0, lr, sp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r4, lsr r9 │ │ │ │ + addeq r2, sl, r4, lsr #16 │ │ │ │ │ │ │ │ 0031b00c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -161384,56 +161384,56 @@ │ │ │ │ bne 31b0e4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 65e124 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #148] @ 31b0f0 │ │ │ │ ldr r2, [pc, #148] @ 31b0f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r6, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r6 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b0c4 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b0c8 │ │ │ │ ldrdeq sp, [lr, -r4] │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r8, asr #16 │ │ │ │ + addeq r2, sl, r8, lsr r7 │ │ │ │ │ │ │ │ 0031b0f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161444,31 +161444,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31b274 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 31b24c │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #316] @ 31b280 │ │ │ │ ldr r2, [pc, #316] @ 31b284 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 27f3a0 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -161479,15 +161479,15 @@ │ │ │ │ blt 31b1f0 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 31b25c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b220 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -161497,45 +161497,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 27ce80 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 31b1d4 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31b138 │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r9 │ │ │ │ bl 27f3a0 │ │ │ │ mov r2, r0 │ │ │ │ b 31b188 │ │ │ │ mvn r4, #3 │ │ │ │ b 31b1d4 │ │ │ │ smlatteq lr, ip, ip, sp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r4, ror #14 │ │ │ │ + addeq r2, sl, r4, asr r6 │ │ │ │ │ │ │ │ 0031b288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161546,71 +161546,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31b398 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31b35c │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #208] @ 31b3a4 │ │ │ │ ldr r2, [pc, #208] @ 31b3a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b330 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31b2c8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b340 │ │ │ │ tsteq lr, ip, asr fp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - ldrdeq r2, [sl], r4 │ │ │ │ + addeq r2, sl, r4, asr #9 │ │ │ │ │ │ │ │ 0031b3ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -161639,41 +161639,41 @@ │ │ │ │ bne 31b50c │ │ │ │ mov r0, r4 │ │ │ │ bl 30fc30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b4ec │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #228] @ 31b524 │ │ │ │ ldr r2, [pc, #228] @ 31b528 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r7, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r7 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b49c │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b4fc │ │ │ │ ldr r2, [pc, #120] @ 31b52c │ │ │ │ ldr r3, [pc, #100] @ 31b51c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161687,28 +161687,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31b434 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 31b4ac │ │ │ │ mvn r4, #3 │ │ │ │ b 31b4ac │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, lsr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq sp, [lr, -r4] │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r8, ror #8 │ │ │ │ + addeq r2, sl, r8, asr r3 │ │ │ │ tsteq lr, r0, asr r9 │ │ │ │ │ │ │ │ 0031b530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161720,71 +161720,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31b640 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31b604 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #208] @ 31b64c │ │ │ │ ldr r2, [pc, #208] @ 31b650 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b5d8 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b614 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31b570 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b5e8 │ │ │ │ @ instruction: 0x010ed8b4 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, ip, lsr #6 │ │ │ │ + addeq r2, sl, ip, lsl r2 │ │ │ │ │ │ │ │ 0031b654 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161815,41 +161815,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 30fc30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 31b79c │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #228] @ 31b7d4 │ │ │ │ ldr r2, [pc, #228] @ 31b7d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r6, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r6 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b74c │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b7ac │ │ │ │ ldr r2, [pc, #120] @ 31b7dc │ │ │ │ ldr r3, [pc, #100] @ 31b7cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161863,28 +161863,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31b6e4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 31b75c │ │ │ │ mvn r4, #3 │ │ │ │ b 31b75c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ed790 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r4, ror #14 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - @ instruction: 0x008a21b8 │ │ │ │ + addeq r2, sl, r8, lsr #1 │ │ │ │ smlatbeq lr, r0, r6, sp │ │ │ │ │ │ │ │ 0031b7e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161897,72 +161897,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31b8f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31b8bc │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #212] @ 31b904 │ │ │ │ ldr r2, [pc, #212] @ 31b908 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b890 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b8cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31b824 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b8a0 │ │ │ │ tsteq lr, r4, lsl #12 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r8, ror r0 │ │ │ │ + addeq r1, sl, r8, ror #30 │ │ │ │ │ │ │ │ 0031b90c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -162002,43 +162002,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 31baf0 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #348] @ 31bb28 │ │ │ │ ldr r2, [pc, #348] @ 31bb2c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r9, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r9 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31ba84 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31bae0 │ │ │ │ ldr r2, [pc, #228] @ 31bb30 │ │ │ │ ldr r3, [pc, #208] @ 31bb20 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -162070,38 +162070,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31bb00 │ │ │ │ mov r0, r6 │ │ │ │ bl 30fc74 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31ba44 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 31ba44 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31b9c0 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31bac8 │ │ │ │ mvn r4, #3 │ │ │ │ b 31ba44 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [lr, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq lr, r8, r4, sp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - ldrdeq r1, [sl], ip │ │ │ │ + addeq r1, sl, ip, asr #27 │ │ │ │ @ instruction: 0x010ed3b8 │ │ │ │ │ │ │ │ 0031bb34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -162112,69 +162112,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31bc38 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 31bbfc │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr ip, [pc, #200] @ 31bc44 │ │ │ │ ldr r2, [pc, #200] @ 31bc48 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bbd0 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bc0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31bb70 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31bbe0 │ │ │ │ @ instruction: 0x010ed2b0 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, ip, lsr #26 │ │ │ │ + addeq r1, sl, ip, lsl ip │ │ │ │ │ │ │ │ 0031bc4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162186,72 +162186,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31bd64 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31bd28 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #212] @ 31bd70 │ │ │ │ ldr r2, [pc, #212] @ 31bd74 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bcfc │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bd38 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31bc90 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31bd0c │ │ │ │ @ instruction: 0x010ed198 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, ip, lsl #24 │ │ │ │ + strdeq r1, [sl], ip │ │ │ │ │ │ │ │ 0031bd78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -162259,53 +162259,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 31be34 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #136] @ 31be40 │ │ │ │ ldr r2, [pc, #136] @ 31be44 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31be14 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31be18 │ │ │ │ tsteq lr, ip, rrx │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, ip, ror #21 │ │ │ │ + ldrdeq r1, [sl], ip │ │ │ │ │ │ │ │ 0031be48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -162314,29 +162314,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 31bf18 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #152] @ 31bf24 │ │ │ │ ldr r2, [pc, #152] @ 31bf28 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r7, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r7 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -162344,27 +162344,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bef8 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31befc │ │ │ │ smlatbeq lr, r0, pc, ip @ │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r8, lsl sl │ │ │ │ + addeq r1, sl, r8, lsl #18 │ │ │ │ │ │ │ │ 0031bf2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -162403,44 +162403,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 31c110 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #356] @ 31c14c │ │ │ │ ldr r2, [pc, #356] @ 31c150 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov sl, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, sl │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31c0a4 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31c100 │ │ │ │ ldr r2, [pc, #232] @ 31c154 │ │ │ │ ldr r3, [pc, #208] @ 31c140 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -162472,39 +162472,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31c120 │ │ │ │ mov r0, r6 │ │ │ │ bl 30fc74 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31c064 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ b 31c064 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31bfdc │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31c0e8 │ │ │ │ mvn r4, #3 │ │ │ │ b 31c064 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010eceb8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r8, ror #28 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r0, asr #17 │ │ │ │ + @ instruction: 0x008a17b0 │ │ │ │ @ instruction: 0x010ecd98 │ │ │ │ │ │ │ │ 0031c158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -162530,42 +162530,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 31c28c │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #188] @ 31c298 │ │ │ │ ldr r2, [pc, #188] @ 31c29c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r6, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r6 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c23c │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -162581,34 +162581,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c19c │ │ │ │ smlabbeq lr, r8, ip, ip │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r8, asr #13 │ │ │ │ - b b89cf0 │ │ │ │ + @ instruction: 0x008a15b8 │ │ │ │ + b b89be0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl b89cf0 │ │ │ │ + bl b89be0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0031c2c8 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 31c2e4 │ │ │ │ ldr r0, [pc, #16] @ 31c2e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b b8c104 │ │ │ │ + b b8bff4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 0031c2ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -162622,72 +162622,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31c404 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31c3c8 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #212] @ 31c410 │ │ │ │ ldr r2, [pc, #212] @ 31c414 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c39c │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c3d8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31c330 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c3ac │ │ │ │ strdeq ip, [lr, -r8] │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, ip, ror #10 │ │ │ │ + addeq r1, sl, ip, asr r4 │ │ │ │ │ │ │ │ 0031c418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162699,74 +162699,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 31c538 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31c4fc │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #220] @ 31c544 │ │ │ │ ldr r2, [pc, #220] @ 31c548 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c4d0 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c50c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31c45c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c4e0 │ │ │ │ smlabteq lr, ip, r9, ip │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r0, asr #8 │ │ │ │ + addeq r1, sl, r0, lsr r3 │ │ │ │ │ │ │ │ 0031c54c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162778,29 +162778,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 31c674 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31c638 │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #228] @ 31c680 │ │ │ │ ldr r2, [pc, #228] @ 31c684 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -162809,45 +162809,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c60c │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c648 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31c590 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c61c │ │ │ │ @ instruction: 0x010ec898 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, ip, lsl #6 │ │ │ │ + strdeq r1, [sl], ip │ │ │ │ │ │ │ │ 0031c688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -162858,71 +162858,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31c798 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31c75c │ │ │ │ - bl b8b830 │ │ │ │ + bl b8b720 │ │ │ │ ldr r3, [pc, #208] @ 31c7a4 │ │ │ │ ldr r2, [pc, #208] @ 31c7a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87cf4 │ │ │ │ - bl b89d50 │ │ │ │ + bl b87be4 │ │ │ │ + bl b89c40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c730 │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89d50 │ │ │ │ + bl b89c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c76c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad24 │ │ │ │ + bl b8ac14 │ │ │ │ b 31c6c8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ae7c │ │ │ │ + bl b8ad6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c740 │ │ │ │ tsteq lr, ip, asr r7 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - ldrdeq r1, [sl], r4 │ │ │ │ + addeq r1, sl, r4, asr #1 │ │ │ │ │ │ │ │ 0031c7ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -162944,15 +162944,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, sl, r8, lsr sp │ │ │ │ + addeq r2, sl, r8, lsr #24 │ │ │ │ │ │ │ │ 0031c81c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -162973,15 +162973,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, sl, r8, asr #25 │ │ │ │ + @ instruction: 0x008a2bb8 │ │ │ │ │ │ │ │ 0031c888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -163000,15 +163000,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, sl, ip, asr ip │ │ │ │ + addeq r2, sl, ip, asr #22 │ │ │ │ │ │ │ │ 0031c8ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -163033,82 +163033,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r2, [sl], r0 │ │ │ │ + addeq r2, sl, r0, ror #21 │ │ │ │ │ │ │ │ 0031c968 : │ │ │ │ b 27e6c8 │ │ │ │ │ │ │ │ 0031c96c : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31c99c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r9, ip, r8, ror r9 │ │ │ │ │ │ │ │ 0031c9a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 31ca4c │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 31ca50 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #132] @ 31ca54 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31ca2c │ │ │ │ ldr r2, [pc, #92] @ 31ca58 │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r2, sl, r0, ror fp │ │ │ │ - adceq lr, r1, r8, asr #14 │ │ │ │ - addeq r2, sl, ip, lsr fp │ │ │ │ - addeq r2, sl, r8, asr #22 │ │ │ │ + addeq r2, sl, r0, ror #20 │ │ │ │ + adceq lr, r1, r8, lsr r6 │ │ │ │ + addeq r2, sl, ip, lsr #20 │ │ │ │ + addeq r2, sl, r8, lsr sl │ │ │ │ │ │ │ │ 0031ca5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -163123,59 +163123,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 31cb54 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #160] @ 31cb58 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 31cb24 │ │ │ │ ldr sl, [pc, #136] @ 31cb5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 31cb24 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 31ca94 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umlaleq lr, r1, r0, r6 │ │ │ │ - addeq r7, r9, ip │ │ │ │ - addeq r6, ip, ip, asr r0 │ │ │ │ - @ instruction: 0x008a2abc │ │ │ │ - @ instruction: 0x008a2ab0 │ │ │ │ + adceq lr, r1, r0, lsl #11 │ │ │ │ + strdeq r6, [r9], ip │ │ │ │ + addeq r5, ip, ip, asr #30 │ │ │ │ + addeq r2, sl, ip, lsr #19 │ │ │ │ + addeq r2, sl, r0, lsr #19 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -163342,21 +163342,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 31ce2c │ │ │ │ ldr r0, [pc, #40] @ 31ce30 │ │ │ │ ldr r2, [pc, #40] @ 31ce34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlaleq lr, r1, ip, r3 │ │ │ │ - addeq r2, sl, r4, asr #15 │ │ │ │ - ldrdeq r2, [sl], r4 │ │ │ │ + adceq lr, r1, ip, lsl #5 │ │ │ │ + @ instruction: 0x008a26b4 │ │ │ │ + addeq r2, sl, r4, asr #13 │ │ │ │ andeq r0, r0, sl, lsl r6 │ │ │ │ - adceq lr, r1, ip, ror r3 │ │ │ │ - addeq r2, sl, r4, lsr #15 │ │ │ │ - addeq r2, sl, r0, asr #15 │ │ │ │ + adceq lr, r1, ip, ror #4 │ │ │ │ + umulleq r2, sl, r4, r6 │ │ │ │ + @ instruction: 0x008a26b0 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -163380,18 +163380,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 31cebc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addeq r2, sl, r4, ror r7 │ │ │ │ - adceq lr, r1, ip, ror #5 │ │ │ │ - addeq r2, sl, r4, lsl r7 │ │ │ │ - addeq r2, sl, ip, lsr r7 │ │ │ │ + addeq r2, sl, r4, ror #12 │ │ │ │ + ldrdeq lr, [r1], ip @ │ │ │ │ + addeq r2, sl, r4, lsl #12 │ │ │ │ + addeq r2, sl, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 31d0bc │ │ │ │ @@ -163513,19 +163513,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq lr, ip, lsl pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, r4, r0, ror #14 │ │ │ │ + addseq r8, r4, r0, asr r6 │ │ │ │ tsteq lr, r0, lsr lr │ │ │ │ - adceq lr, r1, r0, ror #1 │ │ │ │ - addeq r2, sl, r8, lsl #10 │ │ │ │ - addeq r2, sl, r0, asr r5 │ │ │ │ + ldrdeq sp, [r1], r0 @ │ │ │ │ + strdeq r2, [sl], r8 │ │ │ │ + addeq r2, sl, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 31d16c │ │ │ │ ldr r3, [pc, #120] @ 31d170 │ │ │ │ @@ -163557,15 +163557,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r4, r0, ror #14 │ │ │ │ + addseq r6, r4, r0, asr r6 │ │ │ │ ldrdeq fp, [lr, -ip] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 31d27c │ │ │ │ @@ -163626,17 +163626,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, ror #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq fp, [lr, -r4] │ │ │ │ - adceq sp, r1, ip, lsr #30 │ │ │ │ - addeq r2, sl, r4, asr #7 │ │ │ │ - addeq r2, sl, r0, asr r3 │ │ │ │ + adceq sp, r1, ip, lsl lr │ │ │ │ + @ instruction: 0x008a22b4 │ │ │ │ + addeq r2, sl, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 31d3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -164367,17 +164367,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq lr, r0, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ swpeq fp, r4, [lr] │ │ │ │ - adceq sp, r1, r4, asr #7 │ │ │ │ - addeq r1, sl, r8, ror #15 │ │ │ │ - addeq r1, sl, r4, ror #16 │ │ │ │ + @ instruction: 0x00a1d2b4 │ │ │ │ + ldrdeq r1, [sl], r8 │ │ │ │ + addeq r1, sl, r4, asr r7 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 0031ddf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164414,17 +164414,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 31dea4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq sp, ip, lsr #25 │ │ │ │ - adceq sp, r1, r8, lsl #6 │ │ │ │ - addeq r1, sl, ip, lsr #14 │ │ │ │ - addeq r1, sl, r4, asr #15 │ │ │ │ + strdeq sp, [r1], r8 @ │ │ │ │ + addeq r1, sl, ip, lsl r6 │ │ │ │ + @ instruction: 0x008a16b4 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 0031dea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -164581,18 +164581,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 31e134 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ smlatteq lr, r0, lr, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r1, r0, lsl r2 │ │ │ │ + adceq sp, r1, r0, lsl #2 │ │ │ │ tsteq lr, r8, lsl #28 │ │ │ │ - adceq sp, r1, r4, lsl #1 │ │ │ │ - addeq r1, sl, r4, lsr #9 │ │ │ │ + adceq ip, r1, r4, ror pc │ │ │ │ + umulleq r1, sl, r4, r3 │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 31e244 │ │ │ │ @@ -165410,15 +165410,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, r4, asr #26 │ │ │ │ - addseq r4, r4, r0, asr #21 │ │ │ │ + @ instruction: 0x009449b0 │ │ │ │ │ │ │ │ 0031edec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -165455,17 +165455,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 31eea0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x011d6c9c │ │ │ │ - adceq ip, r1, ip, lsl #6 │ │ │ │ - addeq r0, sl, r0, lsr r7 │ │ │ │ - ldrdeq r0, [sl], r4 │ │ │ │ + strdeq ip, [r1], ip @ │ │ │ │ + addeq r0, sl, r0, lsr #12 │ │ │ │ + addeq r0, sl, r4, asr #13 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 0031eea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166241,15 +166241,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrsbeq r6, [sp, -r4] │ │ │ │ - addseq r3, r4, r8, asr lr │ │ │ │ + addseq r3, r4, r8, asr #26 │ │ │ │ │ │ │ │ 0031fa40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -166279,15 +166279,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, r0, asr r0 │ │ │ │ - @ instruction: 0x00943dd4 │ │ │ │ + addseq r3, r4, r4, asr #25 │ │ │ │ │ │ │ │ 0031fad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -166321,15 +166321,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x011d5fbc │ │ │ │ - addseq r3, r4, r0, asr #26 │ │ │ │ + addseq r3, r4, r0, lsr ip │ │ │ │ │ │ │ │ 0031fb70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166366,15 +166366,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r0, lsl pc │ │ │ │ - addseq r3, r4, r0, lsr #25 │ │ │ │ + umullseq r3, r4, r0, fp │ │ │ │ │ │ │ │ 0031fc1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166414,15 +166414,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r4, ror #28 │ │ │ │ - @ instruction: 0x00943bf4 │ │ │ │ + addseq r3, r4, r4, ror #21 │ │ │ │ │ │ │ │ 0031fcd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166465,15 +166465,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, ip, lsr #27 │ │ │ │ - addseq r3, r4, ip, lsr fp │ │ │ │ + addseq r3, r4, ip, lsr #20 │ │ │ │ │ │ │ │ 0031fd98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166519,15 +166519,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r8, ror #25 │ │ │ │ - addseq r3, r4, r8, ror sl │ │ │ │ + addseq r3, r4, r8, ror #18 │ │ │ │ │ │ │ │ 0031fe68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -166796,19 +166796,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq lr, r8, ror #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r8, asr #23 │ │ │ │ - addseq r3, r4, ip, ror #12 │ │ │ │ + addseq r3, r4, ip, asr r5 │ │ │ │ smlabteq lr, r4, fp, r8 │ │ │ │ - strdeq sl, [r1], r8 @ │ │ │ │ - addeq pc, r9, ip, lsl r3 @ │ │ │ │ - addeq pc, r9, ip, asr #7 │ │ │ │ + adceq sl, r1, r8, ror #27 │ │ │ │ + addeq pc, r9, ip, lsl #4 │ │ │ │ + @ instruction: 0x0089f2bc │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 003202c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167046,17 +167046,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq lr, ip, lsr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011d559c │ │ │ │ strdeq r8, [lr, -r0] │ │ │ │ - adceq sl, r1, r4, lsr #22 │ │ │ │ - addeq lr, r9, r8, asr #30 │ │ │ │ - addeq pc, r9, r0, lsl r0 @ │ │ │ │ + adceq sl, r1, r4, lsl sl │ │ │ │ + addeq lr, r9, r8, lsr lr │ │ │ │ + addeq lr, r9, r0, lsl #30 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 00320698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167229,17 +167229,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ ldrdeq r8, [lr, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r0, ror #4 │ │ │ │ tsteq lr, r4, lsr #10 │ │ │ │ - adceq sl, r1, r8, asr r8 │ │ │ │ - addeq lr, r9, ip, ror ip │ │ │ │ - addeq lr, r9, r4, asr sp │ │ │ │ + adceq sl, r1, r8, asr #14 │ │ │ │ + addeq lr, r9, ip, ror #22 │ │ │ │ + addeq lr, r9, r4, asr #24 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 00320964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167596,19 +167596,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq lr, r4, asr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r8, asr #25 │ │ │ │ - addseq r2, r4, r0, lsr sl │ │ │ │ + addseq r2, r4, r0, lsr #18 │ │ │ │ smlatbeq lr, r4, pc, r7 @ │ │ │ │ - ldrdeq sl, [r1], r8 @ │ │ │ │ - strdeq lr, [r9], ip │ │ │ │ - addeq lr, r9, r0, ror #15 │ │ │ │ + adceq sl, r1, r8, asr #3 │ │ │ │ + addeq lr, r9, ip, ror #11 │ │ │ │ + ldrdeq lr, [r9], r0 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 00320ee8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167923,15 +167923,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011d47d4 │ │ │ │ - addseq r2, r4, r0, lsr r5 │ │ │ │ + addseq r2, r4, r0, lsr #8 │ │ │ │ smlabbeq lr, ip, sl, r7 │ │ │ │ │ │ │ │ 003213cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168112,15 +168112,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, asr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011d44bc │ │ │ │ - addseq r2, r4, ip, lsr r2 │ │ │ │ + addseq r2, r4, ip, lsr #2 │ │ │ │ @ instruction: 0x010e77b0 │ │ │ │ │ │ │ │ 003216a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168192,15 +168192,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, lsr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011d43b4 │ │ │ │ - addseq r2, r4, ip, ror #1 │ │ │ │ + @ instruction: 0x00941fdc │ │ │ │ tsteq lr, r8, ror r6 │ │ │ │ │ │ │ │ 003217e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168240,15 +168240,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, ip, lsr #5 │ │ │ │ - addseq r2, r4, r0 │ │ │ │ + @ instruction: 0x00941ef0 │ │ │ │ │ │ │ │ 00321894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -168287,15 +168287,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x011d41f8 │ │ │ │ - addseq r1, r4, ip, asr #30 │ │ │ │ + addseq r1, r4, ip, lsr lr │ │ │ │ │ │ │ │ 00321948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168401,17 +168401,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 321b08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq sp, r4, lsr r0 │ │ │ │ - adceq r9, r1, r4, lsr #13 │ │ │ │ - addeq sp, r9, r8, asr #21 │ │ │ │ - @ instruction: 0x0089dbbc │ │ │ │ + umlaleq r9, r1, r4, r5 │ │ │ │ + @ instruction: 0x0089d9b8 │ │ │ │ + addeq sp, r9, ip, lsr #21 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 00321b0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168670,17 +168670,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [lr, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r0, lsl #27 │ │ │ │ tsteq lr, r8, ror #30 │ │ │ │ - adceq r9, r1, r0, lsr #5 │ │ │ │ - addeq sp, r9, ip, asr #15 │ │ │ │ - addeq sp, r9, r0, asr #13 │ │ │ │ + umlaleq r9, r1, r0, r1 │ │ │ │ + @ instruction: 0x0089d6bc │ │ │ │ + @ instruction: 0x0089d5b0 │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 00321f28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168894,17 +168894,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ smlabteq lr, r8, ip, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, ip, lsr r9 │ │ │ │ tsteq lr, r0, lsl ip │ │ │ │ - adceq r8, r1, r4, asr #30 │ │ │ │ - addeq sp, r9, r8, ror #6 │ │ │ │ - addeq sp, r9, ip, ror r4 │ │ │ │ + adceq r8, r1, r4, lsr lr │ │ │ │ + addeq sp, r9, r8, asr r2 │ │ │ │ + addeq sp, r9, ip, ror #6 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 00322278 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -169242,33 +169242,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq lr, r0, lsr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011d36b8 │ │ │ │ tsteq lr, r0, asr #14 │ │ │ │ - adceq r8, r1, r4, ror sl │ │ │ │ - umulleq ip, r9, r8, lr │ │ │ │ - strdeq ip, [r9], ip @ │ │ │ │ + adceq r8, r1, r4, ror #18 │ │ │ │ + addeq ip, r9, r8, lsl #27 │ │ │ │ + addeq ip, r9, ip, ror #29 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - adceq r8, r1, r0, asr sl │ │ │ │ - addeq ip, r9, r4, ror lr │ │ │ │ - addeq ip, r9, r8, asr #31 │ │ │ │ + adceq r8, r1, r0, asr #18 │ │ │ │ + addeq ip, r9, r4, ror #26 │ │ │ │ + @ instruction: 0x0089ceb8 │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - adceq r8, r1, ip, lsr #20 │ │ │ │ - addeq ip, r9, r0, asr lr │ │ │ │ - umulleq ip, r9, r4, pc @ │ │ │ │ + adceq r8, r1, ip, lsl r9 │ │ │ │ + addeq ip, r9, r0, asr #26 │ │ │ │ + addeq ip, r9, r4, lsl #29 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - adceq r8, r1, r8, lsl #20 │ │ │ │ - addeq ip, r9, ip, lsr #28 │ │ │ │ - addeq ip, r9, r0, ror #30 │ │ │ │ + strdeq r8, [r1], r8 @ │ │ │ │ + addeq ip, r9, ip, lsl sp │ │ │ │ + addeq ip, r9, r0, asr lr │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - adceq r8, r1, r4, ror #19 │ │ │ │ - addeq ip, r9, r8, lsl #28 │ │ │ │ - addeq ip, r9, r8, lsr #30 │ │ │ │ + ldrdeq r8, [r1], r4 @ │ │ │ │ + strdeq ip, [r9], r8 │ │ │ │ + addeq ip, r9, r8, lsl lr │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 00322818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169529,19 +169529,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq lr, r8, lsl r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011d2f98 │ │ │ │ - addseq r0, r4, r8, ror #25 │ │ │ │ + @ instruction: 0x00940bd8 │ │ │ │ tsteq lr, r8, asr r2 │ │ │ │ - adceq r8, r1, ip, lsl #11 │ │ │ │ - @ instruction: 0x0089c9b0 │ │ │ │ - addeq ip, r9, r4, lsr #22 │ │ │ │ + adceq r8, r1, ip, ror r4 │ │ │ │ + addeq ip, r9, r0, lsr #17 │ │ │ │ + addeq ip, r9, r4, lsl sl │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 00322c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169728,15 +169728,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r4, lsr #24 │ │ │ │ - @ instruction: 0x009409d4 │ │ │ │ + addseq r0, r4, r4, asr #17 │ │ │ │ │ │ │ │ 00322f24 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 31e138 │ │ │ │ @@ -169885,19 +169885,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, lsl lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r9, r8, lsl #13 │ │ │ │ + addeq ip, r9, r8, ror r5 │ │ │ │ strdeq r5, [lr, -ip] │ │ │ │ - adceq r8, r1, r4, lsr r0 │ │ │ │ - addeq ip, r9, ip, ror #11 │ │ │ │ - addeq ip, r9, r4, asr r4 │ │ │ │ + adceq r7, r1, r4, lsr #30 │ │ │ │ + ldrdeq ip, [r9], ip @ │ │ │ │ + addeq ip, r9, r4, asr #6 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 00323194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169945,15 +169945,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, lsr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r9, r0, ror #10 │ │ │ │ + addeq ip, r9, r0, asr r4 │ │ │ │ smlatteq lr, r8, fp, r5 │ │ │ │ │ │ │ │ 0032326c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169989,17 +169989,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32330c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 323310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umlaleq r7, r1, r8, lr │ │ │ │ - @ instruction: 0x0089c2bc │ │ │ │ - addeq ip, r9, ip, ror r4 │ │ │ │ + adceq r7, r1, r8, lsl #27 │ │ │ │ + addeq ip, r9, ip, lsr #3 │ │ │ │ + addeq ip, r9, ip, ror #6 │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 00323314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170295,33 +170295,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, lsr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0089c2b4 │ │ │ │ - addeq ip, r9, r8, lsr #5 │ │ │ │ - umulleq ip, r9, ip, r1 │ │ │ │ - addeq ip, r9, r4, lsl #4 │ │ │ │ - addeq ip, r9, r4, ror #3 │ │ │ │ - addeq ip, r9, r8, ror #2 │ │ │ │ + addeq ip, r9, r4, lsr #3 │ │ │ │ + umulleq ip, r9, r8, r1 │ │ │ │ + addeq ip, r9, ip, lsl #1 │ │ │ │ strdeq ip, [r9], r4 │ │ │ │ - addeq ip, r9, r0, lsl r1 │ │ │ │ + ldrdeq ip, [r9], r4 │ │ │ │ + addeq ip, r9, r8, asr r0 │ │ │ │ + addeq fp, r9, r4, ror #31 │ │ │ │ + addeq ip, r9, r0 │ │ │ │ tsteq lr, r0, lsr #14 │ │ │ │ - adceq r7, r1, ip, asr #20 │ │ │ │ - addeq ip, r9, r0, rrx │ │ │ │ - addeq fp, r9, ip, ror #28 │ │ │ │ + adceq r7, r1, ip, lsr r9 │ │ │ │ + addeq fp, r9, r0, asr pc │ │ │ │ + addeq fp, r9, ip, asr sp │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - adceq r7, r1, r8, lsr #20 │ │ │ │ - addeq fp, r9, r8, asr #28 │ │ │ │ + adceq r7, r1, r8, lsl r9 │ │ │ │ + addeq fp, r9, r8, lsr sp │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - adceq r7, r1, r0, lsl #20 │ │ │ │ - addeq ip, r9, r0, lsr r0 │ │ │ │ - addeq fp, r9, r0, lsr #28 │ │ │ │ + strdeq r7, [r1], r0 @ │ │ │ │ + addeq fp, r9, r0, lsr #30 │ │ │ │ + addeq fp, r9, r0, lsl sp │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 003237fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170408,16 +170408,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq lr, r4, r5, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq fp, r9, r8, pc @ │ │ │ │ - ldrdeq fp, [r9], r0 │ │ │ │ + addeq fp, r9, r8, lsl #29 │ │ │ │ + addeq fp, r9, r0, asr #27 │ │ │ │ smlatteq lr, r4, r4, r5 │ │ │ │ │ │ │ │ 00323974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170504,16 +170504,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, ror #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r9, r8, lsr #28 │ │ │ │ - addeq fp, r9, r8, asr sp │ │ │ │ + addeq fp, r9, r8, lsl sp │ │ │ │ + addeq fp, r9, r8, asr #24 │ │ │ │ tsteq lr, ip, ror #6 │ │ │ │ │ │ │ │ 00323aec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -170913,17 +170913,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ smlabteq lr, r8, lr, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r8, asr #26 │ │ │ │ - adceq r7, r1, ip, ror r0 │ │ │ │ - addeq fp, r9, r0, lsr #9 │ │ │ │ - addeq fp, r9, ip, ror #13 │ │ │ │ + adceq r6, r1, ip, ror #30 │ │ │ │ + umulleq fp, r9, r0, r3 │ │ │ │ + ldrdeq fp, [r9], ip │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 0032413c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -171022,19 +171022,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 3242ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ smlatbeq lr, r4, ip, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r9, r4, ror r6 │ │ │ │ + addeq fp, r9, r4, ror #10 │ │ │ │ @ instruction: 0x010e4b98 │ │ │ │ - adceq r6, r1, ip, asr #29 │ │ │ │ - strdeq fp, [r9], r0 │ │ │ │ - addeq fp, r9, r8, asr r5 │ │ │ │ + @ instruction: 0x00a16dbc │ │ │ │ + addeq fp, r9, r0, ror #3 │ │ │ │ + addeq fp, r9, r8, asr #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 003242f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -171297,15 +171297,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 27e590 │ │ │ │ b 3245ec │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [lr, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r9, ip, ror #9 │ │ │ │ + ldrdeq fp, [r9], ip │ │ │ │ tsteq lr, r4, lsl #16 │ │ │ │ │ │ │ │ 00324724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -171320,25 +171320,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #792] @ 324a94 │ │ │ │ ldr r2, [pc, #792] @ 324a98 │ │ │ │ ldr r1, [pc, #792] @ 324a9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -171521,30 +171521,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 324ad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x010e46b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r1, r4, lsl #20 │ │ │ │ - strdeq pc, [r8], r8 │ │ │ │ - addseq r3, r4, r8, lsl r3 │ │ │ │ - addeq fp, r9, r0, lsl #1 │ │ │ │ + strdeq r6, [r1], r4 @ │ │ │ │ + addeq pc, r8, r8, ror #3 │ │ │ │ + addseq r3, r4, r8, lsl #4 │ │ │ │ + addeq sl, r9, r0, ror pc │ │ │ │ tsteq lr, r4, lsr #8 │ │ │ │ - adceq r6, r1, r8, asr r7 │ │ │ │ - addeq sl, r9, ip, ror fp │ │ │ │ - addeq sl, r9, r4, ror lr │ │ │ │ + adceq r6, r1, r8, asr #12 │ │ │ │ + addeq sl, r9, ip, ror #20 │ │ │ │ + addeq sl, r9, r4, ror #26 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - adceq r6, r1, r4, lsr r7 │ │ │ │ - addeq sl, r9, r8, asr fp │ │ │ │ - addeq sl, r9, r4, lsr #28 │ │ │ │ + adceq r6, r1, r4, lsr #12 │ │ │ │ + addeq sl, r9, r8, asr #20 │ │ │ │ + addeq sl, r9, r4, lsl sp │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - adceq r6, r1, r0, lsl r7 │ │ │ │ - addeq sl, r9, r4, lsr fp │ │ │ │ - ldrdeq sl, [r9], r4 │ │ │ │ + adceq r6, r1, r0, lsl #12 │ │ │ │ + addeq sl, r9, r4, lsr #20 │ │ │ │ + addeq sl, r9, r4, asr #25 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 00324ad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -172143,23 +172143,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 325468 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq lr, ip, lsl #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r9, r0, lsr #27 │ │ │ │ - addeq sl, r9, ip, asr #23 │ │ │ │ - addeq sl, r9, r4, ror fp │ │ │ │ - @ instruction: 0x0089a5bc │ │ │ │ - addseq sl, r6, ip, asr r0 │ │ │ │ - smlabbeq lr, r0, sl, r3 │ │ │ │ - adceq r5, r1, r0, ror #26 │ │ │ │ - addeq sl, r9, r4, lsl #3 │ │ │ │ + umulleq sl, r9, r0, ip │ │ │ │ + @ instruction: 0x0089aabc │ │ │ │ + addeq sl, r9, r4, ror #20 │ │ │ │ addeq sl, r9, ip, lsr #9 │ │ │ │ + addseq r9, r6, ip, asr #30 │ │ │ │ + smlabbeq lr, r0, sl, r3 │ │ │ │ + adceq r5, r1, r0, asr ip │ │ │ │ + addeq sl, r9, r4, ror r0 │ │ │ │ + umulleq sl, r9, ip, r3 │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 0032546c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -172186,22 +172186,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 93494c │ │ │ │ + bl 93483c │ │ │ │ ldr r2, [pc, #676] @ 325798 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 27e9ec │ │ │ │ ldr r3, [pc, #632] @ 32579c │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -172234,15 +172234,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 27e590 │ │ │ │ ldr r1, [pc, #508] @ 3257a0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, r6 │ │ │ │ beq 325728 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -172333,21 +172333,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 3257b4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3255b4 │ │ │ │ ldr r1, [pc, #112] @ 3257b8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 32576c │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 3257bc │ │ │ │ b 3255c0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @@ -172355,28 +172355,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 3257c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq lr, r8, ror r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r9, r0, asr #8 │ │ │ │ - addseq r8, r6, r8, lsr #25 │ │ │ │ - adceq r5, r1, ip, lsr #25 │ │ │ │ - strdeq sl, [r9], r8 │ │ │ │ - addeq sl, r9, r4, ror #7 │ │ │ │ - addeq sl, r9, ip, ror #6 │ │ │ │ - @ instruction: 0x0089a2b4 │ │ │ │ - addeq sl, r9, r4, ror r2 │ │ │ │ - addeq sl, r9, r0, lsr #1 │ │ │ │ + addeq sl, r9, r0, lsr r3 │ │ │ │ + umullseq r8, r6, r8, fp │ │ │ │ + umlaleq r5, r1, ip, fp │ │ │ │ + addeq sl, r9, r8, ror #5 │ │ │ │ + ldrdeq sl, [r9], r4 │ │ │ │ + addeq sl, r9, ip, asr r2 │ │ │ │ + addeq sl, r9, r4, lsr #3 │ │ │ │ + addeq sl, r9, r4, ror #2 │ │ │ │ + umulleq r9, r9, r0, pc @ │ │ │ │ tsteq lr, r8, lsl r7 │ │ │ │ - addeq sl, r9, r8, ror #3 │ │ │ │ - addeq sl, r9, r0, ror #3 │ │ │ │ + ldrdeq sl, [r9], r8 │ │ │ │ + ldrdeq sl, [r9], r0 │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - addeq r9, r9, ip, lsr lr │ │ │ │ + addeq r9, r9, ip, lsr #26 │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 003257c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -172848,17 +172848,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 325f44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x011d029c │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - adceq r5, r1, ip, ror #4 │ │ │ │ - umulleq r9, r9, r0, r6 @ │ │ │ │ - addeq r9, r9, r8, lsl sl │ │ │ │ + adceq r5, r1, ip, asr r1 │ │ │ │ + addeq r9, r9, r0, lsl #11 │ │ │ │ + addeq r9, r9, r8, lsl #18 │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 00325f48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -173188,20 +173188,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq lr, r8, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r0, lsr sl │ │ │ │ - adceq r4, r1, r0, lsr pc │ │ │ │ - addeq r9, r9, r8, ror #10 │ │ │ │ - addeq r9, r9, r4, lsl #11 │ │ │ │ - adceq r4, r1, r0, lsl pc │ │ │ │ - addeq r9, r9, r8, asr #10 │ │ │ │ - addeq r9, r9, r8, lsl #11 │ │ │ │ + adceq r4, r1, r0, lsr #28 │ │ │ │ + addeq r9, r9, r8, asr r4 │ │ │ │ + addeq r9, r9, r4, ror r4 │ │ │ │ + adceq r4, r1, r0, lsl #28 │ │ │ │ + addeq r9, r9, r8, lsr r4 │ │ │ │ + addeq r9, r9, r8, ror r4 │ │ │ │ │ │ │ │ 00326478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -173332,29 +173332,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq lr, ip, ror #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, ip, ror #16 │ │ │ │ - adceq r4, r1, ip, ror #26 │ │ │ │ - addeq r9, r9, r4, lsr #7 │ │ │ │ - addeq r9, r9, r8, ror r4 │ │ │ │ - adceq r4, r1, r8, asr #26 │ │ │ │ - addeq r9, r9, r0, lsl #7 │ │ │ │ - addeq r9, r9, r4, lsr r4 │ │ │ │ - adceq r4, r1, r4, lsr #26 │ │ │ │ - addeq r9, r9, ip, asr r3 │ │ │ │ - addeq r9, r9, r8, ror #7 │ │ │ │ - adceq r4, r1, r0, lsl #26 │ │ │ │ - addeq r9, r9, r8, lsr r3 │ │ │ │ - addeq r9, r9, r4, lsr #7 │ │ │ │ - ldrdeq r4, [r1], ip @ │ │ │ │ - addeq r9, r9, r4, lsl r3 │ │ │ │ - addseq r7, r8, r0, ror #5 │ │ │ │ + adceq r4, r1, ip, asr ip │ │ │ │ + umulleq r9, r9, r4, r2 @ │ │ │ │ + addeq r9, r9, r8, ror #6 │ │ │ │ + adceq r4, r1, r8, lsr ip │ │ │ │ + addeq r9, r9, r0, ror r2 │ │ │ │ + addeq r9, r9, r4, lsr #6 │ │ │ │ + adceq r4, r1, r4, lsl ip │ │ │ │ + addeq r9, r9, ip, asr #4 │ │ │ │ + ldrdeq r9, [r9], r8 │ │ │ │ + strdeq r4, [r1], r0 @ │ │ │ │ + addeq r9, r9, r8, lsr #4 │ │ │ │ + umulleq r9, r9, r4, r2 @ │ │ │ │ + adceq r4, r1, ip, asr #23 │ │ │ │ + addeq r9, r9, r4, lsl #4 │ │ │ │ + @ instruction: 0x009871d0 │ │ │ │ │ │ │ │ 003266d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -173533,36 +173533,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq lr, ip, lsl #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq lr, r4, r5, r2 │ │ │ │ - adceq r4, r1, r0, lsl #21 │ │ │ │ - strheq r9, [r9], r4 │ │ │ │ - addeq r9, r9, r0, asr #3 │ │ │ │ + adceq r4, r1, r0, ror r9 │ │ │ │ + addeq r8, r9, r4, lsr #31 │ │ │ │ + strheq r9, [r9], r0 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ - adceq r4, r1, r0, asr sl │ │ │ │ - addeq r9, r9, r4, lsl #1 │ │ │ │ - addeq r9, r9, r4, lsl #3 │ │ │ │ + adceq r4, r1, r0, asr #18 │ │ │ │ + addeq r8, r9, r4, ror pc │ │ │ │ + addeq r9, r9, r4, ror r0 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - adceq r4, r1, ip, lsr #20 │ │ │ │ - addeq r9, r9, r0, rrx │ │ │ │ - addeq r9, r9, r8, ror r1 │ │ │ │ + adceq r4, r1, ip, lsl r9 │ │ │ │ + addeq r8, r9, r0, asr pc │ │ │ │ + addeq r9, r9, r8, rrx │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - adceq r4, r1, r8, lsl #20 │ │ │ │ - addeq r9, r9, r0, asr #32 │ │ │ │ - addeq r9, r9, r4, lsl #3 │ │ │ │ - adceq r4, r1, r4, ror #19 │ │ │ │ - addeq r9, r9, r8, lsl r0 │ │ │ │ - umulleq r9, r9, ip, r1 @ │ │ │ │ + strdeq r4, [r1], r8 @ │ │ │ │ + addeq r8, r9, r0, lsr pc │ │ │ │ + addeq r9, r9, r4, ror r0 │ │ │ │ + ldrdeq r4, [r1], r4 @ │ │ │ │ + addeq r8, r9, r8, lsl #30 │ │ │ │ + addeq r9, r9, ip, lsl #1 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - adceq r4, r1, r0, asr #19 │ │ │ │ - strdeq r8, [r9], r4 │ │ │ │ - umulleq r9, r9, ip, r1 @ │ │ │ │ + @ instruction: 0x00a148b0 │ │ │ │ + addeq r8, r9, r4, ror #29 │ │ │ │ + addeq r9, r9, ip, lsl #1 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00326a10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -173679,36 +173679,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ ldrdeq r2, [lr, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq lr, r8, r2, r2 │ │ │ │ - adceq r4, r1, r8, asr #15 │ │ │ │ - strdeq r8, [r9], ip │ │ │ │ - addeq r8, r9, r4, lsr #31 │ │ │ │ + @ instruction: 0x00a146b8 │ │ │ │ + addeq r8, r9, ip, ror #25 │ │ │ │ + umulleq r8, r9, r4, lr │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - adceq r4, r1, r4, lsr #15 │ │ │ │ - ldrdeq r8, [r9], r8 @ │ │ │ │ - addeq r8, r9, ip, asr pc │ │ │ │ + umlaleq r4, r1, r4, r6 │ │ │ │ + addeq r8, r9, r8, asr #25 │ │ │ │ + addeq r8, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - adceq r4, r1, r0, lsl #15 │ │ │ │ - @ instruction: 0x00898db8 │ │ │ │ - addeq r8, r9, r4, asr #29 │ │ │ │ + adceq r4, r1, r0, ror r6 │ │ │ │ + addeq r8, r9, r8, lsr #25 │ │ │ │ + @ instruction: 0x00898db4 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 326c4c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75908 │ │ │ │ + b b757f8 │ │ │ │ @ instruction: 0x010f2fb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -173745,15 +173745,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl b24824 │ │ │ │ + bl b24714 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 679188 │ │ │ │ pop {r4, lr} │ │ │ │ b 678e40 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173788,30 +173788,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r3, [pc, #92] @ 326e10 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -173844,22 +173844,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl b4ffe4 │ │ │ │ + bl b4fed4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl b32d14 │ │ │ │ + bl b32c04 │ │ │ │ mov r0, r4 │ │ │ │ - bl b52364 │ │ │ │ + bl b52254 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 327330 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -173914,23 +173914,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, fp │ │ │ │ bl 27d8c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r8 │ │ │ │ bl 27f58c │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl b328d4 │ │ │ │ + bl b327c4 │ │ │ │ ldr r2, [pc, #1276] @ 3274b8 │ │ │ │ ldr r3, [pc, #1252] @ 3274a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -174059,15 +174059,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 3271d8 │ │ │ │ ldr r0, [pc, #760] @ 3274c8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -174145,29 +174145,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 3274d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 3274d8 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 326f9c │ │ │ │ ldr r3, [pc, #408] @ 3274dc │ │ │ │ ldr r2, [pc, #408] @ 3274e0 │ │ │ │ ldr r1, [pc, #408] @ 3274e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 3274e8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r5, #0 │ │ │ │ b 326f9c │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -174180,30 +174180,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 326f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 327290 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3272ac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 3272d0 │ │ │ │ ldr r0, [pc, #260] @ 3274f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ b 3272d0 │ │ │ │ ldr fp, [pc, #248] @ 3274fc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 327080 │ │ │ │ ldr r3, [pc, #232] @ 327500 │ │ │ │ @@ -174215,15 +174215,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 326f9c │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 27cb68 │ │ │ │ str r0, [r7] │ │ │ │ b 3270a0 │ │ │ │ ldr r3, [pc, #168] @ 327510 │ │ │ │ @@ -174235,48 +174235,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 326f9c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010e1fbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r2, r4, asr #16 │ │ │ │ - adceq r4, r1, r0, ror #8 │ │ │ │ - @ instruction: 0x00898cb4 │ │ │ │ - addeq r8, r9, r0, lsr #24 │ │ │ │ + addseq r6, r2, r4, lsr r7 │ │ │ │ + adceq r4, r1, r0, asr r3 │ │ │ │ + addeq r8, r9, r4, lsr #23 │ │ │ │ + addeq r8, r9, r0, lsl fp │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ tsteq ip, r4, lsl sl │ │ │ │ @ instruction: 0x011ce990 │ │ │ │ - addeq r8, r9, r4, ror #21 │ │ │ │ - addeq r8, r9, r0, lsr #17 │ │ │ │ - strheq r4, [r1], r8 @ │ │ │ │ - addeq r8, r9, r4, ror r8 │ │ │ │ + ldrdeq r8, [r9], r4 │ │ │ │ + umulleq r8, r9, r0, r7 │ │ │ │ + adceq r3, r1, r8, lsr #31 │ │ │ │ + addeq r8, r9, r4, ror #14 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - adceq r4, r1, r4, lsl #1 │ │ │ │ - umulleq r8, r9, r4, r8 │ │ │ │ - addeq r8, r9, ip, lsr r8 │ │ │ │ + adceq r3, r1, r4, ror pc │ │ │ │ + addeq r8, r9, r4, lsl #15 │ │ │ │ + addeq r8, r9, ip, lsr #14 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - addeq r8, r9, r8, ror r8 │ │ │ │ - addeq r8, r9, r0, lsl #16 │ │ │ │ - adceq r4, r1, r0, lsr r0 │ │ │ │ - addeq r8, r9, r8, lsl #18 │ │ │ │ - adceq r3, r1, ip, asr #31 │ │ │ │ - addeq r8, r9, r0, ror r8 │ │ │ │ - addeq r8, r9, r4, ror #14 │ │ │ │ - adceq r3, r1, r8, lsr #31 │ │ │ │ + addeq r8, r9, r8, ror #14 │ │ │ │ + strdeq r8, [r9], r0 │ │ │ │ + adceq r3, r1, r0, lsr #30 │ │ │ │ + strdeq r8, [r9], r8 @ │ │ │ │ + @ instruction: 0x00a13ebc │ │ │ │ + addeq r8, r9, r0, ror #14 │ │ │ │ + addeq r8, r9, r4, asr r6 │ │ │ │ + umlaleq r3, r1, r8, lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - addeq r8, r9, r4, lsl r7 │ │ │ │ - adceq r3, r1, r8, asr pc │ │ │ │ + addeq r8, r9, r0, asr #13 │ │ │ │ + addeq r8, r9, r4, lsl #12 │ │ │ │ + adceq r3, r1, r8, asr #28 │ │ │ │ │ │ │ │ 0032751c : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -174380,34 +174380,34 @@ │ │ │ │ 00327698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 327738 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -174479,42 +174479,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 8dd440 │ │ │ │ + bl 8dd330 │ │ │ │ ldr r2, [pc, #96] @ 327890 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 327894 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - strdeq r8, [r9], r8 @ │ │ │ │ + addeq r8, r9, r8, ror #7 │ │ │ │ adceq lr, fp, ip, lsl fp │ │ │ │ │ │ │ │ 00327898 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174526,58 +174526,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8d180 │ │ │ │ + b b8d070 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9da128 <__bss_end__@@Base+0xfd4bc250> │ │ │ │ │ │ │ │ 00327924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r3, [pc, #120] @ 3279c0 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -174654,55 +174654,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dd440 │ │ │ │ + bl 8dd330 │ │ │ │ ldr r2, [pc, #92] @ 327b3c │ │ │ │ ldr r3, [pc, #92] @ 327b40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ adceq lr, fp, r4, lsl #17 │ │ │ │ - addeq r8, r9, r0, asr r2 │ │ │ │ + addeq r8, r9, r0, asr #2 │ │ │ │ │ │ │ │ 00327b44 : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b b8d180 │ │ │ │ + b b8d070 │ │ │ │ │ │ │ │ 00327b64 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 327b9c │ │ │ │ @@ -174749,34 +174749,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 327d30 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 6790f8 │ │ │ │ bl 679110 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dd440 │ │ │ │ + bl 8dd330 │ │ │ │ ldr r2, [pc, #252] @ 327d34 │ │ │ │ ldr r3, [pc, #252] @ 327d38 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ bl 50e0d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 327ce0 │ │ │ │ ldr r3, [pc, #172] @ 327d3c │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -174816,17 +174816,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, lsl r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ adceq lr, fp, r4, lsr #14 │ │ │ │ - addeq r8, r9, r4, lsl #2 │ │ │ │ - adceq r3, r1, r0, asr #14 │ │ │ │ - addeq r8, r9, ip, ror r0 │ │ │ │ + strdeq r7, [r9], r4 │ │ │ │ + adceq r3, r1, r0, lsr r6 │ │ │ │ + addeq r7, r9, ip, ror #30 │ │ │ │ tsteq lr, ip, lsl r1 │ │ │ │ │ │ │ │ 00327d48 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -174947,22 +174947,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 32801c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 327e88 │ │ │ │ ldr r3, [pc, #208] @ 328020 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327e4c │ │ │ │ ldr r3, [pc, #176] @ 328014 │ │ │ │ @@ -174979,49 +174979,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 328024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 327e4c │ │ │ │ ldr r0, [pc, #88] @ 328028 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 327e88 │ │ │ │ ldr r0, [pc, #68] @ 32802c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 327e4c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ mrseq r1, (UNDEF: 14) │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r0, [lr, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq lr, r0, ror pc │ │ │ │ andeq r5, r0, ip, asr #3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r7, r9, r8, lr │ │ │ │ + addeq r7, r9, r8, lsl #27 │ │ │ │ andeq r1, r0, r0, lsl #23 │ │ │ │ - addeq r7, r9, r4, lsr #27 │ │ │ │ - addeq r7, r9, r0, asr #28 │ │ │ │ - @ instruction: 0x00897db8 │ │ │ │ + umulleq r7, r9, r4, ip │ │ │ │ + addeq r7, r9, r0, lsr sp │ │ │ │ + addeq r7, r9, r8, lsr #25 │ │ │ │ │ │ │ │ 00328030 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 328228 │ │ │ │ @@ -175092,15 +175092,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 328248 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3281dc │ │ │ │ ldr r3, [pc, #208] @ 32824c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -175119,50 +175119,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 328250 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328098 │ │ │ │ ldr r0, [pc, #92] @ 328254 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328098 │ │ │ │ ldr r0, [pc, #72] @ 328258 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328098 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ @ instruction: 0x010e0db8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq lr, r0, sp, r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq lr, r4, ror #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r9, r0, asr sp │ │ │ │ + addeq r7, r9, r0, asr #24 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - addeq r7, r9, r0, ror ip │ │ │ │ - umulleq r7, r9, r0, ip │ │ │ │ - addeq r7, r9, ip, ror #25 │ │ │ │ + addeq r7, r9, r0, ror #22 │ │ │ │ + addeq r7, r9, r0, lsl #23 │ │ │ │ + ldrdeq r7, [r9], ip │ │ │ │ │ │ │ │ 0032825c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -175180,15 +175180,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 327898 │ │ │ │ @@ -175279,22 +175279,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 328450 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - addeq r7, r9, r8, asr r4 │ │ │ │ - addeq r7, r9, r0, lsl #24 │ │ │ │ - addeq r7, r9, r8, lsl #9 │ │ │ │ - addeq r7, r9, r0, ror #22 │ │ │ │ - adceq r3, r1, r4, lsr #32 │ │ │ │ - addeq r7, r9, r8, asr #22 │ │ │ │ - adceq r3, r1, r0 │ │ │ │ - addeq r7, r9, r4, lsr #22 │ │ │ │ + addeq r7, r9, r8, asr #6 │ │ │ │ + strdeq r7, [r9], r0 │ │ │ │ + addeq r7, r9, r8, ror r3 │ │ │ │ + addeq r7, r9, r0, asr sl │ │ │ │ + adceq r2, r1, r4, lsl pc │ │ │ │ + addeq r7, r9, r8, lsr sl │ │ │ │ + strdeq r2, [r1], r0 @ │ │ │ │ + addeq r7, r9, r4, lsl sl │ │ │ │ │ │ │ │ 00328454 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00328458 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -175332,15 +175332,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 932d3c │ │ │ │ + bl 932c2c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 328530 │ │ │ │ ldr r3, [r5, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, r0 │ │ │ │ ldrhi r0, [r5, #184] @ 0xb8 │ │ │ │ @@ -175359,43 +175359,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ mov r0, #0 │ │ │ │ b 3284f0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 934144 │ │ │ │ + bl 934034 │ │ │ │ ldr ip, [pc, #76] @ 32859c │ │ │ │ ldr r3, [pc, #76] @ 3285a0 │ │ │ │ ldr r1, [pc, #76] @ 3285a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ b 328538 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, ror r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, lr, r8, lsl #27 │ │ │ │ + addeq r0, lr, r8, ror ip │ │ │ │ tsteq lr, ip, lsl #18 │ │ │ │ - addeq r7, r9, r0, asr #20 │ │ │ │ - adceq r2, r1, ip, lsr pc │ │ │ │ - addeq r7, r9, ip, lsl sl │ │ │ │ + addeq r7, r9, r0, lsr r9 │ │ │ │ + adceq r2, r1, ip, lsr #28 │ │ │ │ + addeq r7, r9, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #32 │ │ │ │ @@ -175424,31 +175424,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, r6 │ │ │ │ beq 328650 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r5, r7, r8, lsr #7 │ │ │ │ - adceq r2, r1, r8, ror lr │ │ │ │ - addeq fp, r8, r4, ror r4 │ │ │ │ - ldrdeq sl, [fp], r0 │ │ │ │ + umullseq r5, r7, r8, r2 │ │ │ │ + adceq r2, r1, r8, ror #26 │ │ │ │ + addeq fp, r8, r4, ror #6 │ │ │ │ + addeq sl, fp, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1928] @ 328e1c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1924] @ 328e20 │ │ │ │ @@ -175527,22 +175527,22 @@ │ │ │ │ beq 328cd8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1612] @ 328e3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r2, [r4, #184] @ 0xb8 │ │ │ │ and r3, r6, #2 │ │ │ │ orrs r0, r3, #0 │ │ │ │ add r0, r2, r7, lsl #4 │ │ │ │ bne 328aac │ │ │ │ and r1, r6, #4 │ │ │ │ @@ -175577,22 +175577,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1420] @ 328e44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r3, [pc, #1376] @ 328e28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 328728 │ │ │ │ ldr r3, [pc, #1388] @ 328e48 │ │ │ │ @@ -175612,39 +175612,39 @@ │ │ │ │ beq 328d08 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1288] @ 328e4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ add r7, r3, r7, lsl #4 │ │ │ │ ldr r3, [pc, #1228] @ 328e28 │ │ │ │ str r6, [r7, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 328bbc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3285a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b332ec │ │ │ │ + bl b331dc │ │ │ │ mov r0, r4 │ │ │ │ - bl b32930 │ │ │ │ + bl b32820 │ │ │ │ b 328728 │ │ │ │ ldr r2, [pc, #1168] @ 328e28 │ │ │ │ strb r3, [r0, #6] │ │ │ │ ldr r3, [r5, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328728 │ │ │ │ @@ -175667,22 +175667,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 328e54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r3, [pc, #1064] @ 328e58 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328728 │ │ │ │ ldr r3, [pc, #1008] @ 328e34 │ │ │ │ @@ -175699,23 +175699,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #952] @ 328e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r3, [pc, #884] @ 328e28 │ │ │ │ strb r1, [r0, #5] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328728 │ │ │ │ @@ -175738,34 +175738,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 328e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r3, [pc, #796] @ 328e68 │ │ │ │ ldr r0, [r2, r7, lsl #4] │ │ │ │ ldr r1, [pc, #792] @ 328e6c │ │ │ │ ldr r2, [pc, #792] @ 328e70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, r0 │ │ │ │ bl 37d3b0 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ bl 36cdfc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -175773,17 +175773,17 @@ │ │ │ │ ldr r3, [pc, #656] @ 328e28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 328d34 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ ldr r1, [r6, #24] │ │ │ │ - bl b392cc │ │ │ │ + bl b391bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ b 328728 │ │ │ │ ldr r3, [pc, #688] @ 328e74 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328970 │ │ │ │ ldr r3, [pc, #604] @ 328e34 │ │ │ │ @@ -175798,27 +175798,27 @@ │ │ │ │ beq 328cec │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #584] @ 328e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ b 328970 │ │ │ │ mov r0, r6 │ │ │ │ - bl 92fec4 │ │ │ │ + bl 92fdb4 │ │ │ │ ldr r3, [pc, #476] @ 328e28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328728 │ │ │ │ ldr r3, [pc, #540] @ 328e7c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -175839,45 +175839,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 328e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r0, [pc, #420] @ 328e84 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r0, [pc, #404] @ 328e88 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ b 328970 │ │ │ │ ldr r0, [pc, #380] @ 328e8c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r0, [pc, #364] @ 328e90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r3, [pc, #344] @ 328e94 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328ba4 │ │ │ │ ldr r3, [pc, #228] @ 328e34 │ │ │ │ @@ -175894,86 +175894,86 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 328e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328ba4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 328e9c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r0, [pc, #204] @ 328ea0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r0, [pc, #188] @ 328ea4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328ba4 │ │ │ │ ldr r0, [pc, #172] @ 328ea8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ ldr r0, [pc, #156] @ 328eac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328728 │ │ │ │ tsteq lr, ip, ror #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r4, asr #14 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [lr, -r4] │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r9, ip, asr #16 │ │ │ │ + addeq r7, r9, ip, lsr r7 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r7, r9, r0, ror #19 │ │ │ │ + ldrdeq r7, [r9], r0 │ │ │ │ andeq r2, r0, r0, lsl sl │ │ │ │ - umulleq r7, r9, ip, r6 │ │ │ │ + addeq r7, r9, ip, lsl #11 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - strdeq r7, [r9], r4 │ │ │ │ + addeq r7, r9, r4, ror #13 │ │ │ │ andeq r3, r0, r0, ror r8 │ │ │ │ - strdeq r7, [r9], ip │ │ │ │ + addeq r7, r9, ip, ror #9 │ │ │ │ ldrdeq r6, [r0], -r8 │ │ │ │ - addeq r7, r9, r4, asr r6 │ │ │ │ - adceq r2, r1, r0, asr #18 │ │ │ │ - umulleq r9, fp, r8, pc @ │ │ │ │ - addeq sl, r8, ip, lsr pc │ │ │ │ + addeq r7, r9, r4, asr #10 │ │ │ │ + adceq r2, r1, r0, lsr r8 │ │ │ │ + addeq r9, fp, r8, lsl #29 │ │ │ │ + addeq sl, r8, ip, lsr #28 │ │ │ │ andeq r1, r0, r0, asr sp │ │ │ │ - addeq r7, r9, r4, ror #9 │ │ │ │ + ldrdeq r7, [r9], r4 │ │ │ │ andeq r2, r0, r0, lsr #12 │ │ │ │ - @ instruction: 0x008976b8 │ │ │ │ - umulleq r7, r9, r0, r3 │ │ │ │ - addeq r7, r9, r0, ror #8 │ │ │ │ - addeq r7, r9, r0, lsl #6 │ │ │ │ - @ instruction: 0x008973b8 │ │ │ │ + addeq r7, r9, r8, lsr #11 │ │ │ │ + addeq r7, r9, r0, lsl #5 │ │ │ │ + addeq r7, r9, r0, asr r3 │ │ │ │ + strdeq r7, [r9], r0 │ │ │ │ + addeq r7, r9, r8, lsr #5 │ │ │ │ andeq r6, r0, r4, asr #2 │ │ │ │ - addeq r7, r9, r8, asr #10 │ │ │ │ - addeq r7, r9, r4, lsl r4 │ │ │ │ - addeq r7, r9, r4, lsl #9 │ │ │ │ - addeq r7, r9, r8, asr r5 │ │ │ │ - addeq r7, r9, ip, asr #9 │ │ │ │ - @ instruction: 0x008975b8 │ │ │ │ + addeq r7, r9, r8, lsr r4 │ │ │ │ + addeq r7, r9, r4, lsl #6 │ │ │ │ + addeq r7, r9, r4, ror r3 │ │ │ │ + addeq r7, r9, r8, asr #8 │ │ │ │ + @ instruction: 0x008973bc │ │ │ │ + addeq r7, r9, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [r0, #180] @ 0xb4 │ │ │ │ ldr r7, [r0, #176] @ 0xb0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -176059,30 +176059,30 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 329544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328f1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3293c0 │ │ │ │ ldr r1, [pc, #1260] @ 329548 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #1208] @ 329534 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176107,25 +176107,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 329550 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3293a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3293f0 │ │ │ │ ldr r1, [pc, #1100] @ 329554 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [pc, #1036] @ 329534 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176150,25 +176150,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #956] @ 32955c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3293a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3293e0 │ │ │ │ ldr r1, [pc, #940] @ 329560 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #864] @ 329534 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176193,25 +176193,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 329568 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3293a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 329400 │ │ │ │ ldr r1, [pc, #780] @ 32956c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #692] @ 329534 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176236,25 +176236,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 329574 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3293a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3293d0 │ │ │ │ ldr r1, [pc, #620] @ 329578 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [pc, #520] @ 329534 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176279,24 +176279,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 329580 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328f1c │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ b 329074 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -176332,94 +176332,94 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 329588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328f90 │ │ │ │ ldr r0, [pc, #248] @ 32958c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328f90 │ │ │ │ ldr r0, [pc, #232] @ 329590 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328f1c │ │ │ │ ldr r0, [pc, #216] @ 329594 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328f1c │ │ │ │ ldr r0, [pc, #196] @ 329598 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328f1c │ │ │ │ ldr r0, [pc, #180] @ 32959c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328f1c │ │ │ │ ldr r0, [pc, #164] @ 3295a0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328f1c │ │ │ │ ldr r0, [pc, #148] @ 3295a4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 328f1c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq sp, ip, lsr #30 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq sp, ip, lsl pc @ p-variant is OBSOLETE │ │ │ │ smlatteq sp, r0, lr, pc @ │ │ │ │ - adceq r2, r1, r8, lsl #10 │ │ │ │ + strdeq r2, [r1], r8 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r9, ip, ror #11 │ │ │ │ - addseq r1, r8, ip, lsl #25 │ │ │ │ + ldrdeq r7, [r9], ip │ │ │ │ + addseq r1, r8, ip, ror fp │ │ │ │ andeq r1, r0, r8, asr #14 │ │ │ │ - ldrdeq r7, [r9], r0 │ │ │ │ - addseq r0, r6, r8, lsr #31 │ │ │ │ + addeq r7, r9, r0, asr #7 │ │ │ │ + umullseq r0, r6, r8, lr │ │ │ │ andeq r1, r0, ip, ror #24 │ │ │ │ - @ instruction: 0x008973b4 │ │ │ │ - @ instruction: 0x00960efc │ │ │ │ + addeq r7, r9, r4, lsr #5 │ │ │ │ + addseq r0, r6, ip, ror #27 │ │ │ │ andeq r3, r0, r4, ror r7 │ │ │ │ - umulleq r7, r9, r8, r2 │ │ │ │ - addeq fp, fp, r8, ror #14 │ │ │ │ + addeq r7, r9, r8, lsl #3 │ │ │ │ + addeq fp, fp, r8, asr r6 │ │ │ │ ldrdeq r6, [r0], -r4 │ │ │ │ - addeq r7, r9, ip, lsl #2 │ │ │ │ - @ instruction: 0x008bb6bc │ │ │ │ + strdeq r6, [r9], ip │ │ │ │ + addeq fp, fp, ip, lsr #11 │ │ │ │ andeq r6, r0, r8, lsl #15 │ │ │ │ - ldrdeq r7, [r9], r0 │ │ │ │ + addeq r6, r9, r0, asr #31 │ │ │ │ andeq r2, r0, r0, lsl sl │ │ │ │ - addeq r6, r9, ip, asr fp │ │ │ │ - addeq r6, r9, ip, ror fp │ │ │ │ - addeq r7, r9, r8 │ │ │ │ - addeq r7, r9, ip, lsr #3 │ │ │ │ - addeq r6, r9, ip, ror #30 │ │ │ │ - addeq r7, r9, r4, lsl r1 │ │ │ │ - addeq r7, r9, r4, lsr #32 │ │ │ │ - addeq r7, r9, r0, lsl #1 │ │ │ │ + addeq r6, r9, ip, asr #20 │ │ │ │ + addeq r6, r9, ip, ror #20 │ │ │ │ + strdeq r6, [r9], r8 │ │ │ │ + umulleq r7, r9, ip, r0 │ │ │ │ + addeq r6, r9, ip, asr lr │ │ │ │ + addeq r7, r9, r4 │ │ │ │ + addeq r6, r9, r4, lsl pc │ │ │ │ + addeq r6, r9, r0, ror pc │ │ │ │ │ │ │ │ 003295a8 : │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -176461,25 +176461,25 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r8, r1 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ ldr r3, [pc, #172] @ 329714 │ │ │ │ ldr r2, [pc, #172] @ 329718 │ │ │ │ ldr r1, [pc, #172] @ 32971c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ str r0, [r4, #180] @ 0xb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3296b8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -176499,26 +176499,26 @@ │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ - b 8e39e4 │ │ │ │ - adceq r1, r1, r8, lsr #28 │ │ │ │ - addeq sl, r8, r8, lsl #8 │ │ │ │ - addseq lr, r3, r8, lsr #8 │ │ │ │ - addeq r6, r9, r8, asr #31 │ │ │ │ + b 8e38d4 │ │ │ │ + adceq r1, r1, r8, lsl sp │ │ │ │ + strdeq sl, [r8], r8 │ │ │ │ + addseq lr, r3, r8, lsl r3 │ │ │ │ + @ instruction: 0x00896eb8 │ │ │ │ adceq ip, fp, r8, lsl sp │ │ │ │ │ │ │ │ 00329728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -176529,22 +176529,22 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r8, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r3, [r0, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3297b0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -176567,22 +176567,22 @@ │ │ │ │ add r8, r8, #24 │ │ │ │ strb r3, [r0, #5] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31c9a0 │ │ │ │ - adceq r1, r1, r8, asr #26 │ │ │ │ - addeq sl, r8, r8, lsr r3 │ │ │ │ - umulleq r9, fp, r0, r3 │ │ │ │ + adceq r1, r1, r8, lsr ip │ │ │ │ + addeq sl, r8, r8, lsr #4 │ │ │ │ + addeq r9, fp, r0, lsl #5 │ │ │ │ │ │ │ │ 0032981c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov lr, r1 │ │ │ │ @@ -176602,29 +176602,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 31c9a0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r1, r1, r0, lsr ip │ │ │ │ - addeq r9, fp, r8, lsl #5 │ │ │ │ - addeq sl, r8, ip, lsr #4 │ │ │ │ + adceq r1, r1, r0, lsr #22 │ │ │ │ + addeq r9, fp, r8, ror r1 │ │ │ │ + addeq sl, r8, ip, lsl r1 │ │ │ │ │ │ │ │ 003298bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #264] @ 3299dc │ │ │ │ @@ -176640,15 +176640,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 932d3c │ │ │ │ + bl 932c2c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 329984 │ │ │ │ ldr r3, [r5, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bls 329990 │ │ │ │ @@ -176670,42 +176670,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 329940 │ │ │ │ mov r0, r6 │ │ │ │ - bl 934144 │ │ │ │ + bl 934034 │ │ │ │ ldr ip, [pc, #76] @ 3299ec │ │ │ │ ldr r3, [pc, #76] @ 3299f0 │ │ │ │ ldr r1, [pc, #76] @ 3299f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ b 329940 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq sp, ip, lsr #10 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, sp, r0, asr #18 │ │ │ │ + addeq pc, sp, r0, lsr r8 @ │ │ │ │ @ instruction: 0x010df4bc │ │ │ │ - strdeq r6, [r9], r0 │ │ │ │ - adceq r1, r1, ip, ror #21 │ │ │ │ - addeq r6, r9, ip, asr #11 │ │ │ │ + addeq r6, r9, r0, ror #9 │ │ │ │ + ldrdeq r1, [r1], ip @ │ │ │ │ + @ instruction: 0x008964bc │ │ │ │ │ │ │ │ 003299f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -177725,83 +177725,83 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 320ee8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [pc, #208] @ 32aac4 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ b 32ab14 │ │ │ │ - umulleq r6, r9, r0, ip │ │ │ │ - addseq r9, r3, r4, lsr #28 │ │ │ │ - addeq r6, r9, ip, asr ip │ │ │ │ - addeq r6, r9, r4, asr ip │ │ │ │ - addeq r6, r9, r4, asr #24 │ │ │ │ - addeq r6, r9, r0, asr ip │ │ │ │ - addeq r6, r9, r0, lsl ip │ │ │ │ - addeq r6, r9, r0, lsl ip │ │ │ │ - addeq r6, r9, r0, ror #23 │ │ │ │ - addeq r6, r9, r0, asr #23 │ │ │ │ - addeq r6, r9, r0, asr #23 │ │ │ │ - addeq r6, r9, ip, ror fp │ │ │ │ - addeq r6, r9, r0, ror #22 │ │ │ │ - addeq r6, r9, r8, ror #21 │ │ │ │ - addeq r6, r9, r0, ror #21 │ │ │ │ - addeq r6, r9, r0, lsr fp │ │ │ │ - ldrdeq r6, [r9], ip │ │ │ │ - addeq r6, r9, r8, ror #21 │ │ │ │ - addeq r6, r9, r8, asr #21 │ │ │ │ - addeq r6, r9, ip, lsr #21 │ │ │ │ - umulleq r6, r9, r0, sl │ │ │ │ - addeq r6, r9, r4, ror sl │ │ │ │ - addeq r6, r9, r8, lsr sl │ │ │ │ - addeq r6, r9, r0, lsl sl │ │ │ │ - addeq r6, r9, r0, ror #19 │ │ │ │ - addeq r6, r9, r4, asr #19 │ │ │ │ - addeq r6, r9, r8, ror #18 │ │ │ │ - addeq r6, r9, ip, asr #18 │ │ │ │ - @ instruction: 0x008f22b4 │ │ │ │ - addeq r6, r9, r4, lsl #17 │ │ │ │ + addeq r6, r9, r0, lsl #23 │ │ │ │ + addseq r9, r3, r4, lsl sp │ │ │ │ + addeq r6, r9, ip, asr #22 │ │ │ │ + addeq r6, r9, r4, asr #22 │ │ │ │ + addeq r6, r9, r4, lsr fp │ │ │ │ + addeq r6, r9, r0, asr #22 │ │ │ │ + addeq r6, r9, r0, lsl #22 │ │ │ │ + addeq r6, r9, r0, lsl #22 │ │ │ │ + ldrdeq r6, [r9], r0 │ │ │ │ + @ instruction: 0x00896ab0 │ │ │ │ + @ instruction: 0x00896ab0 │ │ │ │ + addeq r6, r9, ip, ror #20 │ │ │ │ + addeq r6, r9, r0, asr sl │ │ │ │ + ldrdeq r6, [r9], r8 │ │ │ │ + ldrdeq r6, [r9], r0 │ │ │ │ + addeq r6, r9, r0, lsr #20 │ │ │ │ + addeq r6, r9, ip, asr #19 │ │ │ │ + ldrdeq r6, [r9], r8 │ │ │ │ + @ instruction: 0x008969b8 │ │ │ │ + umulleq r6, r9, ip, r9 │ │ │ │ + addeq r6, r9, r0, lsl #19 │ │ │ │ + addeq r6, r9, r4, ror #18 │ │ │ │ + addeq r6, r9, r8, lsr #18 │ │ │ │ + addeq r6, r9, r0, lsl #18 │ │ │ │ + ldrdeq r6, [r9], r0 │ │ │ │ + @ instruction: 0x008968b4 │ │ │ │ + addeq r6, r9, r8, asr r8 │ │ │ │ + addeq r6, r9, ip, lsr r8 │ │ │ │ + addeq r2, pc, r4, lsr #3 │ │ │ │ + addeq r6, r9, r4, ror r7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - umulleq r6, r9, r4, r7 │ │ │ │ - addeq r6, r9, r0, lsl #13 │ │ │ │ - umulleq r6, r9, r4, r5 │ │ │ │ - addeq r6, r9, ip, lsl #11 │ │ │ │ - addeq r6, r9, ip, ror r5 │ │ │ │ - addeq r6, r9, r4, ror #10 │ │ │ │ - addeq r6, r9, r4, asr r5 │ │ │ │ - addeq r6, r9, r4, asr #10 │ │ │ │ - addeq r6, r9, r4, lsr r5 │ │ │ │ - addeq r6, r9, r4, lsr #10 │ │ │ │ - addeq r6, r9, r4, lsl r5 │ │ │ │ - addeq sp, sp, ip, asr ip │ │ │ │ - @ instruction: 0x00939bb8 │ │ │ │ - @ instruction: 0x009324f0 │ │ │ │ - addeq r6, r9, r8, lsr r0 │ │ │ │ - umulleq r5, r9, r4, pc @ │ │ │ │ - ldrdeq r5, [r9], ip │ │ │ │ - addeq r5, r9, ip, asr #28 │ │ │ │ - addeq r5, r9, r8, asr #28 │ │ │ │ - addeq r5, r9, r8, ror #25 │ │ │ │ - addeq r5, r9, r8, ror #25 │ │ │ │ - addeq r5, r9, ip, ror #22 │ │ │ │ - addeq r5, r9, r8, ror fp │ │ │ │ - addeq r5, r9, ip, lsr #24 │ │ │ │ - addeq r1, pc, r4, lsl #11 │ │ │ │ + addeq r6, r9, r4, lsl #13 │ │ │ │ + addeq r6, r9, r0, ror r5 │ │ │ │ + addeq r6, r9, r4, lsl #9 │ │ │ │ + addeq r6, r9, ip, ror r4 │ │ │ │ + addeq r6, r9, ip, ror #8 │ │ │ │ + addeq r6, r9, r4, asr r4 │ │ │ │ + addeq r6, r9, r4, asr #8 │ │ │ │ + addeq r6, r9, r4, lsr r4 │ │ │ │ + addeq r6, r9, r4, lsr #8 │ │ │ │ + addeq r6, r9, r4, lsl r4 │ │ │ │ + addeq r6, r9, r4, lsl #8 │ │ │ │ + addeq sp, sp, ip, asr #22 │ │ │ │ + addseq r9, r3, r8, lsr #21 │ │ │ │ + addseq r2, r3, r0, ror #7 │ │ │ │ + addeq r5, r9, r8, lsr #30 │ │ │ │ + addeq r5, r9, r4, lsl #29 │ │ │ │ + addeq r5, r9, ip, asr #27 │ │ │ │ + addeq r5, r9, ip, lsr sp │ │ │ │ + addeq r5, r9, r8, lsr sp │ │ │ │ ldrdeq r5, [r9], r8 │ │ │ │ - addeq r5, r9, r8, lsr #24 │ │ │ │ - ldrdeq r5, [r9], ip │ │ │ │ - addeq r5, r9, r4, ror #23 │ │ │ │ - addeq r5, r9, r8, ror #22 │ │ │ │ - addeq r5, r9, r4, ror fp │ │ │ │ + ldrdeq r5, [r9], r8 │ │ │ │ + addeq r5, r9, ip, asr sl │ │ │ │ + addeq r5, r9, r8, ror #20 │ │ │ │ + addeq r5, r9, ip, lsl fp │ │ │ │ + addeq r1, pc, r4, ror r4 @ │ │ │ │ + addeq r5, r9, r8, asr #21 │ │ │ │ addeq r5, r9, r8, lsl fp │ │ │ │ - addeq r5, r9, r0, ror sl │ │ │ │ - strdeq r5, [r9], r8 │ │ │ │ - addeq r5, r9, r4, lsr sl │ │ │ │ - strdeq r0, [r1], r8 @ │ │ │ │ + addeq r5, r9, ip, asr #21 │ │ │ │ ldrdeq r5, [r9], r4 │ │ │ │ - addeq r5, r9, r8, lsl #17 │ │ │ │ + addeq r5, r9, r8, asr sl │ │ │ │ + addeq r5, r9, r4, ror #20 │ │ │ │ + addeq r5, r9, r8, lsl #20 │ │ │ │ + addeq r5, r9, r0, ror #18 │ │ │ │ + addeq r5, r9, r8, ror #19 │ │ │ │ + addeq r5, r9, r4, lsr #18 │ │ │ │ + adceq r0, r1, r8, ror #9 │ │ │ │ + addeq r4, r9, r4, asr #31 │ │ │ │ + addeq r5, r9, r8, ror r7 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ bl 321948 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31ed4c │ │ │ │ @@ -178084,37 +178084,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 32afec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32af00 │ │ │ │ ldr r0, [pc, #48] @ 32aff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32af00 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r8, lsr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq sp, [sp, -ip] │ │ │ │ andeq r3, r0, r4, asr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, r9, r4, lsr #18 │ │ │ │ - addeq r5, r9, r0, ror #18 │ │ │ │ + addeq r5, r9, r4, lsl r8 │ │ │ │ + addeq r5, r9, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #152] @ 32b0a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -178152,16 +178152,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 31df0c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31df0c │ │ │ │ - umulleq r8, sp, r0, sl │ │ │ │ - ldrdeq r5, [r9], ip │ │ │ │ + addeq r8, sp, r0, lsl #19 │ │ │ │ + addeq r5, r9, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #700] @ 32b384 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [pc, #696] @ 32b388 │ │ │ │ @@ -178235,25 +178235,25 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 32b3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32b178 │ │ │ │ ldr r3, [pc, #364] @ 32b398 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b178 │ │ │ │ ldr r3, [pc, #364] @ 32b3ac │ │ │ │ @@ -178275,23 +178275,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 32b3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32b178 │ │ │ │ ldr r3, [pc, #240] @ 32b3b4 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b178 │ │ │ │ ldr r3, [pc, #200] @ 32b3a0 │ │ │ │ @@ -178308,58 +178308,58 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 32b3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32b178 │ │ │ │ ldr r0, [pc, #116] @ 32b3bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32b178 │ │ │ │ ldr r0, [pc, #104] @ 32b3c0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32b178 │ │ │ │ ldr r0, [pc, #84] @ 32b3c4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32b178 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r8, lsr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r8, lsl sp │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ ldrdeq sp, [sp, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, ip, lsl #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r5, [r9], ip │ │ │ │ + addeq r5, r9, ip, asr #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r5, r9, ip, ror #15 │ │ │ │ + ldrdeq r5, [r9], ip │ │ │ │ andeq r1, r0, r4, ror r4 │ │ │ │ - addeq r5, r9, ip, lsr #12 │ │ │ │ - addeq r5, r9, ip, ror #12 │ │ │ │ - strdeq r5, [r9], r8 │ │ │ │ - addeq r5, r9, r8, lsl #15 │ │ │ │ + addeq r5, r9, ip, lsl r5 │ │ │ │ + addeq r5, r9, ip, asr r5 │ │ │ │ + addeq r5, r9, r8, ror #11 │ │ │ │ + addeq r5, r9, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #3336] @ 32c0e8 │ │ │ │ ldr r2, [pc, #3336] @ 32c0ec │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -178384,15 +178384,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ strd r0, [sp] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ ldrb r5, [r4] │ │ │ │ orr r6, r6, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr r6, r6, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ @@ -178409,29 +178409,29 @@ │ │ │ │ bne 32b6f4 │ │ │ │ cmp r6, #1 │ │ │ │ bne 32b5e4 │ │ │ │ cmp r5, #65536 @ 0x10000 │ │ │ │ beq 32b894 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32b554 │ │ │ │ - bl b98160 │ │ │ │ + bl b98050 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32b61c │ │ │ │ ldr r8, [pc, #3128] @ 32c0f8 │ │ │ │ mov sl, fp │ │ │ │ add r8, pc, r8 │ │ │ │ b 32b4d4 │ │ │ │ ldr sl, [sl, #4] │ │ │ │ cmp sl, #0 │ │ │ │ beq 32b618 │ │ │ │ ldr r6, [sl] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 932d3c │ │ │ │ + bl 932c2c │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r5, r0 │ │ │ │ bne 32b4c8 │ │ │ │ mov r0, fp │ │ │ │ bl 27dee8 │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ @@ -178469,15 +178469,15 @@ │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ ldr r2, [pc, #2900] @ 32c0fc │ │ │ │ ldr r3, [pc, #2880] @ 32c0ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -178486,27 +178486,27 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27ce80 │ │ │ │ ldr r0, [pc, #2852] @ 32c100 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r6, [sp, #40] @ 0x28 │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ b 32b5a0 │ │ │ │ mov r0, fp │ │ │ │ bl 27dee8 │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #10] │ │ │ │ @@ -178520,15 +178520,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ b 32b5a0 │ │ │ │ ldr r3, [pc, #2700] @ 32c104 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b420 │ │ │ │ ldr r3, [pc, #2684] @ 32c108 │ │ │ │ @@ -178545,23 +178545,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2596] @ 32c110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32b420 │ │ │ │ ldr r3, [pc, #2584] @ 32c114 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, sl │ │ │ │ beq 32b7d4 │ │ │ │ ldr r3, [pc, #2552] @ 32c108 │ │ │ │ @@ -178585,23 +178585,23 @@ │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 32c118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb fp, [r4, #4] │ │ │ │ orr fp, fp, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr fp, fp, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #7] │ │ │ │ orr fp, fp, r3, lsl #24 │ │ │ │ @@ -178636,22 +178636,22 @@ │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2252] @ 32c120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32b5e8 │ │ │ │ cmp r6, #0 │ │ │ │ beq 32b640 │ │ │ │ cmp r3, #5 │ │ │ │ beq 32baf8 │ │ │ │ cmp r3, #6 │ │ │ │ beq 32b9d4 │ │ │ │ @@ -178735,33 +178735,33 @@ │ │ │ │ bl 27d978 │ │ │ │ mov r3, #1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ b 32b5a0 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ ldr r2, [r6, #124] @ 0x7c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 32b88c │ │ │ │ mov r0, r6 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #1848] @ 32c12c │ │ │ │ ldr r2, [pc, #1848] @ 32c130 │ │ │ │ ldr r1, [pc, #1848] @ 32c134 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r9, [r4, #16] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #17] │ │ │ │ @@ -178810,31 +178810,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, [sp] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ b 32b5a0 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ ldr r2, [r6, #124] @ 0x7c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 32b88c │ │ │ │ mov r0, r6 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #1568] @ 32c138 │ │ │ │ ldr r2, [pc, #1568] @ 32c13c │ │ │ │ ldr r1, [pc, #1568] @ 32c140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #17] │ │ │ │ @@ -178904,15 +178904,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ asr r3, r5, #31 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ce80 │ │ │ │ b 32b5a0 │ │ │ │ mov r2, #113 @ 0x71 │ │ │ │ b 32b538 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178931,33 +178931,33 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [pc, #1152] @ 32c144 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ strd r6, [sp] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ b 32b5a0 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #3 │ │ │ │ b 32b57c │ │ │ │ ldr sl, [pc, #1112] @ 32c148 │ │ │ │ add sl, pc, sl │ │ │ │ b 32b8f4 │ │ │ │ ldr r0, [pc, #1104] @ 32c14c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32b790 │ │ │ │ ldr r0, [pc, #1080] @ 32c150 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32b420 │ │ │ │ mov r9, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r9 │ │ │ │ mov sl, #3 │ │ │ │ mov fp, r8 │ │ │ │ b 32b938 │ │ │ │ @@ -178992,23 +178992,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r5, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 32c158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ ldr fp, [r6, #4] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #14] │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -179046,22 +179046,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 32c160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ ldrb r9, [r4, #16] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #17] │ │ │ │ orr r9, r9, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #14] │ │ │ │ @@ -179091,24 +179091,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #484] @ 32c144 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 32c168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32bca4 │ │ │ │ ldr r3, [pc, #484] @ 32c16c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bb7c │ │ │ │ ldr r3, [pc, #364] @ 32c108 │ │ │ │ @@ -179124,23 +179124,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 32c170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #17] │ │ │ │ orr r5, r5, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #14] │ │ │ │ @@ -179154,33 +179154,33 @@ │ │ │ │ b 32bb7c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #304] @ 32c174 │ │ │ │ mov r3, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32bdec │ │ │ │ ldr r0, [pc, #280] @ 32c178 │ │ │ │ ldr r2, [pc, #224] @ 32c144 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32bca4 │ │ │ │ ldr r0, [pc, #260] @ 32c17c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32bffc │ │ │ │ ldr r0, [pc, #240] @ 32c180 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 32bec0 │ │ │ │ ldr r3, [pc, #220] @ 32c184 │ │ │ │ ldr r1, [pc, #220] @ 32c188 │ │ │ │ ldr r0, [pc, #220] @ 32c18c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #216] @ 32c190 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -179196,68 +179196,68 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #728 @ 0x2d8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq sp, r4, lsr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, lsl #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq sp, sp, r0, lsl #27 │ │ │ │ + addeq sp, sp, r0, ror ip │ │ │ │ tsteq sp, ip, asr r8 │ │ │ │ - addeq r5, r9, ip, asr #13 │ │ │ │ + @ instruction: 0x008955bc │ │ │ │ @ instruction: 0x000061b8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, r9, r4, ror #8 │ │ │ │ + addeq r5, r9, r4, asr r3 │ │ │ │ andeq r2, r0, ip, ror r6 │ │ │ │ - addeq r5, r9, ip, lsr r4 │ │ │ │ + addeq r5, r9, ip, lsr #6 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - addeq r5, r9, r0, lsl #8 │ │ │ │ - addeq r5, r9, r4, asr r2 │ │ │ │ + strdeq r5, [r9], r0 │ │ │ │ + addeq r5, r9, r4, asr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strdeq pc, [r0], r4 @ │ │ │ │ - addeq r5, r9, r4, lsl #8 │ │ │ │ - addeq r5, r9, r8, lsl r4 │ │ │ │ - ldrdeq pc, [r0], r0 @ │ │ │ │ - addeq r5, r9, r4, ror #5 │ │ │ │ - strdeq r5, [r9], r8 │ │ │ │ + adceq pc, r0, r4, ror #19 │ │ │ │ + strdeq r5, [r9], r4 │ │ │ │ + addeq r5, r9, r8, lsl #6 │ │ │ │ + adceq pc, r0, r0, asr #17 │ │ │ │ + ldrdeq r5, [r9], r4 │ │ │ │ + addeq r5, r9, r8, ror #3 │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ - addeq r4, r9, ip, asr lr │ │ │ │ - addeq r4, r9, ip, lsl #30 │ │ │ │ - addeq r4, r9, r8, ror lr │ │ │ │ + addeq r4, r9, ip, asr #26 │ │ │ │ + strdeq r4, [r9], ip │ │ │ │ + addeq r4, r9, r8, ror #26 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - addeq r4, r9, r0, lsl pc │ │ │ │ + addeq r4, r9, r0, lsl #28 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - addeq r5, r9, r8, lsr r0 │ │ │ │ + addeq r4, r9, r8, lsr #30 │ │ │ │ andeq r6, r0, ip, lsl #24 │ │ │ │ - addeq r4, r9, r4, lsl lr │ │ │ │ + addeq r4, r9, r4, lsl #26 │ │ │ │ andeq r2, r0, r0, lsl #11 │ │ │ │ - addeq r4, r9, r4, lsr lr │ │ │ │ + addeq r4, r9, r4, lsr #26 │ │ │ │ + addeq r4, r9, r8, ror #23 │ │ │ │ + addeq r4, r9, ip, asr ip │ │ │ │ + addeq r4, r9, ip, ror #25 │ │ │ │ + umulleq r4, r9, ip, sp │ │ │ │ + adceq pc, r0, r0, lsr r3 @ │ │ │ │ strdeq r4, [r9], r8 │ │ │ │ - addeq r4, r9, ip, ror #26 │ │ │ │ - strdeq r4, [r9], ip │ │ │ │ - addeq r4, r9, ip, lsr #29 │ │ │ │ - adceq pc, r0, r0, asr #8 │ │ │ │ - addeq r4, r9, r8, lsl #28 │ │ │ │ - addeq r4, r9, ip, asr #29 │ │ │ │ + @ instruction: 0x00894dbc │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - adceq pc, r0, ip, lsl r4 @ │ │ │ │ - addeq r4, r9, r8, ror #27 │ │ │ │ - strdeq r4, [r9], r8 │ │ │ │ + adceq pc, r0, ip, lsl #6 │ │ │ │ + ldrdeq r4, [r9], r8 │ │ │ │ + addeq r4, r9, r8, ror #25 │ │ │ │ │ │ │ │ 0032c1a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r1, #1 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ bl 27c940 │ │ │ │ - bl b98160 │ │ │ │ + bl b98050 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ mov r4, r3 │ │ │ │ bl 27f04c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -179273,38 +179273,38 @@ │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [pc, #1068] @ 32c644 │ │ │ │ ldr r6, [r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ ldr r3, [pc, #1048] @ 32c648 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r3 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ mov r2, #0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #1008] @ 32c64c │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ ldr r1, [pc, #992] @ 32c650 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 932d3c │ │ │ │ + bl 932c2c │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 32326c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r5, r5, #1 │ │ │ │ lsl r5, r5, #17 │ │ │ │ @@ -179375,26 +179375,26 @@ │ │ │ │ strb fp, [r4, #55] @ 0x37 │ │ │ │ strb sl, [r4, #35] @ 0x23 │ │ │ │ strb r9, [r4, #39] @ 0x27 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 932d3c │ │ │ │ + bl 932c2c │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 32326c │ │ │ │ add r8, r8, #1 │ │ │ │ mov r3, #1 │ │ │ │ lsl r2, r8, #17 │ │ │ │ @@ -179452,15 +179452,15 @@ │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r3, [r0, #44] @ 0x2c │ │ │ │ strb r2, [r0, #45] @ 0x2d │ │ │ │ ldr r1, [pc, #376] @ 32c660 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 932d3c │ │ │ │ + bl 932c2c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 32326c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ @@ -179536,23 +179536,23 @@ │ │ │ │ strb r4, [r0, #8] │ │ │ │ strb r3, [r0, #9] │ │ │ │ lsr r3, r4, #16 │ │ │ │ lsr r4, r4, #24 │ │ │ │ strb r3, [r0, #10] │ │ │ │ strb r4, [r0, #11] │ │ │ │ b 32c5bc │ │ │ │ - strdeq pc, [r0], r8 @ │ │ │ │ - addeq r8, fp, ip, lsr #15 │ │ │ │ - addseq sp, r5, r0, lsl #29 │ │ │ │ - addseq lr, r7, ip, lsl #21 │ │ │ │ - ldrdeq ip, [sp], r0 │ │ │ │ - addeq r4, r9, r8, asr #26 │ │ │ │ - addeq r4, r9, r8, asr sl │ │ │ │ - addeq r4, r9, ip, ror #20 │ │ │ │ - addeq ip, sp, r8, asr sp │ │ │ │ + adceq pc, r0, r8, ror #3 │ │ │ │ + umulleq r8, fp, ip, r6 │ │ │ │ + addseq sp, r5, r0, ror sp │ │ │ │ + addseq lr, r7, ip, ror r9 │ │ │ │ + addeq ip, sp, r0, asr #29 │ │ │ │ + addeq r4, r9, r8, lsr ip │ │ │ │ + addeq r4, r9, r8, asr #18 │ │ │ │ + addeq r4, r9, ip, asr r9 │ │ │ │ + addeq ip, sp, r8, asr #24 │ │ │ │ andseq r3, r2, r6, asr r4 │ │ │ │ │ │ │ │ 0032c668 : │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -179569,22 +179569,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31c9a0 │ │ │ │ - adceq lr, r0, ip, asr #28 │ │ │ │ - addeq r7, r8, ip, ror #7 │ │ │ │ - addeq r6, fp, r8, asr #8 │ │ │ │ + adceq lr, r0, ip, lsr sp │ │ │ │ + ldrdeq r7, [r8], ip │ │ │ │ + addeq r6, fp, r8, lsr r3 │ │ │ │ │ │ │ │ 0032c6dc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -179606,19 +179606,19 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ ldr r2, [pc, #144] @ 32c7cc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f04c │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #4] │ │ │ │ bl 32326c │ │ │ │ @@ -179638,26 +179638,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - strdeq r4, [r9], r0 │ │ │ │ + addeq r4, r9, r0, ror #15 │ │ │ │ adceq r9, fp, r8, asr #26 │ │ │ │ - addeq r4, r9, ip, lsl #17 │ │ │ │ + addeq r4, r9, ip, ror r7 │ │ │ │ │ │ │ │ 0032c7d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r9, r0 │ │ │ │ - bl b98160 │ │ │ │ + bl b98050 │ │ │ │ ldr r4, [pc, #200] @ 32c8c0 │ │ │ │ add r4, pc, r4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 32c8b0 │ │ │ │ ldr r3, [pc, #188] @ 32c8c4 │ │ │ │ ldr fp, [pc, #188] @ 32c8c8 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ @@ -179672,26 +179672,26 @@ │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r9, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ - bl 932d3c │ │ │ │ + bl 932c2c │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r1, #5 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ @@ -179704,17 +179704,17 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27dee8 │ │ │ │ tsteq sp, r0, lsl r6 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - @ instruction: 0x0097e4d8 │ │ │ │ - @ instruction: 0x008b81b4 │ │ │ │ - addseq sp, r5, ip, lsl #17 │ │ │ │ + addseq lr, r7, r8, asr #7 │ │ │ │ + addeq r8, fp, r4, lsr #1 │ │ │ │ + addseq sp, r5, ip, ror r7 │ │ │ │ │ │ │ │ 0032c8d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -179753,56 +179753,56 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ tsteq sp, r8, lsl #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq sp, r4, r4, ip │ │ │ │ - addeq r4, r9, r0, ror #11 │ │ │ │ - ldrdeq r4, [r9], r8 │ │ │ │ - ldrdeq r4, [r9], r4 @ │ │ │ │ - addeq r4, r9, r8, ror #11 │ │ │ │ - addeq r4, r9, r0, lsr #11 │ │ │ │ - umulleq r4, r9, r8, r5 │ │ │ │ - umulleq r4, r9, r0, r5 │ │ │ │ - strdeq r3, [r9], r0 │ │ │ │ - addeq r3, r9, r0, ror lr │ │ │ │ - addeq r4, r9, ip, lsl #10 │ │ │ │ + ldrdeq r4, [r9], r0 │ │ │ │ + addeq r4, r9, r8, asr #9 │ │ │ │ + addeq r4, r9, r4, asr #9 │ │ │ │ ldrdeq r4, [r9], r8 │ │ │ │ + umulleq r4, r9, r0, r4 │ │ │ │ addeq r4, r9, r8, lsl #9 │ │ │ │ - addeq r4, r9, ip, lsl #9 │ │ │ │ - addeq r4, r9, ip, lsl r4 │ │ │ │ - addeq r4, r9, r0, lsl #8 │ │ │ │ + addeq r4, r9, r0, lsl #9 │ │ │ │ + addeq r3, r9, r0, ror #21 │ │ │ │ + addeq r3, r9, r0, ror #26 │ │ │ │ + strdeq r4, [r9], ip │ │ │ │ + addeq r4, r9, r8, asr #7 │ │ │ │ + addeq r4, r9, r8, ror r3 │ │ │ │ + addeq r4, r9, ip, ror r3 │ │ │ │ + addeq r4, r9, ip, lsl #6 │ │ │ │ + strdeq r4, [r9], r0 │ │ │ │ andeq r7, r0, r0, lsr #31 │ │ │ │ - addeq r4, r9, r4, asr #7 │ │ │ │ - addeq r4, r9, r4, lsr #7 │ │ │ │ + @ instruction: 0x008942b4 │ │ │ │ + umulleq r4, r9, r4, r2 │ │ │ │ andeq r7, r0, r0, ror #31 │ │ │ │ - addeq r4, r9, r0, lsr r3 │ │ │ │ - addeq r4, r9, r4, lsl #6 │ │ │ │ - addeq r4, r9, ip, ror #5 │ │ │ │ - addeq r4, r9, r0, asr r2 │ │ │ │ - addeq r3, r9, r8, lsl #31 │ │ │ │ - addeq r3, r9, r0, asr pc │ │ │ │ - addeq r3, r9, r0, lsr #30 │ │ │ │ - addeq r3, r9, r8, lsr #28 │ │ │ │ - addeq r3, r9, r4, ror #26 │ │ │ │ - ldrdeq r3, [r9], r8 │ │ │ │ - umulleq r3, r9, r8, fp │ │ │ │ - addeq r3, r9, r0, asr #19 │ │ │ │ - addeq r3, r9, r0, lsr #19 │ │ │ │ - addeq r3, r9, r8, lsl #19 │ │ │ │ - addeq r3, r9, r4, lsl #18 │ │ │ │ - addseq pc, r2, r4, ror r3 @ │ │ │ │ - addeq r3, r9, r0, lsl #2 │ │ │ │ - addeq r3, r9, r0, lsl #18 │ │ │ │ - addeq r3, r9, r4, lsl #18 │ │ │ │ - addeq r3, r9, r4, lsl #18 │ │ │ │ - addeq r3, r9, r0, asr #15 │ │ │ │ - ldrdeq r3, [r9], ip │ │ │ │ - umulleq r3, r9, r0, r7 │ │ │ │ + addeq r4, r9, r0, lsr #4 │ │ │ │ + strdeq r4, [r9], r4 @ │ │ │ │ + ldrdeq r4, [r9], ip │ │ │ │ + addeq r4, r9, r0, asr #2 │ │ │ │ + addeq r3, r9, r8, ror lr │ │ │ │ + addeq r3, r9, r0, asr #28 │ │ │ │ + addeq r3, r9, r0, lsl lr │ │ │ │ + addeq r3, r9, r8, lsl sp │ │ │ │ + addeq r3, r9, r4, asr ip │ │ │ │ + addeq r3, r9, r8, asr #23 │ │ │ │ + addeq r3, r9, r8, lsl #21 │ │ │ │ + @ instruction: 0x008938b0 │ │ │ │ + umulleq r3, r9, r0, r8 │ │ │ │ + addeq r3, r9, r8, ror r8 │ │ │ │ + strdeq r3, [r9], r4 │ │ │ │ + addseq pc, r2, r4, ror #4 │ │ │ │ + strdeq r2, [r9], r0 │ │ │ │ + strdeq r3, [r9], r0 │ │ │ │ + strdeq r3, [r9], r4 │ │ │ │ + strdeq r3, [r9], r4 │ │ │ │ + @ instruction: 0x008936b0 │ │ │ │ + addeq r3, r9, ip, asr #13 │ │ │ │ + addeq r3, r9, r0, lsl #13 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [pc, #-196] @ 32c984 │ │ │ │ mov fp, #1 │ │ │ │ @@ -181227,15 +181227,15 @@ │ │ │ │ bl 3266d4 │ │ │ │ mov r6, r8 │ │ │ │ bl 31dea8 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 323194 │ │ │ │ - bl b98160 │ │ │ │ + bl b98050 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c938 │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #109 @ 0x6d │ │ │ │ bl 27e9ec │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -181276,182 +181276,182 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 32e14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27dee8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r9, r0, ror r5 │ │ │ │ - addeq r3, r9, ip, ror #10 │ │ │ │ - addeq r3, r9, r0, ror #9 │ │ │ │ - addeq r3, r9, r8, ror r4 │ │ │ │ - addeq r2, r9, r4, ror #31 │ │ │ │ - addeq r3, r9, r4, lsr r0 │ │ │ │ - addeq r1, r9, r0, lsl #14 │ │ │ │ - strdeq r3, [r9], r8 │ │ │ │ + addeq r3, r9, r0, ror #8 │ │ │ │ + addeq r3, r9, ip, asr r4 │ │ │ │ + ldrdeq r3, [r9], r0 │ │ │ │ + addeq r3, r9, r8, ror #6 │ │ │ │ + ldrdeq r2, [r9], r4 │ │ │ │ + addeq r2, r9, r4, lsr #30 │ │ │ │ + strdeq r1, [r9], r0 │ │ │ │ + addeq r2, r9, r8, ror #31 │ │ │ │ smlatteq sp, r4, ip, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldr r0, [pc, #4] @ 32e184 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r8, fp, r0, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 32e198 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r8, fp, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 32e230 │ │ │ │ ldr r3, [pc, #124] @ 32e234 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r2, [pc, #96] @ 32e238 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r5, [pc, #80] @ 32e23c │ │ │ │ ldr r0, [pc, #80] @ 32e240 │ │ │ │ ldr r2, [pc, #80] @ 32e244 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 931ad4 │ │ │ │ + bl 9319c4 │ │ │ │ ldr r2, [pc, #44] @ 32e248 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 935d5c │ │ │ │ - addeq r3, r9, ip │ │ │ │ + b 935c4c │ │ │ │ + strdeq r2, [r9], ip │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - addeq r2, r9, ip, ror #31 │ │ │ │ - @ instruction: 0x0097caf4 │ │ │ │ + ldrdeq r2, [r9], ip │ │ │ │ + addseq ip, r7, r4, ror #19 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - addeq r4, sl, r8, lsl #22 │ │ │ │ - ldrdeq r2, [r9], r4 │ │ │ │ + strdeq r4, [sl], r8 │ │ │ │ + addeq r2, r9, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 32e2e0 │ │ │ │ ldr r3, [pc, #124] @ 32e2e4 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r2, [pc, #96] @ 32e2e8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r5, [pc, #80] @ 32e2ec │ │ │ │ ldr r0, [pc, #80] @ 32e2f0 │ │ │ │ ldr r2, [pc, #80] @ 32e2f4 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 931ad4 │ │ │ │ + bl 9319c4 │ │ │ │ ldr r2, [pc, #44] @ 32e2f8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 935d5c │ │ │ │ - @ instruction: 0x00892fb8 │ │ │ │ + b 935c4c │ │ │ │ + addeq r2, r9, r8, lsr #29 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - umulleq r2, r9, r8, pc @ │ │ │ │ - addseq ip, r7, r4, asr #20 │ │ │ │ + addeq r2, r9, r8, lsl #29 │ │ │ │ + addseq ip, r7, r4, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - addeq r4, sl, r8, asr sl │ │ │ │ - addeq r2, r9, r0, lsr #31 │ │ │ │ + addeq r4, sl, r8, asr #18 │ │ │ │ + umulleq r2, r9, r0, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #360] @ 32e47c │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ ldr r2, [pc, #344] @ 32e480 │ │ │ │ ldr r1, [pc, #344] @ 32e484 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r9, [pc, #320] @ 32e488 │ │ │ │ ldr sl, [pc, #320] @ 32e48c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e414 │ │ │ │ ldr r8, [pc, #288] @ 32e490 │ │ │ │ add r3, r7, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 32e434 │ │ │ │ ldr r1, [pc, #232] @ 32e494 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 93494c │ │ │ │ + bl 93483c │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32e44c │ │ │ │ ldr r3, [pc, #208] @ 32e498 │ │ │ │ ldr r1, [pc, #208] @ 32e49c │ │ │ │ ldr r9, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ ldr r1, [pc, #192] @ 32e4a0 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 32e464 │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -181464,97 +181464,97 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 32e4a4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b73fe0 │ │ │ │ + bl b73ed0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r0, [pc, #84] @ 32e4a8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b73fe0 │ │ │ │ + bl b73ed0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r0, [pc, #64] @ 32e4ac │ │ │ │ add r3, r7, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r1, r8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq sp, r0, r0, lsr #4 │ │ │ │ - addeq r5, r8, r4, asr r7 │ │ │ │ - addseq r9, r3, r4, ror r7 │ │ │ │ - addeq r2, r9, ip, ror #30 │ │ │ │ + adceq sp, r0, r0, lsl r1 │ │ │ │ + addeq r5, r8, r4, asr #12 │ │ │ │ + addseq r9, r3, r4, ror #12 │ │ │ │ + addeq r2, r9, ip, asr lr │ │ │ │ @ instruction: 0x010daab4 │ │ │ │ - addeq r2, r9, ip, asr pc │ │ │ │ - addeq fp, r8, r4, lsr #6 │ │ │ │ + addeq r2, r9, ip, asr #28 │ │ │ │ + addeq fp, r8, r4, lsl r2 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r2, r9, r0, ror #30 │ │ │ │ - addeq r6, fp, r8, ror #11 │ │ │ │ - addeq r2, r9, r0, lsr #29 │ │ │ │ - addeq r2, r9, ip, lsr #29 │ │ │ │ - addeq r2, r9, r8, asr #29 │ │ │ │ + addeq r2, r9, r0, asr lr │ │ │ │ + ldrdeq r6, [fp], r8 │ │ │ │ + umulleq r2, r9, r0, sp │ │ │ │ + umulleq r2, r9, ip, sp │ │ │ │ + @ instruction: 0x00892db8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #300] @ 32e5f4 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ ldr r2, [pc, #284] @ 32e5f8 │ │ │ │ ldr r1, [pc, #284] @ 32e5fc │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #260] @ 32e600 │ │ │ │ ldr r9, [pc, #260] @ 32e604 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e5a4 │ │ │ │ ldr r2, [pc, #228] @ 32e608 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 32e5c4 │ │ │ │ ldr r1, [pc, #176] @ 32e60c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93494c │ │ │ │ + bl 93483c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e5dc │ │ │ │ ldr r3, [pc, #152] @ 32e610 │ │ │ │ ldr r1, [pc, #152] @ 32e614 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ ldr r2, [pc, #132] @ 32e618 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 323f1c │ │ │ │ mov r0, #0 │ │ │ │ @@ -181564,139 +181564,139 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #80] @ 32e61c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b73fe0 │ │ │ │ + bl b73ed0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r0, [pc, #60] @ 32e620 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b73fe0 │ │ │ │ + bl b73ed0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ - adceq sp, r0, ip, rrx │ │ │ │ - addeq r5, r8, r0, lsr #11 │ │ │ │ - addseq r9, r3, r0, asr #11 │ │ │ │ - addeq r2, r9, ip, asr lr │ │ │ │ + adceq ip, r0, ip, asr pc │ │ │ │ + umulleq r5, r8, r0, r4 │ │ │ │ + @ instruction: 0x009394b0 │ │ │ │ + addeq r2, r9, ip, asr #26 │ │ │ │ tsteq sp, r0, lsl #18 │ │ │ │ - addeq r2, r9, r4, lsr #27 │ │ │ │ - addeq r2, r9, r8, lsr #28 │ │ │ │ + umulleq r2, r9, r4, ip │ │ │ │ + addeq r2, r9, r8, lsl sp │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r2, r9, r0, asr #28 │ │ │ │ - addeq r2, r9, r4, lsr lr │ │ │ │ - addeq r2, r9, r0, lsr #27 │ │ │ │ - @ instruction: 0x00892db0 │ │ │ │ + addeq r2, r9, r0, lsr sp │ │ │ │ + addeq r2, r9, r4, lsr #26 │ │ │ │ + umulleq r2, r9, r0, ip │ │ │ │ + addeq r2, r9, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e690 │ │ │ │ ldr r2, [pc, #84] @ 32e694 │ │ │ │ ldr r1, [pc, #84] @ 32e698 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq ip, r0, r8, lsl #30 │ │ │ │ - addeq r2, r9, r0, lsl #25 │ │ │ │ - addeq r2, r9, r4, ror #24 │ │ │ │ + strdeq ip, [r0], r8 @ │ │ │ │ + addeq r2, r9, r0, ror fp │ │ │ │ + addeq r2, r9, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e708 │ │ │ │ ldr r2, [pc, #84] @ 32e70c │ │ │ │ ldr r1, [pc, #84] @ 32e710 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umlaleq ip, r0, r0, lr │ │ │ │ - addeq r2, r9, r8, lsl #24 │ │ │ │ - umulleq r2, r9, r0, ip │ │ │ │ + adceq ip, r0, r0, lsl #27 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ + addeq r2, r9, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32e760 │ │ │ │ ldr r2, [pc, #52] @ 32e764 │ │ │ │ ldr r1, [pc, #52] @ 32e768 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ce80 │ │ │ │ - adceq ip, r0, r8, lsl lr │ │ │ │ - umulleq r2, r9, r0, fp │ │ │ │ - addeq r2, r9, r4, ror fp │ │ │ │ + adceq ip, r0, r8, lsl #26 │ │ │ │ + addeq r2, r9, r0, lsl #21 │ │ │ │ + addeq r2, r9, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32e7b8 │ │ │ │ ldr r2, [pc, #52] @ 32e7bc │ │ │ │ ldr r1, [pc, #52] @ 32e7c0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ce80 │ │ │ │ - adceq ip, r0, r0, asr #27 │ │ │ │ - addeq r2, r9, r8, lsr fp │ │ │ │ - addeq r2, r9, r0, asr #23 │ │ │ │ + @ instruction: 0x00a0ccb0 │ │ │ │ + addeq r2, r9, r8, lsr #20 │ │ │ │ + @ instruction: 0x00892ab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #228] @ 32e8c0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -181713,23 +181713,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b53fe0 │ │ │ │ + bl b53ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e860 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ strls r3, [r6, #24] │ │ │ │ bhi 32e8a4 │ │ │ │ ldr r2, [pc, #108] @ 32e8d4 │ │ │ │ @@ -181749,25 +181749,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #44] @ 32e8d8 │ │ │ │ ldr r0, [pc, #44] @ 32e8dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b73fe0 │ │ │ │ + bl b73ed0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ - adceq ip, r0, ip, ror #26 │ │ │ │ + adceq ip, r0, ip, asr ip │ │ │ │ tsteq sp, r4, lsl r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, r9, r0, asr fp │ │ │ │ - addeq r2, r9, r0, asr #21 │ │ │ │ + addeq r2, r9, r0, asr #20 │ │ │ │ + @ instruction: 0x008929b0 │ │ │ │ @ instruction: 0x010da59c │ │ │ │ - addeq r2, r9, r8, lsl #20 │ │ │ │ - addeq r2, r9, r4, lsr #22 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ + addeq r2, r9, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 32e950 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 32e954 │ │ │ │ @@ -181775,30 +181775,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq ip, r0, r8, asr #24 │ │ │ │ - addeq r2, r9, r0, asr #19 │ │ │ │ - addeq r2, r9, r4, lsr #19 │ │ │ │ + adceq ip, r0, r8, lsr fp │ │ │ │ + @ instruction: 0x008928b0 │ │ │ │ + umulleq r2, r9, r4, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 32e9cc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 32e9d0 │ │ │ │ @@ -181806,30 +181806,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq ip, r0, ip, asr #23 │ │ │ │ - addeq r2, r9, r4, asr #18 │ │ │ │ - addeq r2, r9, ip, asr #19 │ │ │ │ + @ instruction: 0x00a0cabc │ │ │ │ + addeq r2, r9, r4, lsr r8 │ │ │ │ + @ instruction: 0x008928bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 32eb14 │ │ │ │ ldr r3, [pc, #288] @ 32eb18 │ │ │ │ @@ -181847,32 +181847,32 @@ │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r7, r0 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ ldr r2, [pc, #216] @ 32eb28 │ │ │ │ ldr r1, [pc, #216] @ 32eb2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b53fe0 │ │ │ │ + bl b53ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32eab4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi 32eafc │ │ │ │ str r3, [r7, #24] │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ @@ -181898,26 +181898,26 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 32eb34 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b73fe0 │ │ │ │ + bl b73ed0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ tsteq sp, r0, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r0, r0, asr #22 │ │ │ │ - umulleq r2, r9, r8, r8 │ │ │ │ - addeq r2, r9, r8, lsr #17 │ │ │ │ - addeq r5, r8, r0, lsr r0 │ │ │ │ - addseq r9, r3, r0, asr r0 │ │ │ │ + adceq ip, r0, r0, lsr sl │ │ │ │ + addeq r2, r9, r8, lsl #15 │ │ │ │ + umulleq r2, r9, r8, r7 │ │ │ │ + addeq r4, r8, r0, lsr #30 │ │ │ │ + addseq r8, r3, r0, asr #30 │ │ │ │ tsteq sp, r8, asr #6 │ │ │ │ - ldrdeq r2, [r9], r0 │ │ │ │ + addeq r2, r9, r0, asr #15 │ │ │ │ │ │ │ │ 0032eb38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -182002,79 +182002,79 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq sp, ip, r2, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, r9, ip, asr r8 │ │ │ │ + addeq r2, r9, ip, asr #14 │ │ │ │ smlatbeq sp, ip, r1, sl │ │ │ │ │ │ │ │ 0032eca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9337ec │ │ │ │ + bl 9336dc │ │ │ │ ldr r1, [pc, #32] @ 32ece8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c90 │ │ │ │ - bl 9337ec │ │ │ │ + bl 930b80 │ │ │ │ + bl 9336dc │ │ │ │ ldr r1, [pc, #16] @ 32ecec │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930c90 │ │ │ │ + b 930b80 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #384] @ 32ee88 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ee68 │ │ │ │ ldr r5, [pc, #352] @ 32ee8c │ │ │ │ ldr r2, [pc, #352] @ 32ee90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #121 @ 0x79 │ │ │ │ ldr r4, [r4] │ │ │ │ mov r6, r2 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #316] @ 32ee94 │ │ │ │ add ip, r5, #12 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #109 @ 0x6d │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, #1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #280] @ 32ee98 │ │ │ │ ldr r1, [pc, #280] @ 32ee9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r8, #1756] @ 0x6dc │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r5, [r0, #112] @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ bl 31dac8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -182112,34 +182112,34 @@ │ │ │ │ adds r2, r2, r1 │ │ │ │ mov r6, #8 │ │ │ │ adc r3, r0, r3 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 31dac8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 31dac8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r2, [r9], r8 │ │ │ │ - adceq ip, r0, r0, ror r8 │ │ │ │ - ldrdeq r2, [r9], r8 │ │ │ │ - addeq r2, r9, r8, asr #13 │ │ │ │ - addeq r2, r9, ip, lsr #13 │ │ │ │ - addeq r2, r9, r0, asr #13 │ │ │ │ + addeq r2, r9, r8, ror #11 │ │ │ │ + adceq ip, r0, r0, ror #14 │ │ │ │ + addeq r2, r9, r8, asr #11 │ │ │ │ + @ instruction: 0x008925b8 │ │ │ │ + umulleq r2, r9, ip, r5 │ │ │ │ + @ instruction: 0x008925b0 │ │ │ │ │ │ │ │ 0032eea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #428] @ 32f064 │ │ │ │ @@ -182249,16 +182249,16 @@ │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 31df0c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, asr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r4, [sp], r4 @ │ │ │ │ - addeq r2, r9, ip, asr #10 │ │ │ │ + addeq r4, sp, r4, asr #21 │ │ │ │ + addeq r2, r9, ip, lsr r4 │ │ │ │ ldrdeq r9, [sp, -r4] │ │ │ │ │ │ │ │ 0032f078 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -182292,19 +182292,19 @@ │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 323314 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 322fc0 │ │ │ │ bl 31ddf4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9337ec │ │ │ │ + bl 9336dc │ │ │ │ ldr r1, [pc, #600] @ 32f374 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c90 │ │ │ │ + bl 930b80 │ │ │ │ ldr r7, [r7, #180] @ 0xb4 │ │ │ │ ldr sl, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ beq 32f2dc │ │ │ │ ldr r9, [pc, #572] @ 32f378 │ │ │ │ ldr r3, [pc, #572] @ 32f37c │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -182389,15 +182389,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f33c │ │ │ │ ldr r1, [pc, #248] @ 32f380 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #109 @ 0x6d │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #4 │ │ │ │ add r6, r6, #1 │ │ │ │ ldrb r2, [r0, #1744] @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, #0 │ │ │ │ bl 31dac8 │ │ │ │ @@ -182444,23 +182444,23 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, ror #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, r9, r4, lsr #7 │ │ │ │ + umulleq r2, r9, r4, r2 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - adceq ip, r0, r0, ror #8 │ │ │ │ - addeq r2, r9, r8, asr #5 │ │ │ │ - addeq r2, r9, r0, lsr #3 │ │ │ │ + adceq ip, r0, r0, asr r3 │ │ │ │ + @ instruction: 0x008921b8 │ │ │ │ + umulleq r2, r9, r0, r0 │ │ │ │ tsteq sp, r4, lsl #22 │ │ │ │ - adceq ip, r0, r4, asr r2 │ │ │ │ - addeq r2, r9, r8, asr #2 │ │ │ │ - addeq r2, r9, r4, lsr r1 │ │ │ │ + adceq ip, r0, r4, asr #2 │ │ │ │ + addeq r2, r9, r8, lsr r0 │ │ │ │ + addeq r2, r9, r4, lsr #32 │ │ │ │ │ │ │ │ 0032f394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182808,26 +182808,26 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 31df0c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 31df0c │ │ │ │ - addeq r2, r9, r8, ror #1 │ │ │ │ - addeq r2, r9, r0, lsl #2 │ │ │ │ - strheq r2, [r9], ip │ │ │ │ - umulleq r2, r9, r4, r0 │ │ │ │ - addeq r2, r9, ip, rrx │ │ │ │ - addeq r2, r9, r8, lsr r0 │ │ │ │ + ldrdeq r1, [r9], r8 │ │ │ │ strdeq r1, [r9], r0 │ │ │ │ - strdeq r1, [r9], r4 │ │ │ │ - addeq r1, r9, ip, asr #31 │ │ │ │ - @ instruction: 0x00891fb8 │ │ │ │ - addeq r1, r9, r4, ror lr │ │ │ │ - @ instruction: 0x00891db4 │ │ │ │ + addeq r1, r9, ip, lsr #31 │ │ │ │ + addeq r1, r9, r4, lsl #31 │ │ │ │ + addeq r1, r9, ip, asr pc │ │ │ │ + addeq r1, r9, r8, lsr #30 │ │ │ │ + addeq r1, r9, r0, ror #29 │ │ │ │ + addeq r1, r9, r4, ror #29 │ │ │ │ + @ instruction: 0x00891ebc │ │ │ │ + addeq r1, r9, r8, lsr #29 │ │ │ │ + addeq r1, r9, r4, ror #26 │ │ │ │ + addeq r1, r9, r4, lsr #25 │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldreq r0, [r0, #336] @ 0x150 │ │ │ │ movne r0, #0 │ │ │ │ streq r2, [r3, #336] @ 0x150 │ │ │ │ @@ -182844,43 +182844,43 @@ │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 32f9ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r6, fp, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 929d68 │ │ │ │ - bl 930850 │ │ │ │ + bl 929c58 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #60] @ 32fa10 │ │ │ │ ldr r2, [pc, #60] @ 32fa14 │ │ │ │ ldr r1, [pc, #60] @ 32fa18 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq fp, r0, r4, lsl #24 │ │ │ │ - addeq r4, r8, r4, lsr #1 │ │ │ │ - addseq r8, r3, r4, asr #1 │ │ │ │ + strdeq fp, [r0], r4 @ │ │ │ │ + umulleq r3, r8, r4, pc @ │ │ │ │ + @ instruction: 0x00937fb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #272] @ 32fb44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -182888,46 +182888,46 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 32fb48 │ │ │ │ ldr r1, [pc, #256] @ 32fb4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #236] @ 32fb50 │ │ │ │ ldr r1, [pc, #236] @ 32fb54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #204] @ 32fb58 │ │ │ │ ldr r1, [pc, #204] @ 32fb5c │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #172] @ 32fb60 │ │ │ │ ldr r1, [pc, #172] @ 32fb64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #156] @ 32fb68 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #140] @ 32fb6c │ │ │ │ ldr lr, [pc, #140] @ 32fb70 │ │ │ │ ldr ip, [pc, #140] @ 32fb74 │ │ │ │ ldr r0, [pc, #140] @ 32fb78 │ │ │ │ ldr r1, [pc, #140] @ 32fb7c │ │ │ │ ldr r2, [pc, #140] @ 32fb80 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -182947,22 +182947,22 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq fp, r0, r8, lsr #23 │ │ │ │ - addeq r4, r8, r0, asr r0 │ │ │ │ - addeq r3, fp, r8, lsr #1 │ │ │ │ - addeq r1, r9, r4, ror #21 │ │ │ │ - strdeq r1, [r9], r8 │ │ │ │ - addeq pc, r8, r0, lsl #21 │ │ │ │ - addeq pc, r8, r0, lsr #21 │ │ │ │ - @ instruction: 0x00891abc │ │ │ │ + umlaleq fp, r0, r8, sl │ │ │ │ + addeq r3, r8, r0, asr #30 │ │ │ │ + umulleq r2, fp, r8, pc @ │ │ │ │ + ldrdeq r1, [r9], r4 │ │ │ │ + addeq r1, r9, r8, ror #19 │ │ │ │ + addeq pc, r8, r0, ror r9 @ │ │ │ │ + umulleq pc, r8, r0, r9 @ │ │ │ │ + addeq r1, r9, ip, lsr #19 │ │ │ │ ldrdeq lr, [r8, -r4] │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ adceq r6, fp, r4, lsr sl │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @@ -183013,28 +183013,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3295a8 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 328460 │ │ │ │ - adceq fp, r0, ip, lsr #19 │ │ │ │ - addeq r1, r9, r0, asr r9 │ │ │ │ - addeq r1, r9, r0, ror r9 │ │ │ │ + umlaleq fp, r0, ip, r8 │ │ │ │ + addeq r1, r9, r0, asr #16 │ │ │ │ + addeq r1, r9, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #172] @ 32fd48 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #168] @ 32fd4c │ │ │ │ @@ -183042,52 +183042,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ tst r4, #8 │ │ │ │ mov r3, r0 │ │ │ │ bne 32fd1c │ │ │ │ tst r4, #64 @ 0x40 │ │ │ │ beq 32fd0c │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r3, #1800] @ 0x708 │ │ │ │ ldr r4, [r3, #1812] @ 0x714 │ │ │ │ orr r2, r2, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1800] @ 0x708 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ tst r4, #16 │ │ │ │ beq 32fd24 │ │ │ │ mov r1, #4 │ │ │ │ b 32fcdc │ │ │ │ mov r1, #1 │ │ │ │ b 32fcdc │ │ │ │ tst r4, #4 │ │ │ │ movne r1, #8 │ │ │ │ bne 32fcdc │ │ │ │ ldr r0, [pc, #28] @ 32fd54 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b74690 │ │ │ │ - adceq fp, r0, r8, lsr r9 │ │ │ │ - ldrdeq r1, [r9], r8 │ │ │ │ - addeq r1, r9, r0, lsl #18 │ │ │ │ - addeq r1, r9, ip, lsl #17 │ │ │ │ + b b74580 │ │ │ │ + adceq fp, r0, r8, lsr #16 │ │ │ │ + addeq r1, r9, r8, asr #15 │ │ │ │ + strdeq r1, [r9], r0 │ │ │ │ + addeq r1, r9, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #224] @ 32fe50 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -183096,67 +183096,67 @@ │ │ │ │ ldr r2, [pc, #212] @ 32fe58 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #184] @ 32fe5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fdd0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3298bc │ │ │ │ ldr r1, [pc, #136] @ 32fe60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fe04 │ │ │ │ add r0, r6, #1104 @ 0x450 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 32846c │ │ │ │ mov r0, r4 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr ip, [pc, #80] @ 32fe64 │ │ │ │ ldr r1, [pc, #80] @ 32fe68 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 32fe6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #96 @ 0x60 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq fp, r0, ip, ror #16 │ │ │ │ - addeq r1, r9, ip, lsr #16 │ │ │ │ - addeq r1, r9, r4, lsl #16 │ │ │ │ - addeq r1, r9, r0, asr r8 │ │ │ │ - addseq r8, r3, ip, asr #22 │ │ │ │ - addeq r1, r9, r4, lsl #16 │ │ │ │ - ldrdeq r1, [r9], ip │ │ │ │ + adceq fp, r0, ip, asr r7 │ │ │ │ + addeq r1, r9, ip, lsl r7 │ │ │ │ + strdeq r1, [r9], r4 │ │ │ │ + addeq r1, r9, r0, asr #14 │ │ │ │ + addseq r8, r3, ip, lsr sl │ │ │ │ + strdeq r1, [r9], r4 │ │ │ │ + addeq r1, r9, ip, asr #13 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #268] @ 32ff94 │ │ │ │ mov r4, r1 │ │ │ │ @@ -183167,79 +183167,79 @@ │ │ │ │ add ip, r3, #84 @ 0x54 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #224] @ 32ffa0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 32feec │ │ │ │ ldr r1, [pc, #200] @ 32ffa4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ff78 │ │ │ │ ldr r1, [pc, #180] @ 32ffa8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ff24 │ │ │ │ add r1, r5, #1104 @ 0x450 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 328470 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r3, [pc, #120] @ 32ffac │ │ │ │ ldr ip, [pc, #120] @ 32ffb0 │ │ │ │ ldr r1, [pc, #120] @ 32ffb4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 32981c │ │ │ │ - adceq fp, r0, r4, asr r7 │ │ │ │ - addeq r1, r9, r0, lsl r7 │ │ │ │ - addeq r1, r9, r8, ror #13 │ │ │ │ - addeq r1, r9, r4, lsr r7 │ │ │ │ - addeq r0, r9, r4, asr #30 │ │ │ │ - addseq r8, r3, r0, lsr sl │ │ │ │ - adceq fp, r0, r0, lsr #13 │ │ │ │ - addeq r1, r9, r4, lsl r7 │ │ │ │ - @ instruction: 0x008916b8 │ │ │ │ + adceq fp, r0, r4, asr #12 │ │ │ │ + addeq r1, r9, r0, lsl #12 │ │ │ │ + ldrdeq r1, [r9], r8 │ │ │ │ + addeq r1, r9, r4, lsr #12 │ │ │ │ + addeq r0, r9, r4, lsr lr │ │ │ │ + addseq r8, r3, r0, lsr #18 │ │ │ │ + umlaleq fp, r0, r0, r5 │ │ │ │ + addeq r1, r9, r4, lsl #12 │ │ │ │ + addeq r1, r9, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #280] @ 3300e8 │ │ │ │ mov r4, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -183249,26 +183249,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #236] @ 3300f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 330064 │ │ │ │ ldr r1, [pc, #212] @ 3300f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 330048 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32c668 │ │ │ │ @@ -183278,52 +183278,52 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 329728 │ │ │ │ ldr r1, [pc, #144] @ 3300fc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 33009c │ │ │ │ add r1, r6, #1104 @ 0x450 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 328464 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr ip, [pc, #84] @ 330100 │ │ │ │ ldr r1, [pc, #84] @ 330104 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #244 @ 0xf4 │ │ │ │ add r3, r8, #144 @ 0x90 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r7 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq fp, r0, ip, lsl #12 │ │ │ │ - addeq r1, r9, ip, asr #11 │ │ │ │ - addeq r1, r9, r4, lsr #11 │ │ │ │ - addeq r1, r9, ip, ror #11 │ │ │ │ - strdeq r0, [r9], ip │ │ │ │ - @ instruction: 0x009388b8 │ │ │ │ + strdeq fp, [r0], ip @ │ │ │ │ + @ instruction: 0x008914bc │ │ │ │ + umulleq r1, r9, r4, r4 │ │ │ │ ldrdeq r1, [r9], ip │ │ │ │ - addeq r1, r9, r8, asr #10 │ │ │ │ + addeq r0, r9, ip, ror #25 │ │ │ │ + addseq r8, r3, r8, lsr #15 │ │ │ │ + addeq r1, r9, ip, asr #9 │ │ │ │ + addeq r1, r9, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #344] @ 330278 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -183331,29 +183331,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #328] @ 33027c │ │ │ │ ldr r1, [pc, #328] @ 330280 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #308] @ 330284 │ │ │ │ ldr r1, [pc, #308] @ 330288 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r5, #84 @ 0x54 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [r0, #1808] @ 0x710 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl bb26e0 │ │ │ │ + bl bb25d0 │ │ │ │ cmp r8, #0 │ │ │ │ beq 330248 │ │ │ │ add r5, r5, #184 @ 0xb8 │ │ │ │ ldr r2, [r5], #4 │ │ │ │ mov r6, r0 │ │ │ │ ands r2, r2, r8 │ │ │ │ mov r4, #0 │ │ │ │ @@ -183381,15 +183381,15 @@ │ │ │ │ add fp, sl, #1296 @ 0x510 │ │ │ │ mov r8, #12 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ bl 381344 │ │ │ │ mov r8, #0 │ │ │ │ add r2, sl, #1104 @ 0x450 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ @@ -183406,23 +183406,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 330290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ bl 27ede8 │ │ │ │ - @ instruction: 0x00a0b4bc │ │ │ │ + adceq fp, r0, ip, lsr #7 │ │ │ │ + addeq r1, r9, r8, ror #3 │ │ │ │ strdeq r1, [r9], r8 │ │ │ │ - addeq r1, r9, r8, lsl #6 │ │ │ │ - addeq r1, r9, ip, lsr r4 │ │ │ │ - addeq r1, r9, r4, ror #8 │ │ │ │ - addeq r1, r9, r4, asr #9 │ │ │ │ - addeq r1, r9, r8, ror #8 │ │ │ │ + addeq r1, r9, ip, lsr #6 │ │ │ │ + addeq r1, r9, r4, asr r3 │ │ │ │ + @ instruction: 0x008913b4 │ │ │ │ + addeq r1, r9, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #364] @ 330418 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -183430,51 +183430,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #348] @ 33041c │ │ │ │ ldr r1, [pc, #348] @ 330420 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #328] @ 330424 │ │ │ │ ldr r2, [pc, #328] @ 330428 │ │ │ │ add ip, r5, #84 @ 0x54 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r5, r5, #168 @ 0xa8 │ │ │ │ ldr sl, [pc, #300] @ 33042c │ │ │ │ mov r8, #4 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #280] @ 330430 │ │ │ │ ldr r1, [pc, #280] @ 330434 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ str r6, [sp] │ │ │ │ add r6, r4, #1456 @ 0x5b0 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 381344 │ │ │ │ add r1, r4, #1808 @ 0x710 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 381244 │ │ │ │ @@ -183483,15 +183483,15 @@ │ │ │ │ strb r3, [r4, #752] @ 0x2f0 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ mov r0, r3 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ bl 381344 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r8, #0 │ │ │ │ @@ -183506,30 +183506,30 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 381344 │ │ │ │ - adceq fp, r0, r0, lsr r3 │ │ │ │ - ldrdeq r3, [r8], r8 │ │ │ │ - addeq r2, fp, r0, lsr r8 │ │ │ │ - ldrdeq r1, [r9], r8 │ │ │ │ - addeq r1, r9, r0, lsr #5 │ │ │ │ + adceq fp, r0, r0, lsr #4 │ │ │ │ + addeq r3, r8, r8, asr #13 │ │ │ │ + addeq r2, fp, r0, lsr #14 │ │ │ │ + addeq r1, r9, r8, asr #3 │ │ │ │ + umulleq r1, r9, r0, r1 │ │ │ │ adceq r6, fp, r4, lsr #4 │ │ │ │ - addeq r1, r9, r0, lsl r1 │ │ │ │ - addeq r1, r9, r4, lsr #2 │ │ │ │ - addeq r1, r9, ip, asr r3 │ │ │ │ - addeq r1, r9, r8, lsr #6 │ │ │ │ + addeq r1, r9, r0 │ │ │ │ + addeq r1, r9, r4, lsl r0 │ │ │ │ + addeq r1, r9, ip, asr #4 │ │ │ │ + addeq r1, r9, r8, lsl r2 │ │ │ │ │ │ │ │ 00330440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #896] @ 3307d8 │ │ │ │ @@ -183543,15 +183543,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr sl, [pc, #844] @ 3307e4 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, r0 │ │ │ │ bl 320fdc │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, r0 │ │ │ │ @@ -183635,15 +183635,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 320da4 │ │ │ │ ldr r4, [r9, #1808] @ 0x710 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb26e0 │ │ │ │ + bl bb25d0 │ │ │ │ mov r1, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31f2cc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 31df0c │ │ │ │ @@ -183752,36 +183752,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ ldr r0, [pc, #84] @ 330824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ bl 27ede8 │ │ │ │ - adceq fp, r0, r0, ror r1 │ │ │ │ - addeq r1, r9, ip, lsr r1 │ │ │ │ - addeq r1, r9, r4, lsl r1 │ │ │ │ - addeq r1, r9, r0, lsl #5 │ │ │ │ - @ instruction: 0x009333b8 │ │ │ │ - addeq r1, r9, r4, lsl r2 │ │ │ │ - addeq r0, r9, r0, lsr #3 │ │ │ │ - strdeq r1, [r9], r8 │ │ │ │ - umulleq r0, r9, ip, r1 │ │ │ │ - addeq r0, r9, r8, lsl #3 │ │ │ │ - addeq r1, r9, r4, asr #3 │ │ │ │ - addeq r1, r9, ip, asr #2 │ │ │ │ - addeq r1, r9, r8, lsr #2 │ │ │ │ - umlaleq sl, r0, r4, pc @ │ │ │ │ - addeq r1, r9, r0, lsl r1 │ │ │ │ - addeq r1, r9, r0, lsl #1 │ │ │ │ - addeq r0, r9, r8, asr #1 │ │ │ │ - adceq sl, r0, r0, lsr lr │ │ │ │ - addeq r0, r9, r4, asr #28 │ │ │ │ - addeq r0, r9, r8, lsl #30 │ │ │ │ + adceq fp, r0, r0, rrx │ │ │ │ + addeq r1, r9, ip, lsr #32 │ │ │ │ + addeq r1, r9, r4 │ │ │ │ + addeq r1, r9, r0, ror r1 │ │ │ │ + addseq r3, r3, r8, lsr #5 │ │ │ │ + addeq r1, r9, r4, lsl #2 │ │ │ │ + umulleq r0, r9, r0, r0 │ │ │ │ + addeq r1, r9, r8, ror #1 │ │ │ │ + addeq r0, r9, ip, lsl #1 │ │ │ │ + addeq r0, r9, r8, ror r0 │ │ │ │ + strheq r1, [r9], r4 │ │ │ │ + addeq r1, r9, ip, lsr r0 │ │ │ │ + addeq r1, r9, r8, lsl r0 │ │ │ │ + adceq sl, r0, r4, lsl #29 │ │ │ │ + addeq r1, r9, r0 │ │ │ │ + addeq r0, r9, r0, ror pc │ │ │ │ + @ instruction: 0x0088ffb8 │ │ │ │ + adceq sl, r0, r0, lsr #26 │ │ │ │ + addeq r0, r9, r4, lsr sp │ │ │ │ + strdeq r0, [r9], r8 │ │ │ │ │ │ │ │ 00330828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -183809,18 +183809,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31df0c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31df0c │ │ │ │ - addeq r0, r9, ip, lsl #30 │ │ │ │ - addeq r0, r9, r0, lsl pc │ │ │ │ - addeq pc, r8, r8, asr lr @ │ │ │ │ - addeq pc, r8, r4, asr lr @ │ │ │ │ + strdeq r0, [r9], ip │ │ │ │ + addeq r0, r9, r0, lsl #28 │ │ │ │ + addeq pc, r8, r8, asr #26 │ │ │ │ + addeq pc, r8, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2976] @ 0xba0 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ @@ -184084,15 +184084,15 @@ │ │ │ │ add r3, r3, r6, lsl #4 │ │ │ │ add r2, sp, r2, lsl #2 │ │ │ │ ldrb r5, [r3, #1] │ │ │ │ ldr r2, [r2, #564] @ 0x234 │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ mla r5, r2, r8, r5 │ │ │ │ ldrd r2, [r7, #16] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ lsl r5, r5, #1 │ │ │ │ add r6, r6, #1 │ │ │ │ strh r0, [sl, r5] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r6, r2 │ │ │ │ bcc 330cd4 │ │ │ │ @@ -184245,17 +184245,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq sp, r4, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r0, lsl pc │ │ │ │ - adceq sl, r0, r0, ror #14 │ │ │ │ - umulleq r0, r9, ip, r8 │ │ │ │ - addeq r0, r9, r8, lsr #17 │ │ │ │ + adceq sl, r0, r0, asr r6 │ │ │ │ + addeq r0, r9, ip, lsl #15 │ │ │ │ + umulleq r0, r9, r8, r7 │ │ │ │ │ │ │ │ 00330f88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -184307,15 +184307,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, asr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r9, r4, asr #16 │ │ │ │ + addeq r0, r9, r4, lsr r7 │ │ │ │ smlatteq sp, r0, sp, r7 │ │ │ │ │ │ │ │ 00331074 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -184556,19 +184556,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r0, ror sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r9, r0, ror #14 │ │ │ │ - addeq r0, r9, r0, lsl r7 │ │ │ │ - addeq r0, r9, r0, ror #13 │ │ │ │ + addeq r0, r9, r0, asr r6 │ │ │ │ + addeq r0, r9, r0, lsl #12 │ │ │ │ + ldrdeq r0, [r9], r0 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrdeq lr, [r8], r4 │ │ │ │ + addeq lr, r8, r4, asr #7 │ │ │ │ tsteq sp, r4, lsl #20 │ │ │ │ │ │ │ │ 00331460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -184595,16 +184595,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x008903b0 │ │ │ │ - addeq r0, r9, r4, lsr #7 │ │ │ │ + addeq r0, r9, r0, lsr #5 │ │ │ │ + umulleq r0, r9, r4, r2 │ │ │ │ │ │ │ │ 003314e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov sl, r2 │ │ │ │ @@ -184755,23 +184755,23 @@ │ │ │ │ ldr r8, [pc, #568] @ 331978 │ │ │ │ ldr r0, [pc, #568] @ 33197c │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #564] @ 331980 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 93494c │ │ │ │ + bl 93483c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #544] @ 331984 │ │ │ │ add r3, r9, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r1, r8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 331930 │ │ │ │ ldr sl, [r3, #1816] @ 0x718 │ │ │ │ ldr fp, [r3, #1820] @ 0x71c │ │ │ │ orrs r3, sl, fp │ │ │ │ bne 331870 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -184783,35 +184783,35 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r3, r3, r1 │ │ │ │ beq 331904 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #1 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp, #40] @ 0x28 │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27c940 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ bne 331958 │ │ │ │ ldr r2, [pc, #336] @ 331988 │ │ │ │ @@ -184833,15 +184833,15 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ adds sl, sl, #8 │ │ │ │ adc fp, fp, #0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 3317a0 │ │ │ │ b 3318d8 │ │ │ │ @@ -184850,111 +184850,111 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #208] @ 331994 │ │ │ │ ldr r2, [pc, #208] @ 331998 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 331818 │ │ │ │ ldr r0, [pc, #188] @ 33199c │ │ │ │ ldr r3, [pc, #188] @ 3319a0 │ │ │ │ ldr r1, [pc, #188] @ 3319a4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3319a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 331818 │ │ │ │ ldr r0, [pc, #160] @ 3319ac │ │ │ │ ldr r3, [pc, #160] @ 3319b0 │ │ │ │ ldr r1, [pc, #160] @ 3319b4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3319b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 331818 │ │ │ │ ldr r0, [pc, #132] @ 3319bc │ │ │ │ ldr r1, [pc, #132] @ 3319c0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 331818 │ │ │ │ - bl b735b0 │ │ │ │ + bl b734a0 │ │ │ │ mvn r0, #0 │ │ │ │ b 331830 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r0, lsl #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r9, r8, lsr #8 │ │ │ │ + addeq r0, r9, r8, lsl r3 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - addeq pc, r8, r8, ror lr @ │ │ │ │ - addseq ip, r5, r0, lsr #20 │ │ │ │ - adceq r9, r0, r4, ror pc │ │ │ │ - addeq pc, r8, r4, lsr #28 │ │ │ │ + addeq pc, r8, r8, ror #26 │ │ │ │ + addseq ip, r5, r0, lsl r9 │ │ │ │ + adceq r9, r0, r4, ror #28 │ │ │ │ + addeq pc, r8, r4, lsl sp @ │ │ │ │ smlabteq sp, ip, r5, r7 │ │ │ │ - addeq pc, r8, r4, asr #31 │ │ │ │ - adceq r9, r0, r8, lsl #28 │ │ │ │ - addeq pc, r8, r0, lsr #31 │ │ │ │ + @ instruction: 0x0088feb4 │ │ │ │ + strdeq r9, [r0], r8 @ │ │ │ │ + umulleq pc, r8, r0, lr @ │ │ │ │ muleq r0, r1, r1 │ │ │ │ - ldrdeq pc, [r8], r4 │ │ │ │ - ldrdeq r9, [r0], ip @ │ │ │ │ - addeq pc, r8, r4, ror pc @ │ │ │ │ + addeq pc, r8, r4, asr #29 │ │ │ │ + adceq r9, r0, ip, asr #25 │ │ │ │ + addeq pc, r8, r4, ror #28 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ - ldrdeq pc, [r8], r0 │ │ │ │ - @ instruction: 0x00a09db0 │ │ │ │ - addeq pc, r8, r8, asr #30 │ │ │ │ + addeq pc, r8, r0, asr #29 │ │ │ │ + adceq r9, r0, r0, lsr #25 │ │ │ │ + addeq pc, r8, r8, lsr lr @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - addeq pc, r8, r4, ror #30 │ │ │ │ - addeq pc, r8, r8, lsr #30 │ │ │ │ + addeq pc, r8, r4, asr lr @ │ │ │ │ + addeq pc, r8, r8, lsl lr @ │ │ │ │ │ │ │ │ 003319c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ 331a3c │ │ │ │ ldr r0, [pc, #96] @ 331a40 │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 93494c │ │ │ │ + bl 93483c │ │ │ │ ldr ip, [pc, #72] @ 331a44 │ │ │ │ ldr r2, [pc, #72] @ 331a48 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r0, [r0, #1824] @ 0x720 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq pc, [r8], ip │ │ │ │ - addseq ip, r5, r4, lsl #15 │ │ │ │ - ldrdeq r9, [r0], r0 @ │ │ │ │ - addeq pc, r8, r8, lsl #23 │ │ │ │ + addeq pc, r8, ip, asr #21 │ │ │ │ + addseq ip, r5, r4, ror r6 │ │ │ │ + adceq r9, r0, r0, asr #23 │ │ │ │ + addeq pc, r8, r8, ror sl @ │ │ │ │ │ │ │ │ 00331a4c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00331a50 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -185001,26 +185001,26 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 331b38 │ │ │ │ ldr ip, [pc, #200] @ 331bc8 │ │ │ │ ldr r2, [pc, #200] @ 331bcc │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r4, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 331b38 │ │ │ │ mov r0, r4 │ │ │ │ bl 5168e4 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 331b7c │ │ │ │ @@ -185054,18 +185054,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27e590 │ │ │ │ b 331b38 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r0, asr #6 │ │ │ │ - addeq pc, r8, r4, lsl #29 │ │ │ │ + addeq pc, r8, r4, ror sp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r0, r4, lsr #24 │ │ │ │ - addeq pc, r8, r8, asr lr @ │ │ │ │ + adceq r9, r0, r4, lsl fp │ │ │ │ + addeq pc, r8, r8, asr #26 │ │ │ │ smlabteq sp, r4, r2, r7 │ │ │ │ │ │ │ │ 00331bd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -185101,15 +185101,15 @@ │ │ │ │ add fp, sp, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, #8 │ │ │ │ mov sl, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930c90 │ │ │ │ + bl 930b80 │ │ │ │ ldr r1, [pc, #596] @ 331ed4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27dcc0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ bl 322fc0 │ │ │ │ @@ -185251,15 +185251,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r8, lsl #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r8, ip, asr #26 │ │ │ │ + addeq pc, r8, ip, lsr ip @ │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ smlabbeq sp, r0, pc, r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185275,15 +185275,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 3321c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #656] @ 3321c8 │ │ │ │ ldr r3, [pc, #656] @ 3321cc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -185340,22 +185340,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 3321e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -185404,22 +185404,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3321e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 331f78 │ │ │ │ ldr r2, [pc, #144] @ 3321ec │ │ │ │ ldr r3, [pc, #88] @ 3321b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -185427,41 +185427,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3321ac │ │ │ │ ldr r0, [pc, #112] @ 3321f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r0, [pc, #92] @ 3321f4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 332058 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq r9, r0, r8, lsl #17 │ │ │ │ + adceq r9, r0, r8, ror r7 │ │ │ │ tsteq sp, r0, lsl #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r8, ip, ror #20 │ │ │ │ - addeq pc, r8, r8, ror sl @ │ │ │ │ + addeq pc, r8, ip, asr r9 @ │ │ │ │ + addeq pc, r8, r8, ror #18 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ smlabteq sp, ip, lr, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq sp, r4, lr, r6 │ │ │ │ andeq r3, r0, ip, asr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r8, r8, asr r9 @ │ │ │ │ + addeq pc, r8, r8, asr #16 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x0088f8b0 │ │ │ │ + addeq pc, r8, r0, lsr #15 │ │ │ │ smlatbeq sp, r8, ip, r6 │ │ │ │ - addeq pc, r8, ip, lsr #17 │ │ │ │ - addeq pc, r8, ip, lsr r8 @ │ │ │ │ + umulleq pc, r8, ip, r7 @ │ │ │ │ + addeq pc, r8, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 3323c0 │ │ │ │ ldr ip, [pc, #432] @ 3323c4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -185545,51 +185545,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3323e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 332258 │ │ │ │ ldr r0, [pc, #64] @ 3323e8 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 332258 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [sp, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r6, [sp, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq sp, r4, fp, r6 │ │ │ │ - umlaleq r9, r0, r8, r4 │ │ │ │ + adceq r9, r0, r8, lsl #7 │ │ │ │ andeq r1, r0, r0, lsr lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r8, r0, asr #13 │ │ │ │ - strdeq pc, [r8], r8 │ │ │ │ + @ instruction: 0x0088f5b0 │ │ │ │ + addeq pc, r8, r8, ror #11 │ │ │ │ ldr r0, [pc, #4] @ 3323f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ strdeq r4, [fp], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 332a50 │ │ │ │ mov r4, r1 │ │ │ │ @@ -185616,15 +185616,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 332a6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #1508] @ 332a70 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3327ac │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -185636,22 +185636,22 @@ │ │ │ │ bne 332534 │ │ │ │ bl 68aec0 │ │ │ │ ldr r1, [pc, #1456] @ 332a74 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 932d3c │ │ │ │ + bl 932c2c │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 33256c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #1408] @ 332a78 │ │ │ │ ldr r3, [pc, #1368] @ 332a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185661,30 +185661,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 934004 │ │ │ │ + bl 933ef4 │ │ │ │ ldr r3, [pc, #1340] @ 332a7c │ │ │ │ ldr ip, [pc, #1340] @ 332a80 │ │ │ │ ldr r1, [pc, #1340] @ 332a84 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 332a88 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3324e4 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 332a24 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -185720,15 +185720,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 332a98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 3324e4 │ │ │ │ ldr r2, [pc, #1124] @ 332a9c │ │ │ │ ldr r3, [pc, #1124] @ 332aa0 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -185737,15 +185737,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 517560 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -185761,15 +185761,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 8e54ac │ │ │ │ + bl 8e539c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 3324e4 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -185798,34 +185798,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 332ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3324e4 │ │ │ │ ldr r3, [pc, #820] @ 332ab8 │ │ │ │ ldr ip, [pc, #820] @ 332abc │ │ │ │ ldr r1, [pc, #820] @ 332ac0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3324e4 │ │ │ │ ldr r3, [pc, #784] @ 332ac4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33249c │ │ │ │ ldr r3, [pc, #740] @ 332aac │ │ │ │ @@ -185841,21 +185841,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 332ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33249c │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 332acc │ │ │ │ @@ -185876,15 +185876,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 3329cc │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -185892,15 +185892,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 3329cc │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 332624 │ │ │ │ ldr r3, [pc, #484] @ 332ad4 │ │ │ │ ldr r2, [pc, #484] @ 332ad8 │ │ │ │ @@ -185909,15 +185909,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 332624 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -185940,20 +185940,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -185965,25 +185965,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 332aec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 332624 │ │ │ │ ldr r0, [pc, #236] @ 332af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33249c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 332af4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3324e4 │ │ │ │ ldr r3, [pc, #204] @ 332af8 │ │ │ │ ldr ip, [pc, #204] @ 332afc │ │ │ │ ldr r1, [pc, #204] @ 332b00 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 332b04 │ │ │ │ @@ -185992,55 +185992,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ smlatteq sp, ip, r9, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq sp, ip, r9, r6 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq pc, r8, r4, lsr #10 │ │ │ │ - adceq r9, r0, ip, lsl r3 │ │ │ │ + addeq pc, r8, r4, lsl r4 @ │ │ │ │ + adceq r9, r0, ip, lsl #4 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - addeq pc, r8, r0, lsl r5 @ │ │ │ │ + addeq pc, r8, r0, lsl #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r7, r5, ip, ror #23 │ │ │ │ + @ instruction: 0x00957adc │ │ │ │ tsteq sp, ip, lsl #18 │ │ │ │ - adceq r9, r0, r4, lsr r2 │ │ │ │ - addeq pc, r8, r0, lsl #12 │ │ │ │ - addeq pc, r8, r0, lsr r4 @ │ │ │ │ + adceq r9, r0, r4, lsr #2 │ │ │ │ + strdeq pc, [r8], r0 │ │ │ │ + addeq pc, r8, r0, lsr #6 │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - adceq r9, r0, r8, ror r1 │ │ │ │ - umulleq pc, r8, r8, r5 @ │ │ │ │ - addeq pc, r8, r0, ror r3 @ │ │ │ │ + adceq r9, r0, r8, rrx │ │ │ │ + addeq pc, r8, r8, lsl #9 │ │ │ │ + addeq pc, r8, r0, ror #4 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ adceq r4, fp, r0, lsr #3 │ │ │ │ - addeq pc, r8, r8, asr r3 @ │ │ │ │ - addeq pc, r8, r0, ror r5 @ │ │ │ │ + addeq pc, r8, r8, asr #4 │ │ │ │ + addeq pc, r8, r0, ror #8 │ │ │ │ andeq r6, r0, ip, lsr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r8, r4, asr #9 │ │ │ │ - strdeq r8, [r0], r0 @ │ │ │ │ - umulleq pc, r8, ip, r3 @ │ │ │ │ - strdeq pc, [r8], r4 │ │ │ │ + @ instruction: 0x0088f3b4 │ │ │ │ + adceq r8, r0, r0, ror #29 │ │ │ │ + addeq pc, r8, ip, lsl #5 │ │ │ │ + addeq pc, r8, r4, ror #1 │ │ │ │ andeq r6, r0, r0, asr #2 │ │ │ │ - addeq pc, r8, r8, asr #5 │ │ │ │ + @ instruction: 0x0088f1b8 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - adceq r8, r0, r4, lsl #29 │ │ │ │ - addeq pc, r8, ip, ror #5 │ │ │ │ - addeq pc, r8, r0, lsl #1 │ │ │ │ - adceq r8, r0, r0, lsr #27 │ │ │ │ - addeq pc, r8, r0, ror #3 │ │ │ │ - umulleq lr, r8, r8, pc @ │ │ │ │ + adceq r8, r0, r4, ror sp │ │ │ │ + ldrdeq pc, [r8], ip │ │ │ │ + addeq lr, r8, r0, ror pc │ │ │ │ + umlaleq r8, r0, r0, ip │ │ │ │ + ldrdeq pc, [r8], r0 │ │ │ │ + addeq lr, r8, r8, lsl #29 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - addeq pc, r8, r8, lsl #2 │ │ │ │ - addeq pc, r8, ip, asr r2 @ │ │ │ │ - adceq r8, r0, ip, asr #26 │ │ │ │ - addeq pc, r8, r4, lsr r1 @ │ │ │ │ - addeq lr, r8, r8, asr #30 │ │ │ │ + strdeq lr, [r8], r8 │ │ │ │ + addeq pc, r8, ip, asr #2 │ │ │ │ + adceq r8, r0, ip, lsr ip │ │ │ │ + addeq pc, r8, r4, lsr #32 │ │ │ │ + addeq lr, r8, r8, lsr lr │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 332db0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -186056,27 +186056,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 332dc0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #600] @ 332dc4 │ │ │ │ ldr r1, [pc, #600] @ 332dc8 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 332dcc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #564] @ 332dd0 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 332c74 │ │ │ │ ldr r3, [pc, #544] @ 332dd4 │ │ │ │ @@ -186087,26 +186087,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #504] @ 332de0 │ │ │ │ ldr r1, [pc, #504] @ 332de4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #468] @ 332de8 │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -186147,21 +186147,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 332dfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 332bac │ │ │ │ ldr r3, [pc, #268] @ 332e00 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 332c30 │ │ │ │ ldr r3, [pc, #236] @ 332df4 │ │ │ │ @@ -186177,66 +186177,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 332e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 332c30 │ │ │ │ ldr r2, [pc, #156] @ 332e08 │ │ │ │ ldr r3, [pc, #72] @ 332db8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 332dac │ │ │ │ ldr r0, [pc, #124] @ 332e0c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r0, [pc, #108] @ 332e10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 332bac │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - adceq r8, r0, ip, asr ip │ │ │ │ + adceq r8, r0, ip, asr #22 │ │ │ │ ldrdeq r6, [sp, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r8, r8, asr #30 │ │ │ │ - addeq pc, sl, r0, lsr #31 │ │ │ │ - addeq pc, r8, r0, lsr r1 @ │ │ │ │ - addeq r6, r8, r4, asr fp │ │ │ │ + addeq r0, r8, r8, lsr lr │ │ │ │ + umulleq pc, sl, r0, lr @ │ │ │ │ + addeq pc, r8, r0, lsr #32 │ │ │ │ + addeq r6, r8, r4, asr #20 │ │ │ │ smlabbeq sp, r0, r2, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ strdeq r3, [fp], r8 @ │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ - strdeq pc, [r8], r8 │ │ │ │ + addeq lr, r8, r8, ror #31 │ │ │ │ smlabteq sp, ip, r1, r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r8, r8, ror #31 │ │ │ │ + ldrdeq lr, [r8], r8 │ │ │ │ andeq r3, r0, r0, lsr #5 │ │ │ │ - addeq lr, r8, r8, ror #31 │ │ │ │ + ldrdeq lr, [r8], r8 │ │ │ │ swpeq r6, r8, [sp] │ │ │ │ - ldrdeq lr, [r8], ip │ │ │ │ - addeq lr, r8, r0, asr pc │ │ │ │ + addeq lr, r8, ip, asr #29 │ │ │ │ + addeq lr, r8, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 332e54 │ │ │ │ ldr ip, [pc, #40] @ 332e58 │ │ │ │ ldr r1, [pc, #40] @ 332e5c │ │ │ │ @@ -186245,17 +186245,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 332e60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - adceq r8, r0, r8, asr #18 │ │ │ │ - addeq lr, r8, ip, asr #30 │ │ │ │ - addeq lr, r8, r4, asr #22 │ │ │ │ + adceq r8, r0, r8, lsr r8 │ │ │ │ + addeq lr, r8, ip, lsr lr │ │ │ │ + addeq lr, r8, r4, lsr sl │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -186417,15 +186417,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 33321c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ ldr r3, [pc, #288] @ 333230 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333168 │ │ │ │ @@ -186471,42 +186471,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 333244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 333124 │ │ │ │ ldr r0, [pc, #60] @ 333248 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 333124 │ │ │ │ bl 332e14 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, lsr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, ip, lsl sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r5, [sp, -r8] │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r8, r8, lsr #23 │ │ │ │ - ldrdeq lr, [r8], r0 │ │ │ │ + umulleq lr, r8, r8, sl │ │ │ │ + addeq lr, r8, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 333c74 │ │ │ │ ldr r1, [pc, #2576] @ 333c78 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -186599,26 +186599,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 333c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3332ac │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 3332c4 │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 3332c4 │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -186675,15 +186675,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #1 │ │ │ │ bl 517e1c │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 3332c4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -186718,22 +186718,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 3339f4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 27d978 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -186841,15 +186841,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 333c70 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 3339f4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 27d978 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -186958,15 +186958,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 3339fc │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 333a84 │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -186987,15 +186987,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 333580 │ │ │ │ ldr r0, [pc, #716] @ 333cac │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3332ac │ │ │ │ mov r3, #3 │ │ │ │ b 3339d0 │ │ │ │ mov r3, #4 │ │ │ │ b 3339d0 │ │ │ │ cmp ip, #0 │ │ │ │ beq 333940 │ │ │ │ @@ -187083,15 +187083,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 333aec │ │ │ │ cmp r5, #0 │ │ │ │ beq 3339b8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -187099,15 +187099,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 333c70 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 27d978 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -187131,15 +187131,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 333c70 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 3339f4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 27d978 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -187154,24 +187154,24 @@ │ │ │ │ b 3339d0 │ │ │ │ bl 332e14 │ │ │ │ smlatbeq sp, r0, fp, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, ip, ror fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sp, r8, lsr fp │ │ │ │ - adceq r8, r0, lr, lsr #8 │ │ │ │ + adceq r8, r0, lr, lsl r3 │ │ │ │ strheq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r8, r8, lsl #20 │ │ │ │ - adceq r8, r0, r8, lsr #6 │ │ │ │ - adceq r8, r0, ip, lsl #5 │ │ │ │ - @ instruction: 0x0088e7b0 │ │ │ │ - ldrdeq r6, [r8], r4 │ │ │ │ - addeq lr, r8, r8, ror r4 │ │ │ │ + strdeq lr, [r8], r8 │ │ │ │ + adceq r8, r0, r8, lsl r2 │ │ │ │ + adceq r8, r0, ip, ror r1 │ │ │ │ + addeq lr, r8, r0, lsr #13 │ │ │ │ + addeq r6, r8, r4, asr #1 │ │ │ │ + addeq lr, r8, r8, ror #6 │ │ │ │ │ │ │ │ 00333cb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -187200,15 +187200,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 334230 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ bl 517e1c │ │ │ │ ldr r3, [pc, #1256] @ 334234 │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 334238 │ │ │ │ @@ -187485,29 +187485,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 33425c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 333e68 │ │ │ │ ldr r0, [pc, #132] @ 334260 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 333e68 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 334264 │ │ │ │ ldr ip, [pc, #108] @ 334268 │ │ │ │ ldr r1, [pc, #108] @ 33426c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -187515,33 +187515,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq sp, r4, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r0, ip, ror #20 │ │ │ │ - umulleq sp, r8, r0, pc @ │ │ │ │ - @ instruction: 0x008859b4 │ │ │ │ + adceq r7, r0, ip, asr r9 │ │ │ │ + addeq sp, r8, r0, lsl #29 │ │ │ │ + addeq r5, r8, r4, lsr #17 │ │ │ │ ldrdeq r5, [sp, -r8] │ │ │ │ - addeq lr, r8, ip, asr #2 │ │ │ │ + addeq lr, r8, ip, lsr r0 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq sp, ip, ip, r4 │ │ │ │ andeq r4, r0, r4, asr #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq sp, [r8], r8 │ │ │ │ - strdeq sp, [r8], r4 │ │ │ │ - adceq r7, r0, r0, lsl #11 │ │ │ │ - strdeq sp, [r8], ip │ │ │ │ - addeq sp, r8, ip, ror r7 │ │ │ │ + addeq sp, r8, r8, asr #23 │ │ │ │ + addeq sp, r8, r4, ror #23 │ │ │ │ + adceq r7, r0, r0, ror r4 │ │ │ │ + addeq sp, r8, ip, ror #23 │ │ │ │ + addeq sp, r8, ip, ror #12 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 00334274 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00334278 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -187566,15 +187566,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 334334 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 932b44 │ │ │ │ + bl 932a34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 334348 │ │ │ │ ldr r2, [pc, #76] @ 334338 │ │ │ │ ldr r3, [pc, #56] @ 334328 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -187589,19 +187589,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ tsteq sp, ip, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, asr #22 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq sp, lr, r0, lsl r8 │ │ │ │ + addeq sp, lr, r0, lsl #14 │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ - addeq sp, r8, r4, asr ip │ │ │ │ - addeq sp, r8, r0, ror ip │ │ │ │ - addeq sp, r8, r0, ror ip │ │ │ │ + addeq sp, r8, r4, asr #22 │ │ │ │ + addeq sp, r8, r0, ror #22 │ │ │ │ + addeq sp, r8, r0, ror #22 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 31ebec │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 33433c │ │ │ │ ldr r7, [pc, #-36] @ 334340 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -187876,29 +187876,29 @@ │ │ │ │ b 3347f4 │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldrdeq sp, [r8], r0 │ │ │ │ - @ instruction: 0x0088dbbc │ │ │ │ - addeq sp, r8, r8, lsr #23 │ │ │ │ - addeq sp, r8, ip, ror #22 │ │ │ │ - addeq sp, r8, r0, asr #22 │ │ │ │ - addeq sp, r8, ip, ror #21 │ │ │ │ addeq sp, r8, r0, asr #21 │ │ │ │ - addeq sp, r8, r4, asr #20 │ │ │ │ - addeq sp, r8, r0, asr #20 │ │ │ │ - ldrdeq fp, [r8], r4 │ │ │ │ - addeq sp, r8, r0, lsl #19 │ │ │ │ - @ instruction: 0x008cf3b0 │ │ │ │ - addeq sp, r8, r4, asr #17 │ │ │ │ - addeq sp, r8, r8, lsl #16 │ │ │ │ - addeq sp, r8, r8, ror #3 │ │ │ │ + addeq sp, r8, ip, lsr #21 │ │ │ │ + umulleq sp, r8, r8, sl │ │ │ │ + addeq sp, r8, ip, asr sl │ │ │ │ + addeq sp, r8, r0, lsr sl │ │ │ │ + ldrdeq sp, [r8], ip │ │ │ │ + @ instruction: 0x0088d9b0 │ │ │ │ + addeq sp, r8, r4, lsr r9 │ │ │ │ + addeq sp, r8, r0, lsr r9 │ │ │ │ + addeq fp, r8, r4, asr #3 │ │ │ │ + addeq sp, r8, r0, ror r8 │ │ │ │ + addeq pc, ip, r0, lsr #5 │ │ │ │ + @ instruction: 0x0088d7b4 │ │ │ │ + strdeq sp, [r8], r8 │ │ │ │ + ldrdeq sp, [r8], r8 │ │ │ │ @ instruction: 0x010d3eb4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 321054 │ │ │ │ @@ -188403,35 +188403,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 93494c │ │ │ │ + bl 93483c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 335088 │ │ │ │ ldr r4, [pc, #212] @ 3350cc │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #208] @ 3350d0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #184] @ 3350d4 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 3350d8 │ │ │ │ ldr r3, [pc, #112] @ 3350c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -188454,65 +188454,65 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 335044 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r4, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r8, r4, lsl #11 │ │ │ │ - umullseq r9, r5, ip, r1 │ │ │ │ - adceq r6, r0, ip, lsl #16 │ │ │ │ - addeq sl, r8, r0, lsl r5 │ │ │ │ - addeq sp, r8, ip, asr #32 │ │ │ │ + addeq sl, r8, r4, ror r4 │ │ │ │ + addseq r9, r5, ip, lsl #1 │ │ │ │ + strdeq r6, [r0], ip @ │ │ │ │ + addeq sl, r8, r0, lsl #8 │ │ │ │ + addeq ip, r8, ip, lsr pc │ │ │ │ @ instruction: 0x010d3db8 │ │ │ │ - adceq r6, r0, r0, ror r7 │ │ │ │ - strdeq ip, [r8], r4 │ │ │ │ - ldrdeq ip, [r8], r4 │ │ │ │ + adceq r6, r0, r0, ror #12 │ │ │ │ + addeq ip, r8, r4, ror #29 │ │ │ │ + addeq ip, r8, r4, asr #29 │ │ │ │ ldr r0, [pc, #4] @ 3350f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r1, fp, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 335170 │ │ │ │ ldr r2, [pc, #96] @ 335174 │ │ │ │ ldr r1, [pc, #96] @ 335178 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #68] @ 33517c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #56] @ 335180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r6, r0, r4, asr r7 │ │ │ │ - addeq lr, r7, ip, ror r9 │ │ │ │ - ldrdeq sp, [sl], r0 │ │ │ │ + adceq r6, r0, r4, asr #12 │ │ │ │ + addeq lr, r7, ip, ror #16 │ │ │ │ + addeq sp, sl, r0, asr #17 │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ adceq r1, fp, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ @@ -188539,15 +188539,15 @@ │ │ │ │ ldr r0, [pc, #788] @ 335504 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, r1, #16 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ cmp r4, #37 @ 0x25 │ │ │ │ sbcs r1, r5, #0 │ │ │ │ bcs 335248 │ │ │ │ cmp r4, #16 │ │ │ │ sbcs r1, r5, #0 │ │ │ │ bcs 3352a0 │ │ │ │ cmp r4, #13 │ │ │ │ @@ -188617,15 +188617,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #480] @ 335510 │ │ │ │ ldr r0, [pc, #480] @ 335514 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r6] │ │ │ │ b 3351c8 │ │ │ │ str r2, [r0, #968] @ 0x3c8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -188662,15 +188662,15 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #312] @ 335518 │ │ │ │ ldr r0, [pc, #312] @ 33551c │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r1, [pc, #256] @ 3354fc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -188730,23 +188730,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, ip, asr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - adceq r6, r0, r0, lsl #13 │ │ │ │ - addeq ip, r8, ip, lsr pc │ │ │ │ + adceq r6, r0, r0, ror r5 │ │ │ │ + addeq ip, r8, ip, lsr #28 │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ andseq r1, r1, r0, lsl #2 │ │ │ │ - adceq r6, r0, ip, lsr r5 │ │ │ │ - addeq ip, r8, r4, lsl #27 │ │ │ │ - adceq r6, r0, ip, lsl #9 │ │ │ │ - strdeq ip, [r8], r8 │ │ │ │ - adceq r6, r0, r0, ror #7 │ │ │ │ + adceq r6, r0, ip, lsr #8 │ │ │ │ + addeq ip, r8, r4, ror ip │ │ │ │ + adceq r6, r0, ip, ror r3 │ │ │ │ + addeq ip, r8, r8, ror #23 │ │ │ │ + ldrdeq r6, [r0], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -188848,15 +188848,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ b 335570 │ │ │ │ ldr r1, [pc, #384] @ 33584c │ │ │ │ ldr r0, [pc, #384] @ 335850 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r6] │ │ │ │ b 335564 │ │ │ │ ldr r0, [r0, #972] @ 0x3cc │ │ │ │ b 335570 │ │ │ │ ldr r2, [pc, #328] @ 33583c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -188910,71 +188910,71 @@ │ │ │ │ ldr r1, [pc, #156] @ 335858 │ │ │ │ ldr r0, [pc, #156] @ 33585c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33556c │ │ │ │ ldr r1, [pc, #128] @ 335860 │ │ │ │ ldr r0, [pc, #128] @ 335864 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 335700 │ │ │ │ ldr r1, [pc, #108] @ 335868 │ │ │ │ ldr r0, [pc, #108] @ 33586c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33575c │ │ │ │ ldr r1, [pc, #88] @ 335870 │ │ │ │ ldr r0, [pc, #88] @ 335874 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33571c │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r3, r3, #22 │ │ │ │ b 3356ac │ │ │ │ @ instruction: 0x010d38bc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ - adceq r6, r0, r0, lsr #3 │ │ │ │ - addeq ip, r8, r8, ror #19 │ │ │ │ - adceq r6, r0, sl, ror #1 │ │ │ │ - strheq r6, [r0], r0 @ │ │ │ │ - addeq ip, r8, r4, ror r9 │ │ │ │ - adceq r6, r0, ip, lsl #1 │ │ │ │ - strdeq ip, [r8], ip @ │ │ │ │ - adceq r6, r0, r0, ror r0 │ │ │ │ - addeq ip, r8, r0, ror #17 │ │ │ │ - adceq r6, r0, r4, asr r0 │ │ │ │ - addeq ip, r8, r4, asr #17 │ │ │ │ + umlaleq r6, r0, r0, r0 │ │ │ │ + ldrdeq ip, [r8], r8 │ │ │ │ + ldrdeq r5, [r0], sl @ │ │ │ │ + adceq r5, r0, r0, lsr #31 │ │ │ │ + addeq ip, r8, r4, ror #16 │ │ │ │ + adceq r5, r0, ip, ror pc │ │ │ │ + addeq ip, r8, ip, ror #15 │ │ │ │ + adceq r5, r0, r0, ror #30 │ │ │ │ + ldrdeq ip, [r8], r0 │ │ │ │ + adceq r5, r0, r4, asr #30 │ │ │ │ + @ instruction: 0x0088c7b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 335920 │ │ │ │ ldr r2, [pc, #144] @ 335924 │ │ │ │ ldr r1, [pc, #144] @ 335928 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #112] @ 33592c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ add ip, r0, #928 @ 0x3a0 │ │ │ │ add r1, r0, #944 @ 0x3b0 │ │ │ │ strd r2, [ip, #-8] │ │ │ │ @@ -188994,17 +188994,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq r5, [r0], r8 @ │ │ │ │ - addeq ip, r8, r8, lsr #17 │ │ │ │ - addeq ip, r8, r8, asr #17 │ │ │ │ + adceq r5, r0, r8, asr #29 │ │ │ │ + umulleq ip, r8, r8, r7 │ │ │ │ + @ instruction: 0x0088c7b8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #188] @ 335a04 │ │ │ │ ldr r8, [pc, #188] @ 335a08 │ │ │ │ @@ -189014,105 +189014,105 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #56 @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr sl, [pc, #148] @ 335a10 │ │ │ │ ldr r7, [pc, #148] @ 335a14 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r6, #1000 @ 0x3e8 │ │ │ │ bl 381244 │ │ │ │ ldr r2, [pc, #96] @ 335a18 │ │ │ │ add fp, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 381344 │ │ │ │ - adceq r5, r0, r4, lsr #30 │ │ │ │ - addeq ip, r8, ip, lsl r8 │ │ │ │ - addeq ip, r8, r8, ror #15 │ │ │ │ - @ instruction: 0x0088bab0 │ │ │ │ - addeq fp, r8, r4, asr #21 │ │ │ │ + adceq r5, r0, r4, lsl lr │ │ │ │ + addeq ip, r8, ip, lsl #14 │ │ │ │ + ldrdeq ip, [r8], r8 │ │ │ │ + addeq fp, r8, r0, lsr #19 │ │ │ │ + @ instruction: 0x0088b9b4 │ │ │ │ @ instruction: 0x00ab0ebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 335a70 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r0, fp, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 335b18 │ │ │ │ ldr r2, [pc, #140] @ 335b1c │ │ │ │ ldr r1, [pc, #140] @ 335b20 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #112] @ 335b24 │ │ │ │ ldr r1, [pc, #112] @ 335b28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #92] @ 335b2c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #76] @ 335b30 │ │ │ │ ldr r2, [pc, #76] @ 335b34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -189120,22 +189120,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umlaleq r5, r0, r4, lr │ │ │ │ - strdeq sp, [r7], ip │ │ │ │ - addeq sp, sl, r8, asr r0 │ │ │ │ + adceq r5, r0, r4, lsl #27 │ │ │ │ + addeq sp, r7, ip, ror #29 │ │ │ │ + addeq ip, sl, r8, asr #30 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ smlatteq r8, r0, ip, r8 │ │ │ │ adceq r0, fp, ip, lsr #28 │ │ │ │ - addeq ip, r8, r4, lsr #14 │ │ │ │ + addeq ip, r8, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #936] @ 335ef8 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -189151,15 +189151,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #896] @ 335f04 │ │ │ │ ldr r1, [pc, #896] @ 335f08 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #876] @ 335f0c │ │ │ │ lsr r1, r5, #2 │ │ │ │ orr r1, r1, r6, lsl #30 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #860] @ 335f10 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -189214,15 +189214,15 @@ │ │ │ │ sub r3, r1, #12 │ │ │ │ ldr r1, [pc, #672] @ 335f20 │ │ │ │ ldr r0, [pc, #672] @ 335f24 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 335c48 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ cmp r3, #8 │ │ │ │ bhi 335ce0 │ │ │ │ ldr r3, [pc, #624] @ 335f1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -189231,15 +189231,15 @@ │ │ │ │ sub r3, r1, #4 │ │ │ │ ldr r1, [pc, #612] @ 335f28 │ │ │ │ ldr r0, [pc, #612] @ 335f2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 335c48 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #1 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r3, r1 │ │ │ │ bls 335ed4 │ │ │ │ add r0, r4, r1, lsl #2 │ │ │ │ @@ -189273,15 +189273,15 @@ │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ sub r1, r1, #4 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, r2, lsl r1 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ and r9, r5, #2 │ │ │ │ orrs r3, r9, #0 │ │ │ │ moveq r8, sl │ │ │ │ beq 335bd4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ bne 335eb0 │ │ │ │ @@ -189295,15 +189295,15 @@ │ │ │ │ ldr r1, [pc, #372] @ 335f34 │ │ │ │ ldr r0, [pc, #372] @ 335f38 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 335c48 │ │ │ │ ldr r3, [pc, #344] @ 335f3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335be8 │ │ │ │ ldr r3, [pc, #292] @ 335f1c │ │ │ │ @@ -189320,42 +189320,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 335f44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 335be8 │ │ │ │ ldr r0, [pc, #216] @ 335f48 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 335be8 │ │ │ │ sub r3, r1, #28 │ │ │ │ ldr r1, [pc, #184] @ 335f4c │ │ │ │ ldr r0, [pc, #184] @ 335f50 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 335c48 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #156] @ 335f54 │ │ │ │ ldr r1, [pc, #156] @ 335f58 │ │ │ │ ldr r0, [pc, #156] @ 335f5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -189368,43 +189368,43 @@ │ │ │ │ ldr r0, [pc, #132] @ 335f68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #92 @ 0x5c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - ldrdeq r5, [r0], r8 @ │ │ │ │ + adceq r5, r0, r8, asr #25 │ │ │ │ smlatbeq sp, r0, r2, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r8, r0, lsr #13 │ │ │ │ - addeq ip, r8, r4, asr #13 │ │ │ │ + umulleq ip, r8, r0, r5 │ │ │ │ + @ instruction: 0x0088c5b4 │ │ │ │ tsteq sp, r0, ror #4 │ │ │ │ - adceq r5, r0, r4, lsl sp │ │ │ │ + adceq r5, r0, r4, lsl #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sp, r4, lsl r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - adceq r5, r0, r8, lsr #25 │ │ │ │ - ldrdeq ip, [r8], r4 │ │ │ │ - adceq r5, r0, r4, ror #24 │ │ │ │ - addeq ip, r8, r4, lsl r6 │ │ │ │ + umlaleq r5, r0, r8, fp │ │ │ │ + addeq ip, r8, r4, asr #9 │ │ │ │ + adceq r5, r0, r4, asr fp │ │ │ │ + addeq ip, r8, r4, lsl #10 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r5, r0, r8, ror #22 │ │ │ │ - addeq ip, r8, r4, asr #11 │ │ │ │ + adceq r5, r0, r8, asr sl │ │ │ │ + @ instruction: 0x0088c4b4 │ │ │ │ andeq r4, r0, r0, asr #15 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r8, ip, asr #10 │ │ │ │ - addeq ip, r8, r0, ror r5 │ │ │ │ - umlaleq r5, r0, r4, sl │ │ │ │ - addeq ip, r8, r0, lsl #8 │ │ │ │ - adceq r5, r0, ip, ror #20 │ │ │ │ - addeq ip, r8, r0, ror #8 │ │ │ │ - addeq ip, r8, r0, asr #9 │ │ │ │ - adceq r5, r0, r8, asr #20 │ │ │ │ addeq ip, r8, ip, lsr r4 │ │ │ │ - addeq ip, r8, ip, asr #8 │ │ │ │ + addeq ip, r8, r0, ror #8 │ │ │ │ + adceq r5, r0, r4, lsl #19 │ │ │ │ + strdeq ip, [r8], r0 │ │ │ │ + adceq r5, r0, ip, asr r9 │ │ │ │ + addeq ip, r8, r0, asr r3 │ │ │ │ + @ instruction: 0x0088c3b0 │ │ │ │ + adceq r5, r0, r8, lsr r9 │ │ │ │ + addeq ip, r8, ip, lsr #6 │ │ │ │ + addeq ip, r8, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #540] @ 3361a0 │ │ │ │ ldr r6, [pc, #540] @ 3361a4 │ │ │ │ ldr r5, [pc, #540] @ 3361a8 │ │ │ │ @@ -189416,49 +189416,49 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #22 │ │ │ │ mov r7, r0 │ │ │ │ str r9, [sp, #20] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #488] @ 3361ac │ │ │ │ ldr r1, [pc, #488] @ 3361b0 │ │ │ │ mov sl, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #116 @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r1, sl, #132 @ 0x84 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #22 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r6, sl │ │ │ │ ldr r2, [pc, #404] @ 3361b4 │ │ │ │ ldr r1, [pc, #404] @ 3361b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, #0 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r6, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #368] @ 3361bc │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ bl 36c544 │ │ │ │ @@ -189469,15 +189469,15 @@ │ │ │ │ add r3, r4, #752 @ 0x2f0 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r3 │ │ │ │ strd r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 381344 │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 336180 │ │ │ │ mov fp, #0 │ │ │ │ @@ -189485,102 +189485,102 @@ │ │ │ │ mov r7, fp │ │ │ │ mov r5, fp │ │ │ │ b 33614c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #232] @ 3361c0 │ │ │ │ ldr r1, [pc, #232] @ 3361c4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r0, r0, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r5 │ │ │ │ bl 36c878 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 380f84 │ │ │ │ add r1, r4, #752 @ 0x2f0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ adds fp, fp, #256 @ 0x100 │ │ │ │ add r4, r4, #1136 @ 0x470 │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #8 │ │ │ │ bls 336180 │ │ │ │ ldr r6, [pc, #116] @ 3361c8 │ │ │ │ mov r3, #19 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ bl 381720 │ │ │ │ mov r3, #19 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3360bc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r5, r0, r0, lsr #19 │ │ │ │ - umulleq ip, r8, r8, r2 │ │ │ │ - addeq ip, r8, ip, lsl #9 │ │ │ │ - addeq fp, r8, r4, ror #8 │ │ │ │ - addeq fp, r8, r4, ror r4 │ │ │ │ - addeq sp, r7, r8, ror sl │ │ │ │ - ldrdeq ip, [sl], r4 │ │ │ │ + umlaleq r5, r0, r0, r8 │ │ │ │ + addeq ip, r8, r8, lsl #3 │ │ │ │ + addeq ip, r8, ip, ror r3 │ │ │ │ + addeq fp, r8, r4, asr r3 │ │ │ │ + addeq fp, r8, r4, ror #6 │ │ │ │ + addeq sp, r7, r8, ror #18 │ │ │ │ + addeq ip, sl, r4, asr #19 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - @ instruction: 0x0087d9bc │ │ │ │ - addeq ip, sl, r8, lsl sl │ │ │ │ - strdeq fp, [r8], r0 │ │ │ │ + addeq sp, r7, ip, lsr #17 │ │ │ │ + addeq ip, sl, r8, lsl #18 │ │ │ │ + addeq fp, r8, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ 336220 │ │ │ │ ldr r2, [pc, #60] @ 336224 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #56] @ 336228 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #208 @ 0xd0 │ │ │ │ add r1, r4, #164 @ 0xa4 │ │ │ │ add r0, r0, #932 @ 0x3a4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d978 │ │ │ │ - adceq r5, r0, r4, asr #14 │ │ │ │ - addeq ip, r8, r8, lsr r0 │ │ │ │ - addeq ip, r8, r4, asr r0 │ │ │ │ + adceq r5, r0, r4, lsr r6 │ │ │ │ + addeq fp, r8, r8, lsr #30 │ │ │ │ + addeq fp, r8, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ 33632c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -189588,25 +189588,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #216] @ 336330 │ │ │ │ ldr r1, [pc, #216] @ 336334 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #196] @ 336338 │ │ │ │ ldr r1, [pc, #196] @ 33633c │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r4, #924] @ 0x39c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #156] @ 336340 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cbe0 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -189622,38 +189622,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r2, #416 @ 0x1a0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 381344 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27ce80 │ │ │ │ ldr r1, [pc, #48] @ 336348 │ │ │ │ ldr r0, [pc, #48] @ 33634c │ │ │ │ ldr r2, [pc, #48] @ 336350 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #372 @ 0x174 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - adceq r5, r0, r4, ror #13 │ │ │ │ - ldrdeq fp, [r8], r4 │ │ │ │ - addeq fp, r8, ip, ror #31 │ │ │ │ - @ instruction: 0x0088b1b4 │ │ │ │ - addeq fp, r8, r8, asr #3 │ │ │ │ - addeq ip, r8, r8, lsl #3 │ │ │ │ + ldrdeq r5, [r0], r4 @ │ │ │ │ + addeq fp, r8, r4, asr #29 │ │ │ │ + ldrdeq fp, [r8], ip │ │ │ │ + addeq fp, r8, r4, lsr #1 │ │ │ │ + strheq fp, [r8], r8 │ │ │ │ + addeq ip, r8, r8, ror r0 │ │ │ │ adceq r0, fp, ip, lsr r6 │ │ │ │ - addeq ip, r8, r4 │ │ │ │ - addeq ip, r8, r0, lsr #2 │ │ │ │ + strdeq fp, [r8], r4 │ │ │ │ + addeq ip, r8, r0, lsl r0 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 3363ec │ │ │ │ ldr r2, [pc, #128] @ 3363f0 │ │ │ │ @@ -189661,157 +189661,157 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #96] @ 3363f8 │ │ │ │ ldr r1, [pc, #96] @ 3363fc │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #64] @ 336400 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00a055b4 │ │ │ │ - addeq sp, r7, ip, lsl r7 │ │ │ │ - addeq ip, sl, r8, ror r7 │ │ │ │ - umulleq fp, r8, r0, lr │ │ │ │ - addeq ip, r8, ip, ror r0 │ │ │ │ - umulleq ip, r8, r4, r0 │ │ │ │ + adceq r5, r0, r4, lsr #9 │ │ │ │ + addeq sp, r7, ip, lsl #12 │ │ │ │ + addeq ip, sl, r8, ror #12 │ │ │ │ + addeq fp, r8, r0, lsl #27 │ │ │ │ + addeq fp, r8, ip, ror #30 │ │ │ │ + addeq fp, r8, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 33649c │ │ │ │ ldr r2, [pc, #128] @ 3364a0 │ │ │ │ ldr r1, [pc, #128] @ 3364a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #96] @ 3364a8 │ │ │ │ ldr r1, [pc, #96] @ 3364ac │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #64] @ 3364b0 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r5, r0, r4, lsl #10 │ │ │ │ - addeq sp, r7, ip, ror #12 │ │ │ │ - addeq ip, sl, r8, asr #13 │ │ │ │ - addeq fp, r8, r0, ror #27 │ │ │ │ - addeq fp, r8, ip, asr #31 │ │ │ │ - addeq ip, r8, r0 │ │ │ │ + strdeq r5, [r0], r4 @ │ │ │ │ + addeq sp, r7, ip, asr r5 │ │ │ │ + @ instruction: 0x008ac5b8 │ │ │ │ + ldrdeq fp, [r8], r0 │ │ │ │ + @ instruction: 0x0088bebc │ │ │ │ + strdeq fp, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 33654c │ │ │ │ ldr r2, [pc, #128] @ 336550 │ │ │ │ ldr r1, [pc, #128] @ 336554 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #96] @ 336558 │ │ │ │ ldr r1, [pc, #96] @ 33655c │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #64] @ 336560 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r5, r0, r4, asr r4 │ │ │ │ - @ instruction: 0x0087d5bc │ │ │ │ - addeq ip, sl, r8, lsl r6 │ │ │ │ - addeq fp, r8, r0, lsr sp │ │ │ │ - addeq fp, r8, ip, lsl pc │ │ │ │ - addeq fp, r8, ip, ror #30 │ │ │ │ + adceq r5, r0, r4, asr #6 │ │ │ │ + addeq sp, r7, ip, lsr #9 │ │ │ │ + addeq ip, sl, r8, lsl #10 │ │ │ │ + addeq fp, r8, r0, lsr #24 │ │ │ │ + addeq fp, r8, ip, lsl #28 │ │ │ │ + addeq fp, r8, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 336608 │ │ │ │ ldr r2, [pc, #140] @ 33660c │ │ │ │ ldr r1, [pc, #140] @ 336610 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #108] @ 336614 │ │ │ │ ldr r1, [pc, #108] @ 336618 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #76] @ 33661c │ │ │ │ ldr r3, [pc, #76] @ 336620 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -189820,38 +189820,38 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r5, r0, r4, lsr #7 │ │ │ │ - addeq sp, r7, ip, lsl #10 │ │ │ │ - addeq ip, sl, r8, ror #10 │ │ │ │ - addeq fp, r8, r0, lsl #25 │ │ │ │ - addeq fp, r8, ip, ror #28 │ │ │ │ + umlaleq r5, r0, r4, r2 │ │ │ │ + strdeq sp, [r7], ip │ │ │ │ + addeq ip, sl, r8, asr r4 │ │ │ │ + addeq fp, r8, r0, ror fp │ │ │ │ + addeq fp, r8, ip, asr sp │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - ldrdeq fp, [r8], r4 │ │ │ │ + addeq fp, r8, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #112] @ 3366b8 │ │ │ │ ldr r2, [pc, #112] @ 3366bc │ │ │ │ ldr r1, [pc, #112] @ 3366c0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3366a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r2 │ │ │ │ ldrb lr, [r3, #1864] @ 0x748 │ │ │ │ @@ -189863,18 +189863,18 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bne 336680 │ │ │ │ subs r1, r0, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c118 │ │ │ │ - ldrdeq r5, [r0], ip @ │ │ │ │ - ldrdeq fp, [r8], r4 │ │ │ │ - addeq fp, r8, r8, asr #27 │ │ │ │ + b 92c008 │ │ │ │ + adceq r5, r0, ip, asr #3 │ │ │ │ + addeq fp, r8, r4, asr #21 │ │ │ │ + @ instruction: 0x0088bcb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #828] @ 336a1c │ │ │ │ mov r7, r3 │ │ │ │ @@ -189892,15 +189892,15 @@ │ │ │ │ ldr r2, [pc, #788] @ 336a28 │ │ │ │ ldr r1, [pc, #788] @ 336a2c │ │ │ │ mov r3, #25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr sl, [pc, #764] @ 336a30 │ │ │ │ ldr r3, [pc, #764] @ 336a34 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [sl, r3] │ │ │ │ lsr r5, r8, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ orr r5, r5, r7, lsl #30 │ │ │ │ @@ -189979,15 +189979,15 @@ │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #420 @ 0x1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 336784 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ b 336784 │ │ │ │ and r6, r6, #15 │ │ │ │ b 336784 │ │ │ │ and r3, r6, #1 │ │ │ │ @@ -190014,26 +190014,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 336a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 336754 │ │ │ │ ldr r3, [pc, #244] @ 336a40 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 33678c │ │ │ │ ldr r2, [pc, #260] @ 336a64 │ │ │ │ @@ -190050,15 +190050,15 @@ │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ add r1, r1, #420 @ 0x1a4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [pc, #148] @ 336a40 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 33678c │ │ │ │ ldr r2, [pc, #176] @ 336a70 │ │ │ │ ldr r3, [pc, #96] @ 336a24 │ │ │ │ @@ -190078,42 +190078,42 @@ │ │ │ │ b 336994 │ │ │ │ ldr r0, [pc, #124] @ 336a7c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 336754 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, lsl r7 │ │ │ │ - adceq r5, r0, r8, lsr r2 │ │ │ │ + adceq r5, r0, r8, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r8, r4, lsl fp │ │ │ │ - addeq fp, r8, r0, lsr fp │ │ │ │ + addeq fp, r8, r4, lsl #20 │ │ │ │ + addeq fp, r8, r0, lsr #20 │ │ │ │ ldrdeq r2, [sp, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - umlaleq r5, r0, lr, r1 │ │ │ │ + adceq r5, r0, lr, lsl #1 │ │ │ │ tsteq sp, r0, ror r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r2, [sp, -r4] │ │ │ │ - strdeq r5, [r0], r0 @ │ │ │ │ - addeq fp, r8, r4, lsr #20 │ │ │ │ - adceq r5, r0, r4, asr #1 │ │ │ │ - ldrdeq fp, [r8], r0 │ │ │ │ + adceq r4, r0, r0, ror #31 │ │ │ │ + addeq fp, r8, r4, lsl r9 │ │ │ │ + @ instruction: 0x00a04fb4 │ │ │ │ + addeq fp, r8, r0, asr #23 │ │ │ │ andeq r3, r0, r4, lsr #16 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq fp, r8, r4, fp │ │ │ │ + addeq fp, r8, r4, lsl #21 │ │ │ │ smlatbeq sp, r4, r4, r2 │ │ │ │ - adceq r4, r0, r0, lsr #31 │ │ │ │ - addeq fp, r8, r8, asr r9 │ │ │ │ + umlaleq r4, r0, r0, lr │ │ │ │ + addeq fp, r8, r8, asr #16 │ │ │ │ tsteq sp, r4, asr #8 │ │ │ │ - adceq r4, r0, r0, asr #30 │ │ │ │ - @ instruction: 0x0088b8b4 │ │ │ │ - addeq fp, r8, ip, lsl #22 │ │ │ │ + adceq r4, r0, r0, lsr lr │ │ │ │ + addeq fp, r8, r4, lsr #15 │ │ │ │ + strdeq fp, [r8], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #324] @ 336bdc │ │ │ │ ldr r6, [pc, #324] @ 336be0 │ │ │ │ ldr r5, [pc, #324] @ 336be4 │ │ │ │ @@ -190123,29 +190123,29 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r8, #104 @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ mov fp, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add ip, r8, #132 @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #22 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #16 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ cmp r5, #0 │ │ │ │ beq 336bbc │ │ │ │ ldr r3, [pc, #216] @ 336be8 │ │ │ │ ldr sl, [pc, #216] @ 336bec │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r4, #928 @ 0x3a0 │ │ │ │ add r8, r8, #156 @ 0x9c │ │ │ │ @@ -190158,62 +190158,62 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #184] @ 336bf8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #136] @ 336bfc │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #100] @ 336c00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add r7, r7, #1 │ │ │ │ add r4, r4, #1136 @ 0x470 │ │ │ │ cmp r3, r7 │ │ │ │ add r4, r4, #8 │ │ │ │ bhi 336b2c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r4, r0, ip, lsl #29 │ │ │ │ - addeq fp, r8, r4, lsl #15 │ │ │ │ - addeq fp, r8, r8, ror r9 │ │ │ │ - addeq fp, r8, r0, asr sl │ │ │ │ - addeq fp, r8, r0, lsr r7 │ │ │ │ - addeq ip, r7, r4, asr pc │ │ │ │ - @ instruction: 0x008abfb0 │ │ │ │ + adceq r4, r0, ip, ror sp │ │ │ │ + addeq fp, r8, r4, ror r6 │ │ │ │ + addeq fp, r8, r8, ror #16 │ │ │ │ + addeq fp, r8, r0, asr #18 │ │ │ │ + addeq fp, r8, r0, lsr #12 │ │ │ │ + addeq ip, r7, r4, asr #28 │ │ │ │ + addeq fp, sl, r0, lsr #29 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ - strdeq fp, [r8], r8 │ │ │ │ - ldrdeq fp, [r8], ip │ │ │ │ + addeq fp, r8, r8, ror #17 │ │ │ │ + addeq fp, r8, ip, asr #17 │ │ │ │ ldr r0, [pc, #4] @ 336c10 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrdeq pc, [sl], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 336cc4 │ │ │ │ ldr r2, [pc, #152] @ 336cc8 │ │ │ │ @@ -190221,25 +190221,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #120] @ 336cd0 │ │ │ │ ldr r1, [pc, #120] @ 336cd4 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #88] @ 336cd8 │ │ │ │ ldr r1, [pc, #88] @ 336cdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr ip, [pc, #76] @ 336ce0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -190250,22 +190250,22 @@ │ │ │ │ ldr r3, [pc, #60] @ 336ce8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - @ instruction: 0x00a04eb0 │ │ │ │ - addeq ip, r7, r8, ror lr │ │ │ │ - umulleq ip, r7, r0, lr │ │ │ │ - addeq ip, r7, ip, lsr lr │ │ │ │ - umulleq fp, sl, r8, lr │ │ │ │ + b 927de4 │ │ │ │ + adceq r4, r0, r0, lsr #27 │ │ │ │ + addeq ip, r7, r8, ror #26 │ │ │ │ + addeq ip, r7, r0, lsl #27 │ │ │ │ + addeq ip, r7, ip, lsr #26 │ │ │ │ + addeq fp, sl, r8, lsl #27 │ │ │ │ adceq pc, sl, r0, ror #28 │ │ │ │ - addeq fp, r8, r4, ror #18 │ │ │ │ + addeq fp, r8, r4, asr r8 │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ ldrdeq r7, [r8, -r8] │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -190280,15 +190280,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ and r2, r2, #15 │ │ │ │ bne 336d94 │ │ │ │ add r2, r2, #242 @ 0xf2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r2, lsl #2] │ │ │ │ lsl r0, r0, #10 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ ldr r3, [pc, #148] @ 336dd8 │ │ │ │ cmp r0, r3 │ │ │ │ movcs r0, r3 │ │ │ │ tst r5, #2097152 @ 0x200000 │ │ │ │ str r0, [r4, #960] @ 0x3c0 │ │ │ │ bne 336d78 │ │ │ │ bic r5, r5, #8192 @ 0x2000 │ │ │ │ @@ -190300,15 +190300,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ orr r5, r5, #262144 @ 0x40000 │ │ │ │ str r5, [r4, #956] @ 0x3bc │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r5, [r4, #956] @ 0x3bc │ │ │ │ b 336d54 │ │ │ │ ldr r1, [pc, #64] @ 336ddc │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ @@ -190318,20 +190318,20 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 336de0 │ │ │ │ ldr r0, [pc, #32] @ 336de4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ smlatteq sp, r8, r0, r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - adceq r4, r0, r4, lsr #26 │ │ │ │ - addeq fp, r8, r4, lsr r8 │ │ │ │ + adceq r4, r0, r4, lsl ip │ │ │ │ + addeq fp, r8, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #876] @ 337170 │ │ │ │ mov r4, r3 │ │ │ │ @@ -190350,15 +190350,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #836] @ 337184 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #812] @ 337188 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 337030 │ │ │ │ @@ -190408,15 +190408,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ tst r8, #262144 @ 0x40000 │ │ │ │ ldr r4, [r6, #956] @ 0x3bc │ │ │ │ bne 33701c │ │ │ │ tst r4, #262144 @ 0x40000 │ │ │ │ orrne r9, r8, #262144 @ 0x40000 │ │ │ │ tst r9, #65536 @ 0x10000 │ │ │ │ str r9, [r6, #956] @ 0x3bc │ │ │ │ @@ -190425,15 +190425,15 @@ │ │ │ │ beq 336e98 │ │ │ │ tst r9, #8192 @ 0x2000 │ │ │ │ beq 3370d8 │ │ │ │ tst r4, #8192 @ 0x2000 │ │ │ │ bne 336e98 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r6, #964] @ 0x3c4 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r3, [pc, #536] @ 3371a0 │ │ │ │ mov r2, #20 │ │ │ │ and r3, r3, r9 │ │ │ │ add r3, r3, #2 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #24] │ │ │ │ @@ -190442,15 +190442,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ smull r0, r1, r3, r2 │ │ │ │ ldrd r2, [r7, #24] │ │ │ │ strd r0, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, sp, #24 │ │ │ │ strd r8, [sp, #32] │ │ │ │ - bl b6fc5c │ │ │ │ + bl b6fb4c │ │ │ │ ldr r0, [pc, #472] @ 3371a4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #416] @ 337174 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ @@ -190464,19 +190464,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ bne 33716c │ │ │ │ adds r2, r2, r4 │ │ │ │ adc r3, r5, r3 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ ldr r0, [r6, #952] @ 0x3b8 │ │ │ │ mov r1, #0 │ │ │ │ bic r9, r8, #262144 @ 0x40000 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 336f50 │ │ │ │ ldr r3, [pc, #368] @ 3371a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336e70 │ │ │ │ ldr r3, [pc, #320] @ 33718c │ │ │ │ @@ -190493,28 +190493,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 3371b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 336e70 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ ldr r2, [pc, #232] @ 3371b4 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r6, #956] @ 0x3bc │ │ │ │ str r3, [r6, #960] @ 0x3c0 │ │ │ │ b 336e98 │ │ │ │ ldr r2, [pc, #216] @ 3371b8 │ │ │ │ ldr r3, [pc, #144] @ 337174 │ │ │ │ @@ -190524,15 +190524,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 33716c │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8d180 │ │ │ │ + b b8d070 │ │ │ │ ldr r2, [pc, #168] @ 3371bc │ │ │ │ ldr r3, [pc, #92] @ 337174 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190547,96 +190547,96 @@ │ │ │ │ b 336f2c │ │ │ │ ldr r0, [pc, #116] @ 3371c8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 336e70 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [sp, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a04cbc │ │ │ │ - @ instruction: 0x008abcb4 │ │ │ │ - addeq ip, r7, r8, asr ip │ │ │ │ + adceq r4, r0, ip, lsr #23 │ │ │ │ + addeq fp, sl, r4, lsr #23 │ │ │ │ + addeq ip, r7, r8, asr #22 │ │ │ │ smlatbeq sp, ip, pc, r1 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq sp, r4, ror #30 │ │ │ │ tsteq sp, ip, lsl #30 │ │ │ │ - adceq r4, r0, r8, asr #23 │ │ │ │ - umulleq fp, r8, r4, r7 │ │ │ │ + @ instruction: 0x00a04ab8 │ │ │ │ + addeq fp, r8, r4, lsl #13 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ tsteq sp, r0, lsr lr │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r8, r4, ror #10 │ │ │ │ + addeq fp, r8, r4, asr r4 │ │ │ │ andeq r0, ip, r1 │ │ │ │ tsteq sp, r4, lsr #26 │ │ │ │ strdeq r1, [sp, -r0] │ │ │ │ - adceq r4, r0, ip, lsr #19 │ │ │ │ - addeq fp, r8, r0, asr r5 │ │ │ │ - addeq fp, r8, r4, lsl #10 │ │ │ │ + umlaleq r4, r0, ip, r8 │ │ │ │ + addeq fp, r8, r0, asr #8 │ │ │ │ + strdeq fp, [r8], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 33721c │ │ │ │ ldr r2, [pc, #56] @ 337220 │ │ │ │ ldr r1, [pc, #56] @ 337224 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c118 │ │ │ │ - strdeq r4, [r0], ip @ │ │ │ │ - addeq fp, r8, r0, ror #9 │ │ │ │ - strdeq fp, [r8], ip │ │ │ │ + b 92c008 │ │ │ │ + adceq r4, r0, ip, ror #15 │ │ │ │ + ldrdeq fp, [r8], r0 │ │ │ │ + addeq fp, r8, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3372a0 │ │ │ │ ldr r2, [pc, #96] @ 3372a4 │ │ │ │ ldr r1, [pc, #96] @ 3372a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ ldr r2, [pc, #52] @ 3372ac │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r4, r0, r0, lsr #17 │ │ │ │ - addeq fp, r8, r4, lsl #9 │ │ │ │ - addeq fp, r8, r0, lsr #9 │ │ │ │ + umlaleq r4, r0, r0, r7 │ │ │ │ + addeq fp, r8, r4, ror r3 │ │ │ │ + umulleq fp, r8, r0, r3 │ │ │ │ andeq r0, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #448] @ 33748c │ │ │ │ @@ -190664,15 +190664,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #352] @ 3374a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3373c0 │ │ │ │ ldr r2, [pc, #336] @ 3374a8 │ │ │ │ ldr r3, [pc, #308] @ 337490 │ │ │ │ @@ -190721,57 +190721,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3374b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 337350 │ │ │ │ ldr r1, [pc, #104] @ 3374bc │ │ │ │ ldr r0, [pc, #104] @ 3374c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3373a8 │ │ │ │ ldr r0, [pc, #84] @ 3374c4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 337350 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r4, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r0, lsl fp │ │ │ │ - adceq r4, r0, r8, asr #15 │ │ │ │ - addeq ip, r7, r8, ror #14 │ │ │ │ - addeq fp, sl, r4, asr #15 │ │ │ │ + @ instruction: 0x00a046b8 │ │ │ │ + addeq ip, r7, r8, asr r6 │ │ │ │ + @ instruction: 0x008ab6b4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq sp, ip, sl, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r5, r0, r4, ror #9 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r8, r0, asr #5 │ │ │ │ - umlaleq r4, r0, r0, r6 │ │ │ │ - addeq fp, r8, r8, asr r2 │ │ │ │ - addeq fp, r8, ip, asr #5 │ │ │ │ + @ instruction: 0x0088b1b0 │ │ │ │ + adceq r4, r0, r0, lsl #11 │ │ │ │ + addeq fp, r8, r8, asr #2 │ │ │ │ + @ instruction: 0x0088b1bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #428] @ 33768c │ │ │ │ ldr r7, [pc, #428] @ 337690 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -190780,156 +190780,156 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #388] @ 337698 │ │ │ │ ldr r1, [pc, #388] @ 33769c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ mov fp, r0 │ │ │ │ bl 381244 │ │ │ │ ldr r3, [pc, #328] @ 3376a0 │ │ │ │ mov r1, sl │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ str sl, [sp] │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ ldr r2, [pc, #296] @ 3376a4 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ bl 381344 │ │ │ │ ldr r2, [pc, #248] @ 3376a8 │ │ │ │ ldr r1, [pc, #248] @ 3376ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #224] @ 3376b0 │ │ │ │ mov r3, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 92d8a8 │ │ │ │ + bl 92d798 │ │ │ │ ldr r8, [pc, #204] @ 3376b4 │ │ │ │ add r4, r5, #968 @ 0x3c8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r5, #1000 @ 0x3e8 │ │ │ │ str r0, [r5, #964] @ 0x3c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 935968 │ │ │ │ + bl 935858 │ │ │ │ cmp r4, r7 │ │ │ │ bne 3375f4 │ │ │ │ ldr r1, [pc, #156] @ 3376b8 │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935968 │ │ │ │ + bl 935858 │ │ │ │ ldr r6, [r5, #1004] @ 0x3ec │ │ │ │ ldr r0, [pc, #132] @ 3376bc │ │ │ │ mov r1, r6 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ ldr r4, [pc, #124] @ 3376c0 │ │ │ │ add r5, r5, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ cmp r0, r4 │ │ │ │ movcc r3, r0 │ │ │ │ movcs r3, r4 │ │ │ │ strh r3, [r5] │ │ │ │ ldr r0, [pc, #100] @ 3376c4 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ cmp r0, r4 │ │ │ │ movcs r0, r4 │ │ │ │ strh r0, [r5, #2] │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r4, r0, r4, lsl #12 │ │ │ │ - addeq fp, r8, r8, lsl #4 │ │ │ │ - ldrdeq fp, [r8], ip │ │ │ │ - addeq r9, r8, r8, lsl pc │ │ │ │ - addeq r9, r8, r8, lsr #30 │ │ │ │ + strdeq r4, [r0], r4 @ │ │ │ │ + strdeq fp, [r8], r8 │ │ │ │ + addeq fp, r8, ip, asr #1 │ │ │ │ + addeq r9, r8, r8, lsl #28 │ │ │ │ + addeq r9, r8, r8, lsl lr │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ adceq pc, sl, r4, ror #10 │ │ │ │ - addeq ip, r7, r8, ror #9 │ │ │ │ - addeq fp, sl, r0, asr #10 │ │ │ │ - addeq r0, fp, r8, lsl r7 │ │ │ │ - umulleq fp, r8, r0, r1 │ │ │ │ - addeq fp, r8, r0, ror #2 │ │ │ │ + ldrdeq ip, [r7], r8 │ │ │ │ + addeq fp, sl, r0, lsr r4 │ │ │ │ + addeq r0, fp, r8, lsl #12 │ │ │ │ + addeq fp, r8, r0, lsl #1 │ │ │ │ + addeq fp, r8, r0, asr r0 │ │ │ │ cdpne 0, 8, cr8, cr4, cr0, {0} │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ blpl fe6976cc <__bss_end__@@Base+0xfd1797f4> │ │ │ │ ldr r0, [pc, #4] @ 3376d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq pc, sl, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 337734 │ │ │ │ ldr r2, [pc, #68] @ 337738 │ │ │ │ ldr r1, [pc, #68] @ 33773c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #40] @ 337740 │ │ │ │ ldr r1, [pc, #40] @ 337744 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929c98 │ │ │ │ - adceq r4, r0, r8, lsl #9 │ │ │ │ - umulleq ip, r7, ip, r3 │ │ │ │ - strdeq fp, [sl], r8 │ │ │ │ + b 929b88 │ │ │ │ + adceq r4, r0, r8, ror r3 │ │ │ │ + addeq ip, r7, ip, lsl #5 │ │ │ │ + addeq fp, sl, r8, ror #5 │ │ │ │ adceq pc, sl, r0, ror #8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #176] @ 337810 │ │ │ │ @@ -190939,71 +190939,71 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 337814 │ │ │ │ ldr r1, [pc, #160] @ 337818 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #140] @ 33781c │ │ │ │ ldr r1, [pc, #140] @ 337820 │ │ │ │ add r4, r4, #32 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #100] @ 337824 │ │ │ │ ldr r3, [pc, #100] @ 337828 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 381344 │ │ │ │ add r1, r4, #1232 @ 0x4d0 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381244 │ │ │ │ - adceq r4, r0, r0, lsr #8 │ │ │ │ - @ instruction: 0x00889cb8 │ │ │ │ - addeq r9, r8, r8, asr #25 │ │ │ │ - addeq fp, r8, r4, lsr #32 │ │ │ │ - addeq fp, r8, r0, asr #32 │ │ │ │ + adceq r4, r0, r0, lsl r3 │ │ │ │ + addeq r9, r8, r8, lsr #23 │ │ │ │ + @ instruction: 0x00889bb8 │ │ │ │ + addeq sl, r8, r4, lsl pc │ │ │ │ + addeq sl, r8, r0, lsr pc │ │ │ │ @ instruction: 0x00aaf3b8 │ │ │ │ - addeq fp, r8, r8, lsr #32 │ │ │ │ + addeq sl, r8, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #152] @ 3378dc │ │ │ │ ldr r2, [pc, #152] @ 3378e0 │ │ │ │ ldr r1, [pc, #152] @ 3378e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mvn r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ ldr r0, [pc, #104] @ 3378e8 │ │ │ │ strd r0, [r2, #-8] │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ @@ -191024,18 +191024,18 @@ │ │ │ │ bl 27e9ec │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #1232 @ 0x4d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c118 │ │ │ │ - adceq r4, r0, r8, lsr r3 │ │ │ │ - addeq sl, r8, r4, ror #30 │ │ │ │ - addeq sl, r8, r0, lsl #31 │ │ │ │ + b 92c008 │ │ │ │ + adceq r4, r0, r8, lsr #4 │ │ │ │ + addeq sl, r8, r4, asr lr │ │ │ │ + addeq sl, r8, r0, ror lr │ │ │ │ andeq r1, r0, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr ip, [pc, #384] @ 337a88 │ │ │ │ @@ -191097,15 +191097,15 @@ │ │ │ │ orr r2, r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ bics r2, r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -191130,20 +191130,20 @@ │ │ │ │ cmp r3, r6 │ │ │ │ str r2, [r4, #924] @ 0x39c │ │ │ │ orrcc r2, r1, #768 @ 0x300 │ │ │ │ strcc r2, [r4, #924] @ 0x39c │ │ │ │ b 3379e8 │ │ │ │ ldr r0, [pc, #20] @ 337a94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 337934 │ │ │ │ strdeq r1, [sp, -r8] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - adceq r4, r0, r4, lsl r2 │ │ │ │ - addeq sl, r8, ip, ror sp │ │ │ │ + adceq r4, r0, r4, lsl #2 │ │ │ │ + addeq sl, r8, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r2, #2 │ │ │ │ ldr lr, [pc, #728] @ 337d8c │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ @@ -191170,15 +191170,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #636] @ 337d98 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ tst r3, #16 │ │ │ │ beq 337bf8 │ │ │ │ ldr r3, [pc, #604] @ 337d94 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -191196,15 +191196,15 @@ │ │ │ │ orrhi r2, r0, #768 @ 0x300 │ │ │ │ strhi r2, [r4, #924] @ 0x39c │ │ │ │ bics r2, r2, ip │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ bic r0, r0, r1 │ │ │ │ add r5, r4, #1232 @ 0x4d0 │ │ │ │ b 337b54 │ │ │ │ lsl ip, r1, #22 │ │ │ │ @@ -191271,28 +191271,28 @@ │ │ │ │ bics ip, r0, ip │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r2, #8] │ │ │ │ movne r1, #1 │ │ │ │ str r0, [r4, #924] @ 0x39c │ │ │ │ moveq r1, #0 │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ b 337b54 │ │ │ │ ldr r3, [pc, #196] @ 337d94 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 337b44 │ │ │ │ ldr r0, [pc, #188] @ 337da0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 337b44 │ │ │ │ ldr r0, [pc, #172] @ 337da4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 337ce8 │ │ │ │ add r2, r6, #476 @ 0x1dc │ │ │ │ lsl r2, r2, #1 │ │ │ │ strh r1, [r4, r2] │ │ │ │ @@ -191320,26 +191320,26 @@ │ │ │ │ orrhi r3, r0, #768 @ 0x300 │ │ │ │ bics ip, r3, ip │ │ │ │ strh r1, [r2, #8] │ │ │ │ str r3, [r4, #924] @ 0x39c │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ b 337b54 │ │ │ │ tsteq sp, ip, asr #6 │ │ │ │ - umlaleq r4, r0, fp, r0 │ │ │ │ + adceq r3, r0, fp, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq sl, r8, ip, lsl #26 │ │ │ │ + strdeq sl, [r8], ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x0088abb8 │ │ │ │ - addeq sl, r8, r4, ror #22 │ │ │ │ + addeq sl, r8, r8, lsr #21 │ │ │ │ + addeq sl, r8, r4, asr sl │ │ │ │ │ │ │ │ 00337da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 337e28 │ │ │ │ @@ -191367,17 +191367,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 337e34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq fp, r4, lsl #26 │ │ │ │ - umlaleq r3, r0, r8, sp │ │ │ │ + adceq r3, r0, r8, lsl #25 │ │ │ │ + addeq sl, r8, r0, ror #19 │ │ │ │ strdeq sl, [r8], r0 │ │ │ │ - addeq sl, r8, r0, lsl #22 │ │ │ │ │ │ │ │ 00337e38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 337eb4 │ │ │ │ @@ -191404,17 +191404,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq fp, r4, ror ip │ │ │ │ - adceq r3, r0, r0, lsl sp │ │ │ │ - addeq sl, r8, r8, ror #20 │ │ │ │ - addeq sl, r8, r8, ror sl │ │ │ │ + adceq r3, r0, r0, lsl #24 │ │ │ │ + addeq sl, r8, r8, asr r9 │ │ │ │ + addeq sl, r8, r8, ror #18 │ │ │ │ │ │ │ │ 00337ec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 337f68 │ │ │ │ @@ -191451,17 +191451,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 337f74 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 27d39c │ │ │ │ tsteq fp, r8, ror #23 │ │ │ │ - addeq sl, r8, r8, asr sl │ │ │ │ - addeq sl, r8, r4, asr sl │ │ │ │ - addeq sl, r8, ip, lsl sl │ │ │ │ + addeq sl, r8, r8, asr #18 │ │ │ │ + addeq sl, r8, r4, asr #18 │ │ │ │ + addeq sl, r8, ip, lsl #18 │ │ │ │ │ │ │ │ 00337f78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 33802c │ │ │ │ @@ -191492,27 +191492,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 338034 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ bl 337ec4 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r0, [pc, #24] @ 338038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ tsteq fp, r4, lsr fp │ │ │ │ tsteq fp, r8, ror #21 │ │ │ │ - addeq sl, r8, r4, lsl #20 │ │ │ │ - addeq sl, r8, r8, asr #19 │ │ │ │ + strdeq sl, [r8], r4 │ │ │ │ + @ instruction: 0x0088a8b8 │ │ │ │ │ │ │ │ 0033803c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 338218 │ │ │ │ @@ -191521,23 +191521,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 93494c │ │ │ │ + bl 93483c │ │ │ │ ldr r1, [pc, #420] @ 338224 │ │ │ │ ldr r7, [pc, #420] @ 338228 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93494c │ │ │ │ + bl 93483c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3381a4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 338134 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -191547,49 +191547,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 338234 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 338238 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 338178 │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r3, [pc, #320] @ 33823c │ │ │ │ ldr r1, [pc, #320] @ 338240 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9278cc │ │ │ │ + bl 9277bc │ │ │ │ ldr r3, [pc, #300] @ 338244 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9296fc │ │ │ │ + b 9295ec │ │ │ │ cmp r6, #0 │ │ │ │ beq 3381c4 │ │ │ │ ldr r3, [pc, #260] @ 338248 │ │ │ │ ldr r2, [pc, #260] @ 33824c │ │ │ │ ldr r1, [pc, #260] @ 338250 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 338238 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3380f0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3381f4 │ │ │ │ @@ -191608,53 +191608,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 338258 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r0, [pc, #120] @ 33825c │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r3, [pc, #100] @ 338260 │ │ │ │ ldr r1, [pc, #100] @ 338264 │ │ │ │ ldr r0, [pc, #100] @ 338268 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r6, r5, r8, lsl r1 │ │ │ │ + addseq r6, r5, r8 │ │ │ │ tsteq fp, r4, ror #20 │ │ │ │ - addeq sl, r8, r4, asr #19 │ │ │ │ - addeq r6, ip, r4, ror r4 │ │ │ │ + @ instruction: 0x0088a8b4 │ │ │ │ + addeq r6, ip, r4, ror #6 │ │ │ │ tsteq sp, ip, ror sp │ │ │ │ - adceq r3, r0, r8, ror #21 │ │ │ │ - addeq fp, r7, r8, asr #19 │ │ │ │ - @ instruction: 0x008d2cb0 │ │ │ │ + ldrdeq r3, [r0], r8 @ │ │ │ │ + @ instruction: 0x0087b8b8 │ │ │ │ + addeq r2, sp, r0, lsr #23 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ tsteq fp, r4, asr #19 │ │ │ │ - addeq r3, r8, ip, ror #31 │ │ │ │ + ldrdeq r3, [r8], ip │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - adceq r3, r0, r4, ror #20 │ │ │ │ - addeq fp, r7, r0, asr #18 │ │ │ │ - addeq r2, sp, r8, lsr #24 │ │ │ │ + adceq r3, r0, r4, asr r9 │ │ │ │ + addeq fp, r7, r0, lsr r8 │ │ │ │ + addeq r2, sp, r8, lsl fp │ │ │ │ tsteq fp, r4, lsr r9 │ │ │ │ - addeq sl, r8, r0, ror #16 │ │ │ │ - addeq sl, r8, r8, ror #16 │ │ │ │ - adceq r3, r0, ip, lsr #19 │ │ │ │ - addeq sl, r8, r4, lsl #14 │ │ │ │ - addeq sl, r8, r4, ror #16 │ │ │ │ + addeq sl, r8, r0, asr r7 │ │ │ │ + addeq sl, r8, r8, asr r7 │ │ │ │ + umlaleq r3, r0, ip, r8 │ │ │ │ + strdeq sl, [r8], r4 │ │ │ │ + addeq sl, r8, r4, asr r7 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -191663,15 +191663,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 3382d4 │ │ │ │ cmp r5, #2 │ │ │ │ beq 338394 │ │ │ │ cmp r5, #4 │ │ │ │ beq 338310 │ │ │ │ @@ -191861,39 +191861,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r3, [r0], ip @ │ │ │ │ + adceq r3, r0, ip, ror #15 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - adceq r3, r0, r9, lsl #17 │ │ │ │ + adceq r3, r0, r9, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 338618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ ldr r3, [pc, #32] @ 33861c │ │ │ │ ldr r1, [pc, #32] @ 338620 │ │ │ │ ldr r0, [pc, #32] @ 338624 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 337e38 │ │ │ │ adceq lr, sl, r4, lsr #12 │ │ │ │ - addeq sl, r8, r0, ror r4 │ │ │ │ - addeq sl, r8, r4, ror r4 │ │ │ │ - addeq sl, r8, ip, lsl #9 │ │ │ │ + addeq sl, r8, r0, ror #6 │ │ │ │ + addeq sl, r8, r4, ror #6 │ │ │ │ + addeq sl, r8, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 3387e4 │ │ │ │ mov r3, r2 │ │ │ │ @@ -191999,15 +191999,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 338724 │ │ │ │ b 338790 │ │ │ │ @ instruction: 0x010d07b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r0, r4, ror #11 │ │ │ │ + ldrdeq r3, [r0], r4 @ │ │ │ │ tsteq sp, r8, lsr #14 │ │ │ │ smlatbeq sp, r0, r6, r0 │ │ │ │ tsteq sp, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -192109,20 +192109,20 @@ │ │ │ │ bl 653f10 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 33889c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq sp, ip, r5, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addeq sl, r8, ip, lsr #4 │ │ │ │ + addeq sl, r8, ip, lsl r1 │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - addeq sl, r8, r0, lsl #3 │ │ │ │ + addeq sl, r8, r0, ror r0 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - addeq sl, r8, r8, asr r1 │ │ │ │ + addeq sl, r8, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -192158,25 +192158,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 338b18 │ │ │ │ ldr r1, [pc, #192] @ 338b1c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #172] @ 338b20 │ │ │ │ ldr r1, [pc, #172] @ 338b24 │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #140] @ 338b28 │ │ │ │ ldr r1, [pc, #140] @ 338b2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 338b30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -192194,29 +192194,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 338b40 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r1, [pc, #64] @ 338b44 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 929c98 │ │ │ │ - adceq r3, r0, r4, lsl #4 │ │ │ │ - addeq fp, r7, r0, asr #32 │ │ │ │ - umulleq sl, sl, r8, r0 @ │ │ │ │ - addeq r9, r8, r0, lsr r2 │ │ │ │ - addeq r0, r8, r4, asr ip │ │ │ │ + b 929b88 │ │ │ │ + strdeq r3, [r0], r4 @ │ │ │ │ + addeq sl, r7, r0, lsr pc │ │ │ │ + addeq r9, sl, r8, lsl #31 │ │ │ │ + addeq r9, r8, r0, lsr #2 │ │ │ │ + addeq r0, r8, r4, asr #22 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - ldrdeq r9, [r8], r0 │ │ │ │ + addeq r9, r8, r0, asr #29 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ adceq lr, sl, r0, asr #2 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ tsteq r8, r0, lsl r1 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -192225,15 +192225,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 338b9c │ │ │ │ cmp r6, #2 │ │ │ │ beq 338bdc │ │ │ │ cmp r6, #4 │ │ │ │ beq 338bb8 │ │ │ │ @@ -192288,16 +192288,16 @@ │ │ │ │ b 65666c │ │ │ │ ldr r1, [pc, #16] @ 338c70 │ │ │ │ ldr r0, [pc, #16] @ 338c74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 6529f4 │ │ │ │ - addeq r9, r8, r8, asr lr │ │ │ │ - addeq r9, r8, r4, lsr lr │ │ │ │ + addeq r9, r8, r8, asr #26 │ │ │ │ + addeq r9, r8, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -192354,29 +192354,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 338e20 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -192408,15 +192408,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -192725,15 +192725,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -192741,15 +192741,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 3392fc │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -192833,30 +192833,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 65608c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3395d4 │ │ │ │ @@ -193119,16 +193119,16 @@ │ │ │ │ bl 27e9ec │ │ │ │ b 33985c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq ip, r4, r7, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq ip, ip, asr r6 @ p-variant is OBSOLETE │ │ │ │ tstpeq ip, r0, asr r5 @ p-variant is OBSOLETE │ │ │ │ - addeq r9, r8, ip, lsl #4 │ │ │ │ - @ instruction: 0x008891bc │ │ │ │ + strdeq r9, [r8], ip │ │ │ │ + addeq r9, r8, ip, lsr #1 │ │ │ │ smlatteq ip, ip, r4, pc @ │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 3395fc │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 3395fc │ │ │ │ @@ -193203,15 +193203,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 6559b8 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -193219,17 +193219,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 6559b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 656ee8 │ │ │ │ - adceq r2, r0, r8, lsr #3 │ │ │ │ - addeq r9, r8, ip, rrx │ │ │ │ - @ instruction: 0x00888fbc │ │ │ │ + umlaleq r2, r0, r8, r0 │ │ │ │ + addeq r8, r8, ip, asr pc │ │ │ │ + addeq r8, r8, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 339c2c │ │ │ │ ldr r3, [pc, #268] @ 339c30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -193317,32 +193317,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 338c78 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 338c78 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 338c78 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 339b08 │ │ │ │ - adceq r1, r0, r0, ror #31 │ │ │ │ - addeq r8, r8, r4, lsr #29 │ │ │ │ - strdeq r8, [r8], r4 │ │ │ │ + ldrdeq r1, [r0], r0 @ │ │ │ │ + umulleq r8, r8, r4, sp @ │ │ │ │ + addeq r8, r8, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 339e60 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 339e64 │ │ │ │ @@ -193350,15 +193350,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 339e6c │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 656e34 │ │ │ │ @@ -193401,27 +193401,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [pc, #152] @ 339e78 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 517560 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -193432,27 +193432,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 339e80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 339c4c │ │ │ │ - adceq r1, r0, ip, asr pc │ │ │ │ - addeq r8, r8, r0, lsr #28 │ │ │ │ - addeq r8, r8, r4, ror sp │ │ │ │ - addeq r8, r8, r8, ror sp │ │ │ │ + adceq r1, r0, ip, asr #28 │ │ │ │ + addeq r8, r8, r0, lsl sp │ │ │ │ + addeq r8, r8, r4, ror #24 │ │ │ │ + addeq r8, r8, r8, ror #24 │ │ │ │ adceq ip, sl, r4, ror #28 │ │ │ │ - addeq r8, r8, r8, ror sp │ │ │ │ - addeq r8, r8, r4, asr sp │ │ │ │ - addeq r9, r7, ip, asr ip │ │ │ │ - @ instruction: 0x008a8cb8 │ │ │ │ + addeq r8, r8, r8, ror #24 │ │ │ │ + addeq r8, r8, r4, asr #24 │ │ │ │ + addeq r9, r7, ip, asr #22 │ │ │ │ + addeq r8, sl, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 339fb4 │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 339fb8 │ │ │ │ @@ -193545,15 +193545,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 33a040 │ │ │ │ cmp r5, #2 │ │ │ │ beq 33a090 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -193858,20 +193858,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ smlabbeq ip, ip, fp, lr │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ tsteq ip, r0, asr #22 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - addeq r8, r8, ip, asr #14 │ │ │ │ + addeq r8, r8, ip, lsr r6 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - strdeq r8, [r8], r8 @ │ │ │ │ + addeq r8, r8, r8, ror #11 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - addeq r8, r8, r4, asr #13 │ │ │ │ + @ instruction: 0x008885b4 │ │ │ │ ldrdeq lr, [ip, -r0] │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ @ instruction: 0x010ce994 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 33a560 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -193884,33 +193884,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - adceq r1, r0, r0, ror #15 │ │ │ │ + ldrdeq r1, [r0], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 33a5cc │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 33a5d0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 33a5d0 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -193919,28 +193919,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 33a614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ ldr r3, [pc, #32] @ 33a618 │ │ │ │ ldr r1, [pc, #32] @ 33a61c │ │ │ │ ldr r0, [pc, #32] @ 33a620 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 337e38 │ │ │ │ adceq ip, sl, r4, lsr #14 │ │ │ │ - @ instruction: 0x008885bc │ │ │ │ - addeq r8, r8, r0, asr #11 │ │ │ │ - ldrdeq r8, [r8], r4 │ │ │ │ + addeq r8, r8, ip, lsr #9 │ │ │ │ + @ instruction: 0x008884b0 │ │ │ │ + addeq r8, r8, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -194173,28 +194173,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 33aac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 33a7f0 │ │ │ │ ldr r3, [pc, #156] @ 33aac8 │ │ │ │ ldr r2, [pc, #156] @ 33aacc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -194208,39 +194208,39 @@ │ │ │ │ b 33a85c │ │ │ │ ldr r0, [pc, #112] @ 33aad0 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 33a7f0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r0, lsr r7 │ │ │ │ tsteq ip, r4, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ adceq ip, sl, r0, lsl #12 │ │ │ │ - ldrdeq r8, [r8], ip │ │ │ │ - addeq r8, r8, r4, asr #9 │ │ │ │ - addseq r9, r3, r0, asr #17 │ │ │ │ - addeq fp, sp, r4, ror r3 │ │ │ │ + addeq r8, r8, ip, asr #7 │ │ │ │ + @ instruction: 0x008883b4 │ │ │ │ + @ instruction: 0x009397b0 │ │ │ │ + addeq fp, sp, r4, ror #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008883b8 │ │ │ │ + addeq r8, r8, r8, lsr #5 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ tsteq ip, r0, ror #10 │ │ │ │ - addeq r8, r8, ip, lsl #5 │ │ │ │ + addeq r8, r8, ip, ror r1 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r5, r0, r0, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r8, [r8], r8 @ │ │ │ │ + addeq r8, r8, r8, ror #1 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - addeq r8, r8, r4, asr #4 │ │ │ │ - addeq r8, r8, ip, ror #3 │ │ │ │ + addeq r8, r8, r4, lsr r1 │ │ │ │ + ldrdeq r8, [r8], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -194374,24 +194374,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 33afec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 33abfc │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 33afdc │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -194440,24 +194440,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 33aff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 33abfc │ │ │ │ ldr r3, [pc, #432] @ 33aff8 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -194513,69 +194513,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 33b000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 33ad58 │ │ │ │ ldr r0, [pc, #156] @ 33b004 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 33abfc │ │ │ │ ldr r0, [pc, #128] @ 33b008 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 33ad58 │ │ │ │ ldr r0, [pc, #104] @ 33b00c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 33abfc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq ip, ip, asr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r8, asr #4 │ │ │ │ - adceq r1, r0, r8, lsr #1 │ │ │ │ + umlaleq r0, r0, r8, pc @ │ │ │ │ mrseq lr, R12_fiq │ │ │ │ - adceq r1, r0, sl, asr r0 │ │ │ │ + adceq r0, r0, sl, asr #30 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r8, r8, ror #31 │ │ │ │ + ldrdeq r7, [r8], r8 │ │ │ │ andeq r3, r0, r4, lsl #25 │ │ │ │ - addeq r7, r8, ip, asr lr │ │ │ │ + addeq r7, r8, ip, asr #26 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r8, r8, lsr lr │ │ │ │ - addeq r7, r8, ip, ror #27 │ │ │ │ - addeq r7, r8, r8, lsr lr │ │ │ │ - addeq r7, r8, r0, lsr sp │ │ │ │ + addeq r7, r8, r8, lsr #26 │ │ │ │ + ldrdeq r7, [r8], ip │ │ │ │ + addeq r7, r8, r8, lsr #26 │ │ │ │ + addeq r7, r8, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 33b10c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 33b110 │ │ │ │ @@ -194583,15 +194583,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #192] @ 33b118 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -194621,28 +194621,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 517560 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33a624 │ │ │ │ - ldrdeq r0, [r0], ip @ │ │ │ │ - @ instruction: 0x00887db0 │ │ │ │ - addeq r7, r8, ip, ror fp │ │ │ │ - addeq r7, r8, r4, lsl #23 │ │ │ │ + adceq r0, r0, ip, asr #23 │ │ │ │ + addeq r7, r8, r0, lsr #25 │ │ │ │ + addeq r7, r8, ip, ror #20 │ │ │ │ + addeq r7, r8, r4, ror sl │ │ │ │ adceq fp, sl, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 33b20c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -194651,25 +194651,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 33b210 │ │ │ │ ldr r1, [pc, #196] @ 33b214 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #176] @ 33b218 │ │ │ │ ldr r1, [pc, #176] @ 33b21c │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #144] @ 33b220 │ │ │ │ ldr r2, [pc, #144] @ 33b224 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 33b228 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 33b22c │ │ │ │ @@ -194687,34 +194687,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #72] @ 33b240 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - ldrdeq r0, [r0], r4 @ │ │ │ │ - addeq r8, r7, ip, asr #18 │ │ │ │ - addeq r7, sl, r4, lsr #19 │ │ │ │ - addeq r6, r8, ip, lsr fp │ │ │ │ - addeq lr, r7, r0, ror #10 │ │ │ │ + b 927de4 │ │ │ │ + adceq r0, r0, r4, asr #21 │ │ │ │ + addeq r8, r7, ip, lsr r8 │ │ │ │ + umulleq r7, sl, r4, r8 │ │ │ │ + addeq r6, r8, ip, lsr #20 │ │ │ │ + addeq lr, r7, r0, asr r4 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ adceq fp, sl, r4, asr #22 │ │ │ │ - strdeq r7, [r8], r0 │ │ │ │ + addeq r7, r8, r0, ror #17 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ tsteq r8, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -194815,29 +194815,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 65608c │ │ │ │ cmp r0, #0 │ │ │ │ bne 33b3a8 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -194917,15 +194917,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -194933,15 +194933,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 33b5fc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -195001,23 +195001,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 33b824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33b62c │ │ │ │ ldr r3, [pc, #292] @ 33b828 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b4e8 │ │ │ │ @@ -195040,64 +195040,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 33b82c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33b4e8 │ │ │ │ mov r9, r4 │ │ │ │ b 33b450 │ │ │ │ ldr r0, [pc, #112] @ 33b830 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33b4e8 │ │ │ │ ldr r0, [pc, #72] @ 33b834 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33b62c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq ip, ip, fp, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, ip, asr #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r4, lsl r9 │ │ │ │ - addeq r7, r8, r0, lsr #16 │ │ │ │ - addeq r7, r8, r0, lsr r8 │ │ │ │ + addeq r7, r8, r0, lsl r7 │ │ │ │ + addeq r7, r8, r0, lsr #14 │ │ │ │ andeq r2, r0, r8, ror #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r8, r0, lsl r7 │ │ │ │ + addeq r7, r8, r0, lsl #12 │ │ │ │ andeq r6, r0, r0, lsl #18 │ │ │ │ - addeq r7, r8, r8, ror #13 │ │ │ │ - addeq r7, r8, r4, lsr r7 │ │ │ │ - addeq r7, r8, r0, asr r6 │ │ │ │ + ldrdeq r7, [r8], r8 │ │ │ │ + addeq r7, r8, r4, lsr #12 │ │ │ │ + addeq r7, r8, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 33b9c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 33b9c8 │ │ │ │ @@ -195218,36 +195218,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 33a624 │ │ │ │ - strdeq r0, [r0], r0 @ │ │ │ │ - addeq r7, r8, r4, asr #7 │ │ │ │ - umulleq r7, r8, r0, r1 │ │ │ │ + adceq r0, r0, r0, ror #3 │ │ │ │ + @ instruction: 0x008872b4 │ │ │ │ + addeq r7, r8, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 33bacc │ │ │ │ ldr r2, [pc, #96] @ 33bad0 │ │ │ │ ldr r1, [pc, #96] @ 33bad4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 653f10 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -195255,17 +195255,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 6559b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 656ee8 │ │ │ │ - umlaleq r0, r0, ip, r2 @ │ │ │ │ - addeq r7, r8, r0, ror r3 │ │ │ │ - addeq r7, r8, r4, lsr r1 │ │ │ │ + adceq r0, r0, ip, lsl #3 │ │ │ │ + addeq r7, r8, r0, ror #4 │ │ │ │ + addeq r7, r8, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 33c0a0 │ │ │ │ @@ -195367,24 +195367,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 33c0d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33bb8c │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -195453,23 +195453,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 33c0e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33bb8c │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 33be88 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -195567,23 +195567,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 33c0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33bb8c │ │ │ │ cmp ip, #0 │ │ │ │ beq 33be34 │ │ │ │ b 33beec │ │ │ │ ldr r2, [pc, #268] @ 33c0f4 │ │ │ │ ldr r3, [pc, #184] @ 33c0a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195595,15 +195595,15 @@ │ │ │ │ bne 33bf18 │ │ │ │ ldr r0, [pc, #236] @ 33c0f8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [pc, #212] @ 33c0fc │ │ │ │ ldr r3, [pc, #120] @ 33c0a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195612,15 +195612,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 33c100 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [pc, #152] @ 33c104 │ │ │ │ ldr r3, [pc, #52] @ 33c0a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195631,128 +195631,128 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 33c058 │ │ │ │ tsteq ip, r8, lsl #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq sp, [ip, -r4] │ │ │ │ - umlaleq r0, r0, r8, r1 @ │ │ │ │ + adceq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r0, ror r2 │ │ │ │ - adceq r0, r0, r1, lsr #2 │ │ │ │ + adceq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r7, r8, ip, r3 │ │ │ │ + addeq r7, r8, ip, lsl #5 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x00003db0 │ │ │ │ - addeq r7, r8, r0, ror #2 │ │ │ │ + addeq r7, r8, r0, asr r0 │ │ │ │ smlatbeq ip, ip, pc, ip @ │ │ │ │ tsteq ip, r0, lsl pc │ │ │ │ andeq r4, r0, r0, ror r1 │ │ │ │ - addeq r7, r8, ip, lsl r0 │ │ │ │ + addeq r6, r8, ip, lsl #30 │ │ │ │ tsteq ip, ip, lsl lr │ │ │ │ - addeq r7, r8, r0, lsl r0 │ │ │ │ + addeq r6, r8, r0, lsl #30 │ │ │ │ ldrdeq ip, [ip, -ip] │ │ │ │ - addeq r7, r8, r0, asr #32 │ │ │ │ + addeq r6, r8, r0, lsr pc │ │ │ │ @ instruction: 0x010ccd98 │ │ │ │ - addeq r6, r8, r8, lsl pc │ │ │ │ + addeq r6, r8, r8, lsl #28 │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 33c188 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ ldr r2, [pc, #28] @ 33c18c │ │ │ │ ldr r1, [pc, #28] @ 33c190 │ │ │ │ ldr r0, [pc, #28] @ 33c194 │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 337da8 │ │ │ │ strdeq sl, [sl], ip @ │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - umulleq r6, r8, r0, pc @ │ │ │ │ - umulleq r6, r8, ip, pc @ │ │ │ │ + addeq r6, r8, r0, lsl #29 │ │ │ │ + addeq r6, r8, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 33c260 │ │ │ │ ldr r2, [pc, #176] @ 33c264 │ │ │ │ ldr r1, [pc, #176] @ 33c268 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #144] @ 33c26c │ │ │ │ ldr r1, [pc, #144] @ 33c270 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #112] @ 33c274 │ │ │ │ ldr r2, [pc, #112] @ 33c278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 33c27c │ │ │ │ ldr ip, [pc, #108] @ 33c280 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 33c284 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #76] @ 33c288 │ │ │ │ ldr r1, [pc, #76] @ 33c28c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - umullseq pc, pc, r0, fp @ │ │ │ │ - ldrdeq r7, [r7], r8 │ │ │ │ - addeq r6, sl, r4, lsr r9 │ │ │ │ - addeq r5, r8, r8, asr #21 │ │ │ │ - addeq sp, r7, ip, ror #9 │ │ │ │ + b 927de4 │ │ │ │ + addseq pc, pc, r0, lsl #21 │ │ │ │ + addeq r7, r7, r8, asr #15 │ │ │ │ + addeq r6, sl, r4, lsr #16 │ │ │ │ + @ instruction: 0x008859b8 │ │ │ │ + ldrdeq sp, [r7], ip │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ strdeq sl, [sl], ip @ │ │ │ │ tsteq r8, ip, asr #2 │ │ │ │ @@ -195885,47 +195885,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 27ed40 <__fprintf_chk@plt> │ │ │ │ b 33c3d8 │ │ │ │ tsteq ip, r8, lsr #22 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - ldrdeq r6, [r8], r0 │ │ │ │ - addeq r6, r8, r8, lsr #27 │ │ │ │ - @ instruction: 0x009ff9b0 │ │ │ │ - addeq r6, r8, r0, lsl #27 │ │ │ │ - addseq pc, pc, r8, asr #18 │ │ │ │ - addeq lr, ip, r8, ror #27 │ │ │ │ - addeq r6, r8, r8, lsl sp │ │ │ │ - addeq r6, r8, ip, ror #25 │ │ │ │ - addeq lr, ip, r0, ror sp │ │ │ │ - addseq pc, pc, r4, asr #17 │ │ │ │ - umulleq r6, r8, r4, ip │ │ │ │ + addeq r6, r8, r0, asr #25 │ │ │ │ + umulleq r6, r8, r8, ip │ │ │ │ + addseq pc, pc, r0, lsr #17 │ │ │ │ + addeq r6, r8, r0, ror ip │ │ │ │ + addseq pc, pc, r8, lsr r8 @ │ │ │ │ + ldrdeq lr, [ip], r8 │ │ │ │ + addeq r6, r8, r8, lsl #24 │ │ │ │ + ldrdeq r6, [r8], ip │ │ │ │ + addeq lr, ip, r0, ror #24 │ │ │ │ + @ instruction: 0x009ff7b4 │ │ │ │ + addeq r6, r8, r4, lsl #23 │ │ │ │ b 33c290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -195950,20 +195950,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 33c634 │ │ │ │ @@ -195984,61 +195984,61 @@ │ │ │ │ bne 33c7ac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c630 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33c7f4 │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 33c82c │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ ldr r2, [pc, #460] @ 33c830 │ │ │ │ ldr r3, [pc, #460] @ 33c834 │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 33c838 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dd118 │ │ │ │ + bl 8dd008 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 517560 │ │ │ │ ldr ip, [pc, #308] @ 33c83c │ │ │ │ ldr r2, [pc, #308] @ 33c840 │ │ │ │ @@ -196046,24 +196046,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #276] @ 33c848 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 925e24 │ │ │ │ + bl 925d14 │ │ │ │ ldr r2, [pc, #244] @ 33c84c │ │ │ │ ldr r3, [pc, #244] @ 33c850 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 33c854 │ │ │ │ @@ -196085,18 +196085,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 33c618 │ │ │ │ ldr r1, [pc, #152] @ 33c858 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b733e4 │ │ │ │ + bl b732d4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 33c768 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 33c85c │ │ │ │ ldr r2, [pc, #120] @ 33c860 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -196106,36 +196106,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 33c86c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 33c870 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq pc, pc, r8, ror #15 │ │ │ │ + @ instruction: 0x009ff6d8 │ │ │ │ @ instruction: 0x010cc890 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00886bbc │ │ │ │ - addeq r6, r8, r4, asr #23 │ │ │ │ - addeq r6, r8, r8, lsr #23 │ │ │ │ + addeq r6, r8, ip, lsr #21 │ │ │ │ + @ instruction: 0x00886ab4 │ │ │ │ + umulleq r6, r8, r8, sl │ │ │ │ adceq sl, sl, r4, asr #15 │ │ │ │ - umulleq r6, r8, r8, fp │ │ │ │ - addeq r6, r8, r0, asr fp │ │ │ │ - addseq pc, pc, ip, lsr r6 @ │ │ │ │ - addeq r7, r7, r4, lsl #7 │ │ │ │ - addeq r6, sl, r0, ror #7 │ │ │ │ - strdeq r6, [r8], r0 │ │ │ │ + addeq r6, r8, r8, lsl #21 │ │ │ │ + addeq r6, r8, r0, asr #20 │ │ │ │ + addseq pc, pc, ip, lsr #10 │ │ │ │ + addeq r7, r7, r4, ror r2 │ │ │ │ + ldrdeq r6, [sl], r0 │ │ │ │ + addeq r6, r8, r0, ror #19 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ @ instruction: 0x010cc694 │ │ │ │ - addeq r6, r8, r8, asr #19 │ │ │ │ - addeq r6, r8, ip, lsl #19 │ │ │ │ + @ instruction: 0x008868b8 │ │ │ │ + addeq r6, r8, ip, ror r8 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - addseq pc, pc, r8, asr #10 │ │ │ │ - addeq r6, r8, ip, lsr r9 │ │ │ │ - addeq r6, r8, r4, asr #19 │ │ │ │ + addseq pc, pc, r8, lsr r4 @ │ │ │ │ + addeq r6, r8, ip, lsr #16 │ │ │ │ + @ instruction: 0x008868b4 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 33c290 │ │ │ │ b 33c290 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -196152,42 +196152,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9295c8 │ │ │ │ - umullseq pc, pc, r4, r4 @ │ │ │ │ - ldrdeq r7, [r7], r8 │ │ │ │ - addeq r6, sl, r4, lsr r2 │ │ │ │ + b 9294b8 │ │ │ │ + addseq pc, pc, r4, lsl #7 │ │ │ │ + addeq r7, r7, r8, asr #1 │ │ │ │ + addeq r6, sl, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 33c934 │ │ │ │ ldr r2, [pc, #48] @ 33c938 │ │ │ │ ldr r1, [pc, #48] @ 33c93c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 511cfc │ │ │ │ - addseq pc, pc, r0, asr #8 │ │ │ │ - addeq r6, r8, r0, lsr r8 │ │ │ │ - addeq r6, r8, r4, asr #16 │ │ │ │ + addseq pc, pc, r0, lsr r3 @ │ │ │ │ + addeq r6, r8, r0, lsr #14 │ │ │ │ + addeq r6, r8, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 33cc5c │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -196338,15 +196338,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 27ed40 <__fprintf_chk@plt> │ │ │ │ b 33caf4 │ │ │ │ ldr r0, [pc, #212] @ 33cc84 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 33cae0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -196383,26 +196383,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x010cc49c │ │ │ │ adceq sl, sl, r4, asr r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - @ instruction: 0x008866b0 │ │ │ │ - addeq r6, r8, r8, lsl #15 │ │ │ │ - addeq r6, r8, r8, lsl r6 │ │ │ │ - addeq r6, r8, ip, lsl r7 │ │ │ │ - addeq r6, r8, r8, asr #11 │ │ │ │ - strdeq r6, [r8], ip │ │ │ │ - umulleq r6, r8, ip, r6 │ │ │ │ - addeq r6, r8, r4, asr #10 │ │ │ │ - addeq r6, r8, r0, asr r6 │ │ │ │ - addseq pc, pc, r4, lsl #2 │ │ │ │ - strdeq r6, [r8], r8 │ │ │ │ - addeq r6, r8, r8, asr r6 │ │ │ │ + addeq r6, r8, r0, lsr #11 │ │ │ │ + addeq r6, r8, r8, ror r6 │ │ │ │ + addeq r6, r8, r8, lsl #10 │ │ │ │ + addeq r6, r8, ip, lsl #12 │ │ │ │ + @ instruction: 0x008864b8 │ │ │ │ + addeq r6, r8, ip, ror #11 │ │ │ │ + addeq r6, r8, ip, lsl #11 │ │ │ │ + addeq r6, r8, r4, lsr r4 │ │ │ │ + addeq r6, r8, r0, asr #10 │ │ │ │ + @ instruction: 0x009feff4 │ │ │ │ + addeq r6, r8, r8, ror #7 │ │ │ │ + addeq r6, r8, r8, asr #10 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 33cd5c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -196415,49 +196415,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 33cd68 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r4, [pc, #116] @ 33cd6c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 33cd70 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r1, [pc, #96] @ 33cd74 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9278cc │ │ │ │ + bl 9277bc │ │ │ │ ldr r3, [pc, #80] @ 33cd78 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9296fc │ │ │ │ + bl 9295ec │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r6, r8, ip, asr #10 │ │ │ │ - addseq pc, pc, r4, ror r0 @ │ │ │ │ - @ instruction: 0x00876db8 │ │ │ │ - addeq r5, sl, r4, lsl lr │ │ │ │ + addeq r6, r8, ip, lsr r4 │ │ │ │ + addseq lr, pc, r4, ror #30 │ │ │ │ + addeq r6, r7, r8, lsr #25 │ │ │ │ + addeq r5, sl, r4, lsl #26 │ │ │ │ tsteq ip, r0, lsl r1 │ │ │ │ - @ instruction: 0x008865b8 │ │ │ │ - ldrdeq pc, [r7], ip │ │ │ │ + addeq r6, r8, r8, lsr #9 │ │ │ │ + addeq pc, r7, ip, asr #5 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 33d03c │ │ │ │ @@ -196630,37 +196630,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 33ce2c │ │ │ │ tsteq ip, r4, rrx │ │ │ │ adceq sl, sl, r0, lsr #4 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r6, r8, ip, lsr #5 │ │ │ │ - addeq r6, r8, ip, lsl r4 │ │ │ │ - strdeq r6, [r8], r8 │ │ │ │ - strdeq r6, [r8], ip │ │ │ │ - addeq r6, r8, r8, lsr #3 │ │ │ │ - addeq r6, r8, ip, ror r2 │ │ │ │ - addeq r6, r8, r0, asr #2 │ │ │ │ - addeq r6, r8, ip, asr #4 │ │ │ │ + umulleq r6, r8, ip, r1 │ │ │ │ + addeq r6, r8, ip, lsl #6 │ │ │ │ + addeq r6, r8, r8, ror #1 │ │ │ │ + addeq r6, r8, ip, ror #3 │ │ │ │ + umulleq r6, r8, r8, r0 │ │ │ │ + addeq r6, r8, ip, ror #2 │ │ │ │ + addeq r6, r8, r0, lsr r0 │ │ │ │ + addeq r6, r8, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 33d160 │ │ │ │ ldr r2, [pc, #224] @ 33d164 │ │ │ │ ldr r1, [pc, #224] @ 33d168 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #192] @ 33d16c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -196669,15 +196669,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 33d0b8 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33d150 │ │ │ │ ldr r6, [pc, #108] @ 33d170 │ │ │ │ ldr r8, [pc, #108] @ 33d174 │ │ │ │ @@ -196687,48 +196687,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 33d118 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33c290 │ │ │ │ - addseq lr, pc, r4, asr #25 │ │ │ │ - addeq r6, r8, ip, lsr #1 │ │ │ │ - addeq r6, r8, r0, asr #1 │ │ │ │ + @ instruction: 0x009febb4 │ │ │ │ + umulleq r5, r8, ip, pc @ │ │ │ │ + @ instruction: 0x00885fb0 │ │ │ │ adceq r9, sl, ip, lsr #30 │ │ │ │ - addseq lr, pc, r0, asr #24 │ │ │ │ - ldrdeq r6, [r8], r4 │ │ │ │ - addeq r6, r8, r8, ror #3 │ │ │ │ + addseq lr, pc, r0, lsr fp @ │ │ │ │ + addeq r6, r8, r4, asr #1 │ │ │ │ + ldrdeq r6, [r8], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 33d200 │ │ │ │ ldr r2, [pc, #108] @ 33d204 │ │ │ │ ldr r1, [pc, #108] @ 33d208 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr ip, [pc, #80] @ 33d20c │ │ │ │ ldr r1, [pc, #80] @ 33d210 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 33d214 │ │ │ │ @@ -196739,47 +196739,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927ef4 │ │ │ │ - addseq lr, pc, ip, lsr #23 │ │ │ │ - strdeq r6, [r7], r4 │ │ │ │ - addeq r5, sl, r0, asr r9 │ │ │ │ + b 927de4 │ │ │ │ + umullseq lr, pc, ip, sl @ │ │ │ │ + addeq r6, r7, r4, ror #15 │ │ │ │ + addeq r5, sl, r0, asr #16 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ ldrdeq r2, [r8, -r0] │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - addeq r6, r8, r0, asr #32 │ │ │ │ + addeq r5, r8, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 33d2c8 │ │ │ │ ldr r2, [pc, #148] @ 33d2cc │ │ │ │ ldr r1, [pc, #148] @ 33d2d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #116] @ 33d2d4 │ │ │ │ ldr r1, [pc, #116] @ 33d2d8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #84] @ 33d2dc │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 33d2e0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -196790,46 +196790,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq lr, pc, ip, lsl #22 │ │ │ │ - addeq r6, r7, r4, asr r8 │ │ │ │ - @ instruction: 0x008a58b0 │ │ │ │ - addeq r4, r8, r4, asr #20 │ │ │ │ - addeq ip, r7, r8, ror #8 │ │ │ │ + @ instruction: 0x009fe9fc │ │ │ │ + addeq r6, r7, r4, asr #14 │ │ │ │ + addeq r5, sl, r0, lsr #15 │ │ │ │ + addeq r4, r8, r4, lsr r9 │ │ │ │ + addeq ip, r7, r8, asr r3 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - addeq r6, r8, ip, rrx │ │ │ │ + addeq r5, r8, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 33d390 │ │ │ │ ldr r2, [pc, #148] @ 33d394 │ │ │ │ ldr r1, [pc, #148] @ 33d398 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #116] @ 33d39c │ │ │ │ ldr r1, [pc, #116] @ 33d3a0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #84] @ 33d3a4 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 33d3a8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -196840,21 +196840,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq lr, pc, r4, asr #20 │ │ │ │ - addeq r6, r7, ip, lsl #15 │ │ │ │ - addeq r5, sl, r8, ror #15 │ │ │ │ - addeq r4, r8, ip, ror r9 │ │ │ │ - addeq ip, r7, r0, lsr #7 │ │ │ │ + addseq lr, pc, r4, lsr r9 @ │ │ │ │ + addeq r6, r7, ip, ror r6 │ │ │ │ + ldrdeq r5, [sl], r8 │ │ │ │ + addeq r4, r8, ip, ror #16 │ │ │ │ + umulleq ip, r7, r0, r2 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - addeq r5, r8, r8, asr #31 │ │ │ │ + @ instruction: 0x00885eb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 33d618 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -196920,30 +196920,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -197005,16 +197005,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq ip, ip, lsr sl │ │ │ │ tsteq ip, ip, lsr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r5, r8, ip, ror #25 │ │ │ │ - addeq r5, r8, ip, ror #29 │ │ │ │ + ldrdeq r5, [r8], ip │ │ │ │ + ldrdeq r5, [r8], ip │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ tsteq ip, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -197064,17 +197064,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 27ed40 <__fprintf_chk@plt> │ │ │ │ b 33d65c │ │ │ │ @ instruction: 0x010cb7b0 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r5, r8, r4, ror #20 │ │ │ │ - addseq lr, pc, ip, asr r6 @ │ │ │ │ - addeq sl, pc, ip, ror #31 │ │ │ │ + addeq r5, r8, r4, asr r9 │ │ │ │ + addseq lr, pc, ip, asr #10 │ │ │ │ + ldrdeq sl, [pc], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -197089,23 +197089,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 33d7e8 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 33d7b8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -197116,17 +197116,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq lr, pc, r4, lsl #12 │ │ │ │ - umulleq r5, r8, r0, fp │ │ │ │ - umulleq r5, r8, r8, fp │ │ │ │ + @ instruction: 0x009fe4f4 │ │ │ │ + addeq r5, r8, r0, lsl #21 │ │ │ │ + addeq r5, r8, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -197237,20 +197237,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 27ed40 <__fprintf_chk@plt> │ │ │ │ b 33d8bc │ │ │ │ ldrdeq fp, [ip, -r8] │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r5, r8, r4, asr #16 │ │ │ │ - addeq r5, r8, r0, asr sl │ │ │ │ - strdeq r5, [r8], r8 │ │ │ │ - addeq r5, r8, ip, lsr sl │ │ │ │ - @ instruction: 0x008857b8 │ │ │ │ - ldrdeq r5, [r8], r0 │ │ │ │ + addeq r5, r8, r4, lsr r7 │ │ │ │ + addeq r5, r8, r0, asr #18 │ │ │ │ + addeq r5, r8, r8, ror #13 │ │ │ │ + addeq r5, r8, ip, lsr #18 │ │ │ │ + addeq r5, r8, r8, lsr #13 │ │ │ │ + addeq r5, r8, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 33da7c │ │ │ │ ldr r6, [pc, #136] @ 33da80 │ │ │ │ ldr r5, [pc, #136] @ 33da84 │ │ │ │ @@ -197259,23 +197259,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33da5c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -197283,17 +197283,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq lr, pc, r0, asr r3 @ │ │ │ │ - ldrdeq r5, [r8], ip │ │ │ │ - strdeq r5, [r8], r0 │ │ │ │ + addseq lr, pc, r0, asr #4 │ │ │ │ + addeq r5, r8, ip, asr #15 │ │ │ │ + addeq r5, r8, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -197321,15 +197321,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -197404,15 +197404,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -197421,15 +197421,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -197550,47 +197550,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 33dd34 │ │ │ │ b 33dde8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, asr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r4, lsr #6 │ │ │ │ - addseq lr, pc, r8, ror r2 @ │ │ │ │ - addeq r5, r8, r4, lsr #14 │ │ │ │ - strdeq r5, [r8], r0 │ │ │ │ + addseq lr, pc, r8, ror #2 │ │ │ │ + addeq r5, r8, r4, lsl r6 │ │ │ │ + addeq r5, r8, r0, ror #13 │ │ │ │ smlatbeq ip, r8, r2, fp │ │ │ │ - addeq r5, r8, r8, lsl #11 │ │ │ │ - strdeq r5, [r8], r4 │ │ │ │ + addeq r5, r8, r8, ror r4 │ │ │ │ + addeq r5, r8, r4, ror #13 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r5, r8, ip, lsr r3 │ │ │ │ - addeq r5, r8, r0, asr #11 │ │ │ │ + addeq r5, r8, ip, lsr #4 │ │ │ │ + @ instruction: 0x008854b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 33e044 │ │ │ │ ldr r5, [pc, #256] @ 33e048 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -197601,33 +197601,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r9, [pc, #208] @ 33e050 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 33dff8 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -197644,30 +197644,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq sp, pc, r4, lsl #28 │ │ │ │ - addeq r5, r8, ip, lsl #7 │ │ │ │ - addeq r5, r8, r0, asr #5 │ │ │ │ - addeq r5, r8, r8, ror r3 │ │ │ │ - addseq sp, pc, r0, asr #26 │ │ │ │ - addeq r5, r8, r0, ror #7 │ │ │ │ - addeq r5, r8, r8, lsr r1 │ │ │ │ + @ instruction: 0x009fdcf4 │ │ │ │ + addeq r5, r8, ip, ror r2 │ │ │ │ + @ instruction: 0x008851b0 │ │ │ │ + addeq r5, r8, r8, ror #4 │ │ │ │ + addseq sp, pc, r0, lsr ip @ │ │ │ │ + ldrdeq r5, [r8], r0 │ │ │ │ + addeq r5, r8, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 33e598 │ │ │ │ @@ -197691,15 +197691,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 33e3c0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -197733,15 +197733,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -197756,29 +197756,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -197787,15 +197787,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 33e278 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 33e4dc │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -197997,34 +197997,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 33c290 │ │ │ │ tsteq ip, r8, ror sp │ │ │ │ tsteq ip, r4, ror sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq sp, pc, r8, ip @ │ │ │ │ - addeq r5, r8, r4, lsl r2 │ │ │ │ - addeq r5, r8, r0, asr r1 │ │ │ │ + addseq sp, pc, r8, lsl #23 │ │ │ │ + addeq r5, r8, r4, lsl #2 │ │ │ │ + addeq r5, r8, r0, asr #32 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - umulleq r4, r8, r8, lr │ │ │ │ - addseq sp, pc, r8, lsl #21 │ │ │ │ - addeq r5, r8, r4, lsl #3 │ │ │ │ + addeq r4, r8, r8, lsl #27 │ │ │ │ + addseq sp, pc, r8, ror r9 @ │ │ │ │ + addeq r5, r8, r4, ror r0 │ │ │ │ strdeq sl, [ip, -r4] │ │ │ │ - addeq r4, r8, ip, asr #27 │ │ │ │ + @ instruction: 0x00884cbc │ │ │ │ smlabbeq ip, r0, sl, sl │ │ │ │ - addeq r5, r8, r0, lsl #1 │ │ │ │ - addeq r4, r8, r8, lsr sp │ │ │ │ - addeq r4, r8, r0, ror #31 │ │ │ │ - ldrdeq r4, [r8], ip │ │ │ │ - addseq sp, pc, ip, asr #17 │ │ │ │ - addeq r5, r8, r4, lsl r0 │ │ │ │ + addeq r4, r8, r0, ror pc │ │ │ │ + addeq r4, r8, r8, lsr #24 │ │ │ │ + ldrdeq r4, [r8], r0 │ │ │ │ + addeq r4, r8, ip, asr #23 │ │ │ │ + @ instruction: 0x009fd7bc │ │ │ │ + addeq r4, r8, r4, lsl #30 │ │ │ │ tsteq ip, r8, asr #18 │ │ │ │ - addeq r4, r8, r4, lsr #24 │ │ │ │ - addseq sp, pc, r8, lsl r8 @ │ │ │ │ - addeq r4, r8, r4, asr #30 │ │ │ │ + addeq r4, r8, r4, lsl fp │ │ │ │ + addseq sp, pc, r8, lsl #14 │ │ │ │ + addeq r4, r8, r4, lsr lr │ │ │ │ @ instruction: 0x010ca898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 33e794 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -198054,27 +198054,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 33e6d8 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 33e668 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -198122,24 +198122,24 @@ │ │ │ │ bl 27ed40 <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 33e7b8 │ │ │ │ ldr r2, [pc, #48] @ 33e7bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33e738 │ │ │ │ strdeq sl, [ip, -r0] │ │ │ │ - addseq sp, pc, r0, lsl #14 │ │ │ │ - umulleq r4, r8, r0, ip │ │ │ │ - addeq r4, r8, r4, lsr #25 │ │ │ │ + @ instruction: 0x009fd5f0 │ │ │ │ + addeq r4, r8, r0, lsl #23 │ │ │ │ + umulleq r4, r8, r4, fp │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r4, r8, r0, lsr #20 │ │ │ │ - addseq sp, pc, r8, lsl r6 @ │ │ │ │ - @ instruction: 0x00884db8 │ │ │ │ - addeq r4, r8, r8, asr #19 │ │ │ │ - addseq sp, pc, r0, asr #11 │ │ │ │ - addeq r4, r8, r4, lsr sp │ │ │ │ + addeq r4, r8, r0, lsl r9 │ │ │ │ + addseq sp, pc, r8, lsl #10 │ │ │ │ + addeq r4, r8, r8, lsr #25 │ │ │ │ + @ instruction: 0x008848b8 │ │ │ │ + @ instruction: 0x009fd4b0 │ │ │ │ + addeq r4, r8, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 33eb04 │ │ │ │ tst r2, #1 │ │ │ │ @@ -198187,30 +198187,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 33e930 │ │ │ │ ldr r2, [pc, #544] @ 33eb14 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -198344,31 +198344,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 27ed40 <__fprintf_chk@plt> │ │ │ │ b 33e968 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, lsr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r0, lsl r6 │ │ │ │ - addseq sp, pc, r8, lsr #10 │ │ │ │ + addseq sp, pc, r8, lsl r4 @ │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r4, r8, ip, lsr r8 │ │ │ │ - addeq r4, r8, ip, asr #24 │ │ │ │ + addeq r4, r8, ip, lsr #14 │ │ │ │ + addeq r4, r8, ip, lsr fp │ │ │ │ @ instruction: 0x010ca494 │ │ │ │ - addeq r4, r8, r8, asr r7 │ │ │ │ - addseq sp, pc, r0, asr r3 @ │ │ │ │ - addeq r4, r8, r8, lsr #22 │ │ │ │ - addeq r4, r8, r8, lsl #14 │ │ │ │ - addseq sp, pc, r0, lsl #6 │ │ │ │ - strdeq r4, [r8], ip │ │ │ │ - addeq r4, r8, r4, asr #13 │ │ │ │ - @ instruction: 0x009fd2b8 │ │ │ │ - addeq r4, r8, r8, ror sl │ │ │ │ - addeq r4, r8, ip, ror #12 │ │ │ │ - addseq sp, pc, r4, ror #4 │ │ │ │ - addeq r4, r8, r8, asr #20 │ │ │ │ + addeq r4, r8, r8, asr #12 │ │ │ │ + addseq sp, pc, r0, asr #4 │ │ │ │ + addeq r4, r8, r8, lsl sl │ │ │ │ + strdeq r4, [r8], r8 │ │ │ │ + @ instruction: 0x009fd1f0 │ │ │ │ + addeq r4, r8, ip, ror #19 │ │ │ │ + @ instruction: 0x008845b4 │ │ │ │ + addseq sp, pc, r8, lsr #3 │ │ │ │ + addeq r4, r8, r8, ror #18 │ │ │ │ + addeq r4, r8, ip, asr r5 │ │ │ │ + addseq sp, pc, r4, asr r1 @ │ │ │ │ + addeq r4, r8, r8, lsr r9 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 33e7c0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -198410,27 +198410,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 33ec40 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 925e24 │ │ │ │ + bl 925d14 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r8, r0, lsr #12 │ │ │ │ + addeq r4, r8, r0, lsl r5 │ │ │ │ │ │ │ │ 0033ec44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -198450,15 +198450,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 33ecd4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 33ec88 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -198468,17 +198468,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsbeq sp, [pc], r8 │ │ │ │ - addeq r4, r8, r8, ror #12 │ │ │ │ - addeq r4, r8, ip, ror r6 │ │ │ │ + addseq ip, pc, r8, asr #31 │ │ │ │ + addeq r4, r8, r8, asr r5 │ │ │ │ + addeq r4, r8, ip, ror #10 │ │ │ │ │ │ │ │ 0033ecfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 33ed64 │ │ │ │ @@ -198491,25 +198491,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addseq sp, pc, r8, lsr #32 │ │ │ │ - addeq r4, r8, r8, ror #9 │ │ │ │ - addeq r4, r8, r8, lsr #11 │ │ │ │ + addseq ip, pc, r8, lsl pc @ │ │ │ │ + ldrdeq r4, [r8], r8 │ │ │ │ + umulleq r4, r8, r8, r4 │ │ │ │ │ │ │ │ 0033ed70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -198524,48 +198524,48 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x009fcfb0 │ │ │ │ - addeq r4, r8, r4, ror r4 │ │ │ │ - addeq r4, r8, r4, lsr r5 │ │ │ │ + addseq ip, pc, r0, lsr #29 │ │ │ │ + addeq r4, r8, r4, ror #6 │ │ │ │ + addeq r4, r8, r4, lsr #8 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 33ee48 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq fp, sl, ip, lsr sp │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -198699,21 +198699,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 655a98 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 33eff4 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ ldr ip, [pc, #252] @ 33f184 │ │ │ │ add ip, pc, ip │ │ │ │ b 33f044 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ ldr ip, [pc, #232] @ 33f188 │ │ │ │ add ip, pc, ip │ │ │ │ b 33efc8 │ │ │ │ ldr r2, [pc, #224] @ 33f18c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -198739,31 +198739,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 33f19c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33efac │ │ │ │ ldr r0, [pc, #84] @ 33f1a0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33efac │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq ip, r8, lr, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq ip, ip, lr, r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -198771,16 +198771,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r6, r0, ip, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ adceq fp, sl, ip, ror #20 │ │ │ │ - addeq r4, r8, r8, ror sl │ │ │ │ - umulleq r4, r8, r4, sl │ │ │ │ + addeq r4, r8, r8, ror #18 │ │ │ │ + addeq r4, r8, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -198933,15 +198933,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 33f37c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #400] @ 33f5c0 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f3ac │ │ │ │ ldr r2, [pc, #388] @ 33f5cc │ │ │ │ @@ -198964,22 +198964,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 33f5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33f3ac │ │ │ │ ldr r2, [pc, #272] @ 33f5dc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f390 │ │ │ │ ldr r2, [pc, #240] @ 33f5d0 │ │ │ │ @@ -198997,32 +198997,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 33f5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33f390 │ │ │ │ ldr r8, [pc, #144] @ 33f5e4 │ │ │ │ mvn r5, #0 │ │ │ │ b 33f37c │ │ │ │ ldr r0, [pc, #136] @ 33f5e8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33f390 │ │ │ │ ldr r2, [pc, #116] @ 33f5ec │ │ │ │ ldr r3, [pc, #56] @ 33f5b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -199030,58 +199030,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 33f5ac │ │ │ │ ldr r0, [pc, #84] @ 33f5f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq ip, ip, fp, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, ip, lsr fp │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r0, asr sl │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r2, r0, ip, lsr #7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r8, ip, asr r7 │ │ │ │ + addeq r4, r8, ip, asr #12 │ │ │ │ andeq r3, r0, ip, asr #17 │ │ │ │ - addeq r4, r8, r8, lsl r7 │ │ │ │ + addeq r4, r8, r8, lsl #12 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - addeq r4, r8, r4, lsr #14 │ │ │ │ + addeq r4, r8, r4, lsl r6 │ │ │ │ smlabbeq ip, ip, r8, r9 │ │ │ │ - addeq r4, r8, r0, lsr #13 │ │ │ │ + umulleq r4, r8, r0, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 33f6c4 │ │ │ │ ldr r2, [pc, #184] @ 33f6c8 │ │ │ │ ldr r1, [pc, #184] @ 33f6cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #152] @ 33f6d0 │ │ │ │ ldr r1, [pc, #152] @ 33f6d4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #120] @ 33f6d8 │ │ │ │ ldr r2, [pc, #120] @ 33f6dc │ │ │ │ ldr r3, [pc, #120] @ 33f6e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -199089,31 +199089,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 33f6e4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #72] @ 33f6e8 │ │ │ │ ldr r1, [pc, #72] @ 33f6ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - umullseq ip, pc, ip, r8 @ │ │ │ │ - addeq r4, r7, ip, ror r4 │ │ │ │ - ldrdeq r3, [sl], r8 │ │ │ │ - addeq r3, r8, r4, lsr #25 │ │ │ │ - @ instruction: 0x00883cb8 │ │ │ │ + b 927de4 │ │ │ │ + addseq ip, pc, ip, lsl #15 │ │ │ │ + addeq r4, r7, ip, ror #6 │ │ │ │ + addeq r3, sl, r8, asr #7 │ │ │ │ + umulleq r3, r8, r4, fp │ │ │ │ + addeq r3, r8, r8, lsr #23 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ @ instruction: 0x00aab4bc │ │ │ │ strdeq r0, [r8, -r8] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -199192,28 +199192,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33f868 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33f91c │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 33f9e4 │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl b8d3e0 │ │ │ │ + bl b8d2d0 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 33f8ac │ │ │ │ ldr r2, [pc, #356] @ 33f9e8 │ │ │ │ ldr r3, [pc, #336] @ 33f9d8 │ │ │ │ @@ -199253,15 +199253,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ b 33f868 │ │ │ │ ldr r2, [pc, #192] @ 33f9f4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f810 │ │ │ │ ldr r2, [pc, #176] @ 33f9f8 │ │ │ │ @@ -199279,45 +199279,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 33fa00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33f810 │ │ │ │ ldr r0, [pc, #72] @ 33fa04 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 33f810 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r8, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, ip, lsr #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlabbeq ip, r0, r5, r9 │ │ │ │ tsteq ip, r0, asr r5 │ │ │ │ tsteq ip, r0, lsr #10 │ │ │ │ andeq r5, r0, r0, ror #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r8, r0, lsl #6 │ │ │ │ - addeq r4, r8, ip, lsl r3 │ │ │ │ + strdeq r4, [r8], r0 │ │ │ │ + addeq r4, r8, ip, lsl #4 │ │ │ │ ldr ip, [pc, #368] @ 33fb80 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 33fb84 │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -199406,15 +199406,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 33fb98 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 33fa8c │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addseq ip, pc, r4, lsl r4 @ │ │ │ │ + addseq ip, pc, r4, lsl #6 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedea648 <__bss_end__@@Base+0xfd8cc770> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -199481,17 +199481,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 27ed40 <__fprintf_chk@plt> │ │ │ │ b 33fbcc │ │ │ │ tsteq ip, r4, asr #4 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r3, r8, r0, asr #9 │ │ │ │ - addseq ip, pc, r0, lsr #4 │ │ │ │ - addeq r8, pc, r8, asr #20 │ │ │ │ + @ instruction: 0x008833b0 │ │ │ │ + addseq ip, pc, r0, lsl r1 @ │ │ │ │ + addeq r8, pc, r8, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 3403c4 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -199501,15 +199501,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 3403d0 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -199933,55 +199933,55 @@ │ │ │ │ b 340344 │ │ │ │ ldr lr, [pc, #140] @ 340440 │ │ │ │ add lr, pc, lr │ │ │ │ b 340334 │ │ │ │ ldr ip, [pc, #132] @ 340444 │ │ │ │ add ip, pc, ip │ │ │ │ b 340324 │ │ │ │ - addseq ip, pc, ip, asr #3 │ │ │ │ - addeq r4, r8, r0, lsr #32 │ │ │ │ - addeq r4, r8, r0, lsr r0 │ │ │ │ + ldrheq ip, [pc], ip @ │ │ │ │ + addeq r3, r8, r0, lsl pc │ │ │ │ + addeq r3, r8, r0, lsr #30 │ │ │ │ ldrdeq r9, [ip, -r4] │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r3, r8, r8, asr #6 │ │ │ │ - addeq r3, r8, ip, asr pc │ │ │ │ - addeq r3, r8, r8, ror #5 │ │ │ │ - addseq r9, r1, r8, lsl r4 │ │ │ │ - @ instruction: 0x009fbff4 │ │ │ │ - umulleq r3, r8, ip, r2 │ │ │ │ - @ instruction: 0x009fbfd8 │ │ │ │ - addeq r3, r8, r8, asr lr │ │ │ │ - addeq r3, r8, r8, lsr #4 │ │ │ │ - addeq r3, r8, r4, asr #32 │ │ │ │ - umullseq fp, pc, r8, sp @ │ │ │ │ - addeq r3, r8, ip, lsr #25 │ │ │ │ - umulleq r2, r8, ip, pc @ │ │ │ │ - @ instruction: 0x00883bb0 │ │ │ │ - addeq r2, r8, r4, asr lr │ │ │ │ - ldrdeq r9, [ip], r0 │ │ │ │ - addseq r1, r6, r0, asr #15 │ │ │ │ - addeq r5, sp, r8, ror r6 │ │ │ │ - addeq sl, sl, r4, lsr lr │ │ │ │ - @ instruction: 0x008839b0 │ │ │ │ - addeq r3, r8, r0, lsr sl │ │ │ │ - addeq r3, r8, ip, ror r9 │ │ │ │ - @ instruction: 0x0094ddd8 │ │ │ │ - addeq r3, r8, r4, ror #18 │ │ │ │ - addeq r3, r8, r8, asr r9 │ │ │ │ - addeq r3, r8, ip, asr #18 │ │ │ │ + addeq r3, r8, r8, lsr r2 │ │ │ │ + addeq r3, r8, ip, asr #28 │ │ │ │ + ldrdeq r3, [r8], r8 │ │ │ │ + addseq r9, r1, r8, lsl #6 │ │ │ │ + addseq fp, pc, r4, ror #29 │ │ │ │ + addeq r3, r8, ip, lsl #3 │ │ │ │ + addseq fp, pc, r8, asr #29 │ │ │ │ + addeq r3, r8, r8, asr #26 │ │ │ │ + addeq r3, r8, r8, lsl r1 │ │ │ │ + addeq r2, r8, r4, lsr pc │ │ │ │ + addseq fp, pc, r8, lsl #25 │ │ │ │ + umulleq r3, r8, ip, fp │ │ │ │ + addeq r2, r8, ip, lsl #29 │ │ │ │ + addeq r3, r8, r0, lsr #21 │ │ │ │ + addeq r2, r8, r4, asr #26 │ │ │ │ + addeq r9, ip, r0, asr #1 │ │ │ │ + @ instruction: 0x009616b0 │ │ │ │ + addeq r5, sp, r8, ror #10 │ │ │ │ + addeq sl, sl, r4, lsr #26 │ │ │ │ + addeq r3, r8, r0, lsr #17 │ │ │ │ + addeq r3, r8, r0, lsr #18 │ │ │ │ + addeq r3, r8, ip, ror #16 │ │ │ │ + addseq sp, r4, r8, asr #25 │ │ │ │ + addeq r3, r8, r4, asr r8 │ │ │ │ + addeq r3, r8, r8, asr #16 │ │ │ │ + addeq r3, r8, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -199999,22 +199999,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3405a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -200072,28 +200072,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8d3e0 │ │ │ │ + b b8d2d0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9f2e00 <__bss_end__@@Base+0xfd4d4f28> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -200110,22 +200110,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 34075c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -200182,15 +200182,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8d3e0 │ │ │ │ + b b8d2d0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9f2fb8 <__bss_end__@@Base+0xfd4d50e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -200202,138 +200202,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #100] @ 340868 │ │ │ │ ldr r1, [pc, #100] @ 34086c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #68] @ 340870 │ │ │ │ ldr r3, [pc, #68] @ 340874 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009fb6d0 │ │ │ │ - @ instruction: 0x008732b0 │ │ │ │ - addeq r2, sl, ip, lsl #6 │ │ │ │ - ldrdeq r2, [r8], r8 │ │ │ │ - addeq r2, r8, ip, ror #21 │ │ │ │ + addseq fp, pc, r0, asr #11 │ │ │ │ + addeq r3, r7, r0, lsr #3 │ │ │ │ + strdeq r2, [sl], ip │ │ │ │ + addeq r2, r8, r8, asr #19 │ │ │ │ + ldrdeq r2, [r8], ip │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - ldrdeq r3, [r8], r0 │ │ │ │ + addeq r3, r8, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 340914 │ │ │ │ ldr r2, [pc, #132] @ 340918 │ │ │ │ ldr r1, [pc, #132] @ 34091c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #100] @ 340920 │ │ │ │ ldr r1, [pc, #100] @ 340924 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #68] @ 340928 │ │ │ │ ldr r3, [pc, #68] @ 34092c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, pc, r8, lsl r6 @ │ │ │ │ - strdeq r3, [r7], r8 │ │ │ │ - addeq r2, sl, r4, asr r2 │ │ │ │ - addeq r2, r8, r0, lsr #20 │ │ │ │ - addeq r2, r8, r4, lsr sl │ │ │ │ + addseq fp, pc, r8, lsl #10 │ │ │ │ + addeq r3, r7, r8, ror #1 │ │ │ │ + addeq r2, sl, r4, asr #2 │ │ │ │ + addeq r2, r8, r0, lsl r9 │ │ │ │ + addeq r2, r8, r4, lsr #18 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - addeq r3, r8, r0, asr #10 │ │ │ │ + addeq r3, r8, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 3409cc │ │ │ │ ldr r2, [pc, #132] @ 3409d0 │ │ │ │ ldr r1, [pc, #132] @ 3409d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #100] @ 3409d8 │ │ │ │ ldr r1, [pc, #100] @ 3409dc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #68] @ 3409e0 │ │ │ │ ldr r3, [pc, #68] @ 3409e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, pc, r0, ror #10 │ │ │ │ - addeq r3, r7, r0, asr #2 │ │ │ │ - umulleq r2, sl, ip, r1 │ │ │ │ - addeq r2, r8, r8, ror #18 │ │ │ │ - addeq r2, r8, ip, ror r9 │ │ │ │ + addseq fp, pc, r0, asr r4 @ │ │ │ │ + addeq r3, r7, r0, lsr r0 │ │ │ │ + addeq r2, sl, ip, lsl #1 │ │ │ │ + addeq r2, r8, r8, asr r8 │ │ │ │ + addeq r2, r8, ip, ror #16 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x008834b8 │ │ │ │ + addeq r3, r8, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 340c58 │ │ │ │ @@ -200462,47 +200462,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 340c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 340b48 │ │ │ │ ldr r5, [pc, #72] @ 340c84 │ │ │ │ mvn r4, #0 │ │ │ │ b 340b34 │ │ │ │ ldr r0, [pc, #64] @ 340c88 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 340b48 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [ip, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010c83b8 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010c8298 │ │ │ │ andeq r3, r0, ip, asr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, r8, r0, lsr r0 │ │ │ │ + addeq r2, r8, r0, lsr #30 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - addeq r3, r8, r0, asr #32 │ │ │ │ + addeq r2, r8, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 340d58 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -200512,15 +200512,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -200546,32 +200546,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq fp, pc, r0, lsl #4 │ │ │ │ - addeq r3, r8, r4, rrx │ │ │ │ - addeq r3, r8, r4, asr r0 │ │ │ │ + ldrsheq fp, [pc], r0 │ │ │ │ + addeq r2, r8, r4, asr pc │ │ │ │ + addeq r2, r8, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 340e48 │ │ │ │ ldr r2, [pc, #204] @ 340e4c │ │ │ │ ldr r1, [pc, #204] @ 340e50 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r4, [pc, #172] @ 340e54 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 340e0c │ │ │ │ @@ -200606,36 +200606,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 340e60 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 27ed40 <__fprintf_chk@plt> │ │ │ │ b 340dbc │ │ │ │ - addseq fp, pc, r0, lsr r1 @ │ │ │ │ - addeq r2, r8, r4, lsl #31 │ │ │ │ - umulleq r2, r8, r8, pc @ │ │ │ │ + addseq fp, pc, r0, lsr #32 │ │ │ │ + addeq r2, r8, r4, ror lr │ │ │ │ + addeq r2, r8, r8, lsl #29 │ │ │ │ tsteq ip, r0, rrx │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r2, r8, ip, lsl r3 │ │ │ │ - addeq r7, pc, ip, lsr #17 │ │ │ │ + addeq r2, r8, ip, lsl #4 │ │ │ │ + umulleq r7, pc, ip, r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 340f78 │ │ │ │ ldr r2, [pc, #252] @ 340f7c │ │ │ │ ldr r1, [pc, #252] @ 340f80 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #220] @ 340f84 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 340f3c │ │ │ │ @@ -200646,15 +200646,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 340f0c │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 340ef4 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ce80 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 340f34 │ │ │ │ @@ -200682,22 +200682,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 340f94 │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 27ed40 <__fprintf_chk@plt> │ │ │ │ b 340ebc │ │ │ │ - addseq fp, pc, r0, lsr r0 @ │ │ │ │ - addeq r2, r8, r4, lsl #29 │ │ │ │ - umulleq r2, r8, r8, lr │ │ │ │ + addseq sl, pc, r0, lsr #30 │ │ │ │ + addeq r2, r8, r4, ror sp │ │ │ │ + addeq r2, r8, r8, lsl #27 │ │ │ │ tsteq ip, r0, ror #30 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r2, r8, ip, ror #3 │ │ │ │ - addeq r7, pc, ip, ror r7 @ │ │ │ │ + ldrdeq r2, [r8], ip │ │ │ │ + addeq r7, pc, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 34121c │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -200706,15 +200706,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 341224 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 341228 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 34122c │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -200727,15 +200727,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3411b4 │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -200791,15 +200791,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -200823,15 +200823,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 27cb68 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ b 341130 │ │ │ │ ldr r2, [pc, #128] @ 34123c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 341240 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200851,28 +200851,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 341250 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 341254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq sl, pc, r0, lsl #30 │ │ │ │ - addeq r2, r8, ip, asr #26 │ │ │ │ - addeq r2, r8, r0, ror #26 │ │ │ │ + @ instruction: 0x009fadf0 │ │ │ │ + addeq r2, r8, ip, lsr ip │ │ │ │ + addeq r2, r8, r0, asr ip │ │ │ │ tsteq ip, r0, lsr #28 │ │ │ │ - addeq r2, r8, r8, lsr #2 │ │ │ │ + addeq r2, r8, r8, lsl r0 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r1, r8, r4, ror pc │ │ │ │ - addeq r2, r8, r4, lsr #25 │ │ │ │ - addseq sl, pc, ip, lsr #25 │ │ │ │ - addeq r2, r8, r8, lsl #22 │ │ │ │ - addeq r2, r8, r0, lsl #25 │ │ │ │ + addeq r1, r8, r4, ror #28 │ │ │ │ + umulleq r2, r8, r4, fp │ │ │ │ + umullseq sl, pc, ip, fp @ │ │ │ │ + strdeq r2, [r8], r8 │ │ │ │ + addeq r2, r8, r0, ror fp │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3412dc │ │ │ │ ldr r2, [pc, #108] @ 3412e0 │ │ │ │ @@ -200882,15 +200882,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3412cc │ │ │ │ ldr r3, [pc, #52] @ 3412e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -200899,17 +200899,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 340f98 │ │ │ │ ldr r3, [pc, #24] @ 3412ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 3412b8 │ │ │ │ - addseq sl, pc, r0, asr #24 │ │ │ │ - addeq r2, r8, ip, lsl #21 │ │ │ │ - umulleq r2, r8, ip, sl │ │ │ │ + addseq sl, pc, r0, lsr fp @ │ │ │ │ + addeq r2, r8, ip, ror r9 │ │ │ │ + addeq r2, r8, ip, lsl #19 │ │ │ │ adceq r9, sl, ip, lsr #17 │ │ │ │ adceq r9, sl, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 341374 │ │ │ │ @@ -200920,15 +200920,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 341364 │ │ │ │ ldr r3, [pc, #52] @ 341380 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -200937,17 +200937,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 340f98 │ │ │ │ ldr r3, [pc, #24] @ 341384 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 341350 │ │ │ │ - addseq sl, pc, r8, lsr #23 │ │ │ │ + umullseq sl, pc, r8, sl @ │ │ │ │ + addeq r2, r8, r4, ror #17 │ │ │ │ strdeq r2, [r8], r4 │ │ │ │ - addeq r2, r8, r4, lsl #20 │ │ │ │ adceq r9, sl, r4, lsl r8 │ │ │ │ strdeq r9, [sl], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 34140c │ │ │ │ @@ -200958,15 +200958,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3413fc │ │ │ │ ldr r3, [pc, #52] @ 341418 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -200975,17 +200975,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 340f98 │ │ │ │ ldr r3, [pc, #24] @ 34141c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 3413e8 │ │ │ │ - addseq sl, pc, r0, lsl fp @ │ │ │ │ - addeq r2, r8, ip, asr r9 │ │ │ │ - addeq r2, r8, ip, ror #18 │ │ │ │ + addseq sl, pc, r0, lsl #20 │ │ │ │ + addeq r2, r8, ip, asr #16 │ │ │ │ + addeq r2, r8, ip, asr r8 │ │ │ │ adceq r9, sl, ip, ror r7 │ │ │ │ adceq r9, sl, ip, asr r7 │ │ │ │ sub r1, r2, #32 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3414a8 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ @@ -201026,15 +201026,15 @@ │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3414dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r9, sl, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -201096,15 +201096,15 @@ │ │ │ │ ldr r3, [r4, #948] @ 0x3b4 │ │ │ │ mov sl, #0 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ str sl, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ tst r9, #1 │ │ │ │ and r9, r9, #16384 @ 0x4000 │ │ │ │ beq 341690 │ │ │ │ cmp r9, sl │ │ │ │ beq 341720 │ │ │ │ @@ -201134,15 +201134,15 @@ │ │ │ │ tst r3, r2 │ │ │ │ str r5, [r4, #952] @ 0x3b8 │ │ │ │ str r7, [r4, #948] @ 0x3b4 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ beq 34157c │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 34157c │ │ │ │ cmp r9, #0 │ │ │ │ beq 3416d8 │ │ │ │ mov r1, r7 │ │ │ │ bl 343cf0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 341644 │ │ │ │ @@ -201195,39 +201195,39 @@ │ │ │ │ ldr r1, [pc, #116] @ 3417dc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #88] @ 3417e0 │ │ │ │ ldr r1, [pc, #88] @ 3417e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #68] @ 3417e8 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009fabf0 │ │ │ │ - addeq r2, r7, ip, lsr #6 │ │ │ │ - addeq r1, sl, r4, lsl #7 │ │ │ │ + addseq sl, pc, r0, ror #21 │ │ │ │ + addeq r2, r7, ip, lsl r2 │ │ │ │ + addeq r1, sl, r4, ror r2 │ │ │ │ muleq r0, r0, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ adceq r9, sl, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -201238,28 +201238,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3418fc │ │ │ │ ldr r1, [pc, #228] @ 341900 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #208] @ 341904 │ │ │ │ ldr r1, [pc, #208] @ 341908 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ ldr r6, [pc, #180] @ 34190c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 381244 │ │ │ │ ldr r2, [pc, #152] @ 341910 │ │ │ │ ldr r3, [pc, #152] @ 341914 │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ @@ -201267,72 +201267,72 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 381344 │ │ │ │ ldr r3, [pc, #100] @ 341918 │ │ │ │ ldr r2, [pc, #100] @ 34191c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r6, r3] │ │ │ │ mov r1, r2 │ │ │ │ add r3, r4, #960 @ 0x3c0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 933ec8 │ │ │ │ + bl 933db8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq sl, pc, r4, asr fp @ │ │ │ │ - addeq pc, r7, r4, lsl ip @ │ │ │ │ - addeq pc, r7, r4, lsr #24 │ │ │ │ - umulleq r2, r8, ip, r7 │ │ │ │ - addeq r2, r8, ip, lsr #15 │ │ │ │ + addseq sl, pc, r4, asr #20 │ │ │ │ + addeq pc, r7, r4, lsl #22 │ │ │ │ + addeq pc, r7, r4, lsl fp @ │ │ │ │ + addeq r2, r8, ip, lsl #13 │ │ │ │ + umulleq r2, r8, ip, r6 │ │ │ │ @ instruction: 0x010c75b0 │ │ │ │ adceq r9, sl, r8, asr #17 │ │ │ │ - @ instruction: 0x008824b4 │ │ │ │ + addeq r2, r8, r4, lsr #7 │ │ │ │ muleq r0, r4, sl │ │ │ │ - addeq r2, r8, r4, asr #14 │ │ │ │ + addeq r2, r8, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 341978 │ │ │ │ ldr r2, [pc, #64] @ 34197c │ │ │ │ ldr r1, [pc, #64] @ 341980 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #32] @ 341984 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 343bb0 │ │ │ │ - addseq sl, pc, ip, lsl sl @ │ │ │ │ - addeq r2, r8, ip, lsl #13 │ │ │ │ - addeq r2, r8, r4, lsr #13 │ │ │ │ + addseq sl, pc, ip, lsl #18 │ │ │ │ + addeq r2, r8, ip, ror r5 │ │ │ │ + umulleq r2, r8, r4, r5 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 341a00 │ │ │ │ ldr r2, [pc, #96] @ 341a04 │ │ │ │ @@ -201340,15 +201340,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r3, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ str r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -201356,17 +201356,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009fa9b4 │ │ │ │ - addeq r2, r8, r4, lsr #12 │ │ │ │ - addeq r2, r8, ip, lsr r6 │ │ │ │ + addseq sl, pc, r4, lsr #17 │ │ │ │ + addeq r2, r8, r4, lsl r5 │ │ │ │ + addeq r2, r8, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ @@ -201431,15 +201431,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ bic r3, r3, ip │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -201453,15 +201453,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [pc, #104] @ 341bdc │ │ │ │ add r1, r1, #1 │ │ │ │ movne r0, r2 │ │ │ │ str ip, [r4, #956] @ 0x3bc │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ str r3, [r4, #948] @ 0x3b4 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ pop {r4, lr} │ │ │ │ b 343e5c │ │ │ │ tst ip, #128 @ 0x80 │ │ │ │ beq 341bb4 │ │ │ │ ldr r3, [r0, #924] @ 0x39c │ │ │ │ @@ -201473,20 +201473,20 @@ │ │ │ │ ldrb r1, [r4, #957] @ 0x3bd │ │ │ │ tst ip, #512 @ 0x200 │ │ │ │ ldr r0, [pc, #20] @ 341bdc │ │ │ │ add r1, r1, #1 │ │ │ │ movne r0, r3 │ │ │ │ str ip, [r4, #924] @ 0x39c │ │ │ │ b 341b84 │ │ │ │ - addseq sl, pc, r4, asr #17 │ │ │ │ + @ instruction: 0x009fa7b4 │ │ │ │ andeq sp, r5, r0, lsl #24 │ │ │ │ andeq fp, r2, r0, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 341bec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ strdeq r9, [sl], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #196] @ 341ccc │ │ │ │ ldr r2, [pc, #196] @ 341cd0 │ │ │ │ @@ -201494,15 +201494,15 @@ │ │ │ │ ldr r1, [pc, #192] @ 341cd4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #164] @ 341cd8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #256 @ 0x100 │ │ │ │ beq 341c64 │ │ │ │ bhi 341c80 │ │ │ │ @@ -201529,27 +201529,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 341c64 │ │ │ │ ldr r0, [pc, #52] @ 341ce4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b 341c64 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne 341c94 │ │ │ │ b 341c64 │ │ │ │ - addseq sl, pc, r4, ror r7 @ │ │ │ │ - addeq r2, r8, r0, asr #8 │ │ │ │ - addeq r2, r8, r0, asr r4 │ │ │ │ + addseq sl, pc, r4, ror #12 │ │ │ │ + addeq r2, r8, r0, lsr r3 │ │ │ │ + addeq r2, r8, r0, asr #6 │ │ │ │ ldrdeq r7, [ip, -r4] │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r2, r8, r4, asr #7 │ │ │ │ + @ instruction: 0x008822b4 │ │ │ │ ldr r1, [r0, #936] @ 0x3a8 │ │ │ │ ldr r3, [r0, #940] @ 0x3ac │ │ │ │ tst r1, #512 @ 0x200 │ │ │ │ orrne r3, r3, #32 │ │ │ │ biceq r3, r3, #32 │ │ │ │ tst r1, #8 │ │ │ │ and r1, r1, #130 @ 0x82 │ │ │ │ @@ -201561,54 +201561,54 @@ │ │ │ │ bicne r3, r3, #1 │ │ │ │ mov r2, r0 │ │ │ │ tst r3, r1 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #940] @ 0x3ac │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 341dc8 │ │ │ │ ldr r2, [pc, #120] @ 341dcc │ │ │ │ ldr r1, [pc, #120] @ 341dd0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #88] @ 341dd4 │ │ │ │ ldr r1, [pc, #88] @ 341dd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #56] @ 341ddc │ │ │ │ ldr r1, [pc, #56] @ 341de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq sl, pc, r4, lsr r6 @ │ │ │ │ - addeq r1, r7, r4, lsr sp │ │ │ │ - umulleq r0, sl, r0, sp │ │ │ │ + b 927de4 │ │ │ │ + addseq sl, pc, r4, lsr #10 │ │ │ │ + addeq r1, r7, r4, lsr #24 │ │ │ │ + addeq r0, sl, r0, lsl #25 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ adceq r9, sl, ip, lsr r4 │ │ │ │ tsteq r7, r4, asr #12 │ │ │ │ ldr r3, [r0, #1200] @ 0x4b0 │ │ │ │ lsrs r3, r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -202009,15 +202009,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #25 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ - addseq sl, pc, r0, asr #32 │ │ │ │ + addseq r9, pc, r0, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ 3424f0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -202025,50 +202025,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 3424f4 │ │ │ │ ldr r1, [pc, #144] @ 3424f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #124] @ 3424fc │ │ │ │ ldr r2, [pc, #124] @ 342500 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #96] @ 342504 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381344 │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381244 │ │ │ │ - addseq r9, pc, r8, lsr pc @ │ │ │ │ - addeq lr, r7, r8, asr #31 │ │ │ │ - ldrdeq lr, [r7], r8 │ │ │ │ - addeq r1, r8, ip, ror #23 │ │ │ │ - addeq r1, r8, ip, asr #23 │ │ │ │ + addseq r9, pc, r8, lsr #28 │ │ │ │ + @ instruction: 0x0087eeb8 │ │ │ │ + addeq lr, r7, r8, asr #29 │ │ │ │ + ldrdeq r1, [r8], ip │ │ │ │ + @ instruction: 0x00881abc │ │ │ │ adceq r8, sl, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #1204] @ 0x4b4 │ │ │ │ @@ -202095,15 +202095,15 @@ │ │ │ │ ldr r1, [pc, #92] @ 3425d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #272 @ 0x110 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ bl 27e9ec │ │ │ │ mov r0, #2688 @ 0xa80 │ │ │ │ mov r3, #11 │ │ │ │ @@ -202111,17 +202111,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ ldr r2, [pc, #24] @ 3425d8 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27e9ec │ │ │ │ - addseq r9, pc, r0, lsl lr @ │ │ │ │ + addseq r9, pc, r0, lsl #26 │ │ │ │ + addeq r1, r8, r4, asr #19 │ │ │ │ ldrdeq r1, [r8], r4 │ │ │ │ - addeq r1, r8, r4, ror #21 │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -202259,15 +202259,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 342680 │ │ │ │ b 3427b8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ smlatbeq ip, ip, r6, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r8, r8, lsr #23 │ │ │ │ + umulleq r1, r8, r8, sl │ │ │ │ tsteq ip, r4, asr #12 │ │ │ │ │ │ │ │ 00342824 : │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 342850 │ │ │ │ lsl r2, r2, #1 │ │ │ │ @@ -202286,17 +202286,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 342884 │ │ │ │ ldr r0, [pc, #24] @ 342888 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r9, pc, ip, asr #22 │ │ │ │ + addseq r9, pc, ip, lsr sl @ │ │ │ │ + addeq r1, r8, r8, asr #19 │ │ │ │ ldrdeq r1, [r8], r8 │ │ │ │ - addeq r1, r8, r8, ror #21 │ │ │ │ │ │ │ │ 0034288c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #504] @ 342a9c │ │ │ │ @@ -202433,18 +202433,18 @@ │ │ │ │ @ instruction: 0xffff8008 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ andeq r4, r0, r3, asr lr │ │ │ │ andeq r4, r0, r1, lsr r3 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - addeq r1, r8, r4, ror #17 │ │ │ │ - addseq r9, pc, r4, lsr r9 @ │ │ │ │ - addeq r1, r8, r0, asr #17 │ │ │ │ - ldrdeq r1, [r8], r0 │ │ │ │ + ldrdeq r1, [r8], r4 │ │ │ │ + addseq r9, pc, r4, lsr #16 │ │ │ │ + @ instruction: 0x008817b0 │ │ │ │ + addeq r1, r8, r0, asr #15 │ │ │ │ │ │ │ │ 00342ad4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #128] @ 342b6c │ │ │ │ @@ -202592,24 +202592,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r0, ror r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r8, r0, asr #15 │ │ │ │ + @ instruction: 0x008816b0 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xffff8008 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, asr lr │ │ │ │ andeq r4, r0, r1, lsr r3 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addeq r1, r8, r0, lsr #13 │ │ │ │ + umulleq r1, r8, r0, r5 │ │ │ │ tsteq ip, ip, lsl r1 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr ip, [r3, #176] @ 0xb0 │ │ │ │ str r1, [r3, #168] @ 0xa8 │ │ │ │ asr r2, r1, #2 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ asr r1, ip, #2 │ │ │ │ @@ -202625,27 +202625,27 @@ │ │ │ │ asr r3, r3, #4 │ │ │ │ mov r0, #0 │ │ │ │ strb r3, [r2, #236] @ 0xec │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umullseq r9, pc, ip, r6 @ │ │ │ │ + addseq r9, pc, ip, lsl #11 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r2, [r0, #236] @ 0xec │ │ │ │ ldr r3, [pc, #28] @ 342de4 │ │ │ │ and r2, r2, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #4 │ │ │ │ str r3, [r0, #232] @ 0xe8 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r9, pc, r4, ror #12 │ │ │ │ + addseq r9, pc, r4, asr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #212] @ 0xd4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -202778,20 +202778,20 @@ │ │ │ │ sub ip, ip, lr, asr #31 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, ip │ │ │ │ ldrb r3, [r3, #512] @ 0x200 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 657424 │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ - addseq r9, pc, r8, asr #10 │ │ │ │ - addseq r9, pc, r4, lsl r5 @ │ │ │ │ - @ instruction: 0x009f94d4 │ │ │ │ - addseq r9, pc, r0, lsr #9 │ │ │ │ - addseq r9, pc, r0, ror #8 │ │ │ │ - addseq r9, pc, ip, lsr #8 │ │ │ │ + addseq r9, pc, r8, lsr r4 @ │ │ │ │ + addseq r9, pc, r4, lsl #8 │ │ │ │ + addseq r9, pc, r4, asr #7 │ │ │ │ + umullseq r9, pc, r0, r3 @ │ │ │ │ + addseq r9, pc, r0, asr r3 @ │ │ │ │ + addseq r9, pc, ip, lsl r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov fp, r0 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [pc, #736] @ 343330 │ │ │ │ @@ -202980,21 +202980,21 @@ │ │ │ │ bl 65666c │ │ │ │ b 343184 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq ip, ip, sp, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r8, ror ip │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - @ instruction: 0x008811b8 │ │ │ │ - addeq r1, r8, r4, lsr #3 │ │ │ │ - umulleq r1, r8, r0, r1 │ │ │ │ + addeq r1, r8, r8, lsr #1 │ │ │ │ + umulleq r1, r8, r4, r0 │ │ │ │ + addeq r1, r8, r0, lsl #1 │ │ │ │ muleq r0, r8, r8 │ │ │ │ - addeq r1, r8, r0, asr r1 │ │ │ │ - addeq r1, r8, ip, asr #2 │ │ │ │ - addeq r1, r8, r0, asr #2 │ │ │ │ + addeq r1, r8, r0, asr #32 │ │ │ │ + addeq r1, r8, ip, lsr r0 │ │ │ │ + addeq r1, r8, r0, lsr r0 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r2, [r3, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 34339c │ │ │ │ ldr r2, [r3, #232] @ 0xe8 │ │ │ │ ldr ip, [r2, #12] │ │ │ │ str ip, [r3, #244] @ 0xf4 │ │ │ │ @@ -203029,15 +203029,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 343030 │ │ │ │ ldr r0, [pc, #4] @ 343408 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r7, sl, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3434d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -203046,27 +203046,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3434d4 │ │ │ │ ldr r1, [pc, #156] @ 3434d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #136] @ 3434dc │ │ │ │ ldr r1, [pc, #136] @ 3434e0 │ │ │ │ add r4, r4, #572 @ 0x23c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ ldr r4, [pc, #116] @ 3434e4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r6, [pc, #100] @ 3434e8 │ │ │ │ ldr r3, [pc, #100] @ 3434ec │ │ │ │ ldr lr, [pc, #100] @ 3434f0 │ │ │ │ ldr ip, [pc, #100] @ 3434f4 │ │ │ │ ldr r1, [pc, #100] @ 3434f8 │ │ │ │ add r6, pc, r6 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -203079,20 +203079,20 @@ │ │ │ │ str r4, [r0, #104] @ 0x68 │ │ │ │ str lr, [r0, #100] @ 0x64 │ │ │ │ str ip, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq r9, pc, r8 │ │ │ │ - addeq r0, r7, r0, ror #12 │ │ │ │ - @ instruction: 0x0089f6b8 │ │ │ │ - @ instruction: 0x00880fb4 │ │ │ │ - addeq r0, r8, r8, asr #31 │ │ │ │ + b 927de4 │ │ │ │ + @ instruction: 0x009f8ef8 │ │ │ │ + addeq r0, r7, r0, asr r5 │ │ │ │ + addeq pc, r9, r8, lsr #11 │ │ │ │ + addeq r0, r8, r4, lsr #29 │ │ │ │ + @ instruction: 0x00880eb8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ adceq r7, sl, ip, lsr #29 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0x0107e390 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -203106,44 +203106,44 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #1 │ │ │ │ moveq r3, #0 │ │ │ │ streq r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r8, pc, r0, lsl pc @ │ │ │ │ - addeq r0, r8, r8, lsl #30 │ │ │ │ - ldrdeq r0, [r8], r0 @ │ │ │ │ + addseq r8, pc, r0, lsl #28 │ │ │ │ + strdeq r0, [r8], r8 │ │ │ │ + addeq r0, r8, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #200] @ 343654 │ │ │ │ ldr r2, [pc, #200] @ 343658 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #196] @ 34365c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r7, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ str r7, [r4, #232] @ 0xe8 │ │ │ │ str r5, [r0, #152] @ 0x98 │ │ │ │ mov r6, r0 │ │ │ │ bl 34335c │ │ │ │ @@ -203177,17 +203177,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r8, pc, r0, lsr #29 │ │ │ │ - umulleq r0, r8, r4, lr │ │ │ │ - addeq r0, r8, r8, asr sl │ │ │ │ + umullseq r8, pc, r0, sp @ │ │ │ │ + addeq r0, r8, r4, lsl #27 │ │ │ │ + addeq r0, r8, r8, asr #18 │ │ │ │ bicgt r1, r3, #6029312 @ 0x5c0000 │ │ │ │ ldmdbvc r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ rsbseq r7, r9, r9, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203198,15 +203198,15 @@ │ │ │ │ ldr r1, [pc, #912] @ 343a24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #1 │ │ │ │ movgt r0, #1 │ │ │ │ bgt 3436d8 │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -203306,15 +203306,15 @@ │ │ │ │ ldr r1, [pc, #500] @ 343a38 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #596 @ 0x254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 343574 │ │ │ │ b 3436d4 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r0, #220] @ 0xdc │ │ │ │ b 3436d4 │ │ │ │ add r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -203419,22 +203419,22 @@ │ │ │ │ bl 342de8 │ │ │ │ b 3436d4 │ │ │ │ add r2, r0, #8192 @ 0x2000 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r2, #193] @ 0xc1 │ │ │ │ bl 342de8 │ │ │ │ b 3436d4 │ │ │ │ - addseq r8, pc, r8, lsr #27 │ │ │ │ - umulleq r0, r8, r8, sp │ │ │ │ - addeq r0, r8, r0, ror #18 │ │ │ │ - addseq r8, pc, r8, asr #25 │ │ │ │ - addseq r8, pc, r8, lsr ip @ │ │ │ │ - addseq r8, pc, ip, ror #23 │ │ │ │ - addeq r0, r8, r8, asr #23 │ │ │ │ - ldrdeq r0, [r8], ip │ │ │ │ + umullseq r8, pc, r8, ip @ │ │ │ │ + addeq r0, r8, r8, lsl #25 │ │ │ │ + addeq r0, r8, r0, asr r8 │ │ │ │ + @ instruction: 0x009f8bb8 │ │ │ │ + addseq r8, pc, r8, lsr #22 │ │ │ │ + @ instruction: 0x009f8adc │ │ │ │ + @ instruction: 0x00880ab8 │ │ │ │ + addeq r0, r8, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 343aec │ │ │ │ ldr r4, [pc, #152] @ 343af0 │ │ │ │ ldr r2, [pc, #152] @ 343af4 │ │ │ │ @@ -203443,15 +203443,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r7, #588 @ 0x24c │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r6 │ │ │ │ add r1, r0, #112 @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 656e34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 343abc │ │ │ │ @@ -203467,23 +203467,23 @@ │ │ │ │ ldr r1, [pc, #52] @ 343afc │ │ │ │ add r7, r7, #596 @ 0x254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 343574 │ │ │ │ - @ instruction: 0x009f89d4 │ │ │ │ - addeq r0, r8, r0, lsr #11 │ │ │ │ - addeq r0, r8, r8, asr #19 │ │ │ │ - addeq r0, r8, r8, asr #18 │ │ │ │ - addeq r0, r8, ip, asr r9 │ │ │ │ + addseq r8, pc, r4, asr #17 │ │ │ │ + umulleq r0, r8, r0, r4 │ │ │ │ + @ instruction: 0x008808b8 │ │ │ │ + addeq r0, r8, r8, lsr r8 │ │ │ │ + addeq r0, r8, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ @@ -203538,28 +203538,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ str r5, [r0, #156] @ 0x9c │ │ │ │ str r4, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, pc, r8, asr r8 @ │ │ │ │ - addeq r0, r8, r8, lsl r4 │ │ │ │ - addeq r0, r8, r0, asr r8 │ │ │ │ + addseq r8, pc, r8, asr #14 │ │ │ │ + addeq r0, r8, r8, lsl #6 │ │ │ │ + addeq r0, r8, r0, asr #14 │ │ │ │ │ │ │ │ 00343c28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ @@ -203792,48 +203792,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 343fec │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - @ instruction: 0x009f87b4 │ │ │ │ - addeq r0, r8, r8, ror #11 │ │ │ │ - addeq r0, r8, r4, ror r6 │ │ │ │ - addeq r0, r8, ip, asr #12 │ │ │ │ - addeq r0, r8, r4, lsl #12 │ │ │ │ - addeq r0, r8, r0, lsl r6 │ │ │ │ - addeq r0, r8, r8, asr #11 │ │ │ │ - addeq r0, r8, r0, ror r5 │ │ │ │ - addeq r0, r8, r4, lsr #12 │ │ │ │ - addeq r0, r8, ip, lsr #12 │ │ │ │ - addeq r0, r8, ip, lsl r6 │ │ │ │ - addeq r0, r8, r8, asr r5 │ │ │ │ + addseq r8, pc, r4, lsr #13 │ │ │ │ + ldrdeq r0, [r8], r8 │ │ │ │ + addeq r0, r8, r4, ror #10 │ │ │ │ + addeq r0, r8, ip, lsr r5 │ │ │ │ + strdeq r0, [r8], r4 │ │ │ │ + addeq r0, r8, r0, lsl #10 │ │ │ │ + @ instruction: 0x008804b8 │ │ │ │ + addeq r0, r8, r0, ror #8 │ │ │ │ + addeq r0, r8, r4, lsl r5 │ │ │ │ + addeq r0, r8, ip, lsl r5 │ │ │ │ + addeq r0, r8, ip, lsl #10 │ │ │ │ + addeq r0, r8, r8, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 344000 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ @ instruction: 0x00aa73b8 │ │ │ │ ldr r1, [pc, #8] @ 344014 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6ba58 │ │ │ │ - addeq r0, r7, ip, ror r0 │ │ │ │ + b b6b948 │ │ │ │ + addeq pc, r6, ip, ror #30 │ │ │ │ ldr r3, [pc, #28] @ 34403c │ │ │ │ ldr r2, [pc, #28] @ 344040 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 344044 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ smlatteq ip, r4, sp, r4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r0, r7, r4, asr r0 │ │ │ │ + addeq pc, r6, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 3441b8 │ │ │ │ mov r8, r3 │ │ │ │ @@ -203849,15 +203849,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 3441c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 3441cc │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #288] @ 3441d0 │ │ │ │ ldr r3, [pc, #288] @ 3441d4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -203900,46 +203900,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3441e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3440d4 │ │ │ │ ldr r0, [pc, #76] @ 3441ec │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3440d4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010c4d9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, pc, ip, lsl r6 @ │ │ │ │ - addeq r0, r8, ip, asr #10 │ │ │ │ - addeq r0, r8, ip, lsr r5 │ │ │ │ + addseq r8, pc, ip, lsl #10 │ │ │ │ + addeq r0, r8, ip, lsr r4 │ │ │ │ + addeq r0, r8, ip, lsr #8 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ tsteq ip, r4, asr sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r8, lsr #26 │ │ │ │ andeq r2, r0, r8, asr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r8, ip, ror #8 │ │ │ │ - umulleq r0, r8, r4, r4 │ │ │ │ + addeq r0, r8, ip, asr r3 │ │ │ │ + addeq r0, r8, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 34434c │ │ │ │ ldr r2, [pc, #324] @ 344350 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -203974,15 +203974,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 344364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34423c │ │ │ │ ldr r3, [pc, #192] @ 344368 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 344250 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -203996,49 +203996,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 344370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 344250 │ │ │ │ ldr r2, [pc, #92] @ 344374 │ │ │ │ ldr r3, [pc, #52] @ 344350 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 344348 │ │ │ │ ldr r0, [pc, #60] @ 344378 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [ip, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq ip, r8, fp, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq ip, ip, fp, r4 │ │ │ │ - addeq r0, r8, r0, ror #7 │ │ │ │ + ldrdeq r0, [r8], r0 @ │ │ │ │ andeq r6, r0, r8, lsl ip │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r0, r8, ip, r3 │ │ │ │ + addeq r0, r8, ip, lsl #5 │ │ │ │ smlatteq ip, ip, sl, r4 │ │ │ │ - addeq r0, r8, ip, lsr #7 │ │ │ │ + umulleq r0, r8, ip, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 344570 │ │ │ │ ldr r0, [pc, #476] @ 344574 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -204091,21 +204091,21 @@ │ │ │ │ beq 34453c │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 344590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3443d0 │ │ │ │ ldr r3, [pc, #256] @ 344594 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3443d0 │ │ │ │ ldr r3, [pc, #224] @ 344588 │ │ │ │ @@ -204121,36 +204121,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 344598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3443d0 │ │ │ │ ldr r2, [pc, #144] @ 34459c │ │ │ │ ldr r3, [pc, #100] @ 344574 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 34456c │ │ │ │ ldr r0, [pc, #112] @ 3445a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [pc, #96] @ 3445a4 │ │ │ │ ldr r3, [pc, #44] @ 344574 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204164,21 +204164,21 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r0, asr sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, ip, lsr #20 │ │ │ │ andeq r4, r0, ip, lsr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r8, r8, lsl #6 │ │ │ │ + strdeq r0, [r8], r8 │ │ │ │ andeq r4, r0, r8, lsl #6 │ │ │ │ - addeq r0, r8, r4, lsr #4 │ │ │ │ + addeq r0, r8, r4, lsl r1 │ │ │ │ strdeq r4, [ip, -r8] │ │ │ │ - addeq r0, r8, ip, lsr #4 │ │ │ │ + addeq r0, r8, ip, lsl r1 │ │ │ │ smlabteq ip, r0, r8, r4 │ │ │ │ - addeq r0, r8, r0, ror #4 │ │ │ │ + addeq r0, r8, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 344720 │ │ │ │ ldr lr, [pc, #348] @ 344724 │ │ │ │ ldr ip, [pc, #348] @ 344728 │ │ │ │ @@ -204194,15 +204194,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #288] @ 344734 │ │ │ │ ldr r3, [pc, #288] @ 344738 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -204243,48 +204243,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 34474c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34462c │ │ │ │ ldr r0, [pc, #76] @ 344750 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34462c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r8, pc, r0, ror #1 │ │ │ │ + @ instruction: 0x009f7fd0 │ │ │ │ tsteq ip, r4, lsr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq pc, [r7], ip │ │ │ │ - strdeq pc, [r7], r0 │ │ │ │ + addeq pc, r7, ip, asr #29 │ │ │ │ + addeq pc, r7, r0, ror #29 │ │ │ │ strdeq r4, [ip, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r4, [ip, -r0] │ │ │ │ andeq r5, r0, ip, asr #29 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r8, r4, lsl #2 │ │ │ │ - addeq r0, r8, r0, asr #2 │ │ │ │ + strdeq pc, [r7], r4 │ │ │ │ + addeq r0, r8, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 344a3c │ │ │ │ @@ -204432,15 +204432,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 3447e0 │ │ │ │ @@ -204465,30 +204465,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 344a84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq ip, r4, ror r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq r7, pc, r9, lr @ │ │ │ │ + addseq r7, pc, r9, lsl #27 │ │ │ │ andeq r8, r0, r1 │ │ │ │ smlatteq ip, r4, r5, r4 │ │ │ │ - addseq r7, pc, r0, lsr lr @ │ │ │ │ + addseq r7, pc, r0, lsr #26 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - addeq pc, r7, r8, lsl #31 │ │ │ │ + addeq pc, r7, r8, ror lr @ │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - addeq pc, r7, r0, lsr pc @ │ │ │ │ - addseq r7, pc, r0, asr #25 │ │ │ │ - ldrdeq pc, [r7], r8 │ │ │ │ + addeq pc, r7, r0, lsr #28 │ │ │ │ + @ instruction: 0x009f7bb0 │ │ │ │ + addeq pc, r7, r8, asr #21 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - addseq r7, pc, r8, lsl #25 │ │ │ │ - addeq pc, r7, r0, lsr #23 │ │ │ │ + addseq r7, pc, r8, ror fp @ │ │ │ │ + umulleq pc, r7, r0, sl @ │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 344b94 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -204497,34 +204497,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 344b98 │ │ │ │ ldr r1, [pc, #228] @ 344b9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #208] @ 344ba0 │ │ │ │ ldr r1, [pc, #208] @ 344ba4 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 344ba8 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #144] @ 344bac │ │ │ │ ldr r2, [pc, #144] @ 344bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -204549,19 +204549,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, pc, r8, lsl #24 │ │ │ │ - addeq lr, r6, r4, ror #31 │ │ │ │ - addeq lr, r9, ip, lsr r0 │ │ │ │ - addeq pc, r7, r0, ror #27 │ │ │ │ - strdeq pc, [r7], ip │ │ │ │ + @ instruction: 0x009f7af8 │ │ │ │ + ldrdeq lr, [r6], r4 │ │ │ │ + addeq sp, r9, ip, lsr #30 │ │ │ │ + ldrdeq pc, [r7], r0 │ │ │ │ + addeq pc, r7, ip, ror #25 │ │ │ │ smlatbeq r7, r8, r2, sp │ │ │ │ umlaleq r6, sl, r4, r8 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -204588,15 +204588,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 344da8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 344d70 │ │ │ │ ldr r8, [pc, #356] @ 344dac │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -204620,34 +204620,34 @@ │ │ │ │ beq 344ca4 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 344ce0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b96a60 │ │ │ │ + bl b96950 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b3fa0 │ │ │ │ + bl 8b3e90 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 344c54 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d978 │ │ │ │ b 344cb4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 8b566c │ │ │ │ + bl 8b555c │ │ │ │ ldr r2, [pc, #168] @ 344db0 │ │ │ │ ldr r3, [pc, #144] @ 344d9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204677,27 +204677,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r7, pc, r8, asr #21 │ │ │ │ + @ instruction: 0x009f79b8 │ │ │ │ tsteq ip, ip, lsl r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r7, r8, asr #19 │ │ │ │ - addeq pc, r7, r8, asr #19 │ │ │ │ + @ instruction: 0x0087f8b8 │ │ │ │ + @ instruction: 0x0087f8b8 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ strdeq r4, [ip, -ip] │ │ │ │ - addseq r7, pc, r8, asr r9 @ │ │ │ │ - @ instruction: 0x0087fbb4 │ │ │ │ - addeq pc, r7, r0, ror r8 @ │ │ │ │ + addseq r7, pc, r8, asr #16 │ │ │ │ + addeq pc, r7, r4, lsr #21 │ │ │ │ + addeq pc, r7, r0, ror #14 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - addeq pc, r7, r0, ror fp @ │ │ │ │ + addeq pc, r7, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -204721,32 +204721,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 344f14 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl b96a60 │ │ │ │ + bl b96950 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b3fa0 │ │ │ │ + bl 8b3e90 │ │ │ │ ldr ip, [pc, #236] @ 344f4c │ │ │ │ ldr r2, [pc, #236] @ 344f50 │ │ │ │ ldr r1, [pc, #236] @ 344f54 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b566c │ │ │ │ + bl 8b555c │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 344f28 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 344e98 │ │ │ │ @@ -204787,17 +204787,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 344eb8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq ip, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, pc, r4, asr #16 │ │ │ │ - addeq pc, r7, r4, asr #20 │ │ │ │ - addeq pc, r7, r0, ror #20 │ │ │ │ + addseq r7, pc, r4, lsr r7 @ │ │ │ │ + addeq pc, r7, r4, lsr r9 @ │ │ │ │ + addeq pc, r7, r0, asr r9 @ │ │ │ │ tsteq ip, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -204844,15 +204844,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 3450d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ ldr r0, [pc, #152] @ 3450d4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -204862,45 +204862,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 3450e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #96] @ 3450e4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b6a94 │ │ │ │ + bl 8b6984 │ │ │ │ ldr r0, [pc, #88] @ 3450e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 3450ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 345034 │ │ │ │ ldr r0, [pc, #48] @ 3450f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 345034 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - addeq pc, r7, ip, lsr r9 @ │ │ │ │ + addeq pc, r7, ip, lsr #16 │ │ │ │ andeq r8, r0, r2 │ │ │ │ - addseq r7, pc, r8, asr #12 │ │ │ │ - addeq pc, r7, r0, asr r8 @ │ │ │ │ - addeq pc, r7, r4, ror #16 │ │ │ │ - umulleq pc, r7, ip, r8 @ │ │ │ │ + addseq r7, pc, r8, lsr r5 @ │ │ │ │ + addeq pc, r7, r0, asr #14 │ │ │ │ + addeq pc, r7, r4, asr r7 @ │ │ │ │ + addeq pc, r7, ip, lsl #15 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - ldrdeq pc, [r7], ip │ │ │ │ - addeq pc, r7, r4, lsl #17 │ │ │ │ + addeq pc, r7, ip, asr #15 │ │ │ │ + addeq pc, r7, r4, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 34529c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 3452a0 │ │ │ │ @@ -204917,15 +204917,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl b96a60 │ │ │ │ + bl b96950 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 345188 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -204933,33 +204933,33 @@ │ │ │ │ bhi 345188 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 345280 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl b96a60 │ │ │ │ + bl b96950 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 8b3fa0 │ │ │ │ + bl 8b3e90 │ │ │ │ ldr ip, [pc, #240] @ 3452a4 │ │ │ │ ldr r2, [pc, #240] @ 3452a8 │ │ │ │ ldr r1, [pc, #240] @ 3452ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b566c │ │ │ │ + bl 8b555c │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 345268 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 3451ec │ │ │ │ @@ -205001,17 +205001,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 27d978 │ │ │ │ b 345198 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [ip, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009f74f0 │ │ │ │ - strdeq pc, [r7], r0 │ │ │ │ - addeq pc, r7, ip, lsl #14 │ │ │ │ + addseq r7, pc, r0, ror #7 │ │ │ │ + addeq pc, r7, r0, ror #11 │ │ │ │ + strdeq pc, [r7], ip │ │ │ │ ldrdeq r3, [ip, -r8] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 3453b0 │ │ │ │ ldr r7, [pc, #228] @ 3453b4 │ │ │ │ @@ -205020,15 +205020,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 3453bc │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #196] @ 3453c0 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 345390 │ │ │ │ ldr r3, [pc, #180] @ 3453c4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -205068,22 +205068,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 3453d0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - @ instruction: 0x009f73d8 │ │ │ │ - strdeq pc, [r7], r4 │ │ │ │ - strdeq pc, [r7], ip │ │ │ │ + addseq r7, pc, r8, asr #5 │ │ │ │ + addeq pc, r7, r4, ror #3 │ │ │ │ + addeq pc, r7, ip, ror #3 │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ tsteq ip, ip, lsl #22 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq lr, r6, r4, ror #26 │ │ │ │ - addeq pc, r7, r0, lsl r6 @ │ │ │ │ + addeq lr, r6, r4, asr ip │ │ │ │ + addeq pc, r7, r0, lsl #10 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 3454ec │ │ │ │ ldr r2, [pc, #256] @ 3454f0 │ │ │ │ @@ -205098,15 +205098,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 345458 │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 8b2ed0 │ │ │ │ + bl 8b2dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 345458 │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 345464 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -205117,15 +205117,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 344004 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl b96cdc │ │ │ │ + bl b96bcc │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 3454c8 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -205149,15 +205149,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3450f4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 345418 │ │ │ │ b 345458 │ │ │ │ tsteq ip, r8, lsl sl │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq lr, r6, ip, ror ip │ │ │ │ + addeq lr, r6, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 3458dc │ │ │ │ @@ -205179,15 +205179,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 345628 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 8b2ed0 │ │ │ │ + bl 8b2dc0 │ │ │ │ ldr r9, [pc, #888] @ 3458f0 │ │ │ │ ldr r8, [pc, #888] @ 3458f4 │ │ │ │ ldr sl, [pc, #888] @ 3458f8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -205254,29 +205254,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 345870 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl b96a60 │ │ │ │ + bl b96950 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b3fa0 │ │ │ │ + bl 8b3e90 │ │ │ │ ldr r2, [pc, #588] @ 345900 │ │ │ │ ldr r1, [pc, #588] @ 345904 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b566c │ │ │ │ + bl 8b555c │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 345850 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 3456e0 │ │ │ │ @@ -205290,15 +205290,15 @@ │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 345628 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 8b2ed0 │ │ │ │ + bl 8b2dc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 345598 │ │ │ │ ldr r2, [pc, #460] @ 345908 │ │ │ │ ldr r3, [pc, #416] @ 3458e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -205318,28 +205318,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3458a4 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl b96a60 │ │ │ │ + bl b96950 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b3fa0 │ │ │ │ + bl 8b3e90 │ │ │ │ ldr r1, [pc, #344] @ 34590c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b566c │ │ │ │ + bl 8b555c │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 345884 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 3457dc │ │ │ │ @@ -205359,15 +205359,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl b96b34 │ │ │ │ + bl b96a24 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 3455b8 │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -205403,26 +205403,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ smlatteq ip, r8, r8, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [ip, -r4] │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq lr, r6, r8, lsr fp │ │ │ │ - addseq r7, pc, ip, lsr #2 │ │ │ │ - addseq r7, pc, r8, lsr #2 │ │ │ │ - addeq pc, r7, ip, lsr #6 │ │ │ │ + addeq lr, r6, r8, lsr #20 │ │ │ │ + addseq r7, pc, ip, lsl r0 @ │ │ │ │ + addseq r7, pc, r8, lsl r0 @ │ │ │ │ + addeq pc, r7, ip, lsl r2 @ │ │ │ │ ldrdeq r3, [ip, -r4] │ │ │ │ - strdeq pc, [r7], ip │ │ │ │ - addeq pc, r7, r8, lsl r2 @ │ │ │ │ + addeq pc, r7, ip, ror #1 │ │ │ │ + addeq pc, r7, r8, lsl #2 │ │ │ │ smlabteq ip, r8, r6, r3 │ │ │ │ - addeq pc, r7, r4, lsr #2 │ │ │ │ - addseq r6, pc, r4, ror #27 │ │ │ │ - addeq lr, r7, r0, lsl #26 │ │ │ │ - strdeq pc, [r7], r8 │ │ │ │ + addeq pc, r7, r4, lsl r0 @ │ │ │ │ + @ instruction: 0x009f6cd4 │ │ │ │ + strdeq lr, [r7], r0 │ │ │ │ + addeq lr, r7, r8, ror #31 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 345ba4 │ │ │ │ @@ -205448,15 +205448,15 @@ │ │ │ │ beq 345994 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 345a10 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b96b34 │ │ │ │ + bl b96a24 │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 345a20 │ │ │ │ ldr r3, [pc, #504] @ 345bb0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -205526,25 +205526,25 @@ │ │ │ │ b 3459cc │ │ │ │ ldr r9, [pc, #260] @ 345bcc │ │ │ │ add r9, pc, r9 │ │ │ │ b 345a3c │ │ │ │ ldr r0, [pc, #252] @ 345bd0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 3459c4 │ │ │ │ bl 65666c │ │ │ │ b 345ab8 │ │ │ │ ldr r1, [pc, #228] @ 345bd4 │ │ │ │ ldr r0, [pc, #228] @ 345bd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3459c4 │ │ │ │ ldr r3, [pc, #204] @ 345bdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 345a50 │ │ │ │ ldr r3, [pc, #140] @ 345bb0 │ │ │ │ @@ -205560,49 +205560,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 345be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 345a50 │ │ │ │ ldr r0, [pc, #88] @ 345be8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 345a50 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq ip, r4, r4, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq ip, r8, r4, r3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r8, r0, r1 │ │ │ │ tsteq ip, r0, lsr r4 │ │ │ │ - addeq lr, r7, r4, asr fp │ │ │ │ + addeq lr, r7, r4, asr #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq lr, r6, r0, lsl #12 │ │ │ │ - @ instruction: 0x0087eab0 │ │ │ │ - addeq lr, r7, r4, ror #31 │ │ │ │ - @ instruction: 0x009f6bb8 │ │ │ │ - strdeq lr, [r7], ip │ │ │ │ + strdeq lr, [r6], r0 │ │ │ │ + addeq lr, r7, r0, lsr #19 │ │ │ │ + ldrdeq lr, [r7], r4 │ │ │ │ + addseq r6, pc, r8, lsr #21 │ │ │ │ + addeq lr, r7, ip, ror #27 │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x0087eeb8 │ │ │ │ - addeq lr, r7, ip, ror #29 │ │ │ │ + addeq lr, r7, r8, lsr #27 │ │ │ │ + ldrdeq lr, [r7], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 345eb4 │ │ │ │ ldr lr, [pc, #688] @ 345eb8 │ │ │ │ ldr ip, [pc, #688] @ 345ebc │ │ │ │ @@ -205618,22 +205618,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 345ec8 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b2ed0 │ │ │ │ + bl 8b2dc0 │ │ │ │ cmp r0, r4 │ │ │ │ bne 345cb0 │ │ │ │ ldr r2, [pc, #596] @ 345ecc │ │ │ │ ldr r3, [pc, #576] @ 345ebc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -205662,29 +205662,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b8be0 │ │ │ │ + bl 8b8ad0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 345e10 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 345d20 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 345dfc │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl b96b34 │ │ │ │ + bl b96a24 │ │ │ │ cmp r0, #4 │ │ │ │ bne 345cd0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 345cd0 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -205704,15 +205704,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl b96cdc │ │ │ │ + bl b96bcc │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 27cb68 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -205760,42 +205760,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 345ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 345cc4 │ │ │ │ ldr r0, [pc, #68] @ 345eec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 345cc4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r6, pc, r0, lsr #21 │ │ │ │ + umullseq r6, pc, r0, r9 @ │ │ │ │ strdeq r3, [ip, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r7, r0, lsr #19 │ │ │ │ - @ instruction: 0x0087e9b4 │ │ │ │ + umulleq lr, r7, r0, r8 │ │ │ │ + addeq lr, r7, r4, lsr #17 │ │ │ │ smlatbeq ip, ip, r1, r3 │ │ │ │ smlabbeq ip, ip, r1, r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - strdeq lr, [r6], ip │ │ │ │ + addeq lr, r6, ip, ror #3 │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r7, ip, lsr ip │ │ │ │ - addeq lr, r7, r0, ror ip │ │ │ │ + addeq lr, r7, ip, lsr #22 │ │ │ │ + addeq lr, r7, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 346bd4 │ │ │ │ ldr r3, [pc, #3276] @ 346bd8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -205838,15 +205838,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 34602c │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl b96b34 │ │ │ │ + bl b96a24 │ │ │ │ cmp r0, r7 │ │ │ │ beq 346060 │ │ │ │ ldr r3, [pc, #3116] @ 346bf8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 346358 │ │ │ │ @@ -205916,30 +205916,30 @@ │ │ │ │ beq 3460e4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 346344 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl b96a60 │ │ │ │ + bl b96950 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 8b3fa0 │ │ │ │ + bl 8b3e90 │ │ │ │ ldr r1, [pc, #2800] @ 346c04 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 8b566c │ │ │ │ + bl 8b555c │ │ │ │ b 345fd8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -206032,15 +206032,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 346554 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b96b34 │ │ │ │ + bl b96a24 │ │ │ │ cmp r0, r4 │ │ │ │ beq 346564 │ │ │ │ ldr r3, [pc, #2340] @ 346bf8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 346680 │ │ │ │ @@ -206075,15 +206075,15 @@ │ │ │ │ bl 27d978 │ │ │ │ b 3460f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 346c14 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 345fd8 │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 34643c │ │ │ │ ldr r3, [pc, #2160] @ 346bf8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -206119,26 +206119,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 346c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 346394 │ │ │ │ ldr r0, [pc, #2020] @ 346c28 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 3462e0 │ │ │ │ ldr r3, [pc, #2004] @ 346c2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34607c │ │ │ │ ldr r3, [pc, #1932] @ 346bf8 │ │ │ │ @@ -206157,49 +206157,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 346c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34607c │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl b96b34 │ │ │ │ + bl b96a24 │ │ │ │ cmp r0, sl │ │ │ │ beq 346174 │ │ │ │ ldr r3, [pc, #1784] @ 346bf8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3462e0 │ │ │ │ ldr r1, [pc, #1824] @ 346c34 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 346c38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3462e0 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl b96b34 │ │ │ │ + bl b96a24 │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 346c0c │ │ │ │ bne 346260 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 346258 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -206216,29 +206216,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 3460c0 │ │ │ │ ldr r7, [pc, #1700] @ 346c3c │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ ldr r3, [pc, #1684] @ 346c40 │ │ │ │ ldr r2, [pc, #1684] @ 346c44 │ │ │ │ ldr r1, [pc, #1684] @ 346c48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8b6a94 │ │ │ │ + bl 8b6984 │ │ │ │ b 3462e0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3467bc │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3467a0 │ │ │ │ @@ -206262,32 +206262,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 344004 │ │ │ │ b 346204 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 346c54 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34607c │ │ │ │ ldr r0, [pc, #1520] @ 346c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 346394 │ │ │ │ ldr r0, [pc, #1508] @ 346c5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3463c0 │ │ │ │ ldr r1, [pc, #1496] @ 346c60 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 346c64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3462e0 │ │ │ │ ldr r3, [pc, #1468] @ 346c68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 346574 │ │ │ │ ldr r3, [pc, #1336] @ 346bf8 │ │ │ │ @@ -206303,22 +206303,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 346c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 346574 │ │ │ │ ldr r3, [pc, #1352] @ 346c70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 346184 │ │ │ │ ldr r3, [pc, #1212] @ 346bf8 │ │ │ │ @@ -206334,30 +206334,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 346c74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 346184 │ │ │ │ ldr r7, [pc, #1232] @ 346c78 │ │ │ │ add r7, pc, r7 │ │ │ │ b 346600 │ │ │ │ ldr r0, [pc, #1224] @ 346c7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 346394 │ │ │ │ ldr r3, [pc, #1212] @ 346c80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3465ec │ │ │ │ ldr r3, [pc, #1056] @ 346bf8 │ │ │ │ @@ -206373,38 +206373,38 @@ │ │ │ │ beq 346864 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 346c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3465ec │ │ │ │ ldr r0, [pc, #1096] @ 346c88 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 346574 │ │ │ │ ldr r0, [pc, #1080] @ 346c8c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 346184 │ │ │ │ ldr r0, [pc, #1060] @ 346c90 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3465ec │ │ │ │ ldr r2, [pc, #1044] @ 346c94 │ │ │ │ ldr r3, [pc, #852] @ 346bd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -206440,44 +206440,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 346964 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b96b34 │ │ │ │ + bl b96a24 │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 346974 │ │ │ │ ldr r3, [pc, #704] @ 346bf8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 346b0c │ │ │ │ ldr r1, [pc, #844] @ 346c98 │ │ │ │ ldr r0, [pc, #844] @ 346c9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 346b0c │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 27d978 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl b96cdc │ │ │ │ + bl b96bcc │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 346ae4 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cd18 │ │ │ │ @@ -206549,28 +206549,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl b96a60 │ │ │ │ + bl b96950 │ │ │ │ mov r0, sl │ │ │ │ bl 27ce80 │ │ │ │ b 3460c0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl b96cdc │ │ │ │ + bl b96bcc │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 346ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 346c0c │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 27ce80 │ │ │ │ b 3460c0 │ │ │ │ @@ -206593,90 +206593,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 346a1c │ │ │ │ ldr r0, [pc, #260] @ 346cb0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 346b10 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 346a1c │ │ │ │ strdeq r2, [ip, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq ip, ip, lr, r2 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq lr, r6, r0, lsr r1 │ │ │ │ - addseq r6, pc, r8, lsr #14 │ │ │ │ - addeq lr, r7, r0, lsr #18 │ │ │ │ - addseq r6, pc, r8, lsl r7 @ │ │ │ │ + addeq lr, r6, r0, lsr #32 │ │ │ │ + addseq r6, pc, r8, lsl r6 @ │ │ │ │ + addeq lr, r7, r0, lsl r8 │ │ │ │ + addseq r6, pc, r8, lsl #12 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r6, pc, lr, lsl #12 │ │ │ │ - addeq lr, r7, r4, asr #15 │ │ │ │ - ldrdeq sp, [r6], r0 │ │ │ │ + @ instruction: 0x009f64fe │ │ │ │ + @ instruction: 0x0087e6b4 │ │ │ │ + addeq sp, r6, r0, asr #27 │ │ │ │ andeq r8, r0, r1 │ │ │ │ smlatteq ip, ip, sl, r2 │ │ │ │ - addeq lr, r7, r8, lsl #13 │ │ │ │ + addeq lr, r7, r8, ror r5 │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r3, r0, r8, asr #16 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x0087eab4 │ │ │ │ - addeq lr, r7, r4, lsr #22 │ │ │ │ + addeq lr, r7, r4, lsr #19 │ │ │ │ + addeq lr, r7, r4, lsl sl │ │ │ │ andeq r6, r0, r8, lsr #14 │ │ │ │ - addeq lr, r7, r8, ror r6 │ │ │ │ - umullseq r6, pc, r0, r1 @ │ │ │ │ - addeq lr, r7, ip, asr #9 │ │ │ │ - addeq lr, r7, r8, lsl #17 │ │ │ │ - ldrsheq r6, [pc], r8 │ │ │ │ - strdeq lr, [r7], ip │ │ │ │ - addeq lr, r7, r8, lsl r3 │ │ │ │ + addeq lr, r7, r8, ror #10 │ │ │ │ + addseq r6, pc, r0, lsl #1 │ │ │ │ + @ instruction: 0x0087e3bc │ │ │ │ + addeq lr, r7, r8, ror r7 │ │ │ │ + addseq r5, pc, r8, ror #31 │ │ │ │ + addeq lr, r7, ip, ror #3 │ │ │ │ + addeq lr, r7, r8, lsl #4 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - addeq sp, r6, r8, ror sl │ │ │ │ - addeq lr, r7, r8, lsr r5 │ │ │ │ - addeq lr, r7, r0, ror #10 │ │ │ │ - addeq lr, r7, r8, lsr r8 │ │ │ │ - addseq r6, pc, ip, lsl r0 @ │ │ │ │ - addeq lr, r7, r8, asr r3 │ │ │ │ + addeq sp, r6, r8, ror #18 │ │ │ │ + addeq lr, r7, r8, lsr #8 │ │ │ │ + addeq lr, r7, r0, asr r4 │ │ │ │ + addeq lr, r7, r8, lsr #14 │ │ │ │ + addseq r5, pc, ip, lsl #30 │ │ │ │ + addeq lr, r7, r8, asr #4 │ │ │ │ andeq r1, r0, r4, asr #18 │ │ │ │ - @ instruction: 0x0087e5b4 │ │ │ │ + addeq lr, r7, r4, lsr #9 │ │ │ │ andeq r4, r0, ip, asr r0 │ │ │ │ - addeq lr, r7, ip, ror #11 │ │ │ │ + ldrdeq lr, [r7], ip │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - addeq lr, r7, ip, ror r7 │ │ │ │ + addeq lr, r7, ip, ror #12 │ │ │ │ andeq r2, r0, r4, ror r1 │ │ │ │ - addeq lr, r7, r0, lsl r6 │ │ │ │ - addeq lr, r7, r8, ror #9 │ │ │ │ - addeq lr, r7, r0, lsl #11 │ │ │ │ - addeq lr, r7, r0, lsl r6 │ │ │ │ + addeq lr, r7, r0, lsl #10 │ │ │ │ + ldrdeq lr, [r7], r8 │ │ │ │ + addeq lr, r7, r0, ror r4 │ │ │ │ + addeq lr, r7, r0, lsl #10 │ │ │ │ smlabbeq ip, r4, r5, r2 │ │ │ │ - addseq r5, pc, ip, asr sp @ │ │ │ │ - umulleq lr, r7, r8, r0 │ │ │ │ - @ instruction: 0x0087e2b8 │ │ │ │ - addeq lr, r7, r4, asr r2 │ │ │ │ - strdeq lr, [r7], r4 │ │ │ │ + addseq r5, pc, ip, asr #24 │ │ │ │ + addeq sp, r7, r8, lsl #31 │ │ │ │ + addeq lr, r7, r8, lsr #3 │ │ │ │ + addeq lr, r7, r4, asr #2 │ │ │ │ + addeq sp, r7, r4, ror #31 │ │ │ │ andeq r1, r0, r8, asr #16 │ │ │ │ - addeq sp, r7, ip, lsl #30 │ │ │ │ + strdeq sp, [r7], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 346fac │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -206691,27 +206691,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 346fbc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #680] @ 346fc0 │ │ │ │ ldr r1, [pc, #680] @ 346fc4 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 346fc8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 346fcc │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 67887c │ │ │ │ ldr r3, [pc, #636] @ 346fd0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -206764,15 +206764,15 @@ │ │ │ │ bl 344004 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 346edc │ │ │ │ cmp r5, #1 │ │ │ │ beq 346ef8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6b5bc │ │ │ │ + bl b6b4ac │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -206785,36 +206785,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 27ce80 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 656ee8 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl b6b5bc │ │ │ │ + bl b6b4ac │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 8b522c │ │ │ │ + bl 8b511c │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 8b522c │ │ │ │ + bl 8b511c │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 8b522c │ │ │ │ + bl 8b511c │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 8b522c │ │ │ │ + bl 8b511c │ │ │ │ ldr r2, [pc, #308] @ 346fe4 │ │ │ │ ldr r3, [pc, #256] @ 346fb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 346fa8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8b5db0 │ │ │ │ + b 8b5ca0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 653f10 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 346e2c │ │ │ │ @@ -206844,49 +206844,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 346ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 346d60 │ │ │ │ ldr r0, [pc, #92] @ 346ff8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 346d60 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009f59dc │ │ │ │ + addseq r5, pc, ip, asr #17 │ │ │ │ tsteq ip, r4, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0087dbbc │ │ │ │ - ldrdeq sp, [r7], r4 │ │ │ │ - addeq sp, r7, ip, lsr #17 │ │ │ │ - addeq sp, r7, r0, asr #17 │ │ │ │ + addeq sp, r7, ip, lsr #21 │ │ │ │ + addeq sp, r7, r4, asr #21 │ │ │ │ + umulleq sp, r7, ip, r7 │ │ │ │ + @ instruction: 0x0087d7b0 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ ldrdeq r2, [ip, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - strdeq sp, [r6], r4 │ │ │ │ + addeq sp, r6, r4, ror #3 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ tsteq ip, r4, asr pc │ │ │ │ andeq r6, r0, r4, ror #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r7, r8 │ │ │ │ - addeq lr, r7, ip, lsr #32 │ │ │ │ + strdeq sp, [r7], r8 │ │ │ │ + addeq sp, r7, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 347480 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 347484 │ │ │ │ @@ -206912,26 +206912,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 34749c │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #1044] @ 3474a0 │ │ │ │ ldr r1, [pc, #1044] @ 3474a4 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #1008] @ 3474a8 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -206976,15 +206976,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 27cd18 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5e2c │ │ │ │ + bl 8b5d1c │ │ │ │ ldr r3, [pc, #808] @ 3474b4 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 3474b8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -206992,37 +206992,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 8b5180 │ │ │ │ + bl 8b5070 │ │ │ │ ldr r2, [pc, #752] @ 3474bc │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5180 │ │ │ │ + bl 8b5070 │ │ │ │ ldr r2, [pc, #732] @ 3474c0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5180 │ │ │ │ + bl 8b5070 │ │ │ │ ldr r2, [pc, #712] @ 3474c4 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5180 │ │ │ │ + bl 8b5070 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -207052,36 +207052,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 3474d4 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r7 │ │ │ │ bl 346cb4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 347308 │ │ │ │ ldr r3, [pc, #516] @ 3474d8 │ │ │ │ ldr ip, [pc, #516] @ 3474dc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 3474e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 3474e4 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #472] @ 3474e8 │ │ │ │ ldr r3, [pc, #368] @ 347484 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -207102,28 +207102,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 3474f8 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3472fc │ │ │ │ ldr r3, [pc, #372] @ 3474fc │ │ │ │ ldr ip, [pc, #372] @ 347500 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 347504 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 347508 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3472fc │ │ │ │ ldr r3, [pc, #336] @ 34750c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3470e4 │ │ │ │ ldr r3, [pc, #320] @ 347510 │ │ │ │ @@ -207138,89 +207138,89 @@ │ │ │ │ beq 347468 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 347518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3470e4 │ │ │ │ ldr r1, [pc, #232] @ 34751c │ │ │ │ ldr r3, [pc, #232] @ 347520 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 347524 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 347528 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 34752c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3472b4 │ │ │ │ ldr r0, [pc, #192] @ 347530 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3470e4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq ip, ip, sp, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq ip, ip, sp, r1 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r5, pc, r8, asr r6 @ │ │ │ │ - addeq sp, r7, r8, ror r5 │ │ │ │ - addeq sp, r7, r4, ror #10 │ │ │ │ + addseq r5, pc, r8, asr #10 │ │ │ │ + addeq sp, r7, r8, ror #8 │ │ │ │ + addeq sp, r7, r4, asr r4 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - addeq sp, r7, ip, lsl r8 │ │ │ │ - addeq sp, r7, r8, asr #16 │ │ │ │ + addeq sp, r7, ip, lsl #14 │ │ │ │ + addeq sp, r7, r8, lsr r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - umulleq sp, r7, r4, pc @ │ │ │ │ + addeq sp, r7, r4, lsl #29 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addseq r5, pc, r8, lsl r4 @ │ │ │ │ - addeq sp, r7, r4, lsr #28 │ │ │ │ - addeq sp, r7, ip, lsr #6 │ │ │ │ + addseq r5, pc, r8, lsl #6 │ │ │ │ + addeq sp, r7, r4, lsl sp │ │ │ │ + addeq sp, r7, ip, lsl r2 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - addseq r5, pc, ip, asr #7 │ │ │ │ - addeq sp, r7, r4, lsr #27 │ │ │ │ - ldrdeq sp, [r7], ip │ │ │ │ + @ instruction: 0x009f52bc │ │ │ │ + umulleq sp, r7, r4, ip │ │ │ │ + addeq sp, r7, ip, asr #3 │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ strdeq r1, [ip, -r4] │ │ │ │ - addseq r5, pc, r8, asr #6 │ │ │ │ - addeq sp, r7, ip, ror #25 │ │ │ │ - addeq sp, r7, ip, asr r2 │ │ │ │ + addseq r5, pc, r8, lsr r2 @ │ │ │ │ + ldrdeq sp, [r7], ip │ │ │ │ + addeq sp, r7, ip, asr #2 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - addseq r5, pc, r4, lsl r3 @ │ │ │ │ - ldrdeq sp, [r7], r4 │ │ │ │ - addeq sp, r7, r8, lsr #4 │ │ │ │ + addseq r5, pc, r4, lsl #4 │ │ │ │ + addeq sp, r7, r4, asr #23 │ │ │ │ + addeq sp, r7, r8, lsl r1 │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq sp, [r7], r0 │ │ │ │ - addeq sp, r7, r8, lsl #3 │ │ │ │ - addseq r5, pc, r0, ror #4 │ │ │ │ - @ instruction: 0x0087dcb0 │ │ │ │ - addeq sp, r7, r0, ror r1 │ │ │ │ + addeq sp, r7, r0, asr #21 │ │ │ │ + addeq sp, r7, r8, ror r0 │ │ │ │ + addseq r5, pc, r0, asr r1 @ │ │ │ │ + addeq sp, r7, r0, lsr #23 │ │ │ │ + addeq sp, r7, r0, rrx │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - @ instruction: 0x0087dbb4 │ │ │ │ + addeq sp, r7, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 347734 │ │ │ │ ldr ip, [pc, #488] @ 347738 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -207236,25 +207236,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 347744 │ │ │ │ ldr r3, [pc, #448] @ 347748 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r4, [pc, #432] @ 34774c │ │ │ │ ldr r3, [pc, #432] @ 347750 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 347698 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b2ed0 │ │ │ │ + bl 8b2dc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 347608 │ │ │ │ ldr r2, [pc, #392] @ 347754 │ │ │ │ ldr r3, [pc, #364] @ 34773c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207268,15 +207268,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b8be0 │ │ │ │ + bl 8b8ad0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 347664 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 27cb68 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -207286,15 +207286,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 8b8be0 │ │ │ │ + bl 8b8ad0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 347624 │ │ │ │ ldr r2, [pc, #236] @ 347758 │ │ │ │ ldr r3, [pc, #204] @ 34773c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207324,46 +207324,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 347768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3475b4 │ │ │ │ ldr r0, [pc, #76] @ 34776c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3475b4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r5, pc, ip, asr r1 @ │ │ │ │ + addseq r5, pc, ip, asr #32 │ │ │ │ smlatbeq ip, r8, r8, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r7, r8, asr #32 │ │ │ │ - addeq sp, r7, ip, asr r0 │ │ │ │ + addeq ip, r7, r8, lsr pc │ │ │ │ + addeq ip, r7, ip, asr #30 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ tsteq ip, r8, ror #16 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r8, lsr r8 │ │ │ │ @ instruction: 0x010c1798 │ │ │ │ andeq r2, r0, r0, asr #5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r7, ip, lsl sl │ │ │ │ - addeq sp, r7, r4, asr sl │ │ │ │ + addeq sp, r7, ip, lsl #18 │ │ │ │ + addeq sp, r7, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 347a1c │ │ │ │ ldr ip, [pc, #660] @ 347a20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -207379,22 +207379,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 347a2c │ │ │ │ ldr r3, [pc, #620] @ 347a30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 347a34 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b2ed0 │ │ │ │ + bl 8b2dc0 │ │ │ │ cmp r0, r4 │ │ │ │ bne 347838 │ │ │ │ ldr r2, [pc, #572] @ 347a38 │ │ │ │ ldr r3, [pc, #548] @ 347a24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207424,29 +207424,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b8be0 │ │ │ │ + bl 8b8ad0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 347978 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3478a8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 347964 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl b96b34 │ │ │ │ + bl b96a24 │ │ │ │ cmp r0, #4 │ │ │ │ bne 347858 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 347858 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -207464,15 +207464,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 347a44 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl b96cdc │ │ │ │ + bl b96bcc │ │ │ │ add r0, r0, #24 │ │ │ │ bl 27cb68 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -207514,43 +207514,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 347a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34784c │ │ │ │ ldr r0, [pc, #72] @ 347a58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34784c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r4, pc, ip, lsl pc @ │ │ │ │ + addseq r4, pc, ip, lsl #28 │ │ │ │ tsteq ip, ip, ror #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r7, ip, lsl #28 │ │ │ │ - addeq ip, r7, r0, lsr #28 │ │ │ │ + strdeq ip, [r7], ip @ │ │ │ │ + addeq ip, r7, r0, lsl sp │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ tsteq ip, r8, lsr #12 │ │ │ │ tsteq ip, r8, lsl #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq ip, r6, ip, ror r7 │ │ │ │ + addeq ip, r6, ip, ror #12 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x0087d7b8 │ │ │ │ - addeq sp, r7, ip, ror #15 │ │ │ │ + addeq sp, r7, r8, lsr #13 │ │ │ │ + ldrdeq sp, [r7], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 347a98 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 61eca0 │ │ │ │ @@ -207560,70 +207560,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 337da8 │ │ │ │ ldrdeq r3, [sl], ip @ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0087d7b8 │ │ │ │ - addeq fp, lr, r4, asr sl │ │ │ │ + addeq sp, r7, r8, lsr #13 │ │ │ │ + addeq fp, lr, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 347bc0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r7, [pc, #232] @ 347bc4 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 347ba0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 347bc8 │ │ │ │ ldr r2, [pc, #216] @ 347bcc │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #192] @ 347bd0 │ │ │ │ ldr r1, [pc, #192] @ 347bd4 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #152] @ 347bd8 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9278cc │ │ │ │ + bl 9277bc │ │ │ │ ldr r1, [pc, #140] @ 347bdc │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 347be0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #120] @ 347be4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9296fc │ │ │ │ + bl 9295ec │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -207632,27 +207632,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 347bec │ │ │ │ ldr r0, [pc, #64] @ 347bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umulleq sp, r7, r4, r7 │ │ │ │ + addeq sp, r7, r4, lsl #13 │ │ │ │ tsteq ip, ip, lsr #6 │ │ │ │ - @ instruction: 0x009f4dd0 │ │ │ │ - addeq sp, r7, ip, ror #14 │ │ │ │ - addeq fp, r6, r4, lsl #31 │ │ │ │ - ldrdeq sl, [r9], r4 │ │ │ │ - @ instruction: 0x008745b0 │ │ │ │ - addeq r3, ip, r4, lsr r2 │ │ │ │ + addseq r4, pc, r0, asr #25 │ │ │ │ + addeq sp, r7, ip, asr r6 │ │ │ │ + addeq fp, r6, r4, ror lr │ │ │ │ + addeq sl, r9, r4, asr #29 │ │ │ │ + addeq r4, r7, r0, lsr #9 │ │ │ │ + addeq r3, ip, r4, lsr #2 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r4, pc, r4, lsl sp @ │ │ │ │ - @ instruction: 0x0087d6b8 │ │ │ │ - addseq r3, r0, r0, asr sp │ │ │ │ + addseq r4, pc, r4, lsl #24 │ │ │ │ + addeq sp, r7, r8, lsr #11 │ │ │ │ + addseq r3, r0, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 347ce8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -207660,41 +207660,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 347cec │ │ │ │ ldr r1, [pc, #204] @ 347cf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #184] @ 347cf4 │ │ │ │ ldr r1, [pc, #184] @ 347cf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #152] @ 347cfc │ │ │ │ ldr r1, [pc, #152] @ 347d00 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #120] @ 347d04 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 347d08 │ │ │ │ ldr r3, [pc, #96] @ 347d0c │ │ │ │ ldr r0, [pc, #96] @ 347d10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -207706,23 +207706,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009f4cb4 │ │ │ │ - addeq fp, r6, r8, ror lr │ │ │ │ - ldrdeq sl, [r9], r0 │ │ │ │ - addeq sp, r7, r8, asr #12 │ │ │ │ - addeq sp, r7, r8, ror #12 │ │ │ │ - addeq sl, r7, r8, lsr r0 │ │ │ │ - addeq r1, r7, ip, asr sl │ │ │ │ + addseq r4, pc, r4, lsr #23 │ │ │ │ + addeq fp, r6, r8, ror #26 │ │ │ │ + addeq sl, r9, r0, asr #27 │ │ │ │ + addeq sp, r7, r8, lsr r5 │ │ │ │ + addeq sp, r7, r8, asr r5 │ │ │ │ + addeq r9, r7, r8, lsr #30 │ │ │ │ + addeq r1, r7, ip, asr #18 │ │ │ │ tsteq r7, ip, asr #4 │ │ │ │ - umulleq sp, r7, r8, r5 │ │ │ │ + addeq sp, r7, r8, lsl #9 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 347d78 │ │ │ │ @@ -207732,28 +207732,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #40] @ 347d84 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8b5db8 │ │ │ │ - umullseq r4, pc, r0, fp @ │ │ │ │ - addeq sp, r7, ip, lsr #10 │ │ │ │ - addeq sp, r7, r4, lsl r5 │ │ │ │ - addeq ip, r7, r8, lsl #17 │ │ │ │ + b 8b5ca8 │ │ │ │ + addseq r4, pc, r0, lsl #21 │ │ │ │ + addeq sp, r7, ip, lsl r4 │ │ │ │ + addeq sp, r7, r4, lsl #8 │ │ │ │ + addeq ip, r7, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 347e48 │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -207762,52 +207762,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #128] @ 347e54 │ │ │ │ ldr r1, [pc, #128] @ 347e58 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 347e5c │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 347e60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9295d4 │ │ │ │ - addseq r4, pc, r0, lsr #22 │ │ │ │ - @ instruction: 0x0087d4b0 │ │ │ │ - umulleq sp, r7, r4, r4 │ │ │ │ - addeq fp, r6, r0, asr #25 │ │ │ │ - addeq sl, r9, r4, lsl sp │ │ │ │ - addeq r2, ip, ip, ror #30 │ │ │ │ + b 9294c4 │ │ │ │ + addseq r4, pc, r0, lsl sl @ │ │ │ │ + addeq sp, r7, r0, lsr #7 │ │ │ │ + addeq sp, r7, r4, lsl #7 │ │ │ │ + @ instruction: 0x0086bbb0 │ │ │ │ + addeq sl, r9, r4, lsl #24 │ │ │ │ + addeq r2, ip, ip, asr lr │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00347e64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -207847,15 +207847,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl a8551c │ │ │ │ + bl a8540c │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 34811c │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 3480ac │ │ │ │ ldr r3, [pc, #600] @ 348190 │ │ │ │ @@ -207863,15 +207863,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 348160 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 9eb70c │ │ │ │ + bl 9eb5fc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 347ebc │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -207905,68 +207905,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl a819e4 │ │ │ │ + bl a818d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 348040 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 347f90 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ cmp r0, #0 │ │ │ │ bge 347f90 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 92a5e8 │ │ │ │ + bl 92a4d8 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9eb3b0 │ │ │ │ + bl 9eb2a0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r3, [pc, #284] @ 348194 │ │ │ │ ldr r1, [pc, #284] @ 348198 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 34819c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b73a2c │ │ │ │ + bl b7391c │ │ │ │ b 347ec4 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 92a5e8 │ │ │ │ + bl 92a4d8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9eb3b0 │ │ │ │ + bl 9eb2a0 │ │ │ │ ldr r3, [pc, #196] @ 3481a0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 3481a4 │ │ │ │ ldr r3, [pc, #180] @ 3481a8 │ │ │ │ @@ -207975,31 +207975,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 347ec4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9eb3b0 │ │ │ │ + bl 9eb2a0 │ │ │ │ ldr ip, [pc, #128] @ 3481ac │ │ │ │ ldr r3, [pc, #128] @ 3481b0 │ │ │ │ ldr r1, [pc, #128] @ 3481b4 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b73a2c │ │ │ │ + bl b7391c │ │ │ │ b 347ec4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3481b8 │ │ │ │ ldr r1, [pc, #80] @ 3481bc │ │ │ │ ldr r0, [pc, #80] @ 3481c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -208007,26 +208007,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ smlabbeq ip, r0, pc, r0 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r0, lsr pc │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - addeq sp, r7, ip, ror #5 │ │ │ │ - addeq sp, r7, ip, lsr r2 │ │ │ │ - addseq r4, pc, r0, lsr #17 │ │ │ │ - addeq sp, r7, ip, lsl r2 │ │ │ │ - addeq sp, r7, r8, asr #3 │ │ │ │ - addseq r4, pc, r4, lsr r8 @ │ │ │ │ - addeq sp, r7, r4, lsr #3 │ │ │ │ - @ instruction: 0x009f47f0 │ │ │ │ - addeq sp, r7, r4, lsl #3 │ │ │ │ - @ instruction: 0x009f47bc │ │ │ │ - addeq sp, r7, r0, asr r1 │ │ │ │ - ldrdeq sp, [r7], r0 │ │ │ │ + ldrdeq sp, [r7], ip │ │ │ │ + addeq sp, r7, ip, lsr #2 │ │ │ │ + umullseq r4, pc, r0, r7 @ │ │ │ │ + addeq sp, r7, ip, lsl #2 │ │ │ │ + strheq sp, [r7], r8 │ │ │ │ + addseq r4, pc, r4, lsr #14 │ │ │ │ + umulleq sp, r7, r4, r0 │ │ │ │ + addseq r4, pc, r0, ror #13 │ │ │ │ + addeq sp, r7, r4, ror r0 │ │ │ │ + addseq r4, pc, ip, lsr #13 │ │ │ │ + addeq sp, r7, r0, asr #32 │ │ │ │ + addeq sp, r7, r0, asr #1 │ │ │ │ │ │ │ │ 003481c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 348528 │ │ │ │ @@ -208058,29 +208058,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 3483d4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ cmp r1, #0 │ │ │ │ bne 348440 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 348470 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3484a4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 34829c │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3484d4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 348530 │ │ │ │ ldr r3, [pc, #640] @ 34852c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -208095,15 +208095,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 348524 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ef8b0 │ │ │ │ + bl 9ef7a0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 348424 │ │ │ │ cmp r0, #0 │ │ │ │ bne 348324 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -208119,18 +208119,18 @@ │ │ │ │ bne 348248 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 348250 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ef8b0 │ │ │ │ + bl 9ef7a0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9eb70c │ │ │ │ + bl 9eb5fc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 348408 │ │ │ │ cmp r5, #0 │ │ │ │ bne 348384 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -208163,15 +208163,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #0 │ │ │ │ b 3482a0 │ │ │ │ cmp r7, #0 │ │ │ │ bne 348504 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -208190,81 +208190,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 348400 │ │ │ │ ldr r3, [pc, #212] @ 34854c │ │ │ │ ldr ip, [pc, #212] @ 348550 │ │ │ │ ldr lr, [pc, #212] @ 348554 │ │ │ │ ldr r1, [pc, #212] @ 348558 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 348400 │ │ │ │ ldr r3, [pc, #176] @ 34855c │ │ │ │ ldr ip, [pc, #176] @ 348560 │ │ │ │ ldr r1, [pc, #176] @ 348564 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 348400 │ │ │ │ ldr r3, [pc, #140] @ 348568 │ │ │ │ ldr ip, [pc, #140] @ 34856c │ │ │ │ ldr r1, [pc, #140] @ 348570 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 348400 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 348384 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 348384 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ tsteq ip, r0, lsr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, ip, asr fp │ │ │ │ - addseq r4, pc, r8, asr #10 │ │ │ │ - @ instruction: 0x0087cfb0 │ │ │ │ - ldrdeq ip, [r7], r8 │ │ │ │ - @ instruction: 0x009f44d8 │ │ │ │ - addeq ip, r7, r0, lsl #31 │ │ │ │ - addeq ip, r7, ip, ror #28 │ │ │ │ - addseq r4, pc, r4, lsr #9 │ │ │ │ - addeq ip, r7, r4, lsl #31 │ │ │ │ + addseq r4, pc, r8, lsr r4 @ │ │ │ │ + addeq ip, r7, r0, lsr #29 │ │ │ │ + addeq ip, r7, r8, asr #27 │ │ │ │ + addseq r4, pc, r8, asr #7 │ │ │ │ + addeq ip, r7, r0, ror lr │ │ │ │ + addeq ip, r7, ip, asr sp │ │ │ │ + umullseq r4, pc, r4, r3 @ │ │ │ │ + addeq ip, r7, r4, ror lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq ip, r7, r8, lsr lr │ │ │ │ - addseq r4, pc, r4, ror r4 @ │ │ │ │ - addeq ip, r7, r4, lsl #31 │ │ │ │ - addeq ip, r7, r8, lsl #28 │ │ │ │ - addseq r4, pc, r4, asr #8 │ │ │ │ - addeq ip, r7, ip, lsl #31 │ │ │ │ - ldrdeq ip, [r7], r8 │ │ │ │ + addeq ip, r7, r8, lsr #26 │ │ │ │ + addseq r4, pc, r4, ror #6 │ │ │ │ + addeq ip, r7, r4, ror lr │ │ │ │ + strdeq ip, [r7], r8 │ │ │ │ + addseq r4, pc, r4, lsr r3 @ │ │ │ │ + addeq ip, r7, ip, ror lr │ │ │ │ + addeq ip, r7, r8, asr #25 │ │ │ │ │ │ │ │ 00348574 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -208284,67 +208284,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9ebcd4 │ │ │ │ + bl 9ebbc4 │ │ │ │ cmp r0, r5 │ │ │ │ blt 3486b4 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 348674 │ │ │ │ cmp r3, #2 │ │ │ │ beq 34860c │ │ │ │ cmp r3, r5 │ │ │ │ bne 3486d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9edac4 │ │ │ │ + bl 9ed9b4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 348684 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 3486a0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9edacc │ │ │ │ + bl 9ed9bc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ed77c │ │ │ │ + bl 9ed66c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 9e3b80 │ │ │ │ + bl 9e3a70 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 348618 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ed7f8 │ │ │ │ + bl 9ed6e8 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 348624 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ed7f8 │ │ │ │ + bl 9ed6e8 │ │ │ │ mov r8, r0 │ │ │ │ b 348624 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -208410,27 +208410,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 3488a8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3487fc │ │ │ │ ldr r3, [pc, #212] @ 3488ac │ │ │ │ ldr r0, [pc, #212] @ 3488b0 │ │ │ │ ldr r1, [pc, #212] @ 3488b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 3488b8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -208461,27 +208461,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 3488c8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3487fc │ │ │ │ - addseq r4, pc, r8, ror r1 @ │ │ │ │ - addeq ip, r7, r0, asr #26 │ │ │ │ - addeq ip, r7, r4, lsl #22 │ │ │ │ + addseq r4, pc, r8, rrx │ │ │ │ + addeq ip, r7, r0, lsr ip │ │ │ │ + strdeq ip, [r7], r4 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - addseq r4, pc, r8, asr #2 │ │ │ │ - ldrdeq ip, [r7], r0 │ │ │ │ - ldrdeq ip, [r7], r0 │ │ │ │ + addseq r4, pc, r8, lsr r0 @ │ │ │ │ + addeq ip, r7, r0, asr #23 │ │ │ │ + addeq ip, r7, r0, asr #19 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addseq r4, pc, ip, lsr #1 │ │ │ │ - addeq ip, r7, r4, asr ip │ │ │ │ - addeq ip, r7, r4, lsr sl │ │ │ │ + umullseq r3, pc, ip, pc @ │ │ │ │ + addeq ip, r7, r4, asr #22 │ │ │ │ + addeq ip, r7, r4, lsr #18 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 003488cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -208776,25 +208776,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 27e9ec │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 9ecc30 │ │ │ │ + bl 9ecb20 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ ldr fp, [pc, #440] @ 348f5c │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 348e2c │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 348e2c │ │ │ │ @@ -208815,15 +208815,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 348e20 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldr r3, [pc, #328] @ 348f60 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 348e70 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 348dd4 │ │ │ │ @@ -208876,46 +208876,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 348f78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 348e9c │ │ │ │ ldr r0, [pc, #64] @ 348f7c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 348e9c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [ip, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r4, rrx │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ smlabteq fp, ip, pc, pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r0, ror r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r7, r4, ror #11 │ │ │ │ - addeq ip, r7, ip, lsl #12 │ │ │ │ + ldrdeq ip, [r7], r4 │ │ │ │ + strdeq ip, [r7], ip @ │ │ │ │ │ │ │ │ 00348f80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -208935,15 +208935,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 9ef960 │ │ │ │ + bl 9ef850 │ │ │ │ ldr r8, [pc, #800] @ 349310 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 349088 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -208997,15 +208997,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 349010 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9ecc30 │ │ │ │ + bl 9ecb20 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -209065,32 +209065,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 349338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34903c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9ecc30 │ │ │ │ + bl 9ecb20 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -209133,31 +209133,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 34933c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34903c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq fp, r4, ror #28 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq fp, r8, lsl lr @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq fp, r0, sp, pc @ │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r7, r8, ror #6 │ │ │ │ - addeq ip, r7, r8, asr #5 │ │ │ │ + addeq ip, r7, r8, asr r2 │ │ │ │ + @ instruction: 0x0087c1b8 │ │ │ │ │ │ │ │ 00349340 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -209165,15 +209165,15 @@ │ │ │ │ andls r1, r1, #1 │ │ │ │ rsb r0, r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 349378 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r2, sl, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ lsr r6, r2, #8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ @@ -209217,15 +209217,15 @@ │ │ │ │ mov fp, #0 │ │ │ │ lsl r2, r2, #3 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ blt 349538 │ │ │ │ add r3, r7, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #504 @ 0x1f8 │ │ │ │ add r3, r3, r8 │ │ │ │ @@ -209244,15 +209244,15 @@ │ │ │ │ bic r2, r7, #508 @ 0x1fc │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ mov fp, #0 │ │ │ │ bic r2, r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ mov r5, r3 │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ cmp r0, #0 │ │ │ │ blt 349568 │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ and r0, r3, #256 @ 0x100 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -209302,18 +209302,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ec80 <__printf_chk@plt> │ │ │ │ b 3494bc │ │ │ │ - umulleq ip, r7, r4, r0 │ │ │ │ - addseq r3, pc, r0, asr #8 │ │ │ │ - addseq r3, pc, r4, lsl r4 @ │ │ │ │ - addeq ip, r7, r8, rrx │ │ │ │ + addeq fp, r7, r4, lsl #31 │ │ │ │ + addseq r3, pc, r0, lsr r3 @ │ │ │ │ + addseq r3, pc, r4, lsl #6 │ │ │ │ + addeq fp, r7, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ lsr r7, r2, #8 │ │ │ │ orr r7, r7, r3, lsl #24 │ │ │ │ @@ -209355,15 +209355,15 @@ │ │ │ │ add r5, r4, #141 @ 0x8d │ │ │ │ mov r8, #1536 @ 0x600 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ cmp r0, #0 │ │ │ │ blt 349748 │ │ │ │ lsl r3, r7, #4 │ │ │ │ and r3, r3, #496 @ 0x1f0 │ │ │ │ add r3, r3, r6 │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [r4, #3280] @ 0xcd0 │ │ │ │ @@ -209380,15 +209380,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ cmp r0, #0 │ │ │ │ blt 34977c │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ lsr r3, r3, #8 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -209433,18 +209433,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #20 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ec80 <__printf_chk@plt> │ │ │ │ b 3496dc │ │ │ │ - addseq r3, pc, r0, lsr r2 @ │ │ │ │ - addeq fp, r7, r0, lsl #29 │ │ │ │ - addseq r3, pc, ip, lsl #4 │ │ │ │ - addeq fp, r7, r0, ror #28 │ │ │ │ + addseq r3, pc, r0, lsr #2 │ │ │ │ + addeq fp, r7, r0, ror sp │ │ │ │ + ldrsheq r3, [pc], ip │ │ │ │ + addeq fp, r7, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ lsr r5, r2, #16 │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ @@ -209486,15 +209486,15 @@ │ │ │ │ mov r8, #3072 @ 0xc00 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str ip, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ cmp r0, #0 │ │ │ │ blt 349960 │ │ │ │ lsl r5, r5, #6 │ │ │ │ and r5, r5, #448 @ 0x1c0 │ │ │ │ add r5, r5, r6 │ │ │ │ add r7, r7, r5 │ │ │ │ str r7, [r4, #3280] @ 0xcd0 │ │ │ │ @@ -209514,15 +209514,15 @@ │ │ │ │ mov r8, #2048 @ 0x800 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, sl, lsr #23 │ │ │ │ lsl r2, sl, #9 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ cmp r0, #0 │ │ │ │ blt 349994 │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ lsr r3, r3, #16 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ @@ -209567,18 +209567,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ str sl, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ec80 <__printf_chk@plt> │ │ │ │ b 3498f4 │ │ │ │ - addseq r3, pc, r8, lsl r0 @ │ │ │ │ - addeq fp, r7, r8, ror #24 │ │ │ │ - @ instruction: 0x009f2ff4 │ │ │ │ - addeq fp, r7, r8, asr #24 │ │ │ │ + addseq r2, pc, r8, lsl #30 │ │ │ │ + addeq fp, r7, r8, asr fp │ │ │ │ + addseq r2, pc, r4, ror #29 │ │ │ │ + addeq fp, r7, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2480] @ 0x9b0 │ │ │ │ ldr ip, [pc, #996] @ 349dc8 │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ ldr r3, [pc, #992] @ 349dcc │ │ │ │ @@ -209625,15 +209625,15 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr fp, fp, r3, lsl #23 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ and r5, r5, #256 @ 0x100 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ blt 349d98 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r6, #256 @ 0x100 │ │ │ │ @@ -209684,15 +209684,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 349bc4 │ │ │ │ ldr r2, [pc, #556] @ 349dd0 │ │ │ │ ldr r1, [pc, #556] @ 349dd4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -209740,15 +209740,15 @@ │ │ │ │ lsl r8, r3, #23 │ │ │ │ lsr r1, r9, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ orr r5, r5, r9, lsl #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 349d6c │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r8, #1 │ │ │ │ @@ -209767,15 +209767,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 349bc4 │ │ │ │ ldr r2, [pc, #236] @ 349ddc │ │ │ │ ldr r1, [pc, #236] @ 349de0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -209828,23 +209828,23 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ec80 <__printf_chk@plt> │ │ │ │ b 349bcc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq fp, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, pc, r8, ror #27 │ │ │ │ - addeq fp, r7, ip, asr sl │ │ │ │ + @ instruction: 0x009f2cd8 │ │ │ │ + addeq fp, r7, ip, asr #18 │ │ │ │ tstpeq fp, r0, lsr r2 @ p-variant is OBSOLETE │ │ │ │ - umullseq r2, pc, ip, ip @ │ │ │ │ - addeq fp, r7, r0, lsl r9 │ │ │ │ - addseq r2, pc, r8, lsl ip @ │ │ │ │ - addeq fp, r7, ip, ror #16 │ │ │ │ - addseq r2, pc, ip, ror #23 │ │ │ │ - addeq fp, r7, r0, asr #16 │ │ │ │ + addseq r2, pc, ip, lsl #23 │ │ │ │ + addeq fp, r7, r0, lsl #16 │ │ │ │ + addseq r2, pc, r8, lsl #22 │ │ │ │ + addeq fp, r7, ip, asr r7 │ │ │ │ + @ instruction: 0x009f2adc │ │ │ │ + addeq fp, r7, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2488] @ 0x9b8 │ │ │ │ ldr ip, [pc, #976] @ 34a1dc │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ ldr r3, [pc, #972] @ 34a1e0 │ │ │ │ @@ -209888,15 +209888,15 @@ │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ lsl r2, r7, #9 │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a1b0 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r5, #512 @ 0x200 │ │ │ │ rsc r1, fp, #0 │ │ │ │ @@ -209947,15 +209947,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 349fdc │ │ │ │ ldr r2, [pc, #548] @ 34a1e4 │ │ │ │ ldr r1, [pc, #548] @ 34a1e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ @@ -210002,15 +210002,15 @@ │ │ │ │ lsl r7, r3, #23 │ │ │ │ lsr r1, r6, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ orr r5, r5, r6, lsl #23 │ │ │ │ lsr r7, r7, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a184 │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r7, #1 │ │ │ │ @@ -210029,15 +210029,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 349fdc │ │ │ │ ldr r2, [pc, #232] @ 34a1f0 │ │ │ │ ldr r1, [pc, #232] @ 34a1f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210089,23 +210089,23 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ec80 <__printf_chk@plt> │ │ │ │ b 349fe4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [fp, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009f29d0 │ │ │ │ - addeq fp, r7, r4, asr #12 │ │ │ │ + addseq r2, pc, r0, asr #17 │ │ │ │ + addeq fp, r7, r4, lsr r5 │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ - addseq r2, pc, r4, lsl #17 │ │ │ │ - strdeq fp, [r7], r8 │ │ │ │ - addseq r2, pc, r0, lsl #16 │ │ │ │ - addeq fp, r7, r4, asr r4 │ │ │ │ - @ instruction: 0x009f27d8 │ │ │ │ - addeq fp, r7, ip, lsr #8 │ │ │ │ + addseq r2, pc, r4, ror r7 @ │ │ │ │ + addeq fp, r7, r8, ror #7 │ │ │ │ + @ instruction: 0x009f26f0 │ │ │ │ + addeq fp, r7, r4, asr #6 │ │ │ │ + addseq r2, pc, r8, asr #13 │ │ │ │ + addeq fp, r7, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #952] @ 0x3b8 │ │ │ │ ldr ip, [pc, #1004] @ 34a60c │ │ │ │ sub sp, sp, #3104 @ 0xc20 │ │ │ │ ldr r3, [pc, #1000] @ 34a610 │ │ │ │ @@ -210154,15 +210154,15 @@ │ │ │ │ lsl r2, r6, #9 │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a5dc │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r5, #2048 @ 0x800 │ │ │ │ rsc r3, r7, #0 │ │ │ │ asr r9, r8, #31 │ │ │ │ @@ -210212,15 +210212,15 @@ │ │ │ │ mov r8, #2048 @ 0x800 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a404 │ │ │ │ ldr r2, [pc, #560] @ 34a614 │ │ │ │ ldr r1, [pc, #560] @ 34a618 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210268,15 +210268,15 @@ │ │ │ │ lsl r8, r3, #23 │ │ │ │ lsr r1, r9, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ orr r5, r5, r9, lsl #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a5b0 │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r8, #1 │ │ │ │ @@ -210295,15 +210295,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a404 │ │ │ │ ldr r2, [pc, #240] @ 34a620 │ │ │ │ ldr r1, [pc, #240] @ 34a624 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210357,68 +210357,68 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ec80 <__printf_chk@plt> │ │ │ │ b 34a40c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [fp, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, pc, r8, lsr #11 │ │ │ │ - addeq fp, r7, ip, lsl r2 │ │ │ │ + umullseq r2, pc, r8, r4 @ │ │ │ │ + addeq fp, r7, ip, lsl #2 │ │ │ │ strdeq lr, [fp, -r0] │ │ │ │ - addseq r2, pc, ip, asr r4 @ │ │ │ │ - ldrdeq fp, [r7], r0 │ │ │ │ - @ instruction: 0x009f23d4 │ │ │ │ - addeq fp, r7, r8, lsr #32 │ │ │ │ - addseq r2, pc, r8, lsr #7 │ │ │ │ - strdeq sl, [r7], ip │ │ │ │ + addseq r2, pc, ip, asr #6 │ │ │ │ + addeq sl, r7, r0, asr #31 │ │ │ │ + addseq r2, pc, r4, asr #5 │ │ │ │ + addeq sl, r7, r8, lsl pc │ │ │ │ + umullseq r2, pc, r8, r2 @ │ │ │ │ + addeq sl, r7, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 34a6e0 │ │ │ │ ldr r2, [pc, #144] @ 34a6e4 │ │ │ │ ldr r1, [pc, #144] @ 34a6e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #112] @ 34a6ec │ │ │ │ ldr r1, [pc, #112] @ 34a6f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #92] @ 34a6f4 │ │ │ │ ldr r1, [pc, #92] @ 34a6f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, pc, ip, lsr r3 @ │ │ │ │ - addeq r9, r6, r4, lsr r4 │ │ │ │ - umulleq r8, r9, r0, r4 │ │ │ │ + addseq r2, pc, ip, lsr #4 │ │ │ │ + addeq r9, r6, r4, lsr #6 │ │ │ │ + addeq r8, r9, r0, lsl #7 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r4, asr r0 │ │ │ │ adceq r0, sl, r0, ror #27 │ │ │ │ @ instruction: 0x01077894 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -210455,17 +210455,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34a7a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34a7a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r2, pc, ip, lsl #4 │ │ │ │ - umulleq sl, r7, ip, lr │ │ │ │ - addeq sl, r7, r8, lsr #29 │ │ │ │ + ldrsheq r2, [pc], ip │ │ │ │ + addeq sl, r7, ip, lsl #27 │ │ │ │ + umulleq sl, r7, r8, sp │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1124] @ 34ac28 │ │ │ │ ldr r3, [pc, #1124] @ 34ac2c │ │ │ │ @@ -210521,15 +210521,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ lsr fp, r7, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34abfc │ │ │ │ ldr r0, [pc, #888] @ 34ac34 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r5 │ │ │ │ and r0, r0, r5 │ │ │ │ @@ -210541,15 +210541,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34abd4 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ bl 27e9ec │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -210578,15 +210578,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a958 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, fp, lsl #23 │ │ │ │ ldr r1, [pc, #664] @ 34ac3c │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, fp, #9 │ │ │ │ @@ -210603,15 +210603,15 @@ │ │ │ │ lsr r1, fp, #9 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ lsr r7, r4, #9 │ │ │ │ orr r7, r7, fp, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34aba8 │ │ │ │ sub r2, r5, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -210624,15 +210624,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34ab5c │ │ │ │ ldr r2, [pc, #492] @ 34ac40 │ │ │ │ ldr r3, [pc, #468] @ 34ac2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -210685,15 +210685,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34ab00 │ │ │ │ ldr r1, [pc, #256] @ 34ac48 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -210748,29 +210748,29 @@ │ │ │ │ stm sp, {r3, fp} │ │ │ │ mov r0, #1 │ │ │ │ bl 27ec80 <__printf_chk@plt> │ │ │ │ b 34a8b4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r0, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r7, ip, ror #28 │ │ │ │ + addeq sl, r7, ip, asr sp │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r2, pc, ip, asr #32 │ │ │ │ - addeq sl, r7, ip, asr ip │ │ │ │ + addseq r1, pc, ip, lsr pc @ │ │ │ │ + addeq sl, r7, ip, asr #22 │ │ │ │ @ instruction: 0x010be3b0 │ │ │ │ - addseq r1, pc, r4, lsr #29 │ │ │ │ - addeq sl, r7, r0, asr #21 │ │ │ │ - addseq r1, pc, r8, lsr #28 │ │ │ │ - umulleq sl, r7, ip, sl │ │ │ │ - @ instruction: 0x009f1ddc │ │ │ │ - addeq sl, r7, ip, lsr #20 │ │ │ │ - @ instruction: 0x009f1db0 │ │ │ │ - addeq sl, r7, r0, lsr #20 │ │ │ │ - addseq r1, pc, r8, lsl #27 │ │ │ │ - ldrdeq sl, [r7], r8 │ │ │ │ + umullseq r1, pc, r4, sp @ │ │ │ │ + @ instruction: 0x0087a9b0 │ │ │ │ + addseq r1, pc, r8, lsl sp @ │ │ │ │ + addeq sl, r7, ip, lsl #19 │ │ │ │ + addseq r1, pc, ip, asr #25 │ │ │ │ + addeq sl, r7, ip, lsl r9 │ │ │ │ + addseq r1, pc, r0, lsr #25 │ │ │ │ + addeq sl, r7, r0, lsl r9 │ │ │ │ + addseq r1, pc, r8, ror ip @ │ │ │ │ + addeq sl, r7, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1112] @ 34b0dc │ │ │ │ ldr r3, [pc, #1112] @ 34b0e0 │ │ │ │ sub sp, sp, #548 @ 0x224 │ │ │ │ @@ -210825,15 +210825,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ lsr sl, r5, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b0b0 │ │ │ │ ldr r0, [pc, #876] @ 34b0e8 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r7 │ │ │ │ and r0, r0, r7 │ │ │ │ @@ -210845,15 +210845,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b088 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ bl 27e9ec │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -210882,15 +210882,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, sl │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34ae18 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, sl, lsl #23 │ │ │ │ ldr r1, [pc, #652] @ 34b0f0 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, sl, #9 │ │ │ │ @@ -210907,15 +210907,15 @@ │ │ │ │ lsr r1, sl, #9 │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ lsr r5, r4, #9 │ │ │ │ orr r5, r5, sl, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b05c │ │ │ │ sub r2, r7, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -210928,15 +210928,15 @@ │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b010 │ │ │ │ ldr r2, [pc, #480] @ 34b0f4 │ │ │ │ ldr r3, [pc, #456] @ 34b0e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -210986,15 +210986,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34afb4 │ │ │ │ ldr r1, [pc, #256] @ 34b0fc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -211049,29 +211049,29 @@ │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, #1 │ │ │ │ bl 27ec80 <__printf_chk@plt> │ │ │ │ b 34ad74 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, ror r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r7, ip, lsr #19 │ │ │ │ + umulleq sl, r7, ip, r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r1, pc, ip, lsl #23 │ │ │ │ - umulleq sl, r7, ip, r7 │ │ │ │ + addseq r1, pc, ip, ror sl @ │ │ │ │ + addeq sl, r7, ip, lsl #13 │ │ │ │ strdeq sp, [fp, -r0] │ │ │ │ - @ instruction: 0x009f19f0 │ │ │ │ - addeq sl, r7, ip, lsl #12 │ │ │ │ - addseq r1, pc, r4, ror r9 @ │ │ │ │ - addeq sl, r7, r8, ror #11 │ │ │ │ - addseq r1, pc, r8, lsr #18 │ │ │ │ - addeq sl, r7, r8, ror r5 │ │ │ │ - @ instruction: 0x009f18fc │ │ │ │ - addeq sl, r7, ip, ror #10 │ │ │ │ - @ instruction: 0x009f18d4 │ │ │ │ - addeq sl, r7, r4, lsr #10 │ │ │ │ + addseq r1, pc, r0, ror #17 │ │ │ │ + strdeq sl, [r7], ip │ │ │ │ + addseq r1, pc, r4, ror #16 │ │ │ │ + ldrdeq sl, [r7], r8 │ │ │ │ + addseq r1, pc, r8, lsl r8 @ │ │ │ │ + addeq sl, r7, r8, ror #8 │ │ │ │ + addseq r1, pc, ip, ror #15 │ │ │ │ + addeq sl, r7, ip, asr r4 │ │ │ │ + addseq r1, pc, r4, asr #15 │ │ │ │ + addeq sl, r7, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1124] @ 34b59c │ │ │ │ ldr r3, [pc, #1124] @ 34b5a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -211126,15 +211126,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ lsr fp, r7, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b570 │ │ │ │ ldr r0, [pc, #888] @ 34b5a8 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r5 │ │ │ │ and r0, r0, r5 │ │ │ │ @@ -211146,15 +211146,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b548 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ bl 27e9ec │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -211183,15 +211183,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b2cc │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, fp, lsl #23 │ │ │ │ ldr r1, [pc, #664] @ 34b5b0 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, fp, #9 │ │ │ │ @@ -211208,15 +211208,15 @@ │ │ │ │ lsr r1, fp, #9 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ lsr r7, r4, #9 │ │ │ │ orr r7, r7, fp, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b51c │ │ │ │ sub r2, r5, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -211229,15 +211229,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b4d0 │ │ │ │ ldr r2, [pc, #492] @ 34b5b4 │ │ │ │ ldr r3, [pc, #468] @ 34b5a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -211290,15 +211290,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b474 │ │ │ │ ldr r1, [pc, #256] @ 34b5bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -211353,74 +211353,74 @@ │ │ │ │ stm sp, {r3, fp} │ │ │ │ mov r0, #1 │ │ │ │ bl 27ec80 <__printf_chk@plt> │ │ │ │ b 34b228 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq fp, ip, ip, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq sl, [r7], r8 │ │ │ │ + addeq sl, r7, r8, ror #7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x009f16d8 │ │ │ │ - addeq sl, r7, r8, ror #5 │ │ │ │ + addseq r1, pc, r8, asr #11 │ │ │ │ + ldrdeq sl, [r7], r8 │ │ │ │ tsteq fp, ip, lsr sl │ │ │ │ - addseq r1, pc, r0, lsr r5 @ │ │ │ │ - addeq sl, r7, ip, asr #2 │ │ │ │ - @ instruction: 0x009f14b4 │ │ │ │ - addeq sl, r7, r8, lsr #2 │ │ │ │ - addseq r1, pc, r8, ror #8 │ │ │ │ - strheq sl, [r7], r8 │ │ │ │ - addseq r1, pc, ip, lsr r4 @ │ │ │ │ - addeq sl, r7, ip, lsr #1 │ │ │ │ - addseq r1, pc, r4, lsl r4 @ │ │ │ │ - addeq sl, r7, r4, rrx │ │ │ │ + addseq r1, pc, r0, lsr #8 │ │ │ │ + addeq sl, r7, ip, lsr r0 │ │ │ │ + addseq r1, pc, r4, lsr #7 │ │ │ │ + addeq sl, r7, r8, lsl r0 │ │ │ │ + addseq r1, pc, r8, asr r3 @ │ │ │ │ + addeq r9, r7, r8, lsr #31 │ │ │ │ + addseq r1, pc, ip, lsr #6 │ │ │ │ + umulleq r9, r7, ip, pc @ │ │ │ │ + addseq r1, pc, r4, lsl #6 │ │ │ │ + addeq r9, r7, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 34b64c │ │ │ │ ldr r2, [pc, #84] @ 34b650 │ │ │ │ ldr r1, [pc, #84] @ 34b654 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #3280] @ 0xcd0 │ │ │ │ add r2, r0, #141 @ 0x8d │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [r0, #3328] @ 0xd00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r1, pc, r4, r3 @ │ │ │ │ - addeq sl, r7, r0, lsr #32 │ │ │ │ - addeq sl, r7, r0, asr #4 │ │ │ │ + addseq r1, pc, r4, lsl #5 │ │ │ │ + addeq r9, r7, r0, lsl pc │ │ │ │ + addeq sl, r7, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 34b6d0 │ │ │ │ ldr r2, [pc, #96] @ 34b6d4 │ │ │ │ ldr r1, [pc, #96] @ 34b6d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r0, #3328] @ 0xd00 │ │ │ │ cmp r1, #3136 @ 0xc40 │ │ │ │ movls r3, r0 │ │ │ │ addls r2, r3, #141 @ 0x8d │ │ │ │ addls r2, r2, r1 │ │ │ │ movls r0, #0 │ │ │ │ mvnhi r0, #21 │ │ │ │ @@ -211428,32 +211428,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, pc, ip, lsl r3 @ │ │ │ │ - addeq r9, r7, r8, lsr #31 │ │ │ │ - addeq sl, r7, r4, asr #3 │ │ │ │ + addseq r1, pc, ip, lsl #4 │ │ │ │ + umulleq r9, r7, r8, lr │ │ │ │ + strheq sl, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 34b76c │ │ │ │ ldr r2, [pc, #120] @ 34b770 │ │ │ │ ldr r1, [pc, #120] @ 34b774 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #3296 @ 0xce0 │ │ │ │ str r2, [r0, #3288] @ 0xcd8 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r3, [r0, #3308] @ 0xcec │ │ │ │ @@ -211467,17 +211467,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq r1, pc, r8, r2 @ │ │ │ │ - addeq r9, r7, r4, lsr #30 │ │ │ │ - addeq sl, r7, r4, asr #2 │ │ │ │ + addseq r1, pc, r8, lsl #3 │ │ │ │ + addeq r9, r7, r4, lsl lr │ │ │ │ + addeq sl, r7, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #668] @ 34ba2c │ │ │ │ ldr r8, [pc, #668] @ 34ba30 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -211486,15 +211486,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #212 @ 0xd4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #628] @ 34ba38 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r3, [r0, #97] @ 0x61 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r2, r1, r3, lsl #2 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ @@ -211549,29 +211549,29 @@ │ │ │ │ mov r2, #1 │ │ │ │ str lr, [r4, #112] @ 0x70 │ │ │ │ str ip, [r4, #120] @ 0x78 │ │ │ │ str r1, [r4, #3316] @ 0xcf4 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ beq 34b950 │ │ │ │ - bl 9ed954 │ │ │ │ + bl 9ed844 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34b9e0 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r2, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ebcd4 │ │ │ │ + bl 9ebbc4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b978 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ - bl a8551c │ │ │ │ + bl a8540c │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ ldr ip, [r4, #108] @ 0x6c │ │ │ │ lsl r2, r3, r2 │ │ │ │ add r2, r2, r3, lsl ip │ │ │ │ cmp r0, r2 │ │ │ │ asr r2, r2, #31 │ │ │ │ @@ -211615,15 +211615,15 @@ │ │ │ │ lsl ip, ip, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ ldr r2, [pc, #172] @ 34ba64 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -211634,41 +211634,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r1, pc, r0, lsl #4 │ │ │ │ - addeq r9, r7, r4, lsl #29 │ │ │ │ - addeq sl, r7, r4, lsr #1 │ │ │ │ - addseq r1, pc, r0, ror #5 │ │ │ │ + ldrsheq r1, [pc], r0 │ │ │ │ + addeq r9, r7, r4, ror sp │ │ │ │ + umulleq r9, r7, r4, pc @ │ │ │ │ + @ instruction: 0x009f11d0 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @ instruction: 0xffffe9dc │ │ │ │ @ instruction: 0xffffdf84 │ │ │ │ @ instruction: 0xffffef30 │ │ │ │ @ instruction: 0xffffe14c │ │ │ │ @ instruction: 0xffffdaf8 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0xffffe4b0 │ │ │ │ @ instruction: 0xffffdc60 │ │ │ │ - @ instruction: 0x00879eb0 │ │ │ │ + addeq r9, r7, r0, lsr #27 │ │ │ │ muleq r0, pc, r1 @ │ │ │ │ - addseq r0, pc, r0, lsr #31 │ │ │ │ - addeq r9, r7, r8, lsl #29 │ │ │ │ - addeq r9, r7, r4, lsr ip │ │ │ │ + umullseq r0, pc, r0, lr @ │ │ │ │ + addeq r9, r7, r8, ror sp │ │ │ │ + addeq r9, r7, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #3288] @ 0xcd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ @@ -211701,15 +211701,15 @@ │ │ │ │ ldr r1, [pc, #916] @ 34be94 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #236 @ 0xec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 34b6dc │ │ │ │ add r2, r0, #141 @ 0x8d │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #3280] @ 0xcd0 │ │ │ │ str r3, [r4, #3284] @ 0xcd4 │ │ │ │ @@ -211923,23 +211923,23 @@ │ │ │ │ ands r3, r3, #255 @ 0xff │ │ │ │ str r0, [r4, #3284] @ 0xcd4 │ │ │ │ strb ip, [r1, r2] │ │ │ │ bne 34be60 │ │ │ │ b 34bb34 │ │ │ │ mov r0, #2 │ │ │ │ b 34bc1c │ │ │ │ - umullseq r0, pc, r4, lr @ │ │ │ │ - umulleq r7, r6, r4, pc @ │ │ │ │ - strdeq r6, [r9], r0 │ │ │ │ - addseq r0, pc, ip, ror #27 │ │ │ │ - addseq r0, pc, ip, ror #26 │ │ │ │ - addseq r0, pc, r4, lsl sp @ │ │ │ │ - umullseq r0, pc, r8, fp @ │ │ │ │ - umulleq r9, r7, r4, sl │ │ │ │ - addseq r0, pc, r0, lsl #25 │ │ │ │ + addseq r0, pc, r4, lsl #27 │ │ │ │ + addeq r7, r6, r4, lsl #29 │ │ │ │ + addeq r6, r9, r0, ror #29 │ │ │ │ + @ instruction: 0x009f0cdc │ │ │ │ + addseq r0, pc, ip, asr ip @ │ │ │ │ + addseq r0, pc, r4, lsl #24 │ │ │ │ + addseq r0, pc, r8, lsl #21 │ │ │ │ + addeq r9, r7, r4, lsl #19 │ │ │ │ + addseq r0, pc, r0, ror fp @ │ │ │ │ │ │ │ │ 0034beb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ orr r4, r1, r2, lsl #8 │ │ │ │ @@ -211952,15 +211952,15 @@ │ │ │ │ ldr r2, [pc, #96] @ 34bf44 │ │ │ │ orr r4, r4, r3, lsl #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ ldrb r5, [sp, #24] │ │ │ │ ldrb r6, [sp, #28] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r5, #0 │ │ │ │ orr r4, r4, r5, lsl #24 │ │ │ │ ldr r3, [r0, #3308] @ 0xcec │ │ │ │ str r4, [r0, #136] @ 0x88 │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ biceq r3, r3, #128 @ 0x80 │ │ │ │ strb r6, [r0, #140] @ 0x8c │ │ │ │ @@ -211969,17 +211969,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, pc, r4, asr #21 │ │ │ │ - addeq r9, r7, r4, ror #18 │ │ │ │ - addeq r9, r7, r4, asr #14 │ │ │ │ + @ instruction: 0x009f09b4 │ │ │ │ + addeq r9, r7, r4, asr r8 │ │ │ │ + addeq r9, r7, r4, lsr r6 │ │ │ │ │ │ │ │ 0034bf48 : │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -211996,15 +211996,15 @@ │ │ │ │ ldr r1, [pc, #1008] @ 34c374 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r0, #138] @ 0x8a │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34c020 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c020 │ │ │ │ @@ -212241,22 +212241,22 @@ │ │ │ │ cmp r5, #53 @ 0x35 │ │ │ │ beq 34c1c4 │ │ │ │ cmp r5, #224 @ 0xe0 │ │ │ │ beq 34c1c4 │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ beq 34c1c4 │ │ │ │ b 34c00c │ │ │ │ - addseq r0, pc, ip, lsl sl @ │ │ │ │ - umulleq r9, r7, ip, r6 │ │ │ │ - @ instruction: 0x008798bc │ │ │ │ - @ instruction: 0x009f0adc │ │ │ │ - addseq r0, pc, r4, lsl r9 @ │ │ │ │ - addseq r0, pc, ip, lsr #17 │ │ │ │ - addseq r0, pc, r0, ror #16 │ │ │ │ - addseq r0, pc, ip, lsr #16 │ │ │ │ + addseq r0, pc, ip, lsl #18 │ │ │ │ + addeq r9, r7, ip, lsl #11 │ │ │ │ + addeq r9, r7, ip, lsr #15 │ │ │ │ + addseq r0, pc, ip, asr #19 │ │ │ │ + addseq r0, pc, r4, lsl #16 │ │ │ │ + umullseq r0, pc, ip, r7 @ │ │ │ │ + addseq r0, pc, r0, asr r7 @ │ │ │ │ + addseq r0, pc, ip, lsl r7 @ │ │ │ │ │ │ │ │ 0034c38c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #292] @ 34c4c8 │ │ │ │ @@ -212265,15 +212265,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #3284] @ 0xcd4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34c428 │ │ │ │ ldr r3, [r0, #3288] @ 0xcd8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c404 │ │ │ │ @@ -212330,17 +212330,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, lr │ │ │ │ b 34c470 │ │ │ │ - addseq r0, pc, r8, ror #11 │ │ │ │ - addeq r9, r7, r0, ror r2 │ │ │ │ - umulleq r9, r7, r0, r4 │ │ │ │ + @ instruction: 0x009f04d8 │ │ │ │ + addeq r9, r7, r0, ror #2 │ │ │ │ + addeq r9, r7, r0, lsl #7 │ │ │ │ │ │ │ │ 0034c4d4 : │ │ │ │ ldrb r0, [r0, #98] @ 0x62 │ │ │ │ lsl r0, r0, #3 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034c4e0 : │ │ │ │ @@ -212357,39 +212357,39 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 34c5ac │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #172] @ 34c5cc │ │ │ │ mov r7, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r1, [pc, #160] @ 34c5d0 │ │ │ │ and r2, r7, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927720 │ │ │ │ + bl 927610 │ │ │ │ ldr r1, [pc, #144] @ 34c5d4 │ │ │ │ and r2, r5, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927720 │ │ │ │ + bl 927610 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [pc, #124] @ 34c5d8 │ │ │ │ beq 34c5a4 │ │ │ │ ldr r1, [pc, #120] @ 34c5dc │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 37fdc4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9295d4 │ │ │ │ + bl 9294c4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -212397,31 +212397,31 @@ │ │ │ │ b 34c578 │ │ │ │ ldr r1, [pc, #44] @ 34c5e0 │ │ │ │ ldr r0, [pc, #44] @ 34c5e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #260 @ 0x104 │ │ │ │ bl 66a43c │ │ │ │ - addseq r0, pc, r8, lsr #11 │ │ │ │ + umullseq r0, pc, r8, r4 @ │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ - addeq r9, r7, ip, lsr #6 │ │ │ │ - addeq r9, r7, r4, lsr #7 │ │ │ │ - addeq r9, r7, r0, lsr #7 │ │ │ │ + addeq r9, r7, ip, lsl r2 │ │ │ │ + umulleq r9, r7, r4, r2 │ │ │ │ + umulleq r9, r7, r0, r2 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - @ instruction: 0x0095b4b8 │ │ │ │ - @ instruction: 0x009f03dc │ │ │ │ - strdeq r9, [r7], ip │ │ │ │ + addseq fp, r5, r8, lsr #7 │ │ │ │ + addseq r0, pc, ip, asr #5 │ │ │ │ + addeq r9, r7, ip, ror #3 │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 34c608 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ adceq lr, r9, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -212440,15 +212440,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34c698 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -212457,17 +212457,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 27d210 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 34c6bc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b745f0 │ │ │ │ + b b744e0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addeq r9, r7, ip, ror #4 │ │ │ │ + addeq r9, r7, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 34c7f8 │ │ │ │ ldr r3, [pc, #288] @ 34c7fc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -212523,65 +212523,65 @@ │ │ │ │ beq 34c7e0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 34c818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34c720 │ │ │ │ ldr r0, [pc, #52] @ 34c81c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34c720 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r0, lsl #14 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq ip, [fp, -ip] │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, r7, ip, asr r1 │ │ │ │ - addeq r9, r7, ip, ror r1 │ │ │ │ + addeq r9, r7, ip, asr #32 │ │ │ │ + addeq r9, r7, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 34c8c4 │ │ │ │ ldr r2, [pc, #140] @ 34c8c8 │ │ │ │ ldr r1, [pc, #140] @ 34c8cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #112] @ 34c8d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #100] @ 34c8d4 │ │ │ │ ldr r1, [pc, #100] @ 34c8d8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r2, [pc, #76] @ 34c8dc │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -212589,17 +212589,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, pc, r4, lsl #13 │ │ │ │ - addeq r7, r6, r0, asr r2 │ │ │ │ - addeq r6, r9, r8, lsr #5 │ │ │ │ + addseq r1, pc, r4, ror r5 @ │ │ │ │ + addeq r7, r6, r0, asr #2 │ │ │ │ + umulleq r6, r9, r8, r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ tsteq r7, r0, ror #20 │ │ │ │ adceq lr, r9, r0, asr ip │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c900 │ │ │ │ @@ -212805,27 +212805,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 34cd8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34ca94 │ │ │ │ ldr ip, [pc, #300] @ 34cd90 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 34ca24 │ │ │ │ ldr ip, [pc, #268] @ 34cd84 │ │ │ │ @@ -212845,69 +212845,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 34cd94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 34ca24 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 34cd98 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 34ca24 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 34cd9c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34ca94 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq fp, r4, r4, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq fp, r0, r4, ip │ │ │ │ tsteq fp, ip, lsr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r1, pc, r8, asr r4 @ │ │ │ │ - addseq r1, pc, r0, asr #8 │ │ │ │ - addseq r1, pc, ip, lsr r3 @ │ │ │ │ - addeq r8, r7, r0, lsr #31 │ │ │ │ - addseq r1, pc, r8, lsl r3 @ │ │ │ │ - addeq r8, r7, r8, ror pc │ │ │ │ + addseq r1, pc, r8, asr #6 │ │ │ │ + addseq r1, pc, r0, lsr r3 @ │ │ │ │ + addseq r1, pc, ip, lsr #4 │ │ │ │ + umulleq r8, r7, r0, lr │ │ │ │ + addseq r1, pc, r8, lsl #4 │ │ │ │ + addeq r8, r7, r8, ror #28 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ andeq r6, r0, ip, lsr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r7, ip, asr #28 │ │ │ │ + addeq r8, r7, ip, lsr sp │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addeq r8, r7, r4, ror #25 │ │ │ │ - addeq r8, r7, ip, lsr #26 │ │ │ │ - @ instruction: 0x00878db0 │ │ │ │ + ldrdeq r8, [r7], r4 │ │ │ │ + addeq r8, r7, ip, lsl ip │ │ │ │ + addeq r8, r7, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 34d204 │ │ │ │ ldr ip, [pc, #1100] @ 34d208 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -212933,15 +212933,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 34cef0 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -212961,21 +212961,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 34d220 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 8e56ac │ │ │ │ + bl 8e559c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34cf18 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #876] @ 34d224 │ │ │ │ ldr r3, [pc, #844] @ 34d208 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -212992,47 +212992,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 34d22c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 34d230 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 34cea4 │ │ │ │ mov r0, fp │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ ldr r2, [pc, #780] @ 34d234 │ │ │ │ ldr r1, [pc, #780] @ 34d238 │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, fp │ │ │ │ bl 381344 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34d1a4 │ │ │ │ - bl 9ed954 │ │ │ │ + bl 9ed844 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9ebcd4 │ │ │ │ + bl 9ebbc4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34cea4 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34cfcc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -213054,28 +213054,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 34d01c │ │ │ │ mov r0, sl │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 34d1ac │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -213135,89 +213135,89 @@ │ │ │ │ bl 27f3a0 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 34ceb0 │ │ │ │ ldr ip, [pc, #248] @ 34d254 │ │ │ │ ldr r1, [pc, #248] @ 34d258 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 34d25c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 34cea4 │ │ │ │ ldr ip, [pc, #220] @ 34d260 │ │ │ │ ldr r1, [pc, #220] @ 34d264 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 34d268 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 34cea4 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 34cfcc │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r6, r0 │ │ │ │ b 34d044 │ │ │ │ ldr ip, [pc, #160] @ 34d26c │ │ │ │ ldr r2, [pc, #160] @ 34d270 │ │ │ │ ldr r1, [pc, #160] @ 34d274 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 6c7294 │ │ │ │ b 34cea4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, asr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r8, lsr #32 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - ldrsbeq r1, [pc], r0 │ │ │ │ - addeq r8, r7, ip, lsr sp │ │ │ │ - addeq r8, r7, r4, asr sp │ │ │ │ + addseq r0, pc, r0, asr #31 │ │ │ │ + addeq r8, r7, ip, lsr #24 │ │ │ │ + addeq r8, r7, r4, asr #24 │ │ │ │ adceq lr, r9, r0, ror #12 │ │ │ │ tsteq fp, ip, asr #30 │ │ │ │ - umulleq r8, r7, r4, ip │ │ │ │ - addeq r8, r7, r4, ror ip │ │ │ │ + addeq r8, r7, r4, lsl #23 │ │ │ │ + addeq r8, r7, r4, ror #22 │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - addeq r4, r7, r0, lsl #10 │ │ │ │ - addeq r4, r7, r4, lsl r5 │ │ │ │ + strdeq r4, [r7], r0 │ │ │ │ + addeq r4, r7, r4, lsl #8 │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - addeq r8, r7, r4, ror #20 │ │ │ │ - addeq r8, r7, r0, lsl sl │ │ │ │ + addeq r8, r7, r4, asr r9 │ │ │ │ + addeq r8, r7, r0, lsl #18 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - addeq r8, r7, ip, ror #20 │ │ │ │ - addeq r8, r7, r8, ror #19 │ │ │ │ + addeq r8, r7, ip, asr r9 │ │ │ │ + ldrdeq r8, [r7], r8 @ │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - @ instruction: 0x009f0cf4 │ │ │ │ - addeq r6, r6, r0, asr #17 │ │ │ │ - addeq r5, r9, ip, lsl r9 │ │ │ │ + addseq r0, pc, r4, ror #23 │ │ │ │ + @ instruction: 0x008667b0 │ │ │ │ + addeq r5, r9, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 34d510 │ │ │ │ mov r8, r3 │ │ │ │ @@ -213335,26 +213335,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 34d538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34d32c │ │ │ │ ldr r3, [pc, #148] @ 34d53c │ │ │ │ ldr r1, [pc, #148] @ 34d540 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -213373,34 +213373,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 34d550 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34d32c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, asr #22 │ │ │ │ - @ instruction: 0x009f0bd4 │ │ │ │ - @ instruction: 0x009f0bbc │ │ │ │ + addseq r0, pc, r4, asr #21 │ │ │ │ + addseq r0, pc, ip, lsr #21 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq fp, [fp, -r0] │ │ │ │ andeq r7, r0, r4, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r7, ip, ror r7 │ │ │ │ - addseq r0, pc, ip, lsl sl @ │ │ │ │ - addeq r8, r7, r0, lsl #13 │ │ │ │ - @ instruction: 0x009f09f8 │ │ │ │ - addeq r8, r7, r8, asr r6 │ │ │ │ + addeq r8, r7, ip, ror #12 │ │ │ │ + addseq r0, pc, ip, lsl #18 │ │ │ │ + addeq r8, r7, r0, ror r5 │ │ │ │ + addseq r0, pc, r8, ror #17 │ │ │ │ + addeq r8, r7, r8, asr #10 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - addeq r8, r7, r8, ror #14 │ │ │ │ + addeq r8, r7, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 34d6d0 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -213414,29 +213414,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #304] @ 34d6e4 │ │ │ │ ldr r3, [pc, #304] @ 34d6e8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 34d638 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e2c6c │ │ │ │ + bl 8e2b5c │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 34d6ec │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 34d6d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -213473,42 +213473,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 34d6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34d5cc │ │ │ │ ldr r0, [pc, #64] @ 34d700 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34d5cc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r0, pc, r8, asr r9 @ │ │ │ │ + addseq r0, pc, r8, asr #16 │ │ │ │ smlabbeq fp, r4, r8, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x008785b4 │ │ │ │ - addeq r8, r7, ip, asr #11 │ │ │ │ + addeq r8, r7, r4, lsr #9 │ │ │ │ + @ instruction: 0x008784bc │ │ │ │ tsteq fp, r0, asr r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r8, lsl #16 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r8, [r7], r4 │ │ │ │ - addeq r8, r7, r8, lsl #12 │ │ │ │ + addeq r8, r7, r4, ror #9 │ │ │ │ + strdeq r8, [r7], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 34e614 │ │ │ │ ldr r1, [pc, #3828] @ 34e618 │ │ │ │ @@ -213582,23 +213582,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 34e634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dac0 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 34da60 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 34dee0 │ │ │ │ @@ -213768,15 +213768,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -213784,15 +213784,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 34e640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34da18 │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -213968,23 +213968,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 34e648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34dd84 │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 34dba0 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -214086,28 +214086,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 34e650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dac0 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -214161,23 +214161,23 @@ │ │ │ │ beq 34e5cc │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 34e654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dac0 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 34e624 │ │ │ │ mov r9, r6 │ │ │ │ @@ -214204,25 +214204,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 34e65c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34dbb8 │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 34dc1c │ │ │ │ b 34d9a4 │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -214253,23 +214253,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 34e664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dac0 │ │ │ │ mov r0, r2 │ │ │ │ b 34dc14 │ │ │ │ ldr r3, [pc, #864] @ 34e660 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -214289,23 +214289,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 34e668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34dd84 │ │ │ │ ldr r2, [pc, #704] @ 34e64c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -214327,25 +214327,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 34e66c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34dc84 │ │ │ │ ldr r3, [pc, #512] @ 34e624 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -214368,22 +214368,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 34e674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 34da84 │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 34dc14 │ │ │ │ ldr r0, [pc, #424] @ 34e678 │ │ │ │ @@ -214391,123 +214391,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34da18 │ │ │ │ ldr r0, [pc, #384] @ 34e67c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34dd84 │ │ │ │ ldr r0, [pc, #356] @ 34e680 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34dd84 │ │ │ │ ldr r0, [pc, #328] @ 34e684 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34dc84 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 34dad0 │ │ │ │ ldr r0, [pc, #288] @ 34e688 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dac0 │ │ │ │ ldr r0, [pc, #264] @ 34e68c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 34da84 │ │ │ │ ldr r0, [pc, #240] @ 34e690 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34dbb8 │ │ │ │ ldr r0, [pc, #220] @ 34e694 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dac0 │ │ │ │ ldr r0, [pc, #196] @ 34e698 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dac0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 34e69c │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 34dac0 │ │ │ │ smlatteq fp, r0, r6, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010bb6b8 │ │ │ │ tsteq r1, r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r6, r0, ip, lsr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r7, r0, lsl #10 │ │ │ │ + strdeq r8, [r7], r0 │ │ │ │ smlatteq fp, r4, r3, fp │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ - addeq r8, r7, r4, asr #9 │ │ │ │ + @ instruction: 0x008783b4 │ │ │ │ @ instruction: 0x00003fbc │ │ │ │ - ldrdeq r7, [r7], r4 │ │ │ │ + addeq r7, r7, r4, asr #29 │ │ │ │ andeq r5, r0, r4, lsr #22 │ │ │ │ - addeq r7, r7, r4, asr lr │ │ │ │ - ldrdeq r7, [r7], r0 │ │ │ │ + addeq r7, r7, r4, asr #26 │ │ │ │ + addeq r7, r7, r0, asr #23 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r7, r7, r8, lsl sp │ │ │ │ + addeq r7, r7, r8, lsl #24 │ │ │ │ andeq r4, r0, ip, ror #15 │ │ │ │ - ldrdeq r7, [r7], ip │ │ │ │ - addeq r7, r7, ip, asr #20 │ │ │ │ - umulleq r7, r7, ip, sl @ │ │ │ │ + addeq r7, r7, ip, asr #19 │ │ │ │ + addeq r7, r7, ip, lsr r9 │ │ │ │ + addeq r7, r7, ip, lsl #19 │ │ │ │ @ instruction: 0x000027b4 │ │ │ │ - addeq r7, r7, r8, lsr r8 │ │ │ │ - addeq r7, r7, ip, lsr #23 │ │ │ │ - addeq r7, r7, r4, lsl #18 │ │ │ │ - addeq r7, r7, ip, asr r9 │ │ │ │ - @ instruction: 0x008779b8 │ │ │ │ - addeq r7, r7, r0, lsr r8 │ │ │ │ - addeq r7, r7, r0, lsr #15 │ │ │ │ - addeq r7, r7, r8, lsl sl │ │ │ │ - addeq r7, r7, r8, asr #16 │ │ │ │ - addeq r7, r7, r4, lsr #17 │ │ │ │ - addeq r7, r7, r4, lsl #18 │ │ │ │ + addeq r7, r7, r8, lsr #14 │ │ │ │ + umulleq r7, r7, ip, sl @ │ │ │ │ + strdeq r7, [r7], r4 │ │ │ │ + addeq r7, r7, ip, asr #16 │ │ │ │ + addeq r7, r7, r8, lsr #17 │ │ │ │ + addeq r7, r7, r0, lsr #14 │ │ │ │ + umulleq r7, r7, r0, r6 @ │ │ │ │ + addeq r7, r7, r8, lsl #18 │ │ │ │ + addeq r7, r7, r8, lsr r7 │ │ │ │ + umulleq r7, r7, r4, r7 @ │ │ │ │ + strdeq r7, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 34f654 │ │ │ │ mov r6, r3 │ │ │ │ @@ -214559,15 +214559,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 34ecd4 │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e2c6c │ │ │ │ + bl 8e2b5c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e768 │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 34f110 │ │ │ │ bhi 34e998 │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 34f004 │ │ │ │ @@ -214601,15 +214601,15 @@ │ │ │ │ bne 34ec2c │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34ed0c │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e2c6c │ │ │ │ + bl 8e2b5c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 34e704 │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -214672,30 +214672,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 34f670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e760 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 34ec0c │ │ │ │ bhi 34ed88 │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 34f0a4 │ │ │ │ @@ -214777,25 +214777,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #2932] @ 34f674 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 34f678 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e9c0 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 34ef4c │ │ │ │ @@ -214835,25 +214835,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #2708] @ 34f67c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 34f680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34e844 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 34f54c │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -214877,22 +214877,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 34f688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e81c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 34f274 │ │ │ │ ldr r3, [pc, #2648] @ 34f71c │ │ │ │ @@ -214933,22 +214933,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 34f690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34e82c │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 34f128 │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 34e7c8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -214972,25 +214972,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #2184] @ 34f694 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 34f698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e824 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 34e7c8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -215034,25 +215034,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #1944] @ 34f69c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 34f6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e824 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -215099,15 +215099,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 34f6a8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34e7e0 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34e9c0 │ │ │ │ ldr r2, [pc, #1776] @ 34f708 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -215127,15 +215127,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #1588] @ 34f6ac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 34f6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 34eb0c │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -215200,25 +215200,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #1304] @ 34f6b4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 34f6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e824 │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -215235,15 +215235,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e760 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -215255,15 +215255,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 34c60c │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 34ee60 │ │ │ │ ldr r0, [pc, #1112] @ 34f6c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34e82c │ │ │ │ ldr r3, [pc, #1032] @ 34f684 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 34f71c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -215281,22 +215281,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 34f6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34ecc8 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 27e9ec │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -215323,22 +215323,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 34f6cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 34ea34 │ │ │ │ ldr r3, [pc, #860] @ 34f708 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34ee4c │ │ │ │ @@ -215356,25 +215356,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #708] @ 34f6d0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 34f6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34ee4c │ │ │ │ ldr r3, [pc, #720] @ 34f708 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34eb5c │ │ │ │ ldr r3, [pc, #720] @ 34f71c │ │ │ │ @@ -215391,25 +215391,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #576] @ 34f6d8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 34f6dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34eb5c │ │ │ │ ldr r2, [pc, #580] @ 34f708 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34f098 │ │ │ │ ldr r2, [pc, #580] @ 34f71c │ │ │ │ @@ -215425,25 +215425,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #448] @ 34f6e0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 34f6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34f098 │ │ │ │ ldr r2, [pc, #436] @ 34f708 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -215462,25 +215462,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #308] @ 34f6e8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 34f6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ec18 │ │ │ │ ldr r2, [pc, #292] @ 34f708 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34e9c0 │ │ │ │ @@ -215498,112 +215498,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #172] @ 34f6f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 34f6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 34eb0c │ │ │ │ tsteq fp, r4, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, ip, lsr #14 │ │ │ │ strdeq sl, [fp, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq pc, lr, r4, asr r7 @ │ │ │ │ + addseq pc, lr, r4, asr #12 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r7, r7, r4, asr r7 │ │ │ │ - addeq r7, r7, ip, ror r7 │ │ │ │ + addeq r7, r7, r4, asr #12 │ │ │ │ addeq r7, r7, ip, ror #12 │ │ │ │ - addeq r7, r7, r4, asr #14 │ │ │ │ - addeq r7, r7, r4, ror r5 │ │ │ │ + addeq r7, r7, ip, asr r5 │ │ │ │ + addeq r7, r7, r4, lsr r6 │ │ │ │ + addeq r7, r7, r4, ror #8 │ │ │ │ andeq r6, r0, r0, ror #28 │ │ │ │ - addeq r7, r7, ip, asr #15 │ │ │ │ + @ instruction: 0x008776bc │ │ │ │ andeq r4, r0, r4, ror r0 │ │ │ │ - addeq r7, r7, r8, asr #15 │ │ │ │ - ldrdeq r7, [r7], ip │ │ │ │ - addeq r7, r7, r0, asr r3 │ │ │ │ - addeq r7, r7, ip, lsl #8 │ │ │ │ - addeq r7, r7, r8, asr r2 │ │ │ │ - @ instruction: 0x009eeedc │ │ │ │ - strdeq r7, [r7], r4 │ │ │ │ - addeq r7, r7, r4, lsr #2 │ │ │ │ - strdeq r7, [r7], r4 │ │ │ │ - addeq r7, r7, r8, lsr r1 │ │ │ │ - addeq r6, r7, r0, asr #31 │ │ │ │ - addeq r6, r7, r4, lsr #30 │ │ │ │ - addeq r7, r7, r8, lsl r3 │ │ │ │ - addeq r7, r7, ip, ror r1 │ │ │ │ + @ instruction: 0x008776b8 │ │ │ │ + addeq r7, r7, ip, asr #7 │ │ │ │ + addeq r7, r7, r0, asr #4 │ │ │ │ + strdeq r7, [r7], ip │ │ │ │ + addeq r7, r7, r8, asr #2 │ │ │ │ + addseq lr, lr, ip, asr #27 │ │ │ │ + addeq r7, r7, r4, ror #7 │ │ │ │ + addeq r7, r7, r4, lsl r0 │ │ │ │ + addeq r6, r7, r4, ror #31 │ │ │ │ + addeq r7, r7, r8, lsr #32 │ │ │ │ + @ instruction: 0x00876eb0 │ │ │ │ + addeq r6, r7, r4, lsl lr │ │ │ │ + addeq r7, r7, r8, lsl #4 │ │ │ │ + addeq r7, r7, ip, rrx │ │ │ │ andeq r6, r0, r8, asr #16 │ │ │ │ - addeq r7, r7, r4, rrx │ │ │ │ - addeq r6, r7, ip, ror #29 │ │ │ │ - addeq r6, r7, r0, asr sp │ │ │ │ - addeq r6, r7, r0, lsr pc │ │ │ │ - addeq r6, r7, r4, asr #25 │ │ │ │ - addeq r6, r7, r4, asr #26 │ │ │ │ - addeq r6, r7, ip, lsr ip │ │ │ │ - addeq r6, r7, r0, lsl sp │ │ │ │ - addeq r6, r7, r8, lsr #23 │ │ │ │ - addeq r6, r7, r8, ror ip │ │ │ │ - addeq r6, r7, r8, lsr #22 │ │ │ │ + addeq r6, r7, r4, asr pc │ │ │ │ + ldrdeq r6, [r7], ip │ │ │ │ + addeq r6, r7, r0, asr #24 │ │ │ │ + addeq r6, r7, r0, lsr #28 │ │ │ │ + @ instruction: 0x00876bb4 │ │ │ │ + addeq r6, r7, r4, lsr ip │ │ │ │ + addeq r6, r7, ip, lsr #22 │ │ │ │ + addeq r6, r7, r0, lsl #24 │ │ │ │ + umulleq r6, r7, r8, sl │ │ │ │ + addeq r6, r7, r8, ror #22 │ │ │ │ + addeq r6, r7, r8, lsl sl │ │ │ │ andeq r6, r0, r0, asr #9 │ │ │ │ - addeq r6, r7, r0, lsl #19 │ │ │ │ - addeq r6, r7, ip, asr #19 │ │ │ │ - addeq r6, r7, r0, lsr #17 │ │ │ │ + addeq r6, r7, r0, ror r8 │ │ │ │ + @ instruction: 0x008768bc │ │ │ │ + umulleq r6, r7, r0, r7 │ │ │ │ andeq r2, r0, ip, ror #1 │ │ │ │ - addeq r6, r7, r8, asr r9 │ │ │ │ - addeq r6, r7, r4, lsl r8 │ │ │ │ - addeq r6, r7, r4, lsr fp │ │ │ │ + addeq r6, r7, r8, asr #16 │ │ │ │ + addeq r6, r7, r4, lsl #14 │ │ │ │ + addeq r6, r7, r4, lsr #20 │ │ │ │ andeq r2, r0, r0, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r6, r7, r0, lsr r9 │ │ │ │ - addeq r6, r7, r0, lsl #21 │ │ │ │ - @ instruction: 0x008768b4 │ │ │ │ - addeq r6, r7, r8, ror #14 │ │ │ │ - ldrdeq r6, [r7], ip │ │ │ │ - @ instruction: 0x008768b8 │ │ │ │ - addeq r6, r7, r8, lsr r7 │ │ │ │ - addeq r6, r7, r8, lsr r9 │ │ │ │ - addeq r6, r7, ip, lsl r7 │ │ │ │ - @ instruction: 0x008767b4 │ │ │ │ - strdeq r6, [r7], ip │ │ │ │ - addeq r6, r7, ip, lsr r8 │ │ │ │ - ldrdeq r6, [r7], r8 │ │ │ │ - ldrdeq r6, [r7], ip │ │ │ │ - @ instruction: 0x008766b4 │ │ │ │ - addeq r6, r7, r0, lsr #15 │ │ │ │ - umulleq r6, r7, r4, r6 │ │ │ │ - addeq r6, r7, r4, asr r8 │ │ │ │ - addeq r6, r7, r0, asr r7 │ │ │ │ - addeq r6, r7, ip, asr r6 │ │ │ │ - addeq r6, r7, ip, lsl #14 │ │ │ │ - addeq r6, r7, r0, asr #12 │ │ │ │ + addeq r6, r7, r0, lsr #16 │ │ │ │ + addeq r6, r7, r0, ror r9 │ │ │ │ + addeq r6, r7, r4, lsr #15 │ │ │ │ + addeq r6, r7, r8, asr r6 │ │ │ │ + addeq r6, r7, ip, asr #17 │ │ │ │ + addeq r6, r7, r8, lsr #15 │ │ │ │ + addeq r6, r7, r8, lsr #12 │ │ │ │ + addeq r6, r7, r8, lsr #16 │ │ │ │ addeq r6, r7, ip, lsl #12 │ │ │ │ - addeq r6, r7, r0, lsr #12 │ │ │ │ - addeq r6, r7, r8, lsr r7 │ │ │ │ + addeq r6, r7, r4, lsr #13 │ │ │ │ + addeq r6, r7, ip, ror #11 │ │ │ │ + addeq r6, r7, ip, lsr #14 │ │ │ │ + addeq r6, r7, r8, asr #11 │ │ │ │ + addeq r6, r7, ip, asr #13 │ │ │ │ + addeq r6, r7, r4, lsr #11 │ │ │ │ + umulleq r6, r7, r0, r6 │ │ │ │ + addeq r6, r7, r4, lsl #11 │ │ │ │ + addeq r6, r7, r4, asr #14 │ │ │ │ + addeq r6, r7, r0, asr #12 │ │ │ │ + addeq r6, r7, ip, asr #10 │ │ │ │ strdeq r6, [r7], ip │ │ │ │ - addeq r6, r7, ip, asr #12 │ │ │ │ - ldrdeq r6, [r7], r8 │ │ │ │ - addeq r6, r7, r0, asr #11 │ │ │ │ - addeq r6, r7, ip, ror r6 │ │ │ │ - addeq r6, r7, r0, lsr #11 │ │ │ │ - umullseq lr, lr, r8, r2 @ │ │ │ │ - @ instruction: 0x008767b0 │ │ │ │ - addeq r5, r7, ip, lsr pc │ │ │ │ + addeq r6, r7, r0, lsr r5 │ │ │ │ + strdeq r6, [r7], ip │ │ │ │ + addeq r6, r7, r0, lsl r5 │ │ │ │ + addeq r6, r7, r8, lsr #12 │ │ │ │ + addeq r6, r7, ip, ror #9 │ │ │ │ + addeq r6, r7, ip, lsr r5 │ │ │ │ + addeq r6, r7, r8, asr #11 │ │ │ │ + @ instruction: 0x008764b0 │ │ │ │ + addeq r6, r7, ip, ror #10 │ │ │ │ + umulleq r6, r7, r0, r4 │ │ │ │ + addseq lr, lr, r8, lsl #3 │ │ │ │ + addeq r6, r7, r0, lsr #13 │ │ │ │ + addeq r5, r7, ip, lsr #28 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r7, ip, asr #16 │ │ │ │ - ldrdeq r6, [r7], r0 │ │ │ │ - addeq r6, r7, r4, lsl r8 │ │ │ │ - addeq r6, r7, r8, ror #9 │ │ │ │ + addeq r6, r7, ip, lsr r7 │ │ │ │ + addeq r6, r7, r0, asr #7 │ │ │ │ + addeq r6, r7, r4, lsl #14 │ │ │ │ + ldrdeq r6, [r7], r8 │ │ │ │ ldr r2, [pc, #-208] @ 34f6f8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34f0e8 │ │ │ │ ldr r2, [pc, #-192] @ 34f71c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -215620,26 +215620,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 34f6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34f0e8 │ │ │ │ ldr r3, [pc, #-340] @ 34f708 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34f11c │ │ │ │ ldr r3, [pc, #-340] @ 34f71c │ │ │ │ @@ -215656,25 +215656,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #-444] @ 34f700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 34f704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34f11c │ │ │ │ ldr r3, [pc, #-480] @ 34f708 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34f0b0 │ │ │ │ ldr r3, [pc, #-480] @ 34f71c │ │ │ │ @@ -215691,30 +215691,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #-572] @ 34f70c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 34f710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34f0b0 │ │ │ │ ldr r0, [pc, #-608] @ 34f714 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e81c │ │ │ │ ldr r1, [pc, #-632] @ 34f718 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -215735,154 +215735,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 34f720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 34ef64 │ │ │ │ ldr r0, [pc, #-772] @ 34f724 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34ecc8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 34f728 │ │ │ │ ldr r0, [pc, #-792] @ 34f72c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34ee4c │ │ │ │ ldr r0, [pc, #-812] @ 34f730 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 34ea34 │ │ │ │ ldr r2, [pc, #-832] @ 34f734 │ │ │ │ ldr r0, [pc, #-832] @ 34f738 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34e844 │ │ │ │ ldr r2, [pc, #-852] @ 34f73c │ │ │ │ ldr r0, [pc, #-852] @ 34f740 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34eb5c │ │ │ │ ldr r2, [pc, #-872] @ 34f744 │ │ │ │ ldr r0, [pc, #-872] @ 34f748 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34f098 │ │ │ │ ldr r2, [pc, #-900] @ 34f74c │ │ │ │ ldr r0, [pc, #-900] @ 34f750 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e824 │ │ │ │ ldr r2, [pc, #-928] @ 34f754 │ │ │ │ ldr r0, [pc, #-928] @ 34f758 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e824 │ │ │ │ ldr r2, [pc, #-956] @ 34f75c │ │ │ │ ldr r0, [pc, #-956] @ 34f760 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e9c0 │ │ │ │ ldr r0, [pc, #-980] @ 34f764 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 34ef64 │ │ │ │ ldr r2, [pc, #-1000] @ 34f768 │ │ │ │ ldr r0, [pc, #-1000] @ 34f76c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34f0b0 │ │ │ │ ldr r2, [pc, #-1020] @ 34f770 │ │ │ │ ldr r0, [pc, #-1020] @ 34f774 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e9c0 │ │ │ │ ldr r2, [pc, #-1044] @ 34f778 │ │ │ │ ldr r0, [pc, #-1044] @ 34f77c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e9c0 │ │ │ │ ldr r2, [pc, #-1068] @ 34f780 │ │ │ │ ldr r0, [pc, #-1068] @ 34f784 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e824 │ │ │ │ ldr r0, [pc, #-1096] @ 34f788 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34f0e8 │ │ │ │ ldr r2, [pc, #-1120] @ 34f78c │ │ │ │ ldr r0, [pc, #-1120] @ 34f790 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ec18 │ │ │ │ ldr r2, [pc, #-1144] @ 34f794 │ │ │ │ ldr r0, [pc, #-1144] @ 34f798 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 34f11c │ │ │ │ ldr r3, [pc, #-1164] @ 34f79c │ │ │ │ ldr lr, [pc, #-1164] @ 34f7a0 │ │ │ │ ldr r1, [pc, #-1164] @ 34f7a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 34f7a8 │ │ │ │ @@ -215900,34 +215900,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #-1244] @ 34f7b0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 34f7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e824 │ │ │ │ ldr r2, [pc, #-1288] @ 34f7b8 │ │ │ │ ldr r0, [pc, #-1288] @ 34f7bc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e824 │ │ │ │ │ │ │ │ 0034fcdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -215947,146 +215947,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 34fef4 │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 34fd5c │ │ │ │ ldr r1, [pc, #416] @ 34fef8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37fe50 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 34fecc │ │ │ │ ldr r1, [pc, #384] @ 34fefc │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r1, [pc, #368] @ 34ff00 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92787c │ │ │ │ + bl 92776c │ │ │ │ ldr r1, [pc, #348] @ 34ff04 │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927720 │ │ │ │ + bl 927610 │ │ │ │ ldr r1, [pc, #332] @ 34ff08 │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9276f8 │ │ │ │ + bl 9275e8 │ │ │ │ ldr r1, [pc, #312] @ 34ff0c │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927778 │ │ │ │ + bl 927668 │ │ │ │ ldr r1, [pc, #296] @ 34ff10 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927778 │ │ │ │ + bl 927668 │ │ │ │ ldr r1, [pc, #280] @ 34ff14 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927778 │ │ │ │ + bl 927668 │ │ │ │ ldr r1, [pc, #264] @ 34ff18 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 34ff1c │ │ │ │ - bl 927778 │ │ │ │ + bl 927668 │ │ │ │ ldr r8, [pc, #248] @ 34ff20 │ │ │ │ ldr r1, [pc, #248] @ 34ff24 │ │ │ │ ldr r7, [pc, #248] @ 34ff28 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9278cc │ │ │ │ + bl 9277bc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #192] @ 34ff2c │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 3817fc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 38107c │ │ │ │ ldr r2, [pc, #132] @ 34ff30 │ │ │ │ ldr r1, [pc, #132] @ 34ff34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 93034c │ │ │ │ + b 93023c │ │ │ │ ldr r3, [pc, #100] @ 34ff38 │ │ │ │ ldr r1, [pc, #100] @ 34ff3c │ │ │ │ ldr r0, [pc, #100] @ 34ff40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 34ff44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addeq r5, r7, r0, ror #28 │ │ │ │ + addeq r5, r7, r0, asr sp │ │ │ │ smlabteq fp, r0, r0, r9 │ │ │ │ - addseq r7, r5, r8, asr #25 │ │ │ │ - addeq r6, r7, r4, asr r8 │ │ │ │ - addeq r6, r7, r4, asr #16 │ │ │ │ - ldrdeq sl, [ip], r8 │ │ │ │ - addeq r6, r7, r8, lsr #16 │ │ │ │ - addeq r2, ip, r4, lsr #9 │ │ │ │ - umulleq r2, ip, r8, r4 │ │ │ │ - strdeq r6, [r7], r8 │ │ │ │ - addeq r6, r7, r8, ror #15 │ │ │ │ - umullseq lr, lr, r8, r0 @ │ │ │ │ - strdeq r1, [r7], r0 │ │ │ │ - addseq pc, r3, r8, ror #22 │ │ │ │ - addeq r1, r7, r4, lsl #12 │ │ │ │ + @ instruction: 0x00957bb8 │ │ │ │ + addeq r6, r7, r4, asr #14 │ │ │ │ + addeq r6, r7, r4, lsr r7 │ │ │ │ + addeq sl, ip, r8, asr #23 │ │ │ │ + addeq r6, r7, r8, lsl r7 │ │ │ │ + umulleq r2, ip, r4, r3 │ │ │ │ + addeq r2, ip, r8, lsl #7 │ │ │ │ + addeq r6, r7, r8, ror #13 │ │ │ │ + ldrdeq r6, [r7], r8 │ │ │ │ + addseq sp, lr, r8, lsl #31 │ │ │ │ + addeq r1, r7, r0, ror #9 │ │ │ │ + addseq pc, r3, r8, asr sl @ │ │ │ │ + strdeq r1, [r7], r4 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - umulleq r5, r7, ip, ip │ │ │ │ - @ instruction: 0x00875cb4 │ │ │ │ - addseq sp, lr, ip, ror #31 │ │ │ │ - umulleq r5, r7, r4, ip │ │ │ │ - addeq r6, r7, r8, asr #13 │ │ │ │ + addeq r5, r7, ip, lsl #23 │ │ │ │ + addeq r5, r7, r4, lsr #23 │ │ │ │ + @ instruction: 0x009ededc │ │ │ │ + addeq r5, r7, r4, lsl #23 │ │ │ │ + @ instruction: 0x008765b8 │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 0034ff48 : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034ff50 : │ │ │ │ @@ -216114,44 +216114,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 350030 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74340 │ │ │ │ + bl b74230 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl b784d4 │ │ │ │ + bl b783c4 │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 350074 │ │ │ │ ldr r3, [pc, #188] @ 350094 │ │ │ │ ldr r2, [pc, #188] @ 350098 │ │ │ │ ldr r1, [pc, #188] @ 35009c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9eb9a0 │ │ │ │ + bl 9eb890 │ │ │ │ ldr r3, [pc, #144] @ 3500a0 │ │ │ │ ldr r1, [pc, #144] @ 3500a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 37fdc4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74374 │ │ │ │ + bl b74264 │ │ │ │ ldr r2, [pc, #112] @ 3500a8 │ │ │ │ ldr r3, [pc, #80] @ 35008c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216163,30 +216163,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 3500ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ @ instruction: 0x010b8e90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, ip, ror #28 │ │ │ │ - addseq sp, lr, r8, ror #29 │ │ │ │ - @ instruction: 0x00863ab4 │ │ │ │ - addeq r2, r9, r0, lsl fp │ │ │ │ + @ instruction: 0x009eddd8 │ │ │ │ + addeq r3, r6, r4, lsr #19 │ │ │ │ + addeq r2, r9, r0, lsl #20 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r7, r5, r8, lsl #20 │ │ │ │ + @ instruction: 0x009578f8 │ │ │ │ smlabteq fp, ip, sp, r8 │ │ │ │ - addeq r6, r7, r8, lsl #11 │ │ │ │ + addeq r6, r7, r8, ror r4 │ │ │ │ ldr r0, [pc, #4] @ 3500bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq fp, r9, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [r1, #800] @ 0x320 │ │ │ │ mov r9, r2 │ │ │ │ @@ -216218,15 +216218,15 @@ │ │ │ │ cmp r9, ip │ │ │ │ sbcs fp, r3, r5 │ │ │ │ bcs 35010c │ │ │ │ subs r0, r9, r0 │ │ │ │ sbc r1, r3, r1 │ │ │ │ str r2, [r8] │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ add r7, r7, r0 │ │ │ │ str r7, [r8, #4] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -216237,17 +216237,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3501ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ - addseq sp, lr, ip, asr #28 │ │ │ │ - addeq r6, r7, r0, lsl #10 │ │ │ │ - addeq r6, r7, r4, lsl r5 │ │ │ │ + addseq sp, lr, ip, lsr sp │ │ │ │ + strdeq r6, [r7], r0 │ │ │ │ + addeq r6, r7, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -216265,15 +216265,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl a85e04 │ │ │ │ + bl a85cf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 35023c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -216282,17 +216282,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 27d210 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 350260 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b745f0 │ │ │ │ + b b744e0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addeq r5, r7, r8, asr #13 │ │ │ │ + @ instruction: 0x008755b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #504] @ 350478 │ │ │ │ ldr r1, [pc, #504] @ 35047c │ │ │ │ @@ -216332,15 +216332,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #1296] @ 0x510 │ │ │ │ ldr r2, [r1, ip, lsl #2] │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ orr r3, r2, r0, lsl r3 │ │ │ │ str r3, [r1, ip, lsl #2] │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r3, [pc, #336] @ 35047c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #340] @ 350488 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -216349,15 +216349,15 @@ │ │ │ │ bne 350474 │ │ │ │ ldr r3, [pc, #312] @ 35048c │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ ldr r0, [r4, #1320] @ 0x528 │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r6 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 27e9ec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ @@ -216392,95 +216392,95 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 35049c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3502dc │ │ │ │ ldr r0, [pc, #76] @ 3504a0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3502dc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq fp, r4, fp, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r0, asr fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r8, [fp, -r4] │ │ │ │ andeq ip, r0, r0, asr r3 │ │ │ │ andeq r6, r0, r8, asr fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r7, r0, lsl #5 │ │ │ │ - addeq r6, r7, r0, asr #5 │ │ │ │ + addeq r6, r7, r0, ror r1 │ │ │ │ + @ instruction: 0x008761b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 350548 │ │ │ │ ldr r2, [pc, #140] @ 35054c │ │ │ │ ldr r1, [pc, #140] @ 350550 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #108] @ 350554 │ │ │ │ ldr r1, [pc, #108] @ 350558 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #88] @ 35055c │ │ │ │ ldr r1, [pc, #88] @ 350560 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #21 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sp, lr, r8, lsl fp │ │ │ │ - addeq r3, r6, r8, asr #11 │ │ │ │ - addeq r2, r9, r4, lsr #12 │ │ │ │ + addseq sp, lr, r8, lsl #20 │ │ │ │ + @ instruction: 0x008634b8 │ │ │ │ + addeq r2, r9, r4, lsl r5 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, ip, lsl ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ tsteq r7, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -216491,32 +216491,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - addseq sp, lr, r8, asr sl │ │ │ │ - addeq r5, r7, r8, lsr #11 │ │ │ │ + addseq sp, lr, r8, asr #18 │ │ │ │ + umulleq r5, r7, r8, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3505dc │ │ │ │ ldr r1, [pc, #32] @ 3505e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 3505e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - addseq sp, lr, r8, lsl sl │ │ │ │ - addeq r5, r7, r4, ror #10 │ │ │ │ + addseq sp, lr, r8, lsl #18 │ │ │ │ + addeq r5, r7, r4, asr r4 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 350640 │ │ │ │ ldr r2, [pc, #64] @ 350644 │ │ │ │ @@ -216524,25 +216524,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #31 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #912 @ 0x390 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ ldr r0, [r4, #1312] @ 0x520 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ce80 │ │ │ │ - @ instruction: 0x009ed9d4 │ │ │ │ - addeq r5, r7, r8, lsr r5 │ │ │ │ - addeq r6, r7, ip, asr #2 │ │ │ │ + addseq sp, lr, r4, asr #17 │ │ │ │ + addeq r5, r7, r8, lsr #8 │ │ │ │ + addeq r6, r7, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #1808] @ 350d74 │ │ │ │ ldr ip, [pc, #1808] @ 350d78 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -216569,15 +216569,15 @@ │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r5, sp, #60 @ 0x3c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr lr, [r0, #760] @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ bne 3506f4 │ │ │ │ ldr r3, [r0, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3508d0 │ │ │ │ @@ -216641,21 +216641,21 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ str r9, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 8e56ac │ │ │ │ + bl 8e559c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3508f8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #1404] @ 350d94 │ │ │ │ ldr r3, [pc, #1372] @ 350d78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216678,15 +216678,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1320] @ 350da4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 350804 │ │ │ │ ldr r3, [pc, #1296] @ 350da8 │ │ │ │ ldr ip, [pc, #1296] @ 350dac │ │ │ │ ldr r1, [pc, #1296] @ 350db0 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -216694,46 +216694,46 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #852 @ 0x354 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 350804 │ │ │ │ ldr ip, [pc, #1244] @ 350db4 │ │ │ │ ldr r1, [pc, #1244] @ 350db8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #1240] @ 350dbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 350804 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ str r0, [r4, #1320] @ 0x528 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 350c94 │ │ │ │ - bl 9ed954 │ │ │ │ + bl 9ed844 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ eor r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #816] @ 0x330 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9ebcd4 │ │ │ │ + bl 9ebbc4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 350804 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 350984 │ │ │ │ ldr r2, [r4, #1320] @ 0x528 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -216762,15 +216762,15 @@ │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #1 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #1288] @ 0x508 │ │ │ │ str r0, [r4, #1312] @ 0x520 │ │ │ │ bls 350ccc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ ldrb lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #980] @ 350dc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ mov r8, ip │ │ │ │ @@ -216779,15 +216779,15 @@ │ │ │ │ umull ip, r3, lr, r8 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r5 │ │ │ │ mla r8, lr, r8, r3 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ ldrb r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ bl 27d168 │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r4, #1112] @ 0x458 │ │ │ │ beq 350aec │ │ │ │ @@ -216813,23 +216813,23 @@ │ │ │ │ add r0, r0, r5, lsl #3 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8dd118 │ │ │ │ + bl 8dd008 │ │ │ │ ldr r3, [r4, #1112] @ 0x458 │ │ │ │ lsl r5, r5, #3 │ │ │ │ add r3, r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ adds r6, r7, r6 │ │ │ │ add r9, r9, #1 │ │ │ │ adc sl, sl, fp │ │ │ │ cmp r9, r3 │ │ │ │ bcc 350a74 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -216841,27 +216841,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 381344 │ │ │ │ ldr r3, [pc, #688] @ 350dd8 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ str r5, [sp] │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ ldr r8, [pc, #652] @ 350ddc │ │ │ │ mov r3, #13 │ │ │ │ add lr, r4, #848 @ 0x350 │ │ │ │ strb r5, [r4, #821] @ 0x335 │ │ │ │ strh r8, [lr, #2] │ │ │ │ strb r3, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ @@ -216911,15 +216911,15 @@ │ │ │ │ add r2, r4, #908 @ 0x38c │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ str r1, [r4, #904] @ 0x388 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strh r3, [r2] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ strb r3, [r4, #910] @ 0x38e │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 350810 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ umull r3, r0, r8, lr │ │ │ │ bne 3507a0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ @@ -216935,123 +216935,123 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #388] @ 350e04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 350804 │ │ │ │ str r0, [r4, #816] @ 0x330 │ │ │ │ b 350984 │ │ │ │ ldr r3, [pc, #356] @ 350e08 │ │ │ │ ldr ip, [pc, #356] @ 350e0c │ │ │ │ ldr r1, [pc, #356] @ 350e10 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #348] @ 350e14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 350804 │ │ │ │ ldr r3, [pc, #324] @ 350e18 │ │ │ │ ldr r2, [pc, #324] @ 350e1c │ │ │ │ ldr r1, [pc, #324] @ 350e20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 381344 │ │ │ │ b 350b20 │ │ │ │ ldr r1, [pc, #280] @ 350e24 │ │ │ │ ldr r3, [pc, #280] @ 350e28 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #272] @ 350e2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #268] @ 350e30 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 350804 │ │ │ │ ldr ip, [pc, #248] @ 350e34 │ │ │ │ ldr r2, [pc, #248] @ 350e38 │ │ │ │ ldr r1, [pc, #248] @ 350e3c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 6c7294 │ │ │ │ b 350804 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq fp, r0, r7, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, ip, ror r7 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq sp, lr, r8, lsr r9 │ │ │ │ - addeq r5, r7, r4, lsl #9 │ │ │ │ - umulleq r6, r7, r4, r0 │ │ │ │ + addseq sp, lr, r8, lsr #16 │ │ │ │ + addeq r5, r7, r4, ror r3 │ │ │ │ + addeq r5, r7, r4, lsl #31 │ │ │ │ adceq sl, r9, r4, ror #27 │ │ │ │ smlatteq fp, ip, r5, r8 │ │ │ │ - addseq sp, lr, r8, ror #14 │ │ │ │ - addeq r5, r7, r4, asr r3 │ │ │ │ - addeq r5, r7, r8, lsl lr │ │ │ │ + addseq sp, lr, r8, asr r6 │ │ │ │ + addeq r5, r7, r4, asr #4 │ │ │ │ + addeq r5, r7, r8, lsl #26 │ │ │ │ andeq r0, r0, sl, lsr r3 │ │ │ │ - addseq sp, lr, r4, lsr r7 │ │ │ │ - ldrdeq r5, [r7], r4 │ │ │ │ - ldrdeq r5, [r7], r8 │ │ │ │ - @ instruction: 0x008752b4 │ │ │ │ - @ instruction: 0x00875db0 │ │ │ │ + addseq sp, lr, r4, lsr #12 │ │ │ │ + addeq r5, r7, r4, asr #27 │ │ │ │ + addeq r5, r7, r8, asr #25 │ │ │ │ + addeq r5, r7, r4, lsr #3 │ │ │ │ + addeq r5, r7, r0, lsr #25 │ │ │ │ andeq r0, r0, r6, lsr r3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r7, ip, ror lr │ │ │ │ - addeq r5, r7, ip, lsr #28 │ │ │ │ - addseq sp, lr, r0, ror #9 │ │ │ │ - addeq r0, r7, r0, lsr #18 │ │ │ │ - addeq r0, r7, r4, asr #18 │ │ │ │ + addeq r5, r7, ip, ror #26 │ │ │ │ + addeq r5, r7, ip, lsl sp │ │ │ │ + @ instruction: 0x009ed3d0 │ │ │ │ + addeq r0, r7, r0, lsl r8 │ │ │ │ + addeq r0, r7, r4, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r5, r0, r1, asr r2 │ │ │ │ beq 351218 │ │ │ │ andmi r0, r0, r9, asr r2 │ │ │ │ eorseq r2, r6, r0, lsl #14 │ │ │ │ stmdbeq r0, {r8, r9, sl} │ │ │ │ andeq r5, r0, r0, asr r2 │ │ │ │ eorseq r3, r0, r9, asr #2 │ │ │ │ - addseq sp, lr, r4, ror #6 │ │ │ │ - addeq r4, r7, r0, lsl #31 │ │ │ │ - addeq r5, r7, r4, lsl sl │ │ │ │ + addseq sp, lr, r4, asr r2 │ │ │ │ + addeq r4, r7, r0, ror lr │ │ │ │ + addeq r5, r7, r4, lsl #18 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ - addseq sp, lr, ip, lsr #6 │ │ │ │ - addeq r5, r7, ip, asr #22 │ │ │ │ - ldrdeq r5, [r7], ip │ │ │ │ + addseq sp, lr, ip, lsl r2 │ │ │ │ + addeq r5, r7, ip, lsr sl │ │ │ │ + addeq r5, r7, ip, asr #17 │ │ │ │ andeq r0, r0, sp, ror #6 │ │ │ │ - addseq sp, lr, r0, lsl #6 │ │ │ │ - addeq r0, r7, r4, asr #14 │ │ │ │ - addeq r0, r7, r8, asr r7 │ │ │ │ - addeq r5, r7, r4, lsr #21 │ │ │ │ - addseq sp, lr, r0, asr #5 │ │ │ │ - addeq r5, r7, r8, ror #18 │ │ │ │ + @ instruction: 0x009ed1f0 │ │ │ │ + addeq r0, r7, r4, lsr r6 │ │ │ │ + addeq r0, r7, r8, asr #12 │ │ │ │ + umulleq r5, r7, r4, r9 │ │ │ │ + @ instruction: 0x009ed1b0 │ │ │ │ + addeq r5, r7, r8, asr r8 │ │ │ │ andeq r0, r0, sl, asr r3 │ │ │ │ - umullseq sp, lr, r8, r2 │ │ │ │ - addeq r2, r6, r0, asr sp │ │ │ │ - addeq r1, r9, ip, lsr #27 │ │ │ │ + addseq sp, lr, r8, lsl #3 │ │ │ │ + addeq r2, r6, r0, asr #24 │ │ │ │ + umulleq r1, r9, ip, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #648] @ 3510e0 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #644] @ 3510e4 │ │ │ │ @@ -217188,50 +217188,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 351108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 350efc │ │ │ │ bl 350564 │ │ │ │ bl 3505a4 │ │ │ │ ldr r0, [pc, #72] @ 35110c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 350efc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq fp, r8, pc, r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, ip, ror pc │ │ │ │ - ldrsheq sp, [lr], r8 │ │ │ │ - addseq sp, lr, r0, ror #1 │ │ │ │ + addseq ip, lr, r8, ror #31 │ │ │ │ + @ instruction: 0x009ecfd0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r0, lsl #30 │ │ │ │ andeq r7, r0, r4, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r7, r8, ror #22 │ │ │ │ - umulleq r4, r7, r4, fp │ │ │ │ + addeq r4, r7, r8, asr sl │ │ │ │ + addeq r4, r7, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #324] @ 35126c │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -217245,15 +217245,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #31 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #272] @ 351280 │ │ │ │ ldr r3, [pc, #272] @ 351284 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -217296,42 +217296,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 351298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 351188 │ │ │ │ ldr r0, [pc, #64] @ 35129c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 351188 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009eceb0 │ │ │ │ + addseq ip, lr, r0, lsr #27 │ │ │ │ smlabteq fp, r8, ip, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r4, [r7], r8 │ │ │ │ - addeq r5, r7, ip, lsl #12 │ │ │ │ + addeq r4, r7, r8, ror #17 │ │ │ │ + strdeq r5, [r7], ip │ │ │ │ @ instruction: 0x010b7c94 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r8, ror #24 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r7, r8, asr sl │ │ │ │ - addeq r4, r7, ip, ror #20 │ │ │ │ + addeq r4, r7, r8, asr #18 │ │ │ │ + addeq r4, r7, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #436] @ 35146c │ │ │ │ ldr r2, [pc, #436] @ 351470 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -217361,15 +217361,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 351468 │ │ │ │ add r0, r4, #1120 @ 0x460 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e2c6c │ │ │ │ + b 8e2b5c │ │ │ │ ldr r3, [pc, #320] @ 351480 │ │ │ │ ldr r7, [r0, #1316] @ 0x524 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3513c4 │ │ │ │ ldr r3, [pc, #300] @ 351484 │ │ │ │ @@ -217385,22 +217385,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 35148c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3512f0 │ │ │ │ ldr r3, [pc, #196] @ 351490 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -217419,47 +217419,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 351494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3512f0 │ │ │ │ ldr r0, [pc, #80] @ 351498 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3512f0 │ │ │ │ ldr r0, [pc, #64] @ 35149c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3513b4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, asr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, ip, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r0, lsl #22 │ │ │ │ andeq r4, r0, r4, ror r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r5, r7, r8, r1 │ │ │ │ + addeq r5, r7, r8, lsl #1 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ - addeq r4, r7, ip, ror #16 │ │ │ │ - addeq r4, r7, r0, lsl #17 │ │ │ │ - addeq r5, r7, r4, lsr #2 │ │ │ │ + addeq r4, r7, ip, asr r7 │ │ │ │ + addeq r4, r7, r0, ror r7 │ │ │ │ + addeq r5, r7, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #964] @ 35187c │ │ │ │ ldr r2, [pc, #964] @ 351880 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -217562,19 +217562,19 @@ │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc r3, r3, r0 │ │ │ │ lsl r9, r3, #3 │ │ │ │ mov r0, #1 │ │ │ │ orr r9, r9, r2, lsr #29 │ │ │ │ lsl r8, r2, #3 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ adds r2, r0, r8 │ │ │ │ adc r3, r9, r1 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 351528 │ │ │ │ ldr r3, [pc, #532] @ 351894 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217594,23 +217594,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3518a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 351528 │ │ │ │ ldr r3, [pc, #412] @ 3518a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3514f4 │ │ │ │ ldr r3, [pc, #380] @ 351898 │ │ │ │ @@ -217627,23 +217627,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3518a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r7, [r4, #820] @ 0x334 │ │ │ │ b 3514f4 │ │ │ │ ldr r3, [pc, #284] @ 3518ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35157c │ │ │ │ @@ -217661,34 +217661,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3518b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35157c │ │ │ │ ldr r0, [pc, #164] @ 3518b4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r7, [r4, #820] @ 0x334 │ │ │ │ b 3514f4 │ │ │ │ ldr r0, [pc, #140] @ 3518b8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35157c │ │ │ │ ldr r2, [pc, #124] @ 3518bc │ │ │ │ ldr r3, [pc, #60] @ 351880 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -217697,34 +217697,34 @@ │ │ │ │ bne 351878 │ │ │ │ ldr r0, [pc, #92] @ 3518c0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, ip, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r7, [fp, -r4] │ │ │ │ tsteq fp, r4, asr r8 │ │ │ │ andeq r3, r0, r8, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r5, [r7], r8 │ │ │ │ + addeq r5, r7, r8, ror #1 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - addeq r5, r7, r8, lsl #2 │ │ │ │ + strdeq r4, [r7], r8 │ │ │ │ andeq r5, r0, r0, lsr #26 │ │ │ │ - addeq r5, r7, r4, lsl #3 │ │ │ │ - addeq r5, r7, r8, lsr #1 │ │ │ │ - umulleq r5, r7, r4, r1 │ │ │ │ + addeq r5, r7, r4, ror r0 │ │ │ │ + umulleq r4, r7, r8, pc @ │ │ │ │ + addeq r5, r7, r4, lsl #1 │ │ │ │ smlabteq fp, r4, r5, r7 │ │ │ │ - ldrdeq r5, [r7], r8 │ │ │ │ + addeq r4, r7, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldrb r3, [r0, #1288] @ 0x508 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1852] @ 352020 │ │ │ │ @@ -217852,15 +217852,15 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -217869,15 +217869,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1308] @ 352040 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3519b8 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bne 351bac │ │ │ │ ldr r3, [pc, #1264] @ 35202c │ │ │ │ ldr sl, [r7, r3] │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -217953,27 +217953,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 352048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351a68 │ │ │ │ subs r3, r8, #14 │ │ │ │ sbc r2, r2, r2 │ │ │ │ cmp r3, #2 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ bcs 351ce4 │ │ │ │ @@ -218022,23 +218022,23 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r3, r6} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 352050 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351a68 │ │ │ │ ldr r3, [pc, #656] @ 35204c │ │ │ │ ldr r8, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -218058,23 +218058,23 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #540] @ 352054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351a68 │ │ │ │ ldrb r2, [r4, #820] @ 0x334 │ │ │ │ ldr r1, [r4, #808] @ 0x328 │ │ │ │ mov r3, r2 │ │ │ │ b 351a80 │ │ │ │ ldr r3, [pc, #508] @ 352058 │ │ │ │ @@ -218097,24 +218097,24 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #388] @ 35205c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r6, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq 351bc0 │ │ │ │ ldr r3, [pc, #364] @ 352060 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -218133,93 +218133,93 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 352064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 351bc0 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #240] @ 352068 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3519b8 │ │ │ │ ldr r0, [pc, #200] @ 35206c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351a68 │ │ │ │ ldr r0, [pc, #176] @ 352070 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 351edc │ │ │ │ ldr r0, [pc, #160] @ 352074 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351a68 │ │ │ │ ldr r0, [pc, #132] @ 352078 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 351bc0 │ │ │ │ ldr r0, [pc, #116] @ 35207c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351a68 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, ip, lsl #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r4, asr #8 │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r7, r0, lsl r5 │ │ │ │ + addeq r4, r7, r0, lsl #8 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r4, r7, r4, asr sp │ │ │ │ + addeq r4, r7, r4, asr #24 │ │ │ │ andeq r6, r0, ip, lsr sl │ │ │ │ - addeq r3, r7, r0, asr #31 │ │ │ │ - addeq r3, r7, r0, lsr pc │ │ │ │ + @ instruction: 0x00873eb0 │ │ │ │ + addeq r3, r7, r0, lsr #28 │ │ │ │ @ instruction: 0x000027b4 │ │ │ │ - addeq r3, r7, ip, lsl #28 │ │ │ │ + strdeq r3, [r7], ip │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ - addeq r3, r7, r4, asr #26 │ │ │ │ - addeq r4, r7, r4, lsl #2 │ │ │ │ + addeq r3, r7, r4, lsr ip │ │ │ │ strdeq r3, [r7], r4 │ │ │ │ - addeq r3, r7, r8, ror #26 │ │ │ │ - addeq r4, r7, r4, asr sl │ │ │ │ - ldrdeq r3, [r7], r4 │ │ │ │ - umulleq r3, r7, r0, sp │ │ │ │ + addeq r3, r7, r4, ror #25 │ │ │ │ + addeq r3, r7, r8, asr ip │ │ │ │ + addeq r4, r7, r4, asr #18 │ │ │ │ + addeq r3, r7, r4, asr #23 │ │ │ │ + addeq r3, r7, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #3860] @ 352fac │ │ │ │ ldr r1, [pc, #3860] @ 352fb0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -218336,26 +218336,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3372] @ 352fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r1, [r4, #812] @ 0x32c │ │ │ │ cmp r1, #0 │ │ │ │ bne 3522d0 │ │ │ │ @@ -218407,23 +218407,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3108] @ 352fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldrb r3, [r4, #1288] @ 0x508 │ │ │ │ cmp r3, #0 │ │ │ │ bne 352ab4 │ │ │ │ @@ -218471,27 +218471,27 @@ │ │ │ │ beq 3535e8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2844] @ 352fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #0 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [r4, #812] @ 0x32c │ │ │ │ beq 352188 │ │ │ │ @@ -218513,22 +218513,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2700] @ 352fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 352188 │ │ │ │ cmp r8, #16 │ │ │ │ beq 352194 │ │ │ │ cmp r8, #48 @ 0x30 │ │ │ │ beq 352834 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -218553,25 +218553,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r2, #6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 352fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ cmp r8, #144 @ 0x90 │ │ │ │ beq 352c74 │ │ │ │ cmp r8, #160 @ 0xa0 │ │ │ │ @@ -218601,23 +218601,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2360] @ 352fec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3524c0 │ │ │ │ cmp r8, #128 @ 0x80 │ │ │ │ beq 3521d4 │ │ │ │ cmp r8, #160 @ 0xa0 │ │ │ │ beq 352194 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -218642,25 +218642,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r2, #5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 352ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r1, [pc, #2168] @ 352ff4 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ @@ -218682,28 +218682,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2028] @ 352ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 3520f0 │ │ │ │ cmp r0, #8 │ │ │ │ bne 3524c0 │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #111 @ 0x6f │ │ │ │ str r2, [r4, #808] @ 0x328 │ │ │ │ @@ -218757,23 +218757,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1760] @ 353004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ add r3, r4, #828 @ 0x33c │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ mov r1, #0 │ │ │ │ @@ -218804,24 +218804,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1576] @ 35300c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218844,39 +218844,39 @@ │ │ │ │ beq 353698 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 353014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ mov r2, #7 │ │ │ │ mvn r3, #103 @ 0x67 │ │ │ │ str r2, [r4, #808] @ 0x328 │ │ │ │ strb r3, [r4, #820] @ 0x334 │ │ │ │ b 352194 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #1120 @ 0x460 │ │ │ │ strb r1, [r4, #1288] @ 0x508 │ │ │ │ - bl 8e2c6c │ │ │ │ + bl 8e2b5c │ │ │ │ mov r2, #0 │ │ │ │ b 3523cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 352184 │ │ │ │ ldr r3, [pc, #1412] @ 353068 │ │ │ │ @@ -218900,21 +218900,21 @@ │ │ │ │ b 352194 │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ add r5, r4, #1312 @ 0x520 │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 3524c0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [r4, #1304] @ 0x518 │ │ │ │ ldr r3, [r4, #1308] @ 0x51c │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r3, r1 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ ldrb r3, [r4, #821] @ 0x335 │ │ │ │ mov r2, #6 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ orr r3, r3, #8 │ │ │ │ @@ -218946,22 +218946,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1032] @ 35301c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352b1c │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 352ccc │ │ │ │ mov r2, r5 │ │ │ │ @@ -219110,39 +219110,39 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #424] @ 353024 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 3520f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 353480 │ │ │ │ ldr r5, [r4, #816] @ 0x330 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3532b0 │ │ │ │ ldrb r3, [r4, #821] @ 0x335 │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #821] @ 0x335 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldrb ip, [r4, #868] @ 0x364 │ │ │ │ ldr lr, [pc, #352] @ 353028 │ │ │ │ sub r3, ip, #32 │ │ │ │ lsl r3, lr, r3 │ │ │ │ lsl r2, lr, ip │ │ │ │ rsb ip, ip, #32 │ │ │ │ orr r3, r3, lr, lsr ip │ │ │ │ mov r5, r0 │ │ │ │ adds r2, r2, r5 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ b 352cc0 │ │ │ │ ldr r3, [pc, #368] @ 353068 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 352b0c │ │ │ │ @@ -219159,110 +219159,110 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #212] @ 35302c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 353030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 353500 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352b1c │ │ │ │ ldr r0, [pc, #148] @ 353034 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 352188 │ │ │ │ tsteq fp, ip, ror #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, ip, asr #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq fp, lr, ip, asr lr │ │ │ │ + addseq fp, lr, ip, asr #26 │ │ │ │ tsteq fp, r8, ror #24 │ │ │ │ andeq r3, r0, r4, lsl #22 │ │ │ │ - addeq r4, r7, r4, ror #16 │ │ │ │ + addeq r4, r7, r4, asr r7 │ │ │ │ andeq r1, r0, r8, lsr #31 │ │ │ │ - addeq r4, r7, ip, ror #22 │ │ │ │ + addeq r4, r7, ip, asr sl │ │ │ │ andeq r6, r0, r0, lsr #17 │ │ │ │ - addeq r4, r7, r0, lsr #11 │ │ │ │ - addeq r3, r7, r4, asr r7 │ │ │ │ + umulleq r4, r7, r0, r4 │ │ │ │ + addeq r3, r7, r4, asr #12 │ │ │ │ andeq r2, r0, r4, asr #23 │ │ │ │ - addeq r4, r7, r0, lsl #15 │ │ │ │ + addeq r4, r7, r0, ror r6 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - addeq r4, r7, r4, asr #12 │ │ │ │ - addeq r4, r7, ip, lsl r6 │ │ │ │ + addeq r4, r7, r4, lsr r5 │ │ │ │ + addeq r4, r7, ip, lsl #10 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - ldrdeq r3, [r7], r4 │ │ │ │ + addeq r3, r7, r4, asr #15 │ │ │ │ smlatbeq fp, r8, r5, r6 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ - addeq r4, r7, r0, ror #6 │ │ │ │ + addeq r4, r7, r0, asr r2 │ │ │ │ andeq r1, r0, r4, lsl #6 │ │ │ │ - addeq r4, r7, r4, lsr r4 │ │ │ │ + addeq r4, r7, r4, lsr #6 │ │ │ │ andeq r2, r0, r4, ror sl │ │ │ │ - addeq r4, r7, ip, lsl #2 │ │ │ │ + strdeq r3, [r7], ip │ │ │ │ andeq r2, r0, ip, asr #3 │ │ │ │ - addeq r4, r7, r0 │ │ │ │ - @ instruction: 0x009eb2ba │ │ │ │ - @ instruction: 0x008732b4 │ │ │ │ + strdeq r3, [r7], r0 │ │ │ │ + addseq fp, lr, sl, lsr #3 │ │ │ │ + addeq r3, r7, r4, lsr #3 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r4, r7, ip, asr #32 │ │ │ │ - addeq r3, r7, r4, lsl #4 │ │ │ │ - addeq r2, r7, r8, lsr #26 │ │ │ │ + addeq r3, r7, ip, lsr pc │ │ │ │ + strdeq r3, [r7], r4 │ │ │ │ + addeq r2, r7, r8, lsl ip │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ - ldrdeq r2, [r7], r4 │ │ │ │ - addseq sl, lr, r6, ror #27 │ │ │ │ - addeq r3, r7, ip, asr #16 │ │ │ │ - addeq r2, r7, r8, lsr lr │ │ │ │ + addeq r2, r7, r4, asr #19 │ │ │ │ + @ instruction: 0x009eacd6 │ │ │ │ + addeq r3, r7, ip, lsr r7 │ │ │ │ + addeq r2, r7, r8, lsr #26 │ │ │ │ andeq r6, r0, ip, lsr r2 │ │ │ │ - addeq r2, r7, r8, ror r6 │ │ │ │ - addeq r3, r7, r8, lsl #14 │ │ │ │ - addeq r3, r7, r0, asr #22 │ │ │ │ - addeq r2, r7, r8, asr #26 │ │ │ │ + addeq r2, r7, r8, ror #10 │ │ │ │ + strdeq r3, [r7], r8 │ │ │ │ + addeq r3, r7, r0, lsr sl │ │ │ │ + addeq r2, r7, r8, lsr ip │ │ │ │ andeq r4, r0, r4, ror #29 │ │ │ │ - @ instruction: 0x008739b4 │ │ │ │ + addeq r3, r7, r4, lsr #17 │ │ │ │ andeq r2, r0, ip, ror #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r3, r7, r4, lsl #11 │ │ │ │ - addeq r2, r7, r8, lsl #24 │ │ │ │ - addeq r3, r7, r0, lsl #12 │ │ │ │ - addeq r2, r7, r0, lsr ip │ │ │ │ - addeq r3, r7, r8, lsr #16 │ │ │ │ - addeq r3, r7, r0, lsl #16 │ │ │ │ - @ instruction: 0x008734b0 │ │ │ │ - addeq r3, r7, ip, lsl r7 │ │ │ │ - addeq r3, r7, ip, ror r6 │ │ │ │ - addeq r3, r7, ip, ror #11 │ │ │ │ - addeq r3, r7, r4, ror #17 │ │ │ │ - addeq r3, r7, r4, lsr r5 │ │ │ │ - addeq r2, r7, ip, lsl r4 │ │ │ │ - ldrdeq r2, [r7], ip │ │ │ │ - addeq r3, r7, r4, ror #7 │ │ │ │ - addeq r2, r7, ip, lsr #21 │ │ │ │ - addeq r3, r7, r0, asr #14 │ │ │ │ - addeq r3, r7, r0, lsr #15 │ │ │ │ - andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, r7, r8, lsr r8 │ │ │ │ - ldrdeq r2, [r7], r0 │ │ │ │ - addeq r3, r7, r0, lsl #16 │ │ │ │ - addeq r2, r7, r4, ror #19 │ │ │ │ + addeq r3, r7, r4, ror r4 │ │ │ │ + strdeq r2, [r7], r8 │ │ │ │ + strdeq r3, [r7], r0 │ │ │ │ + addeq r2, r7, r0, lsr #22 │ │ │ │ + addeq r3, r7, r8, lsl r7 │ │ │ │ + strdeq r3, [r7], r0 │ │ │ │ + addeq r3, r7, r0, lsr #7 │ │ │ │ + addeq r3, r7, ip, lsl #12 │ │ │ │ + addeq r3, r7, ip, ror #10 │ │ │ │ + ldrdeq r3, [r7], ip │ │ │ │ + ldrdeq r3, [r7], r4 │ │ │ │ + addeq r3, r7, r4, lsr #8 │ │ │ │ + addeq r2, r7, ip, lsl #6 │ │ │ │ + addeq r2, r7, ip, asr #9 │ │ │ │ + ldrdeq r3, [r7], r4 │ │ │ │ + umulleq r2, r7, ip, r9 │ │ │ │ + addeq r3, r7, r0, lsr r6 │ │ │ │ + umulleq r3, r7, r0, r6 │ │ │ │ + andeq r4, r0, r0, rrx │ │ │ │ + addeq r3, r7, r8, lsr #14 │ │ │ │ + addeq r2, r7, r0, asr #17 │ │ │ │ + strdeq r3, [r7], r0 │ │ │ │ + ldrdeq r2, [r7], r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 353358 │ │ │ │ ldr r0, [r4, #1296] @ 0x510 │ │ │ │ ldrb r1, [r4, #867] @ 0x363 │ │ │ │ asr r3, r0, #31 │ │ │ │ lsl r3, r3, r1 │ │ │ │ sub ip, r1, #32 │ │ │ │ @@ -219285,15 +219285,15 @@ │ │ │ │ add r6, r4, #912 @ 0x390 │ │ │ │ lsl r1, r1, #3 │ │ │ │ str r3, [r4, #1308] @ 0x51c │ │ │ │ str r1, [r4, #1304] @ 0x518 │ │ │ │ bic r3, r2, #8 │ │ │ │ strb r3, [r4, #821] @ 0x335 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 352188 │ │ │ │ ldr r3, [pc, #-296] @ 353038 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219313,22 +219313,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-404] @ 35303c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 352188 │ │ │ │ ldr r2, [pc, #-416] @ 353040 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #7 │ │ │ │ bhi 353200 │ │ │ │ @@ -219406,33 +219406,33 @@ │ │ │ │ beq 353574 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #-752] @ 353044 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-760] @ 353048 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 352f90 │ │ │ │ add r6, r4, #912 @ 0x390 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8e1e4 │ │ │ │ + bl b8e0d4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r2, r7, r1 │ │ │ │ cmp r3, #1 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ movlt r2, #0 │ │ │ │ movlt r3, #1 │ │ │ │ str r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -219458,44 +219458,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-984] @ 353050 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 352cdc │ │ │ │ ldr r0, [pc, #-996] @ 353054 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r2, [pc, #-1032] @ 353058 │ │ │ │ ldr r0, [pc, #-1032] @ 35305c │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r3, [pc, #-1064] @ 353060 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219515,22 +219515,22 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1172] @ 353064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 352e9c │ │ │ │ ldr r2, [pc, #-1184] @ 353068 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 352f90 │ │ │ │ ldr r2, [pc, #-1200] @ 35306c │ │ │ │ @@ -219546,173 +219546,173 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #-1268] @ 353070 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1276] @ 353074 │ │ │ │ add r0, pc, r0 │ │ │ │ b 353340 │ │ │ │ ldr r2, [pc, #-1284] @ 353078 │ │ │ │ ldr r0, [pc, #-1284] @ 35307c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352b1c │ │ │ │ ldr r0, [pc, #-1308] @ 353080 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r0, [pc, #-1344] @ 353084 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #6 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1384] @ 353088 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r0, [pc, #-1424] @ 35308c │ │ │ │ mov r1, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r0, [pc, #-1456] @ 353090 │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r0, [pc, #-1488] @ 353094 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 352f90 │ │ │ │ ldr r0, [pc, #-1508] @ 353098 │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r0, [pc, #-1540] @ 35309c │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r0, [pc, #-1576] @ 3530a0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 352cdc │ │ │ │ ldr r0, [pc, #-1608] @ 3530a4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 352188 │ │ │ │ ldr r2, [pc, #-1624] @ 3530a8 │ │ │ │ ldr r0, [pc, #-1624] @ 3530ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352b1c │ │ │ │ ldr r0, [pc, #-1648] @ 3530b0 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r0, [pc, #-1680] @ 3530b4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 352e9c │ │ │ │ ldr r3, [pc, #-1696] @ 3530b8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3537bc │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [pc, #-1744] @ 3530bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1768] @ 3530c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524cc │ │ │ │ ldr r2, [pc, #-1792] @ 3530c4 │ │ │ │ ldr r0, [pc, #-1792] @ 3530c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3524c0 │ │ │ │ │ │ │ │ 003537d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -219735,163 +219735,163 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldm r6, {r6, r7, fp} │ │ │ │ ldrh r9, [sp, #112] @ 0x70 │ │ │ │ ldrh r8, [sp, #128] @ 0x80 │ │ │ │ ldr sl, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [pc, #488] @ 353a3c │ │ │ │ cmp r2, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ beq 35386c │ │ │ │ ldr r1, [pc, #472] @ 353a40 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37fe50 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 353a14 │ │ │ │ ldr r1, [pc, #440] @ 353a44 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r1, [pc, #424] @ 353a48 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r1, [pc, #408] @ 353a4c │ │ │ │ and r2, fp, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927720 │ │ │ │ + bl 927610 │ │ │ │ ldr r1, [pc, #392] @ 353a50 │ │ │ │ and r2, r7, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927720 │ │ │ │ + bl 927610 │ │ │ │ ldr r1, [pc, #376] @ 353a54 │ │ │ │ subs r2, sl, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927720 │ │ │ │ + bl 927610 │ │ │ │ ldr r1, [pc, #356] @ 353a58 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927778 │ │ │ │ + bl 927668 │ │ │ │ ldr r1, [pc, #340] @ 353a5c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927778 │ │ │ │ + bl 927668 │ │ │ │ ldr r1, [pc, #324] @ 353a60 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927778 │ │ │ │ + bl 927668 │ │ │ │ ldr r1, [pc, #308] @ 353a64 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927778 │ │ │ │ + bl 927668 │ │ │ │ ldr r1, [pc, #292] @ 353a68 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927778 │ │ │ │ + bl 927668 │ │ │ │ ldr r1, [pc, #276] @ 353a6c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #264] @ 353a70 │ │ │ │ - bl 927778 │ │ │ │ + bl 927668 │ │ │ │ ldr r8, [pc, #260] @ 353a74 │ │ │ │ ldr r1, [pc, #260] @ 353a78 │ │ │ │ ldr r7, [pc, #260] @ 353a7c │ │ │ │ add r6, pc, r6 │ │ │ │ add r9, r6, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9278cc │ │ │ │ + bl 9277bc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #204] @ 353a80 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ bl 3817fc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ bl 38107c │ │ │ │ ldr r2, [pc, #144] @ 353a84 │ │ │ │ ldr r1, [pc, #144] @ 353a88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #31 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 93034c │ │ │ │ + b 93023c │ │ │ │ ldr r3, [pc, #112] @ 353a8c │ │ │ │ ldr r1, [pc, #112] @ 353a90 │ │ │ │ ldr r0, [pc, #112] @ 353a94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 353a98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addeq r2, r7, r4, asr #30 │ │ │ │ + addeq r2, r7, r4, lsr lr │ │ │ │ @ instruction: 0x010b55b0 │ │ │ │ - @ instruction: 0x009541b8 │ │ │ │ - addeq r2, r7, r4, asr #26 │ │ │ │ - addeq r2, r7, r8, lsr sp │ │ │ │ - addeq r7, ip, ip, asr #3 │ │ │ │ - addseq r1, sl, r8, ror #27 │ │ │ │ - addeq r2, r7, r8, lsl #26 │ │ │ │ - addeq lr, fp, r4, lsl #19 │ │ │ │ - addeq lr, fp, r8, ror r9 │ │ │ │ - ldrdeq r2, [r7], r8 │ │ │ │ - addeq r2, r7, r8, asr #25 │ │ │ │ - umulleq r3, r7, r8, r6 │ │ │ │ - umulleq r3, r7, r4, r6 │ │ │ │ - addseq sl, lr, r4, ror #12 │ │ │ │ - addeq sp, r6, r8, lsr #21 │ │ │ │ - addseq ip, r3, r0, lsr #32 │ │ │ │ - @ instruction: 0x0086dabc │ │ │ │ + addseq r4, r5, r8, lsr #1 │ │ │ │ + addeq r2, r7, r4, lsr ip │ │ │ │ + addeq r2, r7, r8, lsr #24 │ │ │ │ + strheq r7, [ip], ip │ │ │ │ + @ instruction: 0x009a1cd8 │ │ │ │ + strdeq r2, [r7], r8 │ │ │ │ + addeq lr, fp, r4, ror r8 │ │ │ │ + addeq lr, fp, r8, ror #16 │ │ │ │ + addeq r2, r7, r8, asr #23 │ │ │ │ + @ instruction: 0x00872bb8 │ │ │ │ + addeq r3, r7, r8, lsl #11 │ │ │ │ + addeq r3, r7, r4, lsl #11 │ │ │ │ + addseq sl, lr, r4, asr r5 │ │ │ │ + umulleq sp, r6, r8, r9 │ │ │ │ + addseq fp, r3, r0, lsl pc │ │ │ │ + addeq sp, r6, ip, lsr #19 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r2, r7, r4, asr r1 │ │ │ │ - addeq r2, r7, r8, ror #26 │ │ │ │ - @ instruction: 0x009ea5b8 │ │ │ │ - addeq r2, r7, r8, ror #24 │ │ │ │ - addeq r2, r7, r0, lsl #23 │ │ │ │ + addeq r2, r7, r4, asr #32 │ │ │ │ + addeq r2, r7, r8, asr ip │ │ │ │ + addseq sl, lr, r8, lsr #9 │ │ │ │ + addeq r2, r7, r8, asr fp │ │ │ │ + addeq r2, r7, r0, ror sl │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #148] @ 0x94 │ │ │ │ @@ -219926,15 +219926,15 @@ │ │ │ │ ldr r0, [pc, #192] @ 353bec │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ ldr r4, [pc, #164] @ 353bf0 │ │ │ │ ldr r9, [pc, #164] @ 353bf4 │ │ │ │ ldr r8, [pc, #164] @ 353bf8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r4, #4352 @ 0x1100 │ │ │ │ @@ -219946,15 +219946,15 @@ │ │ │ │ bl 27e9ec │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #32 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ cmp r4, r7 │ │ │ │ bne 353b68 │ │ │ │ ldr r2, [pc, #88] @ 353bfc │ │ │ │ ldr r3, [pc, #64] @ 353be8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -219971,75 +219971,75 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq fp, r4, r2, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ adceq r7, r9, r8, ror #21 │ │ │ │ tstpeq r6, r0, ror #16 @ p-variant is OBSOLETE │ │ │ │ - addeq r3, r7, ip, lsl r5 │ │ │ │ + addeq r3, r7, ip, lsl #8 │ │ │ │ muleq r0, r4, r5 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 353c34 │ │ │ │ mov r6, r1 │ │ │ │ - bl 9eda18 │ │ │ │ + bl 9ed908 │ │ │ │ cmp r0, #0 │ │ │ │ bne 353c50 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #20 │ │ │ │ bl 27f3a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ - bl b971cc │ │ │ │ + bl b970bc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r6, r2, r1 │ │ │ │ - bl b97264 │ │ │ │ + bl b97154 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #68] @ 353ccc │ │ │ │ ldr r2, [r2, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mul r2, r6, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9ecd1c │ │ │ │ + bl 9ecc0c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b97900 │ │ │ │ + bl b977f0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ce80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -220089,15 +220089,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 354078 │ │ │ │ ldr r0, [pc, #760] @ 3540bc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq 353de4 │ │ │ │ movls r8, #1 │ │ │ │ movls r7, #4096 @ 0x1000 │ │ │ │ bls 353dec │ │ │ │ mov r8, #2 │ │ │ │ mov r7, #32768 @ 0x8000 │ │ │ │ @@ -220122,40 +220122,40 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 27e9ec │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 353eb8 │ │ │ │ - bl 9eda18 │ │ │ │ + bl 9ed908 │ │ │ │ cmp r0, #0 │ │ │ │ beq 353eb8 │ │ │ │ lsl r8, r7, #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r8, #0 │ │ │ │ bne 35407c │ │ │ │ mov r0, #20 │ │ │ │ bl 27f3a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl b971cc │ │ │ │ + bl b970bc │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r1, r5 │ │ │ │ - bl b97264 │ │ │ │ + bl b97154 │ │ │ │ ldr r3, [pc, #548] @ 3540c0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9ecd1c │ │ │ │ + bl 9ecc0c │ │ │ │ ldr r2, [pc, #516] @ 3540c4 │ │ │ │ ldr r3, [pc, #480] @ 3540a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -220193,29 +220193,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3540d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 353e00 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cmp r1, #0 │ │ │ │ beq 353fd8 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ ldr r3, [pc, #256] @ 3540b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ rsb r2, r0, #0 │ │ │ │ mov r7, r0 │ │ │ │ and r5, r5, r2 │ │ │ │ @@ -220240,15 +220240,15 @@ │ │ │ │ bne 354078 │ │ │ │ ldr r0, [pc, #192] @ 3540d8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 353dc4 │ │ │ │ ldr r0, [pc, #184] @ 3540dc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 353d78 │ │ │ │ ldr r3, [pc, #144] @ 3540c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 353e00 │ │ │ │ ldr r3, [pc, #104] @ 3540b4 │ │ │ │ @@ -220258,46 +220258,46 @@ │ │ │ │ beq 353e00 │ │ │ │ b 353f3c │ │ │ │ ldr r0, [pc, #124] @ 3540e0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 353e00 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 3540e4 │ │ │ │ ldr r1, [pc, #96] @ 3540e8 │ │ │ │ ldr r0, [pc, #96] @ 3540ec │ │ │ │ ldr r2, [pc, #96] @ 3540f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ strdeq r5, [fp, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq fp, r0, r0, r5 │ │ │ │ - addseq sl, lr, r8, lsr #6 │ │ │ │ + addseq sl, lr, r8, lsl r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq fp, r4, rrx │ │ │ │ - umulleq r3, r7, r4, r3 │ │ │ │ + addeq r3, r7, r4, lsl #5 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ tsteq fp, r4, asr #30 │ │ │ │ andeq r5, r0, r4, asr #9 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, r7, ip, lsr #2 │ │ │ │ + addeq r3, r7, ip, lsl r0 │ │ │ │ tsteq fp, r0, lsl lr │ │ │ │ - addeq r3, r7, ip, rrx │ │ │ │ - addeq r3, r7, r0, lsl #2 │ │ │ │ - addeq r3, r7, ip, lsl #1 │ │ │ │ - @ instruction: 0x009ea2f0 │ │ │ │ - addeq r3, r7, r8, ror #1 │ │ │ │ - strdeq r3, [r7], r8 │ │ │ │ + addeq r2, r7, ip, asr pc │ │ │ │ + strdeq r2, [r7], r0 │ │ │ │ + addeq r2, r7, ip, ror pc │ │ │ │ + addseq sl, lr, r0, ror #3 │ │ │ │ + ldrdeq r2, [r7], r8 │ │ │ │ + addeq r2, r7, r8, ror #31 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #284] @ 354228 │ │ │ │ mov r8, r1 │ │ │ │ @@ -220307,35 +220307,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #244] @ 354234 │ │ │ │ ldr r1, [pc, #244] @ 354238 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #212] @ 35423c │ │ │ │ ldr r1, [pc, #212] @ 354240 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [pc, #204] @ 354244 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #184] @ 354248 │ │ │ │ ldr r1, [pc, #184] @ 35424c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 354250 │ │ │ │ ldr r2, [pc, #176] @ 354254 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -220348,19 +220348,19 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r1, [pc, #120] @ 35425c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #104] @ 354260 │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r8, [r5, #112] @ 0x70 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ @@ -220368,29 +220368,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq sl, lr, r0, ror r2 │ │ │ │ - addeq pc, r5, r4, ror r9 @ │ │ │ │ - addeq lr, r8, ip, asr #19 │ │ │ │ - addeq r3, r7, r8, rrx │ │ │ │ - addeq r3, r7, ip, ror r0 │ │ │ │ - addeq r3, r7, r4 │ │ │ │ - strdeq r2, [r7], r8 │ │ │ │ + addseq sl, lr, r0, ror #2 │ │ │ │ + addeq pc, r5, r4, ror #16 │ │ │ │ + @ instruction: 0x0088e8bc │ │ │ │ + addeq r2, r7, r8, asr pc │ │ │ │ + addeq r2, r7, ip, ror #30 │ │ │ │ + strdeq r2, [r7], r4 │ │ │ │ + addeq r2, r7, r8, ror #27 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ adceq r7, r9, r8, ror #8 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ tsteq r6, r4, ror #18 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - ldrdeq r2, [r7], r8 │ │ │ │ + addeq r2, r7, r8, asr #29 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r1, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3542b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -220426,15 +220426,15 @@ │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [pc, #96] @ 35436c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r5, #0 │ │ │ │ bne 354348 │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ strb r4, [r0, #176] @ 0xb0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ @@ -220446,19 +220446,19 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #32] @ 354370 │ │ │ │ ldr r2, [pc, #32] @ 354374 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umullseq sl, lr, r4, r0 │ │ │ │ - addeq r2, r7, r0, lsl #29 │ │ │ │ - addeq r2, r7, r8, ror #26 │ │ │ │ + addseq r9, lr, r4, lsl #31 │ │ │ │ + addeq r2, r7, r0, ror sp │ │ │ │ + addeq r2, r7, r8, asr ip │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - umulleq r2, r7, r0, lr │ │ │ │ + addeq r2, r7, r0, lsl #27 │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #840] @ 3546d8 │ │ │ │ ldr r3, [pc, #840] @ 3546dc │ │ │ │ @@ -220476,72 +220476,72 @@ │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [pc, #792] @ 3546ec │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r5, #120 @ 0x78 │ │ │ │ ldr r9, [pc, #776] @ 3546f0 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #756] @ 3546ec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr ip, [r4, #104] @ 0x68 │ │ │ │ mvn r2, #0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mul r1, r3, r1 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, [r4, #192] @ 0xc0 │ │ │ │ beq 35457c │ │ │ │ mov r0, ip │ │ │ │ - bl 9ed954 │ │ │ │ + bl 9ed844 │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ moveq r2, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9ebcd4 │ │ │ │ + bl 9ebbc4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 354538 │ │ │ │ ldr r3, [pc, #640] @ 3546f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3545ac │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 9ef0e4 │ │ │ │ + bl 9eefd4 │ │ │ │ ldr ip, [pc, #612] @ 3546f8 │ │ │ │ ldr r2, [pc, #612] @ 3546fc │ │ │ │ ldr r1, [pc, #612] @ 354700 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr ip, [r4, #112] @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ @@ -220555,15 +220555,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #496] @ 354710 │ │ │ │ ldr r1, [pc, #496] @ 354714 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -220587,15 +220587,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #368] @ 3546f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 354628 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9ef0e4 │ │ │ │ + bl 9eefd4 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ bl 27e9ec │ │ │ │ b 3544ec │ │ │ │ ldr r3, [pc, #360] @ 35471c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -220615,22 +220615,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 354728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 354480 │ │ │ │ ldr r3, [pc, #252] @ 35472c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 354590 │ │ │ │ ldr r3, [pc, #220] @ 354720 │ │ │ │ @@ -220646,61 +220646,61 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 354730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 354590 │ │ │ │ ldr r0, [pc, #132] @ 354734 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 354480 │ │ │ │ ldr r0, [pc, #116] @ 354738 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 354590 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, ror sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009e9fd4 │ │ │ │ - addeq r2, r7, r0, asr #27 │ │ │ │ + addseq r9, lr, r4, asr #29 │ │ │ │ @ instruction: 0x00872cb0 │ │ │ │ + addeq r2, r7, r0, lsr #23 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ tsteq fp, r0, lsr #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r9, lr, r4, ror #29 │ │ │ │ - strdeq pc, [r5], r4 │ │ │ │ - addeq lr, r8, ip, asr #12 │ │ │ │ - addseq r9, lr, r4, lsl #29 │ │ │ │ - umulleq pc, r5, r8, r5 @ │ │ │ │ - strdeq lr, [r8], r4 │ │ │ │ - addeq r2, r7, ip, lsr #27 │ │ │ │ + @ instruction: 0x009e9dd4 │ │ │ │ + addeq pc, r5, r4, ror #9 │ │ │ │ + addeq lr, r8, ip, lsr r5 │ │ │ │ + addseq r9, lr, r4, ror sp │ │ │ │ + addeq pc, r5, r8, lsl #9 │ │ │ │ + addeq lr, r8, r4, ror #9 │ │ │ │ + umulleq r2, r7, ip, ip │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ smlabteq fp, r4, r8, r4 │ │ │ │ andeq r3, r0, r8, ror ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, r7, ip, asr #23 │ │ │ │ + @ instruction: 0x00872abc │ │ │ │ muleq r0, r4, r7 │ │ │ │ - @ instruction: 0x00872bbc │ │ │ │ - addeq r2, r7, r4, ror fp │ │ │ │ - ldrdeq r2, [r7], r4 │ │ │ │ + addeq r2, r7, ip, lsr #21 │ │ │ │ + addeq r2, r7, r4, ror #20 │ │ │ │ + addeq r2, r7, r4, asr #21 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ beq 354780 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -220751,17 +220751,17 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq r9, lr, r4, lsl ip │ │ │ │ - addeq r2, r7, r8, lsl #20 │ │ │ │ - addeq r2, r7, r0, ror #22 │ │ │ │ + addseq r9, lr, r4, lsl #22 │ │ │ │ + strdeq r2, [r7], r8 │ │ │ │ + addeq r2, r7, r0, asr sl │ │ │ │ andeq r0, r0, pc, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -220866,22 +220866,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 354a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3548d0 │ │ │ │ ldr r2, [pc, #92] @ 354a78 │ │ │ │ ldr r3, [pc, #56] @ 354a58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -220889,53 +220889,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 354a50 │ │ │ │ ldr r0, [pc, #60] @ 354a7c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, ror r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, ip, ror #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, ip, lsr #10 │ │ │ │ andeq r3, r0, r8, lsl #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, r7, r8, ror #17 │ │ │ │ + ldrdeq r2, [r7], r8 │ │ │ │ smlatteq fp, r8, r3, r4 │ │ │ │ - addeq r2, r7, r4, ror #17 │ │ │ │ + ldrdeq r2, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 354adc │ │ │ │ ldr r2, [pc, #68] @ 354ae0 │ │ │ │ ldr r1, [pc, #68] @ 354ae4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 354ae8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r0, #176] @ 0xb0 │ │ │ │ strh r2, [r0, #182] @ 0xb6 │ │ │ │ str r2, [r0, #184] @ 0xb8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 354834 │ │ │ │ - addseq r9, lr, r0, ror #17 │ │ │ │ - addeq r2, r7, ip, asr #13 │ │ │ │ - addeq r2, r7, r0, asr #11 │ │ │ │ + @ instruction: 0x009e97d0 │ │ │ │ + @ instruction: 0x008725bc │ │ │ │ + @ instruction: 0x008724b0 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -221217,15 +221217,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 355188 │ │ │ │ ldr r0, [pc, #592] @ 3551b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #152] @ 0x98 │ │ │ │ strb r2, [r4, #120] @ 0x78 │ │ │ │ b 354e40 │ │ │ │ ldrb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -221269,27 +221269,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3551c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 354d8c │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne 354e30 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls 354e30 │ │ │ │ @@ -221332,15 +221332,15 @@ │ │ │ │ b 354e30 │ │ │ │ ldr r0, [pc, #164] @ 3551cc │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 354d8c │ │ │ │ cmp r2, #0 │ │ │ │ ldrbne r2, [r3, #6] │ │ │ │ mvneq r2, #64 @ 0x40 │ │ │ │ strbne r2, [r4, #121] @ 0x79 │ │ │ │ strbeq r2, [r4, #121] @ 0x79 │ │ │ │ @@ -221358,26 +221358,26 @@ │ │ │ │ b 354e40 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, asr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, asr #2 │ │ │ │ stmdacs r8, {r0} │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x009e92f1 │ │ │ │ + addseq r9, lr, r1, ror #3 │ │ │ │ @ instruction: 0x010b3fbc │ │ │ │ tsteq fp, r8, lsr pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabteq fp, r4, lr, r3 │ │ │ │ - @ instruction: 0x008724b4 │ │ │ │ + addeq r2, r7, r4, lsr #7 │ │ │ │ andeq r1, r0, ip, lsr #9 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, r7, r0, ror #5 │ │ │ │ + ldrdeq r2, [r7], r0 │ │ │ │ tsteq fp, ip, lsr sp │ │ │ │ - addeq r2, r7, r8, lsl #6 │ │ │ │ - addeq r2, r7, r8, ror r2 │ │ │ │ + strdeq r2, [r7], r8 │ │ │ │ + addeq r2, r7, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #432] @ 355398 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -221392,15 +221392,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #392] @ 3553a8 │ │ │ │ ldr r3, [pc, #392] @ 3553ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #380] @ 3553b0 │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 3552e8 │ │ │ │ ldrb r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -221467,47 +221467,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3553d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3552a4 │ │ │ │ ldr r0, [pc, #80] @ 3553d4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3552a4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - umullseq r9, lr, r4, r1 │ │ │ │ + addseq r9, lr, r4, lsl #1 │ │ │ │ tsteq fp, r4, lsl #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r7, r8, asr pc │ │ │ │ - addeq r1, r7, ip, asr #28 │ │ │ │ + addeq r1, r7, r8, asr #28 │ │ │ │ + addeq r1, r7, ip, lsr sp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ ldrdeq r3, [fp, -r0] │ │ │ │ - addeq lr, r7, ip, asr #23 │ │ │ │ + @ instruction: 0x0087eabc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r8, asr fp │ │ │ │ - addseq r8, r3, r4, lsl #29 │ │ │ │ + addseq r8, r3, r4, ror sp │ │ │ │ andeq r5, r0, r0, lsr r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, r7, r4, ror #1 │ │ │ │ - strdeq r2, [r7], ip │ │ │ │ + ldrdeq r1, [r7], r4 │ │ │ │ + addeq r1, r7, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #4040] @ 3563b8 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -221522,15 +221522,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #4000] @ 3563c8 │ │ │ │ ldr r3, [pc, #4000] @ 3563cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #3988] @ 3563d0 │ │ │ │ ldr r2, [pc, #3988] @ 3563d4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r2, [r9] │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -221586,15 +221586,15 @@ │ │ │ │ ldr r3, [pc, #3952] @ 35648c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554b0 │ │ │ │ ldr r0, [pc, #3760] @ 3563e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554b0 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 355c8c │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -221622,30 +221622,30 @@ │ │ │ │ orrs r3, r3, r2, lsl #1 │ │ │ │ beq 355714 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov sl, #1 │ │ │ │ mov r0, r8 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ ldrb r3, [r4, #186] @ 0xba │ │ │ │ cmp r3, #0 │ │ │ │ bne 35586c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r0, sl, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bhi 355714 │ │ │ │ ldr r3, [pc, #3748] @ 35648c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355794 │ │ │ │ ldr r0, [pc, #3560] @ 3563e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 355794 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, sl] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ add r8, r8, #1 │ │ │ │ @@ -221673,29 +221673,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3368] @ 3563ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #3356] @ 3563f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 355d74 │ │ │ │ add r3, r3, r3 │ │ │ │ @@ -221722,15 +221722,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ ldrbeq r3, [r2] │ │ │ │ mov r0, r8 │ │ │ │ andeq r3, r6, r3 │ │ │ │ streq r3, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r3, [r2] │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ ldr r2, [r4, #196] @ 0xc4 │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r7, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ @@ -221773,15 +221773,15 @@ │ │ │ │ ldr r3, [pc, #3204] @ 35648c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355794 │ │ │ │ ldr r0, [pc, #3036] @ 3563f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 355794 │ │ │ │ ldr r2, [r9] │ │ │ │ add r3, r4, fp │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r5, [r3, #121] @ 0x79 │ │ │ │ @@ -221802,15 +221802,15 @@ │ │ │ │ ldr r3, [pc, #3088] @ 35648c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355794 │ │ │ │ ldr r0, [pc, #2924] @ 3563fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 355794 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr sl, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, sl │ │ │ │ @@ -221833,24 +221833,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2772] @ 356404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 355578 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r6, [r3, sl] │ │ │ │ mov r5, r6 │ │ │ │ ldr r3, [pc, #2744] @ 356408 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -221870,24 +221870,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2632] @ 35640c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 355614 │ │ │ │ ldr r3, [pc, #2616] @ 356410 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 355840 │ │ │ │ @@ -221904,23 +221904,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2508] @ 356414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 355840 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r9] │ │ │ │ ldrb r6, [r3, r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -221948,24 +221948,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2336] @ 35641c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 35572c │ │ │ │ mov r0, r4 │ │ │ │ bl 353c00 │ │ │ │ @@ -221988,77 +221988,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2188] @ 356424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 355564 │ │ │ │ ldr r0, [pc, #2172] @ 356428 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r8, fp} │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3556c8 │ │ │ │ ldr r0, [pc, #2140] @ 35642c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554b0 │ │ │ │ ldr r0, [pc, #2128] @ 356430 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 355578 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #2096] @ 356434 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 355564 │ │ │ │ ldr r0, [pc, #2072] @ 356438 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 355614 │ │ │ │ ldr r0, [pc, #2044] @ 35643c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 355840 │ │ │ │ ldr r0, [pc, #2016] @ 356440 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 35572c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #1968] @ 356444 │ │ │ │ @@ -222089,22 +222089,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1840] @ 356458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ cmp r6, #153 @ 0x99 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ beq 355d88 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #179] @ 0xb3 │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ @@ -222144,15 +222144,15 @@ │ │ │ │ ldr r3, [pc, #1720] @ 35648c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355d4c │ │ │ │ ldr r0, [pc, #1656] @ 356460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 355d4c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 3554c0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 3554c0 │ │ │ │ @@ -222212,15 +222212,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #1392] @ 356464 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb r0, [r4, #187] @ 0xbb │ │ │ │ ldrb r1, [r4, #182] @ 0xb6 │ │ │ │ lsl r3, r3, #1 │ │ │ │ orr r3, r3, r0, lsl #7 │ │ │ │ @@ -222379,15 +222379,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #728] @ 356468 │ │ │ │ mov r1, #173 @ 0xad │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 356c38 │ │ │ │ ldrb r2, [r4, #181] @ 0xb5 │ │ │ │ cmp r2, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -222428,15 +222428,15 @@ │ │ │ │ ldr r3, [pc, #584] @ 35648c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #532] @ 35646c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #180] @ 0xb4 │ │ │ │ b 3554c0 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35623c │ │ │ │ @@ -222475,15 +222475,15 @@ │ │ │ │ ldr r3, [pc, #396] @ 35648c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #348] @ 356470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 35633c │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -222507,92 +222507,92 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 356478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 356328 │ │ │ │ - addseq r8, lr, ip, lsl #31 │ │ │ │ + addseq r8, lr, ip, ror lr │ │ │ │ strdeq r3, [fp, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r7, r0, asr sp │ │ │ │ - addeq r1, r7, r4, asr #24 │ │ │ │ + addeq r1, r7, r0, asr #24 │ │ │ │ + addeq r1, r7, r4, lsr fp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ smlabteq fp, r8, r9, r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x009e8cf9 │ │ │ │ + addseq r8, lr, r9, ror #23 │ │ │ │ tsteq fp, r8, lsr r9 │ │ │ │ - addeq r2, r7, r4, ror r2 │ │ │ │ - strdeq r1, [r7], r8 │ │ │ │ + addeq r2, r7, r4, ror #2 │ │ │ │ + addeq r1, r7, r8, ror #29 │ │ │ │ andeq r3, r0, ip, lsl #25 │ │ │ │ - addeq r1, r7, r0, ror #27 │ │ │ │ - addseq r8, lr, r4, lsr #21 │ │ │ │ - addseq r8, lr, ip, lsl #21 │ │ │ │ - ldrdeq r1, [r7], r8 │ │ │ │ - addeq r1, r7, r4, ror #26 │ │ │ │ + ldrdeq r1, [r7], r0 │ │ │ │ + umullseq r8, lr, r4, r9 │ │ │ │ + addseq r8, lr, ip, ror r9 │ │ │ │ + addeq r1, r7, r8, asr #25 │ │ │ │ + addeq r1, r7, r4, asr ip │ │ │ │ andeq r2, r0, ip, lsr #20 │ │ │ │ - addeq r1, r7, r8, lsr ip │ │ │ │ + addeq r1, r7, r8, lsr #22 │ │ │ │ andeq r5, r0, r8, ror #30 │ │ │ │ - addeq r1, r7, r0, lsl sp │ │ │ │ + addeq r1, r7, r0, lsl #24 │ │ │ │ andeq r1, r0, r0, asr #3 │ │ │ │ - addeq r1, r7, r8, asr #27 │ │ │ │ + @ instruction: 0x00871cb8 │ │ │ │ @ instruction: 0x000035b4 │ │ │ │ - addeq r1, r7, ip, lsl fp │ │ │ │ + addeq r1, r7, ip, lsl #20 │ │ │ │ andeq r5, r0, r4, asr r3 │ │ │ │ - strdeq r1, [r7], r0 │ │ │ │ - addeq r1, r7, ip, asr r9 │ │ │ │ - addeq r1, r7, r8, ror #22 │ │ │ │ + addeq r1, r7, r0, ror #23 │ │ │ │ + addeq r1, r7, ip, asr #16 │ │ │ │ + addeq r1, r7, r8, asr sl │ │ │ │ + addeq r1, r7, r0, asr #17 │ │ │ │ + addeq r1, r7, r4, lsr #23 │ │ │ │ ldrdeq r1, [r7], r0 │ │ │ │ - @ instruction: 0x00871cb4 │ │ │ │ - addeq r1, r7, r0, ror #21 │ │ │ │ - strdeq r1, [r7], ip │ │ │ │ - addeq r1, r7, r4, lsl sl │ │ │ │ - addseq r8, lr, r4, ror #13 │ │ │ │ - ldrdeq r1, [r7], r8 │ │ │ │ - addeq r1, r7, ip, asr #23 │ │ │ │ + addeq r1, r7, ip, ror #21 │ │ │ │ + addeq r1, r7, r4, lsl #18 │ │ │ │ + @ instruction: 0x009e85d4 │ │ │ │ + addeq r1, r7, r8, asr #7 │ │ │ │ + @ instruction: 0x00871abc │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ andeq r1, r0, r8, ror #26 │ │ │ │ - addeq r1, r7, r4, asr #23 │ │ │ │ - addseq r8, lr, r0, asr #8 │ │ │ │ - addeq r1, r7, r0, ror fp │ │ │ │ - addeq r1, r7, r8, asr #21 │ │ │ │ - addeq r1, r7, ip, lsr #20 │ │ │ │ - addeq r1, r7, ip, ror #15 │ │ │ │ - addeq r1, r7, r0, ror #16 │ │ │ │ + @ instruction: 0x00871ab4 │ │ │ │ + addseq r8, lr, r0, lsr r3 │ │ │ │ + addeq r1, r7, r0, ror #20 │ │ │ │ + @ instruction: 0x008719b8 │ │ │ │ + addeq r1, r7, ip, lsl r9 │ │ │ │ + ldrdeq r1, [r7], ip │ │ │ │ + addeq r1, r7, r0, asr r7 │ │ │ │ @ instruction: 0x00006bb0 │ │ │ │ - addeq r1, r7, r0, ror r7 │ │ │ │ - strdeq r1, [r7], r4 │ │ │ │ - addeq r1, r7, r0, ror r5 │ │ │ │ - addeq r1, r7, r4, ror r3 │ │ │ │ - addeq r1, r7, r8, lsl #4 │ │ │ │ + addeq r1, r7, r0, ror #12 │ │ │ │ + addeq r1, r7, r4, ror #5 │ │ │ │ + addeq r1, r7, r0, ror #8 │ │ │ │ + addeq r1, r7, r4, ror #4 │ │ │ │ + strdeq r1, [r7], r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r7, r8, ror r2 │ │ │ │ + addeq r1, r7, r8, ror #2 │ │ │ │ andeq r5, r0, r0, lsr #24 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r7, ip, asr r1 │ │ │ │ - addeq r1, r7, r4, lsl #3 │ │ │ │ - addeq r1, r7, ip, ror r0 │ │ │ │ - addeq r1, r7, r0, lsr r0 │ │ │ │ + addeq r1, r7, ip, asr #32 │ │ │ │ + addeq r1, r7, r4, ror r0 │ │ │ │ + addeq r0, r7, ip, ror #30 │ │ │ │ + addeq r0, r7, r0, lsr #30 │ │ │ │ stmdacs r8, {r0} │ │ │ │ - addeq r0, r7, r8, asr #29 │ │ │ │ - addeq r0, r7, r8, lsl pc │ │ │ │ - addeq r1, r7, ip, ror r0 │ │ │ │ - umulleq r0, r7, r0, sp │ │ │ │ - addeq r0, r7, ip, asr #26 │ │ │ │ + @ instruction: 0x00870db8 │ │ │ │ + addeq r0, r7, r8, lsl #28 │ │ │ │ + addeq r0, r7, ip, ror #30 │ │ │ │ + addeq r0, r7, r0, lsl #25 │ │ │ │ + addeq r0, r7, ip, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r0, r7, r8, asr #30 │ │ │ │ + addeq r0, r7, r8, lsr lr │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq 356b08 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq 3566f4 │ │ │ │ @@ -222649,20 +222649,20 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #-332] @ 35647c │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ ldr r0, [pc, #-348] @ 356480 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 356328 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 356644 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -222692,15 +222692,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #-496] @ 356484 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne 356604 │ │ │ │ mov r3, #2 │ │ │ │ b 356524 │ │ │ │ @@ -222772,15 +222772,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #-812] @ 356488 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 356844 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -222818,15 +222818,15 @@ │ │ │ │ ldr r3, [pc, #-976] @ 35648c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #-992] @ 356490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ ldrb r3, [r4, #178] @ 0xb2 │ │ │ │ mov r2, #1 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #5 │ │ │ │ strb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -222853,28 +222853,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1148] @ 35649c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 3567dc │ │ │ │ ldr r0, [pc, #-1164] @ 3564a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 3567dc │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 356034 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 356034 │ │ │ │ @@ -222882,15 +222882,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #-1224] @ 3564a4 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne 356594 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -222901,15 +222901,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #-1296] @ 3564a8 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ mov r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b 356054 │ │ │ │ bhi 356a08 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi 356a20 │ │ │ │ @@ -222967,30 +222967,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #-1552] @ 3564b0 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ ldrb r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 356b4c │ │ │ │ ldrb r3, [r4, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 356b4c │ │ │ │ ldr r3, [pc, #-1576] @ 3564c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #-1612] @ 3564b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ strb r3, [r4, #148] @ 0x94 │ │ │ │ ldr r3, [pc, #-1628] @ 3564c4 │ │ │ │ str r2, [r4, #144] @ 0x90 │ │ │ │ @@ -222999,15 +222999,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #-1672] @ 3564b8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 356ae4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -223032,21 +223032,21 @@ │ │ │ │ ldr r3, [pc, #-1776] @ 3564c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355d94 │ │ │ │ ldr r0, [pc, #-1804] @ 3564bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 355d94 │ │ │ │ ldr r0, [pc, #-1816] @ 3564c0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 355d2c │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #3 │ │ │ │ b 356b80 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #177] @ 0xb1 │ │ │ │ b 3554c0 │ │ │ │ @@ -223067,15 +223067,15 @@ │ │ │ │ ldr r3, [pc, #-1916] @ 3564c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554c0 │ │ │ │ ldr r0, [pc, #-1932] @ 3564c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3554c0 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq 356210 │ │ │ │ bhi 356c98 │ │ │ │ sub r3, r3, #92 @ 0x5c │ │ │ │ tst r3, #239 @ 0xef │ │ │ │ beq 356210 │ │ │ │ @@ -223104,141 +223104,141 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 356d10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009e76b8 │ │ │ │ - addeq r0, r7, r4, lsr #9 │ │ │ │ - umulleq r0, r7, r8, r3 │ │ │ │ + addseq r7, lr, r8, lsr #11 │ │ │ │ + umulleq r0, r7, r4, r3 │ │ │ │ + addeq r0, r7, r8, lsl #5 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ │ │ │ │ 00356d14 : │ │ │ │ ldr r3, [pc, #16] @ 356d2c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r8, lsr #14 │ │ │ │ + addseq r7, lr, r8, lsl r6 │ │ │ │ │ │ │ │ 00356d30 : │ │ │ │ ldr r3, [pc, #20] @ 356d4c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #256] @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, lsl #14 │ │ │ │ + @ instruction: 0x009e75fc │ │ │ │ │ │ │ │ 00356d50 : │ │ │ │ ldr r3, [pc, #20] @ 356d6c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #512] @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, ror #13 │ │ │ │ + @ instruction: 0x009e75dc │ │ │ │ │ │ │ │ 00356d70 : │ │ │ │ ldr r3, [pc, #20] @ 356d8c │ │ │ │ and r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #768] @ 0x300 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, asr #13 │ │ │ │ + @ instruction: 0x009e75bc │ │ │ │ │ │ │ │ 00356d90 : │ │ │ │ ldr r3, [pc, #24] @ 356db0 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #896] @ 0x380 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r8, lsr #13 │ │ │ │ + umullseq r7, lr, r8, r5 │ │ │ │ │ │ │ │ 00356db4 : │ │ │ │ ldr r3, [pc, #24] @ 356dd4 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1408] @ 0x580 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r4, lsl #13 │ │ │ │ + addseq r7, lr, r4, ror r5 │ │ │ │ │ │ │ │ 00356dd8 : │ │ │ │ ldr r3, [pc, #20] @ 356df4 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1920] @ 0x780 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r4, ror #12 │ │ │ │ + addseq r7, lr, r4, asr r5 │ │ │ │ │ │ │ │ 00356df8 : │ │ │ │ ldr r3, [pc, #20] @ 356e14 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2176] @ 0x880 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r4, asr #12 │ │ │ │ + addseq r7, lr, r4, lsr r5 │ │ │ │ │ │ │ │ 00356e18 : │ │ │ │ ldr r3, [pc, #20] @ 356e34 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2432] @ 0x980 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r4, lsr #12 │ │ │ │ + addseq r7, lr, r4, lsl r5 │ │ │ │ │ │ │ │ 00356e38 : │ │ │ │ ldr r3, [pc, #20] @ 356e54 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2688] @ 0xa80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r4, lsl #12 │ │ │ │ + @ instruction: 0x009e74f4 │ │ │ │ │ │ │ │ 00356e58 : │ │ │ │ ldr r3, [pc, #20] @ 356e74 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2944] @ 0xb80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r4, ror #11 │ │ │ │ + @ instruction: 0x009e74d4 │ │ │ │ ldr r0, [pc, #4] @ 356e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r4, r9, r8, ror #17 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ ldr r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ clzne r3, r0 │ │ │ │ ldr ip, [r2, #952] @ 0x3b8 │ │ │ │ @@ -223266,15 +223266,15 @@ │ │ │ │ orr ip, ip, r1 │ │ │ │ tst ip, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r2, #1080] @ 0x438 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #964] @ 0x3c4 │ │ │ │ str ip, [r2, #940] @ 0x3ac │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -223295,23 +223295,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 356f88 │ │ │ │ add r1, pc, #476 @ 0x1dc │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ tst r9, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ mul r1, r3, r1 │ │ │ │ lsrne r0, r0, #3 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ ldr r3, [pc, #460] @ 35717c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3570c4 │ │ │ │ ands r3, r9, #56 @ 0x38 │ │ │ │ @@ -223340,26 +223340,26 @@ │ │ │ │ add r7, r7, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3570ac │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ add r1, pc, #304 @ 0x130 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ mov r5, r1 │ │ │ │ umull ip, r3, r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ mla r3, r7, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl a87f98 │ │ │ │ + bl a87e88 │ │ │ │ ldr r2, [pc, #272] @ 357180 │ │ │ │ ldr r3, [pc, #256] @ 357174 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -223397,28 +223397,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 357194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 356fc0 │ │ │ │ ldr r0, [pc, #76] @ 357198 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 356fc0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea0996c <__bss_end__@@Base+0xfd4eba94> │ │ │ │ blcc fea09970 <__bss_end__@@Base+0xfd4eba98> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -223427,40 +223427,40 @@ │ │ │ │ @ instruction: 0x010b1e9c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010b1d94 │ │ │ │ blcc fea0998c <__bss_end__@@Base+0xfd4ebab4> │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r1, r7, r0, r2 │ │ │ │ - addeq r1, r7, r8, lsr #5 │ │ │ │ + addeq r1, r7, r0, lsl #3 │ │ │ │ + umulleq r1, r7, r8, r1 │ │ │ │ b 356f14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 92cf24 │ │ │ │ + bl 92ce14 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r2, #1040 @ 0x410 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r2 │ │ │ │ - bl a88518 │ │ │ │ + bl a88408 │ │ │ │ cmp r0, #0 │ │ │ │ beq 357294 │ │ │ │ ldr r2, [r4, #1032] @ 0x408 │ │ │ │ cmp r2, #0 │ │ │ │ bne 35722c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -223468,26 +223468,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl a87d38 │ │ │ │ + bl a87c28 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3572b8 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #0 │ │ │ │ beq 357270 │ │ │ │ ldr r2, [pc, #136] @ 3572e0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88c00 │ │ │ │ + bl a88af0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 357294 │ │ │ │ mov r0, r4 │ │ │ │ bl 356e88 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -223525,27 +223525,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #128] @ 3573a8 │ │ │ │ ldr r1, [pc, #128] @ 3573ac │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r4, [pc, #108] @ 3573b0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #92] @ 3573b4 │ │ │ │ ldr lr, [pc, #92] @ 3573b8 │ │ │ │ ldr r1, [pc, #92] @ 3573bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -223556,20 +223556,20 @@ │ │ │ │ ldr r0, [pc, #60] @ 3573c0 │ │ │ │ str lr, [ip, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq r7, lr, ip, asr #27 │ │ │ │ - addeq ip, r5, ip, lsl #15 │ │ │ │ - addeq fp, r8, r8, ror #15 │ │ │ │ - addeq ip, r5, r4, lsl #15 │ │ │ │ - umulleq ip, r5, ip, r7 │ │ │ │ + b 927de4 │ │ │ │ + @ instruction: 0x009e7cbc │ │ │ │ + addeq ip, r5, ip, ror r6 │ │ │ │ + ldrdeq fp, [r8], r8 │ │ │ │ + addeq ip, r5, r4, ror r6 │ │ │ │ + addeq ip, r5, ip, lsl #13 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ adceq r4, r9, r8, lsl #8 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ tsteq r6, r0, asr #2 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ ldr r2, [r0, #948] @ 0x3b4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -223649,21 +223649,21 @@ │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3571d8 │ │ │ │ ldr r0, [pc, #28] @ 357524 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b 3574bc │ │ │ │ tsteq fp, ip, ror #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r0, r7, r0, lsl pc │ │ │ │ + addeq r0, r7, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ @@ -223689,15 +223689,15 @@ │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 357474 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 357554 │ │ │ │ ldr r8, [r4, #1028] @ 0x404 │ │ │ │ cmp r8, #16 │ │ │ │ beq 357664 │ │ │ │ @@ -223723,15 +223723,15 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ mov r0, r4 │ │ │ │ bl 356e88 │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -223753,15 +223753,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ mov r3, #32 │ │ │ │ ldr r1, [pc, #80] @ 357710 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ add ip, r0, #944 @ 0x3b0 │ │ │ │ @@ -223775,17 +223775,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r7, lr, r0, asr #20 │ │ │ │ - umulleq r0, r7, r8, sp │ │ │ │ - @ instruction: 0x00870db8 │ │ │ │ + addseq r7, lr, r0, lsr r9 │ │ │ │ + addeq r0, r7, r8, lsl #25 │ │ │ │ + addeq r0, r7, r8, lsr #25 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 357788 │ │ │ │ ldr r2, [pc, #92] @ 35778c │ │ │ │ @@ -223793,85 +223793,85 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #1024 @ 0x400 │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 356e88 │ │ │ │ - addseq r7, lr, r0, lsr #19 │ │ │ │ - strdeq r0, [r7], ip │ │ │ │ - addeq r0, r7, ip, lsl sp │ │ │ │ + umullseq r7, lr, r0, r8 │ │ │ │ + addeq r0, r7, ip, ror #23 │ │ │ │ + addeq r0, r7, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 35785c │ │ │ │ ldr r2, [pc, #176] @ 357860 │ │ │ │ ldr r1, [pc, #176] @ 357864 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cb68 │ │ │ │ ldr ip, [pc, #128] @ 357868 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [pc, #92] @ 35786c │ │ │ │ ldr r2, [pc, #92] @ 357870 │ │ │ │ ldr r1, [pc, #92] @ 357874 │ │ │ │ str r6, [r4, #1084] @ 0x43c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, lr, r0, lsr #18 │ │ │ │ - addeq r0, r7, r8, ror ip │ │ │ │ - umulleq r0, r7, r8, ip │ │ │ │ + addseq r7, lr, r0, lsl r8 │ │ │ │ + addeq r0, r7, r8, ror #22 │ │ │ │ + addeq r0, r7, r8, lsl #23 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -223883,94 +223883,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #296] @ 3579cc │ │ │ │ ldr r1, [pc, #296] @ 3579d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #276] @ 3579d4 │ │ │ │ ldr r1, [pc, #276] @ 3579d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #236] @ 3579dc │ │ │ │ ldr r3, [pc, #236] @ 3579e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 381344 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r7 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 381244 │ │ │ │ ldr r2, [pc, #160] @ 3579e4 │ │ │ │ ldr r1, [pc, #160] @ 3579e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #136] @ 3579ec │ │ │ │ ldr r1, [pc, #136] @ 3579f0 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 92d8a8 │ │ │ │ + bl 92d798 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - bl 92cf24 │ │ │ │ + bl 92ce14 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ strdeq lr, [pc], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addseq r7, lr, r0, asr #16 │ │ │ │ - addeq r9, r6, r8, lsl #23 │ │ │ │ - umulleq r9, r6, r8, fp │ │ │ │ - addeq r0, r7, r8, ror fp │ │ │ │ - umulleq r0, r7, r8, fp │ │ │ │ + addseq r7, lr, r0, lsr r7 │ │ │ │ + addeq r9, r6, r8, ror sl │ │ │ │ + addeq r9, r6, r8, lsl #21 │ │ │ │ + addeq r0, r7, r8, ror #20 │ │ │ │ + addeq r0, r7, r8, lsl #21 │ │ │ │ adceq r3, r9, r4, ror lr │ │ │ │ - addeq r0, r7, r0, ror fp │ │ │ │ - addeq ip, r5, r4, asr r1 │ │ │ │ - @ instruction: 0x0088b1b0 │ │ │ │ + addeq r0, r7, r0, ror #20 │ │ │ │ + addeq ip, r5, r4, asr #32 │ │ │ │ + addeq fp, r8, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - addeq r0, r7, r4, lsl #22 │ │ │ │ + strdeq r0, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #248] @ 357b08 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -223997,16 +223997,16 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #168] @ 357b18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ - bl 9295d0 │ │ │ │ + bl 93023c │ │ │ │ + bl 9294c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 357a24 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ movne r0, #16 │ │ │ │ and r2, r3, #256 @ 0x100 │ │ │ │ movne r3, r0 │ │ │ │ @@ -224030,23 +224030,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #40] @ 357b1c │ │ │ │ ldr r0, [pc, #40] @ 357b20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 357a38 │ │ │ │ smlatteq fp, r8, r3, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r7, lr, r4, ror r6 │ │ │ │ - addeq ip, r5, ip, lsr #32 │ │ │ │ - addeq fp, r8, r4, lsl #1 │ │ │ │ - @ instruction: 0x009e75dc │ │ │ │ - addeq r0, r7, ip, ror r9 │ │ │ │ + addseq r7, lr, r4, ror #10 │ │ │ │ + addeq fp, r5, ip, lsl pc │ │ │ │ + addeq sl, r8, r4, ror pc │ │ │ │ + addseq r7, lr, ip, asr #9 │ │ │ │ + addeq r0, r7, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ @@ -224075,16 +224075,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ - bl 9295d0 │ │ │ │ + bl 93023c │ │ │ │ + bl 9294c0 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 357b5c │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r5, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r5, r5, #2 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -224106,15 +224106,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #136] @ 357cac │ │ │ │ ldr r0, [pc, #136] @ 357cb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 357b70 │ │ │ │ ldr r3, [r6, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ movne r4, r8 │ │ │ │ movne r8, r4 │ │ │ │ bne 357bf4 │ │ │ │ @@ -224130,23 +224130,23 @@ │ │ │ │ sub r3, r3, r4 │ │ │ │ and r3, r3, #15 │ │ │ │ add r3, r6, r3 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ ldrb r4, [r3, #992] @ 0x3e0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r2, [r6, #1028] @ 0x404 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ b 357c60 │ │ │ │ @ instruction: 0x010b12b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r7, lr, r8, lsr r5 │ │ │ │ - strdeq fp, [r5], r8 │ │ │ │ - addeq sl, r8, r4, asr pc │ │ │ │ - addseq r7, lr, ip, lsr #9 │ │ │ │ - addeq r0, r7, ip, asr #16 │ │ │ │ + addseq r7, lr, r8, lsr #8 │ │ │ │ + addeq fp, r5, r8, ror #27 │ │ │ │ + addeq sl, r8, r4, asr #28 │ │ │ │ + umullseq r7, lr, ip, r3 │ │ │ │ + addeq r0, r7, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #316] @ 357e0c │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -224174,26 +224174,26 @@ │ │ │ │ ldr r1, [pc, #240] @ 357e1c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ - bl 9295d0 │ │ │ │ + bl 93023c │ │ │ │ + bl 9294c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 357ce4 │ │ │ │ cmp r6, #0 │ │ │ │ beq 357d68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 356e88 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr ip, [r4, #920] @ 0x398 │ │ │ │ and ip, ip, #12 │ │ │ │ cmp ip, #4 │ │ │ │ bne 357d58 │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 357dfc │ │ │ │ @@ -224209,37 +224209,37 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ mov r0, r4 │ │ │ │ bl 356e88 │ │ │ │ b 357d58 │ │ │ │ ldr r1, [pc, #60] @ 357e20 │ │ │ │ ldr r0, [pc, #60] @ 357e24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ b 357dd0 │ │ │ │ tsteq fp, r8, lsr #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009e73b0 │ │ │ │ - addeq fp, r5, ip, ror #26 │ │ │ │ - addeq sl, r8, r8, asr #27 │ │ │ │ - addseq r7, lr, ip, ror #5 │ │ │ │ - addeq r0, r7, ip, lsl #13 │ │ │ │ + addseq r7, lr, r0, lsr #5 │ │ │ │ + addeq fp, r5, ip, asr ip │ │ │ │ + @ instruction: 0x0088acb8 │ │ │ │ + @ instruction: 0x009e71dc │ │ │ │ + addeq r0, r7, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #784] @ 358154 │ │ │ │ mov r6, r3 │ │ │ │ @@ -224284,16 +224284,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ - bl 9295d0 │ │ │ │ + bl 93023c │ │ │ │ + bl 9294c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 357e7c │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r6, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r6, r6, #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ @@ -224326,15 +224326,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 357e94 │ │ │ │ ldr r1, [pc, #484] @ 358178 │ │ │ │ ldr r0, [pc, #484] @ 35817c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 357e90 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ tst r3, #252 @ 0xfc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -224342,15 +224342,15 @@ │ │ │ │ b 357f7c │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ ands r3, r3, #768 @ 0x300 │ │ │ │ beq 35811c │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bne 357f7c │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 357f7c │ │ │ │ ldr r3, [r5, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 358140 │ │ │ │ @@ -224367,15 +224367,15 @@ │ │ │ │ ldr r2, [r5, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r5, #1084] @ 0x43c │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ mov r0, r5 │ │ │ │ bl 356e88 │ │ │ │ b 357f7c │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ orrs r1, r3, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -224410,23 +224410,23 @@ │ │ │ │ bne 357f7c │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ mov r3, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl a87f98 │ │ │ │ + bl a87e88 │ │ │ │ b 357f7c │ │ │ │ add r3, r5, #1024 @ 0x400 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ b 3580c4 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne 357f7c │ │ │ │ mov r2, #1 │ │ │ │ @@ -224440,23 +224440,23 @@ │ │ │ │ b 358048 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010b0fbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010b0f90 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ - @ instruction: 0x009e71f4 │ │ │ │ - @ instruction: 0x0085bbb4 │ │ │ │ - addeq sl, r8, r0, lsl ip │ │ │ │ - addseq r7, lr, r8, lsl #3 │ │ │ │ - addseq r7, lr, ip, lsr r1 │ │ │ │ - ldrdeq r0, [r7], ip │ │ │ │ + addseq r7, lr, r4, ror #1 │ │ │ │ + addeq fp, r5, r4, lsr #21 │ │ │ │ + addeq sl, r8, r0, lsl #22 │ │ │ │ + addseq r7, lr, r8, ror r0 │ │ │ │ + addseq r7, lr, ip, lsr #32 │ │ │ │ + addeq r0, r7, ip, asr #7 │ │ │ │ ldr r0, [pc, #4] @ 35818c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r3, r9, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #984] @ 0x3d8 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ @@ -224465,36 +224465,36 @@ │ │ │ │ bic r2, r2, #12 │ │ │ │ and r3, r3, #12 │ │ │ │ mov r4, r0 │ │ │ │ orr r3, r3, r2 │ │ │ │ and r1, r3, #1 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ str r3, [r4, #988] @ 0x3dc │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #956] @ 0x3bc │ │ │ │ lsr r1, r1, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ lsr r1, r1, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #964] @ 0x3c4 │ │ │ │ lsr r1, r1, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ subs r1, r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ movne r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #348] @ 358398 │ │ │ │ ldr r3, [pc, #348] @ 35839c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -224530,21 +224530,21 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r3, #8 │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str r3, [sp, #32] │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl a87f98 │ │ │ │ + bl a87e88 │ │ │ │ ldr r3, [pc, #180] @ 3583a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 358278 │ │ │ │ ldr r3, [pc, #164] @ 3583ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -224565,74 +224565,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3583b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 358278 │ │ │ │ ldr r0, [pc, #52] @ 3583bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 358278 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq fp, r8, fp, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010b0bb0 │ │ │ │ smlabbeq fp, r4, fp, r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, lsr #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r7, r8, asr r1 │ │ │ │ - umulleq r0, r7, r4, r1 │ │ │ │ + addeq r0, r7, r8, asr #32 │ │ │ │ + addeq r0, r7, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 358440 │ │ │ │ ldr r2, [pc, #104] @ 358444 │ │ │ │ ldr r1, [pc, #104] @ 358448 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #76] @ 35844c │ │ │ │ ldr r2, [pc, #76] @ 358450 │ │ │ │ ldr r1, [pc, #76] @ 358454 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #44] @ 358458 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927ef4 │ │ │ │ - umullseq r6, lr, r8, sp │ │ │ │ - @ instruction: 0x0085b6b0 │ │ │ │ - addeq sl, r8, ip, lsl #14 │ │ │ │ + b 927de4 │ │ │ │ + addseq r6, lr, r8, lsl #25 │ │ │ │ + addeq fp, r5, r0, lsr #11 │ │ │ │ + strdeq sl, [r8], ip │ │ │ │ strdeq r3, [r9], r8 @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ smlatbeq r6, ip, r2, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -224643,47 +224643,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ ands r3, r3, #2 │ │ │ │ ldrbne r0, [r0, #980] @ 0x3d4 │ │ │ │ moveq r0, r3 │ │ │ │ lsrne r0, r0, #1 │ │ │ │ andne r0, r0, #1 │ │ │ │ eorne r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, lr, r0, lsl #26 │ │ │ │ - ldrdeq r0, [r7], r8 │ │ │ │ - strdeq r0, [r7], r8 │ │ │ │ + @ instruction: 0x009e6bf0 │ │ │ │ + addeq pc, r6, r8, asr #31 │ │ │ │ + addeq pc, r6, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 358570 │ │ │ │ ldr r2, [pc, #124] @ 358574 │ │ │ │ ldr r1, [pc, #124] @ 358578 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 358550 │ │ │ │ mov r0, r4 │ │ │ │ bl 358224 │ │ │ │ mov r0, #0 │ │ │ │ @@ -224695,20 +224695,20 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r2, [pc, #36] @ 35857c │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88c00 │ │ │ │ + bl a88af0 │ │ │ │ str r0, [r4, #972] @ 0x3cc │ │ │ │ b 358528 │ │ │ │ - addseq r6, lr, r0, lsl #25 │ │ │ │ - addeq r0, r7, r4, asr r0 │ │ │ │ - addeq r0, r7, r4, ror r0 │ │ │ │ + addseq r6, lr, r0, ror fp │ │ │ │ + addeq pc, r6, r4, asr #30 │ │ │ │ + addeq pc, r6, r4, ror #30 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #192] @ 358658 │ │ │ │ ldr r2, [pc, #192] @ 35865c │ │ │ │ @@ -224717,28 +224717,28 @@ │ │ │ │ ldr r1, [pc, #184] @ 358660 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r5, #16 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #976] @ 0x3d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 358614 │ │ │ │ ldr r2, [pc, #144] @ 358664 │ │ │ │ ldr r1, [pc, #144] @ 358668 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #1 │ │ │ │ stmib sp, {r0, r3, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ str r3, [sp] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -224747,30 +224747,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 358670 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #32 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r6, lr, r0, ror #23 │ │ │ │ - addeq pc, r6, ip, lsr #31 │ │ │ │ - addeq pc, r6, ip, asr #31 │ │ │ │ + @ instruction: 0x009e6ad0 │ │ │ │ + umulleq pc, r6, ip, lr @ │ │ │ │ + @ instruction: 0x0086febc │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - umulleq pc, r6, r0, pc @ │ │ │ │ - addeq pc, r6, r0, ror pc @ │ │ │ │ + addeq pc, r6, r0, lsl #29 │ │ │ │ + addeq pc, r6, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #220] @ 358768 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -224778,40 +224778,40 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 35876c │ │ │ │ ldr r1, [pc, #204] @ 358770 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #184] @ 358774 │ │ │ │ ldr r1, [pc, #184] @ 358778 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #144] @ 35877c │ │ │ │ ldr r3, [pc, #144] @ 358780 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 381344 │ │ │ │ add r1, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381244 │ │ │ │ add r1, r4, #956 @ 0x3bc │ │ │ │ @@ -224824,21 +224824,21 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 381244 │ │ │ │ add r1, r4, #968 @ 0x3c8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381244 │ │ │ │ - addseq r6, lr, ip, ror #21 │ │ │ │ - addeq r8, r6, ip, lsl #27 │ │ │ │ - umulleq r8, r6, ip, sp │ │ │ │ - umulleq pc, r6, r8, lr @ │ │ │ │ - @ instruction: 0x0086feb8 │ │ │ │ + @ instruction: 0x009e69dc │ │ │ │ + addeq r8, r6, ip, ror ip │ │ │ │ + addeq r8, r6, ip, lsl #25 │ │ │ │ + addeq pc, r6, r8, lsl #27 │ │ │ │ + addeq pc, r6, r8, lsr #27 │ │ │ │ adceq r3, r9, r0, lsl r1 │ │ │ │ - addeq pc, r6, r4, ror sp @ │ │ │ │ + addeq pc, r6, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 358900 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -224852,15 +224852,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #304] @ 358914 │ │ │ │ ldr r3, [pc, #304] @ 358918 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -224913,40 +224913,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 35892c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3587fc │ │ │ │ ldr r0, [pc, #60] @ 358930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3587fc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009e69dc │ │ │ │ + addseq r6, lr, ip, asr #17 │ │ │ │ tsteq fp, r4, asr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq pc, r6, r8, sp @ │ │ │ │ - @ instruction: 0x0086fdb8 │ │ │ │ + addeq pc, r6, r8, lsl #25 │ │ │ │ + addeq pc, r6, r8, lsr #25 │ │ │ │ tsteq fp, r0, lsr #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [fp, -r8] │ │ │ │ andeq r5, r0, r8, lsr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq pc, [r6], ip │ │ │ │ - addeq pc, r6, r8, lsr #26 │ │ │ │ + addeq pc, r6, ip, ror #23 │ │ │ │ + addeq pc, r6, r8, lsl ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #428] @ 358af8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -224961,15 +224961,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #372] @ 358b0c │ │ │ │ ldr r3, [pc, #372] @ 358b10 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -225037,43 +225037,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 358b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3589b0 │ │ │ │ ldr r0, [pc, #68] @ 358b2c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3589b0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r6, lr, ip, lsr #16 │ │ │ │ + addseq r6, lr, ip, lsl r7 │ │ │ │ smlatbeq fp, r4, r4, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r6, r4, ror #23 │ │ │ │ - addeq pc, r6, r4, lsl #24 │ │ │ │ + ldrdeq pc, [r6], r4 │ │ │ │ + strdeq pc, [r6], r4 │ │ │ │ tsteq fp, ip, ror #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r4, lsl r4 │ │ │ │ ldrdeq r0, [fp, -ip] │ │ │ │ andeq r3, r0, r0, ror #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, r0, ror fp @ │ │ │ │ - @ instruction: 0x0086fbb4 │ │ │ │ + addeq pc, r6, r0, ror #20 │ │ │ │ + addeq pc, r6, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #572] @ 358d84 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -225089,15 +225089,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #532] @ 358d94 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #512] @ 358d98 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcs 358bd0 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -225164,15 +225164,15 @@ │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrb r8, [r0, #997] @ 0x3e5 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r0, #980] @ 0x3d4 │ │ │ │ bl 358190 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ mov r9, #0 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ b 358bf4 │ │ │ │ ldr r3, [pc, #228] @ 358dac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 358c08 │ │ │ │ ldr r3, [pc, #192] @ 358d9c │ │ │ │ @@ -225188,56 +225188,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r8, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 358db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 358c08 │ │ │ │ ldr r0, [pc, #104] @ 358db8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 358bc4 │ │ │ │ ldr r0, [pc, #88] @ 358dbc │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 358c08 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r6, lr, r0, lsr r6 │ │ │ │ + addseq r6, lr, r0, lsr #10 │ │ │ │ smlatbeq fp, r4, r2, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq pc, [r6], r8 │ │ │ │ - ldrdeq pc, [r6], ip │ │ │ │ + addeq pc, r6, r8, ror #17 │ │ │ │ + addeq pc, r6, ip, asr #17 │ │ │ │ tsteq fp, r8, ror #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [fp, -r4] │ │ │ │ - addseq r6, lr, r0, lsl #10 │ │ │ │ + @ instruction: 0x009e63f0 │ │ │ │ andeq r5, r0, r0, lsl fp │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, ip, asr #19 │ │ │ │ - umulleq pc, r6, r4, r9 @ │ │ │ │ - addeq pc, r6, r0, lsl #20 │ │ │ │ + @ instruction: 0x0086f8bc │ │ │ │ + addeq pc, r6, r4, lsl #17 │ │ │ │ + strdeq pc, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #612] @ 35903c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -225252,15 +225252,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #556] @ 359050 │ │ │ │ mov r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ str r5, [r0, #972] @ 0x3cc │ │ │ │ tst r3, #1 │ │ │ │ beq 358e48 │ │ │ │ @@ -225284,15 +225284,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r7, r0, #920 @ 0x398 │ │ │ │ add r1, r0, #996 @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl a87d38 │ │ │ │ + bl a87c28 │ │ │ │ cmp r0, r5 │ │ │ │ ble 358ee4 │ │ │ │ ldr r3, [pc, #428] @ 359058 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 358f94 │ │ │ │ @@ -225308,15 +225308,15 @@ │ │ │ │ bl 358190 │ │ │ │ b 358e48 │ │ │ │ ldr r2, [pc, #368] @ 35905c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ - bl a88c00 │ │ │ │ + bl a88af0 │ │ │ │ cmp r0, r5 │ │ │ │ str r0, [r4, #972] @ 0x3cc │ │ │ │ beq 358ea4 │ │ │ │ ldr r3, [pc, #328] @ 359058 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -225339,21 +225339,21 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 35906c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 358e48 │ │ │ │ ldr r3, [pc, #212] @ 359070 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 358eb8 │ │ │ │ ldr r3, [pc, #180] @ 359064 │ │ │ │ @@ -225370,50 +225370,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 359074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 358eb8 │ │ │ │ ldr r0, [pc, #92] @ 359078 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 358eb8 │ │ │ │ ldr r0, [pc, #76] @ 35907c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 358e48 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r6, lr, r0, lsr #7 │ │ │ │ + umullseq r6, lr, r0, r2 │ │ │ │ tsteq fp, r8, lsl r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r6, r8, ror r7 @ │ │ │ │ - addeq pc, r6, r8, asr r7 @ │ │ │ │ + addeq pc, r6, r8, ror #12 │ │ │ │ + addeq pc, r6, r8, asr #12 │ │ │ │ smlatteq sl, r0, pc, pc @ │ │ │ │ @ instruction: 0x010affb4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r6, r0, r4, asr #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, r8, lsr #16 │ │ │ │ + addeq pc, r6, r8, lsl r7 @ │ │ │ │ andeq r2, r0, r8, asr #15 │ │ │ │ - addeq pc, r6, r4, asr r8 @ │ │ │ │ - umulleq pc, r6, r0, r8 @ │ │ │ │ - addeq pc, r6, r0, ror #15 │ │ │ │ + addeq pc, r6, r4, asr #14 │ │ │ │ + addeq pc, r6, r0, lsl #15 │ │ │ │ + ldrdeq pc, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1016] @ 359494 │ │ │ │ mov r4, r3 │ │ │ │ @@ -225431,15 +225431,15 @@ │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r8, [sp, #80] @ 0x50 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #952] @ 3594a8 │ │ │ │ ldr r3, [pc, #952] @ 3594ac │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -225492,15 +225492,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3592d4 │ │ │ │ ldr r0, [pc, #752] @ 3594bc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [pc, #732] @ 3594c0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r6, #16 │ │ │ │ bhi 359120 │ │ │ │ ldrsb r3, [r3, r6] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -225563,15 +225563,15 @@ │ │ │ │ ldr r3, [pc, #464] @ 3594b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3592b0 │ │ │ │ ldr r0, [pc, #476] @ 3594d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3592b0 │ │ │ │ ldr r3, [r5, #980] @ 0x3d4 │ │ │ │ and r8, r8, #12 │ │ │ │ bic r3, r3, r8 │ │ │ │ ldr r2, [pc, #452] @ 3594d4 │ │ │ │ str r3, [r5, #980] @ 0x3d4 │ │ │ │ ldr r3, [pc, #384] @ 359498 │ │ │ │ @@ -225620,25 +225620,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3594e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 359108 │ │ │ │ orr r3, r3, #1 │ │ │ │ ldr r2, [pc, #212] @ 3594e8 │ │ │ │ str r3, [r5, #980] @ 0x3d4 │ │ │ │ ldr r3, [pc, #124] @ 359498 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -225665,44 +225665,44 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ b 3591cc │ │ │ │ ldr r0, [pc, #116] @ 3594f4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 359108 │ │ │ │ tstpeq sl, r4, ror #26 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrheq r6, [lr], r8 │ │ │ │ - addeq pc, r6, r8, lsr #9 │ │ │ │ - addeq pc, r6, ip, lsl #9 │ │ │ │ + addseq r5, lr, r8, lsr #31 │ │ │ │ + umulleq pc, r6, r8, r3 @ │ │ │ │ + addeq pc, r6, ip, ror r3 @ │ │ │ │ tstpeq sl, r4, lsl sp @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabteq sl, r8, ip, pc @ │ │ │ │ tstpeq sl, ip, asr ip @ p-variant is OBSOLETE │ │ │ │ - addeq pc, r6, r8, lsl #16 │ │ │ │ - addseq r5, lr, r5, lsl #31 │ │ │ │ + strdeq pc, [r6], r8 │ │ │ │ + addseq r5, lr, r5, ror lr │ │ │ │ tstpeq sl, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ smlatbeq sl, r8, fp, pc @ │ │ │ │ tstpeq sl, ip, asr #22 @ p-variant is OBSOLETE │ │ │ │ - addeq pc, r6, ip, lsr #13 │ │ │ │ + umulleq pc, r6, ip, r5 @ │ │ │ │ strdeq pc, [sl, -r0] │ │ │ │ smlatbeq sl, r4, sl, pc @ │ │ │ │ andeq r6, r0, r4, lsr ip │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq pc, [r6], r4 │ │ │ │ + addeq pc, r6, r4, ror #7 │ │ │ │ smlatteq sl, ip, r9, pc @ │ │ │ │ @ instruction: 0x010af9b4 │ │ │ │ - umulleq pc, r6, r0, r5 @ │ │ │ │ - addeq pc, r6, ip, asr #9 │ │ │ │ + addeq pc, r6, r0, lsl #9 │ │ │ │ + @ instruction: 0x0086f3bc │ │ │ │ ldr r0, [pc, #4] @ 359504 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ umlaleq r2, r9, r8, r3 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr lr, [r0, #968] @ 0x3c8 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ands ip, r3, #8 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -225717,60 +225717,60 @@ │ │ │ │ orr r3, r3, r1 │ │ │ │ andne ip, lr, #256 @ 0x100 │ │ │ │ orrs r3, r3, ip │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3595f8 │ │ │ │ ldr r2, [pc, #128] @ 3595fc │ │ │ │ ldr r1, [pc, #128] @ 359600 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #100] @ 359604 │ │ │ │ ldr r2, [pc, #100] @ 359608 │ │ │ │ ldr r1, [pc, #100] @ 35960c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r0, [pc, #68] @ 359610 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ 359614 │ │ │ │ add r0, pc, r0 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927ef4 │ │ │ │ - @ instruction: 0x009e5cbc │ │ │ │ - addeq sl, r5, r0, lsl r5 │ │ │ │ - addeq r9, r8, ip, ror #10 │ │ │ │ + b 927de4 │ │ │ │ + addseq r5, lr, ip, lsr #23 │ │ │ │ + addeq sl, r5, r0, lsl #8 │ │ │ │ + addeq r9, r8, ip, asr r4 │ │ │ │ strdeq r2, [r9], r0 @ │ │ │ │ andeq r0, r0, r4, lsl sp │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ - addeq pc, r6, r0, lsl #9 │ │ │ │ + addeq pc, r6, r0, ror r3 @ │ │ │ │ smlatteq r6, r4, r2, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ 3596d8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -225779,52 +225779,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3596dc │ │ │ │ ldr r1, [pc, #152] @ 3596e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #132] @ 3596e4 │ │ │ │ ldr r2, [pc, #132] @ 3596e8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #96] @ 3596ec │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381344 │ │ │ │ add r1, r4, #1012 @ 0x3f4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381244 │ │ │ │ - addseq r5, lr, ip, lsl #24 │ │ │ │ - addeq r7, r6, r8, ror #27 │ │ │ │ - strdeq r7, [r6], r8 │ │ │ │ - addeq pc, r6, r4, lsr #8 │ │ │ │ - strdeq pc, [r6], r4 │ │ │ │ + @ instruction: 0x009e5afc │ │ │ │ + ldrdeq r7, [r6], r8 │ │ │ │ + addeq r7, r6, r8, ror #25 │ │ │ │ + addeq pc, r6, r4, lsl r3 @ │ │ │ │ + addeq pc, r6, r4, ror #5 │ │ │ │ strdeq r2, [r9], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #972] @ 359ad8 │ │ │ │ @@ -225837,15 +225837,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ - bl a884b4 │ │ │ │ + bl a883a4 │ │ │ │ ldr r8, [pc, #920] @ 359ae0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ strb r3, [sp, #31] │ │ │ │ cmp r0, #0 │ │ │ │ beq 359804 │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ @@ -225904,15 +225904,15 @@ │ │ │ │ ldr r0, [pc, #716] @ 359b00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #44 @ 0x2c │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3597a4 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r6, [r4, #992] @ 0x3e0 │ │ │ │ b 3597a4 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ @@ -225952,15 +225952,15 @@ │ │ │ │ beq 359a50 │ │ │ │ tst r6, #2 │ │ │ │ beq 35990c │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ tst r3, #2 │ │ │ │ bne 35990c │ │ │ │ mov r0, r9 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r6, [r4, #980] @ 0x3d4 │ │ │ │ b 3597a4 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ mov r0, r4 │ │ │ │ @@ -225970,15 +225970,15 @@ │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ strb r6, [sp, #31] │ │ │ │ tst r3, #4 │ │ │ │ beq 3597a4 │ │ │ │ add r1, sp, #31 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl a87d54 │ │ │ │ + bl a87c44 │ │ │ │ ldr r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ bic r2, r2, #8192 @ 0x2000 │ │ │ │ bic r3, r3, #8 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #968] @ 0x3c8 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -226010,37 +226010,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 359b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 359770 │ │ │ │ ldr r2, [pc, #236] @ 359b18 │ │ │ │ ldr r1, [pc, #236] @ 359b1c │ │ │ │ ldr r0, [pc, #236] @ 359b20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #44 @ 0x2c │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3597a4 │ │ │ │ ldr r2, [pc, #204] @ 359b24 │ │ │ │ str r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr r2, [pc, #200] @ 359b28 │ │ │ │ str r2, [r4, #972] @ 0x3cc │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [pc, #192] @ 359b2c │ │ │ │ @@ -226051,66 +226051,66 @@ │ │ │ │ str r3, [r4, #996] @ 0x3e4 │ │ │ │ mov r2, #4 │ │ │ │ add r3, r4, #992 @ 0x3e0 │ │ │ │ mov r0, #96 @ 0x60 │ │ │ │ str r2, [r4, #1000] @ 0x3e8 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r0, r4, #952 @ 0x3b8 │ │ │ │ - bl b72bfc │ │ │ │ + bl b72aec │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r0, r4 │ │ │ │ bl 359508 │ │ │ │ orr r6, r6, #1 │ │ │ │ b 3598f0 │ │ │ │ ldr r0, [pc, #120] @ 359b30 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 359770 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [sl, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010af6bc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tstpeq sl, r8, asr r6 @ p-variant is OBSOLETE │ │ │ │ - addseq r5, lr, r4, lsl #20 │ │ │ │ - addeq r2, sp, r0, asr #12 │ │ │ │ - addseq r5, lr, ip, lsl #20 │ │ │ │ - addeq pc, r6, r0, asr r2 @ │ │ │ │ - addeq pc, r6, r0, asr #5 │ │ │ │ + @ instruction: 0x009e58f4 │ │ │ │ + addeq r2, sp, r0, lsr r5 │ │ │ │ + @ instruction: 0x009e58fc │ │ │ │ + addeq pc, r6, r0, asr #2 │ │ │ │ + @ instruction: 0x0086f1b0 │ │ │ │ ldrdeq fp, [r0], -r6 │ │ │ │ @ instruction: 0x00009db0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, r8, ror r0 @ │ │ │ │ - addseq r5, lr, ip, lsl #16 │ │ │ │ - addeq pc, r6, r0, asr r0 @ │ │ │ │ - addeq pc, r6, r4, ror #1 │ │ │ │ + addeq lr, r6, r8, ror #30 │ │ │ │ + @ instruction: 0x009e56fc │ │ │ │ + addeq lr, r6, r0, asr #30 │ │ │ │ + ldrdeq lr, [r6], r4 │ │ │ │ andeq r6, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ - addeq pc, r6, r4, lsl r0 @ │ │ │ │ + addeq lr, r6, r4, lsl #30 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r2, r0 │ │ │ │ ands r0, r3, #2 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r2, #952 @ 0x3b8 │ │ │ │ - bl b731a4 │ │ │ │ + bl b73094 │ │ │ │ add r0, r0, #3 │ │ │ │ lsr r0, r0, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -226123,23 +226123,23 @@ │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 359bac │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ tst r3, #32 │ │ │ │ beq 359bb8 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d180 │ │ │ │ + b b8d070 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #16] @ 359bd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d248 │ │ │ │ + b b8d138 │ │ │ │ andeq r7, r8, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #472] @ 359dcc │ │ │ │ ldr r3, [pc, #472] @ 359dd0 │ │ │ │ @@ -226148,37 +226148,37 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1016 @ 0x3f8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl a884b4 │ │ │ │ + bl a883a4 │ │ │ │ ldr r5, [pc, #432] @ 359dd4 │ │ │ │ ldr r9, [r4, #988] @ 0x3dc │ │ │ │ add r5, pc, r5 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ cmp r0, #0 │ │ │ │ beq 359d24 │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #408] @ 359dd8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 359d30 │ │ │ │ add r5, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b731a4 │ │ │ │ + bl b73094 │ │ │ │ cmp r0, #3 │ │ │ │ bhi 359ce8 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ mov r0, r5 │ │ │ │ - bl b731b8 │ │ │ │ + bl b730a8 │ │ │ │ ldr r2, [r4, #972] @ 0x3cc │ │ │ │ orr r1, r2, #1 │ │ │ │ str r1, [r4, #972] @ 0x3cc │ │ │ │ add r0, r0, #3 │ │ │ │ cmp r9, r0, lsr #2 │ │ │ │ ldrls r3, [r4, #968] @ 0x3c8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -226201,24 +226201,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 359dc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 359508 │ │ │ │ mov r0, r5 │ │ │ │ - bl b731b8 │ │ │ │ + bl b730a8 │ │ │ │ mov r7, #4 │ │ │ │ add r0, r0, #3 │ │ │ │ lsr r0, r0, #2 │ │ │ │ cmp r0, #31 │ │ │ │ orreq r8, r6, #24576 @ 0x6000 │ │ │ │ movne r8, r6 │ │ │ │ and r1, r8, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ - bl b72c64 │ │ │ │ + bl b72b54 │ │ │ │ subs r7, r7, #1 │ │ │ │ lsr r8, r8, #8 │ │ │ │ bne 359d08 │ │ │ │ b 359c6c │ │ │ │ ldr r7, [pc, #180] @ 359de0 │ │ │ │ add r7, pc, r7 │ │ │ │ b 359c38 │ │ │ │ @@ -226240,42 +226240,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 359df0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 359c4c │ │ │ │ ldr r0, [pc, #60] @ 359df4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 359c4c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq sl, r0, lsl r2 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq sl, r0, r1, pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq sl, r8, asr #2 @ p-variant is OBSOLETE │ │ │ │ - addeq r2, sp, r0, lsr #2 │ │ │ │ + addeq r2, sp, r0, lsl r0 │ │ │ │ andeq r1, r0, ip, lsl r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r6, r0, lsr #27 │ │ │ │ - @ instruction: 0x0086edb4 │ │ │ │ + umulleq lr, r6, r0, ip │ │ │ │ + addeq lr, r6, r4, lsr #25 │ │ │ │ ldr r3, [r0, #972] @ 0x3cc │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #972] @ 0x3cc │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ @@ -226311,15 +226311,15 @@ │ │ │ │ add r9, r0, #1016 @ 0x3f8 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl a884b4 │ │ │ │ + bl a883a4 │ │ │ │ lsr r3, r7, #2 │ │ │ │ orr r3, r3, r5, lsl #30 │ │ │ │ ldr r8, [pc, #740] @ 35a19c │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ lsr r2, r5, #2 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -226392,15 +226392,15 @@ │ │ │ │ b 359eec │ │ │ │ ldr sl, [r4, #976] @ 0x3d0 │ │ │ │ mov r9, #0 │ │ │ │ b 359eec │ │ │ │ add r3, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl b73178 │ │ │ │ + bl b73068 │ │ │ │ subs r3, r0, #0 │ │ │ │ movne fp, #0 │ │ │ │ beq 35a0b4 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #32 │ │ │ │ beq 35a0dc │ │ │ │ mov sl, fp │ │ │ │ @@ -226430,39 +226430,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 35a1bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 359f0c │ │ │ │ mov fp, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl b72de0 │ │ │ │ + bl b72cd0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orr fp, fp, r0, lsl r3 │ │ │ │ add r3, r3, #8 │ │ │ │ cmp r3, #32 │ │ │ │ bne 35a0b8 │ │ │ │ b 359ff8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b731b8 │ │ │ │ + bl b730a8 │ │ │ │ and sl, sl, #63 @ 0x3f │ │ │ │ orr fp, fp, #32768 @ 0x8000 │ │ │ │ add r0, r0, #3 │ │ │ │ cmp sl, r0, lsr #2 │ │ │ │ ldrhi r1, [r4, #968] @ 0x3c8 │ │ │ │ lsr r3, r0, #2 │ │ │ │ bichi r1, r1, #512 @ 0x200 │ │ │ │ @@ -226476,52 +226476,52 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 359508 │ │ │ │ mov r0, r4 │ │ │ │ bl 359b80 │ │ │ │ mov r0, r9 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ b 35a004 │ │ │ │ ldr r2, [pc, #120] @ 35a1c0 │ │ │ │ ldr r1, [pc, #120] @ 35a1c4 │ │ │ │ ldr r0, [pc, #120] @ 35a1c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 359ee4 │ │ │ │ ldr r0, [pc, #88] @ 35a1cc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 359f0c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, r4, pc, lr @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, asr #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq lr, [sl, -r0] │ │ │ │ - @ instruction: 0x009e52ba │ │ │ │ - addeq r1, sp, r8, asr #29 │ │ │ │ + addseq r5, lr, sl, lsr #3 │ │ │ │ + @ instruction: 0x008d1db8 │ │ │ │ strheq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r6, r8, ror #21 │ │ │ │ - ldrsheq r5, [lr], r0 │ │ │ │ - addeq lr, r6, r0, lsr r9 │ │ │ │ - addeq lr, r6, r4, asr #19 │ │ │ │ - addeq lr, r6, ip, asr #20 │ │ │ │ + ldrdeq lr, [r6], r8 │ │ │ │ + addseq r4, lr, r0, ror #31 │ │ │ │ + addeq lr, r6, r0, lsr #16 │ │ │ │ + @ instruction: 0x0086e8b4 │ │ │ │ + addeq lr, r6, ip, lsr r9 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov r1, #22528 @ 0x5800 │ │ │ │ b 359bdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -226534,15 +226534,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #140] @ 35a2b8 │ │ │ │ ldr r1, [pc, #140] @ 35a2bc │ │ │ │ ldr r7, [pc, #140] @ 35a2c0 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r4, #972] @ 0x3cc │ │ │ │ @@ -226554,32 +226554,32 @@ │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4, #976] @ 0x3d0 │ │ │ │ str r3, [r4, #996] @ 0x3e4 │ │ │ │ str r0, [r4, #980] @ 0x3d4 │ │ │ │ str r1, [r4, #1000] @ 0x3e8 │ │ │ │ add r0, r4, #952 @ 0x3b8 │ │ │ │ strd r6, [r2, #-8] │ │ │ │ - bl b72bfc │ │ │ │ + bl b72aec │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ add r4, r4, #976 @ 0x3d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #4 │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq r5, lr, r8, lsr r0 │ │ │ │ - addeq lr, r6, r0, asr r8 │ │ │ │ - addeq lr, r6, ip, ror #16 │ │ │ │ + addseq r4, lr, r8, lsr #30 │ │ │ │ + addeq lr, r6, r0, asr #14 │ │ │ │ + addeq lr, r6, ip, asr r7 │ │ │ │ andeq r4, r0, r8, lsr #32 │ │ │ │ andeq r6, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -226589,52 +226589,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #952 @ 0x3b8 │ │ │ │ - bl b72c14 │ │ │ │ + bl b72b04 │ │ │ │ ldr r0, [pc, #120] @ 35a394 │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ str r5, [sp] │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ ldr r3, [pc, #88] @ 35a398 │ │ │ │ ldr r2, [pc, #88] @ 35a39c │ │ │ │ ldr r1, [pc, #88] @ 35a3a0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1016 @ 0x3f8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, lr, ip, asr pc │ │ │ │ - addeq lr, r6, r4, ror r7 │ │ │ │ - addeq lr, r6, ip, lsl #15 │ │ │ │ + addseq r4, lr, ip, asr #28 │ │ │ │ + addeq lr, r6, r4, ror #12 │ │ │ │ + addeq lr, r6, ip, ror r6 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ ldr r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -226653,29 +226653,29 @@ │ │ │ │ and r1, r1, #8704 @ 0x2200 │ │ │ │ orr r3, r3, r0 │ │ │ │ orrs r3, r3, r1 │ │ │ │ ldr r0, [r2, #1012] @ 0x3f4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r2, #968] @ 0x3c8 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 35a424 │ │ │ │ ldr r3, [pc, #32] @ 35a434 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009e4eb0 │ │ │ │ + addseq r4, lr, r0, lsr #27 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -226683,15 +226683,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 35a478 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ @ instruction: 0x00a914bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 35a508 │ │ │ │ mov r4, r1 │ │ │ │ @@ -226701,15 +226701,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -226719,18 +226719,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 35a4fc │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c118 │ │ │ │ - addseq r4, lr, r4, lsr #28 │ │ │ │ - @ instruction: 0x0086e7bc │ │ │ │ - ldrdeq lr, [r6], r4 │ │ │ │ + b 92c008 │ │ │ │ + addseq r4, lr, r4, lsl sp │ │ │ │ + addeq lr, r6, ip, lsr #13 │ │ │ │ + addeq lr, r6, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 35a780 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 35a784 │ │ │ │ @@ -226738,15 +226738,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 35a78c │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -226788,15 +226788,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 35a748 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 35a64c │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -226869,27 +226869,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 35a638 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 35a64c │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 35a638 │ │ │ │ - addseq r4, lr, ip, lsl #27 │ │ │ │ - addeq lr, r6, r8, asr #14 │ │ │ │ - addeq lr, r6, r8, ror #14 │ │ │ │ - addseq r4, lr, r4, lsr #26 │ │ │ │ + addseq r4, lr, ip, ror ip │ │ │ │ + addeq lr, r6, r8, lsr r6 │ │ │ │ + addeq lr, r6, r8, asr r6 │ │ │ │ + addseq r4, lr, r4, lsl ip │ │ │ │ bge fee05244 <__bss_end__@@Base+0xfd8e736c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -226959,17 +226959,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 35a8d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ bge fee05374 <__bss_end__@@Base+0xfd8e749c> │ │ │ │ - addseq r4, lr, r8, lsl sl │ │ │ │ - addeq lr, r6, r0, ror #7 │ │ │ │ - addeq lr, r6, r0, lsl #8 │ │ │ │ + addseq r4, lr, r8, lsl #18 │ │ │ │ + ldrdeq lr, [r6], r0 │ │ │ │ + strdeq lr, [r6], r0 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 35aa20 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -226978,25 +226978,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 35aa24 │ │ │ │ ldr r1, [pc, #292] @ 35aa28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #272] @ 35aa2c │ │ │ │ ldr r1, [pc, #272] @ 35aa30 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #240] @ 35aa34 │ │ │ │ ldr r1, [pc, #240] @ 35aa38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 35aa3c │ │ │ │ @@ -227033,44 +227033,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #112] @ 35aa68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009e49d4 │ │ │ │ - umulleq r9, r5, r8, r1 │ │ │ │ - strdeq r8, [r8], r0 │ │ │ │ - addeq lr, r6, r4, asr #6 │ │ │ │ - addeq lr, r6, ip, asr r3 │ │ │ │ + addseq r4, lr, r4, asr #17 │ │ │ │ + addeq r9, r5, r8, lsl #1 │ │ │ │ + addeq r8, r8, r0, ror #1 │ │ │ │ + addeq lr, r6, r4, lsr r2 │ │ │ │ + addeq lr, r6, ip, asr #4 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq lr, r6, r8, lsl #6 │ │ │ │ + strdeq lr, [r6], r8 │ │ │ │ smlatteq r6, r8, r1, sl │ │ │ │ adceq r0, r9, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 35ab8c │ │ │ │ @@ -227156,28 +227156,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, lr, r4, lsl #14 │ │ │ │ - ldrdeq lr, [r6], r8 │ │ │ │ - addeq lr, r6, r4, asr #1 │ │ │ │ + @ instruction: 0x009e45f4 │ │ │ │ + addeq sp, r6, r8, asr #31 │ │ │ │ + @ instruction: 0x0086dfb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 35ac7c │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -227186,28 +227186,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, lr, ip, lsl #13 │ │ │ │ - addeq lr, r6, r0, rrx │ │ │ │ - addeq lr, r6, ip, asr #32 │ │ │ │ + addseq r4, lr, ip, ror r5 │ │ │ │ + addeq sp, r6, r0, asr pc │ │ │ │ + addeq sp, r6, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 35ad1c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 35ad20 │ │ │ │ @@ -227215,15 +227215,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 35acf0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227237,32 +227237,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, lr, r8, lsl r6 │ │ │ │ - ldrdeq sp, [r6], ip │ │ │ │ - strdeq sp, [r6], r0 │ │ │ │ + addseq r4, lr, r8, lsl #10 │ │ │ │ + addeq sp, r6, ip, asr #29 │ │ │ │ + addeq sp, r6, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 35ae04 │ │ │ │ ldr r2, [pc, #196] @ 35ae08 │ │ │ │ ldr r1, [pc, #196] @ 35ae0c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r9, [pc, #164] @ 35ae10 │ │ │ │ ldr r8, [pc, #164] @ 35ae14 │ │ │ │ ldr r7, [pc, #164] @ 35ae18 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -227270,42 +227270,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 35ad98 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 35ade4 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl a88518 │ │ │ │ + bl a88408 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35ad8c │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ cmp r4, r6 │ │ │ │ bne 35ad98 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r4, lr, ip, ror r5 │ │ │ │ - addeq sp, r6, r0, asr #30 │ │ │ │ - addeq sp, r6, r4, asr pc │ │ │ │ + addseq r4, lr, ip, ror #8 │ │ │ │ + addeq sp, r6, r0, lsr lr │ │ │ │ + addeq sp, r6, r4, asr #28 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -227324,15 +227324,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 35b148 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 35b14c │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -227353,15 +227353,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 35afe8 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl a87d54 │ │ │ │ + bl a87c44 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 35b03c │ │ │ │ mov r5, r1 │ │ │ │ b 35b034 │ │ │ │ tst r5, #1 │ │ │ │ @@ -227500,26 +227500,26 @@ │ │ │ │ b 35b084 │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 35b084 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r4, lr, r8, lsl #9 │ │ │ │ + addseq r4, lr, r8, ror r3 │ │ │ │ @ instruction: 0x010adfbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r6, r4, lsr lr │ │ │ │ - addeq sp, r6, r0, lsr #28 │ │ │ │ - addseq r4, lr, r7, lsl r4 │ │ │ │ - addseq r4, lr, r6, lsl #6 │ │ │ │ + addeq sp, r6, r4, lsr #26 │ │ │ │ + addeq sp, r6, r0, lsl sp │ │ │ │ + addseq r4, lr, r7, lsl #6 │ │ │ │ + @ instruction: 0x009e41f6 │ │ │ │ tsteq sl, r4, lsl lr │ │ │ │ smlabteq sl, r0, sp, sp │ │ │ │ ldr r0, [pc, #4] @ 35b168 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ umlaleq r0, r9, ip, r8 │ │ │ │ ldr r1, [r0, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r0, #1260] @ 0x4ec │ │ │ │ cmp r1, #0 │ │ │ │ ldrbne r1, [r0, #1744] @ 0x6d0 │ │ │ │ lsrne r1, r1, #2 │ │ │ │ andne r1, r1, #1 │ │ │ │ @@ -227533,56 +227533,56 @@ │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ ldr r3, [r0, #1300] @ 0x514 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #1746] @ 0x6d2 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ lslne r3, r3, #30 │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 35b258 │ │ │ │ ldr r2, [pc, #128] @ 35b25c │ │ │ │ ldr r1, [pc, #128] @ 35b260 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #100] @ 35b264 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #88] @ 35b268 │ │ │ │ ldr r1, [pc, #88] @ 35b26c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #64] @ 35b270 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, lr, r4, ror r1 │ │ │ │ - @ instruction: 0x008588b0 │ │ │ │ - addeq r7, r8, r8, lsl #18 │ │ │ │ + addseq r4, lr, r4, rrx │ │ │ │ + addeq r8, r5, r0, lsr #15 │ │ │ │ + strdeq r7, [r8], r8 │ │ │ │ andeq r0, r0, r0, asr #19 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0x01069eb0 │ │ │ │ ldrdeq r0, [r9], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -227593,31 +227593,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2432] @ 0x980 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r0, [r0, #972] @ 0x3cc │ │ │ │ moveq r0, r3 │ │ │ │ rsbne r0, r0, #6 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, lr, r4, asr #1 │ │ │ │ - addeq sp, r6, r8, lsr #22 │ │ │ │ - addeq sp, r6, r4, asr #22 │ │ │ │ + @ instruction: 0x009e3fb4 │ │ │ │ + addeq sp, r6, r8, lsl sl │ │ │ │ + addeq sp, r6, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 35b378 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 35b37c │ │ │ │ @@ -227625,15 +227625,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #0 │ │ │ │ beq 35b358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227644,56 +227644,56 @@ │ │ │ │ mov r1, #1 │ │ │ │ orr r2, r2, #3 │ │ │ │ str r2, [r0, #2128] @ 0x850 │ │ │ │ str r1, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 35b16c │ │ │ │ - addseq r4, lr, r4, asr #32 │ │ │ │ - addeq sp, r6, r8, lsr #21 │ │ │ │ - addeq sp, r6, r4, asr #21 │ │ │ │ + addseq r3, lr, r4, lsr pc │ │ │ │ + umulleq sp, r6, r8, r9 │ │ │ │ + @ instruction: 0x0086d9b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 35b414 │ │ │ │ ldr r2, [pc, #120] @ 35b418 │ │ │ │ ldr r1, [pc, #120] @ 35b41c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #88] @ 35b420 │ │ │ │ ldr r2, [pc, #88] @ 35b424 │ │ │ │ ldr r1, [pc, #88] @ 35b428 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009e3fb4 │ │ │ │ - addeq sp, r6, r4, lsl sl │ │ │ │ - addeq sp, r6, r0, lsr sl │ │ │ │ + addseq r3, lr, r4, lsr #29 │ │ │ │ + addeq sp, r6, r4, lsl #18 │ │ │ │ + addeq sp, r6, r0, lsr #18 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -227703,15 +227703,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2434] @ 0x982 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35b498 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -227722,27 +227722,27 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r2, [pc, #68] @ 35b4e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88c00 │ │ │ │ + bl a88af0 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, lr, ip, lsl #30 │ │ │ │ - addeq sp, r6, ip, ror #18 │ │ │ │ - addeq sp, r6, r8, lsl #19 │ │ │ │ + @ instruction: 0x009e3dfc │ │ │ │ + addeq sp, r6, ip, asr r8 │ │ │ │ + addeq sp, r6, r8, ror r8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #168] @ 35b5a8 │ │ │ │ ldr r7, [pc, #168] @ 35b5ac │ │ │ │ @@ -227752,51 +227752,51 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #128] @ 35b5b4 │ │ │ │ ldr r1, [pc, #128] @ 35b5b8 │ │ │ │ add r4, r4, #28 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #88] @ 35b5bc │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 381344 │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381244 │ │ │ │ - addseq r3, lr, r4, asr lr │ │ │ │ - ldrdeq sp, [r6], r8 │ │ │ │ - addeq sp, r6, r8, lsr #17 │ │ │ │ + addseq r3, lr, r4, asr #26 │ │ │ │ + addeq sp, r6, r8, asr #15 │ │ │ │ + umulleq sp, r6, r8, r7 │ │ │ │ + addeq r5, r6, r0, ror #27 │ │ │ │ strdeq r5, [r6], r0 │ │ │ │ - addeq r5, r6, r0, lsl #30 │ │ │ │ umlaleq r0, r9, r8, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 35b6cc │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -227812,25 +227812,25 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #920 @ 0x398 │ │ │ │ ldr r3, [r0, #2284] @ 0x8ec │ │ │ │ str r1, [r0, #956] @ 0x3bc │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #11 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [sp, #11] │ │ │ │ - bl a87d38 │ │ │ │ + bl a87c28 │ │ │ │ cmp r0, #0 │ │ │ │ ble 35b6a0 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [r4, #1260] @ 0x4ec │ │ │ │ strb r2, [r3, #2434] @ 0x982 │ │ │ │ @@ -227851,25 +227851,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #60] @ 35b6e4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88c00 │ │ │ │ + bl a88af0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ beq 35b64c │ │ │ │ b 35b660 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r3, lr, ip, ror sp │ │ │ │ + addseq r3, lr, ip, ror #24 │ │ │ │ tsteq sl, r8, lsl r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r6, r0, ror #15 │ │ │ │ - addeq sp, r6, r4, asr #15 │ │ │ │ + ldrdeq sp, [r6], r0 │ │ │ │ + @ instruction: 0x0086d6b4 │ │ │ │ @ instruction: 0x010ad79c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -227890,15 +227890,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ ldr r9, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #848] @ 35baac │ │ │ │ ldr r3, [pc, #848] @ 35bab0 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -228015,23 +228015,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r4, r6, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 35bac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35b774 │ │ │ │ ldr r1, [pc, #344] @ 35bacc │ │ │ │ mov r2, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r1 │ │ │ │ beq 35b814 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -228097,33 +228097,33 @@ │ │ │ │ strbeq r2, [r3, #2432] @ 0x980 │ │ │ │ b 35b814 │ │ │ │ ldr r0, [pc, #84] @ 35bad4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9, sl} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35b774 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [sl, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, lr, ip, lsr #24 │ │ │ │ - addeq sp, r6, r4, lsr #13 │ │ │ │ - addeq sp, r6, ip, lsl #13 │ │ │ │ + addseq r3, lr, ip, lsl fp │ │ │ │ + umulleq sp, r6, r4, r5 │ │ │ │ + addeq sp, r6, ip, ror r5 │ │ │ │ smlatbeq sl, r8, r6, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, ip, ror #12 │ │ │ │ smlatteq sl, r8, r5, sp │ │ │ │ andeq r3, r0, r0, ror #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq sp, r6, r4, r4 │ │ │ │ + addeq sp, r6, r4, lsl #7 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - addseq r3, lr, r8, lsr #18 │ │ │ │ - @ instruction: 0x0086d3b4 │ │ │ │ + addseq r3, lr, r8, lsl r8 │ │ │ │ + addeq sp, r6, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr lr, [pc, #196] @ 35bbb4 │ │ │ │ mov r4, r2 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -228132,15 +228132,15 @@ │ │ │ │ ldr r1, [pc, #184] @ 35bbbc │ │ │ │ sub sp, sp, #12 │ │ │ │ add lr, lr, #16 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #0 │ │ │ │ beq 35bb98 │ │ │ │ ldr r5, [r0, #972] @ 0x3cc │ │ │ │ cmp r5, #5 │ │ │ │ bhi 35bb98 │ │ │ │ cmp r4, #0 │ │ │ │ ble 35bb84 │ │ │ │ @@ -228171,17 +228171,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r3, lr, r4, ror #16 │ │ │ │ - @ instruction: 0x0086d2b8 │ │ │ │ - ldrdeq sp, [r6], r4 │ │ │ │ + addseq r3, lr, r4, asr r7 │ │ │ │ + addeq sp, r6, r8, lsr #3 │ │ │ │ + addeq sp, r6, r4, asr #3 │ │ │ │ bge fee06674 <__bss_end__@@Base+0xfd8e879c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 35bc8c │ │ │ │ ldr r2, [pc, #176] @ 35bc90 │ │ │ │ @@ -228189,15 +228189,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, #0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ strb r6, [r5, #2434] @ 0x982 │ │ │ │ ldr r0, [r0, #956] @ 0x3bc │ │ │ │ cmp r0, r6 │ │ │ │ bne 35bc80 │ │ │ │ @@ -228225,17 +228225,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d1d4 │ │ │ │ str r6, [r4, #956] @ 0x3bc │ │ │ │ b 35bc1c │ │ │ │ - addseq r3, lr, r4, ror r7 │ │ │ │ - ldrdeq sp, [r6], r8 │ │ │ │ - strdeq sp, [r6], r4 │ │ │ │ + addseq r3, lr, r4, ror #12 │ │ │ │ + addeq sp, r6, r8, asr #1 │ │ │ │ + addeq sp, r6, r4, ror #1 │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #580] @ 35bef8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -228252,15 +228252,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #540] @ 35bf04 │ │ │ │ ldr r1, [pc, #540] @ 35bf08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #23 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #520] @ 35bf0c │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, r0, #4096 @ 0x1000 │ │ │ │ ldrb r2, [r1, #2435] @ 0x983 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r7, r2 │ │ │ │ beq 35bd64 │ │ │ │ @@ -228322,15 +228322,15 @@ │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ lsr r3, r3, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ sub r3, r2, r3, lsl #1 │ │ │ │ str r3, [r0, #968] @ 0x3c8 │ │ │ │ bne 35bec0 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ b 35bd50 │ │ │ │ lsr r3, r4, #2 │ │ │ │ orr r3, r3, r6, lsl #30 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ ldr r7, [r5, r3, lsl #2] │ │ │ │ mov r9, #0 │ │ │ │ b 35bd50 │ │ │ │ @@ -228352,58 +228352,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 35bf30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35bd64 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #1240] @ 0x4d8 │ │ │ │ bl 35b16c │ │ │ │ b 35be0c │ │ │ │ ldr r0, [pc, #92] @ 35bf34 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35bd64 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r3, lr, r0, lsr #13 │ │ │ │ + umullseq r3, lr, r0, r5 │ │ │ │ tsteq sl, ip, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq sp, [r6], ip │ │ │ │ - strdeq sp, [r6], r8 │ │ │ │ + addeq ip, r6, ip, asr #31 │ │ │ │ + addeq ip, r6, r8, ror #31 │ │ │ │ tsteq sl, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ swpeq sp, r8, [sl] │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ bge fee069d4 <__bss_end__@@Base+0xfd8e8afc> │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x0086cfb4 │ │ │ │ - ldrdeq ip, [r6], r0 │ │ │ │ + addeq ip, r6, r4, lsr #29 │ │ │ │ + addeq ip, r6, r0, asr #29 │ │ │ │ ldr r2, [r0, #1028] @ 0x404 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 35bfa4 │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ cmp r3, #16 │ │ │ │ bhi 35bfa4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -228435,18 +228435,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 35bfe4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq pc, r8, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #304] @ 35c130 │ │ │ │ ldr r3, [pc, #304] @ 35c134 │ │ │ │ @@ -228503,43 +228503,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6, r7} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 35c150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35c04c │ │ │ │ ldr r0, [pc, #64] @ 35c154 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35c04c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r4, lsl #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq sl, r4, sp, ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010acdb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, ip, lsl lr │ │ │ │ - addeq ip, r6, r0, ror #28 │ │ │ │ + addeq ip, r6, ip, lsl #26 │ │ │ │ + addeq ip, r6, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [r0, #1096] @ 0x448 │ │ │ │ ldr r2, [pc, #420] @ 35c318 │ │ │ │ ldrd r4, [r3, #24] │ │ │ │ @@ -228580,25 +228580,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #248 @ 0xf8 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, r9, r7, lsl #6 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ lsl r8, r0, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #208 @ 0xd0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ b 35c1b4 │ │ │ │ orrs r3, r4, r5 │ │ │ │ mov r8, r7 │ │ │ │ beq 35c1b4 │ │ │ │ b 35c230 │ │ │ │ @@ -228620,48 +228620,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 35c338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35c1c8 │ │ │ │ ldr r0, [pc, #76] @ 35c33c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35c1c8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea0eb1c <__bss_end__@@Base+0xfd4f0c44> │ │ │ │ smlabbeq sl, ip, ip, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, ror ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r4, lsr ip │ │ │ │ andeq r2, r0, r0, lsr #26 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, r4, ror #25 │ │ │ │ - addeq ip, r6, r0, lsr #26 │ │ │ │ + ldrdeq ip, [r6], r4 │ │ │ │ + addeq ip, r6, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #348] @ 35c4b4 │ │ │ │ ldr r1, [pc, #348] @ 35c4b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -228688,15 +228688,15 @@ │ │ │ │ add r4, r4, #12 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [r6], #4 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ tst r3, r7 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ cmp r4, r5 │ │ │ │ bne 35c3b4 │ │ │ │ ldr r2, [pc, #236] @ 35c4c8 │ │ │ │ ldr r3, [pc, #216] @ 35c4b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -228732,40 +228732,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 35c4d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35c39c │ │ │ │ ldr r0, [pc, #56] @ 35c4dc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35c39c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq sl, ip, sl, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq sl, ip, sl, ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r3, lr, r0 │ │ │ │ + @ instruction: 0x009e2ef0 │ │ │ │ tsteq sl, r8, lsr #20 │ │ │ │ andeq r5, r0, r0, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq ip, [r6], r4 │ │ │ │ - addeq ip, r6, ip, ror #23 │ │ │ │ + addeq ip, r6, r4, asr #21 │ │ │ │ + ldrdeq ip, [r6], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [r0, #924] @ 0x39c │ │ │ │ ldr r5, [r0, #1032] @ 0x408 │ │ │ │ ldr r3, [r0, #1028] @ 0x404 │ │ │ │ @@ -228819,15 +228819,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #444] @ 35c790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #920] @ 0x398 │ │ │ │ ldr r3, [r4, #1036] @ 0x40c │ │ │ │ cmp r3, r5 │ │ │ │ bne 35c58c │ │ │ │ @@ -228866,24 +228866,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 35c7a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ cmp r5, r8 │ │ │ │ bne 35c580 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4, #920] @ 0x398 │ │ │ │ beq 35c5e0 │ │ │ │ @@ -228905,84 +228905,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 35c7ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ b 35c5e0 │ │ │ │ cmp r5, r8 │ │ │ │ bne 35c580 │ │ │ │ b 35c6d4 │ │ │ │ ldr r0, [pc, #72] @ 35c7b0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35c6b8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [sl, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010ac8b8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r0, ror r8 │ │ │ │ - addeq ip, r6, ip, lsr #23 │ │ │ │ + umulleq ip, r6, ip, sl │ │ │ │ strdeq ip, [sl, -ip] │ │ │ │ muleq r0, r0, r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, r0, lsl #20 │ │ │ │ + strdeq ip, [r6], r0 │ │ │ │ andeq r5, r0, r8, asr pc │ │ │ │ - addeq ip, r6, r0, lsl #20 │ │ │ │ - umulleq ip, r6, r8, r9 │ │ │ │ + strdeq ip, [r6], r0 │ │ │ │ + addeq ip, r6, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 35c838 │ │ │ │ ldr r2, [pc, #108] @ 35c83c │ │ │ │ ldr r1, [pc, #108] @ 35c840 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #76] @ 35c844 │ │ │ │ ldr r1, [pc, #76] @ 35c848 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #56] @ 35c84c │ │ │ │ ldr r1, [pc, #56] @ 35c850 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927ef4 │ │ │ │ - @ instruction: 0x009e2bd8 │ │ │ │ - @ instruction: 0x008572bc │ │ │ │ - addeq r6, r8, r4, lsl r3 │ │ │ │ + b 927de4 │ │ │ │ + addseq r2, lr, r8, asr #21 │ │ │ │ + addeq r7, r5, ip, lsr #3 │ │ │ │ + addeq r6, r8, r4, lsl #4 │ │ │ │ andeq r1, r0, ip, lsr #32 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ adceq pc, r8, r0, lsl #5 │ │ │ │ ldrdeq r8, [r6, -r4] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -228994,39 +228994,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #288] @ 35c9a0 │ │ │ │ ldr r1, [pc, #288] @ 35c9a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #268] @ 35c9a8 │ │ │ │ ldr r2, [pc, #268] @ 35c9ac │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #224] @ 35c9b0 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd sl, [sp, #8] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 381344 │ │ │ │ add r7, r5, #1088 @ 0x440 │ │ │ │ add r4, r5, #1072 @ 0x430 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -229041,45 +229041,45 @@ │ │ │ │ ldr r1, [pc, #132] @ 35c9bc │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #104] @ 35c9c0 │ │ │ │ ldr r1, [pc, #104] @ 35c9c4 │ │ │ │ mov ip, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 92d8a8 │ │ │ │ + bl 92d798 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ str r4, [r5, #1104] @ 0x450 │ │ │ │ str r0, [r5, #1096] @ 0x448 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ - addseq r2, lr, ip, lsr fp │ │ │ │ - addeq r4, r6, ip, lsr #23 │ │ │ │ - @ instruction: 0x00864bbc │ │ │ │ - addeq ip, r6, ip, lsr #18 │ │ │ │ - addeq ip, r6, r4, lsl #18 │ │ │ │ + addseq r2, lr, ip, lsr #20 │ │ │ │ + umulleq r4, r6, ip, sl │ │ │ │ + addeq r4, r6, ip, lsr #21 │ │ │ │ + addeq ip, r6, ip, lsl r8 │ │ │ │ + strdeq ip, [r6], r4 │ │ │ │ adceq pc, r8, r4, asr #3 │ │ │ │ - addseq r2, lr, ip, ror sl │ │ │ │ - addeq r7, r5, ip, asr r1 │ │ │ │ - @ instruction: 0x008861b0 │ │ │ │ + addseq r2, lr, ip, ror #18 │ │ │ │ + addeq r7, r5, ip, asr #32 │ │ │ │ + addeq r6, r8, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ - addeq ip, r6, ip, lsl #22 │ │ │ │ + strdeq ip, [r6], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r2, #2 │ │ │ │ orr r4, r4, r3, lsl #30 │ │ │ │ ldr r1, [pc, #1292] @ 35cef4 │ │ │ │ @@ -229179,15 +229179,15 @@ │ │ │ │ bne 35ce44 │ │ │ │ lsr r3, r8, #8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r7, #928] @ 0x3a0 │ │ │ │ ldr sl, [pc, #932] @ 35cf14 │ │ │ │ bl 35c340 │ │ │ │ add r0, r7, #1040 @ 0x410 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ add sl, pc, sl │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r8 │ │ │ │ b 35ca8c │ │ │ │ ldr r8, [r0, #928] @ 0x3a0 │ │ │ │ ldr sl, [pc, #900] @ 35cf18 │ │ │ │ ldr r3, [pc, #880] @ 35cf08 │ │ │ │ @@ -229320,23 +229320,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r8, sl} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 35cf58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35ca98 │ │ │ │ ldr sl, [pc, #388] @ 35cf5c │ │ │ │ add sl, pc, sl │ │ │ │ b 35ca8c │ │ │ │ subs r2, r4, #1016 @ 0x3f8 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ @@ -229352,20 +229352,20 @@ │ │ │ │ mov r8, r4 │ │ │ │ b 35ca8c │ │ │ │ ldr r0, [pc, #328] @ 35cf64 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35ca98 │ │ │ │ ldr r0, [pc, #304] @ 35cf68 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35ca5c │ │ │ │ ldr r3, [pc, #288] @ 35cf6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35cb5c │ │ │ │ ldr r3, [pc, #164] @ 35cf04 │ │ │ │ @@ -229381,69 +229381,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 35cf70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35cb5c │ │ │ │ ldr r0, [pc, #172] @ 35cf74 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35cb5c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ 35cf08 │ │ │ │ mov r4, #0 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ mov r7, r4 │ │ │ │ mov r8, r4 │ │ │ │ b 35ca8c │ │ │ │ tsteq sl, ip, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq ip, [sl, -ip] │ │ │ │ - addseq r2, lr, r0, asr r9 │ │ │ │ + addseq r2, lr, r0, asr #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq ip, r6, r8, asr #14 │ │ │ │ + addeq ip, r6, r8, lsr r6 │ │ │ │ tsteq sl, r4, ror #6 │ │ │ │ - addeq r9, r8, ip, asr #27 │ │ │ │ - addeq ip, r6, r0, lsl #13 │ │ │ │ - addeq ip, r6, r0, lsr r6 │ │ │ │ - addeq ip, r6, r8, lsl r6 │ │ │ │ - addeq sp, r8, r0, asr r1 │ │ │ │ - addeq ip, r6, r0, ror #11 │ │ │ │ - addeq ip, r6, r8, asr #11 │ │ │ │ - @ instruction: 0x0086c5b0 │ │ │ │ - addeq ip, r6, r8, lsl #11 │ │ │ │ + @ instruction: 0x00889cbc │ │ │ │ addeq ip, r6, r0, ror r5 │ │ │ │ - addeq ip, r6, r8, lsl r5 │ │ │ │ - addeq ip, r6, r0, lsl #10 │ │ │ │ - ldrdeq ip, [r6], r4 │ │ │ │ + addeq ip, r6, r0, lsr #10 │ │ │ │ + addeq ip, r6, r8, lsl #10 │ │ │ │ + addeq sp, r8, r0, asr #32 │ │ │ │ + ldrdeq ip, [r6], r0 │ │ │ │ + @ instruction: 0x0086c4b8 │ │ │ │ + addeq ip, r6, r0, lsr #9 │ │ │ │ + addeq ip, r6, r8, ror r4 │ │ │ │ + addeq ip, r6, r0, ror #8 │ │ │ │ + addeq ip, r6, r8, lsl #8 │ │ │ │ + strdeq ip, [r6], r0 │ │ │ │ + addeq ip, r6, r4, asr #7 │ │ │ │ adceq lr, r8, r0, lsl #27 │ │ │ │ - addeq ip, r6, r8, lsl #9 │ │ │ │ + addeq ip, r6, r8, ror r3 │ │ │ │ andeq r4, r0, r8, asr #26 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, r0, ror #9 │ │ │ │ - addseq r2, r3, r8, ror #31 │ │ │ │ - @ instruction: 0x00932fb4 │ │ │ │ - @ instruction: 0x0086c4bc │ │ │ │ - addeq ip, r6, ip, asr #8 │ │ │ │ + ldrdeq ip, [r6], r0 │ │ │ │ + @ instruction: 0x00932ed8 │ │ │ │ + addseq r2, r3, r4, lsr #29 │ │ │ │ + addeq ip, r6, ip, lsr #7 │ │ │ │ + addeq ip, r6, ip, lsr r3 │ │ │ │ andeq r1, r0, r0, asr #7 │ │ │ │ - addeq ip, r6, ip, ror #6 │ │ │ │ - addeq ip, r6, ip, lsl #7 │ │ │ │ + addeq ip, r6, ip, asr r2 │ │ │ │ + addeq ip, r6, ip, ror r2 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -229521,39 +229521,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 35d128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35d004 │ │ │ │ ldr r0, [pc, #52] @ 35d12c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35d004 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq sl, r8, sp, fp │ │ │ │ andeq r2, r0, ip, asr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, r8, lsr #4 │ │ │ │ - addeq ip, r6, r0, asr #4 │ │ │ │ + addeq ip, r6, r8, lsl r1 │ │ │ │ + addeq ip, r6, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1360] @ 35d698 │ │ │ │ lsr r5, r2, #2 │ │ │ │ mov r7, r2 │ │ │ │ @@ -229656,15 +229656,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 35d408 │ │ │ │ ldr r0, [pc, #1000] @ 35d6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #980] @ 35d6cc │ │ │ │ bic r3, r3, r9 │ │ │ │ str r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #920] @ 35d69c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229787,15 +229787,15 @@ │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 35d688 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #16 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ - bl a87d54 │ │ │ │ + bl a87c44 │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35d510 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 35c4e0 │ │ │ │ ldr r3, [r6, #944] @ 0x3b0 │ │ │ │ @@ -229807,15 +229807,15 @@ │ │ │ │ ldr r3, [pc, #384] @ 35d6b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 35d4e8 │ │ │ │ ldr r0, [pc, #412] @ 35d6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ b 35d4cc │ │ │ │ ldr r2, [r6, #920] @ 0x398 │ │ │ │ str r1, [r6, #1032] @ 0x408 │ │ │ │ bic r2, r2, #96 @ 0x60 │ │ │ │ orr r2, r2, #144 @ 0x90 │ │ │ │ str r1, [r6, #1028] @ 0x404 │ │ │ │ @@ -229841,22 +229841,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 35d6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35d1b4 │ │ │ │ ldr r2, [pc, #248] @ 35d6f0 │ │ │ │ ldr r3, [pc, #160] @ 35d69c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -229864,21 +229864,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 35d408 │ │ │ │ ldr r0, [pc, #216] @ 35d6f4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ and r3, r9, #1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl a87f98 │ │ │ │ + bl a87e88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35d428 │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35d428 │ │ │ │ mov r1, #1024 @ 0x400 │ │ │ │ @@ -229886,160 +229886,160 @@ │ │ │ │ bl 35c4e0 │ │ │ │ b 35d428 │ │ │ │ ldr r0, [pc, #132] @ 35d6f8 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35d1b4 │ │ │ │ ldr r0, [pc, #108] @ 35d6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35d4e8 │ │ │ │ @ instruction: 0x010abcb4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010abc98 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq lr, [r8], ip @ │ │ │ │ - addseq r2, lr, pc, asr #3 │ │ │ │ + ldrheq r2, [lr], pc @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq fp, [sl, -r8] │ │ │ │ - addseq r2, r3, ip, ror #22 │ │ │ │ - addeq fp, r6, r0, ror pc │ │ │ │ + addseq r2, r3, ip, asr sl │ │ │ │ + addeq fp, r6, r0, ror #28 │ │ │ │ andeq r4, r0, ip, lsr #6 │ │ │ │ tsteq sl, r8, asr #22 │ │ │ │ - addeq ip, r6, r8, lsr r1 │ │ │ │ + addeq ip, r6, r8, lsr #32 │ │ │ │ tsteq sl, r4, lsl #22 │ │ │ │ ldrdeq fp, [sl, -r0] │ │ │ │ tsteq sl, r8, lsl sl │ │ │ │ smlabteq sl, r4, r9, fp │ │ │ │ smlabbeq sl, r4, r9, fp │ │ │ │ - addeq fp, r6, r4, lsl #29 │ │ │ │ - addeq fp, r6, r0, ror #24 │ │ │ │ - andeq r4, r0, r0, rrx │ │ │ │ addeq fp, r6, r4, ror sp │ │ │ │ + addeq fp, r6, r0, asr fp │ │ │ │ + andeq r4, r0, r0, rrx │ │ │ │ + addeq fp, r6, r4, ror #24 │ │ │ │ tsteq sl, ip, lsl #16 │ │ │ │ - addeq fp, r6, r4, lsl lr │ │ │ │ - addeq fp, r6, r0, lsr #26 │ │ │ │ - addeq fp, r6, r0, ror #26 │ │ │ │ + addeq fp, r6, r4, lsl #26 │ │ │ │ + addeq fp, r6, r0, lsl ip │ │ │ │ + addeq fp, r6, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #76] @ 35d764 │ │ │ │ ldr r2, [pc, #76] @ 35d768 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #72] @ 35d76c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ str r4, [r0, #1104] @ 0x450 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r1, lr, r0, ip │ │ │ │ - addeq fp, r6, r4, lsl #21 │ │ │ │ - umulleq fp, r6, ip, sl │ │ │ │ + addseq r1, lr, r0, lsl #23 │ │ │ │ + addeq fp, r6, r4, ror r9 │ │ │ │ + addeq fp, r6, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 35d7cc │ │ │ │ ldr r2, [pc, #68] @ 35d7d0 │ │ │ │ ldr r1, [pc, #68] @ 35d7d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r0, [r0, #1100] @ 0x44c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, lr, ip, lsl ip │ │ │ │ - addeq fp, r6, r4, lsl sl │ │ │ │ - addeq fp, r6, ip, lsr #20 │ │ │ │ + addseq r1, lr, ip, lsl #22 │ │ │ │ + addeq fp, r6, r4, lsl #18 │ │ │ │ + addeq fp, r6, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 35d820 │ │ │ │ ldr r2, [pc, #48] @ 35d824 │ │ │ │ ldr r1, [pc, #48] @ 35d828 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 35c158 │ │ │ │ - @ instruction: 0x009e1bb4 │ │ │ │ - addeq fp, r6, ip, lsr #19 │ │ │ │ - addeq fp, r6, r4, asr #19 │ │ │ │ + addseq r1, lr, r4, lsr #21 │ │ │ │ + umulleq fp, r6, ip, r8 │ │ │ │ + @ instruction: 0x0086b8b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 35d8bc │ │ │ │ ldr r2, [pc, #120] @ 35d8c0 │ │ │ │ ldr r1, [pc, #120] @ 35d8c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #88] @ 35d8c8 │ │ │ │ ldr r2, [pc, #88] @ 35d8cc │ │ │ │ ldr r1, [pc, #88] @ 35d8d0 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, lr, r0, ror #22 │ │ │ │ - addeq fp, r6, r4, asr r9 │ │ │ │ - addeq fp, r6, ip, ror #18 │ │ │ │ + addseq r1, lr, r0, asr sl │ │ │ │ + addeq fp, r6, r4, asr #16 │ │ │ │ + addeq fp, r6, ip, asr r8 │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ @ instruction: 0xffffe75c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230049,15 +230049,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov ip, #1 │ │ │ │ mov r1, #768 @ 0x300 │ │ │ │ add r2, r0, #944 @ 0x3b0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ @@ -230079,44 +230079,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009e1ab8 │ │ │ │ - addeq fp, r6, ip, lsr #17 │ │ │ │ - addeq fp, r6, r4, asr #17 │ │ │ │ + addseq r1, lr, r8, lsr #19 │ │ │ │ + umulleq fp, r6, ip, r7 │ │ │ │ + @ instruction: 0x0086b7b4 │ │ │ │ │ │ │ │ 0035d990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #188] @ 35da68 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r3, [pc, #164] @ 35da6c │ │ │ │ ldr r2, [pc, #164] @ 35da70 │ │ │ │ ldr r1, [pc, #164] @ 35da74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #140] @ 35da78 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #128] @ 35da7c │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 37fef0 │ │ │ │ ldr r3, [pc, #108] @ 35da80 │ │ │ │ @@ -230138,20 +230138,20 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq fp, r6, ip, lsl r8 │ │ │ │ - @ instruction: 0x009e19dc │ │ │ │ - addeq r3, r6, r4, asr sl │ │ │ │ - addeq r3, r6, r4, ror #20 │ │ │ │ + addeq fp, r6, ip, lsl #14 │ │ │ │ + addseq r1, lr, ip, asr #17 │ │ │ │ + addeq r3, r6, r4, asr #18 │ │ │ │ + addeq r3, r6, r4, asr r9 │ │ │ │ tsteq sl, ip, lsl r4 │ │ │ │ - @ instruction: 0x009313f4 │ │ │ │ + addseq r1, r3, r4, ror #5 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 35dac4 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -230190,32 +230190,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b b8d5e8 │ │ │ │ + b b8d4d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl b73178 │ │ │ │ + bl b73068 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl b73178 │ │ │ │ + bl b73068 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -230226,60 +230226,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 35dbcc │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ tst r1, #1 │ │ │ │ bne 35dbfc │ │ │ │ tst r1, #2 │ │ │ │ beq 35dc58 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35dc58 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35dc1c │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 35dbd4 │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 35dc44 │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 35dbd4 │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ tst r1, #8 │ │ │ │ beq 35dc6c │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 35dbbc │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 35dd54 │ │ │ │ @@ -230291,30 +230291,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl a87f98 │ │ │ │ + bl a87e88 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl a87f98 │ │ │ │ + bl a87e88 │ │ │ │ ldr r2, [pc, #72] @ 35dd5c │ │ │ │ ldr r3, [pc, #64] @ 35dd58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -230363,47 +230363,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 35dec8 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl bb2040 │ │ │ │ + bl bb1f30 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl bb2048 │ │ │ │ + bl bb1f38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl bb228c │ │ │ │ + bl bb217c │ │ │ │ mov sl, r0 │ │ │ │ - bl bb2520 │ │ │ │ + bl bb2410 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 35dfa4 │ │ │ │ - bl bb228c │ │ │ │ + bl bb217c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl bb284c │ │ │ │ + bl bb273c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl bb2048 │ │ │ │ + bl bb1f38 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb20f4 │ │ │ │ - bl bb284c │ │ │ │ + bl bb1fe4 │ │ │ │ + bl bb273c │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl a87f98 │ │ │ │ + bl a87e88 │ │ │ │ ldr r3, [pc, #304] @ 35dfa8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 35dee0 │ │ │ │ ldr r2, [pc, #288] @ 35dfac │ │ │ │ ldr r3, [pc, #268] @ 35df9c │ │ │ │ @@ -230446,51 +230446,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 35dfc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35de84 │ │ │ │ ldr r0, [pc, #80] @ 35dfc8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35de84 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, ip, r0, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, ror r0 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r8, ror pc │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ muleq r0, ip, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r6, r0, lsl #11 │ │ │ │ - @ instruction: 0x0086b5bc │ │ │ │ + addeq fp, r6, r0, ror r4 │ │ │ │ + addeq fp, r6, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 35e114 │ │ │ │ ldr r2, [pc, #304] @ 35e118 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -230499,19 +230499,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl a87f98 │ │ │ │ + bl a87e88 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 35e09c │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -230557,29 +230557,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 35e084 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #32] @ 35e120 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ b 35e09c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r0, ror #26 │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 35e130 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq sp, r8, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -230597,29 +230597,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl b72bfc │ │ │ │ + bl b72aec │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl b72bfc │ │ │ │ + bl b72aec │ │ │ │ mov r0, r6 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r0, r4 │ │ │ │ bl 35dfcc │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -230653,21 +230653,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ mov r0, r4 │ │ │ │ bl 35dd60 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl a87f98 │ │ │ │ + bl a87e88 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 35dfcc │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -230689,15 +230689,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d1d4 │ │ │ │ ldr r2, [pc, #80] @ 35e348 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88c00 │ │ │ │ + bl a88af0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230720,32 +230720,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 35e3c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr lr, [pc, #60] @ 35e3c8 │ │ │ │ ldr ip, [pc, #60] @ 35e3cc │ │ │ │ ldr r1, [pc, #60] @ 35e3d0 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927ef4 │ │ │ │ - addseq r1, lr, r4, lsr #1 │ │ │ │ - addeq r5, r5, r4, lsr #14 │ │ │ │ - addeq r4, r8, r0, lsl #15 │ │ │ │ + b 927de4 │ │ │ │ + umullseq r0, lr, r4, pc @ │ │ │ │ + addeq r5, r5, r4, lsl r6 │ │ │ │ + addeq r4, r8, r0, ror r6 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ ldrdeq r7, [r6, -ip] │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 35e40c │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -230780,26 +230780,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73188 │ │ │ │ + bl b73078 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 35e498 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 35db94 │ │ │ │ mov r0, r5 │ │ │ │ - bl b72c64 │ │ │ │ + bl b72b54 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 35e484 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 35e5b4 │ │ │ │ @@ -230808,40 +230808,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cb68 │ │ │ │ ldr ip, [pc, #196] @ 35e5c0 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cb68 │ │ │ │ ldr r1, [pc, #152] @ 35e5c4 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ ldr r0, [pc, #120] @ 35e5c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 380348 │ │ │ │ ldr r0, [pc, #104] @ 35e5cc │ │ │ │ ldr r3, [pc, #104] @ 35e5d0 │ │ │ │ @@ -230850,28 +230850,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl b72c14 │ │ │ │ + bl b72b04 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl b72c14 │ │ │ │ + bl b72b04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 35e134 │ │ │ │ - addseq r0, lr, ip, asr #30 │ │ │ │ - ldrdeq fp, [r6], ip │ │ │ │ - ldrdeq fp, [lr], r0 │ │ │ │ + addseq r0, lr, ip, lsr lr │ │ │ │ + addeq sl, r6, ip, asr #31 │ │ │ │ + addeq fp, lr, r0, asr #29 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -230885,46 +230885,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl a88ac4 │ │ │ │ + bl a889b4 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 35e644 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 35e660 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl b72c5c │ │ │ │ + bl b72b4c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl b72c5c │ │ │ │ + bl b72b4c │ │ │ │ ldr r0, [pc, #28] @ 35e694 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 380508 │ │ │ │ - addseq r0, lr, r8, lsl lr │ │ │ │ - addeq sl, r6, ip, lsr #31 │ │ │ │ - addeq fp, lr, r0, lsr #29 │ │ │ │ + addseq r0, lr, r8, lsl #26 │ │ │ │ + umulleq sl, r6, ip, lr │ │ │ │ + umulleq fp, lr, r0, sp │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -230942,41 +230942,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 35e744 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 35db94 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 35e6e4 │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl b73188 │ │ │ │ + bl b73078 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35e730 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b72c64 │ │ │ │ + bl b72b54 │ │ │ │ b 35e73c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -231027,15 +231027,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 35e7dc │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl a87d38 │ │ │ │ + bl a87c28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35e870 │ │ │ │ cmn r0, #1 │ │ │ │ bne 35e7ec │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -231047,15 +231047,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 35e988 │ │ │ │ ldr r2, [pc, #356] @ 35e9f4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88c00 │ │ │ │ + bl a88af0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 35e7ec │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -231063,19 +231063,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73178 │ │ │ │ + bl b73068 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35e964 │ │ │ │ mov r0, r5 │ │ │ │ - bl b72de0 │ │ │ │ + bl b72cd0 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 35e820 │ │ │ │ tst r3, #32 │ │ │ │ @@ -231085,15 +231085,15 @@ │ │ │ │ bne 35e830 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 35db94 │ │ │ │ b 35e830 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -231134,26 +231134,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - addseq r0, lr, r0, lsr #21 │ │ │ │ - addeq sl, r6, r8, asr ip │ │ │ │ - addeq sl, r6, r0, lsr #25 │ │ │ │ - addseq r0, lr, ip, ror sl │ │ │ │ - addeq sl, r6, r4, lsr ip │ │ │ │ - umulleq sl, r6, ip, ip │ │ │ │ - addseq r0, lr, r8, asr sl │ │ │ │ - addeq sl, r6, r0, lsl ip │ │ │ │ - addeq sl, r6, ip, lsr ip │ │ │ │ - addseq r0, lr, r4, lsr sl │ │ │ │ - addeq sl, r6, ip, ror #23 │ │ │ │ - strdeq sl, [r6], ip │ │ │ │ + umullseq r0, lr, r0, r9 │ │ │ │ + addeq sl, r6, r8, asr #22 │ │ │ │ + umulleq sl, r6, r0, fp │ │ │ │ + addseq r0, lr, ip, ror #18 │ │ │ │ + addeq sl, r6, r4, lsr #22 │ │ │ │ + addeq sl, r6, ip, lsl #23 │ │ │ │ + addseq r0, lr, r8, asr #18 │ │ │ │ + addeq sl, r6, r0, lsl #22 │ │ │ │ + addeq sl, r6, ip, lsr #22 │ │ │ │ + addseq r0, lr, r4, lsr #18 │ │ │ │ + ldrdeq sl, [r6], ip │ │ │ │ + addeq sl, r6, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -231194,15 +231194,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 35ebd4 │ │ │ │ ldr r2, [pc, #284] @ 35ebf8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl a88c00 │ │ │ │ + bl a88af0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -231231,29 +231231,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 35eaf0 │ │ │ │ ldr r0, [pc, #128] @ 35ebfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 35ebb8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 35eb48 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 35eb48 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 35eb48 │ │ │ │ ldr r0, [pc, #76] @ 35ec00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -231263,19 +231263,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 35ec10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - addeq sl, r6, r4, lsl fp │ │ │ │ - umulleq sl, r6, ip, sl │ │ │ │ - addseq r0, lr, r0, lsr r8 │ │ │ │ - addeq sl, r6, r4, ror #19 │ │ │ │ - addeq sl, r6, ip, asr #20 │ │ │ │ + addeq sl, r6, r4, lsl #20 │ │ │ │ + addeq sl, r6, ip, lsl #19 │ │ │ │ + addseq r0, lr, r0, lsr #14 │ │ │ │ + ldrdeq sl, [r6], r4 │ │ │ │ + addeq sl, r6, ip, lsr r9 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -231426,15 +231426,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 35ecd0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl a87f98 │ │ │ │ + bl a87e88 │ │ │ │ b 35ecd0 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 35ecd0 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -231444,15 +231444,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35ecd0 │ │ │ │ mov r0, r6 │ │ │ │ bl 35dc80 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #756] @ 35f1d0 │ │ │ │ ldr r3, [pc, #724] @ 35f1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231461,24 +231461,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl b72bfc │ │ │ │ + bl b72aec │ │ │ │ b 35edc4 │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 35f09c │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -231524,22 +231524,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 35f1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35ec9c │ │ │ │ cmp r4, #0 │ │ │ │ bne 35ed68 │ │ │ │ tst r3, #15 │ │ │ │ beq 35ecd0 │ │ │ │ b 35ed78 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -231557,15 +231557,15 @@ │ │ │ │ b 35ee18 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl b72bfc │ │ │ │ + bl b72aec │ │ │ │ b 35edcc │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 35f1e8 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -231594,68 +231594,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 35f0d4 │ │ │ │ b 35ed9c │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73188 │ │ │ │ + bl b73078 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35f180 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl b72c64 │ │ │ │ + bl b72b54 │ │ │ │ b 35ef5c │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 35ed78 │ │ │ │ b 35ed64 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 35ee18 │ │ │ │ ldr r0, [pc, #128] @ 35f1f0 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35ec9c │ │ │ │ mov r0, r4 │ │ │ │ - bl b72de0 │ │ │ │ + bl b72cd0 │ │ │ │ b 35f134 │ │ │ │ ldr r3, [pc, #96] @ 35f1f4 │ │ │ │ ldr r1, [pc, #96] @ 35f1f8 │ │ │ │ ldr r0, [pc, #96] @ 35f1fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 35f200 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ smlabteq sl, r8, r1, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq sl, ip, r1, sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r0, lr, ip, asr #14 │ │ │ │ + addseq r0, lr, ip, lsr r6 │ │ │ │ tsteq sl, ip, lsr #2 │ │ │ │ smlabbeq sl, r4, r0, sl │ │ │ │ smlatteq sl, r4, pc, r9 @ │ │ │ │ tsteq sl, r8, lsr #30 │ │ │ │ tsteq sl, r8, ror lr │ │ │ │ andeq r2, r0, r4, asr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x0086a6bc │ │ │ │ + addeq sl, r6, ip, lsr #11 │ │ │ │ tsteq sl, ip, asr #26 │ │ │ │ tsteq sl, r4, lsl #26 │ │ │ │ - addeq sl, r6, ip, lsr #11 │ │ │ │ - addseq r0, lr, r8, ror r2 │ │ │ │ - addeq sl, r6, ip, lsr #8 │ │ │ │ - addeq sl, r6, r8, lsr #10 │ │ │ │ + umulleq sl, r6, ip, r4 │ │ │ │ + addseq r0, lr, r8, ror #2 │ │ │ │ + addeq sl, r6, ip, lsl r3 │ │ │ │ + addeq sl, r6, r8, lsl r4 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -231772,15 +231772,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 35db94 │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 35f2a4 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ b 35f2a4 │ │ │ │ ldr r3, [pc, #412] @ 35f59c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35f2b8 │ │ │ │ ldr r3, [pc, #396] @ 35f5a0 │ │ │ │ @@ -231796,22 +231796,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 35f5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35f2b8 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 35f4a4 │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -231825,15 +231825,15 @@ │ │ │ │ bl 35dfcc │ │ │ │ b 35f480 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 35f2a4 │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b73178 │ │ │ │ + bl b73068 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 35f548 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35f514 │ │ │ │ @@ -231843,31 +231843,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 35f3d8 │ │ │ │ ldr r0, [pc, #168] @ 35f5ac │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 35f2b8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ b 35f4f0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b72de0 │ │ │ │ + bl b72cd0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 35f4d8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 35f5b0 │ │ │ │ ldr r1, [pc, #72] @ 35f5b4 │ │ │ │ ldr r0, [pc, #72] @ 35f5b8 │ │ │ │ @@ -231876,50 +231876,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ ldrdeq r9, [sl, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq sl, r0, fp, r9 │ │ │ │ - addseq r0, lr, r3, lsl #3 │ │ │ │ + addseq r0, lr, r3, ror r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r4, asr #22 │ │ │ │ andeq r5, r0, ip, lsr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, r6, r0, ror #5 │ │ │ │ - addeq sl, r6, ip, ror r2 │ │ │ │ - addseq pc, sp, r4, lsr #29 │ │ │ │ - addeq sl, r6, r8, asr r0 │ │ │ │ - addeq sl, r6, r4, asr r1 │ │ │ │ + ldrdeq sl, [r6], r0 │ │ │ │ + addeq sl, r6, ip, ror #2 │ │ │ │ + umullseq pc, sp, r4, sp @ │ │ │ │ + addeq r9, r6, r8, asr #30 │ │ │ │ + addeq sl, r6, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 35f5d0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ adceq ip, r8, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 35f65c │ │ │ │ ldr r2, [pc, #112] @ 35f660 │ │ │ │ ldr r1, [pc, #112] @ 35f664 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #84] @ 35f668 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #68] @ 35f66c │ │ │ │ ldr r2, [pc, #68] @ 35f670 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -231927,17 +231927,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq pc, sp, r4, lr @ │ │ │ │ - umulleq r4, r5, r8, r4 │ │ │ │ - strdeq r3, [r8], r4 │ │ │ │ + addseq pc, sp, r4, lsl #27 │ │ │ │ + addeq r4, r5, r8, lsl #7 │ │ │ │ + addeq r3, r8, r4, ror #7 │ │ │ │ tsteq r6, r4, lsl r8 │ │ │ │ adceq ip, r8, r4, ror #15 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -231949,15 +231949,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 35f704 │ │ │ │ ldr r1, [pc, #96] @ 35f708 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #76] @ 35f70c │ │ │ │ ldr r2, [pc, #76] @ 35f710 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -231968,17 +231968,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - @ instruction: 0x009dfdfc │ │ │ │ - addeq sl, r6, r8, lsr r2 │ │ │ │ - addeq sl, r6, r0, asr r2 │ │ │ │ + addseq pc, sp, ip, ror #25 │ │ │ │ + addeq sl, r6, r8, lsr #2 │ │ │ │ + addeq sl, r6, r0, asr #2 │ │ │ │ tsteq sl, r4, asr #14 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 35f7b4 │ │ │ │ @@ -231990,15 +231990,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 35f7b8 │ │ │ │ ldr r1, [pc, #116] @ 35f7bc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #92] @ 35f7c0 │ │ │ │ ldr r2, [pc, #92] @ 35f7c4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -232013,17 +232013,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - addseq pc, sp, ip, asr sp @ │ │ │ │ - umulleq sl, r6, r8, r1 │ │ │ │ - @ instruction: 0x0086a1b4 │ │ │ │ + addseq pc, sp, ip, asr #24 │ │ │ │ + addeq sl, r6, r8, lsl #1 │ │ │ │ + addeq sl, r6, r4, lsr #1 │ │ │ │ smlatbeq sl, r0, r6, r9 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 35f85c │ │ │ │ @@ -232033,42 +232033,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 35f860 │ │ │ │ ldr r1, [pc, #108] @ 35f864 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #88] @ 35f868 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ ldr r2, [pc, #56] @ 35f86c │ │ │ │ ldr r1, [pc, #56] @ 35f870 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928138 │ │ │ │ - addseq pc, sp, r8, lsr #25 │ │ │ │ - addeq sl, r6, ip, ror #1 │ │ │ │ - addeq sl, r6, r4, lsl #2 │ │ │ │ - umulleq sl, lr, r8, ip │ │ │ │ - addeq r4, r5, r4, ror #4 │ │ │ │ - addeq r3, r8, r0, asr #5 │ │ │ │ + b 928028 │ │ │ │ + umullseq pc, sp, r8, fp @ │ │ │ │ + ldrdeq r9, [r6], ip │ │ │ │ + strdeq r9, [r6], r4 │ │ │ │ + addeq sl, lr, r8, lsl #23 │ │ │ │ + addeq r4, r5, r4, asr r1 │ │ │ │ + @ instruction: 0x008831b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 35f9c0 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -232077,28 +232077,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #268] @ 35f9cc │ │ │ │ ldr r1, [pc, #268] @ 35f9d0 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9295d4 │ │ │ │ + bl 9294c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35f914 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -232125,42 +232125,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r6 │ │ │ │ bl 381344 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381244 │ │ │ │ - @ instruction: 0x009dfbfc │ │ │ │ - addeq sl, r6, r0, asr #32 │ │ │ │ - addeq sl, r6, ip, asr r0 │ │ │ │ - ldrdeq r4, [r5], r4 @ │ │ │ │ - addeq r3, r8, r0, lsr r2 │ │ │ │ + addseq pc, sp, ip, ror #21 │ │ │ │ + addeq r9, r6, r0, lsr pc │ │ │ │ + addeq r9, r6, ip, asr #30 │ │ │ │ + addeq r4, r5, r4, asr #1 │ │ │ │ + addeq r3, r8, r0, lsr #2 │ │ │ │ strdeq ip, [r8], r0 @ │ │ │ │ - addeq sl, lr, r0, asr fp │ │ │ │ - addeq r1, r6, ip, asr #21 │ │ │ │ - addeq r1, r6, r0, ror #21 │ │ │ │ + addeq sl, lr, r0, asr #20 │ │ │ │ + @ instruction: 0x008619bc │ │ │ │ + ldrdeq r1, [r6], r0 │ │ │ │ │ │ │ │ 0035f9e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 35fbdc │ │ │ │ @@ -232168,143 +232168,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 35fbe0 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r2, [pc, #448] @ 35fbe4 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #424] @ 35fbe8 │ │ │ │ ldr r6, [pc, #424] @ 35fbec │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 35fbf0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 35fbf4 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927720 │ │ │ │ + bl 927610 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #340] @ 35fbf8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #304] @ 35fbfc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37fef0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 92955c │ │ │ │ + bl 92944c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #232] @ 35fc00 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 35fc04 │ │ │ │ ldr r6, [pc, #228] @ 35fc08 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927720 │ │ │ │ + bl 927610 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #184] @ 35fc0c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 3817fc │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 380f84 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ bl 3813c8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r9, r6, r4, lsl #30 │ │ │ │ - addseq pc, sp, r4, ror sl @ │ │ │ │ - @ instruction: 0x00869eb4 │ │ │ │ - addeq r4, r5, r4, asr r0 │ │ │ │ - strheq r3, [r8], r0 │ │ │ │ + strdeq r9, [r6], r4 │ │ │ │ + addseq pc, sp, r4, ror #18 │ │ │ │ + addeq r9, r6, r4, lsr #27 │ │ │ │ + addeq r3, r5, r4, asr #30 │ │ │ │ + addeq r2, r8, r0, lsr #31 │ │ │ │ smlatbeq sl, r0, r3, r9 │ │ │ │ - umulleq r9, r6, r0, lr │ │ │ │ - addeq r9, r6, r8, lsl #26 │ │ │ │ - addseq pc, r2, r4, lsr #6 │ │ │ │ - addeq r1, r6, ip, lsl #18 │ │ │ │ - ldrdeq ip, [r6], r0 │ │ │ │ - addeq r1, r6, r0, lsr #18 │ │ │ │ + addeq r9, r6, r0, lsl #27 │ │ │ │ + strdeq r9, [r6], r8 │ │ │ │ + addseq pc, r2, r4, lsl r2 @ │ │ │ │ + strdeq r1, [r6], ip │ │ │ │ + addeq ip, r6, r0, asr #11 │ │ │ │ + addeq r1, r6, r0, lsl r8 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ ldr r0, [pc, #4] @ 35fc1c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ strdeq ip, [r8], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 35fd1c │ │ │ │ @@ -232315,18 +232315,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9295d4 │ │ │ │ + bl 9294c4 │ │ │ │ ldr r7, [pc, #172] @ 35fd28 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fca4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -232353,27 +232353,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 517560 │ │ │ │ - addseq pc, sp, r4, ror r8 @ │ │ │ │ - addeq r3, r5, r8, asr #28 │ │ │ │ - addeq r2, r8, r0, lsr #29 │ │ │ │ + addseq pc, sp, r4, ror #14 │ │ │ │ + addeq r3, r5, r8, lsr sp │ │ │ │ + umulleq r2, r8, r0, sp │ │ │ │ smlabbeq sl, ip, r1, r9 │ │ │ │ - ldrdeq sl, [lr], ip │ │ │ │ + addeq sl, lr, ip, asr #13 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 35fe18 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -232382,25 +232382,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 35fe1c │ │ │ │ ldr r1, [pc, #188] @ 35fe20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #168] @ 35fe24 │ │ │ │ ldr r1, [pc, #168] @ 35fe28 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #136] @ 35fe2c │ │ │ │ ldr r3, [pc, #136] @ 35fe30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -232412,31 +232412,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 35fe3c │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq pc, sp, r0, ror r7 @ │ │ │ │ - addeq r3, r5, r8, lsr sp │ │ │ │ - umulleq r2, r8, r0, sp │ │ │ │ - addeq r1, r6, r8, lsr #30 │ │ │ │ - addeq r9, r5, ip, asr #18 │ │ │ │ + addseq pc, sp, r0, ror #12 │ │ │ │ + addeq r3, r5, r8, lsr #24 │ │ │ │ + addeq r2, r8, r0, lsl #25 │ │ │ │ + addeq r1, r6, r8, lsl lr │ │ │ │ + addeq r9, r5, ip, lsr r8 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ adceq ip, r8, ip, asr r1 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ tsteq r6, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -232449,23 +232449,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 93034c │ │ │ │ - bl 929738 │ │ │ │ + bl 93023c │ │ │ │ + bl 929628 │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c420 │ │ │ │ - addseq pc, sp, ip, asr r6 @ │ │ │ │ - addeq r3, r5, r0, lsr ip │ │ │ │ - addeq r2, r8, ip, lsl #25 │ │ │ │ + b 92c310 │ │ │ │ + addseq pc, sp, ip, asr #10 │ │ │ │ + addeq r3, r5, r0, lsr #22 │ │ │ │ + addeq r2, r8, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 35ff30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -232473,52 +232473,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 35ff34 │ │ │ │ ldr r1, [pc, #104] @ 35ff38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #84] @ 35ff3c │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ ldr r2, [pc, #56] @ 35ff40 │ │ │ │ ldr r1, [pc, #56] @ 35ff44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928138 │ │ │ │ - addseq pc, sp, r4, lsl #12 │ │ │ │ - addeq r9, r6, ip, asr #20 │ │ │ │ - addeq r9, r6, ip, asr sl │ │ │ │ - addeq sl, lr, r0, asr #11 │ │ │ │ - umulleq r3, r5, r0, fp │ │ │ │ - addeq r2, r8, ip, ror #23 │ │ │ │ + b 928028 │ │ │ │ + @ instruction: 0x009df4f4 │ │ │ │ + addeq r9, r6, ip, lsr r9 │ │ │ │ + addeq r9, r6, ip, asr #18 │ │ │ │ + @ instruction: 0x008ea4b0 │ │ │ │ + addeq r3, r5, r0, lsl #21 │ │ │ │ + ldrdeq r2, [r8], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 35ff74 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq ip, r8, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 36005c │ │ │ │ ldr r2, [pc, #204] @ 360060 │ │ │ │ @@ -232526,25 +232526,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #172] @ 360068 │ │ │ │ ldr r1, [pc, #172] @ 36006c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #140] @ 360070 │ │ │ │ ldr r2, [pc, #140] @ 360074 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 360078 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -232557,31 +232557,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq pc, sp, ip, asr r5 @ │ │ │ │ - strdeq r3, [r5], r8 │ │ │ │ - addeq r2, r8, r4, asr fp │ │ │ │ - addeq r1, r6, r8, ror #25 │ │ │ │ - addeq r9, r5, ip, lsl #14 │ │ │ │ + addseq pc, sp, ip, asr #8 │ │ │ │ + addeq r3, r5, r8, ror #19 │ │ │ │ + addeq r2, r8, r4, asr #20 │ │ │ │ + ldrdeq r1, [r6], r8 │ │ │ │ + strdeq r9, [r5], ip │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ adceq fp, r8, ip, ror pc │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ @ instruction: 0x01065fb4 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -232608,16 +232608,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - addseq pc, sp, r8, lsl r4 @ │ │ │ │ - addeq r9, r6, r0, ror #16 │ │ │ │ + addseq pc, sp, r8, lsl #6 │ │ │ │ + addeq r9, r6, r0, asr r7 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -232640,19 +232640,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ - bl 929738 │ │ │ │ + bl 93023c │ │ │ │ + bl 929628 │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3a00 │ │ │ │ + bl 8e38f0 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 27ce80 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 360164 │ │ │ │ @@ -232660,35 +232660,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009df3b8 │ │ │ │ - addeq r3, r5, r0, asr r9 │ │ │ │ - addeq r2, r8, ip, lsr #19 │ │ │ │ + addseq pc, sp, r8, lsr #5 │ │ │ │ + addeq r3, r5, r0, asr #16 │ │ │ │ + umulleq r2, r8, ip, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #500] @ 3603f0 │ │ │ │ ldr r2, [pc, #500] @ 3603f4 │ │ │ │ ldr r1, [pc, #500] @ 3603f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr fp, [pc, #472] @ 3603fc │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 3603c8 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -232705,15 +232705,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 517560 │ │ │ │ ldr r3, [pc, #360] @ 360404 │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -232736,18 +232736,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 9295d4 │ │ │ │ + bl 9294c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3603dc │ │ │ │ ldr r0, [pc, #248] @ 360410 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -232764,21 +232764,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -232798,23 +232798,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 360244 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 360100 │ │ │ │ bl 3600c0 │ │ │ │ - @ instruction: 0x009df2f4 │ │ │ │ - umulleq r1, r6, ip, sl │ │ │ │ - addeq r9, r5, r0, asr #9 │ │ │ │ + addseq pc, sp, r4, ror #3 │ │ │ │ + addeq r1, r6, ip, lsl #19 │ │ │ │ + @ instruction: 0x008593b0 │ │ │ │ smlatteq sl, r4, fp, r8 │ │ │ │ - strdeq r9, [r6], r4 │ │ │ │ - addseq pc, sp, r8, asr r2 @ │ │ │ │ - addeq r3, r5, r8, ror #15 │ │ │ │ - addeq r2, r8, r8, lsr r8 │ │ │ │ - addeq r9, r6, ip, asr #12 │ │ │ │ + addeq r9, r6, r4, ror #11 │ │ │ │ + addseq pc, sp, r8, asr #2 │ │ │ │ + ldrdeq r3, [r5], r8 │ │ │ │ + addeq r2, r8, r8, lsr #14 │ │ │ │ + addeq r9, r6, ip, lsr r5 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 360500 │ │ │ │ ldr r2, [pc, #208] @ 360504 │ │ │ │ @@ -232822,25 +232822,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #176] @ 36050c │ │ │ │ ldr r1, [pc, #176] @ 360510 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #144] @ 360514 │ │ │ │ ldr r3, [pc, #144] @ 360518 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 36051c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -232854,31 +232854,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq pc, [sp], ip @ │ │ │ │ - addeq r3, r5, r8, asr r6 │ │ │ │ - @ instruction: 0x008826b4 │ │ │ │ - addeq r1, r6, r8, asr #16 │ │ │ │ - addeq r9, r5, ip, ror #4 │ │ │ │ + addseq lr, sp, ip, lsr #31 │ │ │ │ + addeq r3, r5, r8, asr #10 │ │ │ │ + addeq r2, r8, r4, lsr #11 │ │ │ │ + addeq r1, r6, r8, lsr r7 │ │ │ │ + addeq r9, r5, ip, asr r1 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ adceq fp, r8, r0, ror #21 │ │ │ │ tsteq r6, ip, lsr fp │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -232893,23 +232893,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 360628 │ │ │ │ cmp r8, #4 │ │ │ │ bne 360630 │ │ │ │ ldr fp, [pc, #148] @ 360640 │ │ │ │ ldr sl, [pc, #148] @ 360644 │ │ │ │ @@ -232920,22 +232920,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 92c140 │ │ │ │ + bl 92c030 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 3605c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -232943,31 +232943,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 3605a4 │ │ │ │ bl 3600c0 │ │ │ │ - @ instruction: 0x009defb0 │ │ │ │ - addeq r1, r6, r8, asr r7 │ │ │ │ - addeq r9, r5, ip, ror r1 │ │ │ │ + addseq lr, sp, r0, lsr #29 │ │ │ │ + addeq r1, r6, r8, asr #12 │ │ │ │ + addeq r9, r5, ip, rrx │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - @ instruction: 0x008693bc │ │ │ │ - addeq r9, lr, r8, ror #29 │ │ │ │ + addeq r9, r6, ip, lsr #5 │ │ │ │ + ldrdeq r9, [lr], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 360678 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq fp, r8, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 360748 │ │ │ │ ldr r2, [pc, #180] @ 36074c │ │ │ │ @@ -232975,25 +232975,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #148] @ 360754 │ │ │ │ ldr r1, [pc, #148] @ 360758 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #116] @ 36075c │ │ │ │ ldr r1, [pc, #116] @ 360760 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 360764 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -233011,20 +233011,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq lr, sp, r4, asr #29 │ │ │ │ - strdeq r3, [r5], r4 │ │ │ │ - addeq r2, r8, r0, asr r4 │ │ │ │ - strdeq r9, [r6], r4 │ │ │ │ - addeq r9, r6, r4, lsl r3 │ │ │ │ + b 927de4 │ │ │ │ + @ instruction: 0x009dedb4 │ │ │ │ + addeq r3, r5, r4, ror #5 │ │ │ │ + addeq r2, r8, r0, asr #6 │ │ │ │ + addeq r9, r6, r4, ror #3 │ │ │ │ + addeq r9, r6, r4, lsl #4 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ tsteq r6, r4, lsl #22 │ │ │ │ @@ -233047,15 +233047,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #416] @ 360980 │ │ │ │ ldr r3, [pc, #416] @ 360984 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -233075,15 +233075,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 360968 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87ab80 │ │ │ │ + b 87aa70 │ │ │ │ ldr r2, [pc, #316] @ 36098c │ │ │ │ ldr r3, [pc, #288] @ 360974 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233104,15 +233104,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 360968 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87ab14 │ │ │ │ + b 87aa04 │ │ │ │ bl 27d1d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 360814 │ │ │ │ ldr r3, [pc, #192] @ 360994 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -233132,46 +233132,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3609a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3607f8 │ │ │ │ ldr r0, [pc, #76] @ 3609a4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3607f8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq lr, sp, ip, asr #27 │ │ │ │ + @ instruction: 0x009decbc │ │ │ │ tsteq sl, r8, ror #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r9, [r6], ip │ │ │ │ - addeq r9, r6, ip, lsl r2 │ │ │ │ + addeq r9, r6, ip, ror #1 │ │ │ │ + addeq r9, r6, ip, lsl #2 │ │ │ │ tsteq sl, r4, lsr #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq sl, r8, r5, r8 │ │ │ │ @ instruction: 0x010a85b4 │ │ │ │ tsteq sl, r4, ror r5 │ │ │ │ andeq r6, r0, ip, asr #5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, r6, ip, lsr #1 │ │ │ │ - ldrdeq r9, [r6], r0 │ │ │ │ + umulleq r8, r6, ip, pc @ │ │ │ │ + addeq r8, r6, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 360bc0 │ │ │ │ ldr r3, [pc, #508] @ 360bc4 │ │ │ │ @@ -233188,21 +233188,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 360bd0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #448] @ 360bd4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl a88518 │ │ │ │ + bl a88408 │ │ │ │ cmp r0, #0 │ │ │ │ bne 360a70 │ │ │ │ ldr r2, [pc, #420] @ 360bd8 │ │ │ │ ldr r3, [pc, #396] @ 360bc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -233217,52 +233217,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl a87d38 │ │ │ │ + bl a87c28 │ │ │ │ ldr r3, [pc, #340] @ 360bdc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 360b1c │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 360a2c │ │ │ │ mov r0, r7 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #300] @ 360be0 │ │ │ │ ldr r2, [pc, #300] @ 360be4 │ │ │ │ ldr r1, [pc, #300] @ 360be8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 360a2c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87aed4 │ │ │ │ + bl 87adc4 │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 360a2c │ │ │ │ ldr r2, [pc, #232] @ 360bec │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl a88c00 │ │ │ │ + bl a88af0 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 360a2c │ │ │ │ ldr r3, [pc, #204] @ 360bf0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 360a98 │ │ │ │ @@ -233280,120 +233280,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 360bfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 360a98 │ │ │ │ ldr r0, [pc, #88] @ 360c00 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 360a98 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, sp, ip, ror fp │ │ │ │ - addeq r9, r6, ip, ror r0 │ │ │ │ - addeq r9, r6, r4, rrx │ │ │ │ + addseq lr, sp, ip, ror #20 │ │ │ │ + addeq r8, r6, ip, ror #30 │ │ │ │ + addeq r8, r6, r4, asr pc │ │ │ │ strdeq r8, [sl, -r4] │ │ │ │ ldrdeq r8, [sl, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq lr, sp, r8, lsr #21 │ │ │ │ - strdeq r8, [r6], r4 │ │ │ │ - addeq r8, r6, r0, lsl pc │ │ │ │ + umullseq lr, sp, r8, r9 │ │ │ │ + addeq r8, r6, r4, ror #27 │ │ │ │ + addeq r8, r6, r0, lsl #28 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r2, r0, r4, lsr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r8, [r6], r0 │ │ │ │ - addeq r8, r6, r4, lsr #30 │ │ │ │ + addeq r8, r6, r0, ror #27 │ │ │ │ + addeq r8, r6, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 360c68 │ │ │ │ ldr r2, [pc, #76] @ 360c6c │ │ │ │ ldr r1, [pc, #76] @ 360c70 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, sp, r0, asr #18 │ │ │ │ - addeq r8, r6, ip, lsl #27 │ │ │ │ - addeq r8, r6, ip, lsr #27 │ │ │ │ + addseq lr, sp, r0, lsr r8 │ │ │ │ + addeq r8, r6, ip, ror ip │ │ │ │ + umulleq r8, r6, ip, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 360cc0 │ │ │ │ ldr r2, [pc, #52] @ 360cc4 │ │ │ │ ldr r1, [pc, #52] @ 360cc8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b a882dc │ │ │ │ - @ instruction: 0x009de8d0 │ │ │ │ - @ instruction: 0x00868dbc │ │ │ │ - ldrdeq r8, [r6], r4 │ │ │ │ + b a881cc │ │ │ │ + addseq lr, sp, r0, asr #15 │ │ │ │ + addeq r8, r6, ip, lsr #25 │ │ │ │ + addeq r8, r6, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 360d14 │ │ │ │ ldr r2, [pc, #48] @ 360d18 │ │ │ │ ldr r1, [pc, #48] @ 360d1c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 87ad80 │ │ │ │ - addseq lr, sp, r8, ror r8 │ │ │ │ - addeq r8, r6, r4, asr #25 │ │ │ │ - addeq r8, r6, r4, ror #25 │ │ │ │ + b 87ac70 │ │ │ │ + addseq lr, sp, r8, ror #14 │ │ │ │ + @ instruction: 0x00868bb4 │ │ │ │ + ldrdeq r8, [r6], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 360d90 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 360d94 │ │ │ │ @@ -233403,60 +233403,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r4 │ │ │ │ - bl 87aed4 │ │ │ │ + bl 87adc4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, sp, r0, lsr #16 │ │ │ │ - addeq r8, r6, r0, lsl #25 │ │ │ │ - addeq r8, r6, r8, ror #24 │ │ │ │ + addseq lr, sp, r0, lsl r7 │ │ │ │ + addeq r8, r6, r0, ror fp │ │ │ │ + addeq r8, r6, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 360e10 │ │ │ │ ldr r2, [pc, #92] @ 360e14 │ │ │ │ ldr r1, [pc, #92] @ 360e18 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 360e04 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d1d4 │ │ │ │ - addseq lr, sp, r8, lsr #15 │ │ │ │ - umulleq r8, r6, r4, ip │ │ │ │ - addeq r8, r6, ip, lsr #25 │ │ │ │ + umullseq lr, sp, r8, r6 │ │ │ │ + addeq r8, r6, r4, lsl #23 │ │ │ │ + umulleq r8, r6, ip, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 360f78 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -233472,15 +233472,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #264] @ 360f8c │ │ │ │ ldr r3, [pc, #264] @ 360f90 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -233495,15 +233495,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 360f74 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87ac44 │ │ │ │ + b 87ab34 │ │ │ │ ldr r3, [pc, #184] @ 360f98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 360e9c │ │ │ │ ldr r3, [pc, #168] @ 360f9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -233519,44 +233519,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 360fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 360e9c │ │ │ │ ldr r0, [pc, #68] @ 360fa8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 360e9c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq lr, sp, ip, lsr #14 │ │ │ │ + addseq lr, sp, ip, lsl r6 │ │ │ │ @ instruction: 0x010a7fbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r6, r8, ror fp │ │ │ │ - addeq r8, r6, r0, asr fp │ │ │ │ + addeq r8, r6, r8, ror #20 │ │ │ │ + addeq r8, r6, r0, asr #20 │ │ │ │ smlabbeq sl, r0, pc, r7 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r0, ror #30 │ │ │ │ andeq r3, r0, r4, ror #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x00868bb8 │ │ │ │ - ldrdeq r8, [r6], r8 @ │ │ │ │ + addeq r8, r6, r8, lsr #21 │ │ │ │ + addeq r8, r6, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 3610a4 │ │ │ │ ldr r2, [pc, #224] @ 3610a8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -233565,67 +233565,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #184] @ 3610b0 │ │ │ │ ldr r1, [pc, #184] @ 3610b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #136] @ 3610b8 │ │ │ │ ldr r1, [pc, #136] @ 3610bc │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 361090 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 361070 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b ad8674 │ │ │ │ + b ad8564 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl a88858 │ │ │ │ + bl a88748 │ │ │ │ b 361050 │ │ │ │ - umullseq lr, sp, ip, r5 │ │ │ │ - addeq r8, r6, r0, lsl #21 │ │ │ │ - umulleq r8, r6, r8, sl │ │ │ │ - addeq r2, r5, r0, lsr #21 │ │ │ │ - strdeq r1, [r8], ip │ │ │ │ - addeq r8, r6, r4, lsl #19 │ │ │ │ - addeq r8, r6, r4, lsr #19 │ │ │ │ + addseq lr, sp, ip, lsl #9 │ │ │ │ + addeq r8, r6, r0, ror r9 │ │ │ │ + addeq r8, r6, r8, lsl #19 │ │ │ │ + umulleq r2, r5, r0, r9 │ │ │ │ + addeq r1, r8, ip, ror #19 │ │ │ │ + addeq r8, r6, r4, ror r8 │ │ │ │ + umulleq r8, r6, r4, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 36121c │ │ │ │ ldr r7, [pc, #324] @ 361220 │ │ │ │ ldr r6, [pc, #324] @ 361224 │ │ │ │ @@ -233636,21 +233636,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 93034c │ │ │ │ - bl 930850 │ │ │ │ + bl 93023c │ │ │ │ + bl 930740 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 361194 │ │ │ │ ldr r1, [pc, #240] @ 361228 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -233659,15 +233659,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 361230 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3611dc │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -233685,37 +233685,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 361240 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 361174 │ │ │ │ bl 27d1d4 │ │ │ │ ldr r2, [pc, #92] @ 361244 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl a88c00 │ │ │ │ + bl a88af0 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq lr, sp, r4, lsl #9 │ │ │ │ - ldrdeq r8, [r6], r0 │ │ │ │ - strdeq r8, [r6], r0 │ │ │ │ + addseq lr, sp, r4, ror r3 │ │ │ │ + addeq r8, r6, r0, asr #15 │ │ │ │ + addeq r8, r6, r0, ror #15 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -233734,45 +233734,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr fp, [pc, #368] @ 36140c │ │ │ │ ldr r1, [pc, #368] @ 361410 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 361300 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3613c0 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88518 │ │ │ │ + bl a88408 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3613a0 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 361368 │ │ │ │ ldr r1, [pc, #236] @ 361414 │ │ │ │ mov r2, #1 │ │ │ │ @@ -233783,33 +233783,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 36141c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 87ab14 │ │ │ │ + b 87aa04 │ │ │ │ ldr ip, [pc, #176] @ 361420 │ │ │ │ ldr r3, [pc, #176] @ 361424 │ │ │ │ ldr r1, [pc, #176] @ 361428 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 36142c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -233817,36 +233817,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 361430 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009de2fc │ │ │ │ - addeq r8, r6, r8, asr #14 │ │ │ │ - addeq r8, r6, r0, ror r7 │ │ │ │ - @ instruction: 0x008687bc │ │ │ │ - ldrdeq r8, [r6], r4 │ │ │ │ + addseq lr, sp, ip, ror #3 │ │ │ │ + addeq r8, r6, r8, lsr r6 │ │ │ │ + addeq r8, r6, r0, ror #12 │ │ │ │ + addeq r8, r6, ip, lsr #13 │ │ │ │ + addeq r8, r6, r4, asr #13 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - addeq r8, r6, r4, lsr #15 │ │ │ │ + umulleq r8, r6, r4, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 361570 │ │ │ │ ldr r2, [pc, #292] @ 361574 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -233855,33 +233855,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl a88518 │ │ │ │ + bl a88408 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36150c │ │ │ │ cmp r4, #0 │ │ │ │ beq 36152c │ │ │ │ mov r0, r6 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #212] @ 36157c │ │ │ │ ldr r1, [pc, #212] @ 361580 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 3614d8 │ │ │ │ ldr r3, [pc, #172] @ 361584 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -233892,15 +233892,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 361590 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -233909,41 +233909,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq lr, sp, r4, lsl r1 │ │ │ │ + addseq lr, sp, r4 │ │ │ │ + addeq r8, r6, r8, ror #9 │ │ │ │ + addeq r8, r6, r0, lsl #10 │ │ │ │ strdeq r8, [r6], r8 @ │ │ │ │ - addeq r8, r6, r0, lsl r6 │ │ │ │ - addeq r8, r6, r8, lsl #10 │ │ │ │ - addeq r8, r6, r8, lsr #10 │ │ │ │ + addeq r8, r6, r8, lsl r4 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3615b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq sl, r8, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -233961,17 +233961,17 @@ │ │ │ │ bne 361670 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 36168c │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -234016,15 +234016,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 36179c │ │ │ │ ldr r3, [pc, #220] @ 3617ec │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -234035,28 +234035,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [pc, #160] @ 3617f0 │ │ │ │ ldr r2, [pc, #160] @ 3617f4 │ │ │ │ ldr r1, [pc, #160] @ 3617f8 │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234065,64 +234065,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 361800 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r8, r6, r8, lsr #10 │ │ │ │ - addseq sp, sp, r0, lsl pc │ │ │ │ - strdeq r8, [r6], ip │ │ │ │ + addeq r8, r6, r8, lsl r4 │ │ │ │ + addseq sp, sp, r0, lsl #28 │ │ │ │ + addeq r8, r6, ip, ror #7 │ │ │ │ adceq sl, r8, r0, ror #18 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - addeq r8, r6, ip, lsl #9 │ │ │ │ - addeq r8, r6, ip, ror #8 │ │ │ │ + addeq r8, r6, ip, ror r3 │ │ │ │ + addeq r8, r6, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 361878 │ │ │ │ ldr r2, [pc, #92] @ 36187c │ │ │ │ ldr r1, [pc, #92] @ 361880 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #60] @ 361884 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #48] @ 361888 │ │ │ │ ldr r1, [pc, #48] @ 36188c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq sp, sp, ip, asr #27 │ │ │ │ - addeq r2, r5, ip, ror #4 │ │ │ │ - addeq r1, r8, r0, asr #5 │ │ │ │ + b 927de4 │ │ │ │ + @ instruction: 0x009ddcbc │ │ │ │ + addeq r2, r5, ip, asr r1 │ │ │ │ + @ instruction: 0x008811b0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ tsteq r6, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -234132,58 +234132,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #100] @ 361938 │ │ │ │ ldr r7, [pc, #100] @ 36193c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 381244 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381344 │ │ │ │ - addseq sp, sp, ip, lsr sp │ │ │ │ - addeq r8, r6, r4, lsr #6 │ │ │ │ - addeq r8, r6, r4, asr #6 │ │ │ │ - addeq pc, r5, r8, asr fp @ │ │ │ │ - addeq pc, r5, ip, ror #22 │ │ │ │ + addseq sp, sp, ip, lsr #24 │ │ │ │ + addeq r8, r6, r4, lsl r2 │ │ │ │ + addeq r8, r6, r4, lsr r2 │ │ │ │ + addeq pc, r5, r8, asr #20 │ │ │ │ + addeq pc, r5, ip, asr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3619c4 │ │ │ │ ldr r2, [pc, #108] @ 3619c8 │ │ │ │ ldr r1, [pc, #108] @ 3619cc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -234195,17 +234195,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sp, sp, ip, lsl #25 │ │ │ │ - addeq r8, r6, r8, ror r2 │ │ │ │ - umulleq r8, r6, r8, r2 │ │ │ │ + addseq sp, sp, ip, ror fp │ │ │ │ + addeq r8, r6, r8, ror #2 │ │ │ │ + addeq r8, r6, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 361b88 │ │ │ │ ldr r1, [pc, #412] @ 361b8c │ │ │ │ @@ -234244,15 +234244,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 361afc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 361b04 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r2, [pc, #256] @ 361b94 │ │ │ │ ldr r3, [pc, #244] @ 361b8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -234290,39 +234290,39 @@ │ │ │ │ bne 361b68 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 361a58 │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl a87d54 │ │ │ │ + bl a87c44 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 361a58 │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 361a58 │ │ │ │ ldr r1, [pc, #44] @ 361b9c │ │ │ │ ldr r0, [pc, #44] @ 361ba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 361b28 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq sl, r8, r3, r7 │ │ │ │ tsteq sl, r0, ror r3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sp, sp, ip, ror sl │ │ │ │ - addeq r8, r6, r8, lsl #2 │ │ │ │ + addseq sp, sp, ip, ror #18 │ │ │ │ + strdeq r7, [r6], r8 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 361c08 │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -234339,63 +234339,63 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r0, [pc, #4] @ 361c14 │ │ │ │ add r0, pc, r0 │ │ │ │ b 27d39c │ │ │ │ - addeq r8, r6, ip, lsl #1 │ │ │ │ + addeq r7, r6, ip, ror pc │ │ │ │ ldr r0, [r0, #956] @ 0x3bc │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 361c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrdeq sl, [r8], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 361cbc │ │ │ │ ldr r2, [pc, #104] @ 361cc0 │ │ │ │ ldr r1, [pc, #104] @ 361cc4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #76] @ 361cc8 │ │ │ │ ldr r1, [pc, #76] @ 361ccc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #56] @ 361cd0 │ │ │ │ ldr r1, [pc, #56] @ 361cd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq sp, sp, r4, ror #19 │ │ │ │ - addeq r1, r5, r8, lsr lr │ │ │ │ - umulleq r0, r8, r0, lr │ │ │ │ + b 927de4 │ │ │ │ + @ instruction: 0x009dd8d4 │ │ │ │ + addeq r1, r5, r8, lsr #26 │ │ │ │ + addeq r0, r8, r0, lsl #27 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ adceq sl, r8, ip, ror #8 │ │ │ │ tsteq r6, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -234408,46 +234408,46 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #104] @ 361d8c │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #28 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r2, [pc, #56] @ 361d90 │ │ │ │ ldr r1, [pc, #56] @ 361d94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381344 │ │ │ │ - addseq sp, sp, r0, asr r9 │ │ │ │ - ldrdeq r7, [r6], r8 │ │ │ │ - addeq r7, r6, r8, lsr #31 │ │ │ │ + addseq sp, sp, r0, asr #16 │ │ │ │ + addeq r7, r6, r8, asr #29 │ │ │ │ + umulleq r7, r6, r8, lr │ │ │ │ ldrdeq sl, [r8], ip @ │ │ │ │ - ldrdeq pc, [r5], r4 │ │ │ │ - addeq pc, r5, r8, ror #13 │ │ │ │ + addeq pc, r5, r4, asr #11 │ │ │ │ + ldrdeq pc, [r5], r8 │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ tst r3, #1 │ │ │ │ bne 361dcc │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ ldrb r3, [r1] │ │ │ │ str r3, [r0, #952] @ 0x3b8 │ │ │ │ @@ -234466,17 +234466,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 361e08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq sp, sp, r8, asr r8 │ │ │ │ - strdeq r7, [r6], r4 │ │ │ │ - addeq r7, r6, r8, lsl #30 │ │ │ │ + addseq sp, sp, r8, asr #14 │ │ │ │ + addeq r7, r6, r4, ror #27 │ │ │ │ + strdeq r7, [r6], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ strb ip, [sp, #3] │ │ │ │ @@ -234517,28 +234517,28 @@ │ │ │ │ ldr r1, [lr, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ beq 361e6c │ │ │ │ ldr r0, [pc, #56] @ 361f00 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 361e6c │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #3 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a87d54 │ │ │ │ + bl a87c44 │ │ │ │ b 361e6c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq sl, r8, pc, r6 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010a6fb0 │ │ │ │ @ instruction: 0x010a6f90 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r7, r6, r4, asr #28 │ │ │ │ + addeq r7, r6, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr ip, r2, #2 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ ldr r4, [pc, #156] @ 361fc0 │ │ │ │ @@ -234576,95 +234576,95 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #20] @ 361fc8 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 361f58 │ │ │ │ ldrdeq r6, [sl, -r8] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umulleq r7, r6, r0, sp │ │ │ │ + addeq r7, r6, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 362038 │ │ │ │ ldr r2, [pc, #84] @ 36203c │ │ │ │ ldr r1, [pc, #84] @ 362040 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #2 │ │ │ │ add r0, r0, #960 @ 0x3c0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sp, sp, r8, asr r6 │ │ │ │ - addeq r7, r6, r0, asr #25 │ │ │ │ - ldrdeq r7, [r6], ip │ │ │ │ + addseq sp, sp, r8, asr #10 │ │ │ │ + @ instruction: 0x00867bb0 │ │ │ │ + addeq r7, r6, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3620d4 │ │ │ │ ldr r2, [pc, #120] @ 3620d8 │ │ │ │ ldr r1, [pc, #120] @ 3620dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #88] @ 3620e0 │ │ │ │ ldr r2, [pc, #88] @ 3620e4 │ │ │ │ ldr r1, [pc, #88] @ 3620e8 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sp, sp, r0, ror #11 │ │ │ │ - addeq r7, r6, r4, asr #24 │ │ │ │ - addeq r7, r6, r0, ror #24 │ │ │ │ + @ instruction: 0x009dd4d0 │ │ │ │ + addeq r7, r6, r4, lsr fp │ │ │ │ + addeq r7, r6, r0, asr fp │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 3620fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq sl, r8, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #496] @ 362308 │ │ │ │ ldr r3, [pc, #496] @ 36230c │ │ │ │ @@ -234692,36 +234692,36 @@ │ │ │ │ moveq sl, #78 @ 0x4e │ │ │ │ mov r3, #0 │ │ │ │ tst r4, #4 │ │ │ │ add r1, pc, #384 @ 0x180 │ │ │ │ ldrd r0, [r1] │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ and r4, r4, #3 │ │ │ │ add r9, r4, #5 │ │ │ │ add r4, r4, #6 │ │ │ │ add r4, r4, r8 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #356] @ 362318 │ │ │ │ mov r3, r1 │ │ │ │ mov ip, r0 │ │ │ │ smull r0, r1, r4, ip │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ add r4, r5, #1024 @ 0x400 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a87f98 │ │ │ │ + bl a87e88 │ │ │ │ ldr r3, [pc, #308] @ 36231c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 362234 │ │ │ │ ldr r2, [pc, #292] @ 362320 │ │ │ │ ldr r3, [pc, #268] @ 36230c │ │ │ │ @@ -234761,53 +234761,53 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stmib sp, {r6, sl} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 362330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3621f4 │ │ │ │ ldr r0, [pc, #88] @ 362334 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3621f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ cmneq lr, r0, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlatteq sl, ip, ip, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r6, [sl, -r4] │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ blcc fea14b20 <__bss_end__@@Base+0xfd4f6c48> │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r8, lsl #24 │ │ │ │ ldrdeq r6, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r6, r4, asr #21 │ │ │ │ - addeq r7, r6, ip, lsl fp │ │ │ │ + @ instruction: 0x008679b4 │ │ │ │ + addeq r7, r6, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #320] @ 362490 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #316] @ 362494 │ │ │ │ @@ -234872,39 +234872,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3624b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3623f8 │ │ │ │ ldr r0, [pc, #52] @ 3624b8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3623f8 │ │ │ │ @ instruction: 0x010a6ab0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sp, sp, ip, lsl #6 │ │ │ │ + @ instruction: 0x009dd1fc │ │ │ │ @ instruction: 0x010a6a98 │ │ │ │ tsteq sl, r8, ror #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000045bc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r7, [r6], ip │ │ │ │ - addeq r7, r6, r0, lsr sl │ │ │ │ + addeq r7, r6, ip, ror #17 │ │ │ │ + addeq r7, r6, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #984] @ 0x3d8 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ mov r5, r0 │ │ │ │ @@ -234930,15 +234930,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r5, #1060] @ 0x424 │ │ │ │ beq 36259c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [pc, #492] @ 362738 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 362638 │ │ │ │ ldr r2, [pc, #476] @ 36273c │ │ │ │ ldr r3, [pc, #460] @ 362730 │ │ │ │ @@ -234954,15 +234954,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r4 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [pc, #396] @ 362738 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 362558 │ │ │ │ ldr r3, [pc, #384] @ 362740 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -234983,22 +234983,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 36274c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 362558 │ │ │ │ ldr r3, [pc, #272] @ 362750 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 362558 │ │ │ │ ldr r3, [pc, #240] @ 362744 │ │ │ │ @@ -235015,22 +235015,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 362754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 362558 │ │ │ │ ldr r2, [pc, #152] @ 362758 │ │ │ │ ldr r3, [pc, #108] @ 362730 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235038,15 +235038,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 362728 │ │ │ │ ldr r0, [pc, #120] @ 36275c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [pc, #100] @ 362760 │ │ │ │ ldr r3, [pc, #48] @ 362730 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235061,62 +235061,62 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r6, [sl, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq sl, r4, r8, r6 │ │ │ │ andeq r1, r0, r8, lsl r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r6, r4, asr #18 │ │ │ │ + addeq r7, r6, r4, lsr r8 │ │ │ │ andeq r5, r0, r0, lsl lr │ │ │ │ - addeq r7, r6, r4, asr #16 │ │ │ │ + addeq r7, r6, r4, lsr r7 │ │ │ │ tsteq sl, r4, asr #14 │ │ │ │ - addeq r7, r6, r4, asr r8 │ │ │ │ + addeq r7, r6, r4, asr #14 │ │ │ │ tsteq sl, r8, lsl #14 │ │ │ │ - addeq r7, r6, r8, lsl #17 │ │ │ │ + addeq r7, r6, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 362800 │ │ │ │ ldr r2, [pc, #128] @ 362804 │ │ │ │ ldr r1, [pc, #128] @ 362808 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #100] @ 36280c │ │ │ │ ldr r1, [pc, #100] @ 362810 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #80] @ 362814 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #64] @ 362818 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq ip, sp, r4, lsl pc │ │ │ │ - addeq r1, r5, r8, lsl #6 │ │ │ │ - addeq r0, r8, r4, ror #6 │ │ │ │ + addseq ip, sp, r4, lsl #28 │ │ │ │ + strdeq r1, [r5], r8 │ │ │ │ + addeq r0, r8, r4, asr r2 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r0, r4, ror #18 │ │ │ │ ldrdeq r3, [r6, -r4] │ │ │ │ adceq r9, r8, ip, asr #19 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ tst r3, #1 │ │ │ │ beq 362850 │ │ │ │ @@ -235146,22 +235146,22 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #1016] @ 0x3f8 │ │ │ │ lsr r4, r3, #12 │ │ │ │ and r4, r4, #15 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r2, #1012] @ 0x3f4 │ │ │ │ mul r4, r1, r4 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ - b b8d180 │ │ │ │ + b b8d070 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 362100 │ │ │ │ mov r0, r4 │ │ │ │ @@ -235195,15 +235195,15 @@ │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r0, [r4, #1056] @ 0x420 │ │ │ │ bic r5, r5, r3 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #968] @ 0x3c8 │ │ │ │ beq 3629c0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [pc, #680] @ 362c18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 362b04 │ │ │ │ ldr r2, [pc, #664] @ 362c1c │ │ │ │ ldr r3, [pc, #648] @ 362c10 │ │ │ │ @@ -235219,15 +235219,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [pc, #584] @ 362c18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36297c │ │ │ │ ldr r3, [pc, #572] @ 362c20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -235248,22 +235248,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 362c2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 36297c │ │ │ │ bl 3624bc │ │ │ │ ldr r5, [r4, #972] @ 0x3cc │ │ │ │ orr r5, r5, #1 │ │ │ │ str r5, [r4, #972] @ 0x3cc │ │ │ │ b 362948 │ │ │ │ lsr r1, r1, #8 │ │ │ │ @@ -235288,15 +235288,15 @@ │ │ │ │ bne 362ae0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3624bc │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r0, [r4, #1012] @ 0x3f4 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ b 362944 │ │ │ │ ldr r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1064] @ 0x428 │ │ │ │ lsr r1, r1, #4 │ │ │ │ and r1, r1, #7 │ │ │ │ add r1, r1, #1 │ │ │ │ bl 362338 │ │ │ │ @@ -235323,23 +235323,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 362c34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 36297c │ │ │ │ ldr r2, [pc, #164] @ 362c38 │ │ │ │ ldr r3, [pc, #120] @ 362c10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235348,46 +235348,46 @@ │ │ │ │ bne 362c08 │ │ │ │ ldr r0, [pc, #132] @ 362c3c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [pc, #108] @ 362c40 │ │ │ │ ldr r3, [pc, #56] @ 362c10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 362c08 │ │ │ │ ldr r0, [pc, #76] @ 362c44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [sl, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq sl, r4, r4, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq sl, r0, r4, r6 │ │ │ │ andeq r1, r0, r0, lsr #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r7, [r6], r4 │ │ │ │ + addeq r7, r6, r4, ror #9 │ │ │ │ andeq r6, r0, ip, ror #18 │ │ │ │ - addeq r7, r6, r0, asr r4 │ │ │ │ + addeq r7, r6, r0, asr #6 │ │ │ │ tsteq sl, r0, ror r2 │ │ │ │ - addeq r7, r6, r8, asr r4 │ │ │ │ + addeq r7, r6, r8, asr #6 │ │ │ │ tsteq sl, r0, lsr r2 │ │ │ │ - addeq r7, r6, r8, lsl #9 │ │ │ │ + addeq r7, r6, r8, ror r3 │ │ │ │ cmp r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -235396,15 +235396,15 @@ │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ ldr r2, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ ldr r0, [r0, #984] @ 0x3d8 │ │ │ │ ldr r1, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ str r1, [r4, #984] @ 0x3d8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3628f0 │ │ │ │ @@ -235436,15 +235436,15 @@ │ │ │ │ ble 362d38 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldrb r2, [r5, #1]! │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r0, [r4, #984] @ 0x3d8 │ │ │ │ ldr r1, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ cmp r6, r5 │ │ │ │ str r1, [r4, #984] @ 0x3d8 │ │ │ │ bne 362d10 │ │ │ │ mov r0, r4 │ │ │ │ bl 362868 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -235537,97 +235537,97 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ stmib sp, {r5, r7} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 362f30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #936] @ 0x3a8 │ │ │ │ b 362db8 │ │ │ │ ldr r0, [pc, #68] @ 362f34 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #936] @ 0x3a8 │ │ │ │ b 362db8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, r8, r0, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r8, rrx │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r4, lsl r0 │ │ │ │ smlatteq sl, r0, pc, r5 @ │ │ │ │ andeq r4, r0, r4, lsr #21 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r7, [r6], r8 │ │ │ │ - addeq r7, r6, r0, lsl r2 │ │ │ │ + addeq r7, r6, r8, asr #1 │ │ │ │ + addeq r7, r6, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #172] @ 362ffc │ │ │ │ ldr r2, [pc, #172] @ 363000 │ │ │ │ ldr r1, [pc, #172] @ 363004 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cb68 │ │ │ │ ldr ip, [pc, #124] @ 363008 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ ldr r3, [pc, #92] @ 36300c │ │ │ │ ldr r2, [pc, #92] @ 363010 │ │ │ │ ldr r1, [pc, #92] @ 363014 │ │ │ │ mov r0, #1 │ │ │ │ str r6, [r4, #1012] @ 0x3f4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq ip, sp, r8, asr #14 │ │ │ │ - ldrdeq r7, [r6], ip │ │ │ │ - strdeq r7, [r6], r4 │ │ │ │ + addseq ip, sp, r8, lsr r6 │ │ │ │ + addeq r7, r6, ip, asr #1 │ │ │ │ + addeq r7, r6, r4, ror #1 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -235639,42 +235639,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 363104 │ │ │ │ ldr r1, [pc, #192] @ 363108 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #172] @ 36310c │ │ │ │ ldr r2, [pc, #172] @ 363110 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ add r9, pc, #120 @ 0x78 │ │ │ │ ldrd r8, [r9] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #132] @ 363114 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add ip, r0, #1024 @ 0x400 │ │ │ │ strd r8, [ip, #-8] │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ str r6, [sp] │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 381344 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 381244 │ │ │ │ @@ -235682,19 +235682,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 381244 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq lr, pc, r2, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addseq ip, sp, ip, ror #12 │ │ │ │ - addeq lr, r5, r8, ror #7 │ │ │ │ - strdeq lr, [r5], r8 │ │ │ │ - strdeq r7, [r6], ip │ │ │ │ - ldrdeq r7, [r6], r0 │ │ │ │ + addseq ip, sp, ip, asr r5 │ │ │ │ + ldrdeq lr, [r5], r8 │ │ │ │ + addeq lr, r5, r8, ror #5 │ │ │ │ + addeq r6, r6, ip, ror #31 │ │ │ │ + addeq r6, r6, r0, asr #31 │ │ │ │ adceq r9, r8, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #492] @ 36331c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -235709,15 +235709,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #440] @ 363330 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #432] @ 363334 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r0, #152 @ 0x98 │ │ │ │ add r0, r0, #512 @ 0x200 │ │ │ │ @@ -235790,23 +235790,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 36334c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 36320c │ │ │ │ ldr r2, [pc, #112] @ 363350 │ │ │ │ ldr r3, [pc, #64] @ 363324 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235815,31 +235815,31 @@ │ │ │ │ bne 363318 │ │ │ │ ldr r0, [pc, #80] @ 363354 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq ip, sp, ip, ror #10 │ │ │ │ + addseq ip, sp, ip, asr r4 │ │ │ │ smlabteq sl, r0, ip, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r6, ip, ror #31 │ │ │ │ - addeq r7, r6, r4 │ │ │ │ + ldrdeq r6, [r6], ip │ │ │ │ + strdeq r6, [r6], r4 │ │ │ │ @ instruction: 0x010a5c90 │ │ │ │ adceq r9, r8, r0, lsr #32 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r5, [sl, -r0] │ │ │ │ andeq r5, r0, r4, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r6, r0, lsr #29 │ │ │ │ + umulleq r6, r6, r0, sp @ │ │ │ │ tsteq sl, r4, lsr #22 │ │ │ │ - addeq r6, r6, r4, lsr #29 │ │ │ │ + umulleq r6, r6, r4, sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1784] @ 363a6c │ │ │ │ ldr r6, [pc, #1784] @ 363a70 │ │ │ │ @@ -235990,40 +235990,40 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 363a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363434 │ │ │ │ mov r0, r7 │ │ │ │ str r8, [r7, #976] @ 0x3d0 │ │ │ │ bl 3628f0 │ │ │ │ b 363434 │ │ │ │ add r4, r7, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ - bl a88518 │ │ │ │ + bl a88408 │ │ │ │ cmp r0, #0 │ │ │ │ beq 363434 │ │ │ │ ldr r3, [r7, #936] @ 0x3a8 │ │ │ │ mov r2, sl │ │ │ │ bic r3, r3, #6 │ │ │ │ str r3, [r7, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, sp, #39 @ 0x27 │ │ │ │ strb r8, [sp, #39] @ 0x27 │ │ │ │ - bl a87d54 │ │ │ │ + bl a87c44 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 363970 │ │ │ │ ldr r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r3, [r7, #972] @ 0x3cc │ │ │ │ orr r2, r2, #6 │ │ │ │ orr r3, r3, #4 │ │ │ │ @@ -236066,28 +236066,28 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #876] @ 363aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3633f4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ cmp r5, r2 │ │ │ │ cmpeq r4, r1 │ │ │ │ beq 3637fc │ │ │ │ @@ -236118,24 +236118,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 363aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363434 │ │ │ │ ldr r2, [pc, #680] @ 363aac │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #3 │ │ │ │ ldr r5, [r3, #152] @ 0x98 │ │ │ │ b 363768 │ │ │ │ @@ -236172,30 +236172,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 363ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363530 │ │ │ │ ldr r0, [pc, #484] @ 363ab8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3633f4 │ │ │ │ ldr r3, [pc, #456] @ 363abc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363514 │ │ │ │ ldr r3, [pc, #392] @ 363a90 │ │ │ │ @@ -236212,23 +236212,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 363ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363514 │ │ │ │ ldr r3, [pc, #332] @ 363ac4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363644 │ │ │ │ ldr r3, [pc, #260] @ 363a90 │ │ │ │ @@ -236246,82 +236246,82 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 363ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363644 │ │ │ │ ldr r0, [pc, #208] @ 363acc │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363434 │ │ │ │ ldr r0, [pc, #184] @ 363ad0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363514 │ │ │ │ ldr r0, [pc, #164] @ 363ad4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363644 │ │ │ │ ldr r0, [pc, #144] @ 363ad8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363434 │ │ │ │ ldr r0, [pc, #128] @ 363adc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363530 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, r8, sl, r5 │ │ │ │ adceq r8, r8, r8, lsl lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, asr #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq sl, r8, r9, r5 │ │ │ │ andeq r0, r1, r1, lsl r1 │ │ │ │ adceq r8, r8, r4, ror #25 │ │ │ │ andeq r6, r0, r0, lsl sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r6, [r6], r8 │ │ │ │ + addeq r6, r6, r8, asr #23 │ │ │ │ andeq r3, r0, r0, ror #26 │ │ │ │ - addeq r6, r6, r8, lsr #21 │ │ │ │ + umulleq r6, r6, r8, r9 @ │ │ │ │ muleq r0, r4, lr │ │ │ │ - addeq r6, r6, r4, lsl ip │ │ │ │ + addeq r6, r6, r4, lsl #22 │ │ │ │ umlaleq r8, r8, ip, r9 @ │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq r6, r6, ip, lsl #19 │ │ │ │ - addeq r6, r6, r4, asr #18 │ │ │ │ + addeq r6, r6, ip, ror r8 │ │ │ │ + addeq r6, r6, r4, lsr r8 │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ - addeq r6, r6, r4, lsr #20 │ │ │ │ + addeq r6, r6, r4, lsl r9 │ │ │ │ andeq r2, r0, r4, rrx │ │ │ │ - addeq r6, r6, ip, asr #18 │ │ │ │ - addeq r6, r6, r4, ror #20 │ │ │ │ - @ instruction: 0x008669b4 │ │ │ │ - addeq r6, r6, r4, lsr r9 │ │ │ │ - @ instruction: 0x008668b8 │ │ │ │ - addeq r6, r6, r0, lsr r8 │ │ │ │ + addeq r6, r6, ip, lsr r8 │ │ │ │ + addeq r6, r6, r4, asr r9 │ │ │ │ + addeq r6, r6, r4, lsr #17 │ │ │ │ + addeq r6, r6, r4, lsr #16 │ │ │ │ + addeq r6, r6, r8, lsr #15 │ │ │ │ + addeq r6, r6, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ subs ip, r2, #20 │ │ │ │ sbc r1, r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -236382,26 +236382,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2200] @ 3644b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [r6, #920] @ 0x398 │ │ │ │ b 363f54 │ │ │ │ ldr r1, [pc, #2184] @ 3644b8 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp ip, #16 │ │ │ │ bhi 363b30 │ │ │ │ add ip, ip, ip │ │ │ │ @@ -236414,15 +236414,15 @@ │ │ │ │ ldr r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r3, [pc, #2116] @ 3644a4 │ │ │ │ bic r2, r2, #1 │ │ │ │ str r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r4, [r7, #956] @ 0x3bc │ │ │ │ ldr r8, [r5, r3] │ │ │ │ add r0, r7, #1024 @ 0x400 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ mov r0, r7 │ │ │ │ bl 3624bc │ │ │ │ ldr r2, [pc, #2104] @ 3644bc │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #152 @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ @@ -236457,27 +236457,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1908] @ 3644c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363f54 │ │ │ │ ldr r4, [pc, #1896] @ 3644c4 │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ add r4, pc, r4 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -236563,26 +236563,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp, #16] │ │ │ │ stmib sp, {r3, r8} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1500] @ 3644cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [r7, #944] @ 0x3b0 │ │ │ │ b 363f54 │ │ │ │ ldr r2, [pc, #1484] @ 3644d0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #152 @ 0x98 │ │ │ │ mov r1, r3 │ │ │ │ @@ -236632,15 +236632,15 @@ │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r9, [r8] │ │ │ │ beq 3640a8 │ │ │ │ ldr r3, [r7, #980] @ 0x3d4 │ │ │ │ ldr r1, [r7, #992] @ 0x3e0 │ │ │ │ ldrb r4, [r3, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ cmp r9, #0 │ │ │ │ str r1, [r7, #988] @ 0x3dc │ │ │ │ bne 364148 │ │ │ │ cmp r6, r1 │ │ │ │ ldrcc r3, [r7, #992] @ 0x3e0 │ │ │ │ subcs r1, r6, r1 │ │ │ │ addcc r3, r6, r3 │ │ │ │ @@ -236715,22 +236715,22 @@ │ │ │ │ beq 36445c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 3644f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3640b0 │ │ │ │ ldr r3, [pc, #936] @ 3644f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363fe8 │ │ │ │ ldr r3, [pc, #840] @ 3644ac │ │ │ │ @@ -236746,23 +236746,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 3644fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r7, #984] @ 0x3d8 │ │ │ │ ldr r1, [r7, #988] @ 0x3dc │ │ │ │ b 363fe8 │ │ │ │ ldr r3, [pc, #720] @ 3644a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -236780,28 +236780,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #676] @ 364500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363ddc │ │ │ │ ldr r3, [pc, #572] @ 3644a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363f54 │ │ │ │ ldr r3, [pc, #556] @ 3644ac │ │ │ │ @@ -236819,26 +236819,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r3, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 364504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363f54 │ │ │ │ ldr r3, [pc, #520] @ 364508 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363da8 │ │ │ │ ldr r3, [pc, #408] @ 3644ac │ │ │ │ @@ -236854,181 +236854,181 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r3, #32 │ │ │ │ stm sp, {r6, r9} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 36450c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ ldr r0, [r8] │ │ │ │ b 363da8 │ │ │ │ ldr r0, [pc, #388] @ 364510 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [r7, #944] @ 0x3b0 │ │ │ │ b 363f54 │ │ │ │ ldr r0, [pc, #352] @ 364514 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363f54 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #320] @ 364518 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r4, [r6, #920] @ 0x398 │ │ │ │ b 363f54 │ │ │ │ ldr r0, [pc, #292] @ 36451c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363f54 │ │ │ │ ldr r0, [pc, #264] @ 364520 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 363ddc │ │ │ │ ldr r0, [pc, #228] @ 364524 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #32 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ ldr r0, [r8] │ │ │ │ b 363da8 │ │ │ │ ldr r0, [pc, #196] @ 364528 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3640b0 │ │ │ │ ldr r0, [pc, #180] @ 36452c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r7, #984] @ 0x3d8 │ │ │ │ ldr r1, [r7, #988] @ 0x3dc │ │ │ │ b 363fe8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [sl, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq sl, r8, r2, r5 │ │ │ │ adceq r8, r8, r8, ror #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r0, ror #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r6, r6, r4, r8 @ │ │ │ │ - addseq fp, sp, lr, asr #20 │ │ │ │ + addeq r6, r6, r4, lsl #15 │ │ │ │ + addseq fp, sp, lr, lsr r9 │ │ │ │ adceq r8, r8, ip, lsl r5 │ │ │ │ - addeq r6, r6, r4, ror #14 │ │ │ │ + addeq r6, r6, r4, asr r6 │ │ │ │ adceq r8, r8, r4, asr #8 │ │ │ │ umlaleq r8, r8, r4, r3 @ │ │ │ │ - addeq r6, r6, r0, asr #11 │ │ │ │ + @ instruction: 0x008664b0 │ │ │ │ umlaleq r8, r8, ip, r2 @ │ │ │ │ smlatbeq sl, r8, lr, r4 │ │ │ │ adceq r8, r8, r0, lsl #3 │ │ │ │ adceq r8, r8, r8, ror #2 │ │ │ │ adceq r8, r8, r0, asr r1 │ │ │ │ adceq r8, r8, r8, lsr r1 │ │ │ │ adceq r8, r8, r0, lsr #2 │ │ │ │ adceq r8, r8, r8, lsl #2 │ │ │ │ strheq r5, [r0], -r8 │ │ │ │ - addeq r6, r6, r4, lsr r4 │ │ │ │ + addeq r6, r6, r4, lsr #6 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - addeq r6, r6, r0, ror #6 │ │ │ │ - addeq r6, r6, r4, asr r2 │ │ │ │ - addeq r6, r6, r0, asr #3 │ │ │ │ + addeq r6, r6, r0, asr r2 │ │ │ │ + addeq r6, r6, r4, asr #2 │ │ │ │ + strheq r6, [r6], r0 │ │ │ │ andeq r4, r0, r8, ror pc │ │ │ │ - addeq r6, r6, ip, asr r2 │ │ │ │ - addeq r6, r6, r8, asr r1 │ │ │ │ - addeq r6, r6, r8, lsr r1 │ │ │ │ - addeq r6, r6, ip, lsl #2 │ │ │ │ - strdeq r6, [r6], r4 │ │ │ │ - ldrdeq r6, [r6], r0 │ │ │ │ - addeq r6, r6, r4, ror #3 │ │ │ │ - addeq r6, r6, r0, asr #2 │ │ │ │ + addeq r6, r6, ip, asr #2 │ │ │ │ + addeq r6, r6, r8, asr #32 │ │ │ │ + addeq r6, r6, r8, lsr #32 │ │ │ │ + strdeq r5, [r6], ip │ │ │ │ + addeq r5, r6, r4, ror #31 │ │ │ │ + addeq r5, r6, r0, asr #31 │ │ │ │ ldrdeq r6, [r6], r4 │ │ │ │ + addeq r6, r6, r0, lsr r0 │ │ │ │ + addeq r5, r6, r4, asr #31 │ │ │ │ │ │ │ │ 00364530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #256] @ 36464c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r1, [pc, #232] @ 364650 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #224] @ 364654 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ bl 37fef0 │ │ │ │ ldr r1, [pc, #212] @ 364658 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r1, [pc, #196] @ 36465c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r1, [pc, #180] @ 364660 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r0, [pc, #164] @ 364664 │ │ │ │ ldr r2, [pc, #164] @ 364668 │ │ │ │ ldr r1, [pc, #164] @ 36466c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #132] @ 364670 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ bl 3817fc │ │ │ │ cmn r7, #1 │ │ │ │ @@ -237047,23 +237047,23 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r5, r6, r0, lsl ip │ │ │ │ - addseq sl, r2, r8, lsl #17 │ │ │ │ + addeq r5, r6, r0, lsl #22 │ │ │ │ + addseq sl, r2, r8, ror r7 │ │ │ │ @ instruction: 0x010a4894 │ │ │ │ - ldrdeq r5, [pc], r8 │ │ │ │ - ldrdeq r6, [r6], r8 │ │ │ │ - addeq r6, r6, ip, asr #1 │ │ │ │ - ldrsbeq fp, [sp], r8 │ │ │ │ - addeq ip, r5, r0, ror #28 │ │ │ │ - addeq ip, r5, r4, ror lr │ │ │ │ + addeq r5, pc, r8, asr #21 │ │ │ │ + addeq r5, r6, r8, asr #31 │ │ │ │ + @ instruction: 0x00865fbc │ │ │ │ + addseq sl, sp, r8, asr #31 │ │ │ │ + addeq ip, r5, r0, asr sp │ │ │ │ + addeq ip, r5, r4, ror #26 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ │ │ │ │ 00364674 : │ │ │ │ ldr r2, [pc, #24] @ 364694 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #188] @ 0xbc │ │ │ │ strb r3, [r0, #192] @ 0xc0 │ │ │ │ @@ -237087,15 +237087,15 @@ │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ bl 27cb68 │ │ │ │ str r4, [r0, #180] @ 0xb4 │ │ │ │ str r8, [r0, #168] @ 0xa8 │ │ │ │ str r7, [r0, #172] @ 0xac │ │ │ │ str r6, [r0, #184] @ 0xb8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8eed60 │ │ │ │ + bl 8eec50 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 45c130 │ │ │ │ asr ip, r1, #31 │ │ │ │ and ip, ip, #15 │ │ │ │ adds r4, ip, r0 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -237123,24 +237123,24 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #20] @ 364778 │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a94c80 │ │ │ │ + bl a94b70 │ │ │ │ mov sl, r0 │ │ │ │ b 36470c │ │ │ │ - umullseq r9, r3, r4, lr │ │ │ │ + addseq r9, r3, r4, lsl #27 │ │ │ │ ldrb r0, [r0, #965] @ 0x3c5 │ │ │ │ rsb r0, r0, #8 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 364794 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r7, r8, r8, asr #24 │ │ │ │ ldrb r3, [r0, #966] @ 0x3c6 │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #1 │ │ │ │ strb r2, [r0, #967] @ 0x3c7 │ │ │ │ beq 3647c0 │ │ │ │ ldrb r2, [r0, #965] @ 0x3c5 │ │ │ │ @@ -237149,29 +237149,29 @@ │ │ │ │ moveq r1, r2 │ │ │ │ strbne r2, [r0, #967] @ 0x3c7 │ │ │ │ tst r3, #2 │ │ │ │ orrne r3, r1, #2 │ │ │ │ strbne r3, [r0, #967] @ 0x3c7 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 364850 │ │ │ │ ldr r2, [pc, #96] @ 364854 │ │ │ │ ldr r1, [pc, #96] @ 364858 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #68] @ 36485c │ │ │ │ ldr r2, [pc, #68] @ 364860 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ ldr ip, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -237179,18 +237179,18 @@ │ │ │ │ orr ip, ip, #16 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927ef4 │ │ │ │ - addseq sl, sp, r0, asr pc │ │ │ │ - umulleq pc, r4, r8, r2 @ │ │ │ │ - strdeq lr, [r7], r4 │ │ │ │ + b 927de4 │ │ │ │ + addseq sl, sp, r0, asr #28 │ │ │ │ + addeq pc, r4, r8, lsl #3 │ │ │ │ + addeq lr, r7, r4, ror #3 │ │ │ │ andeq r0, r0, r4, lsl #14 │ │ │ │ @ instruction: 0x00a87bb8 │ │ │ │ smlatbeq r6, r8, sp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -237201,52 +237201,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 36492c │ │ │ │ ldr r1, [pc, #152] @ 364930 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #132] @ 364934 │ │ │ │ ldr r2, [pc, #132] @ 364938 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #88] @ 36493c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 381344 │ │ │ │ add r1, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381244 │ │ │ │ - addseq sl, sp, r8, asr #29 │ │ │ │ - umulleq ip, r5, r8, fp │ │ │ │ - addeq ip, r5, r8, lsr #23 │ │ │ │ - addeq r5, r6, r4, lsl #29 │ │ │ │ - addeq r5, r6, r4, asr lr │ │ │ │ + @ instruction: 0x009dadb8 │ │ │ │ + addeq ip, r5, r8, lsl #21 │ │ │ │ + umulleq ip, r5, r8, sl │ │ │ │ + addeq r5, r6, r4, ror sp │ │ │ │ + addeq r5, r6, r4, asr #26 │ │ │ │ strdeq r7, [r8], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #624] @ 364bcc │ │ │ │ @@ -237313,78 +237313,78 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3649d4 │ │ │ │ ldr r1, [pc, #396] @ 364be4 │ │ │ │ ldr r0, [pc, #396] @ 364be8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3649d4 │ │ │ │ ldr r3, [pc, #356] @ 364bd8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3649d4 │ │ │ │ ldr r1, [pc, #356] @ 364bec │ │ │ │ ldr r0, [pc, #356] @ 364bf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3649d4 │ │ │ │ ldr r3, [pc, #308] @ 364bd8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3649d4 │ │ │ │ ldr r1, [pc, #316] @ 364bf4 │ │ │ │ ldr r0, [pc, #316] @ 364bf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3649d4 │ │ │ │ ldr r3, [pc, #260] @ 364bd8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3649d4 │ │ │ │ ldr r1, [pc, #276] @ 364bfc │ │ │ │ ldr r0, [pc, #276] @ 364c00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3649d4 │ │ │ │ ldr r3, [pc, #212] @ 364bd8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3649d4 │ │ │ │ ldr r1, [pc, #236] @ 364c04 │ │ │ │ ldr r0, [pc, #236] @ 364c08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3649d4 │ │ │ │ tst lr, #2 │ │ │ │ mov r3, #0 │ │ │ │ strbne r3, [r4, #965] @ 0x3c5 │ │ │ │ b 3649d4 │ │ │ │ and lr, lr, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb lr, [r4, #966] @ 0x3c6 │ │ │ │ bl 364798 │ │ │ │ b 3649d4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #3 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ strb lr, [sp, #3] │ │ │ │ - bl a87d54 │ │ │ │ + bl a87c44 │ │ │ │ b 3649d4 │ │ │ │ sub r3, lr, #1 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 3649d4 │ │ │ │ ldr r3, [pc, #92] @ 364bd8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -237393,44 +237393,44 @@ │ │ │ │ ldr r1, [pc, #124] @ 364c0c │ │ │ │ ldr r0, [pc, #124] @ 364c10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3649d4 │ │ │ │ ldr r1, [pc, #96] @ 364c14 │ │ │ │ ldr r0, [pc, #96] @ 364c18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3649d4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq sl, r8, r4, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, ror r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq sl, r0, lsr #8 │ │ │ │ - addseq sl, sp, r8, lsr #25 │ │ │ │ - @ instruction: 0x009dacf0 │ │ │ │ - addeq r5, r6, r8, lsr #27 │ │ │ │ - addseq sl, sp, r0, asr #25 │ │ │ │ - addeq r5, r6, r4, asr sp │ │ │ │ - umullseq sl, sp, r0, ip │ │ │ │ - addeq r5, r6, r4, lsl #26 │ │ │ │ - addseq sl, sp, r0, ror #24 │ │ │ │ - @ instruction: 0x00865cb4 │ │ │ │ - addseq sl, sp, r0, lsr ip │ │ │ │ - addeq r5, r6, r4, ror #24 │ │ │ │ - @ instruction: 0x009dabb8 │ │ │ │ - addeq r5, r6, ip, lsr #23 │ │ │ │ - umullseq sl, sp, r4, fp │ │ │ │ - addeq r5, r6, r0, ror ip │ │ │ │ + umullseq sl, sp, r8, fp │ │ │ │ + addseq sl, sp, r0, ror #23 │ │ │ │ + umulleq r5, r6, r8, ip │ │ │ │ + @ instruction: 0x009dabb0 │ │ │ │ + addeq r5, r6, r4, asr #24 │ │ │ │ + addseq sl, sp, r0, lsl #23 │ │ │ │ + strdeq r5, [r6], r4 │ │ │ │ + addseq sl, sp, r0, asr fp │ │ │ │ + addeq r5, r6, r4, lsr #23 │ │ │ │ + addseq sl, sp, r0, lsr #22 │ │ │ │ + addeq r5, r6, r4, asr fp │ │ │ │ + addseq sl, sp, r8, lsr #21 │ │ │ │ + umulleq r5, r6, ip, sl │ │ │ │ + addseq sl, sp, r4, lsl #21 │ │ │ │ + addeq r5, r6, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #664] @ 364ed4 │ │ │ │ @@ -237470,15 +237470,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364c78 │ │ │ │ ldr r1, [pc, #532] @ 364ee0 │ │ │ │ ldr r0, [pc, #532] @ 364ee4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 364c78 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 364ea8 │ │ │ │ cmp r3, #8 │ │ │ │ ldrls r0, [pc, #496] @ 364ee8 │ │ │ │ orrls r0, r0, r3, lsl #16 │ │ │ │ @@ -237498,27 +237498,27 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364c78 │ │ │ │ ldr r1, [pc, #444] @ 364ef8 │ │ │ │ ldr r0, [pc, #444] @ 364efc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 364c78 │ │ │ │ ldr r3, [pc, #384] @ 364ed8 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364c78 │ │ │ │ ldr r1, [pc, #404] @ 364f00 │ │ │ │ ldr r0, [pc, #404] @ 364f04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 364c78 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ movne r0, #97 @ 0x61 │ │ │ │ moveq r0, #96 @ 0x60 │ │ │ │ b 364c7c │ │ │ │ ldr r3, [pc, #316] @ 364ed8 │ │ │ │ @@ -237527,27 +237527,27 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364c78 │ │ │ │ ldr r1, [pc, #344] @ 364f08 │ │ │ │ ldr r0, [pc, #344] @ 364f0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 364c78 │ │ │ │ ldr r3, [pc, #268] @ 364ed8 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364c78 │ │ │ │ ldr r1, [pc, #304] @ 364f10 │ │ │ │ ldr r0, [pc, #304] @ 364f14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 364c78 │ │ │ │ ldrb r3, [r5, #967] @ 0x3c7 │ │ │ │ tst r3, #1 │ │ │ │ beq 364e98 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ movne r0, #196 @ 0xc4 │ │ │ │ @@ -237566,15 +237566,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #8 │ │ │ │ sub r2, r2, #1 │ │ │ │ moveq r3, #0 │ │ │ │ strb r2, [r5, #965] @ 0x3c5 │ │ │ │ strb r3, [r5, #964] @ 0x3c4 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ mov r0, r5 │ │ │ │ bl 364798 │ │ │ │ mov r0, r4 │ │ │ │ b 364c7c │ │ │ │ orrs r0, r2, r3 │ │ │ │ beq 364e88 │ │ │ │ sub r0, r2, #4 │ │ │ │ @@ -237595,74 +237595,74 @@ │ │ │ │ mov r0, #3 │ │ │ │ b 364c7c │ │ │ │ ldr r1, [pc, #92] @ 364f1c │ │ │ │ ldr r0, [pc, #92] @ 364f20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 364c78 │ │ │ │ smlabteq sl, ip, r1, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, sp, r2, ror #20 │ │ │ │ - addseq sl, sp, ip, ror sl │ │ │ │ - addeq r5, r6, r4, lsr fp │ │ │ │ + addseq sl, sp, r2, asr r9 │ │ │ │ + addseq sl, sp, ip, ror #18 │ │ │ │ + addeq r5, r6, r4, lsr #20 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ - addseq sl, sp, r0, asr #20 │ │ │ │ - addeq r5, r6, r4, asr fp │ │ │ │ - addeq r5, r6, r8, ror #22 │ │ │ │ - addseq sl, sp, ip, lsl #20 │ │ │ │ - addeq r5, r6, r0, lsl #21 │ │ │ │ - @ instruction: 0x009da9dc │ │ │ │ - ldrdeq r5, [r6], r0 │ │ │ │ - umullseq sl, sp, r8, r9 │ │ │ │ - addeq r5, r6, ip, ror #19 │ │ │ │ - addseq sl, sp, r8, ror #18 │ │ │ │ - umulleq r5, r6, ip, r9 │ │ │ │ - andeq r0, r0, lr, lsl #6 │ │ │ │ + addseq sl, sp, r0, lsr r9 │ │ │ │ + addeq r5, r6, r4, asr #20 │ │ │ │ + addeq r5, r6, r8, asr sl │ │ │ │ + @ instruction: 0x009da8fc │ │ │ │ + addeq r5, r6, r0, ror r9 │ │ │ │ + addseq sl, sp, ip, asr #17 │ │ │ │ + addeq r5, r6, r0, asr #19 │ │ │ │ addseq sl, sp, r8, lsl #17 │ │ │ │ - addeq r5, r6, r4, ror #18 │ │ │ │ + ldrdeq r5, [r6], ip │ │ │ │ + addseq sl, sp, r8, asr r8 │ │ │ │ + addeq r5, r6, ip, lsl #17 │ │ │ │ + andeq r0, r0, lr, lsl #6 │ │ │ │ + addseq sl, sp, r8, ror r7 │ │ │ │ + addeq r5, r6, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 364fb0 │ │ │ │ ldr r2, [pc, #116] @ 364fb4 │ │ │ │ ldr r1, [pc, #116] @ 364fb8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #84] @ 364fbc │ │ │ │ ldr r1, [pc, #84] @ 364fc0 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, sp, r8, lsl #16 │ │ │ │ - addeq r5, r6, r4, asr #15 │ │ │ │ - addeq r5, r6, r0, ror #15 │ │ │ │ + @ instruction: 0x009da6f8 │ │ │ │ + @ instruction: 0x008656b4 │ │ │ │ + ldrdeq r5, [r6], r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -237695,15 +237695,15 @@ │ │ │ │ strbne r7, [r4, #967] @ 0x3c7 │ │ │ │ orr r2, r3, #2 │ │ │ │ tst r1, #2 │ │ │ │ strbne r2, [r4, #967] @ 0x3c7 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ moveq r1, r3 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ cmp r8, r5 │ │ │ │ bne 364ff8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -237712,53 +237712,53 @@ │ │ │ │ ldrb r0, [r0, #920] @ 0x398 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ eor r0, r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3650a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrdeq r7, [r8], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 365130 │ │ │ │ ldr r2, [pc, #112] @ 365134 │ │ │ │ ldr r1, [pc, #112] @ 365138 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #84] @ 36513c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #72] @ 365140 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #56] @ 365144 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, sp, ip, lsl r7 │ │ │ │ - addeq lr, r4, r4, asr #19 │ │ │ │ - addeq sp, r7, r0, lsr #20 │ │ │ │ + addseq sl, sp, ip, lsl #12 │ │ │ │ + @ instruction: 0x0084e8b4 │ │ │ │ + addeq sp, r7, r0, lsl r9 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ tsteq r6, r8, ror #12 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -237770,56 +237770,56 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr sl, [pc, #148] @ 365228 │ │ │ │ ldr r7, [pc, #148] @ 36522c │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r6, #980 @ 0x3d4 │ │ │ │ bl 381244 │ │ │ │ ldr r2, [pc, #96] @ 365230 │ │ │ │ add fp, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 381344 │ │ │ │ - addseq sl, sp, r4, lsl #13 │ │ │ │ - addeq r5, r6, ip, asr r7 │ │ │ │ - addeq r5, r6, r8, lsr #14 │ │ │ │ - umulleq ip, r5, r8, r2 │ │ │ │ - addeq ip, r5, ip, lsr #5 │ │ │ │ + addseq sl, sp, r4, ror r5 │ │ │ │ + addeq r5, r6, ip, asr #12 │ │ │ │ + addeq r5, r6, r8, lsl r6 │ │ │ │ + addeq ip, r5, r8, lsl #3 │ │ │ │ + umulleq ip, r5, ip, r1 │ │ │ │ umlaleq r7, r8, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 3652c0 │ │ │ │ ldr r2, [pc, #116] @ 3652c4 │ │ │ │ @@ -237827,38 +237827,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #84] @ 3652cc │ │ │ │ ldr r1, [pc, #84] @ 3652d0 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, r0, #948 @ 0x3b4 │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq sl, sp, r4, r5 │ │ │ │ - addeq r5, r6, r4, asr #12 │ │ │ │ - addeq r5, r6, r4, ror #12 │ │ │ │ + addseq sl, sp, r4, lsl #9 │ │ │ │ + addeq r5, r6, r4, lsr r5 │ │ │ │ + addeq r5, r6, r4, asr r5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 365350 │ │ │ │ @@ -237867,15 +237867,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, r3, #944 @ 0x3b0 │ │ │ │ mov r0, #192 @ 0xc0 │ │ │ │ str r0, [r3, #920] @ 0x398 │ │ │ │ @@ -237883,18 +237883,18 @@ │ │ │ │ str r1, [r3, #928] @ 0x3a0 │ │ │ │ str r1, [r3, #932] @ 0x3a4 │ │ │ │ strd r4, [r2, #-8] │ │ │ │ str r1, [r3, #944] @ 0x3b0 │ │ │ │ ldr r0, [r3, #980] @ 0x3d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c118 │ │ │ │ - @ instruction: 0x009da4f4 │ │ │ │ - addeq r5, r6, r8, lsr #11 │ │ │ │ - addeq r5, r6, r8, asr #11 │ │ │ │ + b 92c008 │ │ │ │ + addseq sl, sp, r4, ror #7 │ │ │ │ + umulleq r5, r6, r8, r4 │ │ │ │ + @ instruction: 0x008654b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #636] @ 3655f0 │ │ │ │ ldr lr, [pc, #636] @ 3655f4 │ │ │ │ ldr ip, [pc, #636] @ 3655f8 │ │ │ │ @@ -237910,15 +237910,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #576] @ 365604 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ ldr r6, [pc, #572] @ 365608 │ │ │ │ bics r2, r2, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ beq 36542c │ │ │ │ @@ -237948,15 +237948,15 @@ │ │ │ │ orr r2, r2, #32 │ │ │ │ and r3, r3, r2 │ │ │ │ ands r1, r3, #224 @ 0xe0 │ │ │ │ ldrb r3, [r5] │ │ │ │ movne r1, #1 │ │ │ │ str r3, [r4, #924] @ 0x39c │ │ │ │ str r2, [r4, #920] @ 0x398 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [pc, #432] @ 36560c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3653ec │ │ │ │ ldr r3, [pc, #420] @ 365614 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -237978,23 +237978,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 365620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3653ec │ │ │ │ ldr r3, [pc, #300] @ 365624 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3653ec │ │ │ │ ldr r3, [pc, #268] @ 365618 │ │ │ │ @@ -238011,22 +238011,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 365628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3653ec │ │ │ │ ldr r2, [pc, #180] @ 36562c │ │ │ │ ldr r3, [pc, #124] @ 3655f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -238034,15 +238034,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3655ec │ │ │ │ ldr r0, [pc, #148] @ 365630 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [pc, #128] @ 365634 │ │ │ │ ldr r3, [pc, #64] @ 3655f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -238050,35 +238050,35 @@ │ │ │ │ bne 3655ec │ │ │ │ ldr r0, [pc, #96] @ 365638 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq sl, sp, ip, ror #8 │ │ │ │ + addseq sl, sp, ip, asr r3 │ │ │ │ smlabbeq sl, r4, sl, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq lr, [r4], ip │ │ │ │ - addeq sp, r7, r4, asr r7 │ │ │ │ + addeq lr, r4, ip, ror #11 │ │ │ │ + addeq sp, r7, r4, asr #12 │ │ │ │ andeq r2, r0, r4 │ │ │ │ tsteq sl, r8, lsr sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r0, lsl sl │ │ │ │ andeq r6, r0, r0, ror #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, r6, r0, ror #8 │ │ │ │ + addeq r5, r6, r0, asr r3 │ │ │ │ andeq r4, r0, r8, lsr #25 │ │ │ │ - addeq r5, r6, r4, ror r3 │ │ │ │ + addeq r5, r6, r4, ror #4 │ │ │ │ smlabbeq sl, ip, r8, r3 │ │ │ │ - addeq r5, r6, r8, ror r3 │ │ │ │ + addeq r5, r6, r8, ror #4 │ │ │ │ tsteq sl, r0, asr r8 │ │ │ │ - addeq r5, r6, r8, lsr #7 │ │ │ │ + umulleq r5, r6, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #616] @ 3658c0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -238096,15 +238096,15 @@ │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #564] @ 3658d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r5, #25 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3656d0 │ │ │ │ ldr r3, [pc, #540] @ 3658d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -238157,31 +238157,31 @@ │ │ │ │ mov sl, #0 │ │ │ │ b 3656f8 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ add r0, r4, #948 @ 0x3b4 │ │ │ │ bic r3, r3, #32 │ │ │ │ str r3, [r4, #920] @ 0x398 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ mov sl, #0 │ │ │ │ and r3, r3, r2 │ │ │ │ tst r3, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #980] @ 0x3d4 │ │ │ │ lsl r9, r9, #22 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, sl │ │ │ │ lsr r9, r9, #22 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3656f8 │ │ │ │ add r0, r4, #948 @ 0x3b4 │ │ │ │ ldr r9, [r4, #920] @ 0x398 │ │ │ │ mov sl, #0 │ │ │ │ - bl a882dc │ │ │ │ + bl a881cc │ │ │ │ b 3656f8 │ │ │ │ ldr r3, [pc, #260] @ 3658e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36570c │ │ │ │ ldr r3, [pc, #224] @ 3658d8 │ │ │ │ @@ -238198,64 +238198,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3658f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 36570c │ │ │ │ ldr r1, [pc, #120] @ 3658f4 │ │ │ │ ldr r0, [pc, #120] @ 3658f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3656c8 │ │ │ │ ldr r0, [pc, #92] @ 3658fc │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 36570c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq sl, r8, r7, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, sp, r8, ror #2 │ │ │ │ - addeq sp, r7, r4, ror #8 │ │ │ │ - addeq lr, r4, ip, lsl #8 │ │ │ │ + addseq sl, sp, r8, asr r0 │ │ │ │ + addeq sp, r7, r4, asr r3 │ │ │ │ + strdeq lr, [r4], ip │ │ │ │ tsteq sl, r8, asr r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrsbeq sl, [sp], r8 │ │ │ │ + addseq r9, sp, r8, asr #31 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r3, [sl, -r0] │ │ │ │ andeq r4, r0, r4, ror #4 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, r6, r4, asr #2 │ │ │ │ - addseq r9, sp, r8, ror #30 │ │ │ │ - @ instruction: 0x0085c8b4 │ │ │ │ - addeq r5, r6, r0, asr r1 │ │ │ │ + addeq r5, r6, r4, lsr r0 │ │ │ │ + addseq r9, sp, r8, asr lr │ │ │ │ + addeq ip, r5, r4, lsr #15 │ │ │ │ + addeq r5, r6, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #640] @ 365b9c │ │ │ │ mov r6, r3 │ │ │ │ @@ -238275,15 +238275,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [pc, #596] @ 365bb0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #572] @ 365bb4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [sp, #31] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -238329,25 +238329,25 @@ │ │ │ │ ldr r1, [r5, #920] @ 0x398 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ and r1, r1, r7 │ │ │ │ ands r1, r1, #224 @ 0xe0 │ │ │ │ str r7, [r5, #932] @ 0x3a4 │ │ │ │ beq 365a44 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3659b0 │ │ │ │ str r7, [r5, #928] @ 0x3a0 │ │ │ │ b 3659b0 │ │ │ │ cmp r7, #61440 @ 0xf000 │ │ │ │ bcs 3659b0 │ │ │ │ add r1, sp, #31 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r5, #948 @ 0x3b4 │ │ │ │ strb r7, [sp, #31] │ │ │ │ - bl a87d54 │ │ │ │ + bl a87c44 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ ldr r1, [r5, #932] @ 0x3a4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #224 @ 0xe0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ str r3, [r5, #920] @ 0x398 │ │ │ │ @@ -238382,101 +238382,101 @@ │ │ │ │ beq 365b78 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 365bcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 365990 │ │ │ │ ldr r1, [pc, #116] @ 365bd0 │ │ │ │ ldr r0, [pc, #116] @ 365bd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3659b0 │ │ │ │ ldr r0, [pc, #88] @ 365bd8 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 365990 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq sl, r4, r4, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r9, sp, r4, lsr #29 │ │ │ │ - addeq sp, r7, ip, lsr #3 │ │ │ │ - addeq lr, r4, ip, lsr r1 │ │ │ │ + umullseq r9, sp, r4, sp │ │ │ │ + umulleq sp, r7, ip, r0 │ │ │ │ + addeq lr, r4, ip, lsr #32 │ │ │ │ @ instruction: 0x010a3490 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq sl, ip, asr #8 │ │ │ │ - @ instruction: 0x009d9dd1 │ │ │ │ + addseq r9, sp, r1, asr #25 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, r8, ror #29 │ │ │ │ - addseq r9, sp, r8, lsl #25 │ │ │ │ - ldrdeq ip, [r5], r4 │ │ │ │ - strdeq r4, [r6], r4 @ │ │ │ │ + ldrdeq r4, [r6], r8 │ │ │ │ + addseq r9, sp, r8, ror fp │ │ │ │ + addeq ip, r5, r4, asr #9 │ │ │ │ + addeq r4, r6, r4, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r0, [r0, #944] @ 0x3b0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ eor r0, r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 365c04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ ldrdeq r6, [r8], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 365c68 │ │ │ │ ldr r2, [pc, #72] @ 365c6c │ │ │ │ ldr r1, [pc, #72] @ 365c70 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, sp, r8, ror ip │ │ │ │ - addeq r4, r6, r8, lsl #29 │ │ │ │ - addeq r4, r6, r8, lsr #29 │ │ │ │ + addseq r9, sp, r8, ror #22 │ │ │ │ + addeq r4, r6, r8, ror sp │ │ │ │ + umulleq r4, r6, r8, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 365d38 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -238484,33 +238484,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 365d3c │ │ │ │ ldr r1, [pc, #156] @ 365d40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #136] @ 365d44 │ │ │ │ ldr r1, [pc, #136] @ 365d48 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #104] @ 365d4c │ │ │ │ ldr r1, [pc, #104] @ 365d50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #80] @ 365d54 │ │ │ │ ldr r2, [pc, #80] @ 365d58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -238518,19 +238518,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, sp, r4, lsl ip │ │ │ │ - strdeq sp, [r4], r8 │ │ │ │ - addeq ip, r7, r0, asr lr │ │ │ │ - strdeq sp, [r4], r4 │ │ │ │ - addeq sp, r4, ip, lsl #28 │ │ │ │ + addseq r9, sp, r4, lsl #22 │ │ │ │ + addeq sp, r4, r8, ror #25 │ │ │ │ + addeq ip, r7, r0, asr #26 │ │ │ │ + addeq sp, r4, r4, ror #25 │ │ │ │ + strdeq sp, [r4], ip │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ smlatbeq r6, r8, sl, r0 │ │ │ │ adceq r6, r8, ip, asr #15 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -238569,15 +238569,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 365e3c │ │ │ │ ldr r0, [pc, #536] @ 366018 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 365e3c │ │ │ │ mov r4, #1 │ │ │ │ lsr r9, r2, #27 │ │ │ │ and r9, r9, #2 │ │ │ │ lsl r3, r2, #19 │ │ │ │ orr r9, r9, r3, lsr #31 │ │ │ │ cmp r9, #3 │ │ │ │ @@ -238618,30 +238618,30 @@ │ │ │ │ lsrne sl, sl, #1 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq sl, #0 │ │ │ │ beq 365ed8 │ │ │ │ add r1, pc, #312 @ 0x138 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r1, sl │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [pc, #324] @ 366024 │ │ │ │ add r0, r5, #960 @ 0x3c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r9, lsl #2 │ │ │ │ ldr r5, [r3, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #1 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl a87f98 │ │ │ │ + bl a87e88 │ │ │ │ ldr r3, [pc, #280] @ 366028 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 365e3c │ │ │ │ ldr r3, [pc, #264] @ 36602c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -238661,66 +238661,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 366034 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 365e3c │ │ │ │ ldr r3, [pc, #104] @ 366014 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 365e3c │ │ │ │ ldr r0, [pc, #120] @ 366038 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 365e3c │ │ │ │ ldr r0, [pc, #104] @ 36603c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 365e3c │ │ │ │ ldr r0, [pc, #92] @ 366040 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 365e3c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea1880c <__bss_end__@@Base+0xfd4fa934> │ │ │ │ smlabbeq sl, r8, r0, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r0, rrx │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - strdeq r4, [r6], r0 │ │ │ │ + addeq r4, r6, r0, ror #23 │ │ │ │ smlabteq sl, r0, pc, r2 @ │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ - addseq r9, sp, r0, asr #19 │ │ │ │ + @ instruction: 0x009d98b0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r8, rrx │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, r0, ror #23 │ │ │ │ - umulleq r4, r6, r8, fp │ │ │ │ - addeq r4, r6, r8, asr fp │ │ │ │ - strdeq r4, [r6], ip │ │ │ │ + ldrdeq r4, [r6], r0 │ │ │ │ + addeq r4, r6, r8, lsl #21 │ │ │ │ + addeq r4, r6, r8, asr #20 │ │ │ │ + addeq r4, r6, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 365d5c │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -238745,15 +238745,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 366120 │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ tst r2, #4194304 @ 0x400000 │ │ │ │ beq 366120 │ │ │ │ ldr r0, [r4, #992] @ 0x3e0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [pc, #768] @ 3663d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3662b0 │ │ │ │ ldr r2, [pc, #752] @ 3663d4 │ │ │ │ ldr r3, [pc, #736] @ 3663c8 │ │ │ │ @@ -238824,15 +238824,15 @@ │ │ │ │ tst r3, #1 │ │ │ │ beq 3661f8 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ bne 3660bc │ │ │ │ ldr r0, [r4, #992] @ 0x3e0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [pc, #452] @ 3663d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3660dc │ │ │ │ ldr r3, [pc, #440] @ 3663d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -238852,21 +238852,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3663e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3660dc │ │ │ │ ldr r2, [r4, #920] @ 0x398 │ │ │ │ tst r2, #32 │ │ │ │ bne 3660bc │ │ │ │ b 36613c │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -238891,22 +238891,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3663ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3660dc │ │ │ │ ldr r2, [r4, #920] @ 0x398 │ │ │ │ tst r2, #16 │ │ │ │ bne 3660bc │ │ │ │ b 3661c4 │ │ │ │ tst r3, #2 │ │ │ │ beq 3661e4 │ │ │ │ @@ -238921,45 +238921,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 366388 │ │ │ │ ldr r0, [pc, #124] @ 3663f4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #100] @ 3663f8 │ │ │ │ ldr r3, [pc, #48] @ 3663c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 366388 │ │ │ │ ldr r0, [pc, #68] @ 3663fc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ smlabbeq sl, r4, sp, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, ror #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r0, lsr #26 │ │ │ │ andeq r3, r0, ip, lsr r3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, r4, lsr sl │ │ │ │ + addeq r4, r6, r4, lsr #18 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq r4, r6, r8, lsl r9 │ │ │ │ + addeq r4, r6, r8, lsl #16 │ │ │ │ @ instruction: 0x010a2ab0 │ │ │ │ - addeq r4, r6, r8, lsl #18 │ │ │ │ + strdeq r4, [r6], r8 │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ - addeq r4, r6, r4, asr #18 │ │ │ │ + addeq r4, r6, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #41 @ 0x29 │ │ │ │ mov r4, r2 │ │ │ │ @@ -239065,55 +239065,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 366658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 36647c │ │ │ │ ldr r1, [pc, #100] @ 36665c │ │ │ │ ldr r0, [pc, #100] @ 366660 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 366460 │ │ │ │ ldr r0, [pc, #72] @ 366664 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 36647c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [sl, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq sl, ip, r9, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq sl, r0, r9, r2 │ │ │ │ - addseq r9, sp, ip, lsl #7 │ │ │ │ + addseq r9, sp, ip, ror r2 │ │ │ │ andeq r5, r0, r4, ror #28 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, r4, asr #14 │ │ │ │ - addseq r9, sp, r8, lsr #5 │ │ │ │ - addeq fp, r5, r0, lsr fp │ │ │ │ - addeq r4, r6, ip, asr #14 │ │ │ │ + addeq r4, r6, r4, lsr r6 │ │ │ │ + umullseq r9, sp, r8, r1 │ │ │ │ + addeq fp, r5, r0, lsr #20 │ │ │ │ + addeq r4, r6, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #600] @ 3668d8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -239128,15 +239128,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #544] @ 3668ec │ │ │ │ mov r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r0, #920] @ 0x398 │ │ │ │ ldr r3, [r0, #952] @ 0x3b8 │ │ │ │ tst r1, #8 │ │ │ │ str r2, [r0, #996] @ 0x3e4 │ │ │ │ @@ -239162,15 +239162,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r7, r0, #960 @ 0x3c0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r7 │ │ │ │ - bl a87d38 │ │ │ │ + bl a87c28 │ │ │ │ cmp r0, #0 │ │ │ │ ble 366780 │ │ │ │ ldr r3, [pc, #408] @ 3668f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 366830 │ │ │ │ @@ -239181,15 +239181,15 @@ │ │ │ │ bl 366068 │ │ │ │ b 3666f8 │ │ │ │ ldr r2, [pc, #368] @ 3668f8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ - bl a88c00 │ │ │ │ + bl a88af0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #996] @ 0x3e4 │ │ │ │ beq 366754 │ │ │ │ ldr r3, [pc, #328] @ 3668f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -239212,21 +239212,21 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 366908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3666f8 │ │ │ │ ldr r3, [pc, #212] @ 36690c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366768 │ │ │ │ ldr r3, [pc, #180] @ 366900 │ │ │ │ @@ -239243,50 +239243,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 366910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 366768 │ │ │ │ ldr r0, [pc, #92] @ 366914 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 366768 │ │ │ │ ldr r0, [pc, #76] @ 366918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3666f8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r9, sp, r0, lsr #4 │ │ │ │ + addseq r9, sp, r0, lsl r1 │ │ │ │ tsteq sl, r0, ror r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, r6, ip, lsr #8 │ │ │ │ - addeq r4, r6, ip, lsl #8 │ │ │ │ + addeq r4, r6, ip, lsl r3 │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ tsteq sl, r8, lsr r7 │ │ │ │ tsteq sl, r4, lsl #14 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r3, r0, r0, asr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, r8, ror r5 │ │ │ │ + addeq r4, r6, r8, ror #8 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - umulleq r4, r6, r4, r5 │ │ │ │ - addeq r4, r6, r8, asr #11 │ │ │ │ - addeq r4, r6, r8, lsr #10 │ │ │ │ + addeq r4, r6, r4, lsl #9 │ │ │ │ + @ instruction: 0x008644b8 │ │ │ │ + addeq r4, r6, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #984] @ 366d0c │ │ │ │ ldr r1, [pc, #984] @ 366d10 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -239373,15 +239373,15 @@ │ │ │ │ ldr r1, [pc, #688] @ 366d30 │ │ │ │ ldr r0, [pc, #688] @ 366d34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #660] @ 366d38 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #608] @ 366d10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239498,22 +239498,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 366d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 366978 │ │ │ │ ldr r2, [pc, #176] @ 366d64 │ │ │ │ ldr r3, [pc, #88] @ 366d10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239525,46 +239525,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r0, [pc, #112] @ 366d70 │ │ │ │ str r8, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 366978 │ │ │ │ ldrdeq r2, [sl, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010a24b0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq sl, r4, ror #8 │ │ │ │ - umullseq r8, sp, r9, lr │ │ │ │ + addseq r8, sp, r9, lsl #27 │ │ │ │ strdeq r2, [sl, -ip] │ │ │ │ smlatbeq sl, r8, r3, r2 │ │ │ │ - addseq r8, sp, r0, lsr #28 │ │ │ │ - addeq r4, r6, ip, asr #9 │ │ │ │ + addseq r8, sp, r0, lsl sp │ │ │ │ + @ instruction: 0x008643bc │ │ │ │ tsteq sl, r8, asr r3 │ │ │ │ tsteq sl, r0, lsl r3 │ │ │ │ - addseq r8, sp, r8, lsl #27 │ │ │ │ - addeq r4, r6, ip, lsl r4 │ │ │ │ + addseq r8, sp, r8, ror ip │ │ │ │ + addeq r4, r6, ip, lsl #6 │ │ │ │ smlabteq sl, r8, r2, r2 │ │ │ │ @ instruction: 0x010a2290 │ │ │ │ tsteq sl, r0, asr r2 │ │ │ │ strdeq r2, [sl, -r4] │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, ip, lsl r2 │ │ │ │ + addeq r4, r6, ip, lsl #2 │ │ │ │ tsteq sl, r0, asr r1 │ │ │ │ - addseq r8, sp, r8, asr #23 │ │ │ │ - addeq fp, r5, r8, asr r4 │ │ │ │ - addeq r4, r6, r0, lsl #4 │ │ │ │ + @ instruction: 0x009d8ab8 │ │ │ │ + addeq fp, r5, r8, asr #6 │ │ │ │ + strdeq r4, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #760] @ 367084 │ │ │ │ ldr ip, [pc, #760] @ 367088 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -239650,22 +239650,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3670a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 366dfc │ │ │ │ ldr r3, [pc, #408] @ 3670ac │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366dfc │ │ │ │ ldr r3, [pc, #376] @ 3670a0 │ │ │ │ @@ -239681,22 +239681,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3670b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 366dfc │ │ │ │ ldr r3, [pc, #292] @ 3670b4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366e38 │ │ │ │ ldr r3, [pc, #252] @ 3670a0 │ │ │ │ @@ -239715,28 +239715,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3670b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 366e38 │ │ │ │ ldr r0, [pc, #160] @ 3670bc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 366dfc │ │ │ │ ldr r2, [pc, #144] @ 3670c0 │ │ │ │ ldr r3, [pc, #84] @ 367088 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239745,109 +239745,109 @@ │ │ │ │ bne 367080 │ │ │ │ ldr r0, [pc, #112] @ 3670c4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r0, [pc, #88] @ 3670c8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 366dfc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r8, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r0, rrx │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ mrseq r2, (UNDEF: 10) │ │ │ │ smlabteq sl, r4, pc, r1 @ │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, r0, lsr #2 │ │ │ │ + addeq r4, r6, r0, lsl r0 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ - addeq r4, r6, r0, ror #2 │ │ │ │ + addeq r4, r6, r0, asr r0 │ │ │ │ andeq r2, r0, ip, lsl r8 │ │ │ │ - addeq r3, r6, r0, ror #30 │ │ │ │ - addeq r4, r6, r8, lsl #2 │ │ │ │ + addeq r3, r6, r0, asr lr │ │ │ │ + strdeq r3, [r6], r8 │ │ │ │ ldrdeq r1, [sl, -r4] │ │ │ │ - addeq r3, r6, r8, ror pc │ │ │ │ - addeq r4, r6, r4, lsl r0 │ │ │ │ + addeq r3, r6, r8, ror #28 │ │ │ │ + addeq r3, r6, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 36712c │ │ │ │ ldr r2, [pc, #72] @ 367130 │ │ │ │ ldr r1, [pc, #72] @ 367134 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009d87b4 │ │ │ │ - addeq r3, r6, r4, asr #19 │ │ │ │ - addeq r3, r6, r4, ror #19 │ │ │ │ + addseq r8, sp, r4, lsr #13 │ │ │ │ + @ instruction: 0x008638b4 │ │ │ │ + ldrdeq r3, [r6], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 367198 │ │ │ │ ldr r2, [pc, #72] @ 36719c │ │ │ │ ldr r1, [pc, #72] @ 3671a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, sp, r8, asr #14 │ │ │ │ - addeq r3, r6, r8, asr r9 │ │ │ │ - addeq r3, r6, r8, ror r9 │ │ │ │ + addseq r8, sp, r8, lsr r6 │ │ │ │ + addeq r3, r6, r8, asr #16 │ │ │ │ + addeq r3, r6, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #140] @ 367248 │ │ │ │ ldr r2, [pc, #140] @ 36724c │ │ │ │ ldr r1, [pc, #140] @ 367250 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r4, #944 @ 0x3b0 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ @@ -239866,17 +239866,17 @@ │ │ │ │ b 366068 │ │ │ │ bl 27d1d4 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #996] @ 0x3e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 366068 │ │ │ │ - addseq r8, sp, r0, ror #13 │ │ │ │ - addeq r3, r6, r8, ror #17 │ │ │ │ - addeq r3, r6, r8, lsl #18 │ │ │ │ + @ instruction: 0x009d85d0 │ │ │ │ + ldrdeq r3, [r6], r8 │ │ │ │ + strdeq r3, [r6], r8 │ │ │ │ andeq r0, r0, #192 @ 0xc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #300] @ 36739c │ │ │ │ ldr ip, [pc, #300] @ 3673a0 │ │ │ │ @@ -239902,32 +239902,32 @@ │ │ │ │ ldr r1, [pc, #240] @ 3673b4 │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 367364 │ │ │ │ ldr r2, [pc, #196] @ 3673b8 │ │ │ │ ldr r1, [pc, #196] @ 3673bc │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r0, r3, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #960 @ 0x3c0 │ │ │ │ str r3, [sp] │ │ │ │ - bl a88a64 │ │ │ │ + bl a88954 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #152] @ 3673c0 │ │ │ │ ldr r3, [pc, #116] @ 3673a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239945,32 +239945,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 3673c8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #156 @ 0x9c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 367320 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010a1b94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r0, ror fp │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - @ instruction: 0x009d85f4 │ │ │ │ - addeq r3, r6, ip, ror #15 │ │ │ │ - addeq r3, r6, r8, lsl #16 │ │ │ │ + addseq r8, sp, r4, ror #9 │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ + strdeq r3, [r6], r8 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xffffe8dc │ │ │ │ ldrdeq r1, [sl, -ip] │ │ │ │ - addeq r3, r6, r0, lsl lr │ │ │ │ - addeq r3, r6, ip, ror #27 │ │ │ │ + addeq r3, r6, r0, lsl #26 │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #284] @ 367500 │ │ │ │ ldr r9, [pc, #284] @ 367504 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -239979,87 +239979,87 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #244] @ 36750c │ │ │ │ ldr r7, [pc, #244] @ 367510 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #1024 @ 0x400 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #188 @ 0xbc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #992 @ 0x3e0 │ │ │ │ bl 381244 │ │ │ │ ldr r2, [pc, #184] @ 367514 │ │ │ │ str r9, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r4, #752 @ 0x2f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #19 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r9 │ │ │ │ bl 381344 │ │ │ │ ldr r2, [pc, #112] @ 367518 │ │ │ │ ldr r1, [pc, #112] @ 36751c │ │ │ │ add r5, r5, #204 @ 0xcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #84] @ 367520 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp] │ │ │ │ - bl 92d8a8 │ │ │ │ + bl 92d798 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009d84bc │ │ │ │ - addeq r3, r6, r8, ror #13 │ │ │ │ - @ instruction: 0x008636b4 │ │ │ │ - addeq sl, r5, r4, lsl r0 │ │ │ │ - addeq sl, r5, r8, lsr #32 │ │ │ │ + addseq r8, sp, ip, lsr #7 │ │ │ │ + ldrdeq r3, [r6], r8 │ │ │ │ + addeq r3, r6, r4, lsr #11 │ │ │ │ + addeq r9, r5, r4, lsl #30 │ │ │ │ + addeq r9, r5, r8, lsl pc │ │ │ │ adceq r5, r8, r4, ror r0 │ │ │ │ - addeq ip, r4, ip, ror #11 │ │ │ │ - addeq fp, r7, r8, asr #12 │ │ │ │ - addeq r1, r6, r0, lsr #31 │ │ │ │ + ldrdeq ip, [r4], ip @ │ │ │ │ + addeq fp, r7, r8, lsr r5 │ │ │ │ + umulleq r1, r6, r0, lr │ │ │ │ ldr r0, [pc, #4] @ 367530 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrdeq r5, [r8], ip @ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 367544 │ │ │ │ add r0, pc, r0 │ │ │ │ b 380508 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -240080,15 +240080,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #1044] @ 3679c0 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -240180,15 +240180,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 36769c │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -240203,15 +240203,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 36769c │ │ │ │ ldr r3, [pc, #588] @ 3679e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -240226,15 +240226,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 36769c │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -240263,28 +240263,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 36769c │ │ │ │ ldr r3, [pc, #376] @ 367a04 │ │ │ │ ldr ip, [pc, #376] @ 367a08 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 367a0c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 36769c │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3676f0 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -240296,28 +240296,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 367a14 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 36769c │ │ │ │ ldr r3, [pc, #264] @ 367a18 │ │ │ │ ldr ip, [pc, #264] @ 367a1c │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 367a20 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 36769c │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -240336,110 +240336,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 367a28 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 36769c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r8, sp, r8, lsl #8 │ │ │ │ + @ instruction: 0x009d82f8 │ │ │ │ @ instruction: 0x010a189c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, pc, r4, ror r4 @ │ │ │ │ - addeq r3, r6, ip, ror #24 │ │ │ │ + addeq ip, pc, r4, ror #6 │ │ │ │ + addeq r3, r6, ip, asr fp │ │ │ │ tsteq sl, r8, asr r8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ tsteq sl, r0, ror #14 │ │ │ │ - addseq r8, sp, ip, asr r2 │ │ │ │ - addeq r3, r6, r8, lsr #22 │ │ │ │ - addeq r3, r6, r4, lsl #22 │ │ │ │ - addseq r8, sp, r0, lsl #4 │ │ │ │ - addeq r3, r6, ip, lsl #22 │ │ │ │ - addeq r3, r6, r8, lsr #21 │ │ │ │ + addseq r8, sp, ip, asr #2 │ │ │ │ + addeq r3, r6, r8, lsl sl │ │ │ │ + strdeq r3, [r6], r4 │ │ │ │ + ldrsheq r8, [sp], r0 │ │ │ │ + strdeq r3, [r6], ip │ │ │ │ + umulleq r3, r6, r8, r9 │ │ │ │ muleq r0, ip, ip │ │ │ │ - addseq r8, sp, r4, lsr #3 │ │ │ │ + umullseq r8, sp, r4, r0 │ │ │ │ + addeq r3, r6, r4, ror #19 │ │ │ │ + addeq r3, r6, ip, lsr r9 │ │ │ │ + addseq r8, sp, r0 │ │ │ │ + addeq r3, r6, ip, ror r9 │ │ │ │ + addeq r3, r6, r8, lsr #17 │ │ │ │ + addseq r7, sp, ip, asr #31 │ │ │ │ strdeq r3, [r6], r4 │ │ │ │ - addeq r3, r6, ip, asr #20 │ │ │ │ - addseq r8, sp, r0, lsl r1 │ │ │ │ - addeq r3, r6, ip, lsl #21 │ │ │ │ - @ instruction: 0x008639b8 │ │ │ │ - ldrsbeq r8, [sp], ip │ │ │ │ - addeq r3, r6, r4, lsl #22 │ │ │ │ - addeq r3, r6, r4, lsl #19 │ │ │ │ - addeq r3, r6, ip, lsr #20 │ │ │ │ - addeq r3, r6, r4, lsr r9 │ │ │ │ - addseq r8, sp, r8, asr r0 │ │ │ │ - addeq r3, r6, r8, asr sl │ │ │ │ - addeq r3, r6, r0, lsl #18 │ │ │ │ - addeq r3, r6, r8, asr #19 │ │ │ │ - umulleq r3, r6, r4, r8 │ │ │ │ + addeq r3, r6, r4, ror r8 │ │ │ │ + addeq r3, r6, ip, lsl r9 │ │ │ │ + addeq r3, r6, r4, lsr #16 │ │ │ │ + addseq r7, sp, r8, asr #30 │ │ │ │ + addeq r3, r6, r8, asr #18 │ │ │ │ + strdeq r3, [r6], r0 │ │ │ │ + @ instruction: 0x008638b8 │ │ │ │ + addeq r3, r6, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 367acc │ │ │ │ ldr r2, [pc, #136] @ 367ad0 │ │ │ │ ldr r1, [pc, #136] @ 367ad4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr ip, [pc, #104] @ 367ad8 │ │ │ │ ldr r3, [pc, #104] @ 367adc │ │ │ │ ldr r1, [pc, #104] @ 367ae0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 367ae4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, sp, ip, lsr #30 │ │ │ │ - addeq ip, r4, r0, asr #32 │ │ │ │ - umulleq fp, r7, ip, r0 │ │ │ │ + addseq r7, sp, ip, lsl lr │ │ │ │ + addeq fp, r4, r0, lsr pc │ │ │ │ + addeq sl, r7, ip, lsl #31 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ tsteq r5, r4, asr #26 │ │ │ │ - addeq r3, r6, r8, lsl r9 │ │ │ │ + addeq r3, r6, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 367c1c │ │ │ │ ldr r2, [pc, #284] @ 367c20 │ │ │ │ ldr r1, [pc, #284] @ 367c24 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 367bd8 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 367bb8 │ │ │ │ @@ -240456,28 +240456,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240495,23 +240495,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 367c30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r7, sp, ip, ror #28 │ │ │ │ - addeq r3, r6, ip, ror #13 │ │ │ │ - strdeq fp, [pc], r4 │ │ │ │ - addseq r7, sp, r0, ror sp │ │ │ │ - addeq r3, r6, r8, lsl r6 │ │ │ │ - @ instruction: 0x008637bc │ │ │ │ + addseq r7, sp, ip, asr sp │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ + addeq fp, pc, r4, ror #27 │ │ │ │ + addseq r7, sp, r0, ror #24 │ │ │ │ + addeq r3, r6, r8, lsl #10 │ │ │ │ + addeq r3, r6, ip, lsr #13 │ │ │ │ ldr r0, [pc, #4] @ 367c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r4, r8, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 36807c │ │ │ │ ldr lr, [pc, #1056] @ 368080 │ │ │ │ @@ -240526,15 +240526,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #1004] @ 368090 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 367ea0 │ │ │ │ @@ -240552,24 +240552,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 36e8bc │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 367f6c │ │ │ │ ldr r9, [pc, #916] @ 368098 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 36809c │ │ │ │ ldr r1, [pc, #908] @ 3680a0 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 3680a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cbe0 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -240638,15 +240638,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 3680bc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r2, [pc, #604] @ 3680c0 │ │ │ │ ldr r3, [pc, #540] @ 368084 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240673,15 +240673,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 3680c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 367ccc │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 367e2c │ │ │ │ @@ -240705,168 +240705,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 367e2c │ │ │ │ ldr r3, [pc, #360] @ 3680dc │ │ │ │ ldr ip, [pc, #360] @ 3680e0 │ │ │ │ ldr r1, [pc, #360] @ 3680e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 367e5c │ │ │ │ ldr r3, [pc, #320] @ 3680e8 │ │ │ │ ldr ip, [pc, #320] @ 3680ec │ │ │ │ ldr r1, [pc, #320] @ 3680f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 367e5c │ │ │ │ ldr ip, [pc, #284] @ 3680f4 │ │ │ │ ldr r1, [pc, #284] @ 3680f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 367e2c │ │ │ │ ldr ip, [pc, #252] @ 3680fc │ │ │ │ ldr r1, [pc, #252] @ 368100 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 367e2c │ │ │ │ ldr ip, [pc, #216] @ 368104 │ │ │ │ ldr r1, [pc, #216] @ 368108 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 367e5c │ │ │ │ ldr ip, [pc, #184] @ 36810c │ │ │ │ ldr r1, [pc, #184] @ 368110 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 367e2c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r7, sp, r8, asr sp │ │ │ │ + addseq r7, sp, r8, asr #24 │ │ │ │ smlatbeq sl, r0, r1, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r3, r6, r0, r7 │ │ │ │ - addeq r3, r6, r4, lsr #15 │ │ │ │ + addeq r3, r6, r0, lsl #13 │ │ │ │ + umulleq r3, r6, r4, r6 │ │ │ │ tsteq sl, r4, ror #2 │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ - addseq r7, sp, r0, asr #25 │ │ │ │ - addeq fp, r4, r8, ror #26 │ │ │ │ - umulleq pc, pc, r0, sp @ │ │ │ │ - ldrdeq r3, [r6], r0 │ │ │ │ - ldrdeq r9, [r8], ip │ │ │ │ + @ instruction: 0x009d7bb0 │ │ │ │ + addeq fp, r4, r8, asr ip │ │ │ │ + addeq pc, pc, r0, lsl #25 │ │ │ │ + addeq r3, r6, r0, asr #13 │ │ │ │ + addeq r9, r8, ip, asr #9 │ │ │ │ @ instruction: 0x010b2198 │ │ │ │ - addeq r3, r6, r0, ror r7 │ │ │ │ - addeq r3, r6, r4, ror #14 │ │ │ │ - addeq r3, r6, r0, lsl r6 │ │ │ │ - strdeq r3, [r6], r4 │ │ │ │ + addeq r3, r6, r0, ror #12 │ │ │ │ + addeq r3, r6, r4, asr r6 │ │ │ │ + addeq r3, r6, r0, lsl #10 │ │ │ │ + addeq r3, r6, r4, ror #9 │ │ │ │ smlatbeq sl, r0, pc, r0 @ │ │ │ │ - addeq r3, r6, r0, lsl r6 │ │ │ │ - addeq r3, r6, r0, ror #10 │ │ │ │ + addeq r3, r6, r0, lsl #10 │ │ │ │ + addeq r3, r6, r0, asr r4 │ │ │ │ tsteq fp, r0, rrx │ │ │ │ - addeq r3, r6, r4, lsr r6 │ │ │ │ - addeq r3, r6, r8, lsl #12 │ │ │ │ - addeq r3, r6, ip, ror #9 │ │ │ │ - addseq r7, sp, r8, asr #20 │ │ │ │ - addeq r3, r6, r0, lsr #8 │ │ │ │ - @ instruction: 0x008634b8 │ │ │ │ - addseq r7, sp, r4, lsl sl │ │ │ │ - addeq r3, r6, r4, lsl #10 │ │ │ │ - addeq r3, r6, r4, lsl #9 │ │ │ │ - addeq r3, r6, r4, asr #10 │ │ │ │ - addeq r3, r6, ip, asr r4 │ │ │ │ - addeq r3, r6, r0, asr r5 │ │ │ │ + addeq r3, r6, r4, lsr #10 │ │ │ │ + strdeq r3, [r6], r8 │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ + addseq r7, sp, r8, lsr r9 │ │ │ │ + addeq r3, r6, r0, lsl r3 │ │ │ │ + addeq r3, r6, r8, lsr #7 │ │ │ │ + addseq r7, sp, r4, lsl #18 │ │ │ │ + strdeq r3, [r6], r4 │ │ │ │ + addeq r3, r6, r4, ror r3 │ │ │ │ addeq r3, r6, r4, lsr r4 │ │ │ │ - addeq r3, r6, r8, asr r4 │ │ │ │ + addeq r3, r6, ip, asr #6 │ │ │ │ + addeq r3, r6, r0, asr #8 │ │ │ │ + addeq r3, r6, r4, lsr #6 │ │ │ │ + addeq r3, r6, r8, asr #6 │ │ │ │ + strdeq r3, [r6], r8 │ │ │ │ addeq r3, r6, r8, lsl #8 │ │ │ │ - addeq r3, r6, r8, lsl r5 │ │ │ │ - addeq r3, r6, r0, ror #7 │ │ │ │ + ldrdeq r3, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3681a8 │ │ │ │ ldr r2, [pc, #124] @ 3681ac │ │ │ │ ldr r1, [pc, #124] @ 3681b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #92] @ 3681b4 │ │ │ │ ldr r1, [pc, #92] @ 3681b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 3681bc │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r7, sp, r4, r8 │ │ │ │ - addeq fp, r4, r8, asr r9 │ │ │ │ - @ instruction: 0x0087a9b4 │ │ │ │ + addseq r7, sp, r4, lsl #15 │ │ │ │ + addeq fp, r4, r8, asr #16 │ │ │ │ + addeq sl, r7, r4, lsr #17 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0x0105e7b4 │ │ │ │ - addeq r3, r6, ip, lsl #8 │ │ │ │ + strdeq r3, [r6], ip │ │ │ │ ldr r0, [pc, #4] @ 3681cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r4, r8, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 368258 │ │ │ │ mov r4, r1 │ │ │ │ @@ -240875,15 +240875,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 368260 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ add r4, r0, r4 │ │ │ │ strb r5, [r4, #100] @ 0x64 │ │ │ │ ldrh r1, [r0, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq 368248 │ │ │ │ @@ -240893,42 +240893,42 @@ │ │ │ │ ldrb r2, [r3, #1]! │ │ │ │ cmp r3, ip │ │ │ │ orr r1, r1, r2 │ │ │ │ bne 368238 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c118 │ │ │ │ - addseq r7, sp, r8, lsr #16 │ │ │ │ - strdeq r3, [r6], r8 │ │ │ │ - ldrdeq r3, [r6], r8 │ │ │ │ + b 92c008 │ │ │ │ + addseq r7, sp, r8, lsl r7 │ │ │ │ + addeq r3, r6, r8, ror #5 │ │ │ │ + addeq r3, r6, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 368308 │ │ │ │ ldr r2, [pc, #140] @ 36830c │ │ │ │ ldr r1, [pc, #140] @ 368310 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #108] @ 368314 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #96] @ 368318 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #80] @ 36831c │ │ │ │ ldr r2, [pc, #80] @ 368320 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ @@ -240938,17 +240938,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, sp, r0, lsr #15 │ │ │ │ - addeq fp, r4, r4, lsl #16 │ │ │ │ - addeq sl, r7, r0, ror #16 │ │ │ │ + umullseq r7, sp, r0, r6 │ │ │ │ + strdeq fp, [r4], r4 │ │ │ │ + addeq sl, r7, r0, asr r7 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ tsteq r5, r8, lsl r7 │ │ │ │ adceq r4, r8, r0, lsr #7 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -240958,67 +240958,67 @@ │ │ │ │ ldr r1, [pc, #76] @ 368390 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrh r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009d76dc │ │ │ │ - umulleq r3, r6, r4, r2 │ │ │ │ - addeq r3, r6, r8, lsr #5 │ │ │ │ + addseq r7, sp, ip, asr #11 │ │ │ │ + addeq r3, r6, r4, lsl #3 │ │ │ │ + umulleq r3, r6, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3683e4 │ │ │ │ ldr r2, [pc, #56] @ 3683e8 │ │ │ │ ldr r1, [pc, #56] @ 3683ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27e9ec │ │ │ │ - addseq r7, sp, ip, ror #12 │ │ │ │ - addeq r3, r6, r4, lsr #4 │ │ │ │ - addeq r3, r6, r8, lsr r2 │ │ │ │ + addseq r7, sp, ip, asr r5 │ │ │ │ + addeq r3, r6, r4, lsl r1 │ │ │ │ + addeq r3, r6, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ 36846c │ │ │ │ ldr r2, [pc, #100] @ 368470 │ │ │ │ ldr r1, [pc, #100] @ 368474 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrh r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi 368450 │ │ │ │ ldr r1, [pc, #56] @ 368478 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -241027,58 +241027,58 @@ │ │ │ │ ldr r1, [pc, #36] @ 36847c │ │ │ │ ldr r0, [pc, #36] @ 368480 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #24 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r7, sp, r0, lsl r6 │ │ │ │ - addeq r3, r6, r8, asr #3 │ │ │ │ - ldrdeq r3, [r6], ip │ │ │ │ + addseq r7, sp, r0, lsl #10 │ │ │ │ + strheq r3, [r6], r8 │ │ │ │ + addeq r3, r6, ip, asr #1 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - addeq r3, r6, r4, lsr #3 │ │ │ │ - @ instruction: 0x008631b4 │ │ │ │ + umulleq r3, r6, r4, r0 │ │ │ │ + addeq r3, r6, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ 3684fc │ │ │ │ ldr r2, [pc, #96] @ 368500 │ │ │ │ ldr r1, [pc, #96] @ 368504 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #64] @ 368508 │ │ │ │ ldr r1, [pc, #64] @ 36850c │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r5, #96 @ 0x60 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c81c │ │ │ │ - addseq r7, sp, ip, ror r5 │ │ │ │ - addeq r3, r6, r0, lsr r1 │ │ │ │ - addeq r3, r6, r4, asr #2 │ │ │ │ - addeq fp, r4, ip, asr #11 │ │ │ │ - addeq sl, r7, r8, lsr #12 │ │ │ │ + addseq r7, sp, ip, ror #8 │ │ │ │ + addeq r3, r6, r0, lsr #32 │ │ │ │ + addeq r3, r6, r4, lsr r0 │ │ │ │ + @ instruction: 0x0084b4bc │ │ │ │ + addeq sl, r7, r8, lsl r5 │ │ │ │ ldr r0, [pc, #4] @ 36851c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ strdeq r4, [r8], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -241108,15 +241108,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 3685b4 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 368590 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl b71b98 │ │ │ │ + bl b71a88 │ │ │ │ add r4, r4, #1 │ │ │ │ b 36853c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 368700 │ │ │ │ @@ -241125,36 +241125,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #268] @ 36870c │ │ │ │ ldr r1, [pc, #268] @ 368710 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #232] @ 368714 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 381344 │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -241192,20 +241192,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 27e9ec │ │ │ │ b 3686c8 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 3686c0 │ │ │ │ - addseq r7, sp, r4, ror r4 │ │ │ │ - addeq r8, r5, ip, asr #28 │ │ │ │ - addeq r8, r5, r0, ror #28 │ │ │ │ - addeq r3, r6, r8, asr #32 │ │ │ │ - addeq r3, r6, r0, rrx │ │ │ │ - addeq r3, r6, r0, asr r0 │ │ │ │ + addseq r7, sp, r4, ror #6 │ │ │ │ + addeq r8, r5, ip, lsr sp │ │ │ │ + addeq r8, r5, r0, asr sp │ │ │ │ + addeq r2, r6, r8, lsr pc │ │ │ │ + addeq r2, r6, r0, asr pc │ │ │ │ + addeq r2, r6, r0, asr #30 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 36877c │ │ │ │ ldr r2, [pc, #72] @ 368780 │ │ │ │ @@ -241213,27 +241213,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #40] @ 368788 │ │ │ │ ldr r1, [pc, #40] @ 36878c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927ef4 │ │ │ │ - addseq r7, sp, r8, lsl r3 │ │ │ │ - addeq fp, r4, r4, asr r3 │ │ │ │ - @ instruction: 0x0087a3b0 │ │ │ │ + b 927de4 │ │ │ │ + addseq r7, sp, r8, lsl #4 │ │ │ │ + addeq fp, r4, r4, asr #4 │ │ │ │ + addeq sl, r7, r0, lsr #5 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ tsteq r5, ip, ror r3 │ │ │ │ │ │ │ │ 00368790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -241276,25 +241276,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 3813c8 │ │ │ │ ldr r6, [pc, #120] @ 3688b4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8e3f70 │ │ │ │ + bl 8e3e60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368878 │ │ │ │ ldr r3, [pc, #100] @ 3688b8 │ │ │ │ ldr r1, [pc, #100] @ 3688bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 368898 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -241304,19 +241304,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 3688c0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 933364 │ │ │ │ + b 933254 │ │ │ │ smlabteq sl, ip, r5, r0 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq sp, r8, ip, lsl #3 │ │ │ │ - addeq ip, r7, r8, lsr #2 │ │ │ │ + addseq sp, r8, ip, ror r0 │ │ │ │ + addeq ip, r7, r8, lsl r0 │ │ │ │ │ │ │ │ 003688c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 368b0c │ │ │ │ @@ -241337,15 +241337,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 380e98 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 368968 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl b727f4 │ │ │ │ + bl b726e4 │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 368af4 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -241369,19 +241369,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 368ab0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 3813c8 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 8e3f70 │ │ │ │ + bl 8e3e60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 368a84 │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 368a94 │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -241401,45 +241401,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 368a48 │ │ │ │ - bl 8dd468 │ │ │ │ + bl 8dd358 │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 368a94 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 8e3f9c │ │ │ │ + bl 8e3e8c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 368a2c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 368984 │ │ │ │ ldr r0, [pc, #120] @ 368b14 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r2, [pc, #96] @ 368b18 │ │ │ │ ldr r3, [pc, #84] @ 368b10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -241453,23 +241453,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 368b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r4, lsr #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, r6, r4, lsl ip │ │ │ │ + addeq r2, r6, r4, lsl #22 │ │ │ │ tsteq sl, ip, asr #6 │ │ │ │ - umulleq r2, r6, r4, fp │ │ │ │ + addeq r2, r6, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -241554,15 +241554,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 368ed4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 368eac │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -241605,15 +241605,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 368bc4 │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 368c5c │ │ │ │ @@ -241677,15 +241677,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 368d18 │ │ │ │ ldr r0, [pc, #116] @ 368ee8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldr r1, [pc, #96] @ 368ee8 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -241701,19 +241701,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27c8bc │ │ │ │ b 368c8c │ │ │ │ smlatbeq sl, ip, r2, r0 │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - strdeq r2, [r6], r8 │ │ │ │ + addeq r2, r6, r8, ror #15 │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ andeq r6, r0, r8, lsr #27 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - addeq r2, r6, ip, asr r8 │ │ │ │ + addeq r2, r6, ip, asr #14 │ │ │ │ │ │ │ │ 00368ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -241731,15 +241731,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -241789,15 +241789,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 36903c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 3691a0 │ │ │ │ mov r1, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 369134 │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -241829,15 +241829,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 3690cc │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 368f88 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -241866,15 +241866,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ b 3690d8 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 369074 │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -241911,17 +241911,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 36921c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 369220 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r6, sp, r8, lsl #17 │ │ │ │ - addeq r2, r6, r0, asr #10 │ │ │ │ - addeq r2, r6, r4, ror #10 │ │ │ │ + addseq r6, sp, r8, ror r7 │ │ │ │ + addeq r2, r6, r0, lsr r4 │ │ │ │ + addeq r2, r6, r4, asr r4 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00369224 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 369330 │ │ │ │ @@ -241987,18 +241987,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ ldrdeq pc, [r9, -r0] │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r2, r6, r4, lsl r4 │ │ │ │ - addseq r6, sp, ip, ror #14 │ │ │ │ - addeq r2, r6, r4, lsr #8 │ │ │ │ - addeq r2, r6, r8, asr #8 │ │ │ │ + addeq r2, r6, r4, lsl #6 │ │ │ │ + addseq r6, sp, ip, asr r6 │ │ │ │ + addeq r2, r6, r4, lsl r3 │ │ │ │ + addeq r2, r6, r8, lsr r3 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00369350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242012,15 +242012,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 368ef0 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -242032,17 +242032,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3693f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009d66b4 │ │ │ │ - addeq r2, r6, r0, ror r3 │ │ │ │ - umulleq r2, r6, r4, r3 │ │ │ │ + addseq r6, sp, r4, lsr #11 │ │ │ │ + addeq r2, r6, r0, ror #4 │ │ │ │ + addeq r2, r6, r4, lsl #5 │ │ │ │ │ │ │ │ 003693f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -242073,17 +242073,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 36948c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 369490 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r6, sp, r8, lsl r6 │ │ │ │ - ldrdeq r2, [r6], r0 │ │ │ │ - strdeq r2, [r6], r4 │ │ │ │ + addseq r6, sp, r8, lsl #10 │ │ │ │ + addeq r2, r6, r0, asr #3 │ │ │ │ + addeq r2, r6, r4, ror #3 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 00369494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -242119,17 +242119,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 36953c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r6, sp, r8, ror #10 │ │ │ │ - addeq r2, r6, r4, lsr #4 │ │ │ │ - addeq r2, r6, r8, asr #4 │ │ │ │ + addseq r6, sp, r8, asr r4 │ │ │ │ + addeq r2, r6, r4, lsl r1 │ │ │ │ + addeq r2, r6, r8, lsr r1 │ │ │ │ │ │ │ │ 00369540 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -242139,21 +242139,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 368ef0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -242171,17 +242171,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fea1bdf8 <__bss_end__@@Base+0xfd4fdf20> │ │ │ │ ... │ │ │ │ blcc fea1be04 <__bss_end__@@Base+0xfd4fdf2c> │ │ │ │ - @ instruction: 0x009d64b0 │ │ │ │ - addeq r2, r6, r8, ror #2 │ │ │ │ - addeq r2, r6, ip, lsl #3 │ │ │ │ + addseq r6, sp, r0, lsr #7 │ │ │ │ + addeq r2, r6, r8, asr r0 │ │ │ │ + addeq r2, r6, ip, ror r0 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00369610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242211,17 +242211,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3696a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r6, sp, r4, lsl #8 │ │ │ │ - addeq r2, r6, r0, asr #1 │ │ │ │ - addeq r2, r6, r4, ror #1 │ │ │ │ + @ instruction: 0x009d62f4 │ │ │ │ + @ instruction: 0x00861fb0 │ │ │ │ + ldrdeq r1, [r6], r4 │ │ │ │ │ │ │ │ 003696a4 : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003696ac : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -242251,15 +242251,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 369754 │ │ │ │ mov r5, #0 │ │ │ │ b 369748 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 368b20 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -242281,17 +242281,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3697a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3697a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r6, sp, r4, lsl #6 │ │ │ │ - @ instruction: 0x00861fbc │ │ │ │ - addeq r1, r6, r0, ror #31 │ │ │ │ + @ instruction: 0x009d61f4 │ │ │ │ + addeq r1, r6, ip, lsr #29 │ │ │ │ + ldrdeq r1, [r6], r0 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242359,15 +242359,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 369950 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 36992c │ │ │ │ @@ -242394,33 +242394,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - addseq r6, sp, r0, ror r1 │ │ │ │ - addeq r1, r6, r8, lsr #28 │ │ │ │ - addeq r1, r6, r0, ror #28 │ │ │ │ + addseq r6, sp, r0, rrx │ │ │ │ + addeq r1, r6, r8, lsl sp │ │ │ │ + addeq r1, r6, r0, asr sp │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - addseq r6, sp, ip, asr #2 │ │ │ │ - addeq r1, r6, r8, lsl #28 │ │ │ │ - addeq r1, r6, ip, asr #28 │ │ │ │ + addseq r6, sp, ip, lsr r0 │ │ │ │ + strdeq r1, [r6], r8 │ │ │ │ + addeq r1, r6, ip, lsr sp │ │ │ │ │ │ │ │ 00369970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3699a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27ce80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -242429,15 +242429,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb r5, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, #184 @ 0xb8 │ │ │ │ bl 27cb68 │ │ │ │ mov r1, #4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -242452,23 +242452,23 @@ │ │ │ │ lsr r6, r6, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r0, [r4, #72] @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ add sl, r3, r0, lsl #4 │ │ │ │ mov r0, sl │ │ │ │ - bl 9316c8 │ │ │ │ + bl 9315b8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r4, [sl, #104] @ 0x68 │ │ │ │ mla r3, r6, fp, r3 │ │ │ │ str r6, [sl, #100] @ 0x64 │ │ │ │ str r3, [sl, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #172] @ 0xac │ │ │ │ str r9, [sl, #108] @ 0x6c │ │ │ │ @@ -242481,71 +242481,71 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r7 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r1, r6, r8, lsl lr │ │ │ │ + addeq r1, r6, r8, lsl #26 │ │ │ │ ldr r0, [pc, #4] @ 369adc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r2, r8, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 369b40 │ │ │ │ ldr r2, [pc, #72] @ 369b44 │ │ │ │ ldr r1, [pc, #72] @ 369b48 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, sp, ip, rrx │ │ │ │ - umulleq r9, r4, r4, pc @ │ │ │ │ - strdeq r8, [r7], r0 │ │ │ │ + addseq r5, sp, ip, asr pc │ │ │ │ + addeq r9, r4, r4, lsl #29 │ │ │ │ + addeq r8, r7, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 369b84 │ │ │ │ ldr r1, [pc, #32] @ 369b88 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - addseq r6, sp, r4 │ │ │ │ - ldrdeq r1, [r6], r4 │ │ │ │ + @ instruction: 0x009d5ef4 │ │ │ │ + addeq r1, r6, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 369bcc │ │ │ │ ldr ip, [pc, #40] @ 369bd0 │ │ │ │ ldr r1, [pc, #40] @ 369bd4 │ │ │ │ @@ -242554,17 +242554,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #25 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - addseq r5, sp, r0, asr #31 │ │ │ │ - addeq r1, r6, r8, lsr #25 │ │ │ │ - umulleq r1, r6, r0, ip │ │ │ │ + @ instruction: 0x009d5eb0 │ │ │ │ + umulleq r1, r6, r8, fp │ │ │ │ + addeq r1, r6, r0, lsl #23 │ │ │ │ │ │ │ │ 00369bd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -242685,15 +242685,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #328] @ 369f08 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 369d58 │ │ │ │ str r7, [r2] │ │ │ │ str r6, [r2, #4] │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ beq 369d9c │ │ │ │ mov r2, r7 │ │ │ │ @@ -242729,57 +242729,57 @@ │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 369b4c │ │ │ │ ldr r0, [pc, #152] @ 369f14 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 369ca4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r3] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #124] @ 369f18 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 369ccc │ │ │ │ ldr r0, [pc, #100] @ 369f1c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 369b8c │ │ │ │ ldr r3, [pc, #68] @ 369f20 │ │ │ │ ldr r1, [pc, #68] @ 369f24 │ │ │ │ ldr r0, [pc, #68] @ 369f28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ strdeq pc, [r9, -ip] │ │ │ │ - @ instruction: 0x009d5efc │ │ │ │ + addseq r5, sp, ip, ror #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r5, sp, r4, ror #27 │ │ │ │ - addeq r1, r6, r8, asr #22 │ │ │ │ - addseq r5, sp, r8, lsl sp │ │ │ │ - addeq r1, r6, r8, ror #19 │ │ │ │ - addeq r1, r6, r8, lsr #20 │ │ │ │ - addeq r1, r6, ip, lsr sl │ │ │ │ - addeq r1, r6, ip, lsr #19 │ │ │ │ - addseq r5, sp, ip, lsl #25 │ │ │ │ - addeq r1, r6, r0, ror #18 │ │ │ │ - addeq r7, r8, r0, lsr #9 │ │ │ │ + @ instruction: 0x009d5cd4 │ │ │ │ + addeq r1, r6, r8, lsr sl │ │ │ │ + addseq r5, sp, r8, lsl #24 │ │ │ │ + ldrdeq r1, [r6], r8 │ │ │ │ + addeq r1, r6, r8, lsl r9 │ │ │ │ + addeq r1, r6, ip, lsr #18 │ │ │ │ + umulleq r1, r6, ip, r8 │ │ │ │ + addseq r5, sp, ip, ror fp │ │ │ │ + addeq r1, r6, r0, asr r8 │ │ │ │ + umulleq r7, r8, r0, r3 │ │ │ │ │ │ │ │ 00369f2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #440] @ 36a0fc │ │ │ │ @@ -242845,15 +242845,15 @@ │ │ │ │ beq 369fbc │ │ │ │ ldr r0, [pc, #208] @ 36a108 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242879,33 +242879,33 @@ │ │ │ │ strb r1, [ip] │ │ │ │ mov r1, #0 │ │ │ │ b 36a000 │ │ │ │ bl 369b4c │ │ │ │ ldr r0, [pc, #64] @ 36a10c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 369fb4 │ │ │ │ ldr r3, [pc, #48] @ 36a110 │ │ │ │ ldr r1, [pc, #48] @ 36a114 │ │ │ │ ldr r0, [pc, #48] @ 36a118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #132 @ 0x84 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0109eebc │ │ │ │ - @ instruction: 0x009d5bd8 │ │ │ │ + addseq r5, sp, r8, asr #21 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r6, r8, lsl r9 │ │ │ │ - addeq r1, r6, r0, ror #16 │ │ │ │ - addseq r5, sp, r8, lsl #21 │ │ │ │ - addeq r1, r6, ip, asr r7 │ │ │ │ - umulleq r7, r8, ip, r2 │ │ │ │ + addeq r1, r6, r8, lsl #16 │ │ │ │ + addeq r1, r6, r0, asr r7 │ │ │ │ + addseq r5, sp, r8, ror r9 │ │ │ │ + addeq r1, r6, ip, asr #12 │ │ │ │ + addeq r7, r8, ip, lsl #3 │ │ │ │ │ │ │ │ 0036a11c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r3, r0, #0 │ │ │ │ @@ -242967,20 +242967,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - addseq r5, sp, r8, lsl #20 │ │ │ │ - addseq r5, sp, r8, lsl #19 │ │ │ │ - addeq r1, r6, r8, asr r6 │ │ │ │ - addseq r5, sp, r0, ror #18 │ │ │ │ - addeq r7, r8, r8, ror r1 │ │ │ │ - addeq r1, r6, r0, lsr r6 │ │ │ │ + @ instruction: 0x009d58f8 │ │ │ │ + addseq r5, sp, r8, ror r8 │ │ │ │ + addeq r1, r6, r8, asr #10 │ │ │ │ + addseq r5, sp, r0, asr r8 │ │ │ │ + addeq r7, r8, r8, rrx │ │ │ │ + addeq r1, r6, r0, lsr #10 │ │ │ │ │ │ │ │ 0036a240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [r0, #168] @ 0xa8 │ │ │ │ @@ -243040,18 +243040,18 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 36a300 │ │ │ │ ldr r0, [pc, #24] @ 36a350 │ │ │ │ ldr r1, [r7, #180] @ 0xb4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ smlatbeq r9, r4, fp, lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r6, ip, lsr r6 │ │ │ │ + addeq r1, r6, ip, lsr #10 │ │ │ │ │ │ │ │ 0036a354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [r0, #168] @ 0xa8 │ │ │ │ @@ -243122,31 +243122,31 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #56] @ 36a4b8 │ │ │ │ ldr r1, [r6, #180] @ 0xb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 36a45c │ │ │ │ ldr r3, [pc, #40] @ 36a4bc │ │ │ │ ldr r1, [pc, #40] @ 36a4c0 │ │ │ │ ldr r0, [pc, #40] @ 36a4c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 36a4c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ smlabbeq r9, ip, sl, lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r6, ip, lsr #10 │ │ │ │ - @ instruction: 0x009d56d4 │ │ │ │ - addeq fp, r5, ip, ror #9 │ │ │ │ - addeq r1, r6, r0, asr #10 │ │ │ │ + addeq r1, r6, ip, lsl r4 │ │ │ │ + addseq r5, sp, r4, asr #11 │ │ │ │ + ldrdeq fp, [r5], ip │ │ │ │ + addeq r1, r6, r0, lsr r4 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ │ │ │ │ 0036a4cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -243222,23 +243222,23 @@ │ │ │ │ │ │ │ │ 0036a5e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92fec4 │ │ │ │ + bl 92fdb4 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ce80 │ │ │ │ ldr r0, [pc, #4] @ 36a618 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ umlaleq r2, r8, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #156] @ 36a6d0 │ │ │ │ ldr r2, [pc, #156] @ 36a6d4 │ │ │ │ @@ -243247,15 +243247,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrh ip, [r0, #160] @ 0xa0 │ │ │ │ sub r3, ip, #1 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 36a684 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r4 │ │ │ │ @@ -243269,63 +243269,63 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, sp, r0, lsr #11 │ │ │ │ - ldrdeq r1, [r6], r0 │ │ │ │ - addeq r1, r6, ip, ror #7 │ │ │ │ - addeq r1, r6, ip, asr #7 │ │ │ │ - addeq r1, r6, r4, lsr #7 │ │ │ │ + umullseq r5, sp, r0, r4 │ │ │ │ + addeq r1, r6, r0, asr #5 │ │ │ │ + ldrdeq r1, [r6], ip │ │ │ │ + @ instruction: 0x008612bc │ │ │ │ + umulleq r1, r6, r4, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 36a768 │ │ │ │ ldr r2, [pc, #108] @ 36a76c │ │ │ │ ldr r1, [pc, #108] @ 36a770 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #76] @ 36a774 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #60] @ 36a778 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, sp, r0, ror #9 │ │ │ │ - addeq r9, r4, r4, lsl #7 │ │ │ │ - addeq r8, r7, r0, ror #7 │ │ │ │ + @ instruction: 0x009d53d0 │ │ │ │ + addeq r9, r4, r4, ror r2 │ │ │ │ + ldrdeq r8, [r7], r0 │ │ │ │ tsteq r5, r0, lsl r6 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 36a7d0 │ │ │ │ @@ -243334,24 +243334,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #28] @ 36a7dc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 36c66c │ │ │ │ - addseq r5, sp, r8, asr #8 │ │ │ │ - strdeq r9, [r4], r4 │ │ │ │ - addeq r8, r7, r0, asr r3 │ │ │ │ + addseq r5, sp, r8, lsr r3 │ │ │ │ + addeq r9, r4, r4, ror #3 │ │ │ │ + addeq r8, r7, r0, asr #4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #120] @ 36a870 │ │ │ │ ldr r1, [pc, #120] @ 36a874 │ │ │ │ @@ -243359,96 +243359,96 @@ │ │ │ │ ldr r2, [pc, #116] @ 36a878 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrh r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36a850 │ │ │ │ mov r6, r0 │ │ │ │ add r5, r0, #92 @ 0x5c │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrh r3, [r6, #160] @ 0xa0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 36a834 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009d53dc │ │ │ │ - addeq r1, r6, ip, lsr #4 │ │ │ │ - addeq r1, r6, r8, lsl #4 │ │ │ │ + addseq r5, sp, ip, asr #5 │ │ │ │ + addeq r1, r6, ip, lsl r1 │ │ │ │ + strdeq r1, [r6], r8 │ │ │ │ ldr r0, [pc, #4] @ 36a888 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r1, r8, r0, ror #30 │ │ │ │ │ │ │ │ 0036a88c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #64] @ 36a8fc │ │ │ │ ldr r2, [pc, #64] @ 36a900 │ │ │ │ ldr r1, [pc, #64] @ 36a904 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - addseq r5, sp, r8, asr r3 │ │ │ │ - addeq r1, r6, r8, asr #3 │ │ │ │ - ldrdeq r1, [r6], ip │ │ │ │ + addseq r5, sp, r8, asr #4 │ │ │ │ + strheq r1, [r6], r8 │ │ │ │ + addeq r1, r6, ip, asr #1 │ │ │ │ │ │ │ │ 0036a908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #96] @ 36a994 │ │ │ │ ldr r2, [pc, #96] @ 36a998 │ │ │ │ ldr r1, [pc, #96] @ 36a99c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36a974 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -243458,17 +243458,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, sp, r0, ror #5 │ │ │ │ - addeq r1, r6, r0, asr r1 │ │ │ │ - addeq r1, r6, r4, ror #2 │ │ │ │ + @ instruction: 0x009d51d0 │ │ │ │ + addeq r1, r6, r0, asr #32 │ │ │ │ + addeq r1, r6, r4, asr r0 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #284] @ 36aadc │ │ │ │ @@ -243542,19 +243542,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, lsr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strheq r1, [r6], ip │ │ │ │ - strheq r1, [r6], r4 │ │ │ │ - umulleq r1, r6, ip, r0 │ │ │ │ - addeq r0, r6, r8, lsr #22 │ │ │ │ - addeq r6, r8, r0, lsr r9 │ │ │ │ + addeq r0, r6, ip, lsr #31 │ │ │ │ + addeq r0, r6, r4, lsr #31 │ │ │ │ + addeq r0, r6, ip, lsl #31 │ │ │ │ + addeq r0, r6, r8, lsl sl │ │ │ │ + addeq r6, r8, r0, lsr #16 │ │ │ │ tsteq r9, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 36ac2c │ │ │ │ mov r3, r1 │ │ │ │ @@ -243626,18 +243626,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r9, r8, r2, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r6, r4, ror pc │ │ │ │ - addeq r0, r6, r4, ror #30 │ │ │ │ - ldrdeq r0, [r6], r0 @ │ │ │ │ - addeq r6, r8, r8, asr #15 │ │ │ │ + addeq r0, r6, r4, ror #28 │ │ │ │ + addeq r0, r6, r4, asr lr │ │ │ │ + addeq r0, r6, r0, asr #17 │ │ │ │ + @ instruction: 0x008866b8 │ │ │ │ tsteq r9, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 36ad84 │ │ │ │ @@ -243680,15 +243680,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ad0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 36ad70 │ │ │ │ - bl b735b0 │ │ │ │ + bl b734a0 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ad78 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 36acd0 │ │ │ │ @@ -243705,15 +243705,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl b73e08 │ │ │ │ + bl b73cf8 │ │ │ │ b 36ad10 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0109e19c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq lr, [r9, -r0] │ │ │ │ @@ -243812,42 +243812,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 36af80 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 36af84 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r0, [pc, #60] @ 36af88 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ qaddeq lr, r4, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r0, lsr #32 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r0, r6, r8, lsl r7 │ │ │ │ - addeq r0, r6, ip, lsl #26 │ │ │ │ + addeq r0, r6, r8, lsl #12 │ │ │ │ + strdeq r0, [r6], ip │ │ │ │ smlatteq sl, r4, r0, pc @ │ │ │ │ - strdeq r0, [r6], r0 @ │ │ │ │ + addeq r0, r6, r0, ror #23 │ │ │ │ tsteq r9, r0, lsr pc │ │ │ │ - addeq r0, r6, ip, ror #23 │ │ │ │ - addeq r0, r6, r8, asr #24 │ │ │ │ - strdeq r0, [r6], r0 @ │ │ │ │ + ldrdeq r0, [r6], ip │ │ │ │ + addeq r0, r6, r8, lsr fp │ │ │ │ + addeq r0, r6, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 36b4d0 │ │ │ │ ldr r3, [pc, #1324] @ 36b4d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243863,15 +243863,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 36b4e4 │ │ │ │ @@ -244027,15 +244027,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -244138,87 +244138,87 @@ │ │ │ │ bl 27f58c │ │ │ │ ldr r1, [pc, #232] @ 36b50c │ │ │ │ ldr r0, [pc, #232] @ 36b510 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ mov r3, #0 │ │ │ │ b 36b2a4 │ │ │ │ ldr r0, [pc, #196] @ 36b514 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r0, [pc, #168] @ 36b518 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 36b51c │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r1, [pc, #124] @ 36b520 │ │ │ │ ldr r0, [pc, #124] @ 36b524 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ tsteq r9, r0, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r4, sp, ip, ror #24 │ │ │ │ - strdeq r0, [r6], r8 │ │ │ │ - ldrdeq r0, [r6], r8 │ │ │ │ + addseq r4, sp, ip, asr fp │ │ │ │ + addeq r0, r6, r8, ror #21 │ │ │ │ + addeq r0, r6, r8, asr #21 │ │ │ │ strdeq sp, [r9, -ip] │ │ │ │ - addeq sl, pc, r0, asr r6 @ │ │ │ │ - umulleq r0, r6, r0, fp │ │ │ │ + addeq sl, pc, r0, asr #10 │ │ │ │ + addeq r0, r6, r0, lsl #21 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - @ instruction: 0x00860bb0 │ │ │ │ - addeq r0, r6, ip, lsr #18 │ │ │ │ + addeq r0, r6, r0, lsr #21 │ │ │ │ + addeq r0, r6, ip, lsl r8 │ │ │ │ @ instruction: 0x010aedbc │ │ │ │ - ldrdeq r6, [r8], ip │ │ │ │ - addseq r0, r7, r8, lsl #30 │ │ │ │ + addeq r5, r8, ip, asr #31 │ │ │ │ + @ instruction: 0x00970df8 │ │ │ │ tsteq r9, r8, lsr #20 │ │ │ │ - addseq r4, sp, ip, lsl #16 │ │ │ │ - addeq r0, r6, r0, asr #15 │ │ │ │ - addeq r0, r6, r8, ror #15 │ │ │ │ - addeq r0, r6, r4, lsr #16 │ │ │ │ - ldrdeq r0, [r6], r4 │ │ │ │ - addseq r4, sp, ip, lsl #15 │ │ │ │ - addeq r0, r6, r4, ror #14 │ │ │ │ + @ instruction: 0x009d46fc │ │ │ │ + @ instruction: 0x008606b0 │ │ │ │ + ldrdeq r0, [r6], r8 │ │ │ │ + addeq r0, r6, r4, lsl r7 │ │ │ │ + addeq r0, r6, r4, asr #13 │ │ │ │ + addseq r4, sp, ip, ror r6 │ │ │ │ + addeq r0, r6, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 36b648 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r1, [r4] │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36b588 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b5e0 │ │ │ │ @@ -244237,20 +244237,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 37cea4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 36b658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r3, [pc, #116] @ 36b65c │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -244272,22 +244272,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 36b66c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ ldrdeq r1, [r8], r4 @ │ │ │ │ - addseq r4, sp, ip, lsl #13 │ │ │ │ - addeq r8, r4, ip, ror #9 │ │ │ │ - addeq r7, r7, r8, asr #10 │ │ │ │ - addeq r0, r6, r8, lsl #14 │ │ │ │ + addseq r4, sp, ip, ror r5 │ │ │ │ + ldrdeq r8, [r4], ip │ │ │ │ + addeq r7, r7, r8, lsr r4 │ │ │ │ + strdeq r0, [r6], r8 │ │ │ │ adceq r1, r8, ip, lsr #4 │ │ │ │ - addseq r4, sp, r0, lsl #12 │ │ │ │ - addeq r0, r6, r8, lsl #13 │ │ │ │ - addeq r1, r5, r0, asr #24 │ │ │ │ + @ instruction: 0x009d44f0 │ │ │ │ + addeq r0, r6, r8, ror r5 │ │ │ │ + addeq r1, r5, r0, lsr fp │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 36b734 │ │ │ │ ldr r2, [pc, #172] @ 36b738 │ │ │ │ @@ -244295,15 +244295,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 36b73c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36b714 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 36b6e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -244330,17 +244330,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r4, sp, ip, r5 │ │ │ │ - addeq r0, r6, r4, lsl r5 │ │ │ │ - addeq r0, r6, r4, lsr r5 │ │ │ │ + addseq r4, sp, ip, lsl #9 │ │ │ │ + addeq r0, r6, r4, lsl #8 │ │ │ │ + addeq r0, r6, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 36b9a0 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -244352,15 +244352,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 36880c │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -244412,15 +244412,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -244485,23 +244485,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r4, sp, r4, asr #9 │ │ │ │ - addeq r0, r6, r8, lsr r4 │ │ │ │ - addeq r0, r6, r4, asr r4 │ │ │ │ - addeq r0, r6, r8, lsl #6 │ │ │ │ - addeq pc, r5, r0, ror sp @ │ │ │ │ - addseq r2, r2, r0, ror #18 │ │ │ │ - strdeq r0, [r6], r4 │ │ │ │ - ldrdeq r5, [r8], r8 │ │ │ │ - addseq r0, r7, ip, asr #18 │ │ │ │ + @ instruction: 0x009d43b4 │ │ │ │ + addeq r0, r6, r8, lsr #6 │ │ │ │ + addeq r0, r6, r4, asr #6 │ │ │ │ + strdeq r0, [r6], r8 │ │ │ │ + addeq pc, r5, r0, ror #24 │ │ │ │ + addseq r2, r2, r0, asr r8 │ │ │ │ + addeq r0, r6, r4, ror #7 │ │ │ │ + addeq r5, r8, r8, asr #19 │ │ │ │ + addseq r0, r7, ip, lsr r8 │ │ │ │ │ │ │ │ 0036b9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -244597,21 +244597,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 685bfc │ │ │ │ bl 3818d8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 929928 │ │ │ │ + bl 929818 │ │ │ │ ldr r2, [pc, #204] @ 36bc30 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 36bc34 │ │ │ │ @@ -244642,28 +244642,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 36bc40 │ │ │ │ ldr r2, [pc, #72] @ 36bc44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r9, r8, lsl r4 │ │ │ │ - addseq r4, sp, ip, lsr r2 │ │ │ │ + addseq r4, sp, ip, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r0, [r6], ip │ │ │ │ - strdeq pc, [r5], r8 │ │ │ │ - addeq r0, r6, r4, lsr #5 │ │ │ │ - addeq r0, r6, ip, lsl #5 │ │ │ │ - addeq r6, ip, r0, lsl r7 │ │ │ │ - addeq pc, r5, r4, lsr #22 │ │ │ │ - addeq r0, r6, r0, lsl r2 │ │ │ │ - addeq pc, r5, r8, ror #21 │ │ │ │ + addeq r0, r6, ip, asr #3 │ │ │ │ + addeq pc, r5, r8, ror #19 │ │ │ │ + umulleq r0, r6, r4, r1 │ │ │ │ + addeq r0, r6, ip, ror r1 │ │ │ │ + addeq r6, ip, r0, lsl #12 │ │ │ │ + addeq pc, r5, r4, lsl sl @ │ │ │ │ + addeq r0, r6, r0, lsl #2 │ │ │ │ + ldrdeq pc, [r5], r8 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ tsteq r9, r8, asr r2 │ │ │ │ - addeq r0, r6, r8, asr #1 │ │ │ │ - addeq r0, r6, ip, lsl r1 │ │ │ │ + @ instruction: 0x0085ffb8 │ │ │ │ + addeq r0, r6, ip │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -244709,17 +244709,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 912860 │ │ │ │ + bl 912750 │ │ │ │ mov r0, r4 │ │ │ │ - bl 90b768 │ │ │ │ + bl 90b658 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r9, r4, lsr r1 │ │ │ │ @@ -244764,26 +244764,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 36be08 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r6, r4, lsl r1 │ │ │ │ - @ instruction: 0x009d3ef8 │ │ │ │ - addeq r0, r6, r0, ror #1 │ │ │ │ + addeq r0, r6, r4 │ │ │ │ + addseq r3, sp, r8, ror #27 │ │ │ │ + ldrdeq pc, [r5], r0 │ │ │ │ │ │ │ │ 0036be0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -244897,17 +244897,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 36bfe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r3, sp, r8, lsl #26 │ │ │ │ - strdeq pc, [r5], r4 │ │ │ │ - addeq pc, r5, r0, asr #30 │ │ │ │ + @ instruction: 0x009d3bf8 │ │ │ │ + addeq pc, r5, r4, ror #27 │ │ │ │ + addeq pc, r5, r0, lsr lr @ │ │ │ │ │ │ │ │ 0036bfe4 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36bffc │ │ │ │ @@ -244970,15 +244970,15 @@ │ │ │ │ 0036c0bc : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c0d4 │ │ │ │ bx r3 │ │ │ │ - b 8d68c0 │ │ │ │ + b 8d67b0 │ │ │ │ │ │ │ │ 0036c0d8 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c0f0 │ │ │ │ @@ -244996,24 +244996,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 36c148 │ │ │ │ ldr r2, [pc, #48] @ 36c14c │ │ │ │ ldr r1, [pc, #48] @ 36c150 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9353f0 │ │ │ │ + bl 9352e0 │ │ │ │ ldr r1, [pc, #28] @ 36c154 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 927ef4 │ │ │ │ + b 927de4 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - addeq pc, r5, r8, lsl #28 │ │ │ │ + strdeq pc, [r5], r8 │ │ │ │ tsteq r5, r0, lsr ip │ │ │ │ │ │ │ │ 0036c158 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -245032,28 +245032,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - addseq r3, sp, r0, lsr fp │ │ │ │ - addeq pc, r5, r0, lsr #27 │ │ │ │ - addeq pc, r5, r8, lsl sp @ │ │ │ │ + addseq r3, sp, r0, lsr #20 │ │ │ │ + umulleq pc, r5, r0, ip @ │ │ │ │ + addeq pc, r5, r8, lsl #24 │ │ │ │ │ │ │ │ 0036c1c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8eed60 │ │ │ │ + bl 8eec50 │ │ │ │ str r0, [r4, #612] @ 0x264 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930e84 │ │ │ │ + b 930d74 │ │ │ │ │ │ │ │ 0036c1e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 36c2ac │ │ │ │ @@ -245063,16 +245063,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ - bl 928e48 │ │ │ │ + bl 93023c │ │ │ │ + bl 928d38 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 36c284 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 36c264 │ │ │ │ @@ -245098,17 +245098,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 6c0454 │ │ │ │ b 36c230 │ │ │ │ - addseq r3, sp, r8, asr #21 │ │ │ │ - addeq r7, r4, r8, lsl #17 │ │ │ │ - addeq r6, r7, ip, ror #17 │ │ │ │ + @ instruction: 0x009d39b8 │ │ │ │ + addeq r7, r4, r8, ror r7 │ │ │ │ + ldrdeq r6, [r7], ip │ │ │ │ adceq r0, r8, ip, ror #11 │ │ │ │ │ │ │ │ 0036c2bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245128,16 +245128,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ - bl 928e48 │ │ │ │ + bl 93023c │ │ │ │ + bl 928d38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36c34c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -245146,93 +245146,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 36c370 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 6c0740 │ │ │ │ - addseq r3, sp, r8, asr #19 │ │ │ │ - umulleq r7, r4, r0, r7 │ │ │ │ - addeq r6, r7, ip, ror #15 │ │ │ │ + @ instruction: 0x009d38b8 │ │ │ │ + addeq r7, r4, r0, lsl #13 │ │ │ │ + ldrdeq r6, [r7], ip │ │ │ │ adceq r0, r8, r0, lsr r5 │ │ │ │ ldr r0, [pc, #4] @ 36c380 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ @ instruction: 0x00a805b4 │ │ │ │ │ │ │ │ 0036c384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #56] @ 36c3e8 │ │ │ │ ldr r2, [pc, #56] @ 36c3ec │ │ │ │ ldr r1, [pc, #56] @ 36c3f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r3, sp, r8, ror #18 │ │ │ │ - addeq pc, r5, r0, lsr ip @ │ │ │ │ - addeq pc, r5, ip, asr #24 │ │ │ │ + addseq r3, sp, r8, asr r8 │ │ │ │ + addeq pc, r5, r0, lsr #22 │ │ │ │ + addeq pc, r5, ip, lsr fp @ │ │ │ │ │ │ │ │ 0036c3f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 36c484 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 36c468 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #84] @ 36c488 │ │ │ │ ldr r2, [pc, #84] @ 36c48c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq pc, [r5], ip │ │ │ │ - addseq r3, sp, r8, ror #17 │ │ │ │ - addeq pc, r5, r8, lsr #23 │ │ │ │ + addeq pc, r5, ip, ror #21 │ │ │ │ + @ instruction: 0x009d37d8 │ │ │ │ + umulleq pc, r5, r8, sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -245293,15 +245293,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 36c634 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 92c220 │ │ │ │ + bl 92c110 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 36c628 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 36c604 │ │ │ │ @@ -245313,15 +245313,15 @@ │ │ │ │ bl 27cbe0 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 933e9c │ │ │ │ + bl 933d8c │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 36c5c0 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -245341,19 +245341,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 36c668 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addeq pc, r5, r4, asr #21 │ │ │ │ - addeq pc, r5, r0, lsr #20 │ │ │ │ - @ instruction: 0x009d36f8 │ │ │ │ - ldrdeq pc, [r5], r8 │ │ │ │ - addeq pc, r5, r4, lsl sl @ │ │ │ │ + @ instruction: 0x0085f9b4 │ │ │ │ + addeq pc, r5, r0, lsl r9 @ │ │ │ │ + addseq r3, sp, r8, ror #11 │ │ │ │ + addeq pc, r5, r8, asr #17 │ │ │ │ + addeq pc, r5, r4, lsl #18 │ │ │ │ │ │ │ │ 0036c66c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -245419,15 +245419,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 933ec8 │ │ │ │ + bl 933db8 │ │ │ │ mov r0, sl │ │ │ │ bl 27ce80 │ │ │ │ cmp r7, r4 │ │ │ │ bne 36c748 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -245450,22 +245450,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r9, r0, lsr #14 │ │ │ │ - addeq pc, r5, r4, lsl #19 │ │ │ │ + addeq pc, r5, r4, ror r8 @ │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ - addeq pc, r5, ip, asr #18 │ │ │ │ - addeq lr, ip, r8, asr #11 │ │ │ │ - @ instruction: 0x0085f8bc │ │ │ │ - addseq r3, sp, r8, asr r5 │ │ │ │ - addeq pc, r5, r8, lsr r8 @ │ │ │ │ - @ instruction: 0x0085f8b4 │ │ │ │ + addeq pc, r5, ip, lsr r8 @ │ │ │ │ + @ instruction: 0x008ce4b8 │ │ │ │ + addeq pc, r5, ip, lsr #15 │ │ │ │ + addseq r3, sp, r8, asr #8 │ │ │ │ + addeq pc, r5, r8, lsr #14 │ │ │ │ + addeq pc, r5, r4, lsr #15 │ │ │ │ │ │ │ │ 0036c81c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 36c6b4 │ │ │ │ │ │ │ │ 0036c828 : │ │ │ │ @@ -245535,36 +245535,36 @@ │ │ │ │ beq 36c950 │ │ │ │ ldr r3, [pc, #88] @ 36c978 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 934270 │ │ │ │ + bl 934160 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27ce80 │ │ │ │ ldr r1, [pc, #48] @ 36c97c │ │ │ │ add r1, pc, r1 │ │ │ │ b 36c8f4 │ │ │ │ ldr r0, [pc, #40] @ 36c980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929dc8 │ │ │ │ + bl 929cb8 │ │ │ │ ldr r1, [pc, #32] @ 36c984 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933e9c │ │ │ │ + bl 933d8c │ │ │ │ b 36c918 │ │ │ │ tsteq r9, r0, lsr #10 │ │ │ │ - addeq pc, r5, r4, asr #15 │ │ │ │ + @ instruction: 0x0085f6b4 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq pc, r5, r0, asr #14 │ │ │ │ - addeq pc, r5, r0, ror r7 @ │ │ │ │ - addeq pc, r5, ip, ror #14 │ │ │ │ + addeq pc, r5, r0, lsr r6 @ │ │ │ │ + addeq pc, r5, r0, ror #12 │ │ │ │ + addeq pc, r5, ip, asr r6 @ │ │ │ │ │ │ │ │ 0036c988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -245573,29 +245573,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 36c9f4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cbe0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 36c9f8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36c9a4 │ │ │ │ - addeq pc, r5, r4, lsl r7 @ │ │ │ │ - umulleq pc, r5, ip, r6 @ │ │ │ │ + addeq pc, r5, r4, lsl #12 │ │ │ │ + addeq pc, r5, ip, lsl #11 │ │ │ │ │ │ │ │ 0036c9fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -245608,22 +245608,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cbe0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 36ca64 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934270 │ │ │ │ + bl 934160 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 36c8c8 │ │ │ │ @@ -245633,16 +245633,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 36caac │ │ │ │ add r1, pc, r1 │ │ │ │ b 36ca24 │ │ │ │ - umulleq pc, r5, r0, r6 @ │ │ │ │ - addeq pc, r5, r8, ror #11 │ │ │ │ + addeq pc, r5, r0, lsl #11 │ │ │ │ + ldrdeq pc, [r5], r8 │ │ │ │ │ │ │ │ 0036cab0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 36c8c8 │ │ │ │ │ │ │ │ @@ -245672,15 +245672,15 @@ │ │ │ │ bl 27cbe0 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 935bfc │ │ │ │ + bl 935aec │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 36cb04 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245698,15 +245698,15 @@ │ │ │ │ bl 27cbe0 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 935bfc │ │ │ │ + bl 935aec │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 36cb6c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245728,42 +245728,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq pc, r5, r4, asr r5 @ │ │ │ │ - addeq pc, r5, r0, asr #11 │ │ │ │ - addeq pc, r5, r8, lsr #10 │ │ │ │ - addeq pc, r5, r8, asr r5 @ │ │ │ │ + addeq pc, r5, r4, asr #8 │ │ │ │ + @ instruction: 0x0085f4b0 │ │ │ │ + addeq pc, r5, r8, lsl r4 @ │ │ │ │ + addeq pc, r5, r8, asr #8 │ │ │ │ ldr r0, [pc, #4] @ 36cc30 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq pc, r7, r8, lsr sp @ │ │ │ │ │ │ │ │ 0036cc34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #96] @ 36ccc0 │ │ │ │ ldr r2, [pc, #96] @ 36ccc4 │ │ │ │ ldr r1, [pc, #96] @ 36ccc8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cca0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245773,37 +245773,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, sp, ip, lsr #2 │ │ │ │ - ldrdeq r4, [r5], ip │ │ │ │ - strdeq r4, [r5], r0 │ │ │ │ + addseq r3, sp, ip, lsl r0 │ │ │ │ + addeq r4, r5, ip, asr #15 │ │ │ │ + addeq r4, r5, r0, ror #15 │ │ │ │ │ │ │ │ 0036cccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #96] @ 36cd58 │ │ │ │ ldr r2, [pc, #96] @ 36cd5c │ │ │ │ ldr r1, [pc, #96] @ 36cd60 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cd38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245813,37 +245813,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r3, sp, r4, r0 │ │ │ │ - addeq r4, r5, r4, asr #16 │ │ │ │ - addeq r4, r5, r8, asr r8 │ │ │ │ + addseq r2, sp, r4, lsl #31 │ │ │ │ + addeq r4, r5, r4, lsr r7 │ │ │ │ + addeq r4, r5, r8, asr #14 │ │ │ │ │ │ │ │ 0036cd64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #96] @ 36cdf0 │ │ │ │ ldr r2, [pc, #96] @ 36cdf4 │ │ │ │ ldr r1, [pc, #96] @ 36cdf8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cdd0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245853,37 +245853,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009d2ffc │ │ │ │ - addeq r4, r5, ip, lsr #15 │ │ │ │ - addeq r4, r5, r0, asr #15 │ │ │ │ + addseq r2, sp, ip, ror #29 │ │ │ │ + umulleq r4, r5, ip, r6 │ │ │ │ + @ instruction: 0x008546b0 │ │ │ │ │ │ │ │ 0036cdfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #96] @ 36ce88 │ │ │ │ ldr r2, [pc, #96] @ 36ce8c │ │ │ │ ldr r1, [pc, #96] @ 36ce90 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ce68 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245893,17 +245893,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, sp, r4, ror #30 │ │ │ │ - addeq r4, r5, r4, lsl r7 │ │ │ │ - addeq r4, r5, r8, lsr #14 │ │ │ │ + addseq r2, sp, r4, asr lr │ │ │ │ + addeq r4, r5, r4, lsl #12 │ │ │ │ + addeq r4, r5, r8, lsl r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 36cf2c │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -245941,16 +245941,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 36cf4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r1, r2, r8, ror #4 │ │ │ │ - addseq r1, r2, r0, asr #4 │ │ │ │ + addseq r1, r2, r8, asr r1 │ │ │ │ + addseq r1, r2, r0, lsr r1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 36cf78 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246008,16 +246008,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 36d058 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r1, r2, ip, asr r1 │ │ │ │ - addseq r1, r2, r4, lsr r1 │ │ │ │ + addseq r1, r2, ip, asr #32 │ │ │ │ + addseq r1, r2, r4, lsr #32 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -246345,15 +246345,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a43c │ │ │ │ tsteq r8, r8, lsl #14 │ │ │ │ tsteq r9, ip, ror r9 │ │ │ │ tsteq sl, r0, ror #22 │ │ │ │ ldrdeq ip, [sl, -r0] │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ - addeq lr, r5, r8, ror #22 │ │ │ │ + addeq lr, r5, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -246375,22 +246375,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 36d698 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 8dcad8 │ │ │ │ + bl 8dc9c8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 8e2b9c │ │ │ │ + bl 8e2a8c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 6c72c4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ mov r5, r0 │ │ │ │ bl 69d154 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36d660 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246491,15 +246491,15 @@ │ │ │ │ bne 36d920 │ │ │ │ cmp ip, #0 │ │ │ │ beq 36d79c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 36d978 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 27d978 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -246508,15 +246508,15 @@ │ │ │ │ bl 27e9ec │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36d954 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 8efed0 │ │ │ │ + bl 8efdc0 │ │ │ │ ldr r3, [pc, #556] @ 36da5c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36d79c │ │ │ │ ldr r3, [pc, #540] @ 36da60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -246542,26 +246542,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 36da6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 36d79c │ │ │ │ ldr r2, [pc, #392] @ 36da70 │ │ │ │ ldr r3, [pc, #360] @ 36da54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -246607,15 +246607,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 8efb24 │ │ │ │ + bl 8efa14 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -246627,15 +246627,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 8ef734 │ │ │ │ + bl 8ef624 │ │ │ │ b 36d80c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 27ce80 │ │ │ │ b 36d96c │ │ │ │ mov r0, ip │ │ │ │ bl 27ce80 │ │ │ │ b 36d948 │ │ │ │ @@ -246643,28 +246643,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 36d79c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq sl, r4, r8, ip │ │ │ │ @ instruction: 0x0109b698 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r9, r4, r6, fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r5, r8, lsr r8 │ │ │ │ + addeq lr, r5, r8, lsr #14 │ │ │ │ tsteq r9, ip, lsl r5 │ │ │ │ - addeq lr, r5, r8, lsl r7 │ │ │ │ + addeq lr, r5, r8, lsl #12 │ │ │ │ │ │ │ │ 0036da78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246759,22 +246759,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 36dc14 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r2, sp, ip, lsr r2 │ │ │ │ - strdeq lr, [r5], r4 │ │ │ │ - strdeq lr, [r5], r0 │ │ │ │ - strdeq lr, [r5], r4 │ │ │ │ - addeq lr, r5, ip, asr #12 │ │ │ │ - addeq lr, r5, r8, lsl r6 │ │ │ │ - ldrdeq lr, [r5], ip │ │ │ │ - addeq lr, r5, r4, asr #12 │ │ │ │ + addseq r2, sp, ip, lsr #2 │ │ │ │ + addeq lr, r5, r4, ror #9 │ │ │ │ + addeq lr, r5, r0, ror #9 │ │ │ │ + addeq lr, r5, r4, ror #9 │ │ │ │ + addeq lr, r5, ip, lsr r5 │ │ │ │ + addeq lr, r5, r8, lsl #10 │ │ │ │ + addeq lr, r5, ip, asr #9 │ │ │ │ + addeq lr, r5, r4, lsr r5 │ │ │ │ │ │ │ │ 0036dc18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -246817,15 +246817,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 36de7c │ │ │ │ ldr r2, [pc, #432] @ 36de80 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d8c4 │ │ │ │ ldr r2, [pc, #408] @ 36de84 │ │ │ │ ldr r3, [pc, #384] @ 36de70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -246850,15 +246850,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl b73a2c │ │ │ │ + bl b7391c │ │ │ │ b 36dcdc │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 36dcb4 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 36dcb4 │ │ │ │ @@ -246895,57 +246895,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl b73a2c │ │ │ │ + bl b7391c │ │ │ │ b 36dce4 │ │ │ │ ldr r2, [pc, #128] @ 36dea0 │ │ │ │ ldr r3, [pc, #128] @ 36dea4 │ │ │ │ ldr r1, [pc, #128] @ 36dea8 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36deac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 36dcdc │ │ │ │ bl 27d4bc <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 36deb0 │ │ │ │ ldr r3, [pc, #96] @ 36deb4 │ │ │ │ ldr r1, [pc, #96] @ 36deb8 │ │ │ │ ldr r2, [pc, #96] @ 36debc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36dd48 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r9, ip, r1, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r5, r8, asr #11 │ │ │ │ - addseq r2, sp, ip, ror #1 │ │ │ │ - addeq lr, r5, ip, ror #10 │ │ │ │ + @ instruction: 0x0085e4b8 │ │ │ │ + @ instruction: 0x009d1fdc │ │ │ │ + addeq lr, r5, ip, asr r4 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ tsteq r9, r8, lsl r1 │ │ │ │ - addeq lr, r5, r4, lsr r5 │ │ │ │ - addseq r2, sp, ip, ror r0 │ │ │ │ - addeq lr, r5, r0, lsl #10 │ │ │ │ - addeq lr, r5, ip, ror #8 │ │ │ │ - addseq r1, sp, r0, asr #31 │ │ │ │ - addeq lr, r5, r4, asr #8 │ │ │ │ - addeq lr, r5, r0, ror r4 │ │ │ │ - addseq r1, sp, ip, lsl #31 │ │ │ │ - addeq lr, r5, r8, lsl #8 │ │ │ │ + addeq lr, r5, r4, lsr #8 │ │ │ │ + addseq r1, sp, ip, ror #30 │ │ │ │ + strdeq lr, [r5], r0 │ │ │ │ + addeq lr, r5, ip, asr r3 │ │ │ │ + @ instruction: 0x009d1eb0 │ │ │ │ + addeq lr, r5, r4, lsr r3 │ │ │ │ + addeq lr, r5, r0, ror #6 │ │ │ │ + addseq r1, sp, ip, ror lr │ │ │ │ + strdeq lr, [r5], r8 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - addeq lr, r5, r4, lsl r4 │ │ │ │ - addseq r1, sp, ip, asr pc │ │ │ │ - addeq lr, r5, r0, ror #7 │ │ │ │ + addeq lr, r5, r4, lsl #6 │ │ │ │ + addseq r1, sp, ip, asr #28 │ │ │ │ + ldrdeq lr, [r5], r0 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 0036dec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -247082,21 +247082,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 27ec80 <__printf_chk@plt> │ │ │ │ b 36e094 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, lsr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - ldrdeq lr, [r4], r0 │ │ │ │ + addeq lr, r4, r0, asr #1 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ smlatteq r9, r0, sp, sl │ │ │ │ - addeq lr, r5, ip, ror r2 │ │ │ │ - addeq lr, r5, r8, lsl #4 │ │ │ │ - addeq lr, r5, r4, lsr r2 │ │ │ │ - strdeq lr, [r5], r0 │ │ │ │ + addeq lr, r5, ip, ror #2 │ │ │ │ + strdeq lr, [r5], r8 │ │ │ │ + addeq lr, r5, r4, lsr #2 │ │ │ │ + addeq lr, r5, r0, ror #1 │ │ │ │ │ │ │ │ 0036e110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -247188,15 +247188,15 @@ │ │ │ │ b 36e1e8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [r9, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0109ac90 │ │ │ │ tsteq r9, r4, lsl #24 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - ldrdeq lr, [r5], r4 │ │ │ │ + addeq sp, r5, r4, asr #31 │ │ │ │ │ │ │ │ 0036e298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 36e4c8 │ │ │ │ @@ -247335,19 +247335,19 @@ │ │ │ │ bl 27ce80 │ │ │ │ b 36e468 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, asr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, ip, lsr fp │ │ │ │ tsteq r9, r8, lsl #22 │ │ │ │ - addeq sp, r5, r4, asr #31 │ │ │ │ + @ instruction: 0x0085deb4 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq sp, r5, r4, ror #30 │ │ │ │ - addeq sp, r5, r0, lsl #30 │ │ │ │ - addeq sp, r5, r4, lsr pc │ │ │ │ + addeq sp, r5, r4, asr lr │ │ │ │ + strdeq sp, [r5], r0 │ │ │ │ + addeq sp, r5, r4, lsr #28 │ │ │ │ │ │ │ │ 0036e4ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -247365,26 +247365,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 36e880 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 929d68 │ │ │ │ - bl 930850 │ │ │ │ + bl 929c58 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #812] @ 36e884 │ │ │ │ ldr r2, [pc, #812] @ 36e888 │ │ │ │ ldr r1, [pc, #812] @ 36e88c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -247572,28 +247572,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 36d6dc │ │ │ │ b 36e830 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r9, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r9, ip, r8, sl │ │ │ │ - addseq r1, sp, ip, asr r8 │ │ │ │ - addeq r5, r4, ip, lsl r5 │ │ │ │ - addeq r9, pc, ip, lsr r5 @ │ │ │ │ + addseq r1, sp, ip, asr #14 │ │ │ │ + addeq r5, r4, ip, lsl #8 │ │ │ │ + addeq r9, pc, ip, lsr #8 │ │ │ │ tsteq r8, ip, lsr r5 │ │ │ │ - @ instruction: 0x0092f6d0 │ │ │ │ - addeq sp, r5, r4, asr #27 │ │ │ │ + addseq pc, r2, r0, asr #11 │ │ │ │ + @ instruction: 0x0085dcb4 │ │ │ │ @ instruction: 0x01187490 │ │ │ │ - addeq sp, r5, r0, ror #26 │ │ │ │ + addeq sp, r5, r0, asr ip │ │ │ │ smlatbeq r9, r4, r6, sl │ │ │ │ @ instruction: 0x011873d0 │ │ │ │ - umulleq sp, r5, r8, ip │ │ │ │ + addeq sp, r5, r8, lsl #23 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - strdeq sp, [r5], r0 │ │ │ │ - addeq sp, r5, r8, lsl #24 │ │ │ │ + addeq sp, r5, r0, ror #21 │ │ │ │ + strdeq sp, [r5], r8 │ │ │ │ │ │ │ │ 0036e8bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -247672,15 +247672,15 @@ │ │ │ │ bl 27f130 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d8c4 │ │ │ │ cmp r4, #0 │ │ │ │ blt 36ea4c │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 36ea4c │ │ │ │ cmp r4, #0 │ │ │ │ bne 36ea80 │ │ │ │ mov r0, r4 │ │ │ │ @@ -247699,15 +247699,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 8df8b8 │ │ │ │ + bl 8df7a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e9c4 │ │ │ │ b 36ea4c │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -247802,25 +247802,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 929d68 │ │ │ │ - bl 930850 │ │ │ │ + bl 929c58 │ │ │ │ + bl 930740 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 36ede0 │ │ │ │ ldr r1, [pc, #464] @ 36ede4 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 27cb68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27f178 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -247922,25 +247922,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, asr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009d11b4 │ │ │ │ - addeq r4, r4, ip, ror #28 │ │ │ │ - addeq r8, pc, ip, lsl #29 │ │ │ │ + addseq r1, sp, r4, lsr #1 │ │ │ │ + addeq r4, r4, ip, asr sp │ │ │ │ + addeq r8, pc, ip, ror sp @ │ │ │ │ tsteq r8, r4, ror #29 │ │ │ │ - ldrdeq sp, [r5], ip │ │ │ │ + addeq sp, r5, ip, asr #13 │ │ │ │ tsteq r8, r4, ror #28 │ │ │ │ smlabteq r9, r4, r0, sl │ │ │ │ - strdeq sp, [r5], r8 │ │ │ │ + addeq sp, r5, r8, ror #11 │ │ │ │ @ instruction: 0x01186df4 │ │ │ │ - ldrdeq sp, [r5], ip │ │ │ │ - addeq sp, r5, r4, lsl #9 │ │ │ │ + addeq sp, r5, ip, asr #11 │ │ │ │ + addeq sp, r5, r4, ror r3 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 0036ee0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -247979,15 +247979,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r9, fp, r4, asr #30 │ │ │ │ + addeq r9, fp, r4, lsr lr │ │ │ │ │ │ │ │ 0036eebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -248508,20 +248508,20 @@ │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, ror fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r0, lsr #22 │ │ │ │ smlatteq r9, r0, sl, r9 │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq sp, r5, r0, ror r0 │ │ │ │ - addeq sp, r5, r4, rrx │ │ │ │ - addeq ip, r5, r0, ror pc │ │ │ │ - strdeq ip, [r5], r0 │ │ │ │ + addeq ip, r5, r0, ror #30 │ │ │ │ + addeq ip, r5, r4, asr pc │ │ │ │ + addeq ip, r5, r0, ror #28 │ │ │ │ + addeq ip, r5, r0, ror #27 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - addeq ip, r5, r0, lsl lr │ │ │ │ + addeq ip, r5, r0, lsl #26 │ │ │ │ │ │ │ │ 0036f70c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -249300,15 +249300,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 8ef458 │ │ │ │ + bl 8ef348 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37073c │ │ │ │ cmp r7, fp │ │ │ │ bcc 3706ec │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -249519,20 +249519,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 370398 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 370674 │ │ │ │ b 3703ac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -249559,15 +249559,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8ef734 │ │ │ │ + bl 8ef624 │ │ │ │ cmp r0, #0 │ │ │ │ beq 370338 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 27f400 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 27ce80 │ │ │ │ @@ -249666,29 +249666,29 @@ │ │ │ │ smlabbeq r9, r8, r4, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r0, ror #8 │ │ │ │ smlabteq r9, ip, r3, r9 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r5, r0, r8, lsl r8 │ │ │ │ - addeq ip, r5, r8, lsl r6 │ │ │ │ - addeq ip, r5, r0, asr #11 │ │ │ │ - addseq pc, ip, r0, ror #19 │ │ │ │ - addeq ip, r5, r0, ror #3 │ │ │ │ - addeq ip, r5, ip, lsl r2 │ │ │ │ + addeq ip, r5, r8, lsl #10 │ │ │ │ + @ instruction: 0x0085c4b0 │ │ │ │ + @ instruction: 0x009cf8d0 │ │ │ │ + ldrdeq ip, [r5], r0 │ │ │ │ + addeq ip, r5, ip, lsl #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ - addeq fp, r5, r4, ror #17 │ │ │ │ + ldrdeq fp, [r5], r4 │ │ │ │ bge fee1b3ac <__bss_end__@@Base+0xfd8fd4d4> │ │ │ │ bge fee1b3b4 <__bss_end__@@Base+0xfd8fd4dc> │ │ │ │ - addseq lr, ip, r0, lsr #23 │ │ │ │ - addeq fp, r5, r0, lsr #7 │ │ │ │ - ldrdeq fp, [r5], ip │ │ │ │ + umullseq lr, ip, r0, sl │ │ │ │ + umulleq fp, r5, r0, r2 │ │ │ │ + addeq fp, r5, ip, asr #5 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq fp, r5, r8, asr #3 │ │ │ │ + strheq fp, [r5], r8 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 370aac │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 37091c │ │ │ │ @@ -250170,15 +250170,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 8ef458 │ │ │ │ + bl 8ef348 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3716a4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 371644 │ │ │ │ @@ -250495,23 +250495,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 371148 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -250545,15 +250545,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 8ef734 │ │ │ │ + bl 8ef624 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3710dc │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 27f400 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 27ce80 │ │ │ │ @@ -250939,19 +250939,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 27e740 │ │ │ │ mvn fp, #0 │ │ │ │ b 36fa30 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r5, r0, r8, lsl r8 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - umullseq lr, ip, r0, r1 │ │ │ │ - addeq sl, r5, ip, lsl #19 │ │ │ │ + addseq lr, ip, r0, lsl #1 │ │ │ │ + addeq sl, r5, ip, ror r8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - addseq lr, ip, r0, lsr r1 │ │ │ │ - addeq sl, r5, r8, lsr #18 │ │ │ │ + addseq lr, ip, r0, lsr #32 │ │ │ │ + addeq sl, r5, r8, lsl r8 │ │ │ │ │ │ │ │ 00371cd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -251042,15 +251042,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sl, r5, r4, lsl #16 │ │ │ │ + strdeq sl, [r5], r4 │ │ │ │ │ │ │ │ 00371e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -251068,15 +251068,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sl, r5, ip, lsr #15 │ │ │ │ + umulleq sl, r5, ip, r6 │ │ │ │ │ │ │ │ 00371ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 372128 │ │ │ │ @@ -251109,29 +251109,29 @@ │ │ │ │ bne 371f10 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 371ff4 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8e3f9c │ │ │ │ + bl 8e3e8c │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 371f74 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 8dd468 │ │ │ │ + bl 8dd358 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 371f1c │ │ │ │ cmp r9, #0 │ │ │ │ bne 37211c │ │ │ │ ldr r0, [pc, #412] @ 372134 │ │ │ │ mov r1, #0 │ │ │ │ @@ -251160,15 +251160,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 37200c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 37201c │ │ │ │ - bl 8eed60 │ │ │ │ + bl 8eec50 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 371f34 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -251184,49 +251184,49 @@ │ │ │ │ beq 372104 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 372110 │ │ │ │ ldr r0, [pc, #216] @ 372140 │ │ │ │ ldr r9, [pc, #216] @ 372144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b73fe0 │ │ │ │ + bl b73ed0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b73fe0 │ │ │ │ + bl b73ed0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b73fe0 │ │ │ │ + bl b73ed0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 371f34 │ │ │ │ mov r9, #1 │ │ │ │ b 37200c │ │ │ │ ldr r0, [pc, #96] @ 372148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ ldr r0, [pc, #88] @ 37214c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b73fe0 │ │ │ │ + bl b73ed0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 372054 │ │ │ │ ldr r1, [pc, #68] @ 372150 │ │ │ │ add r1, pc, r1 │ │ │ │ b 372060 │ │ │ │ ldr r1, [pc, #60] @ 372154 │ │ │ │ @@ -251237,20 +251237,20 @@ │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, asr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, lsl r1 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ @ instruction: 0x01183bdc │ │ │ │ tsteq r9, r8, asr #28 │ │ │ │ - addeq sl, r5, r0, lsr #14 │ │ │ │ - addeq sl, r5, r4, asr #14 │ │ │ │ - addeq sl, r5, r0, asr r5 │ │ │ │ - addeq sl, r5, r8, ror #10 │ │ │ │ - addeq sl, r5, r0, lsr #10 │ │ │ │ - addeq sl, r5, r4, lsl r5 │ │ │ │ + addeq sl, r5, r0, lsl r6 │ │ │ │ + addeq sl, r5, r4, lsr r6 │ │ │ │ + addeq sl, r5, r0, asr #8 │ │ │ │ + addeq sl, r5, r8, asr r4 │ │ │ │ + addeq sl, r5, r0, lsl r4 │ │ │ │ + addeq sl, r5, r4, lsl #8 │ │ │ │ │ │ │ │ 00372158 : │ │ │ │ ldr r3, [pc, #16] @ 372170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -251717,15 +251717,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 37247c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq r9, r4, sl, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, lsr ip │ │ │ │ tsteq r9, ip, lsr #20 │ │ │ │ - umullseq sp, ip, r6, r9 │ │ │ │ + addseq sp, ip, r6, lsl #17 │ │ │ │ andeq r6, r0, r0, lsr pc │ │ │ │ tsteq r9, r0, ror r9 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 003728a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -252153,17 +252153,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 372f50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 372f54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq ip, ip, r8, lsl #29 │ │ │ │ - @ instruction: 0x008598b8 │ │ │ │ - addeq r9, r5, ip, asr #17 │ │ │ │ + addseq ip, ip, r8, ror sp │ │ │ │ + addeq r9, r5, r8, lsr #15 │ │ │ │ + @ instruction: 0x008597bc │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 00372f58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -252209,15 +252209,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl b7ada0 │ │ │ │ + bl b7ac90 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 373114 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -252234,55 +252234,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 8eb12c │ │ │ │ + bl 8eb01c │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 3730b8 │ │ │ │ ldr r1, [pc, #196] @ 373164 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8dbab8 │ │ │ │ + bl 8db9a8 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl b7ada0 │ │ │ │ + bl b7ac90 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 373130 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 372fdc │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r5, [r6] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 372fdc │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 373168 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca30 │ │ │ │ + bl b6c920 │ │ │ │ b 372fdc │ │ │ │ ldr r3, [pc, #80] @ 37316c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ b 37303c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 373170 │ │ │ │ ldr r1, [pc, #56] @ 373174 │ │ │ │ ldr r0, [pc, #56] @ 373178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -252293,17 +252293,17 @@ │ │ │ │ smlabbeq r9, ip, lr, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r4, lsr lr │ │ │ │ tsteq r9, r0, lsr #28 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ - addseq ip, ip, ip, ror ip │ │ │ │ - addeq sl, r4, r8, asr #6 │ │ │ │ - addeq sl, r4, ip, asr r3 │ │ │ │ + addseq ip, ip, ip, ror #22 │ │ │ │ + addeq sl, r4, r8, lsr r2 │ │ │ │ + addeq sl, r4, ip, asr #4 │ │ │ │ │ │ │ │ 0037317c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 3732b4 │ │ │ │ @@ -252319,15 +252319,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 3732bc │ │ │ │ ldr r8, [pc, #256] @ 3732c0 │ │ │ │ ldr r6, [pc, #256] @ 3732c4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 3731fc │ │ │ │ - bl 8dd508 │ │ │ │ + bl 8dd3f8 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d60c │ │ │ │ @@ -252347,15 +252347,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 27d60c │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3731fc │ │ │ │ mov r0, r5 │ │ │ │ - bl b5a7d4 │ │ │ │ + bl b5a6c4 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 37325c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ca18 │ │ │ │ mov r0, r4 │ │ │ │ @@ -252376,21 +252376,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27d60c │ │ │ │ b 3731f0 │ │ │ │ - @ instruction: 0x0091afdc │ │ │ │ + addseq sl, r1, ip, asr #29 │ │ │ │ tsteq sl, r4, ror #28 │ │ │ │ - umulleq r9, r5, r8, r6 │ │ │ │ - addeq r9, r5, r8, ror #12 │ │ │ │ - addeq r9, r5, r8, asr #12 │ │ │ │ - addeq r1, pc, r8, asr lr @ │ │ │ │ - addeq r6, r8, r8, lsl #6 │ │ │ │ + addeq r9, r5, r8, lsl #11 │ │ │ │ + addeq r9, r5, r8, asr r5 │ │ │ │ + addeq r9, r5, r8, lsr r5 │ │ │ │ + addeq r1, pc, r8, asr #26 │ │ │ │ + strdeq r6, [r8], r8 │ │ │ │ │ │ │ │ 003732d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -252460,40 +252460,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 373458 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 901a40 │ │ │ │ + bl 901930 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 3733e8 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b aebf24 │ │ │ │ - addeq r9, r5, r0, lsr #9 │ │ │ │ - addeq r9, r5, ip, lsr #9 │ │ │ │ + b aebe14 │ │ │ │ + umulleq r9, r5, r0, r3 │ │ │ │ + umulleq r9, r5, ip, r3 │ │ │ │ │ │ │ │ 0037345c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 373738 │ │ │ │ @@ -252531,15 +252531,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 373744 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ cmp r7, #0 │ │ │ │ beq 373728 │ │ │ │ ldr r9, [pc, #556] @ 373748 │ │ │ │ ldr r8, [pc, #556] @ 37374c │ │ │ │ ldr sl, [pc, #556] @ 373750 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -252573,129 +252573,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 373728 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3735e8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 373754 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373534 │ │ │ │ ldr r1, [pc, #328] @ 373758 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373540 │ │ │ │ ldr r1, [pc, #300] @ 37375c │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37354c │ │ │ │ ldr r1, [pc, #272] @ 373760 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373558 │ │ │ │ ldr r1, [pc, #244] @ 373764 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373564 │ │ │ │ ldr r1, [pc, #216] @ 373768 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373570 │ │ │ │ ldr r1, [pc, #188] @ 37376c │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37357c │ │ │ │ ldr r1, [pc, #160] @ 373770 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373588 │ │ │ │ ldr r1, [pc, #132] @ 373774 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373594 │ │ │ │ ldr r1, [pc, #104] @ 373778 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3735a0 │ │ │ │ mov r0, r7 │ │ │ │ - bl aec87c │ │ │ │ + bl aec76c │ │ │ │ b 3734b8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01095990 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r4, asr #18 │ │ │ │ - umulleq r9, r5, ip, r3 │ │ │ │ - umulleq r9, r5, r4, r3 │ │ │ │ - addeq r9, r5, r0, lsr #7 │ │ │ │ - @ instruction: 0x008593b4 │ │ │ │ - addeq r9, r5, r0, lsl #6 │ │ │ │ - strdeq r9, [r5], ip │ │ │ │ - strdeq r9, [r5], r4 │ │ │ │ - addeq r9, r5, ip, ror #5 │ │ │ │ - addeq r9, r5, r4, ror #5 │ │ │ │ + addeq r9, r5, ip, lsl #5 │ │ │ │ + addeq r9, r5, r4, lsl #5 │ │ │ │ + umulleq r9, r5, r0, r2 │ │ │ │ + addeq r9, r5, r4, lsr #5 │ │ │ │ + strdeq r9, [r5], r0 │ │ │ │ + addeq r9, r5, ip, ror #3 │ │ │ │ + addeq r9, r5, r4, ror #3 │ │ │ │ ldrdeq r9, [r5], ip │ │ │ │ - ldrdeq r9, [r5], r0 │ │ │ │ - addeq r9, r5, r8, asr #5 │ │ │ │ - addeq r9, r5, r0, asr #5 │ │ │ │ - @ instruction: 0x008592b8 │ │ │ │ + ldrdeq r9, [r5], r4 │ │ │ │ + addeq r9, r5, ip, asr #3 │ │ │ │ + addeq r9, r5, r0, asr #3 │ │ │ │ + @ instruction: 0x008591b8 │ │ │ │ + @ instruction: 0x008591b0 │ │ │ │ + addeq r9, r5, r8, lsr #3 │ │ │ │ │ │ │ │ 0037377c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 373a2c │ │ │ │ @@ -252729,101 +252729,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 373928 │ │ │ │ ldr r2, [pc, #572] @ 373a48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 373a4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373990 │ │ │ │ ldr r2, [pc, #540] @ 373a50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 373a54 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3739a8 │ │ │ │ ldr r2, [pc, #508] @ 373a58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 373a5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37399c │ │ │ │ ldr r2, [pc, #476] @ 373a60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 373a64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3738cc │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3739b4 │ │ │ │ ldr r2, [pc, #432] @ 373a68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 373a6c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r1, [pc, #400] @ 373a70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b52154 │ │ │ │ + bl b52044 │ │ │ │ ldr r1, [pc, #372] @ 373a74 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r6 │ │ │ │ - bl b52364 │ │ │ │ + bl b52254 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3739c0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl b5a690 │ │ │ │ + bl b5a580 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl a9ce5c │ │ │ │ + bl a9cd4c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 373804 │ │ │ │ ldr r2, [pc, #236] @ 373a78 │ │ │ │ add r2, pc, r2 │ │ │ │ b 37380c │ │ │ │ @@ -252838,17 +252838,17 @@ │ │ │ │ b 37385c │ │ │ │ ldr r2, [pc, #204] @ 373a88 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3738b8 │ │ │ │ ldr r1, [pc, #196] @ 373a8c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl aec768 │ │ │ │ + bl aec658 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8ef8 │ │ │ │ ldr r2, [pc, #164] @ 373a90 │ │ │ │ ldr r3, [pc, #64] @ 373a30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -252866,99 +252866,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, ror r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, ip, lsr r6 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq r9, r5, r8, ror #3 │ │ │ │ - strdeq r9, [r5], r8 │ │ │ │ - andeq r2, r0, r4, ror #4 │ │ │ │ - umullseq sp, r3, ip, lr │ │ │ │ - strdeq r9, [r5], r0 │ │ │ │ - addseq sp, r3, r4, ror lr │ │ │ │ ldrdeq r9, [r5], r8 │ │ │ │ - addseq sp, r3, ip, asr #28 │ │ │ │ - @ instruction: 0x008591bc │ │ │ │ - addseq sp, r3, r4, lsr #28 │ │ │ │ - addeq r9, r5, r4, lsr #3 │ │ │ │ - @ instruction: 0x0093ddf0 │ │ │ │ - addeq r9, r5, r0, lsl #3 │ │ │ │ - addeq r9, r5, r4, ror r1 │ │ │ │ - addeq r9, r5, r0, ror #2 │ │ │ │ - addeq r5, r4, ip, asr r7 │ │ │ │ - addeq r5, r4, r0, asr r7 │ │ │ │ - addeq r5, r4, r4, asr #14 │ │ │ │ - addeq r5, r4, r8, lsr r7 │ │ │ │ - addeq r5, r4, ip, lsr #14 │ │ │ │ - addseq lr, r7, r0, ror #9 │ │ │ │ + addeq r9, r5, r8, ror #1 │ │ │ │ + andeq r2, r0, r4, ror #4 │ │ │ │ + addseq sp, r3, ip, lsl #27 │ │ │ │ + addeq r9, r5, r0, ror #1 │ │ │ │ + addseq sp, r3, r4, ror #26 │ │ │ │ + addeq r9, r5, r8, asr #1 │ │ │ │ + addseq sp, r3, ip, lsr sp │ │ │ │ + addeq r9, r5, ip, lsr #1 │ │ │ │ + addseq sp, r3, r4, lsl sp │ │ │ │ + umulleq r9, r5, r4, r0 │ │ │ │ + addseq sp, r3, r0, ror #25 │ │ │ │ + addeq r9, r5, r0, ror r0 │ │ │ │ + addeq r9, r5, r4, rrx │ │ │ │ + addeq r9, r5, r0, asr r0 │ │ │ │ + addeq r5, r4, ip, asr #12 │ │ │ │ + addeq r5, r4, r0, asr #12 │ │ │ │ + addeq r5, r4, r4, lsr r6 │ │ │ │ + addeq r5, r4, r8, lsr #12 │ │ │ │ + addeq r5, r4, ip, lsl r6 │ │ │ │ + @ instruction: 0x0097e3d0 │ │ │ │ tsteq r9, r8, lsl r4 │ │ │ │ │ │ │ │ 00373a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 375700 │ │ │ │ ldr r1, [pc, #112] @ 373b28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373b0c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 373b00 │ │ │ │ ldr r2, [pc, #72] @ 373b2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 373b30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aec260 │ │ │ │ + b aec150 │ │ │ │ ldr r2, [pc, #44] @ 373b34 │ │ │ │ add r2, pc, r2 │ │ │ │ b 373ae4 │ │ │ │ ldr r1, [pc, #36] @ 373b38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aec260 │ │ │ │ - addeq r8, r5, r0, asr #31 │ │ │ │ - addeq r7, r4, r0, lsr #19 │ │ │ │ - strdeq r4, [ip], r4 @ │ │ │ │ - addseq r1, r5, r8, asr #15 │ │ │ │ - addeq r8, r5, r0, ror pc │ │ │ │ + b aec150 │ │ │ │ + @ instruction: 0x00858eb0 │ │ │ │ + umulleq r7, r4, r0, r8 │ │ │ │ + addeq r4, ip, r4, ror #21 │ │ │ │ + @ instruction: 0x009516b8 │ │ │ │ + addeq r8, r5, r0, ror #28 │ │ │ │ │ │ │ │ 00373b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 37576c │ │ │ │ ldr r1, [pc, #28] @ 373b7c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aec1a8 │ │ │ │ - addeq r4, ip, r4, lsl #23 │ │ │ │ + b aec098 │ │ │ │ + addeq r4, ip, r4, ror sl │ │ │ │ │ │ │ │ 00373b80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 373c4c │ │ │ │ @@ -252983,17 +252983,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 373c54 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ mov r0, r5 │ │ │ │ - bl aec8d8 │ │ │ │ + bl aec7c8 │ │ │ │ ldr r2, [pc, #76] @ 373c58 │ │ │ │ ldr r3, [pc, #64] @ 373c50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -253006,15 +253006,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r9, ip, ror #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r5, r0, lsr #29 │ │ │ │ + umulleq r8, r5, r0, sp │ │ │ │ strdeq r5, [r9, -r8] │ │ │ │ │ │ │ │ 00373c5c : │ │ │ │ mov r0, #0 │ │ │ │ b 3757cc │ │ │ │ │ │ │ │ 00373c64 : │ │ │ │ @@ -253035,31 +253035,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5c968 │ │ │ │ + bl b5c858 │ │ │ │ ldr r1, [pc, #232] @ 373da4 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #212] @ 373da8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c968 │ │ │ │ + bl b5c858 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 901a40 │ │ │ │ + bl 901930 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 373d80 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -253090,24 +253090,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 373db0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ b 373d3c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq r9, r0, r1, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r1, r4, lsl r4 │ │ │ │ - umulleq r7, sp, r4, r8 │ │ │ │ - addeq r1, r7, ip, asr r9 │ │ │ │ + addseq r6, r1, r4, lsl #6 │ │ │ │ + addeq r7, sp, r4, lsl #15 │ │ │ │ + addeq r1, r7, ip, asr #16 │ │ │ │ smlabteq r9, r0, r0, r5 │ │ │ │ - addeq r8, r5, r4, lsr #26 │ │ │ │ + addeq r8, r5, r4, lsl ip │ │ │ │ │ │ │ │ 00373db4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 373e94 │ │ │ │ @@ -253119,25 +253119,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5c968 │ │ │ │ + bl b5c858 │ │ │ │ ldr r1, [pc, #156] @ 373ea0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb60 │ │ │ │ + bl b5ca50 │ │ │ │ ldr r1, [pc, #140] @ 373ea4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c968 │ │ │ │ + bl b5c858 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 66c140 │ │ │ │ @@ -253160,17 +253160,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, lsr r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r1, ip, asr #5 │ │ │ │ - addeq r7, sp, r0, asr r7 │ │ │ │ - addeq r1, r7, r8, lsl r8 │ │ │ │ + @ instruction: 0x009161bc │ │ │ │ + addeq r7, sp, r0, asr #12 │ │ │ │ + addeq r1, r7, r8, lsl #14 │ │ │ │ @ instruction: 0x01094fb0 │ │ │ │ │ │ │ │ 00373eac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -253269,15 +253269,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 3740a8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5c968 │ │ │ │ + bl b5c858 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 668f30 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8ef8 │ │ │ │ @@ -253297,15 +253297,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r9, ip, sp, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r0, [pc], r0 @ │ │ │ │ + addeq r0, pc, r0, asr #3 │ │ │ │ smlatbeq r9, r4, sp, r4 │ │ │ │ │ │ │ │ 003740b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -253343,71 +253343,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 374580 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374520 │ │ │ │ ldr r1, [pc, #1040] @ 374584 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #1028] @ 374588 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #1012] @ 37458c │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #996] @ 374590 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #980] @ 374594 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #964] @ 374598 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3744e4 │ │ │ │ ldr r2, [pc, #936] @ 37459c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 3745a0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 3744d8 │ │ │ │ ldr r2, [pc, #908] @ 3745a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 3745a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 374120 │ │ │ │ mov r0, r8 │ │ │ │ - bl aecef4 │ │ │ │ + bl aecde4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8ef8 │ │ │ │ ldr r2, [pc, #860] @ 3745ac │ │ │ │ ldr r3, [pc, #792] @ 37456c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253426,166 +253426,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 374580 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374508 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3744f0 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 374228 │ │ │ │ ldr r1, [pc, #700] @ 3745b0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ b 374228 │ │ │ │ ldr r2, [pc, #632] @ 374580 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374514 │ │ │ │ ldr r1, [pc, #640] @ 3745b4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #628] @ 3745b8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #612] @ 3745bc │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #596] @ 3745c0 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #580] @ 3745c4 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #564] @ 3745c8 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #548] @ 3745cc │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #532] @ 3745d0 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ b 374228 │ │ │ │ ldr r2, [pc, #428] @ 374580 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 37452c │ │ │ │ ldr r1, [pc, #468] @ 3745d4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #456] @ 3745d8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #440] @ 3745dc │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #424] @ 3745e0 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ b 374228 │ │ │ │ ldr r2, [pc, #304] @ 374580 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374538 │ │ │ │ ldr r1, [pc, #360] @ 3745e4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #348] @ 3745e8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #332] @ 3745ec │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #316] @ 3745f0 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [pc, #300] @ 3745f4 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ b 374228 │ │ │ │ ldr r2, [pc, #280] @ 3745f8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 374218 │ │ │ │ ldr r2, [pc, #272] @ 3745fc │ │ │ │ add r2, pc, r2 │ │ │ │ b 3741f4 │ │ │ │ ldr r1, [pc, #264] @ 374600 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ b 3742d0 │ │ │ │ ldr r3, [pc, #244] @ 374604 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3742b8 │ │ │ │ ldr r3, [pc, #236] @ 374608 │ │ │ │ add r3, pc, r3 │ │ │ │ b 37432c │ │ │ │ @@ -253606,57 +253606,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r9, ip, lsr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, ip, lsl #26 │ │ │ │ - addseq fp, ip, ip, lsr #26 │ │ │ │ - addeq r8, r5, ip, lsr #19 │ │ │ │ - addeq r8, r5, r4, ror #20 │ │ │ │ - @ instruction: 0x00004ebc │ │ │ │ - addeq r8, r5, ip, asr #18 │ │ │ │ - addeq r8, r5, r8, asr r9 │ │ │ │ + addseq fp, ip, ip, lsl ip │ │ │ │ + umulleq r8, r5, ip, r8 │ │ │ │ addeq r8, r5, r4, asr r9 │ │ │ │ - addeq r8, r5, r0, asr r9 │ │ │ │ - addeq r8, r5, ip, asr #18 │ │ │ │ - addeq r8, r5, r8, asr #18 │ │ │ │ - @ instruction: 0x0093d4b4 │ │ │ │ - addeq r8, r5, r0, lsr r9 │ │ │ │ - umullseq sp, r3, r0, r4 │ │ │ │ - addeq r8, r5, r0, lsr #18 │ │ │ │ - @ instruction: 0x01094bb4 │ │ │ │ - addeq r8, r5, r8, lsr #16 │ │ │ │ - addeq r8, r5, ip, lsl #15 │ │ │ │ + @ instruction: 0x00004ebc │ │ │ │ + addeq r8, r5, ip, lsr r8 │ │ │ │ + addeq r8, r5, r8, asr #16 │ │ │ │ + addeq r8, r5, r4, asr #16 │ │ │ │ + addeq r8, r5, r0, asr #16 │ │ │ │ + addeq r8, r5, ip, lsr r8 │ │ │ │ + addeq r8, r5, r8, lsr r8 │ │ │ │ + addseq sp, r3, r4, lsr #7 │ │ │ │ + addeq r8, r5, r0, lsr #16 │ │ │ │ + addseq sp, r3, r0, lsl #7 │ │ │ │ addeq r8, r5, r0, lsl r8 │ │ │ │ - addeq r8, r5, r4, lsr #15 │ │ │ │ - strdeq r8, [r5], ip │ │ │ │ - addeq r8, r5, ip, lsl #15 │ │ │ │ - addeq r8, r5, ip, ror #15 │ │ │ │ - addeq r8, r5, ip, ror #15 │ │ │ │ - addeq r8, r5, r0, ror #14 │ │ │ │ - addeq r8, r5, r0, asr #13 │ │ │ │ - addeq r8, r5, r4, asr #14 │ │ │ │ - addeq r8, r5, r8, ror #13 │ │ │ │ - addeq r8, r5, r4, ror #13 │ │ │ │ - addeq r8, r5, r4, asr #12 │ │ │ │ - addeq r8, r5, r8, asr #13 │ │ │ │ - addeq r8, r5, ip, ror #12 │ │ │ │ - addeq r8, r5, r8, asr #12 │ │ │ │ - addeq r8, r5, r4, asr r6 │ │ │ │ - addeq r4, r4, r8, lsl #24 │ │ │ │ - strdeq r4, [r4], ip │ │ │ │ - addeq r8, r5, ip, asr r6 │ │ │ │ - addseq r9, r1, r4, ror #24 │ │ │ │ - addseq r9, r1, r8, asr ip │ │ │ │ - addseq r9, r1, ip, asr #24 │ │ │ │ - addseq r9, r1, r0, asr #24 │ │ │ │ - addseq r9, r1, r4, lsr ip │ │ │ │ - addseq fp, ip, ip, ror #17 │ │ │ │ - addeq r8, r5, ip, asr #12 │ │ │ │ + @ instruction: 0x01094bb4 │ │ │ │ + addeq r8, r5, r8, lsl r7 │ │ │ │ + addeq r8, r5, ip, ror r6 │ │ │ │ + addeq r8, r5, r0, lsl #14 │ │ │ │ + umulleq r8, r5, r4, r6 │ │ │ │ + addeq r8, r5, ip, ror #13 │ │ │ │ + addeq r8, r5, ip, ror r6 │ │ │ │ + ldrdeq r8, [r5], ip │ │ │ │ + ldrdeq r8, [r5], ip │ │ │ │ + addeq r8, r5, r0, asr r6 │ │ │ │ + @ instruction: 0x008585b0 │ │ │ │ + addeq r8, r5, r4, lsr r6 │ │ │ │ + ldrdeq r8, [r5], r8 @ │ │ │ │ + ldrdeq r8, [r5], r4 │ │ │ │ + addeq r8, r5, r4, lsr r5 │ │ │ │ + @ instruction: 0x008585b8 │ │ │ │ + addeq r8, r5, ip, asr r5 │ │ │ │ + addeq r8, r5, r8, lsr r5 │ │ │ │ + addeq r8, r5, r4, asr #10 │ │ │ │ + strdeq r4, [r4], r8 │ │ │ │ + addeq r4, r4, ip, ror #21 │ │ │ │ + addeq r8, r5, ip, asr #10 │ │ │ │ + addseq r9, r1, r4, asr fp │ │ │ │ + addseq r9, r1, r8, asr #22 │ │ │ │ + addseq r9, r1, ip, lsr fp │ │ │ │ + addseq r9, r1, r0, lsr fp │ │ │ │ + addseq r9, r1, r4, lsr #22 │ │ │ │ + @ instruction: 0x009cb7dc │ │ │ │ + addeq r8, r5, ip, lsr r5 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 00374624 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -253675,20 +253675,20 @@ │ │ │ │ bl 375a3c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 374684 │ │ │ │ ldr r1, [pc, #112] @ 3746e8 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8ef8 │ │ │ │ mov r0, r4 │ │ │ │ - bl aec204 │ │ │ │ + bl aec0f4 │ │ │ │ ldr r2, [pc, #76] @ 3746ec │ │ │ │ ldr r3, [pc, #64] @ 3746e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -253701,15 +253701,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r9, r8, r7, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, ip, r8, rrx │ │ │ │ + addeq r3, ip, r8, asr pc │ │ │ │ tsteq r9, r4, ror #14 │ │ │ │ │ │ │ │ 003746f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -253728,20 +253728,20 @@ │ │ │ │ bl 37586c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 374764 │ │ │ │ ldr r1, [pc, #148] @ 3747d8 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3747b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl aec990 │ │ │ │ + bl aec880 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8ef8 │ │ │ │ ldr r2, [pc, #100] @ 3747dc │ │ │ │ ldr r3, [pc, #88] @ 3747d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253758,22 +253758,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 3747e0 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ b 37475c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r9, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r5, r0, lsl #9 │ │ │ │ + addeq r8, r5, r0, ror r3 │ │ │ │ smlabbeq r9, ip, r6, r4 │ │ │ │ - addeq r8, r5, ip, lsl r4 │ │ │ │ + addeq r8, r5, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 374a18 │ │ │ │ @@ -253784,94 +253784,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 374a20 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ ldr r6, [pc, #492] @ 374a24 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3749a4 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cb68 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934004 │ │ │ │ + bl 933ef4 │ │ │ │ bl 27f178 │ │ │ │ ldr r3, [pc, #456] @ 374a28 │ │ │ │ ldr r1, [pc, #456] @ 374a2c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 374a30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 932b44 │ │ │ │ + bl 932a34 │ │ │ │ ldr r1, [pc, #412] @ 374a34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932b44 │ │ │ │ + bl 932a34 │ │ │ │ ldr r1, [pc, #392] @ 374a38 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932b44 │ │ │ │ + bl 932a34 │ │ │ │ ldr r1, [pc, #372] @ 374a3c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932b44 │ │ │ │ + bl 932a34 │ │ │ │ ldr r1, [pc, #352] @ 374a40 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932b44 │ │ │ │ + bl 932a34 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 374910 │ │ │ │ mov r0, sp │ │ │ │ - bl b73e54 │ │ │ │ + bl b73d44 │ │ │ │ ldr r2, [pc, #300] @ 374a44 │ │ │ │ ldr r1, [pc, #300] @ 374a48 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9334dc │ │ │ │ + bl 9333cc │ │ │ │ ldr r1, [pc, #280] @ 374a4c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 937074 │ │ │ │ + bl 936f64 │ │ │ │ mov r4, r0 │ │ │ │ - bl b57878 │ │ │ │ + bl b57768 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl a9ce5c │ │ │ │ + bl a9cd4c │ │ │ │ mov r0, r8 │ │ │ │ - bl b52364 │ │ │ │ + bl b52254 │ │ │ │ cmp r4, #0 │ │ │ │ beq 374990 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3749f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -253896,43 +253896,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e810 │ │ │ │ + bl b5e700 │ │ │ │ b 374990 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 374a54 │ │ │ │ ldr r1, [pc, #84] @ 374a58 │ │ │ │ ldr r0, [pc, #84] @ 374a5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ strdeq r4, [r9, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r4, r4, lsr #14 │ │ │ │ + addeq sp, r4, r4, lsl r6 │ │ │ │ ldrdeq r4, [r9, -r0] │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq r5, r1, r0, asr r8 │ │ │ │ - umulleq r8, r5, ip, r7 │ │ │ │ - addeq r8, lr, ip, lsl #4 │ │ │ │ - addeq r5, sp, ip, lsr #13 │ │ │ │ - umulleq r8, r5, r0, r7 │ │ │ │ - addeq r6, r9, r4, ror r0 │ │ │ │ - ldrdeq r8, [r5], r4 │ │ │ │ - umullseq r2, r2, r0, sl @ │ │ │ │ - addeq r8, r5, ip, asr #5 │ │ │ │ + addseq r5, r1, r0, asr #14 │ │ │ │ + addeq r8, r5, ip, lsl #13 │ │ │ │ + strdeq r8, [lr], ip │ │ │ │ + umulleq r5, sp, ip, r5 │ │ │ │ + addeq r8, r5, r0, lsl #13 │ │ │ │ + addeq r5, r9, r4, ror #30 │ │ │ │ + addeq r8, r5, r4, asr #3 │ │ │ │ + addseq r2, r2, r0, lsl #19 │ │ │ │ + @ instruction: 0x008581bc │ │ │ │ tsteq r9, r8, asr r4 │ │ │ │ - addseq fp, ip, r8, asr r4 │ │ │ │ - addeq r1, r4, r8, lsr #3 │ │ │ │ - addeq r1, r4, r0, asr #3 │ │ │ │ + addseq fp, ip, r8, asr #6 │ │ │ │ + umulleq r1, r4, r8, r0 │ │ │ │ + strheq r1, [r4], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 374c1c │ │ │ │ ldr r4, [pc, #420] @ 374c20 │ │ │ │ ldr r3, [pc, #420] @ 374c24 │ │ │ │ @@ -253942,37 +253942,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 374b3c │ │ │ │ ldr r7, [pc, #368] @ 374c28 │ │ │ │ ldr r2, [pc, #368] @ 374c2c │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 374c30 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #324] @ 374c34 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 374b80 │ │ │ │ mov r0, r8 │ │ │ │ @@ -253998,23 +253998,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r1, [pc, #172] @ 374c3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d60c │ │ │ │ b 374b3c │ │ │ │ mov r0, r5 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r1, [pc, #144] @ 374c40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d60c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -254037,57 +254037,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 27d60c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 374bd4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq r9, r8, r3, r4 │ │ │ │ - addeq r8, r5, r8, lsl #3 │ │ │ │ + addeq r8, r5, r8, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, ip, r4, lsr #7 │ │ │ │ - addeq r8, r5, r0, asr r1 │ │ │ │ + umullseq fp, ip, r4, r2 │ │ │ │ + addeq r8, r5, r0, asr #32 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - addeq r8, r5, ip, lsr r1 │ │ │ │ + addeq r8, r5, ip, lsr #32 │ │ │ │ smlabteq r9, r0, r2, r4 │ │ │ │ - addeq r8, r5, r4, ror #1 │ │ │ │ - addeq r8, r5, r0, lsr #1 │ │ │ │ - umulleq r8, r5, r8, r0 │ │ │ │ + ldrdeq r7, [r5], r4 │ │ │ │ + umulleq r7, r5, r0, pc @ │ │ │ │ + addeq r7, r5, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 374d24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 374ce4 │ │ │ │ ldr r5, [pc, #164] @ 374d28 │ │ │ │ ldr r2, [pc, #164] @ 374d2c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #116] @ 374d30 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 374d04 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -254095,26 +254095,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r1, [pc, #32] @ 374d34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27d60c │ │ │ │ b 374ce4 │ │ │ │ - addeq r7, r5, ip, lsr #31 │ │ │ │ - @ instruction: 0x009cb1d8 │ │ │ │ - addeq r7, r5, r8, lsl #31 │ │ │ │ - addeq r7, r5, r4, ror pc │ │ │ │ - addeq r7, r5, r8, lsl #31 │ │ │ │ + umulleq r7, r5, ip, lr │ │ │ │ + addseq fp, ip, r8, asr #1 │ │ │ │ + addeq r7, r5, r8, ror lr │ │ │ │ + addeq r7, r5, r4, ror #28 │ │ │ │ + addeq r7, r5, r8, ror lr │ │ │ │ │ │ │ │ 00374d38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 374f20 │ │ │ │ @@ -254127,46 +254127,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 374f34 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 8d68c8 │ │ │ │ + bl 8d67b8 │ │ │ │ ldr ip, [pc, #348] @ 374f38 │ │ │ │ ldr r3, [pc, #348] @ 374f3c │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b519e4 │ │ │ │ + bl b518d4 │ │ │ │ ldr r3, [pc, #312] @ 374f40 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 374ed8 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -254175,15 +254175,15 @@ │ │ │ │ bl 27cb68 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 934144 │ │ │ │ + bl 934034 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -254233,17 +254233,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strheq r4, [r9, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsheq fp, [ip], r4 │ │ │ │ - addeq lr, r3, r8, lsl #26 │ │ │ │ - addeq r2, pc, r8, lsr #26 │ │ │ │ + addseq sl, ip, r4, ror #31 │ │ │ │ + strdeq lr, [r3], r8 │ │ │ │ + addeq r2, pc, r8, lsl ip @ │ │ │ │ tsteq r9, r0, rrx │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ andeq r6, r0, ip, ror r2 │ │ │ │ muleq r0, ip, ip │ │ │ │ tsteq r9, r4, lsr #30 │ │ │ │ │ │ │ │ 00374f48 : │ │ │ │ @@ -254252,15 +254252,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 375160 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 930c9c │ │ │ │ + bl 930b8c │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 375158 │ │ │ │ ldr r9, [pc, #484] @ 375164 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -254306,15 +254306,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 931a4c │ │ │ │ + bl 93193c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 375068 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ @@ -254377,16 +254377,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 375130 │ │ │ │ - addeq r2, pc, r0, asr #22 │ │ │ │ - addeq sl, r4, ip, lsr #31 │ │ │ │ + addeq r2, pc, r0, lsr sl @ │ │ │ │ + umulleq sl, r4, ip, lr │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 0037516c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -254407,26 +254407,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 27cb68 │ │ │ │ ldr r5, [pc, #88] @ 37521c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8d68c8 │ │ │ │ + bl 8d67b8 │ │ │ │ ldr ip, [pc, #76] @ 375220 │ │ │ │ ldr r3, [pc, #76] @ 375224 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b519e4 │ │ │ │ + bl b518d4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -254445,29 +254445,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 3752f8 │ │ │ │ ldr r4, [pc, #180] @ 3752fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3752b0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 378cdc │ │ │ │ @@ -254475,52 +254475,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 375304 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq sl, ip, r4, lsl ip │ │ │ │ - addeq lr, r3, r0, lsr r8 │ │ │ │ - addeq r2, pc, r8, asr r8 @ │ │ │ │ - addeq r7, r5, r8, lsl sl │ │ │ │ - addeq r7, r5, r4, asr r9 │ │ │ │ + addseq sl, ip, r4, lsl #22 │ │ │ │ + addeq lr, r3, r0, lsr #14 │ │ │ │ + addeq r2, pc, r8, asr #14 │ │ │ │ + addeq r7, r5, r8, lsl #18 │ │ │ │ + addeq r7, r5, r4, asr #16 │ │ │ │ │ │ │ │ 00375308 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 92a654 │ │ │ │ + bl 92a544 │ │ │ │ cmp r0, #0 │ │ │ │ bne 375374 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ ldr ip, [pc, #128] @ 3753c0 │ │ │ │ ldr r2, [pc, #128] @ 3753c4 │ │ │ │ ldr r1, [pc, #128] @ 3753c8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 37bc10 │ │ │ │ ldr r3, [pc, #80] @ 3753cc │ │ │ │ ldr ip, [pc, #80] @ 3753d0 │ │ │ │ @@ -254528,50 +254528,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sl, ip, r8, lsl fp │ │ │ │ - addeq lr, r3, r4, lsr r7 │ │ │ │ - addeq r2, pc, r0, asr r7 @ │ │ │ │ - @ instruction: 0x009caad8 │ │ │ │ - addeq r7, r5, ip, ror r9 │ │ │ │ - addeq r7, r5, ip, lsl #17 │ │ │ │ + addseq sl, ip, r8, lsl #20 │ │ │ │ + addeq lr, r3, r4, lsr #12 │ │ │ │ + addeq r2, pc, r0, asr #12 │ │ │ │ + addseq sl, ip, r8, asr #19 │ │ │ │ + addeq r7, r5, ip, ror #16 │ │ │ │ + addeq r7, r5, ip, ror r7 │ │ │ │ │ │ │ │ 003753d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 37546c │ │ │ │ ldr r3, [pc, #124] @ 375470 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 934880 │ │ │ │ + bl 934770 │ │ │ │ ldr r1, [pc, #96] @ 375474 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 930c84 │ │ │ │ + bl 930b74 │ │ │ │ ldr r2, [pc, #76] @ 375478 │ │ │ │ ldr r3, [pc, #64] @ 375470 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -254599,25 +254599,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 3756cc │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d324 │ │ │ │ ldr r4, [pc, #556] @ 3756d0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ ldr ip, [pc, #544] @ 3756d4 │ │ │ │ ldr r2, [pc, #544] @ 3756d8 │ │ │ │ ldr r1, [pc, #544] @ 3756dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3756b8 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 3756e0 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -254707,19 +254707,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 375574 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl aebf24 │ │ │ │ + bl aebe14 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ - bl b5a7d4 │ │ │ │ + bl b5a6c4 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 375684 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ca18 │ │ │ │ mov r0, r4 │ │ │ │ @@ -254736,27 +254736,27 @@ │ │ │ │ bl 27d60c │ │ │ │ b 3755c0 │ │ │ │ ldr r1, [pc, #60] @ 3756fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d60c │ │ │ │ b 375664 │ │ │ │ - @ instruction: 0x00918cdc │ │ │ │ + addseq r8, r1, ip, asr #23 │ │ │ │ tsteq r9, r4, ror #18 │ │ │ │ - addseq sl, ip, r4, lsr #19 │ │ │ │ - addeq lr, r3, r0, asr #11 │ │ │ │ - ldrdeq r2, [pc], ip │ │ │ │ - addeq r7, r5, r0, asr r8 │ │ │ │ + umullseq sl, ip, r4, r8 │ │ │ │ + @ instruction: 0x0083e4b0 │ │ │ │ + addeq r2, pc, ip, asr #9 │ │ │ │ + addeq r7, r5, r0, asr #14 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq r7, r5, r8, lsl #16 │ │ │ │ - addeq r7, r5, r8, lsl #16 │ │ │ │ - addseq ip, r7, r4, asr #18 │ │ │ │ - addeq r7, r5, r4, ror r7 │ │ │ │ - addeq r7, r5, r8, asr r7 │ │ │ │ - addeq r7, r5, r0, lsl #13 │ │ │ │ + strdeq r7, [r5], r8 │ │ │ │ + strdeq r7, [r5], r8 │ │ │ │ + addseq ip, r7, r4, lsr r8 │ │ │ │ + addeq r7, r5, r4, ror #12 │ │ │ │ + addeq r7, r5, r8, asr #12 │ │ │ │ + addeq r7, r5, r0, ror r5 │ │ │ │ │ │ │ │ 00375700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -254766,26 +254766,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 375768 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9072d4 │ │ │ │ + bl 9071c4 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ smlatteq r9, r4, r6, r3 │ │ │ │ andeq r1, r0, r8, asr ip │ │ │ │ - addeq r8, r6, r0, lsl #4 │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ │ │ │ │ 0037576c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -254794,15 +254794,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 3757c4 │ │ │ │ ldr r3, [pc, #52] @ 3757c8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b7a5f4 │ │ │ │ + bl b7a4e4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -254837,50 +254837,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, ip, lsr r6 │ │ │ │ - addeq r7, r5, ip, ror r5 │ │ │ │ - strdeq r7, [r5], r0 │ │ │ │ + addseq sl, ip, ip, lsr #10 │ │ │ │ + addeq r7, r5, ip, ror #8 │ │ │ │ + addeq r7, r5, r0, ror #5 │ │ │ │ │ │ │ │ 00375868 : │ │ │ │ b 433b6c │ │ │ │ │ │ │ │ 0037586c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 27cb68 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ ldr ip, [pc, #104] @ 375900 │ │ │ │ ldr r2, [pc, #104] @ 375904 │ │ │ │ ldr r1, [pc, #104] @ 375908 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 433cec │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -254891,26 +254891,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, r0, asr #11 │ │ │ │ - ldrdeq lr, [r3], r8 │ │ │ │ - strdeq r2, [pc], r8 │ │ │ │ + @ instruction: 0x009ca4b0 │ │ │ │ + addeq lr, r3, r8, asr #1 │ │ │ │ + addeq r2, pc, r8, ror #1 │ │ │ │ │ │ │ │ 0037590c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 8ec960 │ │ │ │ + bl 8ec850 │ │ │ │ mov r4, r0 │ │ │ │ - bl b5a7d4 │ │ │ │ + bl b5a6c4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 375940 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca18 │ │ │ │ mov r0, r5 │ │ │ │ @@ -254924,65 +254924,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 3759c0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d324 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9337ec │ │ │ │ + bl 9336dc │ │ │ │ ldr r1, [pc, #68] @ 3759c4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c90 │ │ │ │ + bl 930b80 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5a7d4 │ │ │ │ + bl b5a6c4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3759a8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca18 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, r1, r8, lsl #16 │ │ │ │ + @ instruction: 0x009186f8 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 003759c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 375a34 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d324 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9337ec │ │ │ │ + bl 9336dc │ │ │ │ ldr r1, [pc, #68] @ 375a38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c90 │ │ │ │ + bl 930b80 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5a7d4 │ │ │ │ + bl b5a6c4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 375a1c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca18 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r8, r1, r4, r7 │ │ │ │ + addseq r8, r1, r4, lsl #13 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 00375a3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -254990,32 +254990,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 375b0c │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 93494c │ │ │ │ + bl 93483c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 375ad8 │ │ │ │ ldr ip, [pc, #144] @ 375b10 │ │ │ │ ldr r2, [pc, #144] @ 375b14 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 27cb68 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl b7a5f4 │ │ │ │ + bl b7a4e4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -255027,28 +255027,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 375b20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 375b24 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 375ab8 │ │ │ │ - addeq r7, r5, r4, ror r3 │ │ │ │ - addseq r8, r1, ip, lsl #14 │ │ │ │ - @ instruction: 0x009ca3dc │ │ │ │ - addeq r7, r5, r0, ror r3 │ │ │ │ - strdeq r7, [r5], r4 │ │ │ │ - addseq sl, ip, r0, ror r3 │ │ │ │ - addeq r7, r5, r8, lsl r1 │ │ │ │ + addeq r7, r5, r4, ror #4 │ │ │ │ + @ instruction: 0x009185fc │ │ │ │ + addseq sl, ip, ip, asr #5 │ │ │ │ + addeq r7, r5, r0, ror #4 │ │ │ │ + addeq r7, r5, r4, ror #3 │ │ │ │ + addseq sl, ip, r0, ror #4 │ │ │ │ + addeq r7, r5, r8 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 375b38 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r6, r7, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1424] @ 3760e4 │ │ │ │ ldr r2, [pc, #1424] @ 3760e8 │ │ │ │ @@ -255056,15 +255056,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1388] @ 3760f0 │ │ │ │ ldr r9, [pc, #1388] @ 3760f4 │ │ │ │ ldr r2, [pc, #1388] @ 3760f8 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -255082,517 +255082,517 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1336] @ 376108 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r2, [pc, #1316] @ 37610c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1304] @ 376110 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #1300] @ 376114 │ │ │ │ ldr r2, [pc, #1300] @ 376118 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r2, [pc, #1276] @ 37611c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1264] @ 376120 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #1260] @ 376124 │ │ │ │ ldr r2, [pc, #1260] @ 376128 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r2, [pc, #1236] @ 37612c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1224] @ 376130 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #1220] @ 376134 │ │ │ │ ldr r2, [pc, #1220] @ 376138 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r2, [pc, #1196] @ 37613c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1184] @ 376140 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #1180] @ 376144 │ │ │ │ ldr r2, [pc, #1180] @ 376148 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r2, [pc, #1156] @ 37614c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1144] @ 376150 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #1140] @ 376154 │ │ │ │ ldr r2, [pc, #1140] @ 376158 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r2, [pc, #1116] @ 37615c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #1100] @ 376160 │ │ │ │ ldr r2, [pc, #1100] @ 376164 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1092] @ 376168 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931ad4 │ │ │ │ + bl 9319c4 │ │ │ │ ldr r2, [pc, #1060] @ 37616c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #1044] @ 376170 │ │ │ │ ldr r6, [pc, #1044] @ 376174 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1036] @ 376178 │ │ │ │ ldr r3, [pc, #1036] @ 37617c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931ad4 │ │ │ │ + bl 9319c4 │ │ │ │ ldr r2, [pc, #1004] @ 376180 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #988] @ 376184 │ │ │ │ ldr r6, [pc, #988] @ 376188 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #980] @ 37618c │ │ │ │ ldr r3, [pc, #980] @ 376190 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931ad4 │ │ │ │ + bl 9319c4 │ │ │ │ ldr r2, [pc, #948] @ 376194 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #932] @ 376198 │ │ │ │ ldr r6, [pc, #932] @ 37619c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #924] @ 3761a0 │ │ │ │ ldr r3, [pc, #924] @ 3761a4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931ad4 │ │ │ │ + bl 9319c4 │ │ │ │ ldr r2, [pc, #892] @ 3761a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #880] @ 3761ac │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #876] @ 3761b0 │ │ │ │ ldr r2, [pc, #876] @ 3761b4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r2, [pc, #852] @ 3761b8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #840] @ 3761bc │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #836] @ 3761c0 │ │ │ │ ldr r2, [pc, #836] @ 3761c4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9353f0 │ │ │ │ + bl 9352e0 │ │ │ │ ldr r2, [pc, #812] @ 3761c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #800] @ 3761cc │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #796] @ 3761d0 │ │ │ │ ldr r2, [pc, #796] @ 3761d4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9353f0 │ │ │ │ + bl 9352e0 │ │ │ │ ldr r2, [pc, #772] @ 3761d8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #756] @ 3761dc │ │ │ │ ldr r2, [pc, #756] @ 3761e0 │ │ │ │ ldr r1, [pc, #756] @ 3761e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #740] @ 3761e8 │ │ │ │ - bl 9353f0 │ │ │ │ + bl 9352e0 │ │ │ │ ldr r3, [pc, #736] @ 3761ec │ │ │ │ ldr r2, [pc, #736] @ 3761f0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9353f0 │ │ │ │ + bl 9352e0 │ │ │ │ ldr r2, [pc, #712] @ 3761f4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #700] @ 3761f8 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #696] @ 3761fc │ │ │ │ ldr r2, [pc, #696] @ 376200 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9353f0 │ │ │ │ + bl 9352e0 │ │ │ │ ldr r2, [pc, #672] @ 376204 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #660] @ 376208 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #656] @ 37620c │ │ │ │ ldr r2, [pc, #656] @ 376210 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r2, [pc, #632] @ 376214 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #620] @ 376218 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #616] @ 37621c │ │ │ │ ldr r2, [pc, #616] @ 376220 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9353f0 │ │ │ │ + bl 9352e0 │ │ │ │ ldr r2, [pc, #592] @ 376224 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r6, [pc, #576] @ 376228 │ │ │ │ ldr r3, [pc, #576] @ 37622c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 933ecc │ │ │ │ + bl 933dbc │ │ │ │ ldr r2, [pc, #544] @ 376230 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #532] @ 376234 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r3, [pc, #528] @ 376238 │ │ │ │ ldr r2, [pc, #528] @ 37623c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r2, [pc, #504] @ 376240 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r6, [pc, #488] @ 376244 │ │ │ │ ldr r0, [pc, #488] @ 376248 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 933ecc │ │ │ │ + bl 933dbc │ │ │ │ ldr r2, [pc, #452] @ 37624c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d5c │ │ │ │ + bl 935c4c │ │ │ │ ldr r6, [pc, #436] @ 376250 │ │ │ │ ldr r0, [pc, #436] @ 376254 │ │ │ │ ldr r3, [pc, #436] @ 376258 │ │ │ │ ldr r2, [pc, #436] @ 37625c │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 931ad4 │ │ │ │ + bl 9319c4 │ │ │ │ ldr r2, [pc, #400] @ 376260 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 935d5c │ │ │ │ - @ instruction: 0x009ca3f0 │ │ │ │ - addeq sp, r3, ip, lsl pc │ │ │ │ - addeq r1, pc, ip, lsr pc @ │ │ │ │ - addeq r2, lr, r0, ror r5 │ │ │ │ + b 935c4c │ │ │ │ + addseq sl, ip, r0, ror #5 │ │ │ │ + addeq sp, r3, ip, lsl #28 │ │ │ │ + addeq r1, pc, ip, lsr #28 │ │ │ │ + addeq r2, lr, r0, ror #8 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r4, ror #17 │ │ │ │ - addeq r7, r5, r8, lsr r3 │ │ │ │ + addeq r7, r5, r8, lsr #4 │ │ │ │ tsteq r9, ip, asr r2 │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - addeq r7, r5, r8, lsr #4 │ │ │ │ - addeq r7, r5, ip, lsr #4 │ │ │ │ + addeq r7, r5, r8, lsl r1 │ │ │ │ + addeq r7, r5, ip, lsl r1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r1, r0, r8, lsl r8 │ │ │ │ - addeq r7, r5, r0, lsl r2 │ │ │ │ - umulleq r5, r5, ip, r9 @ │ │ │ │ + addeq r7, r5, r0, lsl #2 │ │ │ │ + addeq r5, r5, ip, lsl #17 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - addeq r7, r5, r8, ror #3 │ │ │ │ - addseq r1, r2, r0, lsr r0 │ │ │ │ + ldrdeq r7, [r5], r8 │ │ │ │ + addseq r0, r2, r0, lsr #30 │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addeq r7, r5, ip, asr #3 │ │ │ │ - strdeq r7, [r5], r8 │ │ │ │ + strheq r7, [r5], ip │ │ │ │ + addeq r7, r5, r8, ror #1 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - @ instruction: 0x008571b0 │ │ │ │ - @ instruction: 0x008571bc │ │ │ │ + addeq r7, r5, r0, lsr #1 │ │ │ │ + addeq r7, r5, ip, lsr #1 │ │ │ │ andeq r1, r0, ip, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq r7, r5, r0, lsr #3 │ │ │ │ + umulleq r7, r5, r0, r0 │ │ │ │ andeq r2, r0, r4, lsl r3 │ │ │ │ - umulleq r7, r5, ip, r1 │ │ │ │ + addeq r7, r5, ip, lsl #1 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - umulleq r7, r5, r8, r1 │ │ │ │ + addeq r7, r5, r8, lsl #1 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r7, r5, r0, lsr #3 │ │ │ │ - addeq r7, r5, r0, lsl #3 │ │ │ │ + umulleq r7, r5, r0, r0 │ │ │ │ + addeq r7, r5, r0, ror r0 │ │ │ │ andeq r2, r0, r4, asr r4 │ │ │ │ - addeq sp, r3, ip, lsl #30 │ │ │ │ + strdeq sp, [r3], ip │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - addeq r7, r5, r4, ror r1 │ │ │ │ - addeq r7, r5, ip, asr #2 │ │ │ │ + addeq r7, r5, r4, rrx │ │ │ │ + addeq r7, r5, ip, lsr r0 │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ - addeq r7, r5, r4, asr r1 │ │ │ │ + addeq r7, r5, r4, asr #32 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq r7, r5, ip, asr r1 │ │ │ │ - strdeq ip, [r5], ip @ │ │ │ │ + addeq r7, r5, ip, asr #32 │ │ │ │ + addeq ip, r5, ip, ror #27 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ - addeq r7, r5, r0, asr #2 │ │ │ │ - addeq r7, r5, r0, ror #2 │ │ │ │ + addeq r7, r5, r0, lsr r0 │ │ │ │ + addeq r7, r5, r0, asr r0 │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r1, r0, ip, lsl r4 │ │ │ │ - addeq r7, r5, ip, asr #2 │ │ │ │ - addeq r7, r5, r0, ror r1 │ │ │ │ + addeq r7, r5, ip, lsr r0 │ │ │ │ + addeq r7, r5, r0, rrx │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ - addeq r7, r5, ip, asr r1 │ │ │ │ - addeq r7, r5, ip, ror #2 │ │ │ │ + addeq r7, r5, ip, asr #32 │ │ │ │ + addeq r7, r5, ip, asr r0 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - addeq r7, r5, r4, asr r1 │ │ │ │ + addeq r7, r5, r4, asr #32 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - addeq r7, r5, ip, asr r1 │ │ │ │ - addeq r3, pc, ip, ror sp @ │ │ │ │ + addeq r7, r5, ip, asr #32 │ │ │ │ + addeq r3, pc, ip, ror #24 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ - addeq r7, r5, r0, lsr r1 │ │ │ │ - addeq r7, r5, r0, asr #2 │ │ │ │ + addeq r7, r5, r0, lsr #32 │ │ │ │ + addeq r7, r5, r0, lsr r0 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq r7, r5, r8, lsr #2 │ │ │ │ - addeq r7, r5, r4, asr #2 │ │ │ │ + addeq r7, r5, r8, lsl r0 │ │ │ │ + addeq r7, r5, r4, lsr r0 │ │ │ │ andeq r1, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - addeq r7, r5, ip, lsr #2 │ │ │ │ - addeq r7, r5, r8, lsr #2 │ │ │ │ + addeq r7, r5, ip, lsl r0 │ │ │ │ + addeq r7, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - addeq r7, r5, r4, lsl r1 │ │ │ │ - addeq r7, r5, r0, lsr r1 │ │ │ │ + addeq r7, r5, r4 │ │ │ │ + addeq r7, r5, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - addeq r7, r5, r0, lsr #2 │ │ │ │ - addeq r7, r5, r8, lsr r1 │ │ │ │ + addeq r7, r5, r0, lsl r0 │ │ │ │ + addeq r7, r5, r8, lsr #32 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r7, r5, r8, lsr #2 │ │ │ │ - addeq fp, r4, r0, ror #29 │ │ │ │ + addeq r7, r5, r8, lsl r0 │ │ │ │ + ldrdeq fp, [r4], r0 │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ - addeq r7, r5, ip, lsl #2 │ │ │ │ - addeq r2, r9, r4, ror #11 │ │ │ │ + strdeq r6, [r5], ip │ │ │ │ + ldrdeq r2, [r9], r4 │ │ │ │ andeq r2, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - addeq r7, r5, ip, lsl r1 │ │ │ │ - addeq r7, r5, ip, lsl r1 │ │ │ │ + addeq r7, r5, ip │ │ │ │ + addeq r7, r5, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 934880 │ │ │ │ + bl 934770 │ │ │ │ mov r1, r4 │ │ │ │ - bl 934534 │ │ │ │ + bl 934424 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 3762b4 │ │ │ │ ldr r1, [pc, #100] @ 376304 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 934270 │ │ │ │ + b 934160 │ │ │ │ ldr r3, [pc, #76] @ 376308 │ │ │ │ ldr ip, [pc, #76] @ 37630c │ │ │ │ ldr r1, [pc, #76] @ 376310 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r6, r5, r8, ror lr │ │ │ │ - addseq r9, ip, r8, lsl #25 │ │ │ │ - addeq r6, r5, ip, asr pc │ │ │ │ - addeq r6, r5, r0, asr #30 │ │ │ │ + addeq r6, r5, r8, ror #26 │ │ │ │ + addseq r9, ip, r8, ror fp │ │ │ │ + addeq r6, r5, ip, asr #28 │ │ │ │ + addeq r6, r5, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 37646c │ │ │ │ ldr r2, [pc, #320] @ 376470 │ │ │ │ ldr r1, [pc, #320] @ 376474 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930858 │ │ │ │ + bl 930748 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3763b0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 930868 │ │ │ │ + bl 930758 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 376424 │ │ │ │ bl 27e1e8 │ │ │ │ cmp r0, #7 │ │ │ │ bls 376448 │ │ │ │ ldr r1, [pc, #164] @ 376478 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -255630,41 +255630,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 376488 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 37648c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r9, ip, r8, lsl ip │ │ │ │ - addeq sp, r3, r8, asr #14 │ │ │ │ - addeq r1, pc, r8, ror #14 │ │ │ │ - addeq lr, lr, r0, ror #28 │ │ │ │ - addeq lr, lr, ip, lsl #28 │ │ │ │ - @ instruction: 0x009c9af8 │ │ │ │ - addeq r6, r5, ip, lsr #27 │ │ │ │ - addeq r6, r5, r4, ror #27 │ │ │ │ + addseq r9, ip, r8, lsl #22 │ │ │ │ + addeq sp, r3, r8, lsr r6 │ │ │ │ + addeq r1, pc, r8, asr r6 @ │ │ │ │ + addeq lr, lr, r0, asr sp │ │ │ │ + strdeq lr, [lr], ip │ │ │ │ + addseq r9, ip, r8, ror #19 │ │ │ │ + umulleq r6, r5, ip, ip │ │ │ │ + ldrdeq r6, [r5], r4 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #184] @ 376570 │ │ │ │ ldr r2, [pc, #184] @ 376574 │ │ │ │ ldr r1, [pc, #184] @ 376578 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 27ce80 │ │ │ │ @@ -255695,17 +255695,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r9, ip, r0, sl │ │ │ │ - @ instruction: 0x0083d5bc │ │ │ │ - ldrdeq r1, [pc], r8 │ │ │ │ + addseq r9, ip, r0, lsl #19 │ │ │ │ + addeq sp, r3, ip, lsr #9 │ │ │ │ + addeq r1, pc, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3765e0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3765e4 │ │ │ │ @@ -255713,27 +255713,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009c99b0 │ │ │ │ - ldrdeq sp, [r3], r8 │ │ │ │ - strdeq r1, [pc], r8 │ │ │ │ + addseq r9, ip, r0, lsr #17 │ │ │ │ + addeq sp, r3, r8, asr #7 │ │ │ │ + addeq r1, pc, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376650 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376654 │ │ │ │ @@ -255741,53 +255741,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r0, asr #18 │ │ │ │ - addeq sp, r3, r8, ror #8 │ │ │ │ - addeq r1, pc, r8, lsl #9 │ │ │ │ + addseq r9, ip, r0, lsr r8 │ │ │ │ + addeq sp, r3, r8, asr r3 │ │ │ │ + addeq r1, pc, r8, ror r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3766b8 │ │ │ │ ldr r2, [pc, #68] @ 3766bc │ │ │ │ ldr r1, [pc, #68] @ 3766c0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009c98d4 │ │ │ │ - strdeq sp, [r3], ip │ │ │ │ - addeq r1, pc, ip, lsl r4 @ │ │ │ │ + addseq r9, ip, r4, asr #15 │ │ │ │ + addeq sp, r3, ip, ror #5 │ │ │ │ + addeq r1, pc, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376728 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 37672c │ │ │ │ @@ -255795,79 +255795,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r8, ror #16 │ │ │ │ - umulleq sp, r3, r0, r3 │ │ │ │ - @ instruction: 0x008f13b0 │ │ │ │ + addseq r9, ip, r8, asr r7 │ │ │ │ + addeq sp, r3, r0, lsl #5 │ │ │ │ + addeq r1, pc, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376790 │ │ │ │ ldr r2, [pc, #68] @ 376794 │ │ │ │ ldr r1, [pc, #68] @ 376798 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009c97fc │ │ │ │ - addeq sp, r3, r4, lsr #6 │ │ │ │ - addeq r1, pc, r4, asr #6 │ │ │ │ + addseq r9, ip, ip, ror #13 │ │ │ │ + addeq sp, r3, r4, lsl r2 │ │ │ │ + addeq r1, pc, r4, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3767f8 │ │ │ │ ldr r2, [pc, #68] @ 3767fc │ │ │ │ ldr r1, [pc, #68] @ 376800 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r9, ip, r4, r7 │ │ │ │ - @ instruction: 0x0083d2bc │ │ │ │ - ldrdeq r1, [pc], ip │ │ │ │ + addseq r9, ip, r4, lsl #13 │ │ │ │ + addeq sp, r3, ip, lsr #3 │ │ │ │ + addeq r1, pc, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376868 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 37686c │ │ │ │ @@ -255875,79 +255875,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r8, lsr #14 │ │ │ │ - addeq sp, r3, r0, asr r2 │ │ │ │ - addeq r1, pc, r0, ror r2 @ │ │ │ │ + addseq r9, ip, r8, lsl r6 │ │ │ │ + addeq sp, r3, r0, asr #2 │ │ │ │ + addeq r1, pc, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3768d0 │ │ │ │ ldr r2, [pc, #68] @ 3768d4 │ │ │ │ ldr r1, [pc, #68] @ 3768d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009c96bc │ │ │ │ - addeq sp, r3, r4, ror #3 │ │ │ │ - addeq r1, pc, r4, lsl #4 │ │ │ │ + addseq r9, ip, ip, lsr #11 │ │ │ │ + ldrdeq sp, [r3], r4 │ │ │ │ + strdeq r1, [pc], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376938 │ │ │ │ ldr r2, [pc, #68] @ 37693c │ │ │ │ ldr r1, [pc, #68] @ 376940 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, r4, asr r6 │ │ │ │ - addeq sp, r3, ip, ror r1 │ │ │ │ - umulleq r1, pc, ip, r1 @ │ │ │ │ + addseq r9, ip, r4, asr #10 │ │ │ │ + addeq sp, r3, ip, rrx │ │ │ │ + addeq r1, pc, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3769a8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3769ac │ │ │ │ @@ -255955,160 +255955,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r8, ror #11 │ │ │ │ - addeq sp, r3, r0, lsl r1 │ │ │ │ - addeq r1, pc, r0, lsr r1 @ │ │ │ │ + @ instruction: 0x009c94d8 │ │ │ │ + addeq sp, r3, r0 │ │ │ │ + addeq r1, pc, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376a10 │ │ │ │ ldr r2, [pc, #68] @ 376a14 │ │ │ │ ldr r1, [pc, #68] @ 376a18 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, ip, ror r5 │ │ │ │ - addeq sp, r3, r4, lsr #1 │ │ │ │ - addeq r1, pc, r4, asr #1 │ │ │ │ + addseq r9, ip, ip, ror #8 │ │ │ │ + umulleq ip, r3, r4, pc @ │ │ │ │ + @ instruction: 0x008f0fb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #332] @ 376b94 │ │ │ │ ldr r2, [pc, #332] @ 376b98 │ │ │ │ ldr r1, [pc, #332] @ 376b9c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 376b24 │ │ │ │ ldr r0, [pc, #292] @ 376ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr r1, [pc, #284] @ 376ba4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9328dc │ │ │ │ + bl 9327cc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 376ac4 │ │ │ │ ldr r1, [pc, #256] @ 376ba8 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 932c8c │ │ │ │ + bl 932b7c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 376aec │ │ │ │ mov r0, r5 │ │ │ │ - bl 931014 │ │ │ │ + bl 930f04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 934880 │ │ │ │ + bl 934770 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 933e9c │ │ │ │ + bl 933d8c │ │ │ │ ldr r1, [pc, #168] @ 376bac │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 932a98 │ │ │ │ + bl 932988 │ │ │ │ cmp r0, #0 │ │ │ │ bne 376b38 │ │ │ │ mov r4, #0 │ │ │ │ b 376ac4 │ │ │ │ ldr r0, [pc, #132] @ 376bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ mov r5, r0 │ │ │ │ b 376aa0 │ │ │ │ ldr r2, [pc, #116] @ 376bb4 │ │ │ │ ldr r1, [pc, #116] @ 376bb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 376bbc │ │ │ │ ldr r3, [pc, #104] @ 376bc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r6 │ │ │ │ - bl 935ec0 │ │ │ │ + bl 935db0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 376b1c │ │ │ │ ldr r1, [pc, #72] @ 376bc4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 934270 │ │ │ │ + bl 934160 │ │ │ │ mov r4, r0 │ │ │ │ b 376ac4 │ │ │ │ - addseq r9, ip, r0, lsl #10 │ │ │ │ - addeq sp, r3, ip, lsr #32 │ │ │ │ - addeq r1, pc, ip, asr #32 │ │ │ │ - strdeq r6, [r5], ip │ │ │ │ - addeq r6, r5, r0, lsl #16 │ │ │ │ - addseq r3, r1, r8, lsl #12 │ │ │ │ - addeq r6, r5, r0, lsr #15 │ │ │ │ - addeq r6, r5, ip, ror #14 │ │ │ │ - addseq r9, ip, ip, lsl #8 │ │ │ │ - ldrdeq pc, [r3], r8 │ │ │ │ - @ instruction: 0x008566b4 │ │ │ │ + @ instruction: 0x009c93f0 │ │ │ │ + addeq ip, r3, ip, lsl pc │ │ │ │ + addeq r0, pc, ip, lsr pc @ │ │ │ │ + addeq r6, r5, ip, ror #13 │ │ │ │ + strdeq r6, [r5], r0 │ │ │ │ + @ instruction: 0x009134f8 │ │ │ │ + umulleq r6, r5, r0, r6 │ │ │ │ + addeq r6, r5, ip, asr r6 │ │ │ │ + @ instruction: 0x009c92fc │ │ │ │ + addeq lr, r3, r8, asr #31 │ │ │ │ + addeq r6, r5, r4, lsr #11 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - addeq fp, r4, r0, asr #7 │ │ │ │ + @ instruction: 0x0084b2b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 376c30 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 376c34 │ │ │ │ @@ -256116,55 +256116,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r4, ror #6 │ │ │ │ - addeq ip, r3, ip, lsl #29 │ │ │ │ - addeq r0, pc, ip, lsr #29 │ │ │ │ + addseq r9, ip, r4, asr r2 │ │ │ │ + addeq ip, r3, ip, ror sp │ │ │ │ + umulleq r0, pc, ip, sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 376c9c │ │ │ │ ldr r2, [pc, #72] @ 376ca0 │ │ │ │ ldr r1, [pc, #72] @ 376ca4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009c92f4 │ │ │ │ - addeq ip, r3, ip, lsl lr │ │ │ │ - addeq r0, pc, ip, lsr lr @ │ │ │ │ + addseq r9, ip, r4, ror #3 │ │ │ │ + addeq ip, r3, ip, lsl #26 │ │ │ │ + addeq r0, pc, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 376d10 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 376d14 │ │ │ │ @@ -256172,55 +256172,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r4, lsl #5 │ │ │ │ - addeq ip, r3, ip, lsr #27 │ │ │ │ - addeq r0, pc, ip, asr #27 │ │ │ │ + addseq r9, ip, r4, ror r1 │ │ │ │ + umulleq ip, r3, ip, ip │ │ │ │ + @ instruction: 0x008f0cbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 376d7c │ │ │ │ ldr r2, [pc, #72] @ 376d80 │ │ │ │ ldr r1, [pc, #72] @ 376d84 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, r4, lsl r2 │ │ │ │ - addeq ip, r3, ip, lsr sp │ │ │ │ - addeq r0, pc, ip, asr sp @ │ │ │ │ + addseq r9, ip, r4, lsl #2 │ │ │ │ + addeq ip, r3, ip, lsr #24 │ │ │ │ + addeq r0, pc, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 376df4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 376df8 │ │ │ │ @@ -256228,29 +256228,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r4, lsr #3 │ │ │ │ - addeq ip, r3, ip, asr #25 │ │ │ │ - addeq r0, pc, ip, ror #25 │ │ │ │ + umullseq r9, ip, r4, r0 │ │ │ │ + @ instruction: 0x0083cbbc │ │ │ │ + ldrdeq r0, [pc], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 376ed0 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -256266,26 +256266,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r4, [pc, #124] @ 376ee4 │ │ │ │ ldr r3, [pc, #124] @ 376ee8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af3fb0 │ │ │ │ + bl af3ea0 │ │ │ │ ldr r2, [pc, #88] @ 376eec │ │ │ │ ldr r3, [pc, #64] @ 376ed8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256295,19 +256295,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r9, ip, r4, lsr r1 │ │ │ │ + addseq r9, ip, r4, lsr #32 │ │ │ │ ldrdeq r1, [r9, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, r0, ror #24 │ │ │ │ - addeq ip, r3, r8, lsr ip │ │ │ │ + addeq r0, pc, r0, asr fp @ │ │ │ │ + addeq ip, r3, r8, lsr #22 │ │ │ │ @ instruction: 0x01091f9c │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ tsteq r9, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -256327,24 +256327,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b53ad8 │ │ │ │ + bl b539c8 │ │ │ │ ldr r2, [pc, #80] @ 376fd0 │ │ │ │ ldr r3, [pc, #64] @ 376fc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256354,19 +256354,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r9, ip, r4, asr #32 │ │ │ │ + addseq r8, ip, r4, lsr pc │ │ │ │ smlatteq r9, r8, lr, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, r0, ror fp @ │ │ │ │ - addeq ip, r3, r8, asr #22 │ │ │ │ + addeq r0, pc, r0, ror #20 │ │ │ │ + addeq ip, r3, r8, lsr sl │ │ │ │ smlabbeq r9, r4, lr, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 3770ac │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -256384,24 +256384,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b53ad8 │ │ │ │ + bl b539c8 │ │ │ │ ldr r2, [pc, #92] @ 3770c0 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 3770b4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -256414,19 +256414,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r8, ip, r0, ror #30 │ │ │ │ + addseq r8, ip, r0, asr lr │ │ │ │ tsteq r9, r4, lsl #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, ip, lsl #21 │ │ │ │ - addeq ip, r3, r4, ror #20 │ │ │ │ + addeq r0, pc, ip, ror r9 @ │ │ │ │ + addeq ip, r3, r4, asr r9 │ │ │ │ smlatbeq r9, r4, sp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 3771ac │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -256444,31 +256444,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl aebc14 │ │ │ │ + bl aebb04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377168 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 28a288 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aeb6cc │ │ │ │ + bl aeb5bc │ │ │ │ ldr r2, [pc, #80] @ 3771c0 │ │ │ │ ldr r3, [pc, #64] @ 3771b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256478,19 +256478,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r8, ip, r0, ror lr │ │ │ │ + addseq r8, ip, r0, ror #26 │ │ │ │ tsteq r9, r4, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r0, pc, ip, r9 @ │ │ │ │ - addeq ip, r3, r4, ror r9 │ │ │ │ + addeq r0, pc, ip, lsl #17 │ │ │ │ + addeq ip, r3, r4, ror #16 │ │ │ │ @ instruction: 0x01091c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377210 │ │ │ │ ldr r2, [pc, #52] @ 377214 │ │ │ │ @@ -256498,221 +256498,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - addseq r8, ip, ip, ror #26 │ │ │ │ - umulleq ip, r3, r4, r8 │ │ │ │ - @ instruction: 0x008f08b4 │ │ │ │ + addseq r8, ip, ip, asr ip │ │ │ │ + addeq ip, r3, r4, lsl #15 │ │ │ │ + addeq r0, pc, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377268 │ │ │ │ ldr r2, [pc, #52] @ 37726c │ │ │ │ ldr r1, [pc, #52] @ 377270 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - addseq r8, ip, r4, lsl sp │ │ │ │ - addeq ip, r3, ip, lsr r8 │ │ │ │ - addeq r0, pc, ip, asr r8 @ │ │ │ │ + addseq r8, ip, r4, lsl #24 │ │ │ │ + addeq ip, r3, ip, lsr #14 │ │ │ │ + addeq r0, pc, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3772c0 │ │ │ │ ldr r2, [pc, #52] @ 3772c4 │ │ │ │ ldr r1, [pc, #52] @ 3772c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - @ instruction: 0x009c8cbc │ │ │ │ - addeq ip, r3, r4, ror #15 │ │ │ │ - addeq r0, pc, r4, lsl #16 │ │ │ │ + addseq r8, ip, ip, lsr #23 │ │ │ │ + ldrdeq ip, [r3], r4 │ │ │ │ + strdeq r0, [pc], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377318 │ │ │ │ ldr r2, [pc, #52] @ 37731c │ │ │ │ ldr r1, [pc, #52] @ 377320 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - addseq r8, ip, r4, ror #24 │ │ │ │ - addeq ip, r3, ip, lsl #15 │ │ │ │ - addeq r0, pc, ip, lsr #15 │ │ │ │ + addseq r8, ip, r4, asr fp │ │ │ │ + addeq ip, r3, ip, ror r6 │ │ │ │ + umulleq r0, pc, ip, r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377370 │ │ │ │ ldr r2, [pc, #52] @ 377374 │ │ │ │ ldr r1, [pc, #52] @ 377378 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - addseq r8, ip, ip, lsl #24 │ │ │ │ - addeq ip, r3, r4, lsr r7 │ │ │ │ - addeq r0, pc, r4, asr r7 @ │ │ │ │ + @ instruction: 0x009c8afc │ │ │ │ + addeq ip, r3, r4, lsr #12 │ │ │ │ + addeq r0, pc, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3773c8 │ │ │ │ ldr r2, [pc, #52] @ 3773cc │ │ │ │ ldr r1, [pc, #52] @ 3773d0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - @ instruction: 0x009c8bb4 │ │ │ │ - ldrdeq ip, [r3], ip @ │ │ │ │ - strdeq r0, [pc], ip │ │ │ │ + addseq r8, ip, r4, lsr #21 │ │ │ │ + addeq ip, r3, ip, asr #11 │ │ │ │ + addeq r0, pc, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377420 │ │ │ │ ldr r2, [pc, #52] @ 377424 │ │ │ │ ldr r1, [pc, #52] @ 377428 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - addseq r8, ip, ip, asr fp │ │ │ │ - addeq ip, r3, r4, lsl #13 │ │ │ │ - addeq r0, pc, r4, lsr #13 │ │ │ │ + addseq r8, ip, ip, asr #20 │ │ │ │ + addeq ip, r3, r4, ror r5 │ │ │ │ + umulleq r0, pc, r4, r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377478 │ │ │ │ ldr r2, [pc, #52] @ 37747c │ │ │ │ ldr r1, [pc, #52] @ 377480 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - addseq r8, ip, r4, lsl #22 │ │ │ │ - addeq ip, r3, ip, lsr #12 │ │ │ │ - addeq r0, pc, ip, asr #12 │ │ │ │ + @ instruction: 0x009c89f4 │ │ │ │ + addeq ip, r3, ip, lsl r5 │ │ │ │ + addeq r0, pc, ip, lsr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3774d0 │ │ │ │ ldr r2, [pc, #52] @ 3774d4 │ │ │ │ ldr r1, [pc, #52] @ 3774d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - addseq r8, ip, ip, lsr #21 │ │ │ │ - ldrdeq ip, [r3], r4 │ │ │ │ - strdeq r0, [pc], r4 │ │ │ │ + umullseq r8, ip, ip, r9 │ │ │ │ + addeq ip, r3, r4, asr #9 │ │ │ │ + addeq r0, pc, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 37752c │ │ │ │ ldr r2, [pc, #56] @ 377530 │ │ │ │ ldr r1, [pc, #56] @ 377534 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ - addseq r8, ip, r4, asr sl │ │ │ │ - addeq ip, r3, ip, ror r5 │ │ │ │ - umulleq r0, pc, ip, r5 @ │ │ │ │ + addseq r8, ip, r4, asr #18 │ │ │ │ + addeq ip, r3, ip, ror #8 │ │ │ │ + addeq r0, pc, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 37763c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -256729,30 +256729,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl af43c4 │ │ │ │ + bl af42b4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 377618 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3775d8 │ │ │ │ mov r0, r1 │ │ │ │ - bl aecfac │ │ │ │ + bl aece9c │ │ │ │ ldr r2, [pc, #112] @ 377650 │ │ │ │ ldr r3, [pc, #96] @ 377644 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256767,22 +256767,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 289964 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3775d8 │ │ │ │ - bl aecfac │ │ │ │ + bl aece9c │ │ │ │ b 3775d8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009c89fc │ │ │ │ + addseq r8, ip, ip, ror #17 │ │ │ │ smlatbeq r9, r0, r8, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, r8, lsr #10 │ │ │ │ - addeq ip, r3, r0, lsl #10 │ │ │ │ + addeq r0, pc, r8, lsl r4 @ │ │ │ │ + strdeq ip, [r3], r0 │ │ │ │ tsteq r9, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 3777bc │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -256799,15 +256799,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r4, [pc, #276] @ 3777d0 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -256848,15 +256848,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af46d0 │ │ │ │ + bl af45c0 │ │ │ │ ldr r2, [pc, #88] @ 3777d8 │ │ │ │ ldr r3, [pc, #64] @ 3777c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256866,19 +256866,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r8, ip, r0, ror #17 │ │ │ │ + @ instruction: 0x009c87d0 │ │ │ │ smlabbeq r9, r4, r7, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, ip, lsl #8 │ │ │ │ - addeq ip, r3, r4, ror #7 │ │ │ │ + strdeq r0, [pc], ip │ │ │ │ + ldrdeq ip, [r3], r4 │ │ │ │ tsteq r9, r8, asr #14 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ smlabbeq r9, r4, r6, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -256898,15 +256898,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -256924,17 +256924,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 377858 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl aebc14 │ │ │ │ + bl aebb04 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aeb6cc │ │ │ │ + bl aeb5bc │ │ │ │ ldr r2, [pc, #84] @ 37790c │ │ │ │ ldr r3, [pc, #68] @ 377900 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256945,19 +256945,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r8, ip, r8, asr r7 │ │ │ │ + addseq r8, ip, r8, asr #12 │ │ │ │ strdeq r1, [r9, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, r0, lsl #5 │ │ │ │ - addeq ip, r3, r8, asr r2 │ │ │ │ + addeq r0, pc, r0, ror r1 @ │ │ │ │ + addeq ip, r3, r8, asr #2 │ │ │ │ tsteq r9, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 377984 │ │ │ │ ldr r2, [pc, #92] @ 377988 │ │ │ │ @@ -256965,32 +256965,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377968 │ │ │ │ - bl 934004 │ │ │ │ + bl 933ef4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f178 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, ip, r0, lsr #12 │ │ │ │ - addeq ip, r3, r8, asr #2 │ │ │ │ - addeq r0, pc, r8, ror #2 │ │ │ │ + addseq r8, ip, r0, lsl r5 │ │ │ │ + addeq ip, r3, r8, lsr r0 │ │ │ │ + addeq r0, pc, r8, asr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377a08 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377a0c │ │ │ │ @@ -256998,32 +256998,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq r8, ip, ip, r5 │ │ │ │ - addeq ip, r3, r4, asr #1 │ │ │ │ - addeq r0, pc, r4, ror #1 │ │ │ │ + addseq r8, ip, ip, lsl #9 │ │ │ │ + @ instruction: 0x0083bfb4 │ │ │ │ + ldrdeq pc, [lr], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377a8c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377a90 │ │ │ │ @@ -257031,32 +257031,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r8, lsl r5 │ │ │ │ - addeq ip, r3, r0, asr #32 │ │ │ │ - addeq r0, pc, r0, rrx │ │ │ │ + addseq r8, ip, r8, lsl #8 │ │ │ │ + addeq fp, r3, r0, lsr pc │ │ │ │ + addeq pc, lr, r0, asr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377b10 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377b14 │ │ │ │ @@ -257064,32 +257064,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq r8, ip, r4, r4 │ │ │ │ - @ instruction: 0x0083bfbc │ │ │ │ - ldrdeq pc, [lr], ip │ │ │ │ + addseq r8, ip, r4, lsl #7 │ │ │ │ + addeq fp, r3, ip, lsr #29 │ │ │ │ + addeq pc, lr, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377b94 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377b98 │ │ │ │ @@ -257097,32 +257097,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r0, lsl r4 │ │ │ │ - addeq fp, r3, r8, lsr pc │ │ │ │ - addeq pc, lr, r8, asr pc @ │ │ │ │ + addseq r8, ip, r0, lsl #6 │ │ │ │ + addeq fp, r3, r8, lsr #28 │ │ │ │ + addeq pc, lr, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377c18 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377c1c │ │ │ │ @@ -257130,32 +257130,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, ip, lsl #7 │ │ │ │ - @ instruction: 0x0083beb4 │ │ │ │ - ldrdeq pc, [lr], r4 │ │ │ │ + addseq r8, ip, ip, ror r2 │ │ │ │ + addeq fp, r3, r4, lsr #27 │ │ │ │ + addeq pc, lr, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377c9c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377ca0 │ │ │ │ @@ -257163,32 +257163,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r8, lsl #6 │ │ │ │ - addeq fp, r3, r0, lsr lr │ │ │ │ - addeq pc, lr, r0, asr lr @ │ │ │ │ + @ instruction: 0x009c81f8 │ │ │ │ + addeq fp, r3, r0, lsr #26 │ │ │ │ + addeq pc, lr, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377d20 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377d24 │ │ │ │ @@ -257196,32 +257196,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r4, lsl #5 │ │ │ │ - addeq fp, r3, ip, lsr #27 │ │ │ │ - addeq pc, lr, ip, asr #27 │ │ │ │ + addseq r8, ip, r4, ror r1 │ │ │ │ + umulleq fp, r3, ip, ip │ │ │ │ + @ instruction: 0x008efcbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377da4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377da8 │ │ │ │ @@ -257229,32 +257229,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r0, lsl #4 │ │ │ │ - addeq fp, r3, r8, lsr #26 │ │ │ │ - addeq pc, lr, r8, asr #26 │ │ │ │ + ldrsheq r8, [ip], r0 │ │ │ │ + addeq fp, r3, r8, lsl ip │ │ │ │ + addeq pc, lr, r8, lsr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 377e40 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -257263,15 +257263,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 658268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377e20 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -257283,32 +257283,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, ip, r8, ror r1 │ │ │ │ - @ instruction: 0x008efcbc │ │ │ │ - umulleq fp, r3, ip, ip │ │ │ │ + addseq r8, ip, r8, rrx │ │ │ │ + addeq pc, lr, ip, lsr #23 │ │ │ │ + addeq fp, r3, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 377f04 │ │ │ │ ldr r2, [pc, #160] @ 377f08 │ │ │ │ ldr r1, [pc, #160] @ 377f0c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 27ce80 │ │ │ │ @@ -257332,17 +257332,17 @@ │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ce80 │ │ │ │ - addseq r8, ip, r4, ror #1 │ │ │ │ - addeq fp, r3, ip, lsl #24 │ │ │ │ - addeq pc, lr, ip, lsr #24 │ │ │ │ + @ instruction: 0x009c7fd4 │ │ │ │ + strdeq fp, [r3], ip │ │ │ │ + addeq pc, lr, ip, lsl fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 378014 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -257351,15 +257351,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 37801c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #196] @ 378020 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377fc4 │ │ │ │ @@ -257391,30 +257391,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r8, ip, r4, lsr #32 │ │ │ │ - addeq pc, lr, r0, ror #22 │ │ │ │ - addeq fp, r3, r0, asr #22 │ │ │ │ - addeq r0, pc, ip, asr #19 │ │ │ │ - addeq r5, r5, r0, lsl #8 │ │ │ │ - strdeq r5, [r5], ip │ │ │ │ - addeq r5, r5, r0, lsr r2 │ │ │ │ + addseq r7, ip, r4, lsl pc │ │ │ │ + addeq pc, lr, r0, asr sl @ │ │ │ │ + addeq fp, r3, r0, lsr sl │ │ │ │ + @ instruction: 0x008f08bc │ │ │ │ + strdeq r5, [r5], r0 │ │ │ │ + addeq r5, r5, ip, ror #3 │ │ │ │ + addeq r5, r5, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 3781ac │ │ │ │ ldr ip, [pc, #356] @ 3781b0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -257441,39 +257441,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl af3fb0 │ │ │ │ + bl af3ea0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378158 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 378124 │ │ │ │ mov r1, r4 │ │ │ │ bl 66930c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378120 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aecf50 │ │ │ │ + bl aece40 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 378164 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 378148 │ │ │ │ mov r1, r4 │ │ │ │ bl 66930c │ │ │ │ @@ -257483,15 +257483,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 376490 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 27d87c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #92] @ 3781c8 │ │ │ │ ldr r3, [pc, #64] @ 3781b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257506,17 +257506,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01090dbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01090d94 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - ldrdeq fp, [r3], ip │ │ │ │ - @ instruction: 0x009c7eb0 │ │ │ │ - strdeq pc, [lr], ip │ │ │ │ + addeq fp, r3, ip, asr #17 │ │ │ │ + addseq r7, ip, r0, lsr #27 │ │ │ │ + addeq pc, lr, ip, ror #17 │ │ │ │ @ instruction: 0x01090c98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 378460 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -257533,15 +257533,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -257657,15 +257657,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af43c4 │ │ │ │ + bl af42b4 │ │ │ │ ldr r2, [pc, #88] @ 37847c │ │ │ │ ldr r3, [pc, #64] @ 378468 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257675,19 +257675,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r7, ip, r8, ror #26 │ │ │ │ + addseq r7, ip, r8, asr ip │ │ │ │ tsteq r9, ip, lsl #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq pc, lr, r4, r8 @ │ │ │ │ - addeq fp, r3, ip, ror #16 │ │ │ │ + addeq pc, lr, r4, lsl #15 │ │ │ │ + addeq fp, r3, ip, asr r7 │ │ │ │ smlabbeq r9, r8, fp, r0 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ smlatteq r9, r0, r9, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -257707,24 +257707,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 3786f8 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 27f3a0 │ │ │ │ @@ -257750,20 +257750,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 378708 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935324 │ │ │ │ + bl 935214 │ │ │ │ ldr r2, [pc, #372] @ 37870c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935b88 │ │ │ │ + bl 935a78 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -257814,56 +257814,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 37871c │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 935324 │ │ │ │ + bl 935214 │ │ │ │ ldr r2, [pc, #136] @ 378720 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 378724 │ │ │ │ - bl 935b88 │ │ │ │ + bl 935a78 │ │ │ │ ldr r3, [pc, #120] @ 378728 │ │ │ │ ldr r2, [pc, #120] @ 37872c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9351b0 │ │ │ │ + bl 9350a0 │ │ │ │ ldr r2, [pc, #96] @ 378730 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935b88 │ │ │ │ + bl 935a78 │ │ │ │ b 378548 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009c7ab4 │ │ │ │ + addseq r7, ip, r4, lsr #19 │ │ │ │ tsteq r9, r8, asr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r3, r4, asr #11 │ │ │ │ - addeq pc, lr, r4, ror #11 │ │ │ │ + @ instruction: 0x0083b4b4 │ │ │ │ + ldrdeq pc, [lr], r4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - addeq r4, r5, r0, lsl lr │ │ │ │ + addeq r4, r5, r0, lsl #26 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - strdeq r4, [r5], r4 @ │ │ │ │ + addeq r4, r5, r4, ror #25 │ │ │ │ smlatteq r9, r0, r7, r0 │ │ │ │ - addeq r8, r4, ip, lsr #15 │ │ │ │ + umulleq r8, r4, ip, r6 │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - addeq r4, r5, r8, ror #24 │ │ │ │ - addeq r4, r5, r8, lsl #25 │ │ │ │ + addeq r4, r5, r8, asr fp │ │ │ │ + addeq r4, r5, r8, ror fp │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - addeq r4, r5, ip, ror ip │ │ │ │ + addeq r4, r5, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 378ae0 │ │ │ │ ldr ip, [pc, #916] @ 378ae4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -257893,32 +257893,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl af46d0 │ │ │ │ + bl af45c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3788d4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 378afc │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -257959,18 +257959,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 3788cc │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl aed008 │ │ │ │ + bl aecef8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #536] @ 378b00 │ │ │ │ ldr r3, [pc, #504] @ 378ae4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -258022,15 +258022,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 378b10 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3788d0 │ │ │ │ ldr r1, [pc, #308] @ 378b14 │ │ │ │ ldr r3, [pc, #308] @ 378b18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 378b1c │ │ │ │ @@ -258040,28 +258040,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 378b20 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3788d0 │ │ │ │ ldr r3, [pc, #252] @ 378b24 │ │ │ │ ldr ip, [pc, #252] @ 378b28 │ │ │ │ ldr r1, [pc, #252] @ 378b2c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 378b30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3788d0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 378b34 │ │ │ │ ldr r1, [pc, #212] @ 378b38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -258070,15 +258070,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 378b40 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3788d0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 378b44 │ │ │ │ ldr r1, [pc, #160] @ 378b48 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -258087,46 +258087,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 378b50 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3788d0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010906b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01090690 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - @ instruction: 0x009c77b4 │ │ │ │ - ldrdeq fp, [r3], ip │ │ │ │ - strdeq pc, [lr], r8 │ │ │ │ + addseq r7, ip, r4, lsr #13 │ │ │ │ + addeq fp, r3, ip, asr #3 │ │ │ │ + addeq pc, lr, r8, ror #3 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ tsteq r9, ip, lsl r5 │ │ │ │ - addeq r4, r5, r8, lsr sl │ │ │ │ - addseq r7, ip, r4, lsr #11 │ │ │ │ - addeq r4, r5, r8, asr #16 │ │ │ │ + addeq r4, r5, r8, lsr #18 │ │ │ │ + umullseq r7, ip, r4, r4 │ │ │ │ + addeq r4, r5, r8, lsr r7 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - strdeq r4, [r5], ip │ │ │ │ - addseq r7, ip, r0, ror #10 │ │ │ │ - addeq r4, r5, r0, lsl #16 │ │ │ │ + addeq r4, r5, ip, ror #17 │ │ │ │ + addseq r7, ip, r0, asr r4 │ │ │ │ + strdeq r4, [r5], r0 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - addseq r7, ip, ip, lsl r5 │ │ │ │ - addeq r4, r5, ip, asr #21 │ │ │ │ - addeq r4, r5, ip, asr #15 │ │ │ │ + addseq r7, ip, ip, lsl #8 │ │ │ │ + @ instruction: 0x008549bc │ │ │ │ + @ instruction: 0x008546bc │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - addeq r4, r5, ip, lsr #19 │ │ │ │ - umulleq r4, r5, r0, r7 │ │ │ │ - @ instruction: 0x009c74dc │ │ │ │ + umulleq r4, r5, ip, r8 │ │ │ │ + addeq r4, r5, r0, lsl #13 │ │ │ │ + addseq r7, ip, ip, asr #7 │ │ │ │ muleq r0, r3, r2 │ │ │ │ - ldrdeq r4, [r5], r0 │ │ │ │ - addeq r4, r5, ip, asr #14 │ │ │ │ - umullseq r7, ip, r8, r4 │ │ │ │ + addeq r4, r5, r0, asr #17 │ │ │ │ + addeq r4, r5, ip, lsr r6 │ │ │ │ + addseq r7, ip, r8, lsl #7 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 00378b54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258154,27 +258154,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 378c50 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 378c38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93083c │ │ │ │ - bl 930878 │ │ │ │ + bl 93072c │ │ │ │ + bl 930768 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 378c38 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930060 │ │ │ │ + bl 92ff50 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 378bf4 │ │ │ │ @@ -258187,31 +258187,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r4, r0, lsl #17 │ │ │ │ + addeq r8, r4, r0, ror r7 │ │ │ │ │ │ │ │ 00378c54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 930878 │ │ │ │ + bl 930768 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 378cc4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930060 │ │ │ │ + bl 92ff50 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 378c80 │ │ │ │ @@ -258232,25 +258232,25 @@ │ │ │ │ 00378cdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #300] @ 378e2c │ │ │ │ ldr r2, [pc, #300] @ 378e30 │ │ │ │ ldr r1, [pc, #300] @ 378e34 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 378e08 │ │ │ │ @@ -258279,15 +258279,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 27f1a8 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 378db8 │ │ │ │ - bl 934144 │ │ │ │ + bl 934034 │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 27f3a0 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -258310,38 +258310,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r7, ip, r8, asr #4 │ │ │ │ - addeq sl, r3, r4, ror sp │ │ │ │ - umulleq lr, lr, r4, sp @ │ │ │ │ + addseq r7, ip, r8, lsr r1 │ │ │ │ + addeq sl, r3, r4, ror #24 │ │ │ │ + addeq lr, lr, r4, lsl #25 │ │ │ │ │ │ │ │ 00378e38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 379498 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #1584] @ 37949c │ │ │ │ ldr r1, [pc, #1584] @ 3794a0 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 379418 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 37947c │ │ │ │ @@ -258557,40 +258557,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 3794b0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3791a0 │ │ │ │ ldr r3, [pc, #676] @ 3794b4 │ │ │ │ ldr ip, [pc, #676] @ 3794b8 │ │ │ │ ldr r1, [pc, #676] @ 3794bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 3794c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3791a0 │ │ │ │ ldr r3, [pc, #644] @ 3794c4 │ │ │ │ ldr ip, [pc, #644] @ 3794c8 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 3794cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258602,15 +258602,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 3794dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258622,15 +258622,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 3794ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258642,15 +258642,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 3794fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258662,15 +258662,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258682,15 +258682,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 379518 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258699,80 +258699,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 379520 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 379524 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3791a0 │ │ │ │ ldr r3, [pc, #224] @ 379528 │ │ │ │ ldr r4, [pc, #224] @ 37952c │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 379530 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 379534 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3791a0 │ │ │ │ ldr r1, [pc, #180] @ 379538 │ │ │ │ ldr r0, [pc, #180] @ 37953c │ │ │ │ ldr r2, [pc, #180] @ 379540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - ldrsheq r7, [ip], r0 │ │ │ │ - addeq sl, r3, ip, lsl #24 │ │ │ │ - addeq lr, lr, r8, lsr #24 │ │ │ │ - addseq r6, ip, ip, ror #26 │ │ │ │ - addeq r4, r5, r0, ror #8 │ │ │ │ - addeq r4, r5, r4, lsl r0 │ │ │ │ + addseq r6, ip, r0, ror #31 │ │ │ │ + strdeq sl, [r3], ip │ │ │ │ + addeq lr, lr, r8, lsl fp │ │ │ │ + addseq r6, ip, ip, asr ip │ │ │ │ + addeq r4, r5, r0, asr r3 │ │ │ │ + addeq r3, r5, r4, lsl #30 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - addseq r6, ip, r4, lsr sp │ │ │ │ - addeq r4, r5, r8, asr #6 │ │ │ │ - addeq r3, r5, r8, ror #31 │ │ │ │ + addseq r6, ip, r4, lsr #24 │ │ │ │ + addeq r4, r5, r8, lsr r2 │ │ │ │ + ldrdeq r3, [r5], r8 │ │ │ │ muleq r0, sp, r3 │ │ │ │ - addseq r6, ip, r0, lsl #26 │ │ │ │ - addeq r4, r5, r4, lsr #6 │ │ │ │ - @ instruction: 0x00853fb8 │ │ │ │ - @ instruction: 0x009c6cb0 │ │ │ │ - strdeq r4, [r5], r0 │ │ │ │ - addeq r3, r5, r4, ror #30 │ │ │ │ + @ instruction: 0x009c6bf0 │ │ │ │ + addeq r4, r5, r4, lsl r2 │ │ │ │ + addeq r3, r5, r8, lsr #29 │ │ │ │ + addseq r6, ip, r0, lsr #23 │ │ │ │ + addeq r4, r5, r0, ror #3 │ │ │ │ + addeq r3, r5, r4, asr lr │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - addseq r6, ip, r0, ror #24 │ │ │ │ - @ instruction: 0x008542bc │ │ │ │ - addeq r3, r5, r4, lsl pc │ │ │ │ + addseq r6, ip, r0, asr fp │ │ │ │ + addeq r4, r5, ip, lsr #3 │ │ │ │ + addeq r3, r5, r4, lsl #28 │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - addseq r6, ip, r0, lsl ip │ │ │ │ - addeq r4, r5, r8, lsl #5 │ │ │ │ - addeq r3, r5, r4, asr #29 │ │ │ │ + addseq r6, ip, r0, lsl #22 │ │ │ │ + addeq r4, r5, r8, ror r1 │ │ │ │ + @ instruction: 0x00853db4 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - addseq r6, ip, r0, asr #23 │ │ │ │ - addeq r4, r5, r4, asr r2 │ │ │ │ - addeq r3, r5, r8, ror lr │ │ │ │ - addseq r6, ip, r0, ror fp │ │ │ │ - addeq r4, r5, r0, lsr #4 │ │ │ │ - addeq r3, r5, r4, lsr #28 │ │ │ │ + @ instruction: 0x009c6ab0 │ │ │ │ + addeq r4, r5, r4, asr #2 │ │ │ │ + addeq r3, r5, r8, ror #26 │ │ │ │ + addseq r6, ip, r0, ror #20 │ │ │ │ + addeq r4, r5, r0, lsl r1 │ │ │ │ + addeq r3, r5, r4, lsl sp │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ - addeq r3, r5, r0, ror #27 │ │ │ │ + addeq r3, r5, r8, ror #31 │ │ │ │ + ldrdeq r3, [r5], r0 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - @ instruction: 0x009c6af8 │ │ │ │ - addeq r4, r5, r0, asr #3 │ │ │ │ - addeq r3, r5, r4, lsr #27 │ │ │ │ + addseq r6, ip, r8, ror #19 │ │ │ │ + strheq r4, [r5], r0 │ │ │ │ + umulleq r3, r5, r4, ip │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - addeq r3, r5, r0, lsl #27 │ │ │ │ - strheq r4, [r5], ip │ │ │ │ + addeq r3, r5, r0, ror ip │ │ │ │ + addeq r3, r5, ip, lsr #31 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 00379544 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258780,25 +258780,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 379594 │ │ │ │ ldr r2, [pc, #52] @ 379598 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93527c │ │ │ │ + bl 93516c │ │ │ │ ldr r2, [pc, #28] @ 37959c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 935d5c │ │ │ │ - umulleq r2, r4, r0, fp │ │ │ │ + b 935c4c │ │ │ │ + addeq r2, r4, r0, lsl #21 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ + addeq r3, r5, r8, ror #31 │ │ │ │ │ │ │ │ 003795a0 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003795a8 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -258838,22 +258838,22 @@ │ │ │ │ bl 6c72c4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 934004 │ │ │ │ + bl 933ef4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 379648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ - addeq r4, r5, r0, ror r0 │ │ │ │ + addeq r3, r5, r0, ror #30 │ │ │ │ │ │ │ │ 0037964c : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379664 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -258892,23 +258892,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #2840] @ 37a218 │ │ │ │ ldr r1, [pc, #2840] @ 37a21c │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 70181c │ │ │ │ ldr r3, [pc, #2804] @ 37a220 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -258922,15 +258922,15 @@ │ │ │ │ beq 3799b0 │ │ │ │ ldr r3, [pc, #2764] @ 37a228 │ │ │ │ ldr r1, [pc, #2764] @ 37a22c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 379a5c │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3797a0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -258943,42 +258943,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 379a0c │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379898 │ │ │ │ ldr r7, [pc, #2672] @ 37a230 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 37a234 │ │ │ │ ldr r1, [pc, #2660] @ 37a238 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 930878 │ │ │ │ + bl 930768 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 379848 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 379828 │ │ │ │ b 37a1cc │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 379fa4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930060 │ │ │ │ + bl 92ff50 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 379818 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379fa4 │ │ │ │ ldr r5, [pc, #2540] @ 37a23c │ │ │ │ @@ -258987,77 +258987,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a1e8 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 379898 │ │ │ │ ldr r0, [pc, #2488] @ 37a248 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379918 │ │ │ │ ldr r0, [pc, #2464] @ 37a24c │ │ │ │ ldr r2, [pc, #2464] @ 37a250 │ │ │ │ ldr r1, [pc, #2464] @ 37a254 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 37a258 │ │ │ │ ldr r1, [pc, #2428] @ 37a25c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 37a260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92fd34 │ │ │ │ + bl 92fc24 │ │ │ │ ldr r1, [pc, #2400] @ 37a264 │ │ │ │ ldr r0, [pc, #2400] @ 37a268 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92fd34 │ │ │ │ + bl 92fc24 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #2372] @ 37a26c │ │ │ │ ldr r2, [pc, #2372] @ 37a270 │ │ │ │ ldr r1, [pc, #2372] @ 37a274 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 37a278 │ │ │ │ - bl 9305a8 │ │ │ │ - bl 9073d4 │ │ │ │ + bl 930498 │ │ │ │ + bl 9072c4 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 92a678 │ │ │ │ + bl 92a568 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #2312] @ 37a27c │ │ │ │ ldr r3, [pc, #2192] @ 37a208 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -259076,17 +259076,17 @@ │ │ │ │ beq 37977c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37977c │ │ │ │ bl 37aec4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37977c │ │ │ │ - bl 934880 │ │ │ │ + bl 934770 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 931c2c │ │ │ │ + bl 931b1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 37a090 │ │ │ │ ldr r3, [pc, #2192] @ 37a280 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -259105,46 +259105,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 37a288 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 37a28c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 37996c │ │ │ │ ldr r3, [pc, #2092] @ 37a290 │ │ │ │ ldr ip, [pc, #2092] @ 37a294 │ │ │ │ ldr r1, [pc, #2092] @ 37a298 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 37a29c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 379a4c │ │ │ │ mov r0, #0 │ │ │ │ bl 27d324 │ │ │ │ ldr r7, [pc, #2052] @ 37a2a0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #2036] @ 37a2a4 │ │ │ │ ldr r1, [pc, #2036] @ 37a2a8 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -259307,25 +259307,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 27ca18 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 3797a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #1364] @ 37a2d0 │ │ │ │ ldr r2, [pc, #1364] @ 37a2d4 │ │ │ │ ldr r1, [pc, #1364] @ 37a2d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 37a2cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -259390,18 +259390,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d60c │ │ │ │ b 379c10 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 37a2e0 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ ldr r0, [pc, #1052] @ 37a2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ b 379d54 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 379d30 │ │ │ │ mov r1, #0 │ │ │ │ b 379f04 │ │ │ │ @@ -259420,15 +259420,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 379ee8 │ │ │ │ ldr r0, [pc, #952] @ 37a2e8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r1, [pc, #932] @ 37a2ec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d60c │ │ │ │ b 379cd8 │ │ │ │ @@ -259449,69 +259449,69 @@ │ │ │ │ b 379c54 │ │ │ │ ldr r1, [pc, #868] @ 37a2fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d60c │ │ │ │ b 379c28 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 8d6354 │ │ │ │ + bl 8d6244 │ │ │ │ ldr r3, [pc, #844] @ 37a300 │ │ │ │ ldr ip, [pc, #844] @ 37a304 │ │ │ │ ldr r1, [pc, #844] @ 37a308 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 37a30c │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37a0dc │ │ │ │ ldr r1, [pc, #792] @ 37a310 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b733e4 │ │ │ │ + bl b732d4 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a074 │ │ │ │ ldr sl, [pc, #764] @ 37a314 │ │ │ │ ldr r9, [pc, #764] @ 37a318 │ │ │ │ ldr r7, [pc, #764] @ 37a31c │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 8d6354 │ │ │ │ + bl 8d6244 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b733e4 │ │ │ │ + bl b732d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37a02c │ │ │ │ ldr r1, [pc, #676] @ 37a320 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b733e4 │ │ │ │ + bl b732d4 │ │ │ │ mov r0, fp │ │ │ │ bl 27ce80 │ │ │ │ b 379a4c │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 37a324 │ │ │ │ ldr r2, [pc, #648] @ 37a328 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -259519,29 +259519,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 37a330 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r1, [pc, #616] @ 37a334 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b733e4 │ │ │ │ + bl b732d4 │ │ │ │ b 379a4c │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 8d6354 │ │ │ │ + bl 8d6244 │ │ │ │ ldr r1, [pc, #588] @ 37a338 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b733e4 │ │ │ │ + bl b732d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ b 37a084 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -259569,22 +259569,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 379e6c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 37a340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r1, [pc, #396] @ 37a344 │ │ │ │ ldr r0, [pc, #396] @ 37a348 │ │ │ │ ldr r2, [pc, #396] @ 37a34c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -259604,113 +259604,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tstpeq r8, r4, ror #14 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r8, ip, lsr r7 @ p-variant is OBSOLETE │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r6, ip, ip, asr r8 │ │ │ │ - addeq sl, r3, ip, ror r3 │ │ │ │ - umulleq lr, lr, ip, r3 @ │ │ │ │ + addseq r6, ip, ip, asr #14 │ │ │ │ + addeq sl, r3, ip, ror #4 │ │ │ │ + addeq lr, lr, ip, lsl #5 │ │ │ │ @ instruction: 0x000018b4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq r0, r1, r0, asr r9 │ │ │ │ - addseq r6, ip, r8, lsl #15 │ │ │ │ - addeq sl, r3, ip, lsr #5 │ │ │ │ - addeq lr, lr, ip, asr #5 │ │ │ │ - @ instruction: 0x009c66f8 │ │ │ │ - addeq sl, r3, r4, ror r2 │ │ │ │ - strheq pc, [lr], r8 @ │ │ │ │ - addeq r4, r5, ip, lsl #5 │ │ │ │ - umullseq r6, ip, ip, r6 │ │ │ │ - addeq sl, r3, r8, asr #3 │ │ │ │ - addeq lr, lr, r8, ror #3 │ │ │ │ - addseq ip, r0, r8, lsr r4 │ │ │ │ - addeq r4, r5, ip, asr r2 │ │ │ │ - @ instruction: 0x0084b9b4 │ │ │ │ - addeq r4, r5, r4, asr #4 │ │ │ │ - addeq sl, r4, r8, asr #31 │ │ │ │ - addseq r6, ip, r0, lsr #12 │ │ │ │ - ldrdeq r3, [r5], r0 │ │ │ │ - addseq r6, r1, r4, lsl #19 │ │ │ │ + addseq r0, r1, r0, asr #16 │ │ │ │ + addseq r6, ip, r8, ror r6 │ │ │ │ + umulleq sl, r3, ip, r1 │ │ │ │ + @ instruction: 0x008ee1bc │ │ │ │ + addseq r6, ip, r8, ror #11 │ │ │ │ + addeq sl, r3, r4, ror #2 │ │ │ │ + addeq lr, lr, r8, lsr #31 │ │ │ │ + addeq r4, r5, ip, ror r1 │ │ │ │ + addseq r6, ip, ip, lsl #11 │ │ │ │ + strheq sl, [r3], r8 │ │ │ │ + ldrdeq lr, [lr], r8 │ │ │ │ + addseq ip, r0, r8, lsr #6 │ │ │ │ + addeq r4, r5, ip, asr #2 │ │ │ │ + addeq fp, r4, r4, lsr #17 │ │ │ │ + addeq r4, r5, r4, lsr r1 │ │ │ │ + @ instruction: 0x0084aeb8 │ │ │ │ + addseq r6, ip, r0, lsl r5 │ │ │ │ + addeq r3, r5, r0, asr #15 │ │ │ │ + addseq r6, r1, r4, ror r8 │ │ │ │ muleq r0, r1, r6 │ │ │ │ @ instruction: 0x0108f490 │ │ │ │ @ instruction: 0x0117c19c │ │ │ │ - addeq r3, r5, r8, lsr #25 │ │ │ │ - ldrdeq r3, [r5], r0 │ │ │ │ + umulleq r3, r5, r8, fp │ │ │ │ + addeq r3, r5, r0, asr #13 │ │ │ │ andeq r0, r0, r9, asr #12 │ │ │ │ - addseq r6, ip, r0, ror #9 │ │ │ │ - umulleq r3, r5, r8, ip │ │ │ │ - umulleq r3, r5, r4, r7 │ │ │ │ + @ instruction: 0x009c63d0 │ │ │ │ + addeq r3, r5, r8, lsl #23 │ │ │ │ + addeq r3, r5, r4, lsl #13 │ │ │ │ andeq r0, r0, r2, asr r6 │ │ │ │ - @ instruction: 0x009c64b4 │ │ │ │ - addeq r9, r3, ip, asr #31 │ │ │ │ - addeq sp, lr, ip, ror #31 │ │ │ │ - umulleq r3, r5, r4, sp │ │ │ │ - addseq r4, r1, r0, lsr r6 │ │ │ │ - ldrdeq r4, [r4], r4 @ │ │ │ │ - addeq r3, r5, r0, asr #24 │ │ │ │ - addeq r3, r5, r4, lsr #24 │ │ │ │ - addeq r3, r5, ip, lsl #24 │ │ │ │ - strdeq r3, [r5], r0 │ │ │ │ - ldrdeq r3, [r5], r4 │ │ │ │ + addseq r6, ip, r4, lsr #7 │ │ │ │ + @ instruction: 0x00839ebc │ │ │ │ + ldrdeq sp, [lr], ip │ │ │ │ + addeq r3, r5, r4, lsl #25 │ │ │ │ + addseq r4, r1, r0, lsr #10 │ │ │ │ + addeq r4, r4, r4, asr #5 │ │ │ │ + addeq r3, r5, r0, lsr fp │ │ │ │ + addeq r3, r5, r4, lsl fp │ │ │ │ + strdeq r3, [r5], ip │ │ │ │ + addeq r3, r5, r0, ror #21 │ │ │ │ + addeq r3, r5, r4, asr #21 │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ - addseq r6, ip, ip, asr #3 │ │ │ │ - strdeq r9, [r3], r8 │ │ │ │ - addeq sp, lr, r8, lsl sp │ │ │ │ - addeq r3, r5, r0, asr #19 │ │ │ │ - umulleq r3, r5, r0, sl │ │ │ │ - @ instruction: 0x00853ab0 │ │ │ │ - addeq r3, r5, r4, lsr #19 │ │ │ │ - addeq r3, r4, ip, ror #31 │ │ │ │ - ldrdeq r3, [r4], r8 │ │ │ │ - addeq r3, r4, r4, asr #31 │ │ │ │ - @ instruction: 0x00843fb0 │ │ │ │ - umulleq r3, r4, ip, pc @ │ │ │ │ - umullseq r5, ip, r0, pc @ │ │ │ │ - addeq r3, r5, ip, lsl #22 │ │ │ │ - addeq r3, r5, r0, asr #4 │ │ │ │ + ldrheq r6, [ip], ip │ │ │ │ + addeq r9, r3, r8, ror #23 │ │ │ │ + addeq sp, lr, r8, lsl #24 │ │ │ │ + @ instruction: 0x008538b0 │ │ │ │ + addeq r3, r5, r0, lsl #19 │ │ │ │ + addeq r3, r5, r0, lsr #19 │ │ │ │ + umulleq r3, r5, r4, r8 │ │ │ │ + ldrdeq r3, [r4], ip │ │ │ │ + addeq r3, r4, r8, asr #29 │ │ │ │ + @ instruction: 0x00843eb4 │ │ │ │ + addeq r3, r4, r0, lsr #29 │ │ │ │ + addeq r3, r4, ip, lsl #29 │ │ │ │ + addseq r5, ip, r0, lsl #29 │ │ │ │ + strdeq r3, [r5], ip │ │ │ │ + addeq r3, r5, r0, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - addeq r3, r5, r0, lsl #22 │ │ │ │ - addseq r4, r1, r0, asr r1 │ │ │ │ - addeq r3, r4, r0, lsl pc │ │ │ │ - addeq r7, lr, r8, asr #6 │ │ │ │ - addseq r7, r7, ip, lsr #28 │ │ │ │ - addseq r5, ip, r4, lsr #29 │ │ │ │ - addeq r3, r5, r0, lsr #13 │ │ │ │ - addeq r3, r5, ip, asr #2 │ │ │ │ + strdeq r3, [r5], r0 │ │ │ │ + addseq r4, r1, r0, asr #32 │ │ │ │ + addeq r3, r4, r0, lsl #28 │ │ │ │ + addeq r7, lr, r8, lsr r2 │ │ │ │ + addseq r7, r7, ip, lsl sp │ │ │ │ + umullseq r5, ip, r4, sp │ │ │ │ + umulleq r3, r5, r0, r5 │ │ │ │ + addeq r3, r5, ip, lsr r0 │ │ │ │ andeq r0, r0, r9, asr r6 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ - strdeq r3, [r5], r4 │ │ │ │ - umulleq r3, r5, r8, r8 │ │ │ │ - addeq r3, r5, ip, ror r7 │ │ │ │ - addeq r3, r5, ip, asr #32 │ │ │ │ - addeq r3, r5, r0, lsl #13 │ │ │ │ + addeq r3, r5, ip, asr #11 │ │ │ │ + addeq r3, r5, r4, ror #17 │ │ │ │ + addeq r3, r5, r8, lsl #15 │ │ │ │ + addeq r3, r5, ip, ror #12 │ │ │ │ + addeq r2, r5, ip, lsr pc │ │ │ │ + addeq r3, r5, r0, ror r5 │ │ │ │ muleq r0, r7, r5 │ │ │ │ - addeq r3, r5, r0, lsr r0 │ │ │ │ - addeq r3, r5, r8, asr #17 │ │ │ │ + addeq r2, r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x008537b8 │ │ │ │ andeq r0, r0, r2, lsl r6 │ │ │ │ - addeq r3, r5, r4, lsl r0 │ │ │ │ - addeq r3, r5, r8, lsl r9 │ │ │ │ + addeq r2, r5, r4, lsl #30 │ │ │ │ + addeq r3, r5, r8, lsl #16 │ │ │ │ andeq r0, r0, r3, lsr r6 │ │ │ │ │ │ │ │ 0037a368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 37a3c8 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl b75f20 │ │ │ │ + bl b75e10 │ │ │ │ mov r0, #5 │ │ │ │ - bl 92a654 │ │ │ │ + bl 92a544 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -259718,15 +259718,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ tsteq r7, ip, lsl #16 │ │ │ │ │ │ │ │ 0037a3cc : │ │ │ │ - b b75f50 │ │ │ │ + b b75e40 │ │ │ │ │ │ │ │ 0037a3d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 37a4c8 │ │ │ │ @@ -259751,22 +259751,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 380348 │ │ │ │ ldr r4, [pc, #144] @ 37a4d8 │ │ │ │ mov r0, #5 │ │ │ │ - bl 92a678 │ │ │ │ + bl 92a568 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 929770 │ │ │ │ + bl 929660 │ │ │ │ bl 3818d8 │ │ │ │ bl 380700 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl b75f8c │ │ │ │ + bl b75e7c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a494 │ │ │ │ ldr r3, [pc, #80] @ 37a4d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -259798,58 +259798,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 37a598 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 37a55c │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #128] @ 37a59c │ │ │ │ ldr r2, [pc, #128] @ 37a5a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37a590 │ │ │ │ ldr r1, [pc, #64] @ 37a5a4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c84 │ │ │ │ + bl 930b74 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 37a574 │ │ │ │ - strdeq r3, [r6], r8 │ │ │ │ - @ instruction: 0x009c5bfc │ │ │ │ - addeq r4, r5, ip, asr #1 │ │ │ │ + addeq r2, r6, r8, ror #31 │ │ │ │ + addseq r5, ip, ip, ror #21 │ │ │ │ + @ instruction: 0x00853fbc │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 37a5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r2, r7, ip, lsl r4 │ │ │ │ │ │ │ │ 0037a5b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -259862,25 +259862,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 9337ec │ │ │ │ + bl 9336dc │ │ │ │ ldr r1, [pc, #160] @ 37a6a8 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c84 │ │ │ │ + bl 930b74 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a66c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #124] @ 37a6ac │ │ │ │ ldr r3, [pc, #112] @ 37a6a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -259900,42 +259900,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37a628 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, lsr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ ldrdeq lr, [r8, -r4] │ │ │ │ - umullseq r5, ip, ip, sl │ │ │ │ - umulleq r3, r5, ip, pc @ │ │ │ │ - addeq r3, r5, r4, lsl #31 │ │ │ │ + addseq r5, ip, ip, lsl #19 │ │ │ │ + addeq r3, r5, ip, lsl #29 │ │ │ │ + addeq r3, r5, r4, ror lr │ │ │ │ ldr r0, [pc, #4] @ 37a6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq r2, r7, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 37a764 │ │ │ │ ldr r2, [pc, #128] @ 37a768 │ │ │ │ ldr r1, [pc, #128] @ 37a76c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #100] @ 37a770 │ │ │ │ ldr r1, [pc, #100] @ 37a774 │ │ │ │ ldr ip, [pc, #100] @ 37a778 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -259952,20 +259952,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, ip, r0, asr sl │ │ │ │ - addeq r9, r3, ip, lsl #7 │ │ │ │ - addeq sp, lr, ip, lsr #7 │ │ │ │ + addseq r5, ip, r0, asr #18 │ │ │ │ + addeq r9, r3, ip, ror r2 │ │ │ │ + umulleq sp, lr, ip, r2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - addeq r3, r5, r0, lsr #30 │ │ │ │ - addeq sl, lr, r8, asr #19 │ │ │ │ + addeq r3, r5, r0, lsl lr │ │ │ │ + @ instruction: 0x008ea8b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -259973,42 +259973,42 @@ │ │ │ │ beq 37a7ac │ │ │ │ bl 28929c │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a80c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a7d0 │ │ │ │ - bl 8eed60 │ │ │ │ + bl 8eec50 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37a7f8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 37a820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r0, [pc, #16] @ 37a824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ - addeq r3, r5, r4, ror #28 │ │ │ │ - addeq r3, r5, r4, lsr lr │ │ │ │ + addeq r3, r5, r4, asr sp │ │ │ │ + addeq r3, r5, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 37ad50 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -260022,24 +260022,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #1236] @ 37ad5c │ │ │ │ ldr r2, [pc, #1236] @ 37ad60 │ │ │ │ ldr r1, [pc, #1236] @ 37ad64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -260107,15 +260107,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37aa34 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37ac8c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -260131,15 +260131,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r2, [pc, #836] @ 37ad80 │ │ │ │ ldr r3, [pc, #792] @ 37ad58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260178,38 +260178,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ab54 │ │ │ │ ldr r7, [pc, #680] @ 37ad8c │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 93494c │ │ │ │ + bl 93483c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37acd0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 930e84 │ │ │ │ + bl 930d74 │ │ │ │ ldr r1, [pc, #644] @ 37ad90 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933364 │ │ │ │ + bl 933254 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 37ad94 │ │ │ │ ldr r2, [pc, #616] @ 37ad98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 37ad9c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -260220,28 +260220,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 37aa34 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 37aa34 │ │ │ │ ldr r3, [pc, #508] @ 37ada0 │ │ │ │ ldr ip, [pc, #508] @ 37ada4 │ │ │ │ ldr r1, [pc, #508] @ 37ada8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37aa34 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 37ac28 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -260253,15 +260253,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37aa34 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 37abf0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -260279,118 +260279,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 37aac8 │ │ │ │ ldr r0, [pc, #320] @ 37adbc │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 37aac8 │ │ │ │ ldr r3, [pc, #300] @ 37adc0 │ │ │ │ ldr ip, [pc, #300] @ 37adc4 │ │ │ │ ldr r1, [pc, #300] @ 37adc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37aa34 │ │ │ │ ldr r0, [pc, #264] @ 37adcc │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 37aa34 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 37add0 │ │ │ │ ldr ip, [pc, #244] @ 37add4 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 37add8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37aa34 │ │ │ │ ldr r3, [pc, #204] @ 37addc │ │ │ │ ldr r0, [pc, #204] @ 37ade0 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 37ade4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r1, [pc, #168] @ 37ade8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b733e4 │ │ │ │ + bl b732d4 │ │ │ │ b 37aa34 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r8, r0, r5, lr │ │ │ │ @ instruction: 0x0108e5b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, ip, ip, asr #17 │ │ │ │ - strdeq r9, [r3], r0 │ │ │ │ - addeq sp, lr, ip, lsl #4 │ │ │ │ - addseq r5, ip, r4, lsr #15 │ │ │ │ - addeq r3, r5, r8, lsr #28 │ │ │ │ - addeq r3, r5, r0, lsl #26 │ │ │ │ - addseq r5, ip, r8, asr #14 │ │ │ │ - addeq r3, r5, r0, asr #25 │ │ │ │ - addeq r3, r5, r8, lsr #25 │ │ │ │ + @ instruction: 0x009c57bc │ │ │ │ + addeq r9, r3, r0, ror #1 │ │ │ │ + strdeq sp, [lr], ip │ │ │ │ + umullseq r5, ip, r4, r6 │ │ │ │ + addeq r3, r5, r8, lsl sp │ │ │ │ + strdeq r3, [r5], r0 │ │ │ │ + addseq r5, ip, r8, lsr r6 │ │ │ │ + @ instruction: 0x00853bb0 │ │ │ │ + umulleq r3, r5, r8, fp │ │ │ │ smlabteq r8, r8, r3, lr │ │ │ │ tsteq r7, r8, lsl r1 │ │ │ │ tsteq r7, ip, ror #1 │ │ │ │ - addeq r7, r4, r8, asr r4 │ │ │ │ - addseq pc, r0, r4, lsr #11 │ │ │ │ - addseq r5, ip, ip, lsr #12 │ │ │ │ - ldrdeq r3, [r5], r8 │ │ │ │ + addeq r7, r4, r8, asr #6 │ │ │ │ + umullseq pc, r0, r4, r4 @ │ │ │ │ + addseq r5, ip, ip, lsl r5 │ │ │ │ + addeq r3, r5, r8, asr #25 │ │ │ │ tsteq r7, r8, lsr r0 │ │ │ │ - addseq r5, ip, ip, lsr #11 │ │ │ │ - addeq r3, r5, r4, asr fp │ │ │ │ - addeq r3, r5, r0, lsl fp │ │ │ │ - addseq r5, ip, r8, asr r5 │ │ │ │ - addeq r3, r5, r0, lsl ip │ │ │ │ - @ instruction: 0x00853abc │ │ │ │ + umullseq r5, ip, ip, r4 │ │ │ │ + addeq r3, r5, r4, asr #20 │ │ │ │ + addeq r3, r5, r0, lsl #20 │ │ │ │ + addseq r5, ip, r8, asr #8 │ │ │ │ + addeq r3, r5, r0, lsl #22 │ │ │ │ + addeq r3, r5, ip, lsr #19 │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ - addeq r3, r5, r0, asr #24 │ │ │ │ - @ instruction: 0x009c54bc │ │ │ │ - addeq r3, r5, r0, lsl #21 │ │ │ │ - addeq r3, r5, r0, lsr #20 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ - addseq r5, ip, r0, ror r4 │ │ │ │ - addeq r3, r5, r0, lsr #24 │ │ │ │ - ldrdeq r3, [r5], r4 │ │ │ │ - addseq r5, ip, ip, lsr r4 │ │ │ │ - addeq r3, r5, r4, asr #22 │ │ │ │ - addeq r3, r5, r0, lsr #19 │ │ │ │ - addeq r3, r5, ip, asr fp │ │ │ │ + addeq r3, r5, r0, lsr fp │ │ │ │ + addseq r5, ip, ip, lsr #7 │ │ │ │ + addeq r3, r5, r0, ror r9 │ │ │ │ + addeq r3, r5, r0, lsl r9 │ │ │ │ + addeq r3, r5, ip, asr #19 │ │ │ │ + addseq r5, ip, r0, ror #6 │ │ │ │ + addeq r3, r5, r0, lsl fp │ │ │ │ + addeq r3, r5, r4, asr #17 │ │ │ │ + addseq r5, ip, ip, lsr #6 │ │ │ │ + addeq r3, r5, r4, lsr sl │ │ │ │ + umulleq r3, r5, r0, r8 │ │ │ │ + addeq r3, r5, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ecd10 │ │ │ │ + bl 8ecc00 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ecd08 │ │ │ │ + bl 8ecbf8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8eccf8 │ │ │ │ + bl 8ecbe8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37ae3c │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -260403,21 +260403,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ecd10 │ │ │ │ + bl 8ecc00 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ecd08 │ │ │ │ + bl 8ecbf8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8eccf8 │ │ │ │ + bl 8ecbe8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37aea8 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -260537,15 +260537,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 37b738 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b168 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b59c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -260582,29 +260582,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b168 │ │ │ │ ldr r3, [pc, #1548] @ 37b748 │ │ │ │ ldr lr, [pc, #1548] @ 37b74c │ │ │ │ ldr r1, [pc, #1548] @ 37b750 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r2, [pc, #1508] @ 37b754 │ │ │ │ ldr r3, [pc, #1460] @ 37b728 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260623,42 +260623,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b168 │ │ │ │ ldr r3, [pc, #1412] @ 37b764 │ │ │ │ ldr lr, [pc, #1412] @ 37b768 │ │ │ │ ldr r1, [pc, #1412] @ 37b76c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b168 │ │ │ │ ldr r3, [pc, #1372] @ 37b770 │ │ │ │ ldr ip, [pc, #1372] @ 37b774 │ │ │ │ ldr r1, [pc, #1372] @ 37b778 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b168 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -260740,15 +260740,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 37b78c │ │ │ │ movcc r3, r1 │ │ │ │ @@ -260792,15 +260792,15 @@ │ │ │ │ beq 37b410 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb26b8 │ │ │ │ + bl bb25a8 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 37b790 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -260864,54 +260864,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b168 │ │ │ │ ldr r3, [pc, #508] @ 37b7a0 │ │ │ │ ldr ip, [pc, #508] @ 37b7a4 │ │ │ │ ldr r1, [pc, #508] @ 37b7a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 37b7ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b168 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 37b380 │ │ │ │ ldr r3, [pc, #464] @ 37b7b0 │ │ │ │ ldr ip, [pc, #464] @ 37b7b4 │ │ │ │ ldr r1, [pc, #464] @ 37b7b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b168 │ │ │ │ ldr r3, [pc, #428] @ 37b7bc │ │ │ │ ldr ip, [pc, #428] @ 37b7c0 │ │ │ │ ldr r1, [pc, #428] @ 37b7c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 37b7c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b168 │ │ │ │ ldr r3, [pc, #396] @ 37b7cc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 37b7d0 │ │ │ │ ldr r1, [pc, #384] @ 37b7d4 │ │ │ │ @@ -260919,15 +260919,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b168 │ │ │ │ ldr r2, [pc, #268] @ 37b78c │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 37b7d8 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -260940,15 +260940,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 37b7e4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b168 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 37b7e8 │ │ │ │ @@ -260961,69 +260961,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 37b7f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b168 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r4, lsl #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsheq r5, [ip], ip │ │ │ │ - addeq r3, r5, r8, lsl #20 │ │ │ │ - addeq r3, r5, r4, asr r6 │ │ │ │ + addseq r4, ip, ip, ror #31 │ │ │ │ + strdeq r3, [r5], r8 │ │ │ │ + addeq r3, r5, r4, asr #10 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - addseq r5, ip, r8, asr #32 │ │ │ │ - @ instruction: 0x00853ab8 │ │ │ │ - addeq r3, r5, r4, lsr #11 │ │ │ │ - addseq r5, ip, r8, lsl r0 │ │ │ │ - strdeq r3, [r5], r4 │ │ │ │ - addeq r3, r5, r0, ror r5 │ │ │ │ + addseq r4, ip, r8, lsr pc │ │ │ │ + addeq r3, r5, r8, lsr #19 │ │ │ │ + umulleq r3, r5, r4, r4 │ │ │ │ + addseq r4, ip, r8, lsl #30 │ │ │ │ + addeq r3, r5, r4, ror #13 │ │ │ │ + addeq r3, r5, r0, ror #8 │ │ │ │ @ instruction: 0x0108dc94 │ │ │ │ - addseq r4, ip, r0, lsr #31 │ │ │ │ - addeq r3, r5, r4, lsr #16 │ │ │ │ - addeq r3, r5, r8, lsl #10 │ │ │ │ - addseq r4, ip, r0, ror pc │ │ │ │ - @ instruction: 0x008537b4 │ │ │ │ - ldrdeq r3, [r5], r8 │ │ │ │ - addseq r4, ip, ip, lsr pc │ │ │ │ - addeq r3, r5, r0, asr r7 │ │ │ │ - umulleq r3, r5, r8, r4 │ │ │ │ + umullseq r4, ip, r0, lr │ │ │ │ + addeq r3, r5, r4, lsl r7 │ │ │ │ + strdeq r3, [r5], r8 │ │ │ │ + addseq r4, ip, r0, ror #28 │ │ │ │ + addeq r3, r5, r4, lsr #13 │ │ │ │ + addeq r3, r5, r8, asr #7 │ │ │ │ + addseq r4, ip, ip, lsr #28 │ │ │ │ + addeq r3, r5, r0, asr #12 │ │ │ │ + addeq r3, r5, r8, lsl #7 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - @ instruction: 0x009c4bdc │ │ │ │ - umulleq r3, r5, r0, r4 │ │ │ │ - addeq r3, r5, r4, asr #2 │ │ │ │ - addseq r4, ip, ip, lsr #23 │ │ │ │ - addeq r3, r5, ip, ror r5 │ │ │ │ - addeq r3, r5, r0, lsl r1 │ │ │ │ + addseq r4, ip, ip, asr #21 │ │ │ │ + addeq r3, r5, r0, lsl #7 │ │ │ │ + addeq r3, r5, r4, lsr r0 │ │ │ │ + umullseq r4, ip, ip, sl │ │ │ │ + addeq r3, r5, ip, ror #8 │ │ │ │ + addeq r3, r5, r0 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - addseq r4, ip, r0, ror fp │ │ │ │ - addeq r3, r5, r0, asr #8 │ │ │ │ - ldrdeq r3, [r5], r8 │ │ │ │ - addseq r4, ip, r0, asr #22 │ │ │ │ - addeq r3, r5, ip, lsr #10 │ │ │ │ - addeq r3, r5, r4, lsr #1 │ │ │ │ + addseq r4, ip, r0, ror #20 │ │ │ │ + addeq r3, r5, r0, lsr r3 │ │ │ │ + addeq r2, r5, r8, asr #31 │ │ │ │ + addseq r4, ip, r0, lsr sl │ │ │ │ + addeq r3, r5, ip, lsl r4 │ │ │ │ + umulleq r2, r5, r4, pc @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - addeq r3, r5, ip, lsr r5 │ │ │ │ - addseq r4, ip, r8, lsl #22 │ │ │ │ - addeq r3, r5, r8, rrx │ │ │ │ - @ instruction: 0x009c4ab4 │ │ │ │ - addeq r3, r5, ip, ror #10 │ │ │ │ - addeq r3, r5, ip │ │ │ │ + addeq r3, r5, ip, lsr #8 │ │ │ │ + @ instruction: 0x009c49f8 │ │ │ │ + addeq r2, r5, r8, asr pc │ │ │ │ + addseq r4, ip, r4, lsr #19 │ │ │ │ + addeq r3, r5, ip, asr r4 │ │ │ │ + strdeq r2, [r5], ip │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - addeq r3, r5, r0, asr #7 │ │ │ │ - @ instruction: 0x00852fbc │ │ │ │ - addseq r4, ip, r0, ror #20 │ │ │ │ + @ instruction: 0x008532b0 │ │ │ │ + addeq r2, r5, ip, lsr #29 │ │ │ │ + addseq r4, ip, r0, asr r9 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0037b7f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -261119,15 +261119,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 37bb90 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 37bb94 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -261137,15 +261137,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 37bba0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 37bba4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261156,15 +261156,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 37bbb4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261175,15 +261175,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 37bbc0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 37bbc4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261199,15 +261199,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 37bbd4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b98c │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 37bbd8 │ │ │ │ ldr r3, [pc, #248] @ 37bbdc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 37bbe0 │ │ │ │ @@ -261216,26 +261216,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b98c │ │ │ │ ldr r1, [pc, #200] @ 37bbe4 │ │ │ │ ldr r3, [pc, #200] @ 37bbe8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 37bbec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 37bbf0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37b98c │ │ │ │ ldr r3, [pc, #172] @ 37bbf4 │ │ │ │ ldr r1, [pc, #172] @ 37bbf8 │ │ │ │ ldr r0, [pc, #172] @ 37bbfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 37bc00 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -261247,48 +261247,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 37bc0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r4, ip, r8, ror #15 │ │ │ │ - addeq r3, r5, ip, lsr r3 │ │ │ │ - addeq r2, r5, r4, asr #26 │ │ │ │ + @ instruction: 0x009c46d8 │ │ │ │ + addeq r3, r5, ip, lsr #4 │ │ │ │ + addeq r2, r5, r4, lsr ip │ │ │ │ muleq r0, r3, r1 │ │ │ │ - umullseq r4, ip, ip, r7 │ │ │ │ - addeq r3, r5, r8, asr #5 │ │ │ │ - strdeq r2, [r5], ip │ │ │ │ + addseq r4, ip, ip, lsl #13 │ │ │ │ + @ instruction: 0x008531b8 │ │ │ │ + addeq r2, r5, ip, ror #23 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - addseq r4, ip, r4, asr r7 │ │ │ │ - addeq r3, r5, ip, lsl r3 │ │ │ │ - @ instruction: 0x00852cb0 │ │ │ │ + addseq r4, ip, r4, asr #12 │ │ │ │ + addeq r3, r5, ip, lsl #4 │ │ │ │ + addeq r2, r5, r0, lsr #23 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - addseq r4, ip, r4, lsl #14 │ │ │ │ - addeq r3, r5, r8, ror r3 │ │ │ │ - addeq r2, r5, r4, ror #24 │ │ │ │ + @ instruction: 0x009c45f4 │ │ │ │ + addeq r3, r5, r8, ror #4 │ │ │ │ + addeq r2, r5, r4, asr fp │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - addeq r3, r5, r4, lsr #7 │ │ │ │ - @ instruction: 0x009c46b4 │ │ │ │ - addeq r2, r5, r8, lsl ip │ │ │ │ + umulleq r3, r5, r4, r2 │ │ │ │ + addseq r4, ip, r4, lsr #11 │ │ │ │ + addeq r2, r5, r8, lsl #22 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - addeq r3, r5, ip, lsr #7 │ │ │ │ - addseq r4, ip, ip, ror #12 │ │ │ │ - ldrdeq r2, [r5], r0 │ │ │ │ - strdeq r3, [r5], r4 │ │ │ │ - addseq r4, ip, r0, lsr r6 │ │ │ │ - umulleq r2, r5, r0, fp │ │ │ │ + umulleq r3, r5, ip, r2 │ │ │ │ + addseq r4, ip, ip, asr r5 │ │ │ │ + addeq r2, r5, r0, asr #21 │ │ │ │ + addeq r3, r5, r4, ror #3 │ │ │ │ + addseq r4, ip, r0, lsr #10 │ │ │ │ + addeq r2, r5, r0, lsl #21 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - addseq r4, ip, ip, lsl #12 │ │ │ │ - addeq r2, r5, r0, ror fp │ │ │ │ - addeq r3, r5, r4, asr #4 │ │ │ │ + @ instruction: 0x009c44fc │ │ │ │ + addeq r2, r5, r0, ror #20 │ │ │ │ + addeq r3, r5, r4, lsr r1 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - addseq r4, ip, r8, ror #11 │ │ │ │ - addeq r2, r5, r0, asr fp │ │ │ │ - strdeq r3, [r5], r0 │ │ │ │ + @ instruction: 0x009c44d8 │ │ │ │ + addeq r2, r5, r0, asr #20 │ │ │ │ + addeq r3, r5, r0, ror #1 │ │ │ │ │ │ │ │ 0037bc10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -261382,15 +261382,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 37bf94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -261400,27 +261400,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37bda0 │ │ │ │ ldr r3, [pc, #432] @ 37bfa4 │ │ │ │ ldr ip, [pc, #432] @ 37bfa8 │ │ │ │ ldr r1, [pc, #432] @ 37bfac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 37bfb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37bda0 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 37be98 │ │ │ │ ldr r4, [pc, #392] @ 37bfb4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 37bfb8 │ │ │ │ ldr ip, [pc, #388] @ 37bfbc │ │ │ │ @@ -261431,27 +261431,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37bda0 │ │ │ │ ldr r3, [pc, #340] @ 37bfc4 │ │ │ │ ldr ip, [pc, #340] @ 37bfc8 │ │ │ │ ldr r1, [pc, #340] @ 37bfcc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37bda0 │ │ │ │ ldr r4, [pc, #304] @ 37bfd0 │ │ │ │ add r4, pc, r4 │ │ │ │ b 37be2c │ │ │ │ ldr r3, [pc, #296] @ 37bfd4 │ │ │ │ ldr r4, [pc, #296] @ 37bfd8 │ │ │ │ ldr r1, [pc, #296] @ 37bfdc │ │ │ │ @@ -261460,92 +261460,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37bda0 │ │ │ │ ldr r3, [pc, #252] @ 37bfe0 │ │ │ │ ldr ip, [pc, #252] @ 37bfe4 │ │ │ │ ldr r1, [pc, #252] @ 37bfe8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 37bfec │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37bda0 │ │ │ │ ldr r3, [pc, #212] @ 37bff0 │ │ │ │ ldr ip, [pc, #212] @ 37bff4 │ │ │ │ ldr r1, [pc, #212] @ 37bff8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 37bffc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37bda0 │ │ │ │ ldr r3, [pc, #180] @ 37c000 │ │ │ │ ldr ip, [pc, #180] @ 37c004 │ │ │ │ ldr r1, [pc, #180] @ 37c008 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37bda0 │ │ │ │ bl 27ede8 │ │ │ │ - addseq r4, ip, r0, lsl r5 │ │ │ │ - @ instruction: 0x009c43d8 │ │ │ │ - addeq r3, r5, r8, ror #2 │ │ │ │ - addeq r2, r5, r8, lsr r9 │ │ │ │ + addseq r4, ip, r0, lsl #8 │ │ │ │ + addseq r4, ip, r8, asr #5 │ │ │ │ + addeq r3, r5, r8, asr r0 │ │ │ │ + addeq r2, r5, r8, lsr #16 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - addseq r4, ip, ip, lsl #7 │ │ │ │ - addeq r2, r5, r0, asr r9 │ │ │ │ - strdeq r2, [r5], r4 │ │ │ │ - addseq r4, ip, ip, asr r3 │ │ │ │ - addeq r2, r5, r0, lsr #18 │ │ │ │ - addeq r2, r5, r0, asr #17 │ │ │ │ + addseq r4, ip, ip, ror r2 │ │ │ │ + addeq r2, r5, r0, asr #16 │ │ │ │ + addeq r2, r5, r4, ror #15 │ │ │ │ + addseq r4, ip, ip, asr #4 │ │ │ │ + addeq r2, r5, r0, lsl r8 │ │ │ │ + @ instruction: 0x008527b0 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - umullseq fp, r1, r4, pc @ │ │ │ │ - addseq r4, ip, r8, lsl r3 │ │ │ │ - addeq r3, r5, r0, ror #1 │ │ │ │ - addeq r2, r5, r4, ror r8 │ │ │ │ - addseq r4, ip, r0, ror #5 │ │ │ │ - ldrdeq r3, [r5], r8 │ │ │ │ - addeq r2, r5, r8, asr #16 │ │ │ │ - addseq fp, r1, ip, lsr #30 │ │ │ │ - addseq r4, ip, r0, lsr #5 │ │ │ │ - strdeq r3, [r5], ip │ │ │ │ - strdeq r2, [r5], ip │ │ │ │ - addseq r4, ip, ip, ror #4 │ │ │ │ - addeq r3, r5, r0, asr r1 │ │ │ │ - addeq r2, r5, r4, asr #15 │ │ │ │ + addseq fp, r1, r4, lsl #29 │ │ │ │ + addseq r4, ip, r8, lsl #4 │ │ │ │ + ldrdeq r2, [r5], r0 │ │ │ │ + addeq r2, r5, r4, ror #14 │ │ │ │ + @ instruction: 0x009c41d0 │ │ │ │ + addeq r2, r5, r8, asr #31 │ │ │ │ + addeq r2, r5, r8, lsr r7 │ │ │ │ + addseq fp, r1, ip, lsl lr │ │ │ │ + umullseq r4, ip, r0, r1 │ │ │ │ + addeq r2, r5, ip, ror #31 │ │ │ │ + addeq r2, r5, ip, ror #13 │ │ │ │ + addseq r4, ip, ip, asr r1 │ │ │ │ + addeq r3, r5, r0, asr #32 │ │ │ │ + @ instruction: 0x008526b4 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - addseq r4, ip, r4, lsr r2 │ │ │ │ - strdeq r3, [r5], r4 │ │ │ │ - umulleq r2, r5, r8, r7 │ │ │ │ + addseq r4, ip, r4, lsr #2 │ │ │ │ + addeq r2, r5, r4, ror #31 │ │ │ │ + addeq r2, r5, r8, lsl #13 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - addseq r4, ip, r0, lsl #4 │ │ │ │ - umulleq r3, r5, ip, r0 │ │ │ │ - addeq r2, r5, ip, asr r7 │ │ │ │ + ldrsheq r4, [ip], r0 │ │ │ │ + addeq r2, r5, ip, lsl #31 │ │ │ │ + addeq r2, r5, ip, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 37c1c0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -261563,36 +261563,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b4ffe4 │ │ │ │ + bl b4fed4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl af0b80 │ │ │ │ + bl af0a70 │ │ │ │ mov r0, r6 │ │ │ │ - bl b52364 │ │ │ │ + bl b52254 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 37c1b4 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 37c114 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c15c │ │ │ │ - bl aec2bc │ │ │ │ + bl aec1ac │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 37c1a8 │ │ │ │ ldr r2, [pc, #248] @ 37c1d4 │ │ │ │ ldr r3, [pc, #232] @ 37c1c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -261610,20 +261610,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 37c0b8 │ │ │ │ ldr r1, [pc, #176] @ 37c1d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b774f8 │ │ │ │ + bl b773e8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl b653f0 │ │ │ │ + bl b652e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37c174 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c0c4 │ │ │ │ mov r1, r0 │ │ │ │ @@ -261639,31 +261639,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73a2c │ │ │ │ + bl b7391c │ │ │ │ b 37c14c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ mvn r0, #0 │ │ │ │ b 37c0d4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r4, ip, r4, lsr r1 │ │ │ │ + addseq r4, ip, r4, lsr #32 │ │ │ │ smlabteq r8, r8, sp, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, lr, r0, asr #20 │ │ │ │ - addeq r7, r3, r0, lsr #20 │ │ │ │ + addeq fp, lr, r0, lsr r9 │ │ │ │ + addeq r7, r3, r0, lsl r9 │ │ │ │ tsteq r8, r8, lsr #26 │ │ │ │ - addeq ip, r7, r4, ror #18 │ │ │ │ - addeq r2, r5, r0, lsr pc │ │ │ │ - addeq r2, r5, r8, lsr r5 │ │ │ │ + addeq ip, r7, r4, asr r8 │ │ │ │ + addeq r2, r5, r0, lsr #28 │ │ │ │ + addeq r2, r5, r8, lsr #8 │ │ │ │ │ │ │ │ 0037c1e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 37c6b4 │ │ │ │ @@ -261671,24 +261671,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #1176] @ 37c6bc │ │ │ │ ldr r2, [pc, #1176] @ 37c6c0 │ │ │ │ ldr r1, [pc, #1176] @ 37c6c4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 37c6c8 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 37c2b0 │ │ │ │ @@ -261768,15 +261768,15 @@ │ │ │ │ bl 27f3a0 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 37c580 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -261790,15 +261790,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 3795d0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -261923,37 +261923,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c580 │ │ │ │ b 37c430 │ │ │ │ ldr r0, [pc, #216] @ 37c6dc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r0, [pc, #196] @ 37c6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r0, [pc, #180] @ 37c6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 37c6e8 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r0, [pc, #140] @ 37c6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efa4 │ │ │ │ ldr r3, [pc, #124] @ 37c6f0 │ │ │ │ ldr r1, [pc, #124] @ 37c6f4 │ │ │ │ ldr r0, [pc, #124] @ 37c6f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 37c6fc │ │ │ │ @@ -261968,58 +261968,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 37c70c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r8, r8, lsl #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, ip, r0, lsr pc │ │ │ │ - addeq r7, r3, r0, asr r8 │ │ │ │ - addeq fp, lr, r0, ror r8 │ │ │ │ + addseq r3, ip, r0, lsr #28 │ │ │ │ + addeq r7, r3, r0, asr #14 │ │ │ │ + addeq fp, lr, r0, ror #14 │ │ │ │ @ instruction: 0x0108cbb8 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ tsteq r7, r0, ror #17 │ │ │ │ tsteq r7, r0, asr #16 │ │ │ │ tsteq r8, ip, ror r8 │ │ │ │ - ldrdeq r2, [r5], r0 │ │ │ │ - ldrdeq r2, [r5], ip │ │ │ │ - addeq r2, r5, ip, lsl ip │ │ │ │ - strdeq r2, [r5], r8 │ │ │ │ - addeq r2, r5, r8, lsr #22 │ │ │ │ - addseq r3, ip, r0, ror #21 │ │ │ │ - addeq r2, r5, r4, asr #32 │ │ │ │ - addeq r2, r5, r0, asr sl │ │ │ │ + addeq r2, r5, r0, asr #21 │ │ │ │ + addeq r2, r5, ip, asr #19 │ │ │ │ + addeq r2, r5, ip, lsl #22 │ │ │ │ + addeq r2, r5, r8, ror #19 │ │ │ │ + addeq r2, r5, r8, lsl sl │ │ │ │ + @ instruction: 0x009c39d0 │ │ │ │ + addeq r1, r5, r4, lsr pc │ │ │ │ + addeq r2, r5, r0, asr #18 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - @ instruction: 0x009c3abc │ │ │ │ - addeq r2, r5, r0, lsr #32 │ │ │ │ - addeq r2, r5, r8, ror #20 │ │ │ │ + addseq r3, ip, ip, lsr #19 │ │ │ │ + addeq r1, r5, r0, lsl pc │ │ │ │ + addeq r2, r5, r8, asr r9 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 0037c710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 37c760 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75640 │ │ │ │ + bl b75530 │ │ │ │ ldr r4, [pc, #40] @ 37c764 │ │ │ │ ldr r3, [pc, #40] @ 37c768 │ │ │ │ ldr r1, [pc, #40] @ 37c76c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b78ea8 │ │ │ │ - addseq ip, r1, ip, lsr #32 │ │ │ │ + b b78d98 │ │ │ │ + addseq fp, r1, ip, lsl pc │ │ │ │ smlabteq r8, r4, r6, ip │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 0037c770 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -262035,15 +262035,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 932d3c │ │ │ │ + bl 932c2c │ │ │ │ cmn r0, #1 │ │ │ │ beq 37c850 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -262064,15 +262064,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 37c8a8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262080,29 +262080,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c7dc │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 932c8c │ │ │ │ + bl 932b7c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ tsteq r8, ip, ror r6 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq r2, r5, ip, lsr #22 │ │ │ │ - addseq r3, ip, r8, asr #18 │ │ │ │ - @ instruction: 0x00852abc │ │ │ │ - addeq r1, r5, r0, lsr #29 │ │ │ │ + addeq r2, r5, ip, lsl sl │ │ │ │ + addseq r3, ip, r8, lsr r8 │ │ │ │ + addeq r2, r5, ip, lsr #19 │ │ │ │ + umulleq r1, r5, r0, sp │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0037c8ac : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -262157,15 +262157,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c914 │ │ │ │ - bl aecef4 │ │ │ │ + bl aecde4 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 37c9f4 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -262245,17 +262245,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 37cb04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - addseq r3, ip, r9, asr #16 │ │ │ │ - addseq r3, ip, ip, ror r6 │ │ │ │ - ldrdeq r1, [r5], ip │ │ │ │ + addseq r3, ip, r9, lsr r7 │ │ │ │ + addseq r3, ip, ip, ror #10 │ │ │ │ + addeq r1, r5, ip, asr #21 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0037cb08 : │ │ │ │ ldr r2, [pc, #80] @ 37cb60 │ │ │ │ ldr r3, [pc, #80] @ 37cb64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -262272,15 +262272,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37cb68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 8f515c │ │ │ │ + b 8f504c │ │ │ │ strdeq ip, [r8, -r4] │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 0037cb6c : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -262298,15 +262298,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 37cbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 8f515c │ │ │ │ + b 8f504c │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 0037cbc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -262466,74 +262466,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 37ce00 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #68] @ 37ce94 │ │ │ │ ldr r2, [pc, #68] @ 37ce98 │ │ │ │ ldr r1, [pc, #68] @ 37ce9c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 37cea0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ce14 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 37cdc8 │ │ │ │ b 37ce14 │ │ │ │ - umulleq r6, lr, r8, sl │ │ │ │ - addseq r8, r3, ip, asr #21 │ │ │ │ - addseq r3, ip, r4, lsl #8 │ │ │ │ - addeq r6, r3, ip, lsr ip │ │ │ │ - addeq sp, r8, r8, lsr #30 │ │ │ │ + addeq r6, lr, r8, lsl #19 │ │ │ │ + @ instruction: 0x009389bc │ │ │ │ + @ instruction: 0x009c32f4 │ │ │ │ + addeq r6, r3, ip, lsr #22 │ │ │ │ + addeq sp, r8, r8, lsl lr │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0037cea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #88] @ 37cf20 │ │ │ │ ldr r2, [pc, #88] @ 37cf24 │ │ │ │ ldr r1, [pc, #88] @ 37cf28 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37cf10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93083c │ │ │ │ - addseq r3, ip, ip, lsl #7 │ │ │ │ - addeq r6, r3, r4, asr #23 │ │ │ │ - addeq r5, r6, r0, lsr #24 │ │ │ │ + b 93072c │ │ │ │ + addseq r3, ip, ip, ror r2 │ │ │ │ + @ instruction: 0x00836ab4 │ │ │ │ + addeq r5, r6, r0, lsl fp │ │ │ │ │ │ │ │ 0037cf2c : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 36c3f4 │ │ │ │ │ │ │ │ @@ -262588,40 +262588,40 @@ │ │ │ │ 0037cff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ ldr r7, [pc, #156] @ 37d0b4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d094 │ │ │ │ ldr r4, [pc, #132] @ 37d0b8 │ │ │ │ ldr r2, [pc, #132] @ 37d0bc │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d094 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -262630,54 +262630,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umulleq sl, lr, r0, sl │ │ │ │ - addseq r3, ip, r8, asr #4 │ │ │ │ - addeq r6, r3, r8, asr #20 │ │ │ │ + addeq sl, lr, r0, lsl #19 │ │ │ │ + addseq r3, ip, r8, lsr r1 │ │ │ │ + addeq r6, r3, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 37d22c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #316] @ 37d230 │ │ │ │ ldr r1, [pc, #316] @ 37d234 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 37d1f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 37d1c4 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 37d174 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #252] @ 37d238 │ │ │ │ ldr r1, [pc, #252] @ 37d23c │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d1a8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -262689,72 +262689,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 37cff4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37d1a8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr ip, [pc, #104] @ 37d24c │ │ │ │ ldr r1, [pc, #104] @ 37d250 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 37d218 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr ip, [pc, #76] @ 37d254 │ │ │ │ ldr r1, [pc, #76] @ 37d258 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37d1a4 │ │ │ │ - umullseq r3, ip, r8, r1 │ │ │ │ - umulleq r6, r3, ip, r9 │ │ │ │ - strdeq r5, [r6], r8 │ │ │ │ - addeq r4, r4, r4, lsl #8 │ │ │ │ - addeq r4, r4, r8, lsl r4 │ │ │ │ - ldrsheq r3, [ip], r8 │ │ │ │ - addeq r2, r5, r4, lsr #3 │ │ │ │ - addeq r2, r5, ip, asr r1 │ │ │ │ - addeq r2, r5, r0, ror r1 │ │ │ │ - addeq r2, r5, r0, lsl #2 │ │ │ │ - strdeq r2, [r5], r8 │ │ │ │ - ldrdeq r2, [r5], ip │ │ │ │ + addseq r3, ip, r8, lsl #1 │ │ │ │ + addeq r6, r3, ip, lsl #17 │ │ │ │ + addeq r5, r6, r8, ror #17 │ │ │ │ + strdeq r4, [r4], r4 @ │ │ │ │ + addeq r4, r4, r8, lsl #6 │ │ │ │ + addseq r2, ip, r8, ror #31 │ │ │ │ + umulleq r2, r5, r4, r0 │ │ │ │ + addeq r2, r5, ip, asr #32 │ │ │ │ + addeq r2, r5, r0, rrx │ │ │ │ + strdeq r1, [r5], r0 │ │ │ │ + addeq r1, r5, r8, ror #31 │ │ │ │ + addeq r1, r5, ip, asr #31 │ │ │ │ │ │ │ │ 0037d25c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 37d0c0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 37d2bc │ │ │ │ @@ -262766,56 +262766,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 37d344 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d29c │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 37d348 │ │ │ │ ldr r5, [pc, #100] @ 37d34c │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d29c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - addeq sl, lr, r0, ror #15 │ │ │ │ - umullseq r2, ip, r8, pc @ │ │ │ │ - umulleq r6, r3, r8, r7 │ │ │ │ + ldrdeq sl, [lr], r0 │ │ │ │ + addseq r2, ip, r8, lsl #29 │ │ │ │ + addeq r6, r3, r8, lsl #13 │ │ │ │ │ │ │ │ 0037d350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 929c4c │ │ │ │ + bl 929b3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d38c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262848,25 +262848,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0037d3f0 : │ │ │ │ mov r0, r1 │ │ │ │ - b 929738 │ │ │ │ + b 929628 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 927b40 │ │ │ │ + bl 927a30 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 37d488 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -262884,15 +262884,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 37d500 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262904,29 +262904,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r1, r5, ip, asr pc │ │ │ │ - addseq r2, ip, ip, lsr #29 │ │ │ │ - addeq r1, r5, r8, lsl #30 │ │ │ │ - addeq r1, r5, r0, lsr #30 │ │ │ │ - addseq r2, ip, r4, ror #28 │ │ │ │ - addeq r1, r5, r4, asr #29 │ │ │ │ + addeq r1, r5, ip, asr #28 │ │ │ │ + umullseq r2, ip, ip, sp │ │ │ │ + strdeq r1, [r5], r8 │ │ │ │ + addeq r1, r5, r0, lsl lr │ │ │ │ + addseq r2, ip, r4, asr sp │ │ │ │ + @ instruction: 0x00851db4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 37d860 │ │ │ │ mov r7, r3 │ │ │ │ @@ -262947,27 +262947,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ cmp r0, sl │ │ │ │ bne 37d600 │ │ │ │ ldr r2, [pc, #688] @ 37d874 │ │ │ │ ldr r3, [pc, #668] @ 37d864 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -262993,93 +262993,93 @@ │ │ │ │ bl 37d3f8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 37d5bc │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 37d69c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ef0fc │ │ │ │ + bl 9eefec │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9c0d24 │ │ │ │ + bl 9c0c14 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37d5bc │ │ │ │ - bl 9c2a74 │ │ │ │ + bl 9c2964 │ │ │ │ cmp r6, r0 │ │ │ │ beq 37d688 │ │ │ │ ldr r2, [pc, #524] @ 37d878 │ │ │ │ ldr r1, [pc, #524] @ 37d87c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ebc68 │ │ │ │ + bl 9ebb58 │ │ │ │ b 37d5bc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 37d6d8 │ │ │ │ - bl 9eb3cc │ │ │ │ + bl 9eb2bc │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 37d6e4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9ebdd8 │ │ │ │ + bl 9ebcc8 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 37d7c4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 27ce80 │ │ │ │ b 37d5bc │ │ │ │ bl 27ce80 │ │ │ │ str sl, [r7] │ │ │ │ b 37d5bc │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 9c0d24 │ │ │ │ + bl 9c0c14 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 37d768 │ │ │ │ - bl 9c2a74 │ │ │ │ + bl 9c2964 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d820 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9eafd8 │ │ │ │ + bl 9eaec8 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9ebacc │ │ │ │ + bl 9eb9bc │ │ │ │ cmp r0, #0 │ │ │ │ blt 37d75c │ │ │ │ cmp r5, #0 │ │ │ │ beq 37d76c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ebdd8 │ │ │ │ + bl 9ebcc8 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 37d7c8 │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9f0058 │ │ │ │ + bl 9eff48 │ │ │ │ b 37d6cc │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r3, [pc, #260] @ 37d880 │ │ │ │ ldr r2, [pc, #260] @ 37d884 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -263088,21 +263088,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 37d888 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ cmp r6, #0 │ │ │ │ bne 37d75c │ │ │ │ b 37d6cc │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 9eb878 │ │ │ │ + bl 9eb768 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d7e8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37d828 │ │ │ │ ldr r3, [pc, #156] @ 37d88c │ │ │ │ @@ -263112,50 +263112,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r5, sl │ │ │ │ b 37d7b8 │ │ │ │ - bl b88c08 │ │ │ │ + bl b88af8 │ │ │ │ b 37d708 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 37d898 │ │ │ │ ldr r2, [pc, #100] @ 37d89c │ │ │ │ ldr r1, [pc, #100] @ 37d8a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37d818 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [r8, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009c2ddc │ │ │ │ - umulleq r5, r6, r0, r5 │ │ │ │ - addeq r6, r3, r4, lsr r5 │ │ │ │ + addseq r2, ip, ip, asr #25 │ │ │ │ + addeq r5, r6, r0, lsl #9 │ │ │ │ + addeq r6, r3, r4, lsr #8 │ │ │ │ tsteq r8, r0, asr #16 │ │ │ │ - umulleq r1, r5, ip, sp │ │ │ │ - addeq r1, r5, ip, lsl #26 │ │ │ │ - umullseq r2, ip, ip, fp │ │ │ │ - @ instruction: 0x00851cbc │ │ │ │ - ldrdeq r1, [r5], r8 │ │ │ │ - addseq r2, ip, r4, lsr #22 │ │ │ │ - strdeq r1, [r5], r8 │ │ │ │ - addeq r1, r5, r8, ror fp │ │ │ │ - addseq r2, ip, r4, ror #21 │ │ │ │ - addeq r1, r5, ip, lsr #24 │ │ │ │ - addeq r1, r5, r8, lsr fp │ │ │ │ + addeq r1, r5, ip, lsl #25 │ │ │ │ + strdeq r1, [r5], ip │ │ │ │ + addseq r2, ip, ip, lsl #21 │ │ │ │ + addeq r1, r5, ip, lsr #23 │ │ │ │ + addeq r1, r5, r8, asr #21 │ │ │ │ + addseq r2, ip, r4, lsl sl │ │ │ │ + addeq r1, r5, r8, ror #23 │ │ │ │ + addeq r1, r5, r8, ror #20 │ │ │ │ + @ instruction: 0x009c29d4 │ │ │ │ + addeq r1, r5, ip, lsl fp │ │ │ │ + addeq r1, r5, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -263200,35 +263200,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 37da14 │ │ │ │ - bl 9eb3b0 │ │ │ │ + bl 9eb2a0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37da20 │ │ │ │ mov r0, r7 │ │ │ │ bl 27f178 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27ce80 │ │ │ │ ldr r2, [pc, #112] @ 37da48 │ │ │ │ ldr r3, [pc, #104] @ 37da44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263244,25 +263244,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 37da4c │ │ │ │ add r7, pc, r7 │ │ │ │ b 37d9a4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9eb70c │ │ │ │ + bl 9eb5fc │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d9a4 │ │ │ │ - bl 9c1028 │ │ │ │ + bl 9c0f18 │ │ │ │ mov r7, r0 │ │ │ │ b 37d9a4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq r8, ip, r4, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, ip, lsr #8 │ │ │ │ - addseq r0, r1, r8, asr r7 │ │ │ │ + addseq r0, r1, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 37db3c │ │ │ │ mov r4, r1 │ │ │ │ @@ -263271,15 +263271,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37db2c │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -263287,15 +263287,15 @@ │ │ │ │ bl 27f178 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27ce80 │ │ │ │ ldr r2, [pc, #96] @ 37db44 │ │ │ │ ldr r3, [pc, #88] @ 37db40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263317,16 +263317,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 37db4c │ │ │ │ add r0, pc, r0 │ │ │ │ b 37dab4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0108b390 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, r0, lsr #6 │ │ │ │ - addseq r0, r1, ip, asr #12 │ │ │ │ - addseq r0, r1, r0, asr #12 │ │ │ │ + addseq r0, r1, ip, lsr r5 │ │ │ │ + addseq r0, r1, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 37dc20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -263335,27 +263335,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37dc10 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 27f178 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27ce80 │ │ │ │ ldr r2, [pc, #84] @ 37dc28 │ │ │ │ ldr r3, [pc, #76] @ 37dc24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263374,24 +263374,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 37dc2c │ │ │ │ add r0, pc, r0 │ │ │ │ b 37dba4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0108b290 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, r0, lsr r2 │ │ │ │ - addseq r0, r1, ip, asr r5 │ │ │ │ + addseq r0, r1, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b a88ac4 │ │ │ │ + b a889b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 37de28 │ │ │ │ ldr ip, [pc, #444] @ 37de2c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -263413,27 +263413,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ cmp r0, r8 │ │ │ │ bne 37dd40 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r2, [pc, #308] @ 37de38 │ │ │ │ ldr r3, [pc, #292] @ 37de2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263456,69 +263456,69 @@ │ │ │ │ bl 37d3f8 │ │ │ │ cmp r0, r8 │ │ │ │ beq 37dcf0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 37ddec │ │ │ │ - bl a94550 │ │ │ │ + bl a94440 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37ddac │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl a88544 │ │ │ │ + bl a88434 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ddf8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27ce80 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 37dcfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r3, [pc, #128] @ 37de3c │ │ │ │ ldr ip, [pc, #128] @ 37de40 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 37de44 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 37de48 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37dd94 │ │ │ │ bl 27ce80 │ │ │ │ str r7, [r9] │ │ │ │ b 37dcf0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r1, [pc, #68] @ 37de4c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73348 │ │ │ │ + bl b73238 │ │ │ │ b 37dd94 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0108b198 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, r8, ror #2 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ mrseq fp, (UNDEF: 24) │ │ │ │ - addseq r2, ip, r8, asr r5 │ │ │ │ - addeq r1, r5, r8, ror r6 │ │ │ │ - @ instruction: 0x008515b4 │ │ │ │ + addseq r2, ip, r8, asr #8 │ │ │ │ + addeq r1, r5, r8, ror #10 │ │ │ │ + addeq r1, r5, r4, lsr #9 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - addeq r1, r5, r8, lsl r7 │ │ │ │ + addeq r1, r5, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 37dfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -263528,24 +263528,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ cmp r0, r6 │ │ │ │ beq 37df6c │ │ │ │ bl 27cdcc <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -263570,15 +263570,15 @@ │ │ │ │ beq 37dfb0 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 37dfb8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl b643c8 │ │ │ │ + bl b642b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37dfdc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 37dfdc │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -263606,15 +263606,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37df30 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9275dc │ │ │ │ + bl 9274cc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27ce80 │ │ │ │ b 37df6c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 37dfb8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq r8, ip, pc, sl @ │ │ │ │ @@ -263632,15 +263632,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 37e104 │ │ │ │ @@ -263664,15 +263664,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 27e95c <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ ldr r2, [pc, #72] @ 37e108 │ │ │ │ ldr r3, [pc, #60] @ 37e100 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263684,15 +263684,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r8, ip, sp, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r1, [r5], r4 │ │ │ │ + addeq r1, r5, r4, ror #7 │ │ │ │ tsteq r8, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -263711,29 +263711,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 27e9ec │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ cmp r0, r5 │ │ │ │ bne 37e204 │ │ │ │ ldr r2, [pc, #388] @ 37e340 │ │ │ │ ldr r3, [pc, #380] @ 37e33c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -263798,15 +263798,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9275dc │ │ │ │ + bl 9274cc │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 27ce80 │ │ │ │ b 37e1b4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -263822,23 +263822,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37e2e8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r8, r8, ip, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, r8, asr #24 │ │ │ │ - addeq r1, r5, r8, ror #4 │ │ │ │ - addeq r1, r5, r8, rrx │ │ │ │ - addseq r2, ip, ip │ │ │ │ + addeq r1, r5, r8, asr r1 │ │ │ │ + addeq r0, r5, r8, asr pc │ │ │ │ + @ instruction: 0x009c1efc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 37e420 │ │ │ │ mov r4, r1 │ │ │ │ @@ -263847,23 +263847,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 37e3d4 │ │ │ │ mov r1, r7 │ │ │ │ bl 658268 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -263902,24 +263902,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ bl 65837c │ │ │ │ bl 27f178 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27ce80 │ │ │ │ ldr r2, [pc, #72] @ 37e4ec │ │ │ │ ldr r3, [pc, #64] @ 37e4e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263951,15 +263951,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ ldr r3, [pc, #256] @ 37e63c │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -263988,15 +263988,15 @@ │ │ │ │ bl 27e95c <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 37e610 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ ldr r2, [pc, #116] @ 37e644 │ │ │ │ ldr r3, [pc, #100] @ 37e638 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264018,20 +264018,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 37e654 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ strdeq sl, [r8, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r1, r5, r8, r0 │ │ │ │ - addeq r1, r5, r0, lsr #32 │ │ │ │ + addeq r0, r5, r8, lsl #31 │ │ │ │ + addeq r0, r5, r0, lsl pc │ │ │ │ tsteq r8, r4, lsr r8 │ │ │ │ - addseq r1, ip, r4, lsl #26 │ │ │ │ - addeq r0, r5, r4, ror #26 │ │ │ │ - umulleq r0, r5, r0, pc @ │ │ │ │ + @ instruction: 0x009c1bf4 │ │ │ │ + addeq r0, r5, r4, asr ip │ │ │ │ + addeq r0, r5, r0, lsl #29 │ │ │ │ andeq r0, r0, fp, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 37e794 │ │ │ │ @@ -264042,25 +264042,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b554dc │ │ │ │ + bl b553cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e6e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 37e724 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 37e79c │ │ │ │ @@ -264077,50 +264077,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 37e7a0 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 37e7a4 │ │ │ │ ldr r1, [pc, #108] @ 37e7a8 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #84] @ 37e7ac │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 37e6dc │ │ │ │ ldr ip, [pc, #64] @ 37e7b0 │ │ │ │ ldr r1, [pc, #64] @ 37e7b4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 37e7b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37e6e0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq r8, ip, r7, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, ip, lsl r7 │ │ │ │ - @ instruction: 0x009c1bf4 │ │ │ │ - addeq r5, r3, r4, asr #6 │ │ │ │ - addeq r9, lr, r4, ror #6 │ │ │ │ - umulleq r0, r5, r0, lr │ │ │ │ - addeq r0, r5, r0, lsl #29 │ │ │ │ - addeq r0, r5, r0, lsl ip │ │ │ │ + addseq r1, ip, r4, ror #21 │ │ │ │ + addeq r5, r3, r4, lsr r2 │ │ │ │ + addeq r9, lr, r4, asr r2 │ │ │ │ + addeq r0, r5, r0, lsl #27 │ │ │ │ + addeq r0, r5, r0, ror sp │ │ │ │ + addeq r0, r5, r0, lsl #22 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 37e890 │ │ │ │ @@ -264130,30 +264130,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b54a14 │ │ │ │ + bl b54904 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e848 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b98204 │ │ │ │ + bl b980f4 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 37e898 │ │ │ │ ldr r3, [pc, #64] @ 37e894 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264186,28 +264186,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37e960 │ │ │ │ ldr r2, [pc, #528] @ 37eb34 │ │ │ │ ldr r3, [pc, #520] @ 37eb30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -264224,15 +264224,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl b647a4 │ │ │ │ + bl b64694 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37ea58 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 37e9c8 │ │ │ │ ldr r3, [pc, #416] @ 37eb38 │ │ │ │ @@ -264241,23 +264241,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #408] @ 37eb44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 27ce80 │ │ │ │ b 37e91c │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl b647a4 │ │ │ │ + bl b64694 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37ea88 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 37e990 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -264291,82 +264291,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #236] @ 37eb5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #232] @ 37eb60 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37e9bc │ │ │ │ ldr r1, [pc, #212] @ 37eb64 │ │ │ │ ldr r3, [pc, #212] @ 37eb68 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #204] @ 37eb6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #200] @ 37eb70 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37e9bc │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl b641f4 │ │ │ │ + bl b640e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e9bc │ │ │ │ ldr r1, [pc, #152] @ 37eb74 │ │ │ │ ldr r3, [pc, #152] @ 37eb78 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #144] @ 37eb7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 37eb80 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37e9bc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 37eb84 │ │ │ │ ldr r1, [pc, #116] @ 37eb88 │ │ │ │ ldr r0, [pc, #116] @ 37eb8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r8, r4, asr #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r8, r0, r4, sl │ │ │ │ - addseq r1, ip, r4, lsl #19 │ │ │ │ - umulleq r0, r5, r0, sp │ │ │ │ - addeq r0, r5, r0, ror #19 │ │ │ │ + addseq r1, ip, r4, ror r8 │ │ │ │ + addeq r0, r5, r0, lsl #25 │ │ │ │ + ldrdeq r0, [r5], r0 @ │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ - addseq r1, ip, r0, ror #17 │ │ │ │ - addeq r0, r5, ip, asr #24 │ │ │ │ - umulleq r0, r5, ip, ip │ │ │ │ - addeq r0, r5, r8, asr #23 │ │ │ │ - @ instruction: 0x009c18b4 │ │ │ │ - addeq r0, r5, ip, lsl #18 │ │ │ │ + @ instruction: 0x009c17d0 │ │ │ │ + addeq r0, r5, ip, lsr fp │ │ │ │ + addeq r0, r5, ip, lsl #23 │ │ │ │ + @ instruction: 0x00850ab8 │ │ │ │ + addseq r1, ip, r4, lsr #15 │ │ │ │ + strdeq r0, [r5], ip │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - addeq r0, r5, ip, asr #23 │ │ │ │ - addseq r1, ip, r4, lsl #17 │ │ │ │ - ldrdeq r0, [r5], ip │ │ │ │ + @ instruction: 0x00850abc │ │ │ │ + addseq r1, ip, r4, ror r7 │ │ │ │ + addeq r0, r5, ip, asr #15 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ - addeq r0, r5, r0, lsr #24 │ │ │ │ - addseq r1, ip, r8, lsr r8 │ │ │ │ - umulleq r0, r5, r0, r8 │ │ │ │ + addeq r0, r5, r0, lsl fp │ │ │ │ + addseq r1, ip, r8, lsr #14 │ │ │ │ + addeq r0, r5, r0, lsl #15 │ │ │ │ andeq r0, r0, r3, lsl r3 │ │ │ │ - addseq r1, ip, ip, lsl #16 │ │ │ │ - addeq r0, r5, r8, ror fp │ │ │ │ - addeq r0, r5, ip, lsl #23 │ │ │ │ + @ instruction: 0x009c16fc │ │ │ │ + addeq r0, r5, r8, ror #20 │ │ │ │ + addeq r0, r5, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 37ee24 │ │ │ │ mov r6, r1 │ │ │ │ @@ -264379,27 +264379,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b5314c │ │ │ │ + bl b5303c │ │ │ │ cmp r0, r4 │ │ │ │ beq 37ec78 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 37ed88 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -264413,18 +264413,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #472] @ 37ee38 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl b533fc │ │ │ │ + bl b532ec │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 27ce80 │ │ │ │ ldr r2, [pc, #428] @ 37ee3c │ │ │ │ ldr r3, [pc, #404] @ 37ee28 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -264442,15 +264442,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ec6c │ │ │ │ ldr r1, [pc, #336] @ 37ee40 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -264483,21 +264483,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 37ec6c │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 9275dc │ │ │ │ + bl 9274cc │ │ │ │ b 37ec6c │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl b546b8 │ │ │ │ + bl b545a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ec6c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 37ec6c │ │ │ │ @@ -264513,41 +264513,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ ldr r2, [pc, #104] @ 37ee58 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37ec6c │ │ │ │ ldr r5, [pc, #84] @ 37ee5c │ │ │ │ add r5, pc, r5 │ │ │ │ b 37ec3c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 37ed6c │ │ │ │ ldr r5, [pc, #68] @ 37ee60 │ │ │ │ add r5, pc, r5 │ │ │ │ b 37edc0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, asr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009c16d4 │ │ │ │ - addeq r0, r5, r8, asr #22 │ │ │ │ - addeq r0, r5, r8, lsr #14 │ │ │ │ + addseq r1, ip, r4, asr #11 │ │ │ │ + addeq r0, r5, r8, lsr sl │ │ │ │ + addeq r0, r5, r8, lsl r6 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ tsteq r8, r4, ror r1 │ │ │ │ - addeq r0, r5, ip, ror #20 │ │ │ │ - addeq r0, r5, r8, asr #20 │ │ │ │ - addeq r0, r5, ip, lsr #19 │ │ │ │ - addseq r1, ip, r4, asr #10 │ │ │ │ - addeq sl, r3, ip, lsl r7 │ │ │ │ - umulleq r0, r5, r8, r5 │ │ │ │ + addeq r0, r5, ip, asr r9 │ │ │ │ + addeq r0, r5, r8, lsr r9 │ │ │ │ + umulleq r0, r5, ip, r8 │ │ │ │ + addseq r1, ip, r4, lsr r4 │ │ │ │ + addeq sl, r3, ip, lsl #12 │ │ │ │ + addeq r0, r5, r8, lsl #9 │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ - @ instruction: 0x0091f7f8 │ │ │ │ - addseq pc, r1, r4, ror #15 │ │ │ │ + addseq pc, r1, r8, ror #13 │ │ │ │ + @ instruction: 0x0091f6d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 37f05c │ │ │ │ mov r5, r1 │ │ │ │ @@ -264557,24 +264557,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ cmp r0, r7 │ │ │ │ bne 37ef1c │ │ │ │ ldr r2, [pc, #388] @ 37f064 │ │ │ │ ldr r3, [pc, #380] @ 37f060 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -264605,15 +264605,15 @@ │ │ │ │ beq 37ef78 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9275dc │ │ │ │ + bl 9274cc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 27ce80 │ │ │ │ b 37eed8 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -264686,25 +264686,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b554dc │ │ │ │ + bl b553cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f108 │ │ │ │ ldr r2, [pc, #176] @ 37f198 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 37f18c │ │ │ │ @@ -264745,15 +264745,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 37f108 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ tsteq r8, ip, ror sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, ip, r4, lsl #4 │ │ │ │ + ldrsheq r1, [ip], r4 │ │ │ │ strdeq r9, [r8, -r4] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 37f2ac │ │ │ │ @@ -264764,15 +264764,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 37f2b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -264784,15 +264784,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b554dc │ │ │ │ + bl b553cc │ │ │ │ ldr r2, [pc, #120] @ 37f2b8 │ │ │ │ ldr r3, [pc, #108] @ 37f2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264816,15 +264816,15 @@ │ │ │ │ b 37f218 │ │ │ │ mov ip, #4 │ │ │ │ b 37f218 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ tsteq r8, r4, asr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsheq r1, [ip], lr │ │ │ │ + addseq r0, ip, lr, ror #31 │ │ │ │ smlabteq r8, r4, fp, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 37f3f0 │ │ │ │ @@ -264835,25 +264835,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b554dc │ │ │ │ + bl b553cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f35c │ │ │ │ ldr r2, [pc, #188] @ 37f3f8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 37f3ec │ │ │ │ @@ -264897,15 +264897,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 37f35c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ tsteq r8, r8, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009c0fbc │ │ │ │ + addseq r0, ip, ip, lsr #29 │ │ │ │ smlatbeq r8, r0, sl, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 37f514 │ │ │ │ @@ -264916,15 +264916,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 37f51c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -264936,15 +264936,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b554dc │ │ │ │ + bl b553cc │ │ │ │ ldr r2, [pc, #128] @ 37f520 │ │ │ │ ldr r3, [pc, #116] @ 37f518 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264970,15 +264970,15 @@ │ │ │ │ b 37f478 │ │ │ │ mov ip, #1 │ │ │ │ b 37f478 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ smlatteq r8, r4, r9, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r0, ip, fp, lsr #29 │ │ │ │ + umullseq r0, ip, fp, sp │ │ │ │ tsteq r8, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 37f640 │ │ │ │ @@ -264989,35 +264989,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f5cc │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 37f648 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f610 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a6a8 │ │ │ │ + bl b7a598 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37f61c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 27ce80 │ │ │ │ ldr r2, [pc, #120] @ 37f64c │ │ │ │ ldr r3, [pc, #108] @ 37f644 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -265032,28 +265032,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b7a3bc │ │ │ │ + bl b7a2ac │ │ │ │ b 37f5c4 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9275dc │ │ │ │ + bl 9274cc │ │ │ │ b 37f5c4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010898bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r5, r8, lsr #4 │ │ │ │ + addeq r0, r5, r8, lsl r1 │ │ │ │ tsteq r8, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 37f718 │ │ │ │ @@ -265063,30 +265063,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e9ec │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7a51c │ │ │ │ + bl b7a40c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ ldr r2, [pc, #72] @ 37f720 │ │ │ │ ldr r3, [pc, #64] @ 37f71c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265102,25 +265102,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01089790 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, ip, lsr #14 │ │ │ │ ldr r1, [pc, #4] @ 37f730 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 932f80 │ │ │ │ - addeq r0, r5, r0, lsr #1 │ │ │ │ + b 932e70 │ │ │ │ + umulleq pc, r4, r0, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl b2e124 │ │ │ │ + bl b2e014 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -265138,27 +265138,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b305a4 │ │ │ │ + bl b30494 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f7f8 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl b2e124 │ │ │ │ + bl b2e014 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 37f848 │ │ │ │ ldr r3, [pc, #64] @ 37f844 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -265182,29 +265182,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b305a4 │ │ │ │ + b b30494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 37f8fc │ │ │ │ ldr r2, [pc, #92] @ 37f918 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -265225,16 +265225,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 37f91c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 27e6b0 │ │ │ │ - addeq pc, r4, ip, lsl pc @ │ │ │ │ - addeq pc, r4, ip, asr #29 │ │ │ │ + addeq pc, r4, ip, lsl #28 │ │ │ │ + @ instruction: 0x0084fdbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 37f9bc │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 37f9c0 │ │ │ │ @@ -265243,40 +265243,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f99c │ │ │ │ - bl 9b0d00 │ │ │ │ + bl 9b0bf0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9f094c │ │ │ │ + b 9f083c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, ip, r0, ror #19 │ │ │ │ - addeq r3, r6, r8, lsr #3 │ │ │ │ - addeq r4, r3, ip, asr #2 │ │ │ │ + @ instruction: 0x009c08d0 │ │ │ │ + umulleq r3, r6, r8, r0 │ │ │ │ + addeq r4, r3, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 37fb34 │ │ │ │ mov r5, r1 │ │ │ │ @@ -265285,15 +265285,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 9275c8 │ │ │ │ + bl 9274b8 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27e9ec │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -265332,15 +265332,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 27e95c <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ ldr r2, [pc, #124] @ 37fb4c │ │ │ │ ldr r3, [pc, #100] @ 37fb38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265362,22 +265362,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r8, r8, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009c08bc │ │ │ │ - addeq pc, r4, r8, lsr #24 │ │ │ │ - addeq pc, r4, r8, ror ip @ │ │ │ │ - addeq pc, r4, ip, ror #26 │ │ │ │ + addseq r0, ip, ip, lsr #15 │ │ │ │ + addeq pc, r4, r8, lsl fp @ │ │ │ │ + addeq pc, r4, r8, ror #22 │ │ │ │ + addeq pc, r4, ip, asr ip @ │ │ │ │ tsteq r8, r4, lsr r3 │ │ │ │ - addseq r0, ip, r4, lsl #16 │ │ │ │ - addeq pc, r4, r0, ror fp @ │ │ │ │ - addeq pc, r4, r4, lsl #23 │ │ │ │ + @ instruction: 0x009c06f4 │ │ │ │ + addeq pc, r4, r0, ror #20 │ │ │ │ + addeq pc, r4, r4, ror sl @ │ │ │ │ │ │ │ │ 0037fb5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -265426,15 +265426,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -265444,22 +265444,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 37fc38 │ │ │ │ - addseq r0, ip, r0, lsl r7 │ │ │ │ - addeq pc, r4, r8, lsr #24 │ │ │ │ - addeq pc, r4, r0, ror r7 @ │ │ │ │ - @ instruction: 0x009c06bc │ │ │ │ - addeq pc, r4, ip, lsr #23 │ │ │ │ - addeq pc, r4, r0, lsr #14 │ │ │ │ + addseq r0, ip, r0, lsl #12 │ │ │ │ + addeq pc, r4, r8, lsl fp @ │ │ │ │ + addeq pc, r4, r0, ror #12 │ │ │ │ + addseq r0, ip, ip, lsr #11 │ │ │ │ + umulleq pc, r4, ip, sl @ │ │ │ │ + addeq pc, r4, r0, lsl r6 @ │ │ │ │ │ │ │ │ 0037fc9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -265503,15 +265503,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 37fdbc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9328dc │ │ │ │ + bl 9327cc │ │ │ │ ldr r2, [pc, #84] @ 37fdc0 │ │ │ │ ldr r3, [pc, #64] @ 37fdb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265524,15 +265524,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, asr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r4, r8, lsr #16 │ │ │ │ + addeq pc, r4, r8, lsl r7 @ │ │ │ │ strheq r9, [r8, -ip] │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ swpeq r9, r8, [r8] @ │ │ │ │ │ │ │ │ 0037fdc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -265541,80 +265541,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 37fe1c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9eb3b0 │ │ │ │ + bl 9eb2a0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fe28 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9328dc │ │ │ │ + b 9327cc │ │ │ │ ldr r2, [pc, #40] @ 37fe4c │ │ │ │ add r2, pc, r2 │ │ │ │ b 37fe04 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9eb70c │ │ │ │ + bl 9eb5fc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37fe04 │ │ │ │ - bl 9c1028 │ │ │ │ + bl 9c0f18 │ │ │ │ mov r2, r0 │ │ │ │ b 37fe04 │ │ │ │ - addseq lr, r0, r0, asr r3 │ │ │ │ + addseq lr, r0, r0, asr #4 │ │ │ │ │ │ │ │ 0037fe50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 37fee4 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 37feb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9eb3b0 │ │ │ │ + bl 9eb2a0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fec0 │ │ │ │ ldr r3, [pc, #76] @ 37fee8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9328dc │ │ │ │ + b 9327cc │ │ │ │ ldr r2, [pc, #48] @ 37feec │ │ │ │ add r2, pc, r2 │ │ │ │ b 37fe94 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9eb70c │ │ │ │ + bl 9eb5fc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37fe94 │ │ │ │ - bl 9c1028 │ │ │ │ + bl 9c0f18 │ │ │ │ mov r2, r0 │ │ │ │ b 37fe94 │ │ │ │ @ instruction: 0x01088f98 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - @ instruction: 0x0090e2b8 │ │ │ │ + addseq lr, r0, r8, lsr #3 │ │ │ │ │ │ │ │ 0037fef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37ff68 │ │ │ │ @@ -265626,33 +265626,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 37ff44 │ │ │ │ ldr r3, [pc, #68] @ 37ff6c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9328dc │ │ │ │ + b 9327cc │ │ │ │ ldr r2, [pc, #48] @ 37ff70 │ │ │ │ add r2, pc, r2 │ │ │ │ b 37ff20 │ │ │ │ ldr r3, [pc, #40] @ 37ff74 │ │ │ │ ldr r1, [pc, #40] @ 37ff78 │ │ │ │ ldr r0, [pc, #40] @ 37ff7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 37ff80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ strdeq r8, [r8, -r8] │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq lr, r0, r4, lsr r2 │ │ │ │ - @ instruction: 0x009c03d0 │ │ │ │ - addeq pc, r4, r0, lsr r4 @ │ │ │ │ - addeq pc, r4, r8, lsl r9 @ │ │ │ │ + addseq lr, r0, r4, lsr #2 │ │ │ │ + addseq r0, ip, r0, asr #5 │ │ │ │ + addeq pc, r4, r0, lsr #6 │ │ │ │ + addeq pc, r4, r8, lsl #16 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ │ │ │ │ 0037ff84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265665,22 +265665,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 37ffd8 │ │ │ │ ldr r3, [pc, #36] @ 37ffe0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9328dc │ │ │ │ + b 9327cc │ │ │ │ ldr r2, [pc, #16] @ 37ffe4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 37ffb4 │ │ │ │ bl 27f9d8 │ │ │ │ tsteq r8, r4, ror #28 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq lr, r0, r0, lsr #3 │ │ │ │ + umullseq lr, r0, r0, r0 │ │ │ │ │ │ │ │ 0037ffe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -265700,15 +265700,15 @@ │ │ │ │ beq 3800d8 │ │ │ │ ldr r3, [pc, #168] @ 3800e4 │ │ │ │ ldr r1, [pc, #168] @ 3800e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9328dc │ │ │ │ + bl 9327cc │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 380084 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -265718,94 +265718,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 3800ec │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 931c2c │ │ │ │ + bl 931b1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 38005c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27f9d8 │ │ │ │ - @ instruction: 0x0087a6b8 │ │ │ │ + addeq sl, r7, r8, lsr #11 │ │ │ │ smlatteq r8, r4, sp, r8 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq pc, r4, ip, asr #16 │ │ │ │ - @ instruction: 0x008fb1b8 │ │ │ │ + addeq pc, r4, ip, lsr r7 @ │ │ │ │ + addeq fp, pc, r8, lsr #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 380100 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq ip, r6, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 380174 │ │ │ │ ldr r2, [pc, #88] @ 380178 │ │ │ │ ldr r1, [pc, #88] @ 38017c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #60] @ 380180 │ │ │ │ ldr r3, [pc, #60] @ 380184 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, ip, ip, lsr #6 │ │ │ │ - addeq r3, r3, ip, lsl #19 │ │ │ │ - addeq r3, r3, r4, lsr #19 │ │ │ │ + addseq r0, ip, ip, lsl r2 │ │ │ │ + addeq r3, r3, ip, ror r8 │ │ │ │ + umulleq r3, r3, r4, r8 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 38023c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ ldr ip, [pc, #136] @ 380240 │ │ │ │ ldr r2, [pc, #136] @ 380244 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3801ec │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 38020c │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -265824,17 +265824,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq pc, r4, ip, ror ip @ │ │ │ │ - umullseq r0, ip, r8, r2 │ │ │ │ - addeq pc, r4, ip, ror #24 │ │ │ │ + addeq pc, r4, ip, ror #22 │ │ │ │ + addseq r0, ip, r8, lsl #3 │ │ │ │ + addeq pc, r4, ip, asr fp @ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3802a8 │ │ │ │ ldr r2, [pc, #68] @ 3802ac │ │ │ │ @@ -265842,26 +265842,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, ip, r8, ror #3 │ │ │ │ - @ instruction: 0x0084fbb8 │ │ │ │ - addeq pc, r4, r4, lsr #23 │ │ │ │ + ldrsbeq r0, [ip], r8 │ │ │ │ + addeq pc, r4, r8, lsr #21 │ │ │ │ + umulleq pc, r4, r4, sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 38033c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 380340 │ │ │ │ @@ -265869,15 +265869,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #1 │ │ │ │ beq 380310 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -265888,133 +265888,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r0, ip, ip, ror r1 │ │ │ │ - addeq pc, r4, ip, asr #22 │ │ │ │ - addeq pc, r4, r8, lsr fp @ │ │ │ │ + addseq r0, ip, ip, rrx │ │ │ │ + addeq pc, r4, ip, lsr sl @ │ │ │ │ + addeq pc, r4, r8, lsr #20 │ │ │ │ │ │ │ │ 00380348 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 38040c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr r8, [pc, #148] @ 380410 │ │ │ │ ldr r2, [pc, #148] @ 380414 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 380418 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 3803cc │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92a948 │ │ │ │ + b 92a838 │ │ │ │ ldr r6, [pc, #72] @ 38041c │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr r2, [pc, #56] @ 380420 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92a948 │ │ │ │ - @ instruction: 0x0084fabc │ │ │ │ - ldrsbeq r0, [ip], r4 │ │ │ │ - addeq pc, r4, r0, lsr #21 │ │ │ │ + b 92a838 │ │ │ │ + addeq pc, r4, ip, lsr #19 │ │ │ │ + addseq pc, fp, r4, asr #31 │ │ │ │ + umulleq pc, r4, r0, r9 @ │ │ │ │ tsteq r7, r8, lsl #16 │ │ │ │ - addeq pc, r4, r8, ror #20 │ │ │ │ - addeq pc, r4, ip, ror #20 │ │ │ │ + addeq pc, r4, r8, asr r9 @ │ │ │ │ + addeq pc, r4, ip, asr r9 @ │ │ │ │ │ │ │ │ 00380424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 3804f0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr r8, [pc, #156] @ 3804f4 │ │ │ │ ldr r2, [pc, #156] @ 3804f8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 3804fc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 3804b0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92a948 │ │ │ │ + b 92a838 │ │ │ │ ldr r6, [pc, #72] @ 380500 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr r2, [pc, #56] @ 380504 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92a948 │ │ │ │ - addeq pc, r4, r0, ror #19 │ │ │ │ - @ instruction: 0x009bfff8 │ │ │ │ - addeq pc, r4, ip, asr #19 │ │ │ │ + b 92a838 │ │ │ │ + ldrdeq pc, [r4], r0 │ │ │ │ + addseq pc, fp, r8, ror #29 │ │ │ │ + @ instruction: 0x0084f8bc │ │ │ │ tsteq r7, ip, lsr #14 │ │ │ │ - addeq pc, r4, r4, lsl #19 │ │ │ │ - addeq pc, r4, r8, lsl #19 │ │ │ │ + addeq pc, r4, r4, ror r8 @ │ │ │ │ + addeq pc, r4, r8, ror r8 @ │ │ │ │ │ │ │ │ 00380508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 3806c4 │ │ │ │ @@ -266030,24 +266030,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 380680 │ │ │ │ ldr r7, [pc, #372] @ 3806d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 3806d4 │ │ │ │ ldr r1, [pc, #360] @ 3806d8 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #336] @ 3806dc │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -266059,28 +266059,28 @@ │ │ │ │ beq 380608 │ │ │ │ ldr r5, [pc, #288] @ 3806e0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 38064c │ │ │ │ mov r1, r4 │ │ │ │ - bl 92a9b0 │ │ │ │ + bl 92a8a0 │ │ │ │ ldr r2, [pc, #264] @ 3806e4 │ │ │ │ ldr r3, [pc, #236] @ 3806cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3806c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 931014 │ │ │ │ + b 930f04 │ │ │ │ ldr r2, [pc, #216] @ 3806e8 │ │ │ │ ldr r3, [pc, #184] @ 3806cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -266094,55 +266094,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 3806ec │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr r2, [pc, #136] @ 3806f0 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ str r0, [r5] │ │ │ │ b 3805cc │ │ │ │ ldr r4, [pc, #108] @ 3806f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr r3, [pc, #96] @ 3806f8 │ │ │ │ ldr r2, [pc, #96] @ 3806fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 380554 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r7, ip, ror r6 │ │ │ │ ldrdeq r8, [r8, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009bfef0 │ │ │ │ - addeq r3, r3, r4, asr #10 │ │ │ │ - addeq r3, r3, ip, asr r5 │ │ │ │ + addseq pc, fp, r0, ror #27 │ │ │ │ + addeq r3, r3, r4, lsr r4 │ │ │ │ + addeq r3, r3, ip, asr #8 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ tsteq r7, r4, ror #11 │ │ │ │ tsteq r8, r8, lsr #16 │ │ │ │ strdeq r8, [r8, -r4] │ │ │ │ - addeq pc, r4, r8, ror #15 │ │ │ │ - addeq pc, r4, ip, ror #15 │ │ │ │ - @ instruction: 0x0084f7b8 │ │ │ │ - @ instruction: 0x009bfdb8 │ │ │ │ - addeq pc, r4, ip, lsr #15 │ │ │ │ + ldrdeq pc, [r4], r8 │ │ │ │ + ldrdeq pc, [r4], ip │ │ │ │ + addeq pc, r4, r8, lsr #13 │ │ │ │ + addseq pc, fp, r8, lsr #25 │ │ │ │ + umulleq pc, r4, ip, r6 @ │ │ │ │ │ │ │ │ 00380700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 380784 │ │ │ │ @@ -266151,37 +266151,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38073c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a948 │ │ │ │ + b 92a838 │ │ │ │ ldr r6, [pc, #68] @ 380788 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr ip, [pc, #56] @ 38078c │ │ │ │ ldr r2, [pc, #56] @ 380790 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a948 │ │ │ │ + b 92a838 │ │ │ │ tsteq r7, r8, lsl #9 │ │ │ │ - strdeq pc, [r4], ip │ │ │ │ - @ instruction: 0x009bfcfc │ │ │ │ - strdeq pc, [r4], r4 │ │ │ │ + addeq pc, r4, ip, ror #11 │ │ │ │ + addseq pc, fp, ip, ror #23 │ │ │ │ + addeq pc, r4, r4, ror #11 │ │ │ │ │ │ │ │ 00380794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 380818 │ │ │ │ @@ -266190,37 +266190,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3807d0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a9b0 │ │ │ │ + b 92a8a0 │ │ │ │ ldr r6, [pc, #68] @ 38081c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr ip, [pc, #56] @ 380820 │ │ │ │ ldr r2, [pc, #56] @ 380824 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a9b0 │ │ │ │ + b 92a8a0 │ │ │ │ @ instruction: 0x011753f4 │ │ │ │ - addeq pc, r4, r8, ror #12 │ │ │ │ - addseq pc, fp, r8, ror #24 │ │ │ │ - addeq pc, r4, r0, ror #12 │ │ │ │ + addeq pc, r4, r8, asr r5 @ │ │ │ │ + addseq pc, fp, r8, asr fp @ │ │ │ │ + addeq pc, r4, r0, asr r5 @ │ │ │ │ │ │ │ │ 00380828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3808ac │ │ │ │ @@ -266229,52 +266229,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380864 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92bba0 │ │ │ │ + b 92ba90 │ │ │ │ ldr r6, [pc, #68] @ 3808b0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93187c │ │ │ │ + bl 93176c │ │ │ │ ldr ip, [pc, #56] @ 3808b4 │ │ │ │ ldr r2, [pc, #56] @ 3808b8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92bba0 │ │ │ │ + b 92ba90 │ │ │ │ tsteq r7, r0, ror #6 │ │ │ │ - ldrdeq pc, [r4], r4 │ │ │ │ - @ instruction: 0x009bfbd4 │ │ │ │ - addeq pc, r4, ip, asr #11 │ │ │ │ + addeq pc, r4, r4, asr #9 │ │ │ │ + addseq pc, fp, r4, asr #21 │ │ │ │ + @ instruction: 0x0084f4bc │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 380938 │ │ │ │ ldr r2, [pc, #96] @ 38093c │ │ │ │ ldr r1, [pc, #96] @ 380940 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #68] @ 380944 │ │ │ │ ldr r3, [pc, #68] @ 380948 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -266283,58 +266283,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, fp, r4, asr #23 │ │ │ │ - @ instruction: 0x008331b4 │ │ │ │ - addeq r2, r6, r0, lsl r2 │ │ │ │ + @ instruction: 0x009bfab4 │ │ │ │ + addeq r3, r3, r4, lsr #1 │ │ │ │ + addeq r2, r6, r0, lsl #2 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - addeq pc, r4, r4, ror r5 @ │ │ │ │ + addeq pc, r4, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3809c0 │ │ │ │ ldr r2, [pc, #92] @ 3809c4 │ │ │ │ ldr r1, [pc, #92] @ 3809c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 3809cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #64] @ 3809d0 │ │ │ │ ldr r3, [pc, #64] @ 3809d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, fp, ip, lsr fp @ │ │ │ │ - addeq r3, r3, r0, lsr #2 │ │ │ │ - addeq sl, r8, ip, lsl #8 │ │ │ │ + addseq pc, fp, ip, lsr #20 │ │ │ │ + addeq r3, r3, r0, lsl r0 │ │ │ │ + strdeq sl, [r8], ip │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 3809e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ adceq ip, r6, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 380b28 │ │ │ │ ldr r6, [pc, #292] @ 380b2c │ │ │ │ @@ -266345,23 +266345,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 380a70 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 380a9c │ │ │ │ @@ -266407,29 +266407,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 380b3c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cbe0 │ │ │ │ - umullseq pc, fp, ip, sl @ │ │ │ │ - addeq r0, r4, r8, lsl sl │ │ │ │ - addeq r0, r4, ip, lsr #20 │ │ │ │ - addeq fp, r4, r0, lsr r1 │ │ │ │ - umulleq pc, r4, r8, r3 @ │ │ │ │ - addeq pc, r4, r8, ror #6 │ │ │ │ + addseq pc, fp, ip, lsl #19 │ │ │ │ + addeq r0, r4, r8, lsl #18 │ │ │ │ + addeq r0, r4, ip, lsl r9 │ │ │ │ + addeq fp, r4, r0, lsr #32 │ │ │ │ + addeq pc, r4, r8, lsl #5 │ │ │ │ + addeq pc, r4, r8, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 380ba8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 380b90 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -266438,44 +266438,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 380bac │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 930c84 │ │ │ │ - addeq r0, r4, r8, ror #17 │ │ │ │ + b 930b74 │ │ │ │ + ldrdeq r0, [r4], r8 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 380c10 │ │ │ │ ldr r2, [pc, #72] @ 380c14 │ │ │ │ ldr r1, [pc, #72] @ 380c18 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009bf8d4 │ │ │ │ - addeq r2, r3, r4, asr #29 │ │ │ │ - addeq r1, r6, r0, lsr #30 │ │ │ │ + addseq pc, fp, r4, asr #15 │ │ │ │ + @ instruction: 0x00832db4 │ │ │ │ + addeq r1, r6, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 380cec │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -266485,54 +266485,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 380cf4 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 380ccc │ │ │ │ ldr r3, [pc, #128] @ 380cf8 │ │ │ │ ldr r9, [pc, #128] @ 380cfc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a98e30 │ │ │ │ + bl a98d20 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 380c90 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq pc, fp, r0, ror r8 @ │ │ │ │ - addeq r0, r4, ip, ror #15 │ │ │ │ - ldrdeq r0, [r4], r8 │ │ │ │ - @ instruction: 0x0090d4f8 │ │ │ │ - addeq pc, r4, r0, lsl r2 @ │ │ │ │ + addseq pc, fp, r0, ror #14 │ │ │ │ + ldrdeq r0, [r4], ip │ │ │ │ + addeq r0, r4, r8, asr #13 │ │ │ │ + addseq sp, r0, r8, ror #7 │ │ │ │ + addeq pc, r4, r0, lsl #2 │ │ │ │ │ │ │ │ 00380d00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 380e08 │ │ │ │ @@ -266543,30 +266543,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 929dc8 │ │ │ │ + bl 929cb8 │ │ │ │ ldr r1, [pc, #200] @ 380e14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 380dd4 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 380e18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929dc8 │ │ │ │ + bl 929cb8 │ │ │ │ ldr r1, [pc, #164] @ 380e1c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 380dec │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 380e20 │ │ │ │ ldr r3, [pc, #112] @ 380e0c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -266584,29 +266584,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 380e24 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c84 │ │ │ │ + bl 930b74 │ │ │ │ b 380d64 │ │ │ │ ldr r1, [pc, #52] @ 380e28 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c84 │ │ │ │ + bl 930b74 │ │ │ │ b 380d90 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r8, r8, r0, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r6, r4, r8, r4 │ │ │ │ - strdeq r0, [r4], ip │ │ │ │ - addeq pc, r4, ip, asr #2 │ │ │ │ - ldrdeq r0, [r4], r0 @ │ │ │ │ + addeq r6, r4, r8, lsl #7 │ │ │ │ + addeq r0, r4, ip, ror #11 │ │ │ │ + addeq pc, r4, ip, lsr r0 @ │ │ │ │ + addeq r0, r4, r0, asr #11 │ │ │ │ tsteq r8, ip, rrx │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 00380e2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -266618,27 +266618,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 380e94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cbe0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 931c2c │ │ │ │ + bl 931b1c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq pc, r4, r8, ror r0 @ │ │ │ │ - addeq fp, r4, ip, ror #4 │ │ │ │ + addeq lr, r4, r8, ror #30 │ │ │ │ + addeq fp, r4, ip, asr r1 │ │ │ │ │ │ │ │ 00380e98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 380f0c │ │ │ │ @@ -266648,32 +266648,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #56] @ 380f18 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c988 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, fp, ip, ror #11 │ │ │ │ - addeq r2, r3, ip, asr #23 │ │ │ │ - addeq r1, r6, r8, lsr #24 │ │ │ │ - addeq lr, r4, r4, ror #31 │ │ │ │ + @ instruction: 0x009bf4dc │ │ │ │ + @ instruction: 0x00832abc │ │ │ │ + addeq r1, r6, r8, lsl fp │ │ │ │ + ldrdeq lr, [r4], r4 │ │ │ │ │ │ │ │ 00380f1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 380f74 │ │ │ │ @@ -266683,56 +266683,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #28] @ 380f80 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36c988 │ │ │ │ - addseq pc, fp, r8, ror #10 │ │ │ │ - addeq r2, r3, r0, asr fp │ │ │ │ - addeq r1, r6, ip, lsr #23 │ │ │ │ - addeq lr, r4, r0, ror #30 │ │ │ │ + addseq pc, fp, r8, asr r4 @ │ │ │ │ + addeq r2, r3, r0, asr #20 │ │ │ │ + umulleq r1, r6, ip, sl │ │ │ │ + addeq lr, r4, r0, asr lr │ │ │ │ │ │ │ │ 00380f84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 38104c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #152] @ 381050 │ │ │ │ ldr r1, [pc, #152] @ 381054 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #128] @ 381058 │ │ │ │ ldr r1, [pc, #128] @ 38105c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #96] @ 381060 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c8c8 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266746,20 +266746,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x009bf4fc │ │ │ │ - addeq r0, r4, r0, ror r4 │ │ │ │ - addeq r0, r4, r4, lsl #9 │ │ │ │ - @ instruction: 0x00832abc │ │ │ │ - addeq r1, r6, r8, lsl fp │ │ │ │ - addeq lr, r4, r0, asr #29 │ │ │ │ + addseq pc, fp, ip, ror #7 │ │ │ │ + addeq r0, r4, r0, ror #6 │ │ │ │ + addeq r0, r4, r4, ror r3 │ │ │ │ + addeq r2, r3, ip, lsr #19 │ │ │ │ + addeq r1, r6, r8, lsl #20 │ │ │ │ + @ instruction: 0x0084edb0 │ │ │ │ │ │ │ │ 00381064 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -266788,44 +266788,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 381118 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 8eed60 │ │ │ │ + bl 8eec50 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 8eed60 │ │ │ │ + bl 8eec50 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 8e3a00 │ │ │ │ + bl 8e38f0 │ │ │ │ b 3810d8 │ │ │ │ ldr r3, [pc, #28] @ 381150 │ │ │ │ ldr r1, [pc, #28] @ 381154 │ │ │ │ ldr r0, [pc, #28] @ 381158 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq pc, fp, ip, ror #6 │ │ │ │ - umulleq lr, r4, r4, sp │ │ │ │ - addeq lr, r4, r4, lsr #27 │ │ │ │ + addseq pc, fp, ip, asr r2 @ │ │ │ │ + addeq lr, r4, r4, lsl #25 │ │ │ │ + umulleq lr, r4, r4, ip │ │ │ │ │ │ │ │ 0038115c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -266846,46 +266846,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 381200 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 8eed60 │ │ │ │ + bl 8eec50 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e39f4 │ │ │ │ + bl 8e38e4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 8eed60 │ │ │ │ + bl 8eec50 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 8e3a00 │ │ │ │ + bl 8e38f0 │ │ │ │ b 3811b8 │ │ │ │ ldr r3, [pc, #28] @ 381238 │ │ │ │ ldr r1, [pc, #28] @ 38123c │ │ │ │ ldr r0, [pc, #28] @ 381240 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq pc, fp, r4, lsl #5 │ │ │ │ - addeq lr, r4, ip, lsr #25 │ │ │ │ - @ instruction: 0x0084ecbc │ │ │ │ + addseq pc, fp, r4, ror r1 @ │ │ │ │ + umulleq lr, r4, ip, fp │ │ │ │ + addeq lr, r4, ip, lsr #23 │ │ │ │ │ │ │ │ 00381244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3812a0 │ │ │ │ @@ -266895,26 +266895,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #32] @ 3812ac │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36c6b4 │ │ │ │ - addseq pc, fp, r0, asr #4 │ │ │ │ - addeq r2, r3, r8, lsr #16 │ │ │ │ - addeq r1, r6, r4, lsl #17 │ │ │ │ - addeq lr, r4, r8, lsr ip │ │ │ │ + addseq pc, fp, r0, lsr r1 @ │ │ │ │ + addeq r2, r3, r8, lsl r7 │ │ │ │ + addeq r1, r6, r4, ror r7 │ │ │ │ + addeq lr, r4, r8, lsr #22 │ │ │ │ │ │ │ │ 003812b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 381334 │ │ │ │ @@ -266927,33 +266927,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #32] @ 381340 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 36cac0 │ │ │ │ - @ instruction: 0x009bf1d8 │ │ │ │ - addeq r2, r3, r4, asr #15 │ │ │ │ - addeq r1, r6, r0, lsr #16 │ │ │ │ - addeq lr, r4, r8, lsr #23 │ │ │ │ + addseq pc, fp, r8, asr #1 │ │ │ │ + @ instruction: 0x008326b4 │ │ │ │ + addeq r1, r6, r0, lsl r7 │ │ │ │ + umulleq lr, r4, r8, sl │ │ │ │ │ │ │ │ 00381344 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -266978,17 +266978,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3813c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq pc, fp, r0, lsl #2 │ │ │ │ - addeq lr, r4, r8, lsr #22 │ │ │ │ - addeq lr, r4, r4, asr fp │ │ │ │ + @ instruction: 0x009beff0 │ │ │ │ + addeq lr, r4, r8, lsl sl │ │ │ │ + addeq lr, r4, r4, asr #20 │ │ │ │ │ │ │ │ 003813c8 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 3813ec │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -267005,17 +267005,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 381428 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umullseq pc, fp, ip, r0 @ │ │ │ │ - addeq lr, r4, r4, asr #21 │ │ │ │ - addeq lr, r4, r0, lsl fp │ │ │ │ + addseq lr, fp, ip, lsl #31 │ │ │ │ + @ instruction: 0x0084e9b4 │ │ │ │ + addeq lr, r4, r0, lsl #20 │ │ │ │ │ │ │ │ 0038142c : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -267041,17 +267041,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3814b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq pc, fp, r4, lsl r0 @ │ │ │ │ - addeq lr, r4, ip, lsr sl │ │ │ │ - addeq lr, r4, r4, lsr #21 │ │ │ │ + addseq lr, fp, r4, lsl #30 │ │ │ │ + addeq lr, r4, ip, lsr #18 │ │ │ │ + umulleq lr, r4, r4, r9 │ │ │ │ │ │ │ │ 003814b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -267063,15 +267063,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r4, [pc, #480] @ 3816e4 │ │ │ │ ldr r2, [pc, #480] @ 3816e8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 3816ec │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -267079,33 +267079,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 3816f0 │ │ │ │ ldr r9, [pc, #452] @ 3816f4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #436] @ 3816f8 │ │ │ │ ldr r1, [pc, #436] @ 3816fc │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38166c │ │ │ │ ldr r3, [pc, #396] @ 381700 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 9296fc │ │ │ │ + bl 9295ec │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 381610 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -267145,38 +267145,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 381590 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 38165c │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 8eed60 │ │ │ │ + bl 8eec50 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ b 381590 │ │ │ │ - bl 8eed60 │ │ │ │ + bl 8eec50 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 8e3a00 │ │ │ │ + bl 8e38f0 │ │ │ │ b 381638 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cb68 │ │ │ │ ldr r2, [pc, #136] @ 381708 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 38170c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 925e24 │ │ │ │ + bl 925d14 │ │ │ │ ldr r3, [pc, #104] @ 381710 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 38156c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 381714 │ │ │ │ @@ -267186,29 +267186,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r8, r4, lsr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, fp, r0, lsr #31 │ │ │ │ - addeq pc, r3, ip, lsl pc @ │ │ │ │ - addeq pc, r3, r0, lsr pc @ │ │ │ │ + umullseq lr, fp, r0, lr │ │ │ │ + addeq pc, r3, ip, lsl #28 │ │ │ │ + addeq pc, r3, r0, lsr #28 │ │ │ │ tsteq r7, r8, ror r6 │ │ │ │ ldrdeq r7, [r8, -r4] │ │ │ │ - addeq r2, r3, ip, asr #10 │ │ │ │ - @ instruction: 0x008615b0 │ │ │ │ + addeq r2, r3, ip, lsr r4 │ │ │ │ + addeq r1, r6, r0, lsr #9 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ tsteq r8, r4, lsr r8 │ │ │ │ - ldrdeq lr, [r4], r8 │ │ │ │ - addeq lr, r4, r0, ror #15 │ │ │ │ + addeq lr, r4, r8, asr #15 │ │ │ │ + ldrdeq lr, [r4], r0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addseq lr, fp, r0, ror #27 │ │ │ │ - addeq lr, r4, r8, lsl #16 │ │ │ │ - addeq lr, r4, r8, lsl r8 │ │ │ │ + @ instruction: 0x009becd0 │ │ │ │ + strdeq lr, [r4], r8 │ │ │ │ + addeq lr, r4, r8, lsl #14 │ │ │ │ │ │ │ │ 00381720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 3817dc │ │ │ │ @@ -267218,53 +267218,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 3817e4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #128] @ 3817e8 │ │ │ │ ldr r7, [pc, #128] @ 3817ec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 381794 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9295d4 │ │ │ │ + b 9294c4 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cb68 │ │ │ │ ldr r2, [pc, #72] @ 3817f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3817f4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 925e24 │ │ │ │ + bl 925d14 │ │ │ │ ldr r3, [pc, #40] @ 3817f8 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 381780 │ │ │ │ - addseq lr, fp, ip, ror #26 │ │ │ │ - addeq r2, r3, r8, asr #6 │ │ │ │ - addeq r1, r6, ip, lsr #7 │ │ │ │ + addseq lr, fp, ip, asr ip │ │ │ │ + addeq r2, r3, r8, lsr r2 │ │ │ │ + umulleq r1, r6, ip, r2 │ │ │ │ tsteq r7, ip, lsr r4 │ │ │ │ @ instruction: 0x01087694 │ │ │ │ - @ instruction: 0x0084e7b0 │ │ │ │ - @ instruction: 0x0084e6b8 │ │ │ │ + addeq lr, r4, r0, lsr #13 │ │ │ │ + addeq lr, r4, r8, lsr #11 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ │ │ │ │ 003817fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -267275,53 +267275,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 3818c0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #128] @ 3818c4 │ │ │ │ ldr r7, [pc, #128] @ 3818c8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 381870 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9296fc │ │ │ │ + b 9295ec │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cb68 │ │ │ │ ldr r2, [pc, #72] @ 3818cc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3818d0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 925e24 │ │ │ │ + bl 925d14 │ │ │ │ ldr r3, [pc, #40] @ 3818d4 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 38185c │ │ │ │ - umullseq lr, fp, r0, ip │ │ │ │ - addeq r2, r3, ip, ror #4 │ │ │ │ - ldrdeq r1, [r6], r0 │ │ │ │ + addseq lr, fp, r0, lsl #23 │ │ │ │ + addeq r2, r3, ip, asr r1 │ │ │ │ + addeq r1, r6, r0, asr #3 │ │ │ │ tsteq r7, r0, ror #6 │ │ │ │ @ instruction: 0x010875b8 │ │ │ │ - ldrdeq lr, [r4], r4 │ │ │ │ - ldrdeq lr, [r4], ip │ │ │ │ + addeq lr, r4, r4, asr #11 │ │ │ │ + addeq lr, r4, ip, asr #9 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ │ │ │ │ 003818d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -267346,31 +267346,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 38198c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 925e24 │ │ │ │ + bl 925d14 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 381990 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x011742b4 │ │ │ │ tsteq r8, ip, lsl #10 │ │ │ │ - addeq lr, r4, r4, lsr #12 │ │ │ │ - addeq lr, r4, ip, lsr r5 │ │ │ │ + addeq lr, r4, r4, lsl r5 │ │ │ │ + addeq lr, r4, ip, lsr #8 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ │ │ │ │ 00381994 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 3819cc │ │ │ │ mov r3, #0 │ │ │ │ @@ -267421,15 +267421,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 381a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ umlaleq fp, r6, ip, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 381b88 │ │ │ │ mov r4, r1 │ │ │ │ @@ -267446,24 +267446,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 381b98 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b53ad8 │ │ │ │ + bl b539c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 381b10 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 381b54 │ │ │ │ @@ -267490,25 +267490,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 381b10 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009beab0 │ │ │ │ + addseq lr, fp, r0, lsr #19 │ │ │ │ tsteq r8, ip, ror #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r4, r4, ror #9 │ │ │ │ - ldrdeq lr, [r4], r0 │ │ │ │ + ldrdeq lr, [r4], r4 │ │ │ │ + addeq lr, r4, r0, asr #7 │ │ │ │ smlatteq r8, ip, r2, r7 │ │ │ │ - addeq lr, r4, r4, ror #8 │ │ │ │ - addeq lr, r4, r4, asr #8 │ │ │ │ + addeq lr, r4, r4, asr r3 │ │ │ │ + addeq lr, r4, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 381c7c │ │ │ │ ldr r2, [pc, #188] @ 381c80 │ │ │ │ ldr r1, [pc, #188] @ 381c84 │ │ │ │ @@ -267516,15 +267516,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r6, [pc, #152] @ 381c88 │ │ │ │ ldr r1, [pc, #152] @ 381c8c │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -267533,59 +267533,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 381c90 │ │ │ │ ldr r3, [pc, #124] @ 381c94 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 931ad4 │ │ │ │ + bl 9319c4 │ │ │ │ ldr ip, [pc, #100] @ 381c98 │ │ │ │ ldr r3, [pc, #100] @ 381c9c │ │ │ │ ldr r1, [pc, #100] @ 381ca0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 931ad4 │ │ │ │ + bl 9319c4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq lr, fp, r8, lsl #19 │ │ │ │ - addeq r1, r3, r4, asr #29 │ │ │ │ - addeq r0, r6, r0, lsr #30 │ │ │ │ - addeq r1, r5, r8, lsl r1 │ │ │ │ - addeq lr, r4, r0, ror #7 │ │ │ │ + addseq lr, fp, r8, ror r8 │ │ │ │ + @ instruction: 0x00831db4 │ │ │ │ + addeq r0, r6, r0, lsl lr │ │ │ │ + addeq r1, r5, r8 │ │ │ │ + ldrdeq lr, [r4], r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - addeq lr, r4, r4, lsr #7 │ │ │ │ + umulleq lr, r4, r4, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 381d1c │ │ │ │ ldr r2, [pc, #96] @ 381d20 │ │ │ │ ldr r1, [pc, #96] @ 381d24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r4, [pc, #68] @ 381d28 │ │ │ │ ldr r3, [pc, #68] @ 381d2c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -267594,17 +267594,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, fp, r8, lsl #17 │ │ │ │ - addeq lr, r4, r8, asr #5 │ │ │ │ - ldrdeq lr, [r4], ip │ │ │ │ + addseq lr, fp, r8, ror r7 │ │ │ │ + @ instruction: 0x0084e1b8 │ │ │ │ + addeq lr, r4, ip, asr #3 │ │ │ │ tsteq r8, r0, lsr #2 │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 381df8 │ │ │ │ @@ -267622,24 +267622,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b53ad8 │ │ │ │ + bl b539c8 │ │ │ │ ldr r2, [pc, #80] @ 381e0c │ │ │ │ ldr r3, [pc, #64] @ 381e00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -267649,19 +267649,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq lr, fp, r4, lsl #16 │ │ │ │ + @ instruction: 0x009be6f4 │ │ │ │ smlatbeq r8, ip, r0, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r4, r8, lsr r2 │ │ │ │ - addeq lr, r4, ip, lsl r2 │ │ │ │ + addeq lr, r4, r8, lsr #2 │ │ │ │ + addeq lr, r4, ip, lsl #2 │ │ │ │ tsteq r8, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 381ed8 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -267678,24 +267678,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b53ad8 │ │ │ │ + bl b539c8 │ │ │ │ ldr r2, [pc, #80] @ 381eec │ │ │ │ ldr r3, [pc, #64] @ 381ee0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -267705,19 +267705,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq lr, fp, r4, lsr #14 │ │ │ │ + addseq lr, fp, r4, lsl r6 │ │ │ │ smlabteq r8, ip, pc, r6 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r4, r8, asr r1 │ │ │ │ - addeq lr, r4, ip, lsr r1 │ │ │ │ + addeq lr, r4, r8, asr #32 │ │ │ │ + addeq lr, r4, ip, lsr #32 │ │ │ │ tsteq r8, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 381fc4 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -267734,24 +267734,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b53ad8 │ │ │ │ + bl b539c8 │ │ │ │ ldr r2, [pc, #92] @ 381fd8 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 381fcc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -267764,82 +267764,82 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq lr, fp, r4, asr #12 │ │ │ │ + addseq lr, fp, r4, lsr r5 │ │ │ │ smlatteq r8, ip, lr, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r4, r8, ror r0 │ │ │ │ - addeq lr, r4, ip, asr r0 │ │ │ │ + addeq sp, r4, r8, ror #30 │ │ │ │ + addeq sp, r4, ip, asr #30 │ │ │ │ smlabbeq r8, ip, lr, r6 │ │ │ │ ldr r0, [pc, #4] @ 381fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ adceq sl, r6, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ 382044 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 38202c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r3, [r0, #716] @ 0x2cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r6, lr, r0, lsr #18 │ │ │ │ + addeq r6, lr, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3820c8 │ │ │ │ ldr r2, [pc, #104] @ 3820cc │ │ │ │ ldr r1, [pc, #104] @ 3820d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #76] @ 3820d4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #60] @ 3820d8 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, fp, r8, lsl r5 │ │ │ │ - addeq r1, r3, r4, lsr #20 │ │ │ │ - addeq r0, r6, r0, lsl #21 │ │ │ │ + addseq lr, fp, r8, lsl #8 │ │ │ │ + addeq r1, r3, r4, lsl r9 │ │ │ │ + addeq r0, r6, r0, ror r9 │ │ │ │ tsteq r4, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #268] @ 382200 │ │ │ │ @@ -267857,26 +267857,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #228] @ 382210 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r2, #254 @ 0xfe │ │ │ │ bhi 3821b4 │ │ │ │ ldr r1, [pc, #184] @ 382214 │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c90 │ │ │ │ + bl 930b80 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble 3821e4 │ │ │ │ ldr r2, [pc, #156] @ 382218 │ │ │ │ ldr r3, [pc, #136] @ 382208 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -267897,66 +267897,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 382174 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ 382224 │ │ │ │ ldr r0, [pc, #56] @ 382228 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq lr, fp, r4, lsl #9 │ │ │ │ + addseq lr, fp, r4, ror r3 │ │ │ │ tsteq r8, r0, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq sp, [r4], ip │ │ │ │ - addeq sp, r4, r4, asr #29 │ │ │ │ + addeq sp, r4, ip, asr #27 │ │ │ │ + @ instruction: 0x0084ddb4 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ smlabbeq r8, r8, ip, r6 │ │ │ │ - addeq sp, r4, r0, ror lr │ │ │ │ - addeq sp, r4, r4, asr lr │ │ │ │ - addeq sp, r4, ip, lsr #28 │ │ │ │ - addeq sp, r4, ip, asr lr │ │ │ │ + addeq sp, r4, r0, ror #26 │ │ │ │ + addeq sp, r4, r4, asr #26 │ │ │ │ + addeq sp, r4, ip, lsl sp │ │ │ │ + addeq sp, r4, ip, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 38223c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ adceq sl, r6, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 38229c │ │ │ │ ldr r2, [pc, #68] @ 3822a0 │ │ │ │ ldr r1, [pc, #68] @ 3822a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #40] @ 3822a8 │ │ │ │ ldr r1, [pc, #40] @ 3822ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927ef4 │ │ │ │ - addseq lr, fp, r4, ror #6 │ │ │ │ - addeq r1, r3, r4, lsr r8 │ │ │ │ - umulleq r0, r6, r0, r8 │ │ │ │ + b 927de4 │ │ │ │ + addseq lr, fp, r4, asr r2 │ │ │ │ + addeq r1, r3, r4, lsr #14 │ │ │ │ + addeq r0, r6, r0, lsl #15 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ tsteq r4, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 382314 │ │ │ │ @@ -267969,24 +267969,24 @@ │ │ │ │ add ip, ip, #16 │ │ │ │ add r0, r0, #1856 @ 0x740 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r5 │ │ │ │ bl 36c878 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c118 │ │ │ │ - @ instruction: 0x009be2f0 │ │ │ │ - addeq r0, r6, r8, lsl #16 │ │ │ │ - @ instruction: 0x008317b0 │ │ │ │ + b 92c008 │ │ │ │ + addseq lr, fp, r0, ror #3 │ │ │ │ + strdeq r0, [r6], r8 │ │ │ │ + addeq r1, r3, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #368] @ 3824a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -267994,114 +267994,114 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #352] @ 3824ac │ │ │ │ ldr r1, [pc, #352] @ 3824b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #332] @ 3824b4 │ │ │ │ ldr r1, [pc, #332] @ 3824b8 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #292] @ 3824bc │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, #16 │ │ │ │ add sl, r0, #760 @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 381344 │ │ │ │ ldr r2, [pc, #248] @ 3824c0 │ │ │ │ ldr r1, [pc, #248] @ 3824c4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #928 @ 0x3a0 │ │ │ │ add r2, r4, #936 @ 0x3a8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ ldr r2, [pc, #220] @ 3824c8 │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ ldr r1, [pc, #216] @ 3824cc │ │ │ │ add r7, r7, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ 3824d0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ ldr r2, [pc, #188] @ 3824d4 │ │ │ │ ldr r1, [pc, #188] @ 3824d8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #164] @ 3824dc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #156] @ 3824e0 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r1, [pc, #152] @ 3824e4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r4, #18176 @ 0x4700 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #224 @ 0xe0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ ldr r1, [pc, #120] @ 3824e8 │ │ │ │ add r2, r4, #19968 @ 0x4e00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq lr, fp, ip, lsl #5 │ │ │ │ - addeq pc, r3, r0, ror #1 │ │ │ │ - strdeq pc, [r3], r0 │ │ │ │ - addeq sp, r4, r4, lsl #26 │ │ │ │ - addeq sp, r4, r0, lsr #26 │ │ │ │ - addeq sp, r4, ip, lsl #26 │ │ │ │ - strdeq sp, [r4], r8 │ │ │ │ - addeq sp, r4, r0, ror #25 │ │ │ │ - ldrdeq sp, [r4], r8 │ │ │ │ - addeq sl, r5, ip, lsl #28 │ │ │ │ + addseq lr, fp, ip, ror r1 │ │ │ │ + ldrdeq lr, [r3], r0 │ │ │ │ + addeq lr, r3, r0, ror #31 │ │ │ │ + strdeq sp, [r4], r4 │ │ │ │ + addeq sp, r4, r0, lsl ip │ │ │ │ + strdeq sp, [r4], ip │ │ │ │ + addeq sp, r4, r8, ror #23 │ │ │ │ + ldrdeq sp, [r4], r0 │ │ │ │ + addeq sp, r4, r8, asr #23 │ │ │ │ + strdeq sl, [r5], ip │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addeq r1, r3, r8, ror r6 │ │ │ │ - ldrdeq r0, [r6], r4 │ │ │ │ - addseq r1, r5, ip, lsr r1 │ │ │ │ - addeq sp, r4, ip, lsl #25 │ │ │ │ - addeq sp, r4, r0, lsl #25 │ │ │ │ - addeq sp, r4, r0, ror ip │ │ │ │ + addeq r1, r3, r8, ror #10 │ │ │ │ + addeq r0, r6, r4, asr #11 │ │ │ │ + addseq r1, r5, ip, lsr #32 │ │ │ │ + addeq sp, r4, ip, ror fp │ │ │ │ + addeq sp, r4, r0, ror fp │ │ │ │ + addeq sp, r4, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r5, [pc, #1132] @ 382970 │ │ │ │ ldr ip, [pc, #1132] @ 382974 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -268113,220 +268113,220 @@ │ │ │ │ mov r3, #19 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #1080] @ 38297c │ │ │ │ ldr r1, [pc, #1080] @ 382980 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [pc, #1064] @ 382984 │ │ │ │ ldr r6, [pc, #1064] @ 382988 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add r3, r0, #936 @ 0x3a8 │ │ │ │ mov lr, r3 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, lr │ │ │ │ str lr, [sp, #20] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r8, r4, #1856 @ 0x740 │ │ │ │ add r8, r8, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add sl, r4, #18176 @ 0x4700 │ │ │ │ add sl, sl, #224 @ 0xe0 │ │ │ │ add fp, r4, #19968 @ 0x4e00 │ │ │ │ add fp, fp, #96 @ 0x60 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, fp │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #884] @ 38298c │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ bne 382674 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r1, [pc, #772] @ 382990 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r1, [pc, #756] @ 382994 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382658 │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 3812b0 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r1, [pc, #660] @ 382998 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #32 │ │ │ │ bl 36c66c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382658 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, fp │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382658 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ add r9, r4, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 3813c8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmn r3, #1 │ │ │ │ ldrne r7, [sp, #12] │ │ │ │ movne r8, #0 │ │ │ │ beq 3828ec │ │ │ │ add r8, r8, #1 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3813c8 │ │ │ │ lsl r2, r8, #8 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 38284c │ │ │ │ cmn r3, #1 │ │ │ │ beq 3828ec │ │ │ │ mov r7, #0 │ │ │ │ @@ -268336,36 +268336,36 @@ │ │ │ │ lsl r8, r7, #8 │ │ │ │ add r8, r8, #1536 @ 0x600 │ │ │ │ asr fp, r8, #31 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 3813c8 │ │ │ │ adds r2, r8, #32 │ │ │ │ adc r3, fp, #0 │ │ │ │ add r7, r7, #1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bhi 38288c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 3813c8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ movne r7, #0 │ │ │ │ beq 382658 │ │ │ │ ldr r8, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r6 │ │ │ │ add r8, r8, r7, lsl #5 │ │ │ │ @@ -268383,58 +268383,58 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 380f84 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, r7 │ │ │ │ bhi 38291c │ │ │ │ b 382658 │ │ │ │ - addseq lr, fp, r0, asr #1 │ │ │ │ - addeq lr, r3, r4, lsr pc │ │ │ │ - addeq lr, r3, r4, lsl pc │ │ │ │ - addeq sp, r4, ip, lsr #22 │ │ │ │ - addeq sp, r4, r8, asr #22 │ │ │ │ - addeq r1, r3, ip, lsr r5 │ │ │ │ - umulleq r0, r6, r8, r5 │ │ │ │ - ldrdeq sp, [r4], r0 │ │ │ │ - addeq sp, r4, r0, ror #20 │ │ │ │ - addeq sp, r4, r8, asr sl │ │ │ │ + @ instruction: 0x009bdfb0 │ │ │ │ + addeq lr, r3, r4, lsr #28 │ │ │ │ + addeq lr, r3, r4, lsl #28 │ │ │ │ + addeq sp, r4, ip, lsl sl │ │ │ │ + addeq sp, r4, r8, lsr sl │ │ │ │ + addeq r1, r3, ip, lsr #8 │ │ │ │ + addeq r0, r6, r8, lsl #9 │ │ │ │ + addeq sp, r4, r0, asr #19 │ │ │ │ + addeq sp, r4, r0, asr r9 │ │ │ │ + addeq sp, r4, r8, asr #18 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ ldr r0, [pc, #8] @ 3829ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ strdeq sl, [r6], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 382a14 │ │ │ │ ldr r2, [pc, #76] @ 382a18 │ │ │ │ ldr r1, [pc, #76] @ 382a1c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #48] @ 382a20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sp, fp, r0, lsr ip │ │ │ │ - addeq r1, r3, r4, asr #1 │ │ │ │ - addeq r0, r6, r0, lsr #2 │ │ │ │ + addseq sp, fp, r0, lsr #22 │ │ │ │ + @ instruction: 0x00830fb4 │ │ │ │ + addeq r0, r6, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsl r9, r1, #2 │ │ │ │ add r6, r9, #1024 @ 0x400 │ │ │ │ @@ -268442,15 +268442,15 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r2 │ │ │ │ add r4, r0, r1, lsl #2 │ │ │ │ add r6, r6, r0 │ │ │ │ ldr r0, [r4, #880] @ 0x370 │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #256 @ 0x100 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ cmp r4, r6 │ │ │ │ bne 382a50 │ │ │ │ cmp r7, #31 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -268468,16 +268468,16 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ poplt {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ ldr r0, [r8, r3, lsl #2] │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 92c118 │ │ │ │ - addseq sp, fp, r4, ror fp │ │ │ │ + b 92c008 │ │ │ │ + addseq sp, fp, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 382c18 │ │ │ │ ldr r8, [pc, #308] @ 382c1c │ │ │ │ ldr r7, [pc, #308] @ 382c20 │ │ │ │ @@ -268487,49 +268487,49 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r4, #144 @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #264] @ 382c24 │ │ │ │ ldr r1, [pc, #264] @ 382c28 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #232] @ 382c2c │ │ │ │ ldr r1, [pc, #232] @ 382c30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #220] @ 382c34 │ │ │ │ add r4, r0, #1904 @ 0x770 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ ldr r3, [pc, #196] @ 382c38 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935bfc │ │ │ │ + bl 935aec │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ bl 3813c8 │ │ │ │ ldr r8, [pc, #144] @ 382c3c │ │ │ │ ldr r7, [pc, #144] @ 382c40 │ │ │ │ add r4, r5, #23552 @ 0x5c00 │ │ │ │ add r5, r5, #93184 @ 0x16c00 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -268542,36 +268542,36 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r4, r4, #17408 @ 0x4400 │ │ │ │ ldr r3, [pc, #100] @ 382c44 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ cmp r4, r5 │ │ │ │ bne 382bd0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq sp, fp, r8, lsl fp │ │ │ │ - addeq lr, r3, ip, lsr r9 │ │ │ │ - addeq lr, r3, r0, asr r9 │ │ │ │ - addeq sp, r4, ip, ror #11 │ │ │ │ - addeq sp, r4, r4, lsl #12 │ │ │ │ - addeq sp, r4, ip, asr #10 │ │ │ │ - strdeq sp, [r4], r0 │ │ │ │ + addseq sp, fp, r8, lsl #20 │ │ │ │ + addeq lr, r3, ip, lsr #16 │ │ │ │ + addeq lr, r3, r0, asr #16 │ │ │ │ + ldrdeq sp, [r4], ip │ │ │ │ + strdeq sp, [r4], r4 │ │ │ │ + addeq sp, r4, ip, lsr r4 │ │ │ │ + addeq sp, r4, r0, ror #9 │ │ │ │ andeq r5, r0, r0, ror #9 │ │ │ │ - addeq sp, r4, r4, ror r5 │ │ │ │ - addeq sp, r4, ip, lsl #11 │ │ │ │ - umulleq sp, r4, r0, r5 │ │ │ │ + addeq sp, r4, r4, ror #8 │ │ │ │ + addeq sp, r4, ip, ror r4 │ │ │ │ + addeq sp, r4, r0, lsl #9 │ │ │ │ andeq r4, r0, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #616] @ 382ec8 │ │ │ │ ldr r9, [pc, #616] @ 382ecc │ │ │ │ @@ -268585,44 +268585,44 @@ │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #560] @ 382ed4 │ │ │ │ ldr r1, [pc, #560] @ 382ed8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #528] @ 382edc │ │ │ │ ldr r1, [pc, #528] @ 382ee0 │ │ │ │ add r4, r4, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r6, r0, #1904 @ 0x770 │ │ │ │ add r6, r6, #8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r5 │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ bne 382d40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -268632,15 +268632,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3812b0 │ │ │ │ add r7, fp, #748 @ 0x2ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -268667,37 +268667,37 @@ │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382d20 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [pc, #244] @ 382ef4 │ │ │ │ ldr r1, [pc, #244] @ 382ef8 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ mov fp, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 38107c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ @@ -268725,60 +268725,60 @@ │ │ │ │ ldr r1, [pc, #76] @ 382f00 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36c66c │ │ │ │ - umullseq sp, fp, ip, r9 │ │ │ │ - @ instruction: 0x0083e7bc │ │ │ │ - ldrdeq lr, [r3], r0 │ │ │ │ - addeq sp, r4, r8, ror #8 │ │ │ │ - addeq sp, r4, r0, lsl #9 │ │ │ │ - addeq r0, r3, r8, asr #27 │ │ │ │ - addeq pc, r5, r4, lsr #28 │ │ │ │ - addseq sp, fp, r8, ror #16 │ │ │ │ - addeq lr, r3, r8, lsl #13 │ │ │ │ + addseq sp, fp, ip, lsl #17 │ │ │ │ + addeq lr, r3, ip, lsr #13 │ │ │ │ + addeq lr, r3, r0, asr #13 │ │ │ │ + addeq sp, r4, r8, asr r3 │ │ │ │ + addeq sp, r4, r0, ror r3 │ │ │ │ + @ instruction: 0x00830cb8 │ │ │ │ + addeq pc, r5, r4, lsl sp @ │ │ │ │ + addseq sp, fp, r8, asr r7 │ │ │ │ + addeq lr, r3, r8, ror r5 │ │ │ │ andne r0, r4, r0 │ │ │ │ - addeq lr, r3, ip, ror r6 │ │ │ │ - umulleq r0, r3, r4, ip │ │ │ │ - strdeq pc, [r5], r0 │ │ │ │ + addeq lr, r3, ip, ror #10 │ │ │ │ + addeq r0, r3, r4, lsl #23 │ │ │ │ + addeq pc, r5, r0, ror #23 │ │ │ │ andne r0, r8, r0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ ldr r0, [pc, #8] @ 382f14 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ adceq r9, r6, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 382f74 │ │ │ │ ldr r2, [pc, #68] @ 382f78 │ │ │ │ ldr r1, [pc, #68] @ 382f7c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #40] @ 382f80 │ │ │ │ ldr r1, [pc, #40] @ 382f84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927ef4 │ │ │ │ - addseq sp, fp, r8, lsl #15 │ │ │ │ - addeq r0, r3, ip, asr fp │ │ │ │ - @ instruction: 0x0085fbb8 │ │ │ │ + b 927de4 │ │ │ │ + addseq sp, fp, r8, ror r6 │ │ │ │ + addeq r0, r3, ip, asr #20 │ │ │ │ + addeq pc, r5, r8, lsr #21 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ smlatteq r4, ip, r3, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 382fe8 │ │ │ │ @@ -268790,24 +268790,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1872 @ 0x750 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r5 │ │ │ │ bl 36c878 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c118 │ │ │ │ - addseq sp, fp, r4, lsl r7 │ │ │ │ - addeq pc, r5, r4, lsr fp @ │ │ │ │ - ldrdeq r0, [r3], ip │ │ │ │ + b 92c008 │ │ │ │ + addseq sp, fp, r4, lsl #12 │ │ │ │ + addeq pc, r5, r4, lsr #20 │ │ │ │ + addeq r0, r3, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 383160 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -268815,106 +268815,106 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #324] @ 383164 │ │ │ │ ldr r1, [pc, #324] @ 383168 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #292] @ 38316c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ add r7, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ ldr r2, [pc, #264] @ 383170 │ │ │ │ ldr r1, [pc, #264] @ 383174 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r6, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r7 │ │ │ │ bl 381344 │ │ │ │ ldr r2, [pc, #232] @ 383178 │ │ │ │ ldr r1, [pc, #232] @ 38317c │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r5, r3 │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ ldr r0, [pc, #204] @ 383180 │ │ │ │ ldr r1, [pc, #204] @ 383184 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #1872 @ 0x750 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #192] @ 383188 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ ldr r2, [pc, #180] @ 38318c │ │ │ │ ldr r1, [pc, #180] @ 383190 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r5, #18176 @ 0x4700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #232 @ 0xe8 │ │ │ │ ldr r6, [pc, #152] @ 383194 │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ ldr r1, [pc, #148] @ 383198 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #19968 @ 0x4e00 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #200 @ 0xc8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ ldr r1, [pc, #116] @ 38319c │ │ │ │ add r2, r5, #21760 @ 0x5500 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r2, r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009bd6b4 │ │ │ │ - addeq sp, r4, r8, lsr r1 │ │ │ │ - addeq sp, r4, ip, asr #2 │ │ │ │ - addeq sp, r4, ip, lsr r1 │ │ │ │ - addeq lr, r3, r4, asr #7 │ │ │ │ - ldrdeq lr, [r3], r0 │ │ │ │ - addeq sp, r4, r4, lsl #2 │ │ │ │ - addeq sp, r4, ip, lsl r0 │ │ │ │ - addeq sp, r4, r8, lsl r0 │ │ │ │ - addeq sl, r5, ip, asr #2 │ │ │ │ + addseq sp, fp, r4, lsr #11 │ │ │ │ + addeq sp, r4, r8, lsr #32 │ │ │ │ + addeq sp, r4, ip, lsr r0 │ │ │ │ + addeq sp, r4, ip, lsr #32 │ │ │ │ + @ instruction: 0x0083e2b4 │ │ │ │ + addeq lr, r3, r0, asr #5 │ │ │ │ + strdeq ip, [r4], r4 │ │ │ │ + addeq ip, r4, ip, lsl #30 │ │ │ │ + addeq ip, r4, r8, lsl #30 │ │ │ │ + addeq sl, r5, ip, lsr r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldrdeq sp, [r4], r0 │ │ │ │ - strheq sp, [r4], r8 │ │ │ │ - ldrdeq ip, [r4], r4 │ │ │ │ - addeq ip, r4, r8, asr #31 │ │ │ │ - umulleq sp, r4, ip, r0 │ │ │ │ + addeq ip, r4, r0, asr #31 │ │ │ │ + addeq ip, r4, r8, lsr #31 │ │ │ │ + addeq ip, r4, r4, asr #29 │ │ │ │ + @ instruction: 0x0084ceb8 │ │ │ │ + addeq ip, r4, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1460] @ 38376c │ │ │ │ ldr r7, [pc, #1460] @ 383770 │ │ │ │ ldr r6, [pc, #1460] @ 383774 │ │ │ │ @@ -268925,36 +268925,36 @@ │ │ │ │ add r8, r9, #40 @ 0x28 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #1412] @ 383778 │ │ │ │ ldr r1, [pc, #1412] @ 38377c │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [pc, #1400] @ 383780 │ │ │ │ add fp, pc, fp │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, r9, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ sub r3, r3, #32 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bhi 383720 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 28ac48 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r1, [pc, #1340] @ 383784 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e848 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ bne 3836dc │ │ │ │ ldr r2, [pc, #1320] @ 383788 │ │ │ │ @@ -268965,104 +268965,104 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr ip, [pc, #1276] @ 383790 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, sl │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383700 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r6, r4, #1872 @ 0x750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #1168] @ 383794 │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r1, [pc, #1136] @ 383798 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r1, [pc, #1120] @ 38379c │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 931c2c │ │ │ │ + bl 931b1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 383764 │ │ │ │ ldr r3, [pc, #1080] @ 3837a0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 932b44 │ │ │ │ + bl 932a34 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #1052] @ 3837a4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #1044] @ 3837a8 │ │ │ │ - bl 9276f8 │ │ │ │ + bl 9275e8 │ │ │ │ ldr r9, [pc, #1040] @ 3837ac │ │ │ │ ldr r3, [pc, #1040] @ 3837b0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, r8, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, sl │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383700 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #956] @ 3837b4 │ │ │ │ add r8, r8, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 3812b0 │ │ │ │ @@ -269077,147 +269077,147 @@ │ │ │ │ add r5, r5, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr ip, [pc, #876] @ 3837c0 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, sl │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383700 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r4, #19968 @ 0x4e00 │ │ │ │ add r5, r5, #200 @ 0xc8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, sl │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383700 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r4, #21760 @ 0x5500 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, sl │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383700 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ add r8, r4, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3813c8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 3813c8 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3813c8 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr sl, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3813c8 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3813c8 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3813c8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 383700 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r8, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r7 │ │ │ │ add r8, r8, r6, lsl #5 │ │ │ │ @@ -269250,15 +269250,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 3837c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #56 @ 0x38 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -269267,51 +269267,51 @@ │ │ │ │ ldr r1, [pc, #164] @ 3837d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #56 @ 0x38 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b 383380 │ │ │ │ - addseq sp, fp, r4, lsl #10 │ │ │ │ - addeq lr, r3, r8, ror #4 │ │ │ │ - addeq lr, r3, ip, ror r2 │ │ │ │ - addeq ip, r4, r0, ror #30 │ │ │ │ - addeq ip, r4, r8, ror pc │ │ │ │ + @ instruction: 0x009bd3f4 │ │ │ │ + addeq lr, r3, r8, asr r1 │ │ │ │ + addeq lr, r3, ip, ror #2 │ │ │ │ + addeq ip, r4, r0, asr lr │ │ │ │ + addeq ip, r4, r8, ror #28 │ │ │ │ tsteq r8, r0, lsl #24 │ │ │ │ - addeq ip, r4, r8, asr #31 │ │ │ │ - addeq r0, r3, r0, lsr r8 │ │ │ │ - addeq pc, r5, ip, lsl #17 │ │ │ │ - addeq ip, r4, r4, asr lr │ │ │ │ - addeq ip, r4, r8, asr pc │ │ │ │ - addeq ip, r4, r8, asr #27 │ │ │ │ - @ instruction: 0x0084cdbc │ │ │ │ + @ instruction: 0x0084ceb8 │ │ │ │ + addeq r0, r3, r0, lsr #14 │ │ │ │ + addeq pc, r5, ip, ror r7 @ │ │ │ │ + addeq ip, r4, r4, asr #26 │ │ │ │ + addeq ip, r4, r8, asr #28 │ │ │ │ + @ instruction: 0x0084ccb8 │ │ │ │ + addeq ip, r4, ip, lsr #25 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - ldrdeq ip, [r4], r8 │ │ │ │ - addseq sp, fp, r4, lsr #6 │ │ │ │ - addeq lr, r3, r8, lsl #1 │ │ │ │ - addeq lr, r3, r4, lsr #1 │ │ │ │ - addeq pc, r5, r0, lsl #14 │ │ │ │ + addeq ip, r4, r8, asr #27 │ │ │ │ + addseq sp, fp, r4, lsl r2 │ │ │ │ + addeq sp, r3, r8, ror pc │ │ │ │ + umulleq sp, r3, r4, pc @ │ │ │ │ + strdeq pc, [r5], r0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - addeq r0, r3, r8, ror #12 │ │ │ │ - umulleq ip, r4, r4, ip │ │ │ │ - addeq ip, r4, ip, lsr fp │ │ │ │ - addeq ip, r4, r0, ror #21 │ │ │ │ - @ instruction: 0x0084cab4 │ │ │ │ - umulleq ip, r4, ip, sl │ │ │ │ + addeq r0, r3, r8, asr r5 │ │ │ │ + addeq ip, r4, r4, lsl #23 │ │ │ │ + addeq ip, r4, ip, lsr #20 │ │ │ │ + ldrdeq ip, [r4], r0 │ │ │ │ + addeq ip, r4, r4, lsr #19 │ │ │ │ + addeq ip, r4, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r4, [pc, #212] @ 3838c8 │ │ │ │ @@ -269363,21 +269363,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ ldr r0, [pc, #24] @ 3838d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 383818 │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umullseq ip, fp, r4, lr │ │ │ │ - addeq ip, r4, r0, lsl #20 │ │ │ │ - @ instruction: 0x0084c9bc │ │ │ │ + addseq ip, fp, r4, lsl #27 │ │ │ │ + strdeq ip, [r4], r0 │ │ │ │ + addeq ip, r4, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #508] @ 383af0 │ │ │ │ ldr lr, [pc, #508] @ 383af4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -269501,55 +269501,55 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 383aec │ │ │ │ ldr r0, [pc, #52] @ 383b14 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r8, ip, r4, r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x010854bc │ │ │ │ tsteq r8, ip, lsr #8 │ │ │ │ - addseq ip, fp, r0, lsr #25 │ │ │ │ - addeq ip, r4, r8, lsl #16 │ │ │ │ + umullseq ip, fp, r0, fp │ │ │ │ + strdeq ip, [r4], r8 │ │ │ │ tsteq r8, r8, asr #6 │ │ │ │ - umulleq ip, r4, ip, r7 │ │ │ │ + addeq ip, r4, ip, lsl #13 │ │ │ │ │ │ │ │ 00383b18 : │ │ │ │ sub r0, r0, #2 │ │ │ │ cmp r0, #30 │ │ │ │ bhi 383b3c │ │ │ │ ldr r3, [pc, #28] @ 383b48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq ip, fp, r0, lsl ip │ │ │ │ + addseq ip, fp, r0, lsl #22 │ │ │ │ │ │ │ │ 00383b4c : │ │ │ │ cmp r0, #12 │ │ │ │ bhi 383b6c │ │ │ │ ldr r3, [pc, #28] @ 383b78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq ip, fp, r0, ror #23 │ │ │ │ + @ instruction: 0x009bcad0 │ │ │ │ │ │ │ │ 00383b7c : │ │ │ │ mov r3, #1 │ │ │ │ sub r2, r0, #24 │ │ │ │ lsl r2, r3, r2 │ │ │ │ add ip, r0, #8 │ │ │ │ rsb r1, r0, #24 │ │ │ │ @@ -269569,60 +269569,60 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ ldr r1, [pc, #164] @ 383c88 │ │ │ │ add r8, r4, #4224 @ 0x1080 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [pc, #116] @ 383c8c │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #112] @ 383c90 │ │ │ │ add r5, r4, #12608 @ 0x3140 │ │ │ │ add r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq ip, [r4], r4 │ │ │ │ - addeq ip, r4, r8, lsr #13 │ │ │ │ + addeq ip, r4, r4, asr #11 │ │ │ │ + umulleq ip, r4, r8, r5 │ │ │ │ ldrdeq r9, [r6], r4 @ │ │ │ │ │ │ │ │ 00383c94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -269824,15 +269824,15 @@ │ │ │ │ cmp r7, #3 │ │ │ │ beq 383dd4 │ │ │ │ b 383d30 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ tsteq r8, r0, asr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, fp, r8, asr #20 │ │ │ │ + addseq ip, fp, r8, lsr r9 │ │ │ │ tsteq r1, #1 │ │ │ │ stceq 0, cr0, [r2, #16] │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ smlabteq r8, r8, pc, r4 @ │ │ │ │ andseq r0, r1, #1 │ │ │ │ @@ -270060,26 +270060,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ smlatteq r8, r8, sp, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, fp, pc, lsl r6 │ │ │ │ + addseq ip, fp, pc, lsl #10 │ │ │ │ tsteq r8, r8, ror #24 │ │ │ │ - addseq ip, fp, ip, lsr #8 │ │ │ │ - umulleq fp, r4, r8, pc @ │ │ │ │ - addeq ip, r4, r4, lsl r0 │ │ │ │ - addseq ip, fp, r8, lsl #8 │ │ │ │ - addeq fp, r4, r0, ror pc │ │ │ │ - umulleq fp, r4, ip, pc @ │ │ │ │ + addseq ip, fp, ip, lsl r3 │ │ │ │ + addeq fp, r4, r8, lsl #29 │ │ │ │ + addeq fp, r4, r4, lsl #30 │ │ │ │ + @ instruction: 0x009bc2f8 │ │ │ │ + addeq fp, r4, r0, ror #28 │ │ │ │ + addeq fp, r4, ip, lsl #29 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ - addseq ip, fp, r4, ror #7 │ │ │ │ - addeq fp, r4, r8, lsr r3 │ │ │ │ - addeq fp, r4, ip, asr #6 │ │ │ │ + @ instruction: 0x009bc2d4 │ │ │ │ + addeq fp, r4, r8, lsr #4 │ │ │ │ + addeq fp, r4, ip, lsr r2 │ │ │ │ │ │ │ │ 003843a4 : │ │ │ │ ldr r3, [pc, #316] @ 3844e8 │ │ │ │ sub r2, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 3843c4 │ │ │ │ @@ -270099,15 +270099,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 3844f8 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -270155,18 +270155,18 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq ip, fp, pc, ror #6 │ │ │ │ - addseq ip, fp, r8, asr #6 │ │ │ │ - addeq fp, r4, r0, asr pc │ │ │ │ - addeq fp, r4, ip, lsr #29 │ │ │ │ + addseq ip, fp, pc, asr r2 │ │ │ │ + addseq ip, fp, r8, lsr r2 │ │ │ │ + addeq fp, r4, r0, asr #28 │ │ │ │ + umulleq fp, r4, ip, sp │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 003844fc : │ │ │ │ ldr r3, [pc, #312] @ 38463c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #10 │ │ │ │ bhi 384518 │ │ │ │ @@ -270186,15 +270186,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 38464c │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -270242,18 +270242,18 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq ip, fp, fp, lsr #4 │ │ │ │ - @ instruction: 0x009bc1f4 │ │ │ │ - addeq fp, r4, r0, lsr #28 │ │ │ │ - addeq fp, r4, r8, asr sp │ │ │ │ + addseq ip, fp, fp, lsl r1 │ │ │ │ + addseq ip, fp, r4, ror #1 │ │ │ │ + addeq fp, r4, r0, lsl sp │ │ │ │ + addeq fp, r4, r8, asr #24 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ │ │ │ │ 00384650 : │ │ │ │ sub r3, r0, #2048 @ 0x800 │ │ │ │ orrs r3, r3, r1 │ │ │ │ beq 384730 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -270303,25 +270303,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ ldr r2, [pc, #52] @ 384754 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3846ac │ │ │ │ mov r0, #3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq ip, fp, ip, lsr #32 │ │ │ │ - addeq fp, r4, r4, lsl #25 │ │ │ │ - addeq fp, r4, ip, lsl #23 │ │ │ │ + addseq fp, fp, ip, lsl pc │ │ │ │ + addeq fp, r4, r4, ror fp │ │ │ │ + addeq fp, r4, ip, ror sl │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ add r0, r0, #3024 @ 0xbd0 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -270340,28 +270340,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ ldr r9, [pc, #768] @ 384ac8 │ │ │ │ add r9, pc, r9 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ beq 3848dc │ │ │ │ ldr r3, [pc, #752] @ 384acc │ │ │ │ ldr r2, [pc, #752] @ 384ad0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r5, #32 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r4, r0, #15424 @ 0x3c40 │ │ │ │ add r4, r4, #32 │ │ │ │ bcs 384930 │ │ │ │ cmp sl, #4 │ │ │ │ beq 384898 │ │ │ │ @@ -270410,32 +270410,32 @@ │ │ │ │ ldr r1, [pc, #540] @ 384adc │ │ │ │ ldr r0, [pc, #540] @ 384ae0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 384848 │ │ │ │ ldr r8, [pc, #512] @ 384ae4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 384854 │ │ │ │ ldr r3, [pc, #492] @ 384ae8 │ │ │ │ ldr r2, [pc, #492] @ 384aec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #468] @ 384af0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r5, #32 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r4, r0, #15232 @ 0x3b80 │ │ │ │ add r4, r4, #32 │ │ │ │ bcc 384808 │ │ │ │ add r0, r4, #944 @ 0x3b0 │ │ │ │ mov r2, sl │ │ │ │ @@ -270520,44 +270520,44 @@ │ │ │ │ ldr r1, [pc, #124] @ 384af4 │ │ │ │ ldr r0, [pc, #124] @ 384af8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 384848 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 384afc │ │ │ │ ldr r1, [pc, #92] @ 384b00 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ - addeq fp, r4, ip, lsl ip │ │ │ │ + addeq fp, r4, ip, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, r0, asr #12 │ │ │ │ - addseq ip, fp, r8, asr #1 │ │ │ │ - ldrdeq fp, [r4], r4 │ │ │ │ + @ instruction: 0x009bbfb8 │ │ │ │ + addeq fp, r4, r4, asr #21 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatbeq r8, r8, r5, r4 │ │ │ │ - addseq fp, fp, r4, ror #31 │ │ │ │ - addeq fp, r4, r8, lsr #22 │ │ │ │ - addeq fp, r4, r0, lsl #22 │ │ │ │ - addseq fp, fp, r8, lsr #31 │ │ │ │ - @ instruction: 0x0084bab0 │ │ │ │ + @ instruction: 0x009bbed4 │ │ │ │ + addeq fp, r4, r8, lsl sl │ │ │ │ + strdeq fp, [r4], r0 │ │ │ │ + umullseq fp, fp, r8, lr @ │ │ │ │ + addeq fp, r4, r0, lsr #19 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - addseq fp, fp, ip, lsr #28 │ │ │ │ - umulleq fp, r4, ip, r9 │ │ │ │ - addseq fp, fp, r4, lsl #28 │ │ │ │ - addeq fp, r4, r8, lsr #19 │ │ │ │ + addseq fp, fp, ip, lsl sp │ │ │ │ + addeq fp, r4, ip, lsl #17 │ │ │ │ + @ instruction: 0x009bbcf4 │ │ │ │ + umulleq fp, r4, r8, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #212] @ 384bf8 │ │ │ │ @@ -270611,17 +270611,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - addseq fp, fp, r0, ror sp │ │ │ │ - addseq fp, fp, r8, asr #25 │ │ │ │ - addeq fp, r4, ip, ror #16 │ │ │ │ + addseq fp, fp, r0, ror #24 │ │ │ │ + @ instruction: 0x009bbbb8 │ │ │ │ + addeq fp, r4, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -270654,40 +270654,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - addseq fp, fp, ip, lsl ip │ │ │ │ - addeq fp, r4, r0, asr #15 │ │ │ │ + addseq fp, fp, ip, lsl #22 │ │ │ │ + @ instruction: 0x0084b6b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #480] @ 384ea4 │ │ │ │ add r5, r0, #1310720 @ 0x140000 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ beq 384e0c │ │ │ │ ldr r3, [pc, #436] @ 384ea8 │ │ │ │ ldr r2, [pc, #436] @ 384eac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r2, r0, #15424 @ 0x3c40 │ │ │ │ add r2, r2, #32 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub r1, r3, #1 │ │ │ │ ldr r3, [pc, #396] @ 384eb0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #7 │ │ │ │ @@ -270747,27 +270747,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [pc, #160] @ 384eb4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 384e78 │ │ │ │ ldr r3, [pc, #140] @ 384eb8 │ │ │ │ ldr r2, [pc, #140] @ 384ebc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #124] @ 384ec0 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ mov r1, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r2, r0, #15232 @ 0x3b80 │ │ │ │ add r2, r2, #32 │ │ │ │ b 384d14 │ │ │ │ ldrh r1, [r5, #10] │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ and r1, r1, #127 @ 0x7f │ │ │ │ ldrh r0, [r5, #12] │ │ │ │ @@ -270782,24 +270782,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ str r0, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - strdeq fp, [r4], r0 │ │ │ │ - @ instruction: 0x009bbbb0 │ │ │ │ - addeq fp, r4, r8, asr #13 │ │ │ │ - addseq fp, fp, ip, ror fp │ │ │ │ - ldrdeq fp, [r4], r0 │ │ │ │ - addseq fp, fp, r8, ror sl │ │ │ │ - addeq fp, r4, r8, lsl #11 │ │ │ │ + addeq fp, r4, r0, ror #11 │ │ │ │ + addseq fp, fp, r0, lsr #21 │ │ │ │ + @ instruction: 0x0084b5b8 │ │ │ │ + addseq fp, fp, ip, ror #20 │ │ │ │ + addeq fp, r4, r0, asr #9 │ │ │ │ + addseq fp, fp, r8, ror #18 │ │ │ │ + addeq fp, r4, r8, ror r4 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - addseq fp, fp, ip, lsl sl │ │ │ │ - addeq fp, r4, r0, asr #11 │ │ │ │ + addseq fp, fp, ip, lsl #18 │ │ │ │ + @ instruction: 0x0084b4b0 │ │ │ │ │ │ │ │ 00384ecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -270809,99 +270809,99 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ ldr r6, [pc, #308] @ 385048 │ │ │ │ ldr r3, [pc, #308] @ 38504c │ │ │ │ add r6, pc, r6 │ │ │ │ add fp, r4, #520 @ 0x208 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [pc, #260] @ 385050 │ │ │ │ add sl, r4, #168 @ 0xa8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [pc, #216] @ 385054 │ │ │ │ mov r8, #2080 @ 0x820 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ add r7, r4, #768 @ 0x300 │ │ │ │ add r2, r6, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [pc, #160] @ 385058 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #352 @ 0x160 │ │ │ │ add r2, r6, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r2, [pc, #68] @ 38505c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq fp, r4, r0, ror r5 │ │ │ │ + addeq fp, r4, r0, ror #8 │ │ │ │ adceq r7, r6, r0, lsr #30 │ │ │ │ - addeq fp, r4, r4, ror #10 │ │ │ │ - addeq fp, r4, r0, asr #10 │ │ │ │ - addeq fp, r4, r0, lsr #10 │ │ │ │ - addeq fp, r4, ip, ror #9 │ │ │ │ + addeq fp, r4, r4, asr r4 │ │ │ │ + addeq fp, r4, r0, lsr r4 │ │ │ │ + addeq fp, r4, r0, lsl r4 │ │ │ │ + ldrdeq fp, [r4], ip │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ │ │ │ │ 00385060 : │ │ │ │ mov r3, #1 │ │ │ │ add ip, r0, #352 @ 0x160 │ │ │ │ cmp r2, #0 │ │ │ │ lsl r1, r3, r1 │ │ │ │ @@ -271011,28 +271011,28 @@ │ │ │ │ strd r2, [ip] │ │ │ │ ldr r1, [pc, #64] @ 385250 │ │ │ │ ldr r2, [pc, #64] @ 385254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #18688 @ 0x4900 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38acac │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xff8007eb │ │ │ │ - addseq fp, fp, r4, ror #13 │ │ │ │ + @ instruction: 0x009bb5d4 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ - addeq sp, r5, r8, ror #17 │ │ │ │ - addeq lr, r2, r4, lsl #17 │ │ │ │ + ldrdeq sp, [r5], r8 │ │ │ │ + addeq lr, r2, r4, ror r7 │ │ │ │ │ │ │ │ 00385258 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ add lr, r0, #15936 @ 0x3e40 │ │ │ │ ldr r3, [lr, #20] │ │ │ │ ldr ip, [lr, #16] │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -271130,15 +271130,15 @@ │ │ │ │ bne 3853e8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr ip, [r4, #3040] @ 0xbe0 │ │ │ │ ldr r3, [r4, #3048] @ 0xbe8 │ │ │ │ ldr r2, [r4, #3052] @ 0xbec │ │ │ │ subs r3, r3, ip │ │ │ │ ldr ip, [r4, #3044] @ 0xbe4 │ │ │ │ sbc r2, r2, ip │ │ │ │ adds r0, r3, r0 │ │ │ │ @@ -271257,15 +271257,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, fp, r4, asr #7 │ │ │ │ + @ instruction: 0x009bb2b4 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r0, [r3] │ │ │ │ str r1, [r2] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -271365,15 +271365,15 @@ │ │ │ │ bls 385904 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d480 <__time64@plt> │ │ │ │ ldrd r2, [r6, #64] @ 0x40 │ │ │ │ bl 27d618 <__difftime64@plt> │ │ │ │ ldr r3, [pc, #444] @ 385954 │ │ │ │ mov r2, #0 │ │ │ │ - bl bb1d08 │ │ │ │ + bl bb1bf8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 385870 │ │ │ │ ldr r3, [r6, #52] @ 0x34 │ │ │ │ ldrb r1, [r4] │ │ │ │ cmp r3, r7 │ │ │ │ beq 385944 │ │ │ │ sub r2, r1, #2 │ │ │ │ @@ -271477,15 +271477,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ bne 3857b4 │ │ │ │ b 3857f8 │ │ │ │ eorsmi r0, lr, r0 │ │ │ │ - addseq fp, fp, r4, asr #2 │ │ │ │ + addseq fp, fp, r4, lsr r0 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r4, r1 │ │ │ │ @@ -271494,15 +271494,15 @@ │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ cmp r1, r2 │ │ │ │ bhi 385a00 │ │ │ │ ldr r1, [pc, #160] @ 385a34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl b7a4e8 │ │ │ │ + bl b7a3d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 385a18 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ ldr ip, [r4, #16] │ │ │ │ mov r5, #0 │ │ │ │ adds ip, ip, r2 │ │ │ │ adc r3, r5, r5 │ │ │ │ @@ -271532,28 +271532,28 @@ │ │ │ │ mov r0, #23 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x009bafb0 │ │ │ │ + addseq sl, fp, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #512] @ 385c5c │ │ │ │ add r2, r2, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r2, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 385c3c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #7 │ │ │ │ bls 385bd8 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ cmp r1, #1 │ │ │ │ @@ -271670,46 +271670,46 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq sl, r4, r4, asr r9 │ │ │ │ + addeq sl, r4, r4, asr #16 │ │ │ │ bge fee30714 <__bss_end__@@Base+0xfd91283c> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addseq sl, fp, r0, lsl #29 │ │ │ │ - addseq sl, fp, ip, ror #28 │ │ │ │ + addseq sl, fp, r0, ror sp │ │ │ │ + addseq sl, fp, ip, asr sp │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r0, sp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #128] @ 385d18 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r2 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 385cf8 │ │ │ │ ldr ip, [pc, #100] @ 385d1c │ │ │ │ ldr r2, [pc, #100] @ 385d20 │ │ │ │ ldr r1, [pc, #100] @ 385d24 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ mov r0, #1 │ │ │ │ ldrb r2, [r5, r3, lsr #3] │ │ │ │ and r1, r3, #7 │ │ │ │ orr r2, r2, r0, lsl r1 │ │ │ │ strb r2, [r5, r3, lsr #3] │ │ │ │ @@ -271717,18 +271717,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sl, r4, r0, lsr #16 │ │ │ │ - addseq sl, fp, r8, lsl #25 │ │ │ │ - addeq sl, r4, r4, lsl #16 │ │ │ │ - addeq sl, r4, r0, lsr #16 │ │ │ │ + addeq sl, r4, r0, lsl r7 │ │ │ │ + addseq sl, fp, r8, ror fp │ │ │ │ + strdeq sl, [r4], r4 │ │ │ │ + addeq sl, r4, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #352] @ 385ea0 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ @@ -271741,25 +271741,25 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r3 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #30 │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #296] @ 385eac │ │ │ │ ldr r1, [pc, #296] @ 385eb0 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r6, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ bl 51114c │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #0 │ │ │ │ add r3, r0, #1 │ │ │ │ mov r0, r4 │ │ │ │ @@ -271778,23 +271778,23 @@ │ │ │ │ strb r3, [r4, #72] @ 0x48 │ │ │ │ strb r8, [r4, #68] @ 0x44 │ │ │ │ strb r8, [r4, #70] @ 0x46 │ │ │ │ strb r6, [r4, #69] @ 0x45 │ │ │ │ strb r6, [r4, #71] @ 0x47 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 385e38 │ │ │ │ mov r3, #30 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ ldr r1, [pc, #116] @ 385eb4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ strb r3, [r2], #4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -271815,19 +271815,19 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009babf8 │ │ │ │ - addeq sl, r4, ip, ror #14 │ │ │ │ - umulleq sl, r4, r4, r7 │ │ │ │ - addeq fp, r3, r0, lsl #13 │ │ │ │ - addeq r8, r4, r8, lsl r6 │ │ │ │ + addseq sl, fp, r8, ror #21 │ │ │ │ + addeq sl, r4, ip, asr r6 │ │ │ │ + addeq sl, r4, r4, lsl #13 │ │ │ │ + addeq fp, r3, r0, ror r5 │ │ │ │ + addeq r8, r4, r8, lsl #10 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #748] @ 3861bc │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -271841,25 +271841,25 @@ │ │ │ │ mov fp, r3 │ │ │ │ add r3, r4, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #692] @ 3861c8 │ │ │ │ ldr r1, [pc, #692] @ 3861cc │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r6, #0 │ │ │ │ moveq r0, #22 │ │ │ │ beq 38614c │ │ │ │ ldrb r1, [sl] │ │ │ │ mov r2, r0 │ │ │ │ lsl r3, r1, #4 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -271890,25 +271890,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ b 3860e0 │ │ │ │ ldr r1, [pc, #540] @ 3861e0 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 51d2b8 │ │ │ │ ldr r1, [pc, #520] @ 3861e4 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strb r2, [r4, #5] │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 386004 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #5 │ │ │ │ mov r2, #3 │ │ │ │ strb r2, [r4, #19] │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldrb r3, [r9] │ │ │ │ @@ -271978,15 +271978,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp lr, ip │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #10 │ │ │ │ bne 386148 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [r4, #5] │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ b 386010 │ │ │ │ mov r0, #2 │ │ │ │ @@ -272014,26 +272014,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #4 │ │ │ │ b 38618c │ │ │ │ - addseq sl, fp, r0, ror sl │ │ │ │ - addeq fp, r3, r0, lsl r5 │ │ │ │ - addeq r8, r4, r8, lsr #9 │ │ │ │ - addeq sl, r4, ip, lsr #11 │ │ │ │ - addeq sl, r4, r8, asr #11 │ │ │ │ - addseq sl, fp, ip, asr #19 │ │ │ │ - @ instruction: 0x009ba9b8 │ │ │ │ - addeq fp, r3, r8, lsl #26 │ │ │ │ - addeq r3, r3, r0, lsr #14 │ │ │ │ - addeq r8, r4, r0, ror #7 │ │ │ │ - ldrdeq sl, [r4], r8 │ │ │ │ - addeq fp, r3, r4, lsl r3 │ │ │ │ + addseq sl, fp, r0, ror #18 │ │ │ │ + addeq fp, r3, r0, lsl #8 │ │ │ │ + umulleq r8, r4, r8, r3 │ │ │ │ + umulleq sl, r4, ip, r4 │ │ │ │ + @ instruction: 0x0084a4b8 │ │ │ │ + @ instruction: 0x009ba8bc │ │ │ │ + addseq sl, fp, r8, lsr #17 │ │ │ │ + strdeq fp, [r3], r8 │ │ │ │ + addeq r3, r3, r0, lsl r6 │ │ │ │ + ldrdeq r8, [r4], r0 │ │ │ │ + addeq sl, r4, r8, asr #5 │ │ │ │ + addeq fp, r3, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r1] │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -272094,15 +272094,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, #8 │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ add r0, r0, #32 │ │ │ │ bl 3853b4 │ │ │ │ mov r2, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -272124,19 +272124,19 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - umullseq sl, fp, r4, r6 │ │ │ │ + addseq sl, fp, r4, lsl #11 │ │ │ │ tsteq r8, r8, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r4, r4, ror #1 │ │ │ │ - ldrdeq sl, [r4], r0 │ │ │ │ + ldrdeq r9, [r4], r4 │ │ │ │ + addeq r9, r4, r0, asr #31 │ │ │ │ ldrdeq r2, [r8, -r0] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #140] @ 386430 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -272148,21 +272148,21 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, r0 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r2, #2104] @ 0x838 │ │ │ │ add r4, r3, #12288 @ 0x3000 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ strd r6, [r3] │ │ │ │ ldrd r4, [r5] │ │ │ │ mov r0, #0 │ │ │ │ strd r4, [r3, #8] │ │ │ │ @@ -272171,17 +272171,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umullseq sl, fp, r0, r5 │ │ │ │ - strdeq r9, [r4], ip │ │ │ │ - addeq r9, r4, r8, ror #31 │ │ │ │ + addseq sl, fp, r0, lsl #9 │ │ │ │ + addeq r9, r4, ip, ror #29 │ │ │ │ + ldrdeq r9, [r4], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #148] @ 3864e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -272194,15 +272194,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #5 │ │ │ │ bls 3864c8 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ add r3, r3, #3 │ │ │ │ cmp r4, r3, lsl #1 │ │ │ │ bcc 3864c8 │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ @@ -272217,17 +272217,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, fp, r8, ror #9 │ │ │ │ - addeq r9, r4, r4, asr #30 │ │ │ │ - addeq r9, r4, ip, lsr pc │ │ │ │ + @ instruction: 0x009ba3d8 │ │ │ │ + addeq r9, r4, r4, lsr lr │ │ │ │ + addeq r9, r4, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #172] @ 3865b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -272241,15 +272241,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3865c0 │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386598 │ │ │ │ mov r2, r0 │ │ │ │ add r2, r2, #16384 @ 0x4000 │ │ │ │ ldrh ip, [r2, #8] │ │ │ │ ldr r3, [pc, #88] @ 3865c4 │ │ │ │ @@ -272269,17 +272269,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq sl, fp, r4, lsr r4 │ │ │ │ - addeq r9, r4, r4, ror lr │ │ │ │ - addeq r9, r4, r8, lsl #29 │ │ │ │ + addseq sl, fp, r4, lsr #6 │ │ │ │ + addeq r9, r4, r4, ror #26 │ │ │ │ + addeq r9, r4, r8, ror sp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #244] @ 3866d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -272292,15 +272292,15 @@ │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r5, #3 │ │ │ │ movls r0, #22 │ │ │ │ bls 3866b8 │ │ │ │ ldrb r3, [r4] │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -272340,17 +272340,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sl, fp, ip, asr r3 │ │ │ │ - @ instruction: 0x00849dbc │ │ │ │ - addeq r9, r4, r8, lsr #27 │ │ │ │ + addseq sl, fp, ip, asr #4 │ │ │ │ + addeq r9, r4, ip, lsr #25 │ │ │ │ + umulleq r9, r4, r8, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #368] @ 386868 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ @@ -272370,15 +272370,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #316] @ 386878 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #8 │ │ │ │ add r8, sp, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27d978 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -272398,29 +272398,29 @@ │ │ │ │ lsl r0, r0, #6 │ │ │ │ adds r5, r0, r5 │ │ │ │ adc r9, r1, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ldr r3, [r2, #3092] @ 0xc14 │ │ │ │ sbcs r3, r3, r9 │ │ │ │ bcc 38685c │ │ │ │ - bl bb170c │ │ │ │ + bl bb15fc │ │ │ │ ldr r2, [pc, #180] @ 38687c │ │ │ │ ldr r3, [pc, #180] @ 386880 │ │ │ │ - bl bb1780 │ │ │ │ + bl bb1670 │ │ │ │ ldr r3, [pc, #176] @ 386884 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl bb1ccc │ │ │ │ + bl bb1bbc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r1, [pc, #152] @ 386884 │ │ │ │ moveq r0, r4 │ │ │ │ moveq r1, r5 │ │ │ │ movne r0, #0 │ │ │ │ - bl bb1db0 │ │ │ │ + bl bb1ca0 │ │ │ │ mov r4, #4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 27d978 │ │ │ │ @@ -272441,19 +272441,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, #15 │ │ │ │ b 38681c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq sl, fp, r8, asr #4 │ │ │ │ + addseq sl, fp, r8, lsr r1 │ │ │ │ smlatteq r8, r8, r6, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, r4, r8, lsl #25 │ │ │ │ - addeq r9, r4, r8, ror ip │ │ │ │ + addeq r9, r4, r8, ror fp │ │ │ │ + addeq r9, r4, r8, ror #22 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ cdpcc 2, 14, cr6, cr0, cr13, {2} │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ smlatteq r8, r0, r5, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -272468,15 +272468,15 @@ │ │ │ │ add r0, r0, #1310720 @ 0x140000 │ │ │ │ mov r4, r3 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb r3, [r0, #2184] @ 0x888 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r0, #2188] @ 0x88c │ │ │ │ lslne r3, r3, #4 │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -272509,17 +272509,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq sl, fp, r4, r0 │ │ │ │ - strdeq r9, [r4], ip │ │ │ │ - addeq r9, r4, ip, ror #21 │ │ │ │ + addseq r9, fp, r4, lsl #31 │ │ │ │ + addeq r9, r4, ip, ror #19 │ │ │ │ + ldrdeq r9, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #300] @ 386ad0 │ │ │ │ @@ -272533,24 +272533,24 @@ │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ mov fp, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r5, [r4] │ │ │ │ ldrb r1, [r4, #5] │ │ │ │ orr r5, r5, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #4] │ │ │ │ orr r2, r2, r1, lsl #8 │ │ │ │ ldrb r1, [r4, #2] │ │ │ │ @@ -272595,17 +272595,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umullseq r9, fp, r8, pc @ │ │ │ │ - addeq r9, r4, ip, lsl #20 │ │ │ │ + addseq r9, fp, r8, lsl #29 │ │ │ │ strdeq r9, [r4], ip │ │ │ │ + addeq r9, r4, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #284] @ 386c10 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -272619,23 +272619,23 @@ │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r6, #0 │ │ │ │ cmp r7, #7 │ │ │ │ movls r0, #22 │ │ │ │ str r6, [r3] │ │ │ │ bls 386bf4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ @@ -272675,17 +272675,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r9, fp, r4, asr #28 │ │ │ │ - @ instruction: 0x008498b8 │ │ │ │ - @ instruction: 0x008498b0 │ │ │ │ + addseq r9, fp, r4, lsr sp │ │ │ │ + addeq r9, r4, r8, lsr #15 │ │ │ │ + addeq r9, r4, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #304] @ 386d64 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ @@ -272696,15 +272696,15 @@ │ │ │ │ add r4, r4, #1310720 @ 0x140000 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, r0, #15424 @ 0x3c40 │ │ │ │ ldr r2, [r3, #3104] @ 0xc20 │ │ │ │ bics r2, r2, #-268435456 @ 0xf0000000 │ │ │ │ bne 386d0c │ │ │ │ ldr r3, [r3, #3096] @ 0xc18 │ │ │ │ bic r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ orrs r2, r3, r2 │ │ │ │ @@ -272750,29 +272750,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #60] @ 386d70 │ │ │ │ mov r1, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r5, r1 │ │ │ │ - bl b63cd0 │ │ │ │ + bl b63bc0 │ │ │ │ ldrb r3, [r4, #43] @ 0x2b │ │ │ │ cmp r3, #0 │ │ │ │ beq 386ce0 │ │ │ │ ldr r2, [pc, #32] @ 386d74 │ │ │ │ mov r1, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl b63cd0 │ │ │ │ + bl b63bc0 │ │ │ │ b 386ce0 │ │ │ │ - addseq r9, fp, r4, lsl #26 │ │ │ │ - addeq r9, r4, r4, ror r7 │ │ │ │ - addeq r9, r4, r4, asr r7 │ │ │ │ - addeq r9, r4, r0, asr #15 │ │ │ │ - @ instruction: 0x008497b0 │ │ │ │ + @ instruction: 0x009b9bf4 │ │ │ │ + addeq r9, r4, r4, ror #12 │ │ │ │ + addeq r9, r4, r4, asr #12 │ │ │ │ + @ instruction: 0x008496b0 │ │ │ │ + addeq r9, r4, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #360] @ 386ef8 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ @@ -272791,15 +272791,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r0, #15424 @ 0x3c40 │ │ │ │ ldr r2, [r4, #3104] @ 0xc20 │ │ │ │ ldr r1, [r4, #3108] @ 0xc24 │ │ │ │ bics ip, r2, #-268435456 @ 0xf0000000 │ │ │ │ bne 386eb4 │ │ │ │ ldr r3, [r4, #3096] @ 0xc18 │ │ │ │ add r4, r4, #32 │ │ │ │ @@ -272861,19 +272861,19 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009b9bb0 │ │ │ │ + addseq r9, fp, r0, lsr #21 │ │ │ │ qaddeq r2, r4, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, r4, r0, lsl #12 │ │ │ │ strdeq r9, [r4], r0 │ │ │ │ + addeq r9, r4, r0, ror #9 │ │ │ │ tsteq r8, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #448] @ 3870e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -272884,15 +272884,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r4, r4, #1310720 @ 0x140000 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, r0, #18432 @ 0x4800 │ │ │ │ add r1, r3, #96 @ 0x60 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ adds r2, r2, r3 │ │ │ │ lsr r3, r2, #20 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -272985,17 +272985,17 @@ │ │ │ │ b 386fac │ │ │ │ ldr r6, [pc, #64] @ 387118 │ │ │ │ mov r7, #0 │ │ │ │ b 386fac │ │ │ │ ldr r6, [pc, #56] @ 38711c │ │ │ │ mov r7, #0 │ │ │ │ b 386fac │ │ │ │ - addseq r9, fp, r0, lsl sl │ │ │ │ - addeq r9, r4, r8, ror r4 │ │ │ │ - addeq r9, r4, r4, ror r4 │ │ │ │ + addseq r9, fp, r0, lsl #18 │ │ │ │ + addeq r9, r4, r8, ror #6 │ │ │ │ + addeq r9, r4, r4, ror #6 │ │ │ │ rsbeq sp, sp, r0, lsl #26 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r7, r0, r0, lsr r5 │ │ │ │ andeq lr, r0, r0, ror #20 │ │ │ │ andeq sp, r1, r0, asr #9 │ │ │ │ andeq sl, r3, r0, lsl #19 │ │ │ │ andeq r5, r7, r0, lsl #6 │ │ │ │ @@ -273025,15 +273025,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r9, r5, #3948544 @ 0x3c4000 │ │ │ │ add r0, sp, r2 │ │ │ │ bl 27d978 │ │ │ │ ldr r3, [r9, #2852] @ 0xb24 │ │ │ │ @@ -273105,19 +273105,19 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r9, fp, ip, lsl #16 │ │ │ │ + @ instruction: 0x009b96fc │ │ │ │ @ instruction: 0x01081cb8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, r4, r4, asr r2 │ │ │ │ - addeq r9, r4, r4, asr #4 │ │ │ │ + addeq r9, r4, r4, asr #2 │ │ │ │ + addeq r9, r4, r4, lsr r1 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ eorseq r4, ip, r4, lsr #22 │ │ │ │ tsteq r8, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -273141,15 +273141,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #500] @ 387540 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ orr r6, r6, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ orr r6, r6, r2, lsl #16 │ │ │ │ ldrb r2, [r4, #7] │ │ │ │ orr r6, r6, r2, lsl #24 │ │ │ │ @@ -273259,19 +273259,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r9, fp, r0, asr #12 │ │ │ │ + addseq r9, fp, r0, lsr r5 │ │ │ │ ldrdeq r1, [r8, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, r4, r8, ror r0 │ │ │ │ - addeq r9, r4, r4, rrx │ │ │ │ + addeq r8, r4, r8, ror #30 │ │ │ │ + addeq r8, r4, r4, asr pc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r8, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #656] @ 3877f4 │ │ │ │ @@ -273293,15 +273293,15 @@ │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r8, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r3, [r8, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 387778 │ │ │ │ ldr r1, [r8, #2876] @ 0xb3c │ │ │ │ cmp r1, #0 │ │ │ │ beq 387780 │ │ │ │ @@ -273436,70 +273436,70 @@ │ │ │ │ ldr r0, [pc, #52] @ 387814 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 387818 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009b93dc │ │ │ │ + addseq r9, fp, ip, asr #5 │ │ │ │ smlabbeq r8, r0, r8, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r4, r0, lsr #28 │ │ │ │ - addeq r8, r4, r0, lsl lr │ │ │ │ + addeq r8, r4, r0, lsl sp │ │ │ │ + addeq r8, r4, r0, lsl #26 │ │ │ │ smlabteq r8, r0, r6, r1 │ │ │ │ - addseq r9, fp, r8, ror #2 │ │ │ │ - addeq r8, r4, r0, lsr sp │ │ │ │ - addeq r8, r4, r8, asr #26 │ │ │ │ + addseq r9, fp, r8, asr r0 │ │ │ │ + addeq r8, r4, r0, lsr #24 │ │ │ │ + addeq r8, r4, r8, lsr ip │ │ │ │ andeq r0, r0, r2, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #396] @ 3879c8 │ │ │ │ add r5, r5, #1310720 @ 0x140000 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r3 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 387944 │ │ │ │ ldr r7, [pc, #360] @ 3879cc │ │ │ │ ldr r2, [pc, #360] @ 3879d0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #100 @ 0x64 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #328] @ 3879d4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, r0, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7a4e8 │ │ │ │ + bl b7a3d8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #27 │ │ │ │ bne 387928 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 387944 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r3, r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ bhi 387964 │ │ │ │ add r1, r7, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7a4e8 │ │ │ │ + bl b7a3d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387984 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 387964 │ │ │ │ rsb r2, r3, #4 │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ @@ -273538,32 +273538,32 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, r7, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7a4e8 │ │ │ │ + bl b7a3d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387944 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ cmp r3, #12 │ │ │ │ bhi 387964 │ │ │ │ rsb r2, r3, #13 │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r2, r1 │ │ │ │ movge r4, r1 │ │ │ │ movlt r4, r2 │ │ │ │ ldr r1, [pc, #20] @ 3879dc │ │ │ │ b 387908 │ │ │ │ - addeq r8, r4, r8, ror fp │ │ │ │ - addseq r9, fp, r0, ror #1 │ │ │ │ - addeq r8, r4, ip, asr #22 │ │ │ │ + addeq r8, r4, r8, ror #20 │ │ │ │ + @ instruction: 0x009b8fd0 │ │ │ │ + addeq r8, r4, ip, lsr sl │ │ │ │ eorseq r4, ip, r4, asr #22 │ │ │ │ eorseq r4, ip, ip, asr fp │ │ │ │ eorseq r4, ip, r2, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -273587,24 +273587,24 @@ │ │ │ │ add r3, r4, #100 @ 0x64 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r2, r9 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r6, #15424 @ 0x3c40 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r4, #3104] @ 0xc20 │ │ │ │ bics r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ bne 387bd0 │ │ │ │ ldr r2, [r4, #3096] @ 0xc18 │ │ │ │ add r4, r4, #32 │ │ │ │ bic r2, r2, #-268435456 @ 0xf0000000 │ │ │ │ orrs r3, r2, r3 │ │ │ │ @@ -273703,18 +273703,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r8, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, fp, r4, lsr #30 │ │ │ │ - umulleq r8, r4, r0, r9 │ │ │ │ - addeq r8, r4, ip, ror r9 │ │ │ │ - addeq r8, r4, r8, lsr #21 │ │ │ │ + addseq r8, fp, r4, lsl lr │ │ │ │ + addeq r8, r4, r0, lsl #17 │ │ │ │ + addeq r8, r4, ip, ror #16 │ │ │ │ + umulleq r8, r4, r8, r9 │ │ │ │ tsteq r8, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -273736,15 +273736,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #564] @ 387ecc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r3, #3064] @ 0xbf8 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb r3, [r7, #1] │ │ │ │ cmp r1, r3 │ │ │ │ bls 387e8c │ │ │ │ ldrb r2, [r7] │ │ │ │ @@ -273870,22 +273870,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 387ed4 │ │ │ │ ldr r0, [pc, #44] @ 387ed8 │ │ │ │ ldr r2, [pc, #44] @ 387edc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #168 @ 0xa8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009b8cdc │ │ │ │ + addseq r8, fp, ip, asr #23 │ │ │ │ @ instruction: 0x01081194 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r4, r0, lsr #14 │ │ │ │ - addeq r8, r4, r4, lsr #14 │ │ │ │ + addeq r8, r4, r0, lsl r6 │ │ │ │ + addeq r8, r4, r4, lsl r6 │ │ │ │ @ instruction: 0x01080fb0 │ │ │ │ - addeq r8, r4, r8, ror #12 │ │ │ │ - addeq r8, r4, r0, lsl #13 │ │ │ │ + addeq r8, r4, r8, asr r5 │ │ │ │ + addeq r8, r4, r0, ror r5 │ │ │ │ andeq r0, r0, r3, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r0, [pc, #940] @ 3882a4 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -273908,15 +273908,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #880] @ 3882b4 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [lr, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #120] @ 0x78 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r6, sp, #64 @ 0x40 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d978 │ │ │ │ @@ -274120,24 +274120,24 @@ │ │ │ │ ldr r0, [pc, #56] @ 3882c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3882cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r8, fp, ip, asr #20 │ │ │ │ + addseq r8, fp, ip, lsr r9 │ │ │ │ smlatteq r8, r8, lr, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r4, ip, ror r4 │ │ │ │ - addeq r8, r4, ip, ror #8 │ │ │ │ + addeq r8, r4, ip, ror #6 │ │ │ │ + addeq r8, r4, ip, asr r3 │ │ │ │ tsteq r8, r8, lsl ip │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ - @ instruction: 0x009b86b8 │ │ │ │ - addeq r8, r4, r0, lsl #5 │ │ │ │ - umulleq r8, r4, r8, r2 │ │ │ │ + addseq r8, fp, r8, lsr #11 │ │ │ │ + addeq r8, r4, r0, ror r1 │ │ │ │ + addeq r8, r4, r8, lsl #3 │ │ │ │ muleq r0, lr, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #832] @ 388628 │ │ │ │ ldr r3, [pc, #832] @ 38862c │ │ │ │ @@ -274159,23 +274159,23 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r6, r5, #3948544 @ 0x3c4000 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27d978 │ │ │ │ add r1, r5, #15424 @ 0x3c40 │ │ │ │ @@ -274347,17 +274347,17 @@ │ │ │ │ str r3, [r6, #2856] @ 0xb28 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r0, [r7, #4] │ │ │ │ b 3884f0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, lsl fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, fp, r0, asr #12 │ │ │ │ - strheq r8, [r4], r8 @ │ │ │ │ - addeq r8, r4, r8, lsr #1 │ │ │ │ + addseq r8, fp, r0, lsr r5 │ │ │ │ + addeq r7, r4, r8, lsr #31 │ │ │ │ + umulleq r7, r4, r8, pc @ │ │ │ │ smlatbeq r8, r4, r9, r0 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ eorseq r4, ip, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -274381,15 +274381,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ ldr r0, [lr, #76] @ 0x4c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, sp, #32 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ ldr fp, [pc, #960] @ 388a90 │ │ │ │ add fp, pc, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -274448,31 +274448,31 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 388888 │ │ │ │ mov r7, r3 │ │ │ │ b 388788 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl bb170c │ │ │ │ + bl bb15fc │ │ │ │ ldr r2, [pc, #712] @ 388a98 │ │ │ │ ldr r3, [pc, #712] @ 388a9c │ │ │ │ - bl bb1780 │ │ │ │ + bl bb1670 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #696] @ 388aa0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl bb1ccc │ │ │ │ + bl bb1bbc │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, r4 │ │ │ │ moveq r1, r5 │ │ │ │ ldrne r1, [pc, #668] @ 388aa0 │ │ │ │ movne r0, #0 │ │ │ │ - bl bb28a8 │ │ │ │ + bl bb2798 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r6, #24] │ │ │ │ str r3, [r2] │ │ │ │ @@ -274619,30 +274619,30 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ ldr r3, [r9, #2856] @ 0xb28 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9, #2856] @ 0xb28 │ │ │ │ b 388954 │ │ │ │ ldr r0, [pc, #60] @ 388aac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 388768 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r8, fp, r4, ror #5 │ │ │ │ + @ instruction: 0x009b81d4 │ │ │ │ smlabbeq r8, r0, r7, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, r4, r4, lsr #26 │ │ │ │ - addeq r7, r4, r4, lsl sp │ │ │ │ + addeq r7, r4, r4, lsl ip │ │ │ │ + addeq r7, r4, r4, lsl #24 │ │ │ │ tsteq r8, r8, lsr r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ cdpcc 2, 14, cr6, cr0, cr13, {2} │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ldrdeq r0, [r8, -r8] │ │ │ │ eorseq r4, ip, ip, lsr fp │ │ │ │ - addeq r7, r4, r4, lsl #22 │ │ │ │ + strdeq r7, [r4], r4 │ │ │ │ cmp r2, #31 │ │ │ │ bls 388c7c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -274650,32 +274650,32 @@ │ │ │ │ ldr r7, [pc, #756] @ 388dcc │ │ │ │ add r6, r3, #1310720 @ 0x140000 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r2 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 388c10 │ │ │ │ ldr r3, [pc, #720] @ 388dd0 │ │ │ │ ldr r2, [pc, #720] @ 388dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #688] @ 388dd8 │ │ │ │ add r8, r0, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b7a4a8 │ │ │ │ + bl b7a398 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388c94 │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ add r6, r7, #3948544 @ 0x3c4000 │ │ │ │ lsr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r6, #2901] @ 0xb55 │ │ │ │ @@ -274698,15 +274698,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ strh r2, [r3, #22] │ │ │ │ beq 388c60 │ │ │ │ ldr sl, [pc, #568] @ 388ddc │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, sl, #16 │ │ │ │ - bl b7a4e8 │ │ │ │ + bl b7a3d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388c30 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne 388c10 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ add r2, r3, r4 │ │ │ │ @@ -274733,15 +274733,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r1, sl, #32 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a4e8 │ │ │ │ + bl b7a3d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388c10 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne 388c10 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ add r2, r3, r4 │ │ │ │ @@ -274758,15 +274758,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a4e8 │ │ │ │ + bl b7a3d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 388b3c │ │ │ │ mov r0, #27 │ │ │ │ b 388c14 │ │ │ │ ldr r1, [r6, #2908] @ 0xb5c │ │ │ │ ldrb r3, [r6, #2911] @ 0xb5f │ │ │ │ lsr r1, r1, #8 │ │ │ │ @@ -274785,20 +274785,20 @@ │ │ │ │ ldr r8, [pc, #236] @ 388de0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ bl 27e9ec │ │ │ │ add r1, r8, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a4e8 │ │ │ │ + bl b7a3d8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 388d38 │ │ │ │ add r1, r8, #32 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a4e8 │ │ │ │ + bl b7a3d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 388db4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #2900] @ 0xb54 │ │ │ │ str r3, [r6, #2904] @ 0xb58 │ │ │ │ b 388c08 │ │ │ │ ldr r2, [r6, #2904] @ 0xb58 │ │ │ │ @@ -274834,20 +274834,20 @@ │ │ │ │ b 388ce8 │ │ │ │ ldr r0, [pc, #40] @ 388de4 │ │ │ │ ldr r2, [r6, #2904] @ 0xb58 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 27e9ec │ │ │ │ b 388d28 │ │ │ │ - ldrdeq r7, [r4], ip │ │ │ │ - addseq r7, fp, r4, asr #28 │ │ │ │ - @ instruction: 0x008478b0 │ │ │ │ + addeq r7, r4, ip, asr #15 │ │ │ │ + addseq r7, fp, r4, lsr sp │ │ │ │ + addeq r7, r4, r0, lsr #15 │ │ │ │ eorseq r4, ip, r4, asr #22 │ │ │ │ - addseq r7, fp, r0, lsr #27 │ │ │ │ - addseq r7, fp, ip, asr #24 │ │ │ │ + umullseq r7, fp, r0, ip │ │ │ │ + addseq r7, fp, ip, lsr fp │ │ │ │ eorseq r4, ip, pc, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #604] @ 38905c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -274863,46 +274863,46 @@ │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ add r8, pc, r8 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #224 @ 0xe0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr fp, [pc, #520] @ 389070 │ │ │ │ mov sl, #0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ ldrh r3, [r0, #108] @ 0x6c │ │ │ │ strb r3, [r4] │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r2, [r4, #1] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r4, #2] │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r4, #3] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, sl │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ beq 388f6c │ │ │ │ ldr r2, [pc, #456] @ 389074 │ │ │ │ add r6, r6, #248 @ 0xf8 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str r6, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #1327104 @ 0x144000 │ │ │ │ ldr r2, [r0, #1744] @ 0x6d0 │ │ │ │ ldr r3, [r0, #1748] @ 0x6d4 │ │ │ │ lsr r1, r2, #8 │ │ │ │ strb r1, [r4, #9] │ │ │ │ strb r2, [r4, #8] │ │ │ │ lsr r1, r2, #16 │ │ │ │ @@ -274941,33 +274941,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr sl, [pc, #264] @ 38907c │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 388f18 │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #216] @ 389080 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r0, #1760] @ 0x6e0 │ │ │ │ ldr r3, [r0, #1764] @ 0x6e4 │ │ │ │ lsr r1, r2, #8 │ │ │ │ strb r1, [r4, #9] │ │ │ │ strb r2, [r4, #8] │ │ │ │ lsr r1, r2, #16 │ │ │ │ lsr r2, r2, #24 │ │ │ │ @@ -275000,33 +275000,33 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r2, [r4, #17] │ │ │ │ b 388f18 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r7, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, fp, ip, lsl fp │ │ │ │ - addeq r8, r3, ip, ror #28 │ │ │ │ - addeq r0, r3, ip, lsl #17 │ │ │ │ - addeq r7, r4, r0, lsr r7 │ │ │ │ - strdeq r7, [r4], r8 │ │ │ │ + addseq r7, fp, ip, lsl #20 │ │ │ │ + addeq r8, r3, ip, asr sp │ │ │ │ + addeq r0, r3, ip, ror r7 │ │ │ │ + addeq r7, r4, r0, lsr #12 │ │ │ │ + addeq r7, r4, r8, ror #11 │ │ │ │ ldrdeq pc, [r7, -r4] │ │ │ │ - addeq r7, r4, r4, asr #8 │ │ │ │ - addeq r7, r4, r8, lsl r4 │ │ │ │ + addeq r7, r4, r4, lsr r3 │ │ │ │ + addeq r7, r4, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #896] @ 38942c │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ add r4, r7, #1310720 @ 0x140000 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ ldr lr, [r4, #20] │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ adds r8, r1, r2 │ │ │ │ adc ip, lr, r3 │ │ │ │ @@ -275063,25 +275063,25 @@ │ │ │ │ ldr r1, [pc, #752] @ 38943c │ │ │ │ add r0, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #724] @ 389440 │ │ │ │ ldr r1, [pc, #724] @ 389444 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4, #16] │ │ │ │ strd r2, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ bl 513380 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -275098,15 +275098,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r6, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r3, [r6, #2876] @ 0xb3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3893f8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add r1, r1, #1 │ │ │ │ @@ -275132,20 +275132,20 @@ │ │ │ │ lsl r7, r1, #5 │ │ │ │ lsl r8, ip, #5 │ │ │ │ orr r7, r7, ip, lsr #27 │ │ │ │ adds ip, ip, r8 │ │ │ │ adc r1, r1, r7 │ │ │ │ adds r0, ip, r0 │ │ │ │ adc r1, lr, r1 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ adds r2, r6, #1000 @ 0x3e8 │ │ │ │ adc r3, r5, #0 │ │ │ │ strh r0, [r4, #10] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ beq 389138 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -275158,54 +275158,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38931c │ │ │ │ bl 68aec0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 38931c │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27e9ec │ │ │ │ ldr r0, [r6, #1752] @ 0x6d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 389354 │ │ │ │ bl 68aec0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 389354 │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27e9ec │ │ │ │ ldr r0, [r6, #1756] @ 0x6dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38938c │ │ │ │ bl 68aec0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 38938c │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27e9ec │ │ │ │ add r0, r6, #15424 @ 0x3c40 │ │ │ │ add r0, r0, #32 │ │ │ │ add r6, r6, #15424 @ 0x3c40 │ │ │ │ @@ -275244,39 +275244,39 @@ │ │ │ │ ldr r2, [pc, #76] @ 38946c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ - addseq r7, fp, r4, lsl #16 │ │ │ │ - addeq r7, r4, r4, ror r2 │ │ │ │ - addeq r7, r4, r4, ror #4 │ │ │ │ - addeq r8, r3, r4, lsr fp │ │ │ │ - addeq r0, r3, r8, asr r5 │ │ │ │ - addseq r7, fp, r4, ror r7 │ │ │ │ - addeq r7, r4, r0, ror #3 │ │ │ │ - addeq r7, r4, ip, asr #3 │ │ │ │ - addseq r7, fp, r4, lsl #13 │ │ │ │ - strdeq r7, [r4], r4 │ │ │ │ - addeq r7, r4, r0, ror #1 │ │ │ │ - addseq r7, fp, r0, lsr r5 │ │ │ │ - strdeq r7, [r4], r8 │ │ │ │ - addeq r7, r4, r0, lsr #3 │ │ │ │ + @ instruction: 0x009b76f4 │ │ │ │ + addeq r7, r4, r4, ror #2 │ │ │ │ + addeq r7, r4, r4, asr r1 │ │ │ │ + addeq r8, r3, r4, lsr #20 │ │ │ │ + addeq r0, r3, r8, asr #8 │ │ │ │ + addseq r7, fp, r4, ror #12 │ │ │ │ + ldrdeq r7, [r4], r0 │ │ │ │ + strheq r7, [r4], ip │ │ │ │ + addseq r7, fp, r4, ror r5 │ │ │ │ + addeq r6, r4, r4, ror #31 │ │ │ │ + ldrdeq r6, [r4], r0 │ │ │ │ + addseq r7, fp, r0, lsr #8 │ │ │ │ + addeq r6, r4, r8, ror #31 │ │ │ │ + umulleq r7, r4, r0, r0 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ │ │ │ │ 00389470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r2, r1 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b726b8 │ │ │ │ + bl b725a8 │ │ │ │ cmp r4, r0 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -275379,15 +275379,15 @@ │ │ │ │ ldr ip, [ip, #3092] @ 0xc14 │ │ │ │ str r3, [sp, #8] │ │ │ │ adc r1, r1, ip │ │ │ │ ldr ip, [r8, #3072] @ 0xc00 │ │ │ │ subs r0, r0, ip │ │ │ │ ldr ip, [r8, #3076] @ 0xc04 │ │ │ │ sbc r1, r1, ip │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bl 27cd18 │ │ │ │ ldrb r1, [sl] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldrb r0, [sl, #1] │ │ │ │ @@ -275406,48 +275406,48 @@ │ │ │ │ ldr r3, [r8, #3072] @ 0xc00 │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr r3, [r8, #3076] @ 0xc04 │ │ │ │ mov r0, r4 │ │ │ │ sbc r7, r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 3897fc │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 3897fc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r2, r4 │ │ │ │ add r6, r0, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl b726b8 │ │ │ │ + bl b725a8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ bhi 3897fc │ │ │ │ - bl b71b98 │ │ │ │ + bl b71a88 │ │ │ │ ldrb r3, [sl] │ │ │ │ ldrb r0, [sl, #1] │ │ │ │ ldrb r1, [sl, #2] │ │ │ │ ldrb r2, [sl, #3] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ add fp, fp, #1 │ │ │ │ @@ -275534,15 +275534,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #1524] @ 389e90 │ │ │ │ ldr r1, [pc, #1524] @ 389e94 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add fp, sp, #68 @ 0x44 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, #7 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [fp, #4] │ │ │ │ bls 38994c │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r3, [r5] │ │ │ │ @@ -275908,19 +275908,19 @@ │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ bl 27ce80 │ │ │ │ b 38990c │ │ │ │ mov sl, #15 │ │ │ │ b 389e00 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27fa1c │ │ │ │ - addseq r7, fp, r8, ror #1 │ │ │ │ + @ instruction: 0x009b6fd8 │ │ │ │ smlabbeq r7, r8, r5, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r4, r0, lsr #22 │ │ │ │ - addeq r6, r4, r0, lsl fp │ │ │ │ + addeq r6, r4, r0, lsl sl │ │ │ │ + addeq r6, r4, r0, lsl #20 │ │ │ │ strdeq pc, [r7, -r0] │ │ │ │ │ │ │ │ 00389e9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -276097,15 +276097,15 @@ │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r5, #7 │ │ │ │ bls 38a1d8 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r3, [r4] │ │ │ │ mov r7, r0 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #2] │ │ │ │ @@ -276347,17 +276347,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27fa1c │ │ │ │ - addseq r6, fp, r0, lsr #16 │ │ │ │ - addeq r6, r4, r0, lsl #5 │ │ │ │ - addeq r6, r4, ip, ror #4 │ │ │ │ + addseq r6, fp, r0, lsl r7 │ │ │ │ + addeq r6, r4, r0, ror r1 │ │ │ │ + addeq r6, r4, ip, asr r1 │ │ │ │ eorseq r4, ip, r8, ror #23 │ │ │ │ │ │ │ │ 0038a548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -276390,27 +276390,27 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r4, #6 │ │ │ │ bne 38a670 │ │ │ │ ldr fp, [pc, #520] @ 38a7dc │ │ │ │ ldr r0, [sl, #76] @ 0x4c │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 38a624 │ │ │ │ ldr r3, [pc, #496] @ 38a7e0 │ │ │ │ ldr r2, [pc, #496] @ 38a7e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [sl, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ ldr r3, [r0, #976] @ 0x3d0 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #12 │ │ │ │ beq 38a6e8 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r5, r6 │ │ │ │ @@ -276440,23 +276440,23 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ orr r5, r5, r6 │ │ │ │ strh r3, [sl, #10] │ │ │ │ strh r3, [sl, #12] │ │ │ │ strh r5, [sl, #8] │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #312] @ 38a7e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ strd r0, [sl, #16] │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -276515,34 +276515,34 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 38a7c4 │ │ │ │ mov r4, #3 │ │ │ │ b 38a670 │ │ │ │ ldr r0, [pc, #80] @ 38a81c │ │ │ │ orr r1, r5, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 38a7bc │ │ │ │ tsteq r7, r8, ror r8 │ │ │ │ - addeq r5, r4, r0, ror #27 │ │ │ │ - addseq r6, fp, r4, asr r3 │ │ │ │ - @ instruction: 0x00845db8 │ │ │ │ + ldrdeq r5, [r4], r0 │ │ │ │ + addseq r6, fp, r4, asr #4 │ │ │ │ + addeq r5, r4, r8, lsr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0xffffc680 │ │ │ │ @ instruction: 0xffffbdf8 │ │ │ │ @ instruction: 0xffffc3c8 │ │ │ │ @ instruction: 0xffffc260 │ │ │ │ @ instruction: 0xffffb22c │ │ │ │ @ instruction: 0xffffd79c │ │ │ │ @ instruction: 0xffffc9cc │ │ │ │ @ instruction: 0xffffdb6c │ │ │ │ @ instruction: 0xffffc79c │ │ │ │ @ instruction: 0xffffaf88 │ │ │ │ @ instruction: 0xffffad00 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r5, r4, r8, lsl #28 │ │ │ │ + strdeq r5, [r4], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #752] @ 38ab2c │ │ │ │ mov r5, r3 │ │ │ │ @@ -276580,27 +276580,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 38aa0c │ │ │ │ ldr r8, [pc, #624] @ 38ab38 │ │ │ │ add r7, r0, #1310720 @ 0x140000 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ beq 38aa38 │ │ │ │ ldr r3, [pc, #592] @ 38ab3c │ │ │ │ ldr r2, [pc, #592] @ 38ab40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r2, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ bne 38aa20 │ │ │ │ ldr r0, [pc, #548] @ 38ab44 │ │ │ │ add r0, r3, r0 │ │ │ │ ldrb r3, [r4, #10] │ │ │ │ @@ -276667,20 +276667,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 38aa28 │ │ │ │ mov r0, #2 │ │ │ │ b 38a9d0 │ │ │ │ ldr r0, [pc, #288] @ 38ab50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 38aa20 │ │ │ │ ldr r8, [pc, #276] @ 38ab54 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 38aa20 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ ldr r7, [pc, #252] @ 38ab58 │ │ │ │ mov r1, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #244] @ 38ab5c │ │ │ │ @@ -276689,73 +276689,73 @@ │ │ │ │ add r3, r7, #248 @ 0xf8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #76 @ 0x4c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r1, [r4] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 510fbc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38aa20 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 51d2b8 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ cmp r7, #0 │ │ │ │ beq 38aa20 │ │ │ │ ldr r8, [pc, #136] @ 38ab68 │ │ │ │ mov r0, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 38aa20 │ │ │ │ ldr r3, [pc, #112] @ 38ab6c │ │ │ │ ldr r2, [pc, #112] @ 38ab70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #1327104 @ 0x144000 │ │ │ │ add r0, r0, #2608 @ 0xa30 │ │ │ │ b 38a920 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r7, r4, r5, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r7, ip, r5, lr │ │ │ │ - addeq r5, r4, ip, ror #21 │ │ │ │ - addseq r6, fp, r8, asr r0 │ │ │ │ - addeq r5, r4, ip, asr #21 │ │ │ │ + ldrdeq r5, [r4], ip │ │ │ │ + addseq r5, fp, r8, asr #30 │ │ │ │ + @ instruction: 0x008459bc │ │ │ │ eoreq r4, r8, r8, lsl #21 │ │ │ │ tsteq r7, ip, lsr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r5, r4, r8, asr #23 │ │ │ │ - addeq r5, r4, ip, asr fp │ │ │ │ - addseq r5, fp, r8, ror #29 │ │ │ │ - addeq r5, r4, r8, lsr fp │ │ │ │ - umulleq r6, r3, r0, r9 │ │ │ │ - addeq r3, r4, r4, lsr #18 │ │ │ │ - ldrdeq r5, [r4], r4 │ │ │ │ - addseq r5, fp, r8, asr #28 │ │ │ │ - @ instruction: 0x008458b0 │ │ │ │ + @ instruction: 0x00845ab8 │ │ │ │ + addeq r5, r4, ip, asr #20 │ │ │ │ + @ instruction: 0x009b5dd8 │ │ │ │ + addeq r5, r4, r8, lsr #20 │ │ │ │ + addeq r6, r3, r0, lsl #17 │ │ │ │ + addeq r3, r4, r4, lsl r8 │ │ │ │ + addeq r5, r4, r4, asr #15 │ │ │ │ + addseq r5, fp, r8, lsr sp │ │ │ │ + addeq r5, r4, r0, lsr #15 │ │ │ │ │ │ │ │ 0038ab74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r4, r0, #1310720 @ 0x140000 │ │ │ │ @@ -276776,15 +276776,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [pc, #80] @ 38ac24 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ mov r2, #31 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #41 @ 0x29 │ │ │ │ str r7, [r4, #32] │ │ │ │ bl 27e9ec │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #40] @ 0x28 │ │ │ │ @@ -276852,15 +276852,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #92] @ 38ad5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r6, r6, #3948544 @ 0x3c4000 │ │ │ │ mov r0, r4 │ │ │ │ bl 3856a4 │ │ │ │ ldrb r3, [r6, #3064] @ 0xbf8 │ │ │ │ @@ -276875,17 +276875,17 @@ │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38ab74 │ │ │ │ ldr r1, [pc, #28] @ 38ad60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3856a4 │ │ │ │ b 38ad1c │ │ │ │ - addseq r5, fp, r0, lsl #25 │ │ │ │ - addeq r5, r4, ip, asr #13 │ │ │ │ - ldrdeq r5, [r4], ip │ │ │ │ + addseq r5, fp, r0, ror fp │ │ │ │ + @ instruction: 0x008455bc │ │ │ │ + addeq r5, r4, ip, asr #11 │ │ │ │ strdeq r2, [r6], #24 @ │ │ │ │ ldrheq r2, [r6], #16 │ │ │ │ │ │ │ │ 0038ad64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -276926,15 +276926,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 38ab74 │ │ │ │ adceq r2, r6, r8, lsr #2 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r2, r3, #184 @ 0xb8 │ │ │ │ ldr r3, [sp] │ │ │ │ - b aeef38 │ │ │ │ + b aeee28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -276947,15 +276947,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl aeef38 │ │ │ │ + bl aeee28 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r4, [pc, #476] @ 38b04c │ │ │ │ cmp r5, r9 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 38af24 │ │ │ │ ldr r3, [pc, #464] @ 38b050 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -276989,15 +276989,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r4, #77] @ 0x4d │ │ │ │ beq 38af68 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 38ae94 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r2, #184] @ 0xb8 │ │ │ │ ldr r2, [pc, #296] @ 38b054 │ │ │ │ @@ -277065,25 +277065,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #52] @ 38b060 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 38aef8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r7, ip, pc, sp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0107df94 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ ldrdeq sp, [r7, -r8] │ │ │ │ - addeq r5, r4, r4, lsr #19 │ │ │ │ - addeq r5, r4, r4, lsl #19 │ │ │ │ - addseq r5, fp, r4, lsr #20 │ │ │ │ + umulleq r5, r4, r4, r8 │ │ │ │ + addeq r5, r4, r4, ror r8 │ │ │ │ + addseq r5, fp, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 38b104 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -277095,15 +277095,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r3 │ │ │ │ mov lr, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, sp, #3 │ │ │ │ strb lr, [sp, #3] │ │ │ │ - bl b54be4 │ │ │ │ + bl b54ad4 │ │ │ │ ldr r2, [pc, #80] @ 38b10c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [sp, #3] │ │ │ │ strbne r3, [r4] │ │ │ │ ldr r3, [pc, #56] @ 38b108 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277137,15 +277137,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #3 │ │ │ │ ldr lr, [lr] │ │ │ │ str lr, [sp, #4] │ │ │ │ mov lr, #0 │ │ │ │ strb ip, [sp, #3] │ │ │ │ - bl b54be4 │ │ │ │ + bl b54ad4 │ │ │ │ ldr r2, [pc, #68] @ 38b1a8 │ │ │ │ ldr r3, [pc, #60] @ 38b1a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -277260,19 +277260,19 @@ │ │ │ │ bl 383b7c │ │ │ │ lsr r4, r4, #4 │ │ │ │ and r4, r4, #15 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r4 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ cmp r2, #3 │ │ │ │ mov r4, r2 │ │ │ │ bhi 38b394 │ │ │ │ add r8, r8, #4 │ │ │ │ add r1, fp, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #4 │ │ │ │ @@ -277325,29 +277325,29 @@ │ │ │ │ ldr r7, [pc, #604] @ 38b690 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldrb r2, [r4, #76] @ 0x4c │ │ │ │ mov r3, r9 │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, r2, lsl #2 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r3, #1756] @ 0x6dc │ │ │ │ ldr r3, [pc, #544] @ 38b694 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 38b5ec │ │ │ │ ldr r3, [r4, #1264] @ 0x4f0 │ │ │ │ cmp r3, r9 │ │ │ │ beq 38b5ec │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ tst r3, #4 │ │ │ │ @@ -277366,41 +277366,41 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r7, #60 @ 0x3c │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 51d2b8 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 38b5ec │ │ │ │ ldr fp, [pc, #412] @ 38b6a4 │ │ │ │ mov r0, r4 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b5f0 │ │ │ │ ldr r1, [pc, #388] @ 38b6a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b5ec │ │ │ │ ldr r2, [pc, #364] @ 38b6ac │ │ │ │ add r7, r7, #72 @ 0x48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 52fa7c │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b5ec │ │ │ │ add r1, sp, #19 │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -277410,32 +277410,32 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b5ec │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r1, [sp, #19] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 510fbc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b5ec │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 51d2b8 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 38b5ec │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b5f0 │ │ │ │ mov r4, #0 │ │ │ │ ldr r2, [pc, #184] @ 38b6b0 │ │ │ │ ldr r3, [pc, #140] @ 38b688 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277470,23 +277470,23 @@ │ │ │ │ bl 510fbc │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b4c0 │ │ │ │ b 38b5ec │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r8, lsl #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r3, r0, lsr r5 │ │ │ │ - addeq r6, r3, ip, lsl r5 │ │ │ │ - addseq r5, fp, r0, ror #11 │ │ │ │ - addseq r5, fp, r4, lsl #11 │ │ │ │ - addeq r5, r3, r8, lsr pc │ │ │ │ - ldrdeq r2, [r4], r0 │ │ │ │ - addeq r4, r4, ip, lsr #29 │ │ │ │ - addeq r5, r4, r4, ror r0 │ │ │ │ - addeq r5, r4, r4, rrx │ │ │ │ + addeq r6, r3, r0, lsr #8 │ │ │ │ + addeq r6, r3, ip, lsl #8 │ │ │ │ + @ instruction: 0x009b54d0 │ │ │ │ + addseq r5, fp, r4, ror r4 │ │ │ │ + addeq r5, r3, r8, lsr #28 │ │ │ │ + addeq r2, r4, r0, asr #27 │ │ │ │ + umulleq r4, r4, ip, sp @ │ │ │ │ + addeq r4, r4, r4, ror #30 │ │ │ │ + addeq r4, r4, r4, asr pc │ │ │ │ tsteq r7, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ @@ -277574,26 +277574,26 @@ │ │ │ │ add r9, sp, #19 │ │ │ │ b 38b83c │ │ │ │ ldr r2, [pc, #224] @ 38b8f8 │ │ │ │ mov r3, #121 @ 0x79 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #1 │ │ │ │ str r0, [r8, #4]! │ │ │ │ ldrb r3, [r5, #76] @ 0x4c │ │ │ │ cmp r3, r4 │ │ │ │ ble 38b8d4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, r7 │ │ │ │ strb sl, [sp, #19] │ │ │ │ - bl 93494c │ │ │ │ + bl 93483c │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b810 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #148] @ 38b8fc │ │ │ │ ldr ip, [pc, #148] @ 38b900 │ │ │ │ ldr lr, [r2, r4, lsl #2] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ @@ -277601,15 +277601,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r2, [pc, #108] @ 38b908 │ │ │ │ ldr r3, [pc, #76] @ 38b8ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -277625,20 +277625,20 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 38b7e4 │ │ │ │ b 38b894 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, ror #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, fp, ip, ror r2 │ │ │ │ - addeq r5, r3, r4, lsl #24 │ │ │ │ - strdeq r5, [r3], r0 │ │ │ │ - @ instruction: 0x009b51dc │ │ │ │ - addeq r5, r4, r8, lsl #3 │ │ │ │ - addeq r5, r4, r0, lsr r1 │ │ │ │ + addseq r5, fp, ip, ror #2 │ │ │ │ + strdeq r5, [r3], r4 │ │ │ │ + addeq r5, r3, r0, ror #21 │ │ │ │ + addseq r5, fp, ip, asr #1 │ │ │ │ + addeq r5, r4, r8, ror r0 │ │ │ │ + addeq r5, r4, r0, lsr #32 │ │ │ │ tsteq r7, r8, ror #10 │ │ │ │ │ │ │ │ 0038b90c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -277654,50 +277654,50 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 931f9c │ │ │ │ + bl 931e8c │ │ │ │ ldr r2, [pc, #108] @ 38b9d4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935b88 │ │ │ │ + bl 935a78 │ │ │ │ ldr r5, [pc, #92] @ 38b9d8 │ │ │ │ ldr r0, [pc, #92] @ 38b9dc │ │ │ │ ldr r3, [pc, #92] @ 38b9e0 │ │ │ │ ldr r2, [pc, #92] @ 38b9e4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r7} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 931f9c │ │ │ │ + bl 931e8c │ │ │ │ ldr r2, [pc, #56] @ 38b9e8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 935b88 │ │ │ │ + b 935a78 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ - addeq ip, r7, r8, ror #27 │ │ │ │ - ldrdeq r5, [r4], r8 │ │ │ │ + ldrdeq ip, [r7], r8 │ │ │ │ + addeq r4, r4, r8, asr #31 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ - addeq r5, r4, r0, asr #1 │ │ │ │ - strdeq r5, [r4], r0 │ │ │ │ + @ instruction: 0x00844fb0 │ │ │ │ + addeq r4, r4, r0, ror #31 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - addeq r5, r4, r4, asr #1 │ │ │ │ - addeq r5, r4, ip, asr #1 │ │ │ │ + @ instruction: 0x00844fb4 │ │ │ │ + @ instruction: 0x00844fbc │ │ │ │ │ │ │ │ 0038b9ec : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -277738,26 +277738,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 38bad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, fp, r4, asr #31 │ │ │ │ - addeq r5, r4, r8, lsl r0 │ │ │ │ - addeq r4, r4, r8, lsl pc │ │ │ │ + @ instruction: 0x009b4eb4 │ │ │ │ + addeq r4, r4, r8, lsl #30 │ │ │ │ + addeq r4, r4, r8, lsl #28 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -277877,47 +277877,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r7, r4 │ │ │ │ b 38bc68 │ │ │ │ ldr r3, [pc, #88] @ 38bd3c │ │ │ │ ldr r2, [pc, #88] @ 38bd40 │ │ │ │ ldr r1, [pc, #88] @ 38bd44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r7, r5 │ │ │ │ b 38bc68 │ │ │ │ ldr r3, [pc, #48] @ 38bd48 │ │ │ │ ldr r1, [pc, #48] @ 38bd4c │ │ │ │ ldr r0, [pc, #48] @ 38bd50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r4, fp, r0, lsr lr │ │ │ │ - addeq r4, r4, r0, asr #28 │ │ │ │ - addeq r4, r4, ip, lsl #28 │ │ │ │ - @ instruction: 0x009b4dfc │ │ │ │ - addeq r4, r4, ip, lsr #28 │ │ │ │ - addeq r4, r4, r8, asr #27 │ │ │ │ - addseq r4, fp, ip, asr #27 │ │ │ │ - addeq r4, r4, r8, lsr #27 │ │ │ │ - @ instruction: 0x00844db8 │ │ │ │ + addseq r4, fp, r0, lsr #26 │ │ │ │ + addeq r4, r4, r0, lsr sp │ │ │ │ + strdeq r4, [r4], ip │ │ │ │ + addseq r4, fp, ip, ror #25 │ │ │ │ + addeq r4, r4, ip, lsl sp │ │ │ │ + @ instruction: 0x00844cb8 │ │ │ │ + @ instruction: 0x009b4cbc │ │ │ │ + umulleq r4, r4, r8, ip @ │ │ │ │ + addeq r4, r4, r8, lsr #25 │ │ │ │ │ │ │ │ 0038bd54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1300] @ 38c280 │ │ │ │ @@ -278112,15 +278112,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r5, r4 │ │ │ │ bl 27ce80 │ │ │ │ mov r0, #0 │ │ │ │ bl 27ce80 │ │ │ │ ldr r2, [pc, #580] @ 38c2d8 │ │ │ │ ldr r3, [pc, #492] @ 38c284 │ │ │ │ @@ -278145,15 +278145,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 38c080 │ │ │ │ ldr r3, [pc, #472] @ 38c2e8 │ │ │ │ ldr ip, [pc, #472] @ 38c2ec │ │ │ │ ldr r1, [pc, #472] @ 38c2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278171,38 +278171,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27d4a4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 38c080 │ │ │ │ ldr r0, [pc, #388] @ 38c300 │ │ │ │ ldr r1, [r6, #1208] @ 0x4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ b 38bf18 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #360] @ 38c304 │ │ │ │ ldr r3, [pc, #360] @ 38c308 │ │ │ │ ldr r1, [pc, #360] @ 38c30c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldr ip, [sp, #12] │ │ │ │ b 38be44 │ │ │ │ ldr r3, [pc, #316] @ 38c310 │ │ │ │ ldr r1, [pc, #316] @ 38c314 │ │ │ │ ldr r0, [pc, #316] @ 38c318 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278245,63 +278245,63 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #18 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ swpeq sp, r4, [r7] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009b4cf8 │ │ │ │ - umullseq r4, fp, ip, fp │ │ │ │ - addeq r4, r4, r8, ror fp │ │ │ │ - ldrdeq r4, [r4], ip │ │ │ │ - addseq r4, fp, r0, ror fp │ │ │ │ - addeq r4, r4, ip, asr #22 │ │ │ │ - umulleq r4, r4, r0, ip @ │ │ │ │ - addseq r4, fp, r4, asr #22 │ │ │ │ - addeq r4, r4, r0, lsr #22 │ │ │ │ - addeq r4, r4, r0, asr #24 │ │ │ │ - addseq r4, fp, r8, lsl fp │ │ │ │ - strdeq r4, [r4], r4 @ │ │ │ │ - strdeq r4, [r4], r0 │ │ │ │ - addseq r4, fp, ip, ror #21 │ │ │ │ - addeq r4, r4, r8, asr #21 │ │ │ │ - addeq r4, r4, r0, lsr #23 │ │ │ │ - smlatteq r7, r8, sp, ip │ │ │ │ + addseq r4, fp, r8, ror #23 │ │ │ │ addseq r4, fp, ip, lsl #21 │ │ │ │ - strdeq r4, [r4], ip │ │ │ │ - addeq r4, r4, r4, ror #20 │ │ │ │ - tsteq r7, r0, ror sp │ │ │ │ - addseq r4, fp, ip, lsl #20 │ │ │ │ - addeq r4, r4, ip, lsl #21 │ │ │ │ + addeq r4, r4, r8, ror #20 │ │ │ │ + addeq r4, r4, ip, asr #23 │ │ │ │ + addseq r4, fp, r0, ror #20 │ │ │ │ + addeq r4, r4, ip, lsr sl │ │ │ │ + addeq r4, r4, r0, lsl #23 │ │ │ │ + addseq r4, fp, r4, lsr sl │ │ │ │ + addeq r4, r4, r0, lsl sl │ │ │ │ + addeq r4, r4, r0, lsr fp │ │ │ │ + addseq r4, fp, r8, lsl #20 │ │ │ │ addeq r4, r4, r4, ror #19 │ │ │ │ - @ instruction: 0x009b49d4 │ │ │ │ - addeq r4, r4, r4, asr sl │ │ │ │ - addeq r4, r4, ip, lsr #19 │ │ │ │ - addseq r4, fp, r0, lsr #19 │ │ │ │ - strdeq r4, [r4], r4 @ │ │ │ │ - addeq r4, r4, r4, ror r9 │ │ │ │ - addeq r4, r4, r8, ror #22 │ │ │ │ - addeq r4, r4, r0, lsr #22 │ │ │ │ - addseq r4, fp, r4, asr #18 │ │ │ │ - addeq r4, r4, r4, lsl r9 │ │ │ │ - addseq r4, fp, r0, lsl r9 │ │ │ │ - addeq r4, r4, ip, ror #17 │ │ │ │ - @ instruction: 0x008449b0 │ │ │ │ - addseq r4, fp, ip, ror #17 │ │ │ │ - addeq r4, r4, r8, asr #17 │ │ │ │ - ldrdeq r4, [r4], r0 │ │ │ │ - addseq r4, fp, r8, asr #17 │ │ │ │ - addeq r4, r4, r4, lsr #17 │ │ │ │ - addeq r4, r4, ip, lsr #20 │ │ │ │ - addseq r4, fp, r4, lsr #17 │ │ │ │ - addeq r4, r4, r0, lsl #17 │ │ │ │ - addeq r4, r4, r0, lsr sl │ │ │ │ - addseq r4, fp, r0, lsl #17 │ │ │ │ - addeq r4, r4, ip, asr r8 │ │ │ │ - addeq r4, r4, r4, lsl r9 │ │ │ │ + addeq r4, r4, r0, ror #21 │ │ │ │ + @ instruction: 0x009b49dc │ │ │ │ + @ instruction: 0x008449b8 │ │ │ │ + umulleq r4, r4, r0, sl @ │ │ │ │ + smlatteq r7, r8, sp, ip │ │ │ │ + addseq r4, fp, ip, ror r9 │ │ │ │ + addeq r4, r4, ip, ror #19 │ │ │ │ + addeq r4, r4, r4, asr r9 │ │ │ │ + tsteq r7, r0, ror sp │ │ │ │ + @ instruction: 0x009b48fc │ │ │ │ + addeq r4, r4, ip, ror r9 │ │ │ │ + ldrdeq r4, [r4], r4 @ │ │ │ │ + addseq r4, fp, r4, asr #17 │ │ │ │ + addeq r4, r4, r4, asr #18 │ │ │ │ + umulleq r4, r4, ip, r8 @ │ │ │ │ + umullseq r4, fp, r0, r8 │ │ │ │ + addeq r4, r4, r4, ror #17 │ │ │ │ + addeq r4, r4, r4, ror #16 │ │ │ │ + addeq r4, r4, r8, asr sl │ │ │ │ + addeq r4, r4, r0, lsl sl │ │ │ │ + addseq r4, fp, r4, lsr r8 │ │ │ │ + addeq r4, r4, r4, lsl #16 │ │ │ │ + addseq r4, fp, r0, lsl #16 │ │ │ │ + ldrdeq r4, [r4], ip │ │ │ │ + addeq r4, r4, r0, lsr #17 │ │ │ │ + @ instruction: 0x009b47dc │ │ │ │ + @ instruction: 0x008447b8 │ │ │ │ + addeq r4, r4, r0, asr #19 │ │ │ │ + @ instruction: 0x009b47b8 │ │ │ │ + umulleq r4, r4, r4, r7 @ │ │ │ │ + addeq r4, r4, ip, lsl r9 │ │ │ │ + umullseq r4, fp, r4, r7 │ │ │ │ + addeq r4, r4, r0, ror r7 │ │ │ │ + addeq r4, r4, r0, lsr #18 │ │ │ │ + addseq r4, fp, r0, ror r7 │ │ │ │ + addeq r4, r4, ip, asr #14 │ │ │ │ + addeq r4, r4, r4, lsl #16 │ │ │ │ │ │ │ │ 0038c34c : │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ ldrb r3, [r3, #1200] @ 0x4b0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -278327,28 +278327,28 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #1212] @ 0x4bc │ │ │ │ pop {r4, lr} │ │ │ │ b 27ce80 │ │ │ │ ldr r1, [pc, #8] @ 38c3c4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6ba58 │ │ │ │ - addeq r7, r2, ip, asr #25 │ │ │ │ + b b6b948 │ │ │ │ + @ instruction: 0x00827bbc │ │ │ │ ldr r3, [pc, #28] @ 38c3ec │ │ │ │ ldr r2, [pc, #28] @ 38c3f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 38c3f4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r7, r4, lsr sl │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r7, r2, r4, lsr #25 │ │ │ │ + umulleq r7, r2, r4, fp │ │ │ │ │ │ │ │ 0038c3f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, #1 │ │ │ │ @@ -278362,15 +278362,15 @@ │ │ │ │ str r5, [r4, #-4] │ │ │ │ mov r0, r4 │ │ │ │ str r8, [r4, #-32] @ 0xffffffe0 │ │ │ │ strd r6, [r4, #-24] @ 0xffffffe8 │ │ │ │ strd r6, [r4, #-16] │ │ │ │ strb fp, [r4, #-8] │ │ │ │ add r5, r5, #1 │ │ │ │ - bl b6b564 │ │ │ │ + bl b6b454 │ │ │ │ mov r3, r4 │ │ │ │ cmp r5, sl │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ str fp, [r3, #28]! │ │ │ │ str r3, [r4, #-40] @ 0xffffffd8 │ │ │ │ bne 38c428 │ │ │ │ ldr r3, [r9, #3116] @ 0xc2c │ │ │ │ @@ -278775,15 +278775,15 @@ │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ bl 5121dc │ │ │ │ b 38ca44 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 38ca94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ smlalseq r0, r6, r8, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 38cb64 │ │ │ │ ldr r2, [pc, #180] @ 38cb68 │ │ │ │ @@ -278791,25 +278791,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #148] @ 38cb70 │ │ │ │ ldr r1, [pc, #148] @ 38cb74 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #116] @ 38cb78 │ │ │ │ ldr r2, [pc, #116] @ 38cb7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #112] @ 38cb80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -278820,31 +278820,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 38cb8c │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #64] @ 38cb90 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - umullseq r4, fp, r0, r0 │ │ │ │ - ldrdeq r6, [r2], r8 │ │ │ │ - addeq r6, r5, r4, lsr r0 │ │ │ │ - addeq r5, r3, r8, asr #3 │ │ │ │ - addeq ip, r2, ip, ror #23 │ │ │ │ + b 927de4 │ │ │ │ + addseq r3, fp, r0, lsl #31 │ │ │ │ + addeq r6, r2, r8, asr #29 │ │ │ │ + addeq r5, r5, r4, lsr #30 │ │ │ │ + strheq r5, [r3], r8 │ │ │ │ + ldrdeq ip, [r2], ip @ │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, fp, lsl #24 │ │ │ │ - addeq r4, r4, r0, ror #3 │ │ │ │ + ldrdeq r4, [r4], r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xa12319e5 │ │ │ │ tsteq r3, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -278854,22 +278854,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #40] @ 38cbec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 385258 │ │ │ │ - umullseq r3, fp, r8, pc @ │ │ │ │ - addeq r3, r4, r0, lsl #16 │ │ │ │ - addeq r3, r4, ip, lsl r8 │ │ │ │ + addseq r3, fp, r8, lsl #29 │ │ │ │ + strdeq r3, [r4], r0 │ │ │ │ + addeq r3, r4, ip, lsl #14 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r7, [pc, #488] @ 38cdf0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -278886,28 +278886,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #448] @ 38ce00 │ │ │ │ ldr r3, [pc, #448] @ 38ce04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ add r8, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cdc4 │ │ │ │ ldr r2, [pc, #412] @ 38ce08 │ │ │ │ ldr r1, [pc, #412] @ 38ce0c │ │ │ │ add r3, r7, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r8, r8, #8 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r9, r4, #15232 @ 0x3b80 │ │ │ │ add r9, r9, #32 │ │ │ │ add sl, r4, #16384 @ 0x4000 │ │ │ │ add r7, r7, #84 @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ @@ -278950,22 +278950,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [sl, #2328] @ 0x918 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 38ac60 │ │ │ │ ldr r2, [pc, #144] @ 38ce18 │ │ │ │ ldr r3, [pc, #108] @ 38cdf8 │ │ │ │ @@ -278988,33 +278988,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 38ce20 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 38cd80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r3, fp, r8, lsr pc │ │ │ │ + addseq r3, fp, r8, lsr #28 │ │ │ │ smlatteq r7, ip, r1, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r3, r4, ip, r7 │ │ │ │ - addeq r3, r4, r0, lsl #15 │ │ │ │ + addeq r3, r4, ip, lsl #13 │ │ │ │ + addeq r3, r4, r0, ror r6 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - addeq r3, r4, r8, lsr r9 │ │ │ │ - addeq r3, r4, r4, lsr #18 │ │ │ │ - addeq r5, r5, r4, ror #27 │ │ │ │ - addeq r6, r2, r8, ror #26 │ │ │ │ + addeq r3, r4, r8, lsr #16 │ │ │ │ + addeq r3, r4, r4, lsl r8 │ │ │ │ + ldrdeq r5, [r5], r4 │ │ │ │ + addeq r6, r2, r8, asr ip │ │ │ │ tsteq r7, ip, ror r0 │ │ │ │ - addeq r3, r4, r0, ror pc │ │ │ │ - addeq r3, r4, r0, asr pc │ │ │ │ + addeq r3, r4, r0, ror #28 │ │ │ │ + addeq r3, r4, r0, asr #28 │ │ │ │ ldr r0, [pc, #4] @ 38ce30 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r0, r6, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38ceb0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -279022,15 +279022,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 38ceb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -279039,17 +279039,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, fp, ip, asr #26 │ │ │ │ - addeq r3, r4, r4, lsl #30 │ │ │ │ - addeq r3, r4, r0, lsr #30 │ │ │ │ + addseq r3, fp, ip, lsr ip │ │ │ │ + strdeq r3, [r4], r4 │ │ │ │ + addeq r3, r4, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 38cfa0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -279057,39 +279057,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 38cfa4 │ │ │ │ ldr r1, [pc, #188] @ 38cfa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #168] @ 38cfac │ │ │ │ ldr r1, [pc, #168] @ 38cfb0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #136] @ 38cfb4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #120] @ 38cfb8 │ │ │ │ ldr r1, [pc, #120] @ 38cfbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r1, [pc, #92] @ 38cfc0 │ │ │ │ ldr r2, [pc, #92] @ 38cfc4 │ │ │ │ ldr r3, [pc, #92] @ 38cfc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -279099,19 +279099,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009b3cd0 │ │ │ │ - @ instruction: 0x00826bb0 │ │ │ │ - addeq r5, r5, r8, lsl #24 │ │ │ │ - addeq r7, r3, r8, lsl #10 │ │ │ │ - addeq r7, r3, r4, lsl r5 │ │ │ │ + addseq r3, fp, r0, asr #23 │ │ │ │ + addeq r6, r2, r0, lsr #21 │ │ │ │ + strdeq r5, [r5], r8 │ │ │ │ + strdeq r7, [r3], r8 │ │ │ │ + addeq r7, r3, r4, lsl #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ rscseq r0, r6, r8, lsl r0 │ │ │ │ smlabbeq r3, ip, r4, sl │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -279123,110 +279123,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 38d034 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009b3bb8 │ │ │ │ - addeq r3, r4, r0, ror sp │ │ │ │ - addeq r3, r4, ip, lsl #27 │ │ │ │ + addseq r3, fp, r8, lsr #21 │ │ │ │ + addeq r3, r4, r0, ror #24 │ │ │ │ + addeq r3, r4, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 38d09c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 38d0a0 │ │ │ │ ldr r1, [pc, #72] @ 38d0a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, fp, r8, asr #22 │ │ │ │ - addeq r3, r4, r0, lsl #26 │ │ │ │ - addeq r3, r4, ip, lsl sp │ │ │ │ + addseq r3, fp, r8, lsr sl │ │ │ │ + strdeq r3, [r4], r0 │ │ │ │ + addeq r3, r4, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 38d0f8 │ │ │ │ ldr r2, [pc, #56] @ 38d0fc │ │ │ │ ldr r1, [pc, #56] @ 38d100 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38d258 │ │ │ │ - @ instruction: 0x009b3adc │ │ │ │ - umulleq r3, r4, r4, ip │ │ │ │ - @ instruction: 0x00843cb0 │ │ │ │ + addseq r3, fp, ip, asr #19 │ │ │ │ + addeq r3, r4, r4, lsl #23 │ │ │ │ + addeq r3, r4, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 38d174 │ │ │ │ ldr r2, [pc, #88] @ 38d178 │ │ │ │ ldr r1, [pc, #88] @ 38d17c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, fp, r0, lsl #21 │ │ │ │ - addeq r3, r4, r8, lsr ip │ │ │ │ - addeq r3, r4, r4, asr ip │ │ │ │ + addseq r3, fp, r0, ror r9 │ │ │ │ + addeq r3, r4, r8, lsr #22 │ │ │ │ + addeq r3, r4, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ strb r3, [r0] │ │ │ │ @@ -279267,15 +279267,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 38d254 │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -279360,15 +279360,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ ldr r3, [pc, #964] @ 38d774 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -279601,24 +279601,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 38d6d4 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ tsteq r7, ip, ror #22 │ │ │ │ - strdeq r3, [r4], ip │ │ │ │ + addeq r3, r4, ip, ror #19 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - addseq r3, fp, r4, lsr r5 │ │ │ │ + addseq r3, fp, r4, lsr #8 │ │ │ │ tsteq r7, r4, asr #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, r4, r0 │ │ │ │ + strdeq r2, [r4], r0 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 38d7e0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 38d790 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -280079,23 +280079,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 38def4 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r4, r8, asr r0 │ │ │ │ + addeq pc, r3, r8, asr #30 │ │ │ │ ldrsheq pc, [r5], #12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -280164,15 +280164,15 @@ │ │ │ │ bic r0, r0, #65280 @ 0xff00 │ │ │ │ eor r1, r3, r9, ror #8 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #28] │ │ │ │ eor r0, r0, fp, ror #8 │ │ │ │ add r2, sp, #24 │ │ │ │ - bl 8f0eb8 │ │ │ │ + bl 8f0da8 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ ldr ip, [sp, #20] │ │ │ │ cmp ip, r3 │ │ │ │ cmpeq r7, r2 │ │ │ │ bne 38e0c4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ @@ -280208,15 +280208,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str sl, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 8f0f30 │ │ │ │ + bl 8f0e20 │ │ │ │ b 38e080 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r7, r8, lr, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ tsteq r7, ip, ror sp │ │ │ │ @@ -280253,15 +280253,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mul r2, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 8f0f30 │ │ │ │ + bl 8f0e20 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -280338,33 +280338,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 38e308 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r2, r4, r8, asr #23 │ │ │ │ + @ instruction: 0x00842ab8 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - @ instruction: 0x00842bb4 │ │ │ │ - addeq r2, r4, r8, lsr fp │ │ │ │ - addseq r2, fp, r0, lsr #22 │ │ │ │ - addeq r2, r4, r8, lsl fp │ │ │ │ + addeq r2, r4, r4, lsr #21 │ │ │ │ + addeq r2, r4, r8, lsr #20 │ │ │ │ + addseq r2, fp, r0, lsl sl │ │ │ │ + addeq r2, r4, r8, lsl #20 │ │ │ │ ldr r0, [pc, #4] @ 38e318 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq lr, r5, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 38e3ac │ │ │ │ mov r5, r1 │ │ │ │ @@ -280373,15 +280373,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #84] @ 38e3b8 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -280394,17 +280394,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, fp, r8, lsr #21 │ │ │ │ - addeq r2, r4, ip, ror #21 │ │ │ │ + umullseq r2, fp, r8, r9 │ │ │ │ ldrdeq r2, [r4], ip │ │ │ │ + addeq r2, r4, ip, asr #19 │ │ │ │ rscseq lr, r5, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 38e444 │ │ │ │ ldr r2, [pc, #112] @ 38e448 │ │ │ │ @@ -280412,15 +280412,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #80] @ 38e450 │ │ │ │ ldr lr, [pc, #80] @ 38e454 │ │ │ │ ldr ip, [pc, #80] @ 38e458 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ @@ -280431,69 +280431,69 @@ │ │ │ │ ldr r1, [pc, #48] @ 38e45c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927ef4 │ │ │ │ - addseq r2, fp, r0, lsl sl │ │ │ │ - @ instruction: 0x008256b0 │ │ │ │ - addeq r4, r5, ip, lsl #14 │ │ │ │ + b 927de4 │ │ │ │ + addseq r2, fp, r0, lsl #18 │ │ │ │ + addeq r5, r2, r0, lsr #11 │ │ │ │ + strdeq r4, [r5], ip │ │ │ │ rscseq lr, r5, r0, lsr #24 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - addeq r2, r4, r4, asr #20 │ │ │ │ + addeq r2, r4, r4, lsr r9 │ │ │ │ @ instruction: 0x010391b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 38e4b8 │ │ │ │ ldr r2, [pc, #64] @ 38e4bc │ │ │ │ ldr r1, [pc, #64] @ 38e4c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, fp, r8, ror #18 │ │ │ │ - @ instruction: 0x008429b0 │ │ │ │ - addeq r2, r4, r4, lsr #19 │ │ │ │ + addseq r2, fp, r8, asr r8 │ │ │ │ + addeq r2, r4, r0, lsr #17 │ │ │ │ + umulleq r2, r4, r4, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38e510 │ │ │ │ ldr r2, [pc, #52] @ 38e514 │ │ │ │ ldr r1, [pc, #52] @ 38e518 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r0, #756] @ 0x2f4 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38e1a8 │ │ │ │ - addseq r2, fp, r4, lsl #18 │ │ │ │ - addeq r2, r4, ip, asr #18 │ │ │ │ - addeq r2, r4, r0, asr #18 │ │ │ │ + @ instruction: 0x009b27f4 │ │ │ │ + addeq r2, r4, ip, lsr r8 │ │ │ │ + addeq r2, r4, r0, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -288998,23 +288998,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 396a40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8e3c60 │ │ │ │ + bl 8e3b50 │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8e3e40 │ │ │ │ + b 8e3d30 │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 396a18 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 396a14 │ │ │ │ @@ -289024,15 +289024,15 @@ │ │ │ │ b 396a18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 8dc82c │ │ │ │ + bl 8dc71c │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 396aac │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -289040,21 +289040,21 @@ │ │ │ │ beq 396ae0 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 396b44 │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8e3c60 │ │ │ │ + bl 8e3b50 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 8e3c60 │ │ │ │ + bl 8e3b50 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8e0bcc │ │ │ │ + b 8e0abc │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 396aac │ │ │ │ tst r1, #2 │ │ │ │ bne 396aac │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -289071,40 +289071,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 3969d4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 3969d4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8e0bcc │ │ │ │ + b 8e0abc │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 396ab8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 8e3a00 │ │ │ │ + bl 8e38f0 │ │ │ │ b 396ab8 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 396b20 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e39f4 │ │ │ │ + bl 8e38e4 │ │ │ │ b 396b20 │ │ │ │ ldr r3, [pc, #100] @ 396c18 │ │ │ │ ldr r2, [pc, #100] @ 396c1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -289117,25 +289117,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 396c20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r7, r0, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umulleq sl, r3, r0, r2 │ │ │ │ + addeq sl, r3, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -289149,15 +289149,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 396c88 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 8e2480 │ │ │ │ + bl 8e2370 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 396cf4 │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -289168,23 +289168,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 396c68 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e2480 │ │ │ │ + bl 8e2370 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e2480 │ │ │ │ + bl 8e2370 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 396c88 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -289219,15 +289219,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 396d4c │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2480 │ │ │ │ + bl 8e2370 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -289266,26 +289266,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 396df8 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2480 │ │ │ │ + bl 8e2370 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 396e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r6, r5, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 396f70 │ │ │ │ ldr r2, [pc, #216] @ 396f74 │ │ │ │ @@ -289293,25 +289293,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #184] @ 396f7c │ │ │ │ ldr r1, [pc, #184] @ 396f80 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #152] @ 396f84 │ │ │ │ ldr r2, [pc, #152] @ 396f88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 396f8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 396f90 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -289328,34 +289328,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, sl, r4, ror #4 │ │ │ │ - strdeq ip, [r1], r0 │ │ │ │ - addeq fp, r4, ip, asr #24 │ │ │ │ - addeq sl, r2, r0, ror #27 │ │ │ │ - addeq r2, r2, r4, lsl #16 │ │ │ │ - addeq r9, r3, r4, asr #31 │ │ │ │ + addseq sl, sl, r4, asr r1 │ │ │ │ + addeq ip, r1, r0, ror #21 │ │ │ │ + addeq fp, r4, ip, lsr fp │ │ │ │ + ldrdeq sl, [r2], r0 │ │ │ │ + strdeq r2, [r2], r4 │ │ │ │ + @ instruction: 0x00839eb4 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - addeq r9, r3, r8, asr #31 │ │ │ │ + @ instruction: 0x00839eb8 │ │ │ │ smlalseq r6, r5, r0, r1 │ │ │ │ tsteq r3, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -289435,22 +289435,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 3974cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 397010 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 396ffc │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -289549,15 +289549,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 3974c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 396ff0 │ │ │ │ ldr r0, [pc, #548] @ 3974dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 396ff0 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -289621,15 +289621,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 3974c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 396ff0 │ │ │ │ ldr r0, [pc, #264] @ 3974e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 396ff0 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 397418 │ │ │ │ bhi 397288 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 397418 │ │ │ │ bhi 397498 │ │ │ │ @@ -289649,55 +289649,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 396ffc │ │ │ │ ldr r0, [pc, #164] @ 3974e4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 397010 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 396ffc │ │ │ │ ldr r3, [pc, #88] @ 3974c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 396ff0 │ │ │ │ ldr r0, [pc, #104] @ 3974e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 396ff0 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 396ffc │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 397408 │ │ │ │ b 39729c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r8, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, r0, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r7, ip, sp, r1 │ │ │ │ - addseq r9, sl, r4, lsl #27 │ │ │ │ + addseq r9, sl, r4, ror ip │ │ │ │ andeq r3, r0, ip, lsl #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, r3, r4, lsr lr │ │ │ │ + addeq r9, r3, r4, lsr #26 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - addseq r9, sl, lr, asr ip │ │ │ │ - addseq r9, sl, r7, ror #23 │ │ │ │ - addeq r9, r3, r8, lsr #24 │ │ │ │ - addeq r9, r3, r8, lsr #22 │ │ │ │ - addeq r9, r3, r4, lsr fp │ │ │ │ - addeq r9, r3, r0, lsr #21 │ │ │ │ + addseq r9, sl, lr, asr #22 │ │ │ │ + @ instruction: 0x009a9ad7 │ │ │ │ + addeq r9, r3, r8, lsl fp │ │ │ │ + addeq r9, r3, r8, lsl sl │ │ │ │ + addeq r9, r3, r4, lsr #20 │ │ │ │ + umulleq r9, r3, r0, r9 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -290603,20 +290603,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 398344 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r8, sl, r0, lsl lr │ │ │ │ - addeq r8, r3, r4, lsr #25 │ │ │ │ - @ instruction: 0x00838cb8 │ │ │ │ - addseq r8, sl, ip, ror #27 │ │ │ │ - addeq r8, r3, r0, lsl #25 │ │ │ │ - addeq r8, r3, ip, lsr #25 │ │ │ │ + addseq r8, sl, r0, lsl #26 │ │ │ │ + umulleq r8, r3, r4, fp │ │ │ │ + addeq r8, r3, r8, lsr #23 │ │ │ │ + @ instruction: 0x009a8cdc │ │ │ │ + addeq r8, r3, r0, ror fp │ │ │ │ + umulleq r8, r3, ip, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -294352,18 +294352,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 39be34 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 8e3c60 │ │ │ │ + bl 8e3b50 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 8e3c60 │ │ │ │ + bl 8e3b50 │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 39be5c │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -294388,15 +294388,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 39bdb8 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 8e3a00 │ │ │ │ + bl 8e38f0 │ │ │ │ b 39bdb8 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -296875,15 +296875,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 39e5c0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39e534 │ │ │ │ ldr r0, [pc, #148] @ 39e5c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -296895,33 +296895,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 39e5c0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39e534 │ │ │ │ ldr r0, [pc, #72] @ 39e5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 39e534 │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r6, ip, ror r9 │ │ │ │ - addseq r2, sl, r1, lsr sl │ │ │ │ + addseq r2, sl, r1, lsr #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x00832abc │ │ │ │ - addeq r2, r3, ip, ror #20 │ │ │ │ + addeq r2, r3, ip, lsr #19 │ │ │ │ + addeq r2, r3, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 39e73c │ │ │ │ mov r8, r3 │ │ │ │ @@ -319512,47 +319512,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b475c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b44d0 │ │ │ │ ldr r0, [pc, #80] @ 3b4760 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b44d0 │ │ │ │ ldr r0, [pc, #60] @ 3b4764 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b44b4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq r5, r0, r9, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r8, r8, asr sl │ │ │ │ + addseq ip, r8, r8, asr #18 │ │ │ │ smlabbeq r5, r8, r9, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r5, ip, lsr #18 │ │ │ │ andeq r5, r0, r0, asr #10 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r1, ip, lsr r9 │ │ │ │ - addeq ip, r1, r4, ror #18 │ │ │ │ - addeq ip, r1, ip, ror #17 │ │ │ │ + addeq ip, r1, ip, lsr #16 │ │ │ │ + addeq ip, r1, r4, asr r8 │ │ │ │ + ldrdeq ip, [r1], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -319667,22 +319667,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3b4968 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 3b4900 │ │ │ │ ldr r0, [pc, #28] @ 3b496c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b4900 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 3b4448 │ │ │ │ b 3b4904 │ │ │ │ @ instruction: 0x010545b8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq ip, r1, r4, asr r7 │ │ │ │ + addeq ip, r1, r4, asr #12 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 3b4bb0 │ │ │ │ mov lr, ip │ │ │ │ @@ -320574,22 +320574,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 3b57fc │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 8e2480 │ │ │ │ + bl 8e2370 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e2480 │ │ │ │ + bl 8e2370 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -320634,15 +320634,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 3b5778 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 8e2480 │ │ │ │ + bl 8e2370 │ │ │ │ b 3b579c │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3b58c4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -320873,15 +320873,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 3b684c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3b5a48 │ │ │ │ ldr r0, [pc, #3112] @ 3b6850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b5a48 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 3b5a6c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 3b6854 │ │ │ │ @@ -320942,15 +320942,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -320976,15 +320976,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 3b684c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b5a48 │ │ │ │ ldr r0, [pc, #2720] @ 3b6864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b5a48 │ │ │ │ mov r7, #3 │ │ │ │ b 3b5b80 │ │ │ │ tst r8, #8 │ │ │ │ bne 3b603c │ │ │ │ ldr r3, [pc, #2692] @ 3b6868 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -321042,41 +321042,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 3b5f64 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -321132,15 +321132,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 3b684c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3b5a48 │ │ │ │ ldr r0, [pc, #2120] @ 3b687c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b5a48 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 3b6454 │ │ │ │ ldr r3, [pc, #2100] @ 3b6880 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -321311,15 +321311,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -321332,15 +321332,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 3b68a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3b5b64 │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 3b6638 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -321403,15 +321403,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 3b684c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b5a48 │ │ │ │ ldr r0, [pc, #1088] @ 3b68b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b5a48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 3b68b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -321548,22 +321548,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3b5b64 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 3b5f78 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -321585,15 +321585,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 3b5fa0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2d6ca0 │ │ │ │ @@ -321651,45 +321651,45 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r5, -r4] │ │ │ │ smlabbeq r5, r0, r3, r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0113ffd8 │ │ │ │ ldrheq r7, [r3], #76 @ 0x4c @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq fp, r1, ip, lsl #13 │ │ │ │ + addeq fp, r1, ip, ror r5 │ │ │ │ @ instruction: 0x010531b8 │ │ │ │ tstpeq r3, ip, asr #29 @ p-variant is OBSOLETE │ │ │ │ ldrheq r7, [r3], #60 @ 0x3c @ │ │ │ │ swpeq r3, r0, [r5] │ │ │ │ - addeq fp, r1, r0, lsr #8 │ │ │ │ + addeq fp, r1, r0, lsl r3 │ │ │ │ tstpeq r3, r4, asr #27 @ p-variant is OBSOLETE │ │ │ │ rscseq r7, r3, r8, lsr #5 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ tsteq r5, ip, lsl #28 │ │ │ │ - ldrdeq fp, [r1], ip │ │ │ │ + addeq fp, r1, ip, asr #1 │ │ │ │ tstpeq r3, ip, asr fp @ p-variant is OBSOLETE │ │ │ │ rscseq r7, r3, r8, lsr r0 │ │ │ │ tstpeq r3, ip, lsl #21 @ p-variant is OBSOLETE │ │ │ │ rscseq r6, r3, ip, ror pc │ │ │ │ tsteq r5, r8, asr ip │ │ │ │ rscseq r6, r3, ip, ror #28 │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, r1, r0, ror sp │ │ │ │ + addeq sl, r1, r0, ror #24 │ │ │ │ @ instruction: 0x0113f7dc │ │ │ │ rscseq r6, r3, ip, asr #25 │ │ │ │ rscseq r6, r3, r8, lsr #25 │ │ │ │ - ldrdeq sl, [r1], r4 │ │ │ │ + addeq sl, r1, r4, asr #25 │ │ │ │ rscseq r6, r3, r8, lsr #24 │ │ │ │ rscseq r6, r3, r0, ror #22 │ │ │ │ - @ instruction: 0x0081aab4 │ │ │ │ - addseq sl, r8, ip, ror #17 │ │ │ │ - addeq sl, r1, ip, ror r7 │ │ │ │ - addeq sl, r1, r0, ror #20 │ │ │ │ + addeq sl, r1, r4, lsr #19 │ │ │ │ + @ instruction: 0x0098a7dc │ │ │ │ + addeq sl, r1, ip, ror #12 │ │ │ │ + addeq sl, r1, r0, asr r9 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 3b6d04 │ │ │ │ ldr r3, [pc, #1052] @ 3b6d08 │ │ │ │ @@ -321770,15 +321770,15 @@ │ │ │ │ bne 3b6c64 │ │ │ │ ldr r0, [pc, #780] @ 3b6d28 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [pc, #756] @ 3b6d2c │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 3b6d30 │ │ │ │ @@ -321876,22 +321876,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3b6d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b692c │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 3b6c68 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 3b6c68 │ │ │ │ @@ -321937,15 +321937,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 3b6a48 │ │ │ │ ldr r0, [pc, #144] @ 3b6d54 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b692c │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 3b6c30 │ │ │ │ b 3b6a48 │ │ │ │ ldr r3, [pc, #64] @ 3b6d2c │ │ │ │ @@ -321956,31 +321956,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 3b6a48 │ │ │ │ tsteq r5, ip, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r2, [r5, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0098a5d5 │ │ │ │ + addseq sl, r8, r5, asr #9 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r5, ip, lsl #8 │ │ │ │ - addeq sl, r1, r8, lsr r9 │ │ │ │ + addeq sl, r1, r8, lsr #16 │ │ │ │ andeq r3, r0, r8, lsl r3 │ │ │ │ @ instruction: 0x010523b4 │ │ │ │ tsteq r5, r4, asr r3 │ │ │ │ tsteq r5, r4, lsl r3 │ │ │ │ smlatbeq r5, r8, r2, r2 │ │ │ │ andeq r4, r0, r8, lsl #21 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq sl, [r1], r8 │ │ │ │ + addeq sl, r1, r8, ror #11 │ │ │ │ @ instruction: 0x010521bc │ │ │ │ smlabbeq r5, r4, r1, r2 │ │ │ │ - addeq sl, r1, r0, ror #12 │ │ │ │ + addeq sl, r1, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 3b74cc │ │ │ │ ldr r3, [pc, #1884] @ 3b74d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -322041,22 +322041,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 3b74f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b6db0 │ │ │ │ ldr r3, [pc, #1620] @ 3b74e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b6dd0 │ │ │ │ ldr r2, [pc, #1612] @ 3b74f4 │ │ │ │ @@ -322070,15 +322070,15 @@ │ │ │ │ bne 3b6f48 │ │ │ │ ldr r0, [pc, #1580] @ 3b74f8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [pc, #1556] @ 3b74fc │ │ │ │ ldr r3, [pc, #1508] @ 3b74d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -322448,28 +322448,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 3b6f0c │ │ │ │ b 3b6f48 │ │ │ │ ldr r0, [pc, #180] @ 3b7578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b6db0 │ │ │ │ swpeq r2, r4, [r5] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, r4, ror r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq sl, r8, r8, ror #2 │ │ │ │ + addseq sl, r8, r8, asr r0 │ │ │ │ tsteq r5, ip, lsr #32 │ │ │ │ andeq r5, r0, r0, asr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x0081a1b8 │ │ │ │ + addeq sl, r1, r8, lsr #1 │ │ │ │ tsteq r5, ip, asr pc │ │ │ │ - @ instruction: 0x0081a4bc │ │ │ │ + addeq sl, r1, ip, lsr #7 │ │ │ │ tsteq r5, ip, lsl pc │ │ │ │ smlatteq r5, r0, lr, r1 │ │ │ │ @ instruction: 0x01051eb0 │ │ │ │ smlabbeq r5, r0, lr, r1 │ │ │ │ tsteq r5, r0, asr lr │ │ │ │ tsteq r5, r0, lsr #28 │ │ │ │ strdeq r1, [r5, -r0] │ │ │ │ @@ -322493,15 +322493,15 @@ │ │ │ │ @ instruction: 0x01051a90 │ │ │ │ tsteq r5, r0, ror #20 │ │ │ │ tsteq r5, r0, lsr sl │ │ │ │ tsteq r5, r0, lsl #20 │ │ │ │ ldrdeq r1, [r5, -r0] │ │ │ │ smlatbeq r5, r0, r9, r1 │ │ │ │ tsteq r5, r0, ror r9 │ │ │ │ - @ instruction: 0x00819bb4 │ │ │ │ + addeq r9, r1, r4, lsr #21 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -322558,15 +322558,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 8e2480 │ │ │ │ + b 8e2370 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 3b7658 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 396db4 │ │ │ │ @@ -322636,15 +322636,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 3b787c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -322674,27 +322674,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e2480 │ │ │ │ + b 8e2370 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 3b782c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 396db4 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 396d10 │ │ │ │ tsteq r5, r8, asr #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r9, r1, r0, lsl ip │ │ │ │ + addeq r9, r1, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 3b7e74 │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -322917,15 +322917,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b7b84 │ │ │ │ ldr r0, [pc, #676] @ 3b7eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ mov r0, r5 │ │ │ │ bl 396a6c │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 3b78d8 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -323038,28 +323038,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3b7ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b7930 │ │ │ │ ldr r0, [pc, #172] @ 3b7ed4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3b7930 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 27d978 │ │ │ │ @@ -323073,34 +323073,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 3b78d8 │ │ │ │ tsteq r5, r4, ror #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, r8, lsr r5 │ │ │ │ tsteq r5, r4, lsr #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r9, r8, r6, asr r6 │ │ │ │ - addseq r9, r8, ip, ror #12 │ │ │ │ + addseq r9, r8, r6, asr #10 │ │ │ │ + addseq r9, r8, ip, asr r5 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ tsteq r5, r8, lsr #8 │ │ │ │ - addseq r9, r8, ip, lsl #12 │ │ │ │ + @ instruction: 0x009894fc │ │ │ │ @ instruction: 0x01051394 │ │ │ │ smlatbeq r5, r4, r2, r1 │ │ │ │ - @ instruction: 0x009894b9 │ │ │ │ + addseq r9, r8, r9, lsr #7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r5, ip, lsl r2 │ │ │ │ - addeq r9, r1, ip, asr #16 │ │ │ │ + addeq r9, r1, ip, lsr r7 │ │ │ │ smlatbeq r5, r8, r1, r1 │ │ │ │ - addeq r9, r1, ip, lsl #16 │ │ │ │ + strdeq r9, [r1], ip │ │ │ │ andeq r6, r0, r8, lsl #3 │ │ │ │ tsteq r5, r8, lsr #2 │ │ │ │ swpeq r1, ip, [r5] │ │ │ │ andeq r5, r0, r0, asr r3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r9, [r1], ip │ │ │ │ - addeq r9, r1, r0, lsl #12 │ │ │ │ + addeq r9, r1, ip, asr #9 │ │ │ │ + strdeq r9, [r1], r0 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 3b7ef8 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -323183,153 +323183,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, fp │ │ │ │ - bl 8e355c │ │ │ │ + bl 8e344c │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 3b8314 │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ ldr r3, [pc, #656] @ 3b8318 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 3b831c │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 8dd118 │ │ │ │ + bl 8dd008 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3c60 │ │ │ │ + bl 8e3b50 │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8e39f4 │ │ │ │ + bl 8e38e4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 3b8320 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dd118 │ │ │ │ + bl 8dd008 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3c60 │ │ │ │ + bl 8e3b50 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8e39f4 │ │ │ │ + bl 8e38e4 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e39f4 │ │ │ │ + bl 8e38e4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 8e3404 │ │ │ │ + bl 8e32f4 │ │ │ │ ldr r3, [pc, #372] @ 3b8324 │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e355c │ │ │ │ + bl 8e344c │ │ │ │ ldr r3, [pc, #308] @ 3b8328 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, fp │ │ │ │ - bl 8e355c │ │ │ │ + bl 8e344c │ │ │ │ ldr r3, [pc, #252] @ 3b832c │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, sl │ │ │ │ - bl 8e355c │ │ │ │ + bl 8e344c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 3b82e4 │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -323365,22 +323365,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ tsteq r3, ip, lsl #25 │ │ │ │ rscseq r5, r3, r8, lsr #1 │ │ │ │ - @ instruction: 0x008194b4 │ │ │ │ - addeq r9, r1, r4, asr r4 │ │ │ │ - addeq r9, r1, r8, asr r4 │ │ │ │ - addeq r9, r1, r8, lsl #8 │ │ │ │ - @ instruction: 0x008193b0 │ │ │ │ - addeq r9, r1, ip, asr r3 │ │ │ │ - addeq r9, r1, ip, lsr #6 │ │ │ │ - addeq r9, r1, r4, lsl #6 │ │ │ │ + addeq r9, r1, r4, lsr #7 │ │ │ │ + addeq r9, r1, r4, asr #6 │ │ │ │ + addeq r9, r1, r8, asr #6 │ │ │ │ + strdeq r9, [r1], r8 │ │ │ │ + addeq r9, r1, r0, lsr #5 │ │ │ │ + addeq r9, r1, ip, asr #4 │ │ │ │ + addeq r9, r1, ip, lsl r2 │ │ │ │ + strdeq r9, [r1], r4 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -323396,27 +323396,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #456] @ 3b8570 │ │ │ │ ldr r1, [pc, #456] @ 3b8574 │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -323456,41 +323456,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 3b8578 │ │ │ │ ldr r1, [pc, #272] @ 3b857c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2d6e40 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 3b8580 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 517560 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 3b83fc │ │ │ │ @@ -323505,32 +323505,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 3b8588 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r8, r8, r4, lsr #27 │ │ │ │ - addeq r8, r1, r8, lsr #24 │ │ │ │ - addeq r5, r1, r8, asr #19 │ │ │ │ - strdeq r9, [r0], ip │ │ │ │ - addeq r1, r0, ip, lsl r3 │ │ │ │ - rsbseq fp, pc, r0, lsr r6 @ │ │ │ │ - addeq sl, r2, ip, lsl #13 │ │ │ │ - addeq r9, r1, r0, asr #1 │ │ │ │ - addeq r9, r1, r8, lsl r0 │ │ │ │ + umullseq r8, r8, r4, ip @ │ │ │ │ + addeq r8, r1, r8, lsl fp │ │ │ │ + @ instruction: 0x008158b8 │ │ │ │ + addeq r9, r0, ip, ror #15 │ │ │ │ + addeq r1, r0, ip, lsl #4 │ │ │ │ + rsbseq fp, pc, r0, lsr #10 │ │ │ │ + addeq sl, r2, ip, ror r5 │ │ │ │ + @ instruction: 0x00818fb0 │ │ │ │ + addeq r8, r1, r8, lsl #30 │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ cmp r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r3, r3, #5 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -324761,20 +324761,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3b98f8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrsbeq r4, [r3], #12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #644] @ 3b9b98 │ │ │ │ ldr r3, [pc, #644] @ 3b9b9c │ │ │ │ @@ -324939,15 +324939,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 3b99dc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r4, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ rscseq r4, r3, r8, lsr #32 │ │ │ │ - @ instruction: 0x009877fc │ │ │ │ + addseq r7, r8, ip, ror #13 │ │ │ │ rscseq r3, r3, r8, ror #31 │ │ │ │ smlabbeq r4, ip, r3, pc @ │ │ │ │ rscseq r3, r3, ip, ror #29 │ │ │ │ ldrsbeq r3, [r3], #228 @ 0xe4 @ │ │ │ │ rscseq r3, r3, r0, asr lr │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -325222,15 +325222,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 3ba060 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #68] @ 3ba064 │ │ │ │ ldr ip, [pc, #68] @ 3ba068 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #348 @ 0x15c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ @@ -325238,18 +325238,18 @@ │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #40] @ 3ba06c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927ef4 │ │ │ │ - @ instruction: 0x009871d8 │ │ │ │ - @ instruction: 0x007f9a90 │ │ │ │ - addeq r8, r2, ip, ror #21 │ │ │ │ + b 927de4 │ │ │ │ + addseq r7, r8, r8, asr #1 │ │ │ │ + rsbseq r9, pc, r0, lsl #19 │ │ │ │ + ldrdeq r8, [r2], ip │ │ │ │ smlalseq r3, r3, r4, r9 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x0100dd94 │ │ │ │ ldr r3, [pc, #48] @ 3ba0a8 │ │ │ │ ldr r1, [r0, #996] @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ bics r3, r3, r1 │ │ │ │ @@ -325348,21 +325348,21 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3ba200 │ │ │ │ mov r0, #0 │ │ │ │ b 3ba12c │ │ │ │ ldr r0, [pc, #28] @ 3ba224 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ba1f8 │ │ │ │ tsteq r4, r4, lsr sp │ │ │ │ - umullseq r7, r8, ip, r0 │ │ │ │ + addseq r6, r8, ip, lsl #31 │ │ │ │ rscseq r3, r3, ip, ror #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r7, r1, ip, lsl r5 │ │ │ │ + addeq r7, r1, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #376] @ 3ba3b8 │ │ │ │ ldr sl, [pc, #376] @ 3ba3bc │ │ │ │ ldr r9, [pc, #376] @ 3ba3c0 │ │ │ │ @@ -325373,25 +325373,25 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #328] @ 3ba3c4 │ │ │ │ ldr r1, [pc, #328] @ 3ba3c8 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r4, #2576] @ 0xa10 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba378 │ │ │ │ ldr r7, [pc, #284] @ 3ba3cc │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [sp] │ │ │ │ @@ -325399,15 +325399,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r7, #412 @ 0x19c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 381344 │ │ │ │ add r1, r4, #2560 @ 0xa00 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r6 │ │ │ │ bl 381244 │ │ │ │ @@ -325418,15 +325418,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ ldr r1, [pc, #164] @ 3ba3d4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r8, [r4, #972] @ 0x3cc │ │ │ │ bl 36c66c │ │ │ │ mov r3, r4 │ │ │ │ @@ -325446,32 +325446,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 3ba3d8 │ │ │ │ ldr r2, [pc, #88] @ 3ba3dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #40 @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - umullseq r6, r8, r4, pc @ │ │ │ │ + addseq r6, r8, r4, lsl #29 │ │ │ │ + addeq r7, r1, r0, ror #7 │ │ │ │ strdeq r7, [r1], r0 │ │ │ │ - addeq r7, r1, r0, lsl #10 │ │ │ │ - addeq r7, r0, ip, lsr #3 │ │ │ │ - addeq r7, r0, r0, asr #3 │ │ │ │ + umulleq r7, r0, ip, r0 │ │ │ │ + strheq r7, [r0], r0 │ │ │ │ rscseq r3, r3, r4, lsl #14 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ - ldrdeq r7, [r1], ip │ │ │ │ + addeq r7, r1, ip, asr #5 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ bxle lr │ │ │ │ sub r2, r2, #4 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ subs r3, r3, #1 │ │ │ │ @@ -325493,84 +325493,84 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r8, r4, lsr #27 │ │ │ │ - addeq r7, r1, r0, lsl #6 │ │ │ │ - addeq r7, r1, r0, lsl r3 │ │ │ │ + umullseq r6, r8, r4, ip │ │ │ │ + strdeq r7, [r1], r0 │ │ │ │ + addeq r7, r1, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ba4ec │ │ │ │ ldr r2, [pc, #76] @ 3ba4f0 │ │ │ │ ldr r1, [pc, #76] @ 3ba4f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r8, r4, lsr sp │ │ │ │ - umulleq r7, r1, r0, r2 │ │ │ │ - addeq r7, r1, r0, lsr #5 │ │ │ │ + addseq r6, r8, r4, lsr #24 │ │ │ │ + addeq r7, r1, r0, lsl #3 │ │ │ │ + umulleq r7, r1, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ba55c │ │ │ │ ldr r2, [pc, #76] @ 3ba560 │ │ │ │ ldr r1, [pc, #76] @ 3ba564 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r8, r4, asr #25 │ │ │ │ - addeq r7, r1, r0, lsr #4 │ │ │ │ - addeq r7, r1, r0, lsr r2 │ │ │ │ + @ instruction: 0x00986bb4 │ │ │ │ + addeq r7, r1, r0, lsl r1 │ │ │ │ + addeq r7, r1, r0, lsr #2 │ │ │ │ ldr r3, [pc, #100] @ 3ba5d4 │ │ │ │ ldr r1, [r0, #996] @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ bics r3, r3, r1 │ │ │ │ str r2, [r0, #1028] @ 0x404 │ │ │ │ beq 3ba598 │ │ │ │ mov r0, #0 │ │ │ │ @@ -325623,30 +325623,30 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r4, r0 │ │ │ │ orr r3, r3, #12 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #972] @ 0x3cc │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #52] @ 3ba698 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ ldr r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r4, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r4, #2572] @ 0xa0c │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 3ba690 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ rscseq r5, lr, sl, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r1, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -325738,26 +325738,26 @@ │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #2572] @ 0xa0c │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ beq 3ba81c │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r3, [pc, #444] @ 3ba9ec │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ba7e0 │ │ │ │ ldr r0, [pc, #428] @ 3ba9f0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [r4, #1016] @ 0x3f8 │ │ │ │ and r3, ip, #252 @ 0xfc │ │ │ │ adds r3, r3, #4 │ │ │ │ cmp r2, r3, lsl #2 │ │ │ │ ldr r5, [r4, #1020] @ 0x3fc │ │ │ │ lsl r6, r3, #2 │ │ │ │ str ip, [r4, #980] @ 0x3d4 │ │ │ │ @@ -325810,15 +325810,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ str ip, [r4, #996] @ 0x3e4 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ beq 3ba9a8 │ │ │ │ ldr r0, [r4, #972] @ 0x3cc │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8d180 │ │ │ │ + b b8d070 │ │ │ │ ldr r3, [sp] │ │ │ │ orr r6, r6, r3, lsl #16 │ │ │ │ orr r6, r6, r7, lsl #8 │ │ │ │ str r6, [fp] │ │ │ │ b 3ba7d0 │ │ │ │ and r1, r9, #224 @ 0xe0 │ │ │ │ orr r1, r1, r6, lsr #6 │ │ │ │ @@ -325841,58 +325841,58 @@ │ │ │ │ b 3ba884 │ │ │ │ ldr r2, [r4, #1020] @ 0x3fc │ │ │ │ ldr r1, [r4, #1016] @ 0x3f8 │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ bl 2d7488 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #972] @ 0x3cc │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #44] @ 3ba9f8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ tsteq r4, r4, lsr r7 │ │ │ │ - @ instruction: 0x00986ab9 │ │ │ │ - umullseq r6, r8, r0, sl │ │ │ │ + addseq r6, r8, r9, lsr #19 │ │ │ │ + addseq r6, r8, r0, lsl #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r6, r1, r4, asr #30 │ │ │ │ + addeq r6, r1, r4, lsr lr │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ rscseq r5, lr, sl, lsr #32 │ │ │ │ ldr r0, [pc, #4] @ 3baa08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ smlalseq r3, r3, ip, r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 9297bc │ │ │ │ + bl 9296ac │ │ │ │ ldr ip, [pc, #52] @ 3baa60 │ │ │ │ ldr r2, [pc, #52] @ 3baa64 │ │ │ │ ldr r1, [pc, #52] @ 3baa68 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #28] @ 3baa6c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e93a8 │ │ │ │ - @ instruction: 0x009867f0 │ │ │ │ - ldrdeq r9, [r0], ip │ │ │ │ - ldrdeq r6, [r1], ip │ │ │ │ - addeq r6, r1, r0, lsr r3 │ │ │ │ + addseq r6, r8, r0, ror #13 │ │ │ │ + addeq r9, r0, ip, asr #17 │ │ │ │ + addeq r6, r1, ip, asr #25 │ │ │ │ + addeq r6, r1, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #192] @ 3bab48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -325900,38 +325900,38 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3bab4c │ │ │ │ ldr r1, [pc, #176] @ 3bab50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #156] @ 3bab54 │ │ │ │ ldr r1, [pc, #156] @ 3bab58 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #124] @ 3bab5c │ │ │ │ ldr r2, [pc, #124] @ 3bab60 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #120] @ 3bab64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #108] @ 3bab68 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #88] @ 3bab6c │ │ │ │ ldr r2, [pc, #88] @ 3bab70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -325939,19 +325939,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r6, r8, r8, r7 │ │ │ │ - ldrsheq r8, [pc], #-252 @ │ │ │ │ - addeq r8, r2, r4, asr r0 │ │ │ │ - addeq r9, r0, r4, asr r9 │ │ │ │ - addeq r9, r0, r8, ror #18 │ │ │ │ + addseq r6, r8, r8, lsl #13 │ │ │ │ + rsbseq r8, pc, ip, ror #29 │ │ │ │ + addeq r7, r2, r4, asr #30 │ │ │ │ + addeq r9, r0, r4, asr #16 │ │ │ │ + addeq r9, r0, r8, asr r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ rscseq r3, r3, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -325964,29 +325964,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ strb r3, [r0, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r6, r8, r0, r6 │ │ │ │ - addeq r6, r1, r0, lsl #25 │ │ │ │ - umulleq r6, r1, r4, ip │ │ │ │ + addseq r6, r8, r0, lsl #11 │ │ │ │ + addeq r6, r1, r0, ror fp │ │ │ │ + addeq r6, r1, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 3bac84 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #128] @ 3bac88 │ │ │ │ @@ -325994,15 +325994,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #1 │ │ │ │ beq 3bac60 │ │ │ │ bls 3bac64 │ │ │ │ sub r0, r4, #3 │ │ │ │ cmp r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mvnhi r0, #0 │ │ │ │ @@ -326018,17 +326018,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r6, r8, r8, lsl r6 │ │ │ │ - addeq r6, r1, r8, lsl #24 │ │ │ │ - addeq r6, r1, ip, lsl ip │ │ │ │ + addseq r6, r8, r8, lsl #10 │ │ │ │ + strdeq r6, [r1], r8 │ │ │ │ + addeq r6, r1, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #384] @ 3bae28 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326042,15 +326042,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #332] @ 3bae3c │ │ │ │ add r6, pc, r6 │ │ │ │ ldrb r4, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #27 │ │ │ │ moveq r7, #176 @ 0xb0 │ │ │ │ beq 3bad2c │ │ │ │ @@ -326105,45 +326105,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3bae54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r4, [r5, #104] @ 0x68 │ │ │ │ b 3bad40 │ │ │ │ ldr r0, [pc, #72] @ 3bae58 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r4, [r5, #104] @ 0x68 │ │ │ │ b 3bad40 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r8, r8, ror r5 │ │ │ │ + addseq r6, r8, r8, ror #8 │ │ │ │ tsteq r4, r8, asr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r1, r0, asr fp │ │ │ │ - addeq r6, r1, r4, ror #22 │ │ │ │ + addeq r6, r1, r0, asr #20 │ │ │ │ + addeq r6, r1, r4, asr sl │ │ │ │ tsteq r4, r8, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strheq lr, [r4, -ip] │ │ │ │ andeq r1, r0, ip, asr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r1, r4, asr #20 │ │ │ │ - addeq r6, r1, r4, ror #20 │ │ │ │ + addeq r6, r1, r4, lsr r9 │ │ │ │ + addeq r6, r1, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #780] @ 3bb180 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326158,15 +326158,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #724] @ 3bb194 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #0 │ │ │ │ strbne r6, [r4, #104] @ 0x68 │ │ │ │ @@ -326228,24 +326228,24 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #468] @ 3bb1ac │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 3bb1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baef4 │ │ │ │ cmp ip, #0 │ │ │ │ strb r1, [r4, #106] @ 0x6a │ │ │ │ strb r1, [r4, #108] @ 0x6c │ │ │ │ beq 3baf00 │ │ │ │ @@ -326266,24 +326266,24 @@ │ │ │ │ beq 3bb13c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #324] @ 3bb1b4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3bb1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baef4 │ │ │ │ ldr r3, [pc, #284] @ 3bb1bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -326301,80 +326301,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3bb1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ b 3baf00 │ │ │ │ mov r3, r5 │ │ │ │ b 3baf00 │ │ │ │ ldr r0, [pc, #156] @ 3bb1c4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ b 3baf00 │ │ │ │ ldr r1, [pc, #132] @ 3bb1c8 │ │ │ │ ldr r0, [pc, #132] @ 3bb1cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baef4 │ │ │ │ ldr r1, [pc, #108] @ 3bb1d0 │ │ │ │ ldr r0, [pc, #108] @ 3bb1d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baef4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r8, ip, lsr #7 │ │ │ │ + umullseq r6, r8, ip, r2 │ │ │ │ tsteq r4, ip, ror pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r1, ip, ror r9 │ │ │ │ - umulleq r6, r1, r0, r9 │ │ │ │ + addeq r6, r1, ip, ror #16 │ │ │ │ + addeq r6, r1, r0, lsl #17 │ │ │ │ tsteq r4, r8, asr #30 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq sp, [r4, -r4] │ │ │ │ andeq r6, r0, r4, lsr #5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r6, [r1], r4 │ │ │ │ - @ instruction: 0x008168b4 │ │ │ │ - addeq r6, r1, r0, lsl #17 │ │ │ │ - addeq r6, r1, ip, lsl r8 │ │ │ │ + addeq r6, r1, r4, ror #15 │ │ │ │ + addeq r6, r1, r4, lsr #15 │ │ │ │ + addeq r6, r1, r0, ror r7 │ │ │ │ + addeq r6, r1, ip, lsl #14 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - strdeq r6, [r1], r0 │ │ │ │ - addeq r6, r1, r8, lsl #16 │ │ │ │ - addeq r6, r1, ip, lsr #15 │ │ │ │ - addeq r6, r1, r8, lsl #15 │ │ │ │ - addeq r6, r1, r8, ror #14 │ │ │ │ - addeq r6, r1, r8, ror #14 │ │ │ │ + addeq r6, r1, r0, ror #13 │ │ │ │ + strdeq r6, [r1], r8 │ │ │ │ + umulleq r6, r1, ip, r6 │ │ │ │ + addeq r6, r1, r8, ror r6 │ │ │ │ + addeq r6, r1, r8, asr r6 │ │ │ │ + addeq r6, r1, r8, asr r6 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3bb1f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r2, r3, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #532] @ 3bb428 │ │ │ │ ldr r2, [pc, #532] @ 3bb42c │ │ │ │ @@ -326382,15 +326382,15 @@ │ │ │ │ ldr r1, [pc, #528] @ 3bb430 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #500] @ 3bb434 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r0, #140] @ 0x8c │ │ │ │ cmp r2, #1 │ │ │ │ beq 3bb304 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3bb2bc │ │ │ │ @@ -326507,22 +326507,22 @@ │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ lsl r2, r4, #4 │ │ │ │ and r3, r3, #15 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ b 3bb29c │ │ │ │ - ldrsheq r6, [r8], r8 │ │ │ │ - addeq r6, r1, ip, asr r7 │ │ │ │ - addeq r6, r1, r0, ror r7 │ │ │ │ + addseq r5, r8, r8, ror #31 │ │ │ │ + addeq r6, r1, ip, asr #12 │ │ │ │ + addeq r6, r1, r0, ror #12 │ │ │ │ smlabteq r4, r8, fp, sp │ │ │ │ - addeq r6, r1, ip, lsl r7 │ │ │ │ + addeq r6, r1, ip, lsl #12 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addseq r5, r8, r4, ror #30 │ │ │ │ - addeq r6, r1, r4, ror #12 │ │ │ │ + addseq r5, r8, r4, asr lr │ │ │ │ + addeq r6, r1, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #60] @ 3bb49c │ │ │ │ ldr r3, [pc, #60] @ 3bb4a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326538,15 +326538,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlatbeq r4, r4, r9, sp │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r6, r1, r8, ror r5 │ │ │ │ + addeq r6, r1, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3bb56c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -326554,25 +326554,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3bb570 │ │ │ │ ldr r1, [pc, #156] @ 3bb574 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #136] @ 3bb578 │ │ │ │ ldr r1, [pc, #136] @ 3bb57c │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #104] @ 3bb580 │ │ │ │ ldr lr, [pc, #104] @ 3bb584 │ │ │ │ ldr ip, [pc, #104] @ 3bb588 │ │ │ │ ldr r1, [pc, #104] @ 3bb58c │ │ │ │ ldr r2, [pc, #104] @ 3bb590 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -326588,19 +326588,19 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, r8, r8, asr lr │ │ │ │ - rsbseq r8, pc, r4, asr #11 │ │ │ │ - addeq r7, r2, ip, lsl r6 │ │ │ │ - addeq r8, r0, ip, lsl pc │ │ │ │ - addeq r8, r0, r0, lsr pc │ │ │ │ + addseq r5, r8, r8, asr #26 │ │ │ │ + ldrheq r8, [pc], #-68 @ │ │ │ │ + addeq r7, r2, ip, lsl #10 │ │ │ │ + addeq r8, r0, ip, lsl #28 │ │ │ │ + addeq r8, r0, r0, lsr #28 │ │ │ │ rscseq r2, r3, r0, ror #13 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -326774,17 +326774,17 @@ │ │ │ │ mov r5, #16 │ │ │ │ b 3bb6b8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, lsl r8 │ │ │ │ strdeq sp, [r4, -r8] │ │ │ │ - umullseq r5, r8, r0, ip │ │ │ │ + addseq r5, r8, r0, lsl #23 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r6, r1, r8, ror r3 │ │ │ │ + addeq r6, r1, r8, ror #4 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -326794,15 +326794,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3bb934 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #3 │ │ │ │ beq 3bb900 │ │ │ │ bls 3bb8d8 │ │ │ │ subs r0, r4, #4 │ │ │ │ mvnne r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -326828,49 +326828,49 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, r8, r8, lsl #21 │ │ │ │ - addeq r6, r1, ip, ror #1 │ │ │ │ - addeq r6, r1, r0, lsl #2 │ │ │ │ + addseq r5, r8, r8, ror r9 │ │ │ │ + ldrdeq r5, [r1], ip │ │ │ │ + strdeq r5, [r1], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3bb9ac │ │ │ │ ldr r2, [pc, #92] @ 3bb9b0 │ │ │ │ ldr r1, [pc, #92] @ 3bb9b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #60] @ 3bb9b8 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6e40 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #384 @ 0x180 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2d7488 │ │ │ │ - addseq r5, r8, r0, asr #19 │ │ │ │ - addeq r6, r1, r0, lsr #32 │ │ │ │ - addeq r6, r1, r4, lsr r0 │ │ │ │ + @ instruction: 0x009858b0 │ │ │ │ + addeq r5, r1, r0, lsl pc │ │ │ │ + addeq r5, r1, r4, lsr #30 │ │ │ │ rscseq r2, r3, r8, lsl #5 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #172] @ 0xac │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ subs r2, r2, #0 │ │ │ │ @@ -326907,15 +326907,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3bba6c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r2, r3, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #672] @ 3bbd28 │ │ │ │ ldr r2, [pc, #672] @ 3bbd2c │ │ │ │ @@ -326923,15 +326923,15 @@ │ │ │ │ ldr r1, [pc, #668] @ 3bbd30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #640] @ 3bbd34 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbb40 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -327083,22 +327083,22 @@ │ │ │ │ and r1, r1, #63 @ 0x3f │ │ │ │ and r2, r2, #63 @ 0x3f │ │ │ │ rsbpl r2, r1, #0 │ │ │ │ str r3, [r0, #160] @ 0xa0 │ │ │ │ str r3, [r0, #164] @ 0xa4 │ │ │ │ str r2, [r0, #168] @ 0xa8 │ │ │ │ b 3bbc24 │ │ │ │ - addseq r5, r8, r8, lsl sl │ │ │ │ - ldrdeq r5, [r1], ip │ │ │ │ - strdeq r5, [r1], r0 │ │ │ │ + addseq r5, r8, r8, lsl #18 │ │ │ │ + addeq r5, r1, ip, asr #29 │ │ │ │ + addeq r5, r1, r0, ror #29 │ │ │ │ tsteq r4, r4, asr r3 │ │ │ │ - @ instruction: 0x009857d0 │ │ │ │ - addseq r5, r8, r7, lsl r8 │ │ │ │ + addseq r5, r8, r0, asr #13 │ │ │ │ + addseq r5, r8, r7, lsl #14 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r5, r1, r4, lsr lr │ │ │ │ + addeq r5, r1, r4, lsr #26 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3bbe10 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -327107,25 +327107,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3bbe14 │ │ │ │ ldr r1, [pc, #156] @ 3bbe18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #136] @ 3bbe1c │ │ │ │ ldr r1, [pc, #136] @ 3bbe20 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #104] @ 3bbe24 │ │ │ │ ldr r3, [pc, #104] @ 3bbe28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #2 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #88] @ 3bbe2c │ │ │ │ @@ -327141,19 +327141,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, r8, r8, asr #14 │ │ │ │ - rsbseq r7, pc, r0, lsr #26 │ │ │ │ - addeq r6, r2, r8, ror sp │ │ │ │ - addeq fp, r0, r0, lsl r4 │ │ │ │ - addeq fp, r0, r4, lsr #8 │ │ │ │ + addseq r5, r8, r8, lsr r6 │ │ │ │ + rsbseq r7, pc, r0, lsl ip @ │ │ │ │ + addeq r6, r2, r8, ror #24 │ │ │ │ + addeq fp, r0, r0, lsl #6 │ │ │ │ + addeq fp, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ rscseq r1, r3, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327164,24 +327164,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3bbef4 │ │ │ │ ldr r1, [pc, #152] @ 3bbef8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #132] @ 3bbefc │ │ │ │ ldr r1, [pc, #132] @ 3bbf00 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #104] @ 3bbf04 │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [r0, #168] @ 0xa8 │ │ │ │ @@ -327197,19 +327197,19 @@ │ │ │ │ ldr r1, [pc, #44] @ 3bbf08 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c66c │ │ │ │ - addseq r5, r8, r4, ror #12 │ │ │ │ - rsbseq r7, pc, ip, lsr ip @ │ │ │ │ - umulleq r6, r2, r4, ip │ │ │ │ - strdeq r5, [r1], ip │ │ │ │ - addeq r5, r1, r0, lsl ip │ │ │ │ + addseq r5, r8, r4, asr r5 │ │ │ │ + rsbseq r7, pc, ip, lsr #22 │ │ │ │ + addeq r6, r2, r4, lsl #23 │ │ │ │ + addeq r5, r1, ip, ror #21 │ │ │ │ + addeq r5, r1, r0, lsl #22 │ │ │ │ rscseq r1, r3, r8, ror #27 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3704] @ 0xe78 │ │ │ │ ldr r2, [pc, #908] @ 3bc2b0 │ │ │ │ @@ -327441,21 +327441,21 @@ │ │ │ │ mov r4, #4 │ │ │ │ b 3bc060 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r4, r0, lr, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r4, r8, lr, ip │ │ │ │ tsteq r4, r4, ror lr │ │ │ │ - addseq r5, r8, lr, ror #8 │ │ │ │ + addseq r5, r8, lr, asr r3 │ │ │ │ smlatteq r4, ip, sp, ip │ │ │ │ - addeq r5, r1, r4, lsl #21 │ │ │ │ + addeq r5, r1, r4, ror r9 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addseq r5, r8, r0, lsr r4 │ │ │ │ + addseq r5, r8, r0, lsr #6 │ │ │ │ tsteq r4, r4, asr #26 │ │ │ │ - ldrdeq r5, [r1], r8 │ │ │ │ + addeq r5, r1, r8, asr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 3bc328 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 3bc308 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327521,20 +327521,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3bc418 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r1, r3, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 3bc500 │ │ │ │ ldr r2, [pc, #204] @ 3bc504 │ │ │ │ @@ -327542,37 +327542,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #172] @ 3bc50c │ │ │ │ ldr r1, [pc, #172] @ 3bc510 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 3bc514 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #136] @ 3bc518 │ │ │ │ ldr r1, [pc, #136] @ 3bc51c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #104] @ 3bc520 │ │ │ │ ldr r1, [pc, #104] @ 3bc524 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -327585,35 +327585,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r5, r8, r8, lsr #1 │ │ │ │ - rsbseq r7, pc, r0, asr r6 @ │ │ │ │ - addeq r6, r2, ip, lsr #13 │ │ │ │ - addeq r5, r0, r8, asr #16 │ │ │ │ - rsbseq sp, pc, ip, ror #4 │ │ │ │ + umullseq r4, r8, r8, pc @ │ │ │ │ + rsbseq r7, pc, r0, asr #10 │ │ │ │ + umulleq r6, r2, ip, r5 │ │ │ │ + addeq r5, r0, r8, lsr r7 │ │ │ │ + rsbseq sp, pc, ip, asr r1 @ │ │ │ │ @ instruction: 0x0104c994 │ │ │ │ - strdeq r3, [r0], r4 │ │ │ │ - ldrdeq r3, [r0], r8 │ │ │ │ + addeq r2, r0, r4, ror #31 │ │ │ │ + addeq r2, r0, r8, asr #31 │ │ │ │ rscseq r1, r3, r4, asr r8 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r3, r0, r0, lsr #7 │ │ │ │ ldr r3, [pc, #20] @ 3bc548 │ │ │ │ ldr r2, [pc, #20] @ 3bc54c │ │ │ │ ldr r1, [pc, #20] @ 3bc550 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 935324 │ │ │ │ + b 935214 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - addeq r5, r1, ip, ror #11 │ │ │ │ + ldrdeq r5, [r1], ip │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3bc5c8 │ │ │ │ @@ -327712,49 +327712,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #120] @ 3bc780 │ │ │ │ ldr r1, [pc, #120] @ 3bc784 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #88] @ 3bc788 │ │ │ │ ldr r3, [pc, #88] @ 3bc78c │ │ │ │ ldr r1, [pc, #88] @ 3bc790 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r1, [pc, #48] @ 3bc794 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 929c98 │ │ │ │ - addseq r4, r8, r0, lsl #28 │ │ │ │ - rsbseq r7, pc, ip, lsr #7 │ │ │ │ - addeq r6, r2, r8, lsl #8 │ │ │ │ - umulleq r5, r0, ip, r5 │ │ │ │ - rsbseq ip, pc, r0, asr #31 │ │ │ │ + b 929b88 │ │ │ │ + @ instruction: 0x00984cf0 │ │ │ │ + @ instruction: 0x007f729c │ │ │ │ + strdeq r6, [r2], r8 │ │ │ │ + addeq r5, r0, ip, lsl #9 │ │ │ │ + ldrheq ip, [pc], #-224 @ │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ @ instruction: 0x0100c1b8 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -327765,62 +327765,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #148] @ 3bc870 │ │ │ │ ldr r1, [pc, #148] @ 3bc874 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #116] @ 3bc878 │ │ │ │ ldr r1, [pc, #116] @ 3bc87c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 3bc880 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #72] @ 3bc884 │ │ │ │ ldr r2, [pc, #72] @ 3bc888 │ │ │ │ ldr r1, [pc, #72] @ 3bc88c │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9353f0 │ │ │ │ - addseq r4, r8, ip, lsr #26 │ │ │ │ - ldrsbeq r7, [pc], #-40 @ │ │ │ │ - addeq r6, r2, r4, lsr r3 │ │ │ │ - addeq r5, r0, r8, asr #9 │ │ │ │ - rsbseq ip, pc, ip, ror #29 │ │ │ │ + b 9352e0 │ │ │ │ + addseq r4, r8, ip, lsl ip │ │ │ │ + rsbseq r7, pc, r8, asr #3 │ │ │ │ + addeq r6, r2, r4, lsr #4 │ │ │ │ + @ instruction: 0x008053b8 │ │ │ │ + ldrsbeq ip, [pc], #-220 @ │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ strdeq ip, [r0, -r0] │ │ │ │ - addeq r5, r1, r8, lsr #6 │ │ │ │ + addeq r5, r1, r8, lsl r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq r5, r1, r0, ror #5 │ │ │ │ + ldrdeq r5, [r1], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 3bc918 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -327828,135 +327828,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 3bc920 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #76] @ 3bc924 │ │ │ │ ldr r1, [pc, #76] @ 3bc928 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, r8, ip, lsr ip │ │ │ │ - addeq r5, r0, r8, ror #7 │ │ │ │ - rsbseq ip, pc, r8, lsl #28 │ │ │ │ - addeq r5, r1, ip, ror r2 │ │ │ │ - umulleq r5, r1, r0, r2 │ │ │ │ + addseq r4, r8, ip, lsr #22 │ │ │ │ + ldrdeq r5, [r0], r8 │ │ │ │ + ldrsheq ip, [pc], #-200 @ │ │ │ │ + addeq r5, r1, ip, ror #2 │ │ │ │ + addeq r5, r1, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 3bc9ac │ │ │ │ ldr r2, [pc, #104] @ 3bc9b0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 3bc9b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #72] @ 3bc9b8 │ │ │ │ ldr r1, [pc, #72] @ 3bc9bc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r8, r0, lsr #23 │ │ │ │ - addeq r5, r0, r0, asr r3 │ │ │ │ - rsbseq ip, pc, r4, ror sp @ │ │ │ │ - addeq r5, r1, r4, ror #3 │ │ │ │ - strdeq r5, [r1], r8 │ │ │ │ + umullseq r4, r8, r0, sl │ │ │ │ + addeq r5, r0, r0, asr #4 │ │ │ │ + rsbseq ip, pc, r4, ror #24 │ │ │ │ + ldrdeq r5, [r1], r4 │ │ │ │ + addeq r5, r1, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 3bca2c │ │ │ │ ldr r2, [pc, #84] @ 3bca30 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 3bca34 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #52] @ 3bca38 │ │ │ │ ldr r1, [pc, #52] @ 3bca3c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3c8a30 │ │ │ │ - addseq r4, r8, ip, lsl #22 │ │ │ │ - @ instruction: 0x008052bc │ │ │ │ - rsbseq ip, pc, r0, ror #25 │ │ │ │ - addeq r5, r1, r0, asr r1 │ │ │ │ - addeq r5, r1, r4, ror #2 │ │ │ │ + @ instruction: 0x009849fc │ │ │ │ + addeq r5, r0, ip, lsr #3 │ │ │ │ + ldrsbeq ip, [pc], #-176 @ │ │ │ │ + addeq r5, r1, r0, asr #32 │ │ │ │ + addeq r5, r1, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 3bcb10 │ │ │ │ ldr r2, [pc, #184] @ 3bcb14 │ │ │ │ ldr r1, [pc, #184] @ 3bcb18 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2d71ec │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3a00 │ │ │ │ + bl 8e38f0 │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3a00 │ │ │ │ + bl 8e38f0 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 3bcae4 │ │ │ │ tst r3, #8 │ │ │ │ bne 3bcafc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327964,26 +327964,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3a00 │ │ │ │ + bl 8e38f0 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 3bcac4 │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8e3a00 │ │ │ │ - addseq r4, r8, r8, lsl #21 │ │ │ │ - addeq r5, r1, ip, ror #1 │ │ │ │ - strdeq r5, [r1], ip │ │ │ │ + b 8e38f0 │ │ │ │ + addseq r4, r8, r8, ror r9 │ │ │ │ + ldrdeq r4, [r1], ip │ │ │ │ + addeq r4, r1, ip, ror #31 │ │ │ │ │ │ │ │ 003bcb1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 3bccac │ │ │ │ @@ -328001,38 +328001,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r3, [pc, #284] @ 3bccb4 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ cmp fp, #0 │ │ │ │ bne 3bcc0c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bcc5c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -328049,20 +328049,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bcbec │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -328077,19 +328077,19 @@ │ │ │ │ bl 38de94 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e39e4 │ │ │ │ + b 8e38d4 │ │ │ │ ldrsbeq r1, [r3], #16 @ │ │ │ │ - addeq r5, r1, r8, lsr r0 │ │ │ │ - strdeq r4, [r1], r8 │ │ │ │ - umulleq r4, r1, r4, pc @ │ │ │ │ + addeq r4, r1, r8, lsr #30 │ │ │ │ + addeq r4, r1, r8, ror #29 │ │ │ │ + addeq r4, r1, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 3bce3c │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 3bce40 │ │ │ │ @@ -328098,15 +328098,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 3bce48 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -328125,15 +328125,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 3bce50 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2d6e40 │ │ │ │ ldr r3, [pc, #204] @ 3bce54 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -328147,15 +328147,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 3bce58 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -328178,22 +328178,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 517560 │ │ │ │ - addseq r4, r8, r8, lsl #16 │ │ │ │ - addeq r4, r1, r0, ror lr │ │ │ │ - addeq r4, r1, r4, lsl #29 │ │ │ │ + @ instruction: 0x009846f8 │ │ │ │ + addeq r4, r1, r0, ror #26 │ │ │ │ + addeq r4, r1, r4, ror sp │ │ │ │ strdeq ip, [r4, -r8] │ │ │ │ - rsbseq r6, pc, r0, asr #26 │ │ │ │ - umulleq r5, r2, ip, sp │ │ │ │ + rsbseq r6, pc, r0, lsr ip @ │ │ │ │ + addeq r5, r2, ip, lsl #25 │ │ │ │ @ instruction: 0x000047bc │ │ │ │ - addeq r4, r1, r0, lsl lr │ │ │ │ + addeq r4, r1, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 3bd018 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 3bd01c │ │ │ │ @@ -328202,15 +328202,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 3bd024 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -328242,15 +328242,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 3bd028 │ │ │ │ ldr r1, [pc, #256] @ 3bd02c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2d6e40 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -328272,15 +328272,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -328297,22 +328297,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 517560 │ │ │ │ - addseq r4, r8, r8, ror #12 │ │ │ │ - ldrdeq r4, [r1], r0 │ │ │ │ - addeq r4, r1, r4, ror #25 │ │ │ │ + addseq r4, r8, r8, asr r5 │ │ │ │ + addeq r4, r1, r0, asr #23 │ │ │ │ + ldrdeq r4, [r1], r4 @ │ │ │ │ tsteq r4, r8, asr pc │ │ │ │ - rsbseq r6, pc, r0, ror fp @ │ │ │ │ - addeq r5, r2, ip, asr #23 │ │ │ │ + rsbseq r6, pc, r0, ror #20 │ │ │ │ + @ instruction: 0x00825abc │ │ │ │ @ instruction: 0x000047bc │ │ │ │ - addeq r4, r1, r8, lsr #24 │ │ │ │ + addeq r4, r1, r8, lsl fp │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 3bd094 │ │ │ │ cmp r1, #10 │ │ │ │ beq 3bd074 │ │ │ │ cmp r1, #9 │ │ │ │ bhi 3bd0a4 │ │ │ │ @@ -328385,15 +328385,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 3bd17c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrsheq r0, [r3], #200 @ 0xc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 3bd49c │ │ │ │ ldr r2, [pc, #772] @ 3bd4a0 │ │ │ │ @@ -328473,28 +328473,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 8e2a48 │ │ │ │ + bl 8e2938 │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 8e2b2c │ │ │ │ + bl 8e2a1c │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 3bd354 │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -328548,15 +328548,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2d4474 │ │ │ │ @@ -328608,25 +328608,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #176] @ 3bd5b0 │ │ │ │ ldr r1, [pc, #176] @ 3bd5b4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #144] @ 3bd5b8 │ │ │ │ ldr r1, [pc, #144] @ 3bd5bc │ │ │ │ ldr r3, [pc, #144] @ 3bd5c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -328640,35 +328640,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, r8, r0, rrx │ │ │ │ - ldrheq r6, [pc], #-84 @ │ │ │ │ - addeq r5, r2, r0, lsl r6 │ │ │ │ - addeq r4, r0, r4, lsr #15 │ │ │ │ - rsbseq ip, pc, r8, asr #3 │ │ │ │ + addseq r3, r8, r0, asr pc │ │ │ │ + rsbseq r6, pc, r4, lsr #9 │ │ │ │ + addeq r5, r2, r0, lsl #10 │ │ │ │ + umulleq r4, r0, r4, r6 │ │ │ │ + ldrheq ip, [pc], #-8 @ │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ rscseq r0, r3, ip, lsr r9 │ │ │ │ - umulleq r4, r1, r4, r6 │ │ │ │ + addeq r4, r1, r4, lsl #11 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ @ instruction: 0x0100b79c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3bd660 │ │ │ │ @@ -328678,41 +328678,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #84] @ 3bd66c │ │ │ │ ldr r2, [pc, #84] @ 3bd670 │ │ │ │ ldr r1, [pc, #84] @ 3bd674 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 935324 │ │ │ │ + bl 935214 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r3, r8, r0, asr pc │ │ │ │ - addeq r4, r0, ip, lsr #13 │ │ │ │ - ldrsbeq ip, [pc], #-0 @ │ │ │ │ + addseq r3, r8, r0, asr #28 │ │ │ │ + umulleq r4, r0, ip, r5 │ │ │ │ + rsbseq fp, pc, r0, asr #31 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - addeq r4, r1, r8, lsl #10 │ │ │ │ + strdeq r4, [r1], r8 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3bd6ec │ │ │ │ @@ -328753,15 +328753,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr fp, [pc, #832] @ 3bda84 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 3bd9f0 │ │ │ │ @@ -328793,15 +328793,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2d6e40 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 3bda98 │ │ │ │ ldr r2, [pc, #672] @ 3bda9c │ │ │ │ @@ -328810,67 +328810,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e54ac │ │ │ │ + bl 8e539c │ │ │ │ ldr r3, [pc, #632] @ 3bdaa0 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [pc, #580] @ 3bdaa4 │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [pc, #536] @ 3bdaa8 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 3bdaac │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -328889,44 +328889,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 3bdab8 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ - bl 9297bc │ │ │ │ + bl 93023c │ │ │ │ + bl 9296ac │ │ │ │ ldr r2, [pc, #340] @ 3bdabc │ │ │ │ ldr r1, [pc, #340] @ 3bdac0 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 516c00 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3bda00 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e23a0 │ │ │ │ + b 8e2290 │ │ │ │ ldr ip, [pc, #268] @ 3bdac4 │ │ │ │ ldr r2, [pc, #268] @ 3bdac8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -328959,41 +328959,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 38de94 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ b 3bd930 │ │ │ │ - addseq r3, r8, r0, lsr lr │ │ │ │ - ldrdeq r4, [r1], r8 │ │ │ │ - addeq r0, r1, r0, lsl #16 │ │ │ │ + addseq r3, r8, r0, lsr #26 │ │ │ │ + addeq r4, r1, r8, asr #7 │ │ │ │ + strdeq r0, [r1], r0 @ │ │ │ │ smlabteq r4, r4, r6, fp │ │ │ │ - addseq r3, r8, r4, lsl #27 │ │ │ │ - addeq r5, r2, ip, lsr #6 │ │ │ │ - ldrsbeq r6, [pc], #-32 @ │ │ │ │ + addseq r3, r8, r4, ror ip │ │ │ │ + addeq r5, r2, ip, lsl r2 │ │ │ │ + rsbseq r6, pc, r0, asr #3 │ │ │ │ rscseq r0, r3, ip, lsr #13 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r4, r1, r4, ror #8 │ │ │ │ - addeq r4, r1, r8, ror #6 │ │ │ │ - addeq r4, r1, r8, asr #6 │ │ │ │ + addeq r4, r1, r4, asr r3 │ │ │ │ + addeq r4, r1, r8, asr r2 │ │ │ │ + addeq r4, r1, r8, lsr r2 │ │ │ │ @ instruction: 0x000047bc │ │ │ │ - ldrdeq r4, [r1], r0 │ │ │ │ - addseq r3, r8, r4, lsl #24 │ │ │ │ - rsbseq r6, pc, r4, asr r1 @ │ │ │ │ - @ instruction: 0x008251b0 │ │ │ │ - rsbseq fp, pc, r0, asr #26 │ │ │ │ - addeq r0, r4, r8, lsl #23 │ │ │ │ - addeq r4, r1, r4, lsl #5 │ │ │ │ + addeq r4, r1, r0, asr #5 │ │ │ │ + @ instruction: 0x00983af4 │ │ │ │ + rsbseq r6, pc, r4, asr #32 │ │ │ │ + addeq r5, r2, r0, lsr #1 │ │ │ │ + rsbseq fp, pc, r0, lsr ip @ │ │ │ │ + addeq r0, r4, r8, ror sl │ │ │ │ + addeq r4, r1, r4, ror r1 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - addeq r4, r1, ip, lsl r2 │ │ │ │ + addeq r4, r1, ip, lsl #2 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - ldrdeq r4, [r1], r8 │ │ │ │ - addeq r4, r1, r4, ror #4 │ │ │ │ + addeq r4, r1, r8, asr #1 │ │ │ │ + addeq r4, r1, r4, asr r1 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3bdb44 │ │ │ │ mov r4, r1 │ │ │ │ @@ -329002,75 +329002,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r8, ip, lsr sl │ │ │ │ - addeq r4, r1, ip, ror #1 │ │ │ │ - addeq r0, r1, r4, lsl r4 │ │ │ │ + addseq r3, r8, ip, lsr #18 │ │ │ │ + ldrdeq r3, [r1], ip │ │ │ │ + addeq r0, r1, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3bdbac │ │ │ │ ldr r2, [pc, #68] @ 3bdbb0 │ │ │ │ ldr r1, [pc, #68] @ 3bdbb4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009839d0 │ │ │ │ - addeq r4, r1, r0, lsl #1 │ │ │ │ - addeq r0, r1, r8, lsr #7 │ │ │ │ + addseq r3, r8, r0, asr #17 │ │ │ │ + addeq r3, r1, r0, ror pc │ │ │ │ + umulleq r0, r1, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3bdc04 │ │ │ │ ldr r2, [pc, #52] @ 3bdc08 │ │ │ │ ldr r1, [pc, #52] @ 3bdc0c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2d71ec │ │ │ │ - addseq r3, r8, r8, ror #18 │ │ │ │ - addeq r4, r1, r8, lsl r0 │ │ │ │ - addeq r0, r1, r0, asr #6 │ │ │ │ + addseq r3, r8, r8, asr r8 │ │ │ │ + addeq r3, r1, r8, lsl #30 │ │ │ │ + addeq r0, r1, r0, lsr r2 │ │ │ │ and r2, r0, #15 │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ orr ip, r2, ip, lsl #4 │ │ │ │ lsr r3, r0, #8 │ │ │ │ and r2, r0, #4080 @ 0xff0 │ │ │ │ strb ip, [r1, #2] │ │ │ │ lsl ip, r0, #24 │ │ │ │ @@ -329335,15 +329335,15 @@ │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009838b4 │ │ │ │ + addseq r3, r8, r4, lsr #15 │ │ │ │ lsr r3, r0, #15 │ │ │ │ lsl ip, r0, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ lsr r2, r0, #3 │ │ │ │ and ip, ip, #62 @ 0x3e │ │ │ │ orr ip, r3, ip │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -329569,15 +329569,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #3004] @ 0xbbc │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3be3fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq pc, r2, ip, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ @@ -329672,15 +329672,15 @@ │ │ │ │ lsr r0, r0, #12 │ │ │ │ and r0, r0, #6 │ │ │ │ orr r0, r0, r2, lsr #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrsbeq r3, [r8], r0 │ │ │ │ + addseq r2, r8, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, r1, lsl #3 │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ @@ -330318,15 +330318,15 @@ │ │ │ │ b 3becc4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3befb4 │ │ │ │ ldr r0, [r0, #2244] @ 0x8c4 │ │ │ │ b 3becc4 │ │ │ │ ldr r0, [pc, #152] @ 3bf044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3be8cc │ │ │ │ add r3, r4, r4, lsl #3 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r0, r3, lsl #3 │ │ │ │ ldr r1, [r3, #2248] @ 0x8c8 │ │ │ │ ldr r2, [r3, #2252] @ 0x8cc │ │ │ │ @@ -330343,28 +330343,28 @@ │ │ │ │ and r1, r1, #240 @ 0xf0 │ │ │ │ orr r0, r0, r1 │ │ │ │ lsl r2, r2, #24 │ │ │ │ orr r0, r0, r2, lsr #28 │ │ │ │ orr r0, r0, r3, lsl #12 │ │ │ │ b 3becc4 │ │ │ │ smlatteq r4, r4, r6, sl │ │ │ │ - addseq r2, r8, r8, asr lr │ │ │ │ - umullseq r2, r8, lr, lr │ │ │ │ + addseq r2, r8, r8, asr #26 │ │ │ │ + addseq r2, r8, lr, lsl #27 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r4, r0, r0, asr #1 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ blt fef2dae8 <__bss_end__@@Base+0xfda0fc10> │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ andeq r0, pc, pc, lsl #30 │ │ │ │ andeq r4, r0, pc, asr #1 │ │ │ │ eorseq pc, pc, r0, lsl #16 │ │ │ │ - addeq r2, r1, ip, lsl #26 │ │ │ │ + strdeq r2, [r1], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ ands r5, r3, #1 │ │ │ │ @@ -330372,51 +330372,51 @@ │ │ │ │ beq 3bf0d4 │ │ │ │ tst r3, #2 │ │ │ │ beq 3bf080 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #1 │ │ │ │ bne 3bf104 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ tst r3, #4096 @ 0x1000 │ │ │ │ beq 3bf0a4 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #2 │ │ │ │ bne 3bf110 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ tst r3, #131072 @ 0x20000 │ │ │ │ beq 3bf0c8 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #4 │ │ │ │ bne 3bf0f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3bf088 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3bf0ac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3bf1a0 │ │ │ │ ldr r2, [pc, #108] @ 3bf1a4 │ │ │ │ @@ -330424,36 +330424,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #76] @ 3bf1ac │ │ │ │ ldr r1, [pc, #76] @ 3bf1b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #52] @ 3bf1b4 │ │ │ │ ldr r1, [pc, #52] @ 3bf1b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq r2, r8, r8, ror r7 │ │ │ │ - rsbseq r4, pc, r4, asr r9 @ │ │ │ │ - addeq r3, r2, ip, lsr #19 │ │ │ │ + b 927de4 │ │ │ │ + addseq r2, r8, r8, ror #12 │ │ │ │ + rsbseq r4, pc, r4, asr #16 │ │ │ │ + umulleq r3, r2, ip, r8 │ │ │ │ ldrsheq lr, [r2], #208 @ 0xd0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ smlatbeq r0, ip, sp, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -330668,15 +330668,15 @@ │ │ │ │ str r2, [r3, #2228] @ 0x8b4 │ │ │ │ bl 3be4e4 │ │ │ │ ldr r3, [pc, #148] @ 3bf5ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ b 3bf238 │ │ │ │ - addseq r2, r8, r0, lsr r5 │ │ │ │ + addseq r2, r8, r0, lsr #8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xffffec24 │ │ │ │ muleq r0, r0, lr │ │ │ │ rscseq lr, r2, r8, asr #25 │ │ │ │ andeq r0, r0, r0, lsr pc │ │ │ │ smlalseq lr, r2, r4, ip │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ @@ -330720,15 +330720,15 @@ │ │ │ │ add r3, r8, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3bf694 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf648 │ │ │ │ ldr r2, [pc, #140] @ 3bf698 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ @@ -330748,29 +330748,29 @@ │ │ │ │ ldr ip, [pc, #76] @ 3bf69c │ │ │ │ ldr r2, [pc, #76] @ 3bf6a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r2, r8, r8, ror #5 │ │ │ │ - strdeq r2, [r1], r8 │ │ │ │ - addeq r2, r1, r0, lsl r7 │ │ │ │ + @ instruction: 0x009821d8 │ │ │ │ + addeq r2, r1, r8, ror #11 │ │ │ │ + addeq r2, r1, r0, lsl #12 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ rscseq lr, r2, r4, asr #18 │ │ │ │ - addeq r2, r1, ip, lsl #2 │ │ │ │ + strdeq r1, [r1], ip │ │ │ │ andeq r0, r0, r2, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #200] @ 3bf784 │ │ │ │ ldr r7, [pc, #200] @ 3bf788 │ │ │ │ @@ -330780,27 +330780,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #172] @ 3bf790 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #164] @ 3bf794 │ │ │ │ ldr r1, [pc, #164] @ 3bf798 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #144] @ 3bf79c │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #3000] @ 0xbb8 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r5, r0 │ │ │ │ bl 381244 │ │ │ │ add r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -330814,26 +330814,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #164 @ 0xa4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381344 │ │ │ │ - @ instruction: 0x009821f4 │ │ │ │ - addeq r2, r1, ip, lsr #12 │ │ │ │ - strdeq r2, [r1], ip │ │ │ │ + addseq r2, r8, r4, ror #1 │ │ │ │ + addeq r2, r1, ip, lsl r5 │ │ │ │ + addeq r2, r1, ip, ror #9 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ - addeq r1, r0, r4, lsr sp │ │ │ │ - addeq r1, r0, r4, asr #26 │ │ │ │ + addeq r1, r0, r4, lsr #24 │ │ │ │ + addeq r1, r0, r4, lsr ip │ │ │ │ andeq r4, r0, r4, lsl r1 │ │ │ │ rscseq lr, r2, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ subs r7, r0, #0 │ │ │ │ @@ -330935,15 +330935,15 @@ │ │ │ │ ldr r0, [r5, #1144] @ 0x478 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 8e2a48 │ │ │ │ + bl 8e2938 │ │ │ │ cmp fp, #0 │ │ │ │ mov ip, r0 │ │ │ │ ble 3bfa18 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ mov r6, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -330951,15 +330951,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r5, #1144] @ 0x478 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8e2b2c │ │ │ │ + bl 8e2a1c │ │ │ │ ldrb r3, [r8, #3004] @ 0xbbc │ │ │ │ orr r0, r0, r3 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ beq 3bf9f4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -331095,16 +331095,16 @@ │ │ │ │ b 3bfa84 │ │ │ │ ldr r3, [pc, #40] @ 3bfbe8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3bfa84 │ │ │ │ ldr r3, [pc, #32] @ 3bfbec │ │ │ │ add r3, pc, r3 │ │ │ │ b 3bfa84 │ │ │ │ - addseq r1, r8, r3, ror #25 │ │ │ │ - umulleq r2, r1, r0, r2 │ │ │ │ + @ instruction: 0x00981bd3 │ │ │ │ + addeq r2, r1, r0, lsl #3 │ │ │ │ @ instruction: 0xffffe910 │ │ │ │ tsteq r3, ip, lsl r2 │ │ │ │ @ instruction: 0xffffe79c │ │ │ │ @ instruction: 0xffffe748 │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ @ instruction: 0xffffe6a4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -331147,15 +331147,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ ldr r3, [pc, #252] @ 3bfd94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [pc, #228] @ 3bfd98 │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r0, #940 @ 0x3ac │ │ │ │ @@ -331205,17 +331205,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r1, r8, ip, lsr #24 │ │ │ │ - addeq r2, r1, r0, asr #32 │ │ │ │ - addeq r2, r1, ip, asr r0 │ │ │ │ + addseq r1, r8, ip, lsl fp │ │ │ │ + addeq r1, r1, r0, lsr pc │ │ │ │ + addeq r1, r1, ip, asr #30 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ ldclvc 13, cr7, [r1, #-324] @ 0xfffffebc │ │ │ │ andne r0, r4, r0, lsl #2 │ │ │ │ orreq r0, r0, r0, lsl #1 │ │ │ │ @@ -331480,18 +331480,18 @@ │ │ │ │ b 3bfe5c │ │ │ │ ldr r0, [pc, #28] @ 3c01e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a43c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009818b8 │ │ │ │ + addseq r1, r8, r8, lsr #15 │ │ │ │ addhi r8, r0, r1, lsl #1 │ │ │ │ @ instruction: 0x01048db0 │ │ │ │ - addeq r1, r1, ip, ror #22 │ │ │ │ + addeq r1, r1, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #668] @ 3c04a0 │ │ │ │ @@ -332857,15 +332857,15 @@ │ │ │ │ beq 3c176c │ │ │ │ add r3, r6, #2320 @ 0x910 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrd r2, [r3] │ │ │ │ str r1, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8f0f30 │ │ │ │ + bl 8f0e20 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [r6, #2312] @ 0x908 │ │ │ │ strd r8, [r3] │ │ │ │ add lr, r7, r4 │ │ │ │ add lr, r4, lr, lsl #2 │ │ │ │ add lr, r4, lr, lsl #2 │ │ │ │ @@ -332915,27 +332915,27 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [r9, #2320] @ 0x910 │ │ │ │ str r2, [r9, #2324] @ 0x914 │ │ │ │ beq 3c1854 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8e23a0 │ │ │ │ + bl 8e2290 │ │ │ │ ldr r0, [r9, #2280] @ 0x8e8 │ │ │ │ - bl 8dd468 │ │ │ │ + bl 8dd358 │ │ │ │ ldr r3, [r9, #2320] @ 0x910 │ │ │ │ ldr r2, [r9, #2324] @ 0x914 │ │ │ │ add r9, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3f9c │ │ │ │ + bl 8e3e8c │ │ │ │ mov ip, r9 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add lr, r6, #1120 @ 0x460 │ │ │ │ add lr, lr, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add r6, r7, r4 │ │ │ │ @@ -332967,15 +332967,15 @@ │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c19f8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ mov r1, r3 │ │ │ │ - bl 8f0eb8 │ │ │ │ + bl 8f0da8 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #2312] @ 0x908 │ │ │ │ beq 3c1a3c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ ldr ip, [r6, #2320] @ 0x910 │ │ │ │ ldr r1, [r6, #2324] @ 0x914 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -332987,25 +332987,25 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ bne 3c1a68 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ str r1, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8f0f30 │ │ │ │ + bl 8f0e20 │ │ │ │ add r3, r7, r4 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ ldr r0, [r3, #2280] @ 0x8e8 │ │ │ │ add r7, r7, r4 │ │ │ │ add r7, r4, r7, lsl #2 │ │ │ │ add r4, r4, r7, lsl #2 │ │ │ │ add r5, r5, r4, lsl #3 │ │ │ │ - bl 8dd468 │ │ │ │ + bl 8dd358 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #2272 @ 0x8e0 │ │ │ │ add ip, r5, #2256 @ 0x8d0 │ │ │ │ str r1, [r5, #2280] @ 0x8e8 │ │ │ │ strd r2, [ip, #8] │ │ │ │ @@ -333033,45 +333033,45 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3c1978 │ │ │ │ ldr r0, [pc, #268] @ 3c1b20 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c1964 │ │ │ │ ldr r0, [r6, #2280] @ 0x8e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8e23a0 │ │ │ │ + bl 8e2290 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #3004] @ 0xbbc │ │ │ │ b 3c19b8 │ │ │ │ ldr r3, [pc, #212] @ 3c1b18 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3c1a84 │ │ │ │ ldr r0, [r6, #2280] @ 0x8e8 │ │ │ │ b 3c1978 │ │ │ │ ldr r0, [pc, #196] @ 3c1b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c17c4 │ │ │ │ ldr r0, [pc, #184] @ 3c1b28 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r6, #2312] @ 0x908 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ b 3c194c │ │ │ │ ldr r0, [pc, #160] @ 3c1b2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c1a50 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #140] @ 3c1b30 │ │ │ │ ldr r1, [pc, #140] @ 3c1b34 │ │ │ │ ldr r0, [pc, #140] @ 3c1b38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 3c1b3c │ │ │ │ @@ -333099,29 +333099,29 @@ │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r4, r8, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, lsl r7 │ │ │ │ eorhi r0, r0, r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r4, r4, asr #8 │ │ │ │ - addeq r0, r1, r0, asr #7 │ │ │ │ - addeq r0, r1, r4, lsl #6 │ │ │ │ - addeq r0, r1, r4, asr #7 │ │ │ │ - addeq r0, r1, ip, ror r3 │ │ │ │ - addseq pc, r7, r8, lsl #28 │ │ │ │ - addeq sl, r0, r0, asr #26 │ │ │ │ - addeq sl, r0, r4, asr sp │ │ │ │ + @ instruction: 0x008102b0 │ │ │ │ + strdeq r0, [r1], r4 │ │ │ │ + @ instruction: 0x008102b4 │ │ │ │ + addeq r0, r1, ip, ror #4 │ │ │ │ + @ instruction: 0x0097fcf8 │ │ │ │ + addeq sl, r0, r0, lsr ip │ │ │ │ + addeq sl, r0, r4, asr #24 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addseq pc, r7, r4, ror #27 │ │ │ │ - addeq r0, r1, r0, lsl #4 │ │ │ │ - addeq r0, r1, ip, lsr #5 │ │ │ │ + @ instruction: 0x0097fcd4 │ │ │ │ + strdeq r0, [r1], r0 @ │ │ │ │ + umulleq r0, r1, ip, r1 │ │ │ │ andeq r0, r0, r1, lsl #9 │ │ │ │ - addseq pc, r7, r0, asr #27 │ │ │ │ - ldrdeq r0, [r1], ip │ │ │ │ - umulleq r0, r1, ip, r2 │ │ │ │ + @ instruction: 0x0097fcb0 │ │ │ │ + addeq r0, r1, ip, asr #1 │ │ │ │ + addeq r0, r1, ip, lsl #3 │ │ │ │ andeq r0, r0, r2, lsl #9 │ │ │ │ cmp r1, #1 │ │ │ │ bne 3c1c48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -333385,15 +333385,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #2976] @ 3c2b34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ sub r1, r2, #368 @ 0x170 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3c2864 │ │ │ │ rsbs r1, r2, #368 @ 0x170 │ │ │ │ rscs r1, r3, #0 │ │ │ │ bcs 3c23e4 │ │ │ │ subs ip, r2, #384 @ 0x180 │ │ │ │ @@ -334121,39 +334121,39 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ b 3c2354 │ │ │ │ smlabbeq r4, r4, r1, r7 │ │ │ │ - addseq pc, r7, lr, ror sl @ │ │ │ │ - addseq pc, r7, r4, asr #21 │ │ │ │ + addseq pc, r7, lr, ror #18 │ │ │ │ + @ instruction: 0x0097f9b4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r4, r0, r0, asr #1 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ eorhi r0, r0, r0 │ │ │ │ - addeq pc, r0, r8, lsl #30 │ │ │ │ + strdeq pc, [r0], r8 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r4, r0, pc, asr #1 │ │ │ │ eorhi r0, r0, #0 │ │ │ │ andsmi r0, r0, r0 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ @ instruction: 0xffffdee8 │ │ │ │ ldrbeq lr, [pc, r0]! │ │ │ │ ldrsheq pc, [r0], #0 @ │ │ │ │ @ instruction: 0xffffda68 │ │ │ │ andeq r0, pc, pc, lsl #30 │ │ │ │ @ instruction: 0xffffd848 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x0080f1b4 │ │ │ │ - umulleq pc, r0, r0, r0 @ │ │ │ │ - addeq pc, r0, r0, lsl #1 │ │ │ │ - addeq pc, r0, r0, ror r0 @ │ │ │ │ - addeq pc, r0, r0, rrx │ │ │ │ + addeq pc, r0, r4, lsr #1 │ │ │ │ + addeq lr, r0, r0, lsl #31 │ │ │ │ + addeq lr, r0, r0, ror pc │ │ │ │ + addeq lr, r0, r0, ror #30 │ │ │ │ + addeq lr, r0, r0, asr pc │ │ │ │ add r7, r0, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r7, #3005] @ 0xbbd │ │ │ │ cmp r5, #0 │ │ │ │ bne 3c2bac │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r7, #3005] @ 0xbbd │ │ │ │ mov r1, r5 │ │ │ │ @@ -334229,30 +334229,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #-348] @ 3c2b68 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r0, [pc, #-360] @ 3c2b6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c2258 │ │ │ │ ldr r0, [pc, #-372] @ 3c2b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c296c │ │ │ │ ldr r0, [pc, #-384] @ 3c2b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c2188 │ │ │ │ ldr r0, [pc, #-396] @ 3c2b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c1f40 │ │ │ │ │ │ │ │ 003c2d0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -334272,27 +334272,27 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ umull r8, r7, ip, r3 │ │ │ │ mov r4, r1 │ │ │ │ beq 3c2d80 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8e23a0 │ │ │ │ + bl 8e2290 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 8dd468 │ │ │ │ + bl 8dd358 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r1, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e3f9c │ │ │ │ + bl 8e3e8c │ │ │ │ mov ip, r4 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ @@ -334308,15 +334308,15 @@ │ │ │ │ bne 3c2e84 │ │ │ │ cmp r2, r8 │ │ │ │ sbcs r3, r3, r7 │ │ │ │ bcc 3c2dfc │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c2e48 │ │ │ │ - bl 8dd468 │ │ │ │ + bl 8dd358 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r2, [pc, #156] @ 3c2eac │ │ │ │ ldr r3, [pc, #148] @ 3c2ea8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -334340,31 +334340,31 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c2e80 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8e23a0 │ │ │ │ + b 8e2290 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 3c2eb4 │ │ │ │ ldr r1, [pc, #40] @ 3c2eb8 │ │ │ │ ldr r0, [pc, #40] @ 3c2ebc │ │ │ │ ldr r2, [pc, #40] @ 3c2ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ ldrdeq r6, [r4, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r5, [r4, -r4] │ │ │ │ @ instruction: 0x01045fb4 │ │ │ │ - umullseq lr, r7, ip, sl │ │ │ │ - addeq r9, r0, r8, asr r9 │ │ │ │ - addeq r9, r0, ip, ror #18 │ │ │ │ + addseq lr, r7, ip, lsl #19 │ │ │ │ + addeq r9, r0, r8, asr #16 │ │ │ │ + addeq r9, r0, ip, asr r8 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 003c2ec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -334390,15 +334390,15 @@ │ │ │ │ ldr r8, [sp, #108] @ 0x6c │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ beq 3c3060 │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r1, #24] │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ mla r4, r7, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27cc88 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -334416,15 +334416,15 @@ │ │ │ │ mla r6, r8, r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8e2a48 │ │ │ │ + bl 8e2938 │ │ │ │ cmp r5, r9 │ │ │ │ str r0, [sp, #20] │ │ │ │ bge 3c307c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ sub r3, sl, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -334432,15 +334432,15 @@ │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ stm sp, {r7, sl} │ │ │ │ - bl 8e2b2c │ │ │ │ + bl 8e2a1c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 3c3028 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -334475,15 +334475,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27ce80 │ │ │ │ ldr r0, [pc, #4] @ 3c3094 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq sl, r2, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #512] @ 3c32b0 │ │ │ │ ldr r3, [pc, #512] @ 3c32b4 │ │ │ │ @@ -334613,59 +334613,59 @@ │ │ │ │ b 3c3190 │ │ │ │ ldr r0, [pc, #28] @ 3c32c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a43c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, r7, r8, ror #15 │ │ │ │ + @ instruction: 0x0097e6d8 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ strdeq r5, [r4, -r0] │ │ │ │ - ldrdeq lr, [r0], r8 │ │ │ │ + addeq lr, r0, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3c3360 │ │ │ │ ldr r2, [pc, #128] @ 3c3364 │ │ │ │ ldr r1, [pc, #128] @ 3c3368 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #100] @ 3c336c │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #84] @ 3c3370 │ │ │ │ ldr r1, [pc, #84] @ 3c3374 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #64] @ 3c3378 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, r7, ip, lsr #13 │ │ │ │ - rsbseq r0, pc, r4, lsr #15 │ │ │ │ - addeq pc, r1, r0, lsl #16 │ │ │ │ + umullseq lr, r7, ip, r5 │ │ │ │ + @ instruction: 0x007f0694 │ │ │ │ + strdeq pc, [r1], r0 │ │ │ │ tsteq r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ rscseq sl, r2, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -334694,76 +334694,76 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [lr, #1076] @ 0x434 │ │ │ │ strb r1, [lr, #1082] @ 0x43a │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 3c3440 │ │ │ │ ldr r0, [pc, #28] @ 3c3444 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c33c0 │ │ │ │ tsteq r4, ip, ror #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq lr, r7, r0, ror r5 │ │ │ │ - addeq r7, r0, r0, lsl #8 │ │ │ │ + addseq lr, r7, r0, ror #8 │ │ │ │ + strdeq r7, [r0], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3c34ac │ │ │ │ ldr r2, [pc, #76] @ 3c34b0 │ │ │ │ ldr r1, [pc, #76] @ 3c34b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #1081] @ 0x439 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, r7, r0, lsr r5 │ │ │ │ - addeq lr, r0, ip, lsr #24 │ │ │ │ - addeq lr, r0, ip, asr #24 │ │ │ │ + addseq lr, r7, r0, lsr #8 │ │ │ │ + addeq lr, r0, ip, lsl fp │ │ │ │ + addeq lr, r0, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3c3548 │ │ │ │ ldr r2, [pc, #120] @ 3c354c │ │ │ │ ldr r1, [pc, #120] @ 3c3550 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #256 @ 0x100 │ │ │ │ add ip, r0, #1120 @ 0x460 │ │ │ │ add ip, ip, #4 │ │ │ │ strb r3, [r0, #1082] @ 0x43a │ │ │ │ add r4, r0, #1072 @ 0x430 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ @@ -334777,17 +334777,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq lr, r7, r0, asr #9 │ │ │ │ - @ instruction: 0x0080ebb8 │ │ │ │ - ldrdeq lr, [r0], r8 │ │ │ │ + @ instruction: 0x0097e3b0 │ │ │ │ + addeq lr, r0, r8, lsr #21 │ │ │ │ + addeq lr, r0, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #328] @ 3c36b4 │ │ │ │ ldr r2, [pc, #328] @ 3c36b8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -334796,29 +334796,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #288] @ 3c36c0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c366c │ │ │ │ ldr r3, [pc, #272] @ 3c36c4 │ │ │ │ ldr r1, [pc, #272] @ 3c36c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ ldr ip, [r4, #1128] @ 0x468 │ │ │ │ str ip, [r4, #1136] @ 0x470 │ │ │ │ ldr ip, [r4, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #232] @ 3c36cc │ │ │ │ add ip, ip, #1048576 @ 0x100000 │ │ │ │ ldr r1, [pc, #228] @ 3c36d0 │ │ │ │ mov r7, #0 │ │ │ │ @@ -334828,21 +334828,21 @@ │ │ │ │ str ip, [r4, #1132] @ 0x46c │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r7, [r4, #1140] @ 0x474 │ │ │ │ str r7, [r4, #1144] @ 0x478 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #180] @ 3c36d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ add r0, r4, #764 @ 0x2fc │ │ │ │ - bl 8e4fc0 │ │ │ │ + bl 8e4eb0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3c34b8 │ │ │ │ ldr r2, [pc, #152] @ 3c36d8 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -334859,35 +334859,35 @@ │ │ │ │ add r3, r5, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #96] @ 3c36e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq lr, r7, r8, lsr #8 │ │ │ │ - addeq lr, r0, r8, lsl fp │ │ │ │ - addeq lr, r0, r4, lsr fp │ │ │ │ + addseq lr, r7, r8, lsl r3 │ │ │ │ + addeq lr, r0, r8, lsl #20 │ │ │ │ + addeq lr, r0, r4, lsr #20 │ │ │ │ tsteq r4, r8, ror #16 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq lr, r0, r0, asr fp │ │ │ │ - addeq lr, r0, r0, lsl fp │ │ │ │ - addeq r8, r0, ip, asr #19 │ │ │ │ - addeq lr, r0, r4, lsl fp │ │ │ │ + addeq lr, r0, r0, asr #20 │ │ │ │ + addeq lr, r0, r0, lsl #20 │ │ │ │ + @ instruction: 0x008088bc │ │ │ │ + addeq lr, r0, r4, lsl #20 │ │ │ │ rscseq sl, r2, r8, lsl sl │ │ │ │ - addeq lr, r0, ip, ror #20 │ │ │ │ - addeq lr, r0, ip, asr #20 │ │ │ │ + addeq lr, r0, ip, asr r9 │ │ │ │ + addeq lr, r0, ip, lsr r9 │ │ │ │ muleq r0, sl, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #192] @ 3c37c0 │ │ │ │ ldr r6, [pc, #192] @ 3c37c4 │ │ │ │ @@ -334897,15 +334897,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r5, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #16 │ │ │ │ ldr r2, [pc, #136] @ 3c37cc │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldr r7, [pc, #132] @ 3c37d0 │ │ │ │ @@ -334915,40 +334915,40 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r2, r2, #132 @ 0x84 │ │ │ │ add r8, r0, #856 @ 0x358 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r8 │ │ │ │ bl 381344 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381244 │ │ │ │ - umullseq lr, r7, r4, r2 │ │ │ │ - @ instruction: 0x0080e9b4 │ │ │ │ - addeq lr, r0, r0, lsl #19 │ │ │ │ + addseq lr, r7, r4, lsl #3 │ │ │ │ + addeq lr, r0, r4, lsr #17 │ │ │ │ + addeq lr, r0, r0, ror r8 │ │ │ │ rscseq sl, r2, ip, lsl #18 │ │ │ │ - ldrsbeq sp, [pc], #-204 @ │ │ │ │ - ldrsheq sp, [pc], #-192 @ │ │ │ │ + rsbseq sp, pc, ip, asr #23 │ │ │ │ + rsbseq sp, pc, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #600] @ 3c3a4c │ │ │ │ mov r5, r3 │ │ │ │ @@ -335061,15 +335061,15 @@ │ │ │ │ strb r2, [sp, #24] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrb ip, [r8], #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ add r0, r7, #764 @ 0x2fc │ │ │ │ add r2, r2, ip, lsl #2 │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ lsr lr, r0, #8 │ │ │ │ lsr r3, r0, #16 │ │ │ │ and lr, lr, #255 @ 0xff │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3c388c │ │ │ │ orr ip, ip, lr, lsl #8 │ │ │ │ @@ -335100,16 +335100,16 @@ │ │ │ │ lsr lr, lr, #5 │ │ │ │ orr r3, r3, lr, lsl #2 │ │ │ │ strb r3, [r6], #1 │ │ │ │ b 3c38c0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, r7, r5, lsl #2 │ │ │ │ - addseq lr, r7, sl, lsl r1 │ │ │ │ + @ instruction: 0x0097dff5 │ │ │ │ + addseq lr, r7, sl │ │ │ │ tsteq r4, r4, lsr r5 │ │ │ │ │ │ │ │ 003c3a60 : │ │ │ │ push {r4, lr} │ │ │ │ ldr lr, [r0, #8] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ cmp lr, #3840 @ 0xf00 │ │ │ │ @@ -335216,81 +335216,81 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, r4, #764 @ 0x2fc │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ mov r0, ip │ │ │ │ mov r3, r7 │ │ │ │ mov sl, ip │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #4 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #12 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #20 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #24 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #28 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r4, #1116] @ 0x45c │ │ │ │ @@ -335334,41 +335334,41 @@ │ │ │ │ mul r0, ip, r2 │ │ │ │ add r2, fp, #16 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8f193c │ │ │ │ + bl 8f182c │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr lr, [sp, #16] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb r6, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, fp, #32 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp] │ │ │ │ - bl 8f193c │ │ │ │ + bl 8f182c │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr lr, [sp, #16] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb r6, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, fp, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8f193c │ │ │ │ + bl 8f182c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r2, [r4, #1096] @ 0x448 │ │ │ │ str r0, [r4, #1104] @ 0x450 │ │ │ │ @@ -335400,15 +335400,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c3f98 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r0, [pc, #204] @ 3c3fd4 │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ bne 3c3f54 │ │ │ │ ldr r2, [pc, #188] @ 3c3fd8 │ │ │ │ ldr r3, [pc, #164] @ 3c3fc4 │ │ │ │ @@ -335438,15 +335438,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 3c3fe0 │ │ │ │ ldr r0, [pc, #96] @ 3c3fe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #116 @ 0x74 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3c3fe8 │ │ │ │ ldr r1, [pc, #68] @ 3c3fec │ │ │ │ ldr r0, [pc, #68] @ 3c3ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3c3ff4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335457,19 +335457,19 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, lsr r2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ tsteq r4, r8, lsr pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatteq r4, r8, lr, r4 │ │ │ │ smlatbeq r4, r8, lr, r4 │ │ │ │ - addseq sp, r7, r4, lsl sl │ │ │ │ - addeq r6, r0, r4, lsr #17 │ │ │ │ - addseq sp, r7, ip, ror #19 │ │ │ │ - addeq lr, r0, ip, lsl r1 │ │ │ │ - umulleq lr, r0, r0, r1 │ │ │ │ + addseq sp, r7, r4, lsl #18 │ │ │ │ + umulleq r6, r0, r4, r7 │ │ │ │ + @ instruction: 0x0097d8dc │ │ │ │ + addeq lr, r0, ip │ │ │ │ + addeq lr, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 003c3ff8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -335561,15 +335561,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 3c41f0 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ ldr r2, [pc, #168] @ 3c422c │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 3c4224 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -335593,27 +335593,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ b 3c417c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ blcc fea76a20 <__bss_end__@@Base+0xfd558b48> │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r4, r8, ror sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sp, r7, ip, lsl #20 │ │ │ │ + @ instruction: 0x0097d8fc │ │ │ │ tsteq r4, r4, ror ip │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -336182,22 +336182,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3c4c7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c4a7c │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -336258,28 +336258,28 @@ │ │ │ │ b 3c4a68 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 3c4a68 │ │ │ │ ldr r0, [pc, #60] @ 3c4c80 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c4a7c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r4, [r4, -r0] │ │ │ │ - @ instruction: 0x0097cfdc │ │ │ │ + addseq ip, r7, ip, asr #29 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r4, r0, r3, r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq sp, [r0], r8 │ │ │ │ - strdeq sp, [r0], ip │ │ │ │ + addeq sp, r0, r8, asr #11 │ │ │ │ + addeq sp, r0, ip, ror #9 │ │ │ │ │ │ │ │ 003c4c84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 3c4e0c │ │ │ │ @@ -336356,41 +336356,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c4e30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c4d20 │ │ │ │ ldr r0, [pc, #60] @ 3c4e34 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c4d20 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, asr #2 │ │ │ │ - addseq ip, r7, ip, asr #27 │ │ │ │ + @ instruction: 0x0097ccbc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r4, [r4, -ip] │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r0, r4, lsl #9 │ │ │ │ - addeq sp, r0, r0, lsr #9 │ │ │ │ + addeq sp, r0, r4, ror r3 │ │ │ │ + umulleq sp, r0, r0, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -336418,17 +336418,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 3c4e88 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 3c4ee8 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8e3a00 │ │ │ │ + bl 8e38f0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 92fec4 │ │ │ │ + bl 92fdb4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 3c4e68 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -336453,30 +336453,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 3c5030 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dd440 │ │ │ │ + bl 8dd330 │ │ │ │ ldr r2, [pc, #248] @ 3c5054 │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dd118 │ │ │ │ + bl 8dd008 │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e39f4 │ │ │ │ + bl 8e38e4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -336518,18 +336518,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 3c5060 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umulleq sp, r0, r0, r3 │ │ │ │ - addseq ip, r7, r0, lsl #21 │ │ │ │ - addeq sp, r0, ip, ror r2 │ │ │ │ - addeq sp, r0, ip, lsl #5 │ │ │ │ + addeq sp, r0, r0, lsl #5 │ │ │ │ + addseq ip, r7, r0, ror r9 │ │ │ │ + addeq sp, r0, ip, ror #2 │ │ │ │ + addeq sp, r0, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -336540,22 +336540,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 3c5100 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 3c5100 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -336883,15 +336883,15 @@ │ │ │ │ bgt 3c5468 │ │ │ │ b 3c559c │ │ │ │ mov r0, #0 │ │ │ │ b 3c55a0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r4, r8, r9, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r7, r8, ror r6 │ │ │ │ + addseq ip, r7, r8, ror #10 │ │ │ │ tsteq r3, r8, lsr r8 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ tsteq r4, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -336927,15 +336927,15 @@ │ │ │ │ bls 3c578c │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 3c56e0 │ │ │ │ ldr r2, [pc, #244] @ 3c57cc │ │ │ │ cmp r3, r2 │ │ │ │ @@ -337239,44 +337239,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c5c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 3c59b8 │ │ │ │ ldr r0, [pc, #68] @ 3c5c04 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 3c59b8 │ │ │ │ ldrdeq r3, [r4, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010434b0 │ │ │ │ smlatbeq r4, r0, r4, r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq ip, r7, r7, lsl #1 │ │ │ │ + addseq fp, r7, r7, ror pc │ │ │ │ tsteq r4, r4, lsl #8 │ │ │ │ smlatbeq r4, r8, r3, r3 │ │ │ │ strdeq r3, [r4, -r4] │ │ │ │ andeq r5, r0, r4, lsl #7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r0, r4, asr r7 │ │ │ │ - addeq ip, r0, r0, ror r7 │ │ │ │ + addeq ip, r0, r4, asr #12 │ │ │ │ + addeq ip, r0, r0, ror #12 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 3c5c58 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -337345,15 +337345,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27e9ec │ │ │ │ - bl 8ec8f8 │ │ │ │ + bl 8ec7e8 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 3c5e90 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3c5efc │ │ │ │ @@ -337497,15 +337497,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 3c5ff4 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3c5e50 │ │ │ │ ldr r3, [pc, #828] @ 3c62f8 │ │ │ │ @@ -337675,32 +337675,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 3c6214 │ │ │ │ cmp r5, r0 │ │ │ │ blt 3c5e50 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2d5aac │ │ │ │ b 3c5e50 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2d5a04 │ │ │ │ b 3c60d8 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 3c600c │ │ │ │ @@ -337709,19 +337709,19 @@ │ │ │ │ bne 3c600c │ │ │ │ cmp sl, #0 │ │ │ │ beq 3c605c │ │ │ │ b 3c6050 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r0, r8, lsl r6 │ │ │ │ + addeq ip, r0, r8, lsl #10 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ smlatbeq r4, ip, pc, r2 @ │ │ │ │ - umulleq ip, r0, r8, r4 │ │ │ │ - umulleq ip, r0, r8, r3 │ │ │ │ + addeq ip, r0, r8, lsl #7 │ │ │ │ + addeq ip, r0, r8, lsl #5 │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 003c6300 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -337958,22 +337958,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3c67a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c6370 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3c6400 │ │ │ │ bne 3c639c │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -337996,35 +337996,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3c57d0 │ │ │ │ ldr r0, [pc, #88] @ 3c67ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c6370 │ │ │ │ smlatteq r4, r0, sl, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r4, ip, sl, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0097b6d5 │ │ │ │ + addseq fp, r7, r5, asr #11 │ │ │ │ tsteq r4, r0, ror #20 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ smlabteq r4, r4, r9, r2 │ │ │ │ - addseq fp, r7, r4, lsr r6 │ │ │ │ + addseq fp, r7, r4, lsr #10 │ │ │ │ tsteq r4, r4, asr #18 │ │ │ │ - addseq fp, r7, r8, ror #10 │ │ │ │ + addseq fp, r7, r8, asr r4 │ │ │ │ ldrdeq r2, [r4, -r0] │ │ │ │ - addseq fp, r7, r0, ror #10 │ │ │ │ + addseq fp, r7, r0, asr r4 │ │ │ │ @ instruction: 0x000014b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x0080bcb4 │ │ │ │ + addeq fp, r0, r4, lsr #23 │ │ │ │ smlatteq r4, r4, r6, r2 │ │ │ │ - addeq fp, r0, ip, ror #24 │ │ │ │ + addeq fp, r0, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 3c6894 │ │ │ │ mov r5, r2 │ │ │ │ @@ -338265,15 +338265,15 @@ │ │ │ │ bgt 3c6a08 │ │ │ │ b 3c6b24 │ │ │ │ mov r0, #0 │ │ │ │ b 3c6b28 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsbeq fp, [r7], r8 │ │ │ │ + addseq sl, r7, r8, asr #31 │ │ │ │ tstpeq r2, r0, lsr #5 @ p-variant is OBSOLETE │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ ldrdeq r2, [r4, -r4] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338392,15 +338392,15 @@ │ │ │ │ bgt 3c6c0c │ │ │ │ b 3c6d20 │ │ │ │ mov r0, #0 │ │ │ │ b 3c6d24 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0097aed4 │ │ │ │ + addseq sl, r7, r4, asr #27 │ │ │ │ @ instruction: 0x0112f094 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ ldrdeq r2, [r4, -r8] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338529,15 +338529,15 @@ │ │ │ │ bgt 3c6e08 │ │ │ │ b 3c6f44 │ │ │ │ mov r0, #0 │ │ │ │ b 3c6f48 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0097acd8 │ │ │ │ + addseq sl, r7, r8, asr #23 │ │ │ │ tsteq r2, r0, lsr #29 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ @ instruction: 0x01041eb4 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 3c7118 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -338636,15 +338636,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2d758c │ │ │ │ mov r5, r0 │ │ │ │ - bl 8ec8f8 │ │ │ │ + bl 8ec7e8 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27d138 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27d138 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -338731,15 +338731,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 3c78b0 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2d758c │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -338803,15 +338803,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb1180 │ │ │ │ + bl bb1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 3c7268 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 3c7268 │ │ │ │ @@ -338890,15 +338890,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 3c8100 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -339031,31 +339031,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 3c71d4 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 3c75fc │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #2412] @ 3c8100 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 3c78b0 │ │ │ │ mov sl, #1 │ │ │ │ b 3c72c4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #2360] @ 3c8100 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2d758c │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -339540,23 +339540,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 8e2b2c │ │ │ │ + bl 8e2a1c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8e2b2c │ │ │ │ + bl 8e2a1c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 3c7fd0 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -339631,34 +339631,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e2a48 │ │ │ │ + bl 8e2938 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 3c7dcc │ │ │ │ ldrdeq r1, [r4, -r0] │ │ │ │ tsteq r4, ip, asr ip │ │ │ │ @ instruction: 0x01041b94 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlabbeq r4, r0, r5, r1 │ │ │ │ - addseq sl, r7, r2, lsr #2 │ │ │ │ - addseq r9, r7, ip, asr #31 │ │ │ │ + addseq sl, r7, r2, lsl r0 │ │ │ │ + @ instruction: 0x00979ebc │ │ │ │ rscseq r6, r2, r0, lsr #7 │ │ │ │ rscseq r6, r2, r4, lsl #1 │ │ │ │ tsteq r4, r0, asr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - addseq r9, r7, r0, lsr #16 │ │ │ │ - addseq r9, r7, r0, asr #13 │ │ │ │ - addseq r9, r7, r0, ror r6 │ │ │ │ - addeq r9, r0, ip, ror #28 │ │ │ │ - umulleq r9, r0, r8, pc @ │ │ │ │ + addseq r9, r7, r0, lsl r7 │ │ │ │ + @ instruction: 0x009795b0 │ │ │ │ + addseq r9, r7, r0, ror #10 │ │ │ │ + addeq r9, r0, ip, asr sp │ │ │ │ + addeq r9, r0, r8, lsl #29 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 27cc88 │ │ │ │ mov r7, #1 │ │ │ │ @@ -339670,15 +339670,15 @@ │ │ │ │ b 3c7dcc │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e2b2c │ │ │ │ + bl 8e2a1c │ │ │ │ mov r1, r0 │ │ │ │ b 3c7fac │ │ │ │ cmp r8, #0 │ │ │ │ blt 3c81b4 │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -339987,15 +339987,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r9, r7, r8, r4 │ │ │ │ + addseq r9, r7, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 3c848c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -340112,15 +340112,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2480 │ │ │ │ + bl 8e2370 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -340180,29 +340180,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2480 │ │ │ │ + bl 8e2370 │ │ │ │ b 3c8858 │ │ │ │ ldr lr, [pc, #40] @ 3c899c │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 3c87dc │ │ │ │ - addseq r9, r7, r4, lsl r3 │ │ │ │ - umullseq r9, r7, r4, r2 │ │ │ │ - addseq r9, r7, ip, lsr #3 │ │ │ │ - addseq r9, r7, r8, asr #2 │ │ │ │ + addseq r9, r7, r4, lsl #4 │ │ │ │ + addseq r9, r7, r4, lsl #3 │ │ │ │ + umullseq r9, r7, ip, r0 │ │ │ │ + addseq r9, r7, r8, lsr r0 │ │ │ │ b 3c8698 │ │ │ │ │ │ │ │ 003c89a4 : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -340230,21 +340230,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 003c8a10 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 8e23a0 │ │ │ │ + b 8e2290 │ │ │ │ │ │ │ │ 003c8a20 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 8e23a0 │ │ │ │ + b 8e2290 │ │ │ │ │ │ │ │ 003c8a30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -340462,41 +340462,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8db4 │ │ │ │ ldr r0, [pc, #504] @ 3c8f9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8ee864 │ │ │ │ + bl 8ee754 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c8f54 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 3c8fa0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8dca8c │ │ │ │ + bl 8dc97c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3c8ed8 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8f20 │ │ │ │ mov r0, r8 │ │ │ │ bl 6c7228 │ │ │ │ mov r0, r8 │ │ │ │ - bl ba4bdc │ │ │ │ + bl ba4acc │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e2e5c │ │ │ │ + bl 8e2d4c │ │ │ │ ldr r3, [pc, #396] @ 3c8fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 3c8fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -340510,23 +340510,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8f04 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3c8ee8 │ │ │ │ - bl 8d68c0 │ │ │ │ + bl 8d67b0 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 8e23a0 │ │ │ │ + bl 8e2290 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 3c8fb8 │ │ │ │ ldr r3, [pc, #248] @ 3c8f90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -340540,15 +340540,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 3c8d68 │ │ │ │ mov r0, r6 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ mov r0, #0 │ │ │ │ b 3c8e8c │ │ │ │ ldr r2, [pc, #204] @ 3c8fbc │ │ │ │ ldr r3, [pc, #204] @ 3c8fc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -340567,79 +340567,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r0 │ │ │ │ b 3c8df8 │ │ │ │ ldr r3, [pc, #124] @ 3c8fd8 │ │ │ │ ldr ip, [pc, #124] @ 3c8fdc │ │ │ │ ldr r1, [pc, #124] @ 3c8fe0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3c8fe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3c8ee0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsl #1 │ │ │ │ ldrdeq r0, [r4, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r4, r0, r1, r0 │ │ │ │ tsteq r2, r0, ror #31 │ │ │ │ - addeq r9, r0, ip, asr r6 │ │ │ │ - addeq r9, r0, ip, lsr #12 │ │ │ │ + addeq r9, r0, ip, asr #10 │ │ │ │ + addeq r9, r0, ip, lsl r5 │ │ │ │ ldrsheq r5, [r2], #40 @ 0x28 @ │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ andeq r1, r0, ip, lsr #13 │ │ │ │ tstpeq r3, r0, ror pc @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - umullseq r8, r7, r0, fp │ │ │ │ - rsbseq sl, lr, r8, asr fp │ │ │ │ - addeq r9, r1, r4, asr #23 │ │ │ │ - addseq r8, r7, r8, asr fp │ │ │ │ - addeq r9, r0, r8, lsr #9 │ │ │ │ - addeq r9, r0, r0, asr r3 │ │ │ │ + addseq r8, r7, r0, lsl #21 │ │ │ │ + rsbseq sl, lr, r8, asr #20 │ │ │ │ + @ instruction: 0x00819ab4 │ │ │ │ + addseq r8, r7, r8, asr #20 │ │ │ │ + umulleq r9, r0, r8, r3 │ │ │ │ + addeq r9, r0, r0, asr #4 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 003c8fe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 929d68 │ │ │ │ + bl 929c58 │ │ │ │ ldr r3, [pc, #192] @ 3c90d8 │ │ │ │ ldr r2, [pc, #192] @ 3c90dc │ │ │ │ ldr r1, [pc, #192] @ 3c90e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #164] @ 3c90e4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c90c8 │ │ │ │ ldr r3, [pc, #148] @ 3c90e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 3c90ec │ │ │ │ @@ -340654,36 +340654,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8e355c │ │ │ │ + bl 8e344c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 3c90f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 3c9058 │ │ │ │ - addseq r8, r7, r0, lsr #21 │ │ │ │ - rsbseq sl, lr, ip, asr sl │ │ │ │ - addeq lr, r9, ip, ror sl │ │ │ │ - addeq r6, r0, r8, lsr #11 │ │ │ │ + umullseq r8, r7, r0, r9 │ │ │ │ + rsbseq sl, lr, ip, asr #18 │ │ │ │ + addeq lr, r9, ip, ror #18 │ │ │ │ + umulleq r6, r0, r8, r4 │ │ │ │ ldrheq r5, [r2], #12 @ │ │ │ │ rscseq r5, r2, r8, lsr #1 │ │ │ │ - addeq r9, r0, r0, asr #7 │ │ │ │ + @ instruction: 0x008092b0 │ │ │ │ rscseq r5, r2, r0, asr #32 │ │ │ │ │ │ │ │ 003c90f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -340715,45 +340715,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e39f4 │ │ │ │ + bl 8e38e4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3404 │ │ │ │ + bl 8e32f4 │ │ │ │ cmp r9, #0 │ │ │ │ bne 3c9248 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c9204 │ │ │ │ ldr r0, [pc, #236] @ 3c929c │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8d7e0c │ │ │ │ + bl 8d7cfc │ │ │ │ ldr r2, [pc, #208] @ 3c92a0 │ │ │ │ ldr r3, [pc, #192] @ 3c9294 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c928c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 3c92a4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8d7f0c │ │ │ │ + b 8d7dfc │ │ │ │ ldr r2, [pc, #156] @ 3c92a8 │ │ │ │ ldr r3, [pc, #132] @ 3c9294 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -340772,31 +340772,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8d7e0c │ │ │ │ + bl 8d7cfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 8d7ea0 │ │ │ │ + bl 8d7d90 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8d7f0c │ │ │ │ + bl 8d7dfc │ │ │ │ b 3c919c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r3, r8, ip, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - umulleq r9, r0, r8, r2 │ │ │ │ + addeq r9, r0, r8, lsl #3 │ │ │ │ tstpeq r3, r4, lsr ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ strdeq pc, [r3, -r8] │ │ │ │ - strdeq r0, [r8], ip │ │ │ │ + addeq pc, r7, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 3c9384 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -340849,15 +340849,15 @@ │ │ │ │ @ instruction: 0x0112cff8 │ │ │ │ tstpeq r3, ip, lsl fp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0112cfb8 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ tsteq r2, r4, asr pc │ │ │ │ - b b7a4e8 │ │ │ │ + b b7a3d8 │ │ │ │ │ │ │ │ 003c93a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -340985,17 +340985,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c95a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r2, r4, asr #27 │ │ │ │ - addseq r8, r7, r8, ror r6 │ │ │ │ - addeq r8, r0, r8, lsl pc │ │ │ │ - addeq r8, r0, r0, lsr pc │ │ │ │ + addseq r8, r7, r8, ror #10 │ │ │ │ + addeq r8, r0, r8, lsl #28 │ │ │ │ + addeq r8, r0, r0, lsr #28 │ │ │ │ │ │ │ │ 003c95ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 3c9668 │ │ │ │ @@ -341038,17 +341038,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ @ instruction: 0x0112ccfc │ │ │ │ - @ instruction: 0x009785b0 │ │ │ │ - addeq r8, r0, r0, asr lr │ │ │ │ - addeq r8, r0, r4, lsl #29 │ │ │ │ + addseq r8, r7, r0, lsr #9 │ │ │ │ + addeq r8, r0, r0, asr #26 │ │ │ │ + addeq r8, r0, r4, ror sp │ │ │ │ │ │ │ │ 003c9678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3c96f4 │ │ │ │ @@ -341096,15 +341096,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ pop {r4, lr} │ │ │ │ b 27cc7c │ │ │ │ @ instruction: 0x0112cbb4 │ │ │ │ ldr r0, [pc, #8] @ 3c9748 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ rscseq r4, r2, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #312] @ 3c989c │ │ │ │ mov r4, r2 │ │ │ │ @@ -341157,22 +341157,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c98bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c97a0 │ │ │ │ ldr r2, [pc, #92] @ 3c98c0 │ │ │ │ ldr r3, [pc, #56] @ 3c98a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341180,27 +341180,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9898 │ │ │ │ ldr r0, [pc, #60] @ 3c98c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0103f69c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r3, r8, r6, pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r3, ip, asr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, ip, asr sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, r8, lsr #25 │ │ │ │ + umulleq r8, r0, r8, fp │ │ │ │ smlatbeq r3, r0, r5, pc @ │ │ │ │ - umulleq r8, r0, r8, ip │ │ │ │ + addeq r8, r0, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #312] @ 3c9a18 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #308] @ 3c9a1c │ │ │ │ @@ -341252,22 +341252,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c9a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c991c │ │ │ │ ldr r2, [pc, #92] @ 3c9a3c │ │ │ │ ldr r3, [pc, #56] @ 3c9a1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341275,27 +341275,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9a14 │ │ │ │ ldr r0, [pc, #60] @ 3c9a40 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r3, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r3, ip, lsl #10 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r3, r0, r4, pc @ │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, ip, ror #22 │ │ │ │ + addeq r8, r0, ip, asr sl │ │ │ │ tstpeq r3, r4, lsr #8 @ p-variant is OBSOLETE │ │ │ │ - addeq r8, r0, r8, asr fp │ │ │ │ + addeq r8, r0, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #568] @ 3c9c94 │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -341371,23 +341371,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3c9cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r4, #250] @ 0xfa │ │ │ │ b 3c9ab0 │ │ │ │ ldr r3, [pc, #244] @ 3c9cb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -341405,22 +341405,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3c9cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c9abc │ │ │ │ ldr r2, [pc, #124] @ 3c9cc0 │ │ │ │ ldr r3, [pc, #80] @ 3c9c98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -341428,51 +341428,51 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9c90 │ │ │ │ ldr r0, [pc, #92] @ 3c9cc4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r0, [pc, #72] @ 3c9cc8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r4, #250] @ 0xfa │ │ │ │ b 3c9ab0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0103f39c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r3, r8, r3, pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r3, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, r4, asr #19 │ │ │ │ + @ instruction: 0x008088b4 │ │ │ │ andeq r4, r0, ip, ror #27 │ │ │ │ - addeq r8, r0, ip, ror r9 │ │ │ │ + addeq r8, r0, ip, ror #16 │ │ │ │ smlabteq r3, r0, r1, pc @ │ │ │ │ - addeq r8, r0, r0, lsl #19 │ │ │ │ - addeq r8, r0, r4, lsl r9 │ │ │ │ + addeq r8, r0, r0, ror r8 │ │ │ │ + addeq r8, r0, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #256] @ 3c9de4 │ │ │ │ ldr r2, [pc, #256] @ 3c9de8 │ │ │ │ ldr r1, [pc, #256] @ 3c9dec │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #224] @ 3c9df0 │ │ │ │ mov r2, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 36c66c │ │ │ │ ldr r1, [pc, #204] @ 3c9df4 │ │ │ │ @@ -341520,25 +341520,25 @@ │ │ │ │ bl 2d6e40 │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ mov r1, r2 │ │ │ │ str r0, [r5, #252] @ 0xfc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2d7488 │ │ │ │ - addseq r7, r7, r8, asr #30 │ │ │ │ - addeq r8, r0, ip, lsl r9 │ │ │ │ - addeq r8, r0, r8, lsr r9 │ │ │ │ + addseq r7, r7, r8, lsr lr │ │ │ │ + addeq r8, r0, ip, lsl #16 │ │ │ │ + addeq r8, r0, r8, lsr #16 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r1, r0, r8, lsr #6 │ │ │ │ andeq r1, r0, r8 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ - umulleq r8, r0, r8, r8 │ │ │ │ + addeq r8, r0, r8, lsl #15 │ │ │ │ rscseq r4, r2, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ subs r7, r2, #0 │ │ │ │ ldr r2, [pc, #460] @ 3c9ffc │ │ │ │ @@ -341583,15 +341583,15 @@ │ │ │ │ ldrne r1, [r0, #140] @ 0x8c │ │ │ │ ldrbeq r1, [r0, #113] @ 0x71 │ │ │ │ addne r5, r0, #120 @ 0x78 │ │ │ │ addeq r5, r0, #96 @ 0x60 │ │ │ │ lsrne r1, r1, #31 │ │ │ │ lsreq r1, r1, #7 │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r2, r2, r2 │ │ │ │ adc r1, r1, r1 │ │ │ │ str r1, [r5, #20] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -341629,22 +341629,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ca01c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3c9e7c │ │ │ │ ldr r2, [pc, #92] @ 3ca020 │ │ │ │ ldr r3, [pc, #56] @ 3ca000 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341652,27 +341652,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9ff8 │ │ │ │ ldr r0, [pc, #60] @ 3ca024 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r3, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r3, r4, pc, lr @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r3, r0, pc, lr @ │ │ │ │ andeq r1, r0, ip, asr lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r8, r0, r4, r6 │ │ │ │ + addeq r8, r0, r4, lsl #11 │ │ │ │ tsteq r3, r0, asr #28 │ │ │ │ - addeq r8, r0, r0, lsl #13 │ │ │ │ + addeq r8, r0, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #176] @ 3ca0f0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -341680,25 +341680,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 3ca0f4 │ │ │ │ ldr r1, [pc, #160] @ 3ca0f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #140] @ 3ca0fc │ │ │ │ ldr r1, [pc, #140] @ 3ca100 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #108] @ 3ca104 │ │ │ │ ldr ip, [pc, #108] @ 3ca108 │ │ │ │ ldr r1, [pc, #108] @ 3ca10c │ │ │ │ ldr r2, [pc, #108] @ 3ca110 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -341715,21 +341715,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00977bf4 │ │ │ │ - rsbseq r9, lr, r4, asr #20 │ │ │ │ - umulleq r8, r1, ip, sl │ │ │ │ - rsbseq r9, lr, r0, asr #20 │ │ │ │ - rsbseq r9, lr, r8, asr sl │ │ │ │ + addseq r7, r7, r4, ror #21 │ │ │ │ + rsbseq r9, lr, r4, lsr r9 │ │ │ │ + addeq r8, r1, ip, lsl #19 │ │ │ │ + rsbseq r9, lr, r0, lsr r9 │ │ │ │ + rsbseq r9, lr, r8, asr #18 │ │ │ │ rscseq r4, r2, r4, ror #4 │ │ │ │ - ldrdeq r8, [r0], r8 @ │ │ │ │ + addeq r8, r0, r8, asr #9 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #316] @ 3ca268 │ │ │ │ @@ -341783,23 +341783,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov ip, #255 @ 0xff │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ca288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ca168 │ │ │ │ ldr r2, [pc, #92] @ 3ca28c │ │ │ │ ldr r3, [pc, #56] @ 3ca26c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341807,27 +341807,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ca264 │ │ │ │ ldr r0, [pc, #60] @ 3ca290 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r3, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r3, r4, ip, lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0103ec94 │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, r4, asr r3 │ │ │ │ + addeq r8, r0, r4, asr #4 │ │ │ │ ldrdeq lr, [r3, -r4] │ │ │ │ - addeq r8, r0, r0, asr #6 │ │ │ │ + addeq r8, r0, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #692] @ 3ca560 │ │ │ │ ldr r3, [pc, #692] @ 3ca564 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -341918,23 +341918,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ca584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ca300 │ │ │ │ orr r3, r3, r9, lsl r7 │ │ │ │ ldr r2, [pc, #292] @ 3ca574 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ strb fp, [r8, #-8] │ │ │ │ strb r3, [r5, #256] @ 0x100 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -341959,23 +341959,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3ca588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r5, #256] @ 0x100 │ │ │ │ b 3ca32c │ │ │ │ ldr r2, [pc, #152] @ 3ca58c │ │ │ │ ldr r3, [pc, #108] @ 3ca564 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -341990,37 +341990,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #88] @ 3ca590 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ca300 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #68] @ 3ca594 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r5, #256] @ 0x100 │ │ │ │ b 3ca32c │ │ │ │ tsteq r3, r8, asr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, lsr #22 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, r8, lsr r1 │ │ │ │ - umulleq r8, r0, r4, r0 │ │ │ │ + addeq r8, r0, r8, lsr #32 │ │ │ │ + addeq r7, r0, r4, lsl #31 │ │ │ │ tsteq r3, r0, lsl r9 │ │ │ │ - addeq r8, r0, ip, asr r0 │ │ │ │ - addeq r8, r0, r4, asr #32 │ │ │ │ + addeq r7, r0, ip, asr #30 │ │ │ │ + addeq r7, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #400] @ 3ca740 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -342033,15 +342033,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #16777216 @ 0x1000000 │ │ │ │ ldr r6, [pc, #344] @ 3ca754 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ @@ -342105,41 +342105,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ca76c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ca634 │ │ │ │ ldr r0, [pc, #60] @ 3ca770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ca634 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r7, r7, r4, lsl #13 │ │ │ │ + addseq r7, r7, r4, ror r5 │ │ │ │ tsteq r3, r4, asr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r0, r4, asr #32 │ │ │ │ - addeq r8, r0, r0, rrx │ │ │ │ + addeq r7, r0, r4, lsr pc │ │ │ │ + addeq r7, r0, r0, asr pc │ │ │ │ tsteq r3, r4, lsl #16 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r3, ip, r7, lr │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r0, r0, asr lr │ │ │ │ - addeq r7, r0, r4, ror #28 │ │ │ │ + addeq r7, r0, r0, asr #26 │ │ │ │ + addeq r7, r0, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldrb r1, [r0, #246] @ 0xf6 │ │ │ │ ldrb r2, [r0, #548] @ 0x224 │ │ │ │ mov sl, r0 │ │ │ │ @@ -342242,22 +342242,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3cabc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ca88c │ │ │ │ ldr r2, [pc, #628] @ 3cabcc │ │ │ │ ldr r3, [pc, #600] @ 3cabb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -342293,15 +342293,15 @@ │ │ │ │ add r3, fp, #2 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cab1c │ │ │ │ ldr r0, [pc, #484] @ 3cabd4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, fp, #1 │ │ │ │ beq 3ca83c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342318,23 +342318,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3cabd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca83c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca83c │ │ │ │ @@ -342351,82 +342351,82 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3cabdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ca83c │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, sl, #144 @ 0x90 │ │ │ │ add r0, sl, #192 @ 0xc0 │ │ │ │ bl 27d978 │ │ │ │ b 3ca7ec │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3cabe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ca9fc │ │ │ │ ldr r0, [pc, #120] @ 3cabe4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ca83c │ │ │ │ ldr r0, [pc, #100] @ 3cabe8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3caa80 │ │ │ │ ldr r0, [pc, #80] @ 3cabec │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ca88c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, ror #12 │ │ │ │ tsteq r3, ip, asr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r0, ip, lsr #24 │ │ │ │ + addeq r7, r0, ip, lsl fp │ │ │ │ smlatbeq r3, ip, r4, lr │ │ │ │ andeq r1, r0, r0, lsr #18 │ │ │ │ - addeq r7, r0, ip, ror #25 │ │ │ │ - addeq r7, r0, r4, lsr ip │ │ │ │ - @ instruction: 0x00807bb0 │ │ │ │ - addeq r7, r0, r4, asr fp │ │ │ │ - addeq r7, r0, r0, ror fp │ │ │ │ - addeq r7, r0, r8, asr fp │ │ │ │ - strdeq r7, [r0], r8 │ │ │ │ + ldrdeq r7, [r0], ip │ │ │ │ + addeq r7, r0, r4, lsr #22 │ │ │ │ + addeq r7, r0, r0, lsr #21 │ │ │ │ + addeq r7, r0, r4, asr #20 │ │ │ │ + addeq r7, r0, r0, ror #20 │ │ │ │ + addeq r7, r0, r8, asr #20 │ │ │ │ + addeq r7, r0, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r2 │ │ │ │ strb r2, [r0, #249] @ 0xf9 │ │ │ │ @@ -342480,22 +342480,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3cad68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3cac48 │ │ │ │ ldr r2, [pc, #92] @ 3cad6c │ │ │ │ ldr r3, [pc, #56] @ 3cad4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342503,27 +342503,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cad44 │ │ │ │ ldr r0, [pc, #60] @ 3cad70 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r3, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq lr, [r3, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0103e1b4 │ │ │ │ andeq r1, r0, r8, lsl r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r0, r4, lsl #20 │ │ │ │ + strdeq r7, [r0], r4 │ │ │ │ strdeq lr, [r3, -r4] │ │ │ │ - strdeq r7, [r0], r0 │ │ │ │ + addeq r7, r0, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #247] @ 0xf7 │ │ │ │ mov r4, r2 │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -342674,22 +342674,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3cb074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3cade8 │ │ │ │ ldr r2, [pc, #96] @ 3cb078 │ │ │ │ ldr r3, [pc, #60] @ 3cb058 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -342697,28 +342697,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cb04c │ │ │ │ ldr r0, [pc, #64] @ 3cb07c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27fb28 │ │ │ │ qaddeq lr, ip, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, asr #32 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r4, lsl r0 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r0, r8, lsr r7 │ │ │ │ + addeq r7, r0, r8, lsr #12 │ │ │ │ smlatteq r3, ip, sp, sp │ │ │ │ - addeq r7, r0, r8, lsr #14 │ │ │ │ + addeq r7, r0, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r2 │ │ │ │ strb r2, [r0, #246] @ 0xf6 │ │ │ │ @@ -342772,22 +342772,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3cb1f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3cb0d8 │ │ │ │ ldr r2, [pc, #92] @ 3cb1fc │ │ │ │ ldr r3, [pc, #56] @ 3cb1dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342795,38 +342795,38 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cb1d4 │ │ │ │ ldr r0, [pc, #60] @ 3cb200 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, ror #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, asr #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r4, lsr #26 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r7, [r0], r0 │ │ │ │ + addeq r7, r0, r0, ror #9 │ │ │ │ tsteq r3, r4, ror #24 │ │ │ │ - addeq r7, r0, r0, ror #11 │ │ │ │ + ldrdeq r7, [r0], r0 │ │ │ │ │ │ │ │ 003cb204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 3cb2f8 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9302fc │ │ │ │ + bl 9301ec │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 3cb2fc │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -342871,18 +342871,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31df0c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 31df0c │ │ │ │ - addeq r2, r0, r0, lsr #24 │ │ │ │ - addeq r7, r0, r4, lsr r6 │ │ │ │ - strdeq r7, [r0], r8 │ │ │ │ - addeq r7, r0, r0, asr #11 │ │ │ │ + addeq r2, r0, r0, lsl fp │ │ │ │ + addeq r7, r0, r4, lsr #10 │ │ │ │ + addeq r7, r0, r8, ror #9 │ │ │ │ + @ instruction: 0x008074b0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -342956,15 +342956,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 3cb450 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r2, r2, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -343051,15 +343051,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c5914 │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3cb6b8 │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c4248 │ │ │ │ @@ -343098,15 +343098,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3cb5f8 │ │ │ │ ldr r0, [pc, #120] @ 3cb6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3cb518 │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3cb518 │ │ │ │ mov fp, #16 │ │ │ │ @@ -343117,24 +343117,24 @@ │ │ │ │ b 3cb518 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 3c4248 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl bb0f74 │ │ │ │ + bl bb0e64 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c5914 │ │ │ │ b 3cb5d8 │ │ │ │ smlabbeq r3, r8, r9, sp │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r7, r0, r0, lsl r2 │ │ │ │ + addeq r7, r0, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 3cb860 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -343306,35 +343306,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #188] @ 3cba8c │ │ │ │ ldr r1, [pc, #188] @ 3cba90 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #156] @ 3cba94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #140] @ 3cba98 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 3cba9c │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -343353,58 +343353,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, r7, ip, ror #17 │ │ │ │ - rsbseq r8, lr, r4, ror #1 │ │ │ │ - addeq r7, r1, r0, asr #2 │ │ │ │ - ldrsbeq r6, [pc], #-32 @ │ │ │ │ - ldrsheq sp, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x009767dc │ │ │ │ + ldrsbeq r7, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r7, r1, r0, lsr r0 │ │ │ │ + rsbseq r6, pc, r0, asr #3 │ │ │ │ + rsbseq sp, lr, r0, ror #23 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ ldrheq lr, [pc], #204 @ │ │ │ │ - addeq r6, r0, ip, asr lr │ │ │ │ + addeq r6, r0, ip, asr #26 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 3cbac0 │ │ │ │ ldr r1, [pc, #12] @ 3cbac4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 935b88 │ │ │ │ - strdeq r6, [r0], ip │ │ │ │ - addeq r6, r0, ip, lsl lr │ │ │ │ + b 935a78 │ │ │ │ + addeq r6, r0, ip, ror #25 │ │ │ │ + addeq r6, r0, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3cbb24 │ │ │ │ ldr r2, [pc, #68] @ 3cbb28 │ │ │ │ ldr r1, [pc, #68] @ 3cbb2c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d71ec │ │ │ │ - @ instruction: 0x009767b4 │ │ │ │ - strdeq r6, [r0], r0 │ │ │ │ - addeq r6, r0, r4, lsl #28 │ │ │ │ + addseq r6, r7, r4, lsr #13 │ │ │ │ + addeq r6, r0, r0, ror #25 │ │ │ │ + strdeq r6, [r0], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 3cbf80 │ │ │ │ ldr lr, [pc, #1080] @ 3cbf84 │ │ │ │ ldr ip, [pc, #1080] @ 3cbf88 │ │ │ │ @@ -343420,15 +343420,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #1020] @ 3cbf94 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3cbf48 │ │ │ │ @@ -343443,15 +343443,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e848 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 3cbfa0 │ │ │ │ beq 3cbf70 │ │ │ │ ldr r0, [pc, #956] @ 3cbfa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 3cbfa8 │ │ │ │ ldr r1, [pc, #932] @ 3cbfa0 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -343511,15 +343511,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2d6e40 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -343538,87 +343538,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #608] @ 3cbfd0 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e81bc │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 3ef438 │ │ │ │ ldr r0, [pc, #580] @ 3cbfd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r2, [pc, #572] @ 3cbfd8 │ │ │ │ ldr r1, [pc, #572] @ 3cbfdc │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3e8278 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #508] @ 3cbfe0 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 3cbfe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #472] @ 3cbfe8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 9296fc │ │ │ │ + bl 9295ec │ │ │ │ ldr r2, [pc, #444] @ 3cbfec │ │ │ │ ldr r3, [pc, #444] @ 3cbff0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r2, [pc, #408] @ 3cbff4 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dd118 │ │ │ │ + bl 8dd008 │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 517560 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -343636,36 +343636,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ b 3cbc5c │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 3cbc40 │ │ │ │ ldr r0, [pc, #244] @ 3cbffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74690 │ │ │ │ + bl b74580 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 3cbc40 │ │ │ │ ldr r3, [pc, #224] @ 3cc000 │ │ │ │ ldr ip, [pc, #224] @ 3cc004 │ │ │ │ ldr r1, [pc, #224] @ 3cc008 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3cbc5c │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 3cbfa0 │ │ │ │ ldr r3, [pc, #76] @ 3cbfa8 │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -343673,68 +343673,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 3cbc0c │ │ │ │ ldr r2, [pc, #52] @ 3cbfa8 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 3cbc14 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r7, ip, asr #14 │ │ │ │ + addseq r6, r7, ip, lsr r6 │ │ │ │ @ instruction: 0x0103d2b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r0, r0, ror sp │ │ │ │ - addeq r6, r0, r4, lsl #27 │ │ │ │ + addeq r6, r0, r0, ror #24 │ │ │ │ + addeq r6, r0, r4, ror ip │ │ │ │ tsteq r3, r0, ror r2 │ │ │ │ - addeq r6, r0, ip, asr #26 │ │ │ │ - addeq r6, r0, r0, asr #26 │ │ │ │ + addeq r6, r0, ip, lsr ip │ │ │ │ + addeq r6, r0, r0, lsr ip │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - addeq r6, r0, r0, lsr sp │ │ │ │ + addeq r6, r0, r0, lsr #24 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ smlatbeq r3, r0, r1, sp │ │ │ │ - @ instruction: 0x009765bc │ │ │ │ - ldrheq r7, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - addeq r6, r1, r0, lsl lr │ │ │ │ + addseq r6, r7, ip, lsr #9 │ │ │ │ + rsbseq r7, lr, r4, lsr #25 │ │ │ │ + addeq r6, r1, r0, lsl #26 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - addseq r6, r7, ip, asr r5 │ │ │ │ - rsbseq r7, lr, r4, asr sp │ │ │ │ - addeq r6, r1, r4, lsr #27 │ │ │ │ - addeq r6, r0, r4, asr ip │ │ │ │ - strdeq r4, [r0], r4 @ │ │ │ │ - rsbseq r8, pc, ip, ror #12 │ │ │ │ - rsbseq r8, pc, ip, ror r6 @ │ │ │ │ - umulleq lr, r3, ip, pc @ │ │ │ │ + addseq r6, r7, ip, asr #8 │ │ │ │ + rsbseq r7, lr, r4, asr #24 │ │ │ │ + umulleq r6, r1, r4, ip │ │ │ │ + addeq r6, r0, r4, asr #22 │ │ │ │ + addeq r4, r0, r4, ror #29 │ │ │ │ + rsbseq r8, pc, ip, asr r5 @ │ │ │ │ + rsbseq r8, pc, ip, ror #10 │ │ │ │ + addeq lr, r3, ip, lsl #29 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ rscseq r2, r2, r8, asr r5 │ │ │ │ - umulleq r6, r0, ip, fp │ │ │ │ - addeq r6, r0, r0, ror #22 │ │ │ │ + addeq r6, r0, ip, lsl #21 │ │ │ │ + addeq r6, r0, r0, asr sl │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - umulleq r6, r0, r8, sl │ │ │ │ - addseq r6, r7, r0, ror r3 │ │ │ │ - addeq r6, r0, r8, lsr sl │ │ │ │ - addeq r6, r0, ip, lsl sl │ │ │ │ + addeq r6, r0, r8, lsl #19 │ │ │ │ + addseq r6, r7, r0, ror #4 │ │ │ │ + addeq r6, r0, r8, lsr #18 │ │ │ │ + addeq r6, r0, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 3cc0ac │ │ │ │ ldr r2, [pc, #136] @ 3cc0b0 │ │ │ │ ldr r1, [pc, #136] @ 3cc0b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -343748,30 +343748,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r6, r7, r0, ror r2 │ │ │ │ - addeq r6, r0, r4, lsr #17 │ │ │ │ - addeq r6, r0, r4, asr #17 │ │ │ │ + addseq r6, r7, r0, ror #2 │ │ │ │ + umulleq r6, r0, r4, r7 │ │ │ │ + @ instruction: 0x008067b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #60] @ 3cc118 │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -343861,28 +343861,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 3ccda0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3cc318 │ │ │ │ ldr r3, [pc, #2800] @ 3ccda4 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 3ccb1c │ │ │ │ cmp r3, r4 │ │ │ │ @@ -344084,15 +344084,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 3ccd98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3cc1f0 │ │ │ │ ldr r0, [pc, #2028] @ 3ccdd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3cc1f0 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 3cc550 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -344303,15 +344303,15 @@ │ │ │ │ b 3cc1f8 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 3cc1f8 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 8dd488 │ │ │ │ + bl 8dd378 │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 3cc1f8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -344531,15 +344531,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 3ccdfc │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3cc318 │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -344572,46 +344572,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ smlabteq r3, r0, ip, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0103ccb0 │ │ │ │ - addseq r5, r7, r4, asr #21 │ │ │ │ + @ instruction: 0x009759b4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r6, r0, r4, lsl #6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r0, ip, ror #14 │ │ │ │ + addeq r6, r0, ip, asr r6 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ smlatteq r3, r4, sl, ip │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - addseq r5, r7, r2, asr r9 │ │ │ │ - addseq r5, r7, r4, asr r9 │ │ │ │ + addseq r5, r7, r2, asr #16 │ │ │ │ + addseq r5, r7, r4, asr #16 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - addseq r5, r7, r4, ror r9 │ │ │ │ + addseq r5, r7, r4, ror #16 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - strdeq r6, [r0], ip │ │ │ │ + addeq r6, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - addseq r5, r7, r0, asr #9 │ │ │ │ + @ instruction: 0x009753b0 │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - addseq r5, r7, r2, lsl #7 │ │ │ │ - addseq r5, r7, r0, asr #13 │ │ │ │ - rsbseq r8, pc, r0, asr pc @ │ │ │ │ - addeq r5, r0, r4, ror #26 │ │ │ │ - addseq r5, r7, r0, lsr r5 │ │ │ │ - rsbseq r8, pc, ip, lsl ip @ │ │ │ │ - rsbseq r8, pc, r0, lsr ip @ │ │ │ │ + addseq r5, r7, r2, ror r2 │ │ │ │ + @ instruction: 0x009755b0 │ │ │ │ + rsbseq r8, pc, r0, asr #28 │ │ │ │ + addeq r5, r0, r4, asr ip │ │ │ │ + addseq r5, r7, r0, lsr #8 │ │ │ │ + rsbseq r8, pc, ip, lsl #22 │ │ │ │ + rsbseq r8, pc, r0, lsr #22 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 3cddf4 │ │ │ │ @@ -345548,27 +345548,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3cdea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ccee4 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 3cce88 │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -345609,15 +345609,15 @@ │ │ │ │ beq 3cd09c │ │ │ │ b 3cd4f4 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 3cce88 │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ ldr r2, [pc, #228] @ 3cdeb0 │ │ │ │ ldr r3, [pc, #40] @ 3cddf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -345630,22 +345630,22 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r3, r8, pc, fp @ │ │ │ │ tsteq r3, r4, ror pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - @ instruction: 0x00974ff6 │ │ │ │ + addseq r4, r7, r6, ror #29 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - addseq r5, r7, r0 │ │ │ │ - addseq r5, r7, r2, lsr #1 │ │ │ │ - addseq r5, r7, r6, asr #2 │ │ │ │ + @ instruction: 0x00974ef0 │ │ │ │ + umullseq r4, r7, r2, pc @ │ │ │ │ + addseq r5, r7, r6, lsr r0 │ │ │ │ @ instruction: 0x0103bd90 │ │ │ │ - ldrsheq r5, [r7], ip │ │ │ │ + addseq r4, r7, ip, ror #31 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ tsteq r3, r0, ror ip │ │ │ │ ldrdeq fp, [r3, -r4] │ │ │ │ smlatbeq r3, r4, r9, fp │ │ │ │ tsteq r3, r0, lsr r9 │ │ │ │ ldrdeq fp, [r3, -ip] │ │ │ │ @@ -345666,33 +345666,33 @@ │ │ │ │ tsteq r3, r8, lsr r4 │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ tsteq r3, r4, ror r3 │ │ │ │ tsteq r3, ip, asr #4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r0, ip, ror #26 │ │ │ │ + addeq r4, r0, ip, asr ip │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ smlabbeq r3, r4, r0, fp │ │ │ │ tsteq r3, r8, lsr r0 │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ smlabbeq r3, r4, ip, sl │ │ │ │ - addeq r4, r0, ip, asr r8 │ │ │ │ + addeq r4, r0, ip, asr #14 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ smlabbeq r3, ip, fp, sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq sl, [r3, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, r0, ip, lsl #13 │ │ │ │ - addseq r3, r7, ip, lsr #28 │ │ │ │ - @ instruction: 0x00973db0 │ │ │ │ - rsbseq r7, pc, r0, asr #12 │ │ │ │ - addseq r3, r7, r8, lsl #27 │ │ │ │ - rsbseq r7, pc, r4, ror r4 @ │ │ │ │ - rsbseq r7, pc, r8, lsl #9 │ │ │ │ + addeq r4, r0, ip, ror r5 │ │ │ │ + addseq r3, r7, ip, lsl sp │ │ │ │ + addseq r3, r7, r0, lsr #25 │ │ │ │ + rsbseq r7, pc, r0, lsr r5 @ │ │ │ │ + addseq r3, r7, r8, ror ip │ │ │ │ + rsbseq r7, pc, r4, ror #6 │ │ │ │ + rsbseq r7, pc, r8, ror r3 @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 3cdeb4 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -345901,15 +345901,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 3cdebc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ccee4 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 3cdec0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 3c6300 │ │ │ │ @@ -346025,15 +346025,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cd4f4 │ │ │ │ ldr r0, [pc, #-1380] @ 3cded4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 3cce88 │ │ │ │ ldr r3, [pc, #-1416] @ 3cded8 │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -346173,15 +346173,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ceed8 │ │ │ │ ldr r0, [pc, #2204] @ 3cef1c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [pc, #2176] @ 3cef14 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ce740 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3ceb7c │ │ │ │ @@ -346221,15 +346221,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ceed8 │ │ │ │ ldr r0, [pc, #2028] @ 3cef28 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce680 │ │ │ │ ldr r0, [pc, #2020] @ 3cef2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ce6a0 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -346262,15 +346262,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 3cef34 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [pc, #1820] @ 3cef14 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ce6a0 │ │ │ │ cmp sl, #0 │ │ │ │ bne 3ce798 │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -346637,15 +346637,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8e2480 │ │ │ │ + bl 8e2370 │ │ │ │ b 3ce92c │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 27ca48 │ │ │ │ mov r9, r0 │ │ │ │ @@ -346655,15 +346655,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8e2480 │ │ │ │ + bl 8e2370 │ │ │ │ b 3ceb54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -346718,38 +346718,38 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 27cb80 │ │ │ │ smlabteq r3, r4, r8, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ - addseq r3, r7, r4, ror #26 │ │ │ │ + addseq r3, r7, r4, asr ip │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatbeq r3, r8, r7, sl │ │ │ │ - addeq r4, r0, r8, asr #9 │ │ │ │ + @ instruction: 0x008043b8 │ │ │ │ tsteq r3, r4, asr r7 │ │ │ │ smlatteq r3, ip, r6, sl │ │ │ │ - strdeq r4, [r0], r8 │ │ │ │ - addeq r4, r0, r0, asr #7 │ │ │ │ + addeq r4, r0, r8, ror #5 │ │ │ │ + @ instruction: 0x008042b0 │ │ │ │ tsteq r3, r0, asr r6 │ │ │ │ - addeq r4, r0, r0, lsr #7 │ │ │ │ + umulleq r4, r0, r0, r2 │ │ │ │ smlabbeq r3, r0, r2, sl │ │ │ │ - addeq r3, r0, ip, ror pc │ │ │ │ + addeq r3, r0, ip, ror #28 │ │ │ │ tsteq r3, r8, lsl #4 │ │ │ │ - addeq r3, r0, ip, asr #30 │ │ │ │ - addseq r3, r7, r8, lsr r4 │ │ │ │ - rsbseq r6, pc, r4, asr #24 │ │ │ │ + addeq r3, r0, ip, lsr lr │ │ │ │ + addseq r3, r7, r8, lsr #6 │ │ │ │ + rsbseq r6, pc, r4, lsr fp @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 003cef54 : │ │ │ │ ldr r0, [pc, #4] @ 3cef60 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - addeq pc, fp, r8, lsl r2 @ │ │ │ │ + addeq pc, fp, r8, lsl #2 │ │ │ │ add r1, r1, #16 │ │ │ │ sub r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb ip, [r2, #1]! │ │ │ │ sub r3, r3, #4 │ │ │ │ and lr, ip, #3 │ │ │ │ lsl lr, lr, #1 │ │ │ │ @@ -346987,20 +346987,20 @@ │ │ │ │ bne 3cf348 │ │ │ │ ldr r2, [r3, #796] @ 0x31c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cf33c │ │ │ │ ldr r1, [r3, #808] @ 0x328 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3cf348 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r2, [r3, #256] @ 0x100 │ │ │ │ tst r2, #2 │ │ │ │ beq 3cf32c │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #808] @ 3cf698 │ │ │ │ @@ -347165,15 +347165,15 @@ │ │ │ │ add r2, r2, r1, lsl #3 │ │ │ │ ldrd r0, [r2, #104] @ 0x68 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ add r2, r4, #284 @ 0x11c │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #796] @ 0x31c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3cf300 │ │ │ │ mvn r2, #0 │ │ │ │ @@ -347187,36 +347187,36 @@ │ │ │ │ b 3cf610 │ │ │ │ ldr r1, [pc, #96] @ 3cf6a8 │ │ │ │ ldr r0, [pc, #96] @ 3cf6ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r2, #88] @ 0x58 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ ldr r3, [r4, #280] @ 0x118 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #2 │ │ │ │ bne 3cf688 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #244] @ 0xf4 │ │ │ │ b 3cf394 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3cf67c │ │ │ │ smlabbeq r3, ip, sl, r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r2, r7, r4, lsl #31 │ │ │ │ + addseq r2, r7, r4, ror lr │ │ │ │ biceq pc, pc, r0, lsl #6 │ │ │ │ - addseq r2, r7, r8, lsr #26 │ │ │ │ - addeq r3, r0, r0, asr r5 │ │ │ │ + addseq r2, r7, r8, lsl ip │ │ │ │ + addeq r3, r0, r0, asr #8 │ │ │ │ cmp r2, #21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #396] @ 3cf84c │ │ │ │ add r1, pc, r1 │ │ │ │ bcc 3cf6f0 │ │ │ │ ldr r0, [pc, #388] @ 3cf850 │ │ │ │ ldr r1, [r1, r0] │ │ │ │ @@ -347304,28 +347304,28 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #60] @ 3cf85c │ │ │ │ ldr r0, [pc, #60] @ 3cf860 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, r8, asr #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r2, r7, sp, asr ip │ │ │ │ + addseq r2, r7, sp, asr #22 │ │ │ │ mcr2 12, 0, r0, cr0, cr4, {1} │ │ │ │ - addseq r2, r7, r0, asr fp │ │ │ │ - addeq r3, r0, r8, ror r3 │ │ │ │ + addseq r2, r7, r0, asr #20 │ │ │ │ + addeq r3, r0, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #964] @ 3cfc40 │ │ │ │ ldr r3, [pc, #964] @ 3cfc44 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347395,15 +347395,15 @@ │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ mov fp, #0 │ │ │ │ ldrd r0, [r3, #104] @ 0x68 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ ldrh r3, [r8] │ │ │ │ lsr r3, r3, #12 │ │ │ │ and r3, r3, #7 │ │ │ │ sub r2, r3, #3 │ │ │ │ cmp r2, #4 │ │ │ │ movhi r5, #32 │ │ │ │ movls r5, #512 @ 0x200 │ │ │ │ @@ -347539,15 +347539,15 @@ │ │ │ │ ldr sl, [r4, #252] @ 0xfc │ │ │ │ bl 27f604 │ │ │ │ cmp r0, sl │ │ │ │ bne 3cf9e8 │ │ │ │ b 3cfa0c │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [r4, #280] @ 0x118 │ │ │ │ b 3cfa80 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #808] @ 0x328 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cf300 │ │ │ │ mov r3, #0 │ │ │ │ @@ -347568,15 +347568,15 @@ │ │ │ │ ldr fp, [pc, #44] @ 3cfc64 │ │ │ │ add fp, pc, fp │ │ │ │ b 3cf9d4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq r3, r8, r5, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, lsr r5 │ │ │ │ - addseq r2, r7, lr, lsl #20 │ │ │ │ + @ instruction: 0x009728fe │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xfffff3ac │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ │ │ │ │ @@ -347659,84 +347659,84 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [r4, #248] @ 0xf8 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6e40 │ │ │ │ str r0, [r4, #228] @ 0xe4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r2, r0, r0, lsr #29 │ │ │ │ + umulleq r2, r0, r0, sp │ │ │ │ rscseq lr, r1, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3cfe30 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq lr, r1, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3cfeb4 │ │ │ │ ldr r2, [pc, #104] @ 3cfeb8 │ │ │ │ ldr r1, [pc, #104] @ 3cfebc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #76] @ 3cfec0 │ │ │ │ ldr ip, [pc, #76] @ 3cfec4 │ │ │ │ ldr r1, [pc, #76] @ 3cfec8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r1, [pc, #40] @ 3cfecc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 929c98 │ │ │ │ - addseq r2, r7, r0, ror #10 │ │ │ │ - rsbseq r3, lr, ip, lsr ip │ │ │ │ - umulleq r2, r1, r8, ip │ │ │ │ + b 929b88 │ │ │ │ + addseq r2, r7, r0, asr r4 │ │ │ │ + rsbseq r3, lr, ip, lsr #22 │ │ │ │ + addeq r2, r1, r8, lsl #23 │ │ │ │ rscseq lr, r1, r0, asr #11 │ │ │ │ andeq r0, r0, r0, asr fp │ │ │ │ rscseq sl, pc, r4, lsr r9 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -347748,39 +347748,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3cffd0 │ │ │ │ ldr r1, [pc, #212] @ 3cffd4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #192] @ 3cffd8 │ │ │ │ ldr r2, [pc, #192] @ 3cffdc │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #148] @ 3cffe0 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ add r6, r4, #1104 @ 0x450 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 381344 │ │ │ │ add r1, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 381244 │ │ │ │ @@ -347796,19 +347796,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r2, r7, ip, asr #9 │ │ │ │ - rsbseq r1, pc, r0, lsr r5 @ │ │ │ │ - rsbseq r1, pc, r0, asr #10 │ │ │ │ - addeq r2, r0, r8, asr #25 │ │ │ │ - umulleq r2, r0, ip, ip │ │ │ │ + @ instruction: 0x009723bc │ │ │ │ + rsbseq r1, pc, r0, lsr #8 │ │ │ │ + rsbseq r1, pc, r0, lsr r4 @ │ │ │ │ + @ instruction: 0x00802bb8 │ │ │ │ + addeq r2, r0, ip, lsl #23 │ │ │ │ rscseq lr, r1, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r3, [r0, #1100] @ 0x44c │ │ │ │ mov lr, r0 │ │ │ │ @@ -347913,15 +347913,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r2, [fp, #940] @ 0x3ac │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 8ef330 │ │ │ │ + bl 8ef220 │ │ │ │ ldr r3, [fp, #952] @ 0x3b8 │ │ │ │ add r8, r8, r5 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ ldrne r3, [fp, #940] @ 0x3ac │ │ │ │ add r9, r9, r5 │ │ │ │ addne r3, r3, r5 │ │ │ │ strne r3, [fp, #940] @ 0x3ac │ │ │ │ @@ -347947,15 +347947,15 @@ │ │ │ │ ldr r2, [fp, #944] @ 0x3b0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r2, r8, r2 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 8ef458 │ │ │ │ + bl 8ef348 │ │ │ │ ldr r2, [fp, #952] @ 0x3b8 │ │ │ │ add r8, r8, r6 │ │ │ │ tst r2, #134217728 @ 0x8000000 │ │ │ │ ldrne r3, [fp, #944] @ 0x3b0 │ │ │ │ ldrne r1, [sp, #44] @ 0x2c │ │ │ │ addne r3, r3, r1 │ │ │ │ strne r3, [fp, #944] @ 0x3b0 │ │ │ │ @@ -348039,53 +348039,53 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r6, [sp, #60] @ 0x3c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ strb r6, [sp, #68] @ 0x44 │ │ │ │ add r2, r2, #4 │ │ │ │ str r0, [fp, #940] @ 0x3ac │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str r5, [r7, #4] │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #76] @ 0x4c │ │ │ │ add r2, r2, #12 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [fp, #944] @ 0x3b0 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str r5, [r4, #4] │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ strb r6, [sp, #84] @ 0x54 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov ip, r0 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [fp, #952] @ 0x3b8 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ ldr r3, [fp, #956] @ 0x3bc │ │ │ │ str r0, [fp, #948] @ 0x3b4 │ │ │ │ b 3d0344 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [lr, #1104] @ 0x450 │ │ │ │ b 3d02c0 │ │ │ │ ldr r0, [pc, #28] @ 3d0470 │ │ │ │ @@ -348093,15 +348093,15 @@ │ │ │ │ bl 66a43c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r4, r1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ tsteq r3, ip, lsr fp │ │ │ │ - umulleq r2, r0, r8, r7 │ │ │ │ + addeq r2, r0, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r5, r2, #256 @ 0x100 │ │ │ │ sbc r1, r3, #0 │ │ │ │ ldr lr, [pc, #620] @ 3d0700 │ │ │ │ @@ -348126,25 +348126,25 @@ │ │ │ │ ldrb r2, [r4, #923] @ 0x39b │ │ │ │ ldrb r0, [r4, #921] @ 0x399 │ │ │ │ ands r6, r3, r2 │ │ │ │ and r5, r5, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ subs r1, r5, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1116] @ 0x45c │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ orrs r5, r5, r6 │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ lsr r1, r2, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ subs r1, r1, #2 │ │ │ │ lsr r3, r3, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r1, #12 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ @@ -348177,15 +348177,15 @@ │ │ │ │ ldr r3, [pc, #344] @ 3d0704 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d04d0 │ │ │ │ ldr r0, [pc, #336] @ 3d0710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r5, [r4, #920] @ 0x398 │ │ │ │ ldrb r3, [r4, #922] @ 0x39a │ │ │ │ b 3d04d8 │ │ │ │ ldrb r3, [r0, #922] @ 0x39a │ │ │ │ ldrb r5, [r0, #920] @ 0x398 │ │ │ │ bic r3, r3, ip │ │ │ │ strb r3, [r0, #922] @ 0x39a │ │ │ │ @@ -348205,15 +348205,15 @@ │ │ │ │ ldr r3, [pc, #232] @ 3d0704 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d0634 │ │ │ │ ldr r0, [pc, #228] @ 3d0714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cffe4 │ │ │ │ ldrb r5, [r4, #920] @ 0x398 │ │ │ │ ldrb r3, [r4, #922] @ 0x39a │ │ │ │ b 3d04d8 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ @@ -348255,23 +348255,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #36] @ 3d0718 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d04d0 │ │ │ │ tsteq r3, ip, ror #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r1, r7, ip, asr #28 │ │ │ │ - addseq r1, r7, r8, lsr #28 │ │ │ │ - addeq r2, r0, r0, ror #12 │ │ │ │ - addeq r2, r0, r8, lsl r6 │ │ │ │ - addeq r2, r0, r0, lsl #11 │ │ │ │ + addseq r1, r7, ip, lsr sp │ │ │ │ + addseq r1, r7, r8, lsl sp │ │ │ │ + addeq r2, r0, r0, asr r5 │ │ │ │ + addeq r2, r0, r8, lsl #10 │ │ │ │ + addeq r2, r0, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r1, r2, #4064 @ 0xfe0 │ │ │ │ sbc ip, r3, #0 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -348401,51 +348401,51 @@ │ │ │ │ and r0, r3, ip │ │ │ │ and r3, r2, r1 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 3d076c │ │ │ │ ldr r0, [pc, #36] @ 3d0960 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d0840 │ │ │ │ smlabteq r3, r4, r6, r8 │ │ │ │ - addseq r1, r7, r4, asr ip │ │ │ │ - @ instruction: 0x00971bf1 │ │ │ │ - @ instruction: 0x00971bbf │ │ │ │ - addseq r1, r7, r8, lsr #23 │ │ │ │ + addseq r1, r7, r4, asr #22 │ │ │ │ + addseq r1, r7, r1, ror #21 │ │ │ │ + addseq r1, r7, pc, lsr #21 │ │ │ │ + umullseq r1, r7, r8, sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r2, r0, r4, asr r3 │ │ │ │ + addeq r2, r0, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3d09c8 │ │ │ │ ldr r2, [pc, #76] @ 3d09cc │ │ │ │ ldr r1, [pc, #76] @ 3d09d0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #1100] @ 0x44c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, r7, r4, lsr sl │ │ │ │ - addeq r2, r0, r8, lsr r2 │ │ │ │ - addeq r2, r0, r0, asr r2 │ │ │ │ + addseq r1, r7, r4, lsr #18 │ │ │ │ + addeq r2, r0, r8, lsr #2 │ │ │ │ + addeq r2, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #148] @ 3d0a80 │ │ │ │ ldr r2, [pc, #148] @ 3d0a84 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -348453,48 +348453,48 @@ │ │ │ │ ldr r1, [pc, #140] @ 3d0a88 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r0, #1120] @ 0x460 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3d0a3c │ │ │ │ ldr r2, [pc, #100] @ 3d0a8c │ │ │ │ add r0, r0, #1120 @ 0x460 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 8e4fc0 │ │ │ │ + b 8e4eb0 │ │ │ │ ldr ip, [pc, #76] @ 3d0a90 │ │ │ │ ldr r1, [pc, #76] @ 3d0a94 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #72] @ 3d0a98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r1, r7, r8, asr #19 │ │ │ │ - addeq r2, r0, r0, asr #3 │ │ │ │ - addeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x008022b4 │ │ │ │ - addeq r2, r0, r8, ror r2 │ │ │ │ - addeq r2, r0, r0, ror #4 │ │ │ │ + @ instruction: 0x009718b8 │ │ │ │ + strheq r2, [r0], r0 │ │ │ │ + ldrdeq r2, [r0], r0 │ │ │ │ + addeq r2, r0, r4, lsr #3 │ │ │ │ + addeq r2, r0, r8, ror #2 │ │ │ │ + addeq r2, r0, r0, asr r1 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 3d0b48 │ │ │ │ ldr r2, [pc, #148] @ 3d0b4c │ │ │ │ @@ -348502,15 +348502,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #1100] @ 0x44c │ │ │ │ str r3, [r0, #920] @ 0x398 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r3, [r0, #932] @ 0x3a4 │ │ │ │ @@ -348531,17 +348531,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009718fc │ │ │ │ - addeq r2, r0, r0, lsl #2 │ │ │ │ - addeq r2, r0, r4, lsl r1 │ │ │ │ + addseq r1, r7, ip, ror #15 │ │ │ │ + strdeq r1, [r0], r0 │ │ │ │ + addeq r2, r0, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ldr r8, [r0, #8] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -348558,20 +348558,20 @@ │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb r2, [r3, r8] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb r2, [r3, r8] │ │ │ │ ldr r6, [r7, #16] │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ mov r8, r1 │ │ │ │ add r0, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ add r9, r9, #1 │ │ │ │ cmp r9, r5 │ │ │ │ mov r4, r1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -348677,15 +348677,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #4] @ 3d0d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq sp, r1, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ subs r2, r2, #4064 @ 0xfe0 │ │ │ │ @@ -348725,15 +348725,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d0fb4 │ │ │ │ ldr r0, [pc, #1180] @ 3d12e8 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d0fb4 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r1, lsl #30 │ │ │ │ add r2, r2, #232 @ 0xe8 │ │ │ │ ldr r6, [r0, r2, lsl #2] │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r6 │ │ │ │ @@ -348807,15 +348807,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d0fb4 │ │ │ │ ldr r0, [pc, #868] @ 3d12f8 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d0fb4 │ │ │ │ ldr r3, [pc, #828] @ 3d12e4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3d11c8 │ │ │ │ mov r7, #0 │ │ │ │ @@ -348840,22 +348840,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #716] @ 3d1304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d0e84 │ │ │ │ cmp r4, #57 @ 0x39 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 3d10b0 │ │ │ │ cmp r4, #57 @ 0x39 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcc 3d11dc │ │ │ │ @@ -348863,15 +348863,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ beq 3d0fb4 │ │ │ │ ldr r0, [pc, #660] @ 3d1308 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d0fb4 │ │ │ │ ldr r3, [r0, #1020] @ 0x3fc │ │ │ │ add r2, r1, r1, lsl #1 │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r6, [r3, #28] │ │ │ │ mov r8, #0 │ │ │ │ @@ -348939,26 +348939,26 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d0fb4 │ │ │ │ ldr r0, [pc, #364] @ 3d1310 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d0fb4 │ │ │ │ ldr r0, [pc, #348] @ 3d1314 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d0e84 │ │ │ │ ldr r0, [pc, #328] @ 3d1318 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d0fb4 │ │ │ │ ldr r2, [pc, #312] @ 3d131c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r4, #56 @ 0x38 │ │ │ │ bhi 3d1058 │ │ │ │ add r2, r2, r4 │ │ │ │ ldrsh r2, [r2, r4] │ │ │ │ @@ -349019,70 +349019,70 @@ │ │ │ │ mov r8, #0 │ │ │ │ b 3d0e70 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, asr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, lsr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r0, r0, lsl #30 │ │ │ │ + strdeq r1, [r0], r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, ror pc │ │ │ │ - addseq r1, r7, r4, ror #11 │ │ │ │ - @ instruction: 0x00801db8 │ │ │ │ + @ instruction: 0x009714d4 │ │ │ │ + addeq r1, r0, r8, lsr #25 │ │ │ │ andeq r4, r0, r0, lsl #17 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r0, r8, lsr sp │ │ │ │ - ldrdeq r1, [r0], r8 │ │ │ │ - addseq r1, r7, ip, lsr #6 │ │ │ │ - addeq r1, r0, r8, lsr #23 │ │ │ │ - strdeq r1, [r0], r0 │ │ │ │ - addeq r1, r0, ip, ror fp │ │ │ │ - addseq r1, r7, lr, lsr r2 │ │ │ │ + addeq r1, r0, r8, lsr #24 │ │ │ │ + addeq r1, r0, r8, asr #23 │ │ │ │ + addseq r1, r7, ip, lsl r2 │ │ │ │ + umulleq r1, r0, r8, sl │ │ │ │ + addeq r1, r0, r0, ror #21 │ │ │ │ + addeq r1, r0, ip, ror #20 │ │ │ │ + addseq r1, r7, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 3d13bc │ │ │ │ ldr r2, [pc, #132] @ 3d13c0 │ │ │ │ ldr r1, [pc, #132] @ 3d13c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #100] @ 3d13c8 │ │ │ │ ldr r1, [pc, #100] @ 3d13cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #80] @ 3d13d0 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #64] @ 3d13d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, r7, r4, ror r1 │ │ │ │ - rsbseq r2, lr, ip, asr #14 │ │ │ │ - addeq r1, r1, r8, lsr #15 │ │ │ │ + addseq r1, r7, r4, rrx │ │ │ │ + rsbseq r2, lr, ip, lsr r6 │ │ │ │ + umulleq r1, r1, r8, r6 @ │ │ │ │ andeq r1, r0, r0, ror #26 │ │ │ │ andeq r1, r0, ip, ror r9 │ │ │ │ rscseq r9, pc, r8, asr #17 │ │ │ │ rscseq sp, r1, r8, lsr #3 │ │ │ │ add r1, r0, r1 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r0, [r1, #1102] @ 0x44e │ │ │ │ @@ -349093,20 +349093,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, #1 │ │ │ │ strb r2, [r1, #1102] @ 0x44e │ │ │ │ ldr r4, [r3, #1076] @ 0x434 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #552] @ 3d1668 │ │ │ │ ldr r2, [pc, #552] @ 3d166c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -349168,15 +349168,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 3d1664 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r3, [pc, #312] @ 3d1680 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d147c │ │ │ │ ldr r3, [pc, #296] @ 3d1684 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -349191,22 +349191,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3d168c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d147c │ │ │ │ ldr r2, [pc, #204] @ 3d1690 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d1508 │ │ │ │ ldr r2, [pc, #172] @ 3d1684 │ │ │ │ @@ -349222,49 +349222,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d1694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b 3d1508 │ │ │ │ ldr r0, [pc, #88] @ 3d1698 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d147c │ │ │ │ ldr r0, [pc, #68] @ 3d169c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b 3d1508 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r3, r4, r9, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r3, r4, r9, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r0, asr #18 │ │ │ │ strdeq r7, [r3, -r4] │ │ │ │ andeq r4, r0, ip, lsr fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r0, r4, lsr #16 │ │ │ │ + addeq r1, r0, r4, lsl r7 │ │ │ │ andeq r6, r0, r4, ror r6 │ │ │ │ - addeq r1, r0, r0, lsl #16 │ │ │ │ - addeq r1, r0, r4, asr #15 │ │ │ │ - addeq r1, r0, ip, lsl #16 │ │ │ │ + strdeq r1, [r0], r0 │ │ │ │ + @ instruction: 0x008016b4 │ │ │ │ + strdeq r1, [r0], ip │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d17a8 │ │ │ │ push {r4, lr} │ │ │ │ ldr ip, [r0, #44] @ 0x2c │ │ │ │ lsr r4, r2, #3 │ │ │ │ @@ -349417,22 +349417,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3d1a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d1948 │ │ │ │ strb r2, [r3, #41] @ 0x29 │ │ │ │ ldr r2, [pc, #248] @ 3d1a48 │ │ │ │ ldr r3, [pc, #216] @ 3d1a2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -349482,28 +349482,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d19e8 │ │ │ │ ldr r0, [pc, #64] @ 3d1a58 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ tsteq r3, r8, lsr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r0, r4, asr r5 │ │ │ │ + addeq r1, r0, r4, asr #8 │ │ │ │ @ instruction: 0x010374b4 │ │ │ │ tsteq r3, r4, ror r4 │ │ │ │ tsteq r3, ip, lsr r4 │ │ │ │ tsteq r3, r0, lsl r4 │ │ │ │ - addeq r1, r0, r4, lsr #9 │ │ │ │ + umulleq r1, r0, r4, r3 │ │ │ │ ldrb r3, [r2] │ │ │ │ lsrs r1, r3, #3 │ │ │ │ bne 3d1ab0 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ and r1, r3, #7 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -349643,21 +349643,21 @@ │ │ │ │ beq 3d1e50 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3d1eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d1bd4 │ │ │ │ ldr r2, [pc, #480] @ 3d1eb0 │ │ │ │ ldr r3, [pc, #444] @ 3d1e90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -349692,27 +349692,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3d1eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d1b78 │ │ │ │ ldr r3, [pc, #272] @ 3d1ebc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1bbc │ │ │ │ ldr r3, [pc, #228] @ 3d1ea4 │ │ │ │ @@ -349728,68 +349728,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3d1ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d1bbc │ │ │ │ ldr r0, [pc, #160] @ 3d1ec4 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d1b78 │ │ │ │ ldr r0, [pc, #128] @ 3d1ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d1bbc │ │ │ │ ldr r2, [pc, #116] @ 3d1ecc │ │ │ │ ldr r3, [pc, #52] @ 3d1e90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d1e88 │ │ │ │ ldr r0, [pc, #84] @ 3d1ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r3, r0, r2, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r3, r8, r2, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, lsr #4 │ │ │ │ @ instruction: 0x000056bc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r0, r0, lsl r3 │ │ │ │ + addeq r1, r0, r0, lsl #4 │ │ │ │ tsteq r3, r4, lsr r1 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - addeq r1, r0, r8, asr #2 │ │ │ │ + addeq r1, r0, r8, lsr r0 │ │ │ │ andeq r6, r0, ip, asr #7 │ │ │ │ - addeq r1, r0, r8, ror #2 │ │ │ │ - addeq r1, r0, ip, lsl #2 │ │ │ │ - addeq r1, r0, r4, ror #2 │ │ │ │ + addeq r1, r0, r8, asr r0 │ │ │ │ + strdeq r0, [r0], ip │ │ │ │ + addeq r1, r0, r4, asr r0 │ │ │ │ smlatbeq r3, ip, pc, r6 @ │ │ │ │ - addeq r1, r0, ip, lsl #3 │ │ │ │ + addeq r1, r0, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #636] @ 3d2168 │ │ │ │ ldr r3, [pc, #636] @ 3d216c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349910,25 +349910,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3d218c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr sl, [r4] │ │ │ │ bne 3d1fec │ │ │ │ b 3d203c │ │ │ │ ldr r3, [pc, #104] @ 3d2180 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -349944,28 +349944,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 3d2190 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d2100 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsl pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, lsl #30 │ │ │ │ tsteq r3, r0, ror lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01036db8 │ │ │ │ andeq r5, r0, r0, lsr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r0, r8, lsr pc │ │ │ │ - addeq r0, r0, ip, lsr #30 │ │ │ │ + addeq r0, r0, r8, lsr #28 │ │ │ │ + addeq r0, r0, ip, lsl lr │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb lr, [r2] │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #7 │ │ │ │ bne 3d21e4 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ lsr r6, lr, #3 │ │ │ │ @@ -350105,50 +350105,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d2464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d2258 │ │ │ │ ldr r2, [pc, #96] @ 3d2468 │ │ │ │ ldr r3, [pc, #52] @ 3d2440 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #16 │ │ │ │ beq 3d234c │ │ │ │ b 3d2384 │ │ │ │ ldr r0, [pc, #56] @ 3d246c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d2258 │ │ │ │ smlatteq r3, ip, fp, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r3, ip, fp, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, lsl fp │ │ │ │ ldrdeq r6, [r3, -r8] │ │ │ │ smlatbeq r3, r0, sl, r6 │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r0, r0, asr #25 │ │ │ │ + @ instruction: 0x00800bb0 │ │ │ │ strdeq r6, [r3, -ip] │ │ │ │ - addeq r0, r0, r8, lsr #25 │ │ │ │ + umulleq r0, r0, r8, fp @ │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d24ec │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #44] @ 0x2c │ │ │ │ lsr lr, r2, #3 │ │ │ │ @@ -350257,15 +350257,15 @@ │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d26f0 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ ldr r3, [r3, #924] @ 0x39c │ │ │ │ ldr r0, [r3, r7, lsl #2] │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3d2584 │ │ │ │ ldr r2, [pc, #348] @ 3d27ac │ │ │ │ ldr r3, [pc, #324] @ 3d2798 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -350292,22 +350292,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3d27bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d2590 │ │ │ │ ldr r3, [pc, #200] @ 3d27c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2630 │ │ │ │ ldr r3, [pc, #168] @ 3d27b4 │ │ │ │ @@ -350323,48 +350323,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3d27c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d2630 │ │ │ │ ldr r0, [pc, #84] @ 3d27c8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d2590 │ │ │ │ ldr r0, [pc, #68] @ 3d27cc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d2630 │ │ │ │ strdeq r6, [r3, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r3, r0, r8, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, ip, asr r8 │ │ │ │ tsteq r3, ip, lsl r8 │ │ │ │ @ instruction: 0x010367b4 │ │ │ │ andeq r6, r0, r8, lsr #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r0, r8, ror sl │ │ │ │ + addeq r0, r0, r8, ror #18 │ │ │ │ andeq r3, r0, r4, lsl #29 │ │ │ │ - umulleq r0, r0, r0, r9 @ │ │ │ │ - addeq r0, r0, ip, lsl sl │ │ │ │ - addeq r0, r0, r4, lsr #19 │ │ │ │ + addeq r0, r0, r0, lsl #17 │ │ │ │ + addeq r0, r0, ip, lsl #18 │ │ │ │ + umulleq r0, r0, r4, r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ ldr r2, [pc, #508] @ 3d29e8 │ │ │ │ lsr r7, r3, #15 │ │ │ │ @@ -350454,25 +350454,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ stm sp, {r9, sl} │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3d2a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ cmp r8, #0 │ │ │ │ ldr sl, [r4, #4] │ │ │ │ bne 3d288c │ │ │ │ b 3d28ec │ │ │ │ ldr r3, [pc, #100] @ 3d29fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -350488,27 +350488,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3d2a0c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d2980 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsl #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r3, r8, r5, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, ip, asr r5 │ │ │ │ andeq r3, r0, r8, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r0, ip, lsr r8 │ │ │ │ - addeq r0, r0, r0, lsr r8 │ │ │ │ + addeq r0, r0, ip, lsr #14 │ │ │ │ + addeq r0, r0, r0, lsr #14 │ │ │ │ and r1, r1, #3 │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ beq 3d2a78 │ │ │ │ cmp r1, #1 │ │ │ │ beq 3d2a54 │ │ │ │ cmp r1, #3 │ │ │ │ @@ -350591,15 +350591,15 @@ │ │ │ │ str r8, [r6, #4] │ │ │ │ mov r3, #1 │ │ │ │ strb r8, [r2] │ │ │ │ add r1, r9, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl b955cc │ │ │ │ + bl b954bc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d2bcc │ │ │ │ add r5, r5, r4 │ │ │ │ cmp r7, r5 │ │ │ │ bhi 3d2b4c │ │ │ │ ldr r2, [pc, #308] @ 3d2cd0 │ │ │ │ @@ -350637,24 +350637,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3d2ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d2b88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3d2b94 │ │ │ │ ldr r2, [pc, #120] @ 3d2ce4 │ │ │ │ ldr r3, [pc, #88] @ 3d2cc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -350670,43 +350670,43 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #56] @ 3d2ce8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d2b88 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ mrseq r6, SP_svc │ │ │ │ tsteq r3, r4, lsl #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, ror #4 │ │ │ │ andeq r5, r0, r4, asr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r0, r8, ror #11 │ │ │ │ + ldrdeq r0, [r0], r8 │ │ │ │ @ instruction: 0x01036198 │ │ │ │ - @ instruction: 0x008005b0 │ │ │ │ + addeq r0, r0, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #300] @ 3d2e30 │ │ │ │ ldr r2, [pc, #300] @ 3d2e34 │ │ │ │ ldr r1, [pc, #300] @ 3d2e38 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ ldr r3, [pc, #288] @ 3d2e3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #1080] @ 0x438 │ │ │ │ str r3, [r0, #1084] @ 0x43c │ │ │ │ str r3, [r0, #1088]! @ 0x440 │ │ │ │ strh r3, [r0, #12] │ │ │ │ ldrb r2, [r4, #958] @ 0x3be │ │ │ │ @@ -350764,18 +350764,18 @@ │ │ │ │ beq 3d2e20 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #14 │ │ │ │ bl 27e9ec │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d180 │ │ │ │ - addseq pc, r6, r8, lsr #15 │ │ │ │ - addeq r0, r0, r4, ror #10 │ │ │ │ - addeq r0, r0, r0, ror r5 │ │ │ │ + b b8d070 │ │ │ │ + umullseq pc, r6, r8, r6 @ │ │ │ │ + addeq r0, r0, r4, asr r4 │ │ │ │ + addeq r0, r0, r0, ror #8 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ ldrb ip, [r2] │ │ │ │ ldrb r2, [r2, #1] │ │ │ │ lsr r1, r1, #1 │ │ │ │ orr ip, ip, r2, lsl #8 │ │ │ │ ldrb r2, [r0, #42] @ 0x2a │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -350883,15 +350883,15 @@ │ │ │ │ ldr r3, [pc, #192] @ 3d30b4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d3014 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d2eec │ │ │ │ ldr r3, [pc, #156] @ 3d30b8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3000 │ │ │ │ @@ -350907,39 +350907,39 @@ │ │ │ │ beq 3d308c │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d30c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d3000 │ │ │ │ ldr r0, [pc, #52] @ 3d30c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d3000 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, asr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, lsr pc │ │ │ │ tsteq r3, r4, ror lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsl #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r0, r8, lsl r2 │ │ │ │ - addeq r0, r0, r8, lsr r2 │ │ │ │ + addeq r0, r0, r8, lsl #2 │ │ │ │ + addeq r0, r0, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r8, [pc, #1308] @ 3d3600 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -350952,80 +350952,80 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1276] @ 3d3610 │ │ │ │ str ip, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #1260] @ 3d3614 │ │ │ │ ldr r6, [pc, #1260] @ 3d3618 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #56 @ 0x38 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ bl 381244 │ │ │ │ ldr r2, [pc, #1200] @ 3d361c │ │ │ │ ldr r3, [pc, #1200] @ 3d3620 │ │ │ │ add r9, r4, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r9 │ │ │ │ bl 381344 │ │ │ │ ldr r6, [r4, #1136] @ 0x470 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3d34b4 │ │ │ │ - bl 8eed60 │ │ │ │ + bl 8eec50 │ │ │ │ cmp r6, r0 │ │ │ │ beq 3d32a4 │ │ │ │ mov r0, #88 @ 0x58 │ │ │ │ bl 27cb68 │ │ │ │ ldr r7, [r4, #1136] @ 0x470 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [r4, #1140] @ 0x474 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dd508 │ │ │ │ + bl 8dd3f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e4fc0 │ │ │ │ + bl 8e4eb0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cb68 │ │ │ │ ldr r3, [pc, #1048] @ 3d3624 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ ldrb lr, [r4, #958] @ 0x3be │ │ │ │ ldrb r3, [r4, #956] @ 0x3bc │ │ │ │ subs lr, lr, #0 │ │ │ │ movne lr, #1 │ │ │ │ sub r1, r3, #1 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ @@ -351066,15 +351066,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #868] @ 3d363c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351133,15 +351133,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ add r7, r7, #56 @ 0x38 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, r6, lsl #2 │ │ │ │ bl 381244 │ │ │ │ ldrb r3, [r4, #957] @ 0x3bd │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bgt 3d33dc │ │ │ │ @@ -351164,15 +351164,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #508] @ 3d365c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351189,15 +351189,15 @@ │ │ │ │ ldr ip, [pc, #420] @ 3d3660 │ │ │ │ ldr r2, [pc, #420] @ 3d3664 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351265,39 +351265,39 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ orr r1, r1, #4 │ │ │ │ b 3d34fc │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ orr r1, r1, #3 │ │ │ │ b 3d34fc │ │ │ │ - addseq pc, r6, ip, asr #7 │ │ │ │ - addeq r0, r0, ip, ror r1 │ │ │ │ - addeq r0, r0, r8, lsl #3 │ │ │ │ + @ instruction: 0x0096f2bc │ │ │ │ + addeq r0, r0, ip, rrx │ │ │ │ + addeq r0, r0, r8, ror r0 │ │ │ │ tsteq r3, r8, lsl #26 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - rsbseq lr, lr, r4, lsl #6 │ │ │ │ - rsbseq lr, lr, r8, lsl r3 │ │ │ │ + ldrsheq lr, [lr], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq lr, lr, r8, lsl #4 │ │ │ │ rscseq fp, r1, r4, asr #7 │ │ │ │ - addeq r0, r0, r4, ror ip │ │ │ │ + addeq r0, r0, r4, ror #22 │ │ │ │ andeq r1, r0, ip, lsr fp │ │ │ │ - addseq pc, r6, ip, lsl #4 │ │ │ │ + ldrsheq pc, [r6], ip @ │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ - addseq pc, r6, r4, ror #3 │ │ │ │ - addeq r0, r0, r4, asr #32 │ │ │ │ - rsbseq pc, pc, r0, lsr #31 │ │ │ │ + ldrsbeq pc, [r6], r4 @ │ │ │ │ + rsbseq pc, pc, r4, lsr pc @ │ │ │ │ + @ instruction: 0x007ffe90 │ │ │ │ andeq r0, r0, lr, lsr r6 │ │ │ │ - addseq pc, r6, r8, ror #1 │ │ │ │ - rsbseq lr, lr, r0, rrx │ │ │ │ - rsbseq lr, lr, r4, ror r0 │ │ │ │ + @ instruction: 0x0096efd8 │ │ │ │ + rsbseq sp, lr, r0, asr pc │ │ │ │ + rsbseq sp, lr, r4, ror #30 │ │ │ │ @ instruction: 0xffffdfb8 │ │ │ │ - addseq pc, r6, ip, asr r0 @ │ │ │ │ - rsbseq pc, pc, r4, ror #29 │ │ │ │ - rsbseq pc, pc, r8, lsl lr @ │ │ │ │ + addseq lr, r6, ip, asr #30 │ │ │ │ + ldrsbeq pc, [pc], #-212 @ │ │ │ │ + rsbseq pc, pc, r8, lsl #26 │ │ │ │ andeq r0, r0, r1, ror #12 │ │ │ │ - rsbseq pc, pc, r4, lsr lr @ │ │ │ │ + rsbseq pc, pc, r4, lsr #26 │ │ │ │ andeq r0, r0, sp, lsl r6 │ │ │ │ svcne 0x00f00000 @ IMB │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d3738 │ │ │ │ push {r4, lr} │ │ │ │ @@ -351486,30 +351486,30 @@ │ │ │ │ strb fp, [r5, #41] @ 0x29 │ │ │ │ strb fp, [sp, #63] @ 0x3f │ │ │ │ ldr r9, [r4, #1140] @ 0x474 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ add r3, sp, #63 @ 0x3f │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r6, [sp, #84] @ 0x54 │ │ │ │ str fp, [sp, #24] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r8, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [pc, #2224] @ 3d426c │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ b 3d39e0 │ │ │ │ ldrb r1, [r3, #10] │ │ │ │ @@ -351543,28 +351543,28 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr sl, [r1, #1140] @ 0x474 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ strb r9, [sp, #84] @ 0x54 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r6, [r3, #156] @ 0x9c │ │ │ │ add r2, sp, #109 @ 0x6d │ │ │ │ sub r3, fp, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx r6 │ │ │ │ @@ -351675,15 +351675,15 @@ │ │ │ │ ble 3d3fe0 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 3d3c84 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ ldr r2, [r4, #1024] @ 0x400 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r7, r5 │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ strb r2, [r8], #1 │ │ │ │ beq 3d3fd8 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ @@ -351704,30 +351704,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r4, #1140] @ 0x474 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ asr r3, r7, #31 │ │ │ │ add r5, sp, #88 @ 0x58 │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [pc, #1360] @ 3d4274 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, sl │ │ │ │ bne 3d4010 │ │ │ │ ldrb r3, [r6, #9] │ │ │ │ @@ -351779,15 +351779,15 @@ │ │ │ │ sub r2, r7, #1 │ │ │ │ ldr r3, [r4, #1140] @ 0x474 │ │ │ │ and r2, r2, sl │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ sub r7, r7, r2 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -351795,15 +351795,15 @@ │ │ │ │ asr r3, r7, #31 │ │ │ │ add sl, sp, #88 @ 0x58 │ │ │ │ stm sl, {r0, r1} │ │ │ │ str r3, [sp, #20] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [pc, #1056] @ 3d4274 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, fp │ │ │ │ bne 3d40c8 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -351811,15 +351811,15 @@ │ │ │ │ sub r3, r1, r8 │ │ │ │ cmp r7, r3 │ │ │ │ bhi 3d3fcc │ │ │ │ cmp r7, #0 │ │ │ │ ble 3d3f04 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ add r0, r8, r0 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ ldr r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb r2, [sp, #116] @ 0x74 │ │ │ │ ldrb r8, [r6, #11] │ │ │ │ cmp r7, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ mov r2, r8 │ │ │ │ @@ -351831,15 +351831,15 @@ │ │ │ │ mov fp, #1 │ │ │ │ mov r8, sl │ │ │ │ mov sl, r2 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r3, fp, r3 │ │ │ │ add r0, r3, r0 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ ldr r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb r2, [r8, #1]! │ │ │ │ add fp, fp, #1 │ │ │ │ cmp r7, fp │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ strb sl, [r3, r1] │ │ │ │ @@ -351901,15 +351901,15 @@ │ │ │ │ b 3d3b3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [r4, #1036] @ 0x40c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r7, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub r3, sl, r3 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r4, #1036] @ 0x40c │ │ │ │ str r1, [r4, #1032] @ 0x408 │ │ │ │ ldr fp, [r6] │ │ │ │ b 3d3ca8 │ │ │ │ @@ -351933,23 +351933,23 @@ │ │ │ │ str sl, [sp, #88] @ 0x58 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str sl, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 3d4288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3d34 │ │ │ │ ldr r3, [pc, #484] @ 3d428c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -351980,23 +351980,23 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str fp, [sl, #4] │ │ │ │ str fp, [sl, #8] │ │ │ │ str fp, [sl, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3d4290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3e64 │ │ │ │ ldr r3, [pc, #296] @ 3d428c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -352023,37 +352023,37 @@ │ │ │ │ beq 3d4228 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3d4298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d3f98 │ │ │ │ ldr r0, [pc, #156] @ 3d429c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d4094 │ │ │ │ ldr r0, [pc, #136] @ 3d42a0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d4150 │ │ │ │ ldr r0, [pc, #116] @ 3d42a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d3f98 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3d42a8 │ │ │ │ ldr r1, [pc, #100] @ 3d42ac │ │ │ │ ldr r0, [pc, #100] @ 3d42b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -352067,25 +352067,25 @@ │ │ │ │ rscseq sl, r1, ip, ror fp │ │ │ │ rscseq sl, r1, ip, lsr fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, ror r0 │ │ │ │ andeq r5, r0, ip, lsl #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq pc, pc, r0, ror #6 │ │ │ │ + rsbseq pc, pc, r0, asr r2 @ │ │ │ │ andeq r5, r0, r4, asr #27 │ │ │ │ - rsbseq pc, pc, r4, lsr #5 │ │ │ │ + @ instruction: 0x007ff194 │ │ │ │ andeq r5, r0, ip, ror #20 │ │ │ │ - rsbseq pc, pc, r0, ror r1 @ │ │ │ │ - rsbseq pc, pc, ip, lsr r2 @ │ │ │ │ - rsbseq pc, pc, r4, lsr #4 │ │ │ │ - rsbseq pc, pc, ip, ror #2 │ │ │ │ - addseq lr, r6, r8, ror #4 │ │ │ │ - rsbseq pc, pc, r0, lsr r0 @ │ │ │ │ - rsbseq pc, pc, r8, ror r1 @ │ │ │ │ + rsbseq pc, pc, r0, rrx │ │ │ │ + rsbseq pc, pc, ip, lsr #2 │ │ │ │ + rsbseq pc, pc, r4, lsl r1 @ │ │ │ │ + rsbseq pc, pc, ip, asr r0 @ │ │ │ │ + addseq lr, r6, r8, asr r1 │ │ │ │ + rsbseq lr, pc, r0, lsr #30 │ │ │ │ + rsbseq pc, pc, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #1796] @ 3d49d0 │ │ │ │ ldr ip, [pc, #1796] @ 3d49d4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -352161,15 +352161,15 @@ │ │ │ │ beq 3d43cc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d47ac │ │ │ │ ldr r3, [r8, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrb r0, [r8, #957] @ 0x3bd │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r0, r4 │ │ │ │ ldr r2, [r8, #1080] @ 0x438 │ │ │ │ ldr r1, [r8, #1084] @ 0x43c │ │ │ │ bgt 3d43d8 │ │ │ │ ldr r3, [r8, #1088] @ 0x440 │ │ │ │ @@ -352195,15 +352195,15 @@ │ │ │ │ bne 3d49b4 │ │ │ │ ldr r0, [pc, #1404] @ 3d49f4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ str r6, [r8, #1080] @ 0x438 │ │ │ │ b 3d4354 │ │ │ │ str r6, [r8, #1092] @ 0x444 │ │ │ │ b 3d4354 │ │ │ │ ands r1, r6, #3 │ │ │ │ beq 3d457c │ │ │ │ ldr r3, [pc, #1344] @ 3d49ec │ │ │ │ @@ -352223,15 +352223,15 @@ │ │ │ │ ldr r0, [pc, #1304] @ 3d49fc │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #1260] @ 3d49e0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [pc, #1276] @ 3d4a00 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4310 │ │ │ │ ldr r3, [pc, #1236] @ 3d49ec │ │ │ │ ldr r4, [r5, r3] │ │ │ │ @@ -352246,23 +352246,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3d4a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d4310 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r8, #1096] @ 0x448 │ │ │ │ strb r3, [r8, #1100] @ 0x44c │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352378,22 +352378,22 @@ │ │ │ │ beq 3d49b8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #660] @ 3d4a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ b 3d45d4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ bl 3d1428 │ │ │ │ b 3d4698 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ @@ -352418,22 +352418,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str sl, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3d4a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d43f4 │ │ │ │ ldr r2, [pc, #496] @ 3d4a20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #328 @ 0x148 │ │ │ │ b 3d46c4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352441,26 +352441,26 @@ │ │ │ │ ldr r3, [pc, #416] @ 3d49ec │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d4704 │ │ │ │ ldr r0, [pc, #452] @ 3d4a24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d4704 │ │ │ │ ldr r0, [pc, #440] @ 3d4a28 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d4310 │ │ │ │ ldr r0, [pc, #420] @ 3d4a2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d43f4 │ │ │ │ ldr r2, [pc, #404] @ 3d4a30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #336 @ 0x150 │ │ │ │ b 3d46c4 │ │ │ │ ldr r3, [pc, #392] @ 3d4a34 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -352480,21 +352480,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3d4a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d4628 │ │ │ │ ldr r3, [pc, #280] @ 3d4a3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #184] @ 3d49ec │ │ │ │ ldr r4, [r5, r3] │ │ │ │ @@ -352510,69 +352510,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3d4a40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d484c │ │ │ │ ldr r0, [pc, #168] @ 3d4a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d4628 │ │ │ │ ldr r0, [pc, #156] @ 3d4a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d484c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 3d4a4c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ b 3d45d4 │ │ │ │ tsteq r3, r8, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r4, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ smlatbeq r3, r8, sl, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x010349b0 │ │ │ │ - rsbseq pc, pc, r4, ror r2 @ │ │ │ │ + rsbseq pc, pc, r4, ror #2 │ │ │ │ tsteq r3, r4, asr #18 │ │ │ │ - ldrsbeq pc, [pc], #-16 @ │ │ │ │ + rsbseq pc, pc, r0, asr #1 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, pc, r0, lsl pc @ │ │ │ │ + rsbseq lr, pc, r0, lsl #28 │ │ │ │ rscseq r9, r1, ip, ror lr │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rsbseq lr, pc, r4, ror #27 │ │ │ │ + ldrsbeq lr, [pc], #-196 @ │ │ │ │ andeq r5, r0, r0, lsl #3 │ │ │ │ - ldrsbeq lr, [pc], #-192 @ │ │ │ │ + rsbseq lr, pc, r0, asr #23 │ │ │ │ rscseq r9, r1, ip, lsl #26 │ │ │ │ - rsbseq lr, pc, r8, ror #27 │ │ │ │ - rsbseq lr, pc, ip, asr #24 │ │ │ │ - rsbseq lr, pc, r4, lsr #25 │ │ │ │ + ldrsbeq lr, [pc], #-200 @ │ │ │ │ + rsbseq lr, pc, ip, lsr fp @ │ │ │ │ + @ instruction: 0x007feb94 │ │ │ │ rscseq r9, r1, r0, lsr #25 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbseq lr, pc, r8, ror #26 │ │ │ │ - strdeq r5, [r0], -r8 │ │ │ │ - rsbseq lr, pc, r8, lsr #24 │ │ │ │ - rsbseq lr, pc, r4, lsl #26 │ │ │ │ rsbseq lr, pc, r8, asr ip @ │ │ │ │ - ldrsbeq lr, [pc], #-176 @ │ │ │ │ + strdeq r5, [r0], -r8 │ │ │ │ + rsbseq lr, pc, r8, lsl fp @ │ │ │ │ + ldrsheq lr, [pc], #-180 @ │ │ │ │ + rsbseq lr, pc, r8, asr #22 │ │ │ │ + rsbseq lr, pc, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #700] @ 3d4d28 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -352653,15 +352653,15 @@ │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ beq 3d4c4c │ │ │ │ ldr r9, [r4, #1028] @ 0x404 │ │ │ │ b 3d4bbc │ │ │ │ add r0, r1, #1 │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ cmp r6, r8 │ │ │ │ beq 3d4c4c │ │ │ │ ldrb r3, [r9, r1] │ │ │ │ cmp r3, r7 │ │ │ │ bne 3d4ba4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #41] @ 0x29 │ │ │ │ @@ -352684,21 +352684,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3d4d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d4abc │ │ │ │ ldr ip, [r4, #1052] @ 0x41c │ │ │ │ cmp ip, #0 │ │ │ │ beq 3d4cb0 │ │ │ │ sub lr, r7, #255 @ 0xff │ │ │ │ clz lr, lr │ │ │ │ ldr r3, [r4, #1048] @ 0x418 │ │ │ │ @@ -352744,27 +352744,27 @@ │ │ │ │ movne r0, lr │ │ │ │ orreq r0, lr, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d4cd4 │ │ │ │ b 3d4bc8 │ │ │ │ ldr r0, [pc, #48] @ 3d4d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d4abc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01034394 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r3, r4, r3, r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010342b4 │ │ │ │ andeq r2, r0, r8, ror #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq lr, [pc], #-160 @ │ │ │ │ - rsbseq lr, pc, r0, lsr #20 │ │ │ │ + rsbseq lr, pc, r0, asr #19 │ │ │ │ + rsbseq lr, pc, r0, lsl r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #1264] @ 3d5258 │ │ │ │ ldr r2, [pc, #1264] @ 3d525c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -352852,15 +352852,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne 3d4e1c │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d4f9c │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3d4e1c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d5068 │ │ │ │ ldr r3, [r8, #996] @ 0x3e4 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r8, #996] @ 0x3e4 │ │ │ │ @@ -352874,15 +352874,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne 3d4dd4 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d51b0 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3d4dd4 │ │ │ │ ldr r3, [pc, #824] @ 3d526c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4e88 │ │ │ │ @@ -352896,15 +352896,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d501c │ │ │ │ ldr r0, [pc, #772] @ 3d5278 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r5, #28] │ │ │ │ bne 3d4e94 │ │ │ │ b 3d4e1c │ │ │ │ @@ -352927,40 +352927,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 3d5280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b 3d4ec4 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 3d5284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ b 3d4f84 │ │ │ │ ldr r3, [pc, #508] @ 3d526c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352978,24 +352978,24 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3d5288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r8, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r8, #996] @ 0x3e4 │ │ │ │ cmp r2, #15 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r8, #996] @ 0x3e4 │ │ │ │ bne 3d4eec │ │ │ │ b 3d4dd4 │ │ │ │ @@ -353017,32 +353017,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3d5290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d4da0 │ │ │ │ ldr r0, [pc, #268] @ 3d5294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b 3d4ec4 │ │ │ │ ldr r0, [pc, #252] @ 3d5298 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r8, #1008] @ 0x3f0 │ │ │ │ b 3d50f0 │ │ │ │ ldr r2, [pc, #196] @ 3d527c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353060,66 +353060,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3d529c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r8, #1012] @ 0x3f4 │ │ │ │ b 3d4f1c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 3d52a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r8, #1012] @ 0x3f4 │ │ │ │ b 3d4f1c │ │ │ │ ldr r0, [pc, #84] @ 3d52a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d4da0 │ │ │ │ swpeq r4, ip, [r3] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, ror r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r3, r4, pc, r3 @ │ │ │ │ andeq r4, r0, ip, lsr fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007fde90 │ │ │ │ + rsbseq sp, pc, r0, lsl #27 │ │ │ │ andeq r6, r0, r4, ror r6 │ │ │ │ - rsbseq sp, pc, ip, lsl lr @ │ │ │ │ - rsbseq sp, pc, ip, ror sp @ │ │ │ │ - ldrsheq sp, [pc], #-192 @ │ │ │ │ + rsbseq sp, pc, ip, lsl #26 │ │ │ │ + rsbseq sp, pc, ip, ror #24 │ │ │ │ + rsbseq sp, pc, r0, ror #23 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbseq lr, pc, r4, lsl #10 │ │ │ │ - ldrsbeq sp, [pc], #-204 @ │ │ │ │ - rsbseq sp, pc, r8, ror #24 │ │ │ │ - rsbseq sp, pc, r8, lsl #24 │ │ │ │ - rsbseq sp, pc, r8, lsr #24 │ │ │ │ - rsbseq lr, pc, r0, asr r4 @ │ │ │ │ + ldrsheq lr, [pc], #-52 @ │ │ │ │ + rsbseq sp, pc, ip, asr #23 │ │ │ │ + rsbseq sp, pc, r8, asr fp @ │ │ │ │ + ldrsheq sp, [pc], #-168 @ │ │ │ │ + rsbseq sp, pc, r8, lsl fp @ │ │ │ │ + rsbseq lr, pc, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3d52dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r9, r1, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3d534c │ │ │ │ mov r4, r1 │ │ │ │ @@ -353127,30 +353127,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3d5354 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sp, r6, r4, lsl r2 │ │ │ │ - rsbseq r6, pc, r8, lsl #15 │ │ │ │ - @ instruction: 0x007f679c │ │ │ │ + addseq sp, r6, r4, lsl #2 │ │ │ │ + rsbseq r6, pc, r8, ror r6 @ │ │ │ │ + rsbseq r6, pc, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 3696ac │ │ │ │ @@ -353189,32 +353189,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #60] @ 3d5458 │ │ │ │ ldr r1, [pc, #60] @ 3d545c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #40] @ 3d5460 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq sp, r6, r4, lsr #2 │ │ │ │ - @ instruction: 0x007de698 │ │ │ │ - strdeq sp, [r0], r0 │ │ │ │ + b 927de4 │ │ │ │ + addseq sp, r6, r4, lsl r0 │ │ │ │ + rsbseq lr, sp, r8, lsl #11 │ │ │ │ + addeq sp, r0, r0, ror #11 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ rscseq r6, pc, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -353226,71 +353226,71 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #392] @ 3d5638 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ ldr r9, [pc, #368] @ 3d563c │ │ │ │ mov sl, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #348] @ 3d5640 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str r5, [sp] │ │ │ │ ldr r5, [pc, #332] @ 3d5644 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #312] @ 3d5648 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr fp, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, r8 │ │ │ │ str fp, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 933ec8 │ │ │ │ + bl 933db8 │ │ │ │ mov r2, r8 │ │ │ │ add r3, r6, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 933ec8 │ │ │ │ + bl 933db8 │ │ │ │ ldr r3, [pc, #248] @ 3d564c │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 934270 │ │ │ │ + bl 934160 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #220] @ 3d5650 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 934270 │ │ │ │ + bl 934160 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ str r4, [r4, #1072] @ 0x430 │ │ │ │ str r7, [r4, #1084] @ 0x43c │ │ │ │ mov r0, r6 │ │ │ │ bl 369874 │ │ │ │ add r5, r4, #16384 @ 0x4000 │ │ │ │ @@ -353320,29 +353320,29 @@ │ │ │ │ cmp r1, r7 │ │ │ │ beq 3d5620 │ │ │ │ ldr r2, [pc, #68] @ 3d5654 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e4fc0 │ │ │ │ - bl 8eed60 │ │ │ │ + b 8e4eb0 │ │ │ │ + bl 8eec50 │ │ │ │ mov r1, r0 │ │ │ │ b 3d5608 │ │ │ │ - umullseq sp, r6, r8, r0 │ │ │ │ - rsbseq lr, pc, r0, asr r4 @ │ │ │ │ - rsbseq lr, pc, r4, ror #8 │ │ │ │ - rsbseq lr, pc, r0, asr r4 @ │ │ │ │ + addseq ip, r6, r8, lsl #31 │ │ │ │ + rsbseq lr, pc, r0, asr #6 │ │ │ │ + rsbseq lr, pc, r4, asr r3 @ │ │ │ │ + rsbseq lr, pc, r0, asr #6 │ │ │ │ tsteq r3, r8, lsr r9 │ │ │ │ - rsbseq lr, pc, r8, lsr r4 @ │ │ │ │ - ldrsheq lr, [pc], #-128 @ │ │ │ │ + rsbseq lr, pc, r8, lsr #6 │ │ │ │ + rsbseq lr, pc, r0, ror #15 │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ - ldrsbeq lr, [pc], #-116 @ │ │ │ │ + rsbseq lr, pc, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #272] @ 3d5780 │ │ │ │ adds r3, r2, r3 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -353426,15 +353426,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 3d5820 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #20 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bne 3d5808 │ │ │ │ add r0, r0, #17664 @ 0x4500 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ @@ -353447,33 +353447,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ 3d5824 │ │ │ │ mov r1, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a43c │ │ │ │ - addseq ip, r6, ip, ror sp │ │ │ │ - rsbseq lr, pc, r0, lsr #2 │ │ │ │ - rsbseq lr, pc, r0, ror #2 │ │ │ │ - rsbseq lr, pc, ip, lsr #2 │ │ │ │ + addseq ip, r6, ip, ror #24 │ │ │ │ + rsbseq lr, pc, r0, lsl r0 @ │ │ │ │ + rsbseq lr, pc, r0, asr r0 @ │ │ │ │ + rsbseq lr, pc, ip, lsl r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3d58a8 │ │ │ │ ldr r2, [pc, #104] @ 3d58ac │ │ │ │ ldr r1, [pc, #104] @ 3d58b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #65536 @ 0x10000 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ str r3, [r0, #1160] @ 0x488 │ │ │ │ str r1, [r0, #1156] @ 0x484 │ │ │ │ strb r3, [r0, #1088] @ 0x440 │ │ │ │ str r3, [r2, #1312] @ 0x520 │ │ │ │ @@ -353483,17 +353483,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0096ccd4 │ │ │ │ - rsbseq lr, pc, r8, lsl #1 │ │ │ │ - @ instruction: 0x007fe09c │ │ │ │ + addseq ip, r6, r4, asr #23 │ │ │ │ + rsbseq sp, pc, r8, ror pc @ │ │ │ │ + rsbseq sp, pc, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3d5950 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353502,15 +353502,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 3d5958 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ ldr r1, [r2, #1308] @ 0x51c │ │ │ │ tst r1, #1 │ │ │ │ beq 3d591c │ │ │ │ ldr r2, [r2, #1312] @ 0x520 │ │ │ │ tst r2, #3 │ │ │ │ @@ -353525,17 +353525,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq ip, r6, ip, asr #24 │ │ │ │ - rsbseq lr, pc, r4, lsl r0 @ │ │ │ │ - ldrsheq sp, [pc], #-240 @ │ │ │ │ + addseq ip, r6, ip, lsr fp │ │ │ │ + rsbseq sp, pc, r4, lsl #30 │ │ │ │ + rsbseq sp, pc, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #264] @ 3d5a7c │ │ │ │ ldr r7, [pc, #264] @ 3d5a80 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -353544,47 +353544,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #224] @ 3d5a88 │ │ │ │ ldr r1, [pc, #224] @ 3d5a8c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #96 @ 0x60 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #184] @ 3d5a90 │ │ │ │ ldr r1, [pc, #184] @ 3d5a94 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #1024 @ 0x400 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ ldr r2, [pc, #152] @ 3d5a98 │ │ │ │ ldr r1, [pc, #152] @ 3d5a9c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #1040 @ 0x410 │ │ │ │ mov r3, #24 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 381244 │ │ │ │ add r1, r4, #17408 @ 0x4400 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ @@ -353594,29 +353594,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381344 │ │ │ │ - addseq ip, r6, r4, lsr #23 │ │ │ │ - rsbseq sp, pc, r0, ror pc @ │ │ │ │ - rsbseq sp, pc, r8, asr #30 │ │ │ │ - rsbseq fp, lr, ip, ror sl │ │ │ │ - rsbseq fp, lr, ip, lsl #21 │ │ │ │ - rsbseq sp, pc, r8, lsr #30 │ │ │ │ - @ instruction: 0x007fdf90 │ │ │ │ - rsbseq sp, pc, ip, lsl pc @ │ │ │ │ - rsbseq sp, pc, r4, ror pc @ │ │ │ │ + umullseq ip, r6, r4, sl │ │ │ │ + rsbseq sp, pc, r0, ror #28 │ │ │ │ + rsbseq sp, pc, r8, lsr lr @ │ │ │ │ + rsbseq fp, lr, ip, ror #18 │ │ │ │ + rsbseq fp, lr, ip, ror r9 │ │ │ │ + rsbseq sp, pc, r8, lsl lr @ │ │ │ │ + rsbseq sp, pc, r0, lsl #29 │ │ │ │ + rsbseq sp, pc, ip, lsl #28 │ │ │ │ + rsbseq sp, pc, r4, ror #28 │ │ │ │ smlalseq r8, r1, r0, sp │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ and r1, r2, #28672 @ 0x7000 │ │ │ │ orr r1, r1, #8192 @ 0x2000 │ │ │ │ lsr ip, r0, #16 │ │ │ │ @@ -353624,15 +353624,15 @@ │ │ │ │ and ip, ip, #255 @ 0xff │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #908] @ 3d5e88 │ │ │ │ mov r5, r3 │ │ │ │ @@ -353655,27 +353655,27 @@ │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [r9], #24 │ │ │ │ - bl b7ada0 │ │ │ │ + bl b7ac90 │ │ │ │ ldr r7, [pc, #812] @ 3d5e90 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3d5b8c │ │ │ │ ldr r3, [pc, #788] @ 3d5e94 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr sl, [sl, #940] @ 0x3ac │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov lr, #0 │ │ │ │ @@ -353685,15 +353685,15 @@ │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ strd sl, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #8] │ │ │ │ - bl 8eb12c │ │ │ │ + bl 8eb01c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub r3, r1, #56 @ 0x38 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov sl, r0 │ │ │ │ beq 3d5cd8 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -353706,17 +353706,17 @@ │ │ │ │ strd r8, [sp, #24] │ │ │ │ mov r8, #56 @ 0x38 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 8eeebc │ │ │ │ + bl 8eedac │ │ │ │ mov r8, r0 │ │ │ │ - bl b7ada0 │ │ │ │ + bl b7ac90 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3d5e64 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -353737,69 +353737,69 @@ │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r5, [r9] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c50 │ │ │ │ strb r5, [r9, #4] │ │ │ │ ldr r3, [pc, #468] @ 3d5e9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca30 │ │ │ │ + bl b6c920 │ │ │ │ b 3d5c50 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5d68 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5d68 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl 8ee5dc │ │ │ │ + bl 8ee4cc │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 27d978 │ │ │ │ - bl b7ada0 │ │ │ │ + bl b7ac90 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3d5e64 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 3d5c58 │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r4, [r5] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c58 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #324] @ 3d5e9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca30 │ │ │ │ + bl b6c920 │ │ │ │ b 3d5c58 │ │ │ │ ldrb r3, [sl, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5bec │ │ │ │ mov r0, sl │ │ │ │ - bl 8df8b8 │ │ │ │ + bl 8df7a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d5cf0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ b 3d5bec │ │ │ │ ldr r3, [pc, #264] @ 3d5ea0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -353835,27 +353835,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d5eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d5da4 │ │ │ │ ldr r0, [pc, #96] @ 3d5eb4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d5da4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ 3d5eb8 │ │ │ │ ldr r1, [pc, #76] @ 3d5ebc │ │ │ │ ldr r0, [pc, #76] @ 3d5ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -353869,19 +353869,19 @@ │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ smlatbeq r3, r0, r1, r3 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, pc, r0, ror fp @ │ │ │ │ - @ instruction: 0x007fdb94 │ │ │ │ - addseq ip, r6, r8, lsr #13 │ │ │ │ - rsbseq r7, lr, r4, lsl r6 │ │ │ │ - rsbseq r7, lr, r8, lsr #12 │ │ │ │ + rsbseq sp, pc, r0, ror #20 │ │ │ │ + rsbseq sp, pc, r4, lsl #21 │ │ │ │ + umullseq ip, r6, r8, r5 │ │ │ │ + rsbseq r7, lr, r4, lsl #10 │ │ │ │ + rsbseq r7, lr, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #508] @ 3d60d8 │ │ │ │ mov r8, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353891,30 +353891,30 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r3 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr lr, [r0, #20] │ │ │ │ add r4, lr, #16384 @ 0x4000 │ │ │ │ ldr r1, [r4, #1308] @ 0x51c │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ ands fp, r1, #1 │ │ │ │ beq 3d5f30 │ │ │ │ ands fp, r2, #3 │ │ │ │ movne fp, #0 │ │ │ │ beq 3d5f68 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ ldr r0, [r4, #1232] @ 0x4d0 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -353944,15 +353944,15 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ mov r3, #0 │ │ │ │ - bl 8ef458 │ │ │ │ + bl 8ef348 │ │ │ │ ldr r2, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r4, #1324] @ 0x52c │ │ │ │ strb r7, [r4, #1240] @ 0x4d8 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [r4, #1248] @ 0x4e0 │ │ │ │ str r2, [r4, #1316] @ 0x524 │ │ │ │ beq 3d60c8 │ │ │ │ @@ -353983,15 +353983,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ sub r6, r6, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r8, fp │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8ef458 │ │ │ │ + bl 8ef348 │ │ │ │ cmp r7, #0 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 3d5f88 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 3d5358 │ │ │ │ mov r2, #20 │ │ │ │ add r1, sl, #332 @ 0x14c │ │ │ │ @@ -354007,17 +354007,17 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 3d60b0 │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ orr r2, r2, #2 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 3d60b0 │ │ │ │ - addseq ip, r6, ip, lsr r6 │ │ │ │ - rsbseq sp, pc, r8, lsl #20 │ │ │ │ - rsbseq sp, pc, r4, ror #19 │ │ │ │ + addseq ip, r6, ip, lsr #10 │ │ │ │ + ldrsheq sp, [pc], #-136 @ │ │ │ │ + ldrsbeq sp, [pc], #-132 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr lr, [pc, #1008] @ 3d64ec │ │ │ │ adds r1, r2, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -354099,15 +354099,15 @@ │ │ │ │ ldr r0, [r3, #1080] @ 0x438 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ add r1, r4, r4, lsl #7 │ │ │ │ add r1, r4, r1, lsl #3 │ │ │ │ add r1, r4, r1, lsl #1 │ │ │ │ add r1, fp, r1, lsl #3 │ │ │ │ ldr r0, [r1, #1160] @ 0x488 │ │ │ │ cmp r4, #0 │ │ │ │ bic r2, r0, #2 │ │ │ │ @@ -354175,15 +354175,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ - bl 8ef330 │ │ │ │ + bl 8ef220 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ movhi r3, #0 │ │ │ │ andls r3, r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -354210,15 +354210,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [fp, #1124] @ 0x464 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 8ef458 │ │ │ │ + bl 8ef348 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ ldr r3, [fp, #1172] @ 0x494 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [fp, #1096] @ 0x448 │ │ │ │ str r2, [fp, #1164] @ 0x48c │ │ │ │ bne 3d62bc │ │ │ │ ldr r2, [fp, #1160] @ 0x488 │ │ │ │ @@ -354272,49 +354272,49 @@ │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ str r2, [fp, #1160] @ 0x488 │ │ │ │ b 3d6218 │ │ │ │ bge fee80fa0 <__bss_end__@@Base+0xfd9630c8> │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ ldr r0, [pc, #4] @ 3d6500 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrheq r8, [r1], #48 @ 0x30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3d657c │ │ │ │ ldr r2, [pc, #96] @ 3d6580 │ │ │ │ ldr r1, [pc, #96] @ 3d6584 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #68] @ 3d6588 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #56] @ 3d658c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq ip, r6, r4, lsl #1 │ │ │ │ - rsbseq sp, sp, r0, ror r5 │ │ │ │ - addeq ip, r0, r4, asr #11 │ │ │ │ + addseq fp, r6, r4, ror pc │ │ │ │ + rsbseq sp, sp, r0, ror #8 │ │ │ │ + @ instruction: 0x0080c4b4 │ │ │ │ andeq r0, r0, ip, lsr r5 │ │ │ │ rscseq r8, r1, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #272] @ 3d66b8 │ │ │ │ @@ -354324,47 +354324,47 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 3d66bc │ │ │ │ ldr r1, [pc, #256] @ 3d66c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #236] @ 3d66c4 │ │ │ │ ldr r1, [pc, #236] @ 3d66c8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ mov fp, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ add r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ bl 381244 │ │ │ │ ldr r2, [pc, #176] @ 3d66cc │ │ │ │ add r8, r5, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8dc86c │ │ │ │ + bl 8dc75c │ │ │ │ ldr r2, [pc, #152] @ 3d66d0 │ │ │ │ ldr r1, [pc, #152] @ 3d66d4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #128] @ 3d66d8 │ │ │ │ ldr r1, [pc, #128] @ 3d66dc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r5, #1088 @ 0x440 │ │ │ │ @@ -354377,37 +354377,37 @@ │ │ │ │ mov r2, #14 │ │ │ │ strd r4, [sp, #16] │ │ │ │ bl 36a528 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b 381344 │ │ │ │ - addseq ip, r6, r0 │ │ │ │ - rsbseq sl, lr, r0, ror lr │ │ │ │ - rsbseq sl, lr, r0, lsl #29 │ │ │ │ - rsbseq sp, pc, r0, ror r4 @ │ │ │ │ - @ instruction: 0x007fd490 │ │ │ │ - rsbseq sp, pc, r0, ror #8 │ │ │ │ - rsbseq sp, sp, ip, asr r4 │ │ │ │ - @ instruction: 0x0080c4b8 │ │ │ │ + @ instruction: 0x0096bef0 │ │ │ │ + rsbseq sl, lr, r0, ror #26 │ │ │ │ + rsbseq sl, lr, r0, ror sp │ │ │ │ + rsbseq sp, pc, r0, ror #6 │ │ │ │ + rsbseq sp, pc, r0, lsl #7 │ │ │ │ + rsbseq sp, pc, r0, asr r3 @ │ │ │ │ + rsbseq sp, sp, ip, asr #6 │ │ │ │ + addeq ip, r0, r8, lsr #7 │ │ │ │ rscseq r5, pc, r8, lsl #7 │ │ │ │ rscseq r8, r1, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ lsr r2, r4, #9 │ │ │ │ ands r2, r2, #7 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r5, [pc, #100] @ 3d6778 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r2, #7 │ │ │ │ @@ -354430,18 +354430,18 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 3d6780 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ strdeq r2, [r3, -r4] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq sp, pc, ip, lsl r3 @ │ │ │ │ + rsbseq sp, pc, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2928] @ 0xb70 │ │ │ │ ldr r1, [pc, #604] @ 3d69f8 │ │ │ │ ldr r2, [pc, #604] @ 3d69fc │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354482,15 +354482,15 @@ │ │ │ │ add r0, r4, #924 @ 0x39c │ │ │ │ str r5, [r4, #1100] @ 0x44c │ │ │ │ strb r3, [r4, #1084] @ 0x43c │ │ │ │ bl 27d9a8 │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bic r1, r5, r1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrb r3, [r4, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d69ac │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r1, #0 │ │ │ │ bl 27e9ec │ │ │ │ @@ -354508,28 +354508,28 @@ │ │ │ │ str r8, [sl] │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #88] @ 0x58 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ add r2, r2, r5 │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ @@ -354547,28 +354547,28 @@ │ │ │ │ str r8, [r3, #-4] │ │ │ │ str r8, [r3], #-4 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #88] @ 0x58 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef580 │ │ │ │ + bl 8ef470 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ @@ -354613,42 +354613,42 @@ │ │ │ │ add ip, ip, #32 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r0, #1092] @ 0x444 │ │ │ │ orr r0, r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq fp, r6, ip, ror fp │ │ │ │ - rsbseq sp, pc, r8, lsr #32 │ │ │ │ - rsbseq sp, pc, ip │ │ │ │ + addseq fp, r6, ip, ror #20 │ │ │ │ + rsbseq ip, pc, r8, lsl pc @ │ │ │ │ + ldrsheq ip, [pc], #-236 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3d6afc │ │ │ │ ldr r2, [pc, #96] @ 3d6b00 │ │ │ │ ldr r1, [pc, #96] @ 3d6b04 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r0, #1344 @ 0x540 │ │ │ │ add r5, r0, #8512 @ 0x2140 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ bl 36a11c │ │ │ │ cmp r4, r5 │ │ │ │ bne 3d6ac8 │ │ │ │ @@ -354656,17 +354656,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq fp, r6, r8, lsl #22 │ │ │ │ - rsbseq ip, pc, r0, lsr #31 │ │ │ │ - rsbseq ip, pc, r0, asr #31 │ │ │ │ + @ instruction: 0x0096b9f8 │ │ │ │ + @ instruction: 0x007fce90 │ │ │ │ + ldrheq ip, [pc], #-224 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3d6b64 │ │ │ │ ldr r2, [pc, #68] @ 3d6b68 │ │ │ │ ldr r1, [pc, #68] @ 3d6b6c │ │ │ │ @@ -354674,25 +354674,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r0, #1104] @ 0x450 │ │ │ │ ldr r3, [r0, #1100] @ 0x44c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bic r1, r3, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c118 │ │ │ │ - addseq fp, r6, r4, lsl #21 │ │ │ │ - rsbseq ip, pc, r8, lsl pc @ │ │ │ │ - rsbseq ip, pc, r8, lsr pc @ │ │ │ │ + b 92c008 │ │ │ │ + addseq fp, r6, r4, ror r9 │ │ │ │ + rsbseq ip, pc, r8, lsl #28 │ │ │ │ + rsbseq ip, pc, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #144] @ 3d6c18 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354702,15 +354702,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3d6c1c │ │ │ │ ldr r1, [pc, #120] @ 3d6c20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr lr, [pc, #100] @ 3d6c24 │ │ │ │ mov ip, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add lr, lr, #60 @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [r0, #1092] @ 0x444 │ │ │ │ ands r3, r1, r2, lsl ip │ │ │ │ @@ -354727,18 +354727,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq fp, r6, r0, lsr #20 │ │ │ │ - rsbseq ip, pc, r8, lsr #29 │ │ │ │ - rsbseq ip, pc, r8, asr #29 │ │ │ │ - addseq fp, r6, r8, ror #19 │ │ │ │ + addseq fp, r6, r0, lsl r9 │ │ │ │ + @ instruction: 0x007fcd98 │ │ │ │ + ldrheq ip, [pc], #-216 @ │ │ │ │ + @ instruction: 0x0096b8d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 3d6cb4 │ │ │ │ ldr r2, [pc, #116] @ 3d6cb8 │ │ │ │ ldr r1, [pc, #116] @ 3d6cbc │ │ │ │ @@ -354746,15 +354746,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r2, [r0, #1084] @ 0x43c │ │ │ │ ldr r4, [r0, #1116] @ 0x45c │ │ │ │ ldr lr, [r0, #1120] @ 0x460 │ │ │ │ ldr ip, [r0, #1124] @ 0x464 │ │ │ │ ldr r5, [r0, #1112] @ 0x458 │ │ │ │ add r1, r0, r2, lsl #4 │ │ │ │ bic r4, r4, #3 │ │ │ │ @@ -354766,17 +354766,17 @@ │ │ │ │ str r4, [r1, #928] @ 0x3a0 │ │ │ │ str lr, [r1, #932] @ 0x3a4 │ │ │ │ str ip, [r1, #936] @ 0x3a8 │ │ │ │ strb r2, [r0, #1084] @ 0x43c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3d6784 │ │ │ │ - addseq fp, r6, r4, ror #18 │ │ │ │ - ldrsheq ip, [pc], #-216 @ │ │ │ │ - rsbseq ip, pc, r4, lsl lr @ │ │ │ │ + addseq fp, r6, r4, asr r8 │ │ │ │ + rsbseq ip, pc, r8, ror #25 │ │ │ │ + rsbseq ip, pc, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #176] @ 3d6d88 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354786,19 +354786,19 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3d6d8c │ │ │ │ ldr r1, [pc, #152] @ 3d6d90 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #132] @ 3d6d94 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93083c │ │ │ │ + bl 93072c │ │ │ │ ldr r3, [pc, #120] @ 3d6d98 │ │ │ │ cmp r5, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ beq 3d6d60 │ │ │ │ ldr r3, [pc, #108] @ 3d6d9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -354808,32 +354808,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #134217728 @ 0x8000000 │ │ │ │ bic r3, r3, #3584 @ 0xe00 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ str r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e3c60 │ │ │ │ + b 8e3b50 │ │ │ │ ldr r3, [r4, #1088] @ 0x440 │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, #134217728 @ 0x8000000 │ │ │ │ orr r3, r3, #3584 @ 0xe00 │ │ │ │ b 3d6d4c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3d6da0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d6d3c │ │ │ │ - @ instruction: 0x0096b8d0 │ │ │ │ - rsbseq ip, pc, r4, asr sp @ │ │ │ │ - rsbseq ip, pc, r0, ror sp @ │ │ │ │ + addseq fp, r6, r0, asr #15 │ │ │ │ + rsbseq ip, pc, r4, asr #24 │ │ │ │ + rsbseq ip, pc, r0, ror #24 │ │ │ │ strdeq r2, [r3, -r8] │ │ │ │ ldrbvc sp, [fp, #-3853]! @ 0xfffff0f3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq ip, pc, r4, ror #26 │ │ │ │ + rsbseq ip, pc, r4, asr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #416] @ 0x1a0 │ │ │ │ ldr r2, [r0, #2144] @ 0x860 │ │ │ │ mov r4, r0 │ │ │ │ @@ -354860,34 +354860,34 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [r4, #1908] @ 0x774 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r0, [r4, #1620] @ 0x654 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3d6e00 │ │ │ │ ldr r0, [r4, #1332] @ 0x534 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3d6df4 │ │ │ │ ldr r0, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3d6de8 │ │ │ │ ldr r0, [r4, #756] @ 0x2f4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3d6dd8 │ │ │ │ ldr r0, [r0, #468] @ 0x1d4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3d6dc8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #272] @ 0x110 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -354905,15 +354905,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6eb0 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3d6eb0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldrd r4, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ strd r4, [r0, #200] @ 0xc8 │ │ │ │ clz r3, r3 │ │ │ │ ldrd r4, [r0, #56] @ 0x38 │ │ │ │ @@ -355057,17 +355057,17 @@ │ │ │ │ ldr r2, [pc, #24] @ 3d7144 │ │ │ │ ldr r1, [pc, #24] @ 3d7148 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ b 27ec80 <__printf_chk@plt> │ │ │ │ - umullseq fp, r6, ip, r6 │ │ │ │ - addseq fp, r6, ip, ror #13 │ │ │ │ - ldrheq ip, [pc], #-164 @ │ │ │ │ + addseq fp, r6, ip, lsl #11 │ │ │ │ + @ instruction: 0x0096b5dc │ │ │ │ + rsbseq ip, pc, r4, lsr #19 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [r1, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #208] @ 0xd0 │ │ │ │ cmp r1, #0 │ │ │ │ strh r2, [r3, #168] @ 0xa8 │ │ │ │ beq 3d71b4 │ │ │ │ ldr r2, [r3, #164] @ 0xa4 │ │ │ │ @@ -355305,15 +355305,15 @@ │ │ │ │ ldrh r0, [r0] │ │ │ │ b 3d73b8 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r4, [r5, #1392] @ 0x570 │ │ │ │ ldr r0, [r5, #1424] @ 0x590 │ │ │ │ str r1, [r5, #1392] @ 0x570 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r1, [r5, #1388] @ 0x56c │ │ │ │ ldr r3, [r5, #1304] @ 0x518 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ lsl r0, r4, #3 │ │ │ │ orr r0, r0, r1, lsl #1 │ │ │ │ sub r3, r3, #2 │ │ │ │ orr r0, r0, r2 │ │ │ │ @@ -355354,15 +355354,15 @@ │ │ │ │ and r1, r1, #64 @ 0x40 │ │ │ │ orr r4, r4, r0 │ │ │ │ str r1, [r3, #136] @ 0x88 │ │ │ │ add r3, r2, r6 │ │ │ │ add r3, r5, r3, lsl #5 │ │ │ │ ldr r0, [r3, #468] @ 0x1d4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3d7568 │ │ │ │ add r3, r6, r6, lsl #3 │ │ │ │ add r3, r5, r3, lsl #5 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ lsl r4, r0, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ b 3d7568 │ │ │ │ @@ -355539,15 +355539,15 @@ │ │ │ │ ldr r1, [pc, #596] @ 3d7b08 │ │ │ │ ldr r0, [pc, #596] @ 3d7b0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d7350 │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d733c │ │ │ │ ldr r2, [pc, #556] @ 3d7b10 │ │ │ │ sub r3, ip, #3008 @ 0xbc0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -355595,15 +355595,15 @@ │ │ │ │ add r0, r0, #9472 @ 0x2500 │ │ │ │ add r0, r0, #24 │ │ │ │ ldrh r0, [r0, #56] @ 0x38 │ │ │ │ b 3d73b8 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r5, #1424] @ 0x590 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [r5, #1392] @ 0x570 │ │ │ │ ldrb r0, [r5, #1358] @ 0x54e │ │ │ │ lsl r3, r3, #3 │ │ │ │ ldr ip, [r5, #1396] @ 0x574 │ │ │ │ ldr r2, [r5, #1304] @ 0x518 │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ ldr r1, [r5, #1388] @ 0x56c │ │ │ │ @@ -355670,32 +355670,32 @@ │ │ │ │ lsr r0, r0, #16 │ │ │ │ b 3d73b8 │ │ │ │ ldr r1, [pc, #76] @ 3d7b14 │ │ │ │ ldr r0, [pc, #76] @ 3d7b18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d787c │ │ │ │ tsteq r3, r8, lsr #22 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq fp, r6, r0, ror #4 │ │ │ │ - addseq fp, r6, r2, lsr r2 │ │ │ │ + addseq fp, r6, r0, asr r1 │ │ │ │ + addseq fp, r6, r2, lsr #2 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r2, lsl #9 │ │ │ │ - addseq fp, r6, ip, lsr #4 │ │ │ │ + addseq fp, r6, ip, lsl r1 │ │ │ │ andeq r0, r0, r5, asr r5 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - addseq sl, r6, r8, ror #30 │ │ │ │ - rsbseq fp, pc, r4, ror #5 │ │ │ │ - addseq sl, r6, r2, ror #27 │ │ │ │ - addseq sl, r6, r4, asr sp │ │ │ │ - rsbseq ip, pc, r4, lsr r1 @ │ │ │ │ + addseq sl, r6, r8, asr lr │ │ │ │ + ldrsbeq fp, [pc], #-20 @ │ │ │ │ + @ instruction: 0x0096acd2 │ │ │ │ + addseq sl, r6, r4, asr #24 │ │ │ │ + rsbseq ip, pc, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #400] @ 3d7cc4 │ │ │ │ ldr r3, [pc, #400] @ 3d7cc8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -355719,15 +355719,15 @@ │ │ │ │ bne 3d7ba0 │ │ │ │ asr r3, ip, #31 │ │ │ │ ldrd r0, [r4, #208] @ 0xd0 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ ldr ip, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #236] @ 0xec │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ ldr r9, [r4, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr sl, [r4, #204] @ 0xcc │ │ │ │ adds r0, r1, r0 │ │ │ │ @@ -355767,15 +355767,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d7b6c │ │ │ │ asr lr, ip, #31 │ │ │ │ ldrd r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr ip, [r4, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d7b80 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -356075,23 +356075,23 @@ │ │ │ │ beq 3d8130 │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8130 │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ ldr r1, [r4, #252] @ 0xfc │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ str r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d81c8 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #248] @ 0xf8 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ ldr r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ add r3, r3, r0 │ │ │ │ mul r2, r0, r2 │ │ │ │ str r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ str r1, [r4, #220] @ 0xdc │ │ │ │ @@ -356432,16 +356432,16 @@ │ │ │ │ bl 3da038 │ │ │ │ b 3d846c │ │ │ │ mvn r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r8, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ b 3d838c │ │ │ │ - addseq sl, r6, r4, lsr r8 │ │ │ │ - rsbseq fp, pc, r4, asr #24 │ │ │ │ + addseq sl, r6, r4, lsr #14 │ │ │ │ + rsbseq fp, pc, r4, lsr fp @ │ │ │ │ │ │ │ │ 003d86c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r9, [r0, #12] │ │ │ │ @@ -356595,15 +356595,15 @@ │ │ │ │ ldr r0, [pc, #3432] @ 3d9694 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [pc, #3404] @ 3d9698 │ │ │ │ cmp r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ sbcs r3, r3, lr │ │ │ │ bcs 3d89b4 │ │ │ │ subs r3, r2, #768 @ 0x300 │ │ │ │ sbc r2, lr, #0 │ │ │ │ @@ -357021,15 +357021,15 @@ │ │ │ │ ldr r0, [pc, #1760] @ 3d96b4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ add r6, r6, r6, lsl #3 │ │ │ │ add r3, r4, r6, lsl #5 │ │ │ │ lsr r2, r7, #15 │ │ │ │ and r7, r7, #15 │ │ │ │ str r2, [r3, #548] @ 0x224 │ │ │ │ str r7, [r3, #552] @ 0x228 │ │ │ │ mov r0, #0 │ │ │ │ @@ -357131,15 +357131,15 @@ │ │ │ │ ldr r0, [pc, #1328] @ 3d96bc │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ add r3, r6, r6, lsl #3 │ │ │ │ add r3, r4, r3, lsl #5 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ strh r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -357447,35 +357447,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r3, ip, ror #10 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - @ instruction: 0x00969ef4 │ │ │ │ - rsbseq sl, pc, ip, ror #4 │ │ │ │ + addseq r9, r6, r4, ror #27 │ │ │ │ + rsbseq sl, pc, ip, asr r1 @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq r9, r6, r8, lsr #27 │ │ │ │ - umullseq r9, r6, r6, sp │ │ │ │ + umullseq r9, r6, r8, ip │ │ │ │ + addseq r9, r6, r6, lsl #25 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ @ instruction: 0xffffe3fc │ │ │ │ - addseq r9, r6, ip, asr #16 │ │ │ │ - rsbseq sl, pc, r8, asr #25 │ │ │ │ - umullseq r9, r6, r4, r6 │ │ │ │ - rsbseq sl, pc, r0, lsl fp @ │ │ │ │ - umullseq r9, r6, ip, r4 │ │ │ │ + addseq r9, r6, ip, lsr r7 │ │ │ │ + ldrheq sl, [pc], #-184 @ │ │ │ │ + addseq r9, r6, r4, lsl #11 │ │ │ │ + rsbseq sl, pc, r0, lsl #20 │ │ │ │ + addseq r9, r6, ip, lsl #7 │ │ │ │ @ instruction: 0xffffd648 │ │ │ │ - umullseq r9, r6, r8, r0 │ │ │ │ - ldrsbeq sl, [pc], #-68 @ │ │ │ │ + addseq r8, r6, r8, lsl #31 │ │ │ │ + rsbseq sl, pc, r4, asr #7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r9, r6, r8, asr r0 │ │ │ │ - @ instruction: 0x007fa494 │ │ │ │ - addseq r8, r6, r0, lsl #31 │ │ │ │ - ldrsbeq sl, [pc], #-60 @ │ │ │ │ + addseq r8, r6, r8, asr #30 │ │ │ │ + rsbseq sl, pc, r4, lsl #7 │ │ │ │ + addseq r8, r6, r0, ror lr │ │ │ │ + rsbseq sl, pc, ip, asr #5 │ │ │ │ lsr ip, r3, #11 │ │ │ │ mov r0, #1 │ │ │ │ and r1, r3, #3 │ │ │ │ and ip, ip, #3 │ │ │ │ lsl r1, r0, r1 │ │ │ │ lsl r0, r0, ip │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ @@ -357511,15 +357511,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #-188] @ 3d96c8 │ │ │ │ ldr r0, [pc, #-188] @ 3d96cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ add r3, r8, r6 │ │ │ │ add r3, r4, r3, lsl #5 │ │ │ │ ldr r2, [r3, #324] @ 0x144 │ │ │ │ cmp r2, #5 │ │ │ │ bls 3d8d00 │ │ │ │ ldr r3, [pc, #-224] @ 3d96d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -357527,15 +357527,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d8d00 │ │ │ │ ldr r1, [pc, #-240] @ 3d96d4 │ │ │ │ ldr r0, [pc, #-240] @ 3d96d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3d8d00 │ │ │ │ ldr r2, [r3, #428] @ 0x1ac │ │ │ │ mov r1, #0 │ │ │ │ cmp r2, r1 │ │ │ │ lsl r8, r6, #3 │ │ │ │ str r1, [r3, #404] @ 0x194 │ │ │ │ beq 3d9038 │ │ │ │ @@ -357581,15 +357581,15 @@ │ │ │ │ bl 3d7cd0 │ │ │ │ b 3d8e84 │ │ │ │ ldr r1, [pc, #-448] @ 3d96dc │ │ │ │ ldr r0, [pc, #-448] @ 3d96e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r3, #288 @ 0x120 │ │ │ │ mla r3, r6, r3, r4 │ │ │ │ ldr r3, [r3, #372] @ 0x174 │ │ │ │ b 3d8d4c │ │ │ │ mov r0, r5 │ │ │ │ bl 3d6ee8 │ │ │ │ str r8, [r7, #452] @ 0x1c4 │ │ │ │ @@ -357642,15 +357642,15 @@ │ │ │ │ ldr r0, [pc, #440] @ 3d9b38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r4 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 92c30c │ │ │ │ + bl 92c1fc │ │ │ │ add r2, r5, #1 │ │ │ │ add r5, r5, r5, lsl #3 │ │ │ │ add r2, r8, r2, lsl #2 │ │ │ │ add r5, r4, r5, lsl #5 │ │ │ │ str r0, [fp, #8] │ │ │ │ ldr r1, [r4] │ │ │ │ str r4, [r1, #12] │ │ │ │ @@ -357707,15 +357707,15 @@ │ │ │ │ mov r3, #786432 @ 0xc0000 │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r0, [pc, #176] @ 3d9b3c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r5, [r4, #180] @ 0xb4 │ │ │ │ - bl 92c358 │ │ │ │ + bl 92c248 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 45be20 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 3d86c4 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -357728,20 +357728,20 @@ │ │ │ │ ldr r2, [pc, #108] @ 3d9b44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r6, #8] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -357749,15 +357749,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0xffffe1ac │ │ │ │ @ instruction: 0xffffe600 │ │ │ │ @ instruction: 0xffffe440 │ │ │ │ @ instruction: 0xffffd790 │ │ │ │ - rsbseq sl, pc, ip, ror #3 │ │ │ │ + ldrsbeq sl, [pc], #-12 @ │ │ │ │ rscseq r5, r1, r0, asr #5 │ │ │ │ │ │ │ │ 003d9b48 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add r0, r0, #9472 @ 0x2500 │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ @@ -357881,26 +357881,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r3, [r4] │ │ │ │ ldrd r2, [r3, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ asr r1, r7, #31 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ adds r2, r0, r5 │ │ │ │ adc r3, r6, r1 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl b8d598 │ │ │ │ + bl b8d488 │ │ │ │ b 3d9d1c │ │ │ │ │ │ │ │ 003d9d7c : │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r5, [r0] │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r9, [r5, #72] @ 0x48 │ │ │ │ @@ -358131,23 +358131,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ cmp r2, #0 │ │ │ │ beq 3da128 │ │ │ │ ldrd r0, [r5, #16] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ strd r0, [r5, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d180 │ │ │ │ + b b8d070 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r3, [r4] │ │ │ │ ldr ip, [r3, #56] @ 0x38 │ │ │ │ ldr lr, [r3, #60] @ 0x3c │ │ │ │ adds r2, ip, #1 │ │ │ │ adc r3, lr, #0 │ │ │ │ cmp r2, #3 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ @@ -358155,18 +358155,18 @@ │ │ │ │ movcs r2, #0 │ │ │ │ movcc r2, ip │ │ │ │ movcs lr, r2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, lr │ │ │ │ ldr r0, [r4, #8] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ ldrd r0, [r5, #16] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ strd r0, [r5, #56] @ 0x38 │ │ │ │ b 3da0c8 │ │ │ │ │ │ │ │ 003da198 : │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -358210,15 +358210,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ add r4, r4, #88 @ 0x58 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ cmp r8, r5 │ │ │ │ str r6, [r4, #-80] @ 0xffffffb0 │ │ │ │ bne 3da218 │ │ │ │ ldr r3, [pc, #64] @ 3da2a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -358294,15 +358294,15 @@ │ │ │ │ ldr r0, [pc, #276] @ 3da494 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27efa4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r7, #72] @ 0x48 │ │ │ │ bne 3da488 │ │ │ │ mov r3, #1 │ │ │ │ @@ -358352,23 +358352,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27efa4 │ │ │ │ mov lr, sl │ │ │ │ b 3da320 │ │ │ │ - addseq r8, r6, ip, lsl r5 │ │ │ │ - rsbseq r9, pc, r4, lsl #19 │ │ │ │ - rsbseq r9, pc, ip, ror #16 │ │ │ │ - addseq r8, r6, r8, lsr #8 │ │ │ │ + addseq r8, r6, ip, lsl #8 │ │ │ │ + rsbseq r9, pc, r4, ror r8 @ │ │ │ │ + rsbseq r9, pc, ip, asr r7 @ │ │ │ │ + addseq r8, r6, r8, lsl r3 │ │ │ │ │ │ │ │ 003da4a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -358470,15 +358470,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #24 │ │ │ │ str lr, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27efa4 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ adds lr, r2, r3 │ │ │ │ adc ip, r0, #0 │ │ │ │ cmp r5, lr │ │ │ │ sbcs ip, r9, ip │ │ │ │ @@ -358507,63 +358507,63 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #24 │ │ │ │ str r8, [sp] │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27efa4 │ │ │ │ mov r4, r0 │ │ │ │ b 3da518 │ │ │ │ - addseq r8, r6, ip, ror #4 │ │ │ │ - rsbseq r9, pc, r8, lsr r7 @ │ │ │ │ - @ instruction: 0x009681d8 │ │ │ │ - rsbseq r9, pc, r8, ror #12 │ │ │ │ + addseq r8, r6, ip, asr r1 │ │ │ │ + rsbseq r9, pc, r8, lsr #12 │ │ │ │ + addseq r8, r6, r8, asr #1 │ │ │ │ + rsbseq r9, pc, r8, asr r5 @ │ │ │ │ ldr r0, [pc, #4] @ 3da710 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r4, r1, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3da798 │ │ │ │ ldr r2, [pc, #108] @ 3da79c │ │ │ │ ldr r1, [pc, #108] @ 3da7a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #80] @ 3da7a4 │ │ │ │ ldr r1, [pc, #80] @ 3da7a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #60] @ 3da7ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009681b8 │ │ │ │ - rsbseq r9, sp, r0, ror #6 │ │ │ │ - @ instruction: 0x008083b8 │ │ │ │ + addseq r8, r6, r8, lsr #1 │ │ │ │ + rsbseq r9, sp, r0, asr r2 │ │ │ │ + addeq r8, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ rscseq r4, r1, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -358663,33 +358663,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #68] @ 3da988 │ │ │ │ ldr r0, [pc, #68] @ 3da98c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3da7f8 │ │ │ │ ldr r3, [pc, #48] @ 3da990 │ │ │ │ ldr r1, [pc, #48] @ 3da994 │ │ │ │ ldr r0, [pc, #48] @ 3da998 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #153 @ 0x99 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r2, r8, lsr r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r8, r6, r4, asr #1 │ │ │ │ - addseq r7, r6, r8, lsr #31 │ │ │ │ - rsbseq r7, lr, ip, ror #15 │ │ │ │ - addseq r7, r6, r8, lsl #31 │ │ │ │ - rsbseq r9, pc, r0, lsr r4 @ │ │ │ │ - rsbseq r9, pc, r4, asr #8 │ │ │ │ + @ instruction: 0x00967fb4 │ │ │ │ + umullseq r7, r6, r8, lr │ │ │ │ + ldrsbeq r7, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + addseq r7, r6, r8, ror lr │ │ │ │ + rsbseq r9, pc, r0, lsr #6 │ │ │ │ + rsbseq r9, pc, r4, lsr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov ip, #15 │ │ │ │ @@ -358760,35 +358760,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 3daae4 │ │ │ │ ldr r0, [pc, #28] @ 3daae8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3daa38 │ │ │ │ tsteq r2, r4, lsl #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r7, r6, r4, lsr #28 │ │ │ │ - rsbseq r7, lr, r8, ror #12 │ │ │ │ + addseq r7, r6, r4, lsl sp │ │ │ │ + rsbseq r7, lr, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3dab74 │ │ │ │ ldr r2, [pc, #112] @ 3dab78 │ │ │ │ ldr r1, [pc, #112] @ 3dab7c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr ip, [pc, #80] @ 3dab80 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r1, r0, #640 @ 0x280 │ │ │ │ str ip, [r0, #1824] @ 0x720 │ │ │ │ str r2, [r0, #1820] @ 0x71c │ │ │ │ str r2, [r3, #1180] @ 0x49c │ │ │ │ @@ -358800,17 +358800,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r6, r4, ror #27 │ │ │ │ - rsbseq r9, pc, r8, lsr #5 │ │ │ │ - rsbseq r9, pc, r4, asr #5 │ │ │ │ + @ instruction: 0x00967cd4 │ │ │ │ + @ instruction: 0x007f9198 │ │ │ │ + ldrheq r9, [pc], #-20 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #308] @ 3dacd0 │ │ │ │ ldr r7, [pc, #308] @ 3dacd4 │ │ │ │ @@ -358819,15 +358819,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r6, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ ldr r4, [pc, #268] @ 3dacdc │ │ │ │ mov fp, #0 │ │ │ │ str r7, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r7, [pc, #256] @ 3dace0 │ │ │ │ ldr sl, [pc, #256] @ 3dace4 │ │ │ │ @@ -358838,70 +358838,70 @@ │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ mov r9, #0 │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r8 │ │ │ │ bl 381344 │ │ │ │ ldr r3, [pc, #176] @ 3dace8 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r5, #920 @ 0x398 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r4 │ │ │ │ bl 381344 │ │ │ │ add r4, r5, #1216 @ 0x4c0 │ │ │ │ add r8, r5, #1856 @ 0x740 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ bl 381244 │ │ │ │ cmp r4, r8 │ │ │ │ bne 3dac84 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r7, r6, r0, asr sp │ │ │ │ - rsbseq r9, pc, r4, lsr r2 @ │ │ │ │ - rsbseq r9, pc, ip, lsl #4 │ │ │ │ + addseq r7, r6, r0, asr #24 │ │ │ │ + rsbseq r9, pc, r4, lsr #2 │ │ │ │ + ldrsheq r9, [pc], #-12 @ │ │ │ │ ldrsheq r4, [r1], #20 @ │ │ │ │ - rsbseq r6, lr, r8, asr r8 │ │ │ │ - rsbseq r6, lr, r4, asr #16 │ │ │ │ - ldrheq r9, [pc], #-16 @ │ │ │ │ + rsbseq r6, lr, r8, asr #14 │ │ │ │ + rsbseq r6, lr, r4, lsr r7 │ │ │ │ + rsbseq r9, pc, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ ldr lr, [pc, #1204] @ 3db1c0 │ │ │ │ @@ -358969,75 +358969,75 @@ │ │ │ │ add r9, r3, #1088 @ 0x440 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add r9, r9, #4 │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #4 │ │ │ │ str r0, [r7, #1188] @ 0x4a4 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #8 │ │ │ │ str r0, [r7, #1192] @ 0x4a8 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #12 │ │ │ │ str r0, [r7, #1196] @ 0x4ac │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #16 │ │ │ │ str r0, [r7, #1200] @ 0x4b0 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #20 │ │ │ │ str r0, [r7, #1204] @ 0x4b4 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ ldr r3, [r7, #1188] @ 0x4a4 │ │ │ │ ldr fp, [r7, #1200] @ 0x4b0 │ │ │ │ ands lr, r3, #2 │ │ │ │ str r0, [r7, #1208] @ 0x4b8 │ │ │ │ beq 3db164 │ │ │ │ ldr r3, [r7, #1204] @ 0x4b4 │ │ │ │ ldr r1, [pc, #668] @ 3db1c8 │ │ │ │ @@ -359085,15 +359085,15 @@ │ │ │ │ str r3, [r8] │ │ │ │ ldr r2, [r6, #8] │ │ │ │ strb r4, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0ea0 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3daf70 │ │ │ │ add r5, r5, r5, lsl #2 │ │ │ │ add r4, r4, r5, lsl #3 │ │ │ │ str r7, [r4, #1212] @ 0x4bc │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ @@ -359110,15 +359110,15 @@ │ │ │ │ ldr r1, [pc, #408] @ 3db1d0 │ │ │ │ ldr r0, [pc, #408] @ 3db1d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #124 @ 0x7c │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ add r3, r5, r5, lsl #2 │ │ │ │ add r3, r4, r3, lsl #3 │ │ │ │ str r7, [r3, #1184] @ 0x4a0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -359131,27 +359131,27 @@ │ │ │ │ str r3, [r9, #1180] @ 0x49c │ │ │ │ ldr r3, [r4, #1820] @ 0x71c │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, r2, lsl r5 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [r4, #1820] @ 0x71c │ │ │ │ ldr r0, [r9, #1216] @ 0x4c0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [r9, #1180] @ 0x49c │ │ │ │ b 3dad7c │ │ │ │ str r3, [r8, #4] │ │ │ │ str r3, [r8] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ strb r4, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stmib sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f193c │ │ │ │ + bl 8f182c │ │ │ │ b 3daf88 │ │ │ │ subs r7, r7, #65536 @ 0x10000 │ │ │ │ beq 3db104 │ │ │ │ ldr r3, [r5, #1192] @ 0x4a8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r5, #1192] @ 0x4a8 │ │ │ │ @@ -359192,34 +359192,34 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r3, [r5, #1180] @ 0x49c │ │ │ │ ldr r3, [r2, #1820] @ 0x71c │ │ │ │ orr r3, r3, r1 │ │ │ │ str r3, [r2, #1820] @ 0x71c │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r5, #1216] @ 0x4c0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3db120 │ │ │ │ ldr r3, [pc, #52] @ 3db1d8 │ │ │ │ ldr r1, [pc, #52] @ 3db1dc │ │ │ │ ldr r0, [pc, #52] @ 3db1e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ strdeq lr, [r2, -r8] │ │ │ │ rscscc r0, pc, r1 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009678b4 │ │ │ │ - ldrsheq r7, [lr], #-8 @ │ │ │ │ - addseq r7, r6, r4, asr #14 │ │ │ │ - rsbseq r8, pc, ip, ror #23 │ │ │ │ - rsbseq r8, pc, r0, lsl #24 │ │ │ │ + addseq r7, r6, r4, lsr #15 │ │ │ │ + rsbseq r6, lr, r8, ror #31 │ │ │ │ + addseq r7, r6, r4, lsr r6 │ │ │ │ + ldrsbeq r8, [pc], #-172 @ │ │ │ │ + ldrsheq r8, [pc], #-160 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldrd r4, [sp, #32] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -359293,19 +359293,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3db334 │ │ │ │ ldr r0, [pc, #32] @ 3db338 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ smlatbeq r2, r8, fp, sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009675d8 │ │ │ │ - rsbseq r6, lr, ip, lsl lr │ │ │ │ + addseq r7, r6, r8, asr #9 │ │ │ │ + rsbseq r6, lr, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #248] @ 3db44c │ │ │ │ ldr r8, [pc, #248] @ 3db450 │ │ │ │ ldr r7, [pc, #248] @ 3db454 │ │ │ │ @@ -359315,46 +359315,46 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr sl, [pc, #204] @ 3db458 │ │ │ │ ldr r3, [pc, #204] @ 3db45c │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r1, [pc, #196] @ 3db460 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ ldr r2, [pc, #168] @ 3db464 │ │ │ │ ldr r1, [pc, #168] @ 3db468 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #148] @ 3db46c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r5, #1088]! @ 0x440 │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 8e4fc0 │ │ │ │ + bl 8e4eb0 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr ip, [pc, #104] @ 3db470 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r1, r0, #640 @ 0x280 │ │ │ │ str ip, [r0, #1824] @ 0x720 │ │ │ │ str r2, [r0, #1820] @ 0x71c │ │ │ │ str r2, [r3, #1180] @ 0x49c │ │ │ │ @@ -359366,88 +359366,88 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - umullseq r7, r6, r4, r5 │ │ │ │ - rsbseq r8, pc, r8, asr sl @ │ │ │ │ - rsbseq r8, pc, r4, ror sl @ │ │ │ │ + addseq r7, r6, r4, lsl #9 │ │ │ │ + rsbseq r8, pc, r8, asr #18 │ │ │ │ + rsbseq r8, pc, r4, ror #18 │ │ │ │ tsteq r2, r8, ror sl │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - rsbseq r6, pc, r4, ror sp @ │ │ │ │ - rsbseq r6, pc, r8, asr sp @ │ │ │ │ - rsbseq r0, pc, r4, lsl ip @ │ │ │ │ - rsbseq r8, pc, r8, lsr #20 │ │ │ │ + rsbseq r6, pc, r4, ror #24 │ │ │ │ + rsbseq r6, pc, r8, asr #24 │ │ │ │ + rsbseq r0, pc, r4, lsl #22 │ │ │ │ + rsbseq r8, pc, r8, lsl r9 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldr r0, [pc, #4] @ 3db480 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r3, r1, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d180 │ │ │ │ + b b8d070 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #752] @ 0x2f0 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #24] @ 3db4fc │ │ │ │ mov r3, #0 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3db568 │ │ │ │ ldr r2, [pc, #80] @ 3db56c │ │ │ │ ldr r1, [pc, #80] @ 3db570 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #52] @ 3db574 │ │ │ │ ldr ip, [pc, #52] @ 3db578 │ │ │ │ ldr r1, [pc, #52] @ 3db57c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929c98 │ │ │ │ - addseq r7, r6, r0, lsl #9 │ │ │ │ - rsbseq r8, sp, r0, ror r5 │ │ │ │ - addeq r7, r0, ip, asr #11 │ │ │ │ + b 929b88 │ │ │ │ + addseq r7, r6, r0, ror r3 │ │ │ │ + rsbseq r8, sp, r0, ror #8 │ │ │ │ + @ instruction: 0x008074bc │ │ │ │ rscseq r3, r1, ip, lsl #19 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -359458,25 +359458,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3db658 │ │ │ │ ldr r1, [pc, #172] @ 3db65c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #152] @ 3db660 │ │ │ │ ldr r1, [pc, #152] @ 3db664 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r5, #756 @ 0x2f4 │ │ │ │ bl 381244 │ │ │ │ ldr r1, [pc, #112] @ 3db668 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 36c66c │ │ │ │ @@ -359486,29 +359486,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #80] @ 3db670 │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ mov r4, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ str r4, [r5, #752] @ 0x2f0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r6, r8, lsl #8 │ │ │ │ - ldrheq r8, [pc], #-136 @ │ │ │ │ - rsbseq r8, pc, r4, asr #17 │ │ │ │ - rsbseq r5, lr, ip, asr lr │ │ │ │ - rsbseq r5, lr, ip, ror #28 │ │ │ │ + @ instruction: 0x009672f8 │ │ │ │ + rsbseq r8, pc, r8, lsr #15 │ │ │ │ + ldrheq r8, [pc], #-116 @ │ │ │ │ + rsbseq r5, lr, ip, asr #26 │ │ │ │ + rsbseq r5, lr, ip, asr sp │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -359518,40 +359518,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b8d180 │ │ │ │ - addseq r7, r6, r0, lsl r3 │ │ │ │ - rsbseq r8, pc, r8, asr #15 │ │ │ │ - ldrsbeq r8, [pc], #-120 @ │ │ │ │ + b b8d070 │ │ │ │ + addseq r7, r6, r0, lsl #4 │ │ │ │ + ldrheq r8, [pc], #-104 @ │ │ │ │ + rsbseq r8, pc, r8, asr #13 │ │ │ │ ldr r0, [pc, #4] @ 3db6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r3, r1, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3db778 │ │ │ │ ldr r2, [pc, #132] @ 3db77c │ │ │ │ ldr r1, [pc, #132] @ 3db780 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #104] @ 3db784 │ │ │ │ ldr r1, [pc, #104] @ 3db788 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -359569,20 +359569,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r7, r6, ip, asr #5 │ │ │ │ - @ instruction: 0x007d8394 │ │ │ │ - strdeq r7, [r0], r0 │ │ │ │ - addeq fp, fp, r8, lsl #23 │ │ │ │ + @ instruction: 0x009671bc │ │ │ │ + rsbseq r8, sp, r4, lsl #5 │ │ │ │ + addeq r7, r0, r0, ror #5 │ │ │ │ + addeq fp, fp, r8, ror sl │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addeq r5, pc, ip, lsr r3 @ │ │ │ │ + addeq r5, pc, ip, lsr #4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r0, #6 │ │ │ │ @@ -359597,18 +359597,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3db7f8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r3, r1, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3db8ac │ │ │ │ ldr r2, [pc, #152] @ 3db8b0 │ │ │ │ @@ -359616,25 +359616,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #120] @ 3db8b8 │ │ │ │ ldr r1, [pc, #120] @ 3db8bc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #88] @ 3db8c0 │ │ │ │ ldr r3, [pc, #88] @ 3db8c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3db8c8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -359645,20 +359645,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - @ instruction: 0x009671b4 │ │ │ │ - rsbseq r8, sp, r4, ror r2 │ │ │ │ - ldrdeq r7, [r0], r0 │ │ │ │ - rsbseq r8, lr, ip, asr #23 │ │ │ │ - rsbseq r8, lr, r0, ror #23 │ │ │ │ + b 927de4 │ │ │ │ + addseq r7, r6, r4, lsr #1 │ │ │ │ + rsbseq r8, sp, r4, ror #2 │ │ │ │ + addeq r7, r0, r0, asr #3 │ │ │ │ + ldrheq r8, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq r8, [lr], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r4, asr #9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, lsl #25 │ │ │ │ ldrsheq r0, [pc], #104 @ │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359670,49 +359670,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #120] @ 3db990 │ │ │ │ ldr r1, [pc, #120] @ 3db994 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #88] @ 3db998 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #72] @ 3db99c │ │ │ │ mov r2, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ strh r2, [r4, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r7, [r6], ip │ │ │ │ - @ instruction: 0x007d819c │ │ │ │ - strdeq r7, [r0], r8 │ │ │ │ - rsbseq r8, pc, r4, ror r5 @ │ │ │ │ - rsbseq r8, pc, ip, ror r5 @ │ │ │ │ + addseq r6, r6, ip, asr #31 │ │ │ │ + rsbseq r8, sp, ip, lsl #1 │ │ │ │ + addeq r7, r0, r8, ror #1 │ │ │ │ + rsbseq r8, pc, r4, ror #8 │ │ │ │ + rsbseq r8, pc, ip, ror #8 │ │ │ │ andeq r0, r0, ip, lsr r9 │ │ │ │ rscseq r3, r1, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -359722,25 +359722,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [fp, #-40] @ 0xffffffd8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #788] @ 3dbcfc │ │ │ │ ldr r2, [pc, #788] @ 3dbd00 │ │ │ │ ldr r1, [pc, #788] @ 3dbd04 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrh r8, [r5, #106] @ 0x6a │ │ │ │ ldr r7, [pc, #756] @ 3dbd08 │ │ │ │ cmp r4, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ beq 3dba30 │ │ │ │ ldr r3, [pc, #744] @ 3dbd0c │ │ │ │ ldr r9, [r7, r3] │ │ │ │ @@ -359822,24 +359822,24 @@ │ │ │ │ sub r0, fp, #60 @ 0x3c │ │ │ │ str r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ str r1, [fp, #-60] @ 0xffffffc4 │ │ │ │ str r1, [fp, #-56] @ 0xffffffc8 │ │ │ │ str r1, [fp, #-52] @ 0xffffffcc │ │ │ │ str r1, [fp, #-48] @ 0xffffffd0 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [fp, #-52] @ 0xffffffcc │ │ │ │ ldr r2, [fp, #-60] @ 0xffffffc4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3dbd20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dba30 │ │ │ │ ldr r3, [pc, #380] @ 3dbd24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -359886,110 +359886,110 @@ │ │ │ │ str r3, [fp, #-76] @ 0xffffffb4 │ │ │ │ str r2, [fp, #-72] @ 0xffffffb8 │ │ │ │ str r1, [fp, #-60] @ 0xffffffc4 │ │ │ │ str r1, [fp, #-56] @ 0xffffffc8 │ │ │ │ str r1, [fp, #-52] @ 0xffffffcc │ │ │ │ str r1, [fp, #-48] @ 0xffffffd0 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [fp, #-76] @ 0xffffffb4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [fp, #-72] @ 0xffffffb8 │ │ │ │ stm sp, {r2, sl} │ │ │ │ ldr r2, [fp, #-60] @ 0xffffffc4 │ │ │ │ ldr r3, [fp, #-52] @ 0xffffffcc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3dbd28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ b 3dbbd0 │ │ │ │ mov r3, sl │ │ │ │ b 3dbb1c │ │ │ │ ldr r0, [pc, #116] @ 3dbd2c │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ b 3dbbd0 │ │ │ │ ldr r0, [pc, #84] @ 3dbd30 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3dbb94 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27fb6c │ │ │ │ tsteq r2, r4, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r6, r4, ror #31 │ │ │ │ - @ instruction: 0x007f849c │ │ │ │ - rsbseq r8, pc, r8, lsr #9 │ │ │ │ + @ instruction: 0x00966ed4 │ │ │ │ + rsbseq r8, pc, ip, lsl #7 │ │ │ │ + @ instruction: 0x007f8398 │ │ │ │ strdeq sp, [r2, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r2, ip, r3, sp │ │ │ │ andeq r6, r0, ip, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, pc, r0, lsr #6 │ │ │ │ + rsbseq r8, pc, r0, lsl r2 @ │ │ │ │ andeq r1, r0, r4, asr #6 │ │ │ │ - rsbseq r8, pc, r4, ror r2 @ │ │ │ │ - rsbseq r8, pc, ip, lsl #5 │ │ │ │ - rsbseq r8, pc, r4, lsl #4 │ │ │ │ + rsbseq r8, pc, r4, ror #2 │ │ │ │ + rsbseq r8, pc, ip, ror r1 @ │ │ │ │ + ldrsheq r8, [pc], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3dbd98 │ │ │ │ ldr r2, [pc, #76] @ 3dbd9c │ │ │ │ ldr r1, [pc, #76] @ 3dbda0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r6, r0, lsl #25 │ │ │ │ - rsbseq r8, pc, r8, lsr #4 │ │ │ │ - rsbseq r8, pc, r4, asr #2 │ │ │ │ + addseq r6, r6, r0, ror fp │ │ │ │ + rsbseq r8, pc, r8, lsl r1 @ │ │ │ │ + rsbseq r8, pc, r4, lsr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #232] @ 3dbea4 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r4, [pc, #228] @ 3dbea8 │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r1, [pc, #216] @ 3dbeac │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #16 │ │ │ │ bhi 3dbe8c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dbe70 │ │ │ │ ldr sl, [pc, #168] @ 3dbeb0 │ │ │ │ ldr r9, [pc, #168] @ 3dbeb4 │ │ │ │ @@ -360009,15 +360009,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ add r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 931f9c │ │ │ │ + bl 931e8c │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ ldrb r3, [r6, #112] @ 0x70 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 3dbe20 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ @@ -360028,50 +360028,50 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #44] @ 3dbec0 │ │ │ │ ldr r2, [pc, #44] @ 3dbec4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r6, r6, ip, lsl #24 │ │ │ │ - ldrheq r8, [pc], #-12 @ │ │ │ │ - rsbseq r8, pc, r8, asr #1 │ │ │ │ - ldrheq r8, [pc], #-24 @ │ │ │ │ + @ instruction: 0x00966afc │ │ │ │ + rsbseq r7, pc, ip, lsr #31 │ │ │ │ + ldrheq r7, [pc], #-248 @ │ │ │ │ + rsbseq r8, pc, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - rsbseq r4, pc, ip, lsl #24 │ │ │ │ + ldrsheq r4, [pc], #-172 @ │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - rsbseq r8, pc, ip, lsl #2 │ │ │ │ + ldrsheq r7, [pc], #-252 @ │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 3dbf90 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [pc, #172] @ 3dbf94 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #160] @ 3dbf98 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r1, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #132] @ 3dbf9c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r3, #18 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dbf70 │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ add r1, r4, #116 @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ @@ -360087,68 +360087,68 @@ │ │ │ │ bl 27f3a0 │ │ │ │ ldr r1, [pc, #36] @ 3dbfa4 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d978 │ │ │ │ str r0, [r4, #196] @ 0xc4 │ │ │ │ b 3dbf44 │ │ │ │ - addseq r6, r6, r8, ror #21 │ │ │ │ - rsbseq r7, pc, ip, lsr #31 │ │ │ │ - @ instruction: 0x007f7f94 │ │ │ │ - rsbseq r8, pc, r4, rrx │ │ │ │ + @ instruction: 0x009669d8 │ │ │ │ + @ instruction: 0x007f7e9c │ │ │ │ + rsbseq r7, pc, r4, lsl #29 │ │ │ │ + rsbseq r7, pc, r4, asr pc @ │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ - rsbseq r8, pc, r0, asr r0 @ │ │ │ │ + rsbseq r7, pc, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 3dc0f4 │ │ │ │ ldr r2, [pc, #308] @ 3dc0f8 │ │ │ │ ldr r1, [pc, #308] @ 3dc0fc │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #276] @ 3dc100 │ │ │ │ add r6, pc, r6 │ │ │ │ ldrb r3, [r0, #105] @ 0x69 │ │ │ │ mov r4, r0 │ │ │ │ and r2, r3, #15 │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3dc0c0 │ │ │ │ add r2, r0, r2 │ │ │ │ ldrb r5, [r2, #106] @ 0x6a │ │ │ │ cmp r3, #16 │ │ │ │ beq 3dc090 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #228] @ 3dc104 │ │ │ │ ldr r2, [pc, #228] @ 3dc108 │ │ │ │ ldr r1, [pc, #228] @ 3dc10c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq 3dc070 │ │ │ │ tst r3, #16 │ │ │ │ beq 3dc070 │ │ │ │ ldrb r1, [r0, #113] @ 0x71 │ │ │ │ and r0, r3, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -360161,57 +360161,57 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3dc010 │ │ │ │ ldr r1, [pc, #104] @ 3dc114 │ │ │ │ ldr r0, [pc, #104] @ 3dc118 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3dc010 │ │ │ │ ldr r3, [pc, #72] @ 3dc110 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r5, #255 @ 0xff │ │ │ │ beq 3dc010 │ │ │ │ ldr r0, [pc, #60] @ 3dc11c │ │ │ │ add r1, r5, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 3dc008 │ │ │ │ - addseq r6, r6, ip, lsl #20 │ │ │ │ - ldrheq r7, [pc], #-244 @ │ │ │ │ - rsbseq r7, pc, ip, asr #29 │ │ │ │ + @ instruction: 0x009668fc │ │ │ │ + rsbseq r7, pc, r4, lsr #29 │ │ │ │ + ldrheq r7, [pc], #-220 @ │ │ │ │ tsteq r2, ip, lsl lr │ │ │ │ - addseq r6, r6, ip, lsr #19 │ │ │ │ - rsbseq r7, pc, r0, ror #28 │ │ │ │ - rsbseq r7, pc, r0, ror lr @ │ │ │ │ + umullseq r6, r6, ip, r8 @ │ │ │ │ + rsbseq r7, pc, r0, asr sp @ │ │ │ │ + rsbseq r7, pc, r0, ror #26 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r6, r6, r4, lsr #18 │ │ │ │ - rsbseq r7, pc, r4, asr pc @ │ │ │ │ - rsbseq r7, pc, r0, lsl #30 │ │ │ │ + addseq r6, r6, r4, lsl r8 │ │ │ │ + rsbseq r7, pc, r4, asr #28 │ │ │ │ + ldrsheq r7, [pc], #-208 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #304] @ 3dc274 │ │ │ │ ldr r2, [pc, #304] @ 3dc278 │ │ │ │ ldr r1, [pc, #304] @ 3dc27c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r5, r0 │ │ │ │ ldrb r0, [r0, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dc254 │ │ │ │ sub r6, r4, r4, lsl #2 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ mov r7, r4 │ │ │ │ @@ -360258,46 +360258,46 @@ │ │ │ │ and lr, lr, r9 │ │ │ │ cmp lr, r1 │ │ │ │ strb r3, [r2, #106] @ 0x6a │ │ │ │ beq 3dc240 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r6, r7, lsl #2] │ │ │ │ movne r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrb r0, [r5, #112] @ 0x70 │ │ │ │ add r7, r7, #1 │ │ │ │ sub r3, r7, r4 │ │ │ │ cmp r0, r3 │ │ │ │ bgt 3dc188 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27fb6c │ │ │ │ - addseq r6, r6, r8, lsl #17 │ │ │ │ - rsbseq r7, pc, r0, asr #26 │ │ │ │ - rsbseq r7, pc, r0, asr sp @ │ │ │ │ + addseq r6, r6, r8, ror r7 │ │ │ │ + rsbseq r7, pc, r0, lsr ip @ │ │ │ │ + rsbseq r7, pc, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3dc310 │ │ │ │ ldr r2, [pc, #120] @ 3dc314 │ │ │ │ ldr r1, [pc, #120] @ 3dc318 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #88] @ 3dc31c │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ 3dc320 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ @@ -360311,17 +360311,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r6, r6, r4, lsr r7 │ │ │ │ - ldrsbeq r7, [pc], #-200 @ │ │ │ │ - ldrsheq r7, [pc], #-180 @ │ │ │ │ + addseq r6, r6, r4, lsr #12 │ │ │ │ + rsbseq r7, pc, r8, asr #23 │ │ │ │ + rsbseq r7, pc, r4, ror #21 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ ldrshhi r8, [pc], #15 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ 3dc41c │ │ │ │ @@ -360333,24 +360333,24 @@ │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #18 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #168] @ 3dc428 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3dc3f8 │ │ │ │ ldrb r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, r4 │ │ │ │ ble 3dc3f8 │ │ │ │ add r4, r6, r4 │ │ │ │ ldrb r3, [r4, #180] @ 0xb4 │ │ │ │ @@ -360378,21 +360378,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3dc434 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3dc438 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - umullseq r6, r6, r4, r6 @ │ │ │ │ - rsbseq r7, pc, r4, asr fp @ │ │ │ │ - rsbseq r7, pc, r0, lsr ip @ │ │ │ │ - rsbseq r7, pc, r0, lsl fp @ │ │ │ │ - addseq r6, r6, ip, asr #11 │ │ │ │ - rsbseq r7, pc, r4, lsl #21 │ │ │ │ - rsbseq r7, pc, r8, lsr #24 │ │ │ │ + addseq r6, r6, r4, lsl #11 │ │ │ │ + rsbseq r7, pc, r4, asr #20 │ │ │ │ + rsbseq r7, pc, r0, lsr #22 │ │ │ │ + rsbseq r7, pc, r0, lsl #20 │ │ │ │ + @ instruction: 0x009664bc │ │ │ │ + rsbseq r7, pc, r4, ror r9 @ │ │ │ │ + rsbseq r7, pc, r8, lsl fp @ │ │ │ │ muleq r0, lr, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #164] @ 3dc4f8 │ │ │ │ cmp r1, #5 │ │ │ │ @@ -360422,29 +360422,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 3dc500 │ │ │ │ ldr r0, [pc, #72] @ 3dc504 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #160 @ 0xa0 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ cmp r1, #1 │ │ │ │ bls 3dc48c │ │ │ │ add r4, r0, r1 │ │ │ │ strb r2, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0102c9b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r6, r6, r8, lsl r5 │ │ │ │ - @ instruction: 0x007f7b98 │ │ │ │ + addseq r6, r6, r8, lsl #8 │ │ │ │ + rsbseq r7, pc, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #236] @ 3dc60c │ │ │ │ ldr r7, [pc, #236] @ 3dc610 │ │ │ │ ldr r2, [pc, #236] @ 3dc614 │ │ │ │ @@ -360453,15 +360453,15 @@ │ │ │ │ add r3, r6, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc588 │ │ │ │ mov r3, #1 │ │ │ │ strb r5, [r0, #105] @ 0x69 │ │ │ │ strb r3, [r0, #104] @ 0x68 │ │ │ │ @@ -360474,46 +360474,46 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r1, [r0, #105] @ 0x69 │ │ │ │ mov r2, r5 │ │ │ │ and r1, r1, #15 │ │ │ │ bl 3dc43c │ │ │ │ mov r0, r4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #112] @ 3dc618 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq 3dc568 │ │ │ │ tst r3, #16 │ │ │ │ beq 3dc568 │ │ │ │ ldrb r1, [r0, #113] @ 0x71 │ │ │ │ and r0, r3, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb13a0 │ │ │ │ + bl bb1290 │ │ │ │ mov r0, #0 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, r6, ip, lsr #9 │ │ │ │ - rsbseq r7, pc, r4, ror r9 @ │ │ │ │ - rsbseq r7, pc, r4, asr #20 │ │ │ │ - rsbseq r7, pc, r4, ror #17 │ │ │ │ + umullseq r6, r6, ip, r3 @ │ │ │ │ + rsbseq r7, pc, r4, ror #16 │ │ │ │ + rsbseq r7, pc, r4, lsr r9 @ │ │ │ │ + ldrsbeq r7, [pc], #-116 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #484] @ 3dc81c │ │ │ │ ldr r3, [pc, #484] @ 3dc820 │ │ │ │ @@ -360525,35 +360525,35 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r1, [pc, #440] @ 3dc82c │ │ │ │ add r3, r5, #60 @ 0x3c │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #408] @ 3dc830 │ │ │ │ add ip, r5, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ ldr r9, [pc, #388] @ 3dc834 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #372] @ 3dc838 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360581,15 +360581,15 @@ │ │ │ │ ldr ip, [pc, #264] @ 3dc83c │ │ │ │ and r2, r2, #3 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, ip, r2, lsl #2 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ ldr r2, [pc, #236] @ 3dc840 │ │ │ │ ldr r3, [pc, #200] @ 3dc820 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -360609,57 +360609,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #164] @ 3dc850 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3dc74c │ │ │ │ ldr r2, [pc, #140] @ 3dc854 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r3, r4} │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #124] @ 3dc858 │ │ │ │ mov r0, sl │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3dc74c │ │ │ │ ldr r3, [pc, #112] @ 3dc85c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r2, #255 @ 0xff │ │ │ │ beq 3dc714 │ │ │ │ ldr r0, [pc, #92] @ 3dc860 │ │ │ │ add r1, r5, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ b 3dc714 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r2, ip, r7, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r6, r0, ror r3 │ │ │ │ - rsbseq r7, pc, ip, lsl r8 @ │ │ │ │ - rsbseq r7, pc, ip, lsr #16 │ │ │ │ - rsbseq r7, pc, r8, ror #17 │ │ │ │ + addseq r6, r6, r0, ror #4 │ │ │ │ + rsbseq r7, pc, ip, lsl #14 │ │ │ │ + rsbseq r7, pc, ip, lsl r7 @ │ │ │ │ + ldrsbeq r7, [pc], #-120 @ │ │ │ │ tsteq r2, r8, asr r7 │ │ │ │ - rsbseq r7, pc, r0, asr #19 │ │ │ │ + ldrheq r7, [pc], #-128 @ │ │ │ │ ldrdeq lr, [r3, -r0] │ │ │ │ @ instruction: 0x0102c6b0 │ │ │ │ - addseq r6, r6, r8, lsr r2 │ │ │ │ - rsbseq r7, pc, r8, lsl #18 │ │ │ │ - rsbseq r7, pc, r4, ror #13 │ │ │ │ + addseq r6, r6, r8, lsr #2 │ │ │ │ + ldrsheq r7, [pc], #-120 @ │ │ │ │ + ldrsbeq r7, [pc], #-84 @ │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - rsbseq r7, pc, r4, asr #17 │ │ │ │ + ldrheq r7, [pc], #-116 @ │ │ │ │ andeq r0, r0, fp, lsl r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrsbeq r7, [pc], #-124 @ │ │ │ │ + rsbseq r7, pc, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 3dcaf8 │ │ │ │ ldr r3, [pc, #632] @ 3dcafc │ │ │ │ @@ -360677,39 +360677,39 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #20] │ │ │ │ add fp, pc, fp │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #548] @ 3dcb10 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, sl │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b54d84 │ │ │ │ + bl b54c74 │ │ │ │ cmp r0, r4 │ │ │ │ bne 3dc978 │ │ │ │ ldr r2, [pc, #472] @ 3dcb14 │ │ │ │ ldr r3, [pc, #444] @ 3dcafc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -360756,28 +360756,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #308] @ 3dcb2c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r7} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3dc934 │ │ │ │ ldr r3, [pc, #284] @ 3dcb30 │ │ │ │ ldr ip, [pc, #284] @ 3dcb34 │ │ │ │ ldr r1, [pc, #284] @ 3dcb38 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3dc934 │ │ │ │ asr r2, r6, #2 │ │ │ │ add r2, r2, #6 │ │ │ │ cmp r2, #9 │ │ │ │ and r5, r2, #255 @ 0xff │ │ │ │ bgt 3dcab4 │ │ │ │ add r2, r9, r2 │ │ │ │ @@ -360798,65 +360798,65 @@ │ │ │ │ ldr r2, [pc, #164] @ 3dcb3c │ │ │ │ add r3, r7, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3dc934 │ │ │ │ ldr r3, [pc, #132] @ 3dcb40 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mvneq r2, #0 │ │ │ │ beq 3dca5c │ │ │ │ ldr r1, [pc, #108] @ 3dcb44 │ │ │ │ ldr r0, [pc, #108] @ 3dcb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mvn r2, #0 │ │ │ │ b 3dca5c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq r2, r4, r5, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r6, r4, lsr #2 │ │ │ │ + addseq r6, r6, r4, lsl r0 │ │ │ │ tsteq r2, ip, asr r5 │ │ │ │ - rsbseq r7, pc, ip, asr #11 │ │ │ │ - rsbseq r7, pc, ip, ror #11 │ │ │ │ - @ instruction: 0x007f7694 │ │ │ │ + ldrheq r7, [pc], #-76 @ │ │ │ │ + ldrsbeq r7, [pc], #-76 @ │ │ │ │ + rsbseq r7, pc, r4, lsl #11 │ │ │ │ smlabteq r2, r8, r4, ip │ │ │ │ - rsbseq r7, pc, r4, lsl #14 │ │ │ │ + ldrsheq r7, [pc], #-84 @ │ │ │ │ qaddeq lr, r0, r3 │ │ │ │ - addseq r5, r6, ip, ror #31 │ │ │ │ - ldrsbeq r7, [pc], #-96 @ │ │ │ │ - @ instruction: 0x007f7498 │ │ │ │ + @ instruction: 0x00965edc │ │ │ │ + rsbseq r7, pc, r0, asr #11 │ │ │ │ + rsbseq r7, pc, r8, lsl #7 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - @ instruction: 0x00965fb8 │ │ │ │ - rsbseq r7, pc, r8, lsl #13 │ │ │ │ - rsbseq r7, pc, r8, ror #8 │ │ │ │ - ldrsheq r7, [pc], #-84 @ │ │ │ │ + addseq r5, r6, r8, lsr #29 │ │ │ │ + rsbseq r7, pc, r8, ror r5 @ │ │ │ │ + rsbseq r7, pc, r8, asr r3 @ │ │ │ │ + rsbseq r7, pc, r4, ror #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x00965ef8 │ │ │ │ - rsbseq r7, pc, r0, lsl #10 │ │ │ │ + addseq r5, r6, r8, ror #27 │ │ │ │ + ldrsheq r7, [pc], #-48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3dcb78 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r2, r1, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #184] @ 3dcc4c │ │ │ │ ldr r2, [pc, #184] @ 3dcc50 │ │ │ │ @@ -360864,57 +360864,57 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #152] @ 3dcc58 │ │ │ │ ldr r1, [pc, #152] @ 3dcc5c │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #120] @ 3dcc60 │ │ │ │ ldr ip, [pc, #120] @ 3dcc64 │ │ │ │ ldr r1, [pc, #120] @ 3dcc68 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r2, [pc, #80] @ 3dcc6c │ │ │ │ ldr r3, [pc, #80] @ 3dcc70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, r6, ip, lsr #32 │ │ │ │ - ldrsheq r6, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - addeq r5, r0, r0, asr pc │ │ │ │ - rsbseq r6, sp, ip, ror #29 │ │ │ │ - rsbseq r6, sp, r4, lsl #30 │ │ │ │ + addseq r5, r6, ip, lsl pc │ │ │ │ + rsbseq r6, sp, r4, ror #27 │ │ │ │ + addeq r5, r0, r0, asr #28 │ │ │ │ + ldrsbeq r6, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsheq r6, [sp], #-212 @ 0xffffff2c @ │ │ │ │ rscseq r2, r1, ip, lsl r4 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ rscseq pc, lr, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -360926,28 +360926,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 3dcce0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ str r4, [r0, #1040] @ 0x410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, r6, ip, lsr pc │ │ │ │ - rsbseq r7, pc, r8, ror #8 │ │ │ │ - rsbseq r7, pc, r4, ror r4 @ │ │ │ │ + addseq r5, r6, ip, lsr #28 │ │ │ │ + rsbseq r7, pc, r8, asr r3 @ │ │ │ │ + rsbseq r7, pc, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ 3dce28 │ │ │ │ ldr r5, [pc, #300] @ 3dce2c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -360956,15 +360956,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ mov r2, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #1044] @ 0x414 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bhi 3dcd68 │ │ │ │ ldr r2, [r0, #1048] @ 0x418 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bhi 3dcda8 │ │ │ │ tst r3, r2 │ │ │ │ @@ -360980,15 +360980,15 @@ │ │ │ │ ldr ip, [pc, #196] @ 3dce34 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -360996,15 +360996,15 @@ │ │ │ │ ldr ip, [pc, #136] @ 3dce38 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #556 @ 0x22c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -361012,29 +361012,29 @@ │ │ │ │ ldr ip, [pc, #76] @ 3dce3c │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, r6, ip, asr #29 │ │ │ │ - ldrsheq r7, [pc], #-52 @ │ │ │ │ - ldrsheq r7, [pc], #-60 @ │ │ │ │ - rsbseq r7, pc, ip, lsr #7 │ │ │ │ - @ instruction: 0x007f7398 │ │ │ │ - rsbseq r7, pc, r8, lsl #7 │ │ │ │ + @ instruction: 0x00965dbc │ │ │ │ + rsbseq r7, pc, r4, ror #5 │ │ │ │ + rsbseq r7, pc, ip, ror #5 │ │ │ │ + @ instruction: 0x007f729c │ │ │ │ + rsbseq r7, pc, r8, lsl #5 │ │ │ │ + rsbseq r7, pc, r8, ror r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #252] @ 3dcf54 │ │ │ │ ldr r9, [pc, #252] @ 3dcf58 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -361043,50 +361043,50 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #212] @ 3dcf60 │ │ │ │ ldr r1, [pc, #212] @ 3dcf64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #172] @ 3dcf68 │ │ │ │ ldr r1, [pc, #172] @ 3dcf6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #140] @ 3dcf70 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ str r4, [r5, #1040] @ 0x410 │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, r5, #752 @ 0x2f0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 381344 │ │ │ │ add r1, r5, #1004 @ 0x3ec │ │ │ │ mov r0, r8 │ │ │ │ bl 381244 │ │ │ │ ldr r1, [pc, #68] @ 3dcf74 │ │ │ │ @@ -361096,21 +361096,21 @@ │ │ │ │ bl 36c66c │ │ │ │ mov r2, #8 │ │ │ │ add r1, r5, #1008 @ 0x3f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36c81c │ │ │ │ - addseq r5, r6, r0, ror sp │ │ │ │ - ldrheq r7, [pc], #-32 @ │ │ │ │ - @ instruction: 0x007f7290 │ │ │ │ - rsbseq r6, sp, ip, lsl #24 │ │ │ │ - addeq r5, r0, r8, ror #24 │ │ │ │ - rsbseq r4, lr, r0, ror r5 │ │ │ │ - rsbseq r4, lr, r4, lsl #11 │ │ │ │ + addseq r5, r6, r0, ror #24 │ │ │ │ + rsbseq r7, pc, r0, lsr #3 │ │ │ │ + rsbseq r7, pc, r0, lsl #3 │ │ │ │ + ldrsheq r6, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r5, r0, r8, asr fp │ │ │ │ + rsbseq r4, lr, r0, ror #8 │ │ │ │ + rsbseq r4, lr, r4, ror r4 │ │ │ │ rscseq r2, r1, r0, lsr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #440] @ 3dd148 │ │ │ │ @@ -361126,26 +361126,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #388] @ 3dd15c │ │ │ │ ldr r1, [pc, #388] @ 3dd160 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #380] @ 3dd164 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #356] @ 3dd168 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd0b0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ @@ -361206,44 +361206,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3dd17c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3dd010 │ │ │ │ ldr r0, [pc, #72] @ 3dd180 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3dd010 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r5, r6, r8, lsr ip │ │ │ │ + addseq r5, r6, r8, lsr #22 │ │ │ │ tsteq r2, r0, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r7, pc, r0, asr r1 @ │ │ │ │ - rsbseq r7, pc, ip, asr r1 @ │ │ │ │ - ldrheq r6, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - addeq r5, r0, r0, lsl fp │ │ │ │ + rsbseq r7, pc, r0, asr #32 │ │ │ │ + rsbseq r7, pc, ip, asr #32 │ │ │ │ + rsbseq r6, sp, r4, lsr #19 │ │ │ │ + addeq r5, r0, r0, lsl #20 │ │ │ │ tsteq r2, r4, lsl lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r2, ip, sp, fp │ │ │ │ andeq r1, r0, r0, asr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, pc, r4, lsl #1 │ │ │ │ - @ instruction: 0x007f7094 │ │ │ │ + rsbseq r6, pc, r4, ror pc @ │ │ │ │ + rsbseq r6, pc, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #492] @ 3dd388 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -361257,15 +361257,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ ldr r8, [pc, #436] @ 3dd39c │ │ │ │ ldr r9, [pc, #436] @ 3dd3a0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #84 @ 0x54 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #1040] @ 0x410 │ │ │ │ @@ -361291,26 +361291,26 @@ │ │ │ │ bne 3dd290 │ │ │ │ ldr r1, [pc, #344] @ 3dd3a8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r8, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #320] @ 3dd3ac │ │ │ │ lsr r6, sl, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ and r6, r6, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd2e0 │ │ │ │ add r3, fp, #1008 @ 0x3f0 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ bne 3dd23c │ │ │ │ ldr r2, [pc, #268] @ 3dd3b0 │ │ │ │ ldr r3, [pc, #232] @ 3dd390 │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [fp, #928] @ 0x3a0 │ │ │ │ @@ -361347,48 +361347,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r2, r4, r6} │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3dd3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3dd280 │ │ │ │ ldr r0, [pc, #84] @ 3dd3c4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3dd280 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r5, r6, ip, lsr #20 │ │ │ │ + addseq r5, r6, ip, lsl r9 │ │ │ │ tsteq r2, r4, asr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r6, pc, r4, asr #30 │ │ │ │ - rsbseq r6, pc, r0, asr pc @ │ │ │ │ - addseq r5, r6, r0, ror #19 │ │ │ │ + rsbseq r6, pc, r4, lsr lr @ │ │ │ │ + rsbseq r6, pc, r0, asr #28 │ │ │ │ + @ instruction: 0x009658d0 │ │ │ │ tsteq r2, r4, lsl ip │ │ │ │ - rsbseq r6, sp, r4, ror r8 │ │ │ │ - addeq r5, r0, r4, lsr #17 │ │ │ │ + rsbseq r6, sp, r4, ror #14 │ │ │ │ + umulleq r5, r0, r4, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r0, ror #22 │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, pc, r8, lsl #29 │ │ │ │ - ldrheq r6, [pc], #-224 @ │ │ │ │ + rsbseq r6, pc, r8, ror sp @ │ │ │ │ + rsbseq r6, pc, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #1140] @ 3dd854 │ │ │ │ mov r5, r3 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -361428,15 +361428,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #996] @ 3dd874 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd554 │ │ │ │ ldr r2, [pc, #980] @ 3dd878 │ │ │ │ ldr r3, [pc, #948] @ 3dd85c │ │ │ │ @@ -361503,26 +361503,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #688] @ 3dd88c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3dd49c │ │ │ │ subs r2, r4, #4048 @ 0xfd0 │ │ │ │ sbc r3, r5, #0 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 3dd440 │ │ │ │ lsr r3, r4, #2 │ │ │ │ @@ -361660,54 +361660,54 @@ │ │ │ │ lsr r3, r4, #2 │ │ │ │ orr r3, r3, r5, lsl #30 │ │ │ │ and r9, r9, r3 │ │ │ │ b 3dd45c │ │ │ │ ldr r0, [pc, #156] @ 3dd8bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3dd454 │ │ │ │ ldr r0, [pc, #140] @ 3dd8c0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3dd49c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ tsteq r2, ip, lsl #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq fp, [r2, -ip] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r5, r6, r0, ror #14 │ │ │ │ - rsbseq r6, sp, ip, lsl r6 │ │ │ │ - addeq r5, r0, r8, ror r6 │ │ │ │ + addseq r5, r6, r0, asr r6 │ │ │ │ + rsbseq r6, sp, ip, lsl #10 │ │ │ │ + addeq r5, r0, r8, ror #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r0, ror #18 │ │ │ │ - addseq r5, r6, r8, lsl #11 │ │ │ │ - addseq r5, r6, sl, lsr #11 │ │ │ │ + addseq r5, r6, r8, ror r4 │ │ │ │ + umullseq r5, r6, sl, r4 │ │ │ │ andeq r3, r0, r0, lsr #13 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007f6c94 │ │ │ │ - @ instruction: 0x009655b0 │ │ │ │ - addseq r5, r6, ip, lsl #11 │ │ │ │ - addseq r5, r6, r8, ror #10 │ │ │ │ - addseq r5, r6, r4, asr #10 │ │ │ │ - addseq r5, r6, r0, lsr #10 │ │ │ │ - @ instruction: 0x009654fc │ │ │ │ - @ instruction: 0x009654d8 │ │ │ │ - @ instruction: 0x009654b4 │ │ │ │ - umullseq r5, r6, r0, r4 │ │ │ │ - addseq r5, r6, ip, ror #8 │ │ │ │ - addseq r5, r6, r8, asr #8 │ │ │ │ - rsbseq r6, pc, r0, lsr sl @ │ │ │ │ - rsbseq r6, pc, r8, ror #20 │ │ │ │ + rsbseq r6, pc, r4, lsl #23 │ │ │ │ + addseq r5, r6, r0, lsr #9 │ │ │ │ + addseq r5, r6, ip, ror r4 │ │ │ │ + addseq r5, r6, r8, asr r4 │ │ │ │ + addseq r5, r6, r4, lsr r4 │ │ │ │ + addseq r5, r6, r0, lsl r4 │ │ │ │ + addseq r5, r6, ip, ror #7 │ │ │ │ + addseq r5, r6, r8, asr #7 │ │ │ │ + addseq r5, r6, r4, lsr #7 │ │ │ │ + addseq r5, r6, r0, lsl #7 │ │ │ │ + addseq r5, r6, ip, asr r3 │ │ │ │ + addseq r5, r6, r8, lsr r3 │ │ │ │ + rsbseq r6, pc, r0, lsr #18 │ │ │ │ + rsbseq r6, pc, r8, asr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #1492] @ 3ddeb0 │ │ │ │ ldr r1, [r0, #1040] @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -361740,15 +361740,15 @@ │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [pc, #1392] @ 3ddec8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #1372] @ 3ddecc │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r8, r3] │ │ │ │ mvn r9, r9 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -361788,23 +361788,23 @@ │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ movne fp, #1 │ │ │ │ moveq fp, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ddbc8 │ │ │ │ add r3, r4, #1008 @ 0x3f0 │ │ │ │ ldr r0, [r3, r5, lsl #2] │ │ │ │ mov r1, fp │ │ │ │ add r5, r5, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ cmp r5, #8 │ │ │ │ bne 3dd9ec │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldrb r1, [r4, #936] @ 0x3a8 │ │ │ │ and r9, r3, #255 @ 0xff │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ eor r9, r9, r2 │ │ │ │ @@ -361831,15 +361831,15 @@ │ │ │ │ beq 3dda9c │ │ │ │ ldr r1, [pc, #1060] @ 3ddee4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ddc50 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ tst r5, r3 │ │ │ │ bne 3dda9c │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ @@ -361870,15 +361870,15 @@ │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #912] @ 3ddef0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r6, [r4, #956] @ 0x3bc │ │ │ │ ldr r7, [r4, #952] @ 0x3b8 │ │ │ │ tst r6, r7 │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -361892,15 +361892,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ddeac │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1004] @ 0x3ec │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r3, [pc, #808] @ 3ddef8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dda34 │ │ │ │ ldr r3, [pc, #792] @ 3ddefc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -361917,23 +361917,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r5, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 3ddf04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3dda34 │ │ │ │ ldr r3, [pc, #688] @ 3ddf08 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddae0 │ │ │ │ ldr r3, [pc, #656] @ 3ddefc │ │ │ │ @@ -361956,25 +361956,25 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r2, r6} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3ddf0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ddae0 │ │ │ │ ldr r3, [pc, #532] @ 3ddf10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddb90 │ │ │ │ ldr r3, [pc, #492] @ 3ddefc │ │ │ │ @@ -361991,25 +361991,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3ddf14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r4, #956] @ 0x3bc │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ b 3ddb90 │ │ │ │ ldr r2, [pc, #380] @ 3ddf18 │ │ │ │ @@ -362032,93 +362032,93 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ddf1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ b 3dd990 │ │ │ │ ldr r0, [pc, #228] @ 3ddf20 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3dda34 │ │ │ │ ldr r0, [pc, #204] @ 3ddf24 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ddae0 │ │ │ │ ldr r0, [pc, #184] @ 3ddf28 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r9} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ b 3dd990 │ │ │ │ ldr r0, [pc, #152] @ 3ddf2c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ddd7c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r5, r6, ip, ror #5 │ │ │ │ + @ instruction: 0x009651dc │ │ │ │ tsteq r2, r4, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, r6, r4, lsl #5 │ │ │ │ - umulleq r5, r0, ip, r1 │ │ │ │ - rsbseq r6, sp, r0, asr #2 │ │ │ │ + addseq r5, r6, r4, ror r1 │ │ │ │ + addeq r5, r0, ip, lsl #1 │ │ │ │ + rsbseq r6, sp, r0, lsr r0 │ │ │ │ @ instruction: 0x0102b498 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r5, r6, r8, lsl #4 │ │ │ │ - ldrsbeq r6, [sp], #-4 @ │ │ │ │ - addeq r5, r0, r8, ror #1 │ │ │ │ - addseq r5, r6, r4, asr #2 │ │ │ │ - rsbseq r6, sp, r8 │ │ │ │ - addeq r5, r0, r8, lsr r0 │ │ │ │ - addeq r4, r0, r0, asr #31 │ │ │ │ - addseq r5, r6, r4, ror r0 │ │ │ │ - rsbseq r5, sp, r4, lsr pc │ │ │ │ + ldrsheq r5, [r6], r8 │ │ │ │ + rsbseq r5, sp, r4, asr #31 │ │ │ │ + ldrdeq r4, [r0], r8 │ │ │ │ + addseq r5, r6, r4, lsr r0 │ │ │ │ + ldrsheq r5, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r4, r0, r8, lsr #30 │ │ │ │ + @ instruction: 0x00804eb0 │ │ │ │ + addseq r4, r6, r4, ror #30 │ │ │ │ + rsbseq r5, sp, r4, lsr #28 │ │ │ │ tsteq r2, ip, ror #4 │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, pc, r0, lsr #11 │ │ │ │ + @ instruction: 0x007f6490 │ │ │ │ andeq r2, r0, r8, lsl r3 │ │ │ │ - rsbseq r6, pc, r4, lsl #13 │ │ │ │ + rsbseq r6, pc, r4, ror r5 @ │ │ │ │ andeq r2, r0, r8, ror r5 │ │ │ │ - rsbseq r6, pc, r4, ror #12 │ │ │ │ + rsbseq r6, pc, r4, asr r5 @ │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ - ldrheq r6, [pc], #-64 @ │ │ │ │ - rsbseq r6, pc, r4, ror #7 │ │ │ │ - rsbseq r6, pc, r0, asr r5 @ │ │ │ │ - ldrheq r6, [pc], #-64 @ │ │ │ │ - @ instruction: 0x007f6590 │ │ │ │ + rsbseq r6, pc, r0, lsr #7 │ │ │ │ + ldrsbeq r6, [pc], #-36 @ │ │ │ │ + rsbseq r6, pc, r0, asr #8 │ │ │ │ + rsbseq r6, pc, r0, lsr #7 │ │ │ │ + rsbseq r6, pc, r0, lsl #9 │ │ │ │ mov r3, #1 │ │ │ │ lsl r1, r3, r1 │ │ │ │ ldr r3, [r0, #936] @ 0x3a8 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ tst r1, r3 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -362152,15 +362152,15 @@ │ │ │ │ ldr r7, [pc, #1196] @ 3de46c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ ldr r9, [sp, #84] @ 0x54 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #1168] @ 3de470 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de0f0 │ │ │ │ ldr r3, [pc, #1148] @ 3de474 │ │ │ │ @@ -362246,25 +362246,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3de490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ddff0 │ │ │ │ ldr r3, [pc, #784] @ 3de494 │ │ │ │ ldr r2, [r6, #1040] @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ andeq r8, r8, #255 @ 0xff │ │ │ │ @@ -362432,55 +362432,55 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3de3f8 │ │ │ │ ldr r0, [pc, #168] @ 3de4d0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r0, [pc, #148] @ 3de4d4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ddff0 │ │ │ │ tsteq r2, ip, ror lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r4, r6, r0, lsr #24 │ │ │ │ - addeq r4, r0, r4, lsr fp │ │ │ │ - ldrsbeq r5, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + addseq r4, r6, r0, lsl fp │ │ │ │ + addeq r4, r0, r4, lsr #20 │ │ │ │ + rsbseq r5, sp, r8, asr #19 │ │ │ │ tsteq r2, r8, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabteq r2, r4, sp, sl │ │ │ │ - addseq r4, r6, r0, lsl #21 │ │ │ │ - addseq r4, r6, r2, lsr #21 │ │ │ │ + addseq r4, r6, r0, ror r9 │ │ │ │ + umullseq r4, r6, r2, r9 │ │ │ │ andeq r3, r0, r0, ror #4 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, pc, r0, lsl #6 │ │ │ │ - addseq r4, r6, r4, asr #20 │ │ │ │ + ldrsheq r6, [pc], #-16 @ │ │ │ │ + addseq r4, r6, r4, lsr r9 │ │ │ │ tsteq r2, r0, ror #24 │ │ │ │ - @ instruction: 0x009649f0 │ │ │ │ - addseq r4, r6, ip, asr #19 │ │ │ │ - addseq r4, r6, r8, lsr #19 │ │ │ │ - addseq r4, r6, r4, lsl #19 │ │ │ │ - addseq r4, r6, r0, ror #18 │ │ │ │ - addseq r4, r6, ip, lsr r9 │ │ │ │ + addseq r4, r6, r0, ror #17 │ │ │ │ + @ instruction: 0x009648bc │ │ │ │ + umullseq r4, r6, r8, r8 │ │ │ │ + addseq r4, r6, r4, ror r8 │ │ │ │ + addseq r4, r6, r0, asr r8 │ │ │ │ + addseq r4, r6, ip, lsr #16 │ │ │ │ @ instruction: 0xf5331aaf │ │ │ │ - addseq r4, r6, r8, lsl #18 │ │ │ │ - addseq r4, r6, r4, ror #17 │ │ │ │ - addseq r4, r6, r0, asr #17 │ │ │ │ - umullseq r4, r6, ip, r8 │ │ │ │ + @ instruction: 0x009647f8 │ │ │ │ + @ instruction: 0x009647d4 │ │ │ │ + @ instruction: 0x009647b0 │ │ │ │ + addseq r4, r6, ip, lsl #15 │ │ │ │ tsteq r2, r8, lsr #20 │ │ │ │ tsteq r2, r0, lsl #20 │ │ │ │ - rsbseq r6, pc, ip, lsr #1 │ │ │ │ - rsbseq r6, pc, r8, rrx │ │ │ │ + @ instruction: 0x007f5f9c │ │ │ │ + rsbseq r5, pc, r8, asr pc @ │ │ │ │ clz r0, r1 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #996] @ 0x3e4 │ │ │ │ cmp r3, #65536 @ 0x10000 │ │ │ │ bcs 3de518 │ │ │ │ @@ -362494,15 +362494,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3de530 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r0, r1, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #988] @ 0x3dc │ │ │ │ ldr r3, [r0, #992] @ 0x3e0 │ │ │ │ @@ -362510,15 +362510,15 @@ │ │ │ │ add r5, r0, #748 @ 0x2ec │ │ │ │ and r6, r6, r3 │ │ │ │ mov r4, #0 │ │ │ │ lsr r1, r6, r4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r1, r1, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ cmp r4, #16 │ │ │ │ bne 3de55c │ │ │ │ mov r0, #0 │ │ │ │ str r6, [r7, #996] @ 0x3e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -362533,15 +362533,15 @@ │ │ │ │ ldr r1, [pc, #92] @ 3de610 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #64] @ 3de614 │ │ │ │ ldr r2, [pc, #64] @ 3de618 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -362549,19 +362549,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, r6, r0, ror #13 │ │ │ │ - rsbseq r5, sp, r0, ror #9 │ │ │ │ - addeq r4, r0, ip, lsr r5 │ │ │ │ + @ instruction: 0x009645d0 │ │ │ │ + ldrsbeq r5, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r4, r0, ip, lsr #8 │ │ │ │ rscseq r0, r1, r0, lsl #22 │ │ │ │ - rsbseq r5, pc, ip, lsr #31 │ │ │ │ + @ instruction: 0x007f5e9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #212] @ 3de708 │ │ │ │ and r1, r2, #63 @ 0x3f │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ @@ -362611,20 +362611,20 @@ │ │ │ │ ldrh r0, [r0, #2] │ │ │ │ b 3de67c │ │ │ │ add r0, r0, #1000 @ 0x3e8 │ │ │ │ ldrh r0, [r0] │ │ │ │ b 3de67c │ │ │ │ ldr r0, [pc, #20] @ 3de714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3de654 │ │ │ │ smlabteq r2, ip, r7, sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r4, r6, r0, ror #11 │ │ │ │ - rsbseq r5, pc, r4, lsr #29 │ │ │ │ + @ instruction: 0x009644d0 │ │ │ │ + @ instruction: 0x007f5d94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #244] @ 3de824 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -362632,37 +362632,37 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3de828 │ │ │ │ ldr r1, [pc, #228] @ 3de82c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #208] @ 3de830 │ │ │ │ ldr r2, [pc, #208] @ 3de834 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #31 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #168] @ 3de838 │ │ │ │ ldr r1, [pc, #168] @ 3de83c │ │ │ │ add r4, r4, #32 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, r5, #984 @ 0x3d8 │ │ │ │ mov r1, #2 │ │ │ │ strh r1, [r3] │ │ │ │ mov r2, #16 │ │ │ │ add r1, r5, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -362678,27 +362678,27 @@ │ │ │ │ add r7, r5, #816 @ 0x330 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381344 │ │ │ │ - addseq r4, r6, r4, ror #10 │ │ │ │ - rsbseq r5, sp, r4, asr r3 │ │ │ │ - addeq r4, r0, ip, lsr #7 │ │ │ │ - rsbseq r5, pc, r0, lsl #29 │ │ │ │ - rsbseq r5, pc, r4, ror #28 │ │ │ │ - @ instruction: 0x007e2c94 │ │ │ │ - rsbseq r2, lr, r8, lsr #25 │ │ │ │ + addseq r4, r6, r4, asr r4 │ │ │ │ + rsbseq r5, sp, r4, asr #4 │ │ │ │ + umulleq r4, r0, ip, r2 │ │ │ │ + rsbseq r5, pc, r0, ror sp @ │ │ │ │ + rsbseq r5, pc, r4, asr sp @ │ │ │ │ + rsbseq r2, lr, r4, lsl #23 │ │ │ │ + @ instruction: 0x007e2b98 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ rscseq r0, r1, r0, ror #17 │ │ │ │ mov ip, #1 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ lsl ip, ip, r1 │ │ │ │ cmp r2, #0 │ │ │ │ orrne r3, ip, r3 │ │ │ │ @@ -362728,15 +362728,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #500] @ 3deac4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r4, [pc, #488] @ 3deac8 │ │ │ │ lsl r1, lr, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ lsr r1, r1, #16 │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ bhi 3de8a8 │ │ │ │ ldrsb r0, [r4, r0] │ │ │ │ @@ -362755,15 +362755,15 @@ │ │ │ │ clz r4, r4 │ │ │ │ rsb r4, r4, #31 │ │ │ │ lsr r1, r6, r4 │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ lsl r4, r7, r4 │ │ │ │ ldr r0, [r5, r3, lsl #2] │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ cmp r8, r4 │ │ │ │ eor r8, r8, r4 │ │ │ │ bne 3de91c │ │ │ │ str r6, [r5, #996] @ 0x3e4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -362783,15 +362783,15 @@ │ │ │ │ clz r4, r4 │ │ │ │ rsb r4, r4, #31 │ │ │ │ lsr r1, r6, r4 │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ lsl r4, r7, r4 │ │ │ │ ldr r0, [r5, r3, lsl #2] │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ cmp r8, r4 │ │ │ │ eor r8, r8, r4 │ │ │ │ bne 3de98c │ │ │ │ b 3de950 │ │ │ │ add r5, r5, #1008 @ 0x3f0 │ │ │ │ strh lr, [r5, #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -362852,16 +362852,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r2, r8, ror #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r5, pc, r8, lsl sp @ │ │ │ │ - addseq r4, r6, r9, lsl #7 │ │ │ │ + rsbseq r5, pc, r8, lsl #24 │ │ │ │ + addseq r4, r6, r9, ror r2 │ │ │ │ @ instruction: 0xffff8040 │ │ │ │ │ │ │ │ 003dead0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -362869,15 +362869,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8ef950 │ │ │ │ + bl 8ef840 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -362922,54 +362922,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ 3debf8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umullseq r4, r6, r8, r1 │ │ │ │ - rsbseq r5, pc, r0, asr #22 │ │ │ │ - rsbseq r5, pc, r8, lsl #22 │ │ │ │ - ldrsheq r5, [pc], #-172 @ │ │ │ │ - ldrsheq r5, [pc], #-164 @ │ │ │ │ - rsbseq r5, pc, ip, ror #21 │ │ │ │ - rsbseq r5, pc, r0, ror #21 │ │ │ │ - ldrsbeq r5, [pc], #-164 @ │ │ │ │ - rsbseq r5, pc, r0, lsr #21 │ │ │ │ - addeq r7, r0, ip, ror sp │ │ │ │ + addseq r4, r6, r8, lsl #1 │ │ │ │ + rsbseq r5, pc, r0, lsr sl @ │ │ │ │ + ldrsheq r5, [pc], #-152 @ │ │ │ │ + rsbseq r5, pc, ip, ror #19 │ │ │ │ + rsbseq r5, pc, r4, ror #19 │ │ │ │ + ldrsbeq r5, [pc], #-156 @ │ │ │ │ + ldrsbeq r5, [pc], #-144 @ │ │ │ │ + rsbseq r5, pc, r4, asr #19 │ │ │ │ + @ instruction: 0x007f5990 │ │ │ │ + addeq r7, r0, ip, ror #24 │ │ │ │ ldr r0, [pc, #4] @ 3dec08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r0, r1, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3decb0 │ │ │ │ ldr r2, [pc, #140] @ 3decb4 │ │ │ │ ldr r1, [pc, #140] @ 3decb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #112] @ 3decbc │ │ │ │ ldr r1, [pc, #112] @ 3decc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #92] @ 3decc4 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #76] @ 3decc8 │ │ │ │ ldr r2, [pc, #76] @ 3deccc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -362977,22 +362977,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r4, [r6], r0 │ │ │ │ - rsbseq r4, sp, r4, ror #28 │ │ │ │ - addeq r3, r0, r0, asr #29 │ │ │ │ + addseq r3, r6, r0, ror #31 │ │ │ │ + rsbseq r4, sp, r4, asr sp │ │ │ │ + @ instruction: 0x00803db0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r8, r5 │ │ │ │ rscseq sp, lr, r0, ror #25 │ │ │ │ ldrsheq r0, [r1], #64 @ 0x40 @ │ │ │ │ - rsbseq r5, pc, ip, lsl #20 │ │ │ │ + ldrsheq r5, [pc], #-140 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #960] @ 0x3c0 │ │ │ │ ldr r1, [r0, #948] @ 0x3b4 │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ @@ -363001,28 +363001,28 @@ │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #964] @ 0x3c4 │ │ │ │ beq 3ded38 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #65536 @ 0x10000 │ │ │ │ pop {r4, lr} │ │ │ │ movcc r1, #0 │ │ │ │ movcs r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ subs r1, r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ movne r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #316] @ 3dee9c │ │ │ │ ldr r7, [pc, #316] @ 3deea0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -363031,15 +363031,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #268] @ 3deea8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #260] @ 3deeac │ │ │ │ ldr r7, [pc, #260] @ 3deeb0 │ │ │ │ @@ -363050,73 +363050,73 @@ │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #188] @ 3deeb4 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c66c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r8, [pc, #168] @ 3deeb8 │ │ │ │ ldr r7, [pc, #168] @ 3deebc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r4, #972 @ 0x3cc │ │ │ │ mov r2, #32 │ │ │ │ bl 36c81c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #964 @ 0x3c4 │ │ │ │ bl 381244 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #968 @ 0x3c8 │ │ │ │ bl 381244 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, sl │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 381344 │ │ │ │ - @ instruction: 0x00963fbc │ │ │ │ - rsbseq r5, pc, r8, asr r9 @ │ │ │ │ - rsbseq r5, pc, r8, lsr #18 │ │ │ │ + addseq r3, r6, ip, lsr #29 │ │ │ │ + rsbseq r5, pc, r8, asr #16 │ │ │ │ + rsbseq r5, pc, r8, lsl r8 @ │ │ │ │ rscseq r0, r1, r4, asr #7 │ │ │ │ - rsbseq r4, sp, r8, ror #25 │ │ │ │ - addeq r3, r0, r4, asr #26 │ │ │ │ + ldrsbeq r4, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r3, r0, r4, lsr ip │ │ │ │ muleq r0, r8, r5 │ │ │ │ - rsbseq r2, lr, ip, lsl #12 │ │ │ │ - rsbseq r2, lr, r0, lsr #12 │ │ │ │ + ldrsheq r2, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r2, lr, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #700] @ 3df194 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -363132,15 +363132,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #660] @ 3df1a0 │ │ │ │ ldr r1, [pc, #660] @ 3df1a4 │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #640] @ 3df1a8 │ │ │ │ cmp r5, #29 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ bcc 3defdc │ │ │ │ ldr r3, [pc, #620] @ 3df1ac │ │ │ │ @@ -363156,15 +363156,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #564] @ 3df1bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ bne 3df080 │ │ │ │ ldr r2, [pc, #544] @ 3df1c0 │ │ │ │ @@ -363247,111 +363247,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3df1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3def98 │ │ │ │ ldr r3, [pc, #148] @ 3df1ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3def4c │ │ │ │ ldr r2, [pc, #168] @ 3df1d4 │ │ │ │ ldr r1, [pc, #168] @ 3df1d8 │ │ │ │ ldr r0, [pc, #168] @ 3df1dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3def4c │ │ │ │ ldr r2, [pc, #144] @ 3df1e0 │ │ │ │ ldr r1, [pc, #144] @ 3df1e4 │ │ │ │ ldr r0, [pc, #144] @ 3df1e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3def4c │ │ │ │ ldr r0, [pc, #112] @ 3df1ec │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3def98 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r3, r6, r4, asr #28 │ │ │ │ + addseq r3, r6, r4, lsr sp │ │ │ │ tsteq r2, r8, lsl pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x007f5794 │ │ │ │ - rsbseq r5, pc, ip, lsr #15 │ │ │ │ + rsbseq r5, pc, r4, lsl #13 │ │ │ │ + @ instruction: 0x007f569c │ │ │ │ ldrdeq r9, [r2, -r8] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x00963dbc │ │ │ │ - rsbseq r4, sp, r0, lsr fp │ │ │ │ - addeq r3, r0, r0, lsl #23 │ │ │ │ + addseq r3, r6, ip, lsr #25 │ │ │ │ + rsbseq r4, sp, r0, lsr #20 │ │ │ │ + addeq r3, r0, r0, ror sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, ror #28 │ │ │ │ - addseq r3, r6, r1, lsl #26 │ │ │ │ + @ instruction: 0x00963bf1 │ │ │ │ andeq r3, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r5, pc, r4, lsl r6 @ │ │ │ │ - addseq r3, r6, ip, ror #23 │ │ │ │ - @ instruction: 0x007f5590 │ │ │ │ - @ instruction: 0x007f5594 │ │ │ │ - addseq r3, r6, r8, asr #23 │ │ │ │ - rsbseq r5, pc, r8, ror #10 │ │ │ │ - ldrheq r9, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r5, pc, r8, asr #11 │ │ │ │ + rsbseq r5, pc, r4, lsl #10 │ │ │ │ + @ instruction: 0x00963adc │ │ │ │ + rsbseq r5, pc, r0, lsl #9 │ │ │ │ + rsbseq r5, pc, r4, lsl #9 │ │ │ │ + @ instruction: 0x00963ab8 │ │ │ │ + rsbseq r5, pc, r8, asr r4 @ │ │ │ │ + rsbseq r9, lr, ip, lsr #17 │ │ │ │ + ldrheq r5, [pc], #-72 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 3df260 │ │ │ │ ldr r2, [pc, #88] @ 3df264 │ │ │ │ ldr r1, [pc, #88] @ 3df268 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r0, #928 @ 0x3a0 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ add r1, r0, #944 @ 0x3b0 │ │ │ │ str r2, [r0, #928] @ 0x3a0 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ strd r4, [r1] │ │ │ │ str r2, [r0, #956] @ 0x3bc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3decd0 │ │ │ │ - addseq r3, r6, r0, lsl fp │ │ │ │ - rsbseq r5, pc, ip, lsl #9 │ │ │ │ - rsbseq r5, pc, r8, lsr #9 │ │ │ │ + addseq r3, r6, r0, lsl #20 │ │ │ │ + rsbseq r5, pc, ip, ror r3 @ │ │ │ │ + @ instruction: 0x007f5398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ blt 3df394 │ │ │ │ @@ -363442,28 +363442,28 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 3df57c │ │ │ │ mov r3, #27 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #384] @ 3df580 │ │ │ │ ldr r1, [pc, #384] @ 3df584 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ subs r4, r4, #0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #372] @ 3df588 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ movne r4, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #344] @ 3df58c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3df4c0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r3, [r6, #924] @ 0x39c │ │ │ │ @@ -363516,49 +363516,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3df5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3df440 │ │ │ │ ldr r0, [pc, #84] @ 3df5a4 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3df440 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27fbf4 │ │ │ │ - addseq r3, r6, r8, ror #18 │ │ │ │ + addseq r3, r6, r8, asr r8 │ │ │ │ tsteq r2, ip, lsr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsbeq r5, [pc], #-36 @ │ │ │ │ - ldrheq r5, [pc], #-40 @ │ │ │ │ - rsbseq r4, sp, r8, lsl #13 │ │ │ │ - addeq r3, r0, r4, ror #13 │ │ │ │ + rsbseq r5, pc, r4, asr #3 │ │ │ │ + rsbseq r5, pc, r8, lsr #3 │ │ │ │ + rsbseq r4, sp, r8, ror r5 │ │ │ │ + ldrdeq r3, [r0], r4 │ │ │ │ smlatteq r2, r4, r9, r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, ror r9 │ │ │ │ andeq r5, r0, ip, asr pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r5, pc, r8, lsr #4 │ │ │ │ - rsbseq r5, pc, ip, lsr r2 @ │ │ │ │ + rsbseq r5, pc, r8, lsl r1 @ │ │ │ │ + rsbseq r5, pc, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #924] @ 0x39c │ │ │ │ ldr r6, [r0, #928] @ 0x3a0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -363597,27 +363597,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #1048] @ 3dfa84 │ │ │ │ ldr r1, [pc, #1048] @ 3dfa88 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr sl, [pc, #1040] @ 3dfa8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #1012] @ 3dfa90 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3df940 │ │ │ │ cmp r7, #29 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ @@ -363673,15 +363673,15 @@ │ │ │ │ ldr r0, [pc, #816] @ 3dfaac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [r6, #948] @ 0x3b4 │ │ │ │ ldr r2, [pc, #784] @ 3dfab0 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r6, #948] @ 0x3b4 │ │ │ │ ldr r3, [pc, #712] @ 3dfa74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363746,15 +363746,15 @@ │ │ │ │ beq 3df8b8 │ │ │ │ ldr r0, [r7, r4, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3df8b8 │ │ │ │ ldr r1, [r6, #920] @ 0x398 │ │ │ │ lsr r1, r1, r4 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3df88c │ │ │ │ ldr r2, [pc, #500] @ 3dfac0 │ │ │ │ ldr r3, [pc, #420] @ 3dfa74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363776,15 +363776,15 @@ │ │ │ │ beq 3df930 │ │ │ │ ldr r0, [r5, r4, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3df930 │ │ │ │ ldr r1, [r6, #920] @ 0x398 │ │ │ │ lsr r1, r1, r4 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3df904 │ │ │ │ b 3df6c8 │ │ │ │ ldr r3, [pc, #380] @ 3dfac4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -363807,24 +363807,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3dfacc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3df6a8 │ │ │ │ ldr r2, [pc, #244] @ 3dfad0 │ │ │ │ ldr r3, [pc, #148] @ 3dfa74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363838,15 +363838,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [pc, #176] @ 3dfae0 │ │ │ │ ldr r3, [pc, #64] @ 3dfa74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #956] @ 0x3bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363855,65 +363855,65 @@ │ │ │ │ beq 3df7c4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ 3dfae4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3df6a8 │ │ │ │ smlatteq r2, r4, r7, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, r6, ip, ror #13 │ │ │ │ - rsbseq r5, pc, r4, ror r0 @ │ │ │ │ - rsbseq r5, pc, r8, asr r0 @ │ │ │ │ - rsbseq r4, sp, r0, lsr #8 │ │ │ │ - addeq r3, r0, ip, ror r4 │ │ │ │ + @ instruction: 0x009635dc │ │ │ │ + rsbseq r4, pc, r4, ror #30 │ │ │ │ + rsbseq r4, pc, r8, asr #30 │ │ │ │ + rsbseq r4, sp, r0, lsl r3 │ │ │ │ + addeq r3, r0, ip, ror #6 │ │ │ │ smlabbeq r2, r0, r7, r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, r4, lsr r7 │ │ │ │ - addseq r3, r6, lr, ror #11 │ │ │ │ + @ instruction: 0x009634de │ │ │ │ @ instruction: 0x010296b4 │ │ │ │ - addseq r3, r6, r4, lsr #11 │ │ │ │ - rsbseq r4, pc, r8, asr #30 │ │ │ │ - rsbseq r4, pc, r0, asr pc @ │ │ │ │ + umullseq r3, r6, r4, r4 │ │ │ │ + rsbseq r4, pc, r8, lsr lr @ │ │ │ │ + rsbseq r4, pc, r0, asr #28 │ │ │ │ tsteq r2, ip, asr r6 │ │ │ │ tsteq r2, r8, lsr #12 │ │ │ │ strdeq r9, [r2, -r0] │ │ │ │ @ instruction: 0x010295b8 │ │ │ │ tsteq r2, r8, lsr r5 │ │ │ │ andeq r5, r0, r8, ror #23 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, r4, ror #27 │ │ │ │ + ldrsbeq r4, [pc], #-196 @ │ │ │ │ tsteq r2, r8, lsr #8 │ │ │ │ - addseq r3, r6, r8, lsl r3 │ │ │ │ - ldrheq r4, [pc], #-204 @ │ │ │ │ - rsbseq r9, lr, r0, lsl r1 │ │ │ │ + addseq r3, r6, r8, lsl #4 │ │ │ │ + rsbseq r4, pc, ip, lsr #23 │ │ │ │ + rsbseq r9, lr, r0 │ │ │ │ ldrdeq r9, [r2, -r4] │ │ │ │ - rsbseq r4, pc, ip, ror sp @ │ │ │ │ + rsbseq r4, pc, ip, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 3dfaf8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ rscseq pc, r0, r4, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3dfb84 │ │ │ │ ldr r2, [pc, #112] @ 3dfb88 │ │ │ │ ldr r1, [pc, #112] @ 3dfb8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #344 @ 0x158 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1072 @ 0x430 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 27e9ec │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -363926,17 +363926,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009632d8 │ │ │ │ - rsbseq r4, pc, r4, lsl sp @ │ │ │ │ - rsbseq r4, pc, r8, lsr #26 │ │ │ │ + addseq r3, r6, r8, asr #3 │ │ │ │ + rsbseq r4, pc, r4, lsl #24 │ │ │ │ + rsbseq r4, pc, r8, lsl ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3dfc44 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -363944,25 +363944,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3dfc48 │ │ │ │ ldr r1, [pc, #140] @ 3dfc4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #120] @ 3dfc50 │ │ │ │ ldr r1, [pc, #120] @ 3dfc54 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #88] @ 3dfc58 │ │ │ │ ldr r1, [pc, #88] @ 3dfc5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr ip, [pc, #76] @ 3dfc60 │ │ │ │ mov r2, #4 │ │ │ │ @@ -363973,22 +363973,22 @@ │ │ │ │ ldr r3, [pc, #60] @ 3dfc68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq r3, r6, ip, asr #4 │ │ │ │ - ldrsheq r3, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r3, sp, ip, lsl #30 │ │ │ │ - ldrheq r3, [sp], #-236 @ 0xffffff14 @ │ │ │ │ - addeq r2, r0, r8, lsl pc │ │ │ │ + b 927de4 │ │ │ │ + addseq r3, r6, ip, lsr r1 │ │ │ │ + rsbseq r3, sp, r8, ror #27 │ │ │ │ + ldrsheq r3, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r3, sp, ip, lsr #27 │ │ │ │ + addeq r2, r0, r8, lsl #28 │ │ │ │ rscseq pc, r0, r4, lsl #12 │ │ │ │ - rsbseq r4, pc, r0, ror #24 │ │ │ │ + rsbseq r4, pc, r0, asr fp @ │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ rscseq ip, lr, r8, ror pc │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -363999,27 +363999,27 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #252] @ 3dfd94 │ │ │ │ ldr r2, [pc, #252] @ 3dfd98 │ │ │ │ ldr r3, [pc, #252] @ 3dfd9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #236] @ 3dfda0 │ │ │ │ ldr r1, [pc, #236] @ 3dfda4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #196] @ 3dfda8 │ │ │ │ ldr r3, [pc, #196] @ 3dfdac │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r9, [pc, #192] @ 3dfdb0 │ │ │ │ ldr r8, [pc, #192] @ 3dfdb4 │ │ │ │ add sl, r5, #768 @ 0x300 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -364029,52 +364029,52 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, r4, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, sl │ │ │ │ bl 381344 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r5, #936 @ 0x3a8 │ │ │ │ bl 381244 │ │ │ │ ldr r1, [pc, #76] @ 3dfdb8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #32 │ │ │ │ bl 36c66c │ │ │ │ mov r2, #32 │ │ │ │ add r1, r5, #940 @ 0x3ac │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36c81c │ │ │ │ - addseq r3, r6, r0, ror r1 │ │ │ │ - ldrheq r4, [pc], #-180 @ │ │ │ │ - rsbseq r4, pc, r0, lsr #23 │ │ │ │ + addseq r3, r6, r0, rrx │ │ │ │ + rsbseq r4, pc, r4, lsr #21 │ │ │ │ + @ instruction: 0x007f4a90 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ - rsbseq r3, sp, r4, ror #27 │ │ │ │ - addeq r2, r0, r0, asr #28 │ │ │ │ + ldrsbeq r3, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + addeq r2, r0, r0, lsr sp │ │ │ │ rscseq pc, r0, ip, lsl #10 │ │ │ │ - addeq fp, r2, r8, ror #14 │ │ │ │ - rsbseq r1, lr, ip, lsr #14 │ │ │ │ - rsbseq r1, lr, r0, asr #14 │ │ │ │ + addeq fp, r2, r8, asr r6 │ │ │ │ + rsbseq r1, lr, ip, lsl r6 │ │ │ │ + rsbseq r1, lr, r0, lsr r6 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #404] @ 3dff68 │ │ │ │ ldr r3, [pc, #404] @ 3dff6c │ │ │ │ @@ -364104,15 +364104,15 @@ │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ ldr r5, [pc, #316] @ 3dff7c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #296] @ 3dff80 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364128,15 +364128,15 @@ │ │ │ │ bne 3dff64 │ │ │ │ tst r7, r6 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r3, [pc, #208] @ 3dff88 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dfe70 │ │ │ │ ldr r3, [pc, #192] @ 3dff8c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -364152,50 +364152,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3dff94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ b 3dfe70 │ │ │ │ ldr r0, [pc, #80] @ 3dff98 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ b 3dfe70 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, lsr r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, r6, r8, asr #31 │ │ │ │ - rsbseq r3, sp, r8, asr ip │ │ │ │ - @ instruction: 0x00802cb4 │ │ │ │ + @ instruction: 0x00962eb8 │ │ │ │ + rsbseq r3, sp, r8, asr #22 │ │ │ │ + addeq r2, r0, r4, lsr #23 │ │ │ │ @ instruction: 0x01028fb0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r2, ip, pc, r8 @ │ │ │ │ andeq r3, r0, r8, ror r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, r0, asr r9 @ │ │ │ │ - rsbseq r4, pc, r8, ror r9 @ │ │ │ │ + rsbseq r4, pc, r0, asr #16 │ │ │ │ + rsbseq r4, pc, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #1088] @ 0x440 │ │ │ │ ldr r7, [r0, #1092] @ 0x444 │ │ │ │ mov r6, r1 │ │ │ │ @@ -364250,15 +364250,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ add r9, r9, #96 @ 0x60 │ │ │ │ add sl, pc, sl │ │ │ │ b 3e00a4 │ │ │ │ add r3, r5, #940 @ 0x3ac │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, fp │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq 3e0188 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq 3e0098 │ │ │ │ @@ -364271,15 +364271,15 @@ │ │ │ │ moveq fp, #0 │ │ │ │ ldr r1, [pc, #388] @ 3e025c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #364] @ 3e0260 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e0088 │ │ │ │ ldr r3, [pc, #348] @ 3e0264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -364301,23 +364301,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r3, r4, fp} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3e026c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e0088 │ │ │ │ ldr r3, [r5, #1068] @ 0x42c │ │ │ │ ldr r1, [r5, #1168] @ 0x490 │ │ │ │ ldr r2, [r5, #1088] @ 0x440 │ │ │ │ and r3, r3, r1 │ │ │ │ ldr r0, [pc, #208] @ 3e0270 │ │ │ │ eor r3, r3, r2 │ │ │ │ @@ -364337,74 +364337,74 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3dfdbc │ │ │ │ ldr r0, [pc, #144] @ 3e0274 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e0088 │ │ │ │ ldr r3, [pc, #120] @ 3e0278 │ │ │ │ ldr r2, [pc, #120] @ 3e027c │ │ │ │ ldr r1, [pc, #120] @ 3e0280 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ 3e0284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r5, #1076] @ 0x434 │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ b 3e0024 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, lsl #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r2, r6, r0, lsl #27 │ │ │ │ - rsbseq r3, sp, r8, lsl sl │ │ │ │ - addeq r2, r0, r0, lsr #20 │ │ │ │ + addseq r2, r6, r0, ror ip │ │ │ │ + rsbseq r3, sp, r8, lsl #18 │ │ │ │ + addeq r2, r0, r0, lsl r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, ip, lsr #15 │ │ │ │ + @ instruction: 0x007f469c │ │ │ │ tsteq r2, r0, ror #24 │ │ │ │ - rsbseq r4, pc, r0, lsl #15 │ │ │ │ - @ instruction: 0x00962bf0 │ │ │ │ - rsbseq r3, sp, ip, lsl #17 │ │ │ │ - addeq r2, r0, r8, ror #17 │ │ │ │ - ldrsbeq r4, [pc], #-100 @ │ │ │ │ + rsbseq r4, pc, r0, ror r6 @ │ │ │ │ + addseq r2, r6, r0, ror #21 │ │ │ │ + rsbseq r3, sp, ip, ror r7 │ │ │ │ + ldrdeq r2, [r0], r8 │ │ │ │ + rsbseq r4, pc, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3e02d4 │ │ │ │ ldr r2, [pc, #52] @ 3e02d8 │ │ │ │ ldr r1, [pc, #52] @ 3e02dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #356 @ 0x164 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3dff9c │ │ │ │ - addseq r2, r6, r0, asr fp │ │ │ │ - rsbseq r4, pc, ip, lsl #11 │ │ │ │ - rsbseq r4, pc, r0, lsr #11 │ │ │ │ + addseq r2, r6, r0, asr #20 │ │ │ │ + rsbseq r4, pc, ip, ror r4 @ │ │ │ │ + @ instruction: 0x007f4490 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #440] @ 3e04b4 │ │ │ │ ldr r3, [pc, #440] @ 3e04b8 │ │ │ │ @@ -364422,15 +364422,15 @@ │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #400] @ 3e04c8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #380] @ 3e04cc │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e03e0 │ │ │ │ cmp r6, #31 │ │ │ │ @@ -364484,31 +364484,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3e04e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e0360 │ │ │ │ ldr r0, [pc, #116] @ 3e04e4 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e0360 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 3e04e8 │ │ │ │ ldr ip, [pc, #88] @ 3e04ec │ │ │ │ ldr r1, [pc, #88] @ 3e04f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -364516,28 +364516,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r2, r8, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00962ad8 │ │ │ │ - @ instruction: 0x008027bc │ │ │ │ - rsbseq r3, sp, r0, ror #14 │ │ │ │ + addseq r2, r6, r8, asr #19 │ │ │ │ + addeq r2, r0, ip, lsr #13 │ │ │ │ + rsbseq r3, sp, r0, asr r6 │ │ │ │ @ instruction: 0x01028ab8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, asr sl │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, r8, lsr r5 @ │ │ │ │ - rsbseq r4, pc, ip, asr r5 @ │ │ │ │ - addseq r2, r6, r0, ror #18 │ │ │ │ - rsbseq r4, pc, r8, ror #10 │ │ │ │ - @ instruction: 0x007f439c │ │ │ │ + rsbseq r4, pc, r8, lsr #8 │ │ │ │ + rsbseq r4, pc, ip, asr #8 │ │ │ │ + addseq r2, r6, r0, asr r8 │ │ │ │ + rsbseq r4, pc, r8, asr r4 @ │ │ │ │ + rsbseq r4, pc, ip, lsl #5 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ lsr r1, r2, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ @@ -364575,15 +364575,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #476] @ 3e0790 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e0680 │ │ │ │ ldr r2, [pc, #460] @ 3e0794 │ │ │ │ ldr r3, [pc, #428] @ 3e0778 │ │ │ │ @@ -364621,21 +364621,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #304] @ 3e07a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e0618 │ │ │ │ ldr r3, [pc, #292] @ 3e07ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e05c0 │ │ │ │ ldr r3, [pc, #252] @ 3e0798 │ │ │ │ @@ -364652,74 +364652,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3e07b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e05c0 │ │ │ │ ldr r3, [pc, #164] @ 3e07b8 │ │ │ │ ldr r2, [pc, #164] @ 3e07bc │ │ │ │ ldr r1, [pc, #164] @ 3e07c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #124] @ 3e07c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e0618 │ │ │ │ ldr r0, [pc, #112] @ 3e07c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e05c0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r2, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r2, r8, r8, r8 │ │ │ │ - addseq r2, r6, ip, lsr r8 │ │ │ │ - addseq r2, r6, r8, ror #16 │ │ │ │ - ldrsheq r3, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ - addeq r2, r0, r4, asr r5 │ │ │ │ + addseq r2, r6, ip, lsr #14 │ │ │ │ + addseq r2, r6, r8, asr r7 │ │ │ │ + rsbseq r3, sp, r8, ror #7 │ │ │ │ + addeq r2, r0, r4, asr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, lsr r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009627b0 │ │ │ │ - rsbseq r3, sp, r8, asr #8 │ │ │ │ - addeq r2, r0, r0, lsr #9 │ │ │ │ - rsbseq r4, pc, r4, ror #7 │ │ │ │ + addseq r2, r6, r0, lsr #13 │ │ │ │ + rsbseq r3, sp, r8, lsr r3 │ │ │ │ + umulleq r2, r0, r0, r3 │ │ │ │ + ldrsbeq r4, [pc], #-36 @ │ │ │ │ andeq r3, r0, r8, asr r5 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, r0, lsl #7 │ │ │ │ - @ instruction: 0x009626dc │ │ │ │ - rsbseq r3, sp, r4, ror r3 │ │ │ │ - addeq r2, r0, ip, asr #7 │ │ │ │ - rsbseq r4, pc, r8, ror #5 │ │ │ │ - rsbseq r4, pc, r4, ror #6 │ │ │ │ + rsbseq r4, pc, r0, ror r2 @ │ │ │ │ + addseq r2, r6, ip, asr #11 │ │ │ │ + rsbseq r3, sp, r4, ror #4 │ │ │ │ + @ instruction: 0x008022bc │ │ │ │ + ldrsbeq r4, [pc], #-24 @ │ │ │ │ + rsbseq r4, pc, r4, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1588] @ 3e0e1c │ │ │ │ mov r6, r3 │ │ │ │ @@ -364739,15 +364739,15 @@ │ │ │ │ ldr r9, [pc, #1548] @ 3e0e30 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #1520] @ 3e0e34 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ lsr r4, r7, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ orr r4, r4, r6, lsl #30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364885,15 +364885,15 @@ │ │ │ │ ldr r1, [pc, #1016] @ 3e0e64 │ │ │ │ ldr r0, [pc, #1016] @ 3e0e68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [r5, #1092] @ 0x444 │ │ │ │ ldr r2, [pc, #988] @ 3e0e6c │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r5, #1092] @ 0x444 │ │ │ │ ldr r3, [pc, #900] @ 3e0e20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -364931,15 +364931,15 @@ │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #848] @ 3e0e7c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #828] @ 3e0e80 │ │ │ │ ldr r3, [pc, #728] @ 3e0e20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364973,15 +364973,15 @@ │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #704] @ 3e0e94 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #684] @ 3e0e98 │ │ │ │ ldr r3, [pc, #560] @ 3e0e20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364990,15 +364990,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #648] @ 3e0e9c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [r5, #1096] @ 0x448 │ │ │ │ ldr r2, [pc, #620] @ 3e0ea0 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r5, #1096] @ 0x448 │ │ │ │ ldr r3, [pc, #480] @ 3e0e20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365067,50 +365067,50 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3e0eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e0860 │ │ │ │ str r8, [r5, #1204] @ 0x4b4 │ │ │ │ b 3e08c0 │ │ │ │ ldr r0, [pc, #284] @ 3e0ebc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e0860 │ │ │ │ ldr r1, [pc, #252] @ 3e0ec0 │ │ │ │ ldr r2, [pc, #252] @ 3e0ec4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 3e0ec8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #220] @ 3e0ecc │ │ │ │ ldr r3, [pc, #44] @ 3e0e20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -365118,116 +365118,116 @@ │ │ │ │ bne 3e0af8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #184] @ 3e0ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e0c14 │ │ │ │ tsteq r2, r8, lsl r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, r6, r8, ror #11 │ │ │ │ - ldrdeq r2, [r0], r0 │ │ │ │ - rsbseq r3, sp, r4, ror r2 │ │ │ │ + @ instruction: 0x009624d8 │ │ │ │ + addeq r2, r0, r0, asr #3 │ │ │ │ + rsbseq r3, sp, r4, ror #2 │ │ │ │ smlabteq r2, r4, r5, r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r2, r6, r8, lsr r5 │ │ │ │ + addseq r2, r6, r8, lsr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, ip, lsr r5 │ │ │ │ strdeq r8, [r2, -r8] │ │ │ │ smlabbeq r2, r4, r4, r8 │ │ │ │ - addseq r2, r6, r0, asr r4 │ │ │ │ - rsbseq r4, pc, r4, lsr #4 │ │ │ │ + addseq r2, r6, r0, asr #6 │ │ │ │ + rsbseq r4, pc, r4, lsl r1 @ │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ sbcsgt pc, lr, r3, ror sl @ │ │ │ │ sbcsgt r1, lr, r8, asr #4 │ │ │ │ @ instruction: 0x010283bc │ │ │ │ - addseq r2, r6, r8, lsl #7 │ │ │ │ - rsbseq r4, pc, r0, lsl #3 │ │ │ │ + addseq r2, r6, r8, ror r2 │ │ │ │ + rsbseq r4, pc, r0, ror r0 @ │ │ │ │ tsteq r2, ip, ror #6 │ │ │ │ tsteq r2, r8, lsr #6 │ │ │ │ - @ instruction: 0x009622dc │ │ │ │ - rsbseq r2, sp, r0, ror pc │ │ │ │ - addeq r1, r0, r4, asr #31 │ │ │ │ + addseq r2, r6, ip, asr #3 │ │ │ │ + rsbseq r2, sp, r0, ror #28 │ │ │ │ + @ instruction: 0x00801eb4 │ │ │ │ smlabteq r2, r0, r2, r8 │ │ │ │ - rsbseq r4, pc, r8, lsr r0 @ │ │ │ │ + rsbseq r3, pc, r8, lsr #30 │ │ │ │ smlabbeq r2, r0, r2, r8 │ │ │ │ - addseq r2, r6, r4, lsr r2 │ │ │ │ - rsbseq r2, sp, r8, asr #29 │ │ │ │ - addeq r1, r0, ip, lsl pc │ │ │ │ + addseq r2, r6, r4, lsr #2 │ │ │ │ + ldrheq r2, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r1, r0, ip, lsl #28 │ │ │ │ tsteq r2, r8, lsl r2 │ │ │ │ - rsbseq r4, pc, r8 │ │ │ │ + ldrsheq r3, [pc], #-232 @ │ │ │ │ smlabteq r2, r8, r1, r8 │ │ │ │ @ instruction: 0x01028194 │ │ │ │ tsteq r2, r0, ror #2 │ │ │ │ tsteq r2, ip, lsr #2 │ │ │ │ andeq r5, r0, r4, lsl ip │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, pc, r8, ror sp @ │ │ │ │ - rsbseq r3, pc, r0, lsr #27 │ │ │ │ - addseq r2, r6, r0, lsr r0 │ │ │ │ - rsbseq r2, sp, r4, asr #25 │ │ │ │ - addeq r1, r0, r8, lsl sp │ │ │ │ + rsbseq r3, pc, r8, ror #24 │ │ │ │ + @ instruction: 0x007f3c90 │ │ │ │ + addseq r1, r6, r0, lsr #30 │ │ │ │ + ldrheq r2, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r1, r0, r8, lsl #24 │ │ │ │ tsteq r2, r4, lsl r0 │ │ │ │ - rsbseq r3, pc, r4, ror #26 │ │ │ │ + rsbseq r3, pc, r4, asr ip @ │ │ │ │ ldr r0, [pc, #4] @ 3e0ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq lr, r0, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3e0f68 │ │ │ │ ldr r2, [pc, #108] @ 3e0f6c │ │ │ │ ldr r1, [pc, #108] @ 3e0f70 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #80] @ 3e0f74 │ │ │ │ ldr r1, [pc, #80] @ 3e0f78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #56] @ 3e0f7c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, r6, ip, asr #31 │ │ │ │ - @ instruction: 0x007d2b90 │ │ │ │ - addeq r1, r0, r8, ror #23 │ │ │ │ + @ instruction: 0x00961ebc │ │ │ │ + rsbseq r2, sp, r0, lsl #21 │ │ │ │ + ldrdeq r1, [r0], r8 │ │ │ │ rscseq lr, r0, r8, ror r3 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsbseq r3, pc, r8, asr sp @ │ │ │ │ + rsbseq r3, pc, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3e1014 │ │ │ │ ldr r2, [pc, #124] @ 3e1018 │ │ │ │ ldr r1, [pc, #124] @ 3e101c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov ip, #0 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r0, #1056 @ 0x420 │ │ │ │ mov r3, r0 │ │ │ │ add r2, r2, #8 │ │ │ │ str ip, [r0, #924] @ 0x39c │ │ │ │ str ip, [r0, #1068] @ 0x42c │ │ │ │ @@ -365242,17 +365242,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, r6, r4, lsr pc │ │ │ │ - ldrsheq r3, [pc], #-204 @ │ │ │ │ - rsbseq r3, pc, r8, lsl sp @ │ │ │ │ + addseq r1, r6, r4, lsr #28 │ │ │ │ + rsbseq r3, pc, ip, ror #23 │ │ │ │ + rsbseq r3, pc, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #296] @ 3e1160 │ │ │ │ ldr r7, [pc, #296] @ 3e1164 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -365261,88 +365261,88 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #256] @ 3e116c │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #228] @ 3e1170 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ add r0, r5, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #200] @ 3e1174 │ │ │ │ ldr r1, [pc, #200] @ 3e1178 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #192] @ 3e117c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ bl 381344 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #136] @ 3e1180 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c66c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 36c81c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #60] @ 3e1184 │ │ │ │ add r1, r4, #1200 @ 0x4b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36c6b4 │ │ │ │ - umullseq r1, r6, r8, lr │ │ │ │ - rsbseq r3, pc, r0, lsl #25 │ │ │ │ - rsbseq r3, pc, r0, asr ip @ │ │ │ │ + addseq r1, r6, r8, lsl #27 │ │ │ │ + rsbseq r3, pc, r0, ror fp @ │ │ │ │ + rsbseq r3, pc, r0, asr #22 │ │ │ │ rscseq lr, r0, ip, lsr #4 │ │ │ │ - rsbseq r2, sp, r0, lsl sl │ │ │ │ - rsbseq r0, lr, r4, ror r3 │ │ │ │ - rsbseq r0, lr, r4, lsl #7 │ │ │ │ - addeq r1, r0, r0, lsr sl │ │ │ │ + rsbseq r2, sp, r0, lsl #18 │ │ │ │ + rsbseq r0, lr, r4, ror #4 │ │ │ │ + rsbseq r0, lr, r4, ror r2 │ │ │ │ + addeq r1, r0, r0, lsr #18 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ - rsbseq r3, pc, ip, lsl #23 │ │ │ │ + rsbseq r3, pc, ip, ror sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #560] @ 3e13d0 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -365358,15 +365358,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #520] @ 3e13dc │ │ │ │ ldr r1, [pc, #520] @ 3e13e0 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #500] @ 3e13e4 │ │ │ │ ldr r7, [pc, #500] @ 3e13e8 │ │ │ │ cmp r3, r4 │ │ │ │ mov r3, #0 │ │ │ │ sbcs r2, r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3e12cc │ │ │ │ @@ -365451,63 +365451,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3e140c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e1250 │ │ │ │ ldr r1, [pc, #128] @ 3e1410 │ │ │ │ ldr r0, [pc, #128] @ 3e1414 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e12c0 │ │ │ │ ldr r0, [pc, #100] @ 3e1418 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e1250 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r1, r6, r0, lsr sp │ │ │ │ + addseq r1, r6, r0, lsr #24 │ │ │ │ tsteq r2, r0, asr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r3, pc, ip, asr #21 │ │ │ │ - rsbseq r3, pc, r4, ror #21 │ │ │ │ + ldrheq r3, [pc], #-156 @ │ │ │ │ + ldrsbeq r3, [pc], #-148 @ │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ tsteq r2, r8, lsl #24 │ │ │ │ andeq r0, r0, r3, lsl r5 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r3, lsl #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq r2, ip, fp, r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r6, r0, r0, asr #3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, pc, ip, ror r9 @ │ │ │ │ - addseq r1, r6, r0, asr #22 │ │ │ │ - rsbseq r3, pc, r0, asr #18 │ │ │ │ - rsbseq r3, pc, r0, lsl #19 │ │ │ │ + rsbseq r3, pc, ip, ror #16 │ │ │ │ + addseq r1, r6, r0, lsr sl │ │ │ │ + rsbseq r3, pc, r0, lsr r8 @ │ │ │ │ + rsbseq r3, pc, r0, ror r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ add r3, r0, #1056 @ 0x420 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add r3, r3, #8 │ │ │ │ @@ -365630,15 +365630,15 @@ │ │ │ │ mov lr, r5 │ │ │ │ mov r2, r3 │ │ │ │ b 3e14c0 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sl, #136] @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #604] @ 3e1890 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -365729,26 +365729,26 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3e18a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr ip, [r6, #1068] @ 0x42c │ │ │ │ ldr r0, [r6, #1072] @ 0x430 │ │ │ │ b 3e14e8 │ │ │ │ ldr r2, [pc, #176] @ 3e18a4 │ │ │ │ ldr r3, [pc, #148] @ 3e188c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365757,20 +365757,20 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e1880 │ │ │ │ ldr r0, [r6, #1204] @ 0x4b4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r0, [pc, #124] @ 3e18a8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrh r3, [sl, #2] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r1, #0 │ │ │ │ andeq r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -365779,28 +365779,28 @@ │ │ │ │ b 3e16a0 │ │ │ │ ldr r0, [pc, #68] @ 3e18ac │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e1648 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r2, r0, r9, r7 │ │ │ │ @ instruction: 0x010279b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r1, r0, r0, lsr #15 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, pc, r8, lsr #11 │ │ │ │ + @ instruction: 0x007f3498 │ │ │ │ tsteq r2, r0, lsl r6 │ │ │ │ - rsbseq r3, pc, r4, lsr r5 @ │ │ │ │ - rsbseq r3, pc, r4, asr r5 @ │ │ │ │ + rsbseq r3, pc, r4, lsr #8 │ │ │ │ + rsbseq r3, pc, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #440] @ 3e1a80 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -365816,15 +365816,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #380] @ 3e1a94 │ │ │ │ ldr r3, [pc, #380] @ 3e1a98 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -365882,57 +365882,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r6, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3e1aac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e1930 │ │ │ │ ldr r0, [pc, #108] @ 3e1ab0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e1930 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3e1ab4 │ │ │ │ ldr r1, [pc, #80] @ 3e1ab8 │ │ │ │ ldr r0, [pc, #80] @ 3e1abc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r1, r6, r8, lsl #12 │ │ │ │ + @ instruction: 0x009614f8 │ │ │ │ tsteq r2, r8, lsr #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r3, pc, ip, asr #7 │ │ │ │ - rsbseq r3, pc, r8, lsr #7 │ │ │ │ + ldrheq r3, [pc], #-44 @ │ │ │ │ + @ instruction: 0x007f3298 │ │ │ │ smlatteq r2, ip, r4, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, ror r4 │ │ │ │ andeq r1, r0, ip, ror #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, pc, r4, asr #7 │ │ │ │ - rsbseq r3, pc, r0, ror #7 │ │ │ │ - addseq r1, r6, r8, ror #8 │ │ │ │ - rsbseq r3, pc, r4, ror #7 │ │ │ │ - ldrsheq r3, [pc], #-56 @ │ │ │ │ + ldrheq r3, [pc], #-36 @ │ │ │ │ + ldrsbeq r3, [pc], #-32 @ │ │ │ │ + addseq r1, r6, r8, asr r3 │ │ │ │ + ldrsbeq r3, [pc], #-36 @ │ │ │ │ + rsbseq r3, pc, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #748] @ 3e1dc8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -365950,15 +365950,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #684] @ 3e1ddc │ │ │ │ ldr r3, [pc, #684] @ 3e1de0 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -366091,104 +366091,104 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3e1e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e1b48 │ │ │ │ ldr r1, [pc, #124] @ 3e1e08 │ │ │ │ ldr r0, [pc, #124] @ 3e1e0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e1b98 │ │ │ │ ldr r0, [pc, #96] @ 3e1e10 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r9} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e1b48 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsr #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009613d0 │ │ │ │ - rsbseq r3, pc, ip, lsr #3 │ │ │ │ - @ instruction: 0x007f3194 │ │ │ │ + addseq r1, r6, r0, asr #5 │ │ │ │ + @ instruction: 0x007f309c │ │ │ │ + rsbseq r3, pc, r4, lsl #1 │ │ │ │ ldrdeq r7, [r2, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ andeq r0, r0, r3, lsl #10 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, r4, ror #4 │ │ │ │ - addseq r1, r6, r0, lsr #5 │ │ │ │ + umullseq r1, r6, r0, r1 │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, pc, r4, lsl r1 @ │ │ │ │ - addseq r1, r6, r4, asr #2 │ │ │ │ - rsbseq r3, pc, r8, ror #2 │ │ │ │ - rsbseq r3, pc, r8, lsl r1 @ │ │ │ │ + rsbseq r3, pc, r4 │ │ │ │ + addseq r1, r6, r4, lsr r0 │ │ │ │ + rsbseq r3, pc, r8, asr r0 @ │ │ │ │ + rsbseq r3, pc, r8 │ │ │ │ ldr r0, [pc, #4] @ 3e1e20 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq sp, r0, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3e1eb4 │ │ │ │ ldr r2, [pc, #120] @ 3e1eb8 │ │ │ │ ldr r1, [pc, #120] @ 3e1ebc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #92] @ 3e1ec0 │ │ │ │ ldr r1, [pc, #92] @ 3e1ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #72] @ 3e1ec8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, r6, r0, asr #2 │ │ │ │ - rsbseq r1, sp, ip, asr #24 │ │ │ │ - addeq r0, r0, r8, lsr #25 │ │ │ │ + addseq r1, r6, r0, lsr r0 │ │ │ │ + rsbseq r1, sp, ip, lsr fp │ │ │ │ + umulleq r0, r0, r8, fp @ │ │ │ │ andeq r0, r0, r0, asr #12 │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ ldrheq fp, [lr], #8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -366199,35 +366199,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 3e1fe4 │ │ │ │ ldr r1, [pc, #236] @ 3e1fe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #216] @ 3e1fec │ │ │ │ ldr r1, [pc, #216] @ 3e1ff0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #184] @ 3e1ff4 │ │ │ │ ldr r1, [pc, #184] @ 3e1ff8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #152] @ 3e1ffc │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 36c66c │ │ │ │ mov r2, #16 │ │ │ │ @@ -366247,29 +366247,29 @@ │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 381344 │ │ │ │ - addseq r1, r6, r0, lsr #1 │ │ │ │ - rsbseq r1, sp, r0, lsr #23 │ │ │ │ - strdeq r0, [r0], r8 │ │ │ │ - rsbseq r3, pc, ip, lsr #32 │ │ │ │ - rsbseq r3, pc, r0, asr #32 │ │ │ │ - rsbseq pc, sp, r4, ror #9 │ │ │ │ - ldrsheq pc, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + umullseq r0, r6, r0, pc @ │ │ │ │ + @ instruction: 0x007d1a90 │ │ │ │ + addeq r0, r0, r8, ror #21 │ │ │ │ + rsbseq r2, pc, ip, lsl pc @ │ │ │ │ + rsbseq r2, pc, r0, lsr pc @ │ │ │ │ + ldrsbeq pc, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq pc, sp, r8, ror #7 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbseq r2, pc, r8, asr #31 │ │ │ │ + ldrheq r2, [pc], #-232 @ │ │ │ │ rscseq sp, r0, r0, lsl #7 │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ ldrh r3, [r2, #68] @ 0x44 │ │ │ │ lsl r4, r4, r1 │ │ │ │ @@ -366294,15 +366294,15 @@ │ │ │ │ popeq {r4, r5, pc} │ │ │ │ ldrh r3, [r2, #78] @ 0x4e │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, r4 │ │ │ │ strh r3, [r2, #78] @ 0x4e │ │ │ │ pop {r4, r5, lr} │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [pc, #684] @ 3e2350 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -366352,15 +366352,15 @@ │ │ │ │ ldr r0, [pc, #528] @ 3e2368 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldrh r8, [r0, #70] @ 0x46 │ │ │ │ lsl r3, r6, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ eor r8, r8, r3 │ │ │ │ strh r3, [r0, #70] @ 0x46 │ │ │ │ ldrh r3, [r0, #72] @ 0x48 │ │ │ │ bics r8, r8, r3 │ │ │ │ @@ -366381,15 +366381,15 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ orr r1, r1, r7, lsr r3 │ │ │ │ add r3, r4, r5, lsl #2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ and r1, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e21e4 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ bics r8, r8, r9, lsl r5 │ │ │ │ bne 3e21a8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -366419,15 +366419,15 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ orr r1, r1, r9, lsr r3 │ │ │ │ add r3, r4, r5, lsl #2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ and r1, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e227c │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ bics r7, r7, r8, lsl r5 │ │ │ │ bne 3e2240 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -366452,15 +366452,15 @@ │ │ │ │ strh r1, [r0, #78] @ 0x4e │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r0, [r0] │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r3, [pc, #80] @ 3e2358 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3e2330 │ │ │ │ strh r6, [r4, #80] @ 0x50 │ │ │ │ mov r0, #0 │ │ │ │ @@ -366471,25 +366471,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #52] @ 3e236c │ │ │ │ ldr r0, [pc, #52] @ 3e2370 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e2314 │ │ │ │ tsteq r2, r0, ror #26 │ │ │ │ - umullseq r0, r6, r0, lr │ │ │ │ + addseq r0, r6, r0, lsl #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r0, r6, ip, ror #28 │ │ │ │ - rsbseq r0, pc, r0, lsl #21 │ │ │ │ - addseq r0, r6, r0, lsr lr │ │ │ │ - rsbseq r1, pc, r8, asr #22 │ │ │ │ - addseq r0, r6, ip, asr #24 │ │ │ │ - rsbseq r0, pc, r8, asr r8 @ │ │ │ │ + addseq r0, r6, ip, asr sp │ │ │ │ + rsbseq r0, pc, r0, ror r9 @ │ │ │ │ + addseq r0, r6, r0, lsr #26 │ │ │ │ + rsbseq r1, pc, r8, lsr sl @ │ │ │ │ + addseq r0, r6, ip, lsr fp │ │ │ │ + rsbseq r0, pc, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #256] @ 3e2490 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -366543,31 +366543,31 @@ │ │ │ │ b 3e23cc │ │ │ │ ldr r1, [pc, #68] @ 3e249c │ │ │ │ ldr r0, [pc, #68] @ 3e24a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e23f4 │ │ │ │ ldr r1, [pc, #44] @ 3e24a4 │ │ │ │ ldr r0, [pc, #44] @ 3e24a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e2448 │ │ │ │ tsteq r2, r4, ror sl │ │ │ │ - addseq r0, r6, r1, asr #23 │ │ │ │ + @ instruction: 0x00960ab1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r0, r6, ip, lsr #22 │ │ │ │ - rsbseq r0, pc, r0, asr #14 │ │ │ │ - addseq r0, r6, ip, lsl #22 │ │ │ │ - rsbseq r0, pc, r0, lsr #14 │ │ │ │ + addseq r0, r6, ip, lsl sl │ │ │ │ + rsbseq r0, pc, r0, lsr r6 @ │ │ │ │ + @ instruction: 0x009609fc │ │ │ │ + rsbseq r0, pc, r0, lsl r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 3e255c │ │ │ │ ldr r2, [pc, #152] @ 3e2560 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366575,15 +366575,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e2564 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #24 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2518 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -366595,43 +366595,43 @@ │ │ │ │ ldr r1, [pc, #72] @ 3e256c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #84 @ 0x54 │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r0, r6, r0, asr #21 │ │ │ │ - rsbseq r2, pc, r4, ror #20 │ │ │ │ - rsbseq r2, pc, r8, ror sl @ │ │ │ │ - rsbseq r2, pc, r4, ror #20 │ │ │ │ - rsbseq r2, pc, ip, asr #20 │ │ │ │ + @ instruction: 0x009609b0 │ │ │ │ + rsbseq r2, pc, r4, asr r9 @ │ │ │ │ + rsbseq r2, pc, r8, ror #18 │ │ │ │ + rsbseq r2, pc, r4, asr r9 @ │ │ │ │ + rsbseq r2, pc, ip, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3e25ec │ │ │ │ ldr r2, [pc, #100] @ 3e25f0 │ │ │ │ ldr r1, [pc, #100] @ 3e25f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mvn r3, #0 │ │ │ │ ldr ip, [pc, #64] @ 3e25f8 │ │ │ │ ldr r1, [pc, #64] @ 3e25fc │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ str ip, [r0, #996] @ 0x3e4 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ str r1, [r0, #1004] @ 0x3ec │ │ │ │ @@ -366640,28 +366640,28 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009609f8 │ │ │ │ - rsbseq r2, pc, r4, lsr #19 │ │ │ │ - ldrheq r2, [pc], #-152 @ │ │ │ │ + addseq r0, r6, r8, ror #17 │ │ │ │ + @ instruction: 0x007f2894 │ │ │ │ + rsbseq r2, pc, r8, lsr #17 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ │ │ │ │ 003e2600 : │ │ │ │ str r1, [r0, #924] @ 0x39c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e261c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq ip, r0, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr lr, [pc, #304] @ 3e2768 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ @@ -366753,30 +366753,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3e27e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #52] @ 3e27e8 │ │ │ │ ldr ip, [pc, #52] @ 3e27ec │ │ │ │ ldr r1, [pc, #52] @ 3e27f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929c98 │ │ │ │ - addseq r0, r6, ip, ror #16 │ │ │ │ - ldrsheq r1, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - addeq r0, r0, r8, asr r3 │ │ │ │ + b 929b88 │ │ │ │ + addseq r0, r6, ip, asr r7 │ │ │ │ + rsbseq r1, sp, ip, ror #3 │ │ │ │ + addeq r0, r0, r8, asr #4 │ │ │ │ rscseq ip, r0, r0, ror #23 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -366884,26 +366884,26 @@ │ │ │ │ beq 3e2848 │ │ │ │ b 3e285c │ │ │ │ ldr r1, [pc, #52] @ 3e29dc │ │ │ │ ldr r0, [pc, #52] @ 3e29e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e285c │ │ │ │ strdeq r6, [r2, -r4] │ │ │ │ andeq r1, r1, r1, lsl r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ tstne r0, r1, lsl #2 │ │ │ │ tsteq r1, r1, lsl r0 │ │ │ │ - addseq r0, r6, r8, asr r6 │ │ │ │ - rsbseq r7, lr, ip, ror lr │ │ │ │ + addseq r0, r6, r8, asr #10 │ │ │ │ + rsbseq r7, lr, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #276] @ 3e2b10 │ │ │ │ ldr r7, [pc, #276] @ 3e2b14 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366912,81 +366912,81 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r9, [pc, #236] @ 3e2b1c │ │ │ │ ldr r8, [pc, #236] @ 3e2b20 │ │ │ │ add fp, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #192] @ 3e2b24 │ │ │ │ ldr r1, [pc, #192] @ 3e2b28 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ add r8, r4, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #132] @ 3e2b2c │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl 925e24 │ │ │ │ + bl 925d14 │ │ │ │ ldr r2, [pc, #108] @ 3e2b30 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381344 │ │ │ │ add r1, r4, #1056 @ 0x420 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36c81c │ │ │ │ - addseq r0, r6, r4, lsl #12 │ │ │ │ - rsbseq r2, pc, ip, asr #11 │ │ │ │ - @ instruction: 0x007f2598 │ │ │ │ - rsbseq r1, sp, r4, rrx │ │ │ │ - addeq r0, r0, r0, asr #1 │ │ │ │ - rsbseq lr, sp, r4, asr #19 │ │ │ │ - ldrsbeq lr, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r2, pc, ip, lsr r5 @ │ │ │ │ + @ instruction: 0x009604f4 │ │ │ │ + ldrheq r2, [pc], #-76 @ │ │ │ │ + rsbseq r2, pc, r8, lsl #9 │ │ │ │ + rsbseq r0, sp, r4, asr pc │ │ │ │ + ldrheq pc, [pc], #-240 @ │ │ │ │ + ldrheq lr, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq lr, sp, r8, asr #17 │ │ │ │ + rsbseq r2, pc, ip, lsr #8 │ │ │ │ rscseq ip, r0, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3e2bd0 │ │ │ │ ldr r2, [pc, #132] @ 3e2bd4 │ │ │ │ @@ -366994,15 +366994,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ and r1, r4, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 3e2620 │ │ │ │ @@ -367019,17 +367019,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009604b0 │ │ │ │ - rsbseq r2, pc, r4, asr r4 @ │ │ │ │ - rsbseq r2, pc, r4, ror r4 @ │ │ │ │ + addseq r0, r6, r0, lsr #7 │ │ │ │ + rsbseq r2, pc, r4, asr #6 │ │ │ │ + rsbseq r2, pc, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ 3e2cbc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -367037,64 +367037,64 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3e2cc0 │ │ │ │ ldr r1, [pc, #184] @ 3e2cc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #164] @ 3e2cc8 │ │ │ │ ldr r3, [pc, #164] @ 3e2ccc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r1, [pc, #156] @ 3e2cd0 │ │ │ │ ldr r7, [pc, #156] @ 3e2cd4 │ │ │ │ ldr r6, [pc, #156] @ 3e2cd8 │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #104] @ 3e2cdc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #988] @ 0x3dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ str r0, [r5, #992] @ 0x3e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r0, r6, ip, lsl #8 │ │ │ │ - rsbseq r2, pc, r8, lsr #7 │ │ │ │ - rsbseq r2, pc, r4, asr #7 │ │ │ │ + @ instruction: 0x009602fc │ │ │ │ + @ instruction: 0x007f2298 │ │ │ │ + ldrheq r2, [pc], #-36 @ │ │ │ │ smlatteq r2, r0, r1, r6 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - rsbseq r2, pc, r4, lsr #7 │ │ │ │ - ldrheq r2, [pc], #-60 @ │ │ │ │ - rsbseq r2, pc, r4, lsr #7 │ │ │ │ - @ instruction: 0x007f239c │ │ │ │ + @ instruction: 0x007f2294 │ │ │ │ + rsbseq r2, pc, ip, lsr #5 │ │ │ │ + @ instruction: 0x007f2294 │ │ │ │ + rsbseq r2, pc, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ mov ip, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -367160,15 +367160,15 @@ │ │ │ │ ldr r1, [pc, #672] @ 3e3090 │ │ │ │ ldr r0, [pc, #672] @ 3e3094 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r9, [r5, #1056] @ 0x420 │ │ │ │ add r6, r5, #1024 @ 0x400 │ │ │ │ add r8, r5, #1040 @ 0x410 │ │ │ │ bic r9, r7, r9 │ │ │ │ add r6, r6, #4 │ │ │ │ add r8, r8, #10 │ │ │ │ tst r9, r4 │ │ │ │ @@ -367298,78 +367298,78 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3e2d80 │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3e2f8c │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3e2e34 │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3e2f2c │ │ │ │ mrseq r6, (UNDEF: 18) │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r0, r6, r0, lsl r2 │ │ │ │ - rsbseq r7, lr, r0, lsr sl │ │ │ │ + addseq r0, r6, r0, lsl #2 │ │ │ │ + rsbseq r7, lr, r0, lsr #18 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - addseq r0, r6, r0, lsr #2 │ │ │ │ + addseq r0, r6, r0, lsl r0 │ │ │ │ tstne r0, r1, lsl #2 │ │ │ │ tsteq r1, r1, lsl r0 │ │ │ │ ldr r0, [pc, #4] @ 3e30b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq ip, r0, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3e3120 │ │ │ │ ldr r2, [pc, #80] @ 3e3124 │ │ │ │ ldr r1, [pc, #80] @ 3e3128 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #52] @ 3e312c │ │ │ │ ldr ip, [pc, #52] @ 3e3130 │ │ │ │ ldr r1, [pc, #52] @ 3e3134 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929c98 │ │ │ │ - addseq pc, r5, ip, asr #31 │ │ │ │ - ldrheq r0, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq pc, pc, r4, lsl sl @ │ │ │ │ + b 929b88 │ │ │ │ + @ instruction: 0x0095febc │ │ │ │ + rsbseq r0, sp, r8, lsr #17 │ │ │ │ + rsbseq pc, pc, r4, lsl #18 │ │ │ │ rscseq ip, r0, r4, lsr r3 │ │ │ │ muleq r0, ip, r5 │ │ │ │ @ instruction: 0x000004b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -367423,15 +367423,15 @@ │ │ │ │ ldr r0, [pc, #560] @ 3e343c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #16 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e31b8 │ │ │ │ cmp ip, #241 @ 0xf1 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3e31e8 │ │ │ │ cmp ip, #228 @ 0xe4 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3e32ac │ │ │ │ @@ -367456,15 +367456,15 @@ │ │ │ │ ldr r0, [pc, #444] @ 3e344c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #16 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e31b8 │ │ │ │ ldr r1, [pc, #412] @ 3e3450 │ │ │ │ subs lr, ip, #228 @ 0xe4 │ │ │ │ lsr r1, r1, lr │ │ │ │ tst r1, #1 │ │ │ │ beq 3e31e8 │ │ │ │ bic ip, ip, #3 │ │ │ │ @@ -367551,32 +367551,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e31b8 │ │ │ │ smlatbeq r2, r8, ip, r5 │ │ │ │ mrsne r1, (UNDEF: 1) │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umullseq pc, r5, ip, lr @ │ │ │ │ - rsbseq r1, pc, r4, lsr lr @ │ │ │ │ - rsbseq r1, pc, r8, asr #29 │ │ │ │ + addseq pc, r5, ip, lsl #27 │ │ │ │ + rsbseq r1, pc, r4, lsr #26 │ │ │ │ + ldrheq r1, [pc], #-216 @ │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - addseq pc, r5, r8, lsl lr @ │ │ │ │ - ldrheq r1, [pc], #-208 @ │ │ │ │ - rsbseq r1, pc, r0, lsr #28 │ │ │ │ + addseq pc, r5, r8, lsl #26 │ │ │ │ + rsbseq r1, pc, r0, lsr #25 │ │ │ │ + rsbseq r1, pc, r0, lsl sp @ │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - @ instruction: 0x0095fcd8 │ │ │ │ - addseq pc, r5, r0, lsr #25 │ │ │ │ - rsbseq r1, pc, r0, asr #24 │ │ │ │ - rsbseq r1, pc, r4, lsr ip @ │ │ │ │ + addseq pc, r5, r8, asr #23 │ │ │ │ + umullseq pc, r5, r0, fp @ │ │ │ │ + rsbseq r1, pc, r0, lsr fp @ │ │ │ │ + rsbseq r1, pc, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #280] @ 3e3598 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -367584,100 +367584,100 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #264] @ 3e359c │ │ │ │ ldr r1, [pc, #264] @ 3e35a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #244] @ 3e35a4 │ │ │ │ ldr r7, [pc, #244] @ 3e35a8 │ │ │ │ add sl, r5, #52 @ 0x34 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #200] @ 3e35ac │ │ │ │ ldr r1, [pc, #200] @ 3e35b0 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add r8, r4, #752 @ 0x2f0 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #136] @ 3e35b4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl 925e24 │ │ │ │ + bl 925d14 │ │ │ │ ldr r2, [pc, #112] @ 3e35b8 │ │ │ │ ldr r3, [pc, #112] @ 3e35bc │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381344 │ │ │ │ add r1, r4, #1056 @ 0x420 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36c81c │ │ │ │ - addseq pc, r5, r4, lsr #24 │ │ │ │ - rsbseq r1, pc, r0, ror #24 │ │ │ │ - rsbseq r1, pc, r4, lsr #23 │ │ │ │ - rsbseq r0, sp, r4, ror #11 │ │ │ │ - rsbseq pc, pc, r0, asr #12 │ │ │ │ - rsbseq sp, sp, r4, asr #30 │ │ │ │ - rsbseq sp, sp, r8, asr pc │ │ │ │ - ldrheq r1, [pc], #-168 @ │ │ │ │ + addseq pc, r5, r4, lsl fp @ │ │ │ │ + rsbseq r1, pc, r0, asr fp @ │ │ │ │ + @ instruction: 0x007f1a94 │ │ │ │ + ldrsbeq r0, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq pc, pc, r0, lsr r5 @ │ │ │ │ + rsbseq sp, sp, r4, lsr lr │ │ │ │ + rsbseq sp, sp, r8, asr #28 │ │ │ │ + rsbseq r1, pc, r8, lsr #19 │ │ │ │ ldrsbeq fp, [r0], #236 @ 0xec @ │ │ │ │ - rsbseq r1, pc, ip, asr #23 │ │ │ │ + ldrheq r1, [pc], #-172 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 3e3688 │ │ │ │ ldr r2, [pc, #176] @ 3e368c │ │ │ │ ldr r1, [pc, #176] @ 3e3690 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r5, r0, #996 @ 0x3e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -367705,17 +367705,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq pc, r5, r8, asr #21 │ │ │ │ - rsbseq r1, pc, r4, lsl #22 │ │ │ │ - rsbseq r1, pc, ip, asr #20 │ │ │ │ + @ instruction: 0x0095f9b8 │ │ │ │ + ldrsheq r1, [pc], #-148 @ │ │ │ │ + rsbseq r1, pc, ip, lsr r9 @ │ │ │ │ bge fee38bf0 <__bss_end__@@Base+0xfd91ad18> │ │ │ │ adcge sl, sl, sl, lsr #21 │ │ │ │ adcpl sl, sl, sl, asr r9 │ │ │ │ andeq r5, r5, r5, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -367727,64 +367727,64 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3e3788 │ │ │ │ ldr r1, [pc, #184] @ 3e378c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #164] @ 3e3790 │ │ │ │ ldr r3, [pc, #164] @ 3e3794 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r1, [pc, #156] @ 3e3798 │ │ │ │ ldr r7, [pc, #156] @ 3e379c │ │ │ │ ldr r6, [pc, #156] @ 3e37a0 │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #104] @ 3e37a4 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #988] @ 0x3dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 934b6c │ │ │ │ + bl 934a5c │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ str r0, [r5, #992] @ 0x3e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq pc, r5, r8, ror #19 │ │ │ │ - rsbseq r1, pc, r4, lsr #20 │ │ │ │ - rsbseq r1, pc, r8, ror #18 │ │ │ │ + @ instruction: 0x0095f8d8 │ │ │ │ + rsbseq r1, pc, r4, lsl r9 @ │ │ │ │ + rsbseq r1, pc, r8, asr r8 @ │ │ │ │ tsteq r2, r8, lsl r7 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - ldrsbeq r1, [pc], #-140 @ │ │ │ │ - ldrsheq r1, [pc], #-132 @ │ │ │ │ - ldrsbeq r1, [pc], #-140 @ │ │ │ │ - ldrsbeq r1, [pc], #-132 @ │ │ │ │ + rsbseq r1, pc, ip, asr #15 │ │ │ │ + rsbseq r1, pc, r4, ror #15 │ │ │ │ + rsbseq r1, pc, ip, asr #15 │ │ │ │ + rsbseq r1, pc, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ cmp r2, #69 @ 0x45 │ │ │ │ mov ip, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -367845,15 +367845,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #84 @ 0x54 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r1, [pc, #976] @ 3e3c94 │ │ │ │ subs r0, ip, #228 @ 0xe4 │ │ │ │ lsr r1, r1, r0 │ │ │ │ tst r1, #1 │ │ │ │ beq 3e3804 │ │ │ │ bic ip, ip, #3 │ │ │ │ add r4, r4, ip │ │ │ │ @@ -367884,15 +367884,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #84 @ 0x54 │ │ │ │ str r6, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ stm sp, {r5, lr} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e3818 │ │ │ │ ldr r9, [r4, #1060] @ 0x424 │ │ │ │ add r6, r4, #1024 @ 0x400 │ │ │ │ add r8, r4, #1040 @ 0x410 │ │ │ │ and r9, r9, r5 │ │ │ │ add r6, r6, #4 │ │ │ │ add r8, r8, #10 │ │ │ │ @@ -368057,66 +368057,66 @@ │ │ │ │ tst r1, #1 │ │ │ │ bne 3e3878 │ │ │ │ b 3e3804 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3e3a58 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3e398c │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3e3abc │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3e39f0 │ │ │ │ ldr r2, [pc, #80] @ 3e3cb8 │ │ │ │ ldr r1, [pc, #80] @ 3e3cbc │ │ │ │ ldr r0, [pc, #80] @ 3e3cc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e38a4 │ │ │ │ tsteq r2, r8, lsr r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - addseq pc, r5, ip, lsl #16 │ │ │ │ - rsbseq r1, pc, r4, lsr #15 │ │ │ │ - rsbseq r1, pc, r4, lsl r8 @ │ │ │ │ + @ instruction: 0x0095f6fc │ │ │ │ + @ instruction: 0x007f1694 │ │ │ │ + rsbseq r1, pc, r4, lsl #14 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - addseq pc, r5, sp, ror r7 @ │ │ │ │ - addseq pc, r5, r0, ror r7 @ │ │ │ │ - rsbseq r1, pc, r8, lsl #14 │ │ │ │ - rsbseq r1, pc, ip, ror #15 │ │ │ │ + addseq pc, r5, sp, ror #12 │ │ │ │ + addseq pc, r5, r0, ror #12 │ │ │ │ + ldrsheq r1, [pc], #-88 @ │ │ │ │ + ldrsbeq r1, [pc], #-108 @ │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ streq r0, [r4], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - addseq pc, r5, r8, lsr r4 @ │ │ │ │ - ldrsbeq r1, [pc], #-48 @ │ │ │ │ - rsbseq r1, pc, r4, ror #8 │ │ │ │ + addseq pc, r5, r8, lsr #6 │ │ │ │ + rsbseq r1, pc, r0, asr #5 │ │ │ │ + rsbseq r1, pc, r4, asr r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #8] @ 3e3cd8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ ldrsheq fp, [r0], #120 @ 0x78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #456] @ 3e3ebc │ │ │ │ ldr r1, [pc, #456] @ 3e3ec0 │ │ │ │ @@ -368206,51 +368206,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3e3ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e3d34 │ │ │ │ ldr r1, [pc, #88] @ 3e3ee4 │ │ │ │ ldr r0, [pc, #88] @ 3e3ee8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e3d54 │ │ │ │ ldr r0, [pc, #64] @ 3e3eec │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e3d34 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, lsl r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r5, [r2, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatbeq r2, r4, r0, r5 │ │ │ │ - addseq pc, r5, r4, ror r3 @ │ │ │ │ + addseq pc, r5, r4, ror #4 │ │ │ │ andeq r5, r0, r8, asr #8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, pc, r8, lsl r3 @ │ │ │ │ - addseq pc, r5, r8, lsl #6 │ │ │ │ - rsbseq lr, sp, r4, lsr #5 │ │ │ │ - rsbseq r1, pc, ip, lsl r3 @ │ │ │ │ + rsbseq r1, pc, r8, lsl #4 │ │ │ │ + @ instruction: 0x0095f1f8 │ │ │ │ + @ instruction: 0x007de194 │ │ │ │ + rsbseq r1, pc, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 3e3fb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -368258,31 +368258,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 3e3fbc │ │ │ │ ldr r1, [pc, #160] @ 3e3fc0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #140] @ 3e3fc4 │ │ │ │ ldr r1, [pc, #140] @ 3e3fc8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #108] @ 3e3fcc │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #88] @ 3e3fd0 │ │ │ │ ldr r1, [pc, #88] @ 3e3fd4 │ │ │ │ ldr r2, [pc, #88] @ 3e3fd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -368293,28 +368293,28 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq pc, r5, ip, lsl #5 │ │ │ │ - rsbseq pc, ip, ip, ror fp @ │ │ │ │ - ldrsbeq lr, [pc], #-180 @ │ │ │ │ - rsbseq pc, ip, r0, ror fp @ │ │ │ │ - rsbseq pc, ip, r8, lsl #23 │ │ │ │ + addseq pc, r5, ip, ror r1 @ │ │ │ │ + rsbseq pc, ip, ip, ror #20 │ │ │ │ + rsbseq lr, pc, r4, asr #21 │ │ │ │ + rsbseq pc, ip, r0, ror #20 │ │ │ │ + rsbseq pc, ip, r8, ror sl @ │ │ │ │ rscseq r9, lr, r0, lsr #2 │ │ │ │ rscseq fp, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp] │ │ │ │ - b b53e28 │ │ │ │ + b b53d18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #420] @ 3e41ac │ │ │ │ ldr r7, [pc, #420] @ 3e41b0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -368323,15 +368323,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #380] @ 3e41b8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ @@ -368340,109 +368340,109 @@ │ │ │ │ ldr r7, [pc, #352] @ 3e41c0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r2, [pc, #324] @ 3e41c4 │ │ │ │ ldr r1, [pc, #324] @ 3e41c8 │ │ │ │ add r0, r5, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ mov r1, sl │ │ │ │ bl 381344 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #984 @ 0x3d8 │ │ │ │ mov r2, #16 │ │ │ │ bl 36c81c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #224] @ 3e41cc │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c66c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #188] @ 3e41d0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 92d8a8 │ │ │ │ + bl 92d798 │ │ │ │ ldr ip, [pc, #164] @ 3e41d4 │ │ │ │ ldr r3, [pc, #164] @ 3e41d8 │ │ │ │ ldr r2, [pc, #164] @ 3e41dc │ │ │ │ ldr r1, [pc, #164] @ 3e41e0 │ │ │ │ add ip, pc, ip │ │ │ │ add lr, r4, #972 @ 0x3cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #980] @ 0x3d4 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931f9c │ │ │ │ + bl 931e8c │ │ │ │ ldr r3, [pc, #120] @ 3e41e4 │ │ │ │ ldr r2, [pc, #120] @ 3e41e8 │ │ │ │ ldr r1, [pc, #120] @ 3e41ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 931f9c │ │ │ │ + bl 931e8c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq pc, r5, ip, lsl #3 │ │ │ │ - rsbseq r1, pc, r4, lsl #4 │ │ │ │ - ldrsbeq r1, [pc], #-16 @ │ │ │ │ + addseq pc, r5, ip, ror r0 @ │ │ │ │ + ldrsheq r1, [pc], #-4 @ │ │ │ │ + rsbseq r1, pc, r0, asr #1 │ │ │ │ rscseq fp, r0, r8, lsl #9 │ │ │ │ - rsbseq pc, ip, ip, lsr sl @ │ │ │ │ - @ instruction: 0x007fea98 │ │ │ │ - rsbseq sp, sp, r8, lsr #7 │ │ │ │ - ldrheq sp, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq pc, ip, ip, lsr #18 │ │ │ │ + rsbseq lr, pc, r8, lsl #19 │ │ │ │ + @ instruction: 0x007dd298 │ │ │ │ + rsbseq sp, sp, r4, lsr #5 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - rsbseq r5, lr, r0, asr r3 │ │ │ │ + rsbseq r5, lr, r0, asr #4 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rsbseq r1, pc, r4, ror #1 │ │ │ │ - rsbseq r1, pc, r8, ror #1 │ │ │ │ + ldrsbeq r0, [pc], #-244 @ │ │ │ │ + ldrsbeq r0, [pc], #-248 @ │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - rsbseq r1, sp, r4, asr #29 │ │ │ │ - rsbseq r1, pc, ip, asr #1 │ │ │ │ + ldrheq r1, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r0, [pc], #-252 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ 3e4288 │ │ │ │ ldr r2, [pc, #128] @ 3e428c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -368450,15 +368450,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3e4290 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e4260 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -368471,21 +368471,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 3e4298 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #40] @ 3e429c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3e4240 │ │ │ │ - addseq lr, r5, ip, lsl #31 │ │ │ │ - ldrsbeq r0, [pc], #-244 @ │ │ │ │ - ldrsheq r0, [pc], #-244 @ │ │ │ │ - rsbseq r1, pc, r8 │ │ │ │ - rsbseq r0, pc, r4, ror #31 │ │ │ │ + addseq lr, r5, ip, ror lr │ │ │ │ + rsbseq r0, pc, r4, asr #29 │ │ │ │ + rsbseq r0, pc, r4, ror #29 │ │ │ │ + ldrsheq r0, [pc], #-232 @ │ │ │ │ + ldrsbeq r0, [pc], #-228 @ │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #216] @ 3e4390 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -368503,30 +368503,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq ip, #0 │ │ │ │ beq 3e4328 │ │ │ │ add r1, pc, #104 @ 0x68 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2650 │ │ │ │ + bl bb2540 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b53fe0 │ │ │ │ + bl b53ed0 │ │ │ │ ldr r2, [pc, #92] @ 3e43a4 │ │ │ │ ldr r3, [pc, #76] @ 3e4398 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -368539,19 +368539,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea96b94 <__bss_end__@@Base+0xfd578cbc> │ │ │ │ - @ instruction: 0x0095eedc │ │ │ │ + addseq lr, r5, ip, asr #27 │ │ │ │ tsteq r2, r8, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r0, pc, r4, lsr pc @ │ │ │ │ - rsbseq r0, pc, ip, lsl #30 │ │ │ │ + rsbseq r0, pc, r4, lsr #28 │ │ │ │ + ldrsheq r0, [pc], #-220 @ │ │ │ │ @ instruction: 0x01024abc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #184] @ 3e4478 │ │ │ │ mov r4, #0 │ │ │ │ @@ -368588,26 +368588,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e43d8 │ │ │ │ ldr r0, [pc, #52] @ 3e4480 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ cmp r4, #16 │ │ │ │ bne 3e43e4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ tsteq r2, r4, lsr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r0, pc, r8, asr #28 │ │ │ │ + rsbseq r0, pc, r8, lsr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #716] @ 3e4768 │ │ │ │ ldr r3, [pc, #716] @ 3e476c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -368699,15 +368699,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ble 3e45c4 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ cmp r4, #16 │ │ │ │ add r8, r8, #4 │ │ │ │ bne 3e45d8 │ │ │ │ ldr r2, [pc, #336] @ 3e4778 │ │ │ │ ldr r3, [pc, #320] @ 3e476c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -368737,15 +368737,15 @@ │ │ │ │ bne 3e4660 │ │ │ │ lsl r2, r2, r3 │ │ │ │ orr r5, r5, r2 │ │ │ │ orr r6, r6, r2 │ │ │ │ b 3e4510 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3e45c8 │ │ │ │ cmp r1, #2 │ │ │ │ orreq r5, r5, r2 │ │ │ │ biceq r6, r6, r2 │ │ │ │ b 3e4510 │ │ │ │ ldr r3, [pc, #180] @ 3e477c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -368766,58 +368766,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e4788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e45b4 │ │ │ │ ldr r0, [pc, #60] @ 3e478c │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e45b4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r4, [r2, -ip] │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r0, pc, ip, ror fp @ │ │ │ │ - rsbseq r0, pc, r8, lsr #23 │ │ │ │ + rsbseq r0, pc, ip, ror #20 │ │ │ │ + @ instruction: 0x007f0a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3e4818 │ │ │ │ ldr r2, [pc, #112] @ 3e481c │ │ │ │ ldr r1, [pc, #112] @ 3e4820 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [r0, #960] @ 0x3c0 │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ str ip, [r0, #920] @ 0x398 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #968] @ 0x3c8 │ │ │ │ ldr r1, [pc, #56] @ 3e4824 │ │ │ │ @@ -368829,17 +368829,17 @@ │ │ │ │ str r2, [r0, #948] @ 0x3b4 │ │ │ │ str r2, [r0, #952] @ 0x3b8 │ │ │ │ str r2, [r0, #956] @ 0x3bc │ │ │ │ str r1, [r0, #972] @ 0x3cc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e4484 │ │ │ │ - addseq lr, r5, r8, ror #19 │ │ │ │ - rsbseq r0, pc, r8, lsr sl @ │ │ │ │ - rsbseq r0, pc, r8, asr sl @ │ │ │ │ + @ instruction: 0x0095e8d8 │ │ │ │ + rsbseq r0, pc, r8, lsr #18 │ │ │ │ + rsbseq r0, pc, r8, asr #18 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #412] @ 3e49dc │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -368857,25 +368857,25 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #22 │ │ │ │ strh r9, [sp, #22] │ │ │ │ ldr r6, [pc, #328] @ 3e49f0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b53e28 │ │ │ │ + bl b53d18 │ │ │ │ cmp r0, r9 │ │ │ │ bne 3e4900 │ │ │ │ ldr r2, [pc, #304] @ 3e49f4 │ │ │ │ ldr r3, [pc, #284] @ 3e49e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -368924,45 +368924,45 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ str r9, [sp, #32] │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e4a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e4928 │ │ │ │ ldr r0, [pc, #72] @ 3e4a0c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e4928 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq lr, r5, r4, asr r9 │ │ │ │ + addseq lr, r5, r4, asr #16 │ │ │ │ smlatbeq r2, ip, r5, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x007f099c │ │ │ │ - rsbseq r0, pc, ip, ror r9 @ │ │ │ │ + rsbseq r0, pc, ip, lsl #17 │ │ │ │ + rsbseq r0, pc, ip, ror #16 │ │ │ │ tsteq r2, r0, ror #10 │ │ │ │ tsteq r2, r0, asr #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r0, pc, r4, lsl #19 │ │ │ │ - rsbseq r0, pc, r0, asr #19 │ │ │ │ + rsbseq r0, pc, r4, ror r8 @ │ │ │ │ + ldrheq r0, [pc], #-128 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #972 @ 0x3cc │ │ │ │ ldrh r3, [r0] │ │ │ │ @@ -369016,42 +369016,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e4b6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e4a70 │ │ │ │ ldr r0, [pc, #60] @ 3e4b70 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e4a70 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r2, ip, r3, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010243b8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r2, ip, r3, r4 │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r0, pc, r4, lsl r8 @ │ │ │ │ - rsbseq r0, pc, r0, asr r8 @ │ │ │ │ + rsbseq r0, pc, r4, lsl #14 │ │ │ │ + rsbseq r0, pc, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1248] @ 3e506c │ │ │ │ ldr r1, [pc, #1248] @ 3e5070 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -369264,15 +369264,15 @@ │ │ │ │ ldr r1, [pc, #476] @ 3e50ac │ │ │ │ ldr r0, [pc, #476] @ 3e50b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r1, [pc, #452] @ 3e50b4 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3e4bd4 │ │ │ │ ldr r1, [pc, #376] @ 3e507c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -369288,26 +369288,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3e50bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e4bd4 │ │ │ │ ldr r2, [pc, #320] @ 3e50c0 │ │ │ │ ldr r3, [pc, #236] @ 3e5070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -369319,92 +369319,92 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r0, [pc, #256] @ 3e50cc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e4bd4 │ │ │ │ ldr r1, [pc, #232] @ 3e50d0 │ │ │ │ ldr r0, [pc, #232] @ 3e50d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e4d0c │ │ │ │ ldr r1, [pc, #212] @ 3e50d8 │ │ │ │ ldr r0, [pc, #212] @ 3e50dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e4e1c │ │ │ │ ldr r1, [pc, #192] @ 3e50e0 │ │ │ │ ldr r0, [pc, #192] @ 3e50e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e4cf0 │ │ │ │ ldr r1, [pc, #172] @ 3e50e8 │ │ │ │ ldr r0, [pc, #172] @ 3e50ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e4cd4 │ │ │ │ ldr r1, [pc, #152] @ 3e50f0 │ │ │ │ ldr r0, [pc, #152] @ 3e50f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e4c68 │ │ │ │ tsteq r2, r8, ror r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, asr r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, r8, lsl #4 │ │ │ │ - addseq lr, r5, r2, lsl #10 │ │ │ │ + @ instruction: 0x0095e3f2 │ │ │ │ tsteq r2, r0, ror r1 │ │ │ │ smlabteq r2, r8, r0, r4 │ │ │ │ swpeq r4, ip, [r2] │ │ │ │ qaddeq r4, r8, r2 │ │ │ │ - addseq lr, r5, r4, asr #7 │ │ │ │ - rsbseq r0, pc, r0, asr #14 │ │ │ │ + @ instruction: 0x0095e2b4 │ │ │ │ + rsbseq r0, pc, r0, lsr r6 @ │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ smlabteq r2, r4, pc, r3 @ │ │ │ │ tsteq r2, r8, asr pc │ │ │ │ - addseq lr, r5, r4, asr #5 │ │ │ │ - rsbseq r0, pc, r0, ror r5 @ │ │ │ │ + @ instruction: 0x0095e1b4 │ │ │ │ + rsbseq r0, pc, r0, ror #8 │ │ │ │ andeq r3, r0, ip, ror r4 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r0, pc, ip, asr r4 @ │ │ │ │ + rsbseq r0, pc, ip, asr #6 │ │ │ │ smlabbeq r2, r4, lr, r3 │ │ │ │ - @ instruction: 0x0095e1f0 │ │ │ │ - rsbseq sp, sp, ip, lsl #3 │ │ │ │ - rsbseq r0, pc, r0, asr #8 │ │ │ │ - addseq lr, r5, ip, lsr #3 │ │ │ │ - rsbseq r0, pc, r4, asr #10 │ │ │ │ - umullseq lr, r5, r0, r1 │ │ │ │ - rsbseq r0, pc, r8, lsr #9 │ │ │ │ - addseq lr, r5, r4, ror r1 │ │ │ │ - rsbseq r0, pc, r4, asr #10 │ │ │ │ - addseq lr, r5, r8, asr r1 │ │ │ │ - rsbseq r0, pc, r8, lsr #10 │ │ │ │ - addseq lr, r5, ip, lsr r1 │ │ │ │ - rsbseq r0, pc, r8, lsr r5 @ │ │ │ │ + addseq lr, r5, r0, ror #1 │ │ │ │ + rsbseq sp, sp, ip, ror r0 │ │ │ │ + rsbseq r0, pc, r0, lsr r3 @ │ │ │ │ + umullseq lr, r5, ip, r0 │ │ │ │ + rsbseq r0, pc, r4, lsr r4 @ │ │ │ │ + addseq lr, r5, r0, lsl #1 │ │ │ │ + @ instruction: 0x007f0398 │ │ │ │ + addseq lr, r5, r4, rrx │ │ │ │ + rsbseq r0, pc, r4, lsr r4 @ │ │ │ │ + addseq lr, r5, r8, asr #32 │ │ │ │ + rsbseq r0, pc, r8, lsl r4 @ │ │ │ │ + addseq lr, r5, ip, lsr #32 │ │ │ │ + rsbseq r0, pc, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #608] @ 3e5374 │ │ │ │ ldr r3, [pc, #608] @ 3e5378 │ │ │ │ @@ -369522,97 +369522,97 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3e5398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e51b0 │ │ │ │ ldr r2, [pc, #120] @ 3e539c │ │ │ │ ldr r3, [pc, #80] @ 3e5378 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e536c │ │ │ │ ldr r0, [pc, #88] @ 3e53a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r7, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r0, [pc, #72] @ 3e53a4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e51b0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27fd8c │ │ │ │ strdeq r3, [r2, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r2, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, asr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x01023bb0 │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r0, pc, r4, lsr #32 │ │ │ │ + rsbseq pc, lr, r4, lsl pc @ │ │ │ │ smlatteq r2, r0, sl, r3 │ │ │ │ - rsbseq pc, lr, r0, asr pc @ │ │ │ │ - rsbseq r0, pc, r8, lsr #32 │ │ │ │ + rsbseq pc, lr, r0, asr #28 │ │ │ │ + rsbseq pc, lr, r8, lsl pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 3e53fc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq sl, r0, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #136] @ 3e54a0 │ │ │ │ ldr r2, [pc, #136] @ 3e54a4 │ │ │ │ ldr r1, [pc, #136] @ 3e54a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ mov r1, #216 @ 0xd8 │ │ │ │ mov r2, #7 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r0, #768] @ 0x300 │ │ │ │ ldr r3, [pc, #84] @ 3e54ac │ │ │ │ @@ -369631,17 +369631,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq sp, r5, r8, asr lr │ │ │ │ - rsbseq r0, pc, r4, lsr #4 │ │ │ │ - rsbseq r0, pc, r0, asr #4 │ │ │ │ + addseq sp, r5, r8, asr #26 │ │ │ │ + rsbseq r0, pc, r4, lsl r1 @ │ │ │ │ + rsbseq r0, pc, r0, lsr r1 @ │ │ │ │ rscseq sl, r0, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3e5548 │ │ │ │ ldr r2, [pc, #128] @ 3e554c │ │ │ │ @@ -369650,22 +369650,22 @@ │ │ │ │ add ip, ip, #1200 @ 0x4b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #92] @ 3e5554 │ │ │ │ ldr r1, [pc, #92] @ 3e5558 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #72] @ 3e555c │ │ │ │ ldr r2, [pc, #72] @ 3e5560 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -369673,35 +369673,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0095ddb0 │ │ │ │ - ldrheq lr, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq sp, pc, r4, lsl r6 @ │ │ │ │ + addseq sp, r5, r0, lsr #25 │ │ │ │ + rsbseq lr, ip, ip, lsr #9 │ │ │ │ + rsbseq sp, pc, r4, lsl #10 │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rscseq sl, r0, ip, asr #32 │ │ │ │ - rsbseq r0, pc, r0, ror #2 │ │ │ │ + rsbseq r0, pc, r0, asr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3e5600 │ │ │ │ ldr r2, [pc, #132] @ 3e5604 │ │ │ │ ldr r1, [pc, #132] @ 3e5608 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #104] @ 3e560c │ │ │ │ ldr r2, [pc, #104] @ 3e5610 │ │ │ │ mov r1, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #7 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ @@ -369719,17 +369719,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0095dcf4 │ │ │ │ - rsbseq r0, pc, r0, asr #1 │ │ │ │ - ldrsbeq r0, [pc], #-12 @ │ │ │ │ + addseq sp, r5, r4, ror #23 │ │ │ │ + ldrheq pc, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq pc, lr, ip, asr #31 │ │ │ │ ldrheq r9, [r0], #244 @ 0xf4 @ │ │ │ │ tsteq r3, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3e56bc │ │ │ │ @@ -369737,15 +369737,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e56c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #116] @ 3e56c8 │ │ │ │ ldr r3, [pc, #116] @ 3e56cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #192 @ 0xc0 │ │ │ │ mov r1, #151 @ 0x97 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369766,17 +369766,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sp, r5, r4, asr #24 │ │ │ │ - rsbseq r0, pc, r0, lsl r0 @ │ │ │ │ - rsbseq r0, pc, ip, lsr #32 │ │ │ │ + addseq sp, r5, r4, lsr fp │ │ │ │ + rsbseq pc, lr, r0, lsl #30 │ │ │ │ + rsbseq pc, lr, ip, lsl pc @ │ │ │ │ tsteq r3, r0, ror #16 │ │ │ │ ldrsheq r9, [r0], #236 @ 0xec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3e577c │ │ │ │ @@ -369784,15 +369784,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 3e5784 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #120] @ 3e5788 │ │ │ │ ldr r3, [pc, #120] @ 3e578c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r2, #384 @ 0x180 │ │ │ │ add r2, r3, #364 @ 0x16c │ │ │ │ mov r3, #2 │ │ │ │ @@ -369814,17 +369814,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sp, r5, r8, lsl #23 │ │ │ │ - rsbseq pc, lr, r4, asr pc @ │ │ │ │ - rsbseq pc, lr, r0, ror pc @ │ │ │ │ + addseq sp, r5, r8, ror sl │ │ │ │ + rsbseq pc, lr, r4, asr #28 │ │ │ │ + rsbseq pc, lr, r0, ror #28 │ │ │ │ smlatbeq r3, r4, r7, r5 │ │ │ │ rscseq r9, r0, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3e5838 │ │ │ │ @@ -369832,15 +369832,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e5840 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #116] @ 3e5844 │ │ │ │ ldr r3, [pc, #116] @ 3e5848 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #576 @ 0x240 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369861,17 +369861,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sp, r5, r8, asr #21 │ │ │ │ - @ instruction: 0x007efe94 │ │ │ │ - ldrheq pc, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x0095d9b8 │ │ │ │ + rsbseq pc, lr, r4, lsl #27 │ │ │ │ + rsbseq pc, lr, r0, lsr #27 │ │ │ │ smlatteq r3, r4, r6, r5 │ │ │ │ rscseq r9, r0, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 3e58f0 │ │ │ │ @@ -369879,15 +369879,15 @@ │ │ │ │ ldr r1, [pc, #140] @ 3e58f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #228 @ 0xe4 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r0, #768] @ 0x300 │ │ │ │ ldr r3, [pc, #88] @ 3e58fc │ │ │ │ @@ -369907,17 +369907,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq sp, r5, ip, lsl #20 │ │ │ │ - ldrsbeq pc, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - ldrsheq pc, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x0095d8fc │ │ │ │ + rsbseq pc, lr, r8, asr #25 │ │ │ │ + rsbseq pc, lr, r4, ror #25 │ │ │ │ ldrheq r9, [r0], #204 @ 0xcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3e595c │ │ │ │ ldr r2, [pc, #68] @ 3e5960 │ │ │ │ @@ -369926,25 +369926,25 @@ │ │ │ │ add ip, ip, #2368 @ 0x940 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #1952 @ 0x7a0 │ │ │ │ add r0, r0, #12 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27e9ec │ │ │ │ - addseq sp, r5, r0, ror #18 │ │ │ │ - rsbseq pc, lr, r0, lsr #26 │ │ │ │ - rsbseq pc, lr, ip, lsr sp @ │ │ │ │ + addseq sp, r5, r0, asr r8 │ │ │ │ + rsbseq pc, lr, r0, lsl ip @ │ │ │ │ + rsbseq pc, lr, ip, lsr #24 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r6, [r0, #36] @ 0x24 │ │ │ │ ldr r5, [r0, #40] @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, r0 │ │ │ │ mov r4, #255 @ 0xff │ │ │ │ lsr r3, r5, ip │ │ │ │ @@ -369968,26 +369968,26 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov fp, r2 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #212] @ 3e5ac4 │ │ │ │ ldr r2, [pc, #212] @ 3e5ac8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [pc, #208] @ 3e5acc │ │ │ │ add ip, ip, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr sl, [r0, #760] @ 0x2f8 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3e5a7c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e1e8 │ │ │ │ ldr r8, [r4, #752] @ 0x2f0 │ │ │ │ @@ -370024,17 +370024,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq sp, r5, r8, lsl #17 │ │ │ │ - rsbseq pc, lr, ip, asr #24 │ │ │ │ - rsbseq pc, lr, r4, ror #24 │ │ │ │ + addseq sp, r5, r8, ror r7 │ │ │ │ + rsbseq pc, lr, ip, lsr fp @ │ │ │ │ + rsbseq pc, lr, r4, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #436] @ 3e5ca0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -370058,15 +370058,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #23] │ │ │ │ mov r3, #17 │ │ │ │ str r9, [sp, #32] │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #352] @ 3e5cb8 │ │ │ │ str r9, [sp, #28] │ │ │ │ add r8, sp, #32 │ │ │ │ add r9, sp, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ @@ -370101,15 +370101,15 @@ │ │ │ │ str ip, [sp, #24] │ │ │ │ add r2, sp, #23 │ │ │ │ movne ip, r4 │ │ │ │ moveq ip, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [sp, #23] │ │ │ │ - bl b54be4 │ │ │ │ + bl b54ad4 │ │ │ │ ldr r2, [pc, #188] @ 3e5cc0 │ │ │ │ ldr r3, [pc, #156] @ 3e5ca4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370127,45 +370127,45 @@ │ │ │ │ add r3, sl, #2416 @ 0x970 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #120] @ 3e5ccc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3e5bfc │ │ │ │ ldr r3, [pc, #96] @ 3e5cd0 │ │ │ │ ldr ip, [pc, #96] @ 3e5cd4 │ │ │ │ ldr r1, [pc, #96] @ 3e5cd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ ldr r2, [pc, #84] @ 3e5cdc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r8} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3e5bfc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsl #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq sp, r5, r0, ror r7 │ │ │ │ - rsbseq pc, lr, r8, lsl fp @ │ │ │ │ - rsbseq pc, lr, r4, lsr fp @ │ │ │ │ - rsbseq pc, lr, r0, lsr fp @ │ │ │ │ - rsbseq pc, lr, r8, lsl fp @ │ │ │ │ + addseq sp, r5, r0, ror #12 │ │ │ │ + rsbseq pc, lr, r8, lsl #20 │ │ │ │ + rsbseq pc, lr, r4, lsr #20 │ │ │ │ + rsbseq pc, lr, r0, lsr #20 │ │ │ │ + rsbseq pc, lr, r8, lsl #20 │ │ │ │ mrseq r3, R10_usr │ │ │ │ - rsbseq lr, lr, r4, asr #8 │ │ │ │ - rsbseq pc, lr, r0, ror #20 │ │ │ │ + rsbseq lr, lr, r4, lsr r3 │ │ │ │ + rsbseq pc, lr, r0, asr r9 @ │ │ │ │ andeq r0, r0, r3, asr #7 │ │ │ │ - addseq sp, r5, r4, lsl #12 │ │ │ │ - rsbseq pc, lr, r4, asr sl @ │ │ │ │ - rsbseq pc, lr, ip, lsr #20 │ │ │ │ + @ instruction: 0x0095d4f4 │ │ │ │ + rsbseq pc, lr, r4, asr #18 │ │ │ │ + rsbseq pc, lr, ip, lsl r9 @ │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #316] @ 3e5e34 │ │ │ │ ldr r6, [pc, #316] @ 3e5e38 │ │ │ │ @@ -370178,23 +370178,23 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r4, ip │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 93034c │ │ │ │ - bl 930850 │ │ │ │ + bl 93023c │ │ │ │ + bl 930740 │ │ │ │ add ip, r4, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r9, [pc, #232] @ 3e5e40 │ │ │ │ ldr r3, [pc, #232] @ 3e5e44 │ │ │ │ ldr r8, [pc, #232] @ 3e5e48 │ │ │ │ ldr fp, [pc, #232] @ 3e5e4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -370225,15 +370225,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 931f9c │ │ │ │ + bl 931e8c │ │ │ │ mov r0, r9 │ │ │ │ bl 27ce80 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3e5da4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -370244,20 +370244,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq sp, r5, r0, lsl #11 │ │ │ │ - rsbseq pc, lr, r4, asr #18 │ │ │ │ - rsbseq pc, lr, r0, ror #18 │ │ │ │ + addseq sp, r5, r0, ror r4 │ │ │ │ + rsbseq pc, lr, r4, lsr r8 @ │ │ │ │ + rsbseq pc, lr, r0, asr r8 @ │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ - rsbseq sl, lr, r4, asr #25 │ │ │ │ - rsbseq pc, lr, r8, ror r9 @ │ │ │ │ + ldrheq sl, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq pc, lr, r8, ror #16 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #316] @ 3e5fa4 │ │ │ │ ldr r7, [pc, #316] @ 3e5fa8 │ │ │ │ @@ -370269,37 +370269,37 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add ip, r4, #2432 @ 0x980 │ │ │ │ ldr r2, [pc, #264] @ 3e5fb0 │ │ │ │ ldr r1, [pc, #264] @ 3e5fb4 │ │ │ │ add ip, ip, #4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #2384 @ 0x950 │ │ │ │ add r4, r4, #8 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r8, sl, #928 @ 0x3a0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ add r1, sl, #924 @ 0x39c │ │ │ │ mov r7, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 381244 │ │ │ │ ldr r3, [r9, #752] @ 0x2f0 │ │ │ │ add r2, r7, r7, lsl #1 │ │ │ │ @@ -370330,26 +370330,26 @@ │ │ │ │ add r7, sl, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 381344 │ │ │ │ - addseq sp, r5, r0, lsl r4 │ │ │ │ - ldrsbeq pc, [lr], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsheq pc, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq fp, sp, ip, ror r5 │ │ │ │ - @ instruction: 0x007db590 │ │ │ │ - ldrsheq pc, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + addseq sp, r5, r0, lsl #6 │ │ │ │ + rsbseq pc, lr, r4, asr #13 │ │ │ │ + rsbseq pc, lr, r0, ror #13 │ │ │ │ + rsbseq fp, sp, ip, ror #8 │ │ │ │ + rsbseq fp, sp, r0, lsl #9 │ │ │ │ + rsbseq pc, lr, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -370384,15 +370384,15 @@ │ │ │ │ orrne r2, r3, r2 │ │ │ │ biceq r2, r2, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r1, r1, #0 │ │ │ │ str r2, [r5] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq 3e6194 │ │ │ │ lsl r3, r7, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq 3e6068 │ │ │ │ tst r8, r3 │ │ │ │ @@ -370466,15 +370466,15 @@ │ │ │ │ bne 3e6074 │ │ │ │ ldr r1, [r9, #920] @ 0x398 │ │ │ │ ldr r0, [r9, #924] @ 0x39c │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ cmp r1, #1 │ │ │ │ beq 3e6170 │ │ │ │ cmp r1, #3 │ │ │ │ beq 3e6170 │ │ │ │ bhi 3e6170 │ │ │ │ b 3e6068 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -370503,22 +370503,22 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #23] │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b54be4 │ │ │ │ + bl b54ad4 │ │ │ │ cmp r0, r7 │ │ │ │ bne 3e62ac │ │ │ │ ldr r2, [pc, #384] @ 3e63f0 │ │ │ │ ldr r3, [pc, #368] @ 3e63e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -370588,45 +370588,45 @@ │ │ │ │ add r3, r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #992 @ 0x3e0 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3e6268 │ │ │ │ ldr r3, [pc, #96] @ 3e6404 │ │ │ │ ldr ip, [pc, #96] @ 3e6408 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 3e640c │ │ │ │ add r3, r3, #2448 @ 0x990 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #4 │ │ │ │ ldr r2, [pc, #80] @ 3e6410 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3e6268 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq sp, r5, r0, lsl #1 │ │ │ │ + addseq ip, r5, r0, ror pc │ │ │ │ tsteq r2, r0, lsl ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq pc, lr, r4, lsr #8 │ │ │ │ - rsbseq pc, lr, r0, asr #8 │ │ │ │ - @ instruction: 0x01022b94 │ │ │ │ - ldrsbeq pc, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq pc, lr, r4, asr #7 │ │ │ │ - rsbseq sp, lr, r0, lsl sp │ │ │ │ + rsbseq pc, lr, r4, lsl r3 @ │ │ │ │ rsbseq pc, lr, r0, lsr r3 @ │ │ │ │ - @ instruction: 0x0095ced4 │ │ │ │ - rsbseq pc, lr, ip, lsl r3 @ │ │ │ │ - ldrsheq pc, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x01022b94 │ │ │ │ + rsbseq pc, lr, r8, asr #5 │ │ │ │ + ldrheq pc, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sp, lr, r0, lsl #24 │ │ │ │ + rsbseq pc, lr, r0, lsr #4 │ │ │ │ + addseq ip, r5, r4, asr #27 │ │ │ │ + rsbseq pc, lr, ip, lsl #4 │ │ │ │ + rsbseq pc, lr, r4, ror #3 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr fp, [pc, #1068] @ 3e6858 │ │ │ │ mov r7, r2 │ │ │ │ @@ -370646,28 +370646,28 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #17 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r6, fp, #2384 @ 0x950 │ │ │ │ add r6, r6, #8 │ │ │ │ lsr r4, r7, #2 │ │ │ │ orr r4, r4, r5, lsl #30 │ │ │ │ ldr r8, [pc, #980] @ 3e686c │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #768] @ 0x300 │ │ │ │ cmp r4, r3 │ │ │ │ lsr r3, r5, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 3e65ec │ │ │ │ cmp r4, #71 @ 0x47 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -370705,25 +370705,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3e6880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e6604 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ bcs 3e6648 │ │ │ │ @@ -370736,15 +370736,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6600 │ │ │ │ ldr r0, [pc, #680] @ 3e6884 │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e6600 │ │ │ │ ldr r3, [pc, #644] @ 3e6878 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3e6804 │ │ │ │ mov r4, #0 │ │ │ │ @@ -370774,33 +370774,33 @@ │ │ │ │ ldr r0, [pc, #552] @ 3e6890 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e6600 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ sub r4, r4, #64 @ 0x40 │ │ │ │ cmp r3, r4 │ │ │ │ bls 3e66fc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r4, r4, r4, lsl #3 │ │ │ │ add r4, r3, r4, lsl #3 │ │ │ │ ldr r4, [r4, #1992] @ 0x7c8 │ │ │ │ mov r6, #0 │ │ │ │ b 3e64fc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ lsr r2, r4, #5 │ │ │ │ sub r2, r2, #3 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3e672c │ │ │ │ ldr r3, [pc, #404] @ 3e6878 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -370816,15 +370816,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6600 │ │ │ │ ldr r0, [pc, #380] @ 3e6894 │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e6600 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, r2, lsl #3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r4, [r3, #1968] @ 0x7b0 │ │ │ │ ldr r1, [r3, #1972] @ 0x7b4 │ │ │ │ @@ -370878,48 +370878,48 @@ │ │ │ │ b 3e64fc │ │ │ │ ldr r0, [pc, #140] @ 3e6898 │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e6600 │ │ │ │ ldr r0, [pc, #112] @ 3e689c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e6604 │ │ │ │ ldr r0, [pc, #88] @ 3e68a0 │ │ │ │ add r1, fp, #2496 @ 0x9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e66f0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq ip, r5, ip, lsr lr │ │ │ │ + addseq ip, r5, ip, lsr #26 │ │ │ │ smlabteq r2, ip, r9, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsheq pc, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq pc, lr, r4, lsl r2 @ │ │ │ │ + rsbseq pc, lr, r8, ror #1 │ │ │ │ + rsbseq pc, lr, r4, lsl #2 │ │ │ │ tsteq r2, r0, ror r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq pc, lr, ip, lsl r2 @ │ │ │ │ - rsbseq pc, lr, r8, ror #2 │ │ │ │ + rsbseq pc, lr, ip, lsl #2 │ │ │ │ + rsbseq pc, lr, r8, asr r0 @ │ │ │ │ strdeq r2, [r2, -r8] │ │ │ │ - addseq ip, r5, r4, lsl ip │ │ │ │ - rsbseq pc, lr, r8, lsl r1 @ │ │ │ │ - ldrsheq lr, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq lr, lr, r4, ror #29 │ │ │ │ - ldrheq lr, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq lr, lr, r8, lsl pc │ │ │ │ + addseq ip, r5, r4, lsl #22 │ │ │ │ + rsbseq pc, lr, r8 │ │ │ │ + rsbseq lr, lr, ip, ror #29 │ │ │ │ + ldrsbeq lr, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq lr, lr, r8, lsr #29 │ │ │ │ + rsbseq lr, lr, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r9, [pc, #988] @ 3e6c98 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #984] @ 3e6c9c │ │ │ │ @@ -370938,26 +370938,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #17 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #916] @ 3e6cac │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add ip, r9, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ lsr ip, r7, #2 │ │ │ │ orr ip, ip, r4, lsl #30 │ │ │ │ subs r1, ip, #20 │ │ │ │ lsr r3, r4, #2 │ │ │ │ sbc r2, r3, #0 │ │ │ │ cmp r1, #3 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ @@ -371031,15 +371031,15 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 3e6cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6b5c │ │ │ │ ldr r3, [pc, #536] @ 3e6cb4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -371049,15 +371049,15 @@ │ │ │ │ ldr r0, [pc, #540] @ 3e6cd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2528 @ 0x9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e69c0 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add sl, sl, r3, lsl #3 │ │ │ │ ldr r5, [sl, #2016] @ 0x7e0 │ │ │ │ ldr r3, [pc, #472] @ 3e6cbc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -371082,25 +371082,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3e6cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e69c4 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r3, sl, r3, lsl #3 │ │ │ │ ldr r5, [r3, #1964] @ 0x7ac │ │ │ │ b 3e6adc │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r3, sl, r3, lsl #3 │ │ │ │ @@ -371151,47 +371151,47 @@ │ │ │ │ ldr r5, [r3, #1984] @ 0x7c0 │ │ │ │ b 3e6adc │ │ │ │ ldr r0, [pc, #132] @ 3e6cd8 │ │ │ │ add r1, r9, #2528 @ 0x9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e69c0 │ │ │ │ ldr r0, [pc, #108] @ 3e6cdc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e69c4 │ │ │ │ ldr r0, [pc, #80] @ 3e6ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6c70 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq ip, r5, ip, lsr #19 │ │ │ │ + umullseq ip, r5, ip, r8 │ │ │ │ tsteq r2, ip, lsr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq lr, lr, r8, ror #26 │ │ │ │ - rsbseq lr, lr, r4, lsl #27 │ │ │ │ + rsbseq lr, lr, r8, asr ip │ │ │ │ + rsbseq lr, lr, r4, ror ip │ │ │ │ strdeq r2, [r2, -r0] │ │ │ │ - umullseq ip, r5, ip, r8 │ │ │ │ + addseq ip, r5, ip, lsl #15 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, r8, lsr r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, lr, ip, lsl sp │ │ │ │ - addseq ip, r5, r8, asr #15 │ │ │ │ - rsbseq lr, lr, ip, asr #25 │ │ │ │ - rsbseq lr, lr, r0, asr ip │ │ │ │ - rsbseq lr, lr, r0, asr #23 │ │ │ │ - rsbseq lr, lr, r8, ror fp │ │ │ │ - rsbseq lr, lr, r8, asr fp │ │ │ │ + rsbseq lr, lr, ip, lsl #24 │ │ │ │ + @ instruction: 0x0095c6b8 │ │ │ │ + ldrheq lr, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq lr, lr, r0, asr #22 │ │ │ │ + ldrheq lr, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq lr, lr, r8, ror #20 │ │ │ │ + rsbseq lr, lr, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1636] @ 3e7364 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -371213,26 +371213,26 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, r3, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r2, sl │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #2384 @ 0x950 │ │ │ │ add r4, r4, #8 │ │ │ │ ldr r8, [pc, #1548] @ 3e7378 │ │ │ │ add r8, pc, r8 │ │ │ │ mov fp, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #1516] @ 3e737c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3e6f9c │ │ │ │ ldr r3, [r6, #768] @ 0x300 │ │ │ │ @@ -371316,15 +371316,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #2544 @ 0x9f0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [pc, #1152] @ 3e7380 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6e50 │ │ │ │ ldr r2, [pc, #1164] @ 3e73a0 │ │ │ │ ldr r3, [pc, #1104] @ 3e7368 │ │ │ │ @@ -371380,41 +371380,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3e73c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e6da0 │ │ │ │ mov r0, fp │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #908] @ 3e73c4 │ │ │ │ ldr r2, [pc, #908] @ 3e73c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r1, [pc, #900] @ 3e73cc │ │ │ │ add r3, r3, #2384 @ 0x950 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ lsr r4, r4, #5 │ │ │ │ sub r4, r4, #3 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ cmp r4, r3 │ │ │ │ bcc 3e70cc │ │ │ │ ldr r3, [pc, #772] @ 3e7380 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -371433,15 +371433,15 @@ │ │ │ │ ldr r0, [pc, #800] @ 3e73d4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r3, #2576 @ 0xa10 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ rsb r6, r4, r4, lsl #3 │ │ │ │ lsl r6, r6, #3 │ │ │ │ add r5, fp, r6 │ │ │ │ ldr r1, [r5, #1972] @ 0x7b4 │ │ │ │ lsr r2, r9, #1 │ │ │ │ ldr r8, [r0, #752] @ 0x2f0 │ │ │ │ and sl, sl, #31 │ │ │ │ @@ -371588,59 +371588,59 @@ │ │ │ │ ldr r0, [pc, #188] @ 3e73dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e6da0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #148] @ 3e73e0 │ │ │ │ ldr r0, [pc, #148] @ 3e73e4 │ │ │ │ add r3, r3, #2608 @ 0xa30 │ │ │ │ ldr r2, [pc, #144] @ 3e73e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ strdeq r2, [r2, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r5, ip, asr r5 │ │ │ │ - rsbseq lr, lr, r0, lsl r9 │ │ │ │ - rsbseq lr, lr, r4, lsr r9 │ │ │ │ + addseq ip, r5, ip, asr #8 │ │ │ │ + rsbseq lr, lr, r0, lsl #16 │ │ │ │ + rsbseq lr, lr, r4, lsr #16 │ │ │ │ swpeq r2, ip, [r2] @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r1, [r2, -r8] │ │ │ │ - addseq ip, r5, r8, asr #8 │ │ │ │ - rsbseq lr, lr, r8, ror #20 │ │ │ │ + addseq ip, r5, r8, lsr r3 │ │ │ │ + rsbseq lr, lr, r8, asr r9 │ │ │ │ smlatbeq r2, ip, pc, r1 @ │ │ │ │ tsteq r2, r4, asr pc │ │ │ │ - addseq ip, r5, r4, lsr #7 │ │ │ │ - rsbseq lr, lr, r8, lsl r8 │ │ │ │ + umullseq ip, r5, r4, r2 │ │ │ │ + rsbseq lr, lr, r8, lsl #14 │ │ │ │ strdeq r1, [r2, -r0] │ │ │ │ - addseq ip, r5, r0, asr #6 │ │ │ │ - rsbseq lr, lr, r0, lsr #19 │ │ │ │ + addseq ip, r5, r0, lsr r2 │ │ │ │ + @ instruction: 0x007ee890 │ │ │ │ smlatbeq r2, r4, lr, r1 │ │ │ │ - @ instruction: 0x0095c2f4 │ │ │ │ - ldrheq lr, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + addseq ip, r5, r4, ror #3 │ │ │ │ + rsbseq lr, lr, r8, lsr #13 │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, lr, r8, lsl r8 │ │ │ │ - addseq ip, r5, r0, asr #4 │ │ │ │ - ldrsheq lr, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq lr, lr, r4, lsl r6 │ │ │ │ + rsbseq lr, lr, r8, lsl #14 │ │ │ │ + addseq ip, r5, r0, lsr r1 │ │ │ │ + rsbseq lr, lr, ip, ror #9 │ │ │ │ + rsbseq lr, lr, r4, lsl #10 │ │ │ │ tsteq r2, r4, ror sp │ │ │ │ - rsbseq lr, lr, ip, lsr #13 │ │ │ │ + @ instruction: 0x007ee59c │ │ │ │ tsteq r2, r0, lsr fp │ │ │ │ - rsbseq lr, lr, ip, asr #10 │ │ │ │ - rsbseq lr, lr, r0, ror #6 │ │ │ │ - rsbseq lr, lr, ip, ror #10 │ │ │ │ + rsbseq lr, lr, ip, lsr r4 │ │ │ │ + rsbseq lr, lr, r0, asr r2 │ │ │ │ + rsbseq lr, lr, ip, asr r4 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2680] @ 3e7e80 │ │ │ │ @@ -371664,26 +371664,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r1 │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r8, r8, #2384 @ 0x950 │ │ │ │ add r8, r8, #8 │ │ │ │ ldr r6, [pc, #2588] @ 3e7e94 │ │ │ │ add r6, pc, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #17 │ │ │ │ str r8, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #2556] @ 3e7e98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 3e76e8 │ │ │ │ lsr r2, r5, #2 │ │ │ │ @@ -371781,24 +371781,24 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, #17 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov fp, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add ip, r9, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ lsr r8, r7, #5 │ │ │ │ and r8, r8, #7 │ │ │ │ lsr r2, r7, #16 │ │ │ │ and r2, r2, #15 │ │ │ │ rsb sl, r8, r8, lsl #3 │ │ │ │ add r3, r8, r8, lsl #1 │ │ │ │ add sl, fp, sl, lsl #3 │ │ │ │ @@ -371847,39 +371847,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1888] @ 3e7ecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e74ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #1872] @ 3e7ed0 │ │ │ │ add r1, r9, #2640 @ 0xa50 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [pc, #1832] @ 3e7ed4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ bhi 3e7e04 │ │ │ │ add r3, r3, r2 │ │ │ │ ldrh r3, [r3, r2] │ │ │ │ @@ -371898,15 +371898,15 @@ │ │ │ │ ldr r0, [pc, #1768] @ 3e7ee0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #2704 @ 0xa90 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ sub fp, fp, r9 │ │ │ │ add fp, sl, fp, lsl #3 │ │ │ │ ldr r1, [fp, #1964] @ 0x7ac │ │ │ │ and r2, r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3e5968 │ │ │ │ @@ -372263,17 +372263,17 @@ │ │ │ │ ldr r0, [pc, #348] @ 3e7f08 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e74ac │ │ │ │ - bl bb26e0 │ │ │ │ + bl bb25d0 │ │ │ │ cmp r5, r0 │ │ │ │ subcs r5, r5, r0 │ │ │ │ strcs r5, [sl, #920] @ 0x398 │ │ │ │ bcs 3e7984 │ │ │ │ ldr r3, [pc, #296] @ 3e7f0c │ │ │ │ ldr r1, [pc, #296] @ 3e7f10 │ │ │ │ ldr r0, [pc, #296] @ 3e7f14 │ │ │ │ @@ -372310,57 +372310,57 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ strdeq r1, [r2, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r5, r8, asr lr │ │ │ │ - rsbseq lr, lr, r4, lsr #4 │ │ │ │ - rsbseq lr, lr, r8, lsl #4 │ │ │ │ + addseq fp, r5, r8, asr #26 │ │ │ │ + rsbseq lr, lr, r4, lsl r1 │ │ │ │ + ldrsheq lr, [lr], #-8 @ │ │ │ │ @ instruction: 0x01021990 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq fp, r5, r2, lsl sp │ │ │ │ + addseq fp, r5, r2, lsl #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x01021890 │ │ │ │ tsteq r2, ip, lsr r8 │ │ │ │ - addseq fp, r5, ip, lsl #25 │ │ │ │ - rsbseq lr, lr, ip, ror #5 │ │ │ │ - addseq fp, r5, ip, ror #24 │ │ │ │ - rsbseq lr, lr, r4, lsr r0 │ │ │ │ - rsbseq lr, lr, r0, asr r0 │ │ │ │ - addseq fp, r5, lr, lsl #23 │ │ │ │ + addseq fp, r5, ip, ror fp │ │ │ │ + ldrsbeq lr, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + addseq fp, r5, ip, asr fp │ │ │ │ + rsbseq sp, lr, r4, lsr #30 │ │ │ │ + rsbseq sp, lr, r0, asr #30 │ │ │ │ + addseq fp, r5, lr, ror sl │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, lr, ip, asr #1 │ │ │ │ - rsbseq lr, lr, r0, ror r1 │ │ │ │ - @ instruction: 0x0095babc │ │ │ │ + ldrheq sp, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq lr, lr, r0, rrx │ │ │ │ + addseq fp, r5, ip, lsr #19 │ │ │ │ tsteq r2, r4, lsr r6 │ │ │ │ - addseq fp, r5, r4, lsl #21 │ │ │ │ - rsbseq lr, lr, ip, lsl r0 │ │ │ │ + addseq fp, r5, r4, ror r9 │ │ │ │ + rsbseq sp, lr, ip, lsl #30 │ │ │ │ ldrdeq r1, [r2, -r0] │ │ │ │ tsteq r2, r0, ror #10 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ tsteq r2, ip, ror r3 │ │ │ │ @ instruction: 0x01021298 │ │ │ │ - @ instruction: 0x0095b4f0 │ │ │ │ - rsbseq sp, lr, r0, lsr #18 │ │ │ │ - rsbseq sp, lr, ip, lsr #22 │ │ │ │ + addseq fp, r5, r0, ror #7 │ │ │ │ + rsbseq sp, lr, r0, lsl r8 │ │ │ │ + rsbseq sp, lr, ip, lsl sl │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - rsbseq sp, lr, r0, asr #21 │ │ │ │ - umullseq fp, r5, r0, r4 │ │ │ │ - rsbseq sp, lr, r0, asr #17 │ │ │ │ - rsbseq sp, lr, ip, ror fp │ │ │ │ + ldrheq sp, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + addseq fp, r5, r0, lsl #7 │ │ │ │ + ldrheq sp, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq sp, lr, ip, ror #20 │ │ │ │ andeq r0, r0, fp, ror r3 │ │ │ │ smlatteq r2, r4, pc, r0 @ │ │ │ │ - addseq fp, r5, r8, lsr #8 │ │ │ │ - ldrsbeq sp, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + addseq fp, r5, r8, lsl r3 │ │ │ │ + rsbseq sp, lr, ip, asr #19 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 3e7f54 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -372382,24 +372382,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ - bl 9297bc │ │ │ │ + bl 93023c │ │ │ │ + bl 9296ac │ │ │ │ ldr r2, [pc, #132] @ 3e8030 │ │ │ │ ldr r1, [pc, #132] @ 3e8034 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 3e8004 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -372416,30 +372416,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0095bdb4 │ │ │ │ - rsbseq fp, ip, r0, lsl fp │ │ │ │ - rsbseq sl, pc, ip, ror #22 │ │ │ │ - rsbseq ip, sp, r0, ror #8 │ │ │ │ - rsbseq r9, lr, ip, asr r8 │ │ │ │ + addseq fp, r5, r4, lsr #25 │ │ │ │ + rsbseq fp, ip, r0, lsl #20 │ │ │ │ + rsbseq sl, pc, ip, asr sl @ │ │ │ │ + rsbseq ip, sp, r0, asr r3 │ │ │ │ + rsbseq r9, lr, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3e8064 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r7, r0, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3e812c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -372448,54 +372448,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3e8130 │ │ │ │ ldr r1, [pc, #156] @ 3e8134 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #136] @ 3e8138 │ │ │ │ ldr r1, [pc, #136] @ 3e813c │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 3e8140 │ │ │ │ ldr r1, [pc, #100] @ 3e8144 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #64] @ 3e8148 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0095bcb8 │ │ │ │ - rsbseq fp, ip, r4, lsl #20 │ │ │ │ - rsbseq sl, pc, ip, asr sl @ │ │ │ │ - rsbseq ip, sp, r8, asr r3 │ │ │ │ - rsbseq ip, sp, ip, ror #6 │ │ │ │ - rsbseq r9, lr, r8, lsr r7 │ │ │ │ + addseq fp, r5, r8, lsr #23 │ │ │ │ + ldrsheq fp, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sl, pc, ip, asr #18 │ │ │ │ + rsbseq ip, sp, r8, asr #4 │ │ │ │ + rsbseq ip, sp, ip, asr r2 │ │ │ │ + rsbseq r9, lr, r8, lsr #12 │ │ │ │ rscseq r5, lr, r8, asr #8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -372530,24 +372530,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3e8268 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 925e58 │ │ │ │ + bl 925d48 │ │ │ │ ldr ip, [pc, #124] @ 3e826c │ │ │ │ ldr r2, [pc, #124] @ 3e8270 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #96] @ 3e8274 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -372563,17 +372563,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, lr, r0, asr #12 │ │ │ │ - addseq fp, r5, r8, asr #22 │ │ │ │ - rsbseq ip, sp, r0, lsl r2 │ │ │ │ + rsbseq r9, lr, r0, lsr r5 │ │ │ │ + addseq fp, r5, r8, lsr sl │ │ │ │ + rsbseq ip, sp, r0, lsl #2 │ │ │ │ rscseq r7, r0, r0, lsl #11 │ │ │ │ │ │ │ │ 003e8278 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -372611,23 +372611,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 3e83b0 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -372649,17 +372649,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq fp, r5, r4, asr sl │ │ │ │ - rsbseq ip, sp, r4, lsr #2 │ │ │ │ - rsbseq ip, sp, ip, lsr #2 │ │ │ │ + addseq fp, r5, r4, asr #18 │ │ │ │ + rsbseq ip, sp, r4, lsl r0 │ │ │ │ + rsbseq ip, sp, ip, lsl r0 │ │ │ │ │ │ │ │ 003e83b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372710,15 +372710,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b b87cf4 │ │ │ │ + b b87be4 │ │ │ │ │ │ │ │ 003e8490 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -372743,15 +372743,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b b87cf4 │ │ │ │ + b b87be4 │ │ │ │ │ │ │ │ 003e850c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 3e8708 │ │ │ │ @@ -372776,20 +372776,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e85cc │ │ │ │ ldr r2, [pc, #364] @ 3e8720 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -372851,51 +372851,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #120] @ 3e8734 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3e8738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 3e85c0 │ │ │ │ ldr r1, [pc, #76] @ 3e873c │ │ │ │ ldr r0, [pc, #76] @ 3e8740 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 3e85c0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r2, r0, r8, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r2, r8, r8, r0 │ │ │ │ - @ instruction: 0x0095b7d8 │ │ │ │ - rsbseq fp, sp, ip, lsr #29 │ │ │ │ - rsbseq fp, sp, r0, asr #29 │ │ │ │ + addseq fp, r5, r8, asr #13 │ │ │ │ + @ instruction: 0x007dbd9c │ │ │ │ + ldrheq fp, [sp], #-208 @ 0xffffff30 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r2, ip, r7, r0 │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq lr, [lr], r8 │ │ │ │ - rsbseq sp, lr, r4, ror #7 │ │ │ │ - addeq lr, lr, r4, lsr #23 │ │ │ │ - ldrsheq sp, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq lr, lr, r8, asr #21 │ │ │ │ + ldrsbeq sp, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + umulleq lr, lr, r4, sl @ │ │ │ │ + rsbseq sp, lr, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 3e8998 │ │ │ │ ldr r3, [pc, #568] @ 3e899c │ │ │ │ @@ -372942,20 +372942,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8934 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e88ec │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8808 │ │ │ │ ldr r2, [pc, #364] @ 3e89b8 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -372981,25 +372981,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3e89c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 3e87e4 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 3e89cc │ │ │ │ ldr r3, [pc, #160] @ 3e899c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373033,33 +373033,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 3e87a4 │ │ │ │ mov r5, #1 │ │ │ │ b 3e88f0 │ │ │ │ ldr r0, [pc, #76] @ 3e89d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 3e87e4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq r2, r0, r6, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, ror r6 │ │ │ │ - rsbseq sp, lr, r8, asr #6 │ │ │ │ - addseq fp, r0, r0, lsr #25 │ │ │ │ - addseq fp, r5, r4, ror r5 │ │ │ │ - rsbseq fp, sp, r0, asr #24 │ │ │ │ - rsbseq fp, sp, r4, asr ip │ │ │ │ + rsbseq sp, lr, r8, lsr r2 │ │ │ │ + umullseq fp, r0, r0, fp │ │ │ │ + addseq fp, r5, r4, ror #8 │ │ │ │ + rsbseq fp, sp, r0, lsr fp │ │ │ │ + rsbseq fp, sp, r4, asr #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, lr, r0, ror #3 │ │ │ │ + ldrsbeq sp, [lr], #-0 @ │ │ │ │ tsteq r2, ip, lsl #10 │ │ │ │ - rsbseq sp, lr, r0, ror #2 │ │ │ │ + rsbseq sp, lr, r0, asr r0 │ │ │ │ │ │ │ │ 003e89d4 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 3e8744 │ │ │ │ │ │ │ │ 003e89dc : │ │ │ │ mov r2, #0 │ │ │ │ @@ -373098,20 +373098,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 3e8ac8 │ │ │ │ ldr r3, [pc, #336] @ 3e8be8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -373168,48 +373168,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3e8bfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e8aa4 │ │ │ │ mov r0, r4 │ │ │ │ b 3e8ae0 │ │ │ │ ldr r0, [pc, #68] @ 3e8c00 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e8aa4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r2, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r2, r0, r3, r0 │ │ │ │ - @ instruction: 0x0095b2f4 │ │ │ │ - rsbseq fp, sp, r8, asr #19 │ │ │ │ - ldrsbeq fp, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + addseq fp, r5, r4, ror #3 │ │ │ │ + ldrheq fp, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq fp, sp, ip, asr #17 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, lsl r3 │ │ │ │ andeq r6, r0, r8, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, lr, ip, ror #30 │ │ │ │ - rsbseq ip, lr, r4, lsl #31 │ │ │ │ + rsbseq ip, lr, ip, asr lr │ │ │ │ + rsbseq ip, lr, r4, ror lr │ │ │ │ │ │ │ │ 003e8c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -373220,25 +373220,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #340] @ 3e8da4 │ │ │ │ ldr r2, [pc, #340] @ 3e8da8 │ │ │ │ ldr r1, [pc, #340] @ 3e8dac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r6, [pc, #312] @ 3e8db0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8d90 │ │ │ │ ldr r2, [pc, #296] @ 3e8db4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -373285,48 +373285,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3e8dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 3e8c98 │ │ │ │ ldr r0, [pc, #80] @ 3e8dcc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 3e8c98 │ │ │ │ mvn r0, #0 │ │ │ │ b 3e8ca8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r2, r0, r1, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r5, r4, ror #1 │ │ │ │ - ldrheq fp, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq fp, sp, r4, asr #15 │ │ │ │ + @ instruction: 0x0095afd4 │ │ │ │ + rsbseq fp, sp, r0, lsr #13 │ │ │ │ + ldrheq fp, [sp], #-100 @ 0xffffff9c @ │ │ │ │ @ instruction: 0x01020190 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, asr r1 │ │ │ │ @ instruction: 0x000032b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, lr, r8, lsl #28 │ │ │ │ - rsbseq ip, lr, r0, lsr lr │ │ │ │ + ldrsheq ip, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq ip, lr, r0, lsr #26 │ │ │ │ │ │ │ │ 003e8dd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 3e8f6c │ │ │ │ @@ -373360,25 +373360,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #260] @ 3e8f7c │ │ │ │ ldr r2, [pc, #260] @ 3e8f80 │ │ │ │ ldr r1, [pc, #260] @ 3e8f84 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8e24 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -373407,44 +373407,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3e8f98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e8e28 │ │ │ │ ldr r0, [pc, #68] @ 3e8f9c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3e8e28 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsl r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r4 │ │ │ │ ldrdeq pc, [r1, -r4] │ │ │ │ - @ instruction: 0x0095aebc │ │ │ │ - rsbseq fp, sp, r8, lsl #11 │ │ │ │ - @ instruction: 0x007db59c │ │ │ │ + addseq sl, r5, ip, lsr #27 │ │ │ │ + rsbseq fp, sp, r8, ror r4 │ │ │ │ + rsbseq fp, sp, ip, lsl #9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, lr, r0, lsr #25 │ │ │ │ - rsbseq ip, lr, r4, asr #25 │ │ │ │ + @ instruction: 0x007ecb90 │ │ │ │ + ldrheq ip, [lr], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 003e8fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 3e9154 │ │ │ │ @@ -373464,20 +373464,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 3e9164 │ │ │ │ ldr r7, [pc, #372] @ 3e9168 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e904c │ │ │ │ ldr r2, [pc, #312] @ 3e916c │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -373524,53 +373524,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #128] @ 3e9180 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3e9184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3e9044 │ │ │ │ ldr r1, [pc, #84] @ 3e9188 │ │ │ │ ldr r0, [pc, #84] @ 3e918c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3e9044 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, ip, asr #28 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, r4, lsr lr @ p-variant is OBSOLETE │ │ │ │ - addseq sl, r5, r8, asr #26 │ │ │ │ - rsbseq fp, sp, ip, lsl r4 │ │ │ │ - rsbseq fp, sp, r0, lsr r4 │ │ │ │ + addseq sl, r5, r8, lsr ip │ │ │ │ + rsbseq fp, sp, ip, lsl #6 │ │ │ │ + rsbseq fp, sp, r0, lsr #6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq r1, r4, sp, pc @ │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008e78b4 │ │ │ │ - rsbseq ip, lr, r4, lsr #19 │ │ │ │ - addeq r7, lr, r8, ror r8 │ │ │ │ - rsbseq ip, lr, ip, lsr #19 │ │ │ │ + addeq r7, lr, r4, lsr #15 │ │ │ │ + @ instruction: 0x007ec894 │ │ │ │ + addeq r7, lr, r8, ror #14 │ │ │ │ + @ instruction: 0x007ec89c │ │ │ │ │ │ │ │ 003e9190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 3e92f0 │ │ │ │ @@ -373599,15 +373599,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e92ec │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b b87cf4 │ │ │ │ + b b87be4 │ │ │ │ ldr r2, [pc, #224] @ 3e9304 │ │ │ │ ldr r3, [pc, #204] @ 3e92f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -373638,147 +373638,147 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e9314 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 3e91ec │ │ │ │ ldr r0, [pc, #56] @ 3e9318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 3e91ec │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, ip, asr ip @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, r0, asr #24 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r1, r0, lsl ip @ p-variant is OBSOLETE │ │ │ │ smlatteq r1, r0, fp, pc @ │ │ │ │ andeq r4, r0, ip, asr lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, lr, ip, ror r9 │ │ │ │ - rsbseq ip, lr, r0, lsl #19 │ │ │ │ + rsbseq ip, lr, ip, ror #16 │ │ │ │ + rsbseq ip, lr, r0, ror r8 │ │ │ │ │ │ │ │ 003e931c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r1, [pc, #84] @ 3e9394 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927720 │ │ │ │ + bl 927610 │ │ │ │ ldr ip, [pc, #68] @ 3e9398 │ │ │ │ ldr r2, [pc, #68] @ 3e939c │ │ │ │ ldr r1, [pc, #68] @ 3e93a0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq r5, [r7], ip │ │ │ │ - addseq sl, r5, r0, ror #19 │ │ │ │ - ldrheq fp, [sp], #-0 @ │ │ │ │ - rsbseq fp, sp, r4, asr #1 │ │ │ │ + addeq r5, r7, ip, ror #19 │ │ │ │ + @ instruction: 0x0095a8d0 │ │ │ │ + rsbseq sl, sp, r0, lsr #31 │ │ │ │ + ldrheq sl, [sp], #-244 @ 0xffffff0c @ │ │ │ │ │ │ │ │ 003e93a4 : │ │ │ │ - b 9296fc │ │ │ │ + b 9295ec │ │ │ │ │ │ │ │ 003e93a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r1, [pc, #124] @ 3e9450 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 3e9454 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 927720 │ │ │ │ + bl 927610 │ │ │ │ ldr ip, [pc, #104] @ 3e9458 │ │ │ │ ldr r2, [pc, #104] @ 3e945c │ │ │ │ ldr r1, [pc, #104] @ 3e9460 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #72] @ 3e9464 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9296fc │ │ │ │ + bl 9295ec │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r5, r7, r8, ror #20 │ │ │ │ + addeq r5, r7, r8, asr r9 │ │ │ │ tstpeq r1, r8, lsr #20 @ p-variant is OBSOLETE │ │ │ │ - addseq sl, r5, r4, asr #18 │ │ │ │ - rsbseq fp, sp, r0, lsl r0 │ │ │ │ - rsbseq fp, sp, r0, lsr #32 │ │ │ │ + addseq sl, r5, r4, lsr r8 │ │ │ │ + rsbseq sl, sp, r0, lsl #30 │ │ │ │ + rsbseq sl, sp, r0, lsl pc │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ ldr r0, [pc, #4] @ 3e9474 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrsheq r6, [r0], #56 @ 0x38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3e94f4 │ │ │ │ ldr r2, [pc, #100] @ 3e94f8 │ │ │ │ ldr r1, [pc, #100] @ 3e94fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #72] @ 3e9500 │ │ │ │ ldr r2, [pc, #72] @ 3e9504 │ │ │ │ ldr r3, [pc, #72] @ 3e9508 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -373788,17 +373788,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0095a8f8 │ │ │ │ - rsbseq sl, sp, r4, ror pc │ │ │ │ - rsbseq sl, sp, r8, lsl #31 │ │ │ │ + addseq sl, r5, r8, ror #15 │ │ │ │ + rsbseq sl, sp, r4, ror #28 │ │ │ │ + rsbseq sl, sp, r8, ror lr │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -373810,37 +373810,37 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #184] @ 3e9610 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #32 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3e95a0 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e95e4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 934144 │ │ │ │ + bl 934034 │ │ │ │ ldr ip, [pc, #100] @ 3e9614 │ │ │ │ ldr r2, [pc, #100] @ 3e9618 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, ip] │ │ │ │ @@ -373856,20 +373856,20 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq sl, r5, r8, ror #16 │ │ │ │ - rsbseq ip, lr, r8, asr r7 │ │ │ │ - rsbseq ip, lr, r4, ror r7 │ │ │ │ + addseq sl, r5, r8, asr r7 │ │ │ │ + rsbseq ip, lr, r8, asr #12 │ │ │ │ + rsbseq ip, lr, r4, ror #12 │ │ │ │ @ instruction: 0x0101f8b0 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - rsbseq ip, lr, r8, lsl #14 │ │ │ │ + ldrsheq ip, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #292] @ 3e9758 │ │ │ │ ldr r2, [pc, #292] @ 3e975c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -373877,15 +373877,15 @@ │ │ │ │ ldr r1, [pc, #284] @ 3e9760 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #256] @ 3e9764 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #1 │ │ │ │ bne 3e96b0 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -373899,15 +373899,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 934144 │ │ │ │ + bl 934034 │ │ │ │ ldr ip, [pc, #172] @ 3e9768 │ │ │ │ ldr r2, [pc, #172] @ 3e976c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -373921,15 +373921,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 934144 │ │ │ │ + bl 934034 │ │ │ │ ldr r1, [pc, #84] @ 3e9768 │ │ │ │ ldr r2, [pc, #88] @ 3e9770 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r7 │ │ │ │ @@ -373941,38 +373941,38 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq sl, r5, ip, asr r7 │ │ │ │ - rsbseq ip, lr, r4, asr #12 │ │ │ │ - rsbseq ip, lr, r0, ror #12 │ │ │ │ + addseq sl, r5, ip, asr #12 │ │ │ │ + rsbseq ip, lr, r4, lsr r5 │ │ │ │ + rsbseq ip, lr, r0, asr r5 │ │ │ │ smlatbeq r1, r4, r7, pc @ │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - rsbseq ip, lr, r4, asr r6 │ │ │ │ - ldrsbeq ip, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq ip, lr, r4, asr #10 │ │ │ │ + rsbseq ip, lr, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #100] @ 3e97fc │ │ │ │ ldr r2, [pc, #100] @ 3e9800 │ │ │ │ ldr r1, [pc, #100] @ 3e9804 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e97dc │ │ │ │ add r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ ldrb r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -373982,17 +373982,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0095a5f4 │ │ │ │ - rsbseq ip, lr, r4, ror #9 │ │ │ │ - rsbseq ip, lr, r0, lsl #10 │ │ │ │ + addseq sl, r5, r4, ror #9 │ │ │ │ + ldrsbeq ip, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsheq ip, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #620] @ 3e9a8c │ │ │ │ ldr r2, [pc, #620] @ 3e9a90 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -374000,15 +374000,15 @@ │ │ │ │ ldr r1, [pc, #612] @ 3e9a94 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #584] @ 3e9a98 │ │ │ │ ldr r6, [pc, #584] @ 3e9a9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 3e9984 │ │ │ │ @@ -374016,15 +374016,15 @@ │ │ │ │ add pc, pc, r4, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3e99f8 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3e9908 │ │ │ │ - bl 934144 │ │ │ │ + bl 934034 │ │ │ │ ldr r2, [pc, #528] @ 3e9aa0 │ │ │ │ ldr ip, [pc, #528] @ 3e9aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ ldr ip, [r5, #104] @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -374065,15 +374065,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e99ec │ │ │ │ cmp r4, #1 │ │ │ │ bne 3e9a1c │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e99e8 │ │ │ │ - bl 934144 │ │ │ │ + bl 934034 │ │ │ │ ldr r1, [pc, #336] @ 3e9aa4 │ │ │ │ ldr r2, [pc, #336] @ 3e9aa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r4 │ │ │ │ @@ -374092,15 +374092,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r4, #1 │ │ │ │ beq 3e9a34 │ │ │ │ cmp r4, #2 │ │ │ │ bne 3e98e4 │ │ │ │ - bl 934144 │ │ │ │ + bl 934034 │ │ │ │ ldr ip, [pc, #228] @ 3e9aa4 │ │ │ │ ldr r2, [pc, #232] @ 3e9aac │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -374112,62 +374112,62 @@ │ │ │ │ bl 3e9774 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ b 3e9908 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b 3e9908 │ │ │ │ - bl 934144 │ │ │ │ + bl 934034 │ │ │ │ ldr r2, [pc, #160] @ 3e9ab0 │ │ │ │ ldr ip, [pc, #144] @ 3e9aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 3e9898 │ │ │ │ - bl 934144 │ │ │ │ + bl 934034 │ │ │ │ ldr r2, [pc, #140] @ 3e9ab4 │ │ │ │ ldr ip, [pc, #120] @ 3e9aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 3e9898 │ │ │ │ bl 3e9774 │ │ │ │ b 3e98e4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #112] @ 3e9ab8 │ │ │ │ ldr r2, [pc, #112] @ 3e9abc │ │ │ │ ldr r1, [pc, #112] @ 3e9ac0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e98e4 │ │ │ │ sub r1, r4, #2 │ │ │ │ mov r0, r5 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b 3e98e4 │ │ │ │ - addseq sl, r5, r0, ror r5 │ │ │ │ - rsbseq ip, lr, r4, asr r4 │ │ │ │ - rsbseq ip, lr, r0, ror r4 │ │ │ │ - addseq sl, r5, r8, lsr r5 │ │ │ │ + addseq sl, r5, r0, ror #8 │ │ │ │ + rsbseq ip, lr, r4, asr #6 │ │ │ │ + rsbseq ip, lr, r0, ror #6 │ │ │ │ + addseq sl, r5, r8, lsr #8 │ │ │ │ @ instruction: 0x0101f5b0 │ │ │ │ - @ instruction: 0x007ec59c │ │ │ │ + rsbseq ip, lr, ip, lsl #9 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - rsbseq ip, lr, r0, lsr r4 │ │ │ │ - rsbseq ip, lr, r4, lsr r4 │ │ │ │ - rsbseq ip, lr, r4, lsr r3 │ │ │ │ - @ instruction: 0x007ec390 │ │ │ │ - addseq sl, r5, r4, asr #6 │ │ │ │ - rsbseq ip, lr, r4, lsr r2 │ │ │ │ - rsbseq ip, lr, r0, asr r2 │ │ │ │ + rsbseq ip, lr, r0, lsr #6 │ │ │ │ + rsbseq ip, lr, r4, lsr #6 │ │ │ │ + rsbseq ip, lr, r4, lsr #4 │ │ │ │ + rsbseq ip, lr, r0, lsl #5 │ │ │ │ + addseq sl, r5, r4, lsr r2 │ │ │ │ + rsbseq ip, lr, r4, lsr #2 │ │ │ │ + rsbseq ip, lr, r0, asr #2 │ │ │ │ │ │ │ │ 003e9ac4 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -374641,30 +374641,30 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #68] @ 3ea238 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #364 @ 0x16c │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrsbeq r5, [r0], #108 @ 0x6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 3ea334 │ │ │ │ ldr r2, [pc, #224] @ 3ea338 │ │ │ │ @@ -374672,27 +374672,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #192] @ 3ea340 │ │ │ │ ldr r1, [pc, #192] @ 3ea344 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mvn r4, #0 │ │ │ │ ldr r7, [pc, #168] @ 3ea348 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #156] @ 3ea34c │ │ │ │ ldr r2, [pc, #156] @ 3ea350 │ │ │ │ add r1, pc, r1 │ │ │ │ mov ip, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, #128 @ 0x80 │ │ │ │ mov lr, #224 @ 0xe0 │ │ │ │ @@ -374720,23 +374720,23 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x00959cbc │ │ │ │ - rsbseq r9, ip, r4, lsr r8 │ │ │ │ - @ instruction: 0x007f8890 │ │ │ │ - rsbseq fp, lr, ip, ror #23 │ │ │ │ - rsbseq fp, lr, r8, lsl #24 │ │ │ │ + addseq r9, r5, ip, lsr #23 │ │ │ │ + rsbseq r9, ip, r4, lsr #14 │ │ │ │ + rsbseq r8, pc, r0, lsl #15 │ │ │ │ + ldrsbeq fp, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsheq fp, [lr], #-168 @ 0xffffff58 @ │ │ │ │ @ instruction: 0xffff8010 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - ldrsbeq fp, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq fp, lr, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ sub lr, r2, #12 │ │ │ │ orrs lr, lr, r3 │ │ │ │ ldr lr, [pc, #240] @ 3ea468 │ │ │ │ @@ -374765,15 +374765,15 @@ │ │ │ │ ldr r1, [pc, #156] @ 3ea470 │ │ │ │ ldr r0, [pc, #156] @ 3ea474 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ea41c │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -374795,22 +374795,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3ea478 │ │ │ │ ldr r0, [pc, #36] @ 3ea47c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ea41c │ │ │ │ @ instruction: 0x0101ea90 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r9, r5, r4, asr #22 │ │ │ │ - rsbseq r7, sp, ip, asr sp │ │ │ │ - addseq r9, r5, r4, asr #21 │ │ │ │ - ldrsbeq r7, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + addseq r9, r5, r4, lsr sl │ │ │ │ + rsbseq r7, sp, ip, asr #24 │ │ │ │ + @ instruction: 0x009599b4 │ │ │ │ + rsbseq r7, sp, ip, asr #23 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ and r1, r1, #15 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ ldrne r3, [r0, #1116] @ 0x45c │ │ │ │ ldreq r3, [r0, #1128] @ 0x468 │ │ │ │ eorne r1, r3, r1, lsl #19 │ │ │ │ @@ -374845,15 +374845,15 @@ │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r1, [pc, #172] @ 3ea5c4 │ │ │ │ ldr r0, [pc, #172] @ 3ea5c8 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ beq 3ea570 │ │ │ │ str r4, [r0, #932] @ 0x3a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -374881,21 +374881,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3ea5d0 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ tsteq r1, r8, lsr #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r9, r5, r0, lsl #20 │ │ │ │ - rsbseq r7, sp, r4, lsl ip │ │ │ │ - addseq r9, r5, r8, ror r9 │ │ │ │ - rsbseq r7, sp, ip, lsl #23 │ │ │ │ + @ instruction: 0x009598f0 │ │ │ │ + rsbseq r7, sp, r4, lsl #22 │ │ │ │ + addseq r9, r5, r8, ror #16 │ │ │ │ + rsbseq r7, sp, ip, ror sl │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -374906,91 +374906,91 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, r5, r8, lsl r9 │ │ │ │ - rsbseq fp, lr, r8, ror #16 │ │ │ │ - rsbseq fp, lr, r4, lsl #17 │ │ │ │ + addseq r9, r5, r8, lsl #16 │ │ │ │ + rsbseq fp, lr, r8, asr r7 │ │ │ │ + rsbseq fp, lr, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ea6b8 │ │ │ │ ldr r2, [pc, #76] @ 3ea6bc │ │ │ │ ldr r1, [pc, #76] @ 3ea6c0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #96 @ 0x60 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1104 @ 0x450 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 27e9ec │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e850c │ │ │ │ - addseq r9, r5, r8, lsr #17 │ │ │ │ - ldrsheq fp, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq fp, lr, r4, lsr r8 │ │ │ │ + umullseq r9, r5, r8, r7 │ │ │ │ + rsbseq fp, lr, r0, ror #13 │ │ │ │ + rsbseq fp, lr, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3ea740 │ │ │ │ ldr r2, [pc, #100] @ 3ea744 │ │ │ │ ldr r1, [pc, #100] @ 3ea748 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #72] @ 3ea74c │ │ │ │ ldr r3, [pc, #72] @ 3ea750 │ │ │ │ ldr r1, [pc, #72] @ 3ea754 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #44] @ 3ea758 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq r9, r5, r4, lsr r8 │ │ │ │ - rsbseq r9, ip, ip, lsr #7 │ │ │ │ - rsbseq r8, pc, r8, lsl #8 │ │ │ │ - rsbseq fp, lr, r4, asr #15 │ │ │ │ + b 927de4 │ │ │ │ + addseq r9, r5, r4, lsr #14 │ │ │ │ + @ instruction: 0x007c929c │ │ │ │ + ldrsheq r8, [pc], #-40 @ │ │ │ │ + ldrheq fp, [lr], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ rscseq r3, lr, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -375000,25 +375000,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #112] @ 3ea810 │ │ │ │ ldr r1, [pc, #112] @ 3ea814 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #80] @ 3ea818 │ │ │ │ ldr r2, [pc, #80] @ 3ea81c │ │ │ │ ldr r3, [pc, #80] @ 3ea820 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ @@ -375028,20 +375028,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r9, r5, ip, r7 │ │ │ │ - rsbseq r9, ip, r4, lsl r3 │ │ │ │ - rsbseq r8, pc, r0, ror r3 @ │ │ │ │ - rsbseq r9, sp, ip, ror #24 │ │ │ │ - rsbseq r9, sp, r0, lsl #25 │ │ │ │ - rsbseq fp, lr, r0, lsl r7 │ │ │ │ + addseq r9, r5, ip, lsl #13 │ │ │ │ + rsbseq r9, ip, r4, lsl #4 │ │ │ │ + rsbseq r8, pc, r0, ror #4 │ │ │ │ + rsbseq r9, sp, ip, asr fp │ │ │ │ + rsbseq r9, sp, r0, ror fp │ │ │ │ + rsbseq fp, lr, r0, lsl #12 │ │ │ │ andeq r1, r0, r8, lsl #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3ea8cc │ │ │ │ @@ -375049,77 +375049,77 @@ │ │ │ │ ldr r1, [pc, #144] @ 3ea8d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #116] @ 3ea8d8 │ │ │ │ ldr r1, [pc, #116] @ 3ea8dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r1, [pc, #92] @ 3ea8e0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r2, [pc, #72] @ 3ea8e4 │ │ │ │ ldr r3, [pc, #72] @ 3ea8e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009596d4 │ │ │ │ - rsbseq r9, ip, ip, asr #4 │ │ │ │ - rsbseq r8, pc, r8, lsr #5 │ │ │ │ + addseq r9, r5, r4, asr #11 │ │ │ │ + rsbseq r9, ip, ip, lsr r1 │ │ │ │ + @ instruction: 0x007f8198 │ │ │ │ rscseq r5, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ ldrsbeq r2, [lr], #228 @ 0xe4 @ │ │ │ │ muleq r0, r4, r3 │ │ │ │ - rsbseq fp, lr, r4, asr r6 │ │ │ │ + rsbseq fp, lr, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3ea9d0 │ │ │ │ ldr r2, [pc, #204] @ 3ea9d4 │ │ │ │ ldr r1, [pc, #204] @ 3ea9d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #172] @ 3ea9dc │ │ │ │ ldr r1, [pc, #172] @ 3ea9e0 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3ea9e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #140] @ 3ea9e8 │ │ │ │ ldr r2, [pc, #140] @ 3ea9ec │ │ │ │ add r1, pc, r1 │ │ │ │ mvn lr, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375143,49 +375143,49 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r5, ip, lsl #12 │ │ │ │ - rsbseq r9, ip, r4, lsl #3 │ │ │ │ - rsbseq r8, pc, r0, ror #3 │ │ │ │ - rsbseq fp, lr, ip, lsr r5 │ │ │ │ - rsbseq fp, lr, r8, asr r5 │ │ │ │ + @ instruction: 0x009594fc │ │ │ │ + rsbseq r9, ip, r4, ror r0 │ │ │ │ + ldrsbeq r8, [pc], #-0 @ │ │ │ │ + rsbseq fp, lr, ip, lsr #8 │ │ │ │ + rsbseq fp, lr, r8, asr #8 │ │ │ │ @ instruction: 0xffff800e │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - @ instruction: 0x007eb598 │ │ │ │ + rsbseq fp, lr, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3eaad8 │ │ │ │ ldr r2, [pc, #204] @ 3eaadc │ │ │ │ ldr r1, [pc, #204] @ 3eaae0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #172] @ 3eaae4 │ │ │ │ ldr r1, [pc, #172] @ 3eaae8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3eaaec │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #140] @ 3eaaf0 │ │ │ │ ldr r2, [pc, #140] @ 3eaaf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mvn lr, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375209,50 +375209,50 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r5, r4, lsl #10 │ │ │ │ - rsbseq r9, ip, ip, ror r0 │ │ │ │ - ldrsbeq r8, [pc], #-8 @ │ │ │ │ - rsbseq fp, lr, r4, lsr r4 │ │ │ │ - rsbseq fp, lr, r0, asr r4 │ │ │ │ + @ instruction: 0x009593f4 │ │ │ │ + rsbseq r8, ip, ip, ror #30 │ │ │ │ + rsbseq r7, pc, r8, asr #31 │ │ │ │ + rsbseq fp, lr, r4, lsr #6 │ │ │ │ + rsbseq fp, lr, r0, asr #6 │ │ │ │ @ instruction: 0xffff8010 │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ - rsbseq fp, lr, ip, lsr #9 │ │ │ │ + @ instruction: 0x007eb39c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #196] @ 3eabd8 │ │ │ │ ldr r2, [pc, #196] @ 3eabdc │ │ │ │ ldr r1, [pc, #196] @ 3eabe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #164] @ 3eabe4 │ │ │ │ ldr r1, [pc, #164] @ 3eabe8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r7, #0 │ │ │ │ ldr r4, [pc, #140] @ 3eabec │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #128] @ 3eabf0 │ │ │ │ ldr r2, [pc, #128] @ 3eabf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov lr, #7 │ │ │ │ mov ip, #1 │ │ │ │ @@ -375273,49 +375273,49 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009593fc │ │ │ │ - rsbseq r8, ip, r4, ror pc │ │ │ │ - ldrsbeq r7, [pc], #-240 @ │ │ │ │ - rsbseq fp, lr, ip, lsr #6 │ │ │ │ - rsbseq fp, lr, r8, asr #6 │ │ │ │ + addseq r9, r5, ip, ror #5 │ │ │ │ + rsbseq r8, ip, r4, ror #28 │ │ │ │ + rsbseq r7, pc, r0, asr #29 │ │ │ │ + rsbseq fp, lr, ip, lsl r2 │ │ │ │ + rsbseq fp, lr, r8, lsr r2 │ │ │ │ andeq r4, r0, lr │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ - ldrheq fp, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq fp, lr, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3eace0 │ │ │ │ ldr r2, [pc, #204] @ 3eace4 │ │ │ │ ldr r1, [pc, #204] @ 3eace8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #172] @ 3eacec │ │ │ │ ldr r1, [pc, #172] @ 3eacf0 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3eacf4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #140] @ 3eacf8 │ │ │ │ ldr r2, [pc, #140] @ 3eacfc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #136] @ 3ead00 │ │ │ │ mov lr, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375339,24 +375339,24 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009592fc │ │ │ │ - rsbseq r8, ip, r4, ror lr │ │ │ │ - ldrsbeq r7, [pc], #-224 @ │ │ │ │ - rsbseq fp, lr, ip, lsr #4 │ │ │ │ - rsbseq fp, lr, r8, asr #4 │ │ │ │ + addseq r9, r5, ip, ror #3 │ │ │ │ + rsbseq r8, ip, r4, ror #26 │ │ │ │ + rsbseq r7, pc, r0, asr #27 │ │ │ │ + rsbseq fp, lr, ip, lsl r1 │ │ │ │ + rsbseq fp, lr, r8, lsr r1 │ │ │ │ andeq r4, r0, lr │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xfffff548 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - ldrsbeq fp, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq fp, lr, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ 3eade4 │ │ │ │ ldr r8, [pc, #196] @ 3eade8 │ │ │ │ ldr r6, [pc, #196] @ 3eadec │ │ │ │ @@ -375366,23 +375366,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eadc4 │ │ │ │ ldr r9, [pc, #108] @ 3eadf0 │ │ │ │ ldr r8, [pc, #108] @ 3eadf4 │ │ │ │ mov r6, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -375390,33 +375390,33 @@ │ │ │ │ add r4, r4, #3152 @ 0xc50 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1264 @ 0x4f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #1264 @ 0x4f0 │ │ │ │ bgt 3ead98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x009591f4 │ │ │ │ - rsbseq fp, lr, r4, asr #2 │ │ │ │ - rsbseq fp, lr, r0, ror #2 │ │ │ │ - ldrsheq fp, [lr], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq fp, lr, r0, lsr r1 │ │ │ │ + addseq r9, r5, r4, ror #1 │ │ │ │ + rsbseq fp, lr, r4, lsr r0 │ │ │ │ + rsbseq fp, lr, r0, asr r0 │ │ │ │ + rsbseq fp, lr, r4, ror #1 │ │ │ │ + rsbseq fp, lr, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r7, [r0, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #840] @ 3eb15c │ │ │ │ ldr r3, [r7, #928] @ 0x3a0 │ │ │ │ @@ -375444,27 +375444,27 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [fp, #-8] │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl b7ada0 │ │ │ │ + bl b7ac90 │ │ │ │ ldr sl, [pc, #724] @ 3eb164 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3eaeb8 │ │ │ │ ldr r3, [pc, #700] @ 3eb168 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ add r7, r7, #20480 @ 0x5000 │ │ │ │ ldr r7, [r7, #2916] @ 0xb64 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r3, sp, #12 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r2, #0 │ │ │ │ @@ -375474,15 +375474,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8eb12c │ │ │ │ + bl 8eb01c │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ sub r2, r0, #1 │ │ │ │ orrs r2, r2, r1 │ │ │ │ beq 3eb024 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -375493,17 +375493,17 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldrd r6, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r6, #1 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8eeebc │ │ │ │ + bl 8eedac │ │ │ │ mov r7, r0 │ │ │ │ - bl b7ada0 │ │ │ │ + bl b7ac90 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3eb138 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -375534,68 +375534,68 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r5, [r6] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eaf74 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #348] @ 3eb170 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca30 │ │ │ │ + bl b6c920 │ │ │ │ b 3eaf74 │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb0ac │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb0ac │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ - bl 8ee5dc │ │ │ │ + bl 8ee4cc │ │ │ │ ldrb r3, [r0] │ │ │ │ strb r3, [r6] │ │ │ │ - bl b7ada0 │ │ │ │ + bl b7ac90 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3eb138 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 3eaf7c │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ str r5, [r6] │ │ │ │ - bl bb379c │ │ │ │ + bl bb368c │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eaf7c │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #212] @ 3eb170 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca30 │ │ │ │ + bl b6c920 │ │ │ │ b 3eaf7c │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eaf14 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 8df8b8 │ │ │ │ + bl 8df7a8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ ldrdne r0, [sp, #56] @ 0x38 │ │ │ │ beq 3eb03c │ │ │ │ b 3eaf14 │ │ │ │ ldr r3, [pc, #148] @ 3eb174 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -375615,15 +375615,15 @@ │ │ │ │ ldr r0, [pc, #100] @ 3eb180 │ │ │ │ ldrd r2, [fp, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3eb184 │ │ │ │ ldr r1, [pc, #68] @ 3eb188 │ │ │ │ ldr r0, [pc, #68] @ 3eb18c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -375634,19 +375634,19 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ tsteq r1, r4, asr lr │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r1, r0, lsl sp │ │ │ │ - @ instruction: 0x00958dfc │ │ │ │ - rsbseq sl, lr, r4, ror #28 │ │ │ │ - @ instruction: 0x00958dd4 │ │ │ │ - rsbseq r2, sp, r0, asr #6 │ │ │ │ - rsbseq r2, sp, r4, asr r3 │ │ │ │ + addseq r8, r5, ip, ror #25 │ │ │ │ + rsbseq sl, lr, r4, asr sp │ │ │ │ + addseq r8, r5, r4, asr #25 │ │ │ │ + rsbseq r2, sp, r0, lsr r2 │ │ │ │ + rsbseq r2, sp, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #452] @ 3eb36c │ │ │ │ ldr r9, [pc, #452] @ 3eb370 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -375656,51 +375656,51 @@ │ │ │ │ add r3, r5, #96 @ 0x60 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r1, [r0, #1100] @ 0x44c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #400] @ 3eb378 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cbe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #388] @ 3eb37c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cbe0 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eb340 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r1, [pc, #356] @ 3eb380 │ │ │ │ add ip, r5, #128 @ 0x80 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r9, [pc, #332] @ 3eb384 │ │ │ │ ldr r8, [pc, #332] @ 3eb388 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #212 @ 0xd4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ ldr fp, [pc, #304] @ 3eb38c │ │ │ │ add fp, pc, fp │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #1104 @ 0x450 │ │ │ │ bl 381244 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3e81bc │ │ │ │ ldr r1, [pc, #268] @ 3eb390 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ @@ -375714,39 +375714,39 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 381344 │ │ │ │ ldrd r0, [sl, #120] @ 0x78 │ │ │ │ add r2, fp, #516 @ 0x204 │ │ │ │ add sl, r4, #928 @ 0x3a0 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str fp, [sp] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, sl │ │ │ │ bl 381344 │ │ │ │ mov r0, fp │ │ │ │ bl 27ce80 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -375755,29 +375755,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 3eb398 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r5, #188 @ 0xbc │ │ │ │ ldr r2, [pc, #60] @ 3eb39c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b 3eb32c │ │ │ │ - addseq r8, r5, r0, ror sp │ │ │ │ - ldrheq sl, [lr], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsheq sl, [lr], #-200 @ 0xffffff38 @ │ │ │ │ - ldrheq sl, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - ldrheq sl, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq sl, lr, r0, ror ip │ │ │ │ - ldrsheq r6, [sp], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r6, sp, r8, lsl #4 │ │ │ │ + addseq r8, r5, r0, ror #24 │ │ │ │ + rsbseq sl, lr, r8, lsr #23 │ │ │ │ + rsbseq sl, lr, r8, ror #23 │ │ │ │ + rsbseq sl, lr, ip, lsr #25 │ │ │ │ + rsbseq sl, lr, ip, lsr #25 │ │ │ │ + rsbseq sl, lr, r0, ror #22 │ │ │ │ + rsbseq r6, sp, r4, ror #1 │ │ │ │ + ldrsheq r6, [sp], #-8 @ │ │ │ │ rscseq r4, r0, r4, ror r6 │ │ │ │ - rsbseq sl, lr, r8, ror sp │ │ │ │ - rsbseq sl, lr, r8, lsl #25 │ │ │ │ - rsbseq sl, lr, r0, ror #24 │ │ │ │ + rsbseq sl, lr, r8, ror #24 │ │ │ │ + rsbseq sl, lr, r8, ror fp │ │ │ │ + rsbseq sl, lr, r0, asr fp │ │ │ │ muleq r0, r3, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #888] @ 3eb730 │ │ │ │ ldr r3, [pc, #888] @ 3eb734 │ │ │ │ @@ -375785,25 +375785,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #852] @ 3eb738 │ │ │ │ ldr r2, [pc, #852] @ 3eb73c │ │ │ │ ldr r1, [pc, #852] @ 3eb740 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r7, [pc, #824] @ 3eb744 │ │ │ │ ldr r3, [pc, #824] @ 3eb748 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r2, #928] @ 0x3a0 │ │ │ │ ldr lr, [r4, #1124] @ 0x464 │ │ │ │ @@ -375838,15 +375838,15 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb5fc │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r2, [pc, #664] @ 3eb750 │ │ │ │ ldr r3, [pc, #632] @ 3eb734 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -375980,64 +375980,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3eb7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3eb5d0 │ │ │ │ ldr r1, [pc, #148] @ 3eb7a4 │ │ │ │ mov r8, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3eb53c │ │ │ │ ldr r0, [pc, #136] @ 3eb7a8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3eb5d0 │ │ │ │ tsteq r1, ip, asr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, r5, r0, lsr fp │ │ │ │ - rsbseq sl, lr, r4, lsl #21 │ │ │ │ - @ instruction: 0x007eaa9c │ │ │ │ + addseq r8, r5, r0, lsr #20 │ │ │ │ + rsbseq sl, lr, r4, ror r9 │ │ │ │ + rsbseq sl, lr, ip, lsl #19 │ │ │ │ strdeq sp, [r1, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r1, r0, r9, sp │ │ │ │ tsteq r1, ip, asr #18 │ │ │ │ andeq r1, r0, r0, lsr #12 │ │ │ │ - addeq r2, sl, r8, lsr ip │ │ │ │ - rsbseq sl, lr, ip, asr #21 │ │ │ │ - rsbseq sl, lr, r4, asr #21 │ │ │ │ - ldrheq sl, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - ldrheq sl, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - ldrheq sl, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq sl, lr, ip, lsr #21 │ │ │ │ - ldrsbeq sl, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - addeq r2, sl, r0, asr #22 │ │ │ │ - addeq r2, sl, r4, lsr fp │ │ │ │ addeq r2, sl, r8, lsr #22 │ │ │ │ - addeq r2, sl, ip, lsl fp │ │ │ │ - addeq r2, sl, r0, lsl fp │ │ │ │ - addeq r2, sl, r4, lsl #22 │ │ │ │ - strdeq r2, [sl], r8 │ │ │ │ - addeq r2, sl, r8, ror #21 │ │ │ │ - andeq r5, r0, r8, ror r7 │ │ │ │ - andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, lr, ip, asr r9 │ │ │ │ - rsbseq sl, lr, r0, lsl #18 │ │ │ │ - rsbseq sl, lr, ip, ror r9 │ │ │ │ + ldrheq sl, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + ldrheq sl, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq sl, lr, ip, lsr #19 │ │ │ │ + rsbseq sl, lr, r4, lsr #19 │ │ │ │ + rsbseq sl, lr, r4, lsr #19 │ │ │ │ + @ instruction: 0x007ea99c │ │ │ │ + rsbseq sl, lr, r0, asr #25 │ │ │ │ + addeq r2, sl, r0, lsr sl │ │ │ │ + addeq r2, sl, r4, lsr #20 │ │ │ │ + addeq r2, sl, r8, lsl sl │ │ │ │ + addeq r2, sl, ip, lsl #20 │ │ │ │ + addeq r2, sl, r0, lsl #20 │ │ │ │ + strdeq r2, [sl], r4 │ │ │ │ + addeq r2, sl, r8, ror #19 │ │ │ │ + ldrdeq r2, [sl], r8 │ │ │ │ + andeq r5, r0, r8, ror r7 │ │ │ │ + andeq r4, r0, r0, rrx │ │ │ │ + rsbseq sl, lr, ip, asr #16 │ │ │ │ + ldrsheq sl, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq sl, lr, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #484] @ 3eb9a8 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -376052,25 +376052,25 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #444] @ 3eb9b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ - bl 9297bc │ │ │ │ + bl 93023c │ │ │ │ + bl 9296ac │ │ │ │ ldr r2, [pc, #424] @ 3eb9bc │ │ │ │ ldr r1, [pc, #424] @ 3eb9c0 │ │ │ │ add ip, r6, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3, #928] @ 0x3a0 │ │ │ │ tst r2, #4 │ │ │ │ bne 3eb894 │ │ │ │ ldr r2, [r0, #1140] @ 0x474 │ │ │ │ ldr r3, [r0, #1124] @ 0x464 │ │ │ │ @@ -376108,15 +376108,15 @@ │ │ │ │ add r1, sp, #27 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ strb r5, [sp, #27] │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 8ef458 │ │ │ │ + bl 8ef348 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3eb98c │ │ │ │ ldr r3, [r4, #1256] @ 0x4e8 │ │ │ │ ldr r0, [r4, #1184] @ 0x4a0 │ │ │ │ ldr r2, [pc, #200] @ 3eb9c8 │ │ │ │ adds r3, r3, #1 │ │ │ │ str r3, [r4, #1256] @ 0x4e8 │ │ │ │ @@ -376157,27 +376157,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 3eb9d4 │ │ │ │ ldr r0, [pc, #64] @ 3eb9d8 │ │ │ │ ldr r2, [pc, #64] @ 3eb9dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #236 @ 0xec │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r8, r5, r4, asr r7 │ │ │ │ + addseq r8, r5, r4, asr #12 │ │ │ │ tsteq r1, r8, lsr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r8, ip, r0, lsr #5 │ │ │ │ - ldrsheq r7, [pc], #-40 @ │ │ │ │ - rsbseq sl, lr, ip, asr r6 │ │ │ │ - @ instruction: 0x007ea69c │ │ │ │ + @ instruction: 0x007c8190 │ │ │ │ + rsbseq r7, pc, r8, ror #3 │ │ │ │ + rsbseq sl, lr, ip, asr #10 │ │ │ │ + rsbseq sl, lr, ip, lsl #11 │ │ │ │ @ instruction: 0x0101d59c │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ svcne 0x00ff0000 │ │ │ │ @ instruction: 0x0101d4b8 │ │ │ │ - rsbseq sl, lr, r4, lsr #12 │ │ │ │ - rsbseq sl, lr, r8, lsr r7 │ │ │ │ + rsbseq sl, lr, r4, lsl r5 │ │ │ │ + rsbseq sl, lr, r8, lsr #12 │ │ │ │ andeq r0, r0, r5, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #532] @ 3ebc0c │ │ │ │ ldr r2, [pc, #532] @ 3ebc10 │ │ │ │ @@ -376186,28 +376186,28 @@ │ │ │ │ ldr r1, [pc, #524] @ 3ebc14 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #228 @ 0xe4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ - bl 9297bc │ │ │ │ + bl 93023c │ │ │ │ + bl 9296ac │ │ │ │ ldr r8, [pc, #492] @ 3ebc18 │ │ │ │ ldr r1, [pc, #492] @ 3ebc1c │ │ │ │ add ip, r6, #96 @ 0x60 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ mov r2, r8 │ │ │ │ ldr r7, [pc, #472] @ 3ebc20 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #2 │ │ │ │ ands r1, r3, #1 │ │ │ │ bne 3ebab0 │ │ │ │ cmp r5, #2 │ │ │ │ @@ -376252,37 +376252,37 @@ │ │ │ │ bl 3ea480 │ │ │ │ b 3eba8c │ │ │ │ ldr r3, [r0, #1144] @ 0x478 │ │ │ │ mov r0, r2 │ │ │ │ orr r3, r3, #65536 @ 0x10000 │ │ │ │ orr r3, r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #1144] @ 0x478 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r1, [pc, #248] @ 3ebc28 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [r4, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 3eba94 │ │ │ │ ldr r1, [r4, #752] @ 0x2f0 │ │ │ │ ldrb ip, [r4, #1100] @ 0x44c │ │ │ │ ldr r2, [r1, #924] @ 0x39c │ │ │ │ mov lr, #1 │ │ │ │ orr r2, r2, lr, lsl ip │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r1, #924] @ 0x39c │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3eba94 │ │ │ │ ldr r3, [r0, #1148] @ 0x47c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ beq 3ebbe4 │ │ │ │ ldr r2, [r0, #1184] @ 0x4a0 │ │ │ │ ldr r3, [pc, #144] @ 3ebc2c │ │ │ │ ldr r0, [r0, #1152] @ 0x480 │ │ │ │ @@ -376298,37 +376298,37 @@ │ │ │ │ str r3, [r4, #1192] @ 0x4a8 │ │ │ │ bl 3e9190 │ │ │ │ b 3eba94 │ │ │ │ ldr r0, [pc, #92] @ 3ebc30 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ebad4 │ │ │ │ ldr r3, [pc, #56] @ 3ebc24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ebad4 │ │ │ │ ldr r0, [pc, #52] @ 3ebc34 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ebad4 │ │ │ │ - addseq r8, r5, r0, lsr #10 │ │ │ │ - rsbseq r8, ip, ip, lsl #1 │ │ │ │ - rsbseq r7, pc, r4, ror #1 │ │ │ │ - rsbseq sl, lr, r4, asr #8 │ │ │ │ - rsbseq sl, lr, r8, lsl #9 │ │ │ │ + addseq r8, r5, r0, lsl r4 │ │ │ │ + rsbseq r7, ip, ip, ror pc │ │ │ │ + ldrsbeq r6, [pc], #-244 @ │ │ │ │ + rsbseq sl, lr, r4, lsr r3 │ │ │ │ + rsbseq sl, lr, r8, ror r3 │ │ │ │ smlabteq r1, r0, r3, sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq sl, lr, ip, asr r3 │ │ │ │ + rsbseq sl, lr, ip, asr #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x007ea59c │ │ │ │ - rsbseq sl, lr, r8, asr #10 │ │ │ │ + rsbseq sl, lr, ip, lsl #9 │ │ │ │ + rsbseq sl, lr, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #800] @ 3ebf70 │ │ │ │ ldr r2, [pc, #800] @ 3ebf74 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -376337,35 +376337,35 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r6, [pc, #760] @ 3ebf7c │ │ │ │ ldr r4, [pc, #760] @ 3ebf80 │ │ │ │ add ip, r5, #84 @ 0x54 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, r4 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r9, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ add r1, r9, #920 @ 0x398 │ │ │ │ ldrb r2, [r0, #101] @ 0x65 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ ldr r5, [r0, #136] @ 0x88 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -376380,15 +376380,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r2, r2, #564 @ 0x234 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ bl 381344 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ebeec │ │ │ │ ldr r3, [pc, #576] @ 3ebf88 │ │ │ │ @@ -376404,38 +376404,38 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #32] │ │ │ │ b 3ebdfc │ │ │ │ mov r2, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9332b4 │ │ │ │ + bl 9331a4 │ │ │ │ ldr r2, [pc, #512] @ 3ebf90 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ebe34 │ │ │ │ ldr r1, [pc, #496] @ 3ebf94 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r7 │ │ │ │ bl 381720 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ beq 3ebe34 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r2, r4, fp │ │ │ │ mul r1, r2, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldrb r2, [r6, #100] @ 0x64 │ │ │ │ adds fp, fp, #1 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r2, fp │ │ │ │ add sl, sl, #1264 @ 0x4f0 │ │ │ │ ble 3ebe54 │ │ │ │ ldrb r4, [r6, #108] @ 0x6c │ │ │ │ @@ -376443,15 +376443,15 @@ │ │ │ │ cmp r4, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movle r4, #5 │ │ │ │ movgt r4, #1 │ │ │ │ - bl 934270 │ │ │ │ + bl 934160 │ │ │ │ ldr r1, [pc, #364] @ 3ebf98 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ebd74 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376473,15 +376473,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [r6, #128] @ 0x80 │ │ │ │ ldr r3, [r6, #132] @ 0x84 │ │ │ │ adds r2, r4, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, r8 │ │ │ │ add fp, fp, #1264 @ 0x4f0 │ │ │ │ bgt 3ebe80 │ │ │ │ ldrb r3, [r6, #145] @ 0x91 │ │ │ │ @@ -376493,15 +376493,15 @@ │ │ │ │ beq 3ebf40 │ │ │ │ ldr r2, [pc, #196] @ 3ebf9c │ │ │ │ add r0, r9, #23296 @ 0x5b00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e4fc0 │ │ │ │ + b 8e4eb0 │ │ │ │ ldrb r3, [r6, #146] @ 0x92 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ebeb4 │ │ │ │ ldr r2, [pc, #160] @ 3ebfa0 │ │ │ │ ldr ip, [pc, #160] @ 3ebfa4 │ │ │ │ ldrd r4, [r6, #120] @ 0x78 │ │ │ │ add r8, r9, #936 @ 0x3a8 │ │ │ │ @@ -376509,49 +376509,49 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #612 @ 0x264 │ │ │ │ mov r1, r9 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldrd r2, [r6, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ b 3ebeb4 │ │ │ │ ldr r3, [pc, #96] @ 3ebfa8 │ │ │ │ ldr ip, [pc, #96] @ 3ebfac │ │ │ │ ldr r1, [pc, #96] @ 3ebfb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 3ebfb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #304 @ 0x130 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3ebe34 │ │ │ │ - addseq r8, r5, r8, asr #5 │ │ │ │ - rsbseq r5, sp, r8, asr #15 │ │ │ │ - ldrsbeq r5, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq sl, lr, ip, ror #3 │ │ │ │ - rsbseq sl, lr, r8, lsl #4 │ │ │ │ + @ instruction: 0x009581b8 │ │ │ │ + ldrheq r5, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r5, sp, ip, asr #13 │ │ │ │ + ldrsbeq sl, [lr], #-12 @ │ │ │ │ + ldrsheq sl, [lr], #-8 @ │ │ │ │ rscseq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x009581d0 │ │ │ │ - addeq sp, r1, r4, lsl r6 │ │ │ │ - @ instruction: 0x007d569c │ │ │ │ - rsbseq r5, sp, r0, lsr #13 │ │ │ │ - rsbseq sl, lr, r8, ror #6 │ │ │ │ - ldrsheq sl, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + addseq r8, r5, r0, asr #1 │ │ │ │ + addeq sp, r1, r4, lsl #10 │ │ │ │ + rsbseq r5, sp, ip, lsl #11 │ │ │ │ + @ instruction: 0x007d5590 │ │ │ │ + rsbseq sl, lr, r8, asr r2 │ │ │ │ + rsbseq sl, lr, r8, ror #3 │ │ │ │ rscseq r3, r0, r0, asr #19 │ │ │ │ - @ instruction: 0x007ea290 │ │ │ │ - addseq r7, r5, r8, asr #31 │ │ │ │ - rsbseq sl, lr, r4, ror #4 │ │ │ │ - rsbseq sl, lr, r4, rrx │ │ │ │ + rsbseq sl, lr, r0, lsl #3 │ │ │ │ + @ instruction: 0x00957eb8 │ │ │ │ + rsbseq sl, lr, r4, asr r1 │ │ │ │ + rsbseq r9, lr, r4, asr pc │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -376569,25 +376569,25 @@ │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ ands r5, r1, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ec124 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #1228] @ 3ec4f0 │ │ │ │ ldr r2, [pc, #1228] @ 3ec4f4 │ │ │ │ ldr r1, [pc, #1228] @ 3ec4f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ cmp r4, #21 │ │ │ │ add r2, r7, r9, lsl #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ ldr r9, [r2, #1108] @ 0x454 │ │ │ │ bcc 3ec0f4 │ │ │ │ subs r3, r4, #24 │ │ │ │ sbc r2, r6, #0 │ │ │ │ @@ -376637,24 +376637,24 @@ │ │ │ │ ldr r0, [r7, #1096] @ 0x448 │ │ │ │ bl 3e8288 │ │ │ │ eor r0, r9, r0, lsl #16 │ │ │ │ and r0, r0, #65536 @ 0x10000 │ │ │ │ eor r9, r9, r0 │ │ │ │ b 3ec09c │ │ │ │ ldr sl, [pc, #992] @ 3ec50c │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, #984] @ 3ec510 │ │ │ │ ldr r1, [pc, #984] @ 3ec514 │ │ │ │ add r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ cmp r4, #109 @ 0x6d │ │ │ │ add r2, r7, r9, lsl #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ ldr r9, [r2, #1108] @ 0x454 │ │ │ │ mov r5, #0 │ │ │ │ bcs 3ec290 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ @@ -376702,28 +376702,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3ec524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec0b0 │ │ │ │ subs r2, r4, #80 @ 0x50 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r2 │ │ │ │ ldr r1, [pc, #684] @ 3ec528 │ │ │ │ tst r3, r1 │ │ │ │ bne 3ec32c │ │ │ │ @@ -376756,15 +376756,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ec094 │ │ │ │ ldr r1, [pc, #568] @ 3ec530 │ │ │ │ ldr r0, [pc, #568] @ 3ec534 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #348 @ 0x15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec094 │ │ │ │ ldrb r3, [r0, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec2dc │ │ │ │ ldr r9, [r7, #1256] @ 0x4e8 │ │ │ │ mov r5, #0 │ │ │ │ b 3ec09c │ │ │ │ @@ -376777,15 +376777,15 @@ │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ec2a4 │ │ │ │ ldr r0, [pc, #484] @ 3ec538 │ │ │ │ add r1, sl, #324 @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec2a4 │ │ │ │ ldr r3, [pc, #436] @ 3ec51c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec0b0 │ │ │ │ ldr r3, [pc, #384] @ 3ec4fc │ │ │ │ @@ -376802,37 +376802,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3ec53c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec0b0 │ │ │ │ ldr r1, [pc, #320] @ 3ec540 │ │ │ │ ldr r0, [pc, #320] @ 3ec544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #348 @ 0x15c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec094 │ │ │ │ subs r2, r4, #48 @ 0x30 │ │ │ │ sbc r3, r6, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 3ec290 │ │ │ │ ldr r3, [pc, #272] @ 3ec548 │ │ │ │ @@ -376853,68 +376853,68 @@ │ │ │ │ ldr r0, [pc, #220] @ 3ec550 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec0b0 │ │ │ │ ldr r1, [pc, #188] @ 3ec554 │ │ │ │ ldr r0, [pc, #188] @ 3ec558 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #324 @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec2a4 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #152] @ 3ec55c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec0b0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r8, lsl lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, lsl #28 │ │ │ │ - @ instruction: 0x00957ef0 │ │ │ │ - rsbseq r9, lr, r4, asr #28 │ │ │ │ - rsbseq r9, lr, ip, asr lr │ │ │ │ + addseq r7, r5, r0, ror #27 │ │ │ │ + rsbseq r9, lr, r4, lsr sp │ │ │ │ + rsbseq r9, lr, ip, asr #26 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, ip, asr #26 │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ - addseq r7, r5, ip, ror #27 │ │ │ │ - rsbseq r9, lr, r8, lsr sp │ │ │ │ - rsbseq r9, lr, r0, asr sp │ │ │ │ + @ instruction: 0x00957cdc │ │ │ │ + rsbseq r9, lr, r8, lsr #24 │ │ │ │ + rsbseq r9, lr, r0, asr #24 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ andeq r3, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r9, lr, r4, lsr #31 │ │ │ │ + @ instruction: 0x007e9e94 │ │ │ │ tstne r1, r0 │ │ │ │ - addseq r7, r5, r4, lsl fp │ │ │ │ - addseq r7, r5, r0, lsr #24 │ │ │ │ - rsbseq r9, lr, r4, lsl #31 │ │ │ │ - @ instruction: 0x007e9e90 │ │ │ │ - rsbseq r9, lr, r4, lsl lr │ │ │ │ - addseq r7, r5, r8, lsl fp │ │ │ │ - rsbseq r5, sp, ip, lsr #26 │ │ │ │ + addseq r7, r5, r4, lsl #20 │ │ │ │ + addseq r7, r5, r0, lsl fp │ │ │ │ + rsbseq r9, lr, r4, ror lr │ │ │ │ + rsbseq r9, lr, r0, lsl #27 │ │ │ │ + rsbseq r9, lr, r4, lsl #26 │ │ │ │ + addseq r7, r5, r8, lsl #20 │ │ │ │ + rsbseq r5, sp, ip, lsl ip │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - rsbseq r9, lr, ip, asr #27 │ │ │ │ - addseq r7, r5, r0, lsl #21 │ │ │ │ - @ instruction: 0x007d5c94 │ │ │ │ - rsbseq r9, lr, ip, ror sp │ │ │ │ + ldrheq r9, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + addseq r7, r5, r0, ror r9 │ │ │ │ + rsbseq r5, sp, r4, lsl #23 │ │ │ │ + rsbseq r9, lr, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r5, [r0, #752] @ 0x2f0 │ │ │ │ ldr r1, [pc, #1500] @ 3ecb58 │ │ │ │ ldr r3, [r5, #928] @ 0x3a0 │ │ │ │ @@ -376934,25 +376934,25 @@ │ │ │ │ mov r1, #14 │ │ │ │ movne r3, #5 │ │ │ │ moveq r3, #4 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 3ea480 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #1416] @ 3ecb60 │ │ │ │ ldr r2, [pc, #1416] @ 3ecb64 │ │ │ │ ldr r1, [pc, #1416] @ 3ecb68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr sl, [pc, #1376] @ 3ecb6c │ │ │ │ ldr r2, [r3, #928] @ 0x3a0 │ │ │ │ add sl, pc, sl │ │ │ │ lsr r2, r2, #2 │ │ │ │ @@ -377065,15 +377065,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ - bl 8ef458 │ │ │ │ + bl 8ef348 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3eca0c │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ adds r3, r3, #1 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -377129,29 +377129,29 @@ │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #664] @ 3ecb88 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 3ecb8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec7a0 │ │ │ │ ldr r2, [pc, #604] @ 3ecb7c │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ec6b0 │ │ │ │ ldr r2, [pc, #588] @ 3ecb80 │ │ │ │ @@ -377168,27 +377168,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #520] @ 3ecb90 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3ecb94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec6b0 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ bl 3e8fa0 │ │ │ │ ldr r3, [r5, #1108] @ 0x454 │ │ │ │ b 3ec700 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ bl 3e8dd0 │ │ │ │ @@ -377218,32 +377218,32 @@ │ │ │ │ beq 3ec6d8 │ │ │ │ ldr r1, [pc, #364] @ 3ecb98 │ │ │ │ ldr r0, [pc, #364] @ 3ecb9c │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec6d8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [pc, #336] @ 3ecba0 │ │ │ │ ldr r0, [pc, #336] @ 3ecba4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec6b0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [pc, #308] @ 3ecba8 │ │ │ │ ldr r0, [pc, #308] @ 3ecbac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ec7a0 │ │ │ │ ldr r3, [pc, #236] @ 3ecb7c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec9e4 │ │ │ │ ldr r3, [pc, #220] @ 3ecb80 │ │ │ │ @@ -377260,69 +377260,69 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #180] @ 3ecbb0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ecbb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ ldr r2, [r8, #1108] @ 0x454 │ │ │ │ b 3ec9e4 │ │ │ │ ldr r1, [pc, #136] @ 3ecbb8 │ │ │ │ ldr r0, [pc, #136] @ 3ecbbc │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ ldr r2, [r8, #1108] @ 0x454 │ │ │ │ b 3ec9e4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, ror r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, r5, ip, lsr r9 │ │ │ │ - @ instruction: 0x007e9890 │ │ │ │ - rsbseq r9, lr, ip, lsr #17 │ │ │ │ + addseq r7, r5, ip, lsr #16 │ │ │ │ + rsbseq r9, lr, r0, lsl #15 │ │ │ │ + @ instruction: 0x007e979c │ │ │ │ strdeq ip, [r1, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq ip, [r1, -r4] │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r2, r0, ip, ror #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r9, lr, ip, lsl #20 │ │ │ │ - rsbseq r9, lr, ip, lsl #19 │ │ │ │ - @ instruction: 0x0087bdb8 │ │ │ │ - ldrsheq r9, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - addseq r7, r5, ip, ror #9 │ │ │ │ - rsbseq r9, lr, r8, asr #17 │ │ │ │ - strdeq fp, [r7], r0 │ │ │ │ + ldrsheq r9, [lr], #-140 @ 0xffffff74 @ │ │ │ │ rsbseq r9, lr, ip, ror r8 │ │ │ │ - rsbseq r9, lr, r8, lsl #17 │ │ │ │ - rsbseq r9, lr, r8, asr r8 │ │ │ │ - rsbseq r9, lr, r4, lsr #16 │ │ │ │ - rsbseq r9, lr, r4, lsl #15 │ │ │ │ - rsbseq r9, lr, r4, ror #15 │ │ │ │ - @ instruction: 0x007e979c │ │ │ │ + addeq fp, r7, r8, lsr #25 │ │ │ │ + rsbseq r9, lr, r8, ror #15 │ │ │ │ + @ instruction: 0x009573dc │ │ │ │ + ldrheq r9, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + addeq fp, r7, r0, ror #23 │ │ │ │ + rsbseq r9, lr, ip, ror #14 │ │ │ │ + rsbseq r9, lr, r8, ror r7 │ │ │ │ + rsbseq r9, lr, r8, asr #14 │ │ │ │ + rsbseq r9, lr, r4, lsl r7 │ │ │ │ + rsbseq r9, lr, r4, ror r6 │ │ │ │ + ldrsbeq r9, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r9, lr, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r9, [r0, #752] @ 0x2f0 │ │ │ │ ldr r1, [pc, #3344] @ 3ed8ec │ │ │ │ ldr r3, [r9, #928] @ 0x3a0 │ │ │ │ @@ -377342,23 +377342,23 @@ │ │ │ │ moveq r5, #5 │ │ │ │ movne r7, #21 │ │ │ │ moveq r7, #10 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, #0 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #3264] @ 3ed8f8 │ │ │ │ ldr r1, [pc, #3264] @ 3ed8fc │ │ │ │ add r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r6, [pc, #3236] @ 3ed900 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ add r6, pc, r6 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ add r2, r4, r3, lsl #2 │ │ │ │ @@ -377449,25 +377449,25 @@ │ │ │ │ lsr r3, r3, #19 │ │ │ │ and r3, r3, #15 │ │ │ │ tst r3, #8 │ │ │ │ moveq r1, #9 │ │ │ │ movne r1, #10 │ │ │ │ bl 3ea480 │ │ │ │ mov r0, r2 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #2860] @ 3ed910 │ │ │ │ ldr r2, [pc, #2860] @ 3ed914 │ │ │ │ ldr r1, [pc, #2860] @ 3ed918 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ bne 3ed150 │ │ │ │ ldr r3, [r4, #1128] @ 0x468 │ │ │ │ mov r2, #8 │ │ │ │ ands r1, r3, #64 @ 0x40 │ │ │ │ @@ -377530,15 +377530,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ed8a4 │ │ │ │ ldr r0, [pc, #2576] @ 3ed920 │ │ │ │ add r1, sl, #392 @ 0x188 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldrb r1, [r0] │ │ │ │ b 3ece34 │ │ │ │ mov r1, #11 │ │ │ │ mov r0, r4 │ │ │ │ @@ -377567,25 +377567,25 @@ │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 3ece98 │ │ │ │ b 3ece90 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ea480 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #2408] @ 3ed924 │ │ │ │ ldr r2, [pc, #2408] @ 3ed928 │ │ │ │ ldr r1, [pc, #2408] @ 3ed92c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq ip, #5 │ │ │ │ movne ip, #6 │ │ │ │ @@ -377647,27 +377647,27 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #2100] @ 3ed938 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ stmib sp, {r7, sl} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2076] @ 3ed93c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r5, r8] │ │ │ │ b 3ed050 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ea480 │ │ │ │ ldr r3, [r5, #1108] @ 0x454 │ │ │ │ b 3eccb4 │ │ │ │ @@ -377755,29 +377755,29 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #1676] @ 3ed944 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1648] @ 3ed948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [sp, #55] @ 0x37 │ │ │ │ b 3ed1c0 │ │ │ │ ldr r2, [pc, #1632] @ 3ed94c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -377940,15 +377940,15 @@ │ │ │ │ str r3, [ip, #1108] @ 0x454 │ │ │ │ b 3ed4f8 │ │ │ │ ldr r1, [pc, #1024] @ 3ed978 │ │ │ │ ldr r0, [pc, #1024] @ 3ed97c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #416 @ 0x1a0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ b 3ecd14 │ │ │ │ ldr r2, [pc, #1000] @ 3ed980 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3ed3e4 │ │ │ │ ldr sl, [pc, #992] @ 3ed984 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -377979,24 +377979,24 @@ │ │ │ │ ldr r1, [pc, #908] @ 3ed998 │ │ │ │ ldr r0, [pc, #908] @ 3ed99c │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r5, r8] │ │ │ │ b 3ed050 │ │ │ │ ldr r1, [pc, #876] @ 3ed9a0 │ │ │ │ ldr r0, [pc, #876] @ 3ed9a4 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r2, [sp, #55] @ 0x37 │ │ │ │ b 3ed1c0 │ │ │ │ ldr r1, [pc, #848] @ 3ed9a8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3ed364 │ │ │ │ ldr r0, [pc, #840] @ 3ed9ac │ │ │ │ ldr r3, [pc, #840] @ 3ed9b0 │ │ │ │ @@ -378065,28 +378065,28 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [pc, #600] @ 3ed9dc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 3ed9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r1, [sl, #1108] @ 0x454 │ │ │ │ b 3ed520 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ed418 │ │ │ │ ldr r3, [pc, #312] @ 3ed908 │ │ │ │ @@ -378107,27 +378107,27 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 3ed9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ed418 │ │ │ │ ldr r1, [pc, #392] @ 3ed9e8 │ │ │ │ ldr r3, [pc, #392] @ 3ed9ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -378147,96 +378147,96 @@ │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #332] @ 3ed9fc │ │ │ │ ldr r0, [pc, #332] @ 3eda00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r1, [sl, #1108] @ 0x454 │ │ │ │ b 3ed520 │ │ │ │ ldr r0, [pc, #304] @ 3eda04 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ed418 │ │ │ │ tsteq r1, r4, lsr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009572f0 │ │ │ │ - rsbseq r9, lr, r8, lsr r2 │ │ │ │ - rsbseq r9, lr, r4, asr r2 │ │ │ │ + addseq r7, r5, r0, ror #3 │ │ │ │ + rsbseq r9, lr, r8, lsr #2 │ │ │ │ + rsbseq r9, lr, r4, asr #2 │ │ │ │ smlatbeq r1, r8, r1, ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ swpeq ip, ip, [r1] │ │ │ │ - addseq r7, r5, r0, lsr r1 │ │ │ │ - rsbseq r9, lr, r0, lsl #1 │ │ │ │ - @ instruction: 0x007e9098 │ │ │ │ + addseq r7, r5, r0, lsr #32 │ │ │ │ + rsbseq r8, lr, r0, ror pc │ │ │ │ + rsbseq r8, lr, r8, lsl #31 │ │ │ │ tsteq r1, r8, lsl pc │ │ │ │ - rsbseq r9, lr, r0, asr r4 │ │ │ │ - addseq r6, r5, r8, asr pc │ │ │ │ - rsbseq r8, lr, r4, lsr #29 │ │ │ │ - rsbseq r8, lr, ip, asr #29 │ │ │ │ + rsbseq r9, lr, r0, asr #6 │ │ │ │ + addseq r6, r5, r8, asr #28 │ │ │ │ + @ instruction: 0x007e8d94 │ │ │ │ + ldrheq r8, [lr], #-220 @ 0xffffff24 @ │ │ │ │ andeq r2, r0, r8, ror #6 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r7, ip, lsr r6 │ │ │ │ - ldrsheq r9, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq fp, r7, ip, lsr #10 │ │ │ │ + rsbseq r9, lr, ip, ror #3 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ - rsbseq r9, lr, r4, asr #32 │ │ │ │ - rsbseq r9, lr, r4, asr #2 │ │ │ │ + rsbseq r8, lr, r4, lsr pc │ │ │ │ + rsbseq r9, lr, r4, lsr r0 │ │ │ │ andeq r3, r0, r4, asr #7 │ │ │ │ - rsbseq r8, lr, r8, asr #31 │ │ │ │ - addeq r0, sl, r0, lsl #28 │ │ │ │ - rsbseq r8, lr, r8, lsr #31 │ │ │ │ - rsbseq r8, lr, ip, lsr #31 │ │ │ │ - rsbseq r8, lr, r8, lsr #31 │ │ │ │ - rsbseq r8, lr, r0, lsr #31 │ │ │ │ - @ instruction: 0x007e8f94 │ │ │ │ - rsbseq r8, lr, r8, lsl #31 │ │ │ │ - rsbseq r8, lr, r4, ror #24 │ │ │ │ - rsbseq r8, lr, r0, lsl #31 │ │ │ │ - addseq r6, r5, r0, lsr #19 │ │ │ │ - rsbseq r8, lr, r0, lsl #30 │ │ │ │ - ldrdeq r0, [sl], ip │ │ │ │ - ldrdeq r0, [sl], r0 @ │ │ │ │ - addeq r0, sl, r4, asr #23 │ │ │ │ - @ instruction: 0x008a0bb8 │ │ │ │ - addeq r0, sl, ip, lsr #23 │ │ │ │ - addeq r0, sl, r4, lsl #23 │ │ │ │ - addeq fp, r7, r0, lsr r1 │ │ │ │ - rsbseq r8, lr, r8, lsr lr │ │ │ │ - rsbseq r8, lr, r4, asr #25 │ │ │ │ - rsbseq r8, lr, r0, lsl lr │ │ │ │ - addeq r0, sl, ip, lsl fp │ │ │ │ - ldrsbeq r8, [lr], #-196 @ 0xffffff3c @ │ │ │ │ - addeq r0, sl, r8, lsl #22 │ │ │ │ - rsbseq r8, lr, r8, asr #25 │ │ │ │ - ldrdeq r0, [sl], r4 │ │ │ │ + ldrheq r8, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq r0, [sl], r0 @ │ │ │ │ + @ instruction: 0x007e8e98 │ │ │ │ + @ instruction: 0x007e8e9c │ │ │ │ + @ instruction: 0x007e8e98 │ │ │ │ + @ instruction: 0x007e8e90 │ │ │ │ + rsbseq r8, lr, r4, lsl #29 │ │ │ │ + rsbseq r8, lr, r8, ror lr │ │ │ │ + rsbseq r8, lr, r4, asr fp │ │ │ │ + rsbseq r8, lr, r0, ror lr │ │ │ │ + umullseq r6, r5, r0, r8 │ │ │ │ + ldrsheq r8, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r0, sl, ip, asr #21 │ │ │ │ addeq r0, sl, r0, asr #21 │ │ │ │ - rsbseq r8, lr, ip, lsl #25 │ │ │ │ - umulleq r0, sl, r8, sl │ │ │ │ - rsbseq r8, lr, ip, asr #24 │ │ │ │ - rsbseq r8, lr, ip, asr #24 │ │ │ │ - rsbseq r8, lr, r0, lsr ip │ │ │ │ - addeq r0, sl, ip, ror #20 │ │ │ │ - rsbseq r8, lr, r4, lsl ip │ │ │ │ - @ instruction: 0x007e8b9c │ │ │ │ - rsbseq r8, lr, r0, ror ip │ │ │ │ - rsbseq r8, lr, r4, asr #22 │ │ │ │ - addeq r0, sl, r0, lsl r9 │ │ │ │ - rsbseq r8, lr, r8, asr #21 │ │ │ │ - addeq r0, sl, ip, ror #17 │ │ │ │ - @ instruction: 0x007e8a94 │ │ │ │ - @ instruction: 0x007e8a98 │ │ │ │ - rsbseq r8, lr, r0, ror sl │ │ │ │ - @ instruction: 0x007e8b9c │ │ │ │ - rsbseq r8, lr, r0, lsl #22 │ │ │ │ + @ instruction: 0x008a0ab4 │ │ │ │ + addeq r0, sl, r8, lsr #21 │ │ │ │ + umulleq r0, sl, ip, sl │ │ │ │ + addeq r0, sl, r4, ror sl │ │ │ │ + addeq fp, r7, r0, lsr #32 │ │ │ │ + rsbseq r8, lr, r8, lsr #26 │ │ │ │ + ldrheq r8, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r8, lr, r0, lsl #26 │ │ │ │ + addeq r0, sl, ip, lsl #20 │ │ │ │ + rsbseq r8, lr, r4, asr #23 │ │ │ │ + strdeq r0, [sl], r8 │ │ │ │ + ldrheq r8, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r0, sl, r4, asr #19 │ │ │ │ + @ instruction: 0x008a09b0 │ │ │ │ + rsbseq r8, lr, ip, ror fp │ │ │ │ + addeq r0, sl, r8, lsl #19 │ │ │ │ + rsbseq r8, lr, ip, lsr fp │ │ │ │ + rsbseq r8, lr, ip, lsr fp │ │ │ │ + rsbseq r8, lr, r0, lsr #22 │ │ │ │ + addeq r0, sl, ip, asr r9 │ │ │ │ + rsbseq r8, lr, r4, lsl #22 │ │ │ │ + rsbseq r8, lr, ip, lsl #21 │ │ │ │ + rsbseq r8, lr, r0, ror #22 │ │ │ │ + rsbseq r8, lr, r4, lsr sl │ │ │ │ + addeq r0, sl, r0, lsl #16 │ │ │ │ + ldrheq r8, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r0, [sl], ip │ │ │ │ + rsbseq r8, lr, r4, lsl #19 │ │ │ │ + rsbseq r8, lr, r8, lsl #19 │ │ │ │ + rsbseq r8, lr, r0, ror #18 │ │ │ │ + rsbseq r8, lr, ip, lsl #21 │ │ │ │ + ldrsheq r8, [lr], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -378254,25 +378254,25 @@ │ │ │ │ ldr r9, [sp, #104] @ 0x68 │ │ │ │ ldr fp, [sp, #108] @ 0x6c │ │ │ │ ldr sl, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ beq 3edb1c │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #3384] @ 3ee7b0 │ │ │ │ ldr r2, [pc, #3384] @ 3ee7b4 │ │ │ │ ldr r1, [pc, #3384] @ 3ee7b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #3356] @ 3ee7bc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3edc9c │ │ │ │ cmp r6, #109 @ 0x6d │ │ │ │ @@ -378297,26 +378297,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #444 @ 0x1bc │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ - bl 930850 │ │ │ │ + b b7c0f4 │ │ │ │ + bl 930740 │ │ │ │ ldr r3, [pc, #3240] @ 3ee7d0 │ │ │ │ ldr r2, [pc, #3240] @ 3ee7d4 │ │ │ │ ldr r1, [pc, #3240] @ 3ee7d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #3180] @ 3ee7bc │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3edc04 │ │ │ │ cmp r6, #41 @ 0x29 │ │ │ │ @@ -378380,27 +378380,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #28] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2916] @ 3ee7f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3edb60 │ │ │ │ ldr r3, [pc, #2892] @ 3ee7f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edab0 │ │ │ │ ldr r3, [pc, #2824] @ 3ee7c0 │ │ │ │ @@ -378418,27 +378418,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #28] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 3ee7fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3edab0 │ │ │ │ tst r9, #2 │ │ │ │ bne 3ee4c8 │ │ │ │ ldr r3, [pc, #2748] @ 3ee800 │ │ │ │ and r3, r3, r9 │ │ │ │ str r3, [r5, #1108] @ 0x454 │ │ │ │ ldr r2, [pc, #2740] @ 3ee804 │ │ │ │ @@ -378484,15 +378484,15 @@ │ │ │ │ ldr r1, [pc, #2588] @ 3ee80c │ │ │ │ ldr r0, [pc, #2588] @ 3ee810 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #500 @ 0x1f4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ str r9, [r5, #1132] @ 0x46c │ │ │ │ b 3edd48 │ │ │ │ ldr r2, [r5, #1140] @ 0x474 │ │ │ │ eor r3, r2, r9 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ str r3, [r5, #1140] @ 0x474 │ │ │ │ @@ -378554,15 +378554,15 @@ │ │ │ │ bic r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [r5, #1128] @ 0x468 │ │ │ │ tst r3, #24 │ │ │ │ beq 3ee55c │ │ │ │ mov r0, r5 │ │ │ │ bl 3ec560 │ │ │ │ ldr r2, [pc, #2276] @ 3ee820 │ │ │ │ ldr r3, [pc, #2152] @ 3ee7a8 │ │ │ │ @@ -378803,15 +378803,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, r1, lsl r2 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3edd48 │ │ │ │ ldr r3, [r5, #1132] @ 0x46c │ │ │ │ tst r3, #24 │ │ │ │ bne 3edf2c │ │ │ │ b 3edd48 │ │ │ │ ldr r3, [pc, #1336] @ 3ee85c │ │ │ │ @@ -378837,15 +378837,15 @@ │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, r0, lsl r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r2, [pc, #1228] @ 3ee860 │ │ │ │ ldr r3, [pc, #1040] @ 3ee7a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -378875,15 +378875,15 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, r4 │ │ │ │ bne 3edfc0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r3, [pc, #916] @ 3ee7c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3edd48 │ │ │ │ ldr r2, [pc, #1064] @ 3ee868 │ │ │ │ ldr r3, [pc, #868] @ 3ee7a8 │ │ │ │ @@ -378994,27 +378994,27 @@ │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, r1, lsl r2 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r0, [r5, #752] @ 0x2f0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #644] @ 3ee894 │ │ │ │ ldr r2, [pc, #644] @ 3ee898 │ │ │ │ ldr r1, [pc, #644] @ 3ee89c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [r5, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 3edd48 │ │ │ │ ldr r1, [r5, #752] @ 0x2f0 │ │ │ │ ldrb ip, [r5, #1100] @ 0x44c │ │ │ │ ldr r2, [r1, #924] @ 0x39c │ │ │ │ @@ -379039,25 +379039,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3edb60 │ │ │ │ ldr r0, [pc, #488] @ 3ee8a8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3edab0 │ │ │ │ ldr r3, [r5, #1128] @ 0x468 │ │ │ │ cmp r3, #65536 @ 0x10000 │ │ │ │ bcc 3ee738 │ │ │ │ ldr r3, [pc, #204] @ 3ee7c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -379103,106 +379103,106 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #472 @ 0x1d8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ ldrdeq fp, [r1, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0101b3b8 │ │ │ │ - umullseq r6, r5, ip, r4 │ │ │ │ - rsbseq r8, lr, ip, ror #7 │ │ │ │ - rsbseq r8, lr, r4, lsl #8 │ │ │ │ + addseq r6, r5, ip, lsl #7 │ │ │ │ + ldrsbeq r8, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq r8, [lr], #-36 @ 0xffffffdc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r1, ip, lsr #6 │ │ │ │ - addseq r6, r5, ip, lsl r4 │ │ │ │ - rsbseq r4, sp, r4, lsr r6 │ │ │ │ - addseq r6, r5, ip, ror #7 │ │ │ │ - rsbseq r8, lr, ip, lsr r3 │ │ │ │ - rsbseq r8, lr, r4, asr r3 │ │ │ │ + addseq r6, r5, ip, lsl #6 │ │ │ │ + rsbseq r4, sp, r4, lsr #10 │ │ │ │ + @ instruction: 0x009562dc │ │ │ │ + rsbseq r8, lr, ip, lsr #4 │ │ │ │ + rsbseq r8, lr, r4, asr #4 │ │ │ │ tsteq r1, ip, ror r2 │ │ │ │ - addseq r6, r5, ip, ror #6 │ │ │ │ - rsbseq r4, sp, r4, lsl #11 │ │ │ │ - addseq r6, r5, r2, lsr #4 │ │ │ │ - addseq r6, r5, r4, asr r2 │ │ │ │ + addseq r6, r5, ip, asr r2 │ │ │ │ + rsbseq r4, sp, r4, ror r4 │ │ │ │ + addseq r6, r5, r2, lsl r1 │ │ │ │ + addseq r6, r5, r4, asr #2 │ │ │ │ andeq r4, r0, ip, ror #6 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, lr, r0, lsl #16 │ │ │ │ - rsbseq r8, lr, r8, ror #14 │ │ │ │ + ldrsheq r8, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r8, lr, r8, asr r6 │ │ │ │ ldrsheq ip, [r1], #-63 @ 0xffffffc1 @ │ │ │ │ strheq fp, [r1, -r4] │ │ │ │ tsteq r1, r8, lsr r0 │ │ │ │ - addseq r6, r5, r8, lsr #2 │ │ │ │ - ldrsheq r8, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + addseq r6, r5, r8, lsl r0 │ │ │ │ + rsbseq r8, lr, ip, ror #13 │ │ │ │ @ instruction: 0x0101af90 │ │ │ │ - addseq r6, r5, r0, lsl #1 │ │ │ │ - rsbseq r8, lr, r8, ror #7 │ │ │ │ + addseq r5, r5, r0, ror pc │ │ │ │ + ldrsbeq r8, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ smlabteq r1, r8, lr, sl │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ tsteq r1, r4, lsl lr │ │ │ │ - addseq r5, r5, r4, lsl #30 │ │ │ │ - rsbseq r8, lr, r4, lsr #11 │ │ │ │ + @ instruction: 0x00955df4 │ │ │ │ + @ instruction: 0x007e8494 │ │ │ │ strdeq sl, [r1, -r4] │ │ │ │ - addseq r5, r5, r4, ror #27 │ │ │ │ - rsbseq r8, lr, r8, asr r4 │ │ │ │ + @ instruction: 0x00955cd4 │ │ │ │ + rsbseq r8, lr, r8, asr #6 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrbeq r0, [pc, r0]! │ │ │ │ tsteq r1, r4, lsr ip │ │ │ │ @ instruction: 0x0101ab90 │ │ │ │ - addseq r5, r5, r0, lsl #25 │ │ │ │ - rsbseq r7, lr, r8, ror #31 │ │ │ │ + addseq r5, r5, r0, ror fp │ │ │ │ + ldrsbeq r7, [lr], #-232 @ 0xffffff18 @ │ │ │ │ @ instruction: 0xf007f07f │ │ │ │ andeq pc, r7, pc, ror r0 @ │ │ │ │ tsteq r1, r0, ror sl │ │ │ │ tsteq r1, ip, lsl #20 │ │ │ │ smlabteq r1, r4, r9, sl │ │ │ │ - @ instruction: 0x00955ab4 │ │ │ │ - rsbseq r7, lr, ip, ror sp │ │ │ │ + addseq r5, r5, r4, lsr #19 │ │ │ │ + rsbseq r7, lr, ip, ror #24 │ │ │ │ tsteq r1, r0, ror r9 │ │ │ │ - addseq r5, r5, r0, ror #20 │ │ │ │ - rsbseq r8, lr, ip, asr r0 │ │ │ │ + addseq r5, r5, r0, asr r9 │ │ │ │ + rsbseq r7, lr, ip, asr #30 │ │ │ │ ldrdeq sl, [r1, -r8] │ │ │ │ - addseq r5, r5, r8, asr #19 │ │ │ │ - rsbseq r7, lr, r4, asr #31 │ │ │ │ + @ instruction: 0x009558b8 │ │ │ │ + ldrheq r7, [lr], #-228 @ 0xffffff1c @ │ │ │ │ smlabbeq r1, r0, r8, sl │ │ │ │ @ instruction: 0xf0001000 │ │ │ │ - addseq r5, r5, r4, lsl #18 │ │ │ │ - rsbseq r7, lr, r8, asr r8 │ │ │ │ - rsbseq r7, lr, r0, ror r8 │ │ │ │ + @ instruction: 0x009557f4 │ │ │ │ + rsbseq r7, lr, r8, asr #14 │ │ │ │ + rsbseq r7, lr, r0, ror #14 │ │ │ │ @ instruction: 0x0101a798 │ │ │ │ - rsbseq r7, lr, r4, asr #28 │ │ │ │ - rsbseq r7, lr, ip, lsl lr │ │ │ │ + rsbseq r7, lr, r4, lsr sp │ │ │ │ + rsbseq r7, lr, ip, lsl #26 │ │ │ │ strdeq sl, [r1, -ip] │ │ │ │ - addseq r5, r5, ip, ror #15 │ │ │ │ - rsbseq r7, lr, r8, lsl #28 │ │ │ │ + @ instruction: 0x009556dc │ │ │ │ + ldrsheq r7, [lr], #-200 @ 0xffffff38 @ │ │ │ │ @ instruction: 0xff0ffbfb │ │ │ │ smlatbeq r1, r4, r6, sl │ │ │ │ - addseq r5, r5, ip, lsl #15 │ │ │ │ - rsbseq r7, lr, r8, lsr #16 │ │ │ │ - rsbseq r7, lr, r4, asr #27 │ │ │ │ + addseq r5, r5, ip, ror r6 │ │ │ │ + rsbseq r7, lr, r8, lsl r7 │ │ │ │ + ldrheq r7, [lr], #-196 @ 0xffffff3c @ │ │ │ │ @ instruction: 0x000002bf │ │ │ │ │ │ │ │ 003ee8d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #132] @ 3ee97c │ │ │ │ ldr r2, [pc, #132] @ 3ee980 │ │ │ │ ldr r1, [pc, #132] @ 3ee984 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3ee95c │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r4 │ │ │ │ ble 3ee95c │ │ │ │ add r3, r4, r4, lsl #2 │ │ │ │ rsb r4, r4, r3, lsl #4 │ │ │ │ @@ -379220,17 +379220,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, r5, ip, lsl r6 │ │ │ │ - rsbseq r7, lr, r0, ror r5 │ │ │ │ - rsbseq r7, lr, r8, lsl #11 │ │ │ │ + addseq r5, r5, ip, lsl #10 │ │ │ │ + rsbseq r7, lr, r0, ror #8 │ │ │ │ + rsbseq r7, lr, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 3eeacc │ │ │ │ ldr r2, [pc, #300] @ 3eead0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -379288,41 +379288,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3eeaf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ee9dc │ │ │ │ ldr r0, [pc, #60] @ 3eeaf4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ee9dc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, ror #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r4, asr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r0, lsr #8 │ │ │ │ andeq r2, r0, r4, lsr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ rscseq r1, r0, r4, asr #2 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsheq r7, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r7, lr, ip, lsl #24 │ │ │ │ + rsbseq r7, lr, r0, ror #21 │ │ │ │ + ldrsheq r7, [lr], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 3eec50 │ │ │ │ ldr ip, [pc, #320] @ 3eec54 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -379378,84 +379378,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3eec70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 3eeb50 │ │ │ │ ldr r0, [pc, #68] @ 3eec74 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 3eeb50 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r1, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq sl, [r1, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq r1, ip, r2, sl │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq r7, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r7, lr, ip, ror #21 │ │ │ │ + rsbseq r7, lr, r0, asr #19 │ │ │ │ + ldrsbeq r7, [lr], #-156 @ 0xffffff64 @ │ │ │ │ ldr r0, [pc, #8] @ 3eec88 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rscseq r0, r0, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3eecfc │ │ │ │ ldr r2, [pc, #88] @ 3eed00 │ │ │ │ ldr r1, [pc, #88] @ 3eed04 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #60] @ 3eed08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r5, r5, r0, r4 @ │ │ │ │ - rsbseq r4, ip, r8, ror #27 │ │ │ │ - rsbseq r3, pc, r4, asr #28 │ │ │ │ - rsbseq r7, lr, ip, lsl #21 │ │ │ │ + addseq r5, r5, r0, lsl #7 │ │ │ │ + ldrsbeq r4, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, pc, r4, lsr sp @ │ │ │ │ + rsbseq r7, lr, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 3eedc8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -379463,25 +379463,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3eedcc │ │ │ │ ldr r1, [pc, #148] @ 3eedd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #128] @ 3eedd4 │ │ │ │ ldr r1, [pc, #128] @ 3eedd8 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #96] @ 3eeddc │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e81bc │ │ │ │ ldr r1, [pc, #76] @ 3eede0 │ │ │ │ @@ -379495,20 +379495,20 @@ │ │ │ │ bl 36c66c │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c81c │ │ │ │ - addseq r5, r5, r8, lsl r4 │ │ │ │ - rsbseq r4, ip, r0, ror #26 │ │ │ │ - ldrheq r3, [pc], #-216 @ │ │ │ │ - rsbseq r7, lr, r4, lsl sl │ │ │ │ - rsbseq r7, lr, r4, lsr #20 │ │ │ │ - rsbseq r8, lr, ip, lsl sp │ │ │ │ + addseq r5, r5, r8, lsl #6 │ │ │ │ + rsbseq r4, ip, r0, asr ip │ │ │ │ + rsbseq r3, pc, r8, lsr #25 │ │ │ │ + rsbseq r7, lr, r4, lsl #18 │ │ │ │ + rsbseq r7, lr, r4, lsl r9 │ │ │ │ + rsbseq r8, lr, ip, lsl #24 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 003eede4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -379769,22 +379769,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3ef3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 3eef40 │ │ │ │ ldr r3, [pc, #400] @ 3ef3cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -379802,22 +379802,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3ef3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef000 │ │ │ │ ldr r3, [pc, #280] @ 3ef3d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef13c │ │ │ │ @@ -379834,69 +379834,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3ef3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 3ef13c │ │ │ │ ldr r0, [pc, #160] @ 3ef3dc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef07c │ │ │ │ ldr r0, [pc, #140] @ 3ef3e0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef000 │ │ │ │ ldr r0, [pc, #120] @ 3ef3e4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 3ef13c │ │ │ │ bl 27ede8 │ │ │ │ tsteq r1, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r9, [r1, -r4] │ │ │ │ smlabbeq r1, r0, pc, r9 @ │ │ │ │ - addseq r5, r5, r4, asr r2 │ │ │ │ + addseq r5, r5, r4, asr #2 │ │ │ │ smlatteq r1, r8, lr, r9 │ │ │ │ smlatbeq r1, r4, lr, r9 │ │ │ │ tsteq r1, r4, ror lr │ │ │ │ tsteq r1, r8, asr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r9, [r1, -r0] │ │ │ │ tsteq r1, r8, ror #26 │ │ │ │ tsteq r1, r0, asr #26 │ │ │ │ tsteq r1, ip, lsl #26 │ │ │ │ tsteq r1, r4, ror ip │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, lr, ip, lsl r6 │ │ │ │ + rsbseq r7, lr, ip, lsl #10 │ │ │ │ andeq r5, r0, ip, ror r2 │ │ │ │ - rsbseq r7, lr, r4, asr #10 │ │ │ │ + rsbseq r7, lr, r4, lsr r4 │ │ │ │ andeq r4, r0, r8, lsl #10 │ │ │ │ - rsbseq r7, lr, r0, ror r4 │ │ │ │ - rsbseq r7, lr, r0, lsr r5 │ │ │ │ - rsbseq r7, lr, r4, asr #9 │ │ │ │ - rsbseq r7, lr, r8, asr r4 │ │ │ │ + rsbseq r7, lr, r0, ror #6 │ │ │ │ + rsbseq r7, lr, r0, lsr #8 │ │ │ │ + ldrheq r7, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r7, lr, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3eede4 │ │ │ │ @@ -379908,56 +379908,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ │ │ │ │ 003ef438 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3ef468 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrheq r0, [r0], #120 @ 0x78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3ef4c8 │ │ │ │ ldr r2, [pc, #68] @ 3ef4cc │ │ │ │ ldr r1, [pc, #68] @ 3ef4d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #40] @ 3ef4d4 │ │ │ │ ldr r1, [pc, #40] @ 3ef4d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929c98 │ │ │ │ - @ instruction: 0x00954cf8 │ │ │ │ - rsbseq r4, ip, r8, lsl #12 │ │ │ │ - rsbseq r3, pc, r4, ror #12 │ │ │ │ + b 929b88 │ │ │ │ + addseq r4, r5, r8, ror #23 │ │ │ │ + ldrsheq r4, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r3, pc, r4, asr r5 @ │ │ │ │ rscseq r0, r0, ip, ror #14 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #252] @ 3ef5f0 │ │ │ │ @@ -379967,49 +379967,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 3ef5f4 │ │ │ │ ldr r1, [pc, #236] @ 3ef5f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #216] @ 3ef5fc │ │ │ │ ldr r2, [pc, #216] @ 3ef600 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #180] @ 3ef604 │ │ │ │ ldr r1, [pc, #180] @ 3ef608 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #148] @ 3ef60c │ │ │ │ mov r1, r6 │ │ │ │ add r9, r5, #752 @ 0x2f0 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #20 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 381344 │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ bl 381244 │ │ │ │ ldr r1, [pc, #76] @ 3ef610 │ │ │ │ @@ -380021,54 +380021,54 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - umullseq r4, r5, r0, ip │ │ │ │ - @ instruction: 0x007c4590 │ │ │ │ - rsbseq r3, pc, r8, ror #11 │ │ │ │ - ldrheq r7, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x007e749c │ │ │ │ - ldrsbeq r1, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r1, sp, r8, ror #29 │ │ │ │ + addseq r4, r5, r0, lsl #23 │ │ │ │ + rsbseq r4, ip, r0, lsl #9 │ │ │ │ + ldrsbeq r3, [pc], #-72 @ │ │ │ │ + rsbseq r7, lr, ip, lsr #7 │ │ │ │ + rsbseq r7, lr, ip, lsl #7 │ │ │ │ + rsbseq r1, sp, r4, asr #27 │ │ │ │ + ldrsbeq r1, [sp], #-216 @ 0xffffff28 @ │ │ │ │ smlalseq r0, r0, r0, r6 @ │ │ │ │ - ldrsbeq r8, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r8, lr, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3ef684 │ │ │ │ ldr r2, [pc, #88] @ 3ef688 │ │ │ │ ldr r1, [pc, #88] @ 3ef68c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #56] @ 3ef690 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ strh r2, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, r5, r4, asr fp │ │ │ │ - rsbseq r7, lr, ip, lsl #7 │ │ │ │ - rsbseq r7, lr, r0, lsr #7 │ │ │ │ + addseq r4, r5, r4, asr #20 │ │ │ │ + rsbseq r7, lr, ip, ror r2 │ │ │ │ + @ instruction: 0x007e7290 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -380094,15 +380094,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #17 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 3ef750 │ │ │ │ @@ -380144,23 +380144,23 @@ │ │ │ │ tst r3, #32 │ │ │ │ strb r0, [r4, #931] @ 0x3a3 │ │ │ │ beq 3ef738 │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, r6 │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3ef738 │ │ │ │ ldrb r5, [r0, #930] @ 0x3a2 │ │ │ │ b 3ef738 │ │ │ │ ldrb r5, [r0, #929] @ 0x3a1 │ │ │ │ b 3ef738 │ │ │ │ ldrb r5, [r0, #928] @ 0x3a0 │ │ │ │ b 3ef738 │ │ │ │ - addseq r4, r5, r8, lsl #20 │ │ │ │ + @ instruction: 0x009548f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #17 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ @@ -380275,15 +380275,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldrb r2, [r0, #928] @ 0x3a0 │ │ │ │ bic ip, ip, #16 │ │ │ │ and r2, r2, #16 │ │ │ │ orr r2, r2, ip │ │ │ │ tst r2, #16 │ │ │ │ strb r2, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -380294,15 +380294,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ and r2, r2, #239 @ 0xef │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, r5 │ │ │ │ strb r2, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrb r2, [r4, #928] @ 0x3a0 │ │ │ │ ldrb r3, [r4, #929] @ 0x3a1 │ │ │ │ tst r2, #32 │ │ │ │ beq 3efb28 │ │ │ │ tst r3, #32 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -380339,15 +380339,15 @@ │ │ │ │ b 3ef9d4 │ │ │ │ and r2, r2, #223 @ 0xdf │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r2, [r4, #929] @ 0x3a1 │ │ │ │ strb r3, [r4, #933] @ 0x3a5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ bl 3e850c │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ tst r3, #16 │ │ │ │ ldrbeq r3, [r4, #929] @ 0x3a1 │ │ │ │ biceq r3, r3, #32 │ │ │ │ strbeq r3, [r4, #929] @ 0x3a1 │ │ │ │ mov r3, #1 │ │ │ │ @@ -380383,85 +380383,85 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3ef9b4 │ │ │ │ orr r2, r2, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r2, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c118 │ │ │ │ - addseq r4, r5, r1, asr #18 │ │ │ │ + b 92c008 │ │ │ │ + addseq r4, r5, r1, lsr r8 │ │ │ │ ldr r0, [pc, #4] @ 3efbc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrsheq r0, [r0], #0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3efc5c │ │ │ │ ldr r2, [pc, #120] @ 3efc60 │ │ │ │ ldr r1, [pc, #120] @ 3efc64 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #92] @ 3efc68 │ │ │ │ ldr r1, [pc, #92] @ 3efc6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r2, [pc, #68] @ 3efc70 │ │ │ │ ldr r3, [pc, #68] @ 3efc74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r5, r0, lsl r6 │ │ │ │ - rsbseq r3, ip, r8, lsr #29 │ │ │ │ - rsbseq r2, pc, r0, lsl #30 │ │ │ │ + addseq r4, r5, r0, lsl #10 │ │ │ │ + @ instruction: 0x007c3d98 │ │ │ │ + ldrsheq r2, [pc], #-208 @ │ │ │ │ rscseq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldrsheq r6, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r6, lr, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3efd10 │ │ │ │ ldr r2, [pc, #128] @ 3efd14 │ │ │ │ ldr r1, [pc, #128] @ 3efd18 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r3, r0, #928 @ 0x3a0 │ │ │ │ ldrh r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #65280 @ 0xff00 │ │ │ │ beq 3efcd0 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 3e850c │ │ │ │ @@ -380477,17 +380477,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r5, r8, ror #10 │ │ │ │ - @ instruction: 0x007e6d94 │ │ │ │ - rsbseq r6, lr, ip, lsr #27 │ │ │ │ + addseq r4, r5, r8, asr r4 │ │ │ │ + rsbseq r6, lr, r4, lsl #25 │ │ │ │ + @ instruction: 0x007e6c9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #228] @ 3efe18 │ │ │ │ ldr r7, [pc, #228] @ 3efe1c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -380496,15 +380496,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r8, #20 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #180] @ 3efe24 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #172] @ 3efe28 │ │ │ │ ldr r8, [pc, #172] @ 3efe2c │ │ │ │ @@ -380514,49 +380514,49 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, sl │ │ │ │ bl 381344 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ bl 381244 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e81bc │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r4, r5, r8, asr #9 │ │ │ │ - rsbseq r6, lr, r4, lsl sp │ │ │ │ - rsbseq r6, lr, r8, ror #25 │ │ │ │ + @ instruction: 0x009543b8 │ │ │ │ + rsbseq r6, lr, r4, lsl #24 │ │ │ │ + ldrsbeq r6, [lr], #-184 @ 0xffffff48 @ │ │ │ │ rsceq pc, pc, r4, lsr pc @ │ │ │ │ - rsbseq r1, sp, r0, asr #13 │ │ │ │ - rsbseq r1, sp, ip, lsr #13 │ │ │ │ + ldrheq r1, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x007d159c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #1232] @ 3f0318 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -380572,15 +380572,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #1192] @ 3f0324 │ │ │ │ ldr r1, [pc, #1192] @ 3f0328 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #1172] @ 3f032c │ │ │ │ cmp r5, #17 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ bcc 3eff08 │ │ │ │ ldr r3, [pc, #1152] @ 3f0330 │ │ │ │ @@ -380594,15 +380594,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #1104] @ 3f0340 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ cmp r5, #16 │ │ │ │ bhi 3eff24 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -380667,15 +380667,15 @@ │ │ │ │ ldr r1, [pc, #872] @ 3f035c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #840] @ 3f0360 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3eff34 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ ldrh fp, [r3, #2] │ │ │ │ @@ -380684,15 +380684,15 @@ │ │ │ │ ldr r1, [pc, #820] @ 3f036c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #788] @ 3f0370 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3eff34 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ ldrh fp, [r3] │ │ │ │ @@ -380701,15 +380701,15 @@ │ │ │ │ ldr r1, [pc, #768] @ 3f037c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #736] @ 3f0380 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3eff34 │ │ │ │ add r3, r0, #928 @ 0x3a0 │ │ │ │ ldrh fp, [r3, #2] │ │ │ │ @@ -380718,15 +380718,15 @@ │ │ │ │ ldr r1, [pc, #716] @ 3f038c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r9, [pc, #688] @ 3f0390 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ b 3eff34 │ │ │ │ ldr r3, [pc, #672] @ 3f0394 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -380746,26 +380746,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ 3f039c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3eff48 │ │ │ │ ldr r3, [pc, #432] @ 3f0330 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3f02cc │ │ │ │ ldr r3, [pc, #524] @ 3f03a0 │ │ │ │ @@ -380774,15 +380774,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [r0, #24] │ │ │ │ mov fp, r9 │ │ │ │ ldr r9, [pc, #484] @ 3f03ac │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3eff34 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ @@ -380794,26 +380794,26 @@ │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ ldrh r3, [r8] │ │ │ │ orr r3, r3, #2 │ │ │ │ strh r3, [r8] │ │ │ │ beq 3effd4 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3effd4 │ │ │ │ ldr r2, [pc, #412] @ 3f03b0 │ │ │ │ ldr r1, [pc, #412] @ 3f03b4 │ │ │ │ ldr r0, [pc, #412] @ 3f03b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3efebc │ │ │ │ mov r9, #0 │ │ │ │ b 3f01bc │ │ │ │ mov fp, #0 │ │ │ │ b 3f0010 │ │ │ │ mov fp, #0 │ │ │ │ b 3f0054 │ │ │ │ @@ -380832,97 +380832,97 @@ │ │ │ │ ldr r2, [pc, #312] @ 3f03c0 │ │ │ │ ldr r1, [pc, #312] @ 3f03c4 │ │ │ │ ldr r0, [pc, #312] @ 3f03c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3effd0 │ │ │ │ ldr r0, [pc, #288] @ 3f03cc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3eff48 │ │ │ │ ldr r2, [pc, #252] @ 3f03d0 │ │ │ │ ldr r1, [pc, #252] @ 3f03d4 │ │ │ │ ldr r0, [pc, #252] @ 3f03d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f018c │ │ │ │ ldr r2, [pc, #228] @ 3f03dc │ │ │ │ ldr r1, [pc, #228] @ 3f03e0 │ │ │ │ ldr r0, [pc, #228] @ 3f03e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3effd0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009543b4 │ │ │ │ + addseq r4, r5, r4, lsr #5 │ │ │ │ smlatbeq r1, r8, pc, r8 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrheq r6, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r6, lr, ip, asr #23 │ │ │ │ + rsbseq r6, lr, r8, lsr #21 │ │ │ │ + ldrheq r6, [lr], #-172 @ 0xffffff54 @ │ │ │ │ tsteq r1, r8, ror #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r4, r5, r4, lsr r3 │ │ │ │ - ldrheq r3, [ip], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r2, pc, r8, lsl ip @ │ │ │ │ - addseq r4, r5, ip, asr #5 │ │ │ │ - @ instruction: 0x009542bd │ │ │ │ - rsbseq r4, lr, ip, asr r7 │ │ │ │ + addseq r4, r5, r4, lsr #4 │ │ │ │ + rsbseq r3, ip, ip, lsr #21 │ │ │ │ + rsbseq r2, pc, r8, lsl #22 │ │ │ │ + @ instruction: 0x009541bc │ │ │ │ + addseq r4, r5, sp, lsr #3 │ │ │ │ + rsbseq r4, lr, ip, asr #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01018eb4 │ │ │ │ - addseq r4, r5, ip, lsl #4 │ │ │ │ - @ instruction: 0x007c3a9c │ │ │ │ - ldrsheq r2, [pc], #-168 @ │ │ │ │ - rsbseq r6, lr, ip, asr sl │ │ │ │ - addseq r4, r5, r8, asr #3 │ │ │ │ - rsbseq r3, ip, r8, asr sl │ │ │ │ - ldrheq r2, [pc], #-164 @ │ │ │ │ - rsbseq r6, lr, r0, lsl sl │ │ │ │ - addseq r4, r5, r4, lsl #3 │ │ │ │ - rsbseq r3, ip, r4, lsl sl │ │ │ │ - rsbseq r2, pc, r0, ror sl @ │ │ │ │ - rsbseq r6, lr, r4, asr #19 │ │ │ │ - addseq r4, r5, r0, asr #2 │ │ │ │ - ldrsbeq r3, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r2, pc, ip, lsr #20 │ │ │ │ - rsbseq r6, lr, ip, ror r9 │ │ │ │ + ldrsheq r4, [r5], ip │ │ │ │ + rsbseq r3, ip, ip, lsl #19 │ │ │ │ + rsbseq r2, pc, r8, ror #19 │ │ │ │ + rsbseq r6, lr, ip, asr #18 │ │ │ │ + ldrheq r4, [r5], r8 │ │ │ │ + rsbseq r3, ip, r8, asr #18 │ │ │ │ + rsbseq r2, pc, r4, lsr #19 │ │ │ │ + rsbseq r6, lr, r0, lsl #18 │ │ │ │ + addseq r4, r5, r4, ror r0 │ │ │ │ + rsbseq r3, ip, r4, lsl #18 │ │ │ │ + rsbseq r2, pc, r0, ror #18 │ │ │ │ + ldrheq r6, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + addseq r4, r5, r0, lsr r0 │ │ │ │ + rsbseq r3, ip, r0, asr #17 │ │ │ │ + rsbseq r2, pc, ip, lsl r9 @ │ │ │ │ + rsbseq r6, lr, ip, ror #16 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, lr, ip, asr #19 │ │ │ │ - addseq r4, r5, r4, rrx │ │ │ │ - ldrsheq r3, [ip], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r2, pc, ip, asr #18 │ │ │ │ - ldrheq r6, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - addseq r3, r5, r4, ror #31 │ │ │ │ - rsbseq r6, lr, r4, lsr r8 │ │ │ │ - rsbseq r6, lr, ip, ror #17 │ │ │ │ - ldrsheq r6, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - addseq r3, r5, r0, ror pc │ │ │ │ - rsbseq r6, lr, r0, asr #15 │ │ │ │ - rsbseq r6, lr, ip, ror #15 │ │ │ │ - rsbseq r6, lr, r0, asr #17 │ │ │ │ - addseq r3, r5, r4, lsr #30 │ │ │ │ - rsbseq r6, lr, r4, ror r7 │ │ │ │ - rsbseq r6, lr, r8, lsl #16 │ │ │ │ - addseq r3, r5, r0, lsl #30 │ │ │ │ - rsbseq r6, lr, r0, asr r7 │ │ │ │ - ldrheq r6, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq r6, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + addseq r3, r5, r4, asr pc │ │ │ │ + rsbseq r3, ip, r0, ror #15 │ │ │ │ + rsbseq r2, pc, ip, lsr r8 @ │ │ │ │ + rsbseq r6, lr, r4, lsr #15 │ │ │ │ + @ instruction: 0x00953ed4 │ │ │ │ + rsbseq r6, lr, r4, lsr #14 │ │ │ │ + ldrsbeq r6, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r6, lr, ip, ror #13 │ │ │ │ + addseq r3, r5, r0, ror #28 │ │ │ │ + ldrheq r6, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsbeq r6, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + ldrheq r6, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + addseq r3, r5, r4, lsl lr │ │ │ │ + rsbseq r6, lr, r4, ror #12 │ │ │ │ + ldrsheq r6, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00953df0 │ │ │ │ + rsbseq r6, lr, r0, asr #12 │ │ │ │ + rsbseq r6, lr, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1412] @ 3f0988 │ │ │ │ mov r7, r3 │ │ │ │ @@ -380940,26 +380940,26 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #28 │ │ │ │ ldr r9, [sp, #88] @ 0x58 │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #1348] @ 3f099c │ │ │ │ ldr r1, [pc, #1348] @ 3f09a0 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r8, [pc, #1328] @ 3f09a4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #1316] @ 3f09a8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #16 │ │ │ │ bhi 3f0498 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -381121,27 +381121,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3f09e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f04b4 │ │ │ │ bic r3, r3, #32 │ │ │ │ add r4, r6, #928 @ 0x3a0 │ │ │ │ strh r3, [r2] │ │ │ │ ldrh r3, [r4] │ │ │ │ cmp r3, #65280 @ 0xff00 │ │ │ │ beq 3f04d8 │ │ │ │ @@ -381169,35 +381169,35 @@ │ │ │ │ ldr r0, [pc, #548] @ 3f09f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r1, [pc, #520] @ 3f09f4 │ │ │ │ add r4, r6, #928 @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ ldrh r5, [r4, #2] │ │ │ │ ldr r2, [pc, #504] @ 3f09f8 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #500] @ 3f09fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ bl 3efc78 │ │ │ │ strh r5, [r4, #2] │ │ │ │ b 3f04d8 │ │ │ │ bic r3, r3, #2 │ │ │ │ strh r3, [r4] │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrh r3, [r4] │ │ │ │ b 3f061c │ │ │ │ ldr r2, [pc, #444] @ 3f0a00 │ │ │ │ ldr r3, [pc, #324] @ 3f098c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -381212,15 +381212,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ and r2, r1, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bl 3e89d4 │ │ │ │ add r2, r6, #936 @ 0x3a8 │ │ │ │ ldrh r3, [r2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f0934 │ │ │ │ @@ -381245,22 +381245,22 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f0984 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r0, [pc, #248] @ 3f0a14 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f04b4 │ │ │ │ ldrh r1, [r5] │ │ │ │ bic r3, r3, #1 │ │ │ │ strh r1, [r7] │ │ │ │ strh r3, [r2] │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ tst r1, #128 @ 0x80 │ │ │ │ @@ -381277,48 +381277,48 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3f0900 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [r1, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, r5, r4, ror #27 │ │ │ │ - rsbseq r6, lr, ip, lsl r6 │ │ │ │ - rsbseq r6, lr, r4, lsl #12 │ │ │ │ - rsbseq r3, ip, r8, lsr r6 │ │ │ │ - @ instruction: 0x007f2694 │ │ │ │ + @ instruction: 0x00953cd4 │ │ │ │ + rsbseq r6, lr, ip, lsl #10 │ │ │ │ + ldrsheq r6, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r3, ip, r8, lsr #10 │ │ │ │ + rsbseq r2, pc, r4, lsl #11 │ │ │ │ @ instruction: 0x01018994 │ │ │ │ - addseq r3, r5, sl, asr sp │ │ │ │ - rsbseq r4, lr, ip, ror #3 │ │ │ │ + addseq r3, r5, sl, asr #24 │ │ │ │ + ldrsbeq r4, [lr], #-12 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r1, r4, lsr #18 │ │ │ │ - rsbseq r6, lr, ip, asr #10 │ │ │ │ - rsbseq r6, lr, r8, asr #10 │ │ │ │ - rsbseq r6, lr, r4, asr #10 │ │ │ │ - rsbseq r6, lr, r0, lsr #10 │ │ │ │ - rsbseq r6, lr, ip, lsl #10 │ │ │ │ - addseq r3, r5, pc, lsl #25 │ │ │ │ + rsbseq r6, lr, ip, lsr r4 │ │ │ │ + rsbseq r6, lr, r8, lsr r4 │ │ │ │ + rsbseq r6, lr, r4, lsr r4 │ │ │ │ + rsbseq r6, lr, r0, lsl r4 │ │ │ │ + ldrsheq r6, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + addseq r3, r5, pc, ror fp │ │ │ │ tsteq r1, r8, lsr r8 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, lr, ip, ror #7 │ │ │ │ + ldrsbeq r6, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ tsteq r1, r4, ror #12 │ │ │ │ - addseq r3, r5, r4, lsr sl │ │ │ │ - rsbseq r6, lr, r8, lsl #5 │ │ │ │ - rsbseq r6, lr, ip, lsl r3 │ │ │ │ - addseq r3, r5, r0, lsl sl │ │ │ │ - @ instruction: 0x007c3294 │ │ │ │ - rsbseq r2, pc, ip, ror #5 │ │ │ │ + addseq r3, r5, r4, lsr #18 │ │ │ │ + rsbseq r6, lr, r8, ror r1 │ │ │ │ + rsbseq r6, lr, ip, lsl #4 │ │ │ │ + addseq r3, r5, r0, lsl #18 │ │ │ │ + rsbseq r3, ip, r4, lsl #3 │ │ │ │ + ldrsbeq r2, [pc], #-28 @ │ │ │ │ smlabteq r1, r0, r5, r8 │ │ │ │ - umullseq r3, r5, r0, r9 │ │ │ │ - rsbseq r6, lr, r4, ror #3 │ │ │ │ - @ instruction: 0x007e629c │ │ │ │ + addseq r3, r5, r0, lsl #17 │ │ │ │ + ldrsbeq r6, [lr], #-4 @ │ │ │ │ + rsbseq r6, lr, ip, lsl #3 │ │ │ │ tsteq r1, r0, lsr #10 │ │ │ │ - rsbseq r6, lr, r0, asr r2 │ │ │ │ + rsbseq r6, lr, r0, asr #2 │ │ │ │ @ instruction: 0x0101849c │ │ │ │ ldr r3, [pc, #180] @ 3f0ad8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #32 │ │ │ │ bhi 3f0a38 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -381359,36 +381359,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #48] @ 3f0b00 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r3, r5, ip, lsr #16 │ │ │ │ - rsbseq r3, lr, ip, asr #24 │ │ │ │ - @ instruction: 0x007e6190 │ │ │ │ - rsbseq r6, lr, r8, lsl #3 │ │ │ │ - ldrsbeq r4, [pc], #-200 @ │ │ │ │ - rsbseq r6, lr, r0, ror r1 │ │ │ │ - rsbseq r6, lr, r4, ror #2 │ │ │ │ - rsbseq r6, lr, ip, asr r1 │ │ │ │ - rsbseq r6, lr, r0, asr r1 │ │ │ │ - rsbseq r6, lr, r8, lsl r1 │ │ │ │ - umulleq ip, r6, r8, ip │ │ │ │ + addseq r3, r5, ip, lsl r7 │ │ │ │ + rsbseq r3, lr, ip, lsr fp │ │ │ │ + rsbseq r6, lr, r0, lsl #1 │ │ │ │ + rsbseq r6, lr, r8, ror r0 │ │ │ │ + rsbseq r4, pc, r8, asr #23 │ │ │ │ + rsbseq r6, lr, r0, rrx │ │ │ │ + rsbseq r6, lr, r4, asr r0 │ │ │ │ + rsbseq r6, lr, ip, asr #32 │ │ │ │ + rsbseq r6, lr, r0, asr #32 │ │ │ │ + rsbseq r6, lr, r8 │ │ │ │ + addeq ip, r6, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3f0b30 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rsceq pc, pc, r0, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 3f0bec │ │ │ │ ldr r2, [pc, #160] @ 3f0bf0 │ │ │ │ @@ -381396,25 +381396,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #128] @ 3f0bf8 │ │ │ │ ldr r1, [pc, #128] @ 3f0bfc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #96] @ 3f0c00 │ │ │ │ ldr r3, [pc, #96] @ 3f0c04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #92] @ 3f0c08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -381428,66 +381428,66 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, r5, ip, asr r7 │ │ │ │ - rsbseq r2, ip, ip, lsr pc │ │ │ │ - @ instruction: 0x007f1f98 │ │ │ │ - rsbseq r2, ip, r8, lsr pc │ │ │ │ - rsbseq r2, ip, r0, asr pc │ │ │ │ + addseq r3, r5, ip, asr #12 │ │ │ │ + rsbseq r2, ip, ip, lsr #28 │ │ │ │ + rsbseq r1, pc, r8, lsl #29 │ │ │ │ + rsbseq r2, ip, r8, lsr #28 │ │ │ │ + rsbseq r2, ip, r0, asr #28 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rsceq pc, pc, r0, lsr #3 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - rsbseq r6, lr, r0, asr #32 │ │ │ │ + rsbseq r5, lr, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3f0c74 │ │ │ │ ldr r2, [pc, #76] @ 3f0c78 │ │ │ │ ldr r1, [pc, #76] @ 3f0c7c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #937] @ 0x3a9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r5, r4, lsl #13 │ │ │ │ - rsbseq r5, lr, r4, ror #31 │ │ │ │ - rsbseq r6, lr, r4 │ │ │ │ + addseq r3, r5, r4, ror r5 │ │ │ │ + ldrsbeq r5, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsheq r5, [lr], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3f0d10 │ │ │ │ ldr r2, [pc, #120] @ 3f0d14 │ │ │ │ ldr r1, [pc, #120] @ 3f0d18 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r0, #932] @ 0x3a4 │ │ │ │ mov r4, r0 │ │ │ │ lsr r3, r3, #3 │ │ │ │ cmp r3, #31 │ │ │ │ beq 3f0cd8 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 3e850c │ │ │ │ @@ -381501,17 +381501,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r5, r4, lsl r6 │ │ │ │ - rsbseq r5, lr, r0, ror pc │ │ │ │ - @ instruction: 0x007e5f90 │ │ │ │ + addseq r3, r5, r4, lsl #10 │ │ │ │ + rsbseq r5, lr, r0, ror #28 │ │ │ │ + rsbseq r5, lr, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #232] @ 3f0e1c │ │ │ │ ldr r7, [pc, #232] @ 3f0e20 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -381520,15 +381520,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #184] @ 3f0e28 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #176] @ 3f0e2c │ │ │ │ ldr r8, [pc, #176] @ 3f0e30 │ │ │ │ @@ -381538,29 +381538,29 @@ │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, sl │ │ │ │ bl 381344 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ bl 381244 │ │ │ │ ldr r1, [pc, #68] @ 3f0e34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e81bc │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ @@ -381568,21 +381568,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r3, r5, ip, ror r5 │ │ │ │ - rsbseq r5, lr, r0, lsl #30 │ │ │ │ - rsbseq r5, lr, ip, asr #29 │ │ │ │ + addseq r3, r5, ip, ror #8 │ │ │ │ + ldrsheq r5, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + ldrheq r5, [lr], #-220 @ 0xffffff24 @ │ │ │ │ rsceq lr, pc, ip, asr #31 │ │ │ │ - rsbseq r0, sp, r0, asr #13 │ │ │ │ - rsbseq r0, sp, ip, lsr #13 │ │ │ │ - rsbseq r6, lr, r8, lsr #25 │ │ │ │ + ldrheq r0, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x007d059c │ │ │ │ + @ instruction: 0x007e6b98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #756] @ 3f1144 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -381599,15 +381599,15 @@ │ │ │ │ ldr r2, [pc, #716] @ 3f1150 │ │ │ │ ldr r1, [pc, #716] @ 3f1154 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #700] @ 3f1158 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #33 @ 0x21 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3f0ecc │ │ │ │ ldr r3, [pc, #680] @ 3f115c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -381674,15 +381674,15 @@ │ │ │ │ beq 3f0ef4 │ │ │ │ orr r3, r3, #8 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ strb r3, [r0, #931] @ 0x3a3 │ │ │ │ beq 3f0ef4 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 3f0ef4 │ │ │ │ ldrb r8, [r0, #931] @ 0x3a3 │ │ │ │ mov r9, #0 │ │ │ │ b 3f0ef4 │ │ │ │ ldrb r3, [r0, #932] @ 0x3a4 │ │ │ │ lsr r3, r3, #3 │ │ │ │ sub r2, r3, #10 │ │ │ │ @@ -381705,15 +381705,15 @@ │ │ │ │ beq 3f0fd0 │ │ │ │ orr r3, r3, #8 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ strb r3, [r5, #931] @ 0x3a3 │ │ │ │ beq 3f0fd0 │ │ │ │ ldr r0, [r5, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrb r8, [r5, #930] @ 0x3a2 │ │ │ │ b 3f0fd0 │ │ │ │ ldrb r8, [r0, #929] @ 0x3a1 │ │ │ │ mov r9, #0 │ │ │ │ b 3f0ef4 │ │ │ │ ldrb r8, [r0, #928] @ 0x3a0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -381739,62 +381739,62 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3f1174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f0f08 │ │ │ │ ldr r2, [pc, #120] @ 3f1178 │ │ │ │ ldr r1, [pc, #120] @ 3f117c │ │ │ │ ldr r0, [pc, #120] @ 3f1180 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f0ec0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3f1184 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f0f08 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r3, r5, r0, ror #8 │ │ │ │ + addseq r3, r5, r0, asr r3 │ │ │ │ smlatbeq r1, r0, pc, r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x007e5d94 │ │ │ │ - ldrheq r5, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r5, lr, r4, lsl #25 │ │ │ │ + rsbseq r5, lr, r0, lsr #25 │ │ │ │ tsteq r1, r0, ror #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umullseq r3, r5, r9, r3 │ │ │ │ + addseq r3, r5, r9, lsl #5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r1, -r4] │ │ │ │ andeq r1, r0, r4, lsl sp │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r5, lr, r4, ror #22 │ │ │ │ - addseq r3, r5, ip, lsr #3 │ │ │ │ - rsbseq r5, lr, r8, lsr fp │ │ │ │ - rsbseq r5, lr, r0, lsl #20 │ │ │ │ - rsbseq r5, lr, r0, ror #22 │ │ │ │ + rsbseq r5, lr, r4, asr sl │ │ │ │ + umullseq r3, r5, ip, r0 │ │ │ │ + rsbseq r5, lr, r8, lsr #20 │ │ │ │ + ldrsheq r5, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r5, lr, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #1344] @ 3f16e0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1340] @ 3f16e4 │ │ │ │ @@ -381811,15 +381811,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #1280] @ 3f16f4 │ │ │ │ ldr r3, [pc, #1280] @ 3f16f8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381973,15 +381973,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f139c │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ strb r8, [r4, #929] @ 0x3a1 │ │ │ │ b 3f122c │ │ │ │ strb r8, [r4, #928] @ 0x3a0 │ │ │ │ b 3f122c │ │ │ │ ldr r3, [pc, #644] @ 3f1710 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -382005,48 +382005,48 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3f1718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f120c │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f1328 │ │ │ │ bic r3, r3, #8 │ │ │ │ strb r3, [r4, #931] @ 0x3a3 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ b 3f1328 │ │ │ │ ldr r0, [pc, #460] @ 3f171c │ │ │ │ ldr r2, [pc, #460] @ 3f1720 │ │ │ │ ldr r1, [pc, #460] @ 3f1724 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ - bl 9295c8 │ │ │ │ + bl 93023c │ │ │ │ + bl 9294b8 │ │ │ │ b 3f12b8 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e850c │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ mvn r2, #7 │ │ │ │ and r3, r3, #239 @ 0xef │ │ │ │ strb r2, [r4, #932] @ 0x3a4 │ │ │ │ @@ -382068,27 +382068,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ cmp r2, #11 │ │ │ │ moveq r2, #80 @ 0x50 │ │ │ │ strbeq r2, [r4, #932] @ 0x3a4 │ │ │ │ b 3f1344 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3f1738 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f120c │ │ │ │ cmp r3, #5 │ │ │ │ bne 3f122c │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e89f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f1688 │ │ │ │ @@ -382104,15 +382104,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3f139c │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3e850c │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ b 3f1328 │ │ │ │ ldrb r2, [r4, #934] @ 0x3a6 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r4, #932] @ 0x3a4 │ │ │ │ bne 3f122c │ │ │ │ @@ -382129,42 +382129,42 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3f1460 │ │ │ │ b 3f139c │ │ │ │ - addseq r3, r5, ip, lsl #2 │ │ │ │ + @ instruction: 0x00952ffc │ │ │ │ tsteq r1, r0, asr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r5, lr, r0, ror #20 │ │ │ │ - rsbseq r5, lr, r4, asr #20 │ │ │ │ + rsbseq r5, lr, r0, asr r9 │ │ │ │ + rsbseq r5, lr, r4, lsr r9 │ │ │ │ tsteq r1, r0, lsl ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r7, [r1, -r0] │ │ │ │ - addseq r3, r5, sl, lsl r0 │ │ │ │ + addseq r2, r5, sl, lsl #30 │ │ │ │ smlabbeq r1, r4, sl, r7 │ │ │ │ smlabteq r1, r0, r9, r7 │ │ │ │ andeq r5, r0, ip, lsl #31 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r5, lr, r8, lsr #15 │ │ │ │ - addseq r2, r5, ip, asr sp │ │ │ │ - rsbseq r2, ip, ip, lsr r5 │ │ │ │ - @ instruction: 0x007f1598 │ │ │ │ + @ instruction: 0x007e5698 │ │ │ │ + addseq r2, r5, ip, asr #24 │ │ │ │ + rsbseq r2, ip, ip, lsr #8 │ │ │ │ + rsbseq r1, pc, r8, lsl #9 │ │ │ │ tsteq r1, r0, ror #16 │ │ │ │ - addseq r2, r5, r4, ror #25 │ │ │ │ - rsbseq r5, lr, r0, ror r6 │ │ │ │ - rsbseq r5, lr, ip, lsr r5 │ │ │ │ - ldrsheq r5, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x00952bd4 │ │ │ │ + rsbseq r5, lr, r0, ror #10 │ │ │ │ + rsbseq r5, lr, ip, lsr #8 │ │ │ │ + rsbseq r5, lr, r4, ror #11 │ │ │ │ @ instruction: 0x010177b8 │ │ │ │ tsteq r1, r4, asr #14 │ │ │ │ ldr r0, [pc, #4] @ 3f1750 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rsceq lr, pc, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #128] @ 3f17ec │ │ │ │ mov r5, r0 │ │ │ │ @@ -382194,20 +382194,20 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #28] @ 3f17f4 │ │ │ │ ldr r1, [pc, #28] @ 3f17f8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f1798 │ │ │ │ @ instruction: 0x01017694 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r5, lr, ip, lsl #11 │ │ │ │ - addseq r2, r5, r0, asr #22 │ │ │ │ + rsbseq r5, lr, ip, ror r4 │ │ │ │ + addseq r2, r5, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ rsbs r1, r2, #284 @ 0x11c │ │ │ │ rscs r1, r3, #0 │ │ │ │ ldr r1, [pc, #236] @ 3f1908 │ │ │ │ @@ -382258,30 +382258,30 @@ │ │ │ │ ldr r0, [pc, #80] @ 3f1920 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlatteq r1, r8, r5, r7 │ │ │ │ tsteq r0, r1, lsl r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - addseq r2, r5, r0, ror sl │ │ │ │ - addseq r2, r5, ip, asr #20 │ │ │ │ - rsbseq r5, lr, ip, lsr #9 │ │ │ │ + addseq r2, r5, r0, ror #18 │ │ │ │ + addseq r2, r5, ip, lsr r9 │ │ │ │ + @ instruction: 0x007e539c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ 3f19d8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -382289,110 +382289,110 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3f19dc │ │ │ │ ldr r1, [pc, #140] @ 3f19e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #120] @ 3f19e4 │ │ │ │ ldr r1, [pc, #120] @ 3f19e8 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #84] @ 3f19ec │ │ │ │ ldr r1, [pc, #84] @ 3f19f0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 381344 │ │ │ │ - addseq r2, r5, r0, ror #19 │ │ │ │ - ldrsbeq pc, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq pc, ip, ip, ror #21 │ │ │ │ - rsbseq r5, lr, r4, lsr #8 │ │ │ │ - rsbseq r5, lr, r0, asr #8 │ │ │ │ + @ instruction: 0x009528d0 │ │ │ │ + rsbseq pc, ip, ip, asr #19 │ │ │ │ + ldrsbeq pc, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r5, lr, r4, lsl r3 │ │ │ │ + rsbseq r5, lr, r0, lsr r3 │ │ │ │ rsceq lr, pc, r4, ror r4 @ │ │ │ │ - rsbseq r5, lr, ip, lsr #8 │ │ │ │ + rsbseq r5, lr, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3f1a88 │ │ │ │ ldr r2, [pc, #124] @ 3f1a8c │ │ │ │ ldr r1, [pc, #124] @ 3f1a90 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #92] @ 3f1a94 │ │ │ │ ldr r1, [pc, #92] @ 3f1a98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r2, [pc, #68] @ 3f1a9c │ │ │ │ ldr r3, [pc, #68] @ 3f1aa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, r5, ip, lsl #18 │ │ │ │ - rsbseq r2, ip, ip, ror r0 │ │ │ │ - ldrsbeq r1, [pc], #-4 @ │ │ │ │ + @ instruction: 0x009527fc │ │ │ │ + rsbseq r1, ip, ip, ror #30 │ │ │ │ + rsbseq r0, pc, r4, asr #31 │ │ │ │ ldrdeq lr, [pc], #60 @ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rsbseq r5, lr, ip, ror r3 │ │ │ │ + rsbseq r5, lr, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3f1b20 │ │ │ │ ldr r2, [pc, #100] @ 3f1b24 │ │ │ │ ldr r1, [pc, #100] @ 3f1b28 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ bl 27e9ec │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382401,46 +382401,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, r5, ip, asr r8 │ │ │ │ - rsbseq r5, lr, r4, asr #5 │ │ │ │ - rsbseq r5, lr, r0, ror #5 │ │ │ │ + addseq r2, r5, ip, asr #14 │ │ │ │ + ldrheq r5, [lr], #-20 @ 0xffffffec @ │ │ │ │ + ldrsbeq r5, [lr], #-16 @ │ │ │ │ ldr r0, [pc, #8] @ 3f1b3c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ rsceq lr, pc, r8, ror r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 3f1b94 │ │ │ │ ldr r2, [pc, #60] @ 3f1b98 │ │ │ │ ldr r1, [pc, #60] @ 3f1b9c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009528dc │ │ │ │ - rsbseq r1, ip, r4, lsr pc │ │ │ │ - @ instruction: 0x007f0f90 │ │ │ │ + addseq r2, r5, ip, asr #15 │ │ │ │ + rsbseq r1, ip, r4, lsr #28 │ │ │ │ + rsbseq r0, pc, r0, lsl #29 │ │ │ │ ldrb r2, [r0, #933] @ 0x3a5 │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ tst r2, #64 @ 0x40 │ │ │ │ @@ -382449,15 +382449,15 @@ │ │ │ │ tst r1, #112 @ 0x70 │ │ │ │ beq 3f1bf0 │ │ │ │ ldrb r2, [r3, #931] @ 0x3a3 │ │ │ │ mov r1, #1 │ │ │ │ orr r2, r2, #128 @ 0x80 │ │ │ │ ldr r0, [r3, #924] @ 0x39c │ │ │ │ strb r2, [r3, #931] @ 0x3a3 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ tst r1, #4 │ │ │ │ bne 3f1bcc │ │ │ │ b 3f1bc4 │ │ │ │ tst r2, #8 │ │ │ │ beq 3f1c04 │ │ │ │ ldrb r2, [r3, #932] @ 0x3a4 │ │ │ │ lsrs r2, r2, #7 │ │ │ │ @@ -382493,25 +382493,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3f1d14 │ │ │ │ ldr r1, [pc, #148] @ 3f1d18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #128] @ 3f1d1c │ │ │ │ ldr r1, [pc, #128] @ 3f1d20 │ │ │ │ add r4, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #96] @ 3f1d24 │ │ │ │ ldr r1, [pc, #96] @ 3f1d28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #88] @ 3f1d2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382525,21 +382525,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009527d0 │ │ │ │ - rsbseq r1, ip, r4, lsr lr │ │ │ │ - rsbseq r1, ip, r8, asr #28 │ │ │ │ - ldrsheq r1, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r0, pc, r4, asr lr @ │ │ │ │ + addseq r2, r5, r0, asr #13 │ │ │ │ + rsbseq r1, ip, r4, lsr #26 │ │ │ │ + rsbseq r1, ip, r8, lsr sp │ │ │ │ + rsbseq r1, ip, r8, ror #25 │ │ │ │ + rsbseq r0, pc, r4, asr #26 │ │ │ │ rsceq lr, pc, r8, ror #3 │ │ │ │ - rsbseq r5, lr, ip, lsr #2 │ │ │ │ + rsbseq r5, lr, ip, lsl r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3f1d84 │ │ │ │ @@ -382548,38 +382548,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c118 │ │ │ │ - addseq r2, r5, ip, ror #13 │ │ │ │ - rsbseq r5, lr, r0, asr #1 │ │ │ │ - rsbseq r5, lr, r0, ror #1 │ │ │ │ + b 92c008 │ │ │ │ + @ instruction: 0x009525dc │ │ │ │ + ldrheq r4, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r4, [lr], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #156] @ 3f1e44 │ │ │ │ ldr r2, [pc, #156] @ 3f1e48 │ │ │ │ ldr r1, [pc, #156] @ 3f1e4c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #928 @ 0x3a0 │ │ │ │ strb r5, [r4, #929] @ 0x3a1 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ @@ -382602,17 +382602,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq r2, r5, r0, r6 │ │ │ │ - rsbseq r5, lr, r0, rrx │ │ │ │ - rsbseq r5, lr, r0, lsl #1 │ │ │ │ + addseq r2, r5, r0, lsl #11 │ │ │ │ + rsbseq r4, lr, r0, asr pc │ │ │ │ + rsbseq r4, lr, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #240] @ 3f1f58 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -382620,75 +382620,75 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3f1f5c │ │ │ │ ldr r1, [pc, #224] @ 3f1f60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #204] @ 3f1f64 │ │ │ │ ldr r1, [pc, #204] @ 3f1f68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ bl 381244 │ │ │ │ ldr r2, [pc, #148] @ 3f1f6c │ │ │ │ ldr r3, [pc, #148] @ 3f1f70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 381344 │ │ │ │ ldr r2, [pc, #100] @ 3f1f74 │ │ │ │ ldr r1, [pc, #100] @ 3f1f78 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #76] @ 3f1f7c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e81bc │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x009525d4 │ │ │ │ - rsbseq r4, lr, r0, lsr #31 │ │ │ │ - ldrheq r4, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - @ instruction: 0x007cf594 │ │ │ │ - rsbseq pc, ip, r4, lsr #11 │ │ │ │ + addseq r2, r5, r4, asr #9 │ │ │ │ + @ instruction: 0x007e4e90 │ │ │ │ + rsbseq r4, lr, ip, lsr #29 │ │ │ │ + rsbseq pc, ip, r4, lsl #9 │ │ │ │ + @ instruction: 0x007cf494 │ │ │ │ ldrdeq sp, [pc], #244 @ │ │ │ │ - addeq r9, r1, r0, lsl #11 │ │ │ │ - rsbseq r1, ip, r8, lsl #23 │ │ │ │ - rsbseq r0, pc, r0, ror #23 │ │ │ │ - rsbseq pc, sp, r8, ror #17 │ │ │ │ + addeq r9, r1, r0, ror r4 │ │ │ │ + rsbseq r1, ip, r8, ror sl │ │ │ │ + ldrsbeq r0, [pc], #-160 @ │ │ │ │ + ldrsbeq pc, [sp], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #340] @ 3f20ec │ │ │ │ ldr r3, [pc, #340] @ 3f20f0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382714,15 +382714,15 @@ │ │ │ │ ldr r6, [pc, #272] @ 3f2100 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r5, [r4, #929] @ 0x3a1 │ │ │ │ strb r5, [r4, #930] @ 0x3a2 │ │ │ │ str r5, [r4, #976] @ 0x3d0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #244] @ 3f2104 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3f2054 │ │ │ │ ldr r2, [pc, #224] @ 3f2108 │ │ │ │ @@ -382757,42 +382757,42 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3f2118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f2020 │ │ │ │ ldr r0, [pc, #64] @ 3f211c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f2020 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, r5, r8, ror #8 │ │ │ │ - rsbseq r1, ip, ip, lsr #21 │ │ │ │ - rsbseq r0, pc, r8, lsl #22 │ │ │ │ + addseq r2, r5, r8, asr r3 │ │ │ │ + @ instruction: 0x007c199c │ │ │ │ + ldrsheq r0, [pc], #-152 @ │ │ │ │ strdeq r6, [r1, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r6, [r1, -ip] │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, lr, r8, lsl #27 │ │ │ │ - rsbseq r4, lr, r4, lsr #27 │ │ │ │ + rsbseq r4, lr, r8, ror ip │ │ │ │ + @ instruction: 0x007e4c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #576] @ 3f2378 │ │ │ │ ldr r3, [pc, #576] @ 3f237c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382819,15 +382819,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #500] @ 3f2390 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2240 │ │ │ │ ldr r2, [pc, #468] @ 3f2394 │ │ │ │ ldr r3, [pc, #440] @ 3f237c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -382845,15 +382845,15 @@ │ │ │ │ ldr r1, [pc, #420] @ 3f23a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #360] @ 3f2384 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f22c8 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e8fa0 │ │ │ │ @@ -382881,23 +382881,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3f23b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f21b8 │ │ │ │ ldr r3, [pc, #228] @ 3f23b4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2228 │ │ │ │ ldr r3, [pc, #196] @ 3f23a8 │ │ │ │ @@ -382914,54 +382914,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3f23b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f2228 │ │ │ │ ldr r0, [pc, #108] @ 3f23bc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f21b8 │ │ │ │ ldr r0, [pc, #88] @ 3f23c0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f2228 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r1, ip, ip, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01016c98 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x009522b0 │ │ │ │ - ldrsheq r1, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r0, pc, r8, asr r9 @ │ │ │ │ + addseq r2, r5, r0, lsr #3 │ │ │ │ + rsbseq r1, ip, ip, ror #15 │ │ │ │ + rsbseq r0, pc, r8, asr #16 │ │ │ │ tsteq r1, r4, asr #24 │ │ │ │ - addseq r2, r5, r4, asr #4 │ │ │ │ - @ instruction: 0x007c1894 │ │ │ │ - ldrsheq r0, [pc], #-128 @ │ │ │ │ + addseq r2, r5, r4, lsr r1 │ │ │ │ + rsbseq r1, ip, r4, lsl #15 │ │ │ │ + rsbseq r0, pc, r0, ror #15 │ │ │ │ andeq r5, r0, r0, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, lr, r0, lsr ip │ │ │ │ + rsbseq r4, lr, r0, lsr #22 │ │ │ │ andeq r3, r0, r0, asr #7 │ │ │ │ - rsbseq r4, lr, r4, ror #22 │ │ │ │ - ldrsbeq r4, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r4, lr, r4, ror #22 │ │ │ │ + rsbseq r4, lr, r4, asr sl │ │ │ │ + rsbseq r4, lr, r8, asr #21 │ │ │ │ + rsbseq r4, lr, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1172] @ 3f2870 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383004,15 +383004,15 @@ │ │ │ │ add r4, r6, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ strb r0, [r4, #958] @ 0x3be │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2558 │ │ │ │ add r5, r5, #1 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #16 │ │ │ │ cmpne r5, r7 │ │ │ │ @@ -383022,15 +383022,15 @@ │ │ │ │ ldr r1, [pc, #980] @ 3f2894 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f26cc │ │ │ │ cmp r5, r7 │ │ │ │ strb r5, [r6, #956] @ 0x3bc │ │ │ │ bcc 3f265c │ │ │ │ orr r3, r5, #64 @ 0x40 │ │ │ │ @@ -383081,24 +383081,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3f28a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f249c │ │ │ │ ldrb r2, [r6, #951] @ 0x3b7 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ orr r2, r2, #2 │ │ │ │ strb r3, [r6, #929] @ 0x3a1 │ │ │ │ strb r2, [r6, #951] @ 0x3b7 │ │ │ │ b 3f2524 │ │ │ │ @@ -383107,15 +383107,15 @@ │ │ │ │ ldr r1, [pc, #672] @ 3f28b4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f27b8 │ │ │ │ ldr r0, [r6, #920] @ 0x398 │ │ │ │ bl 3e8fa0 │ │ │ │ ldrb r3, [r6, #957] @ 0x3bd │ │ │ │ cmp r5, #16 │ │ │ │ @@ -383146,15 +383146,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #512] @ 3f28bc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f249c │ │ │ │ ldr r3, [pc, #492] @ 3f28c0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f24e4 │ │ │ │ @@ -383172,33 +383172,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 3f28c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f24e4 │ │ │ │ ldr ip, [pc, #368] @ 3f28c8 │ │ │ │ ldr r2, [pc, #368] @ 3f28cc │ │ │ │ ldr r1, [pc, #368] @ 3f28d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #340] @ 3f28d4 │ │ │ │ ldr r2, [pc, #244] @ 3f2878 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ eors r1, r2, r1 │ │ │ │ @@ -383206,15 +383206,15 @@ │ │ │ │ bne 3f286c │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #304] @ 3f28d8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [pc, #284] @ 3f28dc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2638 │ │ │ │ ldr r3, [pc, #200] @ 3f28a0 │ │ │ │ @@ -383231,67 +383231,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3f28e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f2638 │ │ │ │ ldr r0, [pc, #160] @ 3f28e4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f24e4 │ │ │ │ ldr r0, [pc, #136] @ 3f28e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f2638 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r8, lsr #20 │ │ │ │ tsteq r1, r8, lsl #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, ip, r8, asr #12 │ │ │ │ - rsbseq r0, pc, r4, lsr #13 │ │ │ │ - addseq r1, r5, r4, ror #31 │ │ │ │ - addseq r1, r5, r0, lsl #31 │ │ │ │ - ldrsbeq r1, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r0, pc, ip, lsr #12 │ │ │ │ + rsbseq r1, ip, r8, lsr r5 │ │ │ │ + @ instruction: 0x007f0594 │ │ │ │ + @ instruction: 0x00951ed4 │ │ │ │ + addseq r1, r5, r0, ror lr │ │ │ │ + rsbseq r1, ip, r4, asr #9 │ │ │ │ + rsbseq r0, pc, ip, lsl r5 @ │ │ │ │ ldrdeq r6, [r1, -r8] │ │ │ │ andeq r5, r0, r0, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, lr, ip, lsl #18 │ │ │ │ - addseq r1, r5, ip, lsr #28 │ │ │ │ - rsbseq r1, ip, r0, lsl #9 │ │ │ │ - ldrsbeq r0, [pc], #-72 @ │ │ │ │ + ldrsheq r4, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + addseq r1, r5, ip, lsl sp │ │ │ │ + rsbseq r1, ip, r0, ror r3 │ │ │ │ + rsbseq r0, pc, r8, asr #7 │ │ │ │ smlabbeq r1, r8, r7, r6 │ │ │ │ - rsbseq r4, lr, r8, ror #16 │ │ │ │ + rsbseq r4, lr, r8, asr r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, lr, r4, lsl r8 │ │ │ │ - addseq r1, r5, r0, ror #25 │ │ │ │ - rsbseq r1, ip, r8, lsr r3 │ │ │ │ - @ instruction: 0x007f0394 │ │ │ │ + rsbseq r4, lr, r4, lsl #14 │ │ │ │ + @ instruction: 0x00951bd0 │ │ │ │ + rsbseq r1, ip, r8, lsr #4 │ │ │ │ + rsbseq r0, pc, r4, lsl #5 │ │ │ │ smlabbeq r1, r4, r6, r6 │ │ │ │ - rsbseq r4, lr, r0, asr #16 │ │ │ │ + rsbseq r4, lr, r0, lsr r7 │ │ │ │ andeq r3, r0, r0, asr #7 │ │ │ │ - rsbseq r4, lr, r0, ror r6 │ │ │ │ - rsbseq r4, lr, r4, ror #14 │ │ │ │ - rsbseq r4, lr, ip, ror #12 │ │ │ │ + rsbseq r4, lr, r0, ror #10 │ │ │ │ + rsbseq r4, lr, r4, asr r6 │ │ │ │ + rsbseq r4, lr, ip, asr r5 │ │ │ │ ldrb r1, [r0, #956] @ 0x3bc │ │ │ │ tst r1, #31 │ │ │ │ beq 3f2920 │ │ │ │ ldrb r2, [r0, #974] @ 0x3ce │ │ │ │ sub r1, r1, #1 │ │ │ │ add ip, r0, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -383352,15 +383352,15 @@ │ │ │ │ ldr r1, [pc, #1012] @ 3f2ddc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #984] @ 3f2de0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2b24 │ │ │ │ ldr r2, [pc, #968] @ 3f2de4 │ │ │ │ ldr r3, [pc, #932] @ 3f2dc4 │ │ │ │ @@ -383406,15 +383406,15 @@ │ │ │ │ beq 3f29d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1b40 │ │ │ │ ldrb r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #788] @ 3f2de8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f29d4 │ │ │ │ ldrb r7, [r0, #930] @ 0x3a2 │ │ │ │ mov r9, #0 │ │ │ │ b 3f29d8 │ │ │ │ ldrb r7, [r0, #929] @ 0x3a1 │ │ │ │ mov r9, #0 │ │ │ │ b 3f29d8 │ │ │ │ @@ -383449,28 +383449,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3f2df4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f2a14 │ │ │ │ cmp r3, #15 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ bcs 3f2c38 │ │ │ │ ldr r2, [pc, #552] @ 3f2df8 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -383507,15 +383507,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1b40 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #404] @ 3f2dfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f29a8 │ │ │ │ ldrb r7, [r4, #948] @ 0x3b4 │ │ │ │ mov r9, #0 │ │ │ │ b 3f29d8 │ │ │ │ ldrb r7, [r4, #937] @ 0x3a9 │ │ │ │ mov r9, #0 │ │ │ │ b 3f29d8 │ │ │ │ @@ -383574,15 +383574,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #160] @ 3f2e04 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f2a14 │ │ │ │ mov r0, r4 │ │ │ │ bl 3f28ec │ │ │ │ ldrb r7, [r4, #928] @ 0x3a0 │ │ │ │ b 3f29d4 │ │ │ │ bl 3f1f80 │ │ │ │ ldrb r3, [r4, #956] @ 0x3bc │ │ │ │ @@ -383590,36 +383590,36 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1b40 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ 3f2e08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f29a8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010164b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r1, r8, r4, r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r1, r5, r8, asr #19 │ │ │ │ - addseq r1, r5, r8, asr sl │ │ │ │ - rsbseq r1, ip, r4, lsr #1 │ │ │ │ - rsbseq r0, pc, r0, lsl #2 │ │ │ │ + @ instruction: 0x009518b8 │ │ │ │ + addseq r1, r5, r8, asr #18 │ │ │ │ + @ instruction: 0x007c0f94 │ │ │ │ + ldrsheq pc, [lr], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r1, r8, r3, r6 │ │ │ │ - rsbseq r4, lr, ip, lsr r5 │ │ │ │ + rsbseq r4, lr, ip, lsr #8 │ │ │ │ andeq r3, r0, r8, ror #13 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, lr, r0, lsr #9 │ │ │ │ - @ instruction: 0x009517d4 │ │ │ │ - ldrsheq r1, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x009516dc │ │ │ │ - rsbseq r4, lr, r4, lsr r3 │ │ │ │ - rsbseq r1, lr, r8, lsr #25 │ │ │ │ + @ instruction: 0x007e4390 │ │ │ │ + addseq r1, r5, r4, asr #13 │ │ │ │ + rsbseq r1, lr, r4, ror #25 │ │ │ │ + addseq r1, r5, ip, asr #11 │ │ │ │ + rsbseq r4, lr, r4, lsr #4 │ │ │ │ + @ instruction: 0x007e1b98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3416] @ 3f3b80 │ │ │ │ mov r6, r3 │ │ │ │ @@ -383641,15 +383641,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #104] @ 0x68 │ │ │ │ ldr fp, [sp, #112] @ 0x70 │ │ │ │ ldrb sl, [r0, #935] @ 0x3a7 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #3340] @ 3f3b98 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f326c │ │ │ │ cmp r5, #32 │ │ │ │ @@ -383681,15 +383681,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #3220] @ 3f3ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [pc, #3196] @ 3f3ba8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #31 │ │ │ │ bhi 3f2ea8 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -383743,15 +383743,15 @@ │ │ │ │ ldr r1, [pc, #3000] @ 3f3bbc │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #2972] @ 3f3bc0 │ │ │ │ ldr r3, [pc, #2908] @ 3f3b84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383789,15 +383789,15 @@ │ │ │ │ ldr r1, [pc, #2836] @ 3f3bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #2808] @ 3f3bd4 │ │ │ │ ldr r2, [pc, #2724] @ 3f3b84 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ eors r1, r2, r1 │ │ │ │ @@ -383806,15 +383806,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #2772] @ 3f3bd8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldrb r3, [r4, #930] @ 0x3a2 │ │ │ │ tst r8, #2 │ │ │ │ andne r3, r3, #253 @ 0xfd │ │ │ │ ldr r2, [pc, #2736] @ 3f3bdc │ │ │ │ strb r3, [r4, #930] @ 0x3a2 │ │ │ │ ldr r3, [pc, #2640] @ 3f3b84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383916,29 +383916,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2280] @ 3f3bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f2e9c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3f3530 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f353c │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -384045,15 +384045,15 @@ │ │ │ │ ldr r1, [pc, #1864] @ 3f3c04 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f39c8 │ │ │ │ ldrb r3, [r4, #930] @ 0x3a2 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -384179,15 +384179,15 @@ │ │ │ │ ldr r1, [pc, #1348] @ 3f3c18 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3238 │ │ │ │ ldr r3, [pc, #1308] @ 3f3c1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -384208,23 +384208,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1188] @ 3f3c20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f3238 │ │ │ │ and r8, r8, #1 │ │ │ │ lsr fp, r5, #1 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e89d4 │ │ │ │ @@ -384234,15 +384234,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3a4c │ │ │ │ cmp sl, #0 │ │ │ │ bne 3f391c │ │ │ │ ldrb r2, [r4, #929] @ 0x3a1 │ │ │ │ add r3, r4, #932 @ 0x3a4 │ │ │ │ @@ -384271,15 +384271,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f2e9c │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ bic r3, r3, #20 │ │ │ │ cmp r2, #5 │ │ │ │ strb r3, [r4, #929] @ 0x3a1 │ │ │ │ bne 3f3238 │ │ │ │ b 3f3330 │ │ │ │ @@ -384288,15 +384288,15 @@ │ │ │ │ ldr r1, [pc, #948] @ 3f3c3c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #920] @ 3f3c40 │ │ │ │ ldr r3, [pc, #728] @ 3f3b84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -384386,23 +384386,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 3f3c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f34e0 │ │ │ │ ldr r3, [pc, #512] @ 3f3c54 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f37d4 │ │ │ │ ldr r3, [pc, #308] @ 3f3b9c │ │ │ │ @@ -384422,149 +384422,149 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f3c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f37d4 │ │ │ │ ldr r3, [pc, #364] @ 3f3c5c │ │ │ │ ldr r2, [pc, #364] @ 3f3c60 │ │ │ │ ldr r1, [pc, #364] @ 3f3c64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #324] @ 3f3c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f3930 │ │ │ │ ldr r0, [pc, #312] @ 3f3c6c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f34e0 │ │ │ │ ldr r0, [pc, #292] @ 3f3c70 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f37d4 │ │ │ │ ldr r0, [pc, #264] @ 3f3c74 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f3238 │ │ │ │ ldrdeq r5, [r1, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, r5, ip, ror #11 │ │ │ │ - @ instruction: 0x007efc90 │ │ │ │ - rsbseq r0, ip, r4, lsr ip │ │ │ │ + @ instruction: 0x009514dc │ │ │ │ + rsbseq pc, lr, r0, lsl #23 │ │ │ │ + rsbseq r0, ip, r4, lsr #22 │ │ │ │ tsteq r1, ip, ror pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r1, ip, lsl pc │ │ │ │ - rsbseq r1, lr, ip, lsl #26 │ │ │ │ - addseq r1, r5, r6, lsr #9 │ │ │ │ + ldrsheq r1, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + umullseq r1, r5, r6, r3 │ │ │ │ smlatbeq r1, r4, lr, r5 │ │ │ │ tsteq r1, r0, asr lr │ │ │ │ - addseq r1, r5, ip, lsr r4 │ │ │ │ - @ instruction: 0x007c0a94 │ │ │ │ - rsbseq pc, lr, ip, ror #21 │ │ │ │ + addseq r1, r5, ip, lsr #6 │ │ │ │ + rsbseq r0, ip, r4, lsl #19 │ │ │ │ + ldrsbeq pc, [lr], #-156 @ 0xffffff64 @ │ │ │ │ smlatteq r1, r0, sp, r5 │ │ │ │ - rsbseq r4, lr, r4, lsr #6 │ │ │ │ - addseq r1, r5, r4, lsl #7 │ │ │ │ - ldrsbeq r0, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq pc, lr, r8, lsr sl @ │ │ │ │ + rsbseq r4, lr, r4, lsl r2 │ │ │ │ + addseq r1, r5, r4, ror r2 │ │ │ │ + rsbseq r0, ip, ip, asr #17 │ │ │ │ + rsbseq pc, lr, r8, lsr #18 │ │ │ │ tsteq r1, r8, lsr #26 │ │ │ │ - ldrsbeq r4, [lr], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r4, lr, r4, asr #1 │ │ │ │ ldrdeq r5, [r1, -r4] │ │ │ │ smlabteq r1, r4, fp, r5 │ │ │ │ andeq r5, r0, ip, asr #2 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, lr, r4, ror #27 │ │ │ │ - addseq r1, r5, r2, asr #1 │ │ │ │ + ldrsbeq r3, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00950fb2 │ │ │ │ smlatteq r1, ip, r9, r5 │ │ │ │ - ldrsbeq r1, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - addseq r0, r5, r4, lsl #31 │ │ │ │ - ldrsbeq r0, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq pc, lr, r0, lsr r6 @ │ │ │ │ - addseq r0, r5, sl, lsr #29 │ │ │ │ + rsbseq r1, lr, ip, asr #13 │ │ │ │ + addseq r0, r5, r4, ror lr │ │ │ │ + rsbseq r0, ip, r8, asr #9 │ │ │ │ + rsbseq pc, lr, r0, lsr #10 │ │ │ │ + umullseq r0, r5, sl, sp │ │ │ │ tsteq r1, ip, lsr #16 │ │ │ │ - addseq r0, r5, ip, ror #26 │ │ │ │ - rsbseq r0, ip, r0, asr #7 │ │ │ │ - rsbseq pc, lr, r8, lsl r4 @ │ │ │ │ + addseq r0, r5, ip, asr ip │ │ │ │ + ldrheq r0, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq pc, lr, r8, lsl #6 │ │ │ │ andeq r5, r0, r4, lsr #32 │ │ │ │ - ldrsbeq r3, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - umullseq r0, r5, r4, ip │ │ │ │ - rsbseq r0, ip, r8, ror #5 │ │ │ │ - rsbseq pc, lr, r0, asr #6 │ │ │ │ - ldrsheq r3, [lr], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x00950bb8 │ │ │ │ - rsbseq r0, ip, r0, lsl r2 │ │ │ │ - rsbseq pc, lr, r8, ror #4 │ │ │ │ + rsbseq r3, lr, ip, asr #19 │ │ │ │ + addseq r0, r5, r4, lsl #23 │ │ │ │ + ldrsbeq r0, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq pc, lr, r0, lsr r2 @ │ │ │ │ + rsbseq r3, lr, r0, ror #15 │ │ │ │ + addseq r0, r5, r8, lsr #21 │ │ │ │ + rsbseq r0, ip, r0, lsl #2 │ │ │ │ + rsbseq pc, lr, r8, asr r1 @ │ │ │ │ tsteq r1, ip, asr r5 │ │ │ │ - rsbseq r3, lr, r0, lsr #21 │ │ │ │ + @ instruction: 0x007e3990 │ │ │ │ smlatbeq r1, r8, r4, r5 │ │ │ │ andeq r6, r0, ip, lsr r9 │ │ │ │ - rsbseq r3, lr, r4, asr #17 │ │ │ │ + ldrheq r3, [lr], #-116 @ 0xffffff8c @ │ │ │ │ andeq r2, r0, r8, lsl fp │ │ │ │ - @ instruction: 0x007e369c │ │ │ │ - addseq r0, r5, r8, asr #18 │ │ │ │ - @ instruction: 0x007bff9c │ │ │ │ - ldrsheq lr, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r3, lr, r4, lsl #14 │ │ │ │ - rsbseq r3, lr, ip, lsl #16 │ │ │ │ - rsbseq r3, lr, r4, lsl #13 │ │ │ │ - rsbseq r3, lr, r0, lsr r7 │ │ │ │ + rsbseq r3, lr, ip, lsl #11 │ │ │ │ + addseq r0, r5, r8, lsr r8 │ │ │ │ + rsbseq pc, fp, ip, lsl #29 │ │ │ │ + rsbseq lr, lr, r4, ror #29 │ │ │ │ + ldrsheq r3, [lr], #-84 @ 0xffffffac @ │ │ │ │ + ldrsheq r3, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r3, lr, r4, ror r5 │ │ │ │ + rsbseq r3, lr, r0, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 3f3c88 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ rsceq ip, pc, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929d68 │ │ │ │ - bl 930850 │ │ │ │ + bl 929c58 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #124] @ 3f3d30 │ │ │ │ ldr r2, [pc, #124] @ 3f3d34 │ │ │ │ ldr r1, [pc, #124] @ 3f3d38 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r3, [r4, #413] @ 0x19d │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3f3d04 │ │ │ │ ldrb r0, [r5, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -384581,17 +384581,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009507d0 │ │ │ │ - rsbseq pc, fp, r0, asr #27 │ │ │ │ - addeq r3, r7, r0, ror #27 │ │ │ │ + addseq r0, r5, r0, asr #13 │ │ │ │ + ldrheq pc, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r3, [r7], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #192] @ 3f3e14 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -384599,33 +384599,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3f3e18 │ │ │ │ ldr r1, [pc, #176] @ 3f3e1c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #156] @ 3f3e20 │ │ │ │ ldr r1, [pc, #156] @ 3f3e24 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #124] @ 3f3e28 │ │ │ │ ldr r1, [pc, #124] @ 3f3e2c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #100] @ 3f3e30 │ │ │ │ ldr r1, [pc, #100] @ 3f3e34 │ │ │ │ ldr r2, [pc, #100] @ 3f3e38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -384638,19 +384638,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, r5, r4, lsr r7 │ │ │ │ - rsbseq pc, fp, r0, lsr sp @ │ │ │ │ - rsbseq lr, lr, r8, lsl #27 │ │ │ │ - rsbseq r1, lr, r4, lsl #30 │ │ │ │ - rsbseq r1, lr, ip, lsl pc │ │ │ │ + addseq r0, r5, r4, lsr #12 │ │ │ │ + rsbseq pc, fp, r0, lsr #24 │ │ │ │ + rsbseq lr, lr, r8, ror ip │ │ │ │ + ldrsheq r1, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r1, lr, ip, lsl #28 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ rsceq ip, pc, r4, ror r1 @ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -384664,15 +384664,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #1 │ │ │ │ mov ip, r4 │ │ │ │ cmp r5, r3 │ │ │ │ strb r3, [r0, #413] @ 0x19d │ │ │ │ ldrb r3, [ip], #1 │ │ │ │ strb r3, [r0, #412] @ 0x19c │ │ │ │ beq 3f3ed0 │ │ │ │ @@ -384692,32 +384692,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r0, r5, r8, lsr #12 │ │ │ │ - rsbseq r3, lr, r8, asr #11 │ │ │ │ - ldrheq r3, [lr], #-84 @ 0xffffffac @ │ │ │ │ + addseq r0, r5, r8, lsl r5 │ │ │ │ + ldrheq r3, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r3, lr, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3f3f70 │ │ │ │ ldr r2, [pc, #96] @ 3f3f74 │ │ │ │ ldr r1, [pc, #96] @ 3f3f78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #1 │ │ │ │ ldrb r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ add r0, r2, r1 │ │ │ │ add r2, r3, r2 │ │ │ │ strb r0, [r3, #412] @ 0x19c │ │ │ │ ldrb r0, [r2, #152] @ 0x98 │ │ │ │ @@ -384725,32 +384725,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, r5, r4, ror r5 │ │ │ │ - rsbseq r3, lr, r8, lsl #10 │ │ │ │ - rsbseq r3, lr, ip, lsl r5 │ │ │ │ + addseq r0, r5, r4, ror #8 │ │ │ │ + ldrsheq r3, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r3, lr, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3f3ff4 │ │ │ │ ldr r2, [pc, #96] @ 3f3ff8 │ │ │ │ ldr r1, [pc, #96] @ 3f3ffc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 27d978 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -384758,17 +384758,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009504f0 │ │ │ │ - rsbseq r3, lr, ip, ror r4 │ │ │ │ - @ instruction: 0x007e3490 │ │ │ │ + addseq r0, r5, r0, ror #7 │ │ │ │ + rsbseq r3, lr, ip, ror #6 │ │ │ │ + rsbseq r3, lr, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #216] @ 3f40f0 │ │ │ │ ldr r7, [pc, #216] @ 3f40f4 │ │ │ │ ldr r4, [pc, #216] @ 3f40f8 │ │ │ │ @@ -384779,22 +384779,22 @@ │ │ │ │ add sl, r8, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 27d978 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -384812,73 +384812,73 @@ │ │ │ │ ldr ip, [pc, #68] @ 3f40fc │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r0, r5, ip, ror #8 │ │ │ │ - rsbseq r3, lr, r0, lsl #8 │ │ │ │ - rsbseq r3, lr, ip, lsl r4 │ │ │ │ - @ instruction: 0x007e3398 │ │ │ │ + addseq r0, r5, ip, asr r3 │ │ │ │ + ldrsheq r3, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r3, lr, ip, lsl #6 │ │ │ │ + rsbseq r3, lr, r8, lsl #5 │ │ │ │ │ │ │ │ 003f4100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #132] @ 3f419c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r1, [pc, #104] @ 3f41a0 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #96] @ 3f41a4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927720 │ │ │ │ + bl 927610 │ │ │ │ ldr r3, [pc, #84] @ 3f41a8 │ │ │ │ ldr r2, [pc, #84] @ 3f41ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #52] @ 3f41b0 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [r0, #408] @ 0x198 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9296fc │ │ │ │ - rsbseq r3, lr, r8, lsr #6 │ │ │ │ - addeq sl, r6, r4, lsl #26 │ │ │ │ + b 9295ec │ │ │ │ + rsbseq r3, lr, r8, lsl r2 │ │ │ │ + strdeq sl, [r6], r4 │ │ │ │ smlabteq r1, r4, ip, r4 │ │ │ │ - addseq r0, r5, r4, lsr r3 │ │ │ │ - rsbseq r3, lr, r4, asr #5 │ │ │ │ + addseq r0, r5, r4, lsr #4 │ │ │ │ + ldrheq r3, [lr], #-20 @ 0xffffffec @ │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ │ │ │ │ 003f41b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -384928,17 +384928,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3f4294 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r4, lsl r2 │ │ │ │ - ldrheq r3, [lr], #-16 @ │ │ │ │ - ldrsheq r3, [lr], #-16 @ │ │ │ │ + addseq r0, r5, r4, lsl #2 │ │ │ │ + rsbseq r3, lr, r0, lsr #1 │ │ │ │ + rsbseq r3, lr, r0, ror #1 │ │ │ │ │ │ │ │ 003f4298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -385128,28 +385128,28 @@ │ │ │ │ ldr r0, [pc, #60] @ 3f45cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009501b0 │ │ │ │ - rsbseq r3, lr, r8, asr #2 │ │ │ │ - addseq pc, r4, r4, asr #30 │ │ │ │ - rsbseq r2, lr, r0, ror #29 │ │ │ │ - rsbseq r2, lr, r0, lsr pc │ │ │ │ - addseq pc, r4, r0, lsr #30 │ │ │ │ - ldrheq r2, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r2, lr, r4, lsr #30 │ │ │ │ - @ instruction: 0x0094fefc │ │ │ │ - @ instruction: 0x007e2e98 │ │ │ │ - rsbseq r2, lr, r4, lsl pc │ │ │ │ + addseq r0, r5, r0, lsr #1 │ │ │ │ + rsbseq r3, lr, r8, lsr r0 │ │ │ │ + addseq pc, r4, r4, lsr lr @ │ │ │ │ + ldrsbeq r2, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r2, lr, r0, lsr #28 │ │ │ │ + addseq pc, r4, r0, lsl lr @ │ │ │ │ + rsbseq r2, lr, ip, lsr #27 │ │ │ │ + rsbseq r2, lr, r4, lsl lr │ │ │ │ + addseq pc, r4, ip, ror #27 │ │ │ │ + rsbseq r2, lr, r8, lsl #27 │ │ │ │ + rsbseq r2, lr, r4, lsl #28 │ │ │ │ ldr r0, [pc, #4] @ 3f45dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrdeq fp, [pc], #152 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 3f46b4 │ │ │ │ @@ -385194,20 +385194,20 @@ │ │ │ │ orr r2, ip, r2 │ │ │ │ str r2, [r4, #948] @ 0x3b4 │ │ │ │ b 3f463c │ │ │ │ ldr r1, [pc, #24] @ 3f46bc │ │ │ │ ldr r0, [pc, #24] @ 3f46c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f4628 │ │ │ │ tsteq r1, r8, lsl #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq pc, r4, r0, lsl #29 │ │ │ │ - rsbseq r2, lr, r0, lsr lr │ │ │ │ + addseq pc, r4, r0, ror sp @ │ │ │ │ + rsbseq r2, lr, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #228] @ 3f47c0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385215,35 +385215,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3f47c4 │ │ │ │ ldr r1, [pc, #212] @ 3f47c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #192] @ 3f47cc │ │ │ │ ldr r1, [pc, #192] @ 3f47d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #160] @ 3f47d4 │ │ │ │ ldr r1, [pc, #160] @ 3f47d8 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #128] @ 3f47dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3e81bc │ │ │ │ add r7, r6, #752 @ 0x2f0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -385257,30 +385257,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 381344 │ │ │ │ - addseq pc, r4, r8, asr #28 │ │ │ │ - rsbseq pc, fp, r8, lsr #7 │ │ │ │ - rsbseq lr, lr, r0, lsl #8 │ │ │ │ - rsbseq r2, lr, r4, ror #27 │ │ │ │ - rsbseq r2, lr, r4, lsl #28 │ │ │ │ - ldrsheq ip, [ip], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq ip, ip, r0, lsl #26 │ │ │ │ - rsbseq r3, lr, r0, asr #6 │ │ │ │ + addseq pc, r4, r8, lsr sp @ │ │ │ │ + @ instruction: 0x007bf298 │ │ │ │ + ldrsheq lr, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsbeq r2, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsheq r2, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, ip, r4, ror #23 │ │ │ │ + ldrsheq ip, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r3, lr, r0, lsr r2 │ │ │ │ rsceq fp, pc, r0, lsr #16 │ │ │ │ - rsbseq r2, lr, r0, lsr #27 │ │ │ │ + @ instruction: 0x007e2c90 │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #152] @ 3f488c │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3f481c │ │ │ │ ldr r3, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #952] @ 0x3b8 │ │ │ │ and r0, r3, #1 │ │ │ │ @@ -385306,29 +385306,29 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 3f4894 │ │ │ │ ldr r0, [pc, #52] @ 3f4898 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r1, r4, lsl r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq pc, r4, r4, asr #25 │ │ │ │ - rsbseq r2, lr, r4, ror ip │ │ │ │ + @ instruction: 0x0094fbb4 │ │ │ │ + rsbseq r2, lr, r4, ror #22 │ │ │ │ ldr r0, [pc, #4] @ 3f48a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rsceq fp, pc, r0, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #272] @ 3f49d4 │ │ │ │ ldr r2, [pc, #272] @ 3f49d8 │ │ │ │ @@ -385337,15 +385337,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r0, #936] @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ movls r2, #2048 @ 0x800 │ │ │ │ movhi r2, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ @@ -385354,15 +385354,15 @@ │ │ │ │ ldr r2, [pc, #204] @ 3f49e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4974 │ │ │ │ ldrb r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ bls 3f4954 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -385382,53 +385382,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3f49f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3f4954 │ │ │ │ ldr r3, [pc, #76] @ 3f49f8 │ │ │ │ ldr ip, [pc, #76] @ 3f49fc │ │ │ │ ldr r1, [pc, #76] @ 3f4a00 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3f4a04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 3f4954 │ │ │ │ - addseq pc, r4, r0, lsr #26 │ │ │ │ - rsbseq r0, lr, ip, ror #12 │ │ │ │ - rsbseq r2, lr, r8, asr ip │ │ │ │ - rsbseq r2, lr, ip, lsr #24 │ │ │ │ + addseq pc, r4, r0, lsl ip @ │ │ │ │ + rsbseq r0, lr, ip, asr r5 │ │ │ │ + rsbseq r2, lr, r8, asr #22 │ │ │ │ + rsbseq r2, lr, ip, lsl fp │ │ │ │ strdeq fp, [pc], #104 @ │ │ │ │ - addseq pc, r4, ip, ror #24 │ │ │ │ - rsbseq r2, lr, r0, ror #23 │ │ │ │ - rsbseq r2, lr, r0, asr #23 │ │ │ │ + addseq pc, r4, ip, asr fp @ │ │ │ │ + ldrsbeq r2, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + ldrheq r2, [lr], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - addseq pc, r4, ip, lsr ip @ │ │ │ │ - ldrsbeq r2, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x007e2b90 │ │ │ │ + addseq pc, r4, ip, lsr #22 │ │ │ │ + rsbseq r2, lr, r0, asr #21 │ │ │ │ + rsbseq r2, lr, r0, lsl #21 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #948 @ 0x3b4 │ │ │ │ ldrb r3, [r0, #948] @ 0x3b4 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ mov r4, r0 │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ add r6, r4, #952 @ 0x3b8 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrh r3, [r6] │ │ │ │ lsrs r2, r3, #15 │ │ │ │ bne 3f4a7c │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -385437,20 +385437,20 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ lsr r1, r1, #4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ and r1, r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ lsr r1, r1, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldrh r3, [r6] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -385467,40 +385467,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #92] @ 3f4b58 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r1, [pc, #76] @ 3f4b5c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #64] @ 3f4b60 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, r4, ip, lsl fp @ │ │ │ │ - ldrheq lr, [fp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq lr, lr, ip │ │ │ │ + addseq pc, r4, ip, lsl #20 │ │ │ │ + rsbseq lr, fp, r0, lsr #29 │ │ │ │ + ldrsheq sp, [lr], #-236 @ 0xffffff14 @ │ │ │ │ rscseq r9, sp, ip, ror #21 │ │ │ │ muleq r0, r8, r3 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -385720,15 +385720,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3f4f48 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ strb r3, [r2, #948]! @ 0x3b4 │ │ │ │ strh r3, [r2, #2] │ │ │ │ str r3, [r0, #952] @ 0x3b8 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -385743,17 +385743,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, r4, r0, lsr #14 │ │ │ │ - rsbseq r0, lr, ip, rrx │ │ │ │ - rsbseq r2, lr, ip, asr r6 │ │ │ │ + addseq pc, r4, r0, lsl r6 @ │ │ │ │ + rsbseq pc, sp, ip, asr pc @ │ │ │ │ + rsbseq r2, lr, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ 3f5038 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -385761,34 +385761,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3f503c │ │ │ │ ldr r1, [pc, #196] @ 3f5040 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #176] @ 3f5044 │ │ │ │ ldr r1, [pc, #176] @ 3f5048 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #144] @ 3f504c │ │ │ │ ldr r1, [pc, #144] @ 3f5050 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ bl 381244 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ bl 381244 │ │ │ │ add r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -385805,21 +385805,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq pc, r4, ip, lsl #13 │ │ │ │ - rsbseq lr, fp, r0, lsr #22 │ │ │ │ - rsbseq sp, lr, r8, ror fp │ │ │ │ - rsbseq pc, sp, r8, lsr #31 │ │ │ │ - @ instruction: 0x007e2598 │ │ │ │ - rsbseq ip, ip, r0, ror r4 │ │ │ │ - rsbseq ip, ip, ip, ror r4 │ │ │ │ + addseq pc, r4, ip, ror r5 @ │ │ │ │ + rsbseq lr, fp, r0, lsl sl │ │ │ │ + rsbseq sp, lr, r8, ror #20 │ │ │ │ + @ instruction: 0x007dfe98 │ │ │ │ + rsbseq r2, lr, r8, lsl #9 │ │ │ │ + rsbseq ip, ip, r0, ror #6 │ │ │ │ + rsbseq ip, ip, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #604] @ 3f52cc │ │ │ │ cmp r1, #2 │ │ │ │ @@ -385968,22 +385968,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3f52dc │ │ │ │ ldr r0, [pc, #44] @ 3f52e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f50dc │ │ │ │ @ instruction: 0x01013d94 │ │ │ │ - addseq pc, r4, ip, asr #9 │ │ │ │ + @ instruction: 0x0094f3bc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ - addseq pc, r4, r0, asr #6 │ │ │ │ - rsbseq sp, sp, r8, ror #17 │ │ │ │ + addseq pc, r4, r0, lsr r2 @ │ │ │ │ + ldrsbeq sp, [sp], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [pc, #1156] @ 3f5788 │ │ │ │ @@ -386059,15 +386059,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, ip │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [pc, #852] @ 3f5790 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f5378 │ │ │ │ ldr r1, [pc, #844] @ 3f579c │ │ │ │ ldr r0, [pc, #844] @ 3f57a0 │ │ │ │ @@ -386124,15 +386124,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3f4eb0 │ │ │ │ bic r3, r6, #12352 @ 0x3040 │ │ │ │ add r7, r0, #972 @ 0x3cc │ │ │ │ bic r3, r3, #56 @ 0x38 │ │ │ │ tst r6, #32768 @ 0x8000 │ │ │ │ @@ -386180,15 +386180,15 @@ │ │ │ │ ldr r1, [pc, #452] @ 3f57c4 │ │ │ │ ldr r0, [pc, #452] @ 3f57c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldrb r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ movhi r3, #63 @ 0x3f │ │ │ │ movls r3, #31 │ │ │ │ and r3, r3, r6 │ │ │ │ strb r3, [r0, #948] @ 0x3b4 │ │ │ │ b 3f5378 │ │ │ │ @@ -386274,35 +386274,35 @@ │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ str r3, [r4, #956] @ 0x3bc │ │ │ │ bl 3e8288 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f53e0 │ │ │ │ b 3f53e8 │ │ │ │ tsteq r1, r0, lsl #22 │ │ │ │ - addseq pc, r4, r5, ror r2 @ │ │ │ │ + addseq pc, r4, r5, ror #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x0094f1dc │ │ │ │ - rsbseq sp, sp, r4, lsl #15 │ │ │ │ - addseq pc, r4, r0, lsr #3 │ │ │ │ - rsbseq lr, sp, ip, asr #16 │ │ │ │ - addseq pc, r4, ip, lsl #3 │ │ │ │ - rsbseq sp, sp, r4, lsr r7 │ │ │ │ - ldrsbeq pc, [r4], r8 @ │ │ │ │ - rsbseq lr, fp, ip, ror r5 │ │ │ │ - ldrsbeq sp, [lr], #-84 @ 0xffffffac @ │ │ │ │ + addseq pc, r4, ip, asr #1 │ │ │ │ + rsbseq sp, sp, r4, ror r6 │ │ │ │ + umullseq pc, r4, r0, r0 @ │ │ │ │ + rsbseq lr, sp, ip, lsr r7 │ │ │ │ addseq pc, r4, ip, ror r0 @ │ │ │ │ - rsbseq lr, fp, r0, lsr #10 │ │ │ │ - rsbseq sp, lr, r8, ror r5 │ │ │ │ - @ instruction: 0x0094eff0 │ │ │ │ - rsbseq r1, lr, ip, ror #31 │ │ │ │ + rsbseq sp, sp, r4, lsr #12 │ │ │ │ + addseq lr, r4, r8, asr #31 │ │ │ │ + rsbseq lr, fp, ip, ror #8 │ │ │ │ + rsbseq sp, lr, r4, asr #9 │ │ │ │ + addseq lr, r4, ip, ror #30 │ │ │ │ + rsbseq lr, fp, r0, lsl r4 │ │ │ │ + rsbseq sp, lr, r8, ror #8 │ │ │ │ + addseq lr, r4, r0, ror #29 │ │ │ │ + ldrsbeq r1, [lr], #-236 @ 0xffffff14 @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ - @ instruction: 0x0094eed4 │ │ │ │ - rsbseq r1, lr, r0, lsl #29 │ │ │ │ - umullseq lr, r4, r4, lr │ │ │ │ - rsbseq r1, lr, r4, ror #28 │ │ │ │ + addseq lr, r4, r4, asr #27 │ │ │ │ + rsbseq r1, lr, r0, ror sp │ │ │ │ + addseq lr, r4, r4, lsl #27 │ │ │ │ + rsbseq r1, lr, r4, asr sp │ │ │ │ │ │ │ │ 003f57e0 : │ │ │ │ str r1, [r0, #940] @ 0x3ac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -386322,57 +386322,57 @@ │ │ │ │ ldr r1, [pc, #64] @ 3f5860 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #932] @ 0x3a4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0094edd0 │ │ │ │ - rsbseq pc, sp, ip, lsl r7 @ │ │ │ │ - rsbseq r1, lr, ip, lsl #26 │ │ │ │ + addseq lr, r4, r0, asr #25 │ │ │ │ + rsbseq pc, sp, ip, lsl #12 │ │ │ │ + ldrsheq r1, [lr], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3f58c4 │ │ │ │ ldr r2, [pc, #72] @ 3f58c8 │ │ │ │ ldr r1, [pc, #72] @ 3f58cc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, r4, r4, ror #27 │ │ │ │ - rsbseq r1, lr, r8, lsl #27 │ │ │ │ - rsbseq r1, lr, r0, lsr #27 │ │ │ │ + @ instruction: 0x0094ecd4 │ │ │ │ + rsbseq r1, lr, r8, ror ip │ │ │ │ + @ instruction: 0x007e1c90 │ │ │ │ ldr r0, [pc, #8] @ 3f58e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ smlaleq sl, pc, ip, r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #264] @ 3f5a04 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -386381,49 +386381,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 3f5a08 │ │ │ │ ldr r1, [pc, #248] @ 3f5a0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #228] @ 3f5a10 │ │ │ │ ldr r1, [pc, #228] @ 3f5a14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r9, [pc, #216] @ 3f5a18 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #192] @ 3f5a1c │ │ │ │ ldr r1, [pc, #192] @ 3f5a20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #160] @ 3f5a24 │ │ │ │ ldr r1, [pc, #160] @ 3f5a28 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr r4, [pc, #140] @ 3f5a2c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r6, [pc, #124] @ 3f5a30 │ │ │ │ ldr lr, [pc, #124] @ 3f5a34 │ │ │ │ ldr ip, [pc, #124] @ 3f5a38 │ │ │ │ ldr r1, [pc, #124] @ 3f5a3c │ │ │ │ add r6, pc, r6 │ │ │ │ add lr, pc, lr │ │ │ │ str r9, [r8, #108] @ 0x6c │ │ │ │ @@ -386437,26 +386437,26 @@ │ │ │ │ ldr r0, [pc, #84] @ 3f5a40 │ │ │ │ str ip, [r3, #120] @ 0x78 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq lr, r4, ip, ror #26 │ │ │ │ - rsbseq lr, ip, r0, lsl #22 │ │ │ │ - rsbseq lr, ip, r0, lsl fp │ │ │ │ - rsbseq lr, fp, r8, lsl #3 │ │ │ │ - rsbseq lr, fp, r0, lsr #3 │ │ │ │ + b 927de4 │ │ │ │ + addseq lr, r4, ip, asr ip │ │ │ │ + ldrsheq lr, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq lr, ip, r0, lsl #20 │ │ │ │ + rsbseq lr, fp, r8, ror r0 │ │ │ │ + @ instruction: 0x007be090 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - rsbseq lr, fp, ip, lsr r1 │ │ │ │ - @ instruction: 0x007ed198 │ │ │ │ - rsbseq r0, lr, r0, lsl #6 │ │ │ │ - rsbseq r0, lr, ip, lsl r3 │ │ │ │ - @ instruction: 0x007e1c98 │ │ │ │ + rsbseq lr, fp, ip, lsr #32 │ │ │ │ + rsbseq sp, lr, r8, lsl #1 │ │ │ │ + ldrsheq r0, [lr], #-16 @ │ │ │ │ + rsbseq r0, lr, ip, lsl #4 │ │ │ │ + rsbseq r1, lr, r8, lsl #23 │ │ │ │ andeq r0, r0, r4, asr #16 │ │ │ │ andeq r0, r0, r0, asr #9 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ rscseq r8, sp, r8, asr #24 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -386480,30 +386480,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [pc, #472] @ 3f5c74 │ │ │ │ str r2, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ beq 3f5c20 │ │ │ │ cmp r5, #1 │ │ │ │ bne 3f5bf0 │ │ │ │ ldrb r5, [sl] │ │ │ │ add r7, r7, #116 @ 0x74 │ │ │ │ strb r5, [r0, #152] @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ addne r1, r4, #152 @ 0x98 │ │ │ │ movne r3, #0 │ │ │ │ beq 3f5b1c │ │ │ │ asr r2, r5, r3 │ │ │ │ and r2, r2, #1 │ │ │ │ @@ -386552,93 +386552,93 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3f5c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f5b30 │ │ │ │ ldr r3, [pc, #140] @ 3f5c84 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3f5c48 │ │ │ │ mvn r0, #0 │ │ │ │ b 3f5b34 │ │ │ │ ldr r0, [pc, #124] @ 3f5c90 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f5b30 │ │ │ │ ldr r3, [pc, #92] @ 3f5c84 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f5c04 │ │ │ │ ldr r0, [pc, #88] @ 3f5c94 │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f5c04 │ │ │ │ ldr r0, [pc, #72] @ 3f5c98 │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f5c04 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq r1, r0, r3, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0094ebf4 │ │ │ │ - @ instruction: 0x007e1b94 │ │ │ │ - rsbseq r1, lr, ip, lsr #23 │ │ │ │ + addseq lr, r4, r4, ror #21 │ │ │ │ + rsbseq r1, lr, r4, lsl #21 │ │ │ │ + @ instruction: 0x007e1a9c │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r1, r8, r2, r3 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, lr, r8, lsr #21 │ │ │ │ - ldrheq r1, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r1, lr, r8, lsl #20 │ │ │ │ - rsbseq r1, lr, ip, lsl #20 │ │ │ │ + @ instruction: 0x007e1998 │ │ │ │ + rsbseq r1, lr, r8, lsr #19 │ │ │ │ + ldrsheq r1, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsheq r1, [lr], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3f5cfc │ │ │ │ ldr r2, [pc, #72] @ 3f5d00 │ │ │ │ ldr r1, [pc, #72] @ 3f5d04 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, r4, ip, lsr #19 │ │ │ │ - rsbseq r1, lr, r0, asr r9 │ │ │ │ - rsbseq r1, lr, r8, ror #18 │ │ │ │ + umullseq lr, r4, ip, r8 │ │ │ │ + rsbseq r1, lr, r0, asr #16 │ │ │ │ + rsbseq r1, lr, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #308] @ 3f5e54 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -386652,15 +386652,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r4, [pc, #256] @ 3f5e68 │ │ │ │ ldr r3, [pc, #256] @ 3f5e6c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r5, [r0, #152] @ 0x98 │ │ │ │ @@ -386699,66 +386699,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3f5e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f5d80 │ │ │ │ ldr r0, [pc, #64] @ 3f5e84 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f5d80 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq lr, r4, r8, asr #18 │ │ │ │ + addseq lr, r4, r8, lsr r8 │ │ │ │ ldrdeq r3, [r1, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r1, lr, r8, asr #17 │ │ │ │ - rsbseq r1, lr, r0, ror #17 │ │ │ │ + ldrheq r1, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsbeq r1, [lr], #-112 @ 0xffffff90 @ │ │ │ │ swpeq r3, ip, [r1] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, ip, ror r0 │ │ │ │ andeq r1, r0, r8, lsl #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, lr, ip, asr #17 │ │ │ │ - ldrsheq r1, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + ldrheq r1, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r1, lr, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 3f5f54 │ │ │ │ ldr r2, [pc, #180] @ 3f5f58 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #176] @ 3f5f5c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #148] @ 3f5f60 │ │ │ │ ldr r1, [pc, #148] @ 3f5f64 │ │ │ │ add r4, r4, #136 @ 0x88 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #196] @ 0xc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f5f20 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -386778,20 +386778,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq lr, r4, r8, asr #15 │ │ │ │ - rsbseq r1, lr, r0, ror #14 │ │ │ │ - rsbseq r1, lr, r8, ror r7 │ │ │ │ - rsbseq sp, fp, r4, asr #23 │ │ │ │ - rsbseq ip, lr, r0, lsr #24 │ │ │ │ - rsbseq r1, lr, r0, asr #16 │ │ │ │ + @ instruction: 0x0094e6b8 │ │ │ │ + rsbseq r1, lr, r0, asr r6 │ │ │ │ + rsbseq r1, lr, r8, ror #12 │ │ │ │ + ldrheq sp, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq ip, lr, r0, lsl fp │ │ │ │ + rsbseq r1, lr, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #252] @ 3f6080 │ │ │ │ ldr r5, [pc, #252] @ 3f6084 │ │ │ │ ldr r4, [pc, #252] @ 3f6088 │ │ │ │ @@ -386801,24 +386801,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r8, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6060 │ │ │ │ ldr fp, [pc, #160] @ 3f608c │ │ │ │ ldr sl, [pc, #160] @ 3f6090 │ │ │ │ mov r9, r0 │ │ │ │ add r7, r6, #160 @ 0xa0 │ │ │ │ @@ -386835,15 +386835,15 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r4 │ │ │ │ bl 3e81bc │ │ │ │ str r0, [r7, #4]! │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ ldrb r3, [r9, #124] @ 0x7c │ │ │ │ sub r1, r5, r6 │ │ │ │ @@ -386853,20 +386853,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq lr, r4, r0, ror #13 │ │ │ │ - rsbseq r1, lr, r0, lsl #13 │ │ │ │ - @ instruction: 0x007e1698 │ │ │ │ - rsbseq r1, lr, r8, ror r7 │ │ │ │ - @ instruction: 0x007bda98 │ │ │ │ - ldrsbeq ip, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x0094e5d0 │ │ │ │ + rsbseq r1, lr, r0, ror r5 │ │ │ │ + rsbseq r1, lr, r8, lsl #11 │ │ │ │ + rsbseq r1, lr, r8, ror #12 │ │ │ │ + rsbseq sp, fp, r8, lsl #19 │ │ │ │ + rsbseq ip, lr, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #332] @ 3f61fc │ │ │ │ ldr sl, [pc, #332] @ 3f6200 │ │ │ │ ldr r5, [pc, #332] @ 3f6204 │ │ │ │ @@ -386879,23 +386879,23 @@ │ │ │ │ mov r9, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov fp, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #116 @ 0x74 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r2, [fp, #96] @ 0x60 │ │ │ │ cmp r2, r9 │ │ │ │ movne r3, r6 │ │ │ │ orreq r3, r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ beq 3f6158 │ │ │ │ @@ -386948,17 +386948,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x0094e5b4 │ │ │ │ - rsbseq r1, lr, r4, asr r5 │ │ │ │ - rsbseq r1, lr, ip, ror #10 │ │ │ │ + addseq lr, r4, r4, lsr #9 │ │ │ │ + rsbseq r1, lr, r4, asr #8 │ │ │ │ + rsbseq r1, lr, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #436] @ 3f63d4 │ │ │ │ ldr r1, [pc, #436] @ 3f63d8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -386974,27 +386974,27 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r5, #0 │ │ │ │ add r7, r7, #116 @ 0x74 │ │ │ │ ldr r6, [pc, #368] @ 3f63e8 │ │ │ │ add r6, pc, r6 │ │ │ │ strb r5, [r0, #152] @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, r5 │ │ │ │ beq 3f62c0 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ sub r3, r2, #151 @ 0x97 │ │ │ │ strb r5, [r2, #1]! │ │ │ │ ldrb r1, [r0, #124] @ 0x7c │ │ │ │ @@ -387042,82 +387042,82 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3f6400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f62d4 │ │ │ │ ldr r2, [pc, #100] @ 3f6404 │ │ │ │ ldr r3, [pc, #56] @ 3f63dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f63d0 │ │ │ │ ldr r0, [pc, #68] @ 3f6408 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq lr, r4, r8, asr #8 │ │ │ │ + addseq lr, r4, r8, lsr r3 │ │ │ │ ldrdeq r2, [r1, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r1, lr, ip, asr #7 │ │ │ │ - rsbseq r1, lr, r4, ror #7 │ │ │ │ + ldrheq r1, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq r1, [lr], #-36 @ 0xffffffdc @ │ │ │ │ @ instruction: 0x01012b90 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r8, lsr #22 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, lr, r0, lsl #6 │ │ │ │ + ldrsheq r1, [lr], #-16 @ │ │ │ │ tsteq r1, r4, ror #20 │ │ │ │ - rsbseq r1, lr, ip, lsl #6 │ │ │ │ + ldrsheq r1, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 003f640c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #168] @ 3f64cc │ │ │ │ ldr r7, [pc, #168] @ 3f64d0 │ │ │ │ ldr r4, [pc, #168] @ 3f64d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, r8, #116 @ 0x74 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r7 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ add r2, r8, #88 @ 0x58 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r6, #124] @ 0x7c │ │ │ │ cmp r3, r5 │ │ │ │ bls 3f64ac │ │ │ │ add r0, r0, r5, lsl #2 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -387130,18 +387130,18 @@ │ │ │ │ add r3, r8, #144 @ 0x90 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ - addseq lr, r4, ip, lsr r2 │ │ │ │ - ldrsbeq r1, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r1, lr, ip, ror #3 │ │ │ │ - rsbseq r1, lr, r8, asr #5 │ │ │ │ + addseq lr, r4, ip, lsr #2 │ │ │ │ + rsbseq r1, lr, r8, asr #1 │ │ │ │ + ldrsbeq r1, [lr], #-12 @ │ │ │ │ + ldrheq r1, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ ldrb r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -387200,15 +387200,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 3f6634 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #72] @ 3f6638 │ │ │ │ ldr r2, [pc, #72] @ 3f663c │ │ │ │ ldr r3, [pc, #72] @ 3f6640 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ @@ -387218,23 +387218,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq lr, r4, r8, r4 │ │ │ │ - ldrheq pc, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - ldrsbeq pc, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + addseq lr, r4, r8, lsl #7 │ │ │ │ + rsbseq pc, sp, r8, lsr #11 │ │ │ │ + rsbseq pc, sp, r4, asr #11 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ ldr r0, [pc, #4] @ 3f6650 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rsceq r9, pc, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3f66a0 │ │ │ │ ldr r2, [pc, #52] @ 3f66a4 │ │ │ │ @@ -387242,39 +387242,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ce80 │ │ │ │ - @ instruction: 0x0094e3f8 │ │ │ │ - rsbseq r1, lr, r8, lsr #2 │ │ │ │ - rsbseq r1, lr, r4, asr #2 │ │ │ │ + addseq lr, r4, r8, ror #5 │ │ │ │ + rsbseq r1, lr, r8, lsl r0 │ │ │ │ + rsbseq r1, lr, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr ip, [pc, #92] @ 3f672c │ │ │ │ ldr r2, [pc, #92] @ 3f6730 │ │ │ │ ldr r1, [pc, #92] @ 3f6734 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ mov r1, #296 @ 0x128 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ cmp r0, #1 │ │ │ │ movcc r0, #1 │ │ │ │ strb r0, [r4, #152] @ 0x98 │ │ │ │ bl 27cd18 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ @@ -387282,17 +387282,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq lr, r4, r4, r3 │ │ │ │ - rsbseq r1, lr, r8, asr #1 │ │ │ │ - ldrsbeq r1, [lr], #-12 @ │ │ │ │ + addseq lr, r4, r4, lsl #5 │ │ │ │ + ldrheq r0, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r0, lr, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ 3f67e0 │ │ │ │ ldr r6, [pc, #144] @ 3f67e4 │ │ │ │ ldr r5, [pc, #144] @ 3f67e8 │ │ │ │ @@ -387302,23 +387302,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r1, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f67c0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -387327,17 +387327,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq lr, r4, r4, lsl r3 │ │ │ │ - rsbseq r1, lr, r4, asr #32 │ │ │ │ - rsbseq r1, lr, r0, rrx │ │ │ │ + addseq lr, r4, r4, lsl #4 │ │ │ │ + rsbseq r0, lr, r4, lsr pc │ │ │ │ + rsbseq r0, lr, r0, asr pc │ │ │ │ │ │ │ │ 003f67ec : │ │ │ │ sub sp, sp, #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -387346,30 +387346,30 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul r0, r2, r0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ adds r0, r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl bb1720 │ │ │ │ + bl bb1610 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r5, r1 │ │ │ │ - bl bb169c │ │ │ │ + bl bb158c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #60] @ 3f6888 │ │ │ │ bl 27d2c4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1780 │ │ │ │ - bl bb1db0 │ │ │ │ + bl bb1670 │ │ │ │ + bl bb1ca0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add sp, sp, #16 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -387382,47 +387382,47 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, sp, #12 │ │ │ │ stmib ip, {r0, r1, r2, r3} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl bb169c │ │ │ │ + bl bb158c │ │ │ │ ldrh r6, [sp, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #132] @ 3f694c │ │ │ │ bl 27d2c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb169c │ │ │ │ + bl bb158c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl bb19ec │ │ │ │ + bl bb18dc │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ - bl bb1720 │ │ │ │ + bl bb1610 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb13c8 │ │ │ │ + bl bb12b8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r5, r1 │ │ │ │ - bl bb169c │ │ │ │ + bl bb158c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb19ec │ │ │ │ - bl bb1db0 │ │ │ │ + bl bb18dc │ │ │ │ + bl bb1ca0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -387484,20 +387484,20 @@ │ │ │ │ strb r1, [r3, #-1]! │ │ │ │ cmp r3, r0 │ │ │ │ bne 3f6a0c │ │ │ │ mov ip, lr │ │ │ │ b 3f69d0 │ │ │ │ ldr r0, [pc, #20] @ 3f6a40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr ip, [r4, #172] @ 0xac │ │ │ │ b 3f69d0 │ │ │ │ tsteq r1, r0, asr r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r0, lr, ip, lsr #27 │ │ │ │ + @ instruction: 0x007e0c9c │ │ │ │ │ │ │ │ 003f6a44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [pc, #124] @ 3f6ad8 │ │ │ │ @@ -387718,43 +387718,43 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #112] @ 3f6e0c │ │ │ │ add r3, r4, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r4, #68 @ 0x44 │ │ │ │ ldrb r3, [r5, #153] @ 0x99 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr r0, [pc, #76] @ 3f6e10 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r3, [pc, #60] @ 3f6e14 │ │ │ │ ldr ip, [pc, #60] @ 3f6e18 │ │ │ │ ldr r1, [pc, #60] @ 3f6e1c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cb80 │ │ │ │ tsteq r1, ip, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x0094dcd8 │ │ │ │ - ldrsheq ip, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq fp, lr, r0, asr sp │ │ │ │ - rsbseq r0, lr, r0, asr #20 │ │ │ │ - addseq sp, r4, ip, lsl #25 │ │ │ │ - rsbseq r0, lr, r0, ror #20 │ │ │ │ - rsbseq r0, lr, r4, asr #20 │ │ │ │ + addseq sp, r4, r8, asr #23 │ │ │ │ + rsbseq ip, fp, r8, ror #23 │ │ │ │ + rsbseq fp, lr, r0, asr #24 │ │ │ │ + rsbseq r0, lr, r0, lsr r9 │ │ │ │ + addseq sp, r4, ip, ror fp │ │ │ │ + rsbseq r0, lr, r0, asr r9 │ │ │ │ + rsbseq r0, lr, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #4056] @ 3f7e10 │ │ │ │ ldr r1, [pc, #4056] @ 3f7e14 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -387770,25 +387770,25 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r8, [pc, #3996] @ 3f7e24 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add ip, r7, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r5, [r4, #172] @ 0xac │ │ │ │ cmp r5, #0 │ │ │ │ bne 3f6fcc │ │ │ │ ldrb ip, [r4, #154] @ 0x9a │ │ │ │ cmp ip, #255 @ 0xff │ │ │ │ beq 3f6ed4 │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ @@ -387869,15 +387869,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f6fc4 │ │ │ │ ldr r3, [pc, #3640] @ 3f7e34 │ │ │ │ ldr r0, [pc, #3640] @ 3f7e38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #88 @ 0x58 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ b 3f6f0c │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r3, r5, r5, lsl #3 │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ add r1, r2, r3, lsl #3 │ │ │ │ ldr r2, [r2, r3, lsl #3] │ │ │ │ @@ -388135,15 +388135,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3f700c │ │ │ │ ldr r1, [pc, #2588] @ 3f7e40 │ │ │ │ ldr r0, [pc, #2588] @ 3f7e44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #88 @ 0x58 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f700c │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ add r2, r5, r5, lsl #3 │ │ │ │ add r2, r5, r2, lsl #2 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -388767,29 +388767,29 @@ │ │ │ │ ldr r2, [r3, #4] │ │ │ │ tst r2, #262144 @ 0x40000 │ │ │ │ beq 3f6ef8 │ │ │ │ ldr r1, [r3, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3f6cdc │ │ │ │ b 3f700c │ │ │ │ - addseq sp, r4, r0, lsr ip │ │ │ │ + addseq sp, r4, r0, lsr #22 │ │ │ │ smlabteq r1, r0, pc, r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r0, lr, r4, asr #18 │ │ │ │ - rsbseq r0, lr, r8, ror #18 │ │ │ │ + rsbseq r0, lr, r4, lsr r8 │ │ │ │ + rsbseq r0, lr, r8, asr r8 │ │ │ │ smlabbeq r1, r0, pc, r1 @ │ │ │ │ - addseq sp, r4, r0, lsr r8 │ │ │ │ + addseq sp, r4, r0, lsr #14 │ │ │ │ ldrdeq r1, [r1, -r8] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sp, r4, ip, ror #20 │ │ │ │ - ldrheq r0, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + addseq sp, r4, ip, asr r9 │ │ │ │ + rsbseq r0, lr, ip, lsr #15 │ │ │ │ subhi r0, r0, r0, lsl #8 │ │ │ │ - addseq sp, r4, r4, asr #12 │ │ │ │ - rsbseq r0, lr, r8, ror #8 │ │ │ │ - ldrsheq lr, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + addseq sp, r4, r4, lsr r5 │ │ │ │ + rsbseq r0, lr, r8, asr r3 │ │ │ │ + rsbseq lr, sp, ip, ror #23 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ add r2, r5, r5, lsl #3 │ │ │ │ add r2, r5, r2, lsl #2 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ mov ip, #0 │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ @@ -389626,15 +389626,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f6990 │ │ │ │ b 3f700c │ │ │ │ ldr r0, [pc, #-3372] @ 3f7e48 │ │ │ │ mov r2, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r7, #88 @ 0x58 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ b 3f6f78 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ 003f8b8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -389679,23 +389679,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #40] @ 3f8c64 │ │ │ │ ldr r0, [pc, #40] @ 3f8c68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ ldr ip, [r4, #168] @ 0xa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ b 3f8bf8 │ │ │ │ tsteq r1, r8, lsr #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq fp, r4, ip, lsr #28 │ │ │ │ - rsbseq lr, sp, r8, lsr #25 │ │ │ │ + addseq fp, r4, ip, lsl sp │ │ │ │ + @ instruction: 0x007deb98 │ │ │ │ │ │ │ │ 003f8c6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389742,21 +389742,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f8d50 │ │ │ │ ldr r0, [pc, #36] @ 3f8d54 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8ca8 │ │ │ │ tsteq r1, r8, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq fp, r4, ip, lsr sp │ │ │ │ - ldrsheq lr, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + addseq fp, r4, ip, lsr #24 │ │ │ │ + rsbseq lr, sp, r0, ror #21 │ │ │ │ │ │ │ │ 003f8d58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389804,21 +389804,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f8e40 │ │ │ │ ldr r0, [pc, #36] @ 3f8e44 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8d94 │ │ │ │ smlabbeq r1, ip, r0, r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq fp, r4, ip, asr #24 │ │ │ │ - rsbseq lr, sp, r4, lsr fp │ │ │ │ + addseq fp, r4, ip, lsr fp │ │ │ │ + rsbseq lr, sp, r4, lsr #20 │ │ │ │ │ │ │ │ 003f8e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389864,21 +389864,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f8f28 │ │ │ │ ldr r0, [pc, #36] @ 3f8f2c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8e84 │ │ │ │ @ instruction: 0x0100ff9c │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq fp, r4, r4, ror #22 │ │ │ │ - rsbseq lr, sp, r4, lsl #21 │ │ │ │ + addseq fp, r4, r4, asr sl │ │ │ │ + rsbseq lr, sp, r4, ror r9 │ │ │ │ │ │ │ │ 003f8f30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389926,21 +389926,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f9018 │ │ │ │ ldr r0, [pc, #36] @ 3f901c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8f6c │ │ │ │ @ instruction: 0x0100feb4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq fp, r4, r4, ror sl │ │ │ │ - rsbseq lr, sp, ip, asr #19 │ │ │ │ + addseq fp, r4, r4, ror #18 │ │ │ │ + ldrheq lr, [sp], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 003f9020 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldrb lr, [r0, #152] @ 0x98 │ │ │ │ cmp lr, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -390141,25 +390141,25 @@ │ │ │ │ add r3, r9, #20 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r1, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr sl, [pc, #3720] @ 3fa1ec │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add ip, r9, #36 @ 0x24 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3f9464 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9550 │ │ │ │ str r5, [r4, #164] @ 0xa4 │ │ │ │ @@ -390296,20 +390296,20 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f953c │ │ │ │ ldr r3, [pc, #3140] @ 3fa1fc │ │ │ │ ldr r0, [pc, #3140] @ 3fa200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #192 @ 0xc0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f953c │ │ │ │ ldr r0, [pc, #3120] @ 3fa204 │ │ │ │ add r1, r9, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3f9478 │ │ │ │ ldr r5, [r4, #156] @ 0x9c │ │ │ │ add r3, r9, r9, lsl #3 │ │ │ │ add r3, r9, r3, lsl #2 │ │ │ │ mov r0, r4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ bl 3f8c6c │ │ │ │ @@ -391056,41 +391056,41 @@ │ │ │ │ strh r0, [r8, #102] @ 0x66 │ │ │ │ b 3f953c │ │ │ │ ldr r1, [pc, #112] @ 3fa208 │ │ │ │ ldr r0, [pc, #112] @ 3fa20c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ b 3f94c8 │ │ │ │ mov r1, #0 │ │ │ │ strh r1, [r2, #178] @ 0xb2 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r2, r2, r3 │ │ │ │ strh r1, [r2, #180] @ 0xb4 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r3, r2, r3 │ │ │ │ strh r1, [r3, #200] @ 0xc8 │ │ │ │ b 3f953c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r0, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r4, r4, asr #14 │ │ │ │ - rsbseq lr, sp, r0, ror r4 │ │ │ │ - rsbseq lr, sp, ip, lsl #9 │ │ │ │ + addseq fp, r4, r4, lsr r6 │ │ │ │ + rsbseq lr, sp, r0, ror #6 │ │ │ │ + rsbseq lr, sp, ip, ror r3 │ │ │ │ smlatbeq r0, r4, sl, pc @ │ │ │ │ - addseq fp, r4, r0, lsr r5 │ │ │ │ + addseq fp, r4, r0, lsr #8 │ │ │ │ ldrdeq pc, [r0, -ip] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x0094b4b0 │ │ │ │ - rsbseq lr, sp, r4, ror #8 │ │ │ │ - rsbseq lr, sp, r0, ror r0 │ │ │ │ - @ instruction: 0x0094a8d0 │ │ │ │ - rsbseq sp, sp, r4, ror #16 │ │ │ │ + addseq fp, r4, r0, lsr #7 │ │ │ │ + rsbseq lr, sp, r4, asr r3 │ │ │ │ + rsbseq sp, sp, r0, ror #30 │ │ │ │ + addseq sl, r4, r0, asr #15 │ │ │ │ + rsbseq sp, sp, r4, asr r7 │ │ │ │ │ │ │ │ 003fa210 : │ │ │ │ mvn r3, #0 │ │ │ │ strb r3, [r0, #153] @ 0x99 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -391162,24 +391162,24 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [pc, #32] @ 3fa34c │ │ │ │ ldr r0, [pc, #32] @ 3fa350 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r3, #212 @ 0xd4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fa30c │ │ │ │ @ instruction: 0x0100ebb4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, r4, ip, lsr r7 │ │ │ │ - rsbseq sp, sp, ip, lsl r7 │ │ │ │ + addseq sl, r4, ip, lsr #12 │ │ │ │ + rsbseq sp, sp, ip, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 3fa364 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rsceq r5, pc, ip, lsl lr @ │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ ands r1, r3, #1024 @ 0x400 │ │ │ │ ldrbne r1, [r0, #932] @ 0x3a4 │ │ │ │ lsrne r1, r1, #3 │ │ │ │ andne r1, r1, #1 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ @@ -391187,33 +391187,33 @@ │ │ │ │ lslne r2, r2, #29 │ │ │ │ orrne r1, r1, r2, lsr #31 │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ ldrbne r3, [r0, #932] @ 0x3a4 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ lslne r3, r3, #30 │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3fa428 │ │ │ │ ldr r2, [pc, #108] @ 3fa42c │ │ │ │ ldr r1, [pc, #108] @ 3fa430 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #80] @ 3fa434 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [pc, #68] @ 3fa438 │ │ │ │ ldr r2, [pc, #68] @ 3fa43c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -391221,17 +391221,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0094a7d0 │ │ │ │ - ldrsbeq r9, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r8, lr, r4, lsr #14 │ │ │ │ + addseq sl, r4, r0, asr #13 │ │ │ │ + rsbseq r9, fp, r0, asr #11 │ │ │ │ + rsbseq r8, lr, r4, lsl r6 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsceq r5, pc, r4, lsl #27 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -391241,15 +391241,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r5, pc, #76 @ 0x4c │ │ │ │ ldrd r4, [r5] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r2, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -391265,17 +391265,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ eorseq r0, r0, r0, lsr r0 │ │ │ │ - addseq sl, r4, r8, lsr r7 │ │ │ │ - rsbseq sp, sp, r8, lsl #12 │ │ │ │ - rsbseq sp, sp, r4, lsr #12 │ │ │ │ + addseq sl, r4, r8, lsr #12 │ │ │ │ + ldrsheq sp, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq sp, sp, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #204] @ 3fa5c8 │ │ │ │ ldr r7, [pc, #204] @ 3fa5cc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391284,15 +391284,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ mov r9, #0 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e81bc │ │ │ │ @@ -391306,39 +391306,39 @@ │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #104] @ 3fa5d8 │ │ │ │ ldr r8, [pc, #104] @ 3fa5dc │ │ │ │ mov r0, sl │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, sl │ │ │ │ bl 381344 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 381244 │ │ │ │ - umullseq sl, r4, r8, r6 │ │ │ │ - rsbseq sp, sp, r8, lsl #11 │ │ │ │ - rsbseq sp, sp, r0, ror #10 │ │ │ │ + addseq sl, r4, r8, lsl #11 │ │ │ │ + rsbseq sp, sp, r8, ror r4 │ │ │ │ + rsbseq sp, sp, r0, asr r4 │ │ │ │ rsceq r5, pc, ip, lsr #24 │ │ │ │ - rsbseq r6, ip, ip, asr #29 │ │ │ │ - ldrheq r6, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + ldrheq r6, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r6, ip, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #252] @ 3fa6fc │ │ │ │ @@ -391385,15 +391385,15 @@ │ │ │ │ ldr r4, [r5, #928] @ 0x3a0 │ │ │ │ b 3fa61c │ │ │ │ ldr r1, [pc, #92] @ 3fa708 │ │ │ │ ldr r0, [pc, #92] @ 3fa70c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fa618 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ bl 3e8dd0 │ │ │ │ ldr r3, [r5, #936] @ 0x3a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #936] @ 0x3a8 │ │ │ │ @@ -391404,17 +391404,17 @@ │ │ │ │ ldr r3, [r5, #932] @ 0x3a4 │ │ │ │ bic r3, r3, #45 @ 0x2d │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r5, #932] @ 0x3a4 │ │ │ │ b 3fa678 │ │ │ │ tsteq r0, r8, lsl #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, r4, r4, lsl r5 │ │ │ │ - addseq sl, r4, r8, ror #9 │ │ │ │ - rsbseq r7, ip, r4, lsl #21 │ │ │ │ + addseq sl, r4, r4, lsl #8 │ │ │ │ + @ instruction: 0x0094a3d8 │ │ │ │ + rsbseq r7, ip, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #516] @ 3fa92c │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ @@ -391431,15 +391431,15 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #468] @ 3fa934 │ │ │ │ ldr r0, [pc, #468] @ 3fa938 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #444] @ 3fa93c │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r2, #32 │ │ │ │ bhi 3fa738 │ │ │ │ ldrsb r0, [r0, r2] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -391544,17 +391544,17 @@ │ │ │ │ orreq r3, r3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ bne 3fa8b4 │ │ │ │ b 3fa808 │ │ │ │ ldrdeq lr, [r0, -r8] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, r4, r4, lsr r4 │ │ │ │ - rsbseq r7, ip, ip, asr #19 │ │ │ │ - @ instruction: 0x0094a3f5 │ │ │ │ + addseq sl, r4, r4, lsr #6 │ │ │ │ + ldrheq r7, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + addseq sl, r4, r5, ror #5 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ andeq r8, r0, r0, lsl #1 │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ ldrb ip, [r2, #5] │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ ldrb r0, [r2, #6] │ │ │ │ @@ -391640,50 +391640,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3fab3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3faa10 │ │ │ │ ldr r0, [pc, #72] @ 3fab40 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3faa10 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r0, ip, r3, lr │ │ │ │ andeq r3, r0, r8, asr r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq ip, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq sp, sp, r8, asr #32 │ │ │ │ + rsbseq ip, sp, r4, asr #29 │ │ │ │ + rsbseq ip, sp, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 3fac84 │ │ │ │ ldr lr, [pc, #296] @ 3fac88 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391740,40 +391740,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3faca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fab98 │ │ │ │ ldr r0, [pc, #56] @ 3faca8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fab98 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq r0, r8, r2, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r0, r8, r2, lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r4, asr r2 │ │ │ │ andeq r4, r0, r0, lsr #26 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, sp, r4, ror #30 │ │ │ │ - rsbseq ip, sp, r8, lsl #31 │ │ │ │ + rsbseq ip, sp, r4, asr lr │ │ │ │ + rsbseq ip, sp, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -391823,15 +391823,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 3fae40 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3fae14 │ │ │ │ ldr r3, [pc, #632] @ 3fb01c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fae14 │ │ │ │ @@ -391848,22 +391848,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 3fb028 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [pc, #528] @ 3fb02c │ │ │ │ ldr r3, [pc, #492] @ 3fb00c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -391905,22 +391905,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3fb038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fad5c │ │ │ │ ldr r1, [pc, #300] @ 3fb030 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3fafb4 │ │ │ │ ldr r1, [pc, #264] @ 3fb020 │ │ │ │ @@ -391938,26 +391938,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3fb03c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fafa8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 3fad94 │ │ │ │ @@ -391969,43 +391969,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 3fae80 │ │ │ │ b 3fad9c │ │ │ │ ldr r0, [pc, #108] @ 3fb040 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3faf8c │ │ │ │ ldr r0, [pc, #92] @ 3fb044 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fad5c │ │ │ │ ldr r0, [pc, #76] @ 3fb048 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fae14 │ │ │ │ tsteq r0, r4, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq r0, r0, r0, lr │ │ │ │ @ instruction: 0x00005bbc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007dce90 │ │ │ │ + rsbseq ip, sp, r0, lsl #27 │ │ │ │ smlatteq r0, r8, pc, sp @ │ │ │ │ strdeq r6, [r0], -r4 │ │ │ │ andeq r6, r0, r4, lsl #10 │ │ │ │ - rsbseq ip, sp, r4, lsl #28 │ │ │ │ - @ instruction: 0x007dcc9c │ │ │ │ - @ instruction: 0x007dcc90 │ │ │ │ - rsbseq ip, sp, r0, asr #26 │ │ │ │ - ldrsbeq ip, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsheq ip, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, sp, ip, lsl #23 │ │ │ │ + rsbseq ip, sp, r0, lsl #23 │ │ │ │ + rsbseq ip, sp, r0, lsr ip │ │ │ │ + rsbseq ip, sp, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 3fb130 │ │ │ │ mov r7, r1 │ │ │ │ @@ -392055,17 +392055,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 27ca18 │ │ │ │ - rsbseq ip, sp, r4, ror #25 │ │ │ │ - ldrsbeq ip, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq ip, sp, r0, ror #25 │ │ │ │ + ldrsbeq ip, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq ip, sp, r8, asr #23 │ │ │ │ + ldrsbeq ip, [sp], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 3fb544 │ │ │ │ ldr r3, [pc, #1008] @ 3fb548 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -392207,24 +392207,24 @@ │ │ │ │ beq 3fb4d4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3fb57c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fb27c │ │ │ │ ldr r3, [pc, #444] @ 3fb580 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb1e4 │ │ │ │ ldr r3, [pc, #412] @ 3fb574 │ │ │ │ @@ -392241,25 +392241,25 @@ │ │ │ │ beq 3fb4f8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3fb584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr ip, [r4] │ │ │ │ b 3fb1e4 │ │ │ │ ldr r3, [pc, #308] @ 3fb588 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb2dc │ │ │ │ @@ -392277,75 +392277,75 @@ │ │ │ │ beq 3fb51c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 3fb58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fb2dc │ │ │ │ ldr r0, [pc, #180] @ 3fb590 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fb27c │ │ │ │ ldr r0, [pc, #148] @ 3fb594 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr ip, [r4] │ │ │ │ b 3fb1e4 │ │ │ │ ldr r0, [pc, #116] @ 3fb598 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fb2dc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq r0, ip, ip, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0100dc94 │ │ │ │ - rsbseq ip, sp, r0, ror #23 │ │ │ │ - @ instruction: 0x00949abc │ │ │ │ - rsbseq ip, sp, r4, asr #23 │ │ │ │ + ldrsbeq ip, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + addseq r9, r4, ip, lsr #19 │ │ │ │ + ldrheq ip, [sp], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq sp, [r0, -r8] │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r6, r0, r8, ror r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, sp, r0, ror #19 │ │ │ │ + ldrsbeq ip, [sp], #-128 @ 0xffffff80 @ │ │ │ │ andeq r5, r0, r0, ror #21 │ │ │ │ - rsbseq ip, sp, r8, asr #21 │ │ │ │ + ldrheq ip, [sp], #-152 @ 0xffffff68 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbseq ip, sp, r4, lsl #19 │ │ │ │ - rsbseq ip, sp, r0, lsl r9 │ │ │ │ - rsbseq ip, sp, ip, ror #20 │ │ │ │ - rsbseq ip, sp, r4, lsl #19 │ │ │ │ + rsbseq ip, sp, r4, ror r8 │ │ │ │ + rsbseq ip, sp, r0, lsl #16 │ │ │ │ + rsbseq ip, sp, ip, asr r9 │ │ │ │ + rsbseq ip, sp, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -392371,18 +392371,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3fb62c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ tsteq r0, ip, lsl #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrheq ip, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq ip, sp, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 3fb7a4 │ │ │ │ ldr ip, [pc, #348] @ 3fb7a8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -392442,51 +392442,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3fb7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fb694 │ │ │ │ ldr r0, [pc, #76] @ 3fb7cc │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fb694 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0100d7bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r0, r4, r7, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r8, ror #14 │ │ │ │ andeq r2, r0, r8, ror r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ rsceq r4, pc, r4, lsl #22 │ │ │ │ - rsbseq ip, sp, r4, lsl #17 │ │ │ │ - rsbseq ip, sp, r4, ror #17 │ │ │ │ + rsbseq ip, sp, r4, ror r7 │ │ │ │ + ldrsbeq ip, [sp], #-116 @ 0xffffff8c @ │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb8f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -392660,15 +392660,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3fbb90 │ │ │ │ ldr r8, [pc, #480] @ 3fbc80 │ │ │ │ mov r9, r4 │ │ │ │ b 3fbad0 │ │ │ │ - bl 9ecd90 │ │ │ │ + bl 9ecc80 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 3fbaf8 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -392758,45 +392758,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3fbca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fba40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3fbca4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fba40 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r0, ip, r3, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x0100d2b4 │ │ │ │ - bl 8fc098 │ │ │ │ + bl 8fc098 │ │ │ │ tsteq r0, ip, ror #4 │ │ │ │ andeq r4, r0, r8, ror #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, sp, r8, lsl #9 │ │ │ │ - rsbseq ip, sp, r8, lsr #9 │ │ │ │ + rsbseq ip, sp, r8, ror r3 │ │ │ │ + @ instruction: 0x007dc398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 3fbfd0 │ │ │ │ ldr r3, [pc, #784] @ 3fbfd4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -392886,40 +392886,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 3fbfe0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fbf20 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 9e3f40 │ │ │ │ + bl 9e3e30 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 6701d0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 3fbd0c │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9ed814 │ │ │ │ + bl 9ed704 │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 3fbeb4 │ │ │ │ cmp r0, #1 │ │ │ │ beq 3fbef4 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 9ed8c0 │ │ │ │ + bl 9ed7b0 │ │ │ │ b 3fbd00 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -392971,44 +392971,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fbff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r1, [r4] │ │ │ │ b 3fbe28 │ │ │ │ ldr r0, [pc, #64] @ 3fbff4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r1, [r4] │ │ │ │ b 3fbe28 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsl r1 │ │ │ │ strdeq sp, [r0, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007dc198 │ │ │ │ - rsbseq ip, sp, r8, asr #3 │ │ │ │ + rsbseq ip, sp, r8, lsl #1 │ │ │ │ + ldrheq ip, [sp], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 3fc14c │ │ │ │ mov r7, r3 │ │ │ │ @@ -393028,15 +393028,15 @@ │ │ │ │ beq 3fc068 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 8f0be0 │ │ │ │ + bl 8f0ad0 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -393048,15 +393048,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8f0600 │ │ │ │ + bl 8f04f0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -393082,15 +393082,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 8f0be0 │ │ │ │ + bl 8f0ad0 │ │ │ │ str r7, [r4] │ │ │ │ b 3fc0ec │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r0, ip, sp, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -393154,15 +393154,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 8f0be0 │ │ │ │ + bl 8f0ad0 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 3fc1e4 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -393188,15 +393188,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8f0be0 │ │ │ │ + bl 8f0ad0 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 3fc1ec │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -393213,23 +393213,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 3fc1d4 │ │ │ │ ldr r0, [pc, #416] @ 3fc4dc │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ mvn r0, #0 │ │ │ │ b 3fc1f0 │ │ │ │ ldr r0, [pc, #388] @ 3fc4e0 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 3fc34c │ │ │ │ ldr r3, [pc, #364] @ 3fc4e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fc1d4 │ │ │ │ ldr r3, [pc, #348] @ 3fc4e8 │ │ │ │ @@ -393250,23 +393250,23 @@ │ │ │ │ beq 3fc498 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3fc4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fc1d4 │ │ │ │ ldr r3, [pc, #216] @ 3fc4e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fc1ec │ │ │ │ ldr r3, [pc, #216] @ 3fc4f8 │ │ │ │ @@ -393287,52 +393287,52 @@ │ │ │ │ beq 3fc4b0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3fc4fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fc1ec │ │ │ │ ldr r0, [pc, #96] @ 3fc500 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fc1d4 │ │ │ │ ldr r0, [pc, #76] @ 3fc504 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fc1ec │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, ip, ip, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, ror #24 │ │ │ │ tsteq r0, ip, lsl #24 │ │ │ │ - rsbseq fp, sp, r4, ror lr │ │ │ │ - rsbseq fp, sp, r4, asr #30 │ │ │ │ + rsbseq fp, sp, r4, ror #26 │ │ │ │ + rsbseq fp, sp, r4, lsr lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r0, lsl #28 │ │ │ │ + ldrsheq fp, [sp], #-192 @ 0xffffff40 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - rsbseq fp, sp, r4, ror #28 │ │ │ │ - ldrheq fp, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - @ instruction: 0x007dbe94 │ │ │ │ + rsbseq fp, sp, r4, asr sp │ │ │ │ + rsbseq fp, sp, r0, lsr #25 │ │ │ │ + rsbseq fp, sp, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 3fcd54 │ │ │ │ @@ -393382,15 +393382,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 3fcd68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 3fcd6c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #1912] @ 3fcd70 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -393417,15 +393417,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 8f0600 │ │ │ │ + bl 8f04f0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3fcc7c │ │ │ │ @@ -393474,15 +393474,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8f0be0 │ │ │ │ + bl 8f0ad0 │ │ │ │ ldr r2, [pc, #1552] @ 3fcd78 │ │ │ │ ldr r3, [pc, #1516] @ 3fcd58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393633,24 +393633,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 3fcd88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 3fc738 │ │ │ │ ldr r3, [pc, #892] @ 3fcd8c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -393670,24 +393670,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 3fcd90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 3fc624 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -393714,26 +393714,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3fcd98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mvn r4, #0 │ │ │ │ b 3fc760 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3fc624 │ │ │ │ b 3fcabc │ │ │ │ ldr r1, [pc, #564] @ 3fcd9c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -393759,53 +393759,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3fcda0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 3fc738 │ │ │ │ ldr r0, [pc, #392] @ 3fcda4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fca94 │ │ │ │ ldr r0, [pc, #376] @ 3fcda8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 3fc738 │ │ │ │ ldr r0, [pc, #332] @ 3fcdac │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 3fc738 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -393833,64 +393833,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3fcdb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fcb4c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 3fcdb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fcb4c │ │ │ │ ldr r0, [pc, #120] @ 3fcdbc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fcb4c │ │ │ │ ldrdeq ip, [r0, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r0, r0, r8, ip │ │ │ │ - addseq r8, r4, r8, asr #13 │ │ │ │ - addeq lr, r0, r4, lsr #15 │ │ │ │ - ldrheq r7, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x009485b8 │ │ │ │ + umulleq lr, r0, r4, r6 │ │ │ │ + rsbseq r7, fp, ip, lsr #7 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ @ instruction: 0x0100c69c │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r0, lsr fp │ │ │ │ + rsbseq fp, sp, r0, lsr #20 │ │ │ │ andeq r3, r0, r4, asr #19 │ │ │ │ - rsbseq fp, sp, r0, lsl r9 │ │ │ │ + rsbseq fp, sp, r0, lsl #16 │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ - rsbseq fp, sp, ip, lsr #17 │ │ │ │ + @ instruction: 0x007db79c │ │ │ │ andeq r2, r0, ip, lsr #5 │ │ │ │ - rsbseq fp, sp, r4, asr #19 │ │ │ │ - ldrheq fp, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsheq fp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq fp, sp, ip, lsl r9 │ │ │ │ + ldrheq fp, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq fp, sp, r0, lsr #13 │ │ │ │ + rsbseq fp, sp, r4, ror #17 │ │ │ │ + rsbseq fp, sp, ip, lsl #16 │ │ │ │ andeq r4, r0, r0, lsl #25 │ │ │ │ - rsbseq fp, sp, r8, lsl #15 │ │ │ │ - rsbseq fp, sp, r0, lsr #14 │ │ │ │ - rsbseq fp, sp, r4, lsr #15 │ │ │ │ + rsbseq fp, sp, r8, ror r6 │ │ │ │ + rsbseq fp, sp, r0, lsl r6 │ │ │ │ + @ instruction: 0x007db694 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -393958,33 +393958,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3fd004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 3fce50 │ │ │ │ ldr r0, [pc, #228] @ 3fd008 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 3fce50 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3fce50 │ │ │ │ ldr r3, [pc, #184] @ 3fd00c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -394004,43 +394004,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fd010 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fce50 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3fd014 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fce50 │ │ │ │ tsteq r0, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r0, r0, pc, fp @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq r0, ip, pc, fp @ │ │ │ │ andeq r6, r0, r0, ror lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r8, lsl r8 │ │ │ │ - rsbseq fp, sp, r8, asr #16 │ │ │ │ + rsbseq fp, sp, r8, lsl #14 │ │ │ │ + rsbseq fp, sp, r8, lsr r7 │ │ │ │ andeq r4, r0, r8, lsl #28 │ │ │ │ - ldrsbeq fp, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq fp, sp, ip, lsl #14 │ │ │ │ + rsbseq fp, sp, r4, asr #11 │ │ │ │ + ldrsheq fp, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -394229,30 +394229,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3fd500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fd1c8 │ │ │ │ ldr r1, [pc, #400] @ 3fd504 │ │ │ │ ldr r3, [pc, #344] @ 3fd4d0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -394331,46 +394331,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fd1c8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r0, r0, sp, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0100bd94 │ │ │ │ - rsbseq fp, sp, ip, lsl r6 │ │ │ │ - addeq fp, r2, ip, lsl ip │ │ │ │ + rsbseq fp, sp, ip, lsl #10 │ │ │ │ + addeq fp, r2, ip, lsl #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r0, r0, fp, fp │ │ │ │ - addeq r0, fp, r4, lsr #7 │ │ │ │ - addeq fp, r2, ip, lsr #22 │ │ │ │ + umulleq r0, fp, r4, r2 │ │ │ │ + addeq fp, r2, ip, lsl sl │ │ │ │ andeq r2, r0, r4, ror #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq ip, r0, r0, lsl #4 │ │ │ │ + strdeq ip, [r0], r0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r0, ror r4 │ │ │ │ + rsbseq fp, sp, r0, ror #6 │ │ │ │ @ instruction: 0x0100ba90 │ │ │ │ - addeq r0, fp, r4, lsl #5 │ │ │ │ - rsbseq fp, sp, r0, lsl r4 │ │ │ │ - addeq r0, fp, r8, ror #4 │ │ │ │ - ldrsheq fp, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - addeq r0, fp, r8, lsl r2 │ │ │ │ - addeq fp, r2, r0, lsr #19 │ │ │ │ - rsbseq fp, sp, ip, lsl #7 │ │ │ │ - @ instruction: 0x007db390 │ │ │ │ - rsbseq fp, sp, r8, ror r3 │ │ │ │ - addeq fp, r2, r8, ror r9 │ │ │ │ - rsbseq fp, sp, r4, ror #6 │ │ │ │ - rsbseq fp, sp, r8, ror #6 │ │ │ │ - ldrdeq r0, [r9], ip │ │ │ │ - rsbseq fp, sp, r8, ror #6 │ │ │ │ + addeq r0, fp, r4, ror r1 │ │ │ │ + rsbseq fp, sp, r0, lsl #6 │ │ │ │ + addeq r0, fp, r8, asr r1 │ │ │ │ + rsbseq fp, sp, r4, ror #5 │ │ │ │ + addeq r0, fp, r8, lsl #2 │ │ │ │ + umulleq fp, r2, r0, r8 │ │ │ │ + rsbseq fp, sp, ip, ror r2 │ │ │ │ + rsbseq fp, sp, r0, lsl #5 │ │ │ │ + rsbseq fp, sp, r8, ror #4 │ │ │ │ + addeq fp, r2, r8, ror #16 │ │ │ │ + rsbseq fp, sp, r4, asr r2 │ │ │ │ + rsbseq fp, sp, r8, asr r2 │ │ │ │ + addeq r0, r9, ip, asr #23 │ │ │ │ + rsbseq fp, sp, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 3fd758 │ │ │ │ ldr r3, [pc, #512] @ 3fd75c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -394479,42 +394479,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3fd778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fd630 │ │ │ │ ldr r0, [pc, #60] @ 3fd77c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fd630 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq r0, ip, r8, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, asr r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r0, r8, r7, fp │ │ │ │ @ instruction: 0x00001bb4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r8, lsr r1 │ │ │ │ - rsbseq fp, sp, r8, asr r1 │ │ │ │ + rsbseq fp, sp, r8, lsr #32 │ │ │ │ + rsbseq fp, sp, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 3fd968 │ │ │ │ ldr r1, [pc, #464] @ 3fd96c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -394575,28 +394575,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 3fd97c │ │ │ │ ldr r0, [pc, #256] @ 3fd980 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ ldr r2, [pc, #232] @ 3fd984 │ │ │ │ ldr r3, [pc, #204] @ 3fd96c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3fd964 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b87cf4 │ │ │ │ + b b87be4 │ │ │ │ ldr r3, [pc, #184] @ 3fd988 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fd7d0 │ │ │ │ ldr r3, [pc, #168] @ 3fd98c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -394613,43 +394613,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fd994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fd7d0 │ │ │ │ ldr r0, [pc, #68] @ 3fd998 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fd7d0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, ror #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, asr #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq fp, [r0, -r8] │ │ │ │ - @ instruction: 0x007db09c │ │ │ │ + rsbseq sl, sp, ip, lsl #31 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ tsteq r0, r8, ror #10 │ │ │ │ @ instruction: 0x00002db0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, sp, r0, lsl #31 │ │ │ │ - rsbseq sl, sp, r0, lsr #31 │ │ │ │ + rsbseq sl, sp, r0, ror lr │ │ │ │ + @ instruction: 0x007dae90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -394744,15 +394744,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 8f0600 │ │ │ │ + bl 8f04f0 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3fdf70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -394775,15 +394775,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8f0be0 │ │ │ │ + bl 8f0ad0 │ │ │ │ b 3fda3c │ │ │ │ ldr r2, [pc, #3472] @ 3fe950 │ │ │ │ ldr r3, [pc, #3456] @ 3fe944 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -394849,15 +394849,15 @@ │ │ │ │ beq 3fdb8c │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 3fe954 │ │ │ │ ldr r0, [pc, #3208] @ 3fe958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fdb8c │ │ │ │ ldr r3, [pc, #3172] @ 3fe94c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fda3c │ │ │ │ @@ -394879,24 +394879,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 3fe960 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fda3c │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 3fb630 │ │ │ │ ldr r3, [pc, #2996] @ 3fe94c │ │ │ │ @@ -394924,27 +394924,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 3fe968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fdb8c │ │ │ │ ldr r3, [pc, #2824] @ 3fe94c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fda3c │ │ │ │ @@ -394965,15 +394965,15 @@ │ │ │ │ beq 3fe928 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 3fe970 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fdd60 │ │ │ │ ldr r3, [pc, #2696] @ 3fe94c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -394997,15 +394997,15 @@ │ │ │ │ beq 3fec60 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 3fe978 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fdd60 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe368 │ │ │ │ @@ -395044,15 +395044,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 3fe980 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fdd60 │ │ │ │ ldr r3, [pc, #2436] @ 3fe984 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -395088,29 +395088,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 3fe98c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fdb8c │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 3fdc78 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -395184,29 +395184,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 3fe994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fdb8c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3fdb8c │ │ │ │ ldr r2, [pc, #1836] @ 3fe998 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -395232,29 +395232,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 3fe99c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fdb8c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 3fb04c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -395480,27 +395480,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3fe9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe4f4 │ │ │ │ b 3fe520 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -395512,15 +395512,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 3fe9ac │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fdb8c │ │ │ │ ldr r3, [pc, #620] @ 3fe9b0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fee38 │ │ │ │ @@ -395539,30 +395539,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3fe9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe63c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -395602,15 +395602,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -395621,97 +395621,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3fe9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe63c │ │ │ │ ldr r0, [pc, #200] @ 3fe9c0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fda3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 3fe9c4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fdb8c │ │ │ │ ldr r0, [pc, #152] @ 3fe9c8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fda3c │ │ │ │ tsteq r0, r4, lsr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, lsr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r4, asr #4 │ │ │ │ - umullseq r6, r4, r0, pc @ │ │ │ │ - rsbseq fp, sp, r4, lsr #2 │ │ │ │ + addseq r6, r4, r0, lsl #29 │ │ │ │ + rsbseq fp, sp, r4, lsl r0 │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ - ldrsbeq sl, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq sl, sp, r4, asr #21 │ │ │ │ andeq r5, r0, r0, asr #2 │ │ │ │ - rsbseq sl, sp, ip, lsr #26 │ │ │ │ + rsbseq sl, sp, ip, lsl ip │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ - rsbseq sl, sp, r8, lsl #23 │ │ │ │ + rsbseq sl, sp, r8, ror sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq sl, sp, r0, ror #20 │ │ │ │ + rsbseq sl, sp, r0, asr r9 │ │ │ │ andeq r2, r0, r8, ror #15 │ │ │ │ - ldrsbeq sl, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq sl, sp, r8, asr #19 │ │ │ │ andeq r5, r0, r8, ror ip │ │ │ │ andeq r1, r0, r4, ror #26 │ │ │ │ - ldrheq fp, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq fp, sp, r8, lsr #5 │ │ │ │ andeq r2, r0, r4, lsl #23 │ │ │ │ - rsbseq sl, sp, r4, lsl sl │ │ │ │ + rsbseq sl, sp, r4, lsl #18 │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ - rsbseq sl, sp, r8, lsl sl │ │ │ │ + rsbseq sl, sp, r8, lsl #18 │ │ │ │ andeq r5, r0, ip, ror #28 │ │ │ │ andeq r4, r0, r0, ror #3 │ │ │ │ - rsbseq sl, sp, r4, lsr r7 │ │ │ │ - ldrheq sl, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq sl, sp, r4, lsr #12 │ │ │ │ + rsbseq sl, sp, r8, lsr #25 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - ldrheq sl, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq sl, sp, r0, lsr #19 │ │ │ │ andeq r6, r0, ip, lsl r9 │ │ │ │ - rsbseq sl, sp, r8, lsl #21 │ │ │ │ - rsbseq sl, sp, r0, ror r0 │ │ │ │ - rsbseq sl, sp, r0, lsr #5 │ │ │ │ - rsbseq sl, sp, r8, asr r1 │ │ │ │ + rsbseq sl, sp, r8, ror r9 │ │ │ │ + rsbseq r9, sp, r0, ror #30 │ │ │ │ + @ instruction: 0x007da190 │ │ │ │ + rsbseq sl, sp, r8, asr #32 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x007da694 │ │ │ │ + rsbseq sl, sp, r4, lsl #11 │ │ │ │ andeq r7, r0, r0, ror r1 │ │ │ │ - rsbseq sl, sp, ip, lsl r5 │ │ │ │ - rsbseq sl, sp, r8, lsr #13 │ │ │ │ - rsbseq r9, sp, ip, lsr #31 │ │ │ │ + rsbseq sl, sp, ip, lsl #8 │ │ │ │ + @ instruction: 0x007da598 │ │ │ │ + @ instruction: 0x007d9e9c │ │ │ │ + rsbseq r9, sp, r8, ror ip │ │ │ │ rsbseq r9, sp, r8, lsl #27 │ │ │ │ - @ instruction: 0x007d9e98 │ │ │ │ andeq r3, r0, r8, asr #8 │ │ │ │ - ldrheq sl, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sl, sp, r8, lsr #1 │ │ │ │ andeq r6, r0, r0, lsl fp │ │ │ │ - ldrsbeq sl, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrheq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r9, sp, r0, ror pc │ │ │ │ - rsbseq sl, sp, r0, lsl r0 │ │ │ │ - rsbseq sl, sp, r4, ror #4 │ │ │ │ + rsbseq sl, sp, r8, asr #1 │ │ │ │ + rsbseq r9, sp, ip, lsr #27 │ │ │ │ + rsbseq r9, sp, r0, ror #28 │ │ │ │ + rsbseq r9, sp, r0, lsl #30 │ │ │ │ + rsbseq sl, sp, r4, asr r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, sp, r0, ror #9 │ │ │ │ - rsbseq sl, sp, ip, ror r2 │ │ │ │ - @ instruction: 0x007da390 │ │ │ │ - rsbseq sl, sp, r4, asr #9 │ │ │ │ - rsbseq r9, sp, r8, lsr #31 │ │ │ │ - rsbseq sl, sp, ip, asr r0 │ │ │ │ - ldrsbeq sl, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r9, sp, ip, lsl ip │ │ │ │ + ldrsbeq sl, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq sl, sp, ip, ror #2 │ │ │ │ + rsbseq sl, sp, r0, lsl #5 │ │ │ │ + ldrheq sl, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x007d9e98 │ │ │ │ + rsbseq r9, sp, ip, asr #30 │ │ │ │ + rsbseq sl, sp, r8, asr #5 │ │ │ │ + rsbseq r9, sp, ip, lsl #22 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe580 │ │ │ │ ldr r3, [pc, #-128] @ 3fe9cc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395732,26 +395732,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 3fe9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe580 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe580 │ │ │ │ ldr r3, [pc, #-284] @ 3fe9d4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -395773,33 +395773,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 3fe9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe570 │ │ │ │ ldr r0, [pc, #-424] @ 3fe9dc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -395830,38 +395830,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 3fe9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe330 │ │ │ │ ldr r0, [pc, #-644] @ 3fe9e4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fda3c │ │ │ │ ldr r0, [pc, #-664] @ 3fe9e8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fda3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fecb0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -395887,26 +395887,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 3fe9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe530 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe540 │ │ │ │ ldr r3, [pc, #-872] @ 3fe9f4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -395928,46 +395928,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 3fe9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe560 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 3fe570 │ │ │ │ b 3feae8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 3fe9fc │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fdb8c │ │ │ │ ldr r0, [pc, #-1060] @ 3fea00 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fdb8c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -395980,22 +395980,22 @@ │ │ │ │ b 3fe820 │ │ │ │ ldr r0, [pc, #-1136] @ 3fea04 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe6e8 │ │ │ │ ldr r0, [pc, #-1164] @ 3fea08 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe570 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 3fe580 │ │ │ │ b 3fea44 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -396017,81 +396017,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 3fea14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe40c │ │ │ │ ldr r0, [pc, #-1336] @ 3fea18 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe580 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 3fea1c │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe7e0 │ │ │ │ ldr r0, [pc, #-1392] @ 3fea20 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe40c │ │ │ │ ldr r0, [pc, #-1416] @ 3fea24 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe530 │ │ │ │ ldr r0, [pc, #-1440] @ 3fea28 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe560 │ │ │ │ ldr r0, [pc, #-1464] @ 3fea2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe63c │ │ │ │ ldr r0, [pc, #-1508] @ 3fea30 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fe330 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ff27c │ │ │ │ @@ -396224,41 +396224,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 3ff1f8 │ │ │ │ ldr r0, [pc, #72] @ 3ff29c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 3ff1f8 │ │ │ │ ldr r0, [pc, #60] @ 3ff2a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b745f0 │ │ │ │ + bl b744e0 │ │ │ │ b 3ff1f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3fd99c │ │ │ │ b 3ff1d0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbseq sl, sp, ip, ror #5 │ │ │ │ - rsbseq sl, sp, ip, lsr #6 │ │ │ │ + ldrsbeq sl, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sl, sp, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 3fd99c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -396347,25 +396347,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 3ff9ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ff394 │ │ │ │ ldr r3, [pc, #1328] @ 3ff9b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396383,25 +396383,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3ff9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ff394 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 3ff3dc │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 3ff3dc │ │ │ │ @@ -396457,28 +396457,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 3ff9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ff46c │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 3ff594 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 3ff594 │ │ │ │ @@ -396538,26 +396538,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3ff9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff594 │ │ │ │ ldr r3, [pc, #596] @ 3ff9d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -396576,61 +396576,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3ff9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff46c │ │ │ │ mov fp, r7 │ │ │ │ b 3ff478 │ │ │ │ ldr r0, [pc, #452] @ 3ff9dc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ff394 │ │ │ │ ldr r0, [pc, #424] @ 3ff9e0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ff46c │ │ │ │ ldr r0, [pc, #400] @ 3ff9e4 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ff7fc │ │ │ │ ldr r0, [pc, #372] @ 3ff9e8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ff46c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 3ff5a0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3ff394 │ │ │ │ ldr r3, [pc, #316] @ 3ff9ec │ │ │ │ @@ -396649,15 +396649,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 3ff9f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ff76c │ │ │ │ mov fp, r7 │ │ │ │ b 3ff3e8 │ │ │ │ ldr r3, [pc, #152] @ 3ff9a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396665,63 +396665,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ff9f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff3dc │ │ │ │ ldr r0, [pc, #136] @ 3ff9f8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ff95c │ │ │ │ tsteq r0, r8, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r9, [r0, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [pc], #228 @ │ │ │ │ - umullseq r5, r4, r8, r8 │ │ │ │ + addseq r5, r4, r8, lsl #15 │ │ │ │ tsteq r0, r8, ror #20 │ │ │ │ andeq r2, r0, r8, ror #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, sp, r0, lsr r2 │ │ │ │ + rsbseq sl, sp, r0, lsr #2 │ │ │ │ ldrdeq r6, [r0], -r4 │ │ │ │ - rsbseq sl, sp, r0, lsl #8 │ │ │ │ + ldrsheq sl, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ rsceq r0, pc, r0, asr #25 │ │ │ │ - addseq r5, r4, sp, ror r6 │ │ │ │ + addseq r5, r4, sp, ror #10 │ │ │ │ andeq r2, r0, r0, asr r3 │ │ │ │ - ldrheq sl, [sp], #-16 @ │ │ │ │ + rsbseq sl, sp, r0, lsr #1 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - rsbseq r9, sp, r8, asr #31 │ │ │ │ + ldrheq r9, [sp], #-232 @ 0xffffff18 @ │ │ │ │ andeq r1, r0, r0, lsr r7 │ │ │ │ - rsbseq sl, sp, r4, ror r0 │ │ │ │ - rsbseq sl, sp, r8, lsl r1 │ │ │ │ - ldrheq r9, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq sl, sp, r0, rrx │ │ │ │ - rsbseq r9, sp, r8, lsr #31 │ │ │ │ + rsbseq r9, sp, r4, ror #30 │ │ │ │ + rsbseq sl, sp, r8 │ │ │ │ + rsbseq r9, sp, r0, lsr #27 │ │ │ │ + rsbseq r9, sp, r0, asr pc │ │ │ │ + @ instruction: 0x007d9e98 │ │ │ │ andeq r5, r0, r4, ror #1 │ │ │ │ - rsbseq r9, sp, r0, lsr #29 │ │ │ │ - rsbseq r9, sp, ip, lsl #25 │ │ │ │ - ldrsbeq r9, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x007d9d90 │ │ │ │ + rsbseq r9, sp, ip, ror fp │ │ │ │ + rsbseq r9, sp, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 3ffc08 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 3ffc0c │ │ │ │ @@ -396808,28 +396808,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ffc28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ffa98 │ │ │ │ ldr r3, [pc, #116] @ 3ffc2c │ │ │ │ ldr ip, [pc, #116] @ 3ffc30 │ │ │ │ ldr r1, [pc, #116] @ 3ffc34 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 3ffc38 │ │ │ │ @@ -396842,31 +396842,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3ffa98 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r0, ip, r3, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r0, ip, r3, r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r4, ror #6 │ │ │ │ @ instruction: 0x000028b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq r9, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - addseq r5, r4, r0, lsr #1 │ │ │ │ - ldrheq r9, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r8, sp, r0, lsr #3 │ │ │ │ + rsbseq r9, sp, r8, asr #25 │ │ │ │ + umullseq r4, r4, r0, pc @ │ │ │ │ + rsbseq r9, sp, r0, lsr #25 │ │ │ │ + @ instruction: 0x007d8090 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - ldrsbeq r9, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r9, sp, r8, asr #25 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -396902,37 +396902,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ ldr r3, [pc, #76] @ 3ffd3c │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ rsceq r0, pc, ip, asr #10 │ │ │ │ - rsbseq r9, sp, ip, lsr #26 │ │ │ │ - rsbseq r9, sp, r8, lsl #26 │ │ │ │ + rsbseq r9, sp, ip, lsl ip │ │ │ │ + ldrsheq r9, [sp], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 003ffd40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396970,15 +396970,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 3ffdc0 │ │ │ │ ldr r0, [pc, #212] @ 3ffebc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92c30c │ │ │ │ + bl 92c1fc │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3ffe84 │ │ │ │ ldr sl, [pc, #184] @ 3ffec0 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -397025,17 +397025,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ rsceq r0, pc, r8, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - @ instruction: 0x00944dbc │ │ │ │ - rsbseq r7, sp, r0, asr #29 │ │ │ │ - rsbseq r9, sp, ip, asr fp │ │ │ │ + addseq r4, r4, ip, lsr #25 │ │ │ │ + ldrheq r7, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r9, sp, ip, asr #20 │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 003ffed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -397049,15 +397049,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 408bf0 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 408bf0 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 92fec4 │ │ │ │ + bl 92fdb4 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 3fff00 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27ce80 │ │ │ │ @@ -397141,39 +397141,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 4000e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fff90 │ │ │ │ ldr r0, [pc, #52] @ 4000e8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 3fff90 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq r0, ip, lr, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r0, ip, lr, r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, ip, lsl #28 │ │ │ │ andeq r6, r0, r8, lsl r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r9, sp, r8, ror r9 │ │ │ │ - @ instruction: 0x007d9994 │ │ │ │ + rsbseq r9, sp, r8, ror #16 │ │ │ │ + rsbseq r9, sp, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 400a48 │ │ │ │ ldr r1, [pc, #2372] @ 400a4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -397253,15 +397253,15 @@ │ │ │ │ bne 400608 │ │ │ │ ldr r0, [pc, #2096] @ 400a68 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r2, [pc, #2072] @ 400a6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397284,28 +397284,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 400a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4001b8 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 400194 │ │ │ │ @@ -397375,25 +397375,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 400a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 400150 │ │ │ │ mov r0, r7 │ │ │ │ bl 3fff40 │ │ │ │ b 4003c8 │ │ │ │ ldr r3, [pc, #1568] @ 400a94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -397412,27 +397412,27 @@ │ │ │ │ beq 4008f8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 400a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [pc, #1436] @ 400a9c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 400920 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -397559,21 +397559,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ ldr r0, [pc, #936] @ 400ac4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4001ac │ │ │ │ ldr r3, [pc, #912] @ 400ac8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4001b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -397588,34 +397588,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 400acc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4001b8 │ │ │ │ ldr r0, [pc, #780] @ 400ad0 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 400150 │ │ │ │ ldr r3, [pc, #756] @ 400ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 4007f8 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -397641,75 +397641,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 400adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4006bc │ │ │ │ ldr r0, [pc, #584] @ 400ae0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4001b8 │ │ │ │ ldr r0, [pc, #544] @ 400ae4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4001b8 │ │ │ │ tst r9, #15 │ │ │ │ bne 40057c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3fb9d4 │ │ │ │ b 40057c │ │ │ │ ldr r0, [pc, #488] @ 400ae8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4004f8 │ │ │ │ bl 3fb934 │ │ │ │ b 4005e4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 400804 │ │ │ │ b 4006bc │ │ │ │ ldr r0, [pc, #436] @ 400aec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4006bc │ │ │ │ ldr r2, [pc, #260] @ 400a5c │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 400af0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -397720,15 +397720,15 @@ │ │ │ │ beq 400998 │ │ │ │ ldr r0, [pc, #368] @ 400af4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4001b8 │ │ │ │ ldr r3, [pc, #332] @ 400af8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397745,81 +397745,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 400afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 400260 │ │ │ │ ldr r0, [pc, #208] @ 400b00 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 400260 │ │ │ │ tsteq r0, r0, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r0, r8, ip, r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r4, r4, ip, lsl #21 │ │ │ │ + addseq r4, r4, ip, ror r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r0, r4, asr #24 │ │ │ │ strdeq r8, [r0, -r0] │ │ │ │ - ldrheq r9, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r9, sp, r0, lsr #15 │ │ │ │ rsceq pc, lr, r0, asr #31 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r9, sp, r4, lsr #18 │ │ │ │ + rsbseq r9, sp, r4, lsl r8 │ │ │ │ rsceq pc, lr, r8, asr #29 │ │ │ │ - umullseq r4, r4, r6, r8 @ │ │ │ │ - addeq r6, r7, r0, ror #5 │ │ │ │ - @ instruction: 0x007d969c │ │ │ │ + addseq r4, r4, r6, lsl #15 │ │ │ │ + ldrdeq r6, [r7], r0 │ │ │ │ + rsbseq r9, sp, ip, lsl #11 │ │ │ │ andeq r6, r0, r0, asr #20 │ │ │ │ - rsbseq r9, sp, r8, lsl r6 │ │ │ │ + rsbseq r9, sp, r8, lsl #10 │ │ │ │ muleq r0, r8, fp │ │ │ │ - ldrheq r9, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - addseq r4, r4, r4, lsr #14 │ │ │ │ + rsbseq r9, sp, ip, lsr #13 │ │ │ │ + addseq r4, r4, r4, lsl r6 │ │ │ │ ldrdeq r8, [r0, -r8] │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ tsteq r0, r8, lsl r8 │ │ │ │ @ instruction: 0x010087bc │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ tsteq r0, r4, ror r7 │ │ │ │ tsteq r0, r0, lsr r7 │ │ │ │ - rsbseq r9, sp, r4, lsl #14 │ │ │ │ - rsbseq r9, sp, r8, lsr r7 │ │ │ │ + ldrsheq r9, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r9, sp, r8, lsr #12 │ │ │ │ andeq r5, r0, r0, lsr #11 │ │ │ │ - rsbseq r9, sp, r0, lsl #14 │ │ │ │ - rsbseq r9, sp, ip, ror #5 │ │ │ │ - addseq r4, r4, r2, ror #8 │ │ │ │ + ldrsheq r9, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsbeq r9, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + addseq r4, r4, r2, asr r3 │ │ │ │ andeq r2, r0, ip, ror r2 │ │ │ │ - ldrheq r9, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r9, sp, r8, asr #7 │ │ │ │ - rsbseq r9, sp, r4, asr #12 │ │ │ │ - ldrsheq r9, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r9, sp, r8, ror #8 │ │ │ │ + rsbseq r9, sp, ip, lsr #7 │ │ │ │ + ldrheq r9, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r9, sp, r4, lsr r5 │ │ │ │ + rsbseq r9, sp, ip, ror #5 │ │ │ │ + rsbseq r9, sp, r8, asr r3 │ │ │ │ strheq pc, [lr], #128 @ 0x80 @ │ │ │ │ - @ instruction: 0x007d9190 │ │ │ │ + rsbseq r9, sp, r0, lsl #1 │ │ │ │ andeq r1, r0, r8, asr #30 │ │ │ │ - rsbseq r9, sp, r0, asr r1 │ │ │ │ - @ instruction: 0x007d9198 │ │ │ │ + rsbseq r9, sp, r0, asr #32 │ │ │ │ + rsbseq r9, sp, r8, lsl #1 │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 400b54 │ │ │ │ @@ -397878,15 +397878,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 400c08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rsceq pc, lr, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 400df8 │ │ │ │ mov r8, r1 │ │ │ │ @@ -397902,30 +397902,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 400e08 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 400e0c │ │ │ │ ldr r1, [pc, #408] @ 400e10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 3ffd40 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -398003,24 +398003,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 400e18 │ │ │ │ ldr r0, [pc, #52] @ 400e1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r4, ror r0 │ │ │ │ + addseq r3, r4, r4, ror #30 │ │ │ │ ldrdeq r8, [r0, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r9, sp, r0, ror r6 │ │ │ │ - rsbseq r9, sp, r8, asr r6 │ │ │ │ - rsbseq r2, fp, r4, lsr #28 │ │ │ │ - rsbseq r1, lr, r0, lsl #29 │ │ │ │ + rsbseq r9, sp, r0, ror #10 │ │ │ │ + rsbseq r9, sp, r8, asr #10 │ │ │ │ + rsbseq r2, fp, r4, lsl sp │ │ │ │ + rsbseq r1, lr, r0, ror sp │ │ │ │ tsteq r0, r8, rrx │ │ │ │ - ldrsheq r9, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r2, ip, r8, lsl #7 │ │ │ │ + rsbseq r9, sp, r4, ror #7 │ │ │ │ + rsbseq r2, ip, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 400f04 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -398028,25 +398028,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 400f08 │ │ │ │ ldr r1, [pc, #188] @ 400f0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #168] @ 400f10 │ │ │ │ ldr r1, [pc, #168] @ 400f14 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #136] @ 400f18 │ │ │ │ ldr r3, [pc, #136] @ 400f1c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 400f20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -398058,31 +398058,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 400f2c │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, r4, r0, ror lr │ │ │ │ - rsbseq r2, fp, ip, asr #24 │ │ │ │ - rsbseq r1, lr, r4, lsr #25 │ │ │ │ - rsbseq r0, ip, ip, lsr lr │ │ │ │ - rsbseq r8, fp, r0, ror #16 │ │ │ │ + addseq r3, r4, r0, ror #26 │ │ │ │ + rsbseq r2, fp, ip, lsr fp │ │ │ │ + @ instruction: 0x007e1b94 │ │ │ │ + rsbseq r0, ip, ip, lsr #26 │ │ │ │ + rsbseq r8, fp, r0, asr r7 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ rsceq pc, lr, r8, asr #11 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -398118,146 +398118,146 @@ │ │ │ │ ldr r1, [pc, #48] @ 400fe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3fff40 │ │ │ │ - @ instruction: 0x00943cf8 │ │ │ │ - ldrsheq r9, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r9, sp, r4, lsl r3 │ │ │ │ + addseq r3, r4, r8, ror #23 │ │ │ │ + rsbseq r9, sp, ip, ror #3 │ │ │ │ + rsbseq r9, sp, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 40103c │ │ │ │ ldr r2, [pc, #64] @ 401040 │ │ │ │ ldr r1, [pc, #64] @ 401044 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 511cfc │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3ffed8 │ │ │ │ - addseq r3, r4, r4, lsr #25 │ │ │ │ - rsbseq r9, sp, r8, lsr #5 │ │ │ │ - rsbseq r9, sp, r0, asr #5 │ │ │ │ + umullseq r3, r4, r4, fp │ │ │ │ + @ instruction: 0x007d9198 │ │ │ │ + ldrheq r9, [sp], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 4010f8 │ │ │ │ ldr r2, [pc, #152] @ 4010fc │ │ │ │ ldr r1, [pc, #152] @ 401100 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #120] @ 401104 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c140 │ │ │ │ + bl 92c030 │ │ │ │ ldr r2, [pc, #88] @ 401108 │ │ │ │ ldr r1, [pc, #88] @ 40110c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 3ffc9c │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r3, r4, r0, asr #24 │ │ │ │ - rsbseq r9, sp, r0, asr #4 │ │ │ │ - rsbseq r9, sp, r8, asr r2 │ │ │ │ + addseq r3, r4, r0, lsr fp │ │ │ │ + rsbseq r9, sp, r0, lsr r1 │ │ │ │ + rsbseq r9, sp, r8, asr #2 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsbseq r2, fp, r8, ror #19 │ │ │ │ - rsbseq r1, lr, r0, asr #20 │ │ │ │ + ldrsbeq r2, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r1, lr, r0, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 401120 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ strheq pc, [lr], #48 @ 0x30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 4011c8 │ │ │ │ ldr r2, [pc, #140] @ 4011cc │ │ │ │ ldr r1, [pc, #140] @ 4011d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #112] @ 4011d4 │ │ │ │ ldr ip, [pc, #112] @ 4011d8 │ │ │ │ ldr r1, [pc, #112] @ 4011dc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r1, [pc, #76] @ 4011e0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 929c98 │ │ │ │ + bl 929b88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x00943bb4 │ │ │ │ - rsbseq r2, fp, ip, asr #18 │ │ │ │ - rsbseq r1, lr, r8, lsr #19 │ │ │ │ + addseq r3, r4, r4, lsr #21 │ │ │ │ + rsbseq r2, fp, ip, lsr r8 │ │ │ │ + @ instruction: 0x007e1898 │ │ │ │ rsceq pc, lr, r0, ror #6 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ rscseq lr, ip, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -398269,76 +398269,76 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 4012a8 │ │ │ │ ldr r1, [pc, #152] @ 4012ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #132] @ 4012b0 │ │ │ │ ldr r1, [pc, #132] @ 4012b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #100] @ 4012b8 │ │ │ │ ldr r1, [pc, #100] @ 4012bc │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #752 @ 0x2f0 │ │ │ │ bl 3ffc9c │ │ │ │ add r1, r5, #776 @ 0x308 │ │ │ │ mov r0, r6 │ │ │ │ bl 381344 │ │ │ │ add r1, r5, #1120 @ 0x460 │ │ │ │ add r1, r1, #4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 381244 │ │ │ │ - @ instruction: 0x00943afc │ │ │ │ - rsbseq r9, sp, r4, ror #1 │ │ │ │ - ldrsheq r9, [sp], #-12 @ │ │ │ │ - rsbseq r0, ip, r0, lsl #4 │ │ │ │ - rsbseq r0, ip, r4, lsl r2 │ │ │ │ - rsbseq r2, fp, r0, asr #16 │ │ │ │ - @ instruction: 0x007e1898 │ │ │ │ + addseq r3, r4, ip, ror #19 │ │ │ │ + ldrsbeq r8, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r8, sp, ip, ror #31 │ │ │ │ + ldrsheq r0, [ip], #-0 @ │ │ │ │ + rsbseq r0, ip, r4, lsl #2 │ │ │ │ + rsbseq r2, fp, r0, lsr r7 │ │ │ │ + rsbseq r1, lr, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 40130c │ │ │ │ ldr r2, [pc, #52] @ 401310 │ │ │ │ ldr r1, [pc, #52] @ 401314 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3fff40 │ │ │ │ - addseq r3, r4, ip, lsl sl │ │ │ │ - rsbseq r9, sp, ip │ │ │ │ - rsbseq r9, sp, r8, lsr #32 │ │ │ │ + addseq r3, r4, ip, lsl #18 │ │ │ │ + ldrsheq r8, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r8, sp, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #84] @ 401384 │ │ │ │ ldr r2, [pc, #84] @ 401388 │ │ │ │ ldr r1, [pc, #84] @ 40138c │ │ │ │ @@ -398346,64 +398346,64 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r4, [pc, #48] @ 401390 │ │ │ │ ldr r3, [pc, #48] @ 401394 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3ffd40 │ │ │ │ - addseq r3, r4, r4, asr #19 │ │ │ │ - ldrheq r8, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - ldrsbeq r8, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x009438b4 │ │ │ │ + rsbseq r8, sp, r4, lsr #29 │ │ │ │ + rsbseq r8, sp, r0, asr #29 │ │ │ │ smlatbeq r0, r4, sl, r7 │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ ldr r0, [pc, #4] @ 4013a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ smlaleq pc, lr, r4, r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 401410 │ │ │ │ ldr r2, [pc, #80] @ 401414 │ │ │ │ ldr r1, [pc, #80] @ 401418 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #52] @ 40141c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r4, r4, ror #18 │ │ │ │ - rsbseq r2, fp, ip, asr #13 │ │ │ │ - rsbseq r1, lr, r8, lsr #14 │ │ │ │ + addseq r3, r4, r4, asr r8 │ │ │ │ + ldrheq r2, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r1, lr, r8, lsl r6 │ │ │ │ rsceq pc, lr, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #440] @ 4015f4 │ │ │ │ @@ -398421,15 +398421,15 @@ │ │ │ │ ldr r2, [pc, #408] @ 401604 │ │ │ │ add r3, r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ lsr r1, r6, #2 │ │ │ │ orr r1, r1, r4, lsl #30 │ │ │ │ add r3, r1, #324 @ 0x144 │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r8, [pc, #364] @ 401608 │ │ │ │ ldr r5, [r7, r3, lsl #2] │ │ │ │ sub r3, r1, #16 │ │ │ │ @@ -398485,56 +398485,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 401620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4014d4 │ │ │ │ ldr r0, [pc, #92] @ 401624 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4014d4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r0, r4, r9, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, r4, ip, asr #17 │ │ │ │ - rsbseq r8, sp, r8, lsr #29 │ │ │ │ - rsbseq r8, sp, r0, lsl #29 │ │ │ │ + @ instruction: 0x009437bc │ │ │ │ + @ instruction: 0x007d8d98 │ │ │ │ + rsbseq r8, sp, r0, ror sp │ │ │ │ tsteq r0, r0, ror #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r8, lsr #18 │ │ │ │ andeq r5, r0, r8, ror #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, sp, r8, ror sp │ │ │ │ - ldrheq r8, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r8, sp, r8, ror #24 │ │ │ │ + rsbseq r8, sp, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #184] @ 4016f8 │ │ │ │ ldr r8, [pc, #184] @ 4016fc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -398543,54 +398543,54 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r5, [pc, #144] @ 401704 │ │ │ │ add r4, r4, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #23 │ │ │ │ mov r8, #128 @ 0x80 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #100] @ 401708 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r0, #1136 @ 0x470 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, r7, #776 @ 0x308 │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e39e4 │ │ │ │ + bl 8e38d4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r3, r4, ip, ror #13 │ │ │ │ - rsbseq r8, sp, r8, lsr #25 │ │ │ │ - ldrheq r8, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r8, sp, r4, ror #26 │ │ │ │ + @ instruction: 0x009435dc │ │ │ │ + @ instruction: 0x007d8b98 │ │ │ │ + rsbseq r8, sp, r8, lsr #23 │ │ │ │ + rsbseq r8, sp, r4, asr ip │ │ │ │ rsceq lr, lr, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #396] @ 4018b4 │ │ │ │ @@ -398611,15 +398611,15 @@ │ │ │ │ ldr r8, [pc, #356] @ 4018c8 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #328] @ 4018cc │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 4017ec │ │ │ │ lsr r2, r4, #2 │ │ │ │ @@ -398663,89 +398663,89 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 4018e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 401794 │ │ │ │ ldr r0, [pc, #84] @ 4018e4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 401794 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [r0, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, r4, r0, ror #11 │ │ │ │ - rsbseq r8, sp, ip, lsr #23 │ │ │ │ - @ instruction: 0x007d8b90 │ │ │ │ + @ instruction: 0x009434d0 │ │ │ │ + @ instruction: 0x007d8a9c │ │ │ │ + rsbseq r8, sp, r0, lsl #21 │ │ │ │ smlabbeq r0, r4, r6, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r4, asr r6 │ │ │ │ andeq r1, r0, ip, lsl #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, sp, ip, ror #22 │ │ │ │ - ldrheq r8, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r8, sp, ip, asr sl │ │ │ │ + rsbseq r8, sp, r0, lsr #21 │ │ │ │ ldr r0, [pc, #4] @ 4018f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ ldrdeq lr, [lr], #204 @ 0xcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 401968 │ │ │ │ ldr r2, [pc, #88] @ 40196c │ │ │ │ ldr r1, [pc, #88] @ 401970 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 401948 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 67887c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r4, r0, asr #8 │ │ │ │ - rsbseq r8, sp, r8, ror fp │ │ │ │ - @ instruction: 0x007d8b90 │ │ │ │ + addseq r3, r4, r0, lsr r3 │ │ │ │ + rsbseq r8, sp, r8, ror #20 │ │ │ │ + rsbseq r8, sp, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 401a38 │ │ │ │ ldr r3, [pc, #172] @ 401a3c │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -398789,15 +398789,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r8, sp, r0, ror #21 │ │ │ │ + ldrsbeq r8, [sp], #-144 @ 0xffffff70 @ │ │ │ │ tsteq r0, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 401abc │ │ │ │ ldr r2, [pc, #92] @ 401ac0 │ │ │ │ @@ -398805,32 +398805,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 401ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #64] @ 401acc │ │ │ │ ldr r3, [pc, #64] @ 401ad0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009432f4 │ │ │ │ - rsbseq r2, fp, r4, lsr #32 │ │ │ │ - addeq r9, r0, r0, lsl r3 │ │ │ │ + addseq r3, r4, r4, ror #3 │ │ │ │ + rsbseq r1, fp, r4, lsl pc │ │ │ │ + addeq r9, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00401ad4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -398840,27 +398840,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 401b34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 925e24 │ │ │ │ + bl 925d14 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq r8, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r8, sp, r0, lsr #17 │ │ │ │ │ │ │ │ 00401b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -398869,50 +398869,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 401bdc │ │ │ │ ldr r0, [pc, #124] @ 401bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929268 │ │ │ │ + bl 929158 │ │ │ │ ldr r1, [pc, #116] @ 401bf0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9277d0 │ │ │ │ + bl 9276c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9eb9a0 │ │ │ │ + bl 9eb890 │ │ │ │ ldr r3, [pc, #92] @ 401bf4 │ │ │ │ ldr r1, [pc, #92] @ 401bf8 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 37fdc4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9296fc │ │ │ │ + bl 9295ec │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 401bfc │ │ │ │ add r0, pc, r0 │ │ │ │ b 401b70 │ │ │ │ smlatbeq r0, ip, r2, r7 │ │ │ │ - rsbseq r8, sp, r0, asr r9 │ │ │ │ - addeq r1, r2, r0, asr sl │ │ │ │ + rsbseq r8, sp, r0, asr #16 │ │ │ │ + addeq r1, r2, r0, asr #18 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r5, sl, r0, lsl #29 │ │ │ │ - rsbseq r8, sp, r4, ror #17 │ │ │ │ + addeq r5, sl, r0, ror sp │ │ │ │ + ldrsbeq r8, [sp], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 00401c00 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -398945,15 +398945,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 401c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rsceq lr, lr, r0, ror r9 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 40c8e8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -398964,25 +398964,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #108] @ 401d54 │ │ │ │ ldr r1, [pc, #108] @ 401d58 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #76] @ 401d5c │ │ │ │ ldr ip, [pc, #76] @ 401d60 │ │ │ │ ldr r3, [pc, #76] @ 401d64 │ │ │ │ ldr r1, [pc, #76] @ 401d68 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -398990,23 +398990,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq r3, r4, r8, lsr #1 │ │ │ │ - rsbseq r1, fp, ip, asr #27 │ │ │ │ - rsbseq r0, lr, r8, lsr #28 │ │ │ │ - rsbseq r8, sp, r0, ror #15 │ │ │ │ - ldrsheq r8, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + b 927de4 │ │ │ │ + umullseq r2, r4, r8, pc @ │ │ │ │ + ldrheq r1, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r0, lr, r8, lsl sp │ │ │ │ + ldrsbeq r8, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r8, sp, r8, ror #13 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - addeq r5, sl, r0, lsl #26 │ │ │ │ - ldrsbeq r8, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + strdeq r5, [sl], r0 │ │ │ │ + rsbseq r8, sp, r4, asr #13 │ │ │ │ rscseq sp, ip, r4, ror #13 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -399114,22 +399114,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl b86fa4 │ │ │ │ + bl b86e94 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9ec9f4 │ │ │ │ + b 9ec8e4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -399145,15 +399145,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 9ecdec │ │ │ │ + bl 9eccdc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -399187,25 +399187,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 4020a8 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 4020a8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl b83bc0 │ │ │ │ + bl b83ab0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27ce80 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 402088 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl b979f4 │ │ │ │ + bl b978e4 │ │ │ │ b 402000 │ │ │ │ ldr r3, [pc, #60] @ 4020cc │ │ │ │ ldr r1, [pc, #60] @ 4020d0 │ │ │ │ ldr r0, [pc, #60] @ 4020d4 │ │ │ │ ldr r2, [pc, #60] @ 4020d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -399216,21 +399216,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 4020e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r2, r4, ip, asr sp │ │ │ │ - rsbseq r8, sp, r0, ror #10 │ │ │ │ - rsbseq r8, sp, ip, ror #10 │ │ │ │ + addseq r2, r4, ip, asr #24 │ │ │ │ + rsbseq r8, sp, r0, asr r4 │ │ │ │ + rsbseq r8, sp, ip, asr r4 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - addseq r2, r4, r0, asr #26 │ │ │ │ - rsbseq r8, sp, r0, lsl #11 │ │ │ │ - @ instruction: 0x007d8594 │ │ │ │ + addseq r2, r4, r0, lsr ip │ │ │ │ + rsbseq r8, sp, r0, ror r4 │ │ │ │ + rsbseq r8, sp, r4, lsl #9 │ │ │ │ │ │ │ │ 004020e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -399304,45 +399304,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 402298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40216c │ │ │ │ ldr r0, [pc, #64] @ 40229c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40216c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r0, r8, ip, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r6, [r0, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01006c90 │ │ │ │ andeq r3, r0, r8, lsl #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, sp, ip, lsr r4 │ │ │ │ - rsbseq r8, sp, r8, lsl #9 │ │ │ │ + rsbseq r8, sp, ip, lsr #6 │ │ │ │ + rsbseq r8, sp, r8, ror r3 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 4022b8 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 4022d0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -399355,15 +399355,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 9edacc │ │ │ │ + bl 9ed9bc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -399415,15 +399415,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl b88c08 │ │ │ │ + bl b88af8 │ │ │ │ ldr r1, [pc, #192] @ 4024a4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 703e34 │ │ │ │ b 402378 │ │ │ │ ldr r0, [pc, #176] @ 4024a8 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -399444,42 +399444,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 4024b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 402364 │ │ │ │ ldr r0, [pc, #56] @ 4024b8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 402364 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r0, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01006ab8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r0, r4, sl, r6 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r3, r0, r0, ror #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, sp, ip, asr #5 │ │ │ │ - rsbseq r8, sp, ip, lsl #6 │ │ │ │ + ldrheq r8, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r8, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399495,19 +399495,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 402528 │ │ │ │ ldr r0, [pc, #28] @ 40252c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b b87cf4 │ │ │ │ - rsbseq r8, sp, r4, asr #5 │ │ │ │ + b b87be4 │ │ │ │ + ldrheq r8, [sp], #-20 @ 0xffffffec @ │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -399579,16 +399579,16 @@ │ │ │ │ @ instruction: 0x01006894 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r6, r0, ip, asr ip │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addseq r2, r4, r8, lsl r8 │ │ │ │ - ldrsheq r8, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + addseq r2, r4, r8, lsl #14 │ │ │ │ + rsbseq r8, sp, ip, ror #1 │ │ │ │ │ │ │ │ 00402670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -399713,31 +399713,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 402900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4026d8 │ │ │ │ ldr r0, [pc, #84] @ 402904 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4026d8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, ror r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, asr r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r8, lsl r7 │ │ │ │ @@ -399747,16 +399747,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r6, r0, ip, asr ip │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ tsteq r0, ip, lsr #12 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, r4, ror pc │ │ │ │ - rsbseq r7, sp, r0, asr #31 │ │ │ │ + rsbseq r7, sp, r4, ror #28 │ │ │ │ + ldrheq r7, [sp], #-224 @ 0xffffff20 @ │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -399788,15 +399788,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ecc30 │ │ │ │ + bl 9ecb20 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 402a0c │ │ │ │ @@ -399835,17 +399835,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ ldrdeq r6, [r0, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r0, r0, r4, r6 │ │ │ │ - @ instruction: 0x009423b8 │ │ │ │ - ldrheq r7, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r7, sp, ip, ror lr │ │ │ │ + addseq r2, r4, r8, lsr #5 │ │ │ │ + rsbseq r7, sp, r8, lsr #21 │ │ │ │ + rsbseq r7, sp, ip, ror #26 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 402aa8 │ │ │ │ @@ -399890,15 +399890,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 402c80 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 402b48 │ │ │ │ - bl 9ecd90 │ │ │ │ + bl 9ecc80 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 402b6c │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -399993,41 +399993,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 402d3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 402b30 │ │ │ │ ldr r0, [pc, #60] @ 402d40 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 402b30 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsl #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r0, ip, r2, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ ldrdeq r6, [r0, -r0] │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, ip, ror #23 │ │ │ │ - ldrsheq r7, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsbeq r7, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r7, sp, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 402f78 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -400041,17 +400041,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 402f30 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 402edc │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 9e3f40 │ │ │ │ + bl 9e3e30 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 402eec │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -400071,48 +400071,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 402dc4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9ecc30 │ │ │ │ + bl 9ecb20 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 402f3c │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 402f3c │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 9e3d24 │ │ │ │ + bl 9e3c14 │ │ │ │ ldr r3, [pc, #268] @ 402f80 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9ece58 │ │ │ │ + bl 9ecd48 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 402f84 │ │ │ │ ldr r3, [pc, #212] @ 402f7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -400122,17 +400122,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 9e3f48 │ │ │ │ + bl 9e3e38 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 402e9c │ │ │ │ ldr r2, [pc, #128] @ 402f88 │ │ │ │ @@ -400146,17 +400146,17 @@ │ │ │ │ bne 402f74 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 703dc0 │ │ │ │ cmp r1, #0 │ │ │ │ bge 402da4 │ │ │ │ b 402ee8 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ mov r1, #5 │ │ │ │ - bl 9e3f50 │ │ │ │ + bl 9e3e40 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 402eec │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -400183,41 +400183,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9ec9c4 │ │ │ │ + bl 9ec8b4 │ │ │ │ ldr r0, [pc, #164] @ 403078 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ef45c │ │ │ │ + bl 9ef34c │ │ │ │ ldr r3, [pc, #144] @ 40307c │ │ │ │ ldr r2, [pc, #144] @ 403080 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 403084 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #104] @ 403088 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 40308c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b891f0 │ │ │ │ + bl b890e0 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -400228,18 +400228,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ rsceq sp, lr, r4, asr r6 │ │ │ │ - addseq r1, r4, r8, lsl #28 │ │ │ │ - rsbseq r0, fp, r4, lsr #21 │ │ │ │ - rsbseq pc, sp, r0, lsl #22 │ │ │ │ - ldrsheq r7, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x00941cf8 │ │ │ │ + @ instruction: 0x007b0994 │ │ │ │ + ldrsheq pc, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r7, sp, r8, ror #15 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 00403090 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 4030dc │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -400265,15 +400265,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -400286,15 +400286,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -400309,15 +400309,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 403290 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -400330,15 +400330,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9ecc30 │ │ │ │ + bl 9ecb20 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -400360,15 +400360,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 40323c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsl ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r0, r0, fp, r5 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -400518,33 +400518,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 403584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4033b0 │ │ │ │ ldr r0, [pc, #92] @ 403588 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4033b0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ @ instruction: 0x01005a98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r0, r0, sl, r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @@ -400554,16 +400554,16 @@ │ │ │ │ andeq r6, r0, ip, asr ip │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, r0, lsl r4 │ │ │ │ - rsbseq r7, sp, ip, asr r4 │ │ │ │ + rsbseq r7, sp, r0, lsl #6 │ │ │ │ + rsbseq r7, sp, ip, asr #6 │ │ │ │ │ │ │ │ 0040358c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -400680,31 +400680,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 4037fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4035f4 │ │ │ │ ldr r0, [pc, #84] @ 403800 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4035f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, lsr r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r5, [r0, -ip] │ │ │ │ @@ -400714,16 +400714,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ andeq r6, r0, ip, asr ip │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ tsteq r0, ip, lsl r7 │ │ │ │ @ instruction: 0x00005ab8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, r0, asr #4 │ │ │ │ - rsbseq r7, sp, ip, lsl #5 │ │ │ │ + rsbseq r7, sp, r0, lsr r1 │ │ │ │ + rsbseq r7, sp, ip, ror r1 │ │ │ │ │ │ │ │ 00403804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -400829,25 +400829,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 403a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 403860 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 403860 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 403938 │ │ │ │ @@ -400855,15 +400855,15 @@ │ │ │ │ b 403860 │ │ │ │ ldr r0, [pc, #92] @ 403a74 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 403860 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ ldrdeq r5, [r0, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010055b8 │ │ │ │ @ instruction: 0x0100559c │ │ │ │ @@ -400873,16 +400873,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, r8, lsr #1 │ │ │ │ - ldrsbeq r7, [sp], #-4 @ │ │ │ │ + @ instruction: 0x007d6f98 │ │ │ │ + rsbseq r6, sp, r4, asr #31 │ │ │ │ │ │ │ │ 00403a78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -401002,24 +401002,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 403d8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 403b18 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 403bf8 │ │ │ │ b 403b04 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -401044,46 +401044,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 403d90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 403b18 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 403d54 │ │ │ │ cmp r3, #0 │ │ │ │ beq 403d40 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 403d44 │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 403b04 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 403d2c │ │ │ │ b 403d44 │ │ │ │ tsteq r0, r0, ror #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, r4, r8, asr #5 │ │ │ │ + @ instruction: 0x009411b8 │ │ │ │ tsteq r0, r8, lsr r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r0, r4, r2, r5 │ │ │ │ andeq r3, r0, r8, lsr #15 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ tsteq r1, ip, ror r5 │ │ │ │ - ldrheq r6, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x007d6e90 │ │ │ │ + rsbseq r6, sp, r0, lsr #27 │ │ │ │ + rsbseq r6, sp, r0, lsl #27 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -401122,15 +401122,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -401175,15 +401175,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 403ed8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -401346,15 +401346,15 @@ │ │ │ │ bne 404350 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9ecc30 │ │ │ │ + bl 9ecb20 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 4042b4 │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -401369,35 +401369,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3d24 │ │ │ │ + bl 9e3c14 │ │ │ │ ldr r1, [pc, #448] @ 404400 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ecd1c │ │ │ │ + bl 9ecc0c │ │ │ │ ldr r2, [pc, #400] @ 404404 │ │ │ │ ldr r3, [pc, #380] @ 4043f4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -401429,31 +401429,31 @@ │ │ │ │ beq 4042f8 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 404340 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ ldr r2, [pc, #248] @ 40440c │ │ │ │ ldr r3, [pc, #220] @ 4043f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 4043ec │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9e3f50 │ │ │ │ + b 9e3e40 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 404304 │ │ │ │ ldr r3, [pc, #184] @ 404410 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4041a4 │ │ │ │ ldr r3, [pc, #168] @ 404414 │ │ │ │ @@ -401470,44 +401470,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 40441c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4041a8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 404420 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4041a4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01004cb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r0, ip, ip, r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x01004b90 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ strdeq r4, [r0, -r0] │ │ │ │ andeq r3, r0, r8, asr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, sp, r8, lsl r8 │ │ │ │ - rsbseq r6, sp, r8, lsr r8 │ │ │ │ + rsbseq r6, sp, r8, lsl #14 │ │ │ │ + rsbseq r6, sp, r8, lsr #14 │ │ │ │ │ │ │ │ 00404424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -401726,15 +401726,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -401964,15 +401964,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 404b7c │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 404930 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -402188,15 +402188,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 9edac4 │ │ │ │ + bl 9ed9b4 │ │ │ │ ldr r2, [pc, #964] @ 4052a4 │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 4052a8 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -402356,15 +402356,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 27d978 │ │ │ │ b 404be8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -402580,15 +402580,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 27d978 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 405354 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -402957,15 +402957,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 405694 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 4056d8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 4058fc │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 4059e0 │ │ │ │ @@ -403004,19 +403004,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 405b6c │ │ │ │ b 405a58 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - addseq pc, r3, r0, lsr #13 │ │ │ │ - addseq pc, r3, ip, lsl #13 │ │ │ │ + umullseq pc, r3, r0, r5 @ │ │ │ │ + addseq pc, r3, ip, ror r5 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - addseq pc, r3, r4, asr #9 │ │ │ │ + @ instruction: 0x0093f3b4 │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00405bb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -403049,21 +403049,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb257c │ │ │ │ + bl bb246c │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl bb1160 │ │ │ │ + bl bb1050 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -403182,15 +403182,15 @@ │ │ │ │ bl 27cb68 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 9ef0e4 │ │ │ │ + bl 9eefd4 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -403204,15 +403204,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 9ecca8 │ │ │ │ + bl 9ecb98 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -403224,15 +403224,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9eca18 │ │ │ │ + b 9ec908 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 40622c │ │ │ │ @@ -403267,15 +403267,15 @@ │ │ │ │ bne 406184 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9ecc30 │ │ │ │ + bl 9ecb20 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 406088 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -403290,21 +403290,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9e3d24 │ │ │ │ + bl 9e3c14 │ │ │ │ ldr r1, [pc, #540] @ 40623c │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -403346,28 +403346,28 @@ │ │ │ │ beq 4060cc │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 406174 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ ldr r2, [pc, #352] @ 406248 │ │ │ │ ldr r3, [pc, #324] @ 406230 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 406228 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9e3f50 │ │ │ │ + b 9e3e40 │ │ │ │ ldr r1, [pc, #304] @ 40624c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -403386,15 +403386,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 406228 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 4060d8 │ │ │ │ ldr r3, [pc, #200] @ 406254 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 405f88 │ │ │ │ ldr r3, [pc, #184] @ 406258 │ │ │ │ @@ -403411,31 +403411,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 406260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 405f8c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 406264 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 405f88 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatteq r0, r4, lr, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r0, ip, lr, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -403443,16 +403443,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ tsteq r0, ip, lsl sp │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ @ instruction: 0x01002cb8 │ │ │ │ @ instruction: 0x000063b8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, sp, r0, asr #20 │ │ │ │ - rsbseq r4, sp, r0, ror #20 │ │ │ │ + rsbseq r4, sp, r0, lsr r9 │ │ │ │ + rsbseq r4, sp, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 406290 │ │ │ │ @@ -403639,15 +403639,15 @@ │ │ │ │ beq 406580 │ │ │ │ ldr r3, [pc, #448] @ 406718 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 406640 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 9ed49c │ │ │ │ + bl 9ed38c │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 4066e8 │ │ │ │ ldr r2, [pc, #404] @ 40671c │ │ │ │ ldr r3, [pc, #388] @ 406710 │ │ │ │ @@ -403682,23 +403682,23 @@ │ │ │ │ beq 4066b8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 40672c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 406520 │ │ │ │ ldr r3, [pc, #232] @ 406730 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 406564 │ │ │ │ @@ -403715,32 +403715,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 406734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 406564 │ │ │ │ ldr r0, [pc, #120] @ 406738 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 406520 │ │ │ │ ldr r0, [pc, #96] @ 40673c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 406564 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 406740 │ │ │ │ ldr r1, [pc, #80] @ 406744 │ │ │ │ ldr r0, [pc, #80] @ 406748 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 40674c │ │ │ │ @@ -403752,22 +403752,22 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, ip, ror r8 │ │ │ │ andeq r6, r0, r8, asr #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, sp, r4, ror r6 │ │ │ │ + rsbseq r4, sp, r4, ror #10 │ │ │ │ strheq r5, [r0], -ip │ │ │ │ - ldrheq r4, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r4, sp, r8, asr #12 │ │ │ │ - ldrsbeq r4, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - addseq lr, r3, r0, lsl #14 │ │ │ │ - rsbseq r3, sp, r0, lsl #30 │ │ │ │ - rsbseq r4, sp, r8, ror #13 │ │ │ │ + rsbseq r4, sp, r0, lsr #11 │ │ │ │ + rsbseq r4, sp, r8, lsr r5 │ │ │ │ + rsbseq r4, sp, r0, asr #11 │ │ │ │ + @ instruction: 0x0093e5f0 │ │ │ │ + ldrsheq r3, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsbeq r4, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 4067b4 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -403853,15 +403853,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 406868 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 406868 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 004068cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -403968,15 +403968,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00406a7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -403984,25 +403984,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9ed814 │ │ │ │ + bl 9ed704 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 406af8 │ │ │ │ cmp r0, #1 │ │ │ │ beq 406b34 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9ed8c0 │ │ │ │ + bl 9ed7b0 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -404019,17 +404019,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 406be4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 9e3f48 │ │ │ │ + bl 9e3e38 │ │ │ │ tst r8, #8 │ │ │ │ bne 406bbc │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 406bc8 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -404050,43 +404050,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 406ac4 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 406ac4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4069b8 │ │ │ │ b 406ac4 │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 40bc5c │ │ │ │ b 406ac4 │ │ │ │ - @ instruction: 0x0093e2d8 │ │ │ │ - ldrsbeq r3, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - ldrsbeq r4, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + addseq lr, r3, r8, asr #3 │ │ │ │ + rsbseq r3, sp, r8, asr #19 │ │ │ │ + rsbseq r4, sp, ip, asr #3 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 406c7c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 406c28 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f40 │ │ │ │ + bl 9e3e30 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -404099,15 +404099,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 406a7c │ │ │ │ cmp r0, #0 │ │ │ │ beq 406c10 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -404136,26 +404136,26 @@ │ │ │ │ bl 404078 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3d24 │ │ │ │ + bl 9e3c14 │ │ │ │ ldr r1, [pc, #52] @ 406d64 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9ecec0 │ │ │ │ + bl 9ecdb0 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -404244,15 +404244,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 406df4 │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 9edacc │ │ │ │ + bl 9ed9bc │ │ │ │ ldr r3, [pc, #332] @ 407014 │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -404262,15 +404262,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 406df4 │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 406e38 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9edacc │ │ │ │ + bl 9ed9bc │ │ │ │ ldr r3, [pc, #264] @ 407018 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 406cac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404325,19 +404325,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 406e38 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 406e38 │ │ │ │ b 406df4 │ │ │ │ - @ instruction: 0x0093dffa │ │ │ │ - @ instruction: 0x0093dfdf │ │ │ │ + addseq sp, r3, sl, ror #29 │ │ │ │ + addseq sp, r3, pc, asr #29 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - addseq sp, r3, r8, asr #30 │ │ │ │ + addseq sp, r3, r8, lsr lr │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -404366,17 +404366,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f40 │ │ │ │ + bl 9e3e30 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -404417,15 +404417,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 4071dc │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -404436,21 +404436,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 407120 │ │ │ │ blx r3 │ │ │ │ b 407120 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r2, [pc, #24] @ 4071e0 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8d598 │ │ │ │ + b b8d488 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -404587,15 +404587,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 407648 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9ecc30 │ │ │ │ + bl 9ecb20 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 4075f4 │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -404702,38 +404702,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 407798 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4069b8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f40 │ │ │ │ + bl 9e3e30 │ │ │ │ b 407510 │ │ │ │ mov r0, r4 │ │ │ │ bl 4069b8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ ldr r2, [pc, #520] @ 407814 │ │ │ │ ldr r3, [pc, #472] @ 4077e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 407798 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9e3f50 │ │ │ │ + b 9e3e40 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 407504 │ │ │ │ cmp r3, #2 │ │ │ │ bne 407348 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 407468 │ │ │ │ @@ -404772,26 +404772,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 40782c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 4073fc │ │ │ │ ldr r2, [pc, #224] @ 40781c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 4073fc │ │ │ │ @@ -404808,15 +404808,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 407834 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 4073fc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 407838 │ │ │ │ ldr r1, [pc, #148] @ 40783c │ │ │ │ ldr r0, [pc, #148] @ 407840 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404835,37 +404835,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ tsteq r0, r8, lsl #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r1, [r0, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r0, ror #20 │ │ │ │ - addseq sp, r3, ip, lsl sl │ │ │ │ + addseq sp, r3, ip, lsl #18 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ tsteq r0, r0, asr r9 │ │ │ │ smlatteq r0, ip, r8, r1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ tsteq r0, ip, asr #16 │ │ │ │ strdeq r1, [r0, -r8] │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r4, r0, r4, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r3, sp, ip, asr r7 │ │ │ │ + rsbseq r3, sp, ip, asr #12 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, sp, r0, asr r7 │ │ │ │ + rsbseq r3, sp, r0, asr #12 │ │ │ │ tsteq r1, r0, ror #20 │ │ │ │ - rsbseq r3, sp, ip, lsr r7 │ │ │ │ - addseq sp, r3, ip, asr #12 │ │ │ │ - rsbseq r2, sp, ip, asr #28 │ │ │ │ - @ instruction: 0x007d3698 │ │ │ │ + rsbseq r3, sp, ip, lsr #12 │ │ │ │ + addseq sp, r3, ip, lsr r5 │ │ │ │ + rsbseq r2, sp, ip, lsr sp │ │ │ │ + rsbseq r3, sp, r8, lsl #11 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - addseq sp, r3, r8, lsr #12 │ │ │ │ - rsbseq r2, sp, r8, lsr #28 │ │ │ │ - rsbseq r3, sp, ip, asr r6 │ │ │ │ + addseq sp, r3, r8, lsl r5 │ │ │ │ + rsbseq r2, sp, r8, lsl sp │ │ │ │ + rsbseq r3, sp, ip, asr #10 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404883,17 +404883,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f40 │ │ │ │ + bl 9e3e30 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 404078 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -404920,15 +404920,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 00407954 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -404981,22 +404981,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 9e3d24 │ │ │ │ + bl 9e3c14 │ │ │ │ ldr r1, [pc, #156] @ 407afc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 407954 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -405065,15 +405065,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl b87cfc │ │ │ │ + bl b87bec │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 407cbc │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -405144,17 +405144,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ tsteq r0, r8, ror #4 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - addseq sp, r3, r4, asr r1 │ │ │ │ - rsbseq r2, sp, r4, asr r9 │ │ │ │ - rsbseq r3, sp, r4, asr #4 │ │ │ │ + addseq sp, r3, r4, asr #32 │ │ │ │ + rsbseq r2, sp, r4, asr #16 │ │ │ │ + rsbseq r3, sp, r4, lsr r1 │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -405224,22 +405224,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 9e3d24 │ │ │ │ + bl 9e3c14 │ │ │ │ ldr r1, [pc, #152] @ 407ec4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 407954 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -405422,15 +405422,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 4080dc │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 408008 │ │ │ │ ldr r2, [pc, #220] @ 408204 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 407f38 │ │ │ │ @@ -405447,30 +405447,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 408210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 407f38 │ │ │ │ ldr r0, [pc, #108] @ 408214 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 407f38 │ │ │ │ ldr r3, [pc, #84] @ 408218 │ │ │ │ ldr r1, [pc, #84] @ 40821c │ │ │ │ ldr r0, [pc, #84] @ 408220 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 408224 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -405485,19 +405485,19 @@ │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ rsceq r8, lr, r4, lsr #12 │ │ │ │ tsteq r0, r4, asr #26 │ │ │ │ tsteq r0, ip, lsl sp │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r2, sp, r4, lsl #27 │ │ │ │ - ldrheq r2, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - addseq ip, r3, ip, lsr #24 │ │ │ │ - rsbseq r2, sp, ip, lsr #8 │ │ │ │ - ldrsbeq r2, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r2, sp, r4, ror ip │ │ │ │ + rsbseq r2, sp, ip, lsr #25 │ │ │ │ + addseq ip, r3, ip, lsl fp │ │ │ │ + rsbseq r2, sp, ip, lsl r3 │ │ │ │ + rsbseq r2, sp, r0, asr #25 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 00408228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -405564,15 +405564,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r2, [pc, #484] @ 408534 │ │ │ │ ldr r3, [pc, #460] @ 408520 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405662,47 +405662,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 408548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 408294 │ │ │ │ ldr r0, [pc, #72] @ 40854c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 408294 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlabteq r0, r0, fp, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r0, r0, fp, r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq ip, r3, sp, lsr fp │ │ │ │ + addseq ip, r3, sp, lsr #20 │ │ │ │ tsteq r0, ip, lsl #22 │ │ │ │ @ instruction: 0x01000ab4 │ │ │ │ andeq r5, r0, r4, lsl #29 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ tsteq r1, r4, lsr #26 │ │ │ │ - ldrsbeq r2, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r2, sp, r0, lsr #22 │ │ │ │ + rsbseq r2, sp, ip, asr #19 │ │ │ │ + rsbseq r2, sp, r0, lsl sl │ │ │ │ │ │ │ │ 00408550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -405721,15 +405721,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 4085c0 │ │ │ │ ldr r2, [pc, #372] @ 408718 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 408670 │ │ │ │ - bl 9ecd90 │ │ │ │ + bl 9ecc80 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -405791,42 +405791,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 408730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 4085b0 │ │ │ │ ldr r0, [pc, #60] @ 408734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 4085b0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01000890 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, ror r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r0, lsl #16 │ │ │ │ ldrdeq r0, [r0, -r0] │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007d2994 │ │ │ │ - rsbseq r2, sp, r8, lsr #19 │ │ │ │ + rsbseq r2, sp, r4, lsl #17 │ │ │ │ + @ instruction: 0x007d2898 │ │ │ │ │ │ │ │ 00408738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -405844,15 +405844,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 9ecc30 │ │ │ │ + bl 9ecb20 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -405871,51 +405871,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 408918 │ │ │ │ - bl a84ce4 │ │ │ │ + bl a84bd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 4089a0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9eda18 │ │ │ │ + bl 9ed908 │ │ │ │ cmp r0, #0 │ │ │ │ beq 4089d4 │ │ │ │ ldr r1, [pc, #496] @ 408a14 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9ec060 │ │ │ │ + bl 9ebf50 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 40893c │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl b63cd0 │ │ │ │ + bl b63bc0 │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 4088d8 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl b63cd0 │ │ │ │ + bl b63bc0 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 40890c │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl b63cd0 │ │ │ │ + bl b63bc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 402ae0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ec550 │ │ │ │ + bl 9ec440 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 408a18 │ │ │ │ ldr r3, [pc, #360] @ 408a0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -405938,23 +405938,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 27d978 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 408878 │ │ │ │ - bl b6394c │ │ │ │ + bl b6383c │ │ │ │ mov r2, r0 │ │ │ │ b 408878 │ │ │ │ ldr r1, [pc, #256] @ 408a20 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9ec060 │ │ │ │ + bl 9ebf50 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 408844 │ │ │ │ ldr r3, [pc, #224] @ 408a24 │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -405985,47 +405985,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 408a3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ mvn r0, #0 │ │ │ │ b 408898 │ │ │ │ ldr r3, [pc, #100] @ 408a40 │ │ │ │ ldr ip, [pc, #100] @ 408a44 │ │ │ │ ldr r1, [pc, #100] @ 408a48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 408a4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 4089cc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlatbeq r0, ip, r6, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsceq r7, lr, ip, lsl #28 │ │ │ │ tsteq r0, r4, ror #10 │ │ │ │ - rsbseq r2, sp, r8, lsl r8 │ │ │ │ + rsbseq r2, sp, r8, lsl #14 │ │ │ │ rsceq r7, lr, r0, lsl sp │ │ │ │ - rsbseq r2, sp, r0, lsr #15 │ │ │ │ - rsbseq r2, sp, ip, lsl #15 │ │ │ │ - rsbseq r2, sp, r0, ror #14 │ │ │ │ - addseq ip, r3, r8, asr #8 │ │ │ │ - rsbseq r2, sp, ip, lsl #14 │ │ │ │ - rsbseq r1, sp, r4, asr #24 │ │ │ │ + @ instruction: 0x007d2690 │ │ │ │ + rsbseq r2, sp, ip, ror r6 │ │ │ │ + rsbseq r2, sp, r0, asr r6 │ │ │ │ + addseq ip, r3, r8, lsr r3 │ │ │ │ + ldrsheq r2, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r1, sp, r4, lsr fp │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - addseq ip, r3, r0, lsl r4 │ │ │ │ - @ instruction: 0x007bce94 │ │ │ │ - rsbseq r1, sp, r0, lsl ip │ │ │ │ + addseq ip, r3, r0, lsl #6 │ │ │ │ + rsbseq ip, fp, r4, lsl #27 │ │ │ │ + rsbseq r1, sp, r0, lsl #22 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00408a50 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -406070,38 +406070,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 408bc0 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl b83b2c │ │ │ │ + bl b83a1c │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 27e9ec │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 9ef0e4 │ │ │ │ + bl 9eefd4 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 27e9ec │ │ │ │ mov r0, #32 │ │ │ │ bl 27cb68 │ │ │ │ ldr ip, [pc, #116] @ 408bc4 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 402ae0 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 408ae8 │ │ │ │ @@ -406128,49 +406128,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ │ │ │ │ 00408bf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 408c20 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl b83bc0 │ │ │ │ + bl b83ab0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b83bc0 │ │ │ │ + b b83ab0 │ │ │ │ │ │ │ │ 00408c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1194 │ │ │ │ + bl 9b1084 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 408c5c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -406334,17 +406334,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 408bcc │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 408f9c │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f40 │ │ │ │ + bl 9e3e30 │ │ │ │ ldr r2, [pc, #380] @ 4090a4 │ │ │ │ ldr r3, [pc, #356] @ 409090 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -406368,17 +406368,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 408d7c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 408fc0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f48 │ │ │ │ + bl 9e3e38 │ │ │ │ b 408f20 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 408e18 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -406410,45 +406410,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 4090b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 408e30 │ │ │ │ ldr r0, [pc, #72] @ 4090bc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 408e30 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ strheq r0, [r0, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r0, r0, r0, r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ rscseq pc, pc, r8, asr pc @ │ │ │ │ ldrsbeq pc, [pc], #236 @ │ │ │ │ - umullseq ip, r3, r8, r0 │ │ │ │ + addseq fp, r3, r8, lsl #31 │ │ │ │ andeq r6, r0, ip, lsr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r2, sp, r0, ror r3 │ │ │ │ - rsbseq r2, sp, r8, lsr #7 │ │ │ │ + rsbseq r2, sp, r0, ror #4 │ │ │ │ + @ instruction: 0x007d2298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -406486,15 +406486,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl a850fc │ │ │ │ + bl a84fec │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -406591,41 +406591,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 40936c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 409248 │ │ │ │ ldr r0, [pc, #60] @ 409370 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 409248 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrsheq pc, [pc], #188 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrsbeq pc, [pc], #188 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq pc, pc, r0, lsl #23 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r2, sp, r4, asr #2 │ │ │ │ - rsbseq r2, sp, r4, ror r1 │ │ │ │ + rsbseq r2, sp, r4, lsr r0 │ │ │ │ + rsbseq r2, sp, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 409488 │ │ │ │ @@ -406725,29 +406725,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 408bcc │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 4094d8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl a8530c │ │ │ │ + bl a851fc │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 4094d8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 4094f0 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 409518 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl a84ce4 │ │ │ │ + bl a84bd4 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4091f0 │ │ │ │ @@ -406786,34 +406786,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 4096c8 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 409b78 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9e3d24 │ │ │ │ + bl 9e3c14 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 409960 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 40989c │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 409814 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9e3f50 │ │ │ │ + bl 9e3e40 │ │ │ │ ldr r2, [pc, #2012] @ 409e40 │ │ │ │ ldr r3, [pc, #1992] @ 409e30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -406825,17 +406825,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4091f0 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 408c8c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 9e3f40 │ │ │ │ + bl 9e3e30 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -406929,21 +406929,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 409698 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 9e3f48 │ │ │ │ + bl 9e3e38 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 40965c │ │ │ │ ldr r2, [pc, #1496] @ 409e4c │ │ │ │ ldr r3, [pc, #1464] @ 409e30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -406962,15 +406962,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a8571c │ │ │ │ + bl a8560c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 409854 │ │ │ │ b 4096a4 │ │ │ │ ldr r3, [pc, #1388] @ 409e50 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -406990,22 +406990,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 409e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4095e0 │ │ │ │ ldr r3, [pc, #1272] @ 409e60 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 409638 │ │ │ │ ldr r3, [pc, #1240] @ 409e54 │ │ │ │ @@ -407022,22 +407022,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 409e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 409638 │ │ │ │ cmp r3, #0 │ │ │ │ bne 409cb8 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -407081,22 +407081,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 409e70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 4096ec │ │ │ │ ldr r3, [pc, #916] @ 409e74 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -407115,31 +407115,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 409e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r6] │ │ │ │ b 4097bc │ │ │ │ ldr r0, [pc, #796] @ 409e7c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4095e0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 409c80 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -407152,21 +407152,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 409d3c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3d24 │ │ │ │ + bl 9e3c14 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 409e80 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -407182,35 +407182,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 40973c │ │ │ │ ldr r0, [pc, #588] @ 409e84 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 409638 │ │ │ │ ldr r0, [pc, #572] @ 409e88 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 40980c │ │ │ │ ldr r0, [pc, #544] @ 409e8c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r0, [r6] │ │ │ │ b 4097bc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9e3f50 │ │ │ │ + bl 9e3e40 │ │ │ │ ldr r2, [pc, #504] @ 409e90 │ │ │ │ ldr r3, [pc, #404] @ 409e30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -407236,23 +407236,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 409e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4099e8 │ │ │ │ ldr r3, [pc, #344] @ 409e9c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 409bc0 │ │ │ │ ldr r3, [pc, #252] @ 409e54 │ │ │ │ @@ -407268,33 +407268,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 409ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 409bc0 │ │ │ │ ldr r0, [pc, #228] @ 409ea4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4099e8 │ │ │ │ ldr r0, [pc, #208] @ 409ea8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 409bc0 │ │ │ │ ldr r3, [pc, #192] @ 409eac │ │ │ │ ldr r1, [pc, #192] @ 409eb0 │ │ │ │ ldr r0, [pc, #192] @ 409eb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 409eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -407318,41 +407318,41 @@ │ │ │ │ rscseq pc, pc, r0, lsr #15 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ rscseq pc, pc, r0, asr #13 │ │ │ │ smlalseq pc, pc, r0, r5 @ │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, sp, ip, lsl #23 │ │ │ │ + rsbseq r1, sp, ip, ror sl │ │ │ │ andeq r0, r0, r4, asr #31 │ │ │ │ - ldrsheq r1, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r1, sp, ip, ror #21 │ │ │ │ rscseq pc, pc, r4, ror #7 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbseq r1, sp, r4, ror #23 │ │ │ │ + ldrsbeq r1, [sp], #-164 @ 0xffffff5c @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrsbeq r1, [sp], #-160 @ 0xffffff60 @ │ │ │ │ - ldrsbeq r1, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r1, sp, r0, asr #19 │ │ │ │ + rsbseq r1, sp, ip, asr #17 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - rsbseq r1, sp, r4, asr #19 │ │ │ │ - ldrheq r1, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsheq r1, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + ldrheq r1, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r1, sp, r4, lsr #19 │ │ │ │ + rsbseq r1, sp, r8, ror #17 │ │ │ │ rscseq pc, pc, ip, ror #2 │ │ │ │ andeq r6, r0, ip, asr #31 │ │ │ │ - rsbseq r1, sp, r0, lsl #21 │ │ │ │ + rsbseq r1, sp, r0, ror r9 │ │ │ │ andeq r2, r0, r4, lsl lr │ │ │ │ - rsbseq r1, sp, r8, ror #15 │ │ │ │ - rsbseq r1, sp, r8, asr #20 │ │ │ │ - rsbseq r1, sp, r0, ror #15 │ │ │ │ - addseq fp, r3, r8, lsl r2 │ │ │ │ - rsbseq r1, sp, r8, asr r9 │ │ │ │ - rsbseq r1, sp, r4, lsl #19 │ │ │ │ + ldrsbeq r1, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r1, sp, r8, lsr r9 │ │ │ │ + ldrsbeq r1, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + addseq fp, r3, r8, lsl #2 │ │ │ │ + rsbseq r1, sp, r8, asr #16 │ │ │ │ + rsbseq r1, sp, r4, ror r8 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - @ instruction: 0x0093b1f4 │ │ │ │ - rsbseq r1, sp, r4, lsr r9 │ │ │ │ - rsbseq r1, sp, r0, asr #18 │ │ │ │ + addseq fp, r3, r4, ror #1 │ │ │ │ + rsbseq r1, sp, r4, lsr #16 │ │ │ │ + rsbseq r1, sp, r0, lsr r8 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 40a1a8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -407391,21 +407391,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9e3d24 │ │ │ │ + bl 9e3c14 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 40a1b8 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 40a1ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -407486,37 +407486,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 40a1d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 409fe8 │ │ │ │ b 409f34 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 40a1dc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 40a12c │ │ │ │ ldr r3, [pc, #120] @ 40a1e0 │ │ │ │ ldr r1, [pc, #120] @ 40a1e4 │ │ │ │ ldr r0, [pc, #120] @ 40a1e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 40a1ec │ │ │ │ @@ -407538,26 +407538,26 @@ │ │ │ │ rscseq lr, pc, r4, lsl #30 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq lr, pc, r8, asr lr @ │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ ldrsbeq lr, [pc], #216 @ │ │ │ │ andeq r3, r0, ip, lsl #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq ip, sp, r0, ror #5 │ │ │ │ - rsbseq r9, ip, ip, lsl sp │ │ │ │ + ldrdeq ip, [sp], r0 │ │ │ │ + rsbseq r9, ip, ip, lsl #24 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, sp, r0, lsr r7 │ │ │ │ - rsbseq r1, sp, r8, asr r7 │ │ │ │ - umullseq sl, r3, ip, lr │ │ │ │ - ldrsbeq r1, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r1, sp, r8, ror #14 │ │ │ │ + rsbseq r1, sp, r0, lsr #12 │ │ │ │ + rsbseq r1, sp, r8, asr #12 │ │ │ │ + addseq sl, r3, ip, lsl #27 │ │ │ │ + rsbseq r1, sp, ip, asr #9 │ │ │ │ + rsbseq r1, sp, r8, asr r6 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - addseq sl, r3, r8, ror lr │ │ │ │ - ldrheq r1, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r1, sp, r4, asr #14 │ │ │ │ + addseq sl, r3, r8, ror #26 │ │ │ │ + rsbseq r1, sp, r8, lsr #9 │ │ │ │ + rsbseq r1, sp, r4, lsr r6 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -407865,21 +407865,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 40a724 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3d24 │ │ │ │ + bl 9e3c14 │ │ │ │ ldr r1, [pc, #48] @ 40a73c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -408517,15 +408517,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 4091f0 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl a84ce4 │ │ │ │ + bl a84bd4 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -409068,17 +409068,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 40b6e8 │ │ │ │ ldrheq sp, [pc], #116 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq sp, pc, r0, ror #14 │ │ │ │ rscseq sp, pc, r0, lsl r7 @ │ │ │ │ - addeq r3, r8, r0, ror #24 │ │ │ │ - rsbseq pc, ip, r4, ror #18 │ │ │ │ - addeq lr, r1, ip, ror #15 │ │ │ │ + addeq r3, r8, r0, asr fp │ │ │ │ + rsbseq pc, ip, r4, asr r8 @ │ │ │ │ + ldrdeq lr, [r1], ip │ │ │ │ smlalseq sp, pc, r4, r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -409124,17 +409124,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 40bb90 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 40bb00 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f40 │ │ │ │ + bl 9e3e30 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 40bb80 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -409151,17 +409151,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 40bb7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 409578 │ │ │ │ - bl 9ef454 │ │ │ │ + bl 9ef344 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f48 │ │ │ │ + bl 9e3e38 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 40bb50 │ │ │ │ ldr r2, [pc, #292] @ 40bc40 │ │ │ │ ldr r3, [pc, #272] @ 40bc30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -409210,42 +409210,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 40bc54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40ba88 │ │ │ │ ldr r0, [pc, #60] @ 40bc58 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40ba88 │ │ │ │ ldrheq sp, [pc], #56 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlalseq sp, pc, r8, r3 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq sp, pc, r8, lsr r3 @ │ │ │ │ rscseq sp, pc, r8, ror #5 │ │ │ │ rscseq sp, pc, ip, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq pc, ip, r0, lsl #26 │ │ │ │ - rsbseq pc, ip, ip, lsl sp @ │ │ │ │ + ldrsheq pc, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq pc, ip, ip, lsl #24 │ │ │ │ │ │ │ │ 0040bc5c : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 40bc70 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 4091f0 │ │ │ │ @@ -409315,15 +409315,15 @@ │ │ │ │ bne 40bd10 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 40bd10 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl a84ce4 │ │ │ │ + bl a84bd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40bd10 │ │ │ │ ldr r3, [pc, #1012] @ 40c188 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bde0 │ │ │ │ @@ -409374,15 +409374,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 40be0c │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 408bcc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl a84ce4 │ │ │ │ + bl a84bd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40bd54 │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bd54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 40c020 │ │ │ │ @@ -409446,50 +409446,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 40c1ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bcd4 │ │ │ │ ldr r3, [pc, #496] @ 40c1b0 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bcd4 │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl b955cc │ │ │ │ + bl b954bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 40c0b4 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 27ca18 │ │ │ │ b 40bcd4 │ │ │ │ ldr r0, [pc, #420] @ 40c1b4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40bfac │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 4091f0 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -409511,22 +409511,22 @@ │ │ │ │ beq 40c144 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 40c1bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40be1c │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 40bff8 │ │ │ │ ldr r3, [pc, #220] @ 40c1a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -409545,35 +409545,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 40c1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40bff8 │ │ │ │ ldr r0, [pc, #120] @ 40c1c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40be1c │ │ │ │ ldr r0, [pc, #104] @ 40c1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40bff8 │ │ │ │ rscseq sp, pc, r0, ror r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq sp, pc, ip, asr r1 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlaleq r5, lr, r0, r3 │ │ │ │ rscseq sp, pc, ip, ror #1 │ │ │ │ @@ -409582,22 +409582,22 @@ │ │ │ │ rscseq sp, pc, ip, lsl r0 @ │ │ │ │ ldrsbeq ip, [pc], #240 @ │ │ │ │ rscseq ip, pc, ip, asr pc @ │ │ │ │ ldrsheq ip, [pc], #236 @ │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq pc, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq pc, ip, r8, lsr #17 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ - rsbseq pc, ip, r4, lsl #19 │ │ │ │ + rsbseq pc, ip, r4, ror r8 @ │ │ │ │ andeq r1, r0, r0, asr r9 │ │ │ │ - @ instruction: 0x007cf99c │ │ │ │ - rsbseq pc, ip, r8, lsl #17 │ │ │ │ - rsbseq pc, ip, r0, lsr r9 @ │ │ │ │ - rsbseq pc, ip, r8, lsr #17 │ │ │ │ + rsbseq pc, ip, ip, lsl #17 │ │ │ │ + rsbseq pc, ip, r8, ror r7 @ │ │ │ │ + rsbseq pc, ip, r0, lsr #16 │ │ │ │ + @ instruction: 0x007cf798 │ │ │ │ │ │ │ │ 0040c1cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -409614,20 +409614,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40c23c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rsceq r5, lr, ip, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 40c42c │ │ │ │ ldr r5, [pc, #468] @ 40c430 │ │ │ │ @@ -409638,23 +409638,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 40c318 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 40c3a8 │ │ │ │ @@ -409667,15 +409667,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -409709,29 +409709,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 40c2fc │ │ │ │ ldr r3, [pc, #156] @ 40c44c │ │ │ │ ldr lr, [pc, #156] @ 40c450 │ │ │ │ ldr r1, [pc, #156] @ 40c454 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -409742,30 +409742,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ b 40c2fc │ │ │ │ - rsbseq lr, ip, ip, ror #4 │ │ │ │ - rsbseq lr, ip, r4, lsl #5 │ │ │ │ - addseq r8, r3, ip, ror #27 │ │ │ │ - rsbseq pc, ip, r0, lsr r8 @ │ │ │ │ - rsbseq pc, ip, r8, asr #15 │ │ │ │ - addseq r8, r3, ip, asr #25 │ │ │ │ - rsbseq pc, ip, r4, ror r7 @ │ │ │ │ - rsbseq pc, ip, ip, lsl r7 @ │ │ │ │ - umullseq r8, r3, ip, ip │ │ │ │ - rsbseq pc, ip, r8, lsl #14 │ │ │ │ - rsbseq pc, ip, r0, ror #13 │ │ │ │ - addseq r8, r3, r8, asr #24 │ │ │ │ - ldrsheq pc, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - @ instruction: 0x007cf698 │ │ │ │ + rsbseq lr, ip, ip, asr r1 │ │ │ │ + rsbseq lr, ip, r4, ror r1 │ │ │ │ + @ instruction: 0x00938cdc │ │ │ │ + rsbseq pc, ip, r0, lsr #14 │ │ │ │ + ldrheq pc, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00938bbc │ │ │ │ + rsbseq pc, ip, r4, ror #12 │ │ │ │ + rsbseq pc, ip, ip, lsl #12 │ │ │ │ + addseq r8, r3, ip, lsl #23 │ │ │ │ + ldrsheq pc, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq pc, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + addseq r8, r3, r8, lsr fp │ │ │ │ + rsbseq pc, ip, r0, ror #11 │ │ │ │ + rsbseq pc, ip, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 40c4e8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -409776,32 +409776,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 40c4f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 931f9c │ │ │ │ + bl 931e8c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 932c8c │ │ │ │ + bl 932b7c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbseq pc, ip, ip, lsl #13 │ │ │ │ - strdeq sl, [lr], r4 │ │ │ │ + rsbseq pc, ip, ip, ror r5 @ │ │ │ │ + addeq r9, lr, r4, ror #31 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 40c5a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -409810,25 +409810,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 40c5a4 │ │ │ │ ldr r1, [pc, #128] @ 40c5a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #108] @ 40c5ac │ │ │ │ ldr r1, [pc, #108] @ 40c5b0 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #76] @ 40c5b4 │ │ │ │ ldr ip, [pc, #76] @ 40c5b8 │ │ │ │ ldr r3, [pc, #76] @ 40c5bc │ │ │ │ ldr r1, [pc, #76] @ 40c5c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -409836,23 +409836,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq r8, r3, r4, asr #22 │ │ │ │ - rsbseq r7, sl, r4, ror r5 │ │ │ │ - rsbseq r6, sp, ip, asr #11 │ │ │ │ - rsbseq sp, ip, r8, lsl #31 │ │ │ │ - rsbseq sp, ip, r0, lsr #31 │ │ │ │ + b 927de4 │ │ │ │ + addseq r8, r3, r4, lsr sl │ │ │ │ + rsbseq r7, sl, r4, ror #8 │ │ │ │ + ldrheq r6, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq sp, ip, r8, ror lr │ │ │ │ + @ instruction: 0x007cde90 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - addeq fp, r9, r8, lsr #9 │ │ │ │ - ldrheq pc, [ip], #-84 @ 0xffffffac @ │ │ │ │ + umulleq fp, r9, r8, r3 │ │ │ │ + rsbseq pc, ip, r4, lsr #9 │ │ │ │ rscseq r3, ip, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 40c624 │ │ │ │ mov r4, r1 │ │ │ │ @@ -409862,40 +409862,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b546b8 │ │ │ │ - addseq r8, r3, r8, ror #20 │ │ │ │ - ldrsheq sp, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - ldrsbeq sp, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + b b545a8 │ │ │ │ + addseq r8, r3, r8, asr r9 │ │ │ │ + rsbseq sp, ip, r8, ror #27 │ │ │ │ + rsbseq sp, ip, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 40c6ac │ │ │ │ ldr r2, [pc, #100] @ 40c6b0 │ │ │ │ ldr r1, [pc, #100] @ 40c6b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr ip, [pc, #68] @ 40c6b8 │ │ │ │ ldr r1, [pc, #68] @ 40c6bc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -409903,21 +409903,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927ef4 │ │ │ │ - addseq r8, r3, r8, lsl #20 │ │ │ │ - rsbseq r7, sl, ip, lsr r4 │ │ │ │ - @ instruction: 0x007d6498 │ │ │ │ + b 927de4 │ │ │ │ + @ instruction: 0x009388f8 │ │ │ │ + rsbseq r7, sl, ip, lsr #6 │ │ │ │ + rsbseq r6, sp, r8, lsl #7 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ smlalseq r3, ip, r0, fp │ │ │ │ - rsbseq sp, ip, r0, lsr #28 │ │ │ │ + rsbseq sp, ip, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 40c770 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -409925,25 +409925,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 40c774 │ │ │ │ ldr r1, [pc, #132] @ 40c778 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #112] @ 40c77c │ │ │ │ ldr r1, [pc, #112] @ 40c780 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #80] @ 40c784 │ │ │ │ ldr r1, [pc, #80] @ 40c788 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 40c78c │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -409952,24 +409952,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 40c790 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq r8, r3, r8, ror r9 │ │ │ │ - rsbseq r7, sl, r8, lsr #7 │ │ │ │ - rsbseq r6, sp, r0, lsl #8 │ │ │ │ - ldrheq sp, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsbeq sp, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + b 927de4 │ │ │ │ + addseq r8, r3, r8, ror #16 │ │ │ │ + @ instruction: 0x007a7298 │ │ │ │ + ldrsheq r6, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq sp, ip, ip, lsr #25 │ │ │ │ + rsbseq sp, ip, r4, asr #25 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ rscseq r3, ip, ip, asr #21 │ │ │ │ - ldrdeq fp, [r9], ip │ │ │ │ - rsbseq pc, ip, r8, ror #7 │ │ │ │ + addeq fp, r9, ip, asr #3 │ │ │ │ + ldrsbeq pc, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 40c8c8 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -409985,24 +409985,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b546b8 │ │ │ │ + bl b545a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40c860 │ │ │ │ ldr r2, [pc, #180] @ 40c8dc │ │ │ │ ldr r3, [pc, #164] @ 40c8d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -410020,15 +410020,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 6695b0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 40c884 │ │ │ │ mov r0, r7 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 40c820 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 40c878 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -410039,22 +410039,22 @@ │ │ │ │ bl 6697b0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 40c878 │ │ │ │ ldr r2, [pc, #36] @ 40c8e4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 40c8a8 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r8, r3, r8, lsr #17 │ │ │ │ + umullseq r8, r3, r8, r7 │ │ │ │ rscseq ip, pc, r8, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq sp, ip, r4, lsl sp │ │ │ │ - ldrsheq sp, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq sp, ip, r4, lsl #24 │ │ │ │ + rsbseq sp, ip, r4, ror #23 │ │ │ │ ldrsbeq ip, [pc], #92 @ │ │ │ │ - ldrheq pc, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq pc, ip, r0, lsr #5 │ │ │ │ + rsbseq pc, ip, r0, lsr #3 │ │ │ │ + @ instruction: 0x007cf190 │ │ │ │ │ │ │ │ 0040c8e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -410120,33 +410120,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl b88c08 │ │ │ │ + bl b88af8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9eafd8 │ │ │ │ + bl 9eaec8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 9ebdd8 │ │ │ │ + bl 9ebcc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40c91c │ │ │ │ ldr r3, [pc, #396] @ 40cbec │ │ │ │ ldr r1, [pc, #396] @ 40cbf0 │ │ │ │ ldr r0, [pc, #396] @ 40cbf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -410196,15 +410196,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -410215,15 +410215,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -410239,30 +410239,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 40cac0 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 27f178 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 40cab4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addseq r8, r3, r8, ror #12 │ │ │ │ - rsbseq pc, ip, ip, ror r1 @ │ │ │ │ - ldrheq pc, [ip], #-8 @ │ │ │ │ - @ instruction: 0x009385f0 │ │ │ │ - rsbseq pc, ip, r0, asr #32 │ │ │ │ - rsbseq r0, fp, ip, asr #18 │ │ │ │ - rsbseq pc, ip, r8, lsl #1 │ │ │ │ - rsbseq pc, ip, r4, rrx │ │ │ │ - addseq r8, r3, r8, lsr r5 │ │ │ │ - rsbseq pc, ip, r0, rrx │ │ │ │ - rsbseq lr, ip, r8, lsl #31 │ │ │ │ - addseq r8, r3, ip, ror #9 │ │ │ │ - rsbseq pc, ip, ip, lsr r0 @ │ │ │ │ - rsbseq lr, ip, ip, lsr pc │ │ │ │ - rsbseq lr, ip, ip, lsr #31 │ │ │ │ + addseq r8, r3, r8, asr r5 │ │ │ │ + rsbseq pc, ip, ip, rrx │ │ │ │ rsbseq lr, ip, r8, lsr #31 │ │ │ │ + addseq r8, r3, r0, ror #9 │ │ │ │ + rsbseq lr, ip, r0, lsr pc │ │ │ │ + rsbseq r0, fp, ip, lsr r8 │ │ │ │ + rsbseq lr, ip, r8, ror pc │ │ │ │ + rsbseq lr, ip, r4, asr pc │ │ │ │ + addseq r8, r3, r8, lsr #8 │ │ │ │ + rsbseq lr, ip, r0, asr pc │ │ │ │ + rsbseq lr, ip, r8, ror lr │ │ │ │ + @ instruction: 0x009383dc │ │ │ │ + rsbseq lr, ip, ip, lsr #30 │ │ │ │ + rsbseq lr, ip, ip, lsr #28 │ │ │ │ + @ instruction: 0x007cee9c │ │ │ │ + @ instruction: 0x007cee98 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 40c8e8 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 40c8e8 │ │ │ │ mov r1, #1 │ │ │ │ @@ -410463,19 +410463,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 40cf6c │ │ │ │ ldr r0, [pc, #32] @ 40cf70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r0, lsl r3 │ │ │ │ addseq r8, r3, r0, lsl #4 │ │ │ │ - umullseq r8, r3, r4, r1 │ │ │ │ - @ instruction: 0x007cec9c │ │ │ │ - rsbseq lr, ip, r8, lsr #25 │ │ │ │ + ldrsheq r8, [r3], r0 │ │ │ │ + addseq r8, r3, r4, lsl #1 │ │ │ │ + rsbseq lr, ip, ip, lsl #23 │ │ │ │ + @ instruction: 0x007ceb98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 40d108 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -410556,37 +410556,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 40d128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40d028 │ │ │ │ ldr r0, [pc, #48] @ 40d12c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40d028 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ rscseq fp, pc, r8, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq fp, pc, ip, lsr #28 │ │ │ │ ldrsbeq fp, [pc], #212 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, ror #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, ip, ip, lsr #22 │ │ │ │ - rsbseq lr, ip, r8, asr #22 │ │ │ │ + rsbseq lr, ip, ip, lsl sl │ │ │ │ + rsbseq lr, ip, r8, lsr sl │ │ │ │ │ │ │ │ 0040d130 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -410602,51 +410602,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40d1a8 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 40d18c │ │ │ │ mov r0, r6 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ce80 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d6cc │ │ │ │ + bl b8d5bc │ │ │ │ ldr r3, [pc, #96] @ 40d218 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 40d1e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8d248 │ │ │ │ + b b8d138 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cb68 │ │ │ │ ldr r3, [pc, #36] @ 40d21c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d0a4 │ │ │ │ + bl b8cf94 │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 40d1d0 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -411022,21 +411022,21 @@ │ │ │ │ beq 40d8c8 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 40d92c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40d66c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 40d870 │ │ │ │ cmp r1, #0 │ │ │ │ blt 40d708 │ │ │ │ @@ -411077,15 +411077,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 40d708 │ │ │ │ ldr r0, [pc, #96] @ 40d930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40d66c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ bl 27ede8 │ │ │ │ ldr r3, [pc, #76] @ 40d934 │ │ │ │ ldr r1, [pc, #76] @ 40d938 │ │ │ │ ldr r0, [pc, #76] @ 40d93c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -411093,26 +411093,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ rscseq fp, pc, r4, lsl #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq fp, pc, r8, ror #15 │ │ │ │ - addseq r7, r3, ip, asr sl │ │ │ │ - addseq r7, r3, r8, lsl sl │ │ │ │ + addseq r7, r3, ip, asr #18 │ │ │ │ + addseq r7, r3, r8, lsl #18 │ │ │ │ rscseq fp, pc, r4, asr #13 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsl sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, ip, r8, asr r4 │ │ │ │ - rsbseq lr, ip, r4, asr #7 │ │ │ │ - @ instruction: 0x009377f4 │ │ │ │ - ldrsheq lr, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrheq lr, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq lr, ip, r8, asr #6 │ │ │ │ + ldrheq lr, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + addseq r7, r3, r4, ror #13 │ │ │ │ + rsbseq lr, ip, r8, ror #3 │ │ │ │ + rsbseq lr, ip, ip, lsr #5 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 0040d944 : │ │ │ │ cmp r2, #0 │ │ │ │ ble 40d99c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -411174,15 +411174,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ce80 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -411208,15 +411208,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d180 │ │ │ │ + bl b8d070 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -411274,20 +411274,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40dbdc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rsceq r3, lr, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40dc60 │ │ │ │ ldr r2, [pc, #104] @ 40dc64 │ │ │ │ @@ -411295,37 +411295,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #72] @ 40dc6c │ │ │ │ ldr r1, [pc, #72] @ 40dc70 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #40] @ 40dc74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 929d28 │ │ │ │ - addseq r7, r3, r4, asr #12 │ │ │ │ - @ instruction: 0x007a5e90 │ │ │ │ - rsbseq r4, sp, ip, ror #29 │ │ │ │ - rsbseq lr, ip, r4, ror r1 │ │ │ │ - rsbseq lr, ip, ip, lsl #3 │ │ │ │ + b 929c18 │ │ │ │ + addseq r7, r3, r4, lsr r5 │ │ │ │ + rsbseq r5, sl, r0, lsl #27 │ │ │ │ + ldrsbeq r4, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq lr, ip, r4, rrx │ │ │ │ + rsbseq lr, ip, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr ip, r2, #2 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ @@ -411347,15 +411347,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 40dd80 │ │ │ │ lsr r1, r4, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ str r4, [r0, #928] @ 0x3a0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -411369,57 +411369,57 @@ │ │ │ │ ldr r1, [pc, #168] @ 40ddd4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 411a80 │ │ │ │ ldr r3, [pc, #124] @ 40ddd8 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 40dcf0 │ │ │ │ ldr r0, [pc, #108] @ 40dddc │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ tst r4, #16 │ │ │ │ movne r1, #1 │ │ │ │ bne 40dcdc │ │ │ │ b 40dcd4 │ │ │ │ ldr ip, [pc, #72] @ 40dde0 │ │ │ │ ldr r2, [pc, #72] @ 40dde4 │ │ │ │ ldr r1, [pc, #72] @ 40dde8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 410f14 │ │ │ │ rscseq fp, pc, r4, ror #2 │ │ │ │ - addseq r7, r3, ip, lsl r5 │ │ │ │ - @ instruction: 0x007ce090 │ │ │ │ - rsbseq lr, ip, r8, lsr #1 │ │ │ │ - andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq lr, ip, r0, lsl #1 │ │ │ │ - addseq r7, r3, r8, lsr #9 │ │ │ │ - rsbseq lr, ip, ip, lsl r0 │ │ │ │ - rsbseq lr, ip, r0, asr #32 │ │ │ │ + addseq r7, r3, ip, lsl #8 │ │ │ │ + rsbseq sp, ip, r0, lsl #31 │ │ │ │ + @ instruction: 0x007cdf98 │ │ │ │ + andeq r5, r0, r8, ror r7 │ │ │ │ + rsbseq sp, ip, r0, ror pc │ │ │ │ + umullseq r7, r3, r8, r3 │ │ │ │ + rsbseq sp, ip, ip, lsl #30 │ │ │ │ + rsbseq sp, ip, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r1, r2, #4064 @ 0xfe0 │ │ │ │ sbc ip, r3, #0 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -411505,69 +411505,69 @@ │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 410d50 │ │ │ │ str r0, [r4, #932] @ 0x3a4 │ │ │ │ b 40ded8 │ │ │ │ ldr r0, [pc, #28] @ 40df78 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40df2c │ │ │ │ ldrsheq sl, [pc], #244 @ │ │ │ │ - addseq r7, r3, r4, lsl #8 │ │ │ │ - addseq r7, r3, r8, ror #7 │ │ │ │ + @ instruction: 0x009372f4 │ │ │ │ + @ instruction: 0x009372d8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrheq sp, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq sp, ip, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr sl, [pc, #280] @ 40e0ac │ │ │ │ ldr r5, [pc, #280] @ 40e0b0 │ │ │ │ ldr r6, [pc, #280] @ 40e0b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add sl, pc, sl │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r2, sl, #72 @ 0x48 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #228] @ 40e0b8 │ │ │ │ add r2, sl, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sl, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #164] @ 40e0bc │ │ │ │ ldr r1, [pc, #164] @ 40e0c0 │ │ │ │ add r4, r4, #952 @ 0x3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sl, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r8 │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40e06c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -411580,44 +411580,44 @@ │ │ │ │ ldr r1, [pc, #80] @ 40e0c8 │ │ │ │ add r3, sl, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r5, #920] @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r7, r3, r8, lsr #5 │ │ │ │ - ldrsheq sp, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq sp, ip, ip, lsl #28 │ │ │ │ - rsbseq sp, ip, r4, asr lr │ │ │ │ - rsbseq r3, fp, r0, lsl r4 │ │ │ │ - rsbseq r3, fp, r4, lsr #8 │ │ │ │ - rsbseq sp, ip, r0, asr #26 │ │ │ │ - ldrheq sp, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + umullseq r7, r3, r8, r1 │ │ │ │ + rsbseq sp, ip, ip, ror #25 │ │ │ │ + ldrsheq sp, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq sp, ip, r4, asr #26 │ │ │ │ + rsbseq r3, fp, r0, lsl #6 │ │ │ │ + rsbseq r3, fp, r4, lsl r3 │ │ │ │ + rsbseq sp, ip, r0, lsr ip │ │ │ │ + rsbseq sp, ip, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 40e140 │ │ │ │ ldr r2, [pc, #92] @ 40e144 │ │ │ │ ldr r1, [pc, #92] @ 40e148 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #64] @ 40e14c │ │ │ │ ldr r2, [pc, #64] @ 40e150 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -411625,17 +411625,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r3, r8, asr r1 │ │ │ │ - rsbseq r5, sl, r8, lsr #19 │ │ │ │ - rsbseq r4, sp, r4, lsl #20 │ │ │ │ + addseq r7, r3, r8, asr #32 │ │ │ │ + @ instruction: 0x007a5898 │ │ │ │ + ldrsheq r4, [sp], #-132 @ 0xffffff7c @ │ │ │ │ rsceq r3, lr, r4, asr #17 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40e1d4 │ │ │ │ @@ -411644,37 +411644,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #72] @ 40e1e0 │ │ │ │ ldr r1, [pc, #72] @ 40e1e4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #40] @ 40e1e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 929d28 │ │ │ │ - ldrsbeq r7, [r3], r0 │ │ │ │ - rsbseq r5, sl, ip, lsl r9 │ │ │ │ - rsbseq r4, sp, r8, ror r9 │ │ │ │ - rsbseq sp, ip, r0, lsl #24 │ │ │ │ - rsbseq sp, ip, r8, lsl ip │ │ │ │ + b 929c18 │ │ │ │ + addseq r6, r3, r0, asr #31 │ │ │ │ + rsbseq r5, sl, ip, lsl #16 │ │ │ │ + rsbseq r4, sp, r8, ror #16 │ │ │ │ + ldrsheq sp, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq sp, ip, r8, lsl #22 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ 40e2a0 │ │ │ │ ldr r6, [pc, #156] @ 40e2a4 │ │ │ │ @@ -411684,49 +411684,49 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #116] @ 40e2ac │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr ip, [pc, #84] @ 40e2b0 │ │ │ │ ldr r1, [pc, #84] @ 40e2b4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r7, #952 @ 0x3b8 │ │ │ │ strb r3, [r0, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #64] @ 40e2b8 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r7, r3, r0, asr #32 │ │ │ │ - rsbseq sp, ip, ip, lsl #23 │ │ │ │ - rsbseq sp, ip, r4, lsr #24 │ │ │ │ - rsbseq sp, ip, ip, ror fp │ │ │ │ - rsbseq sp, ip, r0, lsl #23 │ │ │ │ - rsbseq fp, sl, r0, ror fp │ │ │ │ + addseq r6, r3, r0, lsr pc │ │ │ │ + rsbseq sp, ip, ip, ror sl │ │ │ │ + rsbseq sp, ip, r4, lsl fp │ │ │ │ + rsbseq sp, ip, ip, ror #20 │ │ │ │ + rsbseq sp, ip, r0, ror sl │ │ │ │ + rsbseq fp, sl, r0, ror #20 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ 40e370 │ │ │ │ ldr r6, [pc, #156] @ 40e374 │ │ │ │ @@ -411736,49 +411736,49 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #116] @ 40e37c │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr ip, [pc, #84] @ 40e380 │ │ │ │ ldr r1, [pc, #84] @ 40e384 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r7, #952 @ 0x3b8 │ │ │ │ strb r3, [r0, #944] @ 0x3b0 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 933bfc │ │ │ │ + bl 933aec │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, r3, r0, ror pc │ │ │ │ - ldrheq sp, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq sp, ip, r8, lsr fp │ │ │ │ - rsbseq sp, ip, ip, lsr #21 │ │ │ │ - ldrheq sp, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - ldrheq sp, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + addseq r6, r3, r0, ror #28 │ │ │ │ + rsbseq sp, ip, ip, lsr #19 │ │ │ │ + rsbseq sp, ip, r8, lsr #20 │ │ │ │ + @ instruction: 0x007cd99c │ │ │ │ + rsbseq sp, ip, ip, lsr #19 │ │ │ │ + rsbseq sp, ip, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 40e41c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -411786,55 +411786,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 40e420 │ │ │ │ ldr r1, [pc, #108] @ 40e424 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #88] @ 40e428 │ │ │ │ ldr r1, [pc, #88] @ 40e42c │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #60] @ 40e430 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 36c828 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 36cab0 │ │ │ │ - addseq r6, r3, r4, lsr #29 │ │ │ │ - rsbseq sp, ip, r8, ror #19 │ │ │ │ - ldrsheq sp, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r5, sl, r0, asr #13 │ │ │ │ - rsbseq r4, sp, ip, lsl r7 │ │ │ │ - rsbseq sp, ip, ip, asr sl │ │ │ │ + umullseq r6, r3, r4, sp │ │ │ │ + ldrsbeq sp, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sp, ip, ip, ror #17 │ │ │ │ + ldrheq r5, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r4, sp, ip, lsl #12 │ │ │ │ + rsbseq sp, ip, ip, asr #18 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ str r2, [r0, #936] @ 0x3a8 │ │ │ │ beq 40e458 │ │ │ │ tst r1, #16 │ │ │ │ movne r1, #1 │ │ │ │ beq 40e458 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ lsr r1, r1, #3 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ and r1, r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #260] @ 40e584 │ │ │ │ ldr r8, [pc, #260] @ 40e588 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -411843,53 +411843,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #108 @ 0x6c │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #220] @ 40e590 │ │ │ │ ldr r1, [pc, #220] @ 40e594 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #184] @ 40e598 │ │ │ │ add sl, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r2, #208 @ 0xd0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc8b8 │ │ │ │ + bl 8dc7a8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 381344 │ │ │ │ add r1, r6, #940 @ 0x3ac │ │ │ │ mov r0, r7 │ │ │ │ bl 381244 │ │ │ │ ldr r2, [pc, #112] @ 40e59c │ │ │ │ ldr r1, [pc, #112] @ 40e5a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #88] @ 40e5a4 │ │ │ │ ldr r1, [pc, #88] @ 40e5a8 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -411898,72 +411898,72 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r6, r3, r4, asr #27 │ │ │ │ - rsbseq sp, ip, ip, lsr #18 │ │ │ │ - rsbseq sp, ip, r0, lsl #18 │ │ │ │ - rsbseq r2, fp, r8, ror pc │ │ │ │ - rsbseq r2, fp, ip, lsl #31 │ │ │ │ + @ instruction: 0x00936cb4 │ │ │ │ + rsbseq sp, ip, ip, lsl r8 │ │ │ │ + ldrsheq sp, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r2, fp, r8, ror #28 │ │ │ │ + rsbseq r2, fp, ip, ror lr │ │ │ │ rsceq r3, lr, ip, ror #9 │ │ │ │ - rsbseq r5, sl, ip, ror #10 │ │ │ │ - rsbseq r4, sp, r8, asr #11 │ │ │ │ - rsbseq sp, ip, r0, lsl #18 │ │ │ │ + rsbseq r5, sl, ip, asr r4 │ │ │ │ + ldrheq r4, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsheq sp, [ip], #-112 @ 0xffffff90 @ │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr sl, [pc, #280] @ 40e6dc │ │ │ │ ldr r5, [pc, #280] @ 40e6e0 │ │ │ │ ldr r6, [pc, #280] @ 40e6e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add sl, pc, sl │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r2, sl, #72 @ 0x48 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #228] @ 40e6e8 │ │ │ │ add r2, sl, #144 @ 0x90 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sl, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #164] @ 40e6ec │ │ │ │ ldr r1, [pc, #164] @ 40e6f0 │ │ │ │ add r4, r4, #952 @ 0x3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sl, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r8 │ │ │ │ bl 381720 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40e69c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -411976,30 +411976,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 40e6f8 │ │ │ │ add r3, sl, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r5, #920] @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r6, r3, r8, ror ip │ │ │ │ - rsbseq sp, ip, ip, asr #15 │ │ │ │ - ldrsbeq sp, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq sp, ip, r0, asr #16 │ │ │ │ - rsbseq r2, fp, r0, ror #27 │ │ │ │ - ldrsheq r2, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq sp, ip, r0, lsl r7 │ │ │ │ - rsbseq sp, ip, r4, lsl #15 │ │ │ │ + addseq r6, r3, r8, ror #22 │ │ │ │ + ldrheq sp, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sp, ip, ip, asr #13 │ │ │ │ + rsbseq sp, ip, r0, lsr r7 │ │ │ │ + ldrsbeq r2, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r2, fp, r4, ror #25 │ │ │ │ + rsbseq sp, ip, r0, lsl #12 │ │ │ │ + rsbseq sp, ip, r4, ror r6 │ │ │ │ ldr r0, [r0, #1044] @ 0x414 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #1048] @ 0x418 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -412015,20 +412015,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40e770 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rsceq r3, lr, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #420] @ 40e930 │ │ │ │ ldr r3, [pc, #420] @ 40e934 │ │ │ │ @@ -412038,34 +412038,34 @@ │ │ │ │ ldr r5, [pc, #408] @ 40e938 │ │ │ │ ldr r4, [pc, #408] @ 40e93c │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r1, [pc, #384] @ 40e940 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #356] @ 40e944 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #336] @ 40e948 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #320] @ 40e94c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40e89c │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -412118,43 +412118,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 40e960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40e81c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 40e964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40e81c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ rscseq sl, pc, r8, ror r6 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq sp, ip, r4, lsl #12 │ │ │ │ - umullseq r6, r3, ip, fp │ │ │ │ - rsbseq sp, ip, r4, ror r6 │ │ │ │ - ldrsheq sp, [ip], #-84 @ 0xffffffac @ │ │ │ │ + ldrsheq sp, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + addseq r6, r3, ip, lsl #21 │ │ │ │ + rsbseq sp, ip, r4, ror #10 │ │ │ │ + rsbseq sp, ip, r4, ror #9 │ │ │ │ rscseq sl, pc, r0, lsl r6 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq sl, pc, r4, lsr #11 │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, ip, r4, asr r5 │ │ │ │ - rsbseq sp, ip, r4, ror #10 │ │ │ │ + rsbseq sp, ip, r4, asr #8 │ │ │ │ + rsbseq sp, ip, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 40ea54 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412162,65 +412162,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 40ea58 │ │ │ │ ldr r1, [pc, #196] @ 40ea5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #176] @ 40ea60 │ │ │ │ ldr r1, [pc, #176] @ 40ea64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #144] @ 40ea68 │ │ │ │ ldr r1, [pc, #144] @ 40ea6c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr ip, [pc, #112] @ 40ea70 │ │ │ │ ldr r2, [pc, #112] @ 40ea74 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c094 │ │ │ │ + bl 92bf84 │ │ │ │ ldr r3, [pc, #76] @ 40ea78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009369dc │ │ │ │ - rsbseq r5, sl, r4, lsl #2 │ │ │ │ - rsbseq r4, sp, ip, asr r1 │ │ │ │ - rsbseq r5, sl, r4, lsl #2 │ │ │ │ - rsbseq r5, sl, ip, lsl r1 │ │ │ │ - rsbseq sp, ip, r4, ror #7 │ │ │ │ - rsbseq sp, ip, r4, asr r4 │ │ │ │ + addseq r6, r3, ip, asr #17 │ │ │ │ + ldrsheq r4, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r4, sp, ip, asr #32 │ │ │ │ + ldrsheq r4, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r5, sl, ip │ │ │ │ + ldrsbeq sp, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sp, ip, r4, asr #6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ rsceq r3, lr, r8, lsr #1 │ │ │ │ ldr r1, [pc, #8] @ 40ea8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ b 2db09c │ │ │ │ @@ -412324,16 +412324,16 @@ │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq r6, r3, ip, lsr #16 │ │ │ │ - addseq r6, r3, r0, asr #15 │ │ │ │ + addseq r6, r3, ip, lsl r7 │ │ │ │ + @ instruction: 0x009366b0 │ │ │ │ ldr r2, [r0, #1008] @ 0x3f0 │ │ │ │ mov r3, r0 │ │ │ │ sub r2, r2, #2 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ add r0, r0, r2 │ │ │ │ mvn ip, #5 │ │ │ │ str r2, [r3, #1008] @ 0x3f0 │ │ │ │ @@ -412352,15 +412352,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ strb r1, [r0, #752] @ 0x2f0 │ │ │ │ add ip, ip, #2 │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ str ip, [r3, #1020] @ 0x3fc │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #416] @ 40ee58 │ │ │ │ ldr r3, [pc, #416] @ 40ee5c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -412369,34 +412369,34 @@ │ │ │ │ ldr r5, [pc, #404] @ 40ee60 │ │ │ │ ldr r4, [pc, #404] @ 40ee64 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r1, [pc, #380] @ 40ee68 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #352] @ 40ee6c │ │ │ │ add r4, r4, #140 @ 0x8c │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #332] @ 40ee70 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #316] @ 40ee74 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40edc4 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -412448,43 +412448,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 40ee88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40ed48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 40ee8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40ed48 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ rscseq sl, pc, ip, asr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsbeq sp, [ip], #-8 @ │ │ │ │ - addseq r6, r3, r0, ror r6 │ │ │ │ - rsbseq sp, ip, r8, asr #2 │ │ │ │ - ldrsbeq sp, [ip], #-4 @ │ │ │ │ + rsbseq ip, ip, r8, asr #31 │ │ │ │ + addseq r6, r3, r0, ror #10 │ │ │ │ + rsbseq sp, ip, r8, lsr r0 │ │ │ │ + rsbseq ip, ip, r4, asr #31 │ │ │ │ rscseq sl, pc, r4, ror #1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq sl, pc, ip, ror r0 @ │ │ │ │ andeq r5, r0, r4, lsr #15 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, ip, r4, rrx │ │ │ │ - rsbseq sp, ip, r0, ror r0 │ │ │ │ + rsbseq ip, ip, r4, asr pc │ │ │ │ + rsbseq ip, ip, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 40ef3c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412492,25 +412492,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 40ef40 │ │ │ │ ldr r1, [pc, #132] @ 40ef44 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #112] @ 40ef48 │ │ │ │ ldr r1, [pc, #112] @ 40ef4c │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #80] @ 40ef50 │ │ │ │ ldr r3, [pc, #80] @ 40ef54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -412520,19 +412520,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009364b4 │ │ │ │ - ldrsbeq r4, [sl], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r3, sp, r4, lsr ip │ │ │ │ - ldrsbeq r4, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsheq r4, [sl], #-176 @ 0xffffff50 @ │ │ │ │ + addseq r6, r3, r4, lsr #7 │ │ │ │ + rsbseq r4, sl, ip, asr #21 │ │ │ │ + rsbseq r3, sp, r4, lsr #22 │ │ │ │ + rsbseq r4, sl, r8, asr #21 │ │ │ │ + rsbseq r4, sl, r0, ror #21 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 40f044 │ │ │ │ @@ -412542,65 +412542,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 40f048 │ │ │ │ ldr r1, [pc, #196] @ 40f04c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #176] @ 40f050 │ │ │ │ ldr r1, [pc, #176] @ 40f054 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #144] @ 40f058 │ │ │ │ ldr r1, [pc, #144] @ 40f05c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr ip, [pc, #112] @ 40f060 │ │ │ │ ldr r2, [pc, #112] @ 40f064 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c094 │ │ │ │ + bl 92bf84 │ │ │ │ ldr r3, [pc, #76] @ 40f068 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, r3, ip, ror #7 │ │ │ │ - rsbseq r4, sl, r4, lsl fp │ │ │ │ - rsbseq r3, sp, ip, ror #22 │ │ │ │ - rsbseq r4, sl, r4, lsl fp │ │ │ │ - rsbseq r4, sl, ip, lsr #22 │ │ │ │ - ldrsheq ip, [ip], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq ip, ip, r4, ror #28 │ │ │ │ + @ instruction: 0x009362dc │ │ │ │ + rsbseq r4, sl, r4, lsl #20 │ │ │ │ + rsbseq r3, sp, ip, asr sl │ │ │ │ + rsbseq r4, sl, r4, lsl #20 │ │ │ │ + rsbseq r4, sl, ip, lsl sl │ │ │ │ + rsbseq ip, ip, r4, ror #25 │ │ │ │ + rsbseq ip, ip, r4, asr sp │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ strheq r2, [lr], #168 @ 0xa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -412610,51 +412610,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009362d4 │ │ │ │ - rsbseq ip, ip, ip, lsr #26 │ │ │ │ - rsbseq ip, ip, r0, lsr #27 │ │ │ │ + addseq r6, r3, r4, asr #3 │ │ │ │ + rsbseq ip, ip, ip, lsl ip │ │ │ │ + @ instruction: 0x007ccc90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 40f12c │ │ │ │ ldr r2, [pc, #56] @ 40f130 │ │ │ │ ldr r1, [pc, #56] @ 40f134 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c118 │ │ │ │ - addseq r6, r3, r4, ror #4 │ │ │ │ - ldrheq ip, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq ip, ip, r0, lsr sp │ │ │ │ + b 92c008 │ │ │ │ + addseq r6, r3, r4, asr r1 │ │ │ │ + rsbseq ip, ip, ip, lsr #23 │ │ │ │ + rsbseq ip, ip, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #196] @ 40f214 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #192] @ 40f218 │ │ │ │ @@ -412663,15 +412663,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ cmp r4, #2 │ │ │ │ streq r4, [r5, #1040] @ 0x410 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 40f1a8 │ │ │ │ @@ -412702,32 +412702,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r6, r3, r4, lsl #4 │ │ │ │ - rsbseq ip, ip, r4, asr ip │ │ │ │ - ldrsbeq ip, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsheq r6, [r3], r4 │ │ │ │ + rsbseq ip, ip, r4, asr #22 │ │ │ │ + rsbseq ip, ip, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 40f2a4 │ │ │ │ ldr r2, [pc, #108] @ 40f2a8 │ │ │ │ ldr r1, [pc, #108] @ 40f2ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #1008 @ 0x3f0 │ │ │ │ str r2, [r0, #1024] @ 0x400 │ │ │ │ strd r4, [r3] │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ @@ -412738,17 +412738,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r6, r3, r0, lsr #2 │ │ │ │ - rsbseq ip, ip, r8, ror fp │ │ │ │ - rsbseq ip, ip, ip, ror #23 │ │ │ │ + addseq r6, r3, r0, lsl r0 │ │ │ │ + rsbseq ip, ip, r8, ror #20 │ │ │ │ + ldrsbeq ip, [ip], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40f330 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412756,36 +412756,36 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #88] @ 40f334 │ │ │ │ ldr r1, [pc, #88] @ 40f338 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #68] @ 40f33c │ │ │ │ ldr r1, [pc, #68] @ 40f340 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c81c │ │ │ │ - umullseq r6, r3, r4, r0 │ │ │ │ - rsbseq ip, ip, r4, ror #21 │ │ │ │ - rsbseq ip, ip, r4, asr fp │ │ │ │ - @ instruction: 0x007a479c │ │ │ │ - ldrsheq r3, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + addseq r5, r3, r4, lsl #31 │ │ │ │ + ldrsbeq ip, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq ip, ip, r4, asr #20 │ │ │ │ + rsbseq r4, sl, ip, lsl #13 │ │ │ │ + rsbseq r3, sp, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #588] @ 40f5a8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -412800,15 +412800,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #532] @ 40f5bc │ │ │ │ ldr r3, [pc, #532] @ 40f5c0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412854,22 +412854,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 40f5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #2 │ │ │ │ str r1, [r6, #1040] @ 0x410 │ │ │ │ str r2, [r6, #1032] @ 0x408 │ │ │ │ @@ -412909,67 +412909,67 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 40f5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40f3e4 │ │ │ │ ldr r0, [pc, #96] @ 40f5e0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40f3e4 │ │ │ │ ldr r0, [pc, #80] @ 40f5e4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 40f498 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r3, r0 │ │ │ │ + @ instruction: 0x00935ef0 │ │ │ │ smlalseq r9, pc, r4, sl @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq ip, ip, ip, lsr sl │ │ │ │ - ldrheq ip, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq ip, ip, ip, lsr #18 │ │ │ │ + rsbseq ip, ip, r0, lsr #19 │ │ │ │ rscseq r9, pc, ip, asr sl @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq r9, pc, r8, lsl sl @ │ │ │ │ strheq r7, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, ip, r0, asr #20 │ │ │ │ + rsbseq ip, ip, r0, lsr r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x007cc99c │ │ │ │ - ldrheq ip, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq ip, ip, ip, asr r9 │ │ │ │ + rsbseq ip, ip, ip, lsl #17 │ │ │ │ + rsbseq ip, ip, r8, lsr #17 │ │ │ │ + rsbseq ip, ip, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #180] @ 40f6b4 │ │ │ │ ldr r2, [pc, #180] @ 40f6b8 │ │ │ │ ldr r1, [pc, #180] @ 40f6bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 40f648 │ │ │ │ sub r3, r3, r1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -412998,17 +412998,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, r3, r8, asr sp │ │ │ │ - rsbseq ip, ip, r8, lsr #15 │ │ │ │ - rsbseq ip, ip, r8, lsr #16 │ │ │ │ + addseq r5, r3, r8, asr #24 │ │ │ │ + @ instruction: 0x007cc698 │ │ │ │ + rsbseq ip, ip, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #660] @ 40f96c │ │ │ │ ldr lr, [pc, #660] @ 40f970 │ │ │ │ ldr ip, [pc, #660] @ 40f974 │ │ │ │ @@ -413024,15 +413024,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #600] @ 40f980 │ │ │ │ ldr r3, [pc, #600] @ 40f984 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -413067,15 +413067,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ addne r3, r1, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1012] @ 0x3f4 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #1048] @ 0x418 │ │ │ │ ldr r2, [pc, #432] @ 40f98c │ │ │ │ ldr r3, [pc, #404] @ 40f974 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -413113,15 +413113,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 40f8d4 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ cmp r1, #0 │ │ │ │ ble 40f7d4 │ │ │ │ ldr r1, [r4, #1012] @ 0x3f4 │ │ │ │ add r2, r2, #1 │ │ │ │ add r0, r4, r1 │ │ │ │ strb r3, [r0, #752] @ 0x2f0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ @@ -413157,45 +413157,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 40f9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40f740 │ │ │ │ ldr r0, [pc, #76] @ 40f9a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 40f740 │ │ │ │ - addseq r5, r3, r0, lsl #25 │ │ │ │ + addseq r5, r3, r0, ror fp │ │ │ │ rscseq r9, pc, r0, lsr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrheq ip, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq ip, ip, r0, lsr r7 │ │ │ │ + rsbseq ip, ip, ip, lsr #11 │ │ │ │ + rsbseq ip, ip, r0, lsr #12 │ │ │ │ ldrsbeq r9, [pc], #108 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r5, r3, r8, ror #23 │ │ │ │ + @ instruction: 0x00935ad8 │ │ │ │ rscseq r9, pc, r8, lsr #12 │ │ │ │ ldrheq r9, [pc], #80 @ │ │ │ │ rscseq r9, pc, r8, asr r5 @ │ │ │ │ andeq r4, r0, r8, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, ip, r4, lsl r6 │ │ │ │ - rsbseq ip, ip, ip, lsr #12 │ │ │ │ + rsbseq ip, ip, r4, lsl #10 │ │ │ │ + rsbseq ip, ip, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2984] @ 410574 │ │ │ │ @@ -413331,15 +413331,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 40fb24 │ │ │ │ ldr r0, [pc, #2512] @ 4105ac │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ beq 40fec4 │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ beq 40fdb8 │ │ │ │ sub r3, r5, #148 @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ bls 40ffd0 │ │ │ │ @@ -413496,28 +413496,28 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1832] @ 4105d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 40fa9c │ │ │ │ tst r3, #9 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ beq 40ffe0 │ │ │ │ @@ -413756,15 +413756,15 @@ │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 40fa9c │ │ │ │ mov r1, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 40f6c0 │ │ │ │ @@ -413946,59 +413946,59 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #432 @ 0x1b0 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ rscseq r9, pc, r4, lsr r4 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq r9, pc, r4, lsr #8 │ │ │ │ rscseq r9, pc, r8, lsl #8 │ │ │ │ - addseq r5, r3, ip, ror #17 │ │ │ │ + @ instruction: 0x009357dc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r6, r0, ip, lsl #23 │ │ │ │ andeq r2, r0, ip, asr #7 │ │ │ │ rscseq r9, pc, r0, lsl #6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ rscseq r9, pc, r0, asr #5 │ │ │ │ - rsbseq ip, ip, ip, lsr r5 │ │ │ │ + rsbseq ip, ip, ip, lsr #8 │ │ │ │ andeq r6, r0, r4, lsr #24 │ │ │ │ rscseq r9, pc, ip, asr #4 │ │ │ │ - rsbseq ip, ip, r8, asr #9 │ │ │ │ + ldrheq ip, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ muleq r0, ip, sp │ │ │ │ andeq r1, r0, r0, ror #26 │ │ │ │ ldrheq r9, [pc], #20 @ │ │ │ │ rscseq r9, pc, r4, asr #2 │ │ │ │ andeq r1, r0, r4, asr r7 │ │ │ │ rscseq r9, pc, r0, ror #1 │ │ │ │ rscseq r9, pc, r0, ror r0 @ │ │ │ │ rscseq r9, pc, ip │ │ │ │ andeq r3, r0, r4, rrx │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, ip, r8, lsr r1 │ │ │ │ + rsbseq ip, ip, r8, lsr #32 │ │ │ │ ldrsheq r8, [pc], #228 @ │ │ │ │ smlalseq r8, pc, ip, lr @ │ │ │ │ rscseq r8, pc, ip, asr lr @ │ │ │ │ - ldrsbeq ip, [ip], #-8 @ │ │ │ │ + rsbseq fp, ip, r8, asr #31 │ │ │ │ rscseq r8, pc, r0, asr #27 │ │ │ │ rscseq r8, pc, r4, asr sp @ │ │ │ │ rscseq r8, pc, r0, ror #25 │ │ │ │ rscseq r8, pc, r0, lsr #25 │ │ │ │ rscseq r8, pc, r8, asr ip @ │ │ │ │ rscseq r8, pc, r0, lsl ip @ │ │ │ │ ldrheq r8, [pc], #188 @ │ │ │ │ - ldrsbeq fp, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq fp, ip, r0, asr #25 │ │ │ │ rscseq r8, pc, r8, lsr #22 │ │ │ │ ldrsbeq r8, [pc], #160 @ │ │ │ │ rscseq r8, pc, r4, ror sl @ │ │ │ │ ldrsheq r8, [pc], #148 @ │ │ │ │ ldrheq r8, [pc], #152 @ │ │ │ │ rscseq r8, pc, r0, ror r9 @ │ │ │ │ rscseq r8, pc, r4, lsr r9 @ │ │ │ │ ldrsbeq r8, [pc], #136 @ │ │ │ │ - addseq r4, r3, r0, lsl #28 │ │ │ │ - rsbseq fp, ip, ip, asr #20 │ │ │ │ - rsbseq fp, ip, r8, asr sl │ │ │ │ + @ instruction: 0x00934cf0 │ │ │ │ + rsbseq fp, ip, ip, lsr r9 │ │ │ │ + rsbseq fp, ip, r8, asr #18 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #872] @ 4109bc │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -414014,15 +414014,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r8, [pc, #812] @ 4109d0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #3 │ │ │ │ movne r3, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r0, #1020] @ 0x3fc │ │ │ │ @@ -414113,15 +414113,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r5, [r1, #752] @ 0x2f0 │ │ │ │ str r3, [r0, #1020] @ 0x3fc │ │ │ │ str r2, [r0, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [pc, #428] @ 4109d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 410910 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ ldr r3, [r4, #1044] @ 0x414 │ │ │ │ @@ -414195,48 +414195,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 4109e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 410838 │ │ │ │ ldr r0, [pc, #80] @ 4109ec │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 410838 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r4, r3, r8, lsl #26 │ │ │ │ + @ instruction: 0x00934bf8 │ │ │ │ smlalseq r8, pc, ip, r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq fp, ip, r8, asr #14 │ │ │ │ - ldrheq fp, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq fp, ip, r8, lsr r6 │ │ │ │ + rsbseq fp, ip, ip, lsr #13 │ │ │ │ rscseq r8, pc, r8, asr r7 @ │ │ │ │ rscseq r8, pc, r8, lsr r7 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, ip, ip, lsr r7 │ │ │ │ - rsbseq fp, ip, r8, ror #14 │ │ │ │ + rsbseq fp, ip, ip, lsr #12 │ │ │ │ + rsbseq fp, ip, r8, asr r6 │ │ │ │ ldrb r3, [r0, #1032] @ 0x408 │ │ │ │ tst r3, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -414342,15 +414342,15 @@ │ │ │ │ moveq ip, #0 │ │ │ │ strb r1, [lr, #752] @ 0x2f0 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ │ │ │ │ 00410ba0 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb ip, r0, #16 │ │ │ │ cmp ip, #1 │ │ │ │ mov ip, #0 │ │ │ │ @@ -414371,15 +414371,15 @@ │ │ │ │ strb r2, [r1, #752] @ 0x2f0 │ │ │ │ add r2, r0, #2 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ │ │ │ │ 00410c0c : │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb lr, r0, #16 │ │ │ │ cmp lr, #2 │ │ │ │ @@ -414407,15 +414407,15 @@ │ │ │ │ strb r3, [r2, #752] @ 0x2f0 │ │ │ │ add r3, r0, #3 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ │ │ │ │ 00410c94 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ rsb lr, r0, #16 │ │ │ │ @@ -414441,15 +414441,15 @@ │ │ │ │ strb r4, [ip, #752] @ 0x2f0 │ │ │ │ add r3, r0, #4 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ mov lr, #2 │ │ │ │ strb r3, [ip, #752] @ 0x2f0 │ │ │ │ strb r4, [ip, #753] @ 0x2f1 │ │ │ │ b 410cf8 │ │ │ │ mov lr, #3 │ │ │ │ strb r2, [ip, #752] @ 0x2f0 │ │ │ │ strb r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -414517,21 +414517,21 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 410dc0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ b 410dc0 │ │ │ │ ldr r3, [pc, #160] @ 410f00 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 410da0 │ │ │ │ ldr r3, [pc, #144] @ 410f04 │ │ │ │ @@ -414547,39 +414547,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 410f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 410da0 │ │ │ │ ldr r0, [pc, #52] @ 410f10 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 410da0 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlalseq r8, pc, ip, r0 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq r8, pc, ip, ror r0 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq r8, pc, ip, lsr r0 @ │ │ │ │ andeq r3, r0, r8, lsr #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, ip, r0, ror r2 │ │ │ │ - rsbseq fp, ip, ip, ror r2 │ │ │ │ + rsbseq fp, ip, r0, ror #2 │ │ │ │ + rsbseq fp, ip, ip, ror #2 │ │ │ │ │ │ │ │ 00410f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2052] @ 411730 │ │ │ │ @@ -414597,15 +414597,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #1992] @ 411744 │ │ │ │ ldr r3, [pc, #1992] @ 411748 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -414662,15 +414662,15 @@ │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #1744] @ 411754 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r3, [pc, #1708] @ 411738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -414736,23 +414736,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1452] @ 411768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 410f94 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ b 41103c │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #5 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -414777,15 +414777,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 4112a0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ add r2, r4, r3 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ strb r1, [r2, #752] @ 0x2f0 │ │ │ │ @@ -414824,23 +414824,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 411778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4110d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 40f344 │ │ │ │ ldr r2, [pc, #1096] @ 41177c │ │ │ │ ldr r3, [pc, #1024] @ 411738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -415074,63 +415074,63 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 411230 │ │ │ │ b 4112a0 │ │ │ │ ldr r0, [pc, #196] @ 4117a0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 410f94 │ │ │ │ mvn r2, #84 @ 0x54 │ │ │ │ mov r3, #2 │ │ │ │ strb r2, [r4, #752] @ 0x2f0 │ │ │ │ strb r0, [r4, #753] @ 0x2f1 │ │ │ │ b 4114a0 │ │ │ │ ldr r0, [pc, #156] @ 4117a4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4110d0 │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add r2, r4, r2 │ │ │ │ addne r3, r3, #3 │ │ │ │ moveq r3, #0 │ │ │ │ strb r0, [r2, #752] @ 0x2f0 │ │ │ │ b 4114a0 │ │ │ │ - addseq r4, r3, ip, lsr #8 │ │ │ │ + addseq r4, r3, ip, lsl r3 │ │ │ │ rscseq r7, pc, ip, asr #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq sl, ip, r8, ror #28 │ │ │ │ - ldrsbeq sl, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq sl, ip, r8, asr sp │ │ │ │ + rsbseq sl, ip, ip, asr #27 │ │ │ │ rscseq r7, pc, r8, lsl #29 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r4, r3, r0, lsr #6 │ │ │ │ - addseq r4, r3, r0, lsl #6 │ │ │ │ + addseq r4, r3, r0, lsl r2 │ │ │ │ + @ instruction: 0x009341f0 │ │ │ │ rscseq r7, pc, ip, ror sp @ │ │ │ │ - addseq r4, r3, r0, lsr r2 │ │ │ │ + addseq r4, r3, r0, lsr #2 │ │ │ │ andeq r4, r0, ip, lsl sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq sl, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq sl, ip, r4, lsr #29 │ │ │ │ ldrsheq r7, [pc], #176 @ │ │ │ │ rscseq r7, pc, r0, lsl #23 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrsheq sl, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq sl, ip, r0, ror #21 │ │ │ │ ldrsbeq r7, [pc], #160 @ │ │ │ │ rscseq r7, pc, r0, asr sl @ │ │ │ │ rscseq r7, pc, r8, ror #19 │ │ │ │ rscseq r7, pc, r8, asr r9 @ │ │ │ │ ldrsheq r7, [pc], #128 @ │ │ │ │ smlalseq r7, pc, r0, r8 @ │ │ │ │ rscseq r7, pc, r0, lsr #16 │ │ │ │ ldrheq r7, [pc], #112 @ │ │ │ │ rscseq r7, pc, r0, asr r7 @ │ │ │ │ - ldrheq sl, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq sl, ip, ip, lsr #16 │ │ │ │ + rsbseq sl, ip, ip, lsr #19 │ │ │ │ + rsbseq sl, ip, ip, lsl r7 │ │ │ │ │ │ │ │ 004117a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #280] @ 4118d8 │ │ │ │ @@ -415185,40 +415185,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 4118f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4117fc │ │ │ │ ldr r0, [pc, #56] @ 4118fc │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 4117fc │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ rscseq r7, pc, r4, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq r7, pc, r4, lsr #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq r7, pc, r0, lsl #12 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, ip, r8, lsl #18 │ │ │ │ - rsbseq sl, ip, ip, lsr #18 │ │ │ │ + ldrsheq sl, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq sl, ip, ip, lsl r8 │ │ │ │ │ │ │ │ 00411900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #308] @ 411a4c │ │ │ │ @@ -415246,15 +415246,15 @@ │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r2, [pc, #216] @ 411a68 │ │ │ │ ldr r3, [pc, #188] @ 411a50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -415281,42 +415281,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 411a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 411950 │ │ │ │ ldr r0, [pc, #64] @ 411a7c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 411950 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ rscseq r7, pc, ip, ror #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq r7, pc, ip, asr #9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x009339fc │ │ │ │ - rsbseq r2, sl, ip, lsr #2 │ │ │ │ - rsbseq r1, sp, r0, lsl #3 │ │ │ │ + addseq r3, r3, ip, ror #17 │ │ │ │ + rsbseq r2, sl, ip, lsl r0 │ │ │ │ + rsbseq r1, sp, r0, ror r0 │ │ │ │ rscseq r7, pc, r4, ror r4 @ │ │ │ │ andeq r1, r0, r4, asr pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsheq sl, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq sl, ip, r8, lsl #16 │ │ │ │ + rsbseq sl, ip, r4, ror #13 │ │ │ │ + ldrsheq sl, [ip], #-104 @ 0xffffff98 @ │ │ │ │ │ │ │ │ 00411a80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2368] @ 4123d8 │ │ │ │ @@ -415334,15 +415334,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [pc, #2308] @ 4123ec │ │ │ │ ldr r3, [pc, #2308] @ 4123f0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415400,15 +415400,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 411dc4 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c118 │ │ │ │ + b 92c008 │ │ │ │ strb r6, [r5, #1033] @ 0x409 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ rsb r2, r3, #16 │ │ │ │ cmp r2, #0 │ │ │ │ ble 411c30 │ │ │ │ ldr r2, [r4, #1012] @ 0x3f4 │ │ │ │ mvn r0, #5 │ │ │ │ @@ -415418,15 +415418,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r2, [pc, #1980] @ 4123fc │ │ │ │ ldr r3, [pc, #1948] @ 4123e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -415474,22 +415474,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1768] @ 412410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 411b00 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ moveq r3, #3 │ │ │ │ strbeq r3, [r5, #1036] @ 0x40c │ │ │ │ b 411ca8 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -415706,15 +415706,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r2, [pc, #888] @ 412430 │ │ │ │ ldr r3, [pc, #804] @ 4123e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -415896,61 +415896,61 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 411bd4 │ │ │ │ b 411dc4 │ │ │ │ ldr r0, [pc, #176] @ 41244c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 411b00 │ │ │ │ mov r2, #3 │ │ │ │ strb ip, [r4, #752] @ 0x2f0 │ │ │ │ strb lr, [r4, #753] @ 0x2f1 │ │ │ │ strb r0, [r4, #754] @ 0x2f2 │ │ │ │ b 412230 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ add r1, r4, r1 │ │ │ │ addne r2, r2, #4 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ b 412230 │ │ │ │ - addseq r3, r3, r0, asr #17 │ │ │ │ + @ instruction: 0x009337b0 │ │ │ │ rscseq r7, pc, r0, ror #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsheq sl, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq sl, ip, r0, ror r3 │ │ │ │ + rsbseq sl, ip, ip, ror #3 │ │ │ │ + rsbseq sl, ip, r0, ror #4 │ │ │ │ rscseq r7, pc, ip, lsl r3 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffaafa │ │ │ │ rscseq r7, pc, ip, asr r2 @ │ │ │ │ rscseq r7, pc, r4, asr #3 │ │ │ │ - addseq r3, r3, r6, lsr #13 │ │ │ │ + umullseq r3, r3, r6, r5 @ │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, ip, ip, lsr r5 │ │ │ │ + rsbseq sl, ip, ip, lsr #8 │ │ │ │ rscseq r7, pc, ip, asr r0 @ │ │ │ │ rscseq r6, pc, r8, ror #31 │ │ │ │ rscseq r6, pc, ip, ror pc @ │ │ │ │ rscseq r6, pc, r0, lsl pc @ │ │ │ │ smlalseq r6, pc, r0, lr @ │ │ │ │ rscseq r6, pc, r4, lsr #28 │ │ │ │ ldrheq r6, [pc], #220 @ │ │ │ │ rscseq r6, pc, ip, asr #26 │ │ │ │ ldrsbeq r6, [pc], #196 @ │ │ │ │ rscseq r6, pc, r8, ror #24 │ │ │ │ rscseq r6, pc, r0, asr #23 │ │ │ │ rscseq r6, pc, r4, asr fp @ │ │ │ │ ldrsheq r6, [pc], #168 @ │ │ │ │ smlalseq r6, pc, r0, sl @ │ │ │ │ - rsbseq r9, ip, r8, ror #29 │ │ │ │ + ldrsbeq r9, [ip], #-216 @ 0xffffff28 @ │ │ │ │ ldr r0, [pc, #8] @ 412460 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcc8 │ │ │ │ + b 92fbb8 │ │ │ │ rsceq pc, sp, ip, ror r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #192] @ 41253c │ │ │ │ ldr r2, [pc, #192] @ 412540 │ │ │ │ @@ -415959,15 +415959,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 4124f8 │ │ │ │ mov r1, #4 │ │ │ │ bl 27cd18 │ │ │ │ str r0, [r4, #756] @ 0x2f4 │ │ │ │ @@ -415989,29 +415989,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 412550 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73988 │ │ │ │ + bl b73878 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq r3, [r3], r0 │ │ │ │ - rsbseq r9, ip, ip, asr #31 │ │ │ │ - ldrsheq r9, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + addseq r2, r3, r0, lsr #31 │ │ │ │ + ldrheq r9, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r9, ip, r0, ror #29 │ │ │ │ strdeq pc, [sp], #112 @ 0x70 @ │ │ │ │ - ldrheq r9, [ip], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x007c9f94 │ │ │ │ + rsbseq r9, ip, r8, lsr #29 │ │ │ │ + rsbseq r9, ip, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 412600 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -416019,25 +416019,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 412604 │ │ │ │ ldr r1, [pc, #132] @ 412608 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #112] @ 41260c │ │ │ │ ldr r1, [pc, #112] @ 412610 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r3, [pc, #80] @ 412614 │ │ │ │ ldr r2, [pc, #80] @ 412618 │ │ │ │ ldr ip, [pc, #80] @ 41261c │ │ │ │ ldr r1, [pc, #80] @ 412620 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -416046,20 +416046,20 @@ │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927ef4 │ │ │ │ - addseq r2, r3, ip, asr #31 │ │ │ │ - rsbseq r1, sl, r8, lsl r5 │ │ │ │ - rsbseq r0, sp, r0, ror r5 │ │ │ │ - rsbseq r1, sl, r4, lsl r5 │ │ │ │ - rsbseq r1, sl, ip, lsr #10 │ │ │ │ + b 927de4 │ │ │ │ + @ instruction: 0x00932ebc │ │ │ │ + rsbseq r1, sl, r8, lsl #8 │ │ │ │ + rsbseq r0, sp, r0, ror #8 │ │ │ │ + rsbseq r1, sl, r4, lsl #8 │ │ │ │ + rsbseq r1, sl, ip, lsl r4 │ │ │ │ rsceq pc, sp, r4, lsl #14 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ rscseq pc, fp, r4, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -416069,60 +416069,60 @@ │ │ │ │ ldr r1, [pc, #48] @ 412674 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ce80 │ │ │ │ - @ instruction: 0x00932ef4 │ │ │ │ - rsbseq r9, ip, r4, lsl lr │ │ │ │ - rsbseq r9, ip, r8, lsr lr │ │ │ │ + addseq r2, r3, r4, ror #27 │ │ │ │ + rsbseq r9, ip, r4, lsl #26 │ │ │ │ + rsbseq r9, ip, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 4126c8 │ │ │ │ ldr r2, [pc, #56] @ 4126cc │ │ │ │ ldr r1, [pc, #56] @ 4126d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ ldr r0, [r0, #764] @ 0x2fc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27e9ec │ │ │ │ - addseq r2, r3, r0, lsr #29 │ │ │ │ - rsbseq r9, ip, r0, asr #27 │ │ │ │ - rsbseq r9, ip, r4, ror #27 │ │ │ │ + umullseq r2, r3, r0, sp │ │ │ │ + ldrheq r9, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsbeq r9, [ip], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #192] @ 4127ac │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #188] @ 4127b0 │ │ │ │ ldr r2, [pc, #188] @ 4127b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r7, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 2d90b0 │ │ │ │ ldr r2, [r5, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 41278c │ │ │ │ @@ -416141,39 +416141,39 @@ │ │ │ │ ldrb r0, [r3, r4] │ │ │ │ cmp r0, r1 │ │ │ │ beq 412738 │ │ │ │ strb r1, [r3, r4] │ │ │ │ ldr r3, [r5, #756] @ 0x2f4 │ │ │ │ ldrb r1, [r7, #4] │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c118 │ │ │ │ + bl 92c008 │ │ │ │ ldr r2, [r5, #752] @ 0x2f0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r2, r4 │ │ │ │ bhi 412744 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r2, r3, r0, asr #28 │ │ │ │ - rsbseq r9, ip, r4, lsl #27 │ │ │ │ - rsbseq r9, ip, r0, ror #26 │ │ │ │ + addseq r2, r3, r0, lsr sp │ │ │ │ + rsbseq r9, ip, r4, ror ip │ │ │ │ + rsbseq r9, ip, r0, asr ip │ │ │ │ bx lr │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 4127dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rsceq pc, sp, r8, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 4128e8 │ │ │ │ ldr r2, [pc, #240] @ 4128ec │ │ │ │ @@ -416181,35 +416181,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #208] @ 4128f4 │ │ │ │ ldr r1, [pc, #208] @ 4128f8 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 4128fc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #172] @ 412900 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 412904 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r3, [pc, #148] @ 412908 │ │ │ │ ldr lr, [pc, #148] @ 41290c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 412910 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -416233,19 +416233,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r2, r3, ip, lsl #27 │ │ │ │ - @ instruction: 0x007a1290 │ │ │ │ - rsbseq r0, sp, ip, ror #5 │ │ │ │ - rsbseq r2, fp, r8, lsl #1 │ │ │ │ - rsbseq r2, fp, r4, lsr #1 │ │ │ │ + addseq r2, r3, ip, ror ip │ │ │ │ + rsbseq r1, sl, r0, lsl #3 │ │ │ │ + ldrsbeq r0, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r1, fp, r8, ror pc │ │ │ │ + @ instruction: 0x007b1f94 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ smlalseq lr, fp, ip, lr │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ ldrdeq pc, [sp], #72 @ 0x48 @ │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -416263,42 +416263,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 8b59a0 │ │ │ │ - addseq r2, r3, ip, asr #24 │ │ │ │ - ldrheq r9, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - ldrsbeq r9, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + b 8b5890 │ │ │ │ + addseq r2, r3, ip, lsr fp │ │ │ │ + rsbseq r9, ip, r4, lsr #21 │ │ │ │ + rsbseq r9, ip, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 412a58 │ │ │ │ ldr r2, [pc, #172] @ 412a5c │ │ │ │ ldr r1, [pc, #172] @ 412a60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 412a48 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -416325,17 +416325,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27ce80 │ │ │ │ - @ instruction: 0x00932bdc │ │ │ │ - rsbseq r9, ip, r8, asr #22 │ │ │ │ - rsbseq r9, ip, r8, ror #22 │ │ │ │ + addseq r2, r3, ip, asr #21 │ │ │ │ + rsbseq r9, ip, r8, lsr sl │ │ │ │ + rsbseq r9, ip, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 412b0c │ │ │ │ ldr r2, [pc, #144] @ 412b10 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -416343,15 +416343,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 412b14 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 412ac8 │ │ │ │ b 412af4 │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -416370,44 +416370,44 @@ │ │ │ │ b 27d978 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27e9ec │ │ │ │ - addseq r2, r3, r0, lsl fp │ │ │ │ - rsbseq r9, ip, r4, ror sl │ │ │ │ - @ instruction: 0x007c9a94 │ │ │ │ + addseq r2, r3, r0, lsl #20 │ │ │ │ + rsbseq r9, ip, r4, ror #18 │ │ │ │ + rsbseq r9, ip, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 412bd0 │ │ │ │ ldr r6, [pc, #160] @ 412bd4 │ │ │ │ ldr r5, [pc, #160] @ 412bd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 412bb0 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -416419,44 +416419,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r2, r3, r4, asr sl │ │ │ │ - rsbseq r9, ip, r4, asr #19 │ │ │ │ - rsbseq r9, ip, r0, ror #19 │ │ │ │ + addseq r2, r3, r4, asr #18 │ │ │ │ + ldrheq r9, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq r9, [ip], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 412c8c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ ldr r2, [pc, #136] @ 412c90 │ │ │ │ ldr r1, [pc, #136] @ 412c94 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #112] @ 412c98 │ │ │ │ ldr r1, [pc, #112] @ 412c9c │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 412c6c │ │ │ │ @@ -416466,47 +416466,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r2, r3, r4, r9 │ │ │ │ - ldrsheq r9, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r9, ip, r8, lsl r9 │ │ │ │ - rsbseq r1, fp, r8, lsl #25 │ │ │ │ - rsbseq r1, fp, r4, lsr #25 │ │ │ │ + addseq r2, r3, r4, lsl #17 │ │ │ │ + rsbseq r9, ip, r8, ror #15 │ │ │ │ + rsbseq r9, ip, r8, lsl #16 │ │ │ │ + rsbseq r1, fp, r8, ror fp │ │ │ │ + @ instruction: 0x007b1b94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 412d64 │ │ │ │ ldr r6, [pc, #172] @ 412d68 │ │ │ │ ldr r5, [pc, #172] @ 412d6c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ tst r7, #4 │ │ │ │ beq 412d44 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 412d44 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -416520,73 +416520,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r2, r3, ip, asr #17 │ │ │ │ - rsbseq r9, ip, r8, lsr r8 │ │ │ │ - rsbseq r9, ip, r4, asr r8 │ │ │ │ + @ instruction: 0x009327bc │ │ │ │ + rsbseq r9, ip, r8, lsr #14 │ │ │ │ + rsbseq r9, ip, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 412e3c │ │ │ │ ldr r9, [pc, #180] @ 412e40 │ │ │ │ ldr r6, [pc, #180] @ 412e44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #132] @ 412e48 │ │ │ │ ldr r1, [pc, #132] @ 412e4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 412e1c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 8b522c │ │ │ │ + bl 8b511c │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 8b522c │ │ │ │ + bl 8b511c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8b5db0 │ │ │ │ - @ instruction: 0x009327fc │ │ │ │ - rsbseq r9, ip, ip, ror #14 │ │ │ │ - rsbseq r9, ip, r8, lsl #15 │ │ │ │ - ldrsheq r1, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r1, fp, r0, lsl fp │ │ │ │ + b 8b5ca0 │ │ │ │ + addseq r2, r3, ip, ror #13 │ │ │ │ + rsbseq r9, ip, ip, asr r6 │ │ │ │ + rsbseq r9, ip, r8, ror r6 │ │ │ │ + rsbseq r1, fp, r4, ror #19 │ │ │ │ + rsbseq r1, fp, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 412fdc │ │ │ │ ldr r3, [pc, #372] @ 412fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416598,56 +416598,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 412f38 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b96b34 │ │ │ │ + bl b96a24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 412f20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8b3fa0 │ │ │ │ + bl 8b3e90 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce80 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 8b8be0 │ │ │ │ + bl 8b8ad0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 412f88 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -416659,15 +416659,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d978 │ │ │ │ mov r6, #8 │ │ │ │ b 412f08 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 8b566c │ │ │ │ + bl 8b555c │ │ │ │ ldr r2, [pc, #84] @ 412ff0 │ │ │ │ ldr r3, [pc, #64] @ 412fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -416680,17 +416680,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlalseq r5, pc, ip, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, r3, ip, lsl #14 │ │ │ │ - rsbseq r9, ip, ip, ror #12 │ │ │ │ - rsbseq r9, ip, r4, lsr #13 │ │ │ │ + @ instruction: 0x009325fc │ │ │ │ + rsbseq r9, ip, ip, asr r5 │ │ │ │ + @ instruction: 0x007c9594 │ │ │ │ rscseq r5, pc, r8, ror #28 │ │ │ │ │ │ │ │ 00412ff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -416737,26 +416737,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 4131b4 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 8b8be0 │ │ │ │ + bl 8b8ad0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 413098 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 4130f8 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 8b342c │ │ │ │ + bl 8b331c │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 4130d4 │ │ │ │ ldr r3, [pc, #512] @ 413300 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -416784,17 +416784,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 8b566c │ │ │ │ + bl 8b555c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 413114 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -416806,19 +416806,19 @@ │ │ │ │ beq 413154 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 413204 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b96a60 │ │ │ │ + bl b96950 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8b3fa0 │ │ │ │ + bl 8b3e90 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ce80 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 413154 │ │ │ │ @@ -416855,51 +416855,51 @@ │ │ │ │ beq 4132b8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0a4 <__gettimeofday64@plt> │ │ │ │ - bl b695ec │ │ │ │ + bl b694dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 413320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c204 │ │ │ │ + bl b7c0f4 │ │ │ │ b 413114 │ │ │ │ ldr r2, [pc, #100] @ 413324 │ │ │ │ ldr r3, [pc, #52] @ 4132f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 4132f0 │ │ │ │ ldr r0, [pc, #68] @ 413328 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c204 │ │ │ │ + b b7c0f4 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [pc], #208 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq r5, pc, r0, ror #27 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq r5, pc, r8, ror #25 │ │ │ │ - addseq r2, r3, ip, lsr #8 │ │ │ │ - rsbseq r1, fp, ip, asr #14 │ │ │ │ - rsbseq r1, fp, r8, ror #14 │ │ │ │ + addseq r2, r3, ip, lsl r3 │ │ │ │ + rsbseq r1, fp, ip, lsr r6 │ │ │ │ + rsbseq r1, fp, r8, asr r6 │ │ │ │ strheq r6, [r0], -r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007c9290 │ │ │ │ + rsbseq r9, ip, r0, lsl #3 │ │ │ │ rscseq r5, pc, r4, asr #22 │ │ │ │ - @ instruction: 0x007c9290 │ │ │ │ + rsbseq r9, ip, r0, lsl #3 │ │ │ │ │ │ │ │ 0041332c : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 413358 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -416977,16 +416977,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rscseq r5, pc, ip, asr sl @ │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - umullseq r2, r3, ip, r1 │ │ │ │ - @ instruction: 0x007c919c │ │ │ │ + addseq r2, r3, ip, lsl #1 │ │ │ │ + rsbseq r9, ip, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 4136a4 │ │ │ │ ldr r3, [pc, #532] @ 4136a8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416999,39 +416999,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 930850 │ │ │ │ + bl 930740 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #460] @ 4136b8 │ │ │ │ ldr r1, [pc, #460] @ 4136bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 41355c │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -417074,27 +417074,27 @@ │ │ │ │ bne 4135c0 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 413680 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5e2c │ │ │ │ + bl 8b5d1c │ │ │ │ ldr r2, [pc, #196] @ 4136c4 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5180 │ │ │ │ + bl 8b5070 │ │ │ │ ldr r2, [pc, #180] @ 4136c8 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5180 │ │ │ │ + bl 8b5070 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 4136cc │ │ │ │ ldr r3, [pc, #112] @ 4136a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -417106,40 +417106,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl b73ef4 │ │ │ │ + bl b73de4 │ │ │ │ b 41362c │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 4136d0 │ │ │ │ ldr r1, [pc, #72] @ 4136d4 │ │ │ │ ldr r0, [pc, #72] @ 4136d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 4136dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d0cc <__assert_fail@plt> │ │ │ │ rscseq r5, pc, r4, ror r9 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, r3, r4, ror #1 │ │ │ │ - rsbseq r9, ip, r4, asr #32 │ │ │ │ - rsbseq r9, ip, r4, rrx │ │ │ │ - rsbseq r1, fp, ip, asr #7 │ │ │ │ - rsbseq r1, fp, r8, ror #7 │ │ │ │ - ldrdeq r0, [r5], r8 │ │ │ │ + @ instruction: 0x00931fd4 │ │ │ │ + rsbseq r8, ip, r4, lsr pc │ │ │ │ + rsbseq r8, ip, r4, asr pc │ │ │ │ + ldrheq r1, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq r1, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r0, r5, r8, asr #3 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ ldrsbeq r5, [pc], #112 @ │ │ │ │ - addseq r1, r3, r0, lsl #30 │ │ │ │ - rsbseq r8, ip, r0, lsr #30 │ │ │ │ - rsbseq r8, ip, r4, lsr pc │ │ │ │ + @ instruction: 0x00931df0 │ │ │ │ + rsbseq r8, ip, r0, lsl lr │ │ │ │ + rsbseq r8, ip, r4, lsr #28 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 004136e0 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -417218,33 +417218,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ smlalseq r5, pc, r4, r6 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strheq r0, [r5], r4 │ │ │ │ + addeq pc, r4, r4, lsr #31 │ │ │ │ rscseq r5, pc, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 413870 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92fca4 │ │ │ │ + bl 92fb94 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fca4 │ │ │ │ + b 92fb94 │ │ │ │ rsceq lr, sp, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 413c20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -417261,27 +417261,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #856] @ 413c34 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 413c38 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 413c3c │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -417360,15 +417360,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 413c5c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r3, [pc, #504] @ 413c60 │ │ │ │ ldr r2, [pc, #504] @ 413c64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -417411,15 +417411,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 413c5c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl b51974 │ │ │ │ + bl b51864 │ │ │ │ ldr r2, [pc, #320] @ 413c74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -417473,40 +417473,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 412ff4 │ │ │ │ b 413968 │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r1, r3, r8, lsl #27 │ │ │ │ + addseq r1, r3, r8, ror ip │ │ │ │ rscseq r5, pc, ip, ror #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r8, ip, r4, asr ip │ │ │ │ - rsbseq r8, ip, ip, asr #26 │ │ │ │ - rsbseq r8, ip, r0, asr #24 │ │ │ │ + rsbseq r8, ip, r4, asr #22 │ │ │ │ + rsbseq r8, ip, ip, lsr ip │ │ │ │ + rsbseq r8, ip, r0, lsr fp │ │ │ │ rscseq r5, pc, r0, lsl r5 @ │ │ │ │ - addseq r1, r3, r4, lsl #26 │ │ │ │ - @ instruction: 0x00931cdc │ │ │ │ + @ instruction: 0x00931bf4 │ │ │ │ + addseq r1, r3, ip, asr #23 │ │ │ │ smlalseq r5, pc, r4, r4 @ │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ @ instruction: 0x000032b8 │ │ │ │ andeq r4, r0, r0, asr r7 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - @ instruction: 0x00931bbc │ │ │ │ - ldrheq r8, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x00931bd8 │ │ │ │ - addseq r1, r3, r8, lsr fp │ │ │ │ + addseq r1, r3, ip, lsr #21 │ │ │ │ + rsbseq r8, ip, r8, lsr #21 │ │ │ │ + addseq r1, r3, r8, asr #21 │ │ │ │ + addseq r1, r3, r8, lsr #20 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r8, ip, ip, lsl #22 │ │ │ │ - addseq r1, r3, ip, asr #21 │ │ │ │ + ldrsheq r8, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x009319bc │ │ │ │ andeq r0, r8, r2 │ │ │ │ - addseq r1, r3, r0, ror sl │ │ │ │ - addseq r1, r3, ip, asr #20 │ │ │ │ + addseq r1, r3, r0, ror #18 │ │ │ │ + addseq r1, r3, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 413d50 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -417514,31 +417514,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 413d54 │ │ │ │ ldr r1, [pc, #160] @ 413d58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r2, [pc, #140] @ 413d5c │ │ │ │ ldr r1, [pc, #140] @ 413d60 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #108] @ 413d64 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ef4 │ │ │ │ + bl 927de4 │ │ │ │ ldr r0, [pc, #88] @ 413d68 │ │ │ │ ldr r1, [pc, #88] @ 413d6c │ │ │ │ ldr r2, [pc, #88] @ 413d70 │ │ │ │ ldr r3, [pc, #88] @ 413d74 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -417549,19 +417549,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r1, r3, r4, lsl #19 │ │ │ │ - rsbseq pc, r9, r4, ror #27 │ │ │ │ - rsbseq lr, ip, ip, lsr lr │ │ │ │ - rsbseq r8, ip, r8, lsr #16 │ │ │ │ - rsbseq r8, ip, r8, asr #16 │ │ │ │ + addseq r1, r3, r4, ror r8 │ │ │ │ + ldrsbeq pc, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq lr, ip, ip, lsr #26 │ │ │ │ + rsbseq r8, ip, r8, lsl r7 │ │ │ │ + rsbseq r8, ip, r8, lsr r7 │ │ │ │ smlalseq sp, fp, r8, sl │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -417573,25 +417573,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #32] @ 413ddc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927ef4 │ │ │ │ - umullseq r1, r3, r0, r8 │ │ │ │ - ldrsheq pc, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq lr, ip, r4, asr sp │ │ │ │ + b 927de4 │ │ │ │ + addseq r1, r3, r0, lsl #15 │ │ │ │ + rsbseq pc, r9, r8, ror #23 │ │ │ │ + rsbseq lr, ip, r4, asr #24 │ │ │ │ ldrsbeq sp, [fp], #148 @ 0x94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 413e38 │ │ │ │ ldr r2, [pc, #64] @ 413e3c │ │ │ │ @@ -417599,25 +417599,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305a8 │ │ │ │ + bl 930498 │ │ │ │ ldr r1, [pc, #32] @ 413e44 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927ef4 │ │ │ │ - addseq r1, r3, r8, lsr #16 │ │ │ │ - @ instruction: 0x0079fc90 │ │ │ │ - rsbseq lr, ip, ip, ror #25 │ │ │ │ + b 927de4 │ │ │ │ + addseq r1, r3, r8, lsl r7 │ │ │ │ + rsbseq pc, r9, r0, lsl #23 │ │ │ │ + ldrsbeq lr, [ip], #-188 @ 0xffffff44 @ │ │ │ │ rscseq sp, fp, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 413ef8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -417632,15 +417632,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 412ff4 │ │ │ │ ldr r2, [pc, #80] @ 413f0c │ │ │ │ ldr r3, [pc, #64] @ 413f00 │ │ │ │ @@ -417655,84 +417655,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r1, r3, r4, asr #15 │ │ │ │ + @ instruction: 0x009316b4 │ │ │ │ smlalseq r4, pc, r0, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r8, ip, r0, lsl #13 │ │ │ │ - rsbseq r8, ip, r0, lsr #13 │ │ │ │ + rsbseq r8, ip, r0, ror r5 │ │ │ │ + @ instruction: 0x007c8590 │ │ │ │ rscseq r4, pc, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 413f58 │ │ │ │ ldr r2, [pc, #48] @ 413f5c │ │ │ │ ldr r1, [pc, #48] @ 413f60 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2db22c │ │ │ │ - @ instruction: 0x009316f4 │ │ │ │ - ldrsbeq r8, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrsbeq r8, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + addseq r1, r3, r4, ror #11 │ │ │ │ + rsbseq r8, ip, r0, asr #9 │ │ │ │ + rsbseq r8, ip, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 413fc8 │ │ │ │ ldr r2, [pc, #76] @ 413fcc │ │ │ │ ldr r1, [pc, #76] @ 413fd0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 413fbc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2db138 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2db1c4 │ │ │ │ - addseq r1, r3, r0, lsr #13 │ │ │ │ - rsbseq r8, ip, r8, ror r5 │ │ │ │ - rsbseq r8, ip, ip, ror r6 │ │ │ │ + umullseq r1, r3, r0, r5 │ │ │ │ + rsbseq r8, ip, r8, ror #8 │ │ │ │ + rsbseq r8, ip, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 414068 │ │ │ │ ldr r2, [pc, #124] @ 41406c │ │ │ │ ldr r1, [pc, #124] @ 414070 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db09c │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -417747,17 +417747,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2db294 │ │ │ │ - addseq r1, r3, r0, lsr r6 │ │ │ │ - rsbseq r8, ip, ip, lsl #10 │ │ │ │ - rsbseq r8, ip, r0, lsl r6 │ │ │ │ + addseq r1, r3, r0, lsr #10 │ │ │ │ + ldrsheq r8, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r8, ip, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 4141f8 │ │ │ │ ldr r2, [pc, #364] @ 4141fc │ │ │ │ ldr r3, [pc, #364] @ 414200 │ │ │ │ @@ -417772,26 +417772,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #308] @ 41420c │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 414210 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #272] @ 414214 │ │ │ │ ldr r1, [pc, #272] @ 414218 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -417847,20 +417847,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d0fc <__stack_chk_fail@plt> │ │ │ │ - addseq r1, r3, ip, lsl #11 │ │ │ │ + addseq r1, r3, ip, ror r4 │ │ │ │ rscseq r4, pc, r0, ror sp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r8, ip, r8, asr r4 │ │ │ │ - rsbseq r8, ip, r0, asr r5 │ │ │ │ - rsbseq r8, ip, ip, asr #8 │ │ │ │ + rsbseq r8, ip, r8, asr #6 │ │ │ │ + rsbseq r8, ip, r0, asr #8 │ │ │ │ + rsbseq r8, ip, ip, lsr r3 │ │ │ │ rscseq r4, pc, r8, lsl sp @ │ │ │ │ strheq sp, [sp], #192 @ 0xc0 @ │ │ │ │ tsteq r0, ip, lsl r1 │ │ │ │ @ instruction: 0x000032b8 │ │ │ │ andeq r4, r0, r0, asr r7 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rscseq r4, pc, ip, asr #24 │ │ │ │ @@ -417874,15 +417874,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 414318 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 41431c │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 4142cc │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -417917,20 +417917,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009313d4 │ │ │ │ - rsbseq r8, ip, ip, lsr #5 │ │ │ │ - ldrheq r8, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + addseq r1, r3, r4, asr #5 │ │ │ │ + @ instruction: 0x007c819c │ │ │ │ + rsbseq r8, ip, r8, lsr #5 │ │ │ │ smlalseq r4, pc, r0, fp @ │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - rsbseq r8, ip, r8, lsl #7 │ │ │ │ + rsbseq r8, ip, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 4144b8 │ │ │ │ ldr r1, [pc, #376] @ 4144bc │ │ │ │ ldr r2, [pc, #376] @ 4144c0 │ │ │ │ @@ -417945,24 +417945,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r1, [pc, #320] @ 4144cc │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93034c │ │ │ │ + bl 93023c │ │ │ │ ldr r3, [pc, #288] @ 4144d0 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -418023,23 +418023,23 @@ │ │ │ │ pop {r4, r5, r TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes